--- /srv/rebuilderd/tmp/rebuilderdc7eArF/inputs/snap-templates_1.0.0.2-5+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdc7eArF/out/snap-templates_1.0.0.2-5+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-02-17 18:58:34.000000 debian-binary │ -rw-r--r-- 0 0 0 900 2025-02-17 18:58:34.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3210024 2025-02-17 18:58:34.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3200244 2025-02-17 18:58:34.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 20535904 2025-02-17 18:58:34.000000 ./usr/bin/snap-framework │ │ │ +-rwxr-xr-x 0 root (0) root (0) 20535872 2025-02-17 18:58:34.000000 ./usr/bin/snap-framework │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-02-17 18:58:34.000000 ./usr/share/doc/snap-templates/ │ │ │ -rw-r--r-- 0 root (0) root (0) 273 2018-07-29 21:49:08.000000 ./usr/share/doc/snap-templates/CONTRIBUTORS │ │ │ -rw-r--r-- 0 root (0) root (0) 244 2025-02-17 18:58:34.000000 ./usr/share/doc/snap-templates/changelog.Debian.armhf.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 478 2025-02-17 18:58:34.000000 ./usr/share/doc/snap-templates/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1876 2022-04-21 23:09:50.000000 ./usr/share/doc/snap-templates/copyright │ │ ├── ./usr/bin/snap-framework │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10779 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 20534664 (bytes into file) │ │ │ │ + Start of section headers: 20534632 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -5,15 +5,15 @@ │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ LOAD 0x000000 0x00008000 0x00008000 0x128dd28 0x128dd28 R E 0x1000 │ │ │ │ - LOAD 0x128de80 0x01296e80 0x01296e80 0x107570 0x10b234 RW 0x1000 │ │ │ │ + LOAD 0x128de80 0x01296e80 0x01296e80 0x107550 0x10b234 RW 0x1000 │ │ │ │ DYNAMIC 0x128def8 0x01296ef8 0x01296ef8 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ GNU_EH_FRAME 0x128dd20 0x01295d20 0x01295d20 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x113e470 0x01146470 0x01146470 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x128de80 0x01296e80 0x01296e80 0x00180 0x00180 RW 0x4 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x1395588: │ │ │ │ +There are 31 section headers, starting at offset 0x1395568: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -22,19 +22,19 @@ │ │ │ │ [17] .eh_frame PROGBITS 01295d1c 128dd1c 000004 00 A 0 0 4 │ │ │ │ [18] .eh_frame_hdr PROGBITS 01295d20 128dd20 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 01296e80 128de80 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01296ea0 128dea0 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 01296ea4 128dea4 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 01296ea8 128dea8 000050 00 WA 0 0 4 │ │ │ │ [23] .dynamic DYNAMIC 01296ef8 128def8 000108 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 01297000 128e000 1051cc 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 0139c1cc 13931cc 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 0139c1cc 13931cc 002224 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 0139e400 13953f0 003cb4 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 13953f0 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 139540c 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 1395447 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 01297000 128e000 1051ac 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 0139c1ac 13931ac 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 0139c1ac 13931ac 002224 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 0139e400 13953d0 003cb4 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 13953d0 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 13953ec 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 1395427 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -7,58 +7,58 @@ │ │ │ │ 3: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ 4: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ 5: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (3) │ │ │ │ 6: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ 7: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (4) │ │ │ │ 8: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (5) │ │ │ │ 9: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (5) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (3) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (3) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (3) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (3) │ │ │ │ 12: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (2) │ │ │ │ 13: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (2) │ │ │ │ 14: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ 15: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ 16: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (3) │ │ │ │ 17: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (11) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 20: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (14) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (11) │ │ │ │ - 22: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (14) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 24: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (14) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (12) │ │ │ │ - 26: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (14) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (11) │ │ │ │ - 28: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (14) │ │ │ │ - 29: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (14) │ │ │ │ - 30: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (14) │ │ │ │ - 31: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (14) │ │ │ │ - 32: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (14) │ │ │ │ - 33: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (14) │ │ │ │ - 34: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (14) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (12) │ │ │ │ - 36: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (14) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (12) │ │ │ │ + 18: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (11) │ │ │ │ + 19: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (11) │ │ │ │ + 20: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (11) │ │ │ │ + 21: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (11) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (13) │ │ │ │ + 23: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (11) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (13) │ │ │ │ + 25: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (11) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (13) │ │ │ │ + 27: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (11) │ │ │ │ + 28: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (11) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (14) │ │ │ │ + 30: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (11) │ │ │ │ + 31: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (11) │ │ │ │ + 32: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (11) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (14) │ │ │ │ + 34: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (11) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (12) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (12) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (12) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (14) │ │ │ │ 39: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ 40: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ 41: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ 46: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ 47: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ 48: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ 49: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ 50: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (6) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (6) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ 54: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ 55: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ 56: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ 57: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ 58: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ 59: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ 60: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ @@ -68,69 +68,69 @@ │ │ │ │ 64: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ 65: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ 66: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ 67: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ 68: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ 69: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ 70: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ 73: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ 74: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ 75: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ 76: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ 77: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ 78: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ 79: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 85: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 80: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 81: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ 87: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ 88: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ 89: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ 90: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ 91: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ 92: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ 93: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ 94: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ 95: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ 100: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ 101: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ 102: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ 103: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ 104: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ 105: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (2) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (2) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (2) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (2) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (2) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (2) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (2) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (2) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (2) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (2) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (2) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (2) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (2) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (2) │ │ │ │ 113: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (2) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (2) │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (2) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (2) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (2) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (2) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (2) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (2) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (2) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (2) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (2) │ │ │ │ 119: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (2) │ │ │ │ 120: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (2) │ │ │ │ 121: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ 122: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (2) │ │ │ │ 123: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (2) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (2) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (2) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (2) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (2) │ │ │ │ 126: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (2) │ │ │ │ 127: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (2) │ │ │ │ 128: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (2) │ │ │ │ 129: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (7) │ │ │ │ 130: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (8) │ │ │ │ 131: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ 132: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ @@ -139,19 +139,19 @@ │ │ │ │ 135: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ 136: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (15) │ │ │ │ 137: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (16) │ │ │ │ 138: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (16) │ │ │ │ 139: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (16) │ │ │ │ 140: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (16) │ │ │ │ 141: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (16) │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (2) │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (16) │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (16) │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (17) │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (2) │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (2) │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (2) │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (16) │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (16) │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (17) │ │ │ │ 147: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (16) │ │ │ │ 148: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (16) │ │ │ │ 149: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (16) │ │ │ │ 150: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (16) │ │ │ │ 151: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (16) │ │ │ │ 152: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (15) │ │ │ │ 153: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (16) │ │ │ │ @@ -184,16 +184,16 @@ │ │ │ │ 180: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (3) │ │ │ │ 181: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ 182: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ 183: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ 184: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (2) │ │ │ │ 185: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ 186: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (2) │ │ │ │ 189: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (3) │ │ │ │ 190: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (3) │ │ │ │ 191: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ 192: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ 193: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (3) │ │ │ │ 194: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (3) │ │ │ │ 195: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ @@ -241,36 +241,36 @@ │ │ │ │ 237: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ 238: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 239: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ 240: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ 241: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ 242: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 243: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ - 251: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ + 250: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ 253: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (9) │ │ │ │ 254: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ 255: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (3) │ │ │ │ 256: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (3) │ │ │ │ 257: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ 258: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ 259: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ 260: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (3) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ 266: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (3) │ │ │ │ 267: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ 268: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ 269: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (3) │ │ │ │ 270: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (3) │ │ │ │ 271: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (3) │ │ │ │ 272: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (3) │ │ │ │ @@ -302,17 +302,17 @@ │ │ │ │ 298: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ 299: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (3) │ │ │ │ 300: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (3) │ │ │ │ 301: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (3) │ │ │ │ 302: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (3) │ │ │ │ 303: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (3) │ │ │ │ 304: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (9) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (3) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (3) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (3) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (3) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (3) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (3) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (9) │ │ │ │ - 312: 0000be8c 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (14) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (3) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (3) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (3) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (3) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (3) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (9) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (3) │ │ │ │ + 312: 0000be8c 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (11) │ │ │ │ 313: 0000b25c 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ - 314: 0000bc10 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (14) │ │ │ │ + 314: 0000bc10 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (11) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,336 +1,336 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2750 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0139deec 00000615 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0139dee0 00000715 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0139dee4 00000c15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0139dee8 00000d15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0139c0bc 00001402 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0139dbdc 00001415 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0139c13c 00001602 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0139dbe0 00001615 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0139c16c 00001802 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0139dbe4 00001815 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0139c0fc 00001a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0139dbe8 00001a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0139c14c 00001c02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0139dbd4 00001c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0139c11c 00001d02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0139dbd8 00001d15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0139c0cc 00001e02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0139dbfc 00001e15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0139c0dc 00001f02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0139dc00 00001f15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0139c15c 00002002 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0139dbec 00002015 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0139c10c 00002102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0139dbf0 00002115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0139c12c 00002202 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0139dbf4 00002215 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0139c0ec 00002402 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0139dbf8 00002415 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0139c780 00002915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -0139da80 0000b015 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0139c1d0 0000b615 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0139da5c 0000fb15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0139cad0 00013915 R_ARM_GLOB_DAT 0000b25c free@GLIBC_2.4 │ │ │ │ +0139decc 00000615 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0139dec0 00000715 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0139dec4 00000c15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0139dec8 00000d15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0139c13c 00001202 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0139dbcc 00001215 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0139c0ec 00001302 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0139dbd0 00001315 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0139c14c 00001402 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0139dbc4 00001415 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0139c0dc 00001502 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0139dbc8 00001515 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0139c09c 00001702 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0139dbbc 00001715 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0139c11c 00001902 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0139dbc0 00001915 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0139c12c 00001b02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0139dbb4 00001b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0139c0fc 00001c02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0139dbb8 00001c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0139c0ac 00001e02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0139dbdc 00001e15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0139c0bc 00001f02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0139dbe0 00001f15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0139c10c 00002002 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0139dbd4 00002015 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0139c0cc 00002202 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0139dbd8 00002215 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0139c760 00002915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +0139da60 0000b015 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +0139c1b0 0000b615 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +0139da3c 0000fa15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +0139cab0 00013915 R_ARM_GLOB_DAT 0000b25c free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2858 contains 297 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0139df4c 0000b816 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -0139df50 0000ba16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0139df54 0000b616 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -0139df58 00008716 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -0139df5c 00008616 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -0139df60 00008516 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0139df64 00008416 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -0139df68 00008316 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -0139df6c 00007916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0139df70 00006916 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -0139df74 00006816 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -0139df78 00006716 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -0139df7c 00006616 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -0139df80 00013916 R_ARM_JUMP_SLOT 0000b25c free@GLIBC_2.4 │ │ │ │ -0139df84 00006516 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -0139df88 00006416 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -0139df8c 00004f16 R_ARM_JUMP_SLOT 00000000 getlogin@GLIBC_2.4 │ │ │ │ -0139df90 00005016 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -0139df94 00005216 R_ARM_JUMP_SLOT 00000000 getgrent@GLIBC_2.4 │ │ │ │ -0139df98 00005516 R_ARM_JUMP_SLOT 00000000 endgrent@GLIBC_2.4 │ │ │ │ -0139df9c 00005616 R_ARM_JUMP_SLOT 00000000 setgrent@GLIBC_2.4 │ │ │ │ -0139dfa0 00005116 R_ARM_JUMP_SLOT 00000000 getpwent@GLIBC_2.4 │ │ │ │ -0139dfa4 00005316 R_ARM_JUMP_SLOT 00000000 endpwent@GLIBC_2.4 │ │ │ │ -0139dfa8 00005416 R_ARM_JUMP_SLOT 00000000 setpwent@GLIBC_2.4 │ │ │ │ -0139dfac 00005716 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -0139dfb0 00005916 R_ARM_JUMP_SLOT 00000000 seteuid@GLIBC_2.4 │ │ │ │ -0139dfb4 00005a16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -0139dfb8 00005b16 R_ARM_JUMP_SLOT 00000000 setegid@GLIBC_2.4 │ │ │ │ -0139dfbc 00005816 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -0139dfc0 00005c16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0139dfc4 00005d16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -0139dfc8 00005e16 R_ARM_JUMP_SLOT 00000000 setgroups@GLIBC_2.4 │ │ │ │ -0139dfcc 00005f16 R_ARM_JUMP_SLOT 00000000 getgroups@GLIBC_2.4 │ │ │ │ -0139dfd0 00006016 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -0139dfd4 00006116 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -0139dfd8 00006216 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -0139dfdc 00006316 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -0139dfe0 00004a16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -0139dfe4 00004c16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -0139dfe8 00004d16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0139dfec 00004b16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -0139dff0 00004e16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -0139dff4 00004116 R_ARM_JUMP_SLOT 00000000 pathconf@GLIBC_2.4 │ │ │ │ -0139dff8 00004216 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -0139dffc 00004316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -0139e000 00004416 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -0139e004 00004516 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -0139e008 00004616 R_ARM_JUMP_SLOT 00000000 lchown@GLIBC_2.4 │ │ │ │ -0139e00c 00004716 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -0139e010 00004816 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -0139e014 00004916 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -0139e018 00000716 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0139e01c 00000616 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0139e020 00003b16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -0139e024 00003a16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -0139e028 00003c16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -0139e02c 00003e16 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ -0139e030 00003f16 R_ARM_JUMP_SLOT 00000000 clearenv@GLIBC_2.4 │ │ │ │ -0139e034 00004016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -0139e038 00003316 R_ARM_JUMP_SLOT 00000000 rewinddir@GLIBC_2.4 │ │ │ │ -0139e03c 00003616 R_ARM_JUMP_SLOT 00000000 seekdir@GLIBC_2.4 │ │ │ │ -0139e040 00003716 R_ARM_JUMP_SLOT 00000000 telldir@GLIBC_2.4 │ │ │ │ -0139e044 00003816 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -0139e048 00003916 R_ARM_JUMP_SLOT 00000000 fchdir@GLIBC_2.4 │ │ │ │ -0139e04c 00003d16 R_ARM_JUMP_SLOT 00000000 fdopendir@GLIBC_2.4 │ │ │ │ -0139e050 00003216 R_ARM_JUMP_SLOT 00000000 fpathconf@GLIBC_2.4 │ │ │ │ -0139e054 00003116 R_ARM_JUMP_SLOT 00000000 fchown@GLIBC_2.4 │ │ │ │ -0139e058 00003016 R_ARM_JUMP_SLOT 00000000 fchmod@GLIBC_2.4 │ │ │ │ -0139e05c 00003416 R_ARM_JUMP_SLOT 00000000 statx@GLIBC_2.28 │ │ │ │ -0139e060 00000416 R_ARM_JUMP_SLOT 00000000 __futimes64@GLIBC_2.34 │ │ │ │ -0139e064 00000116 R_ARM_JUMP_SLOT 00000000 __lutimes64@GLIBC_2.34 │ │ │ │ -0139e068 00003516 R_ARM_JUMP_SLOT 00000000 __utimes64@GLIBC_2.34 │ │ │ │ -0139e06c 00000316 R_ARM_JUMP_SLOT 00000000 __futimens64@GLIBC_2.34 │ │ │ │ -0139e070 00002d16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0139e074 00002a16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -0139e078 00002b16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -0139e07c 00002c16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0139e080 00002e16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -0139e084 00002f16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -0139e088 00002816 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0139e08c 00000216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -0139e090 00002716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -0139e094 00001116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0139e098 00001016 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -0139e09c 00000e16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0139e0a0 00000f16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0139e0a4 00000d16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0139e0a8 00000c16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0139e0ac 00000b16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -0139e0b0 00000a16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -0139e0b4 0000a316 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -0139e0b8 00009116 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -0139e0bc 00009f16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -0139e0c0 00009016 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -0139e0c4 00009916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0139e0c8 0000a416 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -0139e0cc 00009816 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -0139e0d0 00008816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -0139e0d4 00008b16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -0139e0d8 0000ac16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -0139e0dc 00009b16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0139e0e0 0000a516 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -0139e0e4 00008c16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -0139e0e8 00008f16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -0139e0ec 00009a16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -0139e0f0 00008d16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -0139e0f4 0000bd16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -0139e0f8 0000be16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0139e0fc 0000ae16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -0139e100 0000a016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -0139e104 00009e16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -0139e108 00009516 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -0139e10c 0000af16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -0139e110 00009616 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -0139e114 00009316 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -0139e118 0000b116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -0139e11c 00008916 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -0139e120 00009c16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -0139e124 0000ab16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -0139e128 0000a616 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -0139e12c 0000a716 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -0139e130 00008a16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -0139e134 0000aa16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -0139e138 0000a216 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -0139e13c 00009d16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -0139e140 00009716 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -0139e144 0000ad16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -0139e148 0000a116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -0139e14c 0000bf16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -0139e150 0000c016 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -0139e154 0000cc16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -0139e158 0000cb16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -0139e15c 0000ca16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -0139e160 0000c816 R_ARM_JUMP_SLOT 00000000 creat@GLIBC_2.4 │ │ │ │ -0139e164 0000c916 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ -0139e168 0000c716 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -0139e16c 0000c616 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -0139e170 0000c516 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -0139e174 0000c416 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -0139e178 0000c316 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -0139e17c 0000c216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -0139e180 0000bc16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -0139e184 0000bb16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -0139e188 0000c116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -0139e18c 0000ce16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -0139e190 0000cd16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -0139e194 0000cf16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -0139e198 0000d016 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -0139e19c 00000916 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -0139e1a0 00000816 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -0139e1a4 0000d116 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -0139e1a8 0000d216 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -0139e1ac 0000d316 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -0139e1b0 0000d416 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0139e1b4 0000d516 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -0139e1b8 0000d616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -0139e1bc 0000d716 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -0139e1c0 0000a916 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0139e1c4 0000d816 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -0139e1c8 0000b216 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0139e1cc 0000d916 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -0139e1d0 0000da16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -0139e1d4 0000db16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0139e1d8 0000dc16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -0139e1dc 0000dd16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -0139e1e0 0000de16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -0139e1e4 0000df16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0139e1e8 0000e016 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -0139e1ec 0000e116 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -0139e1f0 0000e216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -0139e1f4 0000e316 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0139e1f8 0000e416 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -0139e1fc 0000e516 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -0139e200 0000e616 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -0139e204 0000e716 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0139e208 0000e816 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -0139e20c 0000e916 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -0139e210 0000ea16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -0139e214 0000eb16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0139e218 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -0139e21c 0000ed16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -0139e220 0000ee16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -0139e224 0000ef16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -0139e228 0000f016 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0139e22c 0000f116 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -0139e230 0000f216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -0139e234 0000f316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -0139e238 0000fa16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0139e23c 0000fc16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -0139e240 0000f416 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -0139e244 0000f616 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -0139e248 0000f516 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -0139e24c 0000f716 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -0139e250 0000f816 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -0139e254 0000f916 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -0139e258 0000fd16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -0139e25c 0000fe16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -0139e260 0000ff16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -0139e264 00010016 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -0139e268 0000b716 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -0139e26c 00010216 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0139e270 00010116 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -0139e274 00010316 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0139e278 00010416 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -0139e27c 00010516 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -0139e280 00010616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -0139e284 00007e16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -0139e288 00007f16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -0139e28c 00008016 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -0139e290 00010716 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0139e294 0000b916 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -0139e298 00010816 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -0139e29c 00010916 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0139e2a0 00010a16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -0139e2a4 00010b16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -0139e2a8 00010c16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -0139e2ac 00010d16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -0139e2b0 00010e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -0139e2b4 00010f16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0139e2b8 00002516 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -0139e2bc 00013a16 R_ARM_JUMP_SLOT 0000bc10 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -0139e2c0 00001716 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0139e2c4 00001316 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0139e2c8 00008216 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -0139e2cc 00006c16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -0139e2d0 00006d16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -0139e2d4 00011116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -0139e2d8 00011216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0139e2dc 00008116 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -0139e2e0 00006e16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -0139e2e4 00011516 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -0139e2e8 00011616 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -0139e2ec 00006f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -0139e2f0 00006a16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -0139e2f4 00011316 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0139e2f8 00011016 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -0139e2fc 00011416 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -0139e300 00001916 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -0139e304 00002316 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -0139e308 00001216 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -0139e30c 00001516 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -0139e310 00001b16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -0139e314 00011716 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -0139e318 00006b16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -0139e31c 00011816 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -0139e320 00007616 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -0139e324 00011916 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -0139e328 00011b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -0139e32c 00011d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -0139e330 00011e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -0139e334 00011f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -0139e338 00012016 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -0139e33c 00007716 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -0139e340 00012116 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -0139e344 00012216 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -0139e348 00007816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -0139e34c 00011c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -0139e350 00011a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -0139e354 00007316 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -0139e358 00007216 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -0139e35c 00007516 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -0139e360 00007416 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -0139e364 00012316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -0139e368 00002616 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -0139e36c 00007016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -0139e370 00012416 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -0139e374 00007116 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -0139e378 00012516 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -0139e37c 00012616 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -0139e380 0000a816 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -0139e384 00009416 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -0139e388 00012716 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -0139e38c 00007a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -0139e390 00013816 R_ARM_JUMP_SLOT 0000be8c ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -0139e394 00007c16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -0139e398 00007b16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -0139e39c 00007d16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -0139e3a0 00012816 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -0139e3a4 00012916 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -0139e3a8 00012a16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -0139e3ac 00012b16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -0139e3b0 00012c16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -0139e3b4 00012d16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -0139e3b8 00012f16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -0139e3bc 00012e16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -0139e3c0 0000b416 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0139e3c4 00013016 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -0139e3c8 00009216 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -0139e3cc 00008e16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -0139e3d0 00013516 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -0139e3d4 00013616 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -0139e3d8 00013716 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -0139e3dc 00013116 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -0139e3e0 00013316 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -0139e3e4 00013216 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -0139e3e8 00013416 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -0139e3ec 00000516 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +0139df2c 0000b816 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +0139df30 0000ba16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0139df34 0000b616 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +0139df38 00008716 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +0139df3c 00008616 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +0139df40 00008516 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +0139df44 00008416 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +0139df48 00008316 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +0139df4c 00007916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +0139df50 00006916 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +0139df54 00006816 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +0139df58 00006716 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +0139df5c 00006616 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +0139df60 00013916 R_ARM_JUMP_SLOT 0000b25c free@GLIBC_2.4 │ │ │ │ +0139df64 00006516 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +0139df68 00006416 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +0139df6c 00004f16 R_ARM_JUMP_SLOT 00000000 getlogin@GLIBC_2.4 │ │ │ │ +0139df70 00005116 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +0139df74 00005316 R_ARM_JUMP_SLOT 00000000 getgrent@GLIBC_2.4 │ │ │ │ +0139df78 00005616 R_ARM_JUMP_SLOT 00000000 endgrent@GLIBC_2.4 │ │ │ │ +0139df7c 00005016 R_ARM_JUMP_SLOT 00000000 setgrent@GLIBC_2.4 │ │ │ │ +0139df80 00005216 R_ARM_JUMP_SLOT 00000000 getpwent@GLIBC_2.4 │ │ │ │ +0139df84 00005416 R_ARM_JUMP_SLOT 00000000 endpwent@GLIBC_2.4 │ │ │ │ +0139df88 00005516 R_ARM_JUMP_SLOT 00000000 setpwent@GLIBC_2.4 │ │ │ │ +0139df8c 00005716 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +0139df90 00005916 R_ARM_JUMP_SLOT 00000000 seteuid@GLIBC_2.4 │ │ │ │ +0139df94 00005a16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +0139df98 00005b16 R_ARM_JUMP_SLOT 00000000 setegid@GLIBC_2.4 │ │ │ │ +0139df9c 00005816 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +0139dfa0 00005c16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +0139dfa4 00005d16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +0139dfa8 00005e16 R_ARM_JUMP_SLOT 00000000 setgroups@GLIBC_2.4 │ │ │ │ +0139dfac 00005f16 R_ARM_JUMP_SLOT 00000000 getgroups@GLIBC_2.4 │ │ │ │ +0139dfb0 00006116 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +0139dfb4 00006216 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +0139dfb8 00006316 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +0139dfbc 00006016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +0139dfc0 00004a16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +0139dfc4 00004c16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +0139dfc8 00004d16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0139dfcc 00004b16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +0139dfd0 00004e16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +0139dfd4 00004116 R_ARM_JUMP_SLOT 00000000 pathconf@GLIBC_2.4 │ │ │ │ +0139dfd8 00004216 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +0139dfdc 00004316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +0139dfe0 00004416 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +0139dfe4 00004516 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +0139dfe8 00004616 R_ARM_JUMP_SLOT 00000000 lchown@GLIBC_2.4 │ │ │ │ +0139dfec 00004816 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +0139dff0 00004716 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +0139dff4 00004916 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +0139dff8 00000716 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0139dffc 00000616 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0139e000 00003b16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +0139e004 00003a16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +0139e008 00003c16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +0139e00c 00003e16 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ +0139e010 00003f16 R_ARM_JUMP_SLOT 00000000 clearenv@GLIBC_2.4 │ │ │ │ +0139e014 00004016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +0139e018 00003516 R_ARM_JUMP_SLOT 00000000 rewinddir@GLIBC_2.4 │ │ │ │ +0139e01c 00003616 R_ARM_JUMP_SLOT 00000000 seekdir@GLIBC_2.4 │ │ │ │ +0139e020 00003716 R_ARM_JUMP_SLOT 00000000 telldir@GLIBC_2.4 │ │ │ │ +0139e024 00003816 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +0139e028 00003916 R_ARM_JUMP_SLOT 00000000 fchdir@GLIBC_2.4 │ │ │ │ +0139e02c 00003d16 R_ARM_JUMP_SLOT 00000000 fdopendir@GLIBC_2.4 │ │ │ │ +0139e030 00003216 R_ARM_JUMP_SLOT 00000000 fpathconf@GLIBC_2.4 │ │ │ │ +0139e034 00003116 R_ARM_JUMP_SLOT 00000000 fchown@GLIBC_2.4 │ │ │ │ +0139e038 00003016 R_ARM_JUMP_SLOT 00000000 fchmod@GLIBC_2.4 │ │ │ │ +0139e03c 00003316 R_ARM_JUMP_SLOT 00000000 statx@GLIBC_2.28 │ │ │ │ +0139e040 00000416 R_ARM_JUMP_SLOT 00000000 __futimes64@GLIBC_2.34 │ │ │ │ +0139e044 00000116 R_ARM_JUMP_SLOT 00000000 __lutimes64@GLIBC_2.34 │ │ │ │ +0139e048 00003416 R_ARM_JUMP_SLOT 00000000 __utimes64@GLIBC_2.34 │ │ │ │ +0139e04c 00000316 R_ARM_JUMP_SLOT 00000000 __futimens64@GLIBC_2.34 │ │ │ │ +0139e050 00002a16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +0139e054 00002b16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +0139e058 00002c16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +0139e05c 00002d16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +0139e060 00002e16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +0139e064 00002f16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +0139e068 00002816 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +0139e06c 00000216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +0139e070 00002716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0139e074 00001116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +0139e078 00001016 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +0139e07c 00000e16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +0139e080 00000f16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +0139e084 00000d16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0139e088 00000c16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0139e08c 00000a16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +0139e090 00000b16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +0139e094 0000a316 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0139e098 00009216 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +0139e09c 00009f16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +0139e0a0 00009116 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +0139e0a4 00009916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0139e0a8 0000a416 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +0139e0ac 00009816 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +0139e0b0 00008816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +0139e0b4 00008b16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +0139e0b8 0000ac16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +0139e0bc 00009b16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0139e0c0 0000a516 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +0139e0c4 00008c16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +0139e0c8 00009016 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +0139e0cc 00009a16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0139e0d0 00008d16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +0139e0d4 0000bd16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +0139e0d8 0000be16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +0139e0dc 0000ae16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +0139e0e0 0000a016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +0139e0e4 00009e16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +0139e0e8 00009516 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +0139e0ec 0000af16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +0139e0f0 00009616 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +0139e0f4 00009316 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +0139e0f8 0000b116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +0139e0fc 00008916 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +0139e100 00009c16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +0139e104 0000ab16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +0139e108 0000a616 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +0139e10c 0000a716 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +0139e110 00008a16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +0139e114 0000aa16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +0139e118 0000a216 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +0139e11c 00009d16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +0139e120 00009716 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +0139e124 0000ad16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +0139e128 0000a116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +0139e12c 0000bf16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +0139e130 0000c016 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +0139e134 0000cc16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +0139e138 0000cb16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +0139e13c 0000ca16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +0139e140 0000c816 R_ARM_JUMP_SLOT 00000000 creat@GLIBC_2.4 │ │ │ │ +0139e144 0000c916 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ +0139e148 0000c716 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +0139e14c 0000c616 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +0139e150 0000c516 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +0139e154 0000c416 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +0139e158 0000c316 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +0139e15c 0000c216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +0139e160 0000bb16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0139e164 0000bc16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +0139e168 0000c116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +0139e16c 0000ce16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +0139e170 0000cd16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +0139e174 0000cf16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +0139e178 0000d016 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +0139e17c 00000916 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +0139e180 00000816 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +0139e184 0000d116 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +0139e188 0000d216 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0139e18c 0000d316 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +0139e190 0000d416 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +0139e194 0000d516 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +0139e198 0000d616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0139e19c 0000d716 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +0139e1a0 0000a916 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +0139e1a4 0000d816 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +0139e1a8 0000b216 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0139e1ac 0000d916 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +0139e1b0 0000da16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +0139e1b4 0000db16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +0139e1b8 0000dc16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +0139e1bc 0000dd16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +0139e1c0 0000de16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +0139e1c4 0000df16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +0139e1c8 0000e016 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +0139e1cc 0000e116 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +0139e1d0 0000e216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +0139e1d4 0000e316 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +0139e1d8 0000e416 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +0139e1dc 0000e516 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +0139e1e0 0000e616 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +0139e1e4 0000e716 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +0139e1e8 0000e816 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +0139e1ec 0000e916 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +0139e1f0 0000ea16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +0139e1f4 0000eb16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +0139e1f8 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +0139e1fc 0000ed16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +0139e200 0000ee16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +0139e204 0000ef16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +0139e208 0000f016 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0139e20c 0000f116 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +0139e210 0000f216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +0139e214 0000f316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0139e218 0000f916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +0139e21c 0000fb16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +0139e220 0000fc16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +0139e224 0000f516 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +0139e228 0000f416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +0139e22c 0000f616 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +0139e230 0000f716 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +0139e234 0000f816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +0139e238 0000fd16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +0139e23c 0000fe16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +0139e240 0000ff16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +0139e244 00010016 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +0139e248 0000b716 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +0139e24c 00010216 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +0139e250 00010116 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +0139e254 00010316 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +0139e258 00010416 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +0139e25c 00010916 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +0139e260 00010516 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +0139e264 00007e16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +0139e268 00007f16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +0139e26c 00008016 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +0139e270 00010616 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +0139e274 0000b916 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +0139e278 00010716 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +0139e27c 00010816 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +0139e280 00010a16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +0139e284 00010b16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +0139e288 00010c16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +0139e28c 00010d16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +0139e290 00010e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +0139e294 00010f16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +0139e298 00002316 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +0139e29c 00013a16 R_ARM_JUMP_SLOT 0000bc10 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +0139e2a0 00002516 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0139e2a4 00002416 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0139e2a8 00008216 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +0139e2ac 00006f16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +0139e2b0 00007016 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +0139e2b4 00011116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +0139e2b8 00011216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +0139e2bc 00008116 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +0139e2c0 00006c16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +0139e2c4 00011516 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0139e2c8 00011616 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +0139e2cc 00006e16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +0139e2d0 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +0139e2d4 00011316 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0139e2d8 00011016 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +0139e2dc 00011416 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +0139e2e0 00001d16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +0139e2e4 00002116 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0139e2e8 00001616 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +0139e2ec 00001816 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +0139e2f0 00001a16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +0139e2f4 00011716 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0139e2f8 00006a16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +0139e2fc 00011816 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +0139e300 00006b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +0139e304 00011916 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0139e308 00011b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +0139e30c 00011d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +0139e310 00011e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +0139e314 00011f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0139e318 00012016 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +0139e31c 00007716 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +0139e320 00012116 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +0139e324 00012216 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +0139e328 00007816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +0139e32c 00011c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +0139e330 00011a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +0139e334 00007516 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +0139e338 00007316 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +0139e33c 00007416 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +0139e340 00007616 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +0139e344 00012316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +0139e348 00002616 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +0139e34c 00007216 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +0139e350 00012416 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +0139e354 00007116 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +0139e358 00012516 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +0139e35c 00012616 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +0139e360 0000a816 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +0139e364 00009416 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +0139e368 00012716 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +0139e36c 00007a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +0139e370 00013816 R_ARM_JUMP_SLOT 0000be8c ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +0139e374 00007d16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +0139e378 00007b16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +0139e37c 00007c16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +0139e380 00012816 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +0139e384 00012916 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +0139e388 00012a16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +0139e38c 00012b16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +0139e390 00012c16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +0139e394 00012d16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +0139e398 00012f16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +0139e39c 00012e16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +0139e3a0 0000b416 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +0139e3a4 00013016 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +0139e3a8 00008e16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +0139e3ac 00008f16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +0139e3b0 00013416 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +0139e3b4 00013516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +0139e3b8 00013616 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +0139e3bc 00013716 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +0139e3c0 00013216 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +0139e3c4 00013116 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +0139e3c8 00013316 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +0139e3cc 00000516 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x128def8 contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x139df40 │ │ │ │ + 0x00000003 (PLTGOT) 0x139df20 │ │ │ │ 0x00000002 (PLTRELSZ) 2376 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xa858 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xa750 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b25dc8052c69baab97d61c0543c1102e43adbca1 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ee846a4b3aba4d2c0152495238b4109d9da9cce0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,24 +1,24 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 315 entries: │ │ │ │ Addr: 0x000000000000a398 Offset: 0x00002398 Link: 4 (.dynsym) │ │ │ │ 000: 0 (*local*) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 004: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 4 (GLIBC_2.33) │ │ │ │ 008: 5 (GLIBC_2.7) 5 (GLIBC_2.7) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 00c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 010: 3 (GLIBC_2.4) 3 (GLIBC_2.4) b (libnuma_1.2) d (LIBFFI_CLOSURE_8.0) │ │ │ │ - 014: e (LIBFFI_BASE_8.0) b (libnuma_1.2) e (LIBFFI_BASE_8.0) d (LIBFFI_CLOSURE_8.0) │ │ │ │ - 018: e (LIBFFI_BASE_8.0) c (libnuma_1.1) e (LIBFFI_BASE_8.0) b (libnuma_1.2) │ │ │ │ - 01c: e (LIBFFI_BASE_8.0) e (LIBFFI_BASE_8.0) e (LIBFFI_BASE_8.0) e (LIBFFI_BASE_8.0) │ │ │ │ - 020: e (LIBFFI_BASE_8.0) e (LIBFFI_BASE_8.0) e (LIBFFI_BASE_8.0) c (libnuma_1.1) │ │ │ │ - 024: e (LIBFFI_BASE_8.0) d (LIBFFI_CLOSURE_8.0) c (libnuma_1.1) 2 (GLIBC_2.34) │ │ │ │ + 010: 3 (GLIBC_2.4) 3 (GLIBC_2.4) b (LIBFFI_BASE_8.0) b (LIBFFI_BASE_8.0) │ │ │ │ + 014: b (LIBFFI_BASE_8.0) b (LIBFFI_BASE_8.0) d (libnuma_1.2) b (LIBFFI_BASE_8.0) │ │ │ │ + 018: d (libnuma_1.2) b (LIBFFI_BASE_8.0) d (libnuma_1.2) b (LIBFFI_BASE_8.0) │ │ │ │ + 01c: b (LIBFFI_BASE_8.0) e (libnuma_1.1) b (LIBFFI_BASE_8.0) b (LIBFFI_BASE_8.0) │ │ │ │ + 020: b (LIBFFI_BASE_8.0) e (libnuma_1.1) b (LIBFFI_BASE_8.0) c (LIBFFI_CLOSURE_8.0) │ │ │ │ + 024: c (LIBFFI_CLOSURE_8.0) c (LIBFFI_CLOSURE_8.0) e (libnuma_1.1) 2 (GLIBC_2.34) │ │ │ │ 028: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 02c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 030: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 034: 6 (GLIBC_2.28) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 030: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 6 (GLIBC_2.28) │ │ │ │ + 034: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 038: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 03c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 040: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 044: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 048: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 04c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 050: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ @@ -32,16 +32,16 @@ │ │ │ │ 070: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 074: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 078: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 07c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 080: 2 (GLIBC_2.34) 7 (GLIBC_2.8) 8 (GLIBC_2.17) 3 (GLIBC_2.4) │ │ │ │ 084: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 088: f (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ - 08c: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 2 (GLIBC_2.34) 10 (GLIBC_2.4) │ │ │ │ - 090: 10 (GLIBC_2.4) 11 (GLIBC_2.27) 2 (GLIBC_2.34) 10 (GLIBC_2.4) │ │ │ │ + 08c: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ + 090: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 11 (GLIBC_2.27) 10 (GLIBC_2.4) │ │ │ │ 094: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 098: f (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 09c: 11 (GLIBC_2.27) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0a0: 10 (GLIBC_2.4) f (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0a4: 11 (GLIBC_2.27) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0a8: f (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0ac: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ @@ -74,32 +74,32 @@ │ │ │ │ 118: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 11c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 120: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 124: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 128: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 12c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 130: 9 (GLIBC_2.38) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 134: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 9 (GLIBC_2.38) │ │ │ │ - 138: e (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) e (LIBFFI_BASE_8.0) │ │ │ │ + 134: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 9 (GLIBC_2.38) 3 (GLIBC_2.4) │ │ │ │ + 138: b (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) b (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000a610 Offset: 0x00002610 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 9 │ │ │ │ 0x0010: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.33 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.7 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.28 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.8 Flags: none Version: 7 │ │ │ │ 0x0070: Name: GLIBC_2.17 Flags: none Version: 8 │ │ │ │ 0x0080: Name: GLIBC_2.38 Flags: none Version: 9 │ │ │ │ 0x0090: Name: GLIBC_2.32 Flags: none Version: 10 │ │ │ │ - 0x00a0: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ - 0x00b0: Name: libnuma_1.2 Flags: none Version: 11 │ │ │ │ - 0x00c0: Name: libnuma_1.1 Flags: none Version: 12 │ │ │ │ - 0x00d0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ - 0x00e0: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 13 │ │ │ │ - 0x00f0: Name: LIBFFI_BASE_8.0 Flags: none Version: 14 │ │ │ │ + 0x00a0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ + 0x00b0: Name: LIBFFI_BASE_8.0 Flags: none Version: 11 │ │ │ │ + 0x00c0: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 12 │ │ │ │ + 0x00d0: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ + 0x00e0: Name: libnuma_1.2 Flags: none Version: 13 │ │ │ │ + 0x00f0: Name: libnuma_1.1 Flags: none Version: 14 │ │ │ │ 0x0100: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ │ 0x0110: Name: GLIBC_2.29 Flags: none Version: 15 │ │ │ │ 0x0120: Name: GLIBC_2.4 Flags: none Version: 16 │ │ │ │ 0x0130: Name: GLIBC_2.27 Flags: none Version: 17 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -12,84 +12,84 @@ │ │ │ │ GLIBC_2.7 │ │ │ │ eventfd_write │ │ │ │ nl_langinfo │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ __errno_location │ │ │ │ ftruncate64 │ │ │ │ +ffi_type_uint8 │ │ │ │ +LIBFFI_BASE_8.0 │ │ │ │ +libffi.so.8 │ │ │ │ +ffi_type_sint32 │ │ │ │ +ffi_type_pointer │ │ │ │ +ffi_type_uint64 │ │ │ │ numa_num_configured_nodes │ │ │ │ libnuma_1.2 │ │ │ │ libnuma.so.1 │ │ │ │ -ffi_prep_closure_loc │ │ │ │ -LIBFFI_CLOSURE_8.0 │ │ │ │ -libffi.so.8 │ │ │ │ ffi_type_void │ │ │ │ -LIBFFI_BASE_8.0 │ │ │ │ numa_get_mems_allowed │ │ │ │ ffi_type_uint16 │ │ │ │ -ffi_closure_alloc │ │ │ │ -ffi_type_pointer │ │ │ │ -libnuma_1.1 │ │ │ │ -ffi_type_uint64 │ │ │ │ numa_bitmask_free │ │ │ │ ffi_type_sint8 │ │ │ │ ffi_type_uint32 │ │ │ │ +libnuma_1.1 │ │ │ │ ffi_type_float │ │ │ │ ffi_type_double │ │ │ │ -ffi_type_uint8 │ │ │ │ -ffi_type_sint32 │ │ │ │ ffi_type_sint16 │ │ │ │ numa_available │ │ │ │ ffi_type_sint64 │ │ │ │ -ffi_prep_cif │ │ │ │ ffi_closure_free │ │ │ │ +LIBFFI_CLOSURE_8.0 │ │ │ │ +ffi_prep_cif │ │ │ │ +ffi_prep_closure_loc │ │ │ │ +ffi_closure_alloc │ │ │ │ numa_run_on_node │ │ │ │ ffi_call │ │ │ │ __clock_gettime64 │ │ │ │ readdir64 │ │ │ │ openat64 │ │ │ │ fpathconf │ │ │ │ -rewinddir │ │ │ │ GLIBC_2.28 │ │ │ │ __utimes64 │ │ │ │ +rewinddir │ │ │ │ fdopendir │ │ │ │ clearenv │ │ │ │ unsetenv │ │ │ │ pathconf │ │ │ │ readlink │ │ │ │ truncate64 │ │ │ │ getlogin │ │ │ │ +setgrent │ │ │ │ getpwent │ │ │ │ getgrent │ │ │ │ endpwent │ │ │ │ setpwent │ │ │ │ endgrent │ │ │ │ -setgrent │ │ │ │ setgroups │ │ │ │ getgroups │ │ │ │ +getgrgid_r │ │ │ │ getpwnam_r │ │ │ │ getpwuid_r │ │ │ │ getgrnam_r │ │ │ │ -getgrgid_r │ │ │ │ __utimensat64 │ │ │ │ closedir │ │ │ │ realpath │ │ │ │ -pthread_detach │ │ │ │ pthread_setname_np │ │ │ │ -__getrusage64 │ │ │ │ -__gettimeofday64 │ │ │ │ +pthread_condattr_setclock │ │ │ │ __timerfd_settime64 │ │ │ │ +pthread_detach │ │ │ │ pthread_join │ │ │ │ -pthread_kill │ │ │ │ +__getrusage64 │ │ │ │ +__gettimeofday64 │ │ │ │ __select64 │ │ │ │ +pthread_kill │ │ │ │ pthread_getspecific │ │ │ │ +pthread_setspecific │ │ │ │ pthread_key_create │ │ │ │ pthread_key_delete │ │ │ │ -pthread_setspecific │ │ │ │ -pthread_condattr_setclock │ │ │ │ __pthread_cond_timedwait64 │ │ │ │ pthread_create │ │ │ │ pthread_mutex_trylock │ │ │ │ __nanosleep64 │ │ │ │ __time64 │ │ │ │ __ctime64_r │ │ │ │ timerfd_create │ │ │ │ @@ -100,16 +100,16 @@ │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.27 │ │ │ │ __assert_fail │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ __libc_start_main │ │ │ │ -__utime64 │ │ │ │ __fcntl_time64 │ │ │ │ +__utime64 │ │ │ │ strerror │ │ │ │ sigemptyset │ │ │ │ sigaddset │ │ │ │ sigprocmask │ │ │ │ tcgetattr │ │ │ │ tcsetattr │ │ │ │ iconv_open │ │ │ │ @@ -144,16 +144,16 @@ │ │ │ │ __gmpn_sub │ │ │ │ __gmpn_mod_1 │ │ │ │ __gmpn_popcount │ │ │ │ __gmpn_add_1 │ │ │ │ __gmpn_sub_1 │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_mul │ │ │ │ -__ctype_b_loc │ │ │ │ vfprintf │ │ │ │ +__ctype_b_loc │ │ │ │ __isoc23_strtoul │ │ │ │ GLIBC_2.38 │ │ │ │ sigaction │ │ │ │ setlocale │ │ │ │ posix_memalign │ │ │ │ snprintf │ │ │ │ vsnprintf │ │ │ │ @@ -209,17 +209,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ +3333UUUUx │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ +3333UUUUd │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -251,56 +251,14 @@ │ │ │ │ snap init [type] │ │ │ │ on that action │ │ │ │ Note: you can use --help after any of the above actions to get help │ │ │ │ init - create a new project directory structure in the current directory │ │ │ │ can be one of: │ │ │ │ snap │ │ │ │ Snap 1.0.0.0 Project Kickstarter │ │ │ │ -Name: projname │ │ │ │ -Version: 0.1 │ │ │ │ -Synopsis: Project Synopsis Here │ │ │ │ -Description: Project Description Here │ │ │ │ -License: AllRightsReserved │ │ │ │ -Author: Author │ │ │ │ -Maintainer: maintainer@example.com │ │ │ │ -Stability: Experimental │ │ │ │ -Category: Web │ │ │ │ -Build-type: Simple │ │ │ │ -Cabal-version: >=1.2 │ │ │ │ -Flag old-base │ │ │ │ - default: False │ │ │ │ - manual: False │ │ │ │ -Executable projname │ │ │ │ - hs-source-dirs: src │ │ │ │ - main-is: Tutorial.lhs │ │ │ │ - Build-depends: │ │ │ │ - base >= 4.4 && < 5, │ │ │ │ - bytestring >= 0.9.1 && < 0.11, │ │ │ │ - lens >= 3.7.6 && < 4.18, │ │ │ │ - monad-control >= 1.0 && < 1.1, │ │ │ │ - mtl >= 2 && < 2.3, │ │ │ │ - snap >= 1.0 && < 1.2, │ │ │ │ - snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2 │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-unused-do-bind │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ -> {-# LANGUAGE OverloadedStrings #-} │ │ │ │ -> module Part2 where │ │ │ │ -> import Snap.Snaplet │ │ │ │ -> data Foo = Foo │ │ │ │ -> data Bar = Bar │ │ │ │ -> fooInit :: SnapletInit b Foo │ │ │ │ -> fooInit = makeSnaplet "foo" "Foo snaplet" Nothing $ do │ │ │ │ -> return Foo │ │ │ │ -> barInit :: SnapletLens b Foo -> SnapletInit b Bar │ │ │ │ -> barInit _h = makeSnaplet "bar" "Bar snaplet" Nothing $ do │ │ │ │ -> return Bar │ │ │ │ -./src/Part2.lhs │ │ │ │ What Are Snaplets? │ │ │ │ ================== │ │ │ │ A snaplet is a composable web application. Snaplets allow you to build │ │ │ │ self-contained pieces of functionality and glue them together to make larger │ │ │ │ applications. Here are some of the things provided by the snaplet API: │ │ │ │ - Infrastructure for application state/environment │ │ │ │ - Snaplet initialization, reload, and cleanup │ │ │ │ @@ -591,138 +549,143 @@ │ │ │ │ run and it sees that the snaplet's directory does not already exist. If the │ │ │ │ user upgrades to a new version of the snaplet and the new version made changes │ │ │ │ to the filesystem resources, those resources will NOT be automatically copied │ │ │ │ in by default. Resource installation *only* happens when the `snaplets/foo` │ │ │ │ directory does not exist. If you want to get the latest version of the │ │ │ │ filesystem resources, remove the `snaplets/foo` directory, and restart your │ │ │ │ ./src/Tutorial.lhs │ │ │ │ +> {-# LANGUAGE OverloadedStrings #-} │ │ │ │ +> module Part2 where │ │ │ │ +> import Snap.Snaplet │ │ │ │ +> data Foo = Foo │ │ │ │ +> data Bar = Bar │ │ │ │ +> fooInit :: SnapletInit b Foo │ │ │ │ +> fooInit = makeSnaplet "foo" "Foo snaplet" Nothing $ do │ │ │ │ +> return Foo │ │ │ │ +> barInit :: SnapletLens b Foo -> SnapletInit b Bar │ │ │ │ +> barInit _h = makeSnaplet "bar" "Bar snaplet" Nothing $ do │ │ │ │ +> return Bar │ │ │ │ +./src/Part2.lhs │ │ │ │ Name: projname │ │ │ │ Version: 0.1 │ │ │ │ Synopsis: Project Synopsis Here │ │ │ │ Description: Project Description Here │ │ │ │ License: AllRightsReserved │ │ │ │ Author: Author │ │ │ │ Maintainer: maintainer@example.com │ │ │ │ Stability: Experimental │ │ │ │ Category: Web │ │ │ │ Build-type: Simple │ │ │ │ Cabal-version: >=1.2 │ │ │ │ -Flag development │ │ │ │ - Description: Whether to build the server in development (interpreted) mode │ │ │ │ - Default: False │ │ │ │ Flag old-base │ │ │ │ default: False │ │ │ │ manual: False │ │ │ │ Executable projname │ │ │ │ hs-source-dirs: src │ │ │ │ - main-is: Main.hs │ │ │ │ + main-is: Tutorial.lhs │ │ │ │ Build-depends: │ │ │ │ base >= 4.4 && < 5, │ │ │ │ bytestring >= 0.9.1 && < 0.11, │ │ │ │ - heist >= 1.0 && < 1.2, │ │ │ │ lens >= 3.7.6 && < 4.18, │ │ │ │ - map-syntax >= 0.2 && < 0.4, │ │ │ │ monad-control >= 1.0 && < 1.1, │ │ │ │ mtl >= 2 && < 2.3, │ │ │ │ snap >= 1.0 && < 1.2, │ │ │ │ snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2, │ │ │ │ - snap-loader-static >= 1.0 && < 1.1, │ │ │ │ - text >= 0.11 && < 1.3, │ │ │ │ - time >= 1.1 && < 1.9, │ │ │ │ - xmlhtml >= 0.1 && < 0.3 │ │ │ │ - if flag(development) │ │ │ │ - build-depends: │ │ │ │ - snap-loader-dynamic >= 1.0 && < 1.1 │ │ │ │ - cpp-options: -DDEVELOPMENT │ │ │ │ - -- In development mode, speed is already going to suffer, so skip │ │ │ │ - -- the fancy optimization flags. Additionally, disable all │ │ │ │ - -- warnings. The hint library doesn't give an option to execute │ │ │ │ - -- compiled code when there were also warnings, so disabling │ │ │ │ - -- warnings allows quicker workflow. │ │ │ │ - ghc-options: -threaded -w │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-orphans -fno-warn-unused-do-bind │ │ │ │ - else │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-orphans │ │ │ │ -

Register a new user

│ │ │ │ -/new_user │ │ │ │ -Add User │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/_new_user.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - This is a simple demo page served using │ │ │ │ - Heist │ │ │ │ - and the Snap web framework. │ │ │ │ -

│ │ │ │ -

Congrats! You're logged in as ''

│ │ │ │ -

Logout

│ │ │ │ -
│ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
│ │ │ │ -./snaplets/heist/templates/index.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/login.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/new_user.tpl │ │ │ │ -
│ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
Login:
Password:
│ │ │ │ -./snaplets/heist/templates/userform.tpl │ │ │ │ - │ │ │ │ - Snap web server │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
│ │ │ │ - │ │ │ │ -
│ │ │ │ - │ │ │ │ -./snaplets/heist/templates/base.tpl │ │ │ │ -

Snap Example App Login

│ │ │ │ -

│ │ │ │ -/login │ │ │ │ -Login │ │ │ │ - │ │ │ │ -

Don't have a login yet? Create a new user

│ │ │ │ -./snaplets/heist/templates/_login.tpl │ │ │ │ - padding: 0; │ │ │ │ - margin: 0; │ │ │ │ - background-color: #ffffff; │ │ │ │ - font-family: Verdana, Helvetica, sans-serif; │ │ │ │ - padding: 0; │ │ │ │ - margin: 0; │ │ │ │ - text-decoration: underline; │ │ │ │ -a :hover { │ │ │ │ - cursor: pointer; │ │ │ │ - text-decoration: underline; │ │ │ │ - border: none; │ │ │ │ -#content { │ │ │ │ - padding-left: 1em; │ │ │ │ - font-size: 60%; │ │ │ │ -./static/screen.css │ │ │ │ + snap-server >= 1.0 && < 1.2 │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-unused-do-bind │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ +{-# LANGUAGE CPP #-} │ │ │ │ +{-# LANGUAGE TemplateHaskell #-} │ │ │ │ +NOTE: Don't modify this file unless you know what you are doing. If you are │ │ │ │ +new to snap, start with Site.hs and Application.hs. This file contains │ │ │ │ +boilerplate needed for dynamic reloading and is not meant for general │ │ │ │ +consumption. │ │ │ │ +Occasionally if we modify the way the dynamic reloader works and you want to │ │ │ │ +upgrade, you might have to swap out this file for a newer version. But in │ │ │ │ +most cases you'll never need to modify this code. │ │ │ │ +module Main where │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +import Control.Exception (SomeException, try) │ │ │ │ +import qualified Data.Text as T │ │ │ │ +import Snap.Http.Server │ │ │ │ +import Snap.Snaplet │ │ │ │ +import Snap.Snaplet.Config │ │ │ │ +import Snap.Core │ │ │ │ +import System.IO │ │ │ │ +import Site │ │ │ │ +#ifdef DEVELOPMENT │ │ │ │ +import Snap.Loader.Dynamic │ │ │ │ +import Snap.Loader.Static │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This is the entry point for this web server application. It supports │ │ │ │ +-- easily switching between interpreting source and running statically compiled │ │ │ │ +-- code. │ │ │ │ +-- In either mode, the generated program should be run from the root of the │ │ │ │ +-- project tree. When it is run, it locates its templates, static content, and │ │ │ │ +-- source files in development mode, relative to the current working directory. │ │ │ │ +-- When compiled with the development flag, only changes to the libraries, your │ │ │ │ +-- cabal file, or this file should require a recompile to be picked up. │ │ │ │ +-- Everything else is interpreted at runtime. There are a few consequences of │ │ │ │ +-- this. │ │ │ │ +-- First, this is much slower. Running the interpreter takes a significant │ │ │ │ +-- chunk of time (a couple tenths of a second on the author's machine, at this │ │ │ │ +-- time), regardless of the simplicity of the loaded code. In order to │ │ │ │ +-- recompile and re-load server state as infrequently as possible, the source │ │ │ │ +-- directories are watched for updates, as are any extra directories specified │ │ │ │ +-- below. │ │ │ │ +-- Second, the generated server binary is MUCH larger, since it links in the │ │ │ │ +-- GHC API (via the hint library). │ │ │ │ +-- Third, and the reason you would ever want to actually compile with │ │ │ │ +-- development mode, is that it enables a faster development cycle. You can │ │ │ │ +-- simply edit a file, save your changes, and hit reload to see your changes │ │ │ │ +-- reflected immediately. │ │ │ │ +-- When this is compiled without the development flag, all the actions are │ │ │ │ +-- statically compiled in. This results in faster execution, a smaller binary │ │ │ │ +-- size, and having to recompile the server for any code change. │ │ │ │ +main :: IO () │ │ │ │ +main = do │ │ │ │ + -- Depending on the version of loadSnapTH in scope, this either enables │ │ │ │ + -- dynamic reloading, or compiles it without. The last argument to │ │ │ │ + -- loadSnapTH is a list of additional directories to watch for changes to │ │ │ │ + -- trigger reloads in development mode. It doesn't need to include source │ │ │ │ + -- directories, those are picked up automatically by the splice. │ │ │ │ + (conf, site, cleanup) <- $(loadSnapTH [| getConf |] │ │ │ │ + 'getActions │ │ │ │ + ["snaplets/heist/templates"]) │ │ │ │ + _ <- try $ httpServe conf site :: IO (Either SomeException ()) │ │ │ │ + cleanup │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This action loads the config used by this application. The loaded config │ │ │ │ +-- is returned as the first element of the tuple produced by the loadSnapTH │ │ │ │ +-- Splice. The type is not solidly fixed, though it must be an IO action that │ │ │ │ +-- produces the same type as 'getActions' takes. It also must be an instance of │ │ │ │ +-- Typeable. If the type of this is changed, a full recompile will be needed to │ │ │ │ +-- pick up the change, even in development mode. │ │ │ │ +-- This action is only run once, regardless of whether development or │ │ │ │ +-- production mode is in use. │ │ │ │ +getConf :: IO (Config Snap AppConfig) │ │ │ │ +getConf = commandLineAppConfig defaultConfig │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This function generates the the site handler and cleanup action from the │ │ │ │ +-- configuration. In production mode, this action is only run once. In │ │ │ │ +-- development mode, this action is run whenever the application is reloaded. │ │ │ │ +-- Development mode also makes sure that the cleanup actions are run │ │ │ │ +-- appropriately before shutdown. The cleanup action returned from loadSnapTH │ │ │ │ +-- should still be used after the server has stopped handling requests, as the │ │ │ │ +-- cleanup actions are only automatically run when a reload is triggered. │ │ │ │ +-- This sample doesn't actually use the config passed in, but more │ │ │ │ +-- sophisticated code might. │ │ │ │ +getActions :: Config Snap AppConfig -> IO (Snap (), IO ()) │ │ │ │ +getActions conf = do │ │ │ │ + (msgs, site, cleanup) <- runSnaplet │ │ │ │ + (appEnvironment =<< getOther conf) app │ │ │ │ + hPutStrLn stderr $ T.unpack msgs │ │ │ │ + return (site, cleanup) │ │ │ │ {-# LANGUAGE OverloadedStrings #-} │ │ │ │ ------------------------------------------------------------------------------ │ │ │ │ -- | This module is where all the routes and handlers are defined for your │ │ │ │ -- site. The 'app' function is the initializer that combines everything │ │ │ │ -- together and is exported by this module. │ │ │ │ module Site │ │ │ │ ) where │ │ │ │ @@ -806,134 +769,142 @@ │ │ │ │ , _auth :: Snaplet (AuthManager App) │ │ │ │ makeLenses ''App │ │ │ │ instance HasHeist App where │ │ │ │ heistLens = subSnaplet heist │ │ │ │ ------------------------------------------------------------------------------ │ │ │ │ type AppHandler = Handler App App │ │ │ │ ./src/Application.hs │ │ │ │ -{-# LANGUAGE CPP #-} │ │ │ │ -{-# LANGUAGE TemplateHaskell #-} │ │ │ │ -NOTE: Don't modify this file unless you know what you are doing. If you are │ │ │ │ -new to snap, start with Site.hs and Application.hs. This file contains │ │ │ │ -boilerplate needed for dynamic reloading and is not meant for general │ │ │ │ -consumption. │ │ │ │ -Occasionally if we modify the way the dynamic reloader works and you want to │ │ │ │ -upgrade, you might have to swap out this file for a newer version. But in │ │ │ │ -most cases you'll never need to modify this code. │ │ │ │ -module Main where │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ -import Control.Exception (SomeException, try) │ │ │ │ -import qualified Data.Text as T │ │ │ │ -import Snap.Http.Server │ │ │ │ -import Snap.Snaplet │ │ │ │ -import Snap.Snaplet.Config │ │ │ │ -import Snap.Core │ │ │ │ -import System.IO │ │ │ │ -import Site │ │ │ │ -#ifdef DEVELOPMENT │ │ │ │ -import Snap.Loader.Dynamic │ │ │ │ -import Snap.Loader.Static │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This is the entry point for this web server application. It supports │ │ │ │ --- easily switching between interpreting source and running statically compiled │ │ │ │ --- code. │ │ │ │ --- In either mode, the generated program should be run from the root of the │ │ │ │ --- project tree. When it is run, it locates its templates, static content, and │ │ │ │ --- source files in development mode, relative to the current working directory. │ │ │ │ --- When compiled with the development flag, only changes to the libraries, your │ │ │ │ --- cabal file, or this file should require a recompile to be picked up. │ │ │ │ --- Everything else is interpreted at runtime. There are a few consequences of │ │ │ │ --- this. │ │ │ │ --- First, this is much slower. Running the interpreter takes a significant │ │ │ │ --- chunk of time (a couple tenths of a second on the author's machine, at this │ │ │ │ --- time), regardless of the simplicity of the loaded code. In order to │ │ │ │ --- recompile and re-load server state as infrequently as possible, the source │ │ │ │ --- directories are watched for updates, as are any extra directories specified │ │ │ │ --- below. │ │ │ │ --- Second, the generated server binary is MUCH larger, since it links in the │ │ │ │ --- GHC API (via the hint library). │ │ │ │ --- Third, and the reason you would ever want to actually compile with │ │ │ │ --- development mode, is that it enables a faster development cycle. You can │ │ │ │ --- simply edit a file, save your changes, and hit reload to see your changes │ │ │ │ --- reflected immediately. │ │ │ │ --- When this is compiled without the development flag, all the actions are │ │ │ │ --- statically compiled in. This results in faster execution, a smaller binary │ │ │ │ --- size, and having to recompile the server for any code change. │ │ │ │ -main :: IO () │ │ │ │ -main = do │ │ │ │ - -- Depending on the version of loadSnapTH in scope, this either enables │ │ │ │ - -- dynamic reloading, or compiles it without. The last argument to │ │ │ │ - -- loadSnapTH is a list of additional directories to watch for changes to │ │ │ │ - -- trigger reloads in development mode. It doesn't need to include source │ │ │ │ - -- directories, those are picked up automatically by the splice. │ │ │ │ - (conf, site, cleanup) <- $(loadSnapTH [| getConf |] │ │ │ │ - 'getActions │ │ │ │ - ["snaplets/heist/templates"]) │ │ │ │ - _ <- try $ httpServe conf site :: IO (Either SomeException ()) │ │ │ │ - cleanup │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This action loads the config used by this application. The loaded config │ │ │ │ --- is returned as the first element of the tuple produced by the loadSnapTH │ │ │ │ --- Splice. The type is not solidly fixed, though it must be an IO action that │ │ │ │ --- produces the same type as 'getActions' takes. It also must be an instance of │ │ │ │ --- Typeable. If the type of this is changed, a full recompile will be needed to │ │ │ │ --- pick up the change, even in development mode. │ │ │ │ --- This action is only run once, regardless of whether development or │ │ │ │ --- production mode is in use. │ │ │ │ -getConf :: IO (Config Snap AppConfig) │ │ │ │ -getConf = commandLineAppConfig defaultConfig │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This function generates the the site handler and cleanup action from the │ │ │ │ --- configuration. In production mode, this action is only run once. In │ │ │ │ --- development mode, this action is run whenever the application is reloaded. │ │ │ │ --- Development mode also makes sure that the cleanup actions are run │ │ │ │ --- appropriately before shutdown. The cleanup action returned from loadSnapTH │ │ │ │ --- should still be used after the server has stopped handling requests, as the │ │ │ │ --- cleanup actions are only automatically run when a reload is triggered. │ │ │ │ --- This sample doesn't actually use the config passed in, but more │ │ │ │ --- sophisticated code might. │ │ │ │ -getActions :: Config Snap AppConfig -> IO (Snap (), IO ()) │ │ │ │ -getActions conf = do │ │ │ │ - (msgs, site, cleanup) <- runSnaplet │ │ │ │ - (appEnvironment =<< getOther conf) app │ │ │ │ - hPutStrLn stderr $ T.unpack msgs │ │ │ │ - return (site, cleanup) │ │ │ │ -./snaplets/heist/templates │ │ │ │ -./snaplets/heist │ │ │ │ -./snaplets │ │ │ │ -./static │ │ │ │ -:set -isrc │ │ │ │ -:set -hide-package MonadCatchIO-mtl │ │ │ │ -:set -hide-package monads-fd │ │ │ │ -:set -XOverloadedStrings │ │ │ │ + padding: 0; │ │ │ │ + margin: 0; │ │ │ │ + background-color: #ffffff; │ │ │ │ + font-family: Verdana, Helvetica, sans-serif; │ │ │ │ + padding: 0; │ │ │ │ + margin: 0; │ │ │ │ + text-decoration: underline; │ │ │ │ +a :hover { │ │ │ │ + cursor: pointer; │ │ │ │ + text-decoration: underline; │ │ │ │ + border: none; │ │ │ │ +#content { │ │ │ │ + padding-left: 1em; │ │ │ │ + font-size: 60%; │ │ │ │ +./static/screen.css │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/login.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
Login:
Password:
│ │ │ │ +./snaplets/heist/templates/userform.tpl │ │ │ │ +

Register a new user

│ │ │ │ +/new_user │ │ │ │ +Add User │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/_new_user.tpl │ │ │ │ +

Snap Example App Login

│ │ │ │ +

│ │ │ │ +/login │ │ │ │ +Login │ │ │ │ + │ │ │ │ +

Don't have a login yet? Create a new user

│ │ │ │ +./snaplets/heist/templates/_login.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/new_user.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + This is a simple demo page served using │ │ │ │ + Heist │ │ │ │ + and the Snap web framework. │ │ │ │ +

│ │ │ │ +

Congrats! You're logged in as ''

│ │ │ │ +

Logout

│ │ │ │ +
│ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
│ │ │ │ +./snaplets/heist/templates/index.tpl │ │ │ │ + │ │ │ │ + Snap web server │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
│ │ │ │ + │ │ │ │ +
│ │ │ │ + │ │ │ │ +./snaplets/heist/templates/base.tpl │ │ │ │ Name: projname │ │ │ │ Version: 0.1 │ │ │ │ Synopsis: Project Synopsis Here │ │ │ │ Description: Project Description Here │ │ │ │ License: AllRightsReserved │ │ │ │ Author: Author │ │ │ │ Maintainer: maintainer@example.com │ │ │ │ Stability: Experimental │ │ │ │ Category: Web │ │ │ │ Build-type: Simple │ │ │ │ Cabal-version: >=1.2 │ │ │ │ +Flag development │ │ │ │ + Description: Whether to build the server in development (interpreted) mode │ │ │ │ + Default: False │ │ │ │ +Flag old-base │ │ │ │ + default: False │ │ │ │ + manual: False │ │ │ │ Executable projname │ │ │ │ hs-source-dirs: src │ │ │ │ main-is: Main.hs │ │ │ │ Build-depends: │ │ │ │ - base >= 4 && < 5, │ │ │ │ - bytestring >= 0.9.1 && < 0.11, │ │ │ │ - mtl >= 2 && < 3, │ │ │ │ - snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2 │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-unused-do-bind │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ -./foo.cabal │ │ │ │ + base >= 4.4 && < 5, │ │ │ │ + bytestring >= 0.9.1 && < 0.11, │ │ │ │ + heist >= 1.0 && < 1.2, │ │ │ │ + lens >= 3.7.6 && < 4.18, │ │ │ │ + map-syntax >= 0.2 && < 0.4, │ │ │ │ + monad-control >= 1.0 && < 1.1, │ │ │ │ + mtl >= 2 && < 2.3, │ │ │ │ + snap >= 1.0 && < 1.2, │ │ │ │ + snap-core >= 1.0 && < 1.1, │ │ │ │ + snap-server >= 1.0 && < 1.2, │ │ │ │ + snap-loader-static >= 1.0 && < 1.1, │ │ │ │ + text >= 0.11 && < 1.3, │ │ │ │ + time >= 1.1 && < 1.9, │ │ │ │ + xmlhtml >= 0.1 && < 0.3 │ │ │ │ + if flag(development) │ │ │ │ + build-depends: │ │ │ │ + snap-loader-dynamic >= 1.0 && < 1.1 │ │ │ │ + cpp-options: -DDEVELOPMENT │ │ │ │ + -- In development mode, speed is already going to suffer, so skip │ │ │ │ + -- the fancy optimization flags. Additionally, disable all │ │ │ │ + -- warnings. The hint library doesn't give an option to execute │ │ │ │ + -- compiled code when there were also warnings, so disabling │ │ │ │ + -- warnings allows quicker workflow. │ │ │ │ + ghc-options: -threaded -w │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-orphans -fno-warn-unused-do-bind │ │ │ │ + else │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-orphans │ │ │ │ +./static │ │ │ │ +./snaplets/heist/templates │ │ │ │ +./snaplets/heist │ │ │ │ +./snaplets │ │ │ │ placeholder │ │ │ │ ./log/placeholder │ │ │ │ {-# LANGUAGE OverloadedStrings #-} │ │ │ │ module Main where │ │ │ │ import Control.Applicative │ │ │ │ import Snap.Core │ │ │ │ import Snap.Util.FileServe │ │ │ │ @@ -948,14 +919,43 @@ │ │ │ │ dir "static" (serveDirectory ".") │ │ │ │ echoHandler :: Snap () │ │ │ │ echoHandler = do │ │ │ │ param <- getParam "echoparam" │ │ │ │ maybe (writeBS "must specify echo/param in URL") │ │ │ │ writeBS param │ │ │ │ ./src/Main.hs │ │ │ │ +:set -isrc │ │ │ │ +:set -hide-package MonadCatchIO-mtl │ │ │ │ +:set -hide-package monads-fd │ │ │ │ +:set -XOverloadedStrings │ │ │ │ +Name: projname │ │ │ │ +Version: 0.1 │ │ │ │ +Synopsis: Project Synopsis Here │ │ │ │ +Description: Project Description Here │ │ │ │ +License: AllRightsReserved │ │ │ │ +Author: Author │ │ │ │ +Maintainer: maintainer@example.com │ │ │ │ +Stability: Experimental │ │ │ │ +Category: Web │ │ │ │ +Build-type: Simple │ │ │ │ +Cabal-version: >=1.2 │ │ │ │ +Executable projname │ │ │ │ + hs-source-dirs: src │ │ │ │ + main-is: Main.hs │ │ │ │ + Build-depends: │ │ │ │ + base >= 4 && < 5, │ │ │ │ + bytestring >= 0.9.1 && < 0.11, │ │ │ │ + mtl >= 2 && < 3, │ │ │ │ + snap-core >= 1.0 && < 1.1, │ │ │ │ + snap-server >= 1.0 && < 1.2 │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-unused-do-bind │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ +./foo.cabal │ │ │ │ main:Main.Help │ │ │ │ Data.Text.concat: size overflow │ │ │ │ overflowError │ │ │ │ breakOnAll │ │ │ │ overflow │ │ │ │ : empty input │ │ │ │ Data.Text. │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -6,118 +6,118 @@ │ │ │ │ 0x000095b4 3634005f 5f667574 696d656e 73363400 64.__futimens64. │ │ │ │ 0x000095c4 5f5f6675 74696d65 73363400 5f5f6378 __futimes64.__cx │ │ │ │ 0x000095d4 615f6174 65786974 00474c49 42435f32 a_atexit.GLIBC_2 │ │ │ │ 0x000095e4 2e34005f 5f6c7374 61743634 5f74696d .4.__lstat64_tim │ │ │ │ 0x000095f4 65363400 6d6b6e6f 6400474c 4942435f e64.mknod.GLIBC_ │ │ │ │ 0x00009604 322e3333 00657665 6e746664 00474c49 2.33.eventfd.GLI │ │ │ │ 0x00009614 42435f32 2e370065 76656e74 66645f77 BC_2.7.eventfd_w │ │ │ │ - 0x00009624 72697465 006e6c5f 6c616e67 696e666f rite.nl_langinfo │ │ │ │ - 0x00009634 006f7065 6e363400 5f5f6673 74617436 .open64.__fstat6 │ │ │ │ + 0x00009624 72697465 006f7065 6e363400 6e6c5f6c rite.open64.nl_l │ │ │ │ + 0x00009634 616e6769 6e666f00 5f5f6673 74617436 anginfo.__fstat6 │ │ │ │ 0x00009644 345f7469 6d653634 005f5f73 74617436 4_time64.__stat6 │ │ │ │ 0x00009654 345f7469 6d653634 005f5f65 72726e6f 4_time64.__errno │ │ │ │ 0x00009664 5f6c6f63 6174696f 6e006674 72756e63 _location.ftrunc │ │ │ │ 0x00009674 61746536 34007173 6f727400 7265616c ate64.qsort.real │ │ │ │ - 0x00009684 6c6f6300 6e756d61 5f6e756d 5f636f6e loc.numa_num_con │ │ │ │ - 0x00009694 66696775 7265645f 6e6f6465 73006c69 figured_nodes.li │ │ │ │ - 0x000096a4 626e756d 615f312e 32006c69 626e756d bnuma_1.2.libnum │ │ │ │ - 0x000096b4 612e736f 2e310066 66695f70 7265705f a.so.1.ffi_prep_ │ │ │ │ - 0x000096c4 636c6f73 7572655f 6c6f6300 4c494246 closure_loc.LIBF │ │ │ │ - 0x000096d4 46495f43 4c4f5355 52455f38 2e30006c FI_CLOSURE_8.0.l │ │ │ │ - 0x000096e4 69626666 692e736f 2e380066 66695f74 ibffi.so.8.ffi_t │ │ │ │ - 0x000096f4 7970655f 766f6964 004c4942 4646495f ype_void.LIBFFI_ │ │ │ │ - 0x00009704 42415345 5f382e30 006e756d 615f6765 BASE_8.0.numa_ge │ │ │ │ - 0x00009714 745f6d65 6d735f61 6c6c6f77 65640066 t_mems_allowed.f │ │ │ │ - 0x00009724 66695f74 7970655f 75696e74 31360066 fi_type_uint16.f │ │ │ │ - 0x00009734 66695f63 6c6f7375 72655f61 6c6c6f63 fi_closure_alloc │ │ │ │ - 0x00009744 00666669 5f747970 655f706f 696e7465 .ffi_type_pointe │ │ │ │ - 0x00009754 72006d62 696e6400 6c69626e 756d615f r.mbind.libnuma_ │ │ │ │ - 0x00009764 312e3100 6666695f 74797065 5f75696e 1.1.ffi_type_uin │ │ │ │ - 0x00009774 74363400 6e756d61 5f626974 6d61736b t64.numa_bitmask │ │ │ │ - 0x00009784 5f667265 65006666 695f7479 70655f73 _free.ffi_type_s │ │ │ │ - 0x00009794 696e7438 00666669 5f747970 655f7569 int8.ffi_type_ui │ │ │ │ - 0x000097a4 6e743332 00666669 5f747970 655f666c nt32.ffi_type_fl │ │ │ │ - 0x000097b4 6f617400 6666695f 74797065 5f646f75 oat.ffi_type_dou │ │ │ │ - 0x000097c4 626c6500 6666695f 74797065 5f75696e ble.ffi_type_uin │ │ │ │ - 0x000097d4 74380066 66695f74 7970655f 73696e74 t8.ffi_type_sint │ │ │ │ - 0x000097e4 33320066 66695f74 7970655f 73696e74 32.ffi_type_sint │ │ │ │ - 0x000097f4 3136006e 756d615f 61766169 6c61626c 16.numa_availabl │ │ │ │ - 0x00009804 65006666 695f7479 70655f73 696e7436 e.ffi_type_sint6 │ │ │ │ - 0x00009814 34006666 695f7072 65705f63 69660066 4.ffi_prep_cif.f │ │ │ │ - 0x00009824 66695f63 6c6f7375 72655f66 72656500 fi_closure_free. │ │ │ │ + 0x00009684 6c6f6300 6666695f 74797065 5f75696e loc.ffi_type_uin │ │ │ │ + 0x00009694 7438004c 49424646 495f4241 53455f38 t8.LIBFFI_BASE_8 │ │ │ │ + 0x000096a4 2e30006c 69626666 692e736f 2e380066 .0.libffi.so.8.f │ │ │ │ + 0x000096b4 66695f74 7970655f 73696e74 33320066 fi_type_sint32.f │ │ │ │ + 0x000096c4 66695f74 7970655f 706f696e 74657200 fi_type_pointer. │ │ │ │ + 0x000096d4 6666695f 74797065 5f75696e 74363400 ffi_type_uint64. │ │ │ │ + 0x000096e4 6e756d61 5f6e756d 5f636f6e 66696775 numa_num_configu │ │ │ │ + 0x000096f4 7265645f 6e6f6465 73006c69 626e756d red_nodes.libnum │ │ │ │ + 0x00009704 615f312e 32006c69 626e756d 612e736f a_1.2.libnuma.so │ │ │ │ + 0x00009714 2e310066 66695f74 7970655f 766f6964 .1.ffi_type_void │ │ │ │ + 0x00009724 006e756d 615f6765 745f6d65 6d735f61 .numa_get_mems_a │ │ │ │ + 0x00009734 6c6c6f77 65640066 66695f74 7970655f llowed.ffi_type_ │ │ │ │ + 0x00009744 75696e74 3136006e 756d615f 6269746d uint16.numa_bitm │ │ │ │ + 0x00009754 61736b5f 66726565 00666669 5f747970 ask_free.ffi_typ │ │ │ │ + 0x00009764 655f7369 6e743800 6666695f 74797065 e_sint8.ffi_type │ │ │ │ + 0x00009774 5f75696e 74333200 6d62696e 64006c69 _uint32.mbind.li │ │ │ │ + 0x00009784 626e756d 615f312e 31006666 695f7479 bnuma_1.1.ffi_ty │ │ │ │ + 0x00009794 70655f66 6c6f6174 00666669 5f747970 pe_float.ffi_typ │ │ │ │ + 0x000097a4 655f646f 75626c65 00666669 5f747970 e_double.ffi_typ │ │ │ │ + 0x000097b4 655f7369 6e743136 006e756d 615f6176 e_sint16.numa_av │ │ │ │ + 0x000097c4 61696c61 626c6500 6666695f 74797065 ailable.ffi_type │ │ │ │ + 0x000097d4 5f73696e 74363400 6666695f 636c6f73 _sint64.ffi_clos │ │ │ │ + 0x000097e4 7572655f 66726565 004c4942 4646495f ure_free.LIBFFI_ │ │ │ │ + 0x000097f4 434c4f53 5552455f 382e3000 6666695f CLOSURE_8.0.ffi_ │ │ │ │ + 0x00009804 70726570 5f636966 00666669 5f707265 prep_cif.ffi_pre │ │ │ │ + 0x00009814 705f636c 6f737572 655f6c6f 63006666 p_closure_loc.ff │ │ │ │ + 0x00009824 695f636c 6f737572 655f616c 6c6f6300 i_closure_alloc. │ │ │ │ 0x00009834 6e756d61 5f72756e 5f6f6e5f 6e6f6465 numa_run_on_node │ │ │ │ 0x00009844 00666669 5f63616c 6c005f5f 636c6f63 .ffi_call.__cloc │ │ │ │ 0x00009854 6b5f6765 7474696d 65363400 72656164 k_gettime64.read │ │ │ │ 0x00009864 64697236 3400656e 7669726f 6e006475 dir64.environ.du │ │ │ │ - 0x00009874 70007069 70650077 72697465 00647570 p.pipe.write.dup │ │ │ │ - 0x00009884 32007265 6164006f 70656e61 74363400 2.read.openat64. │ │ │ │ + 0x00009874 70320064 75700070 69706500 77726974 p2.dup.pipe.writ │ │ │ │ + 0x00009884 65007265 6164006f 70656e61 74363400 e.read.openat64. │ │ │ │ 0x00009894 6663686d 6f640066 63686f77 6e006670 fchmod.fchown.fp │ │ │ │ - 0x000098a4 61746863 6f6e6600 72657769 6e646469 athconf.rewinddi │ │ │ │ - 0x000098b4 72007374 61747800 474c4942 435f322e r.statx.GLIBC_2. │ │ │ │ - 0x000098c4 3238005f 5f757469 6d657336 34007365 28.__utimes64.se │ │ │ │ + 0x000098a4 61746863 6f6e6600 73746174 7800474c athconf.statx.GL │ │ │ │ + 0x000098b4 4942435f 322e3238 005f5f75 74696d65 IBC_2.28.__utime │ │ │ │ + 0x000098c4 73363400 72657769 6e646469 72007365 s64.rewinddir.se │ │ │ │ 0x000098d4 656b6469 72007465 6c6c6469 7200636c ekdir.telldir.cl │ │ │ │ 0x000098e4 6f736500 66636864 69720070 7574656e ose.fchdir.puten │ │ │ │ 0x000098f4 76006d61 6c6c6f63 00676574 656e7600 v.malloc.getenv. │ │ │ │ 0x00009904 66646f70 656e6469 72007365 74656e76 fdopendir.setenv │ │ │ │ 0x00009914 00636c65 6172656e 7600756e 73657465 .clearenv.unsete │ │ │ │ 0x00009924 6e760070 61746863 6f6e6600 63686d6f nv.pathconf.chmo │ │ │ │ 0x00009934 64006163 63657373 00756e6c 696e6b00 d.access.unlink. │ │ │ │ 0x00009944 72656164 6c696e6b 006c6368 6f776e00 readlink.lchown. │ │ │ │ - 0x00009954 72656e61 6d650073 796d6c69 6e6b0074 rename.symlink.t │ │ │ │ + 0x00009954 73796d6c 696e6b00 72656e61 6d650074 symlink.rename.t │ │ │ │ 0x00009964 72756e63 61746536 34006765 74637764 runcate64.getcwd │ │ │ │ 0x00009974 006d6b64 69720072 6d646972 00636864 .mkdir.rmdir.chd │ │ │ │ 0x00009984 6972006f 70656e64 69720067 65746c6f ir.opendir.getlo │ │ │ │ - 0x00009994 67696e00 73797363 6f6e6600 67657470 gin.sysconf.getp │ │ │ │ - 0x000099a4 77656e74 00676574 6772656e 7400656e went.getgrent.en │ │ │ │ - 0x000099b4 64707765 6e740073 65747077 656e7400 dpwent.setpwent. │ │ │ │ - 0x000099c4 656e6467 72656e74 00736574 6772656e endgrent.setgren │ │ │ │ + 0x00009994 67696e00 73657467 72656e74 00737973 gin.setgrent.sys │ │ │ │ + 0x000099a4 636f6e66 00676574 7077656e 74006765 conf.getpwent.ge │ │ │ │ + 0x000099b4 74677265 6e740065 6e647077 656e7400 tgrent.endpwent. │ │ │ │ + 0x000099c4 73657470 77656e74 00656e64 6772656e setpwent.endgren │ │ │ │ 0x000099d4 74007365 74756964 00676574 65676964 t.setuid.getegid │ │ │ │ 0x000099e4 00736574 65756964 00736574 67696400 .seteuid.setgid. │ │ │ │ 0x000099f4 73657465 67696400 67657467 69640067 setegid.getgid.g │ │ │ │ 0x00009a04 65747569 64007365 7467726f 75707300 etuid.setgroups. │ │ │ │ - 0x00009a14 67657467 726f7570 73006765 7470776e getgroups.getpwn │ │ │ │ - 0x00009a24 616d5f72 00676574 70777569 645f7200 am_r.getpwuid_r. │ │ │ │ - 0x00009a34 67657467 726e616d 5f720067 65746772 getgrnam_r.getgr │ │ │ │ - 0x00009a44 6769645f 72005f5f 7574696d 656e7361 gid_r.__utimensa │ │ │ │ + 0x00009a14 67657467 726f7570 73006765 74677267 getgroups.getgrg │ │ │ │ + 0x00009a24 69645f72 00676574 70776e61 6d5f7200 id_r.getpwnam_r. │ │ │ │ + 0x00009a34 67657470 77756964 5f720067 65746772 getpwuid_r.getgr │ │ │ │ + 0x00009a44 6e616d5f 72005f5f 7574696d 656e7361 nam_r.__utimensa │ │ │ │ 0x00009a54 74363400 636c6f73 65646972 0063686f t64.closedir.cho │ │ │ │ 0x00009a64 776e0066 72656500 7374726c 656e0072 wn.free.strlen.r │ │ │ │ 0x00009a74 65616c70 61746800 67657465 75696400 ealpath.geteuid. │ │ │ │ - 0x00009a84 70746872 6561645f 64657461 63680070 pthread_detach.p │ │ │ │ - 0x00009a94 74687265 61645f73 65746e61 6d655f6e thread_setname_n │ │ │ │ - 0x00009aa4 70005f5f 67657472 75736167 65363400 p.__getrusage64. │ │ │ │ - 0x00009ab4 5f5f6765 7474696d 656f6664 61793634 __gettimeofday64 │ │ │ │ - 0x00009ac4 005f5f74 696d6572 66645f73 65747469 .__timerfd_setti │ │ │ │ - 0x00009ad4 6d653634 00707468 72656164 5f6a6f69 me64.pthread_joi │ │ │ │ - 0x00009ae4 6e007074 68726561 645f6b69 6c6c005f n.pthread_kill._ │ │ │ │ - 0x00009af4 5f73656c 65637436 34007074 68726561 _select64.pthrea │ │ │ │ - 0x00009b04 645f6765 74737065 63696669 63007074 d_getspecific.pt │ │ │ │ - 0x00009b14 68726561 645f6b65 795f6372 65617465 hread_key_create │ │ │ │ - 0x00009b24 00707468 72656164 5f6b6579 5f64656c .pthread_key_del │ │ │ │ - 0x00009b34 65746500 70746872 6561645f 73657473 ete.pthread_sets │ │ │ │ - 0x00009b44 70656369 66696300 70746872 6561645f pecific.pthread_ │ │ │ │ - 0x00009b54 636f6e64 61747472 5f736574 636c6f63 condattr_setcloc │ │ │ │ - 0x00009b64 6b005f5f 70746872 6561645f 636f6e64 k.__pthread_cond │ │ │ │ + 0x00009a84 70746872 6561645f 7365746e 616d655f pthread_setname_ │ │ │ │ + 0x00009a94 6e700070 74687265 61645f63 6f6e6461 np.pthread_conda │ │ │ │ + 0x00009aa4 7474725f 73657463 6c6f636b 005f5f74 ttr_setclock.__t │ │ │ │ + 0x00009ab4 696d6572 66645f73 65747469 6d653634 imerfd_settime64 │ │ │ │ + 0x00009ac4 00707468 72656164 5f646574 61636800 .pthread_detach. │ │ │ │ + 0x00009ad4 70746872 6561645f 6a6f696e 005f5f67 pthread_join.__g │ │ │ │ + 0x00009ae4 65747275 73616765 3634005f 5f676574 etrusage64.__get │ │ │ │ + 0x00009af4 74696d65 6f666461 79363400 5f5f7365 timeofday64.__se │ │ │ │ + 0x00009b04 6c656374 36340070 74687265 61645f6b lect64.pthread_k │ │ │ │ + 0x00009b14 696c6c00 70746872 6561645f 67657473 ill.pthread_gets │ │ │ │ + 0x00009b24 70656369 66696300 70746872 6561645f pecific.pthread_ │ │ │ │ + 0x00009b34 73657473 70656369 66696300 70746872 setspecific.pthr │ │ │ │ + 0x00009b44 6561645f 6b65795f 63726561 74650070 ead_key_create.p │ │ │ │ + 0x00009b54 74687265 61645f6b 65795f64 656c6574 thread_key_delet │ │ │ │ + 0x00009b64 65005f5f 70746872 6561645f 636f6e64 e.__pthread_cond │ │ │ │ 0x00009b74 5f74696d 65647761 69743634 00707468 _timedwait64.pth │ │ │ │ 0x00009b84 72656164 5f637265 61746500 6d656d63 read_create.memc │ │ │ │ 0x00009b94 68720070 74687265 61645f6d 75746578 hr.pthread_mutex │ │ │ │ 0x00009ba4 5f747279 6c6f636b 00646c65 72726f72 _trylock.dlerror │ │ │ │ - 0x00009bb4 00646c6f 70656e00 646c7379 6d005f5f .dlopen.dlsym.__ │ │ │ │ + 0x00009bb4 00646c73 796d0064 6c6f7065 6e005f5f .dlsym.dlopen.__ │ │ │ │ 0x00009bc4 6e616e6f 736c6565 70363400 5f5f7469 nanosleep64.__ti │ │ │ │ 0x00009bd4 6d653634 005f5f63 74696d65 36345f72 me64.__ctime64_r │ │ │ │ 0x00009be4 0074696d 65726664 5f637265 61746500 .timerfd_create. │ │ │ │ 0x00009bf4 474c4942 435f322e 3800636c 6f636b5f GLIBC_2.8.clock_ │ │ │ │ 0x00009c04 67657463 7075636c 6f636b69 6400474c getcpuclockid.GL │ │ │ │ 0x00009c14 4942435f 322e3137 006d656d 73657400 IBC_2.17.memset. │ │ │ │ 0x00009c24 6d656d63 6d70006d 656d6d6f 76650062 memcmp.memmove.b │ │ │ │ 0x00009c34 636d7000 6d656d63 7079006c 6f670047 cmp.memcpy.log.G │ │ │ │ 0x00009c44 4c494243 5f322e32 39006c69 626d2e73 LIBC_2.29.libm.s │ │ │ │ 0x00009c54 6f2e3600 6174616e 68660061 636f7300 o.6.atanhf.acos. │ │ │ │ 0x00009c64 73696e68 0073696e 66006c6f 67317066 sinh.sinf.log1pf │ │ │ │ - 0x00009c74 00646c69 6e666f00 6578706d 31660063 .dlinfo.expm1f.c │ │ │ │ - 0x00009c84 6f736866 00657870 6600474c 4942435f oshf.expf.GLIBC_ │ │ │ │ - 0x00009c94 322e3237 00646c63 6c6f7365 00617369 2.27.dlclose.asi │ │ │ │ + 0x00009c74 00646c63 6c6f7365 00646c69 6e666f00 .dlclose.dlinfo. │ │ │ │ + 0x00009c84 6578706d 31660063 6f736866 00657870 expm1f.coshf.exp │ │ │ │ + 0x00009c94 6600474c 4942435f 322e3237 00617369 f.GLIBC_2.27.asi │ │ │ │ 0x00009ca4 6e686600 6365696c 0061636f 73660074 nhf.ceil.acosf.t │ │ │ │ 0x00009cb4 616e6866 0061636f 73680065 78700073 anhf.acosh.exp.s │ │ │ │ 0x00009cc4 696e636f 73006c6f 67317000 73696e00 incos.log1p.sin. │ │ │ │ 0x00009cd4 706f7766 00617369 6e680061 73696e66 powf.asinh.asinf │ │ │ │ 0x00009ce4 0073696e 68660074 616e6600 706f7700 .sinhf.tanf.pow. │ │ │ │ 0x00009cf4 74616e68 0073696e 636f7366 006c6f67 tanh.sincosf.log │ │ │ │ 0x00009d04 66006578 706d3100 74616e00 6173696e f.expm1.tan.asin │ │ │ │ @@ -128,16 +128,16 @@ │ │ │ │ 0x00009d54 745f6661 696c005f 49544d5f 72656769 t_fail._ITM_regi │ │ │ │ 0x00009d64 73746572 544d436c 6f6e6554 61626c65 sterTMCloneTable │ │ │ │ 0x00009d74 00667075 7473005f 49544d5f 64657265 .fputs._ITM_dere │ │ │ │ 0x00009d84 67697374 6572544d 436c6f6e 65546162 gisterTMCloneTab │ │ │ │ 0x00009d94 6c65005f 5f676d6f 6e5f7374 6172745f le.__gmon_start_ │ │ │ │ 0x00009da4 5f006677 72697465 005f5f6c 6962635f _.fwrite.__libc_ │ │ │ │ 0x00009db4 73746172 745f6d61 696e0072 61697365 start_main.raise │ │ │ │ - 0x00009dc4 0061626f 7274005f 5f757469 6d653634 .abort.__utime64 │ │ │ │ - 0x00009dd4 005f5f66 636e746c 5f74696d 65363400 .__fcntl_time64. │ │ │ │ + 0x00009dc4 0061626f 7274005f 5f66636e 746c5f74 .abort.__fcntl_t │ │ │ │ + 0x00009dd4 696d6536 34005f5f 7574696d 65363400 ime64.__utime64. │ │ │ │ 0x00009de4 73747265 72726f72 0063616c 6c6f6300 strerror.calloc. │ │ │ │ 0x00009df4 69736174 74790067 65747069 64006c73 isatty.getpid.ls │ │ │ │ 0x00009e04 65656b36 34006d6b 6669666f 00736967 eek64.mkfifo.sig │ │ │ │ 0x00009e14 656d7074 79736574 00736967 61646473 emptyset.sigadds │ │ │ │ 0x00009e24 65740073 69677072 6f636d61 736b0074 et.sigprocmask.t │ │ │ │ 0x00009e34 63676574 61747472 00746373 65746174 cgetattr.tcsetat │ │ │ │ 0x00009e44 74720063 72656174 00756d61 736b0066 tr.creat.umask.f │ │ │ │ @@ -169,27 +169,27 @@ │ │ │ │ 0x00009fe4 5f676d70 6e5f6469 7672656d 5f31005f _gmpn_divrem_1._ │ │ │ │ 0x00009ff4 5f676d70 6e5f6164 64005f5f 676d706e _gmpn_add.__gmpn │ │ │ │ 0x0000a004 5f737562 005f5f67 6d706e5f 6d6f645f _sub.__gmpn_mod_ │ │ │ │ 0x0000a014 31005f5f 676d706e 5f706f70 636f756e 1.__gmpn_popcoun │ │ │ │ 0x0000a024 74005f5f 676d706e 5f616464 5f31005f t.__gmpn_add_1._ │ │ │ │ 0x0000a034 5f676d70 6e5f7375 625f3100 5f5f676d _gmpn_sub_1.__gm │ │ │ │ 0x0000a044 706e5f6d 756c5f31 005f5f67 6d706e5f pn_mul_1.__gmpn_ │ │ │ │ - 0x0000a054 6d756c00 73747263 6d70005f 5f637479 mul.strcmp.__cty │ │ │ │ - 0x0000a064 70655f62 5f6c6f63 00766670 72696e74 pe_b_loc.vfprint │ │ │ │ - 0x0000a074 66007374 726e6370 79007374 72637079 f.strncpy.strcpy │ │ │ │ - 0x0000a084 00737472 6e636d70 00737472 64757000 .strncmp.strdup. │ │ │ │ - 0x0000a094 66666c75 73680073 74646f75 74007374 fflush.stdout.st │ │ │ │ - 0x0000a0a4 72746f64 005f5f69 736f6332 335f7374 rtod.__isoc23_st │ │ │ │ + 0x0000a054 6d756c00 73747263 6d700076 66707269 mul.strcmp.vfpri │ │ │ │ + 0x0000a064 6e746600 7374726e 63707900 73747263 ntf.strncpy.strc │ │ │ │ + 0x0000a074 70790073 74726e63 6d700073 74726475 py.strncmp.strdu │ │ │ │ + 0x0000a084 70006666 6c757368 00737464 6f757400 p.fflush.stdout. │ │ │ │ + 0x0000a094 73747274 6f64005f 5f637479 70655f62 strtod.__ctype_b │ │ │ │ + 0x0000a0a4 5f6c6f63 005f5f69 736f6332 335f7374 _loc.__isoc23_st │ │ │ │ 0x0000a0b4 72746f75 6c00474c 4942435f 322e3338 rtoul.GLIBC_2.38 │ │ │ │ 0x0000a0c4 00737472 72636872 00667072 696e7466 .strrchr.fprintf │ │ │ │ 0x0000a0d4 00667075 7463006b 696c6c00 73696761 .fputc.kill.siga │ │ │ │ 0x0000a0e4 6374696f 6e006578 69740073 65746c6f ction.exit.setlo │ │ │ │ - 0x0000a0f4 63616c65 00737472 6e6c656e 00706f73 cale.strnlen.pos │ │ │ │ - 0x0000a104 69785f6d 656d616c 69676e00 73707269 ix_memalign.spri │ │ │ │ - 0x0000a114 6e746600 70757473 00707269 6e746600 ntf.puts.printf. │ │ │ │ + 0x0000a0f4 63616c65 00706f73 69785f6d 656d616c cale.posix_memal │ │ │ │ + 0x0000a104 69676e00 73707269 6e746600 70757473 ign.sprintf.puts │ │ │ │ + 0x0000a114 00707269 6e746600 7374726e 6c656e00 .printf.strnlen. │ │ │ │ 0x0000a124 66636c6f 73650067 65747070 69640073 fclose.getppid.s │ │ │ │ 0x0000a134 6e707269 6e746600 76736e70 72696e74 nprintf.vsnprint │ │ │ │ 0x0000a144 66007374 70637079 00666f70 656e3634 f.stpcpy.fopen64 │ │ │ │ 0x0000a154 006d6164 76697365 00707468 72656164 .madvise.pthread │ │ │ │ 0x0000a164 5f6d7574 65785f6c 6f636b00 70746872 _mutex_lock.pthr │ │ │ │ 0x0000a174 6561645f 6d757465 785f756e 6c6f636b ead_mutex_unlock │ │ │ │ 0x0000a184 006d6d61 70363400 6d756e6d 61700073 .mmap64.munmap.s │ │ │ │ @@ -213,14 +213,14 @@ │ │ │ │ 0x0000a2a4 61666669 6e697479 00737973 63616c6c affinity.syscall │ │ │ │ 0x0000a2b4 00706175 73650073 69676465 6c736574 .pause.sigdelset │ │ │ │ 0x0000a2c4 00676574 63007265 67636f6d 70007265 .getc.regcomp.re │ │ │ │ 0x0000a2d4 67667265 65007265 67657865 63006667 gfree.regexec.fg │ │ │ │ 0x0000a2e4 65747300 6469726e 616d6500 66726565 ets.dirname.free │ │ │ │ 0x0000a2f4 6c6f6361 6c65006e 65776c6f 63616c65 locale.newlocale │ │ │ │ 0x0000a304 00757365 6c6f6361 6c65005f 5f69736f .uselocale.__iso │ │ │ │ - 0x0000a314 6332335f 73736361 6e660066 74656c6c c23_sscanf.ftell │ │ │ │ - 0x0000a324 00667365 656b0066 656f6600 6d70726f .fseek.feof.mpro │ │ │ │ - 0x0000a334 74656374 00646c5f 69746572 6174655f tect.dl_iterate_ │ │ │ │ - 0x0000a344 70686472 00667265 6164005f 5f69736f phdr.fread.__iso │ │ │ │ - 0x0000a354 6332335f 73747274 6f6c006c 6962676d c23_strtol.libgm │ │ │ │ + 0x0000a314 6332335f 73736361 6e660066 7365656b c23_sscanf.fseek │ │ │ │ + 0x0000a324 0066656f 66006d70 726f7465 63740064 .feof.mprotect.d │ │ │ │ + 0x0000a334 6c5f6974 65726174 655f7068 64720066 l_iterate_phdr.f │ │ │ │ + 0x0000a344 72656164 005f5f69 736f6332 335f7374 read.__isoc23_st │ │ │ │ + 0x0000a354 72746f6c 00667465 6c6c006c 6962676d rtol.ftell.libgm │ │ │ │ 0x0000a364 702e736f 2e313000 p.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1493 +4,1493 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000b1ac <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ b1bc <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - teqeq r9, r4, lsl #27 │ │ │ │ + teqeq r9, r4, ror #26 │ │ │ │ │ │ │ │ 0000b1c0 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ + ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ 0000b1cc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ + ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ │ │ │ │ 0000b1d8 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ + ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ │ │ │ │ 0000b1e4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ + ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ 0000b1f0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ + ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ 0000b1fc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ + ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ │ │ │ │ 0000b208 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ + ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ │ │ │ │ 0000b214 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ + ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ │ │ │ │ 0000b220 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ + ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ │ │ │ │ 0000b22c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ + ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ │ │ │ │ 0000b238 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ + ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ │ │ │ │ 0000b244 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ + ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ │ │ │ │ 0000b250 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ + ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ │ │ │ │ 0000b25c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ + ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ │ │ │ │ 0000b268 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ + ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ │ │ │ │ 0000b274 <__utimensat64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ + ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ │ │ │ │ 0000b280 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ + ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ │ │ │ │ 0000b28c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ + ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ │ │ │ │ 0000b298 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ + ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ │ │ │ │ 0000b2a4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ + ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ │ │ │ │ 0000b2b0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ + ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ │ │ │ │ 0000b2bc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ + ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ │ │ │ │ 0000b2c8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ + ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ │ │ │ │ 0000b2d4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ + ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ │ │ │ │ 0000b2e0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ + ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ │ │ │ │ 0000b2ec : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ + ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ │ │ │ │ 0000b2f8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ + ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ │ │ │ │ 0000b304 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ + ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ │ │ │ │ 0000b310 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ + ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ │ │ │ │ 0000b31c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ + ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ │ │ │ │ 0000b328 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ + ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ │ │ │ │ 0000b334 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ + ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ │ │ │ │ 0000b340 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ + ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ │ │ │ │ 0000b34c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ + ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ │ │ │ │ 0000b358 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ + ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ │ │ │ │ 0000b364 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ + ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ │ │ │ │ 0000b370 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ + ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ │ │ │ │ 0000b37c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ + ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ │ │ │ │ 0000b388 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ + ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ │ │ │ │ 0000b394 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ + ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ │ │ │ │ 0000b3a0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ + ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ │ │ │ │ 0000b3ac : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ + ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ │ │ │ │ 0000b3b8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ + ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ │ │ │ │ 0000b3c4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ + ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ │ │ │ │ 0000b3d0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ + ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ │ │ │ │ 0000b3dc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ + ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ │ │ │ │ 0000b3e8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ + ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ │ │ │ │ 0000b3f4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ + ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ │ │ │ │ 0000b400 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ + ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ │ │ │ │ 0000b40c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ + ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ │ │ │ │ 0000b418 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ + ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ │ │ │ │ 0000b424 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ + ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ │ │ │ │ 0000b430 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ + ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ │ │ │ │ 0000b43c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ + ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ │ │ │ │ 0000b448 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ + ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ │ │ │ │ 0000b454 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ + ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ │ │ │ │ 0000b460 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ + ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ │ │ │ │ 0000b46c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ + ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ 0000b478 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ + ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ 0000b484 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ + ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ 0000b490 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ + ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ 0000b49c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ + ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ 0000b4a8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ + ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ 0000b4b4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ + ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ 0000b4c0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ + ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ 0000b4cc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ + ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ 0000b4d8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ + ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ 0000b4e4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ + ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ 0000b4f0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ + ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ 0000b4fc <__futimes64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ + ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ 0000b508 <__lutimes64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ + ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ 0000b514 <__utimes64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ + ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ 0000b520 <__futimens64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ + ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ 0000b52c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ + ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ 0000b538 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ + ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ 0000b544 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ + ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ 0000b550 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ + ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ 0000b55c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ + ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ 0000b568 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ + ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ 0000b574 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ + ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ 0000b580 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ + ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ 0000b58c <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ + ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ 0000b598 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ + ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ 0000b5a4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ + ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ 0000b5b0 <__errno_location@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ + ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ 0000b5bc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ + ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ 0000b5c8 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ + ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ 0000b5d4 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ + ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ 0000b5e0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ + ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ 0000b5ec : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ + ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ 0000b5f8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ + ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ 0000b604 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ + ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ 0000b610 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ + ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ 0000b61c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ + ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ 0000b628 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ + ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ 0000b634 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ + ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ 0000b640 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ + ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ 0000b64c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ + ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ 0000b658 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ + ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ 0000b664 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ + ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ 0000b670 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ + ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ 0000b67c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ + ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ 0000b688 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ + ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ 0000b694 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ + ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ 0000b6a0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ + ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ 0000b6ac : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ + ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ 0000b6b8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ + ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ 0000b6c4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ + ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ 0000b6d0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ + ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ 0000b6dc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ + ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ 0000b6e8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ + ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ 0000b6f4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ + ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ 0000b700 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ + ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ 0000b70c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ + ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ 0000b718 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ + ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ 0000b724 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ + ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ 0000b730 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ + ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ 0000b73c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ + ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ 0000b748 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ + ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ 0000b754 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ + ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ 0000b760 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ + ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ 0000b76c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ + ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ 0000b778 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ + ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ 0000b784 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ + ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ 0000b790 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ + ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ 0000b79c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ + ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ 0000b7a8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ + ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ 0000b7b4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ + ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ 0000b7c0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ + ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ 0000b7cc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ + ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ 0000b7d8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ + ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ 0000b7e4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ + ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ 0000b7f0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ + ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ 0000b7fc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ + ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ 0000b808 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ + ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ 0000b814 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ + ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ 0000b820 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ + ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ 0000b82c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ + ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ 0000b838 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ + ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ 0000b844 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ + ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ 0000b850 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ + ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ 0000b85c <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ + ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ 0000b868 <__utime64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ + ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ 0000b874 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ + ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ 0000b880 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ + ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ 0000b88c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ + ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ 0000b898 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ + ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ 0000b8a4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ + ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ 0000b8b0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ + ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ 0000b8bc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ + ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ 0000b8c8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ + ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ 0000b8d4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ + ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ 0000b8e0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ + ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ 0000b8ec <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ + ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ 0000b8f8 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ + ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ 0000b904 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ + ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ 0000b910 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ + ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ 0000b91c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ + ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ 0000b928 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ + ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ 0000b934 <__assert_fail@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ + ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ 0000b940 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ + ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ 0000b94c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ + ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ 0000b958 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ + ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ 0000b964 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ + ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ 0000b970 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ + ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ 0000b97c <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ + ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ 0000b988 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ + ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ 0000b994 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ + ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ 0000b9a0 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ + ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ 0000b9ac <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ + ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ 0000b9b8 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ + ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ 0000b9c4 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ + ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ 0000b9d0 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ + ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ 0000b9dc <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ + ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ 0000b9e8 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ + ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ 0000b9f4 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ + ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ 0000ba00 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ + ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ 0000ba0c <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ + ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ 0000ba18 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ + ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ 0000ba24 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ + ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ 0000ba30 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ + ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ 0000ba3c <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ + ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ 0000ba48 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ + ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ 0000ba54 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ + ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ 0000ba60 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ + ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ 0000ba6c <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ + ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ 0000ba78 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ + ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ 0000ba84 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ + ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ 0000ba90 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ + ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ 0000ba9c <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ + ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ 0000baa8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ + ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ 0000bab4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ + ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ 0000bac0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ + ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ 0000bacc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ + ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ 0000bad8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ + ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ 0000bae4 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ + ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ 0000baf0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ + ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ 0000bafc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ + ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ 0000bb08 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ + ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ 0000bb14 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ + ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ 0000bb20 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ + ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ 0000bb2c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ + ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ 0000bb38 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ + ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ 0000bb44 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ + ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ 0000bb50 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ + ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ 0000bb5c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ + ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ 0000bb68 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ + ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ 0000bb74 <__time64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ + ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ 0000bb80 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ + ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ 0000bb8c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ + ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ 0000bb98 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ + ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ 0000bba4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ + ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ 0000bbb0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ + ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ 0000bbbc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ + ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ 0000bbc8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ + ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ 0000bbd4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ + ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ 0000bbe0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ + ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ 0000bbec : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ + ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ 0000bbf8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ + ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ 0000bc04 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ + ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ 0000bc10 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ + ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ 0000bc1c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ + ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ 0000bc28 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ + ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ 0000bc34 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ + ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ 0000bc40 <__getrusage64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ + ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ 0000bc4c <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ + ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ 0000bc58 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ + ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ 0000bc64 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ + ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ 0000bc70 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ + ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ 0000bc7c <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ + ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ 0000bc88 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ + ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ 0000bc94 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ + ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ 0000bca0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ + ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ 0000bcac : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ + ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ 0000bcb8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ + ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ 0000bcc4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ + ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ 0000bcd0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ + ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ 0000bcdc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ + ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ 0000bce8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ + ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ 0000bcf4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ + ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ 0000bd00 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ + ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ 0000bd0c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ + ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ 0000bd18 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ + ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ 0000bd24 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ + ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ 0000bd30 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ + ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ 0000bd3c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ + ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ 0000bd48 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ + ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ 0000bd54 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ + ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ 0000bd60 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ + ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ 0000bd6c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ + ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ 0000bd78 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ + ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ 0000bd84 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ + ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ 0000bd90 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ + ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ 0000bd9c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ + ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ 0000bda8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ + ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ 0000bdb4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ + ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ 0000bdc0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ + ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ 0000bdcc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ + ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ 0000bdd8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ + ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ 0000bde4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ + ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ 0000bdf0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ + ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ 0000bdfc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ + ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ 0000be08 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ + ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ 0000be14 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ + ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ 0000be20 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ + ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ 0000be2c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ + ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ 0000be38 <__select64@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ + ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ 0000be44 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ + ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ 0000be50 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ + ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ 0000be5c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ + ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ 0000be68 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ + ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ 0000be74 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ + ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ 0000be80 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ + ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ 0000be8c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ + ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ 0000be98 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ + ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ 0000bea4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ + ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ 0000beb0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ + ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ 0000bebc : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ + ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ 0000bec8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ + ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ 0000bed4 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ + ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ 0000bee0 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ + ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ 0000beec : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ + ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ 0000bef8 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ + ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ 0000bf04 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ + ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ 0000bf10 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ + ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ 0000bf1c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ + ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ 0000bf28 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ + ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ 0000bf34 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ + ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ 0000bf40 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ + ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ 0000bf4c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ + ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ 0000bf58 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ + ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ 0000bf64 <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ + ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ 0000bf70 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ + ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ 0000bf7c : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ + ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ 0000bf88 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ + ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ 0000bf94 : │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ + ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ 0000bfa0 <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #19922944 @ 0x1300000 │ │ │ │ add ip, ip, #598016 @ 0x92000 │ │ │ │ - ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ + ldr pc, [ip, #1060]! @ 0x424 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -249,15 +249,15 @@ │ │ │ │ str r0, [sl, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldrd r2, [sp, #12] │ │ │ │ ldr r0, [sl, #4] │ │ │ │ ldr lr, [r0] │ │ │ │ b c280 <__cxa_atexit@plt+0x2e0> │ │ │ │ - teqeq r9, r8, ror #30 │ │ │ │ + teqeq r9, r8, asr #30 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ teqeq r9, r0, lsl #4 │ │ │ │ teqeq r9, r0, rrx │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr lr, [pc, #1312] @ c8d4 <__cxa_atexit@plt+0x934> │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -585,15 +585,15 @@ │ │ │ │ ldr sl, [r2, #-20] @ 0xffffffec │ │ │ │ and r1, sl, #31 │ │ │ │ lsr sl, sl, #5 │ │ │ │ b c5d0 <__cxa_atexit@plt+0x630> │ │ │ │ ldr r0, [pc, #20] @ c8e4 <__cxa_atexit@plt+0x944> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 11008b4 <__cxa_atexit@plt+0x10f4914> │ │ │ │ - teqeq r9, r4, lsl #23 │ │ │ │ + teqeq r9, r4, ror #22 │ │ │ │ @ instruction: 0x01288144 │ │ │ │ teqeq r9, r4 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ ldrdeq r9, [r7, -r8]! │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ movt r9, #65520 @ 0xfff0 │ │ │ │ @@ -1253,33 +1253,33 @@ │ │ │ │ bne ca00 <__cxa_atexit@plt+0xa60> │ │ │ │ b ca24 <__cxa_atexit@plt+0xa84> │ │ │ │ ldr r1, [pc, #112] @ d3a8 <__cxa_atexit@plt+0x1408> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d2b8 <__cxa_atexit@plt+0x1318> │ │ │ │ teqeq r9, r4, ror r9 │ │ │ │ - teqeq r9, r0, lsr #12 │ │ │ │ + teqeq r9, r0, lsl #12 │ │ │ │ teqeq r9, r8, asr r9 │ │ │ │ @ instruction: 0x01287c16 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ teqeq r9, ip, lsl #17 │ │ │ │ @ instruction: 0x01287b7a │ │ │ │ - teqeq r8, r0, lsl #23 │ │ │ │ + teqeq r8, r0, ror #22 │ │ │ │ @ instruction: 0x01287b32 │ │ │ │ teqeq r9, r4 @ │ │ │ │ teqeq r9, r8, ror r7 │ │ │ │ teqeq r9, r4, lsl #14 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - teqeq r8, r4, asr #15 │ │ │ │ - teqeq r8, r0, asr r7 │ │ │ │ - teqeq r8, ip, lsl r7 │ │ │ │ + teqeq r8, r8, ror r9 │ │ │ │ + teqeq r8, r4, lsr #15 │ │ │ │ + teqeq r8, r0, lsr r7 │ │ │ │ + teqeq r8, ip @ │ │ │ │ teqeq r9, r4 @ │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - teqeq r8, r8, asr #12 │ │ │ │ + teqeq r8, r8, lsr #12 │ │ │ │ teqeq r9, r8, lsr r1 │ │ │ │ ldrdeq r8, [r7, -r4]! │ │ │ │ @ instruction: 0x01278c18 │ │ │ │ @ instruction: 0x01278bb0 │ │ │ │ teqeq r9, ip, asr r0 │ │ │ │ teqeq r9, r0, asr #32 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @@ -1580,15 +1580,15 @@ │ │ │ │ ldr ip, [r2] │ │ │ │ cmp r1, ip │ │ │ │ bne d83c <__cxa_atexit@plt+0x189c> │ │ │ │ str r6, [r0, r3] │ │ │ │ b d7ac <__cxa_atexit@plt+0x180c> │ │ │ │ teqeq r9, r4, lsr #24 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r8, ror #30 │ │ │ │ + teqeq r8, r8, asr #30 │ │ │ │ teqeq r9, r8, lsl #22 │ │ │ │ teqeq r9, r8 @ │ │ │ │ teqeq r9, r8, asr sl │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -1690,15 +1690,15 @@ │ │ │ │ add fp, fp, r7, lsl #2 │ │ │ │ cmp r6, r9 │ │ │ │ bhi d9b0 <__cxa_atexit@plt+0x1a10> │ │ │ │ b d910 <__cxa_atexit@plt+0x1970> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b d8cc <__cxa_atexit@plt+0x192c> │ │ │ │ - teqeq r9, r8, lsr #13 │ │ │ │ + teqeq r9, r8, lsl #13 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ ldr r2, [pc, #68] @ da6c <__cxa_atexit@plt+0x1acc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r2, [r0, #6] │ │ │ │ @@ -2440,15 +2440,15 @@ │ │ │ │ bl e69c <__cxa_atexit@plt+0x26fc> │ │ │ │ b dee8 <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r0, [pc, #212] @ e698 <__cxa_atexit@plt+0x26f8> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 11008b4 <__cxa_atexit@plt+0x10f4914> │ │ │ │ teqeq r9, r4, lsr #14 │ │ │ │ - teqeq r9, ip, asr r4 │ │ │ │ + teqeq r9, ip, lsr r4 │ │ │ │ smlawteq r8, r4, ip, r6 │ │ │ │ teqeq r9, r0, lsl #14 │ │ │ │ teqeq r9, r4 @ │ │ │ │ teqeq r9, r4, asr r6 │ │ │ │ teqeq r9, r4, asr #11 │ │ │ │ teqeq r9, r8, ror r5 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @@ -3483,15 +3483,15 @@ │ │ │ │ str ip, [r3, #28] │ │ │ │ ldr ip, [r2, #32]! │ │ │ │ str ip, [r3, #32]! │ │ │ │ bcc f5c4 <__cxa_atexit@plt+0x3624> │ │ │ │ b ebd4 <__cxa_atexit@plt+0x2c34> │ │ │ │ teqeq r9, r0, asr #23 │ │ │ │ smlawteq r8, ip, r4, r7 │ │ │ │ - teqpeq r8, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r8, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0127d4b8 │ │ │ │ teqeq r9, r0 @ │ │ │ │ teqeq r9, r0, ror #20 │ │ │ │ teqeq r9, r8, lsr r9 │ │ │ │ teqeq r9, r8, lsl #18 │ │ │ │ teqeq r9, r0, lsr #17 │ │ │ │ teqeq r9, r0, ror r8 │ │ │ │ @@ -3540,24 +3540,24 @@ │ │ │ │ teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, sl, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01285d30 │ │ │ │ smlawteq r7, r8, ip, fp │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, ip, asr #13 │ │ │ │ + teqeq r8, ip, lsr #13 │ │ │ │ teqpeq r8, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - teqeq r8, r4 @ │ │ │ │ - teqeq r8, r0, ror r6 │ │ │ │ + teqeq r8, r4, ror r6 │ │ │ │ + teqeq r8, r0, asr r6 │ │ │ │ teqpeq r8, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ - teqeq r8, ip, lsr #12 │ │ │ │ - teqeq r8, r8, lsl #12 │ │ │ │ + teqeq r8, ip, lsl #12 │ │ │ │ + teqeq r8, r8, ror #11 │ │ │ │ teqpeq r8, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqeq r8, r8, asr #11 │ │ │ │ - teqeq r8, r4, lsr #11 │ │ │ │ + teqeq r8, r8, lsr #11 │ │ │ │ + teqeq r8, r4, lsl #11 │ │ │ │ teqpeq r8, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r0, ror #1 @ p-variant is OBSOLETE │ │ │ │ ldrheq pc, [r8, -r0]! @ │ │ │ │ @ instruction: 0x0138f094 │ │ │ │ @ instruction: 0x0138f098 │ │ │ │ teqpeq r8, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ @@ -4605,37 +4605,37 @@ │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ ldc 7, cr15, [r0, #-1000] @ 0xfffffc18 │ │ │ │ ldc 7, cr15, [r4, #-1000] @ 0xfffffc18 │ │ │ │ - teqeq r8, ip @ │ │ │ │ + teqeq r8, ip, ror r7 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ ldr r3, [pc, #20] @ 107c8 <__cxa_atexit@plt+0x4828> │ │ │ │ ldr r2, [pc, #20] @ 107cc <__cxa_atexit@plt+0x482c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b b1d8 <__gmon_start__@plt> │ │ │ │ - teqeq r8, r4, lsl #15 │ │ │ │ + teqeq r8, r4, ror #14 │ │ │ │ @ instruction: 0xffffe290 │ │ │ │ - sbcne pc, ip, ip, asr #4 │ │ │ │ + adcne pc, ip, ip, asr #4 │ │ │ │ eorsne pc, r9, r0, asr #5 │ │ │ │ - bicne pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x13acf24c │ │ │ │ teqpne r9, #192, 4 @ p-variant is OBSOLETE │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - sbcne pc, ip, ip, asr #4 │ │ │ │ + adcne pc, ip, ip, asr #4 │ │ │ │ eorsne pc, r9, r0, asr #5 │ │ │ │ - bicne pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x13acf24c │ │ │ │ teqpne r9, #192, 4 @ p-variant is OBSOLETE │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -4666,16 +4666,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 7b7b28 <__cxa_atexit@plt+0x7abb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, ror #18 │ │ │ │ - teqeq r8, r8, asr r9 │ │ │ │ + teqeq r8, r4, asr #18 │ │ │ │ + teqeq r8, r8, lsr r9 │ │ │ │ @ instruction: 0x01286758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 108f4 <__cxa_atexit@plt+0x4954> │ │ │ │ mov r0, r4 │ │ │ │ @@ -4718,15 +4718,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 7b7748 <__cxa_atexit@plt+0x7ab7a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlawteq r8, r8, r6, r6 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + teqeq r8, r0, ror r8 │ │ │ │ @ instruction: 0x012866ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 109c0 <__cxa_atexit@plt+0x4a20> │ │ │ │ mov r0, r4 │ │ │ │ @@ -4743,15 +4743,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 7b7b28 <__cxa_atexit@plt+0x7abb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlawbeq r8, r0, r6, r6 │ │ │ │ - teqeq r8, r8, lsr #16 │ │ │ │ + teqeq r8, r8, lsl #16 │ │ │ │ @ instruction: 0x0128667c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 109f8 <__cxa_atexit@plt+0x4a58> │ │ │ │ @ instruction: 0x01286660 │ │ │ │ @@ -4804,15 +4804,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r8, r8, asr #14 │ │ │ │ + teqeq r8, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ smlawbeq r8, r0, r5, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -4841,15 +4841,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r0, lsr #13 │ │ │ │ + teqeq r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -4885,16 +4885,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - teqeq r8, r8, lsr #12 │ │ │ │ - teqeq r8, r0, lsl r6 │ │ │ │ + teqeq r8, r8, lsl #12 │ │ │ │ + teqeq r8, r0 @ │ │ │ │ @ instruction: 0x0128642c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 10c28 <__cxa_atexit@plt+0x4c88> │ │ │ │ add r8, pc, r8 │ │ │ │ b f66220 <__cxa_atexit@plt+0xf5a280> │ │ │ │ @@ -4932,17 +4932,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r8, r4, ror r5 │ │ │ │ - teqeq r8, r4, ror #10 │ │ │ │ + teqeq r8, r4, asr r5 │ │ │ │ teqeq r8, r4, asr #10 │ │ │ │ + teqeq r8, r4, lsr #10 │ │ │ │ @ instruction: 0x0128636c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10d3c <__cxa_atexit@plt+0x4d9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -4976,15 +4976,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r8, r4 @ │ │ │ │ + teqeq r8, r4, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f666c8 <__cxa_atexit@plt+0xf5a728> │ │ │ │ @ instruction: 0x012862a8 │ │ │ │ @@ -5045,18 +5045,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r6, [r8, -r8]! │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + teqeq r8, r0, ror r3 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - teqeq r8, r0, ror #7 │ │ │ │ + teqeq r8, r0, asr #7 │ │ │ │ @ instruction: 0x012861b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f18 <__cxa_atexit@plt+0x4f78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -5137,15 +5137,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r8, r4, lsl #4 │ │ │ │ + teqeq r8, r4, ror #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 10f88 <__cxa_atexit@plt+0x4fe8> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -5164,15 +5164,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11064 <__cxa_atexit@plt+0x50c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsr #3 │ │ │ │ + teqeq r8, r8, lsl #3 │ │ │ │ @ instruction: 0x01286030 │ │ │ │ @ instruction: 0x01286014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ @@ -5190,29 +5190,29 @@ │ │ │ │ ldrcs r0, [pc, #24] @ 110cc <__cxa_atexit@plt+0x512c> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ movcs r5, r3 │ │ │ │ movcs r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strdeq r5, [r8, -r4]! │ │ │ │ - teqeq r8, r0, asr #2 │ │ │ │ + teqeq r8, r0, lsr #2 │ │ │ │ ldrdeq r5, [r8, -r0]! │ │ │ │ @ instruction: 0x01285fac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 110fc <__cxa_atexit@plt+0x515c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11100 <__cxa_atexit@plt+0x5160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b e00074 <__cxa_atexit@plt+0xdf40d4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq fp, [r8, -r4]! │ │ │ │ + ldrsbeq fp, [r8, -r4]! │ │ │ │ @ instruction: 0x01285f78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 11160 <__cxa_atexit@plt+0x51c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -5268,16 +5268,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e9bdc <__cxa_atexit@plt+0x1ddc3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0 │ │ │ │ - teqeq r8, r0 │ │ │ │ + teqeq r8, r0, ror #31 │ │ │ │ + teqeq r8, r0, ror #31 │ │ │ │ smlawbeq r8, r8, lr, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1124c <__cxa_atexit@plt+0x52ac> │ │ │ │ ldr r3, [pc, #44] @ 11254 <__cxa_atexit@plt+0x52b4> │ │ │ │ @@ -5290,16 +5290,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1125c <__cxa_atexit@plt+0x52bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1e9888 <__cxa_atexit@plt+0x1dd8e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r8, r4, lsr #31 │ │ │ │ - teqeq r8, r4 @ │ │ │ │ + teqeq r8, r4, lsl #31 │ │ │ │ + teqeq r8, r4, ror pc │ │ │ │ @ instruction: 0x01285e30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 112a4 <__cxa_atexit@plt+0x5304> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 112a8 <__cxa_atexit@plt+0x5308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -5310,17 +5310,17 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 112b0 <__cxa_atexit@plt+0x5310> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ b 1e1e20 <__cxa_atexit@plt+0x1d5e80> │ │ │ │ @ instruction: 0x01285e0c │ │ │ │ - teqeq r8, ip, asr pc │ │ │ │ - teqeq r8, r0, ror #30 │ │ │ │ - teqeq r8, r4, asr pc │ │ │ │ + teqeq r8, ip, lsr pc │ │ │ │ + teqeq r8, r0, asr #30 │ │ │ │ + teqeq r8, r4, lsr pc │ │ │ │ @ instruction: 0x01285d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11300 <__cxa_atexit@plt+0x5360> │ │ │ │ ldr r2, [pc, #52] @ 11308 <__cxa_atexit@plt+0x5368> │ │ │ │ @@ -5336,15 +5336,15 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 10d9c <__cxa_atexit@plt+0x4dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r4, ror #29 │ │ │ │ + teqeq r8, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11340 <__cxa_atexit@plt+0x53a0> │ │ │ │ mov r3, #1 │ │ │ │ @@ -5389,15 +5389,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 113d8 <__cxa_atexit@plt+0x5438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01285ce4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - teqeq r8, r8, asr #28 │ │ │ │ + teqeq r8, r8, lsr #28 │ │ │ │ @ instruction: 0x01285cb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5469,15 +5469,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x01285bac │ │ │ │ @ instruction: 0x01285bec │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - teqeq r8, r8, lsr #26 │ │ │ │ + teqeq r8, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1155c <__cxa_atexit@plt+0x55bc> │ │ │ │ @@ -5486,15 +5486,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - teqeq r8, ip, lsr #25 │ │ │ │ + teqeq r8, ip, lsl #25 │ │ │ │ @ instruction: 0x01285b54 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -5537,15 +5537,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01285a9c │ │ │ │ ldrdeq r5, [r8, -ip]! │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - teqeq r8, r8, lsl ip │ │ │ │ + teqeq r8, r8 @ │ │ │ │ @ instruction: 0x01285a9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11674 <__cxa_atexit@plt+0x56d4> │ │ │ │ ldr r8, [pc, #36] @ 1167c <__cxa_atexit@plt+0x56dc> │ │ │ │ @@ -5556,15 +5556,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlawbeq r8, r4, sl, r5 │ │ │ │ - teqeq r8, r8, ror fp │ │ │ │ + teqeq r8, r8, asr fp │ │ │ │ @ instruction: 0x01285a3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -5649,16 +5649,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x01285878 │ │ │ │ smlawbeq r8, r8, r8, r5 │ │ │ │ - teqeq r8, r8, lsr sl │ │ │ │ - teqeq r8, ip, lsr sl │ │ │ │ + teqeq r8, r8, lsl sl │ │ │ │ + teqeq r8, ip, lsl sl │ │ │ │ @ instruction: 0x012858ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #52] @ 11844 <__cxa_atexit@plt+0x58a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #48] @ 11848 <__cxa_atexit@plt+0x58a8> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -5671,16 +5671,16 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 11850 <__cxa_atexit@plt+0x58b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 784a1c <__cxa_atexit@plt+0x778a7c> │ │ │ │ @ instruction: 0x01285800 │ │ │ │ @ instruction: 0x01285818 │ │ │ │ - teqeq r8, r4, asr #19 │ │ │ │ - teqeq r8, r0, asr #19 │ │ │ │ + teqeq r8, r4, lsr #19 │ │ │ │ + teqeq r8, r0, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11894 <__cxa_atexit@plt+0x58f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5691,16 +5691,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 704e44 <__cxa_atexit@plt+0x6f8ea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, ror #18 │ │ │ │ - teqeq r8, ip, ror #18 │ │ │ │ + teqeq r8, r4, asr #18 │ │ │ │ + teqeq r8, ip, asr #18 │ │ │ │ @ instruction: 0x01285840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -5749,15 +5749,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 11984 <__cxa_atexit@plt+0x59e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ - teqeq r8, r8, lsl #17 │ │ │ │ + teqeq r8, r8, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5825,15 +5825,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 11ab8 <__cxa_atexit@plt+0x5b18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsr #15 │ │ │ │ + teqeq r8, r8, lsl #15 │ │ │ │ @ instruction: 0x01285660 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -5874,16 +5874,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, asr #13 │ │ │ │ - teqeq r8, r0, lsr #13 │ │ │ │ + teqeq r8, r8, lsr #13 │ │ │ │ + teqeq r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11bb4 <__cxa_atexit@plt+0x5c14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5891,15 +5891,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsr r6 │ │ │ │ + teqeq r8, r8, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11bf4 <__cxa_atexit@plt+0x5c54> │ │ │ │ ldr r2, [pc, #28] @ 11bfc <__cxa_atexit@plt+0x5c5c> │ │ │ │ @@ -5952,15 +5952,15 @@ │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - teqeq r8, r4, lsr #11 │ │ │ │ + teqeq r8, r4, lsl #11 │ │ │ │ ldrdeq r5, [r8, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11d00 <__cxa_atexit@plt+0x5d60> │ │ │ │ ldr r2, [pc, #52] @ 11d08 <__cxa_atexit@plt+0x5d68> │ │ │ │ @@ -5976,28 +5976,28 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r4, ror #9 │ │ │ │ + teqeq r8, r4, asr #9 │ │ │ │ @ instruction: 0x01285470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11d40 <__cxa_atexit@plt+0x5da0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11d44 <__cxa_atexit@plt+0x5da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 842240 <__cxa_atexit@plt+0x8362a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq r8, r4, lsr #9 │ │ │ │ + teqeq r8, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d7c <__cxa_atexit@plt+0x5ddc> │ │ │ │ @@ -6006,15 +6006,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - teqeq r8, ip @ │ │ │ │ + teqeq r8, ip, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11dc0 <__cxa_atexit@plt+0x5e20> │ │ │ │ ldr r2, [pc, #28] @ 11dc8 <__cxa_atexit@plt+0x5e28> │ │ │ │ @@ -6093,33 +6093,33 @@ │ │ │ │ ldr r5, [pc, #32] @ 11ef0 <__cxa_atexit@plt+0x5f50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 8e9a90 <__cxa_atexit@plt+0x8ddaf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsr r3 │ │ │ │ - teqeq r8, r0, asr #6 │ │ │ │ - teqeq r8, r4, lsr #6 │ │ │ │ - teqeq r8, ip, lsr #6 │ │ │ │ + teqeq r8, r8, lsl r3 │ │ │ │ + teqeq r8, r0, lsr #6 │ │ │ │ + teqeq r8, r4, lsl #6 │ │ │ │ + teqeq r8, ip, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11f24 <__cxa_atexit@plt+0x5f84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11f2c <__cxa_atexit@plt+0x5f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba472c <__cxa_atexit@plt+0xb9878c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, asr #5 │ │ │ │ + teqeq r8, r8, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11fa8 <__cxa_atexit@plt+0x6008> │ │ │ │ @@ -6149,17 +6149,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #4 │ │ │ │ - teqeq r8, ip, ror #4 │ │ │ │ - teqeq r8, r0, asr r2 │ │ │ │ + teqeq r8, r8, asr #4 │ │ │ │ + teqeq r8, ip, asr #4 │ │ │ │ + teqeq r8, r0, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12040 <__cxa_atexit@plt+0x60a0> │ │ │ │ @@ -6188,15 +6188,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - teqeq r8, r4, ror #3 │ │ │ │ + teqeq r8, r4, asr #3 │ │ │ │ @ instruction: 0x01285108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120b4 <__cxa_atexit@plt+0x6114> │ │ │ │ ldr r2, [pc, #56] @ 120bc <__cxa_atexit@plt+0x611c> │ │ │ │ @@ -6212,16 +6212,16 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r5, [r8, -r0]! │ │ │ │ - teqeq r8, ip, asr #2 │ │ │ │ - teqeq r8, r0, asr r1 │ │ │ │ + teqeq r8, ip, lsr #2 │ │ │ │ + teqeq r8, r0, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1212c <__cxa_atexit@plt+0x618c> │ │ │ │ @@ -6246,16 +6246,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsl #2 │ │ │ │ - ldrsbeq sl, [r8, -ip]! │ │ │ │ + teqeq r8, ip, ror #1 │ │ │ │ + ldrheq sl, [r8, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 121c0 <__cxa_atexit@plt+0x6220> │ │ │ │ @@ -6284,15 +6284,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, r4, rrx │ │ │ │ + teqeq r8, r4, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12248 <__cxa_atexit@plt+0x62a8> │ │ │ │ @@ -6318,15 +6318,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r0, asr #31 │ │ │ │ + teqeq r8, r0, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 122dc <__cxa_atexit@plt+0x633c> │ │ │ │ @@ -6355,15 +6355,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, r8, asr #30 │ │ │ │ + teqeq r8, r8, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1234c <__cxa_atexit@plt+0x63ac> │ │ │ │ ldr r2, [pc, #56] @ 12354 <__cxa_atexit@plt+0x63b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6420,16 +6420,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - teqeq r8, r0, asr #28 │ │ │ │ - teqeq r8, r8, asr #28 │ │ │ │ + teqeq r8, r0, lsr #28 │ │ │ │ + teqeq r8, r8, lsr #28 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0x01284d60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ @@ -6474,16 +6474,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - teqeq r8, r8, lsl #27 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + teqeq r8, r8, ror #26 │ │ │ │ + teqeq r8, r0, ror sp │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -6510,15 +6510,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r0, asr #25 │ │ │ │ + teqeq r8, r0, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 125dc <__cxa_atexit@plt+0x663c> │ │ │ │ @@ -6547,15 +6547,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, r8, asr #24 │ │ │ │ + teqeq r8, r8, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1264c <__cxa_atexit@plt+0x66ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 12654 <__cxa_atexit@plt+0x66b4> │ │ │ │ @@ -6570,15 +6570,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r8, ror #23 │ │ │ │ + teqeq r8, r8, asr #23 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0x01284b0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ @@ -6621,16 +6621,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - teqeq r8, r4, lsr fp │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ + teqeq r8, r4, lsl fp │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -6656,16 +6656,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsr #21 │ │ │ │ - teqeq r8, r4, ror sl │ │ │ │ + teqeq r8, r4, lsl #21 │ │ │ │ + teqeq r8, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12828 <__cxa_atexit@plt+0x6888> │ │ │ │ @@ -6718,16 +6718,16 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01284908 │ │ │ │ - teqeq r8, r4, ror #18 │ │ │ │ - teqeq r8, r8, ror #18 │ │ │ │ + teqeq r8, r4, asr #18 │ │ │ │ + teqeq r8, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12914 <__cxa_atexit@plt+0x6974> │ │ │ │ @@ -6752,15 +6752,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsr #18 │ │ │ │ + teqeq r8, r4, lsl #18 │ │ │ │ teqeq r8, r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -6790,15 +6790,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, ip, ror r8 │ │ │ │ + teqeq r8, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12a18 <__cxa_atexit@plt+0x6a78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 12a20 <__cxa_atexit@plt+0x6a80> │ │ │ │ @@ -6813,16 +6813,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, ip, lsl r8 │ │ │ │ - teqeq r8, r4, ror #15 │ │ │ │ + teqeq r8, ip @ │ │ │ │ + teqeq r8, r4, asr #15 │ │ │ │ @ instruction: 0x01284740 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ bcc 12acc <__cxa_atexit@plt+0x6b2c> │ │ │ │ @@ -6864,16 +6864,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - teqeq r8, r8, ror #14 │ │ │ │ - teqeq r8, r0, ror r7 │ │ │ │ + teqeq r8, r8, asr #14 │ │ │ │ + teqeq r8, r0, asr r7 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, r8, lsr #13 │ │ │ │ + teqeq r8, r8, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12bf4 <__cxa_atexit@plt+0x6c54> │ │ │ │ @@ -6937,15 +6937,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, r0, lsr r6 │ │ │ │ + teqeq r8, r0, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12c64 <__cxa_atexit@plt+0x6cc4> │ │ │ │ ldr r2, [pc, #56] @ 12c6c <__cxa_atexit@plt+0x6ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6960,16 +6960,16 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0128454c │ │ │ │ - teqeq r8, ip @ │ │ │ │ - teqeq r8, r0, lsr #11 │ │ │ │ + teqeq r8, ip, ror r5 │ │ │ │ + teqeq r8, r0, lsl #11 │ │ │ │ strdeq r4, [r8, -r4]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ bcc 12d18 <__cxa_atexit@plt+0x6d78> │ │ │ │ @@ -7011,16 +7011,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - teqeq r8, ip, lsl r5 │ │ │ │ - teqeq r8, r4, lsr #10 │ │ │ │ + teqeq r8, ip @ │ │ │ │ + teqeq r8, r4, lsl #10 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01284424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ @@ -7064,16 +7064,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - teqeq r8, ip, asr #8 │ │ │ │ - teqeq r8, r4, asr r4 │ │ │ │ + teqeq r8, ip, lsr #8 │ │ │ │ + teqeq r8, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x01284350 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ @@ -7105,26 +7105,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r8, r0, lsl #7 │ │ │ │ + teqeq r8, r0, ror #6 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 12ee0 <__cxa_atexit@plt+0x6f40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - teqeq r8, ip, lsr #6 │ │ │ │ + teqeq r8, ip, lsl #6 │ │ │ │ smlawbeq r8, r4, r2, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f28 <__cxa_atexit@plt+0x6f88> │ │ │ │ @@ -7194,15 +7194,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffef00 │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ - teqeq r8, ip, ror #4 │ │ │ │ + teqeq r8, ip, asr #4 │ │ │ │ @ instruction: 0xffffef40 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -7252,15 +7252,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ @ instruction: 0xffffec58 │ │ │ │ - teqeq r8, r8, lsl #3 │ │ │ │ + teqeq r8, r8, ror #2 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ strheq r4, [r8, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -7292,15 +7292,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 131a4 <__cxa_atexit@plt+0x7204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrheq r9, [r8, -ip]! │ │ │ │ + @ instruction: 0x0138909c │ │ │ │ @ instruction: 0x0128401c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 131ec <__cxa_atexit@plt+0x724c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -7312,23 +7312,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r8, r8, asr #32 │ │ │ │ + teqeq r8, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 13210 <__cxa_atexit@plt+0x7270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsl r0 │ │ │ │ + teqeq r8, r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1328c <__cxa_atexit@plt+0x72ec> │ │ │ │ ldr r3, [pc, #104] @ 1329c <__cxa_atexit@plt+0x72fc> │ │ │ │ @@ -7377,23 +7377,23 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r8, r8, asr #30 │ │ │ │ + teqeq r8, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 13314 <__cxa_atexit@plt+0x7374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsl pc │ │ │ │ + teqeq r8, r8 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1336c <__cxa_atexit@plt+0x73cc> │ │ │ │ ldr r3, [pc, #68] @ 1337c <__cxa_atexit@plt+0x73dc> │ │ │ │ @@ -7508,15 +7508,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 134fc <__cxa_atexit@plt+0x755c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01283ce8 │ │ │ │ ldrdeq r3, [r8, -ip]! │ │ │ │ - smlawbeq r8, r8, r4, r4 │ │ │ │ + @ instruction: 0x01284468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13558 <__cxa_atexit@plt+0x75b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -7532,17 +7532,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ b f73cd0 <__cxa_atexit@plt+0xf67d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128445c │ │ │ │ - teqeq r8, r4 @ │ │ │ │ - @ instruction: 0x01284568 │ │ │ │ + @ instruction: 0x0128443c │ │ │ │ + teqeq r8, r4, ror ip │ │ │ │ + @ instruction: 0x01284548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 135c0 <__cxa_atexit@plt+0x7620> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -7558,17 +7558,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ b f73cd0 <__cxa_atexit@plt+0xf67d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128453c │ │ │ │ - teqeq r8, ip, lsr #24 │ │ │ │ - @ instruction: 0x01284548 │ │ │ │ + @ instruction: 0x0128451c │ │ │ │ + teqeq r8, ip, lsl #24 │ │ │ │ + @ instruction: 0x01284528 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13668 <__cxa_atexit@plt+0x76c8> │ │ │ │ ldr r3, [pc, #132] @ 13678 <__cxa_atexit@plt+0x76d8> │ │ │ │ @@ -7604,20 +7604,20 @@ │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #20] @ 13684 <__cxa_atexit@plt+0x76e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x012844e0 │ │ │ │ - smlawteq r8, r4, r4, r4 │ │ │ │ - @ instruction: 0x01284358 │ │ │ │ + smlawteq r8, r0, r4, r4 │ │ │ │ + @ instruction: 0x012844a4 │ │ │ │ + @ instruction: 0x01284338 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r8, asr #23 │ │ │ │ - smlawbeq r8, r8, r4, r4 │ │ │ │ + teqeq r8, r8, lsr #23 │ │ │ │ + @ instruction: 0x01284468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 136c8 <__cxa_atexit@plt+0x7728> │ │ │ │ ldr r3, [pc, #68] @ 136f8 <__cxa_atexit@plt+0x7758> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -7631,20 +7631,20 @@ │ │ │ │ ldr r3, [pc, #24] @ 136f0 <__cxa_atexit@plt+0x7750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #12] @ 136f4 <__cxa_atexit@plt+0x7754> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ - ldrdeq r4, [r8, -r0]! │ │ │ │ - teqeq r8, r8, asr #22 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ + @ instruction: 0x012842b0 │ │ │ │ + teqeq r8, r8, lsr #22 │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0128443c │ │ │ │ - @ instruction: 0x01284404 │ │ │ │ + @ instruction: 0x0128441c │ │ │ │ + @ instruction: 0x012843e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 13744 <__cxa_atexit@plt+0x77a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #44] @ 13748 <__cxa_atexit@plt+0x77a8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #40] @ 1374c <__cxa_atexit@plt+0x77ac> │ │ │ │ @@ -7653,19 +7653,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [pc, #24] @ 13750 <__cxa_atexit@plt+0x77b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r9, r3 │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ - ldrdeq r4, [r8, -r4]! @ │ │ │ │ - smlawbeq r8, r4, r2, r4 │ │ │ │ + @ instruction: 0x012843b4 │ │ │ │ + @ instruction: 0x01284264 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, ip, ror #21 │ │ │ │ - ldrdeq r4, [r8, -r4]! @ │ │ │ │ + teqeq r8, ip, asr #21 │ │ │ │ + @ instruction: 0x012843b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 137ec <__cxa_atexit@plt+0x784c> │ │ │ │ ldr r3, [pc, #132] @ 137fc <__cxa_atexit@plt+0x785c> │ │ │ │ @@ -7701,20 +7701,20 @@ │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #20] @ 13808 <__cxa_atexit@plt+0x7868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0128435c │ │ │ │ - @ instruction: 0x01284340 │ │ │ │ - ldrdeq r4, [r8, -r4]! @ │ │ │ │ - teqeq r8, ip, asr #20 │ │ │ │ - teqeq r8, r4, asr #20 │ │ │ │ - @ instruction: 0x012843b0 │ │ │ │ + @ instruction: 0x0128433c │ │ │ │ + @ instruction: 0x01284320 │ │ │ │ + @ instruction: 0x012841b4 │ │ │ │ + teqeq r8, ip, lsr #20 │ │ │ │ + teqeq r8, r4, lsr #20 │ │ │ │ + @ instruction: 0x01284390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1387c <__cxa_atexit@plt+0x78dc> │ │ │ │ ldr r3, [pc, #80] @ 1388c <__cxa_atexit@plt+0x78ec> │ │ │ │ @@ -7737,16 +7737,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13894 <__cxa_atexit@plt+0x78f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0128435c │ │ │ │ - @ instruction: 0x01284334 │ │ │ │ + @ instruction: 0x0128433c │ │ │ │ + @ instruction: 0x01284314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 138bc <__cxa_atexit@plt+0x791c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -7765,16 +7765,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13904 <__cxa_atexit@plt+0x7964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsr #18 │ │ │ │ - teqeq r8, ip, lsr r9 │ │ │ │ + teqeq r8, r4, lsl #18 │ │ │ │ + teqeq r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13964 <__cxa_atexit@plt+0x79c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -7793,15 +7793,15 @@ │ │ │ │ b 11ca3c <__cxa_atexit@plt+0x110a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01132bff │ │ │ │ - teqeq r8, r0, lsl #17 │ │ │ │ + teqeq r8, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -7820,15 +7820,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 139e4 <__cxa_atexit@plt+0x7a44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, r4, lsl #17 │ │ │ │ + teqeq r8, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7845,15 +7845,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 13a48 <__cxa_atexit@plt+0x7aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, ip, lsl #16 │ │ │ │ + teqeq r8, ip, ror #15 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13ad8 <__cxa_atexit@plt+0x7b38> │ │ │ │ @@ -7888,18 +7888,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13af4 <__cxa_atexit@plt+0x7b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r8, r8, lsl #15 │ │ │ │ - @ instruction: 0x012841b4 │ │ │ │ - teqeq r8, ip, lsl #14 │ │ │ │ - @ instruction: 0x01284190 │ │ │ │ + teqeq r8, r8, ror #14 │ │ │ │ + @ instruction: 0x01284194 │ │ │ │ + teqeq r8, ip, ror #13 │ │ │ │ + @ instruction: 0x01284170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13b3c <__cxa_atexit@plt+0x7b9c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -7912,31 +7912,31 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #12] @ 13b50 <__cxa_atexit@plt+0x7bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4 @ │ │ │ │ + teqeq r8, r4, ror r6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - @ instruction: 0x01284130 │ │ │ │ + @ instruction: 0x01284110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13b88 <__cxa_atexit@plt+0x7be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 13b8c <__cxa_atexit@plt+0x7bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 249ba4 <__cxa_atexit@plt+0x23dc04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - strdeq r4, [r8, -ip]! │ │ │ │ + ldrdeq r4, [r8, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #228] @ 13c88 <__cxa_atexit@plt+0x7ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -7992,20 +7992,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 13c90 <__cxa_atexit@plt+0x7cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r8, ip, asr r5 │ │ │ │ + teqeq r8, ip, lsr r5 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - teqeq r8, r0, lsr r6 │ │ │ │ - @ instruction: 0x01284034 │ │ │ │ - teqeq r8, r4, lsr #11 │ │ │ │ - teqeq r8, r0, lsr #11 │ │ │ │ + teqeq r8, r0, lsl r6 │ │ │ │ + @ instruction: 0x01284014 │ │ │ │ + teqeq r8, r4, lsl #11 │ │ │ │ + teqeq r8, r0, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ce8 <__cxa_atexit@plt+0x7d48> │ │ │ │ @@ -8017,16 +8017,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r0, lsl r5 │ │ │ │ - @ instruction: 0x01283ee0 │ │ │ │ + teqeq r8, r0 @ │ │ │ │ + smlawteq r8, r0, lr, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 13d68 <__cxa_atexit@plt+0x7dc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -8054,17 +8054,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01283eac │ │ │ │ - teqeq r8, r0, lsr #9 │ │ │ │ - teqeq r8, ip, ror #9 │ │ │ │ + smlawbeq r8, ip, lr, r3 │ │ │ │ + teqeq r8, r0, lsl #9 │ │ │ │ + teqeq r8, ip, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13dbc <__cxa_atexit@plt+0x7e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -8094,15 +8094,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13e2c <__cxa_atexit@plt+0x7e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, ip, lsr r4 │ │ │ │ + teqeq r8, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8119,17 +8119,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 13e90 <__cxa_atexit@plt+0x7ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, r4, asr #7 │ │ │ │ + teqeq r8, r4, lsr #7 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01283e0c │ │ │ │ + @ instruction: 0x01283dec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ed0 <__cxa_atexit@plt+0x7f30> │ │ │ │ ldr r9, [pc, #36] @ 13ed8 <__cxa_atexit@plt+0x7f38> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -8138,26 +8138,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r8, -r4]! │ │ │ │ - teqeq r8, ip, lsl r3 │ │ │ │ - ldrdeq r3, [r8, -r0]! │ │ │ │ + ldrdeq r3, [r8, -r4]! │ │ │ │ + teqeq r8, ip @ │ │ │ │ + @ instruction: 0x01283db0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 13f04 <__cxa_atexit@plt+0x7f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ - teqeq r8, r4, lsr #6 │ │ │ │ + teqeq r8, r4, lsl #6 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f44 <__cxa_atexit@plt+0x7fa4> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -8167,15 +8167,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r8, r0, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 14028 <__cxa_atexit@plt+0x8088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr #5 │ │ │ │ + teqeq r8, ip, lsl #5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f88 <__cxa_atexit@plt+0x7fe8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -8184,15 +8184,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 14028 <__cxa_atexit@plt+0x8088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #4 │ │ │ │ + teqeq r8, r8, asr #4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13fcc <__cxa_atexit@plt+0x802c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -8201,15 +8201,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 14028 <__cxa_atexit@plt+0x8088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsr #4 │ │ │ │ + teqeq r8, r4, lsl #4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14010 <__cxa_atexit@plt+0x8070> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -8218,15 +8218,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 14028 <__cxa_atexit@plt+0x8088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, ror #3 │ │ │ │ + teqeq r8, r0, asr #3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 142dc <__cxa_atexit@plt+0x833c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -8426,29 +8426,29 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - teqeq r8, r0, lsr r0 │ │ │ │ - teqeq r8, ip, asr #31 │ │ │ │ + teqeq r8, r0, lsl r0 │ │ │ │ + teqeq r8, ip, lsr #31 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - teqeq r8, r8, lsr r1 │ │ │ │ - teqeq r8, r8, asr #1 │ │ │ │ + teqeq r8, r8, lsl r1 │ │ │ │ + teqeq r8, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, r8, ror #2 │ │ │ │ + teqeq r8, r8, asr #2 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - teqeq r8, r8, lsr pc │ │ │ │ - teqeq r8, r8, ror pc │ │ │ │ + teqeq r8, r8, lsl pc │ │ │ │ + teqeq r8, r8, asr pc │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - ldrheq r8, [r8, -r8]! @ │ │ │ │ - teqeq r8, r4, asr #32 │ │ │ │ + @ instruction: 0x01388098 │ │ │ │ + teqeq r8, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -8487,16 +8487,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqeq r8, ip, asr #28 │ │ │ │ - teqeq r8, r0, ror #27 │ │ │ │ + teqeq r8, ip, lsr #28 │ │ │ │ + teqeq r8, r0, asr #27 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -8531,16 +8531,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - teqeq r8, r8, lsr #27 │ │ │ │ - teqeq r8, r4, lsr #26 │ │ │ │ + teqeq r8, r8, lsl #27 │ │ │ │ + teqeq r8, r4, lsl #26 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -8572,15 +8572,15 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, r8, lsl #25 │ │ │ │ + teqeq r8, r8, ror #24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -8626,18 +8626,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - teqeq r8, r8, lsr #24 │ │ │ │ + teqeq r8, r8, lsl #24 │ │ │ │ teqeq r8, r8 @ │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x0128364c │ │ │ │ + @ instruction: 0x0128362c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r2, [pc, #48] @ 146d4 <__cxa_atexit@plt+0x8734> │ │ │ │ addcs r2, pc, r2 │ │ │ │ @@ -8650,18 +8650,18 @@ │ │ │ │ ldrcs r2, [pc, r2] │ │ │ │ stmibcs r5, {r0, r1, r2, r7} │ │ │ │ ldrcs r0, [pc, #20] @ 146e0 <__cxa_atexit@plt+0x8740> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ movcs r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r3, [r8, -r8]! │ │ │ │ - teqeq r8, ip, lsl fp │ │ │ │ @ instruction: 0x012835b8 │ │ │ │ - ldrdeq r3, [r8, -ip]! │ │ │ │ + teqeq r8, ip @ │ │ │ │ + @ instruction: 0x01283598 │ │ │ │ + @ instruction: 0x012835bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #188] @ 147c4 <__cxa_atexit@plt+0x8824> │ │ │ │ @@ -8711,17 +8711,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - teqeq r8, r4, ror #21 │ │ │ │ + teqeq r8, r4, asr #21 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x012834ec │ │ │ │ + smlawteq r8, ip, r4, r3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14864 <__cxa_atexit@plt+0x88c4> │ │ │ │ @@ -8753,31 +8753,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, r0, lsr sl │ │ │ │ + teqeq r8, r0, lsl sl │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01283444 │ │ │ │ + @ instruction: 0x01283424 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 148b0 <__cxa_atexit@plt+0x8910> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ b 7207c <__cxa_atexit@plt+0x660dc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128340c │ │ │ │ + @ instruction: 0x012833ec │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1490c <__cxa_atexit@plt+0x896c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -8792,15 +8792,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r1, r7} │ │ │ │ add r8, r8, #2 │ │ │ │ mov r9, lr │ │ │ │ b 465a4 <__cxa_atexit@plt+0x3a604> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0128336c │ │ │ │ + @ instruction: 0x0128334c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -8848,24 +8848,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlawteq r8, r0, r2, r3 │ │ │ │ + @ instruction: 0x012832a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 14a14 <__cxa_atexit@plt+0x8a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ - teqeq r8, r4, lsl r8 │ │ │ │ + teqeq r8, r4 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14ac0 <__cxa_atexit@plt+0x8b20> │ │ │ │ ldr r7, [pc, #176] @ 14ae8 <__cxa_atexit@plt+0x8b48> │ │ │ │ @@ -8913,19 +8913,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0ac │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ - teqeq r8, r0, lsr #15 │ │ │ │ - @ instruction: 0x012831bc │ │ │ │ - @ instruction: 0x0128324c │ │ │ │ - teqeq r8, r4, lsr #14 │ │ │ │ - strdeq r3, [r8, -r4]! │ │ │ │ + teqeq r8, r0, lsl #15 │ │ │ │ + @ instruction: 0x0128319c │ │ │ │ + @ instruction: 0x0128322c │ │ │ │ + teqeq r8, r4, lsl #14 │ │ │ │ + ldrdeq r3, [r8, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14bdc <__cxa_atexit@plt+0x8c3c> │ │ │ │ @@ -8979,16 +8979,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - smlawteq r8, ip, r0, r3 │ │ │ │ - @ instruction: 0x012830e0 │ │ │ │ + @ instruction: 0x012830ac │ │ │ │ + smlawteq r8, r0, r0, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14c68 <__cxa_atexit@plt+0x8cc8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9013,30 +9013,30 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0128301c │ │ │ │ - qsubeq r3, r8, r8 │ │ │ │ + strdeq r2, [r8, -ip]! │ │ │ │ + @ instruction: 0x01283038 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14cb8 <__cxa_atexit@plt+0x8d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [pc, #16] @ 14cbc <__cxa_atexit@plt+0x8d1c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b f6413c <__cxa_atexit@plt+0xf5819c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r8, r4, pc, r2 @ │ │ │ │ - @ instruction: 0x01283020 │ │ │ │ + @ instruction: 0x01282fa4 │ │ │ │ + @ instruction: 0x01283000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14cf0 <__cxa_atexit@plt+0x8d50> │ │ │ │ ldr r3, [pc, #124] @ 14d5c <__cxa_atexit@plt+0x8dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9070,28 +9070,28 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - teqeq r8, r0, lsl r5 │ │ │ │ - @ instruction: 0x01282f74 │ │ │ │ + teqeq r8, r0 @ │ │ │ │ + @ instruction: 0x01282f54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14d94 <__cxa_atexit@plt+0x8df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 14d98 <__cxa_atexit@plt+0x8df8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 10a6c44 <__cxa_atexit@plt+0x109aca4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01282ee8 │ │ │ │ - @ instruction: 0x01282f44 │ │ │ │ + smlawteq r8, r8, lr, r2 │ │ │ │ + @ instruction: 0x01282f24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14e04 <__cxa_atexit@plt+0x8e64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -9146,15 +9146,15 @@ │ │ │ │ @ instruction: 0xfffff0d0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ teqeq r8, ip @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0x01282e48 │ │ │ │ + @ instruction: 0x01282e28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 14f30 <__cxa_atexit@plt+0x8f90> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -9187,16 +9187,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x01282d70 │ │ │ │ - @ instruction: 0x01282da0 │ │ │ │ + @ instruction: 0x01282d50 │ │ │ │ + smlawbeq r8, r0, sp, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14fa8 <__cxa_atexit@plt+0x9008> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9221,16 +9221,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrdeq r2, [r8, -ip]! │ │ │ │ - @ instruction: 0x01282d18 │ │ │ │ + @ instruction: 0x01282cbc │ │ │ │ + strdeq r2, [r8, -r8]! │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15020 <__cxa_atexit@plt+0x9080> │ │ │ │ @@ -9252,17 +9252,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffeefc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r8, r8, lsr #4 │ │ │ │ + teqeq r8, r8, lsl #4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x01282c98 │ │ │ │ + @ instruction: 0x01282c78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 150e0 <__cxa_atexit@plt+0x9140> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -9295,16 +9295,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - smlawteq r8, r0, fp, r2 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ + @ instruction: 0x01282ba0 │ │ │ │ + ldrdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15158 <__cxa_atexit@plt+0x91b8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9329,16 +9329,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - @ instruction: 0x01282b2c │ │ │ │ - @ instruction: 0x01282b90 │ │ │ │ + @ instruction: 0x01282b0c │ │ │ │ + @ instruction: 0x01282b70 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 15208 <__cxa_atexit@plt+0x9268> │ │ │ │ ldr r3, [pc, #124] @ 15218 <__cxa_atexit@plt+0x9278> │ │ │ │ @@ -9373,16 +9373,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 15224 <__cxa_atexit@plt+0x9284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01282b14 │ │ │ │ - @ instruction: 0x01282ae4 │ │ │ │ + strdeq r2, [r8, -r4]! │ │ │ │ + smlawteq r8, r4, sl, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #68] @ 15288 <__cxa_atexit@plt+0x92e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -9400,15 +9400,15 @@ │ │ │ │ b 14a24 <__cxa_atexit@plt+0x8a84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01282a7c │ │ │ │ + @ instruction: 0x01282a5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 152b8 <__cxa_atexit@plt+0x9318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -9418,16 +9418,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 152d8 <__cxa_atexit@plt+0x9338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, ror pc │ │ │ │ - @ instruction: 0x01282a3c │ │ │ │ + teqeq r8, r4, asr pc │ │ │ │ + @ instruction: 0x01282a1c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 15188 <__cxa_atexit@plt+0x91e8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -9448,42 +9448,42 @@ │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #28] @ 1535c <__cxa_atexit@plt+0x93bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01282a18 │ │ │ │ + strdeq r2, [r8, -r8]! │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ - @ instruction: 0x01282a2c │ │ │ │ - @ instruction: 0x012829ec │ │ │ │ + @ instruction: 0x01282a0c │ │ │ │ + smlawteq r8, ip, r9, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 15398 <__cxa_atexit@plt+0x93f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 1539c <__cxa_atexit@plt+0x93fc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 153a0 <__cxa_atexit@plt+0x9400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 153a4 <__cxa_atexit@plt+0x9404> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01282624 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - teqeq r8, r0 @ │ │ │ │ - @ instruction: 0x01282998 │ │ │ │ + @ instruction: 0x01282604 │ │ │ │ + teqeq r8, r8, ror lr │ │ │ │ + teqeq r8, r0, ror lr │ │ │ │ + @ instruction: 0x01282978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b ef4a14 <__cxa_atexit@plt+0xee8a74> │ │ │ │ - smlawbeq r8, ip, sl, r2 │ │ │ │ + @ instruction: 0x01282a6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15414 <__cxa_atexit@plt+0x9474> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9499,15 +9499,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ b e04ff4 <__cxa_atexit@plt+0xdf9054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01282a4c │ │ │ │ + @ instruction: 0x01282a2c │ │ │ │ teqeq r8, r8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -9525,19 +9525,19 @@ │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #28] @ 15490 <__cxa_atexit@plt+0x94f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01282698 │ │ │ │ - teqeq r8, r4, asr #27 │ │ │ │ + @ instruction: 0x01282678 │ │ │ │ + teqeq r8, r4, lsr #27 │ │ │ │ teqeq r8, ip @ │ │ │ │ - strdeq r2, [r8, -ip]! │ │ │ │ - @ instruction: 0x012828ac │ │ │ │ + ldrdeq r2, [r8, -ip]! │ │ │ │ + smlawbeq r8, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b ef4a14 <__cxa_atexit@plt+0xee8a74> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -9548,15 +9548,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 154e4 <__cxa_atexit@plt+0x9544> │ │ │ │ ldr r7, [pc, #8] @ 154e0 <__cxa_atexit@plt+0x9540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01282a34 │ │ │ │ + @ instruction: 0x01282a14 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #76] @ 1553c <__cxa_atexit@plt+0x959c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 15520 <__cxa_atexit@plt+0x9580> │ │ │ │ @@ -9630,16 +9630,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0128290c │ │ │ │ - teqeq r8, ip, ror #23 │ │ │ │ + @ instruction: 0x012828ec │ │ │ │ + teqeq r8, ip, asr #23 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1567c <__cxa_atexit@plt+0x96dc> │ │ │ │ @@ -9660,17 +9660,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r4, asr fp │ │ │ │ + teqeq r8, r4, lsr fp │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x01282928 │ │ │ │ + @ instruction: 0x01282908 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9699,17 +9699,17 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r0, asr #22 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ - @ instruction: 0x01282810 │ │ │ │ + teqeq r8, r0, lsr #22 │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ + strdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15784 <__cxa_atexit@plt+0x97e4> │ │ │ │ ldr r2, [pc, #40] @ 1578c <__cxa_atexit@plt+0x97ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9720,16 +9720,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r8, ip, ror #20 │ │ │ │ - smlawteq r8, r4, r6, r2 │ │ │ │ + teqeq r8, ip, asr #20 │ │ │ │ + @ instruction: 0x012826a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 157cc <__cxa_atexit@plt+0x982c> │ │ │ │ ldr r3, [pc, #48] @ 157e8 <__cxa_atexit@plt+0x9848> │ │ │ │ @@ -9742,18 +9742,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 157ec <__cxa_atexit@plt+0x984c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 157f0 <__cxa_atexit@plt+0x9850> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012826a8 │ │ │ │ - @ instruction: 0x01282738 │ │ │ │ - smlawbeq r8, r4, r6, r2 │ │ │ │ - @ instruction: 0x01282760 │ │ │ │ + smlawbeq r8, r8, r6, r2 │ │ │ │ + @ instruction: 0x01282718 │ │ │ │ + @ instruction: 0x01282664 │ │ │ │ + @ instruction: 0x01282740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15834 <__cxa_atexit@plt+0x9894> │ │ │ │ ldr r2, [pc, #40] @ 1583c <__cxa_atexit@plt+0x989c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9765,15 +9765,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - @ instruction: 0x01282614 │ │ │ │ + strdeq r2, [r8, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1587c <__cxa_atexit@plt+0x98dc> │ │ │ │ ldr r3, [pc, #48] @ 15898 <__cxa_atexit@plt+0x98f8> │ │ │ │ @@ -9786,18 +9786,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1589c <__cxa_atexit@plt+0x98fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 158a0 <__cxa_atexit@plt+0x9900> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r8, -r8]! │ │ │ │ - smlawbeq r8, r8, r6, r2 │ │ │ │ - ldrdeq r2, [r8, -r4]! │ │ │ │ - @ instruction: 0x012826b0 │ │ │ │ + ldrdeq r2, [r8, -r8]! │ │ │ │ + @ instruction: 0x01282668 │ │ │ │ + @ instruction: 0x012825b4 │ │ │ │ + @ instruction: 0x01282690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 158e4 <__cxa_atexit@plt+0x9944> │ │ │ │ ldr r2, [pc, #40] @ 158ec <__cxa_atexit@plt+0x994c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9808,16 +9808,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r8, ip, lsl #18 │ │ │ │ - @ instruction: 0x01282564 │ │ │ │ + teqeq r8, ip, ror #17 │ │ │ │ + @ instruction: 0x01282544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1592c <__cxa_atexit@plt+0x998c> │ │ │ │ ldr r3, [pc, #48] @ 15948 <__cxa_atexit@plt+0x99a8> │ │ │ │ @@ -9830,18 +9830,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1594c <__cxa_atexit@plt+0x99ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 15950 <__cxa_atexit@plt+0x99b0> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01282548 │ │ │ │ - ldrdeq r2, [r8, -r8]! │ │ │ │ - @ instruction: 0x01282524 │ │ │ │ - @ instruction: 0x01282600 │ │ │ │ + @ instruction: 0x01282528 │ │ │ │ + @ instruction: 0x012825b8 │ │ │ │ + @ instruction: 0x01282504 │ │ │ │ + @ instruction: 0x012825e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15994 <__cxa_atexit@plt+0x99f4> │ │ │ │ ldr r2, [pc, #40] @ 1599c <__cxa_atexit@plt+0x99fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9852,16 +9852,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r8, ip, asr r8 │ │ │ │ - @ instruction: 0x012824b4 │ │ │ │ + teqeq r8, ip, lsr r8 │ │ │ │ + @ instruction: 0x01282494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 159dc <__cxa_atexit@plt+0x9a3c> │ │ │ │ ldr r3, [pc, #48] @ 159f8 <__cxa_atexit@plt+0x9a58> │ │ │ │ @@ -9874,17 +9874,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 159fc <__cxa_atexit@plt+0x9a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 15a00 <__cxa_atexit@plt+0x9a60> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01282498 │ │ │ │ - @ instruction: 0x01282528 │ │ │ │ - @ instruction: 0x01282474 │ │ │ │ + @ instruction: 0x01282478 │ │ │ │ + @ instruction: 0x01282508 │ │ │ │ + @ instruction: 0x01282454 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a34 <__cxa_atexit@plt+0x9a94> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15a3c <__cxa_atexit@plt+0x9a9c> │ │ │ │ @@ -9915,18 +9915,18 @@ │ │ │ │ b ef1138 <__cxa_atexit@plt+0xee5198> │ │ │ │ ldr r7, [pc, #24] @ 15aa4 <__cxa_atexit@plt+0x9b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r2, [r8, -r0]! │ │ │ │ + @ instruction: 0x012824b0 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - @ instruction: 0x012825b4 │ │ │ │ - smlawbeq r8, r0, r5, r2 │ │ │ │ + @ instruction: 0x01282594 │ │ │ │ + @ instruction: 0x01282560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #188] @ 15b80 <__cxa_atexit@plt+0x9be0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -9975,20 +9975,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x01281668 │ │ │ │ - smlawteq r8, r0, r3, r2 │ │ │ │ + @ instruction: 0x012823a0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - teqeq r8, ip, lsl #14 │ │ │ │ - teqeq r8, r4, lsl #14 │ │ │ │ - smlawbeq r8, r8, r4, r2 │ │ │ │ + teqeq r8, ip, ror #13 │ │ │ │ + teqeq r8, r4, ror #13 │ │ │ │ + @ instruction: 0x01282468 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15c00 <__cxa_atexit@plt+0x9c60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -10020,20 +10020,20 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ b e010f8 <__cxa_atexit@plt+0xdf5158> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0x012815a4 │ │ │ │ - strdeq r2, [r8, -ip]! │ │ │ │ + ldrdeq r2, [r8, -ip]! │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - teqeq r8, r0, lsr r6 │ │ │ │ - teqeq r8, r8, lsr #12 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ + teqeq r8, r0, lsl r6 │ │ │ │ + teqeq r8, r8, lsl #12 │ │ │ │ + ldrdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #156] @ 15d04 <__cxa_atexit@plt+0x9d64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #-4]! │ │ │ │ @@ -10072,25 +10072,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffda18 │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ - @ instruction: 0x01281e50 │ │ │ │ - @ instruction: 0x01281e3c │ │ │ │ - smlawteq r8, ip, ip, r1 │ │ │ │ - teqeq r8, r4, asr #10 │ │ │ │ - teqeq r8, ip, lsr r5 │ │ │ │ - @ instruction: 0x0128201c │ │ │ │ + @ instruction: 0x01281e30 │ │ │ │ + @ instruction: 0x01281e1c │ │ │ │ + @ instruction: 0x01281cac │ │ │ │ + teqeq r8, r4, lsr #10 │ │ │ │ + teqeq r8, ip, lsl r5 │ │ │ │ + strdeq r1, [r8, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b ef4a14 <__cxa_atexit@plt+0xee8a74> │ │ │ │ - @ instruction: 0x012822e0 │ │ │ │ + smlawteq r8, r0, r2, r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -10167,32 +10167,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 15e90 <__cxa_atexit@plt+0x9ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ - @ instruction: 0x01281f04 │ │ │ │ - strdeq r1, [r8, -r4]! │ │ │ │ + @ instruction: 0x01281ee4 │ │ │ │ + ldrdeq r1, [r8, -r4]! │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0x01281d18 │ │ │ │ + strdeq r1, [r8, -r8]! │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffd920 │ │ │ │ - @ instruction: 0x01281b60 │ │ │ │ + @ instruction: 0x01281b40 │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0xffffd970 │ │ │ │ - @ instruction: 0x01281d58 │ │ │ │ - ldrdeq r1, [r8, -r0]! │ │ │ │ - smlawbeq r8, r4, lr, r1 │ │ │ │ + @ instruction: 0x01281d38 │ │ │ │ + @ instruction: 0x01281cb0 │ │ │ │ + @ instruction: 0x01281e64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b ef4a14 <__cxa_atexit@plt+0xee8a74> │ │ │ │ - @ instruction: 0x01282138 │ │ │ │ + @ instruction: 0x01282118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15f0c <__cxa_atexit@plt+0x9f6c> │ │ │ │ ldr r3, [pc, #104] @ 15f58 <__cxa_atexit@plt+0x9fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10217,22 +10217,22 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #12] @ 15f54 <__cxa_atexit@plt+0x9fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01281e24 │ │ │ │ + @ instruction: 0x01281e04 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r1, [r8, -r8]! │ │ │ │ + ldrdeq r1, [r8, -r8]! │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - @ instruction: 0x01281e10 │ │ │ │ + strdeq r1, [r8, -r0]! │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r8, ror #5 │ │ │ │ - smlawbeq r8, r0, r0, r2 │ │ │ │ + teqeq r8, r8, asr #5 │ │ │ │ + @ instruction: 0x01282060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15fb0 <__cxa_atexit@plt+0xa010> │ │ │ │ ldr r3, [pc, #116] @ 16004 <__cxa_atexit@plt+0xa064> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10260,23 +10260,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #12] @ 16000 <__cxa_atexit@plt+0xa060> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01281d78 │ │ │ │ + @ instruction: 0x01281d58 │ │ │ │ muleq r0, r8, r0 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, ip, lsr #5 │ │ │ │ + teqeq r8, ip, lsl #5 │ │ │ │ @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0x01281d68 │ │ │ │ - teqeq r8, r8, asr #4 │ │ │ │ - teqeq r8, r0, asr #4 │ │ │ │ - smlawteq r8, r0, pc, r1 @ │ │ │ │ + @ instruction: 0x01281d48 │ │ │ │ + teqeq r8, r8, lsr #4 │ │ │ │ + teqeq r8, r0, lsr #4 │ │ │ │ + @ instruction: 0x01281fa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 16068 <__cxa_atexit@plt+0xa0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 16060 <__cxa_atexit@plt+0xa0c0> │ │ │ │ @@ -10288,27 +10288,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01281f70 │ │ │ │ + @ instruction: 0x01281f50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1609c <__cxa_atexit@plt+0xa0fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01281f40 │ │ │ │ + @ instruction: 0x01281f20 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160f4 <__cxa_atexit@plt+0xa154> │ │ │ │ @@ -10326,30 +10326,30 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01281ebc │ │ │ │ + @ instruction: 0x01281e9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 16140 <__cxa_atexit@plt+0xa1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 16138 <__cxa_atexit@plt+0xa198> │ │ │ │ b 16150 <__cxa_atexit@plt+0xa1b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawbeq r8, r0, lr, r1 │ │ │ │ + @ instruction: 0x01281e60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16188 <__cxa_atexit@plt+0xa1e8> │ │ │ │ ldr r6, [pc, #304] @ 16298 <__cxa_atexit@plt+0xa2f8> │ │ │ │ @@ -10419,27 +10419,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 16288 <__cxa_atexit@plt+0xa2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - @ instruction: 0x012815a0 │ │ │ │ + smlawbeq r8, r0, r5, r1 │ │ │ │ @ instruction: 0xffffe944 │ │ │ │ - @ instruction: 0x012811b8 │ │ │ │ - @ instruction: 0x01281a2c │ │ │ │ - @ instruction: 0x012811e8 │ │ │ │ - @ instruction: 0x01281528 │ │ │ │ - ldrdeq r1, [r8, -r4]! │ │ │ │ + @ instruction: 0x01281198 │ │ │ │ + @ instruction: 0x01281a0c │ │ │ │ + smlawteq r8, r8, r1, r1 │ │ │ │ + @ instruction: 0x01281508 │ │ │ │ + @ instruction: 0x01281ab4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x01281d38 │ │ │ │ - @ instruction: 0x0128122c │ │ │ │ + @ instruction: 0x01281d18 │ │ │ │ + @ instruction: 0x0128120c │ │ │ │ @ instruction: 0xffffd970 │ │ │ │ - teqeq r8, r0, lsr #32 │ │ │ │ - @ instruction: 0x01281d04 │ │ │ │ + teqeq r8, r0 │ │ │ │ + @ instruction: 0x01281ce4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 162e0 <__cxa_atexit@plt+0xa340> │ │ │ │ ldr r3, [pc, #56] @ 16304 <__cxa_atexit@plt+0xa364> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10455,16 +10455,16 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x01281bac │ │ │ │ - @ instruction: 0x01281ca0 │ │ │ │ + smlawbeq r8, ip, fp, r1 │ │ │ │ + smlawbeq r8, r0, ip, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1634c <__cxa_atexit@plt+0xa3ac> │ │ │ │ ldr r6, [pc, #296] @ 1645c <__cxa_atexit@plt+0xa4bc> │ │ │ │ @@ -10535,24 +10535,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ @ instruction: 0xffffe788 │ │ │ │ smlawteq r8, ip, pc, r0 @ │ │ │ │ @ instruction: 0x01280e14 │ │ │ │ - @ instruction: 0x01281868 │ │ │ │ + @ instruction: 0x01281848 │ │ │ │ @ instruction: 0x01280e44 │ │ │ │ @ instruction: 0x01280f5c │ │ │ │ - @ instruction: 0x01281910 │ │ │ │ + strdeq r1, [r8, -r0]! │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01281b60 │ │ │ │ + @ instruction: 0x01281b40 │ │ │ │ smlawbeq r8, r8, lr, r0 │ │ │ │ @ instruction: 0xffffd7ac │ │ │ │ - teqeq r8, ip, asr lr │ │ │ │ - @ instruction: 0x01281b30 │ │ │ │ + teqeq r8, ip, lsr lr │ │ │ │ + @ instruction: 0x01281b10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 164a4 <__cxa_atexit@plt+0xa504> │ │ │ │ ldr r3, [pc, #56] @ 164c8 <__cxa_atexit@plt+0xa528> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10568,16 +10568,16 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r1, [r8, -r4]! │ │ │ │ - @ instruction: 0x01281a90 │ │ │ │ + @ instruction: 0x012819b4 │ │ │ │ + @ instruction: 0x01281a70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16510 <__cxa_atexit@plt+0xa570> │ │ │ │ ldr r6, [pc, #292] @ 1661c <__cxa_atexit@plt+0xa67c> │ │ │ │ @@ -10645,26 +10645,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 1660c <__cxa_atexit@plt+0xa66c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ @ instruction: 0xffffe5c4 │ │ │ │ - @ instruction: 0x01281210 │ │ │ │ - @ instruction: 0x01280e30 │ │ │ │ - @ instruction: 0x012816a4 │ │ │ │ - @ instruction: 0x01280e60 │ │ │ │ - @ instruction: 0x012811a0 │ │ │ │ - @ instruction: 0x0128174c │ │ │ │ + strdeq r1, [r8, -r0]! │ │ │ │ + @ instruction: 0x01280e10 │ │ │ │ + smlawbeq r8, r4, r6, r1 │ │ │ │ + @ instruction: 0x01280e40 │ │ │ │ + smlawbeq r8, r0, r1, r1 │ │ │ │ + @ instruction: 0x0128172c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlawbeq r8, r0, r9, r1 │ │ │ │ - smulwbeq r8, r4, lr │ │ │ │ + @ instruction: 0x01281960 │ │ │ │ + smlawbeq r8, r4, lr, r0 │ │ │ │ @ instruction: 0xffffd5e8 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - @ instruction: 0x01281838 │ │ │ │ + teqeq r8, r8, ror ip │ │ │ │ + @ instruction: 0x01281818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16670 <__cxa_atexit@plt+0xa6d0> │ │ │ │ ldr r3, [pc, #56] @ 16684 <__cxa_atexit@plt+0xa6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 16688 <__cxa_atexit@plt+0xa6e8> │ │ │ │ @@ -10678,19 +10678,19 @@ │ │ │ │ b d60d20 <__cxa_atexit@plt+0xd54d80> │ │ │ │ ldr r7, [pc, #28] @ 16694 <__cxa_atexit@plt+0xa6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ - @ instruction: 0x01281494 │ │ │ │ - teqeq r8, r0, asr #23 │ │ │ │ + @ instruction: 0x01281474 │ │ │ │ + teqeq r8, r0, lsr #23 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - strdeq r1, [r8, -r8]! │ │ │ │ - @ instruction: 0x012818ec │ │ │ │ + ldrdeq r1, [r8, -r8]! │ │ │ │ + smlawteq r8, ip, r8, r1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 166cc <__cxa_atexit@plt+0xa72c> │ │ │ │ ldr r7, [pc, #112] @ 16728 <__cxa_atexit@plt+0xa788> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -10717,21 +10717,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16724 <__cxa_atexit@plt+0xa784> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01281758 │ │ │ │ + @ instruction: 0x01281738 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffedbc │ │ │ │ - @ instruction: 0x01281400 │ │ │ │ - teqeq r8, ip, lsr #22 │ │ │ │ - teqeq r8, r4, lsr #22 │ │ │ │ - @ instruction: 0x01281848 │ │ │ │ + @ instruction: 0x012813e0 │ │ │ │ + teqeq r8, ip, lsl #22 │ │ │ │ + teqeq r8, r4, lsl #22 │ │ │ │ + @ instruction: 0x01281828 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16798 <__cxa_atexit@plt+0xa7f8> │ │ │ │ add r6, r5, #4 │ │ │ │ @@ -10813,30 +10813,30 @@ │ │ │ │ ldr r7, [pc, #32] @ 168b0 <__cxa_atexit@plt+0xa910> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ - @ instruction: 0x01281074 │ │ │ │ + qsubeq r1, r4, r8 │ │ │ │ @ instruction: 0xffffe334 │ │ │ │ @ instruction: 0x012809b0 │ │ │ │ - @ instruction: 0x01281404 │ │ │ │ + @ instruction: 0x012813e4 │ │ │ │ smulwteq r8, r0, r9 │ │ │ │ - smulwteq r8, r4, pc @ │ │ │ │ - @ instruction: 0x012814ac │ │ │ │ - @ instruction: 0x0128163c │ │ │ │ + smlawteq r8, r4, pc, r0 @ │ │ │ │ + smlawbeq r8, ip, r4, r1 │ │ │ │ + @ instruction: 0x0128161c │ │ │ │ @ instruction: 0x01280a3c │ │ │ │ @ instruction: 0xffffd360 │ │ │ │ - teqeq r8, r0, lsl sl │ │ │ │ + teqeq r8, r0 @ │ │ │ │ @ instruction: 0xffffed30 │ │ │ │ - @ instruction: 0x01281374 │ │ │ │ - teqeq r8, r0, lsr #21 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - @ instruction: 0x01281754 │ │ │ │ + @ instruction: 0x01281354 │ │ │ │ + teqeq r8, r0, lsl #21 │ │ │ │ + teqeq r8, r8, ror sl │ │ │ │ + @ instruction: 0x01281734 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16940 <__cxa_atexit@plt+0xa9a0> │ │ │ │ @@ -10864,27 +10864,27 @@ │ │ │ │ ldr r7, [pc, #20] @ 16970 <__cxa_atexit@plt+0xa9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x012816e4 │ │ │ │ - @ instruction: 0x0128170c │ │ │ │ + smlawteq r8, r4, r6, r1 │ │ │ │ + @ instruction: 0x012816ec │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0x01281614 │ │ │ │ - teqeq r8, r8, lsl r9 │ │ │ │ + strdeq r1, [r8, -r4]! │ │ │ │ + teqeq r8, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 169a0 <__cxa_atexit@plt+0xaa00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr #17 │ │ │ │ + teqeq r8, ip, lsl #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169e4 <__cxa_atexit@plt+0xaa44> │ │ │ │ @@ -10899,17 +10899,17 @@ │ │ │ │ b b87d14 <__cxa_atexit@plt+0xb7bd74> │ │ │ │ ldr r7, [pc, #20] @ 16a00 <__cxa_atexit@plt+0xaa60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r8, r4, lsl #17 │ │ │ │ - @ instruction: 0x01281670 │ │ │ │ - @ instruction: 0x01281648 │ │ │ │ + teqeq r8, r4, ror #16 │ │ │ │ + @ instruction: 0x01281650 │ │ │ │ + @ instruction: 0x01281628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16a60 <__cxa_atexit@plt+0xaac0> │ │ │ │ ldr r7, [pc, #96] @ 16a84 <__cxa_atexit@plt+0xaae4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -10934,37 +10934,37 @@ │ │ │ │ b 16a78 <__cxa_atexit@plt+0xaad8> │ │ │ │ ldr r7, [pc, #16] @ 16a88 <__cxa_atexit@plt+0xaae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - smlawteq r8, r8, r5, r1 │ │ │ │ - @ instruction: 0x012815ec │ │ │ │ + @ instruction: 0x012815a8 │ │ │ │ + smlawteq r8, ip, r5, r1 │ │ │ │ @ instruction: 0xfffff074 │ │ │ │ - strdeq r1, [r8, -r8]! │ │ │ │ + ldrdeq r1, [r8, -r8]! │ │ │ │ teqeq r8, ip @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 16ab8 <__cxa_atexit@plt+0xab18> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b eae8f0 <__cxa_atexit@plt+0xea2950> │ │ │ │ - @ instruction: 0x012815ac │ │ │ │ - @ instruction: 0x012815a8 │ │ │ │ + smlawbeq r8, ip, r5, r1 │ │ │ │ + smlawbeq r8, r8, r5, r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 16adc <__cxa_atexit@plt+0xab3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b eae8f0 <__cxa_atexit@plt+0xea2950> │ │ │ │ - smlawbeq r8, r8, r5, r1 │ │ │ │ - @ instruction: 0x01281570 │ │ │ │ + @ instruction: 0x01281568 │ │ │ │ + @ instruction: 0x01281550 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16b24 <__cxa_atexit@plt+0xab84> │ │ │ │ @@ -10979,17 +10979,17 @@ │ │ │ │ b b87d14 <__cxa_atexit@plt+0xb7bd74> │ │ │ │ ldr r7, [pc, #20] @ 16b40 <__cxa_atexit@plt+0xaba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - teqeq r8, r4, asr #14 │ │ │ │ - @ instruction: 0x01281530 │ │ │ │ - @ instruction: 0x01281504 │ │ │ │ + teqeq r8, r4, lsr #14 │ │ │ │ + @ instruction: 0x01281510 │ │ │ │ + @ instruction: 0x012814e4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ba4 <__cxa_atexit@plt+0xac04> │ │ │ │ @@ -11017,18 +11017,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 16bd4 <__cxa_atexit@plt+0xac34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlawbeq r8, r0, r4, r1 │ │ │ │ - @ instruction: 0x012814a8 │ │ │ │ + @ instruction: 0x01281460 │ │ │ │ + smlawbeq r8, r8, r4, r1 │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ - @ instruction: 0x012813b0 │ │ │ │ + @ instruction: 0x01281390 │ │ │ │ teqeq r8, r4 @ │ │ │ │ tsteq r3, r9, asr r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -11071,22 +11071,22 @@ │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 16cb4 <__cxa_atexit@plt+0xad14> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 1100530 <__cxa_atexit@plt+0x10f4590> │ │ │ │ - teqeq r8, r0, lsr #6 │ │ │ │ + teqeq r8, r0, lsl #6 │ │ │ │ @ instruction: 0xffffe320 │ │ │ │ @ instruction: 0xffffe324 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16cd8 <__cxa_atexit@plt+0xad38> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlawteq r8, r8, r3, r1 │ │ │ │ + @ instruction: 0x012813a8 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16d68 <__cxa_atexit@plt+0xadc8> │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -11140,16 +11140,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r3, #28 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x01281330 │ │ │ │ - ldrdeq r1, [r8, -ip]! │ │ │ │ + @ instruction: 0x01281310 │ │ │ │ + @ instruction: 0x012812bc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #68] @ 16e28 <__cxa_atexit@plt+0xae88> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -11168,37 +11168,37 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 16cd8 <__cxa_atexit@plt+0xad38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01281270 │ │ │ │ + @ instruction: 0x01281250 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 16e5c <__cxa_atexit@plt+0xaebc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd8 <__cxa_atexit@plt+0xad38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01281234 │ │ │ │ + @ instruction: 0x01281214 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r9, r3 │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ - @ instruction: 0x01281214 │ │ │ │ + strdeq r1, [r8, -r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16f28 <__cxa_atexit@plt+0xaf88> │ │ │ │ ldr r2, [pc, #140] @ 16f38 <__cxa_atexit@plt+0xaf98> │ │ │ │ @@ -11237,16 +11237,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 16f44 <__cxa_atexit@plt+0xafa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0128117c │ │ │ │ - @ instruction: 0x01281158 │ │ │ │ + @ instruction: 0x0128115c │ │ │ │ + @ instruction: 0x01281138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #60] @ 16fa4 <__cxa_atexit@plt+0xb004> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -11263,15 +11263,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd8 <__cxa_atexit@plt+0xad38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r1, [r8, -r4]! │ │ │ │ + ldrdeq r1, [r8, -r4]! │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 16fd8 <__cxa_atexit@plt+0xb038> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11296,15 +11296,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17034 <__cxa_atexit@plt+0xb094> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, r0, lsr #4 │ │ │ │ + teqeq r8, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11323,15 +11323,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r8, ip @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01281008 │ │ │ │ + smulwteq r8, r8, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 170ec <__cxa_atexit@plt+0xb14c> │ │ │ │ ldr r3, [pc, #60] @ 170fc <__cxa_atexit@plt+0xb15c> │ │ │ │ @@ -11348,16 +11348,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17100 <__cxa_atexit@plt+0xb160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawteq r8, r0, pc, r0 @ │ │ │ │ - smulwbeq r8, r4, pc @ │ │ │ │ + smulwbeq r8, r0, pc @ │ │ │ │ + smlawbeq r8, r4, pc, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 16e98 <__cxa_atexit@plt+0xaef8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -11365,17 +11365,17 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 17144 <__cxa_atexit@plt+0xb1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 17148 <__cxa_atexit@plt+0xb1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - smlawbeq r8, ip, pc, r0 @ │ │ │ │ - teqeq r8, r4, lsr #2 │ │ │ │ - @ instruction: 0x01280f98 │ │ │ │ + @ instruction: 0x01280f6c │ │ │ │ + teqeq r8, r4, lsl #2 │ │ │ │ + @ instruction: 0x01280f78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 171b0 <__cxa_atexit@plt+0xb210> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -11394,17 +11394,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, asr r0 │ │ │ │ - ldrsbeq r5, [r8, -r8]! │ │ │ │ - teqeq r8, ip, lsr r0 │ │ │ │ + teqeq r8, r0, lsr r0 │ │ │ │ + ldrheq r5, [r8, -r8]! │ │ │ │ + teqeq r8, ip, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17208 <__cxa_atexit@plt+0xb268> │ │ │ │ ldr r7, [pc, #52] @ 17218 <__cxa_atexit@plt+0xb278> │ │ │ │ @@ -11419,15 +11419,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1721c <__cxa_atexit@plt+0xb27c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r0, [r8, -r4]! │ │ │ │ + ldrdeq r0, [r8, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr lr, [pc, #136] @ 172c4 <__cxa_atexit@plt+0xb324> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -11462,16 +11462,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 172c8 <__cxa_atexit@plt+0xb328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r8, r8, ror #30 │ │ │ │ - teqeq r8, r4, lsl #31 │ │ │ │ + teqeq r8, r8, asr #30 │ │ │ │ + teqeq r8, r4, ror #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r2, r3 │ │ │ │ bne 1731c <__cxa_atexit@plt+0xb37c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -11493,15 +11493,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17344 <__cxa_atexit@plt+0xb3a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #29 │ │ │ │ + teqeq r8, r8, asr #29 │ │ │ │ teqeq r8, r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17390 <__cxa_atexit@plt+0xb3f0> │ │ │ │ @@ -11517,15 +11517,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 173a4 <__cxa_atexit@plt+0xb404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01280d70 │ │ │ │ + @ instruction: 0x01280d50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr lr, [pc, #136] @ 1744c <__cxa_atexit@plt+0xb4ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -11561,15 +11561,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 17450 <__cxa_atexit@plt+0xb4b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r0, lsl #28 │ │ │ │ + teqeq r8, r0, ror #27 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r2, r3 │ │ │ │ bne 174a4 <__cxa_atexit@plt+0xb504> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -11591,16 +11591,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 174cc <__cxa_atexit@plt+0xb52c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, asr sp │ │ │ │ - teqeq r8, r4, ror sp │ │ │ │ + teqeq r8, ip, lsr sp │ │ │ │ + teqeq r8, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1752c <__cxa_atexit@plt+0xb58c> │ │ │ │ ldr r2, [pc, #88] @ 17548 <__cxa_atexit@plt+0xb5a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11622,32 +11622,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 17550 <__cxa_atexit@plt+0xb5b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, ror #25 │ │ │ │ + teqeq r8, ip, asr #25 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r8, -ip]! │ │ │ │ + @ instruction: 0x01280bbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17584 <__cxa_atexit@plt+0xb5e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1758c <__cxa_atexit@plt+0xb5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 7236c <__cxa_atexit@plt+0x663cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #24 │ │ │ │ + teqeq r8, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 175d0 <__cxa_atexit@plt+0xb630> │ │ │ │ ldr r7, [pc, #48] @ 175e0 <__cxa_atexit@plt+0xb640> │ │ │ │ @@ -11661,15 +11661,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 175e4 <__cxa_atexit@plt+0xb644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01280b44 │ │ │ │ + @ instruction: 0x01280b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17698 <__cxa_atexit@plt+0xb6f8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -11720,19 +11720,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r8, r8, lsr fp │ │ │ │ + teqeq r8, r8, lsl fp │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - teqeq r8, r0, lsl #23 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + teqeq r8, r0, ror #22 │ │ │ │ + teqeq r8, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17768 <__cxa_atexit@plt+0xb7c8> │ │ │ │ @@ -11791,16 +11791,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 177f0 <__cxa_atexit@plt+0xb850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, ip, lsr #21 │ │ │ │ - @ instruction: 0x01280944 │ │ │ │ + teqeq r8, ip, lsl #21 │ │ │ │ + @ instruction: 0x01280924 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17834 <__cxa_atexit@plt+0xb894> │ │ │ │ @@ -11813,15 +11813,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r8, r0, asr sl │ │ │ │ + teqeq r8, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17888 <__cxa_atexit@plt+0xb8e8> │ │ │ │ ldr r7, [pc, #52] @ 1789c <__cxa_atexit@plt+0xb8fc> │ │ │ │ @@ -11836,16 +11836,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 178a0 <__cxa_atexit@plt+0xb900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlawbeq r8, r8, r8, r0 │ │ │ │ - @ instruction: 0x01280874 │ │ │ │ + @ instruction: 0x01280868 │ │ │ │ + @ instruction: 0x01280854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178f0 <__cxa_atexit@plt+0xb950> │ │ │ │ @@ -11864,18 +11864,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - teqeq r8, r4 @ │ │ │ │ - teqeq r8, ip, lsl #19 │ │ │ │ - @ instruction: 0x01280820 │ │ │ │ - strdeq r0, [r8, -ip]! │ │ │ │ + teqeq r8, r4, ror r9 │ │ │ │ + teqeq r8, ip, ror #18 │ │ │ │ + @ instruction: 0x01280800 │ │ │ │ + ldrdeq r0, [r8, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17970 <__cxa_atexit@plt+0xb9d0> │ │ │ │ @@ -11896,15 +11896,15 @@ │ │ │ │ b 17980 <__cxa_atexit@plt+0xb9e0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17990 <__cxa_atexit@plt+0xb9f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smulwbeq r8, r8, r7 │ │ │ │ + smlawbeq r8, r8, r7, r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -11916,15 +11916,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r8, r4 @ │ │ │ │ - @ instruction: 0x0128075c │ │ │ │ + @ instruction: 0x0128073c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 17a64 <__cxa_atexit@plt+0xbac4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -11951,29 +11951,29 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128071c │ │ │ │ + strdeq r0, [r8, -ip]! │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, ip, asr #16 │ │ │ │ - teqeq r8, r8, asr #16 │ │ │ │ - teqeq r8, r4, asr #15 │ │ │ │ - smlawteq r8, r8, r6, r0 │ │ │ │ + teqeq r8, ip, lsr #16 │ │ │ │ + teqeq r8, r8, lsr #16 │ │ │ │ + teqeq r8, r4, lsr #15 │ │ │ │ + smulwbeq r8, r8, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 17aa0 <__cxa_atexit@plt+0xbb00> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - @ instruction: 0x012806b8 │ │ │ │ - @ instruction: 0x012806b4 │ │ │ │ + @ instruction: 0x01280698 │ │ │ │ + @ instruction: 0x01280694 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17ae0 <__cxa_atexit@plt+0xbb40> │ │ │ │ @@ -11986,16 +11986,16 @@ │ │ │ │ b f1cfb0 <__cxa_atexit@plt+0xf11010> │ │ │ │ ldr r7, [pc, #20] @ 17afc <__cxa_atexit@plt+0xbb5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01280690 │ │ │ │ - @ instruction: 0x0128067c │ │ │ │ + @ instruction: 0x01280670 │ │ │ │ + @ instruction: 0x0128065c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17b34 <__cxa_atexit@plt+0xbb94> │ │ │ │ @@ -12004,15 +12004,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r0, asr r7 │ │ │ │ + teqeq r8, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 7236c <__cxa_atexit@plt+0x663cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -12031,15 +12031,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 17c88 <__cxa_atexit@plt+0xbce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, asr #12 │ │ │ │ + teqeq r8, r8, lsr #12 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17be8 <__cxa_atexit@plt+0xbc48> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -12048,15 +12048,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 17c88 <__cxa_atexit@plt+0xbce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsl #12 │ │ │ │ + teqeq r8, r4, ror #11 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c2c <__cxa_atexit@plt+0xbc8c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -12065,15 +12065,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 17c88 <__cxa_atexit@plt+0xbce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, asr #11 │ │ │ │ + teqeq r8, r0, lsr #11 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c70 <__cxa_atexit@plt+0xbcd0> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -12082,15 +12082,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 17c88 <__cxa_atexit@plt+0xbce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, ror r5 │ │ │ │ + teqeq r8, ip, asr r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 17f04 <__cxa_atexit@plt+0xbf64> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -12287,28 +12287,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r8, ip, ror r4 │ │ │ │ + teqeq r8, ip, asr r4 │ │ │ │ teqeq r8, r4 @ │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r8, r0, lsl #9 │ │ │ │ - teqeq r8, r4, asr #9 │ │ │ │ + teqeq r8, r0, ror #8 │ │ │ │ + teqeq r8, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, r0, lsl #10 │ │ │ │ + teqeq r8, r0, ror #9 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r8, r0, ror r3 │ │ │ │ + teqeq r8, r0, asr r3 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r8, ip @ │ │ │ │ - teqeq r8, ip, ror #7 │ │ │ │ + teqeq r8, ip, ror r3 │ │ │ │ + teqeq r8, ip, asr #7 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -12347,15 +12347,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, ip, lsl #3 │ │ │ │ + teqeq r8, ip, ror #2 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12389,16 +12389,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1814c <__cxa_atexit@plt+0xc1ac> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r8, r8, asr r1 │ │ │ │ - ldrsbeq r4, [r8, -r4]! @ │ │ │ │ + teqeq r8, r8, lsr r1 │ │ │ │ + ldrheq r4, [r8, -r4]! @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12428,16 +12428,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 181e8 <__cxa_atexit@plt+0xc248> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r8, ip, lsr #1 │ │ │ │ - teqeq r8, r0, asr #32 │ │ │ │ + teqeq r8, ip, lsl #1 │ │ │ │ + teqeq r8, r0, lsr #32 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12484,15 +12484,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, ip, ror #30 │ │ │ │ + teqeq r8, ip, asr #30 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -12554,16 +12554,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlawteq r7, ip, sp, pc @ │ │ │ │ - msreq CPSR_sxc, r8, ror #27 │ │ │ │ + msreq CPSR_sxc, ip, lsr #27 │ │ │ │ + smlawteq r7, r8, sp, pc @ │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -12582,15 +12582,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 18448 <__cxa_atexit@plt+0xc4a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - msreq CPSR_sxc, r8, asr sp │ │ │ │ + msreq CPSR_sxc, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1849c <__cxa_atexit@plt+0xc4fc> │ │ │ │ ldr r3, [pc, #64] @ 184ac <__cxa_atexit@plt+0xc50c> │ │ │ │ @@ -12608,24 +12608,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 184b4 <__cxa_atexit@plt+0xc514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r8, r0, asr #27 │ │ │ │ - msreq CPSR_sxc, r8, lsl #26 │ │ │ │ + teqeq r8, r0, lsr #27 │ │ │ │ + msreq CPSR_sxc, r8, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 184d4 <__cxa_atexit@plt+0xc534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror sp │ │ │ │ + teqeq r8, r8, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18528 <__cxa_atexit@plt+0xc588> │ │ │ │ ldr r3, [pc, #64] @ 18538 <__cxa_atexit@plt+0xc598> │ │ │ │ @@ -12643,17 +12643,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18540 <__cxa_atexit@plt+0xc5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - teqeq r8, r4, lsr sp │ │ │ │ - msreq CPSR_sxc, ip, ror ip │ │ │ │ - msreq CPSR_sxc, r8, ror #24 │ │ │ │ + teqeq r8, r4, lsl sp │ │ │ │ + msreq CPSR_sxc, ip, asr ip │ │ │ │ + msreq CPSR_sxc, r8, asr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 185b0 <__cxa_atexit@plt+0xc610> │ │ │ │ ldr r2, [pc, #88] @ 185c0 <__cxa_atexit@plt+0xc620> │ │ │ │ @@ -12678,16 +12678,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 185c8 <__cxa_atexit@plt+0xc628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - msreq CPSR_sxc, ip, lsl #24 │ │ │ │ - msreq SP_und, r4 │ │ │ │ + msreq SP_und, ip │ │ │ │ + smlawteq r7, r4, fp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 185f4 <__cxa_atexit@plt+0xc654> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ @@ -12701,15 +12701,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 18624 <__cxa_atexit@plt+0xc684> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq r8, r0, ror #24 │ │ │ │ + teqeq r8, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1866c <__cxa_atexit@plt+0xc6cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -12726,15 +12726,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r4, lsr #24 │ │ │ │ + teqeq r8, r4, lsl #24 │ │ │ │ msreq SP_und, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 186fc <__cxa_atexit@plt+0xc75c> │ │ │ │ @@ -12759,34 +12759,34 @@ │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r8, r8, lsl fp │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, r0, lsr #23 │ │ │ │ teqeq r8, r8 @ │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + teqeq r8, r0, lsl #23 │ │ │ │ + teqeq r8, r8, ror fp │ │ │ │ msreq (UNDEF: 39), r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 18750 <__cxa_atexit@plt+0xc7b0> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 18754 <__cxa_atexit@plt+0xc7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 18758 <__cxa_atexit@plt+0xc7b8> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r8, r4, asr #22 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ + teqeq r8, r4, lsr #22 │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -12800,15 +12800,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 187b4 <__cxa_atexit@plt+0xc814> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, r0, lsr #21 │ │ │ │ + teqeq r8, r0, lsl #21 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12825,15 +12825,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 18818 <__cxa_atexit@plt+0xc878> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, ip, lsr sl │ │ │ │ + teqeq r8, ip, lsl sl │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ msreq CPSR_sxc, r4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ @@ -12902,19 +12902,19 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - teqeq r8, r4, lsl r9 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - teqeq r8, r0, lsr #19 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, r0, lsl #20 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + teqeq r8, r0, lsl #19 │ │ │ │ + teqeq r8, r4, ror r9 │ │ │ │ + teqeq r8, r0, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18990 <__cxa_atexit@plt+0xc9f0> │ │ │ │ @@ -12923,32 +12923,32 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, ip, lsl #18 │ │ │ │ - msreq CPSR_sxc, r8, lsr #16 │ │ │ │ + teqeq r8, ip, ror #17 │ │ │ │ + msreq CPSR_sxc, r8, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 189d4 <__cxa_atexit@plt+0xca34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 189dc <__cxa_atexit@plt+0xca3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6f9f8 <__cxa_atexit@plt+0x63a58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsl r8 │ │ │ │ - msreq CPSR_sxc, r4, lsl #16 │ │ │ │ + teqeq r8, r8 @ │ │ │ │ + msreq SP_und, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18a44 <__cxa_atexit@plt+0xcaa4> │ │ │ │ @@ -12974,15 +12974,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - msreq SP_und, r0 │ │ │ │ + smlawbeq r7, r0, r7, pc @ │ │ │ │ msreq SP_und, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18a98 <__cxa_atexit@plt+0xcaf8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -13036,15 +13036,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - teqeq r8, ip, ror r7 │ │ │ │ + teqeq r8, ip, asr r7 │ │ │ │ msreq (UNDEF: 39), r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13083,39 +13083,39 @@ │ │ │ │ ldr r7, [pc, #20] @ 18c1c <__cxa_atexit@plt+0xcc7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strdeq pc, [r7, -r4]! │ │ │ │ + ldrdeq pc, [r7, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c50 <__cxa_atexit@plt+0xccb0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18c58 <__cxa_atexit@plt+0xccb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6f4c8 <__cxa_atexit@plt+0x63528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip @ │ │ │ │ - msreq CPSR_sxc, ip, lsr #11 │ │ │ │ + teqeq r8, ip, ror r5 │ │ │ │ + smlawbeq r7, ip, r5, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 18a450 <__cxa_atexit@plt+0x17e4b0> │ │ │ │ - smlawbeq r7, ip, r5, pc @ │ │ │ │ + msreq CPSR_sxc, ip, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d0c <__cxa_atexit@plt+0xcd6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13163,17 +13163,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq pc, [r7, -r4]! │ │ │ │ - teqeq r8, r0, asr r5 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ + ldrdeq pc, [r7, -r4]! │ │ │ │ + teqeq r8, r0, lsr r5 │ │ │ │ + teqeq r8, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -13192,15 +13192,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r8 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - msreq CPSR_sxc, r0, asr r4 │ │ │ │ + msreq CPSR_sxc, r0, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e28 <__cxa_atexit@plt+0xce88> │ │ │ │ ldr r3, [pc, #64] @ 18e30 <__cxa_atexit@plt+0xce90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -13219,15 +13219,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ teqeq r8, r8 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - msreq SP_und, r4 │ │ │ │ + smlawteq r7, r4, r3, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18e5c <__cxa_atexit@plt+0xcebc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1915c <__cxa_atexit@plt+0xd1bc> │ │ │ │ @@ -13256,15 +13256,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r8, ror #7 │ │ │ │ + teqeq r8, r8, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f74 <__cxa_atexit@plt+0xcfd4> │ │ │ │ ldr r0, [pc, #140] @ 18f80 <__cxa_atexit@plt+0xcfe0> │ │ │ │ @@ -13302,15 +13302,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, ip, lsr #6 │ │ │ │ + teqeq r8, ip, lsl #6 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #0 │ │ │ │ beq 18fc8 <__cxa_atexit@plt+0xd028> │ │ │ │ @@ -13324,15 +13324,15 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 18fe0 <__cxa_atexit@plt+0xd040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r8, r8, asr #5 │ │ │ │ + teqeq r8, r8, lsr #5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19050 <__cxa_atexit@plt+0xd0b0> │ │ │ │ @@ -13355,16 +13355,16 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ str r9, [r8, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, ip, ror #4 │ │ │ │ - teqeq r8, r8, ror #4 │ │ │ │ + teqeq r8, ip, asr #4 │ │ │ │ + teqeq r8, r8, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190bc <__cxa_atexit@plt+0xd11c> │ │ │ │ ldr r1, [pc, #68] @ 190c4 <__cxa_atexit@plt+0xd124> │ │ │ │ ldr r0, [pc, #68] @ 190c8 <__cxa_atexit@plt+0xd128> │ │ │ │ @@ -13382,22 +13382,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r8, r4, asr r1 │ │ │ │ + teqeq r8, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - msreq CPSR_sxc, r4, lsr #2 │ │ │ │ + msreq CPSR_sxc, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -13414,16 +13414,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - teqeq r8, r4, ror r1 │ │ │ │ - strheq pc, [r7, -ip]! @ │ │ │ │ + teqeq r8, r4, asr r1 │ │ │ │ + msreq CPSR_sxc, ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19208 <__cxa_atexit@plt+0xd268> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -13475,22 +13475,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - msreq CPSR_sxc, r4, lsl r0 │ │ │ │ - teqeq r8, r0, asr r0 │ │ │ │ - teqeq r8, ip, lsr #1 │ │ │ │ + strdeq lr, [r7, -r4]! │ │ │ │ + teqeq r8, r0, lsr r0 │ │ │ │ + teqeq r8, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - teqeq r8, ip, asr #1 │ │ │ │ - smlawteq r7, r8, pc, lr @ │ │ │ │ + teqeq r8, ip, lsr #1 │ │ │ │ + @ instruction: 0x0127efa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -13526,15 +13526,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ teqeq r8, ip @ │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0127ef18 │ │ │ │ + strdeq lr, [r7, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19368 <__cxa_atexit@plt+0xd3c8> │ │ │ │ ldr r2, [pc, #72] @ 19374 <__cxa_atexit@plt+0xd3d4> │ │ │ │ @@ -13554,17 +13554,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r8, r4, lsr #29 │ │ │ │ + teqeq r8, r4, lsl #29 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0127eea0 │ │ │ │ + smlawbeq r7, r0, lr, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 193a0 <__cxa_atexit@plt+0xd400> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1915c <__cxa_atexit@plt+0xd1bc> │ │ │ │ @@ -13630,15 +13630,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 194ac <__cxa_atexit@plt+0xd50c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r8, r4, lsr lr │ │ │ │ + teqeq r8, r4, lsl lr │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194e4 <__cxa_atexit@plt+0xd544> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -13647,16 +13647,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsl #26 │ │ │ │ - @ instruction: 0x0127ed34 │ │ │ │ + teqeq r8, r8, ror #25 │ │ │ │ + @ instruction: 0x0127ed14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19564 <__cxa_atexit@plt+0xd5c4> │ │ │ │ @@ -13682,15 +13682,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0127ecb0 │ │ │ │ + @ instruction: 0x0127ec90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 195a4 <__cxa_atexit@plt+0xd604> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13714,15 +13714,15 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r8, ip @ │ │ │ │ - @ instruction: 0x0127ec2c │ │ │ │ + @ instruction: 0x0127ec0c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 196b8 <__cxa_atexit@plt+0xd718> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -13771,17 +13771,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - teqeq r8, ip, asr #24 │ │ │ │ + teqeq r8, ip, lsr #24 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0127eb44 │ │ │ │ + @ instruction: 0x0127eb24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1975c <__cxa_atexit@plt+0xd7bc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -13807,15 +13807,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r8 @ │ │ │ │ + teqeq r8, r8, ror fp │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13829,16 +13829,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r8, ip, lsl #22 │ │ │ │ - @ instruction: 0x0127ea5c │ │ │ │ + teqeq r8, ip, ror #21 │ │ │ │ + @ instruction: 0x0127ea3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13901,16 +13901,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0x0127e96c │ │ │ │ - @ instruction: 0x0127e948 │ │ │ │ + @ instruction: 0x0127e94c │ │ │ │ + @ instruction: 0x0127e928 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19998 <__cxa_atexit@plt+0xd9f8> │ │ │ │ ldr r7, [pc, #208] @ 199dc <__cxa_atexit@plt+0xda3c> │ │ │ │ @@ -13967,18 +13967,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - smlawbeq r7, r0, r8, lr │ │ │ │ - @ instruction: 0x0127e8a8 │ │ │ │ - teqeq r8, r4, asr #17 │ │ │ │ - teqeq r8, ip, lsl #18 │ │ │ │ + @ instruction: 0x0127e860 │ │ │ │ + smlawbeq r7, r8, r8, lr │ │ │ │ + teqeq r8, r4, lsr #17 │ │ │ │ + teqeq r8, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19a3c <__cxa_atexit@plt+0xda9c> │ │ │ │ @@ -13990,17 +13990,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r0, lsr #16 │ │ │ │ - teqeq r8, r8, ror #16 │ │ │ │ - @ instruction: 0x0127e8b4 │ │ │ │ + teqeq r8, r0, lsl #16 │ │ │ │ + teqeq r8, r8, asr #16 │ │ │ │ + @ instruction: 0x0127e894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 19ab0 <__cxa_atexit@plt+0xdb10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -14018,17 +14018,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127e858 │ │ │ │ - @ instruction: 0x0127e868 │ │ │ │ - teqeq r8, r8, lsr r7 │ │ │ │ + @ instruction: 0x0127e838 │ │ │ │ + @ instruction: 0x0127e848 │ │ │ │ + teqeq r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19afc <__cxa_atexit@plt+0xdb5c> │ │ │ │ ldr r2, [pc, #36] @ 19b04 <__cxa_atexit@plt+0xdb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14039,15 +14039,15 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ - @ instruction: 0x0127e828 │ │ │ │ + @ instruction: 0x0127e808 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19b7c <__cxa_atexit@plt+0xdbdc> │ │ │ │ @@ -14074,30 +14074,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 19b98 <__cxa_atexit@plt+0xdbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r7, r4, r7, lr │ │ │ │ - @ instruction: 0x0127e79c │ │ │ │ + @ instruction: 0x0127e7a4 │ │ │ │ + @ instruction: 0x0127e77c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 19bd0 <__cxa_atexit@plt+0xdc30> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 19bc8 <__cxa_atexit@plt+0xdc28> │ │ │ │ b 19be0 <__cxa_atexit@plt+0xdc40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0127e764 │ │ │ │ + @ instruction: 0x0127e744 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 19c54 <__cxa_atexit@plt+0xdcb4> │ │ │ │ ldr r6, [pc, #160] @ 19c98 <__cxa_atexit@plt+0xdcf8> │ │ │ │ @@ -14140,17 +14140,17 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - teqeq r8, r4, ror r6 │ │ │ │ - @ instruction: 0x0127e69c │ │ │ │ - smlawbeq r7, r0, r6, lr │ │ │ │ + teqeq r8, r4, asr r6 │ │ │ │ + @ instruction: 0x0127e67c │ │ │ │ + @ instruction: 0x0127e660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19d14 <__cxa_atexit@plt+0xdd74> │ │ │ │ @@ -14173,16 +14173,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - teqeq r8, r8, asr #11 │ │ │ │ - @ instruction: 0x0127e610 │ │ │ │ + teqeq r8, r8, lsr #11 │ │ │ │ + strdeq lr, [r7, -r0]! │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d68 <__cxa_atexit@plt+0xddc8> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -14192,15 +14192,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 19e4c <__cxa_atexit@plt+0xdeac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsl #9 │ │ │ │ + teqeq r8, r4, ror #8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19dac <__cxa_atexit@plt+0xde0c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -14209,15 +14209,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 19e4c <__cxa_atexit@plt+0xdeac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, asr #8 │ │ │ │ + teqeq r8, r0, lsr #8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19df0 <__cxa_atexit@plt+0xde50> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -14449,27 +14449,27 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, r0, lsr r2 │ │ │ │ + teqeq r8, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r0, lsl #6 │ │ │ │ + teqeq r8, r0, ror #5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, ip, lsr r3 │ │ │ │ + teqeq r8, ip, lsl r3 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r8, ip, lsr #3 │ │ │ │ - teqeq r8, ip, lsr #2 │ │ │ │ + teqeq r8, ip, lsl #3 │ │ │ │ + teqeq r8, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ teqeq r8, r8 @ │ │ │ │ - teqeq r8, r8, lsr #4 │ │ │ │ + teqeq r8, r8, lsl #4 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -14507,16 +14507,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r8, r4, lsr r0 │ │ │ │ - teqeq r8, r8, asr #31 │ │ │ │ + teqeq r8, r4, lsl r0 │ │ │ │ + teqeq r8, r8, lsr #31 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14550,16 +14550,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1a310 <__cxa_atexit@plt+0xe370> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r8, r4 @ │ │ │ │ - teqeq r8, r0, lsl pc │ │ │ │ + teqeq r8, r4, ror pc │ │ │ │ + teqeq r8, r0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14589,16 +14589,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1a3ac <__cxa_atexit@plt+0xe40c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r8, r8, ror #29 │ │ │ │ - teqeq r8, ip, ror lr │ │ │ │ + teqeq r8, r8, asr #29 │ │ │ │ + teqeq r8, ip, asr lr │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14644,16 +14644,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r8, r8, lsl lr │ │ │ │ - teqeq r8, r8, lsr #27 │ │ │ │ + teqeq r8, r8 @ │ │ │ │ + teqeq r8, r8, lsl #27 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a518 <__cxa_atexit@plt+0xe578> │ │ │ │ @@ -14691,15 +14691,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r8, r8, lsr #26 │ │ │ │ + teqeq r8, r8, lsl #26 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14732,15 +14732,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, lsr #24 │ │ │ │ + teqeq r8, r0, lsl #24 │ │ │ │ teqeq r8, r4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -14766,17 +14766,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - teqeq r8, r8, lsl #25 │ │ │ │ - @ instruction: 0x0127dd00 │ │ │ │ - @ instruction: 0x0127dd44 │ │ │ │ + teqeq r8, r8, ror #24 │ │ │ │ + @ instruction: 0x0127dce0 │ │ │ │ + @ instruction: 0x0127dd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a6a8 <__cxa_atexit@plt+0xe708> │ │ │ │ ldr r3, [pc, #32] @ 1a6b0 <__cxa_atexit@plt+0xe710> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -14785,16 +14785,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a6b4 <__cxa_atexit@plt+0xe714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ - strdeq sp, [r7, -ip]! │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ + ldrdeq sp, [r7, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #104] @ 1a738 <__cxa_atexit@plt+0xe798> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -14819,18 +14819,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a73c <__cxa_atexit@plt+0xe79c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + teqeq r8, r0, ror fp │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - @ instruction: 0x0127dc6c │ │ │ │ + @ instruction: 0x0127dc4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 1a790 <__cxa_atexit@plt+0xe7f0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -14845,16 +14845,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #16] @ 1a7a8 <__cxa_atexit@plt+0xe808> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r8, r0, asr #22 │ │ │ │ - teqeq r8, r8, lsr #22 │ │ │ │ + teqeq r8, r0, lsr #22 │ │ │ │ + teqeq r8, r8, lsl #22 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a7cc <__cxa_atexit@plt+0xe82c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -14899,18 +14899,18 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, ip, asr #19 │ │ │ │ - teqeq r8, ip, lsl #21 │ │ │ │ - teqeq r8, r0, lsl #20 │ │ │ │ - teqeq r8, r0, lsl #21 │ │ │ │ + teqeq r8, ip, lsr #19 │ │ │ │ + teqeq r8, ip, ror #20 │ │ │ │ + teqeq r8, r0, ror #19 │ │ │ │ + teqeq r8, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a928 <__cxa_atexit@plt+0xe988> │ │ │ │ ldr r1, [pc, #156] @ 1a944 <__cxa_atexit@plt+0xe9a4> │ │ │ │ ldr r2, [pc, #156] @ 1a948 <__cxa_atexit@plt+0xe9a8> │ │ │ │ @@ -14950,15 +14950,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r8, ip, lsr #18 │ │ │ │ + teqeq r8, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ teqeq r8, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 1a9bc <__cxa_atexit@plt+0xea1c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14980,15 +14980,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r8, r8, asr #18 │ │ │ │ + teqeq r8, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a9fc <__cxa_atexit@plt+0xea5c> │ │ │ │ @@ -14998,32 +14998,32 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, ip, ror #17 │ │ │ │ - @ instruction: 0x0127d99c │ │ │ │ + teqeq r8, ip, asr #17 │ │ │ │ + @ instruction: 0x0127d97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aa40 <__cxa_atexit@plt+0xeaa0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1aa48 <__cxa_atexit@plt+0xeaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b e50714 <__cxa_atexit@plt+0xe44774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr #15 │ │ │ │ - @ instruction: 0x0127d95c │ │ │ │ + teqeq r8, ip, lsl #15 │ │ │ │ + @ instruction: 0x0127d93c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aacc <__cxa_atexit@plt+0xeb2c> │ │ │ │ @@ -15055,17 +15055,17 @@ │ │ │ │ b 1aadc <__cxa_atexit@plt+0xeb3c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - teqeq r8, ip, asr #14 │ │ │ │ - teqeq r8, ip, lsr #16 │ │ │ │ - teqeq r8, r8, lsr #16 │ │ │ │ + teqeq r8, ip, lsr #14 │ │ │ │ + teqeq r8, ip, lsl #16 │ │ │ │ + teqeq r8, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15150,20 +15150,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ac5c <__cxa_atexit@plt+0xecbc> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, ip, r7, sp │ │ │ │ - teqeq r8, r0, lsl #12 │ │ │ │ + @ instruction: 0x0127d76c │ │ │ │ + teqeq r8, r0, ror #11 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - teqeq r8, r8, asr #13 │ │ │ │ - teqeq r8, ip, asr #13 │ │ │ │ - teqeq r8, r8, asr #13 │ │ │ │ + teqeq r8, r8, lsr #13 │ │ │ │ + teqeq r8, ip, lsr #13 │ │ │ │ + teqeq r8, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15175,15 +15175,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, lsr r6 │ │ │ │ + teqeq r8, r0, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15198,15 +15198,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0127d674 │ │ │ │ + @ instruction: 0x0127d654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ad64 <__cxa_atexit@plt+0xedc4> │ │ │ │ ldr r2, [pc, #36] @ 1ad6c <__cxa_atexit@plt+0xedcc> │ │ │ │ ldr r1, [pc, #36] @ 1ad70 <__cxa_atexit@plt+0xedd0> │ │ │ │ @@ -15215,17 +15215,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127d658 │ │ │ │ - teqeq r8, r8, lsl #9 │ │ │ │ - @ instruction: 0x0127d628 │ │ │ │ + @ instruction: 0x0127d638 │ │ │ │ + teqeq r8, r8, ror #8 │ │ │ │ + @ instruction: 0x0127d608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ae00 <__cxa_atexit@plt+0xee60> │ │ │ │ @@ -15261,17 +15261,17 @@ │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - teqeq r8, r0, lsr #8 │ │ │ │ + teqeq r8, r0, lsl #8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x0127d590 │ │ │ │ + @ instruction: 0x0127d570 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ae5c <__cxa_atexit@plt+0xeebc> │ │ │ │ ldr r3, [pc, #28] @ 1ae6c <__cxa_atexit@plt+0xeecc> │ │ │ │ @@ -15280,16 +15280,16 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 705544 <__cxa_atexit@plt+0x6f95a4> │ │ │ │ ldr r7, [pc, #12] @ 1ae70 <__cxa_atexit@plt+0xeed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0127d574 │ │ │ │ - @ instruction: 0x0127d54c │ │ │ │ + @ instruction: 0x0127d554 │ │ │ │ + @ instruction: 0x0127d52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r2, #15] │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -15348,15 +15348,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0127d440 │ │ │ │ + @ instruction: 0x0127d420 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b020 <__cxa_atexit@plt+0xf080> │ │ │ │ @@ -15401,15 +15401,15 @@ │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlawbeq r7, r0, r3, sp │ │ │ │ + @ instruction: 0x0127d360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0a0 <__cxa_atexit@plt+0xf100> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -15427,18 +15427,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b0c0 <__cxa_atexit@plt+0xf120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, ror #2 │ │ │ │ - @ instruction: 0x0127d324 │ │ │ │ + teqeq r8, r0, asr #2 │ │ │ │ + @ instruction: 0x0127d304 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x0127d308 │ │ │ │ + @ instruction: 0x0127d2e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0f8 <__cxa_atexit@plt+0xf158> │ │ │ │ ldr r2, [pc, #28] @ 1b108 <__cxa_atexit@plt+0xf168> │ │ │ │ @@ -15447,16 +15447,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 705544 <__cxa_atexit@plt+0x6f95a4> │ │ │ │ ldr r7, [pc, #12] @ 1b10c <__cxa_atexit@plt+0xf16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0127d2e0 │ │ │ │ - smlawteq r7, r4, r2, sp │ │ │ │ + smlawteq r7, r0, r2, sp │ │ │ │ + @ instruction: 0x0127d2a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b170 <__cxa_atexit@plt+0xf1d0> │ │ │ │ @@ -15494,15 +15494,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 1b2a4 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr #32 │ │ │ │ + teqeq r8, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b204 <__cxa_atexit@plt+0xf264> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -15511,15 +15511,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1b2a4 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #31 │ │ │ │ + teqeq r8, r8, asr #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b248 <__cxa_atexit@plt+0xf2a8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -15528,15 +15528,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1b2a4 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r4, lsr #31 │ │ │ │ + teqeq r8, r4, lsl #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b28c <__cxa_atexit@plt+0xf2ec> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -15545,15 +15545,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1b2a4 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, ror #30 │ │ │ │ + teqeq r8, r0, asr #30 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1b520 <__cxa_atexit@plt+0xf580> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -15750,27 +15750,27 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r8, r0, ror #28 │ │ │ │ + teqeq r8, r0, asr #28 │ │ │ │ teqeq r8, r8 @ │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r8, r4, ror #28 │ │ │ │ - teqeq r8, r8, lsr #29 │ │ │ │ + teqeq r8, r4, asr #28 │ │ │ │ + teqeq r8, r8, lsl #29 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r8, r4, ror #29 │ │ │ │ + teqeq r8, r4, asr #29 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r8, r4, asr sp │ │ │ │ + teqeq r8, r4, lsr sp │ │ │ │ teqeq r8, r4 @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r8, r0, lsl #27 │ │ │ │ + teqeq r8, r0, ror #26 │ │ │ │ teqeq r8, r0 @ │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15810,15 +15810,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ teqeq r8, ip @ │ │ │ │ - teqeq r8, r0, ror fp │ │ │ │ + teqeq r8, r0, asr fp │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15852,15 +15852,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 1b768 <__cxa_atexit@plt+0xf7c8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ + teqeq r8, ip, lsl fp │ │ │ │ teqeq r8, r8 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -15891,16 +15891,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1b804 <__cxa_atexit@plt+0xf864> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ - teqeq r8, r4, lsr #20 │ │ │ │ + teqeq r8, r0, ror sl │ │ │ │ + teqeq r8, r4, lsl #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15946,16 +15946,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r8, r0, asr #19 │ │ │ │ - teqeq r8, r0, asr r9 │ │ │ │ + teqeq r8, r0, lsr #19 │ │ │ │ + teqeq r8, r0, lsr r9 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b970 <__cxa_atexit@plt+0xf9d0> │ │ │ │ @@ -16018,15 +16018,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1b2a4 <__cxa_atexit@plt+0xf304> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - strdeq ip, [r7, -r8]! │ │ │ │ + ldrdeq ip, [r7, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1baa4 <__cxa_atexit@plt+0xfb04> │ │ │ │ ldr r2, [pc, #144] @ 1baac <__cxa_atexit@plt+0xfb0c> │ │ │ │ @@ -16065,16 +16065,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - teqeq r8, r0, ror r8 │ │ │ │ - @ instruction: 0x0127c93c │ │ │ │ + teqeq r8, r0, asr r8 │ │ │ │ + @ instruction: 0x0127c91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r3, [pc, #84] @ 1bb30 <__cxa_atexit@plt+0xfb90> │ │ │ │ @@ -16098,30 +16098,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f2c98c <__cxa_atexit@plt+0xf209ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ teqeq r8, r4 @ │ │ │ │ - @ instruction: 0x0127c8bc │ │ │ │ + @ instruction: 0x0127c89c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #8] @ 1bb70 <__cxa_atexit@plt+0xfbd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b f2c98c <__cxa_atexit@plt+0xf209ec> │ │ │ │ - teqeq r8, r4, lsl #15 │ │ │ │ - @ instruction: 0x0127c87c │ │ │ │ + teqeq r8, r4, ror #14 │ │ │ │ + @ instruction: 0x0127c85c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -16141,16 +16141,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0x0127c834 │ │ │ │ - @ instruction: 0x0127c81c │ │ │ │ + @ instruction: 0x0127c814 │ │ │ │ + strdeq ip, [r7, -ip]! @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1bc84 <__cxa_atexit@plt+0xfce4> │ │ │ │ ldr r3, [pc, #160] @ 1bcac <__cxa_atexit@plt+0xfd0c> │ │ │ │ @@ -16192,19 +16192,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawbeq r7, ip, r7, ip │ │ │ │ - teqeq r8, r0, ror r6 │ │ │ │ - teqeq r8, r0, lsr #11 │ │ │ │ - teqeq r8, r4, lsr #13 │ │ │ │ - @ instruction: 0x0127c748 │ │ │ │ + @ instruction: 0x0127c76c │ │ │ │ + teqeq r8, r0, asr r6 │ │ │ │ + teqeq r8, r0, lsl #11 │ │ │ │ + teqeq r8, r4, lsl #13 │ │ │ │ + @ instruction: 0x0127c728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bd20 <__cxa_atexit@plt+0xfd80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -16228,17 +16228,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r8, r4, asr #11 │ │ │ │ - teqeq r8, r8, ror #9 │ │ │ │ - teqeq r8, ip, ror #11 │ │ │ │ + teqeq r8, r4, lsr #11 │ │ │ │ + teqeq r8, r8, asr #9 │ │ │ │ + teqeq r8, ip, asr #11 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1bd7c <__cxa_atexit@plt+0xfddc> │ │ │ │ ldr r3, [pc, #32] @ 1bd8c <__cxa_atexit@plt+0xfdec> │ │ │ │ @@ -16248,15 +16248,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r7, [pc, #12] @ 1bd90 <__cxa_atexit@plt+0xfdf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0127c6ac │ │ │ │ + smlawbeq r7, ip, r6, ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -16293,15 +16293,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1be44 <__cxa_atexit@plt+0xfea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x0127c604 │ │ │ │ + @ instruction: 0x0127c5e4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1bea0 <__cxa_atexit@plt+0xff00> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -16318,15 +16318,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bea8 <__cxa_atexit@plt+0xff08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0127c598 │ │ │ │ + @ instruction: 0x0127c578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -16340,15 +16340,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1bf04 <__cxa_atexit@plt+0xff64> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, r0, asr r3 │ │ │ │ + teqeq r8, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16365,17 +16365,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1bf68 <__cxa_atexit@plt+0xffc8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r8, ip, ror #5 │ │ │ │ + teqeq r8, ip, asr #5 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strdeq ip, [r7, -r0]! │ │ │ │ + ldrdeq ip, [r7, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1bfec <__cxa_atexit@plt+0x1004c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16401,73 +16401,73 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ b a0df40 <__cxa_atexit@plt+0xa01fa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127c4e0 │ │ │ │ - @ instruction: 0x0127c4a4 │ │ │ │ - teqeq r8, ip, lsl r2 │ │ │ │ - teqeq r8, ip, lsr r3 │ │ │ │ - teqeq r8, r4, lsl #4 │ │ │ │ - @ instruction: 0x0127c490 │ │ │ │ + smlawteq r7, r0, r4, ip │ │ │ │ + smlawbeq r7, r4, r4, ip │ │ │ │ + teqeq r8, ip @ │ │ │ │ + teqeq r8, ip, lsl r3 │ │ │ │ + teqeq r8, r4, ror #3 │ │ │ │ + @ instruction: 0x0127c470 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 1c02c <__cxa_atexit@plt+0x1008c> │ │ │ │ ldr r0, [pc, #12] @ 1c030 <__cxa_atexit@plt+0x10090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, r0, r4, ip │ │ │ │ - @ instruction: 0x0127c47c │ │ │ │ - @ instruction: 0x0127c448 │ │ │ │ + @ instruction: 0x0127c460 │ │ │ │ + @ instruction: 0x0127c45c │ │ │ │ + @ instruction: 0x0127c428 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 1c058 <__cxa_atexit@plt+0x100b8> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127c438 │ │ │ │ + @ instruction: 0x0127c418 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1c07c <__cxa_atexit@plt+0x100dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsl #5 │ │ │ │ + teqeq r8, ip, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1c0a0 <__cxa_atexit@plt+0x10100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, ror #4 │ │ │ │ + teqeq r8, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c0d4 <__cxa_atexit@plt+0x10134> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c0dc <__cxa_atexit@plt+0x1013c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba440c <__cxa_atexit@plt+0xb9846c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r8, lsl r1 │ │ │ │ + ldrsheq r0, [r8, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c178 <__cxa_atexit@plt+0x101d8> │ │ │ │ ldr r1, [pc, #128] @ 1c180 <__cxa_atexit@plt+0x101e0> │ │ │ │ @@ -16555,15 +16555,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 1c338 <__cxa_atexit@plt+0x10398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, r8 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c298 <__cxa_atexit@plt+0x102f8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -16572,15 +16572,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1c338 <__cxa_atexit@plt+0x10398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c2dc <__cxa_atexit@plt+0x1033c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -16589,15 +16589,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1c338 <__cxa_atexit@plt+0x10398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c320 <__cxa_atexit@plt+0x10380> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -16606,15 +16606,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1c338 <__cxa_atexit@plt+0x10398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, lsr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1c5b4 <__cxa_atexit@plt+0x10614> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -16811,28 +16811,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqpeq r7, ip, asr #27 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, lsr #27 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, lsr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqpeq r7, r0, asr lr @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqpeq r7, r0, asr #25 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqpeq r7, ip, ror #25 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, asr #25 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -16870,15 +16870,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqpeq r7, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ teqpeq r7, ip @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16913,16 +16913,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c7fc <__cxa_atexit@plt+0x1085c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqpeq r7, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r4, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16953,15 +16953,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ teqpeq r7, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17007,15 +17007,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqpeq r7, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ teqpeq r7, ip @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -17054,15 +17054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqpeq r7, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17079,15 +17079,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1c338 <__cxa_atexit@plt+0x10398> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - smlawteq r7, r4, r8, fp │ │ │ │ + @ instruction: 0x0127b8a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cad0 <__cxa_atexit@plt+0x10b30> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -17098,15 +17098,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ teqpeq r7, ip @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb14 <__cxa_atexit@plt+0x10b74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -17156,17 +17156,17 @@ │ │ │ │ b 1cbb0 <__cxa_atexit@plt+0x10c10> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ + teqpeq r7, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ teqpeq r7, r0, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r0, lsr #13 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cc00 <__cxa_atexit@plt+0x10c60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -17174,15 +17174,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, ip, ror #11 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, asr #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17207,15 +17207,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ teqpeq r7, r8 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, r4, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, lsl #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ccf0 <__cxa_atexit@plt+0x10d50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -17240,15 +17240,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - teqpeq r7, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd48 <__cxa_atexit@plt+0x10da8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -17256,15 +17256,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r7, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cde0 <__cxa_atexit@plt+0x10e40> │ │ │ │ @@ -17376,18 +17376,18 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - teqpeq r7, r4, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4, ror #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - teqpeq r7, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r7, ip, ror #6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cf78 <__cxa_atexit@plt+0x10fd8> │ │ │ │ ldr r2, [pc, #36] @ 1cf80 <__cxa_atexit@plt+0x10fe0> │ │ │ │ ldr r1, [pc, #36] @ 1cf84 <__cxa_atexit@plt+0x10fe4> │ │ │ │ @@ -17396,17 +17396,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127b56c │ │ │ │ - teqpeq r7, r4, ror r2 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r7, r8, r3, fp │ │ │ │ + @ instruction: 0x0127b54c │ │ │ │ + teqpeq r7, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0127b3a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d038 <__cxa_atexit@plt+0x11098> │ │ │ │ @@ -17450,19 +17450,19 @@ │ │ │ │ b 1d048 <__cxa_atexit@plt+0x110a8> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - teqpeq r7, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r7, r4 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0127b2e4 │ │ │ │ + smlawteq r7, r4, r2, fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d098 <__cxa_atexit@plt+0x110f8> │ │ │ │ ldr r2, [pc, #28] @ 1d0a8 <__cxa_atexit@plt+0x11108> │ │ │ │ @@ -17471,16 +17471,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ba438c <__cxa_atexit@plt+0xb983ec> │ │ │ │ ldr r7, [pc, #12] @ 1d0ac <__cxa_atexit@plt+0x1110c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0127b438 │ │ │ │ - @ instruction: 0x0127b2a0 │ │ │ │ + @ instruction: 0x0127b418 │ │ │ │ + smlawbeq r7, r0, r2, fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1d138 <__cxa_atexit@plt+0x11198> │ │ │ │ @@ -17512,15 +17512,15 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ @ instruction: 0xffffefec │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x0127b41c │ │ │ │ + strdeq fp, [r7, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1d1a8 <__cxa_atexit@plt+0x11208> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17536,16 +17536,16 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b b14bf8 <__cxa_atexit@plt+0xb08c58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r7, -r8]! │ │ │ │ - teqpeq r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0127b3b8 │ │ │ │ + teqpeq r7, r0, lsr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d1f4 <__cxa_atexit@plt+0x11254> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -17589,15 +17589,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1d2d8 <__cxa_atexit@plt+0x11338> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, ror pc │ │ │ │ + teqeq r7, r0, asr pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d2c0 <__cxa_atexit@plt+0x11320> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -17606,15 +17606,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1d2d8 <__cxa_atexit@plt+0x11338> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, lsr #30 │ │ │ │ + teqeq r7, ip, lsl #30 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1d554 <__cxa_atexit@plt+0x115b4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -17811,28 +17811,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, ip, lsr #28 │ │ │ │ - teqeq r7, r4, lsr #27 │ │ │ │ + teqeq r7, ip, lsl #28 │ │ │ │ + teqeq r7, r4, lsl #27 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, r0, lsr lr │ │ │ │ - teqeq r7, r4, ror lr │ │ │ │ + teqeq r7, r0, lsl lr │ │ │ │ + teqeq r7, r4, asr lr │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ teqeq r7, r0 @ │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r7, r0, lsr #26 │ │ │ │ - teqeq r7, r0, lsr #25 │ │ │ │ + teqeq r7, r0, lsl #26 │ │ │ │ + teqeq r7, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, ip, asr #26 │ │ │ │ - teqeq r7, ip @ │ │ │ │ + teqeq r7, ip, lsr #26 │ │ │ │ + teqeq r7, ip, ror sp │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -17870,16 +17870,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r8, lsr #23 │ │ │ │ - teqeq r7, ip, lsr fp │ │ │ │ + teqeq r7, r8, lsl #23 │ │ │ │ + teqeq r7, ip, lsl fp │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17913,16 +17913,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d79c <__cxa_atexit@plt+0x117fc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, r8, lsl #22 │ │ │ │ - teqeq r7, r4, lsl #21 │ │ │ │ + teqeq r7, r8, ror #21 │ │ │ │ + teqeq r7, r4, ror #20 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17952,15 +17952,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d838 <__cxa_atexit@plt+0x11898> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, ip, asr sl │ │ │ │ + teqeq r7, ip, lsr sl │ │ │ │ teqeq r7, r0 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -18007,16 +18007,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, ip, lsl #19 │ │ │ │ - teqeq r7, ip, lsl r9 │ │ │ │ + teqeq r7, ip, ror #18 │ │ │ │ + teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d9a4 <__cxa_atexit@plt+0x11a04> │ │ │ │ @@ -18054,15 +18054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, ip @ │ │ │ │ + teqeq r7, ip, ror r8 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18111,18 +18111,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - teqeq r7, r4, asr #16 │ │ │ │ - strdeq sl, [r7, -r4]! │ │ │ │ - @ instruction: 0x0127ab2c │ │ │ │ - ldrdeq sl, [r7, -r0]! │ │ │ │ + teqeq r7, r4, lsr #16 │ │ │ │ + ldrdeq sl, [r7, -r4]! │ │ │ │ + @ instruction: 0x0127ab0c │ │ │ │ + @ instruction: 0x0127aab0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db18 <__cxa_atexit@plt+0x11b78> │ │ │ │ ldr r3, [pc, #76] @ 1db28 <__cxa_atexit@plt+0x11b88> │ │ │ │ @@ -18144,27 +18144,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1db30 <__cxa_atexit@plt+0x11b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlawbeq r7, r0, sl, sl │ │ │ │ - @ instruction: 0x0127aa58 │ │ │ │ + @ instruction: 0x0127aa60 │ │ │ │ + @ instruction: 0x0127aa38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1db5c <__cxa_atexit@plt+0x11bbc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0127aa2c │ │ │ │ + @ instruction: 0x0127aa0c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r2, r6, #12 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -18191,17 +18191,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - teqeq r7, r4, lsl #14 │ │ │ │ - @ instruction: 0x0127a9b8 │ │ │ │ - @ instruction: 0x0127a9ec │ │ │ │ + teqeq r7, r4, ror #13 │ │ │ │ + @ instruction: 0x0127a998 │ │ │ │ + smlawteq r7, ip, r9, sl │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc34 <__cxa_atexit@plt+0x11c94> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -18228,15 +18228,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd18 <__cxa_atexit@plt+0x11d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, ror r5 │ │ │ │ + teqeq r7, r4, asr r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dcbc <__cxa_atexit@plt+0x11d1c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -18245,15 +18245,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd18 <__cxa_atexit@plt+0x11d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, lsr r5 │ │ │ │ + teqeq r7, r0, lsl r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dd00 <__cxa_atexit@plt+0x11d60> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -18262,15 +18262,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd18 <__cxa_atexit@plt+0x11d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, ror #9 │ │ │ │ + teqeq r7, ip, asr #9 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1df94 <__cxa_atexit@plt+0x11ff4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -18467,28 +18467,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, ip, ror #7 │ │ │ │ - teqeq r7, r4, ror #6 │ │ │ │ + teqeq r7, ip, asr #7 │ │ │ │ + teqeq r7, r4, asr #6 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r4, lsr r4 │ │ │ │ + teqeq r7, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r0, ror r4 │ │ │ │ + teqeq r7, r0, asr r4 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r7, r0, ror #5 │ │ │ │ - teqeq r7, r0, ror #4 │ │ │ │ + teqeq r7, r0, asr #5 │ │ │ │ + teqeq r7, r0, asr #4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, ip, lsl #6 │ │ │ │ - teqeq r7, ip, asr r3 │ │ │ │ + teqeq r7, ip, ror #5 │ │ │ │ + teqeq r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -18526,16 +18526,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r8, ror #2 │ │ │ │ - ldrsheq lr, [r7, -ip]! │ │ │ │ + teqeq r7, r8, asr #2 │ │ │ │ + ldrsbeq lr, [r7, -ip]! │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18569,16 +18569,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1e1dc <__cxa_atexit@plt+0x1223c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, r8, asr #1 │ │ │ │ - teqeq r7, r4, asr #32 │ │ │ │ + teqeq r7, r8, lsr #1 │ │ │ │ + teqeq r7, r4, lsr #32 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18608,15 +18608,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 1e278 <__cxa_atexit@plt+0x122d8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, ip, lsl r0 │ │ │ │ + teqeq r7, ip @ │ │ │ │ teqeq r7, r0 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -18663,15 +18663,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, ip, asr #30 │ │ │ │ + teqeq r7, ip, lsr #30 │ │ │ │ teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -18710,15 +18710,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, ip, asr lr │ │ │ │ + teqeq r7, ip, lsr lr │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18735,15 +18735,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1dd18 <__cxa_atexit@plt+0x11d78> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0x01279ee4 │ │ │ │ + smlawteq r7, r4, lr, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4d0 <__cxa_atexit@plt+0x12530> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -18768,15 +18768,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - teqeq r7, r4, lsr sp │ │ │ │ + teqeq r7, r4, lsl sp │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e52c <__cxa_atexit@plt+0x1258c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -18785,15 +18785,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, asr #25 │ │ │ │ + teqeq r7, r0, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e59c <__cxa_atexit@plt+0x125fc> │ │ │ │ @@ -18819,15 +18819,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - teqeq r7, r0, ror ip │ │ │ │ + teqeq r7, r0, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e62c <__cxa_atexit@plt+0x1268c> │ │ │ │ @@ -18877,18 +18877,18 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba488c <__cxa_atexit@plt+0xb988ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, ror #22 │ │ │ │ - teqeq r7, r0, asr #24 │ │ │ │ - teqeq r7, r0, ror #22 │ │ │ │ - @ instruction: 0x01279c9c │ │ │ │ + teqeq r7, ip, asr #22 │ │ │ │ + teqeq r7, r0, lsr #24 │ │ │ │ + teqeq r7, r0, asr #22 │ │ │ │ + @ instruction: 0x01279c7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e734 <__cxa_atexit@plt+0x12794> │ │ │ │ @@ -18921,18 +18921,18 @@ │ │ │ │ b 1e744 <__cxa_atexit@plt+0x127a4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e754 <__cxa_atexit@plt+0x127b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01279e5c │ │ │ │ + @ instruction: 0x01279e3c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, r4, lsl #22 │ │ │ │ + teqeq r7, r4, ror #21 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e798 <__cxa_atexit@plt+0x127f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -18940,15 +18940,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba440c <__cxa_atexit@plt+0xb9846c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, asr sl │ │ │ │ + teqeq r7, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e83c <__cxa_atexit@plt+0x1289c> │ │ │ │ ldr r1, [pc, #128] @ 1e844 <__cxa_atexit@plt+0x128a4> │ │ │ │ @@ -19053,15 +19053,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e9fc <__cxa_atexit@plt+0x12a5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, ror r8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9a0 <__cxa_atexit@plt+0x12a00> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -19070,15 +19070,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e9fc <__cxa_atexit@plt+0x12a5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, asr #16 │ │ │ │ + teqeq r7, ip, lsr #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9e4 <__cxa_atexit@plt+0x12a44> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -19087,15 +19087,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e9fc <__cxa_atexit@plt+0x12a5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, lsl #16 │ │ │ │ + teqeq r7, r8, ror #15 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1ec78 <__cxa_atexit@plt+0x12cd8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -19292,28 +19292,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, r8, lsl #14 │ │ │ │ - teqeq r7, r0, lsl #13 │ │ │ │ + teqeq r7, r8, ror #13 │ │ │ │ + teqeq r7, r0, ror #12 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, ip, lsl #14 │ │ │ │ - teqeq r7, r0, asr r7 │ │ │ │ + teqeq r7, ip, ror #13 │ │ │ │ + teqeq r7, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, ip, lsl #15 │ │ │ │ + teqeq r7, ip, ror #14 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, ip, ror r5 │ │ │ │ + teqeq r7, ip, asr r5 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, r8, lsr #12 │ │ │ │ - teqeq r7, r8, ror r6 │ │ │ │ + teqeq r7, r8, lsl #12 │ │ │ │ + teqeq r7, r8, asr r6 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -19351,16 +19351,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r4, lsl #9 │ │ │ │ - teqeq r7, r8, lsl r4 │ │ │ │ + teqeq r7, r4, ror #8 │ │ │ │ + teqeq r7, r8 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19394,16 +19394,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1eec0 <__cxa_atexit@plt+0x12f20> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, r4, ror #7 │ │ │ │ - teqeq r7, r0, ror #6 │ │ │ │ + teqeq r7, r4, asr #7 │ │ │ │ + teqeq r7, r0, asr #6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19433,16 +19433,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1ef5c <__cxa_atexit@plt+0x12fbc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, r8, lsr r3 │ │ │ │ - teqeq r7, ip, asr #5 │ │ │ │ + teqeq r7, r8, lsl r3 │ │ │ │ + teqeq r7, ip, lsr #5 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19488,15 +19488,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, r8, ror #4 │ │ │ │ + teqeq r7, r8, asr #4 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -19535,15 +19535,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, r8, ror r1 │ │ │ │ + teqeq r7, r8, asr r1 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19560,15 +19560,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1e9fc <__cxa_atexit@plt+0x12a5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0x01279200 │ │ │ │ + @ instruction: 0x012791e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f194 <__cxa_atexit@plt+0x131f4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -19579,16 +19579,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, rrx │ │ │ │ - teqeq r7, r8, lsr r1 │ │ │ │ + teqeq r7, r4, asr #32 │ │ │ │ + teqeq r7, r8, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1d8 <__cxa_atexit@plt+0x13238> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -19596,15 +19596,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, lsl r0 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f25c <__cxa_atexit@plt+0x132bc> │ │ │ │ @@ -19652,15 +19652,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, lsr pc │ │ │ │ + teqeq r7, r4, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19684,16 +19684,16 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - teqeq r7, r0, lsr #30 │ │ │ │ - teqeq r7, ip, ror #29 │ │ │ │ + teqeq r7, r0, lsl #30 │ │ │ │ + teqeq r7, ip, asr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1f3a8 <__cxa_atexit@plt+0x13408> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -19718,15 +19718,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - teqeq r7, r8, asr lr │ │ │ │ + teqeq r7, r8, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1f4a8 <__cxa_atexit@plt+0x13508> │ │ │ │ add ip, r7, #11 │ │ │ │ @@ -19786,15 +19786,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - teqeq r7, r4, lsl #27 │ │ │ │ + teqeq r7, r4, ror #26 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f558 <__cxa_atexit@plt+0x135b8> │ │ │ │ @@ -19840,17 +19840,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01278f3c │ │ │ │ - teqeq r7, r4, asr #24 │ │ │ │ - @ instruction: 0x01278d98 │ │ │ │ + @ instruction: 0x01278f1c │ │ │ │ + teqeq r7, r4, lsr #24 │ │ │ │ + @ instruction: 0x01278d78 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f668 <__cxa_atexit@plt+0x136c8> │ │ │ │ @@ -19894,19 +19894,19 @@ │ │ │ │ b 1f678 <__cxa_atexit@plt+0x136d8> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - teqeq r7, r4, ror #23 │ │ │ │ + teqeq r7, r4, asr #23 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01278cb4 │ │ │ │ + @ instruction: 0x01278c94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6c8 <__cxa_atexit@plt+0x13728> │ │ │ │ ldr r2, [pc, #28] @ 1f6d8 <__cxa_atexit@plt+0x13738> │ │ │ │ @@ -19915,16 +19915,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ba438c <__cxa_atexit@plt+0xb983ec> │ │ │ │ ldr r7, [pc, #12] @ 1f6dc <__cxa_atexit@plt+0x1373c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01278ee0 │ │ │ │ - @ instruction: 0x01278c70 │ │ │ │ + smlawteq r7, r0, lr, r8 │ │ │ │ + @ instruction: 0x01278c50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1f768 <__cxa_atexit@plt+0x137c8> │ │ │ │ @@ -19973,15 +19973,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 1f8a0 <__cxa_atexit@plt+0x13900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, lsr sl │ │ │ │ + teqeq r7, r0, lsl sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f800 <__cxa_atexit@plt+0x13860> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -19990,15 +19990,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1f8a0 <__cxa_atexit@plt+0x13900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, ror #19 │ │ │ │ + teqeq r7, ip, asr #19 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f844 <__cxa_atexit@plt+0x138a4> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -20007,15 +20007,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1f8a0 <__cxa_atexit@plt+0x13900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, lsr #19 │ │ │ │ + teqeq r7, r8, lsl #19 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f888 <__cxa_atexit@plt+0x138e8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -20024,15 +20024,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1f8a0 <__cxa_atexit@plt+0x13900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, ror #18 │ │ │ │ + teqeq r7, r4, asr #18 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1fb1c <__cxa_atexit@plt+0x13b7c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -20229,27 +20229,27 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, r4, ror #16 │ │ │ │ + teqeq r7, r4, asr #16 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, r8, ror #16 │ │ │ │ - teqeq r7, ip, lsr #17 │ │ │ │ + teqeq r7, r8, asr #16 │ │ │ │ + teqeq r7, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r8, ror #17 │ │ │ │ + teqeq r7, r8, asr #17 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r7, r8, asr r7 │ │ │ │ + teqeq r7, r8, lsr r7 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, r4, lsl #15 │ │ │ │ + teqeq r7, r4, ror #14 │ │ │ │ teqeq r7, r4 @ │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20288,16 +20288,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r0, ror #11 │ │ │ │ - teqeq r7, r4, ror r5 │ │ │ │ + teqeq r7, r0, asr #11 │ │ │ │ + teqeq r7, r4, asr r5 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20331,15 +20331,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 1fd64 <__cxa_atexit@plt+0x13dc4> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, r0, asr #10 │ │ │ │ + teqeq r7, r0, lsr #10 │ │ │ │ teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -20370,16 +20370,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1fe00 <__cxa_atexit@plt+0x13e60> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ - teqeq r7, r8, lsr #8 │ │ │ │ + teqeq r7, r4, ror r4 │ │ │ │ + teqeq r7, r8, lsl #8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20425,16 +20425,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, r4, asr #7 │ │ │ │ - teqeq r7, r4, asr r3 │ │ │ │ + teqeq r7, r4, lsr #7 │ │ │ │ + teqeq r7, r4, lsr r3 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff6c <__cxa_atexit@plt+0x13fcc> │ │ │ │ @@ -20497,15 +20497,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1f8a0 <__cxa_atexit@plt+0x13900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0x0127835c │ │ │ │ + @ instruction: 0x0127833c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20058 <__cxa_atexit@plt+0x140b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20530,17 +20530,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - teqeq r7, ip, lsr #3 │ │ │ │ - teqeq r7, r4, ror r2 │ │ │ │ - smlawteq r7, ip, r2, r8 │ │ │ │ + teqeq r7, ip, lsl #3 │ │ │ │ + teqeq r7, r4, asr r2 │ │ │ │ + @ instruction: 0x012782ac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -20557,15 +20557,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 200e4 <__cxa_atexit@plt+0x14144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x012784e4 │ │ │ │ + smlawteq r7, r4, r4, r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20124 <__cxa_atexit@plt+0x14184> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -20575,15 +20575,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 20208 <__cxa_atexit@plt+0x14268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, asr #1 │ │ │ │ + teqeq r7, r8, lsr #1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20168 <__cxa_atexit@plt+0x141c8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -20592,15 +20592,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 20208 <__cxa_atexit@plt+0x14268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, lsl #1 │ │ │ │ + teqeq r7, r4, rrx │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201ac <__cxa_atexit@plt+0x1420c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -20609,15 +20609,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 20208 <__cxa_atexit@plt+0x14268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, asr #32 │ │ │ │ + teqeq r7, r0, lsr #32 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201f0 <__cxa_atexit@plt+0x14250> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -20832,27 +20832,27 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, r4, ror lr │ │ │ │ + teqeq r7, r4, asr lr │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, r0, lsl #30 │ │ │ │ - teqeq r7, r4, asr #30 │ │ │ │ + teqeq r7, r0, ror #29 │ │ │ │ + teqeq r7, r4, lsr #30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r0, lsl #31 │ │ │ │ + teqeq r7, r0, ror #30 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r0, ror sp │ │ │ │ + teqeq r7, r0, asr sp │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, ip, lsl lr │ │ │ │ - teqeq r7, ip, ror #28 │ │ │ │ + teqeq r7, ip @ │ │ │ │ + teqeq r7, ip, asr #28 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -20890,16 +20890,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r8, ror ip │ │ │ │ - teqeq r7, ip, lsl #24 │ │ │ │ + teqeq r7, r8, asr ip │ │ │ │ + teqeq r7, ip, ror #23 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20934,15 +20934,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, r4, asr fp │ │ │ │ + teqeq r7, r4, lsr fp │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20972,16 +20972,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 20768 <__cxa_atexit@plt+0x147c8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, ip, lsr #22 │ │ │ │ - teqeq r7, r0, asr #21 │ │ │ │ + teqeq r7, ip, lsl #22 │ │ │ │ + teqeq r7, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21027,16 +21027,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, ip, asr sl │ │ │ │ - teqeq r7, ip, ror #19 │ │ │ │ + teqeq r7, ip, lsr sl │ │ │ │ + teqeq r7, ip, asr #19 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208d4 <__cxa_atexit@plt+0x14934> │ │ │ │ @@ -21074,15 +21074,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, ip, ror #18 │ │ │ │ + teqeq r7, ip, asr #18 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21099,15 +21099,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 20208 <__cxa_atexit@plt+0x14268> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - strdeq r7, [r7, -r4]! │ │ │ │ + ldrdeq r7, [r7, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209c0 <__cxa_atexit@plt+0x14a20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21132,17 +21132,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - teqeq r7, r4, asr #16 │ │ │ │ - teqeq r7, ip, lsl #18 │ │ │ │ - @ instruction: 0x01277964 │ │ │ │ + teqeq r7, r4, lsr #16 │ │ │ │ + teqeq r7, ip, ror #17 │ │ │ │ + @ instruction: 0x01277944 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -21168,15 +21168,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ teqeq r7, ip @ │ │ │ │ teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01277b68 │ │ │ │ + @ instruction: 0x01277b48 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ab0 <__cxa_atexit@plt+0x14b10> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -21186,15 +21186,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 20b94 <__cxa_atexit@plt+0x14bf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, lsr r7 │ │ │ │ + teqeq r7, ip, lsl r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20af4 <__cxa_atexit@plt+0x14b54> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -21237,15 +21237,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 20b94 <__cxa_atexit@plt+0x14bf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, ror r6 │ │ │ │ + teqeq r7, r0, asr r6 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 20e10 <__cxa_atexit@plt+0x14e70> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -21442,28 +21442,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, r0, ror r5 │ │ │ │ - teqeq r7, r8, ror #9 │ │ │ │ + teqeq r7, r0, asr r5 │ │ │ │ + teqeq r7, r8, asr #9 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, r4, ror r5 │ │ │ │ + teqeq r7, r4, asr r5 │ │ │ │ teqeq r7, r8 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ teqeq r7, r4 @ │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r7, r4, ror #8 │ │ │ │ - teqeq r7, r4, ror #7 │ │ │ │ + teqeq r7, r4, asr #8 │ │ │ │ + teqeq r7, r4, asr #7 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - teqeq r7, r0, ror #9 │ │ │ │ + teqeq r7, r0, ror r4 │ │ │ │ + teqeq r7, r0, asr #9 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -21501,16 +21501,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, ip, ror #5 │ │ │ │ - teqeq r7, r0, lsl #5 │ │ │ │ + teqeq r7, ip, asr #5 │ │ │ │ + teqeq r7, r0, ror #4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21544,16 +21544,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 21058 <__cxa_atexit@plt+0x150b8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, ip, asr #4 │ │ │ │ - teqeq r7, r8, asr #3 │ │ │ │ + teqeq r7, ip, lsr #4 │ │ │ │ + teqeq r7, r8, lsr #3 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21583,16 +21583,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 210f4 <__cxa_atexit@plt+0x15154> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, r0, lsr #3 │ │ │ │ - teqeq r7, r4, lsr r1 │ │ │ │ + teqeq r7, r0, lsl #3 │ │ │ │ + teqeq r7, r4, lsl r1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21638,16 +21638,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - ldrsbeq fp, [r7, -r0]! │ │ │ │ - teqeq r7, r0, rrx │ │ │ │ + ldrheq fp, [r7, -r0]! │ │ │ │ + teqeq r7, r0, asr #32 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21260 <__cxa_atexit@plt+0x152c0> │ │ │ │ @@ -21685,15 +21685,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, r0, ror #31 │ │ │ │ + teqeq r7, r0, asr #31 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21710,15 +21710,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 20b94 <__cxa_atexit@plt+0x14bf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0x01277068 │ │ │ │ + @ instruction: 0x01277048 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2134c <__cxa_atexit@plt+0x153ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21744,16 +21744,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, r0, lsl #31 │ │ │ │ - ldrdeq r6, [r7, -r8]! │ │ │ │ + teqeq r7, r0, ror #30 │ │ │ │ + @ instruction: 0x01276fb8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -21771,15 +21771,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 213dc <__cxa_atexit@plt+0x1543c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strdeq r7, [r7, -ip]! │ │ │ │ + ldrdeq r7, [r7, -ip]! │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2141c <__cxa_atexit@plt+0x1547c> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -21806,15 +21806,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 21500 <__cxa_atexit@plt+0x15560> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, lsl #27 │ │ │ │ + teqeq r7, ip, ror #26 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214a4 <__cxa_atexit@plt+0x15504> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -21823,15 +21823,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 21500 <__cxa_atexit@plt+0x15560> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, asr #26 │ │ │ │ + teqeq r7, r8, lsr #26 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214e8 <__cxa_atexit@plt+0x15548> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -21840,15 +21840,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 21500 <__cxa_atexit@plt+0x15560> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, lsl #26 │ │ │ │ + teqeq r7, r4, ror #25 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2177c <__cxa_atexit@plt+0x157dc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -22045,28 +22045,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r7, r4, lsl #24 │ │ │ │ - teqeq r7, ip, ror fp │ │ │ │ + teqeq r7, r4, ror #23 │ │ │ │ + teqeq r7, ip, asr fp │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - teqeq r7, r8, lsl #24 │ │ │ │ - teqeq r7, ip, asr #24 │ │ │ │ + teqeq r7, r8, ror #23 │ │ │ │ + teqeq r7, ip, lsr #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r8, lsl #25 │ │ │ │ + teqeq r7, r8, ror #24 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, r8, ror sl │ │ │ │ + teqeq r7, r8, asr sl │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - teqeq r7, r4, lsr #22 │ │ │ │ - teqeq r7, r4, ror fp │ │ │ │ + teqeq r7, r4, lsl #22 │ │ │ │ + teqeq r7, r4, asr fp │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -22104,16 +22104,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, r0, lsl #19 │ │ │ │ - teqeq r7, r4, lsl r9 │ │ │ │ + teqeq r7, r0, ror #18 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22147,16 +22147,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 219c4 <__cxa_atexit@plt+0x15a24> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, r0, ror #17 │ │ │ │ - teqeq r7, ip, asr r8 │ │ │ │ + teqeq r7, r0, asr #17 │ │ │ │ + teqeq r7, ip, lsr r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22186,16 +22186,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 21a60 <__cxa_atexit@plt+0x15ac0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, r4, lsr r8 │ │ │ │ - teqeq r7, r8, asr #15 │ │ │ │ + teqeq r7, r4, lsl r8 │ │ │ │ + teqeq r7, r8, lsr #15 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22241,15 +22241,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, r4, ror #14 │ │ │ │ + teqeq r7, r4, asr #14 │ │ │ │ teqeq r7, r4 @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -22288,15 +22288,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - teqeq r7, r4, ror r6 │ │ │ │ + teqeq r7, r4, asr r6 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22313,15 +22313,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 21500 <__cxa_atexit@plt+0x15560> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - strdeq r6, [r7, -r8]! │ │ │ │ + ldrdeq r6, [r7, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21cd4 <__cxa_atexit@plt+0x15d34> │ │ │ │ @@ -22353,19 +22353,19 @@ │ │ │ │ b 21ce4 <__cxa_atexit@plt+0x15d44> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21cf4 <__cxa_atexit@plt+0x15d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012768e4 │ │ │ │ + smlawteq r7, r4, r8, r6 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r7, r8 @ │ │ │ │ - teqeq r7, r0, lsl #12 │ │ │ │ + teqeq r7, r8, ror r5 │ │ │ │ + teqeq r7, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d30 <__cxa_atexit@plt+0x15d90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -22373,15 +22373,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7207c <__cxa_atexit@plt+0x660dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, r4, r8, r6 │ │ │ │ + @ instruction: 0x01276864 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21d78 <__cxa_atexit@plt+0x15dd8> │ │ │ │ ldr r7, [pc, #32] @ 21d88 <__cxa_atexit@plt+0x15de8> │ │ │ │ @@ -22391,16 +22391,16 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 21d8c <__cxa_atexit@plt+0x15dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01276858 │ │ │ │ - @ instruction: 0x0127683c │ │ │ │ + @ instruction: 0x01276838 │ │ │ │ + @ instruction: 0x0127681c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #156] @ 21e48 <__cxa_atexit@plt+0x15ea8> │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov lr, r7 │ │ │ │ @@ -22439,19 +22439,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 21e4c <__cxa_atexit@plt+0x15eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01276794 │ │ │ │ + @ instruction: 0x01276774 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - teqeq r7, r4, asr #8 │ │ │ │ - teqeq r7, r8, lsr #9 │ │ │ │ + teqeq r7, r4, lsr #8 │ │ │ │ + teqeq r7, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -22465,15 +22465,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21eb8 <__cxa_atexit@plt+0x15f18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, ip @ │ │ │ │ + teqeq r7, ip, ror r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22490,17 +22490,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21f1c <__cxa_atexit@plt+0x15f7c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r8, lsr r3 │ │ │ │ + teqeq r7, r8, lsl r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01276708 │ │ │ │ + @ instruction: 0x012766e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 21ff4 <__cxa_atexit@plt+0x16054> │ │ │ │ ldr r3, [pc, #192] @ 22004 <__cxa_atexit@plt+0x16064> │ │ │ │ @@ -22552,17 +22552,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 22010 <__cxa_atexit@plt+0x16070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x01276644 │ │ │ │ - teqeq r7, r4, lsl r3 │ │ │ │ - @ instruction: 0x01276614 │ │ │ │ + @ instruction: 0x01276624 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ + strdeq r6, [r7, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 220b0 <__cxa_atexit@plt+0x16110> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r0, #260096 @ 0x3f800 │ │ │ │ orr r0, r0, #1835008 @ 0x1c0000 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -22594,16 +22594,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 220b8 <__cxa_atexit@plt+0x16118> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r7, r8, asr r2 │ │ │ │ - @ instruction: 0x01276570 │ │ │ │ + teqeq r7, r8, lsr r2 │ │ │ │ + @ instruction: 0x01276550 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r2, r3, #4 │ │ │ │ cmn r2, #1 │ │ │ │ ble 220fc <__cxa_atexit@plt+0x1615c> │ │ │ │ ldr r2, [pc, #52] @ 22114 <__cxa_atexit@plt+0x16174> │ │ │ │ @@ -22618,15 +22618,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 22110 <__cxa_atexit@plt+0x16170> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ teqeq r7, r8 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01276508 │ │ │ │ + @ instruction: 0x012764e8 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22184 <__cxa_atexit@plt+0x161e4> │ │ │ │ @@ -22648,15 +22648,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 22198 <__cxa_atexit@plt+0x161f8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r7, r0, lsl #2 │ │ │ │ + teqeq r7, r0, ror #1 │ │ │ │ teqeq r7, r0 @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 221e8 <__cxa_atexit@plt+0x16248> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -22852,30 +22852,30 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, ip, lsl pc │ │ │ │ - teqeq r7, r8, asr #28 │ │ │ │ + teqeq r7, ip @ │ │ │ │ + teqeq r7, r8, lsr #28 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ - teqeq r7, ip, asr #29 │ │ │ │ + teqeq r7, r4, ror pc │ │ │ │ + teqeq r7, ip, lsr #29 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, r4, lsr pc │ │ │ │ + teqeq r7, r4, lsl pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r7, r4, asr r0 │ │ │ │ - teqeq r7, r4, lsl #31 │ │ │ │ + teqeq r7, r4, lsr r0 │ │ │ │ + teqeq r7, r4, ror #30 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - teqeq r7, r0, asr #2 │ │ │ │ + teqeq r7, r0, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01276124 │ │ │ │ + @ instruction: 0x01276104 │ │ │ │ andeq r0, r0, r7, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22544 <__cxa_atexit@plt+0x165a4> │ │ │ │ @@ -22891,17 +22891,17 @@ │ │ │ │ b 229fc <__cxa_atexit@plt+0x16a5c> │ │ │ │ ldr r3, [pc, #20] @ 22560 <__cxa_atexit@plt+0x165c0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r7, r4, ror #27 │ │ │ │ + teqeq r7, r4, asr #27 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strheq r6, [r7, -ip]! │ │ │ │ + @ instruction: 0x0127609c │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 225c0 <__cxa_atexit@plt+0x16620> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -22961,21 +22961,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #32] @ 2268c <__cxa_atexit@plt+0x166ec> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, ip, ror ip │ │ │ │ + teqeq r7, ip, asr ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r7, r4, lsr sp │ │ │ │ - teqeq r7, ip, lsl ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + teqeq r7, r4, lsl sp │ │ │ │ teqeq r7, ip @ │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + teqeq r7, ip, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -22995,15 +22995,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 22700 <__cxa_atexit@plt+0x16760> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r0, ror #22 │ │ │ │ + teqeq r7, r0, asr #22 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23022,15 +23022,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r7, r0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01275eb8 │ │ │ │ + @ instruction: 0x01275e98 │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23063,18 +23063,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 22814 <__cxa_atexit@plt+0x16874> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r4, asr #22 │ │ │ │ - teqeq r7, r8, ror sl │ │ │ │ + teqeq r7, r4, lsr #22 │ │ │ │ + teqeq r7, r8, asr sl │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01275e08 │ │ │ │ + @ instruction: 0x01275de8 │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23102,18 +23102,18 @@ │ │ │ │ b 229fc <__cxa_atexit@plt+0x16a5c> │ │ │ │ ldr r3, [pc, #24] @ 228b0 <__cxa_atexit@plt+0x16910> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, asr #21 │ │ │ │ + teqeq r7, r0, lsr #21 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01275d6c │ │ │ │ + @ instruction: 0x01275d4c │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23137,18 +23137,18 @@ │ │ │ │ b 229fc <__cxa_atexit@plt+0x16a5c> │ │ │ │ ldr r3, [pc, #24] @ 2293c <__cxa_atexit@plt+0x1699c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, ror #18 │ │ │ │ - teqeq r7, r8, lsl sl │ │ │ │ + teqeq r7, r0, asr #18 │ │ │ │ + teqeq r7, r8 @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01275ce0 │ │ │ │ + smlawteq r7, r0, ip, r5 │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23184,16 +23184,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 229f8 <__cxa_atexit@plt+0x16a58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r0, ror #18 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, asr #18 │ │ │ │ + teqeq r7, r0, ror r8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r9, sl, #3 │ │ │ │ @@ -23268,15 +23268,15 @@ │ │ │ │ strb r0, [r9, r8] │ │ │ │ add r9, sl, #4 │ │ │ │ str lr, [r3, #12] │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ b 22198 <__cxa_atexit@plt+0x161f8> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x01275ae0 │ │ │ │ + smlawteq r7, r0, sl, r5 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ @@ -23311,30 +23311,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r7, r8, asr #12 │ │ │ │ - smlawbeq r7, r8, sl, r5 │ │ │ │ + teqeq r7, r8, lsr #12 │ │ │ │ + @ instruction: 0x01275a68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 22c24 <__cxa_atexit@plt+0x16c84> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r1, #260096 @ 0x3f800 │ │ │ │ orr r1, r1, #1835008 @ 0x1c0000 │ │ │ │ and r2, r2, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01275a34 │ │ │ │ - @ instruction: 0x01275a00 │ │ │ │ + @ instruction: 0x01275a14 │ │ │ │ + @ instruction: 0x012759e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 22cb4 <__cxa_atexit@plt+0x16d14> │ │ │ │ ldr r3, [pc, #120] @ 22cc4 <__cxa_atexit@plt+0x16d24> │ │ │ │ @@ -23367,17 +23367,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22ccc <__cxa_atexit@plt+0x16d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01275994 │ │ │ │ - teqeq r7, r4, asr r6 │ │ │ │ - @ instruction: 0x01275958 │ │ │ │ + @ instruction: 0x01275974 │ │ │ │ + teqeq r7, r4, lsr r6 │ │ │ │ + @ instruction: 0x01275938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r2, r3, #4 │ │ │ │ cmn r2, #1 │ │ │ │ ble 22d14 <__cxa_atexit@plt+0x16d74> │ │ │ │ ldr r2, [pc, #52] @ 22d2c <__cxa_atexit@plt+0x16d8c> │ │ │ │ @@ -23390,17 +23390,17 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r7, [pc, #12] @ 22d28 <__cxa_atexit@plt+0x16d88> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r0, ror #11 │ │ │ │ + teqeq r7, r0, asr #11 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r5, [r7, -r0]! │ │ │ │ + ldrdeq r5, [r7, -r0]! │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22dc0 <__cxa_atexit@plt+0x16e20> │ │ │ │ @@ -23432,16 +23432,16 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ b 22dd8 <__cxa_atexit@plt+0x16e38> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - teqeq r7, r4, asr #9 │ │ │ │ - teqeq r7, r4, lsl #11 │ │ │ │ + teqeq r7, r4, lsr #9 │ │ │ │ + teqeq r7, r4, ror #10 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22e30 <__cxa_atexit@plt+0x16e90> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -23635,41 +23635,41 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - teqeq r7, ip, asr #6 │ │ │ │ - teqeq r7, ip, ror r2 │ │ │ │ + teqeq r7, ip, lsr #6 │ │ │ │ + teqeq r7, ip, asr r2 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ teqeq r7, r4 @ │ │ │ │ - teqeq r7, r4, ror #5 │ │ │ │ + teqeq r7, r4, asr #5 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - teqeq r7, r8, lsl r4 │ │ │ │ - teqeq r7, r0, asr #6 │ │ │ │ + teqeq r7, r8 @ │ │ │ │ + teqeq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - teqeq r7, r4, lsr #9 │ │ │ │ + teqeq r7, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ teqeq r7, r4 @ │ │ │ │ teqeq r7, r8 @ │ │ │ │ - @ instruction: 0x012754ec │ │ │ │ + smlawteq r7, ip, r4, r5 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 23160 <__cxa_atexit@plt+0x171c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 233f8 <__cxa_atexit@plt+0x17458> │ │ │ │ - teqeq r7, r4, asr #3 │ │ │ │ - @ instruction: 0x012754bc │ │ │ │ + teqeq r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x0127549c │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23702,18 +23702,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 23210 <__cxa_atexit@plt+0x17270> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r0, asr r1 │ │ │ │ - teqeq r7, ip, ror r0 │ │ │ │ + teqeq r7, r0, lsr r1 │ │ │ │ + teqeq r7, ip, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0127540c │ │ │ │ + @ instruction: 0x012753ec │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23741,18 +23741,18 @@ │ │ │ │ b 233f8 <__cxa_atexit@plt+0x17458> │ │ │ │ ldr r3, [pc, #24] @ 232ac <__cxa_atexit@plt+0x1730c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, ip, asr #1 │ │ │ │ + teqeq r7, ip, lsr #1 │ │ │ │ teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01275370 │ │ │ │ + @ instruction: 0x01275350 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23776,18 +23776,18 @@ │ │ │ │ b 233f8 <__cxa_atexit@plt+0x17458> │ │ │ │ ldr r3, [pc, #24] @ 23338 <__cxa_atexit@plt+0x17398> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r4, ror #30 │ │ │ │ - teqeq r7, r4, lsr #32 │ │ │ │ + teqeq r7, r4, asr #30 │ │ │ │ + teqeq r7, r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012752e4 │ │ │ │ + smlawteq r7, r4, r2, r5 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -23823,16 +23823,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 233f4 <__cxa_atexit@plt+0x17454> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, ip, ror #30 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ + teqeq r7, ip, asr #30 │ │ │ │ + teqeq r7, r4, ror lr │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r9, sl, #3 │ │ │ │ @@ -23907,26 +23907,26 @@ │ │ │ │ strb r0, [r9, r8] │ │ │ │ add r9, sl, #4 │ │ │ │ str lr, [r3, #12] │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ b 22dd8 <__cxa_atexit@plt+0x16e38> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x012750e4 │ │ │ │ + smlawteq r7, r4, r0, r5 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 22dd8 <__cxa_atexit@plt+0x16e38> │ │ │ │ - strheq r5, [r7, -r8]! │ │ │ │ + @ instruction: 0x01275098 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #16]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 235c8 <__cxa_atexit@plt+0x17628> │ │ │ │ mov r2, r5 │ │ │ │ @@ -23986,21 +23986,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [pc, #32] @ 23690 <__cxa_atexit@plt+0x176f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r4, ror ip │ │ │ │ + teqeq r7, r4, asr ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r7, r0, lsr sp │ │ │ │ - teqeq r7, r8, lsl ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + teqeq r7, r0, lsl sp │ │ │ │ teqeq r7, r8 @ │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + teqeq r7, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -24020,15 +24020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23704 <__cxa_atexit@plt+0x17764> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, ip, asr fp │ │ │ │ + teqeq r7, ip, lsr fp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24045,15 +24045,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 23768 <__cxa_atexit@plt+0x177c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, ip, ror #21 │ │ │ │ + teqeq r7, ip, asr #21 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -24082,21 +24082,21 @@ │ │ │ │ b 103960 <__cxa_atexit@plt+0xf79c0> │ │ │ │ ldr r7, [pc, #36] @ 2380c <__cxa_atexit@plt+0x1786c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01274e94 │ │ │ │ + @ instruction: 0x01274f04 │ │ │ │ @ instruction: 0x01274eb4 │ │ │ │ - @ instruction: 0x01274f24 │ │ │ │ - ldrdeq r4, [r7, -r4]! @ │ │ │ │ - ldrdeq r4, [r7, -ip]! │ │ │ │ - teqeq r7, r8, ror #22 │ │ │ │ - @ instruction: 0x01274f14 │ │ │ │ - @ instruction: 0x01274ee8 │ │ │ │ + @ instruction: 0x01274ebc │ │ │ │ + teqeq r7, r8, asr #22 │ │ │ │ + strdeq r4, [r7, -r4]! @ │ │ │ │ + smlawteq r7, r8, lr, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23858 <__cxa_atexit@plt+0x178b8> │ │ │ │ ldr r7, [pc, #52] @ 23868 <__cxa_atexit@plt+0x178c8> │ │ │ │ @@ -24111,16 +24111,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2386c <__cxa_atexit@plt+0x178cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01274ebc │ │ │ │ - smlawbeq r7, ip, lr, r4 │ │ │ │ + @ instruction: 0x01274e9c │ │ │ │ + @ instruction: 0x01274e6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r2, r2, r3 │ │ │ │ cmp r3, r2 │ │ │ │ bge 238bc <__cxa_atexit@plt+0x1791c> │ │ │ │ @@ -24302,30 +24302,30 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, ror r7 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - teqeq r7, r4, ror #15 │ │ │ │ + teqeq r7, r4, asr #15 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - teqeq r7, r4, lsr #16 │ │ │ │ + teqeq r7, r4, lsl #16 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r7, r4, ror #17 │ │ │ │ + teqeq r7, r4, asr #17 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ - @ instruction: 0x01274c2c │ │ │ │ - @ instruction: 0x01274ca8 │ │ │ │ - @ instruction: 0x01274d38 │ │ │ │ - ldrdeq r4, [r7, -r4]! @ │ │ │ │ - ldrdeq r4, [r7, -r4]! @ │ │ │ │ - teqeq r7, r8, ror #18 │ │ │ │ - @ instruction: 0x01274b58 │ │ │ │ + @ instruction: 0x01274c0c │ │ │ │ + smlawbeq r7, r8, ip, r4 │ │ │ │ + @ instruction: 0x01274d18 │ │ │ │ + @ instruction: 0x01274cb4 │ │ │ │ + @ instruction: 0x01274cb4 │ │ │ │ + teqeq r7, r8, asr #18 │ │ │ │ + @ instruction: 0x01274b38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #3 │ │ │ │ bne 23bd0 <__cxa_atexit@plt+0x17c30> │ │ │ │ @@ -24364,20 +24364,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01274ab0 │ │ │ │ - @ instruction: 0x01274a54 │ │ │ │ - @ instruction: 0x01274ae4 │ │ │ │ - smlawbeq r7, r0, sl, r4 │ │ │ │ - smlawbeq r7, r0, sl, r4 │ │ │ │ - teqeq r7, r4, lsl r7 │ │ │ │ + @ instruction: 0x01274a90 │ │ │ │ + @ instruction: 0x01274a34 │ │ │ │ + smlawteq r7, r4, sl, r4 │ │ │ │ + @ instruction: 0x01274a60 │ │ │ │ + @ instruction: 0x01274a60 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -24402,15 +24402,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 23cfc <__cxa_atexit@plt+0x17d5c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r8, ror #10 │ │ │ │ + teqeq r7, r8, asr #10 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24432,15 +24432,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23d74 <__cxa_atexit@plt+0x17dd4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, ip, lsl #10 │ │ │ │ + teqeq r7, ip, ror #9 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24455,15 +24455,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23dd0 <__cxa_atexit@plt+0x17e30> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, ror r4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24491,17 +24491,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 23e60 <__cxa_atexit@plt+0x17ec0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, lsl #8 │ │ │ │ + teqeq r7, r8, ror #7 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012748b8 │ │ │ │ + @ instruction: 0x01274898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23f20 <__cxa_atexit@plt+0x17f80> │ │ │ │ ldr r7, [pc, #192] @ 23f48 <__cxa_atexit@plt+0x17fa8> │ │ │ │ @@ -24551,18 +24551,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01274810 │ │ │ │ - teqeq r7, r0, ror r3 │ │ │ │ - teqeq r7, ip, lsr r3 │ │ │ │ - smlawteq r7, r8, r7, r4 │ │ │ │ + strdeq r4, [r7, -r0]! │ │ │ │ + teqeq r7, r0, asr r3 │ │ │ │ + teqeq r7, ip, lsl r3 │ │ │ │ + @ instruction: 0x012747a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23fd0 <__cxa_atexit@plt+0x18030> │ │ │ │ @@ -24587,16 +24587,16 @@ │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r8, fp │ │ │ │ b 23fe4 <__cxa_atexit@plt+0x18044> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r7, r8, lsl #5 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ + teqeq r7, r8, ror #4 │ │ │ │ + teqeq r7, r4, ror r2 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r0, #12]! │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -24790,15 +24790,15 @@ │ │ │ │ b ebfd40 <__cxa_atexit@plt+0xeb3da0> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01274318 │ │ │ │ + strdeq r4, [r7, -r8]! │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #20]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 24364 <__cxa_atexit@plt+0x183c4> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -24862,16 +24862,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r7, r8 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - teqeq r7, r8, ror lr │ │ │ │ + teqeq r7, r0, ror pc │ │ │ │ + teqeq r7, r8, asr lr │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ @@ -24918,17 +24918,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2450c <__cxa_atexit@plt+0x1856c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r8, asr #26 │ │ │ │ + teqeq r7, r8, lsr #26 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01274210 │ │ │ │ + strdeq r4, [r7, -r0]! │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2453c <__cxa_atexit@plt+0x1859c> │ │ │ │ ldr r3, [pc, #60] @ 24570 <__cxa_atexit@plt+0x185d0> │ │ │ │ @@ -24946,15 +24946,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 24574 <__cxa_atexit@plt+0x185d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b dd168 <__cxa_atexit@plt+0xd11c8> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - @ instruction: 0x012741a8 │ │ │ │ + smlawbeq r7, r8, r1, r4 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add ip, r9, #3 │ │ │ │ cmp r3, ip │ │ │ │ bge 245c4 <__cxa_atexit@plt+0x18624> │ │ │ │ @@ -25051,15 +25051,15 @@ │ │ │ │ str r1, [r0, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str ip, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 23fe4 <__cxa_atexit@plt+0x18044> │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - @ instruction: 0x01274004 │ │ │ │ + @ instruction: 0x01273fe4 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #784] @ 0x310 │ │ │ │ ldr r3, [r4, #788] @ 0x314 │ │ │ │ ldr lr, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ orrs r0, r1, r3 │ │ │ │ @@ -25082,16 +25082,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5] │ │ │ │ add r0, r0, #2 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 2485c <__cxa_atexit@plt+0x188bc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - teqeq r7, r0, lsr #21 │ │ │ │ - smlawbeq r7, r4, pc, r3 @ │ │ │ │ + teqeq r7, r0, lsl #21 │ │ │ │ + @ instruction: 0x01273f64 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 247d0 <__cxa_atexit@plt+0x18830> │ │ │ │ @@ -25102,26 +25102,26 @@ │ │ │ │ b 980b40 <__cxa_atexit@plt+0x974ba0> │ │ │ │ ldr r3, [pc, #12] @ 247e4 <__cxa_atexit@plt+0x18844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 980b40 <__cxa_atexit@plt+0x974ba0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01273f38 │ │ │ │ + @ instruction: 0x01273f18 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 2485c <__cxa_atexit@plt+0x188bc> │ │ │ │ - @ instruction: 0x01273f0c │ │ │ │ + @ instruction: 0x01273eec │ │ │ │ andeq r7, r0, ip, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr lr, [pc, #44] @ 24858 <__cxa_atexit@plt+0x188b8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ lsr r0, r3, #21 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -25239,15 +25239,15 @@ │ │ │ │ stm r0, {r7, r9} │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r2, [r5, #32] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 23fe4 <__cxa_atexit@plt+0x18044> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x01273d14 │ │ │ │ + strdeq r3, [r7, -r4]! │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -25266,15 +25266,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 24b54 <__cxa_atexit@plt+0x18bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, ror r7 │ │ │ │ + teqeq r7, ip, asr r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24ab4 <__cxa_atexit@plt+0x18b14> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -25283,15 +25283,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 24b54 <__cxa_atexit@plt+0x18bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, lsr r7 │ │ │ │ + teqeq r7, r8, lsl r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24af8 <__cxa_atexit@plt+0x18b58> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -25523,27 +25523,27 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r8, lsr #10 │ │ │ │ + teqeq r7, r8, lsl #10 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ teqeq r7, r4 @ │ │ │ │ teqeq r7, r8 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r4, lsr r6 │ │ │ │ + teqeq r7, r4, lsl r6 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r7, r4, lsr #9 │ │ │ │ - teqeq r7, r4, lsr #8 │ │ │ │ + teqeq r7, r4, lsl #9 │ │ │ │ + teqeq r7, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r0, lsr #10 │ │ │ │ + teqeq r7, r0, lsl #10 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -25581,16 +25581,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r7, ip, lsr #6 │ │ │ │ - teqeq r7, r0, asr #5 │ │ │ │ + teqeq r7, ip, lsl #6 │ │ │ │ + teqeq r7, r0, lsr #5 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25624,16 +25624,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 25018 <__cxa_atexit@plt+0x19078> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - teqeq r7, ip, lsl #5 │ │ │ │ - teqeq r7, r8, lsl #4 │ │ │ │ + teqeq r7, ip, ror #4 │ │ │ │ + teqeq r7, r8, ror #3 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25663,16 +25663,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 250b4 <__cxa_atexit@plt+0x19114> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - teqeq r7, r0, ror #3 │ │ │ │ - teqeq r7, r4, ror r1 │ │ │ │ + teqeq r7, r0, asr #3 │ │ │ │ + teqeq r7, r4, asr r1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25718,16 +25718,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - teqeq r7, r0, lsl r1 │ │ │ │ - teqeq r7, r0, lsr #1 │ │ │ │ + ldrsheq r7, [r7, -r0]! │ │ │ │ + teqeq r7, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25214 <__cxa_atexit@plt+0x19274> │ │ │ │ @@ -25764,15 +25764,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01273524 │ │ │ │ + @ instruction: 0x01273504 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25811,16 +25811,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 25300 <__cxa_atexit@plt+0x19360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01273470 │ │ │ │ - @ instruction: 0x01273458 │ │ │ │ + @ instruction: 0x01273450 │ │ │ │ + @ instruction: 0x01273438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25320 <__cxa_atexit@plt+0x19380> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6705c <__cxa_atexit@plt+0xf5b0bc> │ │ │ │ @@ -25829,15 +25829,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25344 <__cxa_atexit@plt+0x193a4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ - teqeq r7, r0, lsl #31 │ │ │ │ + teqeq r7, r0, ror #30 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 253c8 <__cxa_atexit@plt+0x19428> │ │ │ │ @@ -25870,16 +25870,16 @@ │ │ │ │ b 253d8 <__cxa_atexit@plt+0x19438> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, asr lr │ │ │ │ - teqeq r7, ip, ror lr │ │ │ │ + teqeq r7, r8, lsr lr │ │ │ │ + teqeq r7, ip, asr lr │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2544c <__cxa_atexit@plt+0x194ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -25936,16 +25936,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, lsr sp │ │ │ │ - teqeq r7, r0, ror sp │ │ │ │ + teqeq r7, r8, lsl sp │ │ │ │ + teqeq r7, r0, asr sp │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25570 <__cxa_atexit@plt+0x195d0> │ │ │ │ @@ -25976,15 +25976,15 @@ │ │ │ │ b 25580 <__cxa_atexit@plt+0x195e0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r8, lsr #25 │ │ │ │ + teqeq r7, r8, lsl #25 │ │ │ │ teqeq r7, r4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25600 <__cxa_atexit@plt+0x19660> │ │ │ │ @@ -26009,15 +26009,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25614 <__cxa_atexit@plt+0x19674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01273140 │ │ │ │ + @ instruction: 0x01273120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -26375,15 +26375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25bcc <__cxa_atexit@plt+0x19c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01272b90 │ │ │ │ + @ instruction: 0x01272b70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ 25c08 <__cxa_atexit@plt+0x19c68> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -26559,24 +26559,24 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - teqeq r7, ip, lsr #9 │ │ │ │ + teqeq r7, ip, lsl #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq r7, r0, lsl r5 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - teqeq r7, r8, asr #10 │ │ │ │ + teqeq r7, r8, lsr #10 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - teqeq r7, r0, lsr r4 │ │ │ │ + teqeq r7, r0, lsl r4 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -26652,15 +26652,15 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 26028 <__cxa_atexit@plt+0x1a088> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, ror r2 │ │ │ │ + teqeq r7, r0, asr r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ @@ -26744,15 +26744,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r7, r4, ror #1 │ │ │ │ + teqeq r7, r4, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -26760,15 +26760,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 261d0 <__cxa_atexit@plt+0x1a230> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ - smlawbeq r7, r8, r5, r2 │ │ │ │ + @ instruction: 0x01272568 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 26460 <__cxa_atexit@plt+0x1a4c0> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -26964,32 +26964,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r0, lsl #30 │ │ │ │ - teqeq r7, r4, lsl #28 │ │ │ │ + teqeq r7, r0, ror #29 │ │ │ │ + teqeq r7, r4, ror #27 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r7, ip, lsl pc │ │ │ │ - teqeq r7, r0, lsr #30 │ │ │ │ - teqeq r7, r4, asr #31 │ │ │ │ + teqeq r7, ip @ │ │ │ │ + teqeq r7, r0, lsl #30 │ │ │ │ + teqeq r7, r4, lsr #31 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrsheq r6, [r7, -r8]! │ │ │ │ - smlawbeq r7, r0, r3, r2 │ │ │ │ - teqeq r7, r8, lsl #31 │ │ │ │ - teqeq r7, r8 @ │ │ │ │ - teqeq r7, r0, lsr #29 │ │ │ │ - teqeq r7, ip, ror r0 │ │ │ │ - teqeq r7, r4, lsl #31 │ │ │ │ - teqeq r7, r4, lsl #31 │ │ │ │ + ldrsbeq r6, [r7, -r8]! │ │ │ │ + @ instruction: 0x01272360 │ │ │ │ + teqeq r7, r8, ror #30 │ │ │ │ + teqeq r7, r8, ror lr │ │ │ │ + teqeq r7, r0, lsl #29 │ │ │ │ + teqeq r7, ip, asr r0 │ │ │ │ + teqeq r7, r4, ror #30 │ │ │ │ + teqeq r7, r4, ror #30 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -27024,17 +27024,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 265fc <__cxa_atexit@plt+0x1a65c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, ip, lsr #25 │ │ │ │ - teqeq r7, r0, lsr #25 │ │ │ │ - teqeq r7, r4, ror #26 │ │ │ │ + teqeq r7, ip, lsl #25 │ │ │ │ + teqeq r7, r0, lsl #25 │ │ │ │ + teqeq r7, r4, asr #26 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27068,17 +27068,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 266ac <__cxa_atexit@plt+0x1a70c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, ip, lsl #24 │ │ │ │ - teqeq r7, r0, lsl ip │ │ │ │ - teqeq r7, r4, lsr #25 │ │ │ │ + teqeq r7, ip, ror #23 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + teqeq r7, r4, lsl #25 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27107,17 +27107,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 26748 <__cxa_atexit@plt+0x1a7a8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r8, ror #22 │ │ │ │ - teqeq r7, r0, asr fp │ │ │ │ - teqeq r7, ip, lsr #24 │ │ │ │ + teqeq r7, r8, asr #22 │ │ │ │ + teqeq r7, r0, lsr fp │ │ │ │ + teqeq r7, ip, lsl #24 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27158,17 +27158,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 26814 <__cxa_atexit@plt+0x1a874> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r4, lsr #21 │ │ │ │ - teqeq r7, ip, asr fp │ │ │ │ - teqeq r7, r8, ror #20 │ │ │ │ + teqeq r7, r4, lsl #21 │ │ │ │ + teqeq r7, ip, lsr fp │ │ │ │ + teqeq r7, r8, asr #20 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 26850 <__cxa_atexit@plt+0x1a8b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -27178,16 +27178,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip @ │ │ │ │ - smlawbeq r7, r8, pc, r1 @ │ │ │ │ + teqeq r7, ip, ror r9 │ │ │ │ + @ instruction: 0x01271f68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 268d8 <__cxa_atexit@plt+0x1a938> │ │ │ │ ldr r2, [pc, #104] @ 268e8 <__cxa_atexit@plt+0x1a948> │ │ │ │ @@ -27216,30 +27216,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 268f0 <__cxa_atexit@plt+0x1a950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01271f24 │ │ │ │ - strdeq r1, [r7, -r4]! │ │ │ │ + @ instruction: 0x01271f04 │ │ │ │ + ldrdeq r1, [r7, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 26928 <__cxa_atexit@plt+0x1a988> │ │ │ │ str r8, [r5] │ │ │ │ add r9, r7, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 261e0 <__cxa_atexit@plt+0x1a240> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01271ebc │ │ │ │ + @ instruction: 0x01271e9c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 26978 <__cxa_atexit@plt+0x1a9d8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2699c <__cxa_atexit@plt+0x1a9fc> │ │ │ │ @@ -27309,20 +27309,20 @@ │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x01271d44 │ │ │ │ - @ instruction: 0x01271db4 │ │ │ │ - @ instruction: 0x01271d70 │ │ │ │ - @ instruction: 0x01271d6c │ │ │ │ - teqeq r7, ip, lsl #18 │ │ │ │ - @ instruction: 0x01271d0c │ │ │ │ + @ instruction: 0x01271d24 │ │ │ │ + @ instruction: 0x01271d94 │ │ │ │ + @ instruction: 0x01271d50 │ │ │ │ + @ instruction: 0x01271d4c │ │ │ │ + teqeq r7, ip, ror #17 │ │ │ │ + @ instruction: 0x01271cec │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 26ae8 <__cxa_atexit@plt+0x1ab48> │ │ │ │ @@ -27361,15 +27361,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0x01271cb4 │ │ │ │ + @ instruction: 0x01271c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 26b54 <__cxa_atexit@plt+0x1abb4> │ │ │ │ mov r9, r7 │ │ │ │ b 26bb8 <__cxa_atexit@plt+0x1ac18> │ │ │ │ @@ -27401,20 +27401,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 26be8 <__cxa_atexit@plt+0x1ac48> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r4, fp, r1 │ │ │ │ - @ instruction: 0x01271c34 │ │ │ │ - strdeq r1, [r7, -r0]! │ │ │ │ - @ instruction: 0x01271bec │ │ │ │ - teqeq r7, ip, lsl #15 │ │ │ │ - @ instruction: 0x01271b90 │ │ │ │ + @ instruction: 0x01271ba4 │ │ │ │ + @ instruction: 0x01271c14 │ │ │ │ + ldrdeq r1, [r7, -r0]! │ │ │ │ + smlawteq r7, ip, fp, r1 │ │ │ │ + teqeq r7, ip, ror #14 │ │ │ │ + @ instruction: 0x01271b70 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 26e78 <__cxa_atexit@plt+0x1aed8> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -27610,32 +27610,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, ror #9 │ │ │ │ - teqeq r7, ip, ror #7 │ │ │ │ - teqeq r7, r4, ror #7 │ │ │ │ + teqeq r7, r8, asr #9 │ │ │ │ + teqeq r7, ip, asr #7 │ │ │ │ + teqeq r7, r4, asr #7 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r7, r4, lsl #10 │ │ │ │ - teqeq r7, r8, lsl #10 │ │ │ │ - teqeq r7, ip, lsr #11 │ │ │ │ + teqeq r7, r4, ror #9 │ │ │ │ + teqeq r7, r8, ror #9 │ │ │ │ + teqeq r7, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r0, ror #13 │ │ │ │ - strdeq r1, [r7, -r8]! │ │ │ │ - teqeq r7, r0, ror r5 │ │ │ │ - teqeq r7, r0, lsl #9 │ │ │ │ - teqeq r7, r8, lsl #9 │ │ │ │ - teqeq r7, r4, ror #12 │ │ │ │ - teqeq r7, ip, ror #10 │ │ │ │ - teqeq r7, ip, ror #10 │ │ │ │ + teqeq r7, r0, asr #13 │ │ │ │ + ldrdeq r1, [r7, -r8]! │ │ │ │ + teqeq r7, r0, asr r5 │ │ │ │ + teqeq r7, r0, ror #8 │ │ │ │ + teqeq r7, r8, ror #8 │ │ │ │ + teqeq r7, r4, asr #12 │ │ │ │ + teqeq r7, ip, asr #10 │ │ │ │ + teqeq r7, ip, asr #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -27670,17 +27670,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 27014 <__cxa_atexit@plt+0x1b074> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ - teqeq r7, r8, lsl #5 │ │ │ │ - teqeq r7, ip, asr #6 │ │ │ │ + teqeq r7, r4, ror r2 │ │ │ │ + teqeq r7, r8, ror #4 │ │ │ │ + teqeq r7, ip, lsr #6 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27716,15 +27716,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r7, r4 @ │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, ip, lsl #5 │ │ │ │ + teqeq r7, ip, ror #4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27753,17 +27753,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 27160 <__cxa_atexit@plt+0x1b1c0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, asr r1 │ │ │ │ - teqeq r7, r8, lsr r1 │ │ │ │ - teqeq r7, r4, lsl r2 │ │ │ │ + teqeq r7, r0, lsr r1 │ │ │ │ + teqeq r7, r8, lsl r1 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27804,19 +27804,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2722c <__cxa_atexit@plt+0x1b28c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, ip, lsl #1 │ │ │ │ - teqeq r7, r4, asr #2 │ │ │ │ - teqeq r7, r0, asr r0 │ │ │ │ + teqeq r7, ip, rrx │ │ │ │ + teqeq r7, r4, lsr #2 │ │ │ │ + teqeq r7, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01271644 │ │ │ │ + @ instruction: 0x01271624 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 272ac <__cxa_atexit@plt+0x1b30c> │ │ │ │ ldr r2, [pc, #104] @ 272bc <__cxa_atexit@plt+0x1b31c> │ │ │ │ @@ -27845,30 +27845,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 272c4 <__cxa_atexit@plt+0x1b324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x012715e4 │ │ │ │ - @ instruction: 0x012715b0 │ │ │ │ + smlawteq r7, r4, r5, r1 │ │ │ │ + @ instruction: 0x01271590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 272fc <__cxa_atexit@plt+0x1b35c> │ │ │ │ str r8, [r5] │ │ │ │ add r9, r7, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 26bf8 <__cxa_atexit@plt+0x1ac58> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01271578 │ │ │ │ + @ instruction: 0x01271558 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2734c <__cxa_atexit@plt+0x1b3ac> │ │ │ │ cmp r3, #3 │ │ │ │ bne 27370 <__cxa_atexit@plt+0x1b3d0> │ │ │ │ @@ -27938,20 +27938,20 @@ │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x0127142c │ │ │ │ - smlawbeq r7, r0, r4, r1 │ │ │ │ - @ instruction: 0x01271458 │ │ │ │ - @ instruction: 0x01271398 │ │ │ │ - teqeq r7, r8, lsr pc │ │ │ │ - @ instruction: 0x01271338 │ │ │ │ + @ instruction: 0x0127140c │ │ │ │ + @ instruction: 0x01271460 │ │ │ │ + @ instruction: 0x01271438 │ │ │ │ + @ instruction: 0x01271378 │ │ │ │ + teqeq r7, r8, lsl pc │ │ │ │ + @ instruction: 0x01271318 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2749c <__cxa_atexit@plt+0x1b4fc> │ │ │ │ @@ -27989,15 +27989,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #8] │ │ │ │ b 26bf8 <__cxa_atexit@plt+0x1ac58> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01271374 │ │ │ │ + @ instruction: 0x01271354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 27524 <__cxa_atexit@plt+0x1b584> │ │ │ │ mov r9, r7 │ │ │ │ b 27588 <__cxa_atexit@plt+0x1b5e8> │ │ │ │ @@ -28029,20 +28029,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 275b8 <__cxa_atexit@plt+0x1b618> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012712b0 │ │ │ │ - @ instruction: 0x01271304 │ │ │ │ - ldrdeq r1, [r7, -ip]! │ │ │ │ - @ instruction: 0x0127121c │ │ │ │ + @ instruction: 0x01271290 │ │ │ │ + @ instruction: 0x012712e4 │ │ │ │ + @ instruction: 0x012712bc │ │ │ │ + strdeq r1, [r7, -ip]! │ │ │ │ teqeq r7, ip @ │ │ │ │ - smlawteq r7, r0, r1, r1 │ │ │ │ + @ instruction: 0x012711a0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 275f8 <__cxa_atexit@plt+0x1b658> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -28086,15 +28086,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 276dc <__cxa_atexit@plt+0x1b73c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, ror #22 │ │ │ │ + teqeq r7, ip, asr #22 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 276c4 <__cxa_atexit@plt+0x1b724> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -28103,15 +28103,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 276dc <__cxa_atexit@plt+0x1b73c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, lsr #22 │ │ │ │ + teqeq r7, r8, lsl #22 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #28 │ │ │ │ mov r9, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 278ec <__cxa_atexit@plt+0x1b94c> │ │ │ │ @@ -28276,24 +28276,24 @@ │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - teqeq r7, ip, ror #18 │ │ │ │ + teqeq r7, ip, asr #18 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - teqeq r7, r8, lsr sl │ │ │ │ + teqeq r7, r8, lsl sl │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - teqeq r7, r8, lsl #21 │ │ │ │ + teqeq r7, r8, ror #20 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28327,15 +28327,15 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - teqeq r7, r4, lsr #16 │ │ │ │ + teqeq r7, r4, lsl #16 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28365,15 +28365,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 27ae8 <__cxa_atexit@plt+0x1bb48> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - teqeq r7, ip, lsl #15 │ │ │ │ + teqeq r7, ip, ror #14 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28398,15 +28398,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 27b6c <__cxa_atexit@plt+0x1bbcc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - teqeq r7, r0, lsl #14 │ │ │ │ + teqeq r7, r0, ror #13 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28445,15 +28445,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - teqeq r7, r8, asr r6 │ │ │ │ + teqeq r7, r8, lsr r6 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 27cb0 <__cxa_atexit@plt+0x1bd10> │ │ │ │ @@ -28491,15 +28491,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smulwteq r7, r8, fp │ │ │ │ + smlawteq r7, r8, fp, r0 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28524,15 +28524,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 27d60 <__cxa_atexit@plt+0x1bdc0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ - @ instruction: 0x01270b4c │ │ │ │ + @ instruction: 0x01270b2c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 27ff8 <__cxa_atexit@plt+0x1c058> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -28728,31 +28728,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, ror #6 │ │ │ │ - teqeq r7, ip, ror #4 │ │ │ │ - teqeq r7, r4, ror #4 │ │ │ │ + teqeq r7, r8, asr #6 │ │ │ │ + teqeq r7, ip, asr #4 │ │ │ │ + teqeq r7, r4, asr #4 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - teqeq r7, r4, lsl #7 │ │ │ │ - teqeq r7, r8, lsl #7 │ │ │ │ - teqeq r7, ip, lsr #8 │ │ │ │ + teqeq r7, r4, ror #6 │ │ │ │ + teqeq r7, r8, ror #6 │ │ │ │ + teqeq r7, ip, lsl #8 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r7, r0, ror #10 │ │ │ │ + teqeq r7, r0, asr #10 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r0, lsl #6 │ │ │ │ - teqeq r7, r8, lsl #6 │ │ │ │ - teqeq r7, r4, ror #9 │ │ │ │ - teqeq r7, ip, ror #7 │ │ │ │ - teqeq r7, ip, ror #7 │ │ │ │ + teqeq r7, r0, ror #5 │ │ │ │ + teqeq r7, r8, ror #5 │ │ │ │ + teqeq r7, r4, asr #9 │ │ │ │ + teqeq r7, ip, asr #7 │ │ │ │ + teqeq r7, ip, asr #7 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -28787,16 +28787,16 @@ │ │ │ │ ldr r3, [pc, #32] @ 28188 <__cxa_atexit@plt+0x1c1e8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r0, lsr #2 │ │ │ │ - teqeq r7, r4, lsl r1 │ │ │ │ + teqeq r7, r0, lsl #2 │ │ │ │ + ldrsheq r4, [r7, -r4]! @ │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -28831,17 +28831,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 28238 <__cxa_atexit@plt+0x1c298> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, lsl #1 │ │ │ │ - teqeq r7, r4, lsl #1 │ │ │ │ - teqeq r7, r8, lsl r1 │ │ │ │ + teqeq r7, r0, rrx │ │ │ │ + teqeq r7, r4, rrx │ │ │ │ + ldrsheq r4, [r7, -r8]! │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28871,16 +28871,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 282d4 <__cxa_atexit@plt+0x1c334> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, r4, asr #31 │ │ │ │ - teqeq r7, r0, lsr #1 │ │ │ │ + teqeq r7, r4, lsr #31 │ │ │ │ + teqeq r7, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28921,15 +28921,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 283a0 <__cxa_atexit@plt+0x1c400> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, lsl pc │ │ │ │ + teqeq r7, r8 @ │ │ │ │ teqeq r7, r0 @ │ │ │ │ teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ @@ -28957,15 +28957,15 @@ │ │ │ │ b 27d70 <__cxa_atexit@plt+0x1bdd0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, ip, lsl #28 │ │ │ │ + teqeq r7, ip, ror #27 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2846c <__cxa_atexit@plt+0x1c4cc> │ │ │ │ @@ -29025,15 +29025,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - smulwteq r7, r4, r3 │ │ │ │ + smlawteq r7, r4, r3, r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 285c8 <__cxa_atexit@plt+0x1c628> │ │ │ │ ldr r7, [pc, #148] @ 285ec <__cxa_atexit@plt+0x1c64c> │ │ │ │ @@ -29072,18 +29072,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01270368 │ │ │ │ + @ instruction: 0x01270348 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01270320 │ │ │ │ + @ instruction: 0x01270300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28658 <__cxa_atexit@plt+0x1c6b8> │ │ │ │ @@ -29103,15 +29103,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 27d70 <__cxa_atexit@plt+0x1bdd0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x012702b0 │ │ │ │ + @ instruction: 0x01270290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 28700 <__cxa_atexit@plt+0x1c760> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2871c <__cxa_atexit@plt+0x1c77c> │ │ │ │ @@ -29211,20 +29211,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01270118 │ │ │ │ - @ instruction: 0x0127016c │ │ │ │ - @ instruction: 0x01270144 │ │ │ │ - msreq LR_und, ip │ │ │ │ - teqeq r7, ip, lsl #23 │ │ │ │ - smulwteq r7, r0, r0 │ │ │ │ + strdeq r0, [r7, -r8]! │ │ │ │ + @ instruction: 0x0127014c │ │ │ │ + @ instruction: 0x01270124 │ │ │ │ + smlawteq r6, ip, pc, pc @ │ │ │ │ + teqeq r7, ip, ror #22 │ │ │ │ + smlawteq r7, r0, r0, r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -29265,15 +29265,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0x01270028 │ │ │ │ + @ instruction: 0x01270008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 28914 <__cxa_atexit@plt+0x1c974> │ │ │ │ mov r9, r7 │ │ │ │ b 28978 <__cxa_atexit@plt+0x1c9d8> │ │ │ │ @@ -29306,18 +29306,18 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq LR_und, r8 │ │ │ │ - msreq LR_und, ip │ │ │ │ - smlawbeq r6, r4, pc, pc @ │ │ │ │ + smlawbeq r6, ip, pc, pc @ │ │ │ │ + msreq LR_und, r4 │ │ │ │ msreq LR_usr, ip │ │ │ │ - teqeq r7, ip, asr #19 │ │ │ │ + teqeq r7, ip, lsr #19 │ │ │ │ msreq LR_und, r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 28a24 <__cxa_atexit@plt+0x1ca84> │ │ │ │ @@ -29347,15 +29347,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28a3c <__cxa_atexit@plt+0x1ca9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - msreq LR_und, r4 │ │ │ │ + strdeq pc, [r6, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 28a7c <__cxa_atexit@plt+0x1cadc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -29465,21 +29465,21 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq r7, r0, ror #12 │ │ │ │ + teqeq r7, r0, asr #12 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r7, r0, lsr #13 │ │ │ │ + teqeq r7, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - teqeq r7, r4, ror #13 │ │ │ │ + teqeq r7, r4, asr #13 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - teqeq r7, r4, lsr #14 │ │ │ │ + teqeq r7, r4, lsl #14 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 28aa0 <__cxa_atexit@plt+0x1cb00> │ │ │ │ @@ -29527,15 +29527,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28d0c <__cxa_atexit@plt+0x1cd6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq CPSR_sx, r4, asr #24 │ │ │ │ + msreq CPSR_sx, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -29696,25 +29696,25 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ - teqeq r7, r4, lsr #7 │ │ │ │ + teqeq r7, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - teqeq r7, r8, lsr r4 │ │ │ │ + teqeq r7, r8, lsl r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r7, r0, lsr #9 │ │ │ │ + teqeq r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - teqeq r7, r4, lsr r3 │ │ │ │ + teqeq r7, r4, lsl r3 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -29763,15 +29763,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 28d38 <__cxa_atexit@plt+0x1cd98> │ │ │ │ - teqeq r7, r8, lsl #3 │ │ │ │ + teqeq r7, r8, ror #2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -29797,15 +29797,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 2914c <__cxa_atexit@plt+0x1d1ac> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, ip, asr #2 │ │ │ │ + teqeq r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29178 <__cxa_atexit@plt+0x1d1d8> │ │ │ │ @@ -29816,15 +29816,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 28d38 <__cxa_atexit@plt+0x1cd98> │ │ │ │ - ldrheq r3, [r7, -r4]! │ │ │ │ + @ instruction: 0x01373094 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -29845,15 +29845,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 29208 <__cxa_atexit@plt+0x1d268> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r7, ip, rrx │ │ │ │ + teqeq r7, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29234 <__cxa_atexit@plt+0x1d294> │ │ │ │ ldr r7, [pc, #36] @ 2924c <__cxa_atexit@plt+0x1d2ac> │ │ │ │ @@ -29903,15 +29903,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r7, r0, lsl #31 │ │ │ │ + teqeq r7, r0, ror #30 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2931c <__cxa_atexit@plt+0x1d37c> │ │ │ │ ldr r7, [pc, #40] @ 29338 <__cxa_atexit@plt+0x1d398> │ │ │ │ @@ -29922,15 +29922,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 28d38 <__cxa_atexit@plt+0x1cd98> │ │ │ │ - teqeq r7, r0, lsl pc │ │ │ │ + teqeq r7, r0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 293a0 <__cxa_atexit@plt+0x1d400> │ │ │ │ ldr r3, [pc, #84] @ 293b0 <__cxa_atexit@plt+0x1d410> │ │ │ │ @@ -29953,15 +29953,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 293b4 <__cxa_atexit@plt+0x1d414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq CPSR_sx, r0, lsr #11 │ │ │ │ + smlawbeq r6, r0, r5, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -30124,23 +30124,23 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - teqeq r7, r4, asr sp │ │ │ │ + teqeq r7, r4, lsr sp │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, ror sp │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq r7, ip @ │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - teqeq r7, ip, lsl #25 │ │ │ │ + teqeq r7, ip, ror #24 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -30171,15 +30171,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r7, ip, asr #22 │ │ │ │ + teqeq r7, ip, lsr #22 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29750 <__cxa_atexit@plt+0x1d7b0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -30189,15 +30189,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 293e0 <__cxa_atexit@plt+0x1d440> │ │ │ │ ldr r7, [pc, #12] @ 29764 <__cxa_atexit@plt+0x1d7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, asr #21 │ │ │ │ + teqeq r7, r4, lsr #21 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -30223,15 +30223,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 297f4 <__cxa_atexit@plt+0x1d854> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r4, lsr #21 │ │ │ │ + teqeq r7, r4, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29824 <__cxa_atexit@plt+0x1d884> │ │ │ │ @@ -30271,15 +30271,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 298b0 <__cxa_atexit@plt+0x1d910> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r7, r4, asr #19 │ │ │ │ + teqeq r7, r4, lsr #19 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 298e0 <__cxa_atexit@plt+0x1d940> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -30289,15 +30289,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 293e0 <__cxa_atexit@plt+0x1d440> │ │ │ │ ldr r7, [pc, #12] @ 298f4 <__cxa_atexit@plt+0x1d954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r4, lsr r9 │ │ │ │ + teqeq r7, r4, lsl r9 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -30348,23 +30348,23 @@ │ │ │ │ mov r7, fp │ │ │ │ b 293e0 <__cxa_atexit@plt+0x1d440> │ │ │ │ ldr r7, [pc, #12] @ 299e0 <__cxa_atexit@plt+0x1da40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, r8, asr #16 │ │ │ │ + teqeq r7, r8, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 29a00 <__cxa_atexit@plt+0x1da60> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ - @ instruction: 0x0126ef54 │ │ │ │ + @ instruction: 0x0126ef34 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 29c90 <__cxa_atexit@plt+0x1dcf0> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -30562,30 +30562,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r7, r0 @ │ │ │ │ teqeq r7, r4 @ │ │ │ │ - teqeq r7, ip, asr #11 │ │ │ │ + teqeq r7, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r7, ip, ror #13 │ │ │ │ + teqeq r7, ip, asr #13 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r4 @ │ │ │ │ + teqeq r7, r4, ror r7 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r8, asr #17 │ │ │ │ - @ instruction: 0x0126ed38 │ │ │ │ - teqeq r7, r8, asr r7 │ │ │ │ - teqeq r7, r8, ror #12 │ │ │ │ - teqeq r7, r0, ror r6 │ │ │ │ - teqeq r7, ip, asr #16 │ │ │ │ - teqeq r7, r4, asr r7 │ │ │ │ - teqeq r7, r4, asr r7 │ │ │ │ + teqeq r7, r8, lsr #17 │ │ │ │ + @ instruction: 0x0126ed18 │ │ │ │ + teqeq r7, r8, lsr r7 │ │ │ │ + teqeq r7, r8, asr #12 │ │ │ │ + teqeq r7, r0, asr r6 │ │ │ │ + teqeq r7, ip, lsr #16 │ │ │ │ + teqeq r7, r4, lsr r7 │ │ │ │ + teqeq r7, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -30620,17 +30620,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 29e2c <__cxa_atexit@plt+0x1de8c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, ip, ror r4 │ │ │ │ - teqeq r7, r0, ror r4 │ │ │ │ - teqeq r7, r4, lsr r5 │ │ │ │ + teqeq r7, ip, asr r4 │ │ │ │ + teqeq r7, r0, asr r4 │ │ │ │ + teqeq r7, r4, lsl r5 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -30665,16 +30665,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 29edc <__cxa_atexit@plt+0x1df3c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, r0, ror #7 │ │ │ │ - teqeq r7, r4, ror r4 │ │ │ │ + teqeq r7, r0, asr #7 │ │ │ │ + teqeq r7, r4, asr r4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -30703,16 +30703,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 29f78 <__cxa_atexit@plt+0x1dfd8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r8, lsr r3 │ │ │ │ - teqeq r7, r0, lsr #6 │ │ │ │ + teqeq r7, r8, lsl r3 │ │ │ │ + teqeq r7, r0, lsl #6 │ │ │ │ teqeq r7, ip @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -30754,19 +30754,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2a044 <__cxa_atexit@plt+0x1e0a4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r4, ror r2 │ │ │ │ - teqeq r7, ip, lsr #6 │ │ │ │ - teqeq r7, r8, lsr r2 │ │ │ │ + teqeq r7, r4, asr r2 │ │ │ │ + teqeq r7, ip, lsl #6 │ │ │ │ + teqeq r7, r8, lsl r2 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlawbeq r6, r4, r9, lr │ │ │ │ + @ instruction: 0x0126e964 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2a0bc <__cxa_atexit@plt+0x1e11c> │ │ │ │ ldr r2, [pc, #96] @ 2a0cc <__cxa_atexit@plt+0x1e12c> │ │ │ │ @@ -30793,30 +30793,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2a0d4 <__cxa_atexit@plt+0x1e134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0126e928 │ │ │ │ - strdeq lr, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126e908 │ │ │ │ + ldrdeq lr, [r6, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 2a10c <__cxa_atexit@plt+0x1e16c> │ │ │ │ str r8, [r5] │ │ │ │ add r9, r7, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 29a10 <__cxa_atexit@plt+0x1da70> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlawteq r6, r0, r8, lr │ │ │ │ + @ instruction: 0x0126e8a0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a160 <__cxa_atexit@plt+0x1e1c0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2a184 <__cxa_atexit@plt+0x1e1e4> │ │ │ │ @@ -30887,20 +30887,20 @@ │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x0126e758 │ │ │ │ - @ instruction: 0x0126e7b4 │ │ │ │ - smlawbeq r6, r4, r7, lr │ │ │ │ - smlawbeq r6, r4, r5, lr │ │ │ │ - teqeq r7, r4, lsr #2 │ │ │ │ - @ instruction: 0x0126e720 │ │ │ │ + @ instruction: 0x0126e738 │ │ │ │ + @ instruction: 0x0126e794 │ │ │ │ + @ instruction: 0x0126e764 │ │ │ │ + @ instruction: 0x0126e564 │ │ │ │ + teqeq r7, r4, lsl #2 │ │ │ │ + @ instruction: 0x0126e700 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a2a8 <__cxa_atexit@plt+0x1e308> │ │ │ │ @@ -30936,16 +30936,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - teqeq r7, r4, asr pc │ │ │ │ - @ instruction: 0x0126e6bc │ │ │ │ + teqeq r7, r4, lsr pc │ │ │ │ + @ instruction: 0x0126e69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2a334 <__cxa_atexit@plt+0x1e394> │ │ │ │ mov r9, r7 │ │ │ │ b 2a398 <__cxa_atexit@plt+0x1e3f8> │ │ │ │ @@ -30977,28 +30977,28 @@ │ │ │ │ ldr r8, [pc, #40] @ 2a3c8 <__cxa_atexit@plt+0x1e428> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126e5e0 │ │ │ │ - @ instruction: 0x0126e63c │ │ │ │ - @ instruction: 0x0126e60c │ │ │ │ - @ instruction: 0x0126e40c │ │ │ │ - teqeq r7, ip, lsr #31 │ │ │ │ - @ instruction: 0x0126e5ac │ │ │ │ + smlawteq r6, r0, r5, lr │ │ │ │ + @ instruction: 0x0126e61c │ │ │ │ + @ instruction: 0x0126e5ec │ │ │ │ + @ instruction: 0x0126e3ec │ │ │ │ + teqeq r7, ip, lsl #31 │ │ │ │ + smlawbeq r6, ip, r5, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2a3e8 <__cxa_atexit@plt+0x1e448> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ - @ instruction: 0x0126e614 │ │ │ │ + strdeq lr, [r6, -r4]! │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2a678 <__cxa_atexit@plt+0x1e6d8> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -31194,32 +31194,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, r8, ror #25 │ │ │ │ - teqeq r7, ip, ror #23 │ │ │ │ - teqeq r7, r4, ror #23 │ │ │ │ + teqeq r7, r8, asr #25 │ │ │ │ + teqeq r7, ip, asr #23 │ │ │ │ + teqeq r7, r4, asr #23 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r7, r4, lsl #26 │ │ │ │ - teqeq r7, r8, lsl #26 │ │ │ │ - teqeq r7, ip, lsr #27 │ │ │ │ + teqeq r7, r4, ror #25 │ │ │ │ + teqeq r7, r8, ror #25 │ │ │ │ + teqeq r7, ip, lsl #27 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r7, r0, ror #29 │ │ │ │ - strdeq lr, [r6, -r0]! │ │ │ │ - teqeq r7, r0, ror sp │ │ │ │ - teqeq r7, r0, lsl #25 │ │ │ │ - teqeq r7, r8, lsl #25 │ │ │ │ - teqeq r7, r4, ror #28 │ │ │ │ - teqeq r7, ip, ror #26 │ │ │ │ - teqeq r7, ip, ror #26 │ │ │ │ + teqeq r7, r0, asr #29 │ │ │ │ + ldrdeq lr, [r6, -r0]! │ │ │ │ + teqeq r7, r0, asr sp │ │ │ │ + teqeq r7, r0, ror #24 │ │ │ │ + teqeq r7, r8, ror #24 │ │ │ │ + teqeq r7, r4, asr #28 │ │ │ │ + teqeq r7, ip, asr #26 │ │ │ │ + teqeq r7, ip, asr #26 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -31254,17 +31254,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 2a814 <__cxa_atexit@plt+0x1e874> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r7, r4 @ │ │ │ │ - teqeq r7, r8, lsl #21 │ │ │ │ - teqeq r7, ip, asr #22 │ │ │ │ + teqeq r7, r4, ror sl │ │ │ │ + teqeq r7, r8, ror #20 │ │ │ │ + teqeq r7, ip, lsr #22 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31300,15 +31300,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r7, r4 @ │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, ip, lsl #21 │ │ │ │ + teqeq r7, ip, ror #20 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31337,17 +31337,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2a960 <__cxa_atexit@plt+0x1e9c0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, asr r9 │ │ │ │ - teqeq r7, r8, lsr r9 │ │ │ │ - teqeq r7, r4, lsl sl │ │ │ │ + teqeq r7, r0, lsr r9 │ │ │ │ + teqeq r7, r8, lsl r9 │ │ │ │ + teqeq r7, r4 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31388,19 +31388,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2aa2c <__cxa_atexit@plt+0x1ea8c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r7, ip, lsl #17 │ │ │ │ - teqeq r7, r4, asr #18 │ │ │ │ - teqeq r7, r0, asr r8 │ │ │ │ + teqeq r7, ip, ror #16 │ │ │ │ + teqeq r7, r4, lsr #18 │ │ │ │ + teqeq r7, r0, lsr r8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x0126e03c │ │ │ │ + @ instruction: 0x0126e01c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2aaa4 <__cxa_atexit@plt+0x1eb04> │ │ │ │ ldr r2, [pc, #96] @ 2aab4 <__cxa_atexit@plt+0x1eb14> │ │ │ │ @@ -31427,30 +31427,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2aabc <__cxa_atexit@plt+0x1eb1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0126dfe0 │ │ │ │ - @ instruction: 0x0126dfb0 │ │ │ │ + smlawteq r6, r0, pc, sp @ │ │ │ │ + @ instruction: 0x0126df90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 2aaf4 <__cxa_atexit@plt+0x1eb54> │ │ │ │ str r8, [r5] │ │ │ │ add r9, r7, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 2a3f8 <__cxa_atexit@plt+0x1e458> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0126df78 │ │ │ │ + @ instruction: 0x0126df58 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2ab48 <__cxa_atexit@plt+0x1eba8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2ab6c <__cxa_atexit@plt+0x1ebcc> │ │ │ │ @@ -31521,20 +31521,20 @@ │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x0126de18 │ │ │ │ - @ instruction: 0x0126de6c │ │ │ │ - @ instruction: 0x0126de44 │ │ │ │ - @ instruction: 0x0126db9c │ │ │ │ - teqeq r7, ip, lsr r7 │ │ │ │ - @ instruction: 0x0126dde0 │ │ │ │ + strdeq sp, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126de4c │ │ │ │ + @ instruction: 0x0126de24 │ │ │ │ + @ instruction: 0x0126db7c │ │ │ │ + teqeq r7, ip, lsl r7 │ │ │ │ + smlawteq r6, r0, sp, sp │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2ac90 <__cxa_atexit@plt+0x1ecf0> │ │ │ │ @@ -31570,16 +31570,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - teqeq r7, ip, ror #10 │ │ │ │ - @ instruction: 0x0126dd74 │ │ │ │ + teqeq r7, ip, asr #10 │ │ │ │ + @ instruction: 0x0126dd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2ad1c <__cxa_atexit@plt+0x1ed7c> │ │ │ │ mov r9, r7 │ │ │ │ b 2ad80 <__cxa_atexit@plt+0x1ede0> │ │ │ │ @@ -31611,21 +31611,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 2adb0 <__cxa_atexit@plt+0x1ee10> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1019b8 <__cxa_atexit@plt+0xf5a18> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126dca0 │ │ │ │ - strdeq sp, [r6, -r4]! │ │ │ │ - smlawteq r6, ip, ip, sp │ │ │ │ - @ instruction: 0x0126da24 │ │ │ │ - teqeq r7, r4, asr #11 │ │ │ │ - @ instruction: 0x0126dc6c │ │ │ │ - @ instruction: 0x0126d874 │ │ │ │ + smlawbeq r6, r0, ip, sp │ │ │ │ + ldrdeq sp, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126dcac │ │ │ │ + @ instruction: 0x0126da04 │ │ │ │ + teqeq r7, r4, lsr #11 │ │ │ │ + @ instruction: 0x0126dc4c │ │ │ │ + @ instruction: 0x0126d854 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2ae80 <__cxa_atexit@plt+0x1eee0> │ │ │ │ ldr r3, [pc, #184] @ 2ae90 <__cxa_atexit@plt+0x1eef0> │ │ │ │ @@ -31675,17 +31675,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 2ae9c <__cxa_atexit@plt+0x1eefc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0126dc0c │ │ │ │ - teqeq r7, r8, lsr #9 │ │ │ │ - smlawbeq r6, r8, r7, sp │ │ │ │ + @ instruction: 0x0126dbec │ │ │ │ + teqeq r7, r8, lsl #9 │ │ │ │ + @ instruction: 0x0126d768 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmn r2, #5 │ │ │ │ ble 2af14 <__cxa_atexit@plt+0x1ef74> │ │ │ │ adds r3, r2, #1 │ │ │ │ bmi 2af14 <__cxa_atexit@plt+0x1ef74> │ │ │ │ @@ -31715,29 +31715,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - teqeq r7, r0, ror #7 │ │ │ │ - @ instruction: 0x0126d6e0 │ │ │ │ + teqeq r7, r0, asr #7 │ │ │ │ + smlawteq r6, r0, r6, sp │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [pc, #20] @ 2af70 <__cxa_atexit@plt+0x1efd0> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r7, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0126d6ac │ │ │ │ + smlawbeq r6, ip, r6, sp │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2aff8 <__cxa_atexit@plt+0x1f058> │ │ │ │ @@ -31765,16 +31765,16 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ b 2b00c <__cxa_atexit@plt+0x1f06c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r7, r4, lsr #5 │ │ │ │ - teqeq r7, r8, ror r3 │ │ │ │ + teqeq r7, r4, lsl #5 │ │ │ │ + teqeq r7, r8, asr r3 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b060 <__cxa_atexit@plt+0x1f0c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -31966,25 +31966,25 @@ │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ teqeq r7, r0 @ │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - teqeq r7, r0, rrx │ │ │ │ + teqeq r7, r0, asr #32 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ - teqeq r7, r8, asr #1 │ │ │ │ + teqeq r7, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r7, r0, lsl #2 │ │ │ │ + teqeq r7, r0, ror #1 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - teqeq r7, r8, lsr #5 │ │ │ │ - ldrdeq sp, [r6, -r0]! │ │ │ │ + teqeq r7, r8, lsl #5 │ │ │ │ + @ instruction: 0x0126d2b0 │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b3ac <__cxa_atexit@plt+0x1f40c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -32044,19 +32044,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #32] @ 2b478 <__cxa_atexit@plt+0x1f4d8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + teqeq r7, r0, ror lr │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r7, r8, asr #30 │ │ │ │ - teqeq r7, r0, lsr lr │ │ │ │ + teqeq r7, r8, lsr #30 │ │ │ │ + teqeq r7, r0, lsl lr │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ teqeq r7, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ @@ -32078,15 +32078,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2b4ec <__cxa_atexit@plt+0x1f54c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r4, ror sp │ │ │ │ + teqeq r7, r4, asr sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -32103,17 +32103,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2b550 <__cxa_atexit@plt+0x1f5b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r7, r4, lsl #26 │ │ │ │ + teqeq r7, r4, ror #25 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlawteq r6, ip, r0, sp │ │ │ │ + @ instruction: 0x0126d0ac │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32146,17 +32146,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - teqeq r7, ip, ror ip │ │ │ │ + teqeq r7, ip, asr ip │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0126d020 │ │ │ │ + @ instruction: 0x0126d000 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -32225,19 +32225,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - teqeq r7, r8, ror #24 │ │ │ │ + teqeq r7, r0, ror fp │ │ │ │ + teqeq r7, r8, asr #24 │ │ │ │ teqeq r7, r8 @ │ │ │ │ teqeq r7, r0 @ │ │ │ │ - ldrdeq ip, [r6, -ip]! @ │ │ │ │ + @ instruction: 0x0126cebc │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -32263,18 +32263,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2b7d4 <__cxa_atexit@plt+0x1f834> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, ip, asr #21 │ │ │ │ - teqeq r7, r4, lsr #23 │ │ │ │ + teqeq r7, ip, lsr #21 │ │ │ │ + teqeq r7, r4, lsl #23 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126ce48 │ │ │ │ + @ instruction: 0x0126ce28 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -32300,18 +32300,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2b868 <__cxa_atexit@plt+0x1f8c8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r8, lsr sl │ │ │ │ - teqeq r7, r8, lsl #22 │ │ │ │ + teqeq r7, r8, lsl sl │ │ │ │ + teqeq r7, r8, ror #21 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126cdb4 │ │ │ │ + @ instruction: 0x0126cd94 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32339,18 +32339,18 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 2b904 <__cxa_atexit@plt+0x1f964> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r4 @ │ │ │ │ + teqeq r7, r4, ror r9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0126cd18 │ │ │ │ + strdeq ip, [r6, -r8]! │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -32419,19 +32419,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r7, r8, lsl #17 │ │ │ │ - teqeq r7, r0, ror #18 │ │ │ │ + teqeq r7, r8, ror #16 │ │ │ │ + teqeq r7, r0, asr #18 │ │ │ │ teqeq r7, r0 @ │ │ │ │ - teqeq r7, r8, asr #19 │ │ │ │ - ldrdeq ip, [r6, -r4]! │ │ │ │ + teqeq r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x0126cbb4 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -32457,18 +32457,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2badc <__cxa_atexit@plt+0x1fb3c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r4, asr #15 │ │ │ │ - teqeq r7, ip @ │ │ │ │ + teqeq r7, r4, lsr #15 │ │ │ │ + teqeq r7, ip, ror r8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126cb40 │ │ │ │ + @ instruction: 0x0126cb20 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -32494,18 +32494,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2bb70 <__cxa_atexit@plt+0x1fbd0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, lsr r7 │ │ │ │ - teqeq r7, r0, lsl #16 │ │ │ │ + teqeq r7, r0, lsl r7 │ │ │ │ + teqeq r7, r0, ror #15 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126caac │ │ │ │ + smlawbeq r6, ip, sl, ip │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32528,17 +32528,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 2bbf4 <__cxa_atexit@plt+0x1fc54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r7, r8, lsl #13 │ │ │ │ + teqeq r7, r8, ror #12 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x0126ca28 │ │ │ │ + @ instruction: 0x0126ca08 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -32607,19 +32607,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ + teqeq r7, r8, ror r5 │ │ │ │ + teqeq r7, r0, asr r6 │ │ │ │ + teqeq r7, r0, ror #11 │ │ │ │ teqeq r7, r8 @ │ │ │ │ - teqeq r7, r0, ror r6 │ │ │ │ - teqeq r7, r0, lsl #12 │ │ │ │ - teqeq r7, r8 @ │ │ │ │ - @ instruction: 0x0126c8e4 │ │ │ │ + smlawteq r6, r4, r8, ip │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -32646,17 +32646,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 2bdcc <__cxa_atexit@plt+0x1fe2c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r7, r4 @ │ │ │ │ - teqeq r7, ip, lsr #11 │ │ │ │ + teqeq r7, ip, lsl #11 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126c850 │ │ │ │ + @ instruction: 0x0126c830 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -32682,18 +32682,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2be60 <__cxa_atexit@plt+0x1fec0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, asr #8 │ │ │ │ - teqeq r7, r0, lsl r5 │ │ │ │ + teqeq r7, r0, lsr #8 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126c7bc │ │ │ │ + @ instruction: 0x0126c79c │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32728,17 +32728,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r7, r0, ror #6 │ │ │ │ + teqeq r7, r0, asr #6 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0126c708 │ │ │ │ + @ instruction: 0x0126c6e8 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -32811,19 +32811,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r7, ip, ror #4 │ │ │ │ - teqeq r7, ip, lsr r3 │ │ │ │ + teqeq r7, ip, asr #4 │ │ │ │ + teqeq r7, ip, lsl r3 │ │ │ │ teqeq r7, ip @ │ │ │ │ - teqeq r7, r4, lsr #7 │ │ │ │ - @ instruction: 0x0126c5b4 │ │ │ │ + teqeq r7, r4, lsl #7 │ │ │ │ + @ instruction: 0x0126c594 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -32852,18 +32852,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2c108 <__cxa_atexit@plt+0x20168> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r0, lsr #3 │ │ │ │ - teqeq r7, r8, ror #4 │ │ │ │ + teqeq r7, r0, lsl #3 │ │ │ │ + teqeq r7, r8, asr #4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0126c514 │ │ │ │ + strdeq ip, [r6, -r4]! │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -32889,18 +32889,18 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #24] @ 2c19c <__cxa_atexit@plt+0x201fc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r7, r8, lsl #2 │ │ │ │ - teqeq r7, r0, ror #3 │ │ │ │ + teqeq r7, r8, ror #1 │ │ │ │ + teqeq r7, r0, asr #3 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlawbeq r6, r0, r4, ip │ │ │ │ + @ instruction: 0x0126c460 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c1e8 <__cxa_atexit@plt+0x20248> │ │ │ │ @@ -32916,15 +32916,15 @@ │ │ │ │ b 2c208 <__cxa_atexit@plt+0x20268> │ │ │ │ ldr r3, [pc, #20] @ 2c204 <__cxa_atexit@plt+0x20264> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r7, r8, asr r1 │ │ │ │ + teqeq r7, r8, lsr r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r9, sl, #3 │ │ │ │ @@ -32999,26 +32999,26 @@ │ │ │ │ strb r0, [r9, r8] │ │ │ │ add r9, sl, #4 │ │ │ │ str lr, [r3, #12] │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ b 2b00c <__cxa_atexit@plt+0x1f06c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrdeq ip, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126c2b4 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 2b00c <__cxa_atexit@plt+0x1f06c> │ │ │ │ - @ instruction: 0x0126c2b0 │ │ │ │ + @ instruction: 0x0126c290 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 2c434 <__cxa_atexit@plt+0x20494> │ │ │ │ ldr r3, [pc, #168] @ 2c444 <__cxa_atexit@plt+0x204a4> │ │ │ │ @@ -33063,17 +33063,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2c44c <__cxa_atexit@plt+0x204ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x0126c660 │ │ │ │ + @ instruction: 0x0126c640 │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ - ldrdeq ip, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126c1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ asr r2, r3, #2 │ │ │ │ cmn r2, #2 │ │ │ │ ble 2c4b8 <__cxa_atexit@plt+0x20518> │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -33096,16 +33096,16 @@ │ │ │ │ b 2c4e0 <__cxa_atexit@plt+0x20540> │ │ │ │ ldr r7, [pc, #16] @ 2c4d0 <__cxa_atexit@plt+0x20530> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqpeq r6, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126c14c │ │ │ │ + teqpeq r6, ip, lsl lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126c12c │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #1 │ │ │ │ blt 2c524 <__cxa_atexit@plt+0x20584> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -33152,17 +33152,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 2c5b0 <__cxa_atexit@plt+0x20610> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - teqpeq r6, r4, asr #25 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c600 <__cxa_atexit@plt+0x20660> │ │ │ │ @@ -33175,16 +33175,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r6, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126c010 │ │ │ │ + teqpeq r6, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ + strdeq fp, [r6, -r0]! │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c678 <__cxa_atexit@plt+0x206d8> │ │ │ │ @@ -33205,16 +33205,16 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 2c694 <__cxa_atexit@plt+0x206f4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r6, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126bf98 │ │ │ │ + teqpeq r6, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126bf78 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r9, lr │ │ │ │ bcc 2c8cc <__cxa_atexit@plt+0x2092c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -33369,21 +33369,21 @@ │ │ │ │ str r0, [fp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqpeq r6, r8 @ @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqpeq r6, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r0, lsl #23 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ teqpeq r6, ip @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - teqpeq r6, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ - strdeq fp, [r6, -r4]! │ │ │ │ + teqpeq r6, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq fp, [r6, -r4]! │ │ │ │ andeq r1, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2cb74 <__cxa_atexit@plt+0x20bd4> │ │ │ │ mov sl, r5 │ │ │ │ @@ -33536,15 +33536,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r6, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ teqpeq r6, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r6, ip @ @ p-variant is OBSOLETE │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -33668,27 +33668,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - teqpeq r6, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0, lsr #9 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - teqpeq r6, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ teqpeq r6, ip @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ teqpeq r6, r4 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r6, r8 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqpeq r6, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126b830 │ │ │ │ + teqpeq r6, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126b810 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2cbc0 <__cxa_atexit@plt+0x20c20> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -33707,16 +33707,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r6, ip, ror #7 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r6, r0, r7, fp │ │ │ │ + teqpeq r6, ip, asr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126b7a0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -33784,19 +33784,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqpeq r6, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ - smlawbeq r6, r0, r6, fp │ │ │ │ + teqpeq r6, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126b660 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d00c <__cxa_atexit@plt+0x2106c> │ │ │ │ @@ -33821,18 +33821,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d02c <__cxa_atexit@plt+0x2108c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r6, r4, ror r2 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strdeq fp, [r6, -r0]! │ │ │ │ + ldrdeq fp, [r6, -r0]! │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -33857,18 +33857,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d0bc <__cxa_atexit@plt+0x2111c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r6, r4, ror #3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ teqpeq r6, ip @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126b560 │ │ │ │ + @ instruction: 0x0126b540 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -33936,19 +33936,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq pc, [r6, -r8]! @ │ │ │ │ + ldrheq pc, [r6, -r8]! @ │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126b420 │ │ │ │ + teqpeq r6, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r6, r4 @ @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126b400 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d26c <__cxa_atexit@plt+0x212cc> │ │ │ │ @@ -33973,18 +33973,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d28c <__cxa_atexit@plt+0x212ec> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r6, r4, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r6, r8, ror #1 @ p-variant is OBSOLETE │ │ │ │ + teqeq r6, r4 @ │ │ │ │ + teqpeq r6, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126b390 │ │ │ │ + @ instruction: 0x0126b370 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -34009,18 +34009,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d31c <__cxa_atexit@plt+0x2137c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsl #31 │ │ │ │ - teqpeq r6, ip, asr r0 @ p-variant is OBSOLETE │ │ │ │ + teqeq r6, r4, ror #30 │ │ │ │ + teqpeq r6, ip, lsr r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126b300 │ │ │ │ + @ instruction: 0x0126b2e0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -34088,19 +34088,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r6, r8, ror lr │ │ │ │ - teqeq r6, r0, asr pc │ │ │ │ - teqeq r6, r0, ror #29 │ │ │ │ + teqeq r6, r8, asr lr │ │ │ │ + teqeq r6, r0, lsr pc │ │ │ │ + teqeq r6, r0, asr #29 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - smlawteq r6, r0, r1, fp │ │ │ │ + @ instruction: 0x0126b1a0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d4cc <__cxa_atexit@plt+0x2152c> │ │ │ │ @@ -34126,17 +34126,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 2d4ec <__cxa_atexit@plt+0x2154c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r6, r4 @ │ │ │ │ - teqeq r6, r8, lsl #29 │ │ │ │ + teqeq r6, r8, ror #28 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126b130 │ │ │ │ + @ instruction: 0x0126b110 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -34161,18 +34161,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d57c <__cxa_atexit@plt+0x215dc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsr #26 │ │ │ │ + teqeq r6, r4, lsl #26 │ │ │ │ teqeq r6, ip @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126b0a0 │ │ │ │ + smlawbeq r6, r0, r0, fp │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -34240,19 +34240,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r6, r8, lsl ip │ │ │ │ + teqeq r6, r8 @ │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r0, lsl #25 │ │ │ │ - teqeq r6, r4, asr sp │ │ │ │ - @ instruction: 0x0126af60 │ │ │ │ + teqeq r6, r0, ror #24 │ │ │ │ + teqeq r6, r4, lsr sp │ │ │ │ + @ instruction: 0x0126af40 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d72c <__cxa_atexit@plt+0x2178c> │ │ │ │ @@ -34277,18 +34277,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d74c <__cxa_atexit@plt+0x217ac> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, asr fp │ │ │ │ - teqeq r6, r8, lsr #24 │ │ │ │ + teqeq r6, r4, lsr fp │ │ │ │ + teqeq r6, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldrdeq sl, [r6, -r0]! │ │ │ │ + @ instruction: 0x0126aeb0 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -34313,18 +34313,18 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #24] @ 2d7dc <__cxa_atexit@plt+0x2183c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, asr #21 │ │ │ │ - teqeq r6, ip @ │ │ │ │ + teqeq r6, r4, lsr #21 │ │ │ │ + teqeq r6, ip, ror fp │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126ae40 │ │ │ │ + @ instruction: 0x0126ae20 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -34341,15 +34341,15 @@ │ │ │ │ b 2d84c <__cxa_atexit@plt+0x218ac> │ │ │ │ ldr r3, [pc, #20] @ 2d848 <__cxa_atexit@plt+0x218a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, lsl fp │ │ │ │ + teqeq r6, r0 @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldr fp, [r5, #16] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #4] │ │ │ │ cmp fp, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ lsrs r7, fp, #16 │ │ │ │ @@ -34477,18 +34477,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #12] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, ip, ror sl │ │ │ │ + teqeq r6, ip, asr sl │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x0126abb0 │ │ │ │ + @ instruction: 0x0126ab90 │ │ │ │ andeq r1, r0, sl, ror #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [r9, #16]! │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -34617,16 +34617,16 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, lr │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - teqeq r6, r8, ror #13 │ │ │ │ - smlawbeq r6, r4, r9, sl │ │ │ │ + teqeq r6, r8, asr #13 │ │ │ │ + @ instruction: 0x0126a964 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2dcf8 <__cxa_atexit@plt+0x21d58> │ │ │ │ @@ -34650,32 +34650,32 @@ │ │ │ │ b 2dd08 <__cxa_atexit@plt+0x21d68> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2dd18 <__cxa_atexit@plt+0x21d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126ad94 │ │ │ │ + @ instruction: 0x0126ad74 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r6, ip, asr r5 │ │ │ │ - strdeq sl, [r6, -ip]! │ │ │ │ + teqeq r6, ip, lsr r5 │ │ │ │ + ldrdeq sl, [r6, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2dd58 <__cxa_atexit@plt+0x21db8> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, #0 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlawteq r6, r4, r8, sl │ │ │ │ + @ instruction: 0x0126a8a4 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dde8 <__cxa_atexit@plt+0x21e48> │ │ │ │ ldr r3, [pc, #160] @ 2de1c <__cxa_atexit@plt+0x21e7c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -34719,15 +34719,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - strdeq sl, [r6, -r4]! │ │ │ │ + ldrdeq sl, [r6, -r4]! │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 2dea4 <__cxa_atexit@plt+0x21f04> │ │ │ │ mov r3, r5 │ │ │ │ tst r2, #3 │ │ │ │ @@ -34751,15 +34751,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0126a774 │ │ │ │ + @ instruction: 0x0126a754 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2def0 <__cxa_atexit@plt+0x21f50> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r0, #260096 @ 0x3f800 │ │ │ │ orr r0, r0, #1835008 @ 0x1c0000 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -34769,15 +34769,15 @@ │ │ │ │ cmp r0, #55296 @ 0xd800 │ │ │ │ add r3, pc, r3 │ │ │ │ movne r2, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0126a72c │ │ │ │ + @ instruction: 0x0126a70c │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ @@ -34858,15 +34858,15 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r9 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - smlawteq r6, r8, r5, sl │ │ │ │ + @ instruction: 0x0126a5a8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r8, r5, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm r8, {r1, r3, r8} │ │ │ │ ldr r0, [pc, #28] @ 2e094 <__cxa_atexit@plt+0x220f4> │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -34874,15 +34874,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - smlawbeq r6, r8, r5, sl │ │ │ │ + @ instruction: 0x0126a568 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0ec <__cxa_atexit@plt+0x2214c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #0 │ │ │ │ @@ -34939,21 +34939,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ 2e1b4 <__cxa_atexit@plt+0x22214> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r8, asr r1 │ │ │ │ + teqeq r6, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq r6, r8, lsl #4 │ │ │ │ - ldrsheq lr, [r6, -r0]! │ │ │ │ + teqeq r6, r8, ror #3 │ │ │ │ + ldrsbeq lr, [r6, -r0]! │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r6, r4, ror r1 │ │ │ │ + teqeq r6, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -34973,15 +34973,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e228 <__cxa_atexit@plt+0x22288> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r8, lsr r0 │ │ │ │ + teqeq r6, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34998,17 +34998,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e28c <__cxa_atexit@plt+0x222ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r8, asr #31 │ │ │ │ + teqeq r6, r8, lsr #31 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlawbeq r6, ip, r3, sl │ │ │ │ + @ instruction: 0x0126a36c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2e2d8 <__cxa_atexit@plt+0x22338> │ │ │ │ and r3, sl, #3 │ │ │ │ @@ -35023,16 +35023,16 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r7, [pc, #12] @ 2e2ec <__cxa_atexit@plt+0x2234c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlawteq r6, ip, r7, sl │ │ │ │ - @ instruction: 0x0126a330 │ │ │ │ + @ instruction: 0x0126a7ac │ │ │ │ + @ instruction: 0x0126a310 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 2e32c <__cxa_atexit@plt+0x2238c> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ stmda r5, {r1, r8} │ │ │ │ @@ -35040,15 +35040,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq sl, [r6, -r0]! │ │ │ │ + ldrdeq sl, [r6, -r0]! │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r0, r7, #3 │ │ │ │ mov r2, r7 │ │ │ │ cmp r0, #2 │ │ │ │ beq 2e39c <__cxa_atexit@plt+0x223fc> │ │ │ │ mov r1, r5 │ │ │ │ @@ -35144,15 +35144,15 @@ │ │ │ │ strb r2, [r9, r7] │ │ │ │ add r7, r3, #4 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 2e3a0 <__cxa_atexit@plt+0x22400> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x0126a150 │ │ │ │ + @ instruction: 0x0126a130 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #28] @ 2e50c <__cxa_atexit@plt+0x2256c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -35160,15 +35160,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x0126a110 │ │ │ │ + strdeq sl, [r6, -r0]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e564 <__cxa_atexit@plt+0x225c4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #0 │ │ │ │ @@ -35225,19 +35225,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ 2e62c <__cxa_atexit@plt+0x2268c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r0, ror #25 │ │ │ │ + teqeq r6, r0, asr #25 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq r6, r0 @ │ │ │ │ - teqeq r6, r8, ror ip │ │ │ │ + teqeq r6, r0, ror sp │ │ │ │ + teqeq r6, r8, asr ip │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ @@ -35259,15 +35259,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e6a0 <__cxa_atexit@plt+0x22700> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r0, asr #23 │ │ │ │ + teqeq r6, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35284,26 +35284,26 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e704 <__cxa_atexit@plt+0x22764> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r0, asr fp │ │ │ │ + teqeq r6, r0, lsr fp │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2e728 <__cxa_atexit@plt+0x22788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4, lsl #24 │ │ │ │ - @ instruction: 0x0126a37c │ │ │ │ + teqeq r6, r4, ror #23 │ │ │ │ + @ instruction: 0x0126a35c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2e7c0 <__cxa_atexit@plt+0x22820> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -35349,23 +35349,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror sl │ │ │ │ - @ instruction: 0x0126a2e0 │ │ │ │ + teqeq r6, r0, asr sl │ │ │ │ smlawteq r6, r0, r2, sl │ │ │ │ - ldrdeq sl, [r6, -r8]! │ │ │ │ - teqeq r6, r8, asr sl │ │ │ │ + @ instruction: 0x0126a2a0 │ │ │ │ + @ instruction: 0x0126a2b8 │ │ │ │ + teqeq r6, r8, lsr sl │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0x0126a32c │ │ │ │ - @ instruction: 0x0126a324 │ │ │ │ - teqeq r6, r8, lsr #21 │ │ │ │ + @ instruction: 0x0126a30c │ │ │ │ + @ instruction: 0x0126a304 │ │ │ │ + teqeq r6, r8, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -35496,15 +35496,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - teqeq r6, r8, lsl #18 │ │ │ │ + teqeq r6, r8, ror #17 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r1, #260096 @ 0x3f800 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ orr r1, r1, #1835008 @ 0x1c0000 │ │ │ │ @@ -35551,18 +35551,18 @@ │ │ │ │ stm r0, {r2, r7, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01269b78 │ │ │ │ - teqeq r6, ip, ror #14 │ │ │ │ - teqeq r6, r4, lsr r8 │ │ │ │ - teqeq r6, ip, lsr r8 │ │ │ │ + @ instruction: 0x01269b58 │ │ │ │ + teqeq r6, ip, asr #14 │ │ │ │ + teqeq r6, r4, lsl r8 │ │ │ │ + teqeq r6, ip, lsl r8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ebac <__cxa_atexit@plt+0x22c0c> │ │ │ │ @@ -35586,18 +35586,18 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, ror #13 │ │ │ │ - teqeq r6, ip, lsr #15 │ │ │ │ + teqeq r6, r0, asr #13 │ │ │ │ + teqeq r6, ip, lsl #15 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - @ instruction: 0x01269f08 │ │ │ │ + @ instruction: 0x01269ee8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2ec40 <__cxa_atexit@plt+0x22ca0> │ │ │ │ ldr r3, [pc, #104] @ 2ec50 <__cxa_atexit@plt+0x22cb0> │ │ │ │ @@ -35625,19 +35625,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2ec5c <__cxa_atexit@plt+0x22cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01269e90 │ │ │ │ - smlawbeq r6, ip, lr, r9 │ │ │ │ - @ instruction: 0x01269e9c │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01269e70 │ │ │ │ @ instruction: 0x01269e6c │ │ │ │ + @ instruction: 0x01269e7c │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01269e4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 2ec94 <__cxa_atexit@plt+0x22cf4> │ │ │ │ ldr r7, [pc, #40] @ 2ecac <__cxa_atexit@plt+0x22d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -35648,17 +35648,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 2ecb0 <__cxa_atexit@plt+0x22d10> │ │ │ │ ldr r0, [pc, #20] @ 2ecb4 <__cxa_atexit@plt+0x22d14> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01269e24 │ │ │ │ - @ instruction: 0x01269e20 │ │ │ │ - strdeq r9, [r6, -r0]! │ │ │ │ + @ instruction: 0x01269e04 │ │ │ │ + @ instruction: 0x01269e00 │ │ │ │ + ldrdeq r9, [r6, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ed74 <__cxa_atexit@plt+0x22dd4> │ │ │ │ @@ -35706,20 +35706,20 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #32] @ 2eda8 <__cxa_atexit@plt+0x22e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - teqeq r6, ip, ror r5 │ │ │ │ - teqeq r6, r4, lsr #12 │ │ │ │ - teqeq r6, r0, lsr #12 │ │ │ │ + teqeq r6, ip, asr r5 │ │ │ │ + teqeq r6, r4, lsl #12 │ │ │ │ + teqeq r6, r0, lsl #12 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - @ instruction: 0x01269d20 │ │ │ │ - @ instruction: 0x01269874 │ │ │ │ + @ instruction: 0x01269d00 │ │ │ │ + @ instruction: 0x01269854 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2ee9c <__cxa_atexit@plt+0x22efc> │ │ │ │ ldr r3, [pc, #276] @ 2eee4 <__cxa_atexit@plt+0x22f44> │ │ │ │ @@ -35789,21 +35789,21 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 2eef4 <__cxa_atexit@plt+0x22f54> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, lsl #8 │ │ │ │ + teqeq r6, r8, ror #7 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r6, ip, lsl #10 │ │ │ │ - teqeq r6, ip, lsr #8 │ │ │ │ + teqeq r6, ip, ror #9 │ │ │ │ + teqeq r6, ip, lsl #8 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r0, lsl #8 │ │ │ │ + teqeq r6, r0, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ef44 <__cxa_atexit@plt+0x22fa4> │ │ │ │ @@ -35844,17 +35844,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2efc4 <__cxa_atexit@plt+0x23024> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r8, lsr #5 │ │ │ │ + teqeq r6, r8, lsl #5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01269658 │ │ │ │ + @ instruction: 0x01269638 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2f080 <__cxa_atexit@plt+0x230e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -35899,19 +35899,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror #3 │ │ │ │ + teqeq r6, r0, asr #3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - teqeq r6, r8, asr #5 │ │ │ │ - teqeq r6, ip, asr #3 │ │ │ │ - teqeq r6, r8, lsl #4 │ │ │ │ + teqeq r6, r8, lsr #5 │ │ │ │ + teqeq r6, ip, lsr #3 │ │ │ │ + teqeq r6, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f0f4 <__cxa_atexit@plt+0x23154> │ │ │ │ @@ -35924,15 +35924,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, asr #2 │ │ │ │ + teqeq r6, r8, lsr #2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2f2cc <__cxa_atexit@plt+0x2332c> │ │ │ │ ldr r8, [pc, #548] @ 2f348 <__cxa_atexit@plt+0x233a8> │ │ │ │ @@ -36070,23 +36070,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - ldrheq sp, [r6, -r4]! │ │ │ │ - teqeq r6, r0, lsl #1 │ │ │ │ + @ instruction: 0x0136d094 │ │ │ │ + teqeq r6, r0, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - teqeq r6, ip, lsl r1 │ │ │ │ + ldrsheq sp, [r6, -ip]! │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r6, r8, asr r1 │ │ │ │ + teqeq r6, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsbeq sp, [r6, -ip]! │ │ │ │ + ldrheq sp, [r6, -ip]! │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -36114,15 +36114,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2f3fc <__cxa_atexit@plt+0x2345c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, ip, ror #30 │ │ │ │ + teqeq r6, ip, asr #30 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36146,15 +36146,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2f47c <__cxa_atexit@plt+0x234dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r8, lsl #30 │ │ │ │ + teqeq r6, r8, ror #29 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36172,15 +36172,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2f4e4 <__cxa_atexit@plt+0x23544> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r8, lsl #29 │ │ │ │ + teqeq r6, r8, ror #28 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36249,16 +36249,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r6, ip, lsr ip │ │ │ │ - teqeq r6, r4, ror #24 │ │ │ │ + teqeq r6, ip, lsl ip │ │ │ │ + teqeq r6, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f654 <__cxa_atexit@plt+0x236b4> │ │ │ │ @@ -36269,15 +36269,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r6, r8 @ │ │ │ │ - @ instruction: 0x01268fb8 │ │ │ │ + @ instruction: 0x01268f98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2f6d0 <__cxa_atexit@plt+0x23730> │ │ │ │ ldr r3, [pc, #88] @ 2f6e0 <__cxa_atexit@plt+0x23740> │ │ │ │ @@ -36301,16 +36301,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2f6e4 <__cxa_atexit@plt+0x23744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01269414 │ │ │ │ - @ instruction: 0x01268f38 │ │ │ │ + strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x01268f18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ @@ -36391,23 +36391,23 @@ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - teqeq r6, r0, lsr sl │ │ │ │ - ldrdeq r8, [r6, -r0]! │ │ │ │ + teqeq r6, r0, lsl sl │ │ │ │ + @ instruction: 0x01268db0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 2f718 <__cxa_atexit@plt+0x23778> │ │ │ │ - @ instruction: 0x01268db4 │ │ │ │ + @ instruction: 0x01268d94 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f8bc <__cxa_atexit@plt+0x2391c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #216] @ 2f968 <__cxa_atexit@plt+0x239c8> │ │ │ │ @@ -36466,25 +36466,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - @ instruction: 0x01268ca8 │ │ │ │ + smlawbeq r6, r8, ip, r8 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, fp │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 2f718 <__cxa_atexit@plt+0x23778> │ │ │ │ - smlawbeq r6, r0, ip, r8 │ │ │ │ + @ instruction: 0x01268c60 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fa18 <__cxa_atexit@plt+0x23a78> │ │ │ │ @@ -36514,17 +36514,17 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - teqeq r6, r4, lsl r8 │ │ │ │ + teqeq r6, r4 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01268be0 │ │ │ │ + smlawteq r6, r0, fp, r8 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2fb30 <__cxa_atexit@plt+0x23b90> │ │ │ │ ldr r3, [pc, #276] @ 2fb78 <__cxa_atexit@plt+0x23bd8> │ │ │ │ @@ -36594,21 +36594,21 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 2fb88 <__cxa_atexit@plt+0x23be8> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4, ror r7 │ │ │ │ + teqeq r6, r4, asr r7 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r6, r8, ror r8 │ │ │ │ - teqeq r6, r8 @ │ │ │ │ - teqeq r6, ip, lsl r7 │ │ │ │ - teqeq r6, ip, ror #14 │ │ │ │ + teqeq r6, r8, asr r8 │ │ │ │ + teqeq r6, r8, ror r7 │ │ │ │ + teqeq r6, ip @ │ │ │ │ + teqeq r6, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fbd8 <__cxa_atexit@plt+0x23c38> │ │ │ │ @@ -36621,15 +36621,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4, ror #12 │ │ │ │ + teqeq r6, r4, asr #12 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -36649,17 +36649,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2fc58 <__cxa_atexit@plt+0x23cb8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsl r6 │ │ │ │ + teqeq r6, r4 @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smlawteq r6, r4, r9, r8 │ │ │ │ + @ instruction: 0x012689a4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2fd14 <__cxa_atexit@plt+0x23d74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -36704,19 +36704,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, ip, asr #10 │ │ │ │ + teqeq r6, ip, lsr #10 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - teqeq r6, r4, lsr r6 │ │ │ │ - teqeq r6, r8, lsr r5 │ │ │ │ - teqeq r6, r4, ror r5 │ │ │ │ + teqeq r6, r4, lsl r6 │ │ │ │ + teqeq r6, r8, lsl r5 │ │ │ │ + teqeq r6, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fd88 <__cxa_atexit@plt+0x23de8> │ │ │ │ @@ -36875,23 +36875,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, lsr #8 │ │ │ │ - teqeq r6, ip, ror #7 │ │ │ │ + teqeq r6, r0, lsl #8 │ │ │ │ + teqeq r6, ip, asr #7 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - teqeq r6, r8, lsl #9 │ │ │ │ + teqeq r6, r8, ror #8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r6, r4, asr #9 │ │ │ │ + teqeq r6, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r6, r8, asr #8 │ │ │ │ + teqeq r6, r8, lsr #8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -36951,15 +36951,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 30110 <__cxa_atexit@plt+0x24170> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, ror r2 │ │ │ │ + teqeq r6, r4, asr r2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37013,15 +37013,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 30208 <__cxa_atexit@plt+0x24268> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, asr r1 │ │ │ │ + teqeq r6, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 30284 <__cxa_atexit@plt+0x242e4> │ │ │ │ @@ -37054,15 +37054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r6, r8, lsr #31 │ │ │ │ + teqeq r6, r8, lsl #31 │ │ │ │ teqeq r6, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37073,16 +37073,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4, ror #30 │ │ │ │ - @ instruction: 0x01268324 │ │ │ │ + teqeq r6, r4, asr #30 │ │ │ │ + @ instruction: 0x01268304 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 30364 <__cxa_atexit@plt+0x243c4> │ │ │ │ ldr r3, [pc, #88] @ 30374 <__cxa_atexit@plt+0x243d4> │ │ │ │ @@ -37106,16 +37106,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 30378 <__cxa_atexit@plt+0x243d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlawbeq r6, r8, r7, r8 │ │ │ │ - @ instruction: 0x012682a4 │ │ │ │ + @ instruction: 0x01268768 │ │ │ │ + smlawbeq r6, r4, r2, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ @@ -37196,23 +37196,23 @@ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - teqeq r6, ip @ │ │ │ │ - @ instruction: 0x0126813c │ │ │ │ + teqeq r6, ip, ror sp │ │ │ │ + @ instruction: 0x0126811c │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 303ac <__cxa_atexit@plt+0x2440c> │ │ │ │ - @ instruction: 0x01268120 │ │ │ │ + @ instruction: 0x01268100 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30598 <__cxa_atexit@plt+0x245f8> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -37270,26 +37270,26 @@ │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - teqeq r6, r8 @ │ │ │ │ - @ instruction: 0x01268014 │ │ │ │ + teqeq r6, r8, ror ip │ │ │ │ + strdeq r7, [r6, -r4]! │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, fp │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 303ac <__cxa_atexit@plt+0x2440c> │ │ │ │ - @ instruction: 0x01267fec │ │ │ │ + smlawteq r6, ip, pc, r7 @ │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 306ac <__cxa_atexit@plt+0x2470c> │ │ │ │ @@ -37319,15 +37319,15 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - teqeq r6, r0, lsl #23 │ │ │ │ + teqeq r6, r0, ror #22 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 30738 <__cxa_atexit@plt+0x24798> │ │ │ │ @@ -37351,15 +37351,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3074c <__cxa_atexit@plt+0x247ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012683bc │ │ │ │ + @ instruction: 0x0126839c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -37521,23 +37521,23 @@ │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ - teqeq r6, r8, asr r9 │ │ │ │ + teqeq r6, r8, lsr r9 │ │ │ │ muleq r0, r0, r2 │ │ │ │ teqeq r6, r4 @ │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - teqeq r6, ip, ror #19 │ │ │ │ + teqeq r6, ip, asr #19 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r6, r0, asr #22 │ │ │ │ + teqeq r6, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -37598,15 +37598,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 30778 <__cxa_atexit@plt+0x247d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, asr #16 │ │ │ │ + teqeq r6, r8, lsr #16 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -37630,15 +37630,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 30bb0 <__cxa_atexit@plt+0x24c10> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip, asr #13 │ │ │ │ + teqeq r6, ip, lsr #13 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30bf8 <__cxa_atexit@plt+0x24c58> │ │ │ │ @@ -37660,15 +37660,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 30778 <__cxa_atexit@plt+0x247d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, asr r7 │ │ │ │ + teqeq r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -37687,15 +37687,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 30c90 <__cxa_atexit@plt+0x24cf0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r6, r0, ror #11 │ │ │ │ + teqeq r6, r0, asr #11 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30cd8 <__cxa_atexit@plt+0x24d38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -37716,15 +37716,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 30778 <__cxa_atexit@plt+0x247d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, ror r6 │ │ │ │ + teqeq r6, r0, asr r6 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -37787,15 +37787,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 30778 <__cxa_atexit@plt+0x247d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, asr r5 │ │ │ │ + teqeq r6, r8, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37818,31 +37818,31 @@ │ │ │ │ b 10183c <__cxa_atexit@plt+0xf589c> │ │ │ │ ldr r7, [pc, #36] @ 30eac <__cxa_atexit@plt+0x24f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267d30 │ │ │ │ - @ instruction: 0x01267da8 │ │ │ │ - @ instruction: 0x01267ca8 │ │ │ │ - smlawteq r6, r4, sp, r7 │ │ │ │ + @ instruction: 0x01267d10 │ │ │ │ + smlawbeq r6, r8, sp, r7 │ │ │ │ + smlawbeq r6, r8, ip, r7 │ │ │ │ + @ instruction: 0x01267da4 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - @ instruction: 0x01267da8 │ │ │ │ + smlawbeq r6, r8, sp, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #12] @ 30ed0 <__cxa_atexit@plt+0x24f30> │ │ │ │ ldr sl, [pc, #12] @ 30ed4 <__cxa_atexit@plt+0x24f34> │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ b 10183c <__cxa_atexit@plt+0xf589c> │ │ │ │ - @ instruction: 0x01267c3c │ │ │ │ - @ instruction: 0x01267d58 │ │ │ │ - smlawteq r6, r8, sp, r7 │ │ │ │ + @ instruction: 0x01267c1c │ │ │ │ + @ instruction: 0x01267d38 │ │ │ │ + @ instruction: 0x01267da8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 30f20 <__cxa_atexit@plt+0x24f80> │ │ │ │ ldr r7, [pc, #52] @ 30f30 <__cxa_atexit@plt+0x24f90> │ │ │ │ @@ -37857,16 +37857,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 30f34 <__cxa_atexit@plt+0x24f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01267d90 │ │ │ │ - @ instruction: 0x01267d6c │ │ │ │ + @ instruction: 0x01267d70 │ │ │ │ + @ instruction: 0x01267d4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ @@ -37897,15 +37897,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ beq 30fc4 <__cxa_atexit@plt+0x25024> │ │ │ │ b 3103c <__cxa_atexit@plt+0x2509c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r7, [r6, -r0]! │ │ │ │ + @ instruction: 0x01267cb0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 31008 <__cxa_atexit@plt+0x25068> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -37920,15 +37920,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 31024 <__cxa_atexit@plt+0x25084> │ │ │ │ b 3103c <__cxa_atexit@plt+0x2509c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01267c58 │ │ │ │ + @ instruction: 0x01267c38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 31064 <__cxa_atexit@plt+0x250c4> │ │ │ │ ldr r9, [pc, #264] @ 31158 <__cxa_atexit@plt+0x251b8> │ │ │ │ ldr sl, [pc, #264] @ 3115c <__cxa_atexit@plt+0x251bc> │ │ │ │ @@ -37988,26 +37988,26 @@ │ │ │ │ ldr r7, [pc, #40] @ 31154 <__cxa_atexit@plt+0x251b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267a7c │ │ │ │ - @ instruction: 0x01267ae4 │ │ │ │ - @ instruction: 0x01267a94 │ │ │ │ - teqeq r6, r4, lsl #5 │ │ │ │ - smlawbeq r6, r0, sl, r7 │ │ │ │ - @ instruction: 0x01267b00 │ │ │ │ - @ instruction: 0x01267aac │ │ │ │ - smlawteq r6, r8, fp, r7 │ │ │ │ - @ instruction: 0x01267ab8 │ │ │ │ - @ instruction: 0x01267b18 │ │ │ │ - @ instruction: 0x01267a0c │ │ │ │ - @ instruction: 0x01267b28 │ │ │ │ + @ instruction: 0x01267a5c │ │ │ │ + smlawteq r6, r4, sl, r7 │ │ │ │ + @ instruction: 0x01267a74 │ │ │ │ + teqeq r6, r4, ror #4 │ │ │ │ + @ instruction: 0x01267a60 │ │ │ │ + @ instruction: 0x01267ae0 │ │ │ │ + smlawbeq r6, ip, sl, r7 │ │ │ │ + @ instruction: 0x01267ba8 │ │ │ │ + @ instruction: 0x01267a98 │ │ │ │ + strdeq r7, [r6, -r8]! │ │ │ │ + @ instruction: 0x012679ec │ │ │ │ + @ instruction: 0x01267b08 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r7, r1 │ │ │ │ bge 3125c <__cxa_atexit@plt+0x252bc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add ip, r6, #8 │ │ │ │ @@ -38178,27 +38178,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r6, r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - teqeq r6, r4 @ │ │ │ │ + teqeq r6, r4, ror lr │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x01267874 │ │ │ │ - @ instruction: 0x01267950 │ │ │ │ - @ instruction: 0x01267850 │ │ │ │ - @ instruction: 0x012678e4 │ │ │ │ - strdeq r7, [r6, -r0]! │ │ │ │ + @ instruction: 0x01267854 │ │ │ │ + @ instruction: 0x01267930 │ │ │ │ + @ instruction: 0x01267830 │ │ │ │ + smlawteq r6, r4, r8, r7 │ │ │ │ + ldrdeq r7, [r6, -r0]! │ │ │ │ + smlawbeq r6, r0, r8, r7 │ │ │ │ @ instruction: 0x012678a0 │ │ │ │ - smlawteq r6, r0, r8, r7 │ │ │ │ - teqeq r6, r0, lsr r0 │ │ │ │ - @ instruction: 0x01267828 │ │ │ │ - @ instruction: 0x01267894 │ │ │ │ - strdeq r7, [r6, -r8]! │ │ │ │ + teqeq r6, r0, lsl r0 │ │ │ │ + @ instruction: 0x01267808 │ │ │ │ + @ instruction: 0x01267874 │ │ │ │ + ldrdeq r7, [r6, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3149c <__cxa_atexit@plt+0x254fc> │ │ │ │ ldr r9, [pc, #192] @ 31548 <__cxa_atexit@plt+0x255a8> │ │ │ │ ldr sl, [pc, #192] @ 3154c <__cxa_atexit@plt+0x255ac> │ │ │ │ @@ -38246,24 +38246,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ b 10183c <__cxa_atexit@plt+0xf589c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01267674 │ │ │ │ - @ instruction: 0x01267750 │ │ │ │ - strdeq r7, [r6, -ip]! │ │ │ │ - @ instruction: 0x0126761c │ │ │ │ - @ instruction: 0x01267674 │ │ │ │ + @ instruction: 0x01267654 │ │ │ │ + @ instruction: 0x01267730 │ │ │ │ ldrdeq r7, [r6, -ip]! │ │ │ │ - teqeq r6, r8, asr #28 │ │ │ │ - @ instruction: 0x01267640 │ │ │ │ - @ instruction: 0x01267630 │ │ │ │ - @ instruction: 0x012676b0 │ │ │ │ + strdeq r7, [r6, -ip]! │ │ │ │ + @ instruction: 0x01267654 │ │ │ │ + @ instruction: 0x012676bc │ │ │ │ + teqeq r6, r8, lsr #28 │ │ │ │ + @ instruction: 0x01267620 │ │ │ │ + @ instruction: 0x01267610 │ │ │ │ + @ instruction: 0x01267690 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 315fc <__cxa_atexit@plt+0x2565c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -38299,24 +38299,24 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, ip, asr #24 │ │ │ │ + teqeq r6, ip, lsr #24 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0126763c │ │ │ │ + @ instruction: 0x0126761c │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 31570 <__cxa_atexit@plt+0x255d0> │ │ │ │ - @ instruction: 0x01267620 │ │ │ │ + @ instruction: 0x01267600 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 316c8 <__cxa_atexit@plt+0x25728> │ │ │ │ @@ -38349,17 +38349,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 316e8 <__cxa_atexit@plt+0x25748> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip @ │ │ │ │ + teqeq r6, ip, ror fp │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01267574 │ │ │ │ + @ instruction: 0x01267554 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 31750 <__cxa_atexit@plt+0x257b0> │ │ │ │ @@ -38430,17 +38430,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 3182c <__cxa_atexit@plt+0x2588c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, asr #20 │ │ │ │ + teqeq r6, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01267430 │ │ │ │ + @ instruction: 0x01267410 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 31774 <__cxa_atexit@plt+0x257d4> │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -38467,15 +38467,15 @@ │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r8, asr r9 │ │ │ │ + teqeq r6, r8, lsr r9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 31918 <__cxa_atexit@plt+0x25978> │ │ │ │ ldr r1, [r2, #12] │ │ │ │ @@ -38496,15 +38496,15 @@ │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4, ror #17 │ │ │ │ + teqeq r6, r4, asr #17 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3198c <__cxa_atexit@plt+0x259ec> │ │ │ │ ldr r1, [r2, #12] │ │ │ │ @@ -38525,15 +38525,15 @@ │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror r8 │ │ │ │ + teqeq r6, r0, asr r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 31a00 <__cxa_atexit@plt+0x25a60> │ │ │ │ ldr r1, [r2, #12] │ │ │ │ @@ -38737,21 +38737,21 @@ │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ teqeq r6, r4 @ │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - teqeq r6, r0, lsl r7 │ │ │ │ + teqeq r6, r0 @ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r6, r0, asr #14 │ │ │ │ + teqeq r6, r0, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ - teqeq r6, r0, ror r6 │ │ │ │ + teqeq r6, r0, asr r6 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -38782,15 +38782,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r6, r0, asr #9 │ │ │ │ + teqeq r6, r0, lsr #9 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -38828,16 +38828,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - teqeq r6, r4, ror #7 │ │ │ │ - teqeq r6, r4, asr #8 │ │ │ │ + teqeq r6, r4, asr #7 │ │ │ │ + teqeq r6, r4, lsr #8 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #16]! │ │ │ │ @@ -38863,15 +38863,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 31ef4 <__cxa_atexit@plt+0x25f54> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, lsr #7 │ │ │ │ + teqeq r6, r0, lsl #7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -38910,15 +38910,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - teqeq r6, ip @ │ │ │ │ + teqeq r6, ip, ror r2 │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -38940,15 +38940,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 32024 <__cxa_atexit@plt+0x26084> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r6, r0, asr r2 │ │ │ │ + teqeq r6, r0, lsr r2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -38986,16 +38986,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - teqeq r6, ip, ror #2 │ │ │ │ - teqeq r6, ip, asr #3 │ │ │ │ + teqeq r6, ip, asr #2 │ │ │ │ + teqeq r6, ip, lsr #3 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -39027,15 +39027,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsheq sl, [r6, -r0]! │ │ │ │ + ldrsbeq sl, [r6, -r0]! │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -39073,16 +39073,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 31a4c <__cxa_atexit@plt+0x25aac> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ - teqeq r6, ip │ │ │ │ - teqeq r6, ip, rrx │ │ │ │ + teqeq r6, ip, ror #31 │ │ │ │ + teqeq r6, ip, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 322ec <__cxa_atexit@plt+0x2634c> │ │ │ │ ldr r7, [pc, #208] @ 3232c <__cxa_atexit@plt+0x2638c> │ │ │ │ @@ -39138,15 +39138,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlawteq r6, ip, r9, r6 │ │ │ │ + @ instruction: 0x012669ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 323b4 <__cxa_atexit@plt+0x26414> │ │ │ │ @@ -39205,15 +39205,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r6, r8 @ │ │ │ │ - teqeq r6, r4, lsr pc │ │ │ │ + teqeq r6, r4, lsl pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3248c <__cxa_atexit@plt+0x264ec> │ │ │ │ ldr r7, [pc, #52] @ 3249c <__cxa_atexit@plt+0x264fc> │ │ │ │ @@ -39228,15 +39228,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 324a0 <__cxa_atexit@plt+0x26500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01266830 │ │ │ │ + @ instruction: 0x01266810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r3, r3, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bge 324ec <__cxa_atexit@plt+0x2654c> │ │ │ │ @@ -39396,15 +39396,15 @@ │ │ │ │ b 3326c <__cxa_atexit@plt+0x272cc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq r6, r4, lsl #27 │ │ │ │ + teqeq r6, r4, ror #26 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsl r3, r3, #12 │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ @@ -39509,15 +39509,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r8, ror r9 │ │ │ │ + teqeq r6, r8, asr r9 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 32a44 <__cxa_atexit@plt+0x26aa4> │ │ │ │ @@ -39598,15 +39598,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r4, lsl r8 │ │ │ │ + teqeq r6, r4 @ │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r2, r2, r3, lsl #6 │ │ │ │ @@ -39707,15 +39707,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, ror #12 │ │ │ │ + teqeq r6, r0, asr #12 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 32d5c <__cxa_atexit@plt+0x26dbc> │ │ │ │ @@ -39903,15 +39903,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, asr r3 │ │ │ │ + teqeq r6, r0, lsr r3 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 33064 <__cxa_atexit@plt+0x270c4> │ │ │ │ @@ -40107,15 +40107,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, lsr #32 │ │ │ │ + teqeq r6, r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 3339c <__cxa_atexit@plt+0x273fc> │ │ │ │ @@ -40230,16 +40230,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror #27 │ │ │ │ - teqeq r6, r8, lsr #28 │ │ │ │ + teqeq r6, r0, asr #27 │ │ │ │ + teqeq r6, r8, lsl #28 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 334b0 <__cxa_atexit@plt+0x27510> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40263,16 +40263,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r8, asr sp │ │ │ │ - teqeq r6, r8, lsr #27 │ │ │ │ + teqeq r6, r8, lsr sp │ │ │ │ + teqeq r6, r8, lsl #27 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 33534 <__cxa_atexit@plt+0x27594> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40297,15 +40297,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - teqeq r6, r4, lsr #26 │ │ │ │ + teqeq r6, r4, lsl #26 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 335b8 <__cxa_atexit@plt+0x27618> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40329,16 +40329,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, asr ip │ │ │ │ - teqeq r6, r0, lsr #25 │ │ │ │ + teqeq r6, r0, lsr ip │ │ │ │ + teqeq r6, r0, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #32 │ │ │ │ cmp ip, fp │ │ │ │ bcc 338ac <__cxa_atexit@plt+0x2790c> │ │ │ │ ldr r1, [r9, #3] │ │ │ │ @@ -40546,26 +40546,26 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r6, r4 @ │ │ │ │ + teqeq r6, r4, ror fp │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - teqeq r6, ip @ │ │ │ │ - teqeq r6, r4, lsr #19 │ │ │ │ + teqeq r6, ip, ror r9 │ │ │ │ + teqeq r6, r4, lsl #19 │ │ │ │ teqeq r6, ip @ │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, ip, lsr #20 │ │ │ │ - teqeq r6, r8, lsr #20 │ │ │ │ + teqeq r6, ip, lsl #20 │ │ │ │ + teqeq r6, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - teqeq r6, ip, ror #21 │ │ │ │ - teqeq r6, r0, lsr fp │ │ │ │ + teqeq r6, ip, asr #21 │ │ │ │ + teqeq r6, r0, lsl fp │ │ │ │ teqeq r6, r0 @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov ip, r4 │ │ │ │ @@ -40617,17 +40617,17 @@ │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, ip │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - teqeq r6, r4, ror #16 │ │ │ │ + teqeq r6, r4, asr #16 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r8, asr #15 │ │ │ │ + teqeq r6, r8, lsr #15 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40669,16 +40669,16 @@ │ │ │ │ ldr r3, [pc, #32] @ 33b30 <__cxa_atexit@plt+0x27b90> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ + teqeq r6, r0, asr #14 │ │ │ │ teqeq r6, r0, ror #14 │ │ │ │ - teqeq r6, r0, lsl #15 │ │ │ │ teqeq r6, ip @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -40717,17 +40717,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 33bf0 <__cxa_atexit@plt+0x27c50> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - teqeq r6, ip, asr #13 │ │ │ │ - teqeq r6, ip, ror r6 │ │ │ │ - teqeq r6, r8, asr r6 │ │ │ │ + teqeq r6, ip, lsr #13 │ │ │ │ + teqeq r6, ip, asr r6 │ │ │ │ + teqeq r6, r8, lsr r6 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov sl, r4 │ │ │ │ @@ -40782,17 +40782,17 @@ │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ - teqeq r6, r4, ror r5 │ │ │ │ - teqeq r6, r8, lsr #11 │ │ │ │ - teqeq r6, r8, asr r5 │ │ │ │ + teqeq r6, r4, asr r5 │ │ │ │ + teqeq r6, r8, lsl #11 │ │ │ │ + teqeq r6, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 33bf4 <__cxa_atexit@plt+0x27c54> │ │ │ │ @@ -40974,24 +40974,24 @@ │ │ │ │ str r0, [ip] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, ip, ror #7 │ │ │ │ + teqeq r6, ip, asr #7 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - teqeq r6, r0, ror #8 │ │ │ │ - teqeq r6, ip, lsr r4 │ │ │ │ + teqeq r6, r0, asr #8 │ │ │ │ + teqeq r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - teqeq r6, ip, ror #8 │ │ │ │ - teqeq r6, ip, lsr r3 │ │ │ │ + teqeq r6, ip, asr #8 │ │ │ │ teqeq r6, ip, lsl r3 │ │ │ │ - teqeq r6, r0, lsr #7 │ │ │ │ - teqeq r6, r8, lsl #7 │ │ │ │ + teqeq r6, ip @ │ │ │ │ + teqeq r6, r0, lsl #7 │ │ │ │ + teqeq r6, r8, ror #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -41024,16 +41024,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 340b8 <__cxa_atexit@plt+0x28118> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, r8, ror #3 │ │ │ │ - teqeq r6, r4, asr #3 │ │ │ │ + teqeq r6, r8, asr #3 │ │ │ │ + teqeq r6, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41063,16 +41063,16 @@ │ │ │ │ b 335e8 <__cxa_atexit@plt+0x27648> │ │ │ │ ldr r3, [pc, #24] @ 34154 <__cxa_atexit@plt+0x281b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip, asr #2 │ │ │ │ - teqeq r6, r4, lsr #2 │ │ │ │ + teqeq r6, ip, lsr #2 │ │ │ │ + teqeq r6, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41097,16 +41097,16 @@ │ │ │ │ b 335e8 <__cxa_atexit@plt+0x27648> │ │ │ │ ldr r3, [pc, #24] @ 341dc <__cxa_atexit@plt+0x2823c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrheq r8, [r6, -r0]! │ │ │ │ - teqeq r6, r0, lsr #1 │ │ │ │ + @ instruction: 0x01368090 │ │ │ │ + teqeq r6, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41143,16 +41143,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 34294 <__cxa_atexit@plt+0x282f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, lsl r0 │ │ │ │ - teqeq r6, ip, ror #31 │ │ │ │ + teqeq r6, r0 @ │ │ │ │ + teqeq r6, ip, asr #31 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 34314 <__cxa_atexit@plt+0x28374> │ │ │ │ @@ -41183,15 +41183,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3432c <__cxa_atexit@plt+0x2838c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x012649ac │ │ │ │ + smlawbeq r6, ip, r9, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 34370 <__cxa_atexit@plt+0x283d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -41281,19 +41281,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 344b8 <__cxa_atexit@plt+0x28518> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, ror pc │ │ │ │ + teqeq r6, r8, asr pc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq r6, r8, asr #30 │ │ │ │ + teqeq r6, r8, lsr #30 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ - teqeq r6, r0, lsl lr │ │ │ │ + teqeq r6, r0 @ │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41329,18 +41329,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 3457c <__cxa_atexit@plt+0x285dc> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff0e8 │ │ │ │ - teqeq r6, r4, asr #26 │ │ │ │ + teqeq r6, r4, lsr #26 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x0126409c │ │ │ │ + @ instruction: 0x0126407c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp r7, fp │ │ │ │ bcc 34674 <__cxa_atexit@plt+0x286d4> │ │ │ │ ldr r3, [pc, #224] @ 34684 <__cxa_atexit@plt+0x286e4> │ │ │ │ @@ -41400,16 +41400,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 34690 <__cxa_atexit@plt+0x286f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0x01264650 │ │ │ │ - smlawbeq r6, ip, pc, r3 @ │ │ │ │ + @ instruction: 0x01264630 │ │ │ │ + @ instruction: 0x01263f6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r0, [pc, #152] @ 3474c <__cxa_atexit@plt+0x287ac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -41449,15 +41449,15 @@ │ │ │ │ bx r0 │ │ │ │ cmp r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ movle r7, r2 │ │ │ │ b 34710 <__cxa_atexit@plt+0x28770> │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r6, ip, lr, r3 │ │ │ │ + @ instruction: 0x01263eac │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r0, r1, asr #2 │ │ │ │ @@ -41480,15 +41480,15 @@ │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ cmp r0, r1 │ │ │ │ mov r7, r1 │ │ │ │ movle r7, r0 │ │ │ │ b 347a0 <__cxa_atexit@plt+0x28800> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01263e50 │ │ │ │ + @ instruction: 0x01263e30 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r4 │ │ │ │ @@ -41524,16 +41524,16 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ b 34888 <__cxa_atexit@plt+0x288e8> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, lsr sl │ │ │ │ - teqeq r6, r8, lsl #22 │ │ │ │ + teqeq r6, r8, lsl sl │ │ │ │ + teqeq r6, r8, ror #21 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 348e0 <__cxa_atexit@plt+0x28940> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -41873,42 +41873,42 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, lsl r6 │ │ │ │ + teqeq r6, r0 @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, r4, lsr #15 │ │ │ │ + teqeq r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r4, lsr #16 │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - teqeq r6, r0, lsl #11 │ │ │ │ - teqeq r6, ip, ror r5 │ │ │ │ + teqeq r6, r0, ror #10 │ │ │ │ + teqeq r6, ip, asr r5 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ - teqeq r6, r0, ror #12 │ │ │ │ - teqeq r6, r8, ror #12 │ │ │ │ + teqeq r6, r0, asr #12 │ │ │ │ + teqeq r6, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - teqeq r6, r0, asr r7 │ │ │ │ - teqeq r6, r4, asr r7 │ │ │ │ + teqeq r6, r0, lsr r7 │ │ │ │ + teqeq r6, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ - teqeq r6, r8, ror r8 │ │ │ │ - teqeq r6, r8, ror r8 │ │ │ │ + teqeq r6, r8, asr r8 │ │ │ │ + teqeq r6, r8, asr r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ - teqeq r6, r0, ror #13 │ │ │ │ - teqeq r6, r4, asr #13 │ │ │ │ - smlawteq r6, r0, r7, r3 │ │ │ │ + teqeq r6, r0, asr #13 │ │ │ │ + teqeq r6, r4, lsr #13 │ │ │ │ + @ instruction: 0x012637a0 │ │ │ │ andeq r9, r1, lr, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -41946,18 +41946,18 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - teqeq r6, r0, ror r3 │ │ │ │ - teqeq r6, r0, ror r3 │ │ │ │ + teqeq r6, r0, asr r3 │ │ │ │ + teqeq r6, r0, asr r3 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strdeq r3, [r6, -ip]! │ │ │ │ + ldrdeq r3, [r6, -ip]! │ │ │ │ andeq r9, r1, lr, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -41990,19 +41990,19 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #28] @ 34fd4 <__cxa_atexit@plt+0x29034> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, ror #5 │ │ │ │ + teqeq r6, r4, asr #5 │ │ │ │ teqeq r6, ip @ │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01263648 │ │ │ │ + @ instruction: 0x01263628 │ │ │ │ andeq r9, r1, lr, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -42031,18 +42031,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 35074 <__cxa_atexit@plt+0x290d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - teqeq r6, ip, lsr r2 │ │ │ │ - teqeq r6, r8, lsl r2 │ │ │ │ + teqeq r6, ip, lsl r2 │ │ │ │ + teqeq r6, r8 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x012635a8 │ │ │ │ + smlawbeq r6, r8, r5, r3 │ │ │ │ andeq r9, r1, lr, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -42083,18 +42083,18 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r6, r0, asr r1 │ │ │ │ - teqeq r6, ip, asr #2 │ │ │ │ + teqeq r6, r0, lsr r1 │ │ │ │ + teqeq r6, ip, lsr #2 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r3, [r6, -r8]! │ │ │ │ + @ instruction: 0x012634b8 │ │ │ │ andeq r9, r1, lr, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -42156,17 +42156,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r6, ip, asr #2 │ │ │ │ - teqeq r6, r0, lsr #3 │ │ │ │ - @ instruction: 0x012633b8 │ │ │ │ + teqeq r6, ip, lsr #2 │ │ │ │ + teqeq r6, r0, lsl #3 │ │ │ │ + @ instruction: 0x01263398 │ │ │ │ andeq r9, r1, lr, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r3, #16]! │ │ │ │ @@ -42189,17 +42189,17 @@ │ │ │ │ b 35364 <__cxa_atexit@plt+0x293c4> │ │ │ │ ldr r3, [pc, #20] @ 352e8 <__cxa_atexit@plt+0x29348> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01367098 │ │ │ │ + teqeq r6, r8, ror r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01263334 │ │ │ │ + @ instruction: 0x01263314 │ │ │ │ andeq r9, r1, lr, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42219,15 +42219,15 @@ │ │ │ │ b 35364 <__cxa_atexit@plt+0x293c4> │ │ │ │ ldr r3, [pc, #20] @ 35360 <__cxa_atexit@plt+0x293c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, lsr #32 │ │ │ │ + teqeq r6, r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add sl, r7, #3 │ │ │ │ cmp r2, sl │ │ │ │ @@ -42308,15 +42308,15 @@ │ │ │ │ strb r1, [r8, #2] │ │ │ │ strb r0, [lr, sl] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ b 34888 <__cxa_atexit@plt+0x288e8> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01263160 │ │ │ │ + @ instruction: 0x01263140 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3556c <__cxa_atexit@plt+0x295cc> │ │ │ │ @@ -42355,17 +42355,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r6, r0, ror #27 │ │ │ │ - teqeq r6, r4, ror #25 │ │ │ │ - teqeq r6, ip, lsr #26 │ │ │ │ + teqeq r6, r0, asr #27 │ │ │ │ + teqeq r6, r4, asr #25 │ │ │ │ + teqeq r6, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 355cc <__cxa_atexit@plt+0x2962c> │ │ │ │ @@ -42378,16 +42378,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, ror ip │ │ │ │ - @ instruction: 0x01263044 │ │ │ │ + teqeq r6, r0, asr ip │ │ │ │ + @ instruction: 0x01263024 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42428,15 +42428,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ teqeq r6, ip @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlawbeq r6, r0, pc, r2 @ │ │ │ │ + @ instruction: 0x01262f60 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42468,18 +42468,18 @@ │ │ │ │ b 358b8 <__cxa_atexit@plt+0x29918> │ │ │ │ ldr r3, [pc, #24] @ 35748 <__cxa_atexit@plt+0x297a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, ror #22 │ │ │ │ - teqeq r6, r0, lsr fp │ │ │ │ + teqeq r6, r4, asr #22 │ │ │ │ + teqeq r6, r0, lsl fp │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldrdeq r2, [r6, -r4]! │ │ │ │ + @ instruction: 0x01262eb4 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42503,15 +42503,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 357d0 <__cxa_atexit@plt+0x29830> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r6, r8 @ │ │ │ │ - teqeq r6, r0, asr #21 │ │ │ │ + teqeq r6, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42552,18 +42552,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 35898 <__cxa_atexit@plt+0x298f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r8, lsl #20 │ │ │ │ teqeq r6, r8, ror #19 │ │ │ │ + teqeq r6, r8, asr #19 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawbeq r6, r4, sp, r2 │ │ │ │ + @ instruction: 0x01262d64 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 357d4 <__cxa_atexit@plt+0x29834> │ │ │ │ mov fp, r7 │ │ │ │ @@ -42750,31 +42750,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - teqeq r6, r4, asr r7 │ │ │ │ - teqeq r6, r0, asr r7 │ │ │ │ + teqeq r6, r4, lsr r7 │ │ │ │ + teqeq r6, r0, lsr r7 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - teqeq r6, ip, asr #15 │ │ │ │ + teqeq r6, ip, lsr #15 │ │ │ │ teqeq r6, r4 @ │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - teqeq r6, ip, asr #16 │ │ │ │ - teqeq r6, r0, asr r8 │ │ │ │ + teqeq r6, ip, lsr #16 │ │ │ │ + teqeq r6, r0, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ - teqeq r6, r0, lsr #17 │ │ │ │ - teqeq r6, ip @ │ │ │ │ + teqeq r6, r0, lsl #17 │ │ │ │ + teqeq r6, ip, ror r8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x01262a38 │ │ │ │ + @ instruction: 0x01262a18 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 35c94 <__cxa_atexit@plt+0x29cf4> │ │ │ │ @@ -42815,15 +42815,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq r6, r8 @ │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, r4, lsl #12 │ │ │ │ + teqeq r6, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 35cf4 <__cxa_atexit@plt+0x29d54> │ │ │ │ @@ -42836,16 +42836,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, asr #10 │ │ │ │ - @ instruction: 0x0126291c │ │ │ │ + teqeq r6, r8, lsr #10 │ │ │ │ + strdeq r2, [r6, -ip]! │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42886,15 +42886,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ teqeq r6, ip @ │ │ │ │ teqeq r6, r0 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01262858 │ │ │ │ + @ instruction: 0x01262838 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42927,19 +42927,19 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #28] @ 35e78 <__cxa_atexit@plt+0x29ed8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, asr #8 │ │ │ │ - teqeq r6, r4, asr #8 │ │ │ │ + teqeq r6, r0, lsr #8 │ │ │ │ + teqeq r6, r4, lsr #8 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x012627a4 │ │ │ │ + smlawbeq r6, r4, r7, r2 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42968,18 +42968,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 35f18 <__cxa_atexit@plt+0x29f78> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - teqeq r6, r4 @ │ │ │ │ - teqeq r6, ip, ror r3 │ │ │ │ + teqeq r6, r4, ror r3 │ │ │ │ + teqeq r6, ip, asr r3 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01262704 │ │ │ │ + @ instruction: 0x012626e4 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -43021,15 +43021,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq r6, r0 @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x0126263c │ │ │ │ + @ instruction: 0x0126261c │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #260096 @ 0x3f800 │ │ │ │ orr r3, r3, #1835008 @ 0x1c0000 │ │ │ │ and r2, r1, r3 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ @@ -43086,17 +43086,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r6, r0, asr #5 │ │ │ │ - teqeq r6, r8, lsl #6 │ │ │ │ - @ instruction: 0x01262530 │ │ │ │ + teqeq r6, r0, lsr #5 │ │ │ │ + teqeq r6, r8, ror #5 │ │ │ │ + @ instruction: 0x01262510 │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -43116,17 +43116,17 @@ │ │ │ │ b 361e8 <__cxa_atexit@plt+0x2a248> │ │ │ │ ldr r3, [pc, #20] @ 36164 <__cxa_atexit@plt+0x2a1c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsl r2 │ │ │ │ + teqeq r6, r4 @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x012624b8 │ │ │ │ + @ instruction: 0x01262498 │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -43145,17 +43145,17 @@ │ │ │ │ b 361e8 <__cxa_atexit@plt+0x2a248> │ │ │ │ ldr r3, [pc, #20] @ 361d8 <__cxa_atexit@plt+0x2a238> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsr #3 │ │ │ │ + teqeq r6, r4, lsl #3 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x01262444 │ │ │ │ + @ instruction: 0x01262424 │ │ │ │ andeq r9, r1, lr, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36358 <__cxa_atexit@plt+0x2a3b8> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -43250,34 +43250,34 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - teqeq r6, ip, lsl r1 │ │ │ │ + ldrsheq r6, [r6, -ip]! │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x012622a0 │ │ │ │ + smlawbeq r6, r0, r2, r2 │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 34888 <__cxa_atexit@plt+0x288e8> │ │ │ │ - @ instruction: 0x01262954 │ │ │ │ + @ instruction: 0x01262934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 363c4 <__cxa_atexit@plt+0x2a424> │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x01262944 │ │ │ │ + @ instruction: 0x01262924 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 36428 <__cxa_atexit@plt+0x2a488> │ │ │ │ @@ -43302,19 +43302,19 @@ │ │ │ │ b 36438 <__cxa_atexit@plt+0x2a498> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 36448 <__cxa_atexit@plt+0x2a4a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012628e8 │ │ │ │ + smlawteq r6, r8, r8, r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ tsteq r1, r5, asr #17 │ │ │ │ - @ instruction: 0x012628b8 │ │ │ │ + @ instruction: 0x01262898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 364b4 <__cxa_atexit@plt+0x2a514> │ │ │ │ @@ -43332,25 +43332,25 @@ │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01262858 │ │ │ │ - smlawteq r6, r4, sp, r1 │ │ │ │ - teqeq r6, r4, lsl #29 │ │ │ │ - @ instruction: 0x01262830 │ │ │ │ + @ instruction: 0x01262838 │ │ │ │ + @ instruction: 0x01261da4 │ │ │ │ + teqeq r6, r4, ror #28 │ │ │ │ + @ instruction: 0x01262810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 364e8 <__cxa_atexit@plt+0x2a548> │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x01262820 │ │ │ │ + @ instruction: 0x01262800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 3654c <__cxa_atexit@plt+0x2a5ac> │ │ │ │ @@ -43375,26 +43375,26 @@ │ │ │ │ b 3655c <__cxa_atexit@plt+0x2a5bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3656c <__cxa_atexit@plt+0x2a5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012627e0 │ │ │ │ + smlawteq r6, r0, r7, r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ tsteq r1, r1, lsr #15 │ │ │ │ - @ instruction: 0x012627b8 │ │ │ │ + @ instruction: 0x01262798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - @ instruction: 0x012627b4 │ │ │ │ + @ instruction: 0x01262794 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 365e0 <__cxa_atexit@plt+0x2a640> │ │ │ │ @@ -43410,16 +43410,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 365f8 <__cxa_atexit@plt+0x2a658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01262778 │ │ │ │ - @ instruction: 0x01262754 │ │ │ │ + @ instruction: 0x01262758 │ │ │ │ + @ instruction: 0x01262734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ and r6, r9, #3 │ │ │ │ @@ -43475,18 +43475,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ tsteq r1, r9, asr #12 │ │ │ │ - @ instruction: 0x01262640 │ │ │ │ + @ instruction: 0x01262620 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0126267c │ │ │ │ + @ instruction: 0x0126265c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 36778 <__cxa_atexit@plt+0x2a7d8> │ │ │ │ ldr r7, [pc, #92] @ 36788 <__cxa_atexit@plt+0x2a7e8> │ │ │ │ @@ -43512,15 +43512,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36790 <__cxa_atexit@plt+0x2a7f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x012625ec │ │ │ │ + smlawteq r6, ip, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 367c0 <__cxa_atexit@plt+0x2a820> │ │ │ │ str r3, [r5] │ │ │ │ @@ -43551,15 +43551,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, lsr #20 │ │ │ │ + teqeq r6, r0, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 36874 <__cxa_atexit@plt+0x2a8d4> │ │ │ │ ldr r7, [pc, #52] @ 36884 <__cxa_atexit@plt+0x2a8e4> │ │ │ │ @@ -43574,15 +43574,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 36888 <__cxa_atexit@plt+0x2a8e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawteq r6, r4, r5, r2 │ │ │ │ + @ instruction: 0x012625a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r3, r3, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bge 368d0 <__cxa_atexit@plt+0x2a930> │ │ │ │ @@ -43668,15 +43668,15 @@ │ │ │ │ b 36e38 <__cxa_atexit@plt+0x2ae98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r6, r4, asr #18 │ │ │ │ + teqeq r6, r4, lsr #18 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ lsl r3, r3, #12 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ @@ -43759,15 +43759,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r8, asr #13 │ │ │ │ + teqeq r6, r8, lsr #13 │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ @@ -43848,16 +43848,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r4, ror #10 │ │ │ │ - teqeq r6, ip, ror r6 │ │ │ │ + teqeq r6, r4, asr #10 │ │ │ │ + teqeq r6, ip, asr r6 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cmp fp, r3 │ │ │ │ bne 36d04 <__cxa_atexit@plt+0x2ad64> │ │ │ │ @@ -43934,16 +43934,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, lsl #8 │ │ │ │ - teqeq r6, r4, lsr #10 │ │ │ │ + teqeq r6, ip, ror #7 │ │ │ │ + teqeq r6, r4, lsl #10 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldrb r1, [r5, #20] │ │ │ │ lsl r3, r3, #18 │ │ │ │ add r3, r3, r2, lsl #12 │ │ │ │ @@ -44029,16 +44029,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, r0 @ │ │ │ │ - teqeq r6, r8, lsr #7 │ │ │ │ + teqeq r6, r0, ror r2 │ │ │ │ + teqeq r6, r8, lsl #7 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 37238 <__cxa_atexit@plt+0x2b298> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -44234,32 +44234,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r8, lsr #2 │ │ │ │ - teqeq r6, ip, lsr #32 │ │ │ │ - teqeq r6, r4, lsr #32 │ │ │ │ + teqeq r6, r8, lsl #2 │ │ │ │ + teqeq r6, ip │ │ │ │ + teqeq r6, r4 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r6, r4, asr #2 │ │ │ │ - teqeq r6, r8, asr #2 │ │ │ │ - teqeq r6, ip, ror #3 │ │ │ │ + teqeq r6, r4, lsr #2 │ │ │ │ + teqeq r6, r8, lsr #2 │ │ │ │ + teqeq r6, ip, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r6, r0, lsr #6 │ │ │ │ - @ instruction: 0x01261c04 │ │ │ │ + teqeq r6, r0, lsl #6 │ │ │ │ + @ instruction: 0x01261be4 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r0, asr #1 │ │ │ │ - teqeq r6, r8, asr #1 │ │ │ │ - teqeq r6, r4, lsr #5 │ │ │ │ - teqeq r6, ip, lsr #3 │ │ │ │ - teqeq r6, ip, lsr #3 │ │ │ │ + teqeq r6, r0, lsr #1 │ │ │ │ + teqeq r6, r8, lsr #1 │ │ │ │ + teqeq r6, r4, lsl #5 │ │ │ │ + teqeq r6, ip, lsl #3 │ │ │ │ + teqeq r6, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -44295,16 +44295,16 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - teqeq r6, r8, asr #29 │ │ │ │ - teqeq r6, ip, lsl #31 │ │ │ │ + teqeq r6, r8, lsr #29 │ │ │ │ + teqeq r6, ip, ror #30 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44338,17 +44338,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 37484 <__cxa_atexit@plt+0x2b4e4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsr lr │ │ │ │ - teqeq r6, r8, lsr lr │ │ │ │ - teqeq r6, ip, asr #29 │ │ │ │ + teqeq r6, r4, lsl lr │ │ │ │ + teqeq r6, r8, lsl lr │ │ │ │ + teqeq r6, ip, lsr #29 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44377,17 +44377,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 37520 <__cxa_atexit@plt+0x2b580> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0 @ │ │ │ │ - teqeq r6, r8, ror sp │ │ │ │ - teqeq r6, r4, asr lr │ │ │ │ + teqeq r6, r0, ror sp │ │ │ │ + teqeq r6, r8, asr sp │ │ │ │ + teqeq r6, r4, lsr lr │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44428,17 +44428,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 375ec <__cxa_atexit@plt+0x2b64c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, asr #25 │ │ │ │ - teqeq r6, r4, lsl #27 │ │ │ │ - teqeq r6, r0 @ │ │ │ │ + teqeq r6, ip, lsr #25 │ │ │ │ + teqeq r6, r4, ror #26 │ │ │ │ + teqeq r6, r0, ror ip │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 37884 <__cxa_atexit@plt+0x2b8e4> │ │ │ │ @@ -44636,30 +44636,30 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, r0, ror #19 │ │ │ │ + teqeq r6, r0, asr #19 │ │ │ │ teqeq r6, r8 @ │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ teqeq r6, r8 @ │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, r0, lsr #23 │ │ │ │ + teqeq r6, r0, lsl #23 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - teqeq r6, r4, ror #22 │ │ │ │ - teqeq r6, r4, ror sl │ │ │ │ - teqeq r6, ip, ror sl │ │ │ │ - teqeq r6, r8, asr ip │ │ │ │ - teqeq r6, r0, ror #22 │ │ │ │ - teqeq r6, r0, ror #22 │ │ │ │ + teqeq r6, r4, asr #22 │ │ │ │ + teqeq r6, r4, asr sl │ │ │ │ + teqeq r6, ip, asr sl │ │ │ │ + teqeq r6, r8, lsr ip │ │ │ │ + teqeq r6, r0, asr #22 │ │ │ │ + teqeq r6, r0, asr #22 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -44694,17 +44694,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 37a14 <__cxa_atexit@plt+0x2ba74> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, r4 @ │ │ │ │ - teqeq r6, r8, lsl #17 │ │ │ │ - teqeq r6, ip, asr #18 │ │ │ │ + teqeq r6, r4, ror r8 │ │ │ │ + teqeq r6, r8, ror #16 │ │ │ │ + teqeq r6, ip, lsr #18 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44740,15 +44740,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r6, r4 @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ - teqeq r6, ip, lsl #17 │ │ │ │ + teqeq r6, ip, ror #16 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44777,17 +44777,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 37b60 <__cxa_atexit@plt+0x2bbc0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, asr r7 │ │ │ │ - teqeq r6, r8, lsr r7 │ │ │ │ - teqeq r6, r4, lsl r8 │ │ │ │ + teqeq r6, r0, lsr r7 │ │ │ │ + teqeq r6, r8, lsl r7 │ │ │ │ + teqeq r6, r4 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44828,17 +44828,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 37c2c <__cxa_atexit@plt+0x2bc8c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, lsl #13 │ │ │ │ - teqeq r6, r4, asr #14 │ │ │ │ - teqeq r6, r0, asr r6 │ │ │ │ + teqeq r6, ip, ror #12 │ │ │ │ + teqeq r6, r4, lsr #14 │ │ │ │ + teqeq r6, r0, lsr r6 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 375fc <__cxa_atexit@plt+0x2b65c> │ │ │ │ @@ -44899,15 +44899,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37d3c <__cxa_atexit@plt+0x2bd9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0126111c │ │ │ │ + strdeq r1, [r6, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 37d80 <__cxa_atexit@plt+0x2bde0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -44964,15 +44964,15 @@ │ │ │ │ b 36fb8 <__cxa_atexit@plt+0x2b018> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq r6, r0, ror #8 │ │ │ │ + teqeq r6, r0, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -45067,15 +45067,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - teqeq r6, ip, asr r3 │ │ │ │ + teqeq r6, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ @@ -45143,15 +45143,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 38100 <__cxa_atexit@plt+0x2c160> │ │ │ │ b 37eac <__cxa_atexit@plt+0x2bf0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - teqeq r6, r4, asr #2 │ │ │ │ + teqeq r6, r4, lsr #2 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -45170,15 +45170,15 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 375fc <__cxa_atexit@plt+0x2b65c> │ │ │ │ ldr r7, [pc, #12] @ 38178 <__cxa_atexit@plt+0x2c1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [r6, -r0]! │ │ │ │ + @ instruction: 0x01364090 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3820c <__cxa_atexit@plt+0x2c26c> │ │ │ │ @@ -45217,15 +45217,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq r6, ip, lsl r0 │ │ │ │ + teqeq r6, ip @ │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 38180 <__cxa_atexit@plt+0x2c1e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @@ -45247,15 +45247,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 382a0 <__cxa_atexit@plt+0x2c300> │ │ │ │ b 37eac <__cxa_atexit@plt+0x2bf0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - teqeq r6, r4, lsr #31 │ │ │ │ + teqeq r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #16] │ │ │ │ beq 382dc <__cxa_atexit@plt+0x2c33c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -45271,15 +45271,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 375fc <__cxa_atexit@plt+0x2b65c> │ │ │ │ ldr r7, [pc, #12] @ 3830c <__cxa_atexit@plt+0x2c36c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, ip, lsl pc │ │ │ │ + teqeq r6, ip @ │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 38328 <__cxa_atexit@plt+0x2c388> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -45306,15 +45306,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 36fb8 <__cxa_atexit@plt+0x2b018> │ │ │ │ ldr r7, [pc, #12] @ 38398 <__cxa_atexit@plt+0x2c3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4 @ │ │ │ │ + teqeq r6, r4, ror lr │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 38424 <__cxa_atexit@plt+0x2c484> │ │ │ │ @@ -45351,15 +45351,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq r6, r4, lsl #28 │ │ │ │ + teqeq r6, r4, ror #27 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 383a0 <__cxa_atexit@plt+0x2c400> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -45380,15 +45380,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 384b4 <__cxa_atexit@plt+0x2c514> │ │ │ │ b 37eac <__cxa_atexit@plt+0x2bf0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - teqeq r6, r0 @ │ │ │ │ + teqeq r6, r0, ror sp │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 38328 <__cxa_atexit@plt+0x2c388> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -45440,15 +45440,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 385a4 <__cxa_atexit@plt+0x2c604> │ │ │ │ b 37eac <__cxa_atexit@plt+0x2bf0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - teqeq r6, r0, lsr #25 │ │ │ │ + teqeq r6, r0, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 38610 <__cxa_atexit@plt+0x2c670> │ │ │ │ ldr r3, [pc, #76] @ 38620 <__cxa_atexit@plt+0x2c680> │ │ │ │ @@ -45469,28 +45469,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 38628 <__cxa_atexit@plt+0x2c688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r6, r4, asr sp │ │ │ │ - @ instruction: 0x01260834 │ │ │ │ + teqeq r6, r4, lsr sp │ │ │ │ + @ instruction: 0x01260814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 38654 <__cxa_atexit@plt+0x2c6b4> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, lsl #26 │ │ │ │ - ldrdeq pc, [r5, -r0]! │ │ │ │ + teqeq r6, r0, ror #25 │ │ │ │ + msreq SP_abt, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 386a0 <__cxa_atexit@plt+0x2c700> │ │ │ │ ldr r7, [pc, #52] @ 386b0 <__cxa_atexit@plt+0x2c710> │ │ │ │ @@ -45505,15 +45505,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 386b4 <__cxa_atexit@plt+0x2c714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smulwbeq r6, r8, r7 │ │ │ │ + smlawbeq r6, r8, r7, r0 │ │ │ │ msreq SP_abt, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #1 │ │ │ │ blt 386fc <__cxa_atexit@plt+0x2c75c> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -45610,17 +45610,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ teqeq r6, r8 @ │ │ │ │ + teqeq r6, ip, lsr #21 │ │ │ │ + teqeq r6, ip, asr #21 │ │ │ │ teqeq r6, ip, asr #21 │ │ │ │ - teqeq r6, ip, ror #21 │ │ │ │ - teqeq r6, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 388a8 <__cxa_atexit@plt+0x2c908> │ │ │ │ @@ -45633,16 +45633,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4 @ │ │ │ │ - msreq CPSR_sc, r8, ror #26 │ │ │ │ + teqeq r6, r4, ror r9 │ │ │ │ + msreq CPSR_sc, r8, asr #26 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38940 <__cxa_atexit@plt+0x2c9a0> │ │ │ │ @@ -45671,16 +45671,16 @@ │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ b 38954 <__cxa_atexit@plt+0x2c9b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4, ror #18 │ │ │ │ - teqeq r6, r4, lsr sl │ │ │ │ + teqeq r6, r4, asr #18 │ │ │ │ + teqeq r6, r4, lsl sl │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 389a8 <__cxa_atexit@plt+0x2ca08> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -45869,28 +45869,28 @@ │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - teqeq r6, r8, lsr #13 │ │ │ │ + teqeq r6, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - teqeq r6, r8, lsl r7 │ │ │ │ + teqeq r6, r8 @ │ │ │ │ @ instruction: 0x000008bc │ │ │ │ - teqeq r6, r0, lsl #15 │ │ │ │ + teqeq r6, r0, ror #14 │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - teqeq r6, r0, ror #18 │ │ │ │ - smlawbeq r5, r8, r9, pc @ │ │ │ │ + teqeq r6, r0, asr #18 │ │ │ │ + msreq CPSR_sc, r8, ror #18 │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38cf4 <__cxa_atexit@plt+0x2cd54> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -45950,21 +45950,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #32] @ 38dc0 <__cxa_atexit@plt+0x2ce20> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, r8, asr #10 │ │ │ │ + teqeq r6, r8, lsr #10 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r6, r0, lsl #12 │ │ │ │ - teqeq r6, r8, ror #9 │ │ │ │ + teqeq r6, r0, ror #11 │ │ │ │ + teqeq r6, r8, asr #9 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r6, r8, ror #10 │ │ │ │ + teqeq r6, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -45984,15 +45984,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38e34 <__cxa_atexit@plt+0x2ce94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r6, ip, lsr #8 │ │ │ │ + teqeq r6, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46011,15 +46011,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r6, ip @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlawbeq r5, r4, r7, pc @ │ │ │ │ + msreq SP_abt, r4 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46052,17 +46052,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - teqeq r6, r4, lsr r3 │ │ │ │ + teqeq r6, r4, lsl r3 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq pc, [r5, -r8]! │ │ │ │ + msreq SP_usr, r8 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -46131,19 +46131,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r6, r8, asr #4 │ │ │ │ - teqeq r6, r0, lsr #6 │ │ │ │ + teqeq r6, r8, lsr #4 │ │ │ │ + teqeq r6, r0, lsl #6 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r8, lsl #7 │ │ │ │ - msreq CPSR_sc, r4 @ │ │ │ │ + teqeq r6, r8, ror #6 │ │ │ │ + msreq CPSR_sc, r4, ror r5 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -46169,18 +46169,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 3911c <__cxa_atexit@plt+0x2d17c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsl #3 │ │ │ │ - teqeq r6, ip, asr r2 │ │ │ │ + teqeq r6, r4, ror #2 │ │ │ │ + teqeq r6, ip, lsr r2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq CPSR_sc, r0, lsl #10 │ │ │ │ + msreq CPSR_sc, r0, ror #9 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -46206,18 +46206,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 391b0 <__cxa_atexit@plt+0x2d210> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrsheq r3, [r6, -r0]! │ │ │ │ - teqeq r6, r0, asr #3 │ │ │ │ + ldrsbeq r3, [r6, -r0]! │ │ │ │ + teqeq r6, r0, lsr #3 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq CPSR_sc, ip, ror #8 │ │ │ │ + msreq CPSR_sc, ip, asr #8 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46245,18 +46245,18 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 3924c <__cxa_atexit@plt+0x2d2ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip, asr #32 │ │ │ │ + teqeq r6, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldrdeq pc, [r5, -r0]! │ │ │ │ + msreq SP_abt, r0 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -46325,19 +46325,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r6, r0, asr #30 │ │ │ │ - teqeq r6, r8, lsl r0 │ │ │ │ - teqeq r6, r8, lsr #31 │ │ │ │ - teqeq r6, r0, lsl #1 │ │ │ │ - smlawbeq r5, ip, r2, pc @ │ │ │ │ + teqeq r6, r0, lsr #30 │ │ │ │ + teqeq r6, r8 @ │ │ │ │ + teqeq r6, r8, lsl #31 │ │ │ │ + teqeq r6, r0, rrx │ │ │ │ + msreq SP_usr, ip │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -46363,18 +46363,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 39424 <__cxa_atexit@plt+0x2d484> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip, ror lr │ │ │ │ - teqeq r6, r4, asr pc │ │ │ │ + teqeq r6, ip, asr lr │ │ │ │ + teqeq r6, r4, lsr pc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq pc, [r5, -r8]! │ │ │ │ + ldrdeq pc, [r5, -r8]! │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -46400,18 +46400,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 394b8 <__cxa_atexit@plt+0x2d518> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r8, ror #27 │ │ │ │ + teqeq r6, r8, asr #27 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq CPSR_sc, r4, ror #2 │ │ │ │ + msreq CPSR_sc, r4, asr #2 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46434,17 +46434,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 3953c <__cxa_atexit@plt+0x2d59c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r6, r0, asr #26 │ │ │ │ + teqeq r6, r0, lsr #26 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - msreq CPSR_sc, r0, ror #1 │ │ │ │ + smlawteq r5, r0, r0, pc @ │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -46513,19 +46513,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r6, r0, asr ip │ │ │ │ - teqeq r6, r8, lsr #26 │ │ │ │ + teqeq r6, r0, lsr ip │ │ │ │ + teqeq r6, r8, lsl #26 │ │ │ │ teqeq r6, r8 @ │ │ │ │ - teqeq r6, r0 @ │ │ │ │ - @ instruction: 0x0125ef9c │ │ │ │ + teqeq r6, r0, ror sp │ │ │ │ + @ instruction: 0x0125ef7c │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -46551,18 +46551,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 39714 <__cxa_atexit@plt+0x2d774> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, ip, lsl #23 │ │ │ │ - teqeq r6, r4, ror #24 │ │ │ │ + teqeq r6, ip, ror #22 │ │ │ │ + teqeq r6, r4, asr #24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0125ef08 │ │ │ │ + @ instruction: 0x0125eee8 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -46589,17 +46589,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 397a8 <__cxa_atexit@plt+0x2d808> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r6, r8 @ │ │ │ │ - teqeq r6, r8, asr #23 │ │ │ │ + teqeq r6, r8, lsr #23 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0125ee74 │ │ │ │ + @ instruction: 0x0125ee54 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46634,17 +46634,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r6, r8, lsl sl │ │ │ │ + teqeq r6, r8 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - smlawteq r5, r0, sp, lr │ │ │ │ + @ instruction: 0x0125eda0 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -46717,19 +46717,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r6, r4, lsr #18 │ │ │ │ - teqeq r6, r4 @ │ │ │ │ + teqeq r6, r4, lsl #18 │ │ │ │ teqeq r6, r4 @ │ │ │ │ - teqeq r6, ip, asr sl │ │ │ │ - @ instruction: 0x0125ec6c │ │ │ │ + teqeq r6, r4, ror r9 │ │ │ │ + teqeq r6, ip, lsr sl │ │ │ │ + @ instruction: 0x0125ec4c │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -46758,18 +46758,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 39a50 <__cxa_atexit@plt+0x2dab0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r8, asr r8 │ │ │ │ - teqeq r6, r0, lsr #18 │ │ │ │ + teqeq r6, r8, lsr r8 │ │ │ │ + teqeq r6, r0, lsl #18 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - smlawteq r5, ip, fp, lr │ │ │ │ + @ instruction: 0x0125ebac │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -46795,18 +46795,18 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #24] @ 39ae4 <__cxa_atexit@plt+0x2db44> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, asr #15 │ │ │ │ - teqeq r6, r8 @ │ │ │ │ + teqeq r6, r0, lsr #15 │ │ │ │ + teqeq r6, r8, ror r8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0125eb38 │ │ │ │ + @ instruction: 0x0125eb18 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39b30 <__cxa_atexit@plt+0x2db90> │ │ │ │ @@ -46822,15 +46822,15 @@ │ │ │ │ b 39b50 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r3, [pc, #20] @ 39b4c <__cxa_atexit@plt+0x2dbac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0, lsl r8 │ │ │ │ + teqeq r6, r0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r9, sl, #3 │ │ │ │ @@ -46905,26 +46905,26 @@ │ │ │ │ strb r0, [r9, r8] │ │ │ │ add r9, sl, #4 │ │ │ │ str lr, [r3, #12] │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ b 38954 <__cxa_atexit@plt+0x2c9b4> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - smlawbeq r5, ip, r9, lr │ │ │ │ + @ instruction: 0x0125e96c │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 38954 <__cxa_atexit@plt+0x2c9b4> │ │ │ │ - @ instruction: 0x0125e960 │ │ │ │ + @ instruction: 0x0125e940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 39d64 <__cxa_atexit@plt+0x2ddc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -46969,15 +46969,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ teqeq r6, r4 @ │ │ │ │ teqeq r6, ip @ │ │ │ │ - teqeq r6, r8, lsl #11 │ │ │ │ + teqeq r6, r8, ror #10 │ │ │ │ teqeq r6, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46991,16 +46991,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, ip, asr r4 │ │ │ │ - smlawbeq r5, r4, r0, pc @ │ │ │ │ + teqeq r6, ip, lsr r4 │ │ │ │ + msreq CPSR_sc, r4, rrx │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 39ed4 <__cxa_atexit@plt+0x2df34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -47060,20 +47060,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ teqeq r6, ip @ │ │ │ │ - @ instruction: 0x0125efa0 │ │ │ │ - smlawbeq r5, r8, pc, lr @ │ │ │ │ + smlawbeq r5, r0, pc, lr @ │ │ │ │ + @ instruction: 0x0125ef68 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - teqeq r6, r4, asr #6 │ │ │ │ - teqeq r6, r4, lsl #7 │ │ │ │ - @ instruction: 0x0125ef4c │ │ │ │ + teqeq r6, r4, lsr #6 │ │ │ │ + teqeq r6, r4, ror #6 │ │ │ │ + @ instruction: 0x0125ef2c │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47106,20 +47106,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 39fbc <__cxa_atexit@plt+0x2e01c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r5, -r4]! │ │ │ │ - smlawteq r5, ip, lr, lr │ │ │ │ + @ instruction: 0x0125eeb4 │ │ │ │ + @ instruction: 0x0125eeac │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - teqeq r6, ip, ror r2 │ │ │ │ + teqeq r6, ip, asr r2 │ │ │ │ teqeq r6, ip @ │ │ │ │ - @ instruction: 0x0125eea8 │ │ │ │ + smlawbeq r5, r8, lr, lr │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3a0b0 <__cxa_atexit@plt+0x2e110> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -47178,21 +47178,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 3a0e0 <__cxa_atexit@plt+0x2e140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror #3 │ │ │ │ - smlawteq r5, r4, sp, lr │ │ │ │ - @ instruction: 0x0125edac │ │ │ │ + teqeq r6, r0, asr #3 │ │ │ │ + @ instruction: 0x0125eda4 │ │ │ │ + smlawbeq r5, ip, sp, lr │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - teqeq r6, r8, ror #2 │ │ │ │ - teqeq r6, r8, lsr #3 │ │ │ │ - smlawbeq r5, r8, sp, lr │ │ │ │ + teqeq r6, r8, asr #2 │ │ │ │ + teqeq r6, r8, lsl #3 │ │ │ │ + @ instruction: 0x0125ed68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3a19c <__cxa_atexit@plt+0x2e1fc> │ │ │ │ ldr r7, [pc, #176] @ 3a1c4 <__cxa_atexit@plt+0x2e224> │ │ │ │ @@ -47238,19 +47238,19 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq lr, [r5, -r8]! │ │ │ │ - @ instruction: 0x0125ecec │ │ │ │ + @ instruction: 0x0125ecb8 │ │ │ │ + smlawteq r5, ip, ip, lr │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - teqeq r6, r0, lsl #1 │ │ │ │ - @ instruction: 0x0125eca4 │ │ │ │ + teqeq r6, r0, rrx │ │ │ │ + smlawbeq r5, r4, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3a254 <__cxa_atexit@plt+0x2e2b4> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -47277,20 +47277,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125ec20 │ │ │ │ + @ instruction: 0x0125ec00 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - teqeq r6, r0, asr #31 │ │ │ │ + teqeq r6, r0, lsr #31 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3a9e4 <__cxa_atexit@plt+0x2ea44> │ │ │ │ - @ instruction: 0x0125ec1c │ │ │ │ + strdeq lr, [r5, -ip]! │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3a304 <__cxa_atexit@plt+0x2e364> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -47320,16 +47320,16 @@ │ │ │ │ uxtb r1, r3 │ │ │ │ sub r2, r2, r1 │ │ │ │ str r2, [r5] │ │ │ │ b 3a9e4 <__cxa_atexit@plt+0x2ea44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4, lsr #30 │ │ │ │ - @ instruction: 0x0125eb40 │ │ │ │ + teqeq r6, r4, lsl #30 │ │ │ │ + @ instruction: 0x0125eb20 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3a394 <__cxa_atexit@plt+0x2e3f4> │ │ │ │ @@ -47360,19 +47360,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 3a3a4 <__cxa_atexit@plt+0x2e404> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0 @ │ │ │ │ - ldrdeq lr, [r5, -r0]! │ │ │ │ - smlawteq r5, ip, sl, lr │ │ │ │ + teqeq r6, r0, ror lr │ │ │ │ + @ instruction: 0x0125eab0 │ │ │ │ + @ instruction: 0x0125eaac │ │ │ │ teqeq r6, ip @ │ │ │ │ - @ instruction: 0x0125ea94 │ │ │ │ + @ instruction: 0x0125ea74 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3a440 <__cxa_atexit@plt+0x2e4a0> │ │ │ │ @@ -47403,18 +47403,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 3a450 <__cxa_atexit@plt+0x2e4b0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4, ror #27 │ │ │ │ - @ instruction: 0x0125ea24 │ │ │ │ - @ instruction: 0x0125ea20 │ │ │ │ - teqeq r6, r0, lsl lr │ │ │ │ + teqeq r6, r4, asr #27 │ │ │ │ + @ instruction: 0x0125ea04 │ │ │ │ + @ instruction: 0x0125ea00 │ │ │ │ + teqeq r6, r0 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3a634 <__cxa_atexit@plt+0x2e694> │ │ │ │ ldr r8, [pc, #548] @ 3a6b0 <__cxa_atexit@plt+0x2e710> │ │ │ │ @@ -47552,23 +47552,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, asr #26 │ │ │ │ - teqeq r6, r8, lsl sp │ │ │ │ + teqeq r6, ip, lsr #26 │ │ │ │ + teqeq r6, r8 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ teqeq r6, r4 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ teqeq r6, r0 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r6, r4, ror sp │ │ │ │ + teqeq r6, r4, asr sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -47596,15 +47596,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a764 <__cxa_atexit@plt+0x2e7c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r6, r4, lsl #24 │ │ │ │ + teqeq r6, r4, ror #23 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47628,15 +47628,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a7e4 <__cxa_atexit@plt+0x2e844> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, lsr #23 │ │ │ │ + teqeq r6, r0, lsl #23 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47654,15 +47654,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a84c <__cxa_atexit@plt+0x2e8ac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, lsr #22 │ │ │ │ + teqeq r6, r0, lsl #22 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47690,15 +47690,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3a8dc <__cxa_atexit@plt+0x2e93c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r8, lsl #21 │ │ │ │ + teqeq r6, r8, ror #20 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3a958 <__cxa_atexit@plt+0x2e9b8> │ │ │ │ @@ -47750,15 +47750,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r0 @ │ │ │ │ + teqeq r6, r0, ror r8 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -47814,16 +47814,16 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0125e40c │ │ │ │ - smlawteq r5, r8, r3, lr │ │ │ │ + @ instruction: 0x0125e3ec │ │ │ │ + @ instruction: 0x0125e3a8 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -47859,15 +47859,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0125e318 │ │ │ │ + strdeq lr, [r5, -r8]! │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3aba4 <__cxa_atexit@plt+0x2ec04> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -47926,15 +47926,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x0125e20c │ │ │ │ + @ instruction: 0x0125e1ec │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, r6 │ │ │ │ @@ -48048,21 +48048,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - teqeq r6, r8 @ │ │ │ │ - teqeq r6, r0, lsl #9 │ │ │ │ + teqeq r6, r8, ror r5 │ │ │ │ + teqeq r6, r0, ror #8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - teqeq r6, ip, asr #8 │ │ │ │ - teqeq r6, r4, asr #9 │ │ │ │ + teqeq r6, ip, lsr #8 │ │ │ │ + teqeq r6, r4, lsr #9 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, ip, asr #7 │ │ │ │ + teqeq r6, ip, lsr #7 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3af44 <__cxa_atexit@plt+0x2efa4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -48113,17 +48113,17 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r4, ror #6 │ │ │ │ + teqeq r6, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq r6, r8, lsr r3 │ │ │ │ + teqeq r6, r8, lsl r3 │ │ │ │ teqeq r6, ip @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -48142,16 +48142,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3aff0 <__cxa_atexit@plt+0x2f050> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, r8, lsr #4 │ │ │ │ - teqeq r6, r4, lsr #4 │ │ │ │ + teqeq r6, r8, lsl #4 │ │ │ │ + teqeq r6, r4, lsl #4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48205,28 +48205,28 @@ │ │ │ │ ldr r3, [pc, #28] @ 3b0ec <__cxa_atexit@plt+0x2f14c> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ - teqeq r6, r4, asr #2 │ │ │ │ - teqeq r6, r8, lsr r1 │ │ │ │ + teqeq r6, r4, lsr #2 │ │ │ │ + teqeq r6, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ - teqeq r6, ip, lsl #3 │ │ │ │ - @ instruction: 0x0125dd98 │ │ │ │ + teqeq r6, ip, ror #2 │ │ │ │ + @ instruction: 0x0125dd78 │ │ │ │ andeq r0, r0, r6, lsr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 3aff4 <__cxa_atexit@plt+0x2f054> │ │ │ │ - @ instruction: 0x0125dd78 │ │ │ │ + @ instruction: 0x0125dd58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3b1c0 <__cxa_atexit@plt+0x2f220> │ │ │ │ ldr r3, [pc, #172] @ 3b1e8 <__cxa_atexit@plt+0x2f248> │ │ │ │ @@ -48271,18 +48271,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - teqeq r6, ip, lsr r0 │ │ │ │ - teqeq r6, r8, lsr r0 │ │ │ │ - @ instruction: 0x0125dce0 │ │ │ │ - @ instruction: 0x0125dc9c │ │ │ │ + teqeq r6, ip, lsl r0 │ │ │ │ + teqeq r6, r8, lsl r0 │ │ │ │ + smlawteq r5, r0, ip, sp │ │ │ │ + @ instruction: 0x0125dc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3b260 <__cxa_atexit@plt+0x2f2c0> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -48304,17 +48304,17 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r6, ip @ │ │ │ │ - teqeq r6, r8 @ │ │ │ │ - @ instruction: 0x0125dc70 │ │ │ │ + teqeq r6, ip, ror pc │ │ │ │ + teqeq r6, r8, ror pc │ │ │ │ + @ instruction: 0x0125dc50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3b2c0 <__cxa_atexit@plt+0x2f320> │ │ │ │ @@ -48330,16 +48330,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3b2d8 <__cxa_atexit@plt+0x2f338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0125dc3c │ │ │ │ - @ instruction: 0x0125dc10 │ │ │ │ + @ instruction: 0x0125dc1c │ │ │ │ + strdeq sp, [r5, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 3b338 <__cxa_atexit@plt+0x2f398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -48382,21 +48382,21 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125d478 │ │ │ │ - @ instruction: 0x0125db9c │ │ │ │ + @ instruction: 0x0125d458 │ │ │ │ + @ instruction: 0x0125db7c │ │ │ │ teqeq r6, r0 @ │ │ │ │ - smlawbeq r5, ip, fp, sp │ │ │ │ + @ instruction: 0x0125db6c │ │ │ │ @ instruction: 0xffffb2ac │ │ │ │ - ldrdeq sp, [r5, -ip]! │ │ │ │ - @ instruction: 0x0125db50 │ │ │ │ + @ instruction: 0x0125d9bc │ │ │ │ + @ instruction: 0x0125db30 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 3b424 <__cxa_atexit@plt+0x2f484> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -48420,16 +48420,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r8, ror #27 │ │ │ │ - teqeq r6, r8, lsr pc │ │ │ │ + teqeq r6, r8, asr #27 │ │ │ │ + teqeq r6, r8, lsl pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3b4d4 <__cxa_atexit@plt+0x2f534> │ │ │ │ @@ -48464,18 +48464,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 3b4e4 <__cxa_atexit@plt+0x2f544> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, ror #26 │ │ │ │ + teqeq r6, r0, asr #26 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - teqeq r6, r8 @ │ │ │ │ - teqeq r6, ip, lsl #29 │ │ │ │ + teqeq r6, r8, ror lr │ │ │ │ + teqeq r6, ip, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3b530 <__cxa_atexit@plt+0x2f590> │ │ │ │ @@ -48509,15 +48509,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, asr #25 │ │ │ │ + teqeq r6, r0, lsr #25 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3b758 <__cxa_atexit@plt+0x2f7b8> │ │ │ │ ldr r0, [pc, #536] @ 3b7e0 <__cxa_atexit@plt+0x2f840> │ │ │ │ @@ -48652,23 +48652,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, r0, lsl ip │ │ │ │ + teqeq r6, r0 @ │ │ │ │ teqeq r6, r8 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r6, r8, lsl #23 │ │ │ │ + teqeq r6, r8, ror #22 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r6, r0, asr #23 │ │ │ │ + teqeq r6, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r6, r0, asr fp │ │ │ │ + teqeq r6, r0, lsr fp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -48723,15 +48723,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b900 <__cxa_atexit@plt+0x2f960> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r0, lsl #19 │ │ │ │ + teqeq r6, r0, ror #18 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48746,15 +48746,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b95c <__cxa_atexit@plt+0x2f9bc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r6, r4, lsl #18 │ │ │ │ + teqeq r6, r4, ror #17 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48782,17 +48782,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 3b9ec <__cxa_atexit@plt+0x2fa4c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r6, ip, ror r8 │ │ │ │ + teqeq r6, ip, asr r8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0125d510 │ │ │ │ + strdeq sp, [r5, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3ba38 <__cxa_atexit@plt+0x2fa98> │ │ │ │ ldr r7, [pc, #52] @ 3ba48 <__cxa_atexit@plt+0x2faa8> │ │ │ │ @@ -48807,16 +48807,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3ba4c <__cxa_atexit@plt+0x2faac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sp, [r5, -r0]! │ │ │ │ - @ instruction: 0x0125d4b4 │ │ │ │ + @ instruction: 0x0125d4b0 │ │ │ │ + @ instruction: 0x0125d494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ blt 3baa4 <__cxa_atexit@plt+0x2fb04> │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -48901,15 +48901,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - @ instruction: 0x0125d370 │ │ │ │ + @ instruction: 0x0125d350 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r8 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -48961,15 +48961,15 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - strheq sp, [r5, -ip]! │ │ │ │ + @ instruction: 0x0125d09c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ @@ -49020,15 +49020,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 3bdb0 <__cxa_atexit@plt+0x2fe10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r4, asr r4 │ │ │ │ + teqeq r6, r4, lsr r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3bf40 <__cxa_atexit@plt+0x2ffa0> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -49140,15 +49140,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r6, ip @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ teqeq r6, r0 @ │ │ │ │ - teqeq r6, r0, lsr r3 │ │ │ │ + teqeq r6, r0, lsl r3 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -49180,16 +49180,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 3c028 <__cxa_atexit@plt+0x30088> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - teqeq r6, r8, lsl #5 │ │ │ │ - teqeq r6, r0, lsl #4 │ │ │ │ + teqeq r6, r8, ror #4 │ │ │ │ + teqeq r6, r0, ror #3 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3c064 <__cxa_atexit@plt+0x300c4> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -49199,15 +49199,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3c07c <__cxa_atexit@plt+0x300dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r8, lsl #3 │ │ │ │ + teqeq r6, r8, ror #2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49250,18 +49250,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r6, r0, lsl #2 │ │ │ │ + teqeq r6, r0, ror #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - ldrsbeq r0, [r6, -ip]! │ │ │ │ - teqeq r6, ip, lsr r1 │ │ │ │ + ldrheq r0, [r6, -ip]! │ │ │ │ + teqeq r6, ip, lsl r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3c2e0 <__cxa_atexit@plt+0x30340> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -49388,21 +49388,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqpeq r5, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ muleq r0, r8, r1 │ │ │ │ - teqpeq r5, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - teqeq r6, r8 │ │ │ │ + teqpeq r5, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r6, r8, lsr r0 │ │ │ │ + teqeq r6, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49428,15 +49428,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c404 <__cxa_atexit@plt+0x30464> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqpeq r5, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49458,15 +49458,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c47c <__cxa_atexit@plt+0x304dc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r5, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r4, ror #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49481,15 +49481,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c4d8 <__cxa_atexit@plt+0x30538> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r5, r8, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49517,15 +49517,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c568 <__cxa_atexit@plt+0x305c8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqpeq r5, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, ror #25 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 3c5b0 <__cxa_atexit@plt+0x30610> │ │ │ │ @@ -49541,15 +49541,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3c5c4 <__cxa_atexit@plt+0x30624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0125c960 │ │ │ │ + @ instruction: 0x0125c940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ blt 3c618 <__cxa_atexit@plt+0x30678> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -49609,15 +49609,15 @@ │ │ │ │ beq 3c6c0 <__cxa_atexit@plt+0x30720> │ │ │ │ b 3c6e0 <__cxa_atexit@plt+0x30740> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqpeq r5, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c84c <__cxa_atexit@plt+0x308ac> │ │ │ │ @@ -49711,15 +49711,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqpeq r5, ip, asr #21 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, ip, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ lsl r3, r3, #12 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ @@ -49802,16 +49802,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqpeq r5, ip, asr r8 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ ldr fp, [r7, #3] │ │ │ │ @@ -49892,15 +49892,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqpeq r5, r8 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp fp, r3 │ │ │ │ bne 3cb70 <__cxa_atexit@plt+0x30bd0> │ │ │ │ @@ -49977,15 +49977,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqpeq r5, r0, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ teqpeq r5, r8 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ lsl r3, r3, #18 │ │ │ │ @@ -50072,16 +50072,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqpeq r5, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #20 │ │ │ │ cmp r2, r8 │ │ │ │ bcc 3cec8 <__cxa_atexit@plt+0x30f28> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -50123,15 +50123,15 @@ │ │ │ │ mov r8, #1 │ │ │ │ b 3c07c <__cxa_atexit@plt+0x300dc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqpeq r5, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r8 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3cf1c <__cxa_atexit@plt+0x30f7c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -50139,16 +50139,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 3cf20 <__cxa_atexit@plt+0x30f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - teqpeq r5, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r4 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [ip, #12]! │ │ │ │ ldr r3, [ip, #-8] │ │ │ │ ldr r1, [ip, #-4] │ │ │ │ @@ -50347,15 +50347,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3d260 <__cxa_atexit@plt+0x312c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, ror #31 │ │ │ │ + teqeq r5, r0, asr #31 │ │ │ │ teqeq r5, r4 @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3d284 <__cxa_atexit@plt+0x312e4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ @@ -50391,16 +50391,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d310 <__cxa_atexit@plt+0x31370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ b 10b7afc <__cxa_atexit@plt+0x10abb5c> │ │ │ │ - teqpeq r5, r4, ror r0 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r4, asr r0 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3d3bc <__cxa_atexit@plt+0x3141c> │ │ │ │ ldr r2, [pc, #152] @ 3d3cc <__cxa_atexit@plt+0x3142c> │ │ │ │ @@ -50441,15 +50441,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3d3d4 <__cxa_atexit@plt+0x31434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0125bb5c │ │ │ │ + @ instruction: 0x0125bb3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #76] @ 3d440 <__cxa_atexit@plt+0x314a0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -50520,15 +50520,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 3d510 <__cxa_atexit@plt+0x31570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0125ba24 │ │ │ │ + @ instruction: 0x0125ba04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 3d554 <__cxa_atexit@plt+0x315b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -50574,16 +50574,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3d5e8 <__cxa_atexit@plt+0x31648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r4, asr #24 │ │ │ │ - teqeq r5, r4, asr ip │ │ │ │ + teqeq r5, r4, lsr #24 │ │ │ │ + teqeq r5, r4, lsr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3d670 <__cxa_atexit@plt+0x316d0> │ │ │ │ @@ -50615,15 +50615,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 3d68c <__cxa_atexit@plt+0x316ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0125b8ac │ │ │ │ + smlawbeq r5, ip, r8, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 3d6d0 <__cxa_atexit@plt+0x31730> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -50669,15 +50669,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3d764 <__cxa_atexit@plt+0x317c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r4, asr #21 │ │ │ │ + teqeq r5, r4, lsr #21 │ │ │ │ teqeq r5, ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ @@ -50718,15 +50718,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 3d828 <__cxa_atexit@plt+0x31888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0125b718 │ │ │ │ + strdeq fp, [r5, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 3d870 <__cxa_atexit@plt+0x318d0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -50807,15 +50807,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 3d98c <__cxa_atexit@plt+0x319ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0125b5b8 │ │ │ │ + @ instruction: 0x0125b598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 3d9d0 <__cxa_atexit@plt+0x31a30> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -50861,15 +50861,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3da64 <__cxa_atexit@plt+0x31ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r4, asr #15 │ │ │ │ + teqeq r5, r4, lsr #15 │ │ │ │ teqeq r5, ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ @@ -50903,15 +50903,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 3db0c <__cxa_atexit@plt+0x31b6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0125b43c │ │ │ │ + @ instruction: 0x0125b41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 3db54 <__cxa_atexit@plt+0x31bb4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -51057,16 +51057,16 @@ │ │ │ │ str r8, [r5, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - teqeq r5, r8, lsl #10 │ │ │ │ - @ instruction: 0x0125b208 │ │ │ │ + teqeq r5, r8, ror #9 │ │ │ │ + @ instruction: 0x0125b1e8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3dd9c <__cxa_atexit@plt+0x31dfc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -51483,15 +51483,15 @@ │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r5, ip, lsr pc │ │ │ │ + teqeq r5, ip, lsl pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -51675,15 +51675,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e71c <__cxa_atexit@plt+0x3277c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0125a85c │ │ │ │ + @ instruction: 0x0125a83c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3e750 <__cxa_atexit@plt+0x327b0> │ │ │ │ str r3, [r5] │ │ │ │ @@ -51740,15 +51740,15 @@ │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - teqeq r5, r4, ror #21 │ │ │ │ + teqeq r5, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -51787,15 +51787,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3e8e0 <__cxa_atexit@plt+0x32940> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, ror r9 │ │ │ │ + teqeq r5, r4, asr r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9} │ │ │ │ b 3e904 <__cxa_atexit@plt+0x32964> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -51894,15 +51894,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x0125a500 │ │ │ │ + @ instruction: 0x0125a4e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3eaac <__cxa_atexit@plt+0x32b0c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -52319,15 +52319,15 @@ │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r5, ip, lsr #4 │ │ │ │ + teqeq r5, ip, lsl #4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -52511,15 +52511,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f42c <__cxa_atexit@plt+0x3348c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01259b54 │ │ │ │ + @ instruction: 0x01259b34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3f460 <__cxa_atexit@plt+0x334c0> │ │ │ │ str r3, [r5] │ │ │ │ @@ -52598,15 +52598,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3f58c <__cxa_atexit@plt+0x335ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r8, asr #25 │ │ │ │ + teqeq r5, r8, lsr #25 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52623,15 +52623,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3f5f0 <__cxa_atexit@plt+0x33650> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, ror #24 │ │ │ │ + teqeq r5, r4, asr #24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9} │ │ │ │ b 3f614 <__cxa_atexit@plt+0x33674> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -52729,16 +52729,16 @@ │ │ │ │ str r8, [r5, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - teqeq r5, r8, ror #21 │ │ │ │ - strdeq r9, [r5, -r8]! │ │ │ │ + teqeq r5, r8, asr #21 │ │ │ │ + ldrdeq r9, [r5, -r8]! │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3f7bc <__cxa_atexit@plt+0x3381c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -53155,15 +53155,15 @@ │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r5, ip, lsl r5 │ │ │ │ + teqeq r5, ip @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -53347,15 +53347,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4013c <__cxa_atexit@plt+0x3419c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01258e4c │ │ │ │ + @ instruction: 0x01258e2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 40170 <__cxa_atexit@plt+0x341d0> │ │ │ │ str r3, [r5] │ │ │ │ @@ -53412,15 +53412,15 @@ │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - teqeq r5, r4, asr #1 │ │ │ │ + teqeq r5, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -53459,15 +53459,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 40300 <__cxa_atexit@plt+0x34360> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, asr pc │ │ │ │ + teqeq r5, r4, lsr pc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 40370 <__cxa_atexit@plt+0x343d0> │ │ │ │ @@ -53494,15 +53494,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40388 <__cxa_atexit@plt+0x343e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01258c04 │ │ │ │ + @ instruction: 0x01258be4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 403b8 <__cxa_atexit@plt+0x34418> │ │ │ │ str r3, [r5] │ │ │ │ @@ -53532,15 +53532,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r5, ip, lsr #28 │ │ │ │ + teqeq r5, ip, lsl #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 404a4 <__cxa_atexit@plt+0x34504> │ │ │ │ @@ -53572,15 +53572,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 404c0 <__cxa_atexit@plt+0x34520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r8, [r5, -r0]! │ │ │ │ + @ instruction: 0x01258ab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 40504 <__cxa_atexit@plt+0x34564> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -53660,17 +53660,17 @@ │ │ │ │ cmp r3, r9 │ │ │ │ bne 40570 <__cxa_atexit@plt+0x345d0> │ │ │ │ ldr r7, [pc, #16] @ 40624 <__cxa_atexit@plt+0x34684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r8, lsl #28 │ │ │ │ - teqeq r5, r8, asr #26 │ │ │ │ - teqeq r5, r4, lsr #28 │ │ │ │ + teqeq r5, r8, ror #27 │ │ │ │ + teqeq r5, r8, lsr #26 │ │ │ │ + teqeq r5, r4, lsl #28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 4064c <__cxa_atexit@plt+0x346ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r2 │ │ │ │ @@ -53884,25 +53884,25 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - teqeq r5, r0, lsl sl │ │ │ │ + teqeq r5, r0 @ │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ - teqeq r5, r8, asr sl │ │ │ │ + teqeq r5, r8, lsr sl │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - teqeq r5, r4, ror #18 │ │ │ │ + teqeq r5, r4, asr #18 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -53974,15 +53974,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r5, r8, ror r7 │ │ │ │ + teqeq r5, r8, asr r7 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 40b54 <__cxa_atexit@plt+0x34bb4> │ │ │ │ @@ -54030,15 +54030,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 40bf0 <__cxa_atexit@plt+0x34c50> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, lsr #13 │ │ │ │ + teqeq r5, r4, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -54079,15 +54079,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 40cb0 <__cxa_atexit@plt+0x34d10> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r5, r0, asr #11 │ │ │ │ + teqeq r5, r0, lsr #11 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 40ce8 <__cxa_atexit@plt+0x34d48> │ │ │ │ @@ -54141,15 +54141,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r5, r4, ror #9 │ │ │ │ + teqeq r5, r4, asr #9 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r3, r1, lr, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 40df8 <__cxa_atexit@plt+0x34e58> │ │ │ │ @@ -54189,15 +54189,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 40e64 <__cxa_atexit@plt+0x34ec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0125812c │ │ │ │ + @ instruction: 0x0125810c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40f58 <__cxa_atexit@plt+0x34fb8> │ │ │ │ @@ -54259,15 +54259,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r1, r9} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r5, ip, lsr #6 │ │ │ │ + teqeq r5, ip, lsl #6 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #112] @ 41004 <__cxa_atexit@plt+0x35064> │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -54340,15 +54340,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 410c4 <__cxa_atexit@plt+0x35124> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0 @ │ │ │ │ + teqeq r5, r0, ror r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54363,15 +54363,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41120 <__cxa_atexit@plt+0x35180> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, lsr r1 │ │ │ │ + teqeq r5, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54388,15 +54388,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 41184 <__cxa_atexit@plt+0x351e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrsbeq fp, [r5, -r0]! │ │ │ │ + ldrheq fp, [r5, -r0]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 411a8 <__cxa_atexit@plt+0x35208> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -54606,27 +54606,27 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - teqeq r5, r8, ror #28 │ │ │ │ + teqeq r5, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - teqeq r5, r0, asr #29 │ │ │ │ + teqeq r5, r0, lsr #29 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - teqeq r5, r8, lsl #30 │ │ │ │ + teqeq r5, r8, ror #29 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r5, r4, lsl lr │ │ │ │ + teqeq r5, r4 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -54696,15 +54696,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r5, r0, lsr ip │ │ │ │ + teqeq r5, r0, lsl ip │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 4169c <__cxa_atexit@plt+0x356fc> │ │ │ │ @@ -54752,15 +54752,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 41738 <__cxa_atexit@plt+0x35798> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, ip, asr fp │ │ │ │ + teqeq r5, ip, lsr fp │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -54801,15 +54801,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 417f8 <__cxa_atexit@plt+0x35858> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r5, r8, ror sl │ │ │ │ + teqeq r5, r8, asr sl │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 41830 <__cxa_atexit@plt+0x35890> │ │ │ │ @@ -54863,15 +54863,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r5, ip @ │ │ │ │ + teqeq r5, ip, ror r9 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 41940 <__cxa_atexit@plt+0x359a0> │ │ │ │ @@ -54912,15 +54912,15 @@ │ │ │ │ b 419bc <__cxa_atexit@plt+0x35a1c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r5, r4, asr r8 │ │ │ │ + teqeq r5, r4, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41a90 <__cxa_atexit@plt+0x35af0> │ │ │ │ @@ -54977,15 +54977,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r1, r8} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - teqeq r5, ip, ror #15 │ │ │ │ + teqeq r5, ip, asr #15 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #108] @ 41b38 <__cxa_atexit@plt+0x35b98> │ │ │ │ mov r3, r7 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ @@ -55032,15 +55032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41b94 <__cxa_atexit@plt+0x35bf4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0, asr #13 │ │ │ │ + teqeq r5, r0, lsr #13 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55057,15 +55057,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 41bf8 <__cxa_atexit@plt+0x35c58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, ip, asr r6 │ │ │ │ + teqeq r5, ip, lsr r6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55080,15 +55080,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41c54 <__cxa_atexit@plt+0x35cb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0, lsl #12 │ │ │ │ + teqeq r5, r0, ror #11 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55105,15 +55105,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 41cb8 <__cxa_atexit@plt+0x35d18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, ip @ │ │ │ │ + teqeq r5, ip, ror r5 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 41cdc <__cxa_atexit@plt+0x35d3c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -55323,27 +55323,27 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - teqeq r5, r4, lsr r3 │ │ │ │ + teqeq r5, r4, lsl r3 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - teqeq r5, ip, lsl #7 │ │ │ │ + teqeq r5, ip, ror #6 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ teqeq r5, r4 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r5, r0, ror #5 │ │ │ │ + teqeq r5, r0, asr #5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -55413,15 +55413,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq sl, [r5, -ip]! │ │ │ │ + ldrsbeq sl, [r5, -ip]! │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 421d0 <__cxa_atexit@plt+0x36230> │ │ │ │ @@ -55469,15 +55469,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r3, [pc, #24] @ 4226c <__cxa_atexit@plt+0x362cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, lsr #32 │ │ │ │ + teqeq r5, r8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -55518,15 +55518,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 4232c <__cxa_atexit@plt+0x3638c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r5, r4, asr #30 │ │ │ │ + teqeq r5, r4, lsr #30 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 42364 <__cxa_atexit@plt+0x363c4> │ │ │ │ @@ -55580,15 +55580,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r5, r8, ror #28 │ │ │ │ + teqeq r5, r8, asr #28 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 42474 <__cxa_atexit@plt+0x364d4> │ │ │ │ @@ -55629,15 +55629,15 @@ │ │ │ │ b 424f0 <__cxa_atexit@plt+0x36550> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r5, r0, lsr #26 │ │ │ │ + teqeq r5, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 425c4 <__cxa_atexit@plt+0x36624> │ │ │ │ @@ -55749,15 +55749,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 426c8 <__cxa_atexit@plt+0x36728> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, ip, lsl #23 │ │ │ │ + teqeq r5, ip, ror #22 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55774,15 +55774,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4272c <__cxa_atexit@plt+0x3678c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r8, lsr #22 │ │ │ │ + teqeq r5, r8, lsl #22 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55797,15 +55797,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 42788 <__cxa_atexit@plt+0x367e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, ip, asr #21 │ │ │ │ + teqeq r5, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55822,15 +55822,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 427ec <__cxa_atexit@plt+0x3684c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r8, ror #20 │ │ │ │ + teqeq r5, r8, asr #20 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -55859,31 +55859,31 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01256724 │ │ │ │ + @ instruction: 0x01256704 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 428b0 <__cxa_atexit@plt+0x36910> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 428b8 <__cxa_atexit@plt+0x36918> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba472c <__cxa_atexit@plt+0xb9878c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, lsr r9 │ │ │ │ - @ instruction: 0x01256598 │ │ │ │ + teqeq r5, ip, lsl r9 │ │ │ │ + @ instruction: 0x01256578 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 42934 <__cxa_atexit@plt+0x36994> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -55912,19 +55912,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256560 │ │ │ │ + @ instruction: 0x01256540 │ │ │ │ teqeq r5, ip @ │ │ │ │ - teqeq r5, r4, ror #17 │ │ │ │ - teqeq r5, ip, asr #17 │ │ │ │ - strdeq r6, [r5, -r4]! │ │ │ │ + teqeq r5, r4, asr #17 │ │ │ │ + teqeq r5, ip, lsr #17 │ │ │ │ + ldrdeq r6, [r5, -r4]! │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 42a08 <__cxa_atexit@plt+0x36a68> │ │ │ │ ldr lr, [pc, #180] @ 42a38 <__cxa_atexit@plt+0x36a98> │ │ │ │ @@ -55970,19 +55970,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, asr r8 │ │ │ │ + teqeq r5, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012564ac │ │ │ │ - @ instruction: 0x012564a8 │ │ │ │ - teqeq r5, ip, lsr r8 │ │ │ │ + smlawbeq r5, ip, r4, r6 │ │ │ │ + smlawbeq r5, r8, r4, r6 │ │ │ │ + teqeq r5, ip, lsl r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -56003,15 +56003,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x01256398 │ │ │ │ + @ instruction: 0x01256378 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 42b3c <__cxa_atexit@plt+0x36b9c> │ │ │ │ @@ -56042,19 +56042,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 42b4c <__cxa_atexit@plt+0x36bac> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r8, ror #13 │ │ │ │ - @ instruction: 0x01256348 │ │ │ │ - @ instruction: 0x01256344 │ │ │ │ + teqeq r5, r8, asr #13 │ │ │ │ + @ instruction: 0x01256328 │ │ │ │ + @ instruction: 0x01256324 │ │ │ │ teqeq r5, ip @ │ │ │ │ - @ instruction: 0x012562ec │ │ │ │ + smlawteq r5, ip, r2, r6 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 42c1c <__cxa_atexit@plt+0x36c7c> │ │ │ │ @@ -56098,20 +56098,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 42c2c <__cxa_atexit@plt+0x36c8c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r4, lsr r6 │ │ │ │ - teqeq r5, r0, lsr #12 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ teqeq r5, r4, lsl r6 │ │ │ │ + teqeq r5, r0, lsl #12 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + teqeq r5, r4 @ │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x01256208 │ │ │ │ + @ instruction: 0x012561e8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 42c8c <__cxa_atexit@plt+0x36cec> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -56121,15 +56121,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 42db4 <__cxa_atexit@plt+0x36e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, ror #10 │ │ │ │ + teqeq r5, r0, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 42cf8 <__cxa_atexit@plt+0x36d58> │ │ │ │ ldr r2, [pc, #72] @ 42d00 <__cxa_atexit@plt+0x36d60> │ │ │ │ @@ -56187,17 +56187,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, lsl #9 │ │ │ │ - teqeq r5, r8, asr #9 │ │ │ │ - @ instruction: 0x012560ac │ │ │ │ + teqeq r5, r0, ror #8 │ │ │ │ + teqeq r5, r8, lsr #9 │ │ │ │ + smlawbeq r5, ip, r0, r6 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ bcc 42fe8 <__cxa_atexit@plt+0x37048> │ │ │ │ cmn r8, #1 │ │ │ │ @@ -56350,18 +56350,18 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqeq r5, ip @ │ │ │ │ + teqeq r5, ip, ror r2 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x01255e20 │ │ │ │ + @ instruction: 0x01255e00 │ │ │ │ andeq pc, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43108 <__cxa_atexit@plt+0x37168> │ │ │ │ @@ -56416,17 +56416,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - teqeq r5, r4, lsl r1 │ │ │ │ + ldrsheq r9, [r5, -r4]! │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01255d18 │ │ │ │ + strdeq r5, [r5, -r8]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 431ec <__cxa_atexit@plt+0x3724c> │ │ │ │ ldr r7, [pc, #184] @ 43214 <__cxa_atexit@plt+0x37274> │ │ │ │ @@ -56474,19 +56474,19 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01255d98 │ │ │ │ + @ instruction: 0x01255d78 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - @ instruction: 0x01255c2c │ │ │ │ + @ instruction: 0x01255c0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 432b0 <__cxa_atexit@plt+0x37310> │ │ │ │ @@ -56533,15 +56533,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba472c <__cxa_atexit@plt+0xb9878c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r5, r4 @ │ │ │ │ - @ instruction: 0x01255b50 │ │ │ │ + @ instruction: 0x01255b30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 43380 <__cxa_atexit@plt+0x373e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -56571,19 +56571,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01255b18 │ │ │ │ - teqeq r5, r4 @ │ │ │ │ - teqeq r5, ip @ │ │ │ │ - teqeq r5, r4, lsl #29 │ │ │ │ - @ instruction: 0x01255aa8 │ │ │ │ + strdeq r5, [r5, -r8]! │ │ │ │ + teqeq r5, r4, ror lr │ │ │ │ + teqeq r5, ip, ror lr │ │ │ │ + teqeq r5, r4, ror #28 │ │ │ │ + smlawbeq r5, r8, sl, r5 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4344c <__cxa_atexit@plt+0x374ac> │ │ │ │ ldr lr, [pc, #164] @ 43474 <__cxa_atexit@plt+0x374d4> │ │ │ │ @@ -56625,18 +56625,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 43478 <__cxa_atexit@plt+0x374d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, lsl #28 │ │ │ │ + teqeq r5, r8, ror #27 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01255a60 │ │ │ │ - @ instruction: 0x01255a5c │ │ │ │ + @ instruction: 0x01255a40 │ │ │ │ + @ instruction: 0x01255a3c │ │ │ │ teqeq r5, r0 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56654,17 +56654,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 434ec <__cxa_atexit@plt+0x3754c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, ror sp │ │ │ │ + teqeq r5, r4, asr sp │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x01255964 │ │ │ │ + @ instruction: 0x01255944 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 43570 <__cxa_atexit@plt+0x375d0> │ │ │ │ @@ -56696,18 +56696,18 @@ │ │ │ │ b 43580 <__cxa_atexit@plt+0x375e0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ teqeq r5, r4 @ │ │ │ │ - strdeq r5, [r5, -r4]! │ │ │ │ - strdeq r5, [r5, -r0]! │ │ │ │ - teqeq r5, r0, ror #25 │ │ │ │ - @ instruction: 0x012558b8 │ │ │ │ + ldrdeq r5, [r5, -r4]! │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ + teqeq r5, r0, asr #25 │ │ │ │ + @ instruction: 0x01255898 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 43650 <__cxa_atexit@plt+0x376b0> │ │ │ │ @@ -56751,20 +56751,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 43660 <__cxa_atexit@plt+0x376c0> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, lsl #24 │ │ │ │ - teqeq r5, ip, ror #23 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ teqeq r5, r0, ror #23 │ │ │ │ + teqeq r5, ip, asr #23 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + teqeq r5, r0, asr #23 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldrdeq r5, [r5, -r4]! │ │ │ │ + @ instruction: 0x012557b4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 436c0 <__cxa_atexit@plt+0x37720> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -56774,15 +56774,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 437e8 <__cxa_atexit@plt+0x37848> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, lsr #22 │ │ │ │ + teqeq r5, ip, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4372c <__cxa_atexit@plt+0x3778c> │ │ │ │ ldr r2, [pc, #72] @ 43734 <__cxa_atexit@plt+0x37794> │ │ │ │ @@ -56840,17 +56840,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, asr #20 │ │ │ │ - teqeq r5, r4 @ │ │ │ │ - @ instruction: 0x01255678 │ │ │ │ + teqeq r5, ip, lsr #20 │ │ │ │ + teqeq r5, r4, ror sl │ │ │ │ + @ instruction: 0x01255658 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #48 @ 0x30 │ │ │ │ cmp r9, fp │ │ │ │ str r4, [sp, #32] │ │ │ │ bcc 439f0 <__cxa_atexit@plt+0x37a50> │ │ │ │ @@ -56993,19 +56993,19 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqeq r5, r8, ror r8 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - @ instruction: 0x01255410 │ │ │ │ + strdeq r5, [r5, -r0]! │ │ │ │ andeq pc, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #80 @ 0x50 │ │ │ │ cmp r2, ip │ │ │ │ bcc 43b48 <__cxa_atexit@plt+0x37ba8> │ │ │ │ ldr r1, [pc, #252] @ 43b64 <__cxa_atexit@plt+0x37bc4> │ │ │ │ @@ -57071,19 +57071,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqeq r5, r0, ror r7 │ │ │ │ + teqeq r5, r0, asr r7 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrdeq r5, [r5, -r4]! │ │ │ │ + @ instruction: 0x012552b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 43c30 <__cxa_atexit@plt+0x37c90> │ │ │ │ ldr r7, [pc, #184] @ 43c58 <__cxa_atexit@plt+0x37cb8> │ │ │ │ @@ -57131,19 +57131,19 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0125535c │ │ │ │ + @ instruction: 0x0125533c │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ - @ instruction: 0x012551e8 │ │ │ │ + smlawteq r5, r8, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43cf4 <__cxa_atexit@plt+0x37d54> │ │ │ │ @@ -57175,15 +57175,15 @@ │ │ │ │ b 437e8 <__cxa_atexit@plt+0x37848> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ - @ instruction: 0x01255144 │ │ │ │ + @ instruction: 0x01255124 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 43d54 <__cxa_atexit@plt+0x37db4> │ │ │ │ ldr r7, [pc, #52] @ 43d64 <__cxa_atexit@plt+0x37dc4> │ │ │ │ @@ -57198,16 +57198,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 43d68 <__cxa_atexit@plt+0x37dc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01255240 │ │ │ │ - @ instruction: 0x012550e8 │ │ │ │ + @ instruction: 0x01255220 │ │ │ │ + smlawteq r5, r8, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 43e38 <__cxa_atexit@plt+0x37e98> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -57252,18 +57252,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01255068 │ │ │ │ - @ instruction: 0x01255064 │ │ │ │ + @ instruction: 0x01255048 │ │ │ │ + @ instruction: 0x01255044 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01255008 │ │ │ │ + @ instruction: 0x01254fe8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ blt 43ea4 <__cxa_atexit@plt+0x37f04> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -57299,16 +57299,16 @@ │ │ │ │ mul r7, r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01254fa8 │ │ │ │ - @ instruction: 0x01254fa4 │ │ │ │ + smlawbeq r5, r8, pc, r4 @ │ │ │ │ + smlawbeq r5, r4, pc, r4 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -57325,15 +57325,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r5, r8, ror #5 │ │ │ │ + teqeq r5, r8, asr #5 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -57518,16 +57518,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r5, r0, lsr r0 │ │ │ │ - ldrheq r8, [r5, -r4]! │ │ │ │ + teqeq r5, r0, lsl r0 │ │ │ │ + @ instruction: 0x01358094 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -57550,15 +57550,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 442ec <__cxa_atexit@plt+0x3834c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r0, ror pc │ │ │ │ + teqeq r5, r0, asr pc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -57614,15 +57614,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 443ec <__cxa_atexit@plt+0x3844c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r0, ror lr │ │ │ │ + teqeq r5, r0, asr lr │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -57648,15 +57648,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01254b44 │ │ │ │ + @ instruction: 0x01254b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 444d0 <__cxa_atexit@plt+0x38530> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -57674,18 +57674,18 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01254b00 │ │ │ │ - teqeq r5, r4, lsr #26 │ │ │ │ - teqeq r5, r4, lsr #29 │ │ │ │ - strdeq r4, [r5, -r0]! │ │ │ │ + @ instruction: 0x01254ae0 │ │ │ │ + teqeq r5, r4, lsl #26 │ │ │ │ + teqeq r5, r4, lsl #29 │ │ │ │ + ldrdeq r4, [r5, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4456c <__cxa_atexit@plt+0x385cc> │ │ │ │ @@ -57718,16 +57718,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 44588 <__cxa_atexit@plt+0x385e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01254a74 │ │ │ │ - @ instruction: 0x01254a4c │ │ │ │ + @ instruction: 0x01254a54 │ │ │ │ + @ instruction: 0x01254a2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 445d4 <__cxa_atexit@plt+0x38634> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -57738,15 +57738,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 445cc <__cxa_atexit@plt+0x3862c> │ │ │ │ b 445e4 <__cxa_atexit@plt+0x38644> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01254a00 │ │ │ │ + @ instruction: 0x012549e0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt 44614 <__cxa_atexit@plt+0x38674> │ │ │ │ mov sl, r5 │ │ │ │ ldr r0, [sl, #8]! │ │ │ │ @@ -57878,19 +57878,19 @@ │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - strdeq r4, [r5, -r4]! @ │ │ │ │ - strdeq r4, [r5, -r0]! │ │ │ │ + ldrdeq r4, [r5, -r4]! @ │ │ │ │ + ldrdeq r4, [r5, -r0]! │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01254838 │ │ │ │ - @ instruction: 0x01254834 │ │ │ │ + @ instruction: 0x01254818 │ │ │ │ + @ instruction: 0x01254814 │ │ │ │ andeq r0, r0, r0, lsr #13 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -57908,15 +57908,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r5, ip, asr #19 │ │ │ │ + teqeq r5, ip, lsr #19 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -58101,16 +58101,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r5, r4, lsl r7 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqeq r5, r4 @ │ │ │ │ + teqeq r5, r8, ror r7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -58133,15 +58133,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44c08 <__cxa_atexit@plt+0x38c68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, asr r6 │ │ │ │ + teqeq r5, r4, lsr r6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -58197,15 +58197,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44d08 <__cxa_atexit@plt+0x38d68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, asr r5 │ │ │ │ + teqeq r5, r4, lsr r5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -58327,15 +58327,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44f10 <__cxa_atexit@plt+0x38f70> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, ip, asr #6 │ │ │ │ + teqeq r5, ip, lsr #6 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 44f34 <__cxa_atexit@plt+0x38f94> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -58443,15 +58443,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - teqeq r5, r0, lsr #3 │ │ │ │ + teqeq r5, r0, lsl #3 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r5, #16 │ │ │ │ sub r9, r1, r2 │ │ │ │ ldm fp, {r3, r8, fp} │ │ │ │ @@ -58499,15 +58499,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 451c0 <__cxa_atexit@plt+0x39220> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq r7, [r5, -r4]! │ │ │ │ + @ instruction: 0x01357094 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r9, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 451f8 <__cxa_atexit@plt+0x39258> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58677,15 +58677,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45484 <__cxa_atexit@plt+0x394e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r5, r0, fp, r3 │ │ │ │ + @ instruction: 0x01253b60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 454b8 <__cxa_atexit@plt+0x39518> │ │ │ │ str r3, [r5] │ │ │ │ @@ -58779,16 +58779,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 45624 <__cxa_atexit@plt+0x39684> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, lsl ip │ │ │ │ - teqeq r5, ip, lsr ip │ │ │ │ + teqeq r5, r4 @ │ │ │ │ + teqeq r5, ip, lsl ip │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58812,15 +58812,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 456a4 <__cxa_atexit@plt+0x39704> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r5, r8 @ │ │ │ │ - teqeq r5, r0, lsr #23 │ │ │ │ + teqeq r5, r0, lsl #23 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 456c8 <__cxa_atexit@plt+0x39728> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ @@ -59000,15 +59000,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 45994 <__cxa_atexit@plt+0x399f4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r5, r0, ror #17 │ │ │ │ + teqeq r5, r0, asr #17 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r1, r0, sl, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 459cc <__cxa_atexit@plt+0x39a2c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59184,15 +59184,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45c70 <__cxa_atexit@plt+0x39cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01253398 │ │ │ │ + @ instruction: 0x01253378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 45ca4 <__cxa_atexit@plt+0x39d04> │ │ │ │ str r3, [r5] │ │ │ │ @@ -59288,16 +59288,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 45e18 <__cxa_atexit@plt+0x39e78> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0, lsr #8 │ │ │ │ - teqeq r5, r8, asr #8 │ │ │ │ + teqeq r5, r0, lsl #8 │ │ │ │ + teqeq r5, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59320,18 +59320,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 45e98 <__cxa_atexit@plt+0x39ef8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r4, ror #7 │ │ │ │ - teqeq r5, ip, lsr #7 │ │ │ │ + teqeq r5, r4, asr #7 │ │ │ │ + teqeq r5, ip, lsl #7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01253198 │ │ │ │ + @ instruction: 0x01253178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45ee4 <__cxa_atexit@plt+0x39f44> │ │ │ │ @@ -59347,16 +59347,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45efc <__cxa_atexit@plt+0x39f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01253164 │ │ │ │ - @ instruction: 0x01253138 │ │ │ │ + @ instruction: 0x01253144 │ │ │ │ + @ instruction: 0x01253118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 45f5c <__cxa_atexit@plt+0x39fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -59399,21 +59399,21 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01252854 │ │ │ │ - smlawteq r5, r4, r0, r3 │ │ │ │ - teqeq r5, ip, asr #7 │ │ │ │ - strheq r3, [r5, -r4]! │ │ │ │ + @ instruction: 0x01252834 │ │ │ │ + @ instruction: 0x012530a4 │ │ │ │ + teqeq r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x01253094 │ │ │ │ @ instruction: 0xffff0688 │ │ │ │ - @ instruction: 0x01252db8 │ │ │ │ - @ instruction: 0x01253078 │ │ │ │ + @ instruction: 0x01252d98 │ │ │ │ + qsubeq r3, r8, r5 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 465a4 <__cxa_atexit@plt+0x3a604> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4602c <__cxa_atexit@plt+0x3a08c> │ │ │ │ @@ -59425,15 +59425,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 46044 <__cxa_atexit@plt+0x3a0a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, asr #3 │ │ │ │ + teqeq r5, r0, lsr #3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 461d4 <__cxa_atexit@plt+0x3a234> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -59541,19 +59541,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, ror #2 │ │ │ │ + teqeq r5, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - teqeq r5, ip, lsr r0 │ │ │ │ - @ instruction: 0x0135609c │ │ │ │ + teqeq r5, ip, lsl r0 │ │ │ │ + teqeq r5, ip, ror r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -59586,15 +59586,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ teqeq r5, r4 @ │ │ │ │ - teqeq r5, ip, ror #30 │ │ │ │ + teqeq r5, ip, asr #30 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 462f8 <__cxa_atexit@plt+0x3a358> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -59655,18 +59655,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, ror #28 │ │ │ │ + teqeq r5, ip, asr #28 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r5, r8, asr #28 │ │ │ │ - teqeq r5, r8, lsr #29 │ │ │ │ + teqeq r5, r8, lsr #28 │ │ │ │ + teqeq r5, r8, lsl #29 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 46414 <__cxa_atexit@plt+0x3a474> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -59726,18 +59726,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, asr sp │ │ │ │ + teqeq r5, r0, lsr sp │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r5, ip, lsr #26 │ │ │ │ - teqeq r5, ip, lsl #27 │ │ │ │ + teqeq r5, ip, lsl #26 │ │ │ │ + teqeq r5, ip, ror #26 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 46568 <__cxa_atexit@plt+0x3a5c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -59766,15 +59766,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - teqeq r5, r8, lsr #25 │ │ │ │ + teqeq r5, r8, lsl #25 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ andeq r6, r0, sl, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #32 │ │ │ │ @@ -59993,25 +59993,25 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - teqeq r5, r0, ror #24 │ │ │ │ + teqeq r5, r0, asr #24 │ │ │ │ teqeq r5, ip @ │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ - @ instruction: 0x0125277c │ │ │ │ - @ instruction: 0x012527b0 │ │ │ │ + @ instruction: 0x0125275c │ │ │ │ + @ instruction: 0x01252790 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0125271c │ │ │ │ + strdeq r2, [r5, -ip]! │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46970 <__cxa_atexit@plt+0x3a9d0> │ │ │ │ ldr r3, [pc, #32] @ 4697c <__cxa_atexit@plt+0x3a9dc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -60020,15 +60020,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldrdeq r2, [r5, -r8]! │ │ │ │ + @ instruction: 0x012526b8 │ │ │ │ andeq ip, r6, lr, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60082,15 +60082,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x012525e0 │ │ │ │ + smlawteq r5, r0, r5, r2 │ │ │ │ andeq r6, r3, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46ab4 <__cxa_atexit@plt+0x3ab14> │ │ │ │ ldr r3, [pc, #40] @ 46ac0 <__cxa_atexit@plt+0x3ab20> │ │ │ │ mov r8, r7 │ │ │ │ @@ -60101,15 +60101,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01252594 │ │ │ │ + @ instruction: 0x01252574 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, r2 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -60145,18 +60145,18 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - teqeq r5, r4, asr #15 │ │ │ │ + teqeq r5, r4, lsr #15 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r2, [r5, -r0]! │ │ │ │ - smlawteq r5, ip, r4, r2 │ │ │ │ + @ instruction: 0x012524b0 │ │ │ │ + @ instruction: 0x012524ac │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ @@ -60331,15 +60331,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252208 │ │ │ │ + @ instruction: 0x012521e8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 46ea4 <__cxa_atexit@plt+0x3af04> │ │ │ │ ldr r7, [pc, #52] @ 46eb4 <__cxa_atexit@plt+0x3af14> │ │ │ │ @@ -60354,16 +60354,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 46eb8 <__cxa_atexit@plt+0x3af18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r2, [r5, -r0]! │ │ │ │ - @ instruction: 0x012521ac │ │ │ │ + @ instruction: 0x012521b0 │ │ │ │ + smlawbeq r5, ip, r1, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #144] @ 46f6c <__cxa_atexit@plt+0x3afcc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -60402,15 +60402,15 @@ │ │ │ │ b 465a4 <__cxa_atexit@plt+0x3a604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strdeq r2, [r5, -r0]! │ │ │ │ + ldrdeq r2, [r5, -r0]! │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [pc, #100] @ 46ffc <__cxa_atexit@plt+0x3b05c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -60437,15 +60437,15 @@ │ │ │ │ stm r2, {r0, ip, lr} │ │ │ │ b 465a4 <__cxa_atexit@plt+0x3a604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01252064 │ │ │ │ + @ instruction: 0x01252044 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 47058 <__cxa_atexit@plt+0x3b0b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ @@ -60480,15 +60480,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 470b4 <__cxa_atexit@plt+0x3b114> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0, lsr #3 │ │ │ │ + teqeq r5, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60505,15 +60505,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 47118 <__cxa_atexit@plt+0x3b178> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, ip, lsr r1 │ │ │ │ + teqeq r5, ip, lsl r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 4713c <__cxa_atexit@plt+0x3b19c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -60637,15 +60637,15 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r5, ip, asr pc │ │ │ │ + teqeq r5, ip, lsr pc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -60683,15 +60683,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 473e0 <__cxa_atexit@plt+0x3b440> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ + teqeq r5, r0, ror lr │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r9, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #260096 @ 0x3f800 │ │ │ │ orr r3, r3, #1835008 @ 0x1c0000 │ │ │ │ and r1, r2, r3 │ │ │ │ @@ -60799,15 +60799,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 475ac <__cxa_atexit@plt+0x3b60c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01251ae8 │ │ │ │ + smlawteq r5, r8, sl, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 475e0 <__cxa_atexit@plt+0x3b640> │ │ │ │ str r3, [r5] │ │ │ │ @@ -60880,15 +60880,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 476f4 <__cxa_atexit@plt+0x3b754> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r5, r0, ror #22 │ │ │ │ + teqeq r5, r0, asr #22 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60907,15 +60907,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r5, ip @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01251964 │ │ │ │ + @ instruction: 0x01251944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 477a4 <__cxa_atexit@plt+0x3b804> │ │ │ │ @@ -60931,16 +60931,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 477bc <__cxa_atexit@plt+0x3b81c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01251930 │ │ │ │ - @ instruction: 0x01251904 │ │ │ │ + @ instruction: 0x01251910 │ │ │ │ + @ instruction: 0x012518e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4781c <__cxa_atexit@plt+0x3b87c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -60983,24 +60983,24 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01250f94 │ │ │ │ - @ instruction: 0x01251890 │ │ │ │ - teqeq r5, ip, lsl #22 │ │ │ │ - smlawbeq r5, r0, r8, r1 │ │ │ │ + @ instruction: 0x01250f74 │ │ │ │ + @ instruction: 0x01251870 │ │ │ │ + teqeq r5, ip, ror #21 │ │ │ │ + @ instruction: 0x01251860 │ │ │ │ @ instruction: 0xfffeedc8 │ │ │ │ - strdeq r1, [r5, -r8]! │ │ │ │ - @ instruction: 0x01251844 │ │ │ │ + ldrdeq r1, [r5, -r8]! │ │ │ │ + @ instruction: 0x01251824 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 47abc <__cxa_atexit@plt+0x3bb1c> │ │ │ │ - @ instruction: 0x012515e4 │ │ │ │ + smlawteq r5, r4, r5, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4793c <__cxa_atexit@plt+0x3b99c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -61030,16 +61030,16 @@ │ │ │ │ uxtb r1, r3 │ │ │ │ sub r2, r2, r1 │ │ │ │ str r2, [r5] │ │ │ │ b 47abc <__cxa_atexit@plt+0x3bb1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, ror #17 │ │ │ │ - @ instruction: 0x01251508 │ │ │ │ + teqeq r5, ip, asr #17 │ │ │ │ + @ instruction: 0x012514e8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 479cc <__cxa_atexit@plt+0x3ba2c> │ │ │ │ @@ -61070,19 +61070,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 479dc <__cxa_atexit@plt+0x3ba3c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r8, asr r8 │ │ │ │ - @ instruction: 0x01251498 │ │ │ │ - @ instruction: 0x01251494 │ │ │ │ - teqeq r5, r4, lsl #17 │ │ │ │ - @ instruction: 0x0125145c │ │ │ │ + teqeq r5, r8, lsr r8 │ │ │ │ + @ instruction: 0x01251478 │ │ │ │ + @ instruction: 0x01251474 │ │ │ │ + teqeq r5, r4, ror #16 │ │ │ │ + @ instruction: 0x0125143c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 47a78 <__cxa_atexit@plt+0x3bad8> │ │ │ │ @@ -61113,21 +61113,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 47a88 <__cxa_atexit@plt+0x3bae8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, lsr #15 │ │ │ │ - @ instruction: 0x012513ec │ │ │ │ - @ instruction: 0x012513e8 │ │ │ │ + teqeq r5, ip, lsl #15 │ │ │ │ + smlawteq r5, ip, r3, r1 │ │ │ │ + smlawteq r5, r8, r3, r1 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x012513e4 │ │ │ │ + smlawteq r5, r4, r3, r1 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 47c3c <__cxa_atexit@plt+0x3bc9c> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -61229,16 +61229,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x012514a0 │ │ │ │ - @ instruction: 0x0125122c │ │ │ │ + smlawbeq r5, r0, r4, r1 │ │ │ │ + @ instruction: 0x0125120c │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ ldrb r1, [r5, #24] │ │ │ │ lsl r3, r3, #12 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ @@ -61318,15 +61318,15 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 481ec <__cxa_atexit@plt+0x3c24c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlawteq r5, ip, r0, r1 │ │ │ │ + @ instruction: 0x012510ac │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ ldrb r6, [r5, #16] │ │ │ │ ldrb r3, [r5, #20] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r3, r6, lsl #6 │ │ │ │ @@ -61402,15 +61402,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldm sp, {r4, r6, r7} │ │ │ │ str r8, [r5] │ │ │ │ b 481ec <__cxa_atexit@plt+0x3c24c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01250f7c │ │ │ │ + @ instruction: 0x01250f5c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r4, [r5, #8] │ │ │ │ @@ -61483,15 +61483,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldm sp, {r4, r6, r7} │ │ │ │ b 481ec <__cxa_atexit@plt+0x3c24c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01250e38 │ │ │ │ + @ instruction: 0x01250e18 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ ldr r9, [pc, #364] @ 481e4 <__cxa_atexit@plt+0x3c244> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ @@ -61653,20 +61653,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrsheq r4, [r5, -r4]! @ │ │ │ │ - teqeq r5, r8, lsr #31 │ │ │ │ + ldrsbeq r4, [r5, -r4]! @ │ │ │ │ + teqeq r5, r8, lsl #31 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - teqeq r5, r0, lsr r0 │ │ │ │ - teqeq r5, r8, lsr pc │ │ │ │ - teqeq r5, r4, lsr pc │ │ │ │ + teqeq r5, r0, lsl r0 │ │ │ │ + teqeq r5, r8, lsl pc │ │ │ │ + teqeq r5, r4, lsl pc │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 483d4 <__cxa_atexit@plt+0x3c434> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -61719,17 +61719,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r5, r4 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq r5, r8, lsr #29 │ │ │ │ - teqeq r5, ip, lsr #28 │ │ │ │ - teqeq r5, r8, lsr #28 │ │ │ │ + teqeq r5, r8, lsl #29 │ │ │ │ + teqeq r5, ip, lsl #28 │ │ │ │ + teqeq r5, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -61746,16 +61746,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 48480 <__cxa_atexit@plt+0x3c4e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - teqeq r5, r4 @ │ │ │ │ + teqeq r5, r8, ror sp │ │ │ │ + teqeq r5, r4, ror sp │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61811,28 +61811,28 @@ │ │ │ │ ldr r3, [pc, #28] @ 48584 <__cxa_atexit@plt+0x3c5e4> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ - teqeq r5, ip, lsr #25 │ │ │ │ - teqeq r5, r0, lsr #25 │ │ │ │ + teqeq r5, ip, lsl #25 │ │ │ │ + teqeq r5, r0, lsl #25 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x01250900 │ │ │ │ + smulwteq r5, r0, r8 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 48484 <__cxa_atexit@plt+0x3c4e4> │ │ │ │ - smulwbeq r5, r4, r8 │ │ │ │ + smlawbeq r5, r4, r8, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4865c <__cxa_atexit@plt+0x3c6bc> │ │ │ │ ldr lr, [pc, #176] @ 48684 <__cxa_atexit@plt+0x3c6e4> │ │ │ │ @@ -61877,19 +61877,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 48688 <__cxa_atexit@plt+0x3c6e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, lsl #24 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0125085c │ │ │ │ - @ instruction: 0x01250858 │ │ │ │ teqeq r5, r4, ror #23 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x0125083c │ │ │ │ + @ instruction: 0x01250838 │ │ │ │ + teqeq r5, r4, asr #23 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -61909,17 +61909,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 48708 <__cxa_atexit@plt+0x3c768> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, ror #22 │ │ │ │ + teqeq r5, r4, asr #22 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01250748 │ │ │ │ + @ instruction: 0x01250728 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 487b4 <__cxa_atexit@plt+0x3c814> │ │ │ │ ldr r3, [r0, #20] │ │ │ │ @@ -61957,17 +61957,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r5, r8, ror sl │ │ │ │ + teqeq r5, r8, asr sl │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlawbeq r5, r8, r6, r0 │ │ │ │ + @ instruction: 0x01250668 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #60] @ 48820 <__cxa_atexit@plt+0x3c880> │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ @@ -61981,22 +61981,22 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ b 48a78 <__cxa_atexit@plt+0x3cad8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01250630 │ │ │ │ + @ instruction: 0x01250610 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 48a78 <__cxa_atexit@plt+0x3cad8> │ │ │ │ - @ instruction: 0x01250614 │ │ │ │ + strdeq r0, [r5, -r4]! │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp lr, fp │ │ │ │ bcc 48908 <__cxa_atexit@plt+0x3c968> │ │ │ │ ldr r8, [pc, #208] @ 48930 <__cxa_atexit@plt+0x3c990> │ │ │ │ ldr r9, [pc, #208] @ 48934 <__cxa_atexit@plt+0x3c994> │ │ │ │ @@ -62049,20 +62049,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - teqeq r5, r4, ror r9 │ │ │ │ + teqeq r5, r4, asr r9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smulwbeq r5, ip, r5 │ │ │ │ - smulwbeq r5, r8, r5 │ │ │ │ - teqeq r5, ip, lsr r9 │ │ │ │ - @ instruction: 0x0125050c │ │ │ │ + smlawbeq r5, ip, r5, r0 │ │ │ │ + smlawbeq r5, r8, r5, r0 │ │ │ │ + teqeq r5, ip, lsl r9 │ │ │ │ + smulwteq r5, ip, r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, r2 │ │ │ │ bne 4897c <__cxa_atexit@plt+0x3c9dc> │ │ │ │ ldr r7, [pc, #124] @ 489e8 <__cxa_atexit@plt+0x3ca48> │ │ │ │ @@ -62094,17 +62094,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smulwteq r5, r8, r4 │ │ │ │ - smulwteq r5, r4, r4 │ │ │ │ - teqeq r5, r8, lsl #17 │ │ │ │ + smlawteq r5, r8, r4, r0 │ │ │ │ + smlawteq r5, r4, r4, r0 │ │ │ │ + teqeq r5, r8, ror #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -62124,17 +62124,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 48a64 <__cxa_atexit@plt+0x3cac4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, lsl #16 │ │ │ │ + teqeq r5, r8, ror #15 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smulwteq r5, r8, r3 │ │ │ │ + smlawteq r5, r8, r3, r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp r2, fp │ │ │ │ bcc 48b90 <__cxa_atexit@plt+0x3cbf0> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ @@ -62222,20 +62222,20 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - teqeq r5, r0, lsl #13 │ │ │ │ - teqeq r5, r4, ror r6 │ │ │ │ + teqeq r5, r0, ror #12 │ │ │ │ + teqeq r5, r4, asr r6 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x01250258 │ │ │ │ + @ instruction: 0x01250238 │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -62271,17 +62271,17 @@ │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - teqeq r5, r8, ror r5 │ │ │ │ + teqeq r5, r8, asr r5 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - smulwbeq r5, r0, r1 │ │ │ │ + smlawbeq r5, r0, r1, r0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -62311,18 +62311,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 48d54 <__cxa_atexit@plt+0x3cdb4> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - teqeq r5, r8, ror #9 │ │ │ │ + teqeq r5, r8, asr #9 │ │ │ │ teqeq r5, r4 @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strdeq r0, [r5, -ip]! │ │ │ │ + ldrdeq r0, [r5, -ip]! │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 48dc4 <__cxa_atexit@plt+0x3ce24> │ │ │ │ ldr lr, [pc, #84] @ 48dcc <__cxa_atexit@plt+0x3ce2c> │ │ │ │ ldr r8, [pc, #84] @ 48dd0 <__cxa_atexit@plt+0x3ce30> │ │ │ │ @@ -62344,23 +62344,23 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r5, ip, asr r4 │ │ │ │ - smlawbeq r5, r0, r0, r0 │ │ │ │ + teqeq r5, ip, lsr r4 │ │ │ │ + @ instruction: 0x01250060 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 48a78 <__cxa_atexit@plt+0x3cad8> │ │ │ │ - @ instruction: 0x01250064 │ │ │ │ + @ instruction: 0x01250044 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 48e9c <__cxa_atexit@plt+0x3cefc> │ │ │ │ ldr lr, [pc, #176] @ 48ec4 <__cxa_atexit@plt+0x3cf24> │ │ │ │ @@ -62405,19 +62405,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 48ec8 <__cxa_atexit@plt+0x3cf28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, asr #7 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0125001c │ │ │ │ - @ instruction: 0x01250018 │ │ │ │ teqeq r5, r4, lsr #7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strdeq pc, [r4, -ip]! │ │ │ │ + strdeq pc, [r4, -r8]! │ │ │ │ + teqeq r5, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -62437,17 +62437,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 48f48 <__cxa_atexit@plt+0x3cfa8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, lsr #6 │ │ │ │ + teqeq r5, r4, lsl #6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - msreq LR_abt, r4 │ │ │ │ + msreq R12_usr, r4 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62479,15 +62479,15 @@ │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - teqeq r5, ip, asr #4 │ │ │ │ + teqeq r5, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 49030 <__cxa_atexit@plt+0x3d090> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -62614,19 +62614,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r4, ror #2 │ │ │ │ + teqeq r5, r4, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - teqeq r5, r8, lsr r0 │ │ │ │ - @ instruction: 0x01353098 │ │ │ │ + teqeq r5, r8, lsl r0 │ │ │ │ + teqeq r5, r8, ror r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -62659,15 +62659,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ teqeq r5, r0 @ │ │ │ │ - teqeq r5, r8, ror #30 │ │ │ │ + teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 492fc <__cxa_atexit@plt+0x3d35c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -62728,18 +62728,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r8, ror #28 │ │ │ │ + teqeq r5, r8, asr #28 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r5, r4, asr #28 │ │ │ │ - teqeq r5, r4, lsr #29 │ │ │ │ + teqeq r5, r4, lsr #28 │ │ │ │ + teqeq r5, r4, lsl #29 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 49418 <__cxa_atexit@plt+0x3d478> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -62799,18 +62799,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, asr #26 │ │ │ │ + teqeq r5, ip, lsr #26 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r5, r8, lsr #26 │ │ │ │ - teqeq r5, r8, lsl #27 │ │ │ │ + teqeq r5, r8, lsl #26 │ │ │ │ + teqeq r5, r8, ror #26 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49550 <__cxa_atexit@plt+0x3d5b0> │ │ │ │ @@ -62829,15 +62829,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 49430 <__cxa_atexit@plt+0x3d490> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strdeq pc, [r4, -r0]! │ │ │ │ + ldrdeq pc, [r4, -r0]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 495b8 <__cxa_atexit@plt+0x3d618> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -62853,17 +62853,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 495cc <__cxa_atexit@plt+0x3d62c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, asr ip │ │ │ │ - msreq CPSR_s, ip, lsr #17 │ │ │ │ - msreq CPSR_s, r8, lsr #17 │ │ │ │ + teqeq r5, r0, lsr ip │ │ │ │ + smlawbeq r4, ip, r8, pc @ │ │ │ │ + smlawbeq r4, r8, r8, pc @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 49780 <__cxa_atexit@plt+0x3d7e0> │ │ │ │ ldr r0, [pc, #536] @ 49808 <__cxa_atexit@plt+0x3d868> │ │ │ │ @@ -62998,23 +62998,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r5, r8, ror #23 │ │ │ │ + teqeq r5, r8, asr #23 │ │ │ │ teqeq r5, r0 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r5, r0, ror #22 │ │ │ │ + teqeq r5, r0, asr #22 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqeq r5, r8, ror fp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r5, r8, lsr #22 │ │ │ │ + teqeq r5, r8, lsl #22 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -63069,15 +63069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 49928 <__cxa_atexit@plt+0x3d988> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, asr r9 │ │ │ │ + teqeq r5, r8, lsr r9 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63128,17 +63128,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 49a14 <__cxa_atexit@plt+0x3da74> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r5, r4, asr r8 │ │ │ │ + teqeq r5, r4, lsr r8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq R12_usr, r0 │ │ │ │ + smlawteq r4, r0, r6, pc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 49a9c <__cxa_atexit@plt+0x3dafc> │ │ │ │ ldr r3, [pc, #112] @ 49aac <__cxa_atexit@plt+0x3db0c> │ │ │ │ @@ -63188,15 +63188,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 49af4 <__cxa_atexit@plt+0x3db54> │ │ │ │ b 49b0c <__cxa_atexit@plt+0x3db6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq pc, [r4, -ip]! │ │ │ │ + ldrdeq pc, [r4, -ip]! │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #1 │ │ │ │ blt 49b60 <__cxa_atexit@plt+0x3dbc0> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -63259,15 +63259,15 @@ │ │ │ │ b 49c20 <__cxa_atexit@plt+0x3dc80> │ │ │ │ ldr r7, [pc, #16] @ 49c1c <__cxa_atexit@plt+0x3dc7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc4c │ │ │ │ - ldrdeq pc, [r4, -r0]! │ │ │ │ + msreq CPSR_s, r0 @ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 49cb4 <__cxa_atexit@plt+0x3dd14> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -63305,26 +63305,26 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, asr #10 │ │ │ │ - teqeq r5, r8, lsr r5 │ │ │ │ + teqeq r5, r8, lsr #10 │ │ │ │ + teqeq r5, r8, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - msreq CPSR_s, r8, lsl #8 │ │ │ │ + msreq LR_abt, r8 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 49c20 <__cxa_atexit@plt+0x3dc80> │ │ │ │ - msreq CPSR_s, r4, asr r1 │ │ │ │ + msreq CPSR_s, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #68 @ 0x44 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -63592,23 +63592,23 @@ │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffee70 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x0124ed04 │ │ │ │ + @ instruction: 0x0124ece4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ b 48a78 <__cxa_atexit@plt+0x3cad8> │ │ │ │ - @ instruction: 0x0124ece4 │ │ │ │ + smlawteq r4, r4, ip, lr │ │ │ │ andeq r3, r0, fp, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a230 <__cxa_atexit@plt+0x3e290> │ │ │ │ @@ -63657,23 +63657,23 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x0124ec00 │ │ │ │ + @ instruction: 0x0124ebe0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ b 48a78 <__cxa_atexit@plt+0x3cad8> │ │ │ │ - ldrdeq lr, [r4, -ip]! │ │ │ │ + @ instruction: 0x0124eebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a2bc <__cxa_atexit@plt+0x3e31c> │ │ │ │ @@ -63689,16 +63689,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4a2d4 <__cxa_atexit@plt+0x3e334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124eea8 │ │ │ │ - @ instruction: 0x0124ee7c │ │ │ │ + smlawbeq r4, r8, lr, lr │ │ │ │ + @ instruction: 0x0124ee5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4a334 <__cxa_atexit@plt+0x3e394> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -63741,22 +63741,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124e47c │ │ │ │ - @ instruction: 0x0124ee08 │ │ │ │ + @ instruction: 0x0124e45c │ │ │ │ + @ instruction: 0x0124ede8 │ │ │ │ teqeq r5, r4 @ │ │ │ │ - strdeq lr, [r4, -r8]! │ │ │ │ + ldrdeq lr, [r4, -r8]! │ │ │ │ @ instruction: 0xfffec2b0 │ │ │ │ - @ instruction: 0x0124e9e0 │ │ │ │ - @ instruction: 0x0124edbc │ │ │ │ - @ instruction: 0x0124ea94 │ │ │ │ + smlawteq r4, r0, r9, lr │ │ │ │ + @ instruction: 0x0124ed9c │ │ │ │ + @ instruction: 0x0124ea74 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a494 <__cxa_atexit@plt+0x3e4f4> │ │ │ │ ldr r9, [pc, #216] @ 4a4bc <__cxa_atexit@plt+0x3e51c> │ │ │ │ @@ -63812,20 +63812,20 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r5, ip, ror #27 │ │ │ │ + teqeq r5, ip, asr #27 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0124ea20 │ │ │ │ - @ instruction: 0x0124ea1c │ │ │ │ - teqeq r5, ip, lsr #27 │ │ │ │ - smlawbeq r4, r0, r9, lr │ │ │ │ + @ instruction: 0x0124ea00 │ │ │ │ + strdeq lr, [r4, -ip]! │ │ │ │ + teqeq r5, ip, lsl #27 │ │ │ │ + @ instruction: 0x0124e960 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4a508 <__cxa_atexit@plt+0x3e568> │ │ │ │ ldr r7, [pc, #128] @ 4a578 <__cxa_atexit@plt+0x3e5d8> │ │ │ │ @@ -63858,16 +63858,16 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0124e95c │ │ │ │ - @ instruction: 0x0124e958 │ │ │ │ + @ instruction: 0x0124e93c │ │ │ │ + @ instruction: 0x0124e938 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63888,17 +63888,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4a5f4 <__cxa_atexit@plt+0x3e654> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r8, ror ip │ │ │ │ + teqeq r5, r8, asr ip │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x0124e85c │ │ │ │ + @ instruction: 0x0124e83c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 4a6ac <__cxa_atexit@plt+0x3e70c> │ │ │ │ ldr lr, [pc, #176] @ 4a6cc <__cxa_atexit@plt+0x3e72c> │ │ │ │ @@ -63945,18 +63945,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x0124e7b8 │ │ │ │ - @ instruction: 0x0124e7b4 │ │ │ │ + @ instruction: 0x0124e798 │ │ │ │ + @ instruction: 0x0124e794 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x0124e774 │ │ │ │ + @ instruction: 0x0124e754 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4a748 <__cxa_atexit@plt+0x3e7a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -63978,17 +63978,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124e71c │ │ │ │ - @ instruction: 0x0124e718 │ │ │ │ - teqeq r5, r4, lsl fp │ │ │ │ + strdeq lr, [r4, -ip]! │ │ │ │ + strdeq lr, [r4, -r8]! │ │ │ │ + teqeq r5, r4 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4a7a0 <__cxa_atexit@plt+0x3e800> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -63998,15 +63998,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 4a7b8 <__cxa_atexit@plt+0x3e818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, ip, asr #20 │ │ │ │ + teqeq r5, ip, lsr #20 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4a948 <__cxa_atexit@plt+0x3e9a8> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -64117,16 +64117,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r5, r4 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - teqeq r5, r8, asr #17 │ │ │ │ - teqeq r5, r8, lsr #18 │ │ │ │ + teqeq r5, r8, lsr #17 │ │ │ │ + teqeq r5, r8, lsl #18 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -64158,15 +64158,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 4aa30 <__cxa_atexit@plt+0x3ea90> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - teqeq r5, r0, lsl #17 │ │ │ │ + teqeq r5, r0, ror #16 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4aa6c <__cxa_atexit@plt+0x3eacc> │ │ │ │ @@ -64177,15 +64177,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4aa84 <__cxa_atexit@plt+0x3eae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, lsl #15 │ │ │ │ + teqeq r5, r0, ror #14 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64231,16 +64231,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ teqeq r5, r4 @ │ │ │ │ - teqeq r5, r4, lsr r7 │ │ │ │ - @ instruction: 0x0124e304 │ │ │ │ + teqeq r5, r4, lsl r7 │ │ │ │ + @ instruction: 0x0124e2e4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4aba4 <__cxa_atexit@plt+0x3ec04> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -64256,18 +64256,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 4abb8 <__cxa_atexit@plt+0x3ec18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r4, ror #12 │ │ │ │ - smlawteq r4, r0, r2, lr │ │ │ │ - @ instruction: 0x0124e2bc │ │ │ │ - @ instruction: 0x0124e5b4 │ │ │ │ + teqeq r5, r4, asr #12 │ │ │ │ + @ instruction: 0x0124e2a0 │ │ │ │ + @ instruction: 0x0124e29c │ │ │ │ + @ instruction: 0x0124e594 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4ac48 <__cxa_atexit@plt+0x3eca8> │ │ │ │ ldr r3, [pc, #120] @ 4ac58 <__cxa_atexit@plt+0x3ecb8> │ │ │ │ @@ -64300,16 +64300,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ac60 <__cxa_atexit@plt+0x3ecc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0124e538 │ │ │ │ - @ instruction: 0x0124e510 │ │ │ │ + @ instruction: 0x0124e518 │ │ │ │ + strdeq lr, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 4acb0 <__cxa_atexit@plt+0x3ed10> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -64321,15 +64321,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 4aca8 <__cxa_atexit@plt+0x3ed08> │ │ │ │ b 4acc0 <__cxa_atexit@plt+0x3ed20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlawteq r4, r0, r4, lr │ │ │ │ + @ instruction: 0x0124e4a0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 4af80 <__cxa_atexit@plt+0x3efe0> │ │ │ │ ldr lr, [r7, #11] │ │ │ │ @@ -64520,26 +64520,26 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r7, [pc, #40] @ 4afe8 <__cxa_atexit@plt+0x3f048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x0124df6c │ │ │ │ + @ instruction: 0x0124df4c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - teqeq r5, r4, lsl #6 │ │ │ │ - @ instruction: 0x0124df24 │ │ │ │ + teqeq r5, r4, ror #5 │ │ │ │ + @ instruction: 0x0124df04 │ │ │ │ teqeq r5, r4 @ │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ - @ instruction: 0x0124e1ac │ │ │ │ + smlawbeq r4, ip, r1, lr │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - @ instruction: 0x0124de58 │ │ │ │ + @ instruction: 0x0124de38 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b094 <__cxa_atexit@plt+0x3f0f4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64597,20 +64597,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x0124dda8 │ │ │ │ - teqeq r5, r0, asr #2 │ │ │ │ + smlawbeq r4, r8, sp, sp │ │ │ │ + teqeq r5, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ - teqeq r5, ip @ │ │ │ │ - @ instruction: 0x0124dd3c │ │ │ │ + teqeq r5, ip, ror r1 │ │ │ │ + @ instruction: 0x0124dd1c │ │ │ │ andeq r1, r0, fp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b1d0 <__cxa_atexit@plt+0x3f230> │ │ │ │ @@ -64657,15 +64657,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x0124dc60 │ │ │ │ + @ instruction: 0x0124dc40 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b28c <__cxa_atexit@plt+0x3f2ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64723,20 +64723,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0124dbb0 │ │ │ │ - teqeq r5, r8, asr #30 │ │ │ │ + @ instruction: 0x0124db90 │ │ │ │ + teqeq r5, r8, lsr #30 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ @ instruction: 0xfffff3b0 │ │ │ │ - teqeq r5, r4, lsr #31 │ │ │ │ - @ instruction: 0x0124db44 │ │ │ │ + teqeq r5, r4, lsl #31 │ │ │ │ + @ instruction: 0x0124db24 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -64770,17 +64770,17 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ - teqeq r5, r4 @ │ │ │ │ + teqeq r5, r4, ror lr │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strdeq sp, [r4, -r4]! │ │ │ │ + ldrdeq sp, [r4, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4b408 <__cxa_atexit@plt+0x3f468> │ │ │ │ @@ -64796,16 +64796,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b420 <__cxa_atexit@plt+0x3f480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r4, r4, sp, sp │ │ │ │ - @ instruction: 0x0124dd94 │ │ │ │ + @ instruction: 0x0124dda4 │ │ │ │ + @ instruction: 0x0124dd74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [pc, #216] @ 4b510 <__cxa_atexit@plt+0x3f570> │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ add sl, pc, sl │ │ │ │ cmp r7, #3 │ │ │ │ @@ -64856,22 +64856,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x0124dce8 │ │ │ │ + @ instruction: 0x0124dc94 │ │ │ │ @ instruction: 0x0124dd08 │ │ │ │ - @ instruction: 0x0124dcb4 │ │ │ │ - @ instruction: 0x0124dd28 │ │ │ │ - @ instruction: 0x0124d31c │ │ │ │ - teqeq r5, ip @ │ │ │ │ + strdeq sp, [r4, -ip]! │ │ │ │ + teqeq r5, ip, ror lr │ │ │ │ @ instruction: 0xfffeb144 │ │ │ │ - @ instruction: 0x0124d874 │ │ │ │ - @ instruction: 0x0124dc50 │ │ │ │ + @ instruction: 0x0124d854 │ │ │ │ + @ instruction: 0x0124dc30 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4b56c <__cxa_atexit@plt+0x3f5cc> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -64881,15 +64881,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 4b584 <__cxa_atexit@plt+0x3f5e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, lsl #25 │ │ │ │ + teqeq r5, r0, ror #24 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ sub r4, r5, #20 │ │ │ │ cmp r4, fp │ │ │ │ bcc 4b6ec <__cxa_atexit@plt+0x3f74c> │ │ │ │ @@ -64988,19 +64988,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, ip, lsr #24 │ │ │ │ + teqeq r5, ip, lsl #24 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - teqeq r5, r0, lsr #22 │ │ │ │ - teqeq r5, r0, lsl #23 │ │ │ │ + teqeq r5, r0, lsl #22 │ │ │ │ + teqeq r5, r0, ror #22 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -65030,18 +65030,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 4b7d0 <__cxa_atexit@plt+0x3f830> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - teqeq r5, r0, ror #20 │ │ │ │ - teqeq r5, r0, asr #21 │ │ │ │ + teqeq r5, r0, asr #20 │ │ │ │ + teqeq r5, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - smlawbeq r4, r0, r6, sp │ │ │ │ + @ instruction: 0x0124d660 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4b898 <__cxa_atexit@plt+0x3f8f8> │ │ │ │ ldr r8, [pc, #200] @ 4b8c0 <__cxa_atexit@plt+0x3f920> │ │ │ │ @@ -65095,18 +65095,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0124d618 │ │ │ │ - @ instruction: 0x0124d614 │ │ │ │ - teqeq r5, r8, lsr #19 │ │ │ │ - @ instruction: 0x0124d57c │ │ │ │ + strdeq sp, [r4, -r8]! │ │ │ │ + strdeq sp, [r4, -r4]! │ │ │ │ + teqeq r5, r8, lsl #19 │ │ │ │ + @ instruction: 0x0124d55c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4b90c <__cxa_atexit@plt+0x3f96c> │ │ │ │ ldr r7, [pc, #116] @ 4b970 <__cxa_atexit@plt+0x3f9d0> │ │ │ │ @@ -65136,16 +65136,16 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0124d558 │ │ │ │ - @ instruction: 0x0124d554 │ │ │ │ + @ instruction: 0x0124d538 │ │ │ │ + @ instruction: 0x0124d534 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65163,17 +65163,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4b9e0 <__cxa_atexit@plt+0x3fa40> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r5, r0, lsl #17 │ │ │ │ + teqeq r5, r0, ror #16 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0124d470 │ │ │ │ + @ instruction: 0x0124d450 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4ba88 <__cxa_atexit@plt+0x3fae8> │ │ │ │ ldr lr, [pc, #160] @ 4baa8 <__cxa_atexit@plt+0x3fb08> │ │ │ │ @@ -65215,19 +65215,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - teqeq r5, ip, asr #15 │ │ │ │ - ldrdeq sp, [r4, -ip]! │ │ │ │ - ldrdeq sp, [r4, -r8]! │ │ │ │ + teqeq r5, ip, lsr #15 │ │ │ │ + @ instruction: 0x0124d3bc │ │ │ │ + @ instruction: 0x0124d3b8 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x0124d398 │ │ │ │ + @ instruction: 0x0124d378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bb28 <__cxa_atexit@plt+0x3fb88> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -65250,17 +65250,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124d33c │ │ │ │ - @ instruction: 0x0124d338 │ │ │ │ - teqeq r5, r8, lsr r7 │ │ │ │ + @ instruction: 0x0124d31c │ │ │ │ + @ instruction: 0x0124d318 │ │ │ │ + teqeq r5, r8, lsl r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4bb7c <__cxa_atexit@plt+0x3fbdc> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -65269,15 +65269,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4bb94 <__cxa_atexit@plt+0x3fbf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r5, r0, ror r6 │ │ │ │ + teqeq r5, r0, asr r6 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65322,16 +65322,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - teqeq r5, r0, lsr r6 │ │ │ │ - strdeq sp, [r4, -r8]! │ │ │ │ + teqeq r5, r0, lsl r6 │ │ │ │ + ldrdeq sp, [r4, -r8]! │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4bd20 <__cxa_atexit@plt+0x3fd80> │ │ │ │ ldr r8, [pc, #200] @ 4bd48 <__cxa_atexit@plt+0x3fda8> │ │ │ │ @@ -65383,20 +65383,20 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - teqeq r5, r0, asr r5 │ │ │ │ + teqeq r5, r0, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0124d190 │ │ │ │ - smlawbeq r4, ip, r1, sp │ │ │ │ - teqeq r5, r0, lsr #10 │ │ │ │ - strdeq sp, [r4, -r4]! │ │ │ │ + @ instruction: 0x0124d170 │ │ │ │ + @ instruction: 0x0124d16c │ │ │ │ + teqeq r5, r0, lsl #10 │ │ │ │ + ldrdeq sp, [r4, -r4]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4bd94 <__cxa_atexit@plt+0x3fdf4> │ │ │ │ ldr r7, [pc, #116] @ 4bdf8 <__cxa_atexit@plt+0x3fe58> │ │ │ │ @@ -65426,17 +65426,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq sp, [r4, -r0]! │ │ │ │ - smlawteq r4, ip, r0, sp │ │ │ │ - teqeq r5, r0, ror r4 │ │ │ │ + strheq sp, [r4, -r0]! │ │ │ │ + @ instruction: 0x0124d0ac │ │ │ │ + teqeq r5, r0, asr r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -65455,15 +65455,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0124cfe8 │ │ │ │ + smlawteq r4, r8, pc, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4bf10 <__cxa_atexit@plt+0x3ff70> │ │ │ │ ldr lr, [pc, #160] @ 4bf30 <__cxa_atexit@plt+0x3ff90> │ │ │ │ @@ -65505,19 +65505,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - teqeq r5, r4, asr #6 │ │ │ │ - @ instruction: 0x0124cf54 │ │ │ │ - @ instruction: 0x0124cf50 │ │ │ │ - teqeq r5, r8, asr #6 │ │ │ │ - @ instruction: 0x0124cf10 │ │ │ │ + teqeq r5, r4, lsr #6 │ │ │ │ + @ instruction: 0x0124cf34 │ │ │ │ + @ instruction: 0x0124cf30 │ │ │ │ + teqeq r5, r8, lsr #6 │ │ │ │ + strdeq ip, [r4, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bfb0 <__cxa_atexit@plt+0x40010> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -65540,18 +65540,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124ceb4 │ │ │ │ - @ instruction: 0x0124ceb0 │ │ │ │ + @ instruction: 0x0124ce94 │ │ │ │ + @ instruction: 0x0124ce90 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - smlawbeq r4, r8, lr, ip │ │ │ │ + @ instruction: 0x0124ce68 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4c050 <__cxa_atexit@plt+0x400b0> │ │ │ │ @@ -65584,18 +65584,18 @@ │ │ │ │ b 4c060 <__cxa_atexit@plt+0x400c0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x0124ce14 │ │ │ │ - @ instruction: 0x0124ce10 │ │ │ │ - teqeq r5, r4, lsl #4 │ │ │ │ - @ instruction: 0x0124d160 │ │ │ │ + strdeq ip, [r4, -r4]! │ │ │ │ + strdeq ip, [r4, -r0]! │ │ │ │ + teqeq r5, r4, ror #3 │ │ │ │ + @ instruction: 0x0124d140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4c0f8 <__cxa_atexit@plt+0x40158> │ │ │ │ ldr lr, [pc, #100] @ 4c100 <__cxa_atexit@plt+0x40160> │ │ │ │ mov r2, r5 │ │ │ │ @@ -65621,30 +65621,30 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r5, r4, lsr #2 │ │ │ │ + teqeq r5, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq sp, [r4, -r0]! │ │ │ │ + strheq sp, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 4c13c <__cxa_atexit@plt+0x4019c> │ │ │ │ str r3, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0124d09c │ │ │ │ + @ instruction: 0x0124d07c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [r8, #4]! │ │ │ │ add r0, r9, #8 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ @@ -65669,29 +65669,29 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0124d018 │ │ │ │ + strdeq ip, [r4, -r8]! │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4c1f8 <__cxa_atexit@plt+0x40258> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0124cfe0 │ │ │ │ + smlawteq r4, r0, pc, ip @ │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4c504 <__cxa_atexit@plt+0x40564> │ │ │ │ add lr, sp, #20 │ │ │ │ @@ -65898,27 +65898,27 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x0124ca40 │ │ │ │ + @ instruction: 0x0124ca20 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ teqpeq r4, r4 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124c9e4 │ │ │ │ - teqpeq r4, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ - teqpeq r4, r4, lsr #27 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r4, r4, r9, ip │ │ │ │ + teqpeq r4, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4, lsl #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff05c │ │ │ │ - @ instruction: 0x0124cc94 │ │ │ │ + @ instruction: 0x0124cc74 │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - smlawteq r4, ip, r8, ip │ │ │ │ + @ instruction: 0x0124c8ac │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -65969,21 +65969,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 4c668 <__cxa_atexit@plt+0x406c8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124c83c │ │ │ │ + @ instruction: 0x0124c81c │ │ │ │ teqpeq r4, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r8 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - teqpeq r4, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r4, r8, r7, ip │ │ │ │ + teqpeq r4, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124c7a8 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c738 <__cxa_atexit@plt+0x40798> │ │ │ │ @@ -66027,15 +66027,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strdeq ip, [r4, -r8]! │ │ │ │ + ldrdeq ip, [r4, -r8]! │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -66086,20 +66086,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 4c83c <__cxa_atexit@plt+0x4089c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124c668 │ │ │ │ + @ instruction: 0x0124c648 │ │ │ │ teqpeq r4, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r4, r4, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ @ instruction: 0xfffff03c │ │ │ │ - teqpeq r4, r4, asr sl @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4c8fc <__cxa_atexit@plt+0x4095c> │ │ │ │ ldr r0, [pc, #136] @ 4c904 <__cxa_atexit@plt+0x40964> │ │ │ │ mov r3, r5 │ │ │ │ @@ -66134,15 +66134,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - teqpeq r4, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 4c960 <__cxa_atexit@plt+0x409c0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -66195,15 +66195,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r4, r0, asr r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4ca9c <__cxa_atexit@plt+0x40afc> │ │ │ │ ldr r0, [pc, #136] @ 4caa4 <__cxa_atexit@plt+0x40b04> │ │ │ │ mov r3, r5 │ │ │ │ @@ -66238,15 +66238,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - teqpeq r4, r8, lsr #15 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 4cb00 <__cxa_atexit@plt+0x40b60> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -66300,15 +66300,15 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqpeq r4, r0 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124c638 │ │ │ │ + @ instruction: 0x0124c618 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66341,17 +66341,17 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ - teqpeq r4, r4, lsl r6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4 @ @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124c5a4 │ │ │ │ smlawteq r4, r4, r5, ip │ │ │ │ - @ instruction: 0x0124c5e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4cc94 <__cxa_atexit@plt+0x40cf4> │ │ │ │ @@ -66367,16 +66367,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ccac <__cxa_atexit@plt+0x40d0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124c5b0 │ │ │ │ - smlawbeq r4, r4, r5, ip │ │ │ │ + @ instruction: 0x0124c590 │ │ │ │ + @ instruction: 0x0124c564 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4cd0c <__cxa_atexit@plt+0x40d6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -66419,22 +66419,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124baa4 │ │ │ │ - @ instruction: 0x0124c510 │ │ │ │ - teqpeq r4, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124c500 │ │ │ │ + smlawbeq r4, r4, sl, fp │ │ │ │ + strdeq ip, [r4, -r0]! │ │ │ │ + teqpeq r4, ip @ @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124c4e0 │ │ │ │ @ instruction: 0xfffe98d8 │ │ │ │ - @ instruction: 0x0124c008 │ │ │ │ - smlawteq r4, r4, r4, ip │ │ │ │ - strheq ip, [r4, -ip]! @ │ │ │ │ + @ instruction: 0x0124bfe8 │ │ │ │ + @ instruction: 0x0124c4a4 │ │ │ │ + @ instruction: 0x0124c09c │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4ce6c <__cxa_atexit@plt+0x40ecc> │ │ │ │ ldr r9, [pc, #216] @ 4ce94 <__cxa_atexit@plt+0x40ef4> │ │ │ │ @@ -66490,20 +66490,20 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqpeq r4, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0124c048 │ │ │ │ - @ instruction: 0x0124c044 │ │ │ │ + @ instruction: 0x0124c028 │ │ │ │ + @ instruction: 0x0124c024 │ │ │ │ teqpeq r4, r4 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124bfa8 │ │ │ │ + smlawbeq r4, r8, pc, fp @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4cee0 <__cxa_atexit@plt+0x40f40> │ │ │ │ ldr r7, [pc, #128] @ 4cf50 <__cxa_atexit@plt+0x40fb0> │ │ │ │ @@ -66536,17 +66536,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawbeq r4, r4, pc, fp @ │ │ │ │ - smlawbeq r4, r0, pc, fp @ │ │ │ │ - teqpeq r4, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124bf64 │ │ │ │ + @ instruction: 0x0124bf60 │ │ │ │ + teqpeq r4, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -66566,17 +66566,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4cfcc <__cxa_atexit@plt+0x4102c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r4, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smlawbeq r4, r4, lr, fp │ │ │ │ + @ instruction: 0x0124be64 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 4d084 <__cxa_atexit@plt+0x410e4> │ │ │ │ ldr lr, [pc, #176] @ 4d0a4 <__cxa_atexit@plt+0x41104> │ │ │ │ @@ -66622,19 +66622,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqpeq r4, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124bde0 │ │ │ │ - ldrdeq fp, [r4, -ip]! │ │ │ │ - teqpeq r4, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124bd9c │ │ │ │ + teqpeq r4, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r4, r0, sp, fp │ │ │ │ + @ instruction: 0x0124bdbc │ │ │ │ + teqpeq r4, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124bd7c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4d120 <__cxa_atexit@plt+0x41180> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -66656,18 +66656,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124bd44 │ │ │ │ - @ instruction: 0x0124bd40 │ │ │ │ - teqpeq r4, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124bd14 │ │ │ │ + @ instruction: 0x0124bd24 │ │ │ │ + @ instruction: 0x0124bd20 │ │ │ │ + teqpeq r4, ip, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + strdeq fp, [r4, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66698,15 +66698,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - teqpeq r4, r4, ror r0 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r4, r4, asr r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4d218 <__cxa_atexit@plt+0x41278> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -66832,18 +66832,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, ror pc │ │ │ │ + teqeq r4, ip, asr pc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - teqeq r4, r0, asr lr │ │ │ │ + teqeq r4, r0, lsr lr │ │ │ │ teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66876,16 +66876,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 4d4a8 <__cxa_atexit@plt+0x41508> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - teqeq r4, r8, lsl #28 │ │ │ │ - teqeq r4, r0, lsl #27 │ │ │ │ + teqeq r4, r8, ror #27 │ │ │ │ + teqeq r4, r0, ror #26 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4d4e4 <__cxa_atexit@plt+0x41544> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -66895,15 +66895,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4d4fc <__cxa_atexit@plt+0x4155c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsl #26 │ │ │ │ + teqeq r4, r8, ror #25 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66946,17 +66946,17 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, lsl #25 │ │ │ │ + teqeq r4, r0, ror #24 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r4, ip, asr ip │ │ │ │ + teqeq r4, ip, lsr ip │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4d600 <__cxa_atexit@plt+0x41660> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -66966,15 +66966,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4d618 <__cxa_atexit@plt+0x41678> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, ror #23 │ │ │ │ + teqeq r4, ip, asr #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67017,18 +67017,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, ror #22 │ │ │ │ + teqeq r4, r4, asr #22 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - teqeq r4, r0, asr #22 │ │ │ │ - teqeq r4, r0, lsr #23 │ │ │ │ + teqeq r4, r0, lsr #22 │ │ │ │ + teqeq r4, r0, lsl #23 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4d754 <__cxa_atexit@plt+0x417b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -67058,15 +67058,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ teqeq r4, ip @ │ │ │ │ - ldrdeq fp, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124bab8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4d7fc <__cxa_atexit@plt+0x4185c> │ │ │ │ ldr r3, [pc, #112] @ 4d80c <__cxa_atexit@plt+0x4186c> │ │ │ │ @@ -67097,16 +67097,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d814 <__cxa_atexit@plt+0x41874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0124ba64 │ │ │ │ - @ instruction: 0x0124ba3c │ │ │ │ + @ instruction: 0x0124ba44 │ │ │ │ + @ instruction: 0x0124ba1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 4d85c <__cxa_atexit@plt+0x418bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -67116,15 +67116,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 4d854 <__cxa_atexit@plt+0x418b4> │ │ │ │ b 4d86c <__cxa_atexit@plt+0x418cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq fp, [r4, -r4]! │ │ │ │ + ldrdeq fp, [r4, -r4]! │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r3, sl │ │ │ │ bcc 4db94 <__cxa_atexit@plt+0x41bf4> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -67343,19 +67343,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r8, ror r7 │ │ │ │ teqeq r4, r4 @ │ │ │ │ + teqeq r4, r4, ror r6 │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ - @ instruction: 0x0124b678 │ │ │ │ + @ instruction: 0x0124b658 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -67421,15 +67421,15 @@ │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ - @ instruction: 0x0124b570 │ │ │ │ + @ instruction: 0x0124b550 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4dd6c <__cxa_atexit@plt+0x41dcc> │ │ │ │ @@ -67445,16 +67445,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4dd84 <__cxa_atexit@plt+0x41de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124b53c │ │ │ │ - @ instruction: 0x0124b510 │ │ │ │ + @ instruction: 0x0124b51c │ │ │ │ + strdeq fp, [r4, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4dde4 <__cxa_atexit@plt+0x41e44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -67497,22 +67497,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r4, ip, r9, sl │ │ │ │ - @ instruction: 0x0124b4b0 │ │ │ │ - teqeq r4, r4, asr #10 │ │ │ │ - @ instruction: 0x0124afa4 │ │ │ │ + @ instruction: 0x0124a9ac │ │ │ │ + @ instruction: 0x0124b490 │ │ │ │ + teqeq r4, r4, lsr #10 │ │ │ │ + smlawbeq r4, r4, pc, sl @ │ │ │ │ @ instruction: 0xfffe8800 │ │ │ │ - @ instruction: 0x0124af30 │ │ │ │ - @ instruction: 0x0124af68 │ │ │ │ - @ instruction: 0x0124b444 │ │ │ │ + @ instruction: 0x0124af10 │ │ │ │ + @ instruction: 0x0124af48 │ │ │ │ + @ instruction: 0x0124b424 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4deb8 <__cxa_atexit@plt+0x41f18> │ │ │ │ @@ -67528,16 +67528,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ded0 <__cxa_atexit@plt+0x41f30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124b408 │ │ │ │ - @ instruction: 0x0124b3e4 │ │ │ │ + @ instruction: 0x0124b3e8 │ │ │ │ + smlawteq r4, r4, r3, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4dfdc <__cxa_atexit@plt+0x4203c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -67604,20 +67604,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #28] @ 4e010 <__cxa_atexit@plt+0x42070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124aebc │ │ │ │ - @ instruction: 0x0124aeb8 │ │ │ │ + @ instruction: 0x0124ae9c │ │ │ │ + @ instruction: 0x0124ae98 │ │ │ │ teqeq r4, ip @ │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x0124b2bc │ │ │ │ - strdeq fp, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124b29c │ │ │ │ + ldrdeq fp, [r4, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e05c <__cxa_atexit@plt+0x420bc> │ │ │ │ @@ -67633,16 +67633,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e074 <__cxa_atexit@plt+0x420d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r4, r4, r2, fp │ │ │ │ - @ instruction: 0x0124b298 │ │ │ │ + @ instruction: 0x0124b2a4 │ │ │ │ + @ instruction: 0x0124b278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4e0d4 <__cxa_atexit@plt+0x42134> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -67685,22 +67685,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq sl, [r4, -ip]! │ │ │ │ - @ instruction: 0x0124b224 │ │ │ │ - teqeq r4, r4, asr r2 │ │ │ │ - @ instruction: 0x0124b214 │ │ │ │ + @ instruction: 0x0124a6bc │ │ │ │ + @ instruction: 0x0124b204 │ │ │ │ + teqeq r4, r4, lsr r2 │ │ │ │ + strdeq fp, [r4, -r4]! │ │ │ │ @ instruction: 0xfffe8510 │ │ │ │ - @ instruction: 0x0124ac40 │ │ │ │ - ldrdeq fp, [r4, -r8]! │ │ │ │ - smlawteq r4, ip, r1, fp │ │ │ │ + @ instruction: 0x0124ac20 │ │ │ │ + @ instruction: 0x0124b1b8 │ │ │ │ + @ instruction: 0x0124b1ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4e1a8 <__cxa_atexit@plt+0x42208> │ │ │ │ ldr r7, [pc, #52] @ 4e1b8 <__cxa_atexit@plt+0x42218> │ │ │ │ @@ -67715,16 +67715,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4e1bc <__cxa_atexit@plt+0x4221c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124b194 │ │ │ │ - @ instruction: 0x0124b170 │ │ │ │ + @ instruction: 0x0124b174 │ │ │ │ + @ instruction: 0x0124b150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 4e204 <__cxa_atexit@plt+0x42264> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -67793,19 +67793,19 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq sl, [r4, -ip]! │ │ │ │ - strdeq sl, [r4, -r8]! │ │ │ │ + ldrdeq sl, [r4, -ip]! │ │ │ │ + ldrdeq sl, [r4, -r8]! │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0124b060 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ + @ instruction: 0x0124b040 │ │ │ │ + teqeq r4, r8, ror pc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -67826,15 +67826,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r4, r4 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strdeq sl, [r4, -r8]! │ │ │ │ + ldrdeq sl, [r4, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e3c0 <__cxa_atexit@plt+0x42420> │ │ │ │ @@ -67850,16 +67850,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e3d8 <__cxa_atexit@plt+0x42438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r4, r4, pc, sl @ │ │ │ │ - @ instruction: 0x0124af98 │ │ │ │ + @ instruction: 0x0124afa4 │ │ │ │ + @ instruction: 0x0124af78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 4e438 <__cxa_atexit@plt+0x42498> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -67902,22 +67902,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124a378 │ │ │ │ - @ instruction: 0x0124af38 │ │ │ │ + @ instruction: 0x0124a358 │ │ │ │ + @ instruction: 0x0124af18 │ │ │ │ teqeq r4, r0 @ │ │ │ │ - @ instruction: 0x0124a9a4 │ │ │ │ + smlawbeq r4, r4, r9, sl │ │ │ │ @ instruction: 0xfffe81ac │ │ │ │ - ldrdeq sl, [r4, -ip]! │ │ │ │ - @ instruction: 0x0124a968 │ │ │ │ - smlawteq r4, r4, lr, sl │ │ │ │ + @ instruction: 0x0124a8bc │ │ │ │ + @ instruction: 0x0124a948 │ │ │ │ + @ instruction: 0x0124aea4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e50c <__cxa_atexit@plt+0x4256c> │ │ │ │ @@ -67933,16 +67933,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e524 <__cxa_atexit@plt+0x42584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r4, r0, lr, sl │ │ │ │ - @ instruction: 0x0124ae64 │ │ │ │ + @ instruction: 0x0124ae60 │ │ │ │ + @ instruction: 0x0124ae44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4e650 <__cxa_atexit@plt+0x426b0> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -68019,20 +68019,20 @@ │ │ │ │ ldr r7, [pc, #40] @ 4e690 <__cxa_atexit@plt+0x426f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r4, lsl #24 │ │ │ │ - teqeq r4, ip, lsr #24 │ │ │ │ - teqeq r4, r4, ror #24 │ │ │ │ - teqeq r4, r0, asr #25 │ │ │ │ + teqeq r4, r4, ror #23 │ │ │ │ + teqeq r4, ip, lsl #24 │ │ │ │ + teqeq r4, r4, asr #24 │ │ │ │ + teqeq r4, r0, lsr #25 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x0124ad24 │ │ │ │ + @ instruction: 0x0124ad04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e6e4 <__cxa_atexit@plt+0x42744> │ │ │ │ @@ -68161,27 +68161,27 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r4, lsr #22 │ │ │ │ - teqeq r4, ip, lsr #20 │ │ │ │ - teqeq r4, ip, lsr #20 │ │ │ │ - teqeq r4, r4, lsl #23 │ │ │ │ - teqeq r4, ip, lsl #21 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r4, lsl #22 │ │ │ │ + teqeq r4, ip, lsl #20 │ │ │ │ + teqeq r4, ip, lsl #20 │ │ │ │ + teqeq r4, r4, ror #22 │ │ │ │ + teqeq r4, ip, ror #20 │ │ │ │ + teqeq r4, r4, ror sl │ │ │ │ teqeq r4, r4 @ │ │ │ │ - teqeq r4, r8, asr #21 │ │ │ │ + teqeq r4, r8, lsr #21 │ │ │ │ teqeq r4, r0 @ │ │ │ │ teqeq r4, r4 @ │ │ │ │ - teqeq r4, r0, asr #21 │ │ │ │ - teqeq r4, ip, asr #19 │ │ │ │ - teqeq r4, r8, asr #19 │ │ │ │ + teqeq r4, r0, lsr #21 │ │ │ │ + teqeq r4, ip, lsr #19 │ │ │ │ + teqeq r4, r8, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e930 <__cxa_atexit@plt+0x42990> │ │ │ │ @@ -68308,27 +68308,27 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ teqeq r4, ip @ │ │ │ │ - teqeq r4, r4, ror #15 │ │ │ │ - teqeq r4, r4, ror #15 │ │ │ │ - teqeq r4, ip, lsr r9 │ │ │ │ - teqeq r4, r4, asr #16 │ │ │ │ - teqeq r4, ip, asr #16 │ │ │ │ - teqeq r4, r4, lsl #19 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - teqeq r4, r0, lsr #17 │ │ │ │ - teqeq r4, r8, ror #18 │ │ │ │ + teqeq r4, r4, asr #15 │ │ │ │ + teqeq r4, r4, asr #15 │ │ │ │ + teqeq r4, ip, lsl r9 │ │ │ │ + teqeq r4, r4, lsr #16 │ │ │ │ + teqeq r4, ip, lsr #16 │ │ │ │ + teqeq r4, r4, ror #18 │ │ │ │ teqeq r4, r8, ror r8 │ │ │ │ - teqeq r4, r4, lsl #15 │ │ │ │ - teqeq r4, r0, lsl #15 │ │ │ │ - @ instruction: 0x0124a878 │ │ │ │ + teqeq r4, r0, lsl #17 │ │ │ │ + teqeq r4, r8, asr #18 │ │ │ │ + teqeq r4, r8, asr r8 │ │ │ │ + teqeq r4, r4, ror #14 │ │ │ │ + teqeq r4, r0, ror #14 │ │ │ │ + @ instruction: 0x0124a858 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4eb78 <__cxa_atexit@plt+0x42bd8> │ │ │ │ ldr r7, [pc, #52] @ 4eb88 <__cxa_atexit@plt+0x42be8> │ │ │ │ @@ -68343,16 +68343,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4eb8c <__cxa_atexit@plt+0x42bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124a840 │ │ │ │ - @ instruction: 0x0124a81c │ │ │ │ + @ instruction: 0x0124a820 │ │ │ │ + strdeq sl, [r4, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 4ebe0 <__cxa_atexit@plt+0x42c40> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -68394,17 +68394,17 @@ │ │ │ │ subls r3, r3, #4 │ │ │ │ subhi r3, r3, #3 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r5, r5, #24 │ │ │ │ b 4ec6c <__cxa_atexit@plt+0x42ccc> │ │ │ │ - @ instruction: 0x0124a26c │ │ │ │ - @ instruction: 0x0124a268 │ │ │ │ - @ instruction: 0x0124a74c │ │ │ │ + @ instruction: 0x0124a24c │ │ │ │ + @ instruction: 0x0124a248 │ │ │ │ + @ instruction: 0x0124a72c │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 4ed58 <__cxa_atexit@plt+0x42db8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -68473,22 +68473,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 4ed98 <__cxa_atexit@plt+0x42df8> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r4, r0, lsl r6 │ │ │ │ - teqeq r4, r0, lsl #11 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + teqeq r4, r0, ror #10 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ - teqeq r4, ip @ │ │ │ │ + teqeq r4, ip, ror r5 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - teqeq r4, r4, asr #10 │ │ │ │ - @ instruction: 0x0124a5ec │ │ │ │ + teqeq r4, r4, lsr #10 │ │ │ │ + smlawteq r4, ip, r5, sl │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ee0c <__cxa_atexit@plt+0x42e6c> │ │ │ │ @@ -68507,15 +68507,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 4ee20 <__cxa_atexit@plt+0x42e80> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - teqeq r4, ip, lsl #9 │ │ │ │ + teqeq r4, ip, ror #8 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, r7, #1 │ │ │ │ cmn r3, #1 │ │ │ │ ble 4ee80 <__cxa_atexit@plt+0x42ee0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ adds r2, r7, #1 │ │ │ │ @@ -68575,30 +68575,30 @@ │ │ │ │ ldr r0, [pc, #24] @ 4ef30 <__cxa_atexit@plt+0x42f90> │ │ │ │ add r5, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x01249f40 │ │ │ │ - @ instruction: 0x01249f3c │ │ │ │ - teqeq r4, r4, ror r4 │ │ │ │ + @ instruction: 0x01249f20 │ │ │ │ + @ instruction: 0x01249f1c │ │ │ │ + teqeq r4, r4, asr r4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01249f18 │ │ │ │ + strdeq r9, [r4, -r8]! │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ sub r2, r2, #1 │ │ │ │ stm lr, {r0, r1, r2, r3, r7} │ │ │ │ b 4ef74 <__cxa_atexit@plt+0x42fd4> │ │ │ │ - @ instruction: 0x01249eec │ │ │ │ + smlawteq r4, ip, lr, r9 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 4f188 <__cxa_atexit@plt+0x431e8> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -68740,23 +68740,23 @@ │ │ │ │ ldr r6, [pc, #24] @ 4f1c4 <__cxa_atexit@plt+0x43224> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, ip, lsr #4 │ │ │ │ + teqeq r4, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ teqeq r4, r4 @ │ │ │ │ - teqeq r4, r8, ror #5 │ │ │ │ + teqeq r4, r8, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - teqeq r4, r4, asr #3 │ │ │ │ - @ instruction: 0x01249c74 │ │ │ │ + teqeq r4, r4, lsr #3 │ │ │ │ + @ instruction: 0x01249c54 │ │ │ │ andeq r0, r0, r9, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4f43c <__cxa_atexit@plt+0x4349c> │ │ │ │ mov r9, r5 │ │ │ │ @@ -68914,20 +68914,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r9] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, lsl #31 │ │ │ │ + teqeq r4, r4, ror #30 │ │ │ │ muleq r0, r8, r4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - teqeq r4, ip, asr #32 │ │ │ │ - teqeq r4, r4, lsl pc │ │ │ │ - smlawteq r4, r8, r9, r9 │ │ │ │ + teqeq r4, ip, lsr #32 │ │ │ │ + teqeq r4, r4 @ │ │ │ │ + @ instruction: 0x012499a8 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 4f4f4 <__cxa_atexit@plt+0x43554> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -69036,23 +69036,23 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - @ instruction: 0x012498e4 │ │ │ │ - @ instruction: 0x012498e0 │ │ │ │ - teqeq r4, r4, lsl lr │ │ │ │ + smlawteq r4, r4, r8, r9 │ │ │ │ + smlawteq r4, r0, r8, r9 │ │ │ │ + teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - teqeq r4, r8, ror ip │ │ │ │ + teqeq r4, r8, asr ip │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - teqeq r4, r8, asr sp │ │ │ │ - ldrdeq r9, [r4, -r4]! │ │ │ │ + teqeq r4, r8, lsr sp │ │ │ │ + @ instruction: 0x012497b4 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r2, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -69110,17 +69110,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r4, ip, lsl #24 │ │ │ │ - teqeq r4, r8, asr ip │ │ │ │ - smlawteq r4, r4, r6, r9 │ │ │ │ + teqeq r4, ip, ror #23 │ │ │ │ + teqeq r4, r8, lsr ip │ │ │ │ + @ instruction: 0x012496a4 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -69141,17 +69141,17 @@ │ │ │ │ b 4f95c <__cxa_atexit@plt+0x439bc> │ │ │ │ ldr r3, [pc, #20] @ 4f808 <__cxa_atexit@plt+0x43868> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, ror #22 │ │ │ │ + teqeq r4, r0, asr #22 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01249648 │ │ │ │ + @ instruction: 0x01249628 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -69171,15 +69171,15 @@ │ │ │ │ b 4f95c <__cxa_atexit@plt+0x439bc> │ │ │ │ ldr r3, [pc, #20] @ 4f880 <__cxa_atexit@plt+0x438e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, ror #21 │ │ │ │ + teqeq r4, ip, asr #21 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69197,17 +69197,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4f8e8 <__cxa_atexit@plt+0x43948> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r8, ror r9 │ │ │ │ + teqeq r4, r8, asr r9 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x01249568 │ │ │ │ + @ instruction: 0x01249548 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -69225,15 +69225,15 @@ │ │ │ │ b 4f95c <__cxa_atexit@plt+0x439bc> │ │ │ │ ldr r3, [pc, #20] @ 4f958 <__cxa_atexit@plt+0x439b8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, lsl #20 │ │ │ │ + teqeq r4, r4, ror #19 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r7 │ │ │ │ cmp r9, #127 @ 0x7f │ │ │ │ movhi r3, #1 │ │ │ │ lsrs r7, r9, #16 │ │ │ │ @@ -69369,19 +69369,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str lr, [r5, #24] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, ror r9 │ │ │ │ + teqeq r4, r4, asr r9 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - @ instruction: 0x012492b0 │ │ │ │ + @ instruction: 0x01249290 │ │ │ │ andeq r1, r0, r9, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -69508,15 +69508,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - teqeq r4, ip, lsr #11 │ │ │ │ + teqeq r4, ip, lsl #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4fe28 <__cxa_atexit@plt+0x43e88> │ │ │ │ ldr r3, [pc, #84] @ 4fe38 <__cxa_atexit@plt+0x43e98> │ │ │ │ @@ -69539,32 +69539,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4fe44 <__cxa_atexit@plt+0x43ea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r4, r4, lsr #8 │ │ │ │ - teqeq r4, r0, lsr #8 │ │ │ │ - @ instruction: 0x01249598 │ │ │ │ + teqeq r4, r4, lsl #8 │ │ │ │ + teqeq r4, r0, lsl #8 │ │ │ │ + @ instruction: 0x01249578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 4fe78 <__cxa_atexit@plt+0x43ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 4fe7c <__cxa_atexit@plt+0x43edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #1 │ │ │ │ addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, asr #7 │ │ │ │ - teqeq r4, r0, asr #7 │ │ │ │ - strdeq r9, [r4, -r0]! │ │ │ │ + teqeq r4, r4, lsr #7 │ │ │ │ + teqeq r4, r0, lsr #7 │ │ │ │ + ldrdeq r9, [r4, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 4fee0 <__cxa_atexit@plt+0x43f40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -69582,33 +69582,33 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01249594 │ │ │ │ - @ instruction: 0x012495a4 │ │ │ │ - teqeq r4, r8, lsl #6 │ │ │ │ - smlawbeq r4, ip, r5, r9 │ │ │ │ + @ instruction: 0x01249574 │ │ │ │ + smlawbeq r4, r4, r5, r9 │ │ │ │ + teqeq r4, r8, ror #5 │ │ │ │ + @ instruction: 0x0124956c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4ff20 <__cxa_atexit@plt+0x43f80> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 4ff34 <__cxa_atexit@plt+0x43f94> │ │ │ │ ldr r7, [pc, #8] @ 4ff30 <__cxa_atexit@plt+0x43f90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01249570 │ │ │ │ + @ instruction: 0x01249550 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ffa4 <__cxa_atexit@plt+0x44004> │ │ │ │ ldr r1, [pc, #204] @ 5001c <__cxa_atexit@plt+0x4407c> │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -69662,18 +69662,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0124949c │ │ │ │ - @ instruction: 0x01249490 │ │ │ │ + @ instruction: 0x0124947c │ │ │ │ + @ instruction: 0x01249470 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01249450 │ │ │ │ + @ instruction: 0x01249430 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, r7, r2 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -69693,24 +69693,24 @@ │ │ │ │ add r5, r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r9, [r4, -ip]! │ │ │ │ - strdeq r9, [r4, -r8]! │ │ │ │ + ldrdeq r9, [r4, -ip]! │ │ │ │ ldrdeq r9, [r4, -r8]! │ │ │ │ + @ instruction: 0x012493b8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 4ff34 <__cxa_atexit@plt+0x43f94> │ │ │ │ - ldrdeq r9, [r4, -r0]! │ │ │ │ + @ instruction: 0x012493b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50104 <__cxa_atexit@plt+0x44164> │ │ │ │ @@ -69723,17 +69723,17 @@ │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r7, [pc, #20] @ 50120 <__cxa_atexit@plt+0x44180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq r9, [r4, -r4]! │ │ │ │ - @ instruction: 0x012493a0 │ │ │ │ - @ instruction: 0x01249378 │ │ │ │ + @ instruction: 0x012492b4 │ │ │ │ + smlawbeq r4, r0, r3, r9 │ │ │ │ + @ instruction: 0x01249358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 50190 <__cxa_atexit@plt+0x441f0> │ │ │ │ ldr r2, [r9, #2] │ │ │ │ @@ -69767,18 +69767,18 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - teqeq r4, r0, ror #3 │ │ │ │ - @ instruction: 0x01248cbc │ │ │ │ - @ instruction: 0x01248cb8 │ │ │ │ - @ instruction: 0x012492bc │ │ │ │ + teqeq r4, r0, asr #3 │ │ │ │ + @ instruction: 0x01248c9c │ │ │ │ + @ instruction: 0x01248c98 │ │ │ │ + @ instruction: 0x0124929c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50214 <__cxa_atexit@plt+0x44274> │ │ │ │ ldr r3, [pc, #48] @ 50228 <__cxa_atexit@plt+0x44288> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -69791,16 +69791,16 @@ │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r4, r8, asr r1 │ │ │ │ - @ instruction: 0x01249264 │ │ │ │ + teqeq r4, r8, lsr r1 │ │ │ │ + @ instruction: 0x01249244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #56] @ 50280 <__cxa_atexit@plt+0x442e0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ @@ -69813,15 +69813,15 @@ │ │ │ │ b 4ff34 <__cxa_atexit@plt+0x43f94> │ │ │ │ ldr r7, [pc, #16] @ 50284 <__cxa_atexit@plt+0x442e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01249220 │ │ │ │ + @ instruction: 0x01249200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 502a4 <__cxa_atexit@plt+0x44304> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @@ -69938,15 +69938,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r4, r4, lsl #28 │ │ │ │ + teqeq r4, r4, ror #27 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -70001,15 +70001,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x01248f38 │ │ │ │ + @ instruction: 0x01248f18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 505ec <__cxa_atexit@plt+0x4464c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -70041,19 +70041,19 @@ │ │ │ │ ldr r5, [pc, #28] @ 5061c <__cxa_atexit@plt+0x4467c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsr #24 │ │ │ │ - @ instruction: 0x01248eb4 │ │ │ │ + teqeq r4, r8, lsl #24 │ │ │ │ + @ instruction: 0x01248e94 │ │ │ │ teqeq r4, r4 @ │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - strdeq r8, [r4, -r8]! @ │ │ │ │ + ldrdeq r8, [r4, -r8]! @ │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5065c <__cxa_atexit@plt+0x446bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -70061,16 +70061,16 @@ │ │ │ │ ldr r2, [pc, #20] @ 50664 <__cxa_atexit@plt+0x446c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f66220 <__cxa_atexit@plt+0xf5a280> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, lsl #23 │ │ │ │ - @ instruction: 0x01248e58 │ │ │ │ + teqeq r4, ip, ror #22 │ │ │ │ + @ instruction: 0x01248e38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 506b0 <__cxa_atexit@plt+0x44710> │ │ │ │ @@ -70086,16 +70086,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 506c8 <__cxa_atexit@plt+0x44728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01248e1c │ │ │ │ - strdeq r8, [r4, -r8]! @ │ │ │ │ + strdeq r8, [r4, -ip]! │ │ │ │ + ldrdeq r8, [r4, -r8]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50760 <__cxa_atexit@plt+0x447c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -70140,20 +70140,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 507a4 <__cxa_atexit@plt+0x44804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - teqeq r4, r0, asr #21 │ │ │ │ - @ instruction: 0x01248d20 │ │ │ │ - @ instruction: 0x01248d4c │ │ │ │ - @ instruction: 0x01248d48 │ │ │ │ + teqeq r4, r0, lsr #21 │ │ │ │ + @ instruction: 0x01248d00 │ │ │ │ + @ instruction: 0x01248d2c │ │ │ │ + @ instruction: 0x01248d28 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - @ instruction: 0x01248c7c │ │ │ │ + @ instruction: 0x01248c5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5080c <__cxa_atexit@plt+0x4486c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -70192,15 +70192,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 50874 <__cxa_atexit@plt+0x448d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r0, ror #19 │ │ │ │ + teqeq r4, r0, asr #19 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70217,17 +70217,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 508d8 <__cxa_atexit@plt+0x44938> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, ip, ror r9 │ │ │ │ + teqeq r4, ip, asr r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01248c00 │ │ │ │ + @ instruction: 0x01248be0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50918 <__cxa_atexit@plt+0x44978> │ │ │ │ ldr r8, [pc, #36] @ 50920 <__cxa_atexit@plt+0x44980> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -70236,17 +70236,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f66220 <__cxa_atexit@plt+0xf5a280> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01248be0 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ smlawteq r4, r0, fp, r8 │ │ │ │ + teqeq r4, r4 @ │ │ │ │ + @ instruction: 0x01248ba0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 509fc <__cxa_atexit@plt+0x44a5c> │ │ │ │ ldr r3, [pc, #240] @ 50a3c <__cxa_atexit@plt+0x44a9c> │ │ │ │ @@ -70309,22 +70309,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - teqeq r4, r0, asr r8 │ │ │ │ - smlawbeq r4, r0, sl, r8 │ │ │ │ - @ instruction: 0x01248b00 │ │ │ │ - smlawteq r4, r8, sl, r8 │ │ │ │ - smlawteq r4, r4, sl, r8 │ │ │ │ + teqeq r4, r0, lsr r8 │ │ │ │ + @ instruction: 0x01248a60 │ │ │ │ + @ instruction: 0x01248ae0 │ │ │ │ + @ instruction: 0x01248aa8 │ │ │ │ + @ instruction: 0x01248aa4 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ - @ instruction: 0x01248a10 │ │ │ │ - smlawbeq r4, ip, sl, r8 │ │ │ │ + strdeq r8, [r4, -r0]! │ │ │ │ + @ instruction: 0x01248a6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50ae4 <__cxa_atexit@plt+0x44b44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -70365,20 +70365,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 50b28 <__cxa_atexit@plt+0x44b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - teqeq r4, r4, lsr r7 │ │ │ │ - @ instruction: 0x0124899c │ │ │ │ - smlawteq r4, r8, r9, r8 │ │ │ │ - smlawteq r4, r4, r9, r8 │ │ │ │ + teqeq r4, r4, lsl r7 │ │ │ │ + @ instruction: 0x0124897c │ │ │ │ + @ instruction: 0x012489a8 │ │ │ │ + @ instruction: 0x012489a4 │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - strdeq r8, [r4, -r4]! │ │ │ │ + ldrdeq r8, [r4, -r4]! │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50b78 <__cxa_atexit@plt+0x44bd8> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -70388,15 +70388,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 50e9c <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, ror r6 │ │ │ │ + teqeq r4, r4, asr r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 50c00 <__cxa_atexit@plt+0x44c60> │ │ │ │ @@ -70428,16 +70428,16 @@ │ │ │ │ b 50c10 <__cxa_atexit@plt+0x44c70> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, ip, lsl r6 │ │ │ │ - teqeq r4, r4, asr #12 │ │ │ │ + teqeq r4, ip @ │ │ │ │ + teqeq r4, r4, lsr #12 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50c60 <__cxa_atexit@plt+0x44cc0> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -70446,15 +70446,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 50e9c <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, lsl #11 │ │ │ │ + teqeq r4, ip, ror #10 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 50cc4 <__cxa_atexit@plt+0x44d24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -70476,16 +70476,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, lsr r5 │ │ │ │ - teqeq r4, r4, lsl #11 │ │ │ │ + teqeq r4, ip, lsl r5 │ │ │ │ + teqeq r4, r4, ror #10 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50d20 <__cxa_atexit@plt+0x44d80> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -70494,15 +70494,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 50e9c <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, asr #9 │ │ │ │ + teqeq r4, ip, lsr #9 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 50d8c <__cxa_atexit@plt+0x44dec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -70526,15 +70526,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, ip, ror r4 │ │ │ │ + teqeq r4, ip, asr r4 │ │ │ │ teqeq r4, r8 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50de8 <__cxa_atexit@plt+0x44e48> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -70544,15 +70544,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 50e9c <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, lsl #8 │ │ │ │ + teqeq r4, r4, ror #7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 50e68 <__cxa_atexit@plt+0x44ec8> │ │ │ │ @@ -70582,15 +70582,15 @@ │ │ │ │ b 50e78 <__cxa_atexit@plt+0x44ed8> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, ip, lsr #7 │ │ │ │ + teqeq r4, ip, lsl #7 │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 51134 <__cxa_atexit@plt+0x45194> │ │ │ │ @@ -70797,24 +70797,24 @@ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ teqeq r4, r4 @ │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - teqeq r4, r0, asr #1 │ │ │ │ + teqeq r4, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - teqeq r4, r4, ror r1 │ │ │ │ + teqeq r4, r4, asr r1 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - teqeq r4, r0, ror r2 │ │ │ │ + teqeq r4, r0, asr r2 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -70851,15 +70851,15 @@ │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - teqeq r4, r8, ror #30 │ │ │ │ + teqeq r4, r8, asr #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70896,15 +70896,15 @@ │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - teqeq r4, r8, lsr #29 │ │ │ │ + teqeq r4, r8, lsl #29 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70937,15 +70937,15 @@ │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - teqeq r4, r4, lsr #28 │ │ │ │ + teqeq r4, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70986,17 +70986,17 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - teqeq r4, r4, asr sp │ │ │ │ + teqeq r4, r4, lsr sp │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - smlawteq r4, r8, pc, r7 @ │ │ │ │ + @ instruction: 0x01247fa8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51578 <__cxa_atexit@plt+0x455d8> │ │ │ │ ldr r3, [pc, #156] @ 515a0 <__cxa_atexit@plt+0x45600> │ │ │ │ @@ -71037,18 +71037,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlawbeq r4, ip, pc, r7 @ │ │ │ │ + @ instruction: 0x01247f6c │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r7, [r4, -ip]! │ │ │ │ + ldrdeq r7, [r4, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51610 <__cxa_atexit@plt+0x45670> │ │ │ │ @@ -71069,15 +71069,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ b 50e9c <__cxa_atexit@plt+0x44efc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r4, r8, lr, r7 │ │ │ │ + @ instruction: 0x01247e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51660 <__cxa_atexit@plt+0x456c0> │ │ │ │ ldr r7, [pc, #48] @ 51678 <__cxa_atexit@plt+0x456d8> │ │ │ │ @@ -71091,16 +71091,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 51680 <__cxa_atexit@plt+0x456e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - @ instruction: 0x01247d7c │ │ │ │ - @ instruction: 0x01247e44 │ │ │ │ + @ instruction: 0x01247d5c │ │ │ │ + @ instruction: 0x01247e24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 516d8 <__cxa_atexit@plt+0x45738> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71117,15 +71117,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 11ce70 <__cxa_atexit@plt+0x110ed0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r4, ip, lsl #22 │ │ │ │ + teqeq r4, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -71139,15 +71139,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 51740 <__cxa_atexit@plt+0x457a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r4, lsl fp │ │ │ │ + teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71166,31 +71166,31 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01247d78 │ │ │ │ + @ instruction: 0x01247d58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 517dc <__cxa_atexit@plt+0x4583c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 517e4 <__cxa_atexit@plt+0x45844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 517f8 <__cxa_atexit@plt+0x45858> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, lsl sl │ │ │ │ - @ instruction: 0x01247d24 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01247d04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 518a4 <__cxa_atexit@plt+0x45904> │ │ │ │ ldr r7, [pc, #192] @ 518cc <__cxa_atexit@plt+0x4592c> │ │ │ │ @@ -71240,20 +71240,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01247c78 │ │ │ │ - teqeq r4, r0, asr #18 │ │ │ │ + @ instruction: 0x01247c58 │ │ │ │ + teqeq r4, r0, lsr #18 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - smlawteq r4, r4, ip, r7 │ │ │ │ - teqeq r4, r4, lsl #19 │ │ │ │ - @ instruction: 0x01247c3c │ │ │ │ + @ instruction: 0x01247ca4 │ │ │ │ + teqeq r4, r4, ror #18 │ │ │ │ + @ instruction: 0x01247c1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5195c <__cxa_atexit@plt+0x459bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -71284,18 +71284,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, ror r8 │ │ │ │ + teqeq r4, r4, asr r8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x01247be8 │ │ │ │ - teqeq r4, r8, lsr #17 │ │ │ │ + smlawteq r4, r8, fp, r7 │ │ │ │ + teqeq r4, r8, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 519bc <__cxa_atexit@plt+0x45a1c> │ │ │ │ ldr r5, [pc, #28] @ 519cc <__cxa_atexit@plt+0x45a2c> │ │ │ │ @@ -71304,16 +71304,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 517f8 <__cxa_atexit@plt+0x45858> │ │ │ │ ldr r7, [pc, #12] @ 519d0 <__cxa_atexit@plt+0x45a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01247b68 │ │ │ │ - ldrdeq r7, [r4, -r8]! │ │ │ │ + @ instruction: 0x01247b48 │ │ │ │ + @ instruction: 0x01247ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51a10 <__cxa_atexit@plt+0x45a70> │ │ │ │ ldr r7, [pc, #48] @ 51a28 <__cxa_atexit@plt+0x45a88> │ │ │ │ @@ -71327,16 +71327,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 51a30 <__cxa_atexit@plt+0x45a90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe730 │ │ │ │ - smlawteq r4, ip, r9, r7 │ │ │ │ - @ instruction: 0x01247a94 │ │ │ │ + @ instruction: 0x012479ac │ │ │ │ + @ instruction: 0x01247a74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 51ab4 <__cxa_atexit@plt+0x45b14> │ │ │ │ @@ -71368,15 +71368,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 51ad0 <__cxa_atexit@plt+0x45b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01247a94 │ │ │ │ + @ instruction: 0x01247a74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 51b14 <__cxa_atexit@plt+0x45b74> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -71419,21 +71419,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 51b9c <__cxa_atexit@plt+0x45bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ - teqeq r4, r0, lsr #13 │ │ │ │ + teqeq r4, r0, ror r6 │ │ │ │ + teqeq r4, r0, lsl #13 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 51bc4 <__cxa_atexit@plt+0x45c24> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - @ instruction: 0x01246a68 │ │ │ │ + @ instruction: 0x01246a48 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #4 │ │ │ │ mov ip, fp │ │ │ │ mov r2, r9 │ │ │ │ cmp lr, fp │ │ │ │ @@ -71553,24 +71553,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 51dd0 <__cxa_atexit@plt+0x45e30> │ │ │ │ mov r5, fp │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, lsr r6 │ │ │ │ - teqeq r4, ip, lsl r5 │ │ │ │ + teqeq r4, r4, lsl r6 │ │ │ │ + teqeq r4, ip @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ teqeq r4, r0 @ │ │ │ │ teqeq r4, r0 @ │ │ │ │ teqeq r4, r8 @ │ │ │ │ - teqeq r4, ip, asr r5 │ │ │ │ - strdeq r7, [r4, -ip]! │ │ │ │ - teqeq r4, ip, lsr #12 │ │ │ │ + teqeq r4, ip, lsr r5 │ │ │ │ + ldrdeq r7, [r4, -ip]! │ │ │ │ + teqeq r4, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51e34 <__cxa_atexit@plt+0x45e94> │ │ │ │ @@ -71588,16 +71588,16 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r8, lsr #10 │ │ │ │ - teqeq r4, r0, lsl r4 │ │ │ │ + teqeq r4, r8, lsl #10 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -71620,15 +71620,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r4, r4 @ │ │ │ │ teqeq r4, ip @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01247690 │ │ │ │ + @ instruction: 0x01247670 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51f68 <__cxa_atexit@plt+0x45fc8> │ │ │ │ ldr r2, [pc, #148] @ 51f78 <__cxa_atexit@plt+0x45fd8> │ │ │ │ @@ -71668,16 +71668,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 51f80 <__cxa_atexit@plt+0x45fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r7, [r4, -r0]! │ │ │ │ ldrdeq r7, [r4, -r0]! │ │ │ │ + @ instruction: 0x012475b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #72] @ 51fec <__cxa_atexit@plt+0x4604c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -71696,15 +71696,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 51bc4 <__cxa_atexit@plt+0x45c24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01247564 │ │ │ │ + @ instruction: 0x01247544 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -71911,32 +71911,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - ldrheq sl, [r4, -r4]! │ │ │ │ + @ instruction: 0x0134a094 │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldrsbeq sl, [r4, -r0]! │ │ │ │ - ldrsbeq sl, [r4, -r4]! │ │ │ │ - teqeq r4, r8, ror r1 │ │ │ │ + ldrheq sl, [r4, -r0]! │ │ │ │ + ldrheq sl, [r4, -r4]! │ │ │ │ + teqeq r4, r8, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r4, ip, lsr #5 │ │ │ │ - @ instruction: 0x012472b4 │ │ │ │ - teqeq r4, ip, lsr r1 │ │ │ │ - teqeq r4, ip, asr #32 │ │ │ │ - teqeq r4, r4, asr r0 │ │ │ │ - teqeq r4, r0, lsr r2 │ │ │ │ - teqeq r4, r8, lsr r1 │ │ │ │ - teqeq r4, r8, lsr r1 │ │ │ │ + teqeq r4, ip, lsl #5 │ │ │ │ + @ instruction: 0x01247294 │ │ │ │ + teqeq r4, ip, lsl r1 │ │ │ │ + teqeq r4, ip, lsr #32 │ │ │ │ + teqeq r4, r4, lsr r0 │ │ │ │ + teqeq r4, r0, lsl r2 │ │ │ │ + teqeq r4, r8, lsl r1 │ │ │ │ + teqeq r4, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -71971,17 +71971,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 52448 <__cxa_atexit@plt+0x464a8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r0, ror #28 │ │ │ │ - teqeq r4, r4, asr lr │ │ │ │ - teqeq r4, r8, lsl pc │ │ │ │ + teqeq r4, r0, asr #28 │ │ │ │ + teqeq r4, r4, lsr lr │ │ │ │ + teqeq r4, r8 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72015,17 +72015,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 524f8 <__cxa_atexit@plt+0x46558> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, asr #27 │ │ │ │ - teqeq r4, r4, asr #27 │ │ │ │ - teqeq r4, r8, asr lr │ │ │ │ + teqeq r4, r0, lsr #27 │ │ │ │ + teqeq r4, r4, lsr #27 │ │ │ │ + teqeq r4, r8, lsr lr │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72054,17 +72054,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 52594 <__cxa_atexit@plt+0x465f4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, lsl sp │ │ │ │ - teqeq r4, r4, lsl #26 │ │ │ │ - teqeq r4, r0, ror #27 │ │ │ │ + teqeq r4, ip @ │ │ │ │ + teqeq r4, r4, ror #25 │ │ │ │ + teqeq r4, r0, asr #27 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72105,17 +72105,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 52660 <__cxa_atexit@plt+0x466c0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r8, asr ip │ │ │ │ - teqeq r4, r0, lsl sp │ │ │ │ - teqeq r4, ip, lsl ip │ │ │ │ + teqeq r4, r8, lsr ip │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + teqeq r4, ip @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 52d3c <__cxa_atexit@plt+0x46d9c> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -72314,31 +72314,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r0, ror #20 │ │ │ │ - teqeq r4, r4, ror #18 │ │ │ │ - teqeq r4, ip, asr r9 │ │ │ │ + teqeq r4, r0, asr #20 │ │ │ │ + teqeq r4, r4, asr #18 │ │ │ │ + teqeq r4, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - teqeq r4, ip, ror sl │ │ │ │ - teqeq r4, r0, lsl #21 │ │ │ │ - teqeq r4, r4, lsr #22 │ │ │ │ + teqeq r4, ip, asr sl │ │ │ │ + teqeq r4, r0, ror #20 │ │ │ │ + teqeq r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r8, asr ip │ │ │ │ - teqeq r4, r8, ror #21 │ │ │ │ + teqeq r4, r8, lsr ip │ │ │ │ + teqeq r4, r8, asr #21 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - teqeq r4, r0, lsl #20 │ │ │ │ + teqeq r4, r0, ror #19 │ │ │ │ teqeq r4, ip @ │ │ │ │ - teqeq r4, r4, ror #21 │ │ │ │ - teqeq r4, r4, ror #21 │ │ │ │ + teqeq r4, r4, asr #21 │ │ │ │ + teqeq r4, r4, asr #21 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -72373,16 +72373,16 @@ │ │ │ │ ldr r3, [pc, #32] @ 52a90 <__cxa_atexit@plt+0x46af0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r8, lsl r8 │ │ │ │ - teqeq r4, ip, lsl #16 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + teqeq r4, ip, ror #15 │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -72417,17 +72417,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 52b40 <__cxa_atexit@plt+0x46ba0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r8, ror r7 │ │ │ │ - teqeq r4, ip, ror r7 │ │ │ │ - teqeq r4, r0, lsl r8 │ │ │ │ + teqeq r4, r8, asr r7 │ │ │ │ + teqeq r4, ip, asr r7 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72458,15 +72458,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r4, r4 @ │ │ │ │ teqeq r4, ip @ │ │ │ │ - teqeq r4, r8 @ │ │ │ │ + teqeq r4, r8, ror r7 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72507,16 +72507,16 @@ │ │ │ │ ldr r3, [pc, #32] @ 52ca8 <__cxa_atexit@plt+0x46d08> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r0, lsl r6 │ │ │ │ - teqeq r4, r8, asr #13 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + teqeq r4, r8, lsr #13 │ │ │ │ teqeq r4, r4 @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ @@ -72543,15 +72543,15 @@ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 52678 <__cxa_atexit@plt+0x466d8> │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - strdeq r5, [r4, -r0]! │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 52de0 <__cxa_atexit@plt+0x46e40> │ │ │ │ @@ -72601,17 +72601,17 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01246770 │ │ │ │ - teqeq r4, r8, lsl #11 │ │ │ │ - @ instruction: 0x01245804 │ │ │ │ + @ instruction: 0x01246750 │ │ │ │ + teqeq r4, r8, ror #10 │ │ │ │ + @ instruction: 0x012457e4 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -72625,15 +72625,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 52e68 <__cxa_atexit@plt+0x46ec8> │ │ │ │ b 52e80 <__cxa_atexit@plt+0x46ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x012457ac │ │ │ │ + smlawbeq r4, ip, r7, r5 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 52ea0 <__cxa_atexit@plt+0x46f00> │ │ │ │ ldr r7, [pc, #284] @ 52fb0 <__cxa_atexit@plt+0x47010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -72704,15 +72704,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #14 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - teqeq r4, r8, ror #8 │ │ │ │ + teqeq r4, r8, asr #8 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ @@ -72751,22 +72751,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq r4, r4, asr #5 │ │ │ │ - @ instruction: 0x012455b0 │ │ │ │ + teqeq r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x01245590 │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 52fc0 <__cxa_atexit@plt+0x47020> │ │ │ │ - @ instruction: 0x01245598 │ │ │ │ + @ instruction: 0x01245578 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -72780,15 +72780,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 530d4 <__cxa_atexit@plt+0x47134> │ │ │ │ b 52e80 <__cxa_atexit@plt+0x46ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01245540 │ │ │ │ + @ instruction: 0x01245520 │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -72854,23 +72854,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq r4, r8, lsr #2 │ │ │ │ - @ instruction: 0x01245414 │ │ │ │ + teqeq r4, r8, lsl #2 │ │ │ │ + strdeq r5, [r4, -r4]! │ │ │ │ andeq r6, r0, sl, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 53154 <__cxa_atexit@plt+0x471b4> │ │ │ │ - strdeq r5, [r4, -r8]! │ │ │ │ + ldrdeq r5, [r4, -r8]! │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -72884,15 +72884,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 53274 <__cxa_atexit@plt+0x472d4> │ │ │ │ b 52e80 <__cxa_atexit@plt+0x46ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - @ instruction: 0x012453a0 │ │ │ │ + smlawbeq r4, r0, r3, r5 │ │ │ │ andeq r6, r0, sl, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #16] │ │ │ │ beq 532b0 <__cxa_atexit@plt+0x47310> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -72908,17 +72908,17 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 52678 <__cxa_atexit@plt+0x466d8> │ │ │ │ ldr r7, [pc, #12] @ 532e0 <__cxa_atexit@plt+0x47340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsr #32 │ │ │ │ + teqeq r4, r8 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01245338 │ │ │ │ + @ instruction: 0x01245318 │ │ │ │ andeq r3, r0, r9, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 53300 <__cxa_atexit@plt+0x47360> │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ @@ -72986,22 +72986,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq r4, r8, lsl pc │ │ │ │ - @ instruction: 0x01245204 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + @ instruction: 0x012451e4 │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5336c <__cxa_atexit@plt+0x473cc> │ │ │ │ - @ instruction: 0x012451ec │ │ │ │ + smlawteq r4, ip, r1, r5 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -73015,15 +73015,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 53480 <__cxa_atexit@plt+0x474e0> │ │ │ │ b 52e80 <__cxa_atexit@plt+0x46ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0x01245194 │ │ │ │ + @ instruction: 0x01245174 │ │ │ │ andeq r3, r0, r9, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 53300 <__cxa_atexit@plt+0x47360> │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r7 │ │ │ │ @@ -73097,20 +73097,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 535d8 <__cxa_atexit@plt+0x47638> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - teqeq r4, ip, lsr lr │ │ │ │ - teqeq r4, r4, asr #26 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - teqeq r4, r0, ror #27 │ │ │ │ - teqeq r4, ip, lsr lr │ │ │ │ + teqeq r4, ip, lsl lr │ │ │ │ teqeq r4, r4, lsr #26 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + teqeq r4, r0, asr #27 │ │ │ │ + teqeq r4, ip, lsl lr │ │ │ │ + teqeq r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53644 <__cxa_atexit@plt+0x476a4> │ │ │ │ @@ -73128,16 +73128,16 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r8, lsl sp │ │ │ │ - teqeq r4, r0, lsl #24 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + teqeq r4, r0, ror #23 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -73161,18 +73161,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 536dc <__cxa_atexit@plt+0x4773c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r4, lsr #23 │ │ │ │ - teqeq r4, ip, lsr #25 │ │ │ │ + teqeq r4, r4, lsl #23 │ │ │ │ + teqeq r4, ip, lsl #25 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01244f40 │ │ │ │ + @ instruction: 0x01244f20 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5373c <__cxa_atexit@plt+0x4779c> │ │ │ │ @@ -73196,15 +73196,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlawteq r4, r0, lr, r4 │ │ │ │ + @ instruction: 0x01244ea0 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -73218,15 +73218,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 537ac <__cxa_atexit@plt+0x4780c> │ │ │ │ b 52e80 <__cxa_atexit@plt+0x46ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0x01245dac │ │ │ │ + smlawbeq r4, ip, sp, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 53860 <__cxa_atexit@plt+0x478c0> │ │ │ │ ldr r2, [pc, #148] @ 53870 <__cxa_atexit@plt+0x478d0> │ │ │ │ @@ -73266,16 +73266,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 53878 <__cxa_atexit@plt+0x478d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01245d0c │ │ │ │ @ instruction: 0x01245cec │ │ │ │ + smlawteq r4, ip, ip, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #72] @ 538e4 <__cxa_atexit@plt+0x47944> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -73294,15 +73294,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 52d3c <__cxa_atexit@plt+0x46d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawbeq r4, r0, ip, r5 │ │ │ │ + @ instruction: 0x01245c60 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -73339,15 +73339,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r4, ror r8 │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 53a0c <__cxa_atexit@plt+0x47a6c> │ │ │ │ @@ -73374,17 +73374,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsl #16 │ │ │ │ - teqeq r4, r0, asr r9 │ │ │ │ - @ instruction: 0x01245b48 │ │ │ │ + teqeq r4, r8, ror #15 │ │ │ │ + teqeq r4, r0, lsr r9 │ │ │ │ + @ instruction: 0x01245b28 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 53a88 <__cxa_atexit@plt+0x47ae8> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -73405,16 +73405,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, ror r7 │ │ │ │ - ldrdeq r5, [r4, -r0]! │ │ │ │ + teqeq r4, r8, asr r7 │ │ │ │ + @ instruction: 0x01245ab0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 53b00 <__cxa_atexit@plt+0x47b60> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -73435,16 +73435,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, lsl #14 │ │ │ │ - @ instruction: 0x01245a58 │ │ │ │ + teqeq r4, r0, ror #13 │ │ │ │ + @ instruction: 0x01245a38 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 53b78 <__cxa_atexit@plt+0x47bd8> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -73465,16 +73465,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsl #13 │ │ │ │ - ldrdeq r5, [r4, -ip]! │ │ │ │ + teqeq r4, r8, ror #12 │ │ │ │ + @ instruction: 0x012459bc │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -73547,19 +73547,19 @@ │ │ │ │ b 53ca8 <__cxa_atexit@plt+0x47d08> │ │ │ │ ldm r5!, {r7, r8, r9} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ teqeq r4, r8, ror r5 │ │ │ │ - teqeq r4, r0, ror r5 │ │ │ │ + teqeq r4, r8, asr r5 │ │ │ │ + teqeq r4, r0, asr r5 │ │ │ │ teqeq r4, r0 @ │ │ │ │ - smlawbeq r4, ip, r8, r5 │ │ │ │ + @ instruction: 0x0124586c │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53d9c <__cxa_atexit@plt+0x47dfc> │ │ │ │ @@ -73603,17 +73603,17 @@ │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - teqeq r4, r8, lsl #9 │ │ │ │ + teqeq r4, r8, ror #8 │ │ │ │ teqeq r4, r0 @ │ │ │ │ - @ instruction: 0x012457b4 │ │ │ │ + @ instruction: 0x01245794 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 53eec <__cxa_atexit@plt+0x47f4c> │ │ │ │ @@ -73693,17 +73693,17 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - teqeq r4, r0, lsr #6 │ │ │ │ - teqeq r4, r0, ror r4 │ │ │ │ - @ instruction: 0x0124564c │ │ │ │ + teqeq r4, r0, lsl #6 │ │ │ │ + teqeq r4, r0, asr r4 │ │ │ │ + @ instruction: 0x0124562c │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ bne 53f58 <__cxa_atexit@plt+0x47fb8> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -73758,24 +73758,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - teqeq r4, r8, lsl r2 │ │ │ │ - teqeq r4, ip, asr #4 │ │ │ │ - @ instruction: 0x01245548 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + teqeq r4, ip, lsr #4 │ │ │ │ + @ instruction: 0x01245528 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 53f5c <__cxa_atexit@plt+0x47fbc> │ │ │ │ - @ instruction: 0x0124552c │ │ │ │ + @ instruction: 0x0124550c │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 541c0 <__cxa_atexit@plt+0x48220> │ │ │ │ @@ -73876,17 +73876,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - teqeq r4, ip, asr #32 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ - @ instruction: 0x01245370 │ │ │ │ + teqeq r4, ip, lsr #32 │ │ │ │ + teqeq r4, r4, ror r1 │ │ │ │ + @ instruction: 0x01245350 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #154 @ 0x9a │ │ │ │ bne 5423c <__cxa_atexit@plt+0x4829c> │ │ │ │ ldr r3, [pc, #40] @ 54250 <__cxa_atexit@plt+0x482b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -73897,15 +73897,15 @@ │ │ │ │ b 54260 <__cxa_atexit@plt+0x482c0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 542b4 <__cxa_atexit@plt+0x48314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01245324 │ │ │ │ + @ instruction: 0x01245304 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne 54274 <__cxa_atexit@plt+0x482d4> │ │ │ │ add r5, r5, #8 │ │ │ │ b 5467c <__cxa_atexit@plt+0x486dc> │ │ │ │ @@ -73963,15 +73963,15 @@ │ │ │ │ eor r2, r2, r1 │ │ │ │ uxtab r3, r3, r2 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #20 │ │ │ │ b 53bd4 <__cxa_atexit@plt+0x47c34> │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0124521c │ │ │ │ + strdeq r5, [r4, -ip]! │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ @@ -74032,36 +74032,36 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ b 53bd4 <__cxa_atexit@plt+0x47c34> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01245108 │ │ │ │ + @ instruction: 0x012450e8 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #159 @ 0x9f │ │ │ │ bne 54490 <__cxa_atexit@plt+0x484f0> │ │ │ │ add r5, r5, #8 │ │ │ │ b 5467c <__cxa_atexit@plt+0x486dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 544f0 <__cxa_atexit@plt+0x48550> │ │ │ │ - ldrdeq r5, [r4, -ip]! │ │ │ │ + strheq r5, [r4, -ip]! │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 544c0 <__cxa_atexit@plt+0x48520> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r2, #8064 @ 0x1f80 │ │ │ │ str r3, [r5] │ │ │ │ b ebfd40 <__cxa_atexit@plt+0xeb3da0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strheq r5, [r4, -r4]! │ │ │ │ + @ instruction: 0x01245094 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 544e4 <__cxa_atexit@plt+0x48544> │ │ │ │ add r5, r5, #8 │ │ │ │ b 5467c <__cxa_atexit@plt+0x486dc> │ │ │ │ @@ -74119,15 +74119,15 @@ │ │ │ │ b 53bd4 <__cxa_atexit@plt+0x47c34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x01244fac │ │ │ │ + smlawbeq r4, ip, pc, r4 @ │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne 54614 <__cxa_atexit@plt+0x48674> │ │ │ │ ldr r7, [pc, #76] @ 54638 <__cxa_atexit@plt+0x48698> │ │ │ │ mov r3, r5 │ │ │ │ @@ -74147,28 +74147,28 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #24 │ │ │ │ b 53bd4 <__cxa_atexit@plt+0x47c34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01244f3c │ │ │ │ + @ instruction: 0x01244f1c │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne 54658 <__cxa_atexit@plt+0x486b8> │ │ │ │ b 5467c <__cxa_atexit@plt+0x486dc> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ b 53bd4 <__cxa_atexit@plt+0x47c34> │ │ │ │ - @ instruction: 0x01244f08 │ │ │ │ + @ instruction: 0x01244ee8 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54720 <__cxa_atexit@plt+0x48780> │ │ │ │ @@ -74212,17 +74212,17 @@ │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - teqeq r4, r4, lsl #22 │ │ │ │ - teqeq r4, ip, lsr #22 │ │ │ │ - @ instruction: 0x01244e2c │ │ │ │ + teqeq r4, r4, ror #21 │ │ │ │ + teqeq r4, ip, lsl #22 │ │ │ │ + @ instruction: 0x01244e0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 547f4 <__cxa_atexit@plt+0x48854> │ │ │ │ @@ -74273,16 +74273,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - smlawbeq r4, r8, sp, r4 │ │ │ │ - @ instruction: 0x01244d40 │ │ │ │ + @ instruction: 0x01244d68 │ │ │ │ + @ instruction: 0x01244d20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 548a4 <__cxa_atexit@plt+0x48904> │ │ │ │ @@ -74379,18 +74379,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, ror #17 │ │ │ │ + teqeq r4, r4, asr #17 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - teqeq r4, ip, ror #16 │ │ │ │ - teqeq r4, ip, lsr #17 │ │ │ │ + teqeq r4, ip, asr #16 │ │ │ │ + teqeq r4, ip, lsl #17 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74426,16 +74426,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - teqeq r4, r4, lsr #15 │ │ │ │ - teqeq r4, r0, ror #15 │ │ │ │ + teqeq r4, r4, lsl #15 │ │ │ │ + teqeq r4, r0, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 54ae4 <__cxa_atexit@plt+0x48b44> │ │ │ │ @@ -74451,15 +74451,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 54afc <__cxa_atexit@plt+0x48b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01244aa0 │ │ │ │ + smlawbeq r4, r0, sl, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 54be4 <__cxa_atexit@plt+0x48c44> │ │ │ │ ldr r8, [pc, #236] @ 54c0c <__cxa_atexit@plt+0x48c6c> │ │ │ │ @@ -74520,18 +74520,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - teqeq r4, ip @ │ │ │ │ - teqeq r4, r8 @ │ │ │ │ + teqeq r4, ip, ror r6 │ │ │ │ + teqeq r4, r8, ror r6 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - teqeq r4, r8, lsl #13 │ │ │ │ + teqeq r4, r8, ror #12 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 54d28 <__cxa_atexit@plt+0x48d88> │ │ │ │ @@ -74599,19 +74599,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r8, lsl #11 │ │ │ │ - teqeq r4, r0, asr r6 │ │ │ │ - teqeq r4, r8, lsl #13 │ │ │ │ - teqeq r4, ip, lsr #13 │ │ │ │ - teqeq r4, r0, lsr #12 │ │ │ │ + teqeq r4, r8, ror #10 │ │ │ │ + teqeq r4, r0, lsr r6 │ │ │ │ + teqeq r4, r8, ror #12 │ │ │ │ + teqeq r4, ip, lsl #13 │ │ │ │ + teqeq r4, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 54dd8 <__cxa_atexit@plt+0x48e38> │ │ │ │ ldr r1, [pc, #120] @ 54df8 <__cxa_atexit@plt+0x48e58> │ │ │ │ @@ -74643,16 +74643,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r4, asr r4 │ │ │ │ - teqeq r4, ip, ror r4 │ │ │ │ + teqeq r4, r4, lsr r4 │ │ │ │ + teqeq r4, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54e3c <__cxa_atexit@plt+0x48e9c> │ │ │ │ @@ -74662,16 +74662,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r0, lsl r4 │ │ │ │ - @ instruction: 0x01244004 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01243fe4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 54f34 <__cxa_atexit@plt+0x48f94> │ │ │ │ @@ -74736,22 +74736,22 @@ │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x01243f30 │ │ │ │ - @ instruction: 0x01243f2c │ │ │ │ + @ instruction: 0x01243f10 │ │ │ │ + @ instruction: 0x01243f0c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01244654 │ │ │ │ + @ instruction: 0x01244634 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - smlawteq r4, r8, lr, r3 │ │ │ │ + @ instruction: 0x01243ea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -74790,21 +74790,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 55050 <__cxa_atexit@plt+0x490b0> │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01243e3c │ │ │ │ - @ instruction: 0x01243e34 │ │ │ │ + @ instruction: 0x01243e1c │ │ │ │ + @ instruction: 0x01243e14 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strdeq r3, [r4, -r4]! │ │ │ │ + ldrdeq r3, [r4, -r4]! │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 550f4 <__cxa_atexit@plt+0x49154> │ │ │ │ @@ -74839,21 +74839,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 55114 <__cxa_atexit@plt+0x49174> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01243d74 │ │ │ │ - @ instruction: 0x01243d6c │ │ │ │ + @ instruction: 0x01243d54 │ │ │ │ + @ instruction: 0x01243d4c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0x01243d30 │ │ │ │ + @ instruction: 0x01243d10 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 551d0 <__cxa_atexit@plt+0x49230> │ │ │ │ mov r3, r5 │ │ │ │ @@ -74930,22 +74930,22 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x01243c2c │ │ │ │ - @ instruction: 0x01243c24 │ │ │ │ + @ instruction: 0x01243c0c │ │ │ │ + @ instruction: 0x01243c04 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - teqeq r4, r0, lsr r0 │ │ │ │ + teqeq r4, r0, lsl r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - smlawteq r4, r0, fp, r3 │ │ │ │ + @ instruction: 0x01243ba0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -74985,16 +74985,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5535c <__cxa_atexit@plt+0x493bc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01243b2c │ │ │ │ - @ instruction: 0x01243b24 │ │ │ │ + @ instruction: 0x01243b0c │ │ │ │ + @ instruction: 0x01243b04 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75016,25 +75016,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 553d4 <__cxa_atexit@plt+0x49434> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + teqeq r4, r0, ror lr │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 553f8 <__cxa_atexit@plt+0x49458> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 54e5c <__cxa_atexit@plt+0x48ebc> │ │ │ │ - teqeq r4, r8, ror pc │ │ │ │ + teqeq r4, r8, asr pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 555c4 <__cxa_atexit@plt+0x49624> │ │ │ │ ldr r8, [pc, #548] @ 55640 <__cxa_atexit@plt+0x496a0> │ │ │ │ @@ -75173,22 +75173,22 @@ │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r4, ip @ │ │ │ │ - teqeq r4, r8, lsl #27 │ │ │ │ + teqeq r4, r8, ror #26 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - teqeq r4, r4, lsr #28 │ │ │ │ + teqeq r4, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r4, r0, ror #28 │ │ │ │ + teqeq r4, r0, asr #28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r4, r4, ror #27 │ │ │ │ + teqeq r4, r4, asr #27 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -75216,15 +75216,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 556f4 <__cxa_atexit@plt+0x49754> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r4, ror ip │ │ │ │ + teqeq r4, r4, asr ip │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75248,15 +75248,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 55774 <__cxa_atexit@plt+0x497d4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, lsl ip │ │ │ │ + teqeq r4, r0 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75274,15 +75274,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 557dc <__cxa_atexit@plt+0x4983c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + teqeq r4, r0, ror fp │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75351,16 +75351,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r4, asr #18 │ │ │ │ - teqeq r4, ip, ror #18 │ │ │ │ + teqeq r4, r4, lsr #18 │ │ │ │ + teqeq r4, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5594c <__cxa_atexit@plt+0x499ac> │ │ │ │ @@ -75370,16 +75370,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r0, lsl #18 │ │ │ │ - strdeq r3, [r4, -r4]! │ │ │ │ + teqeq r4, r0, ror #17 │ │ │ │ + ldrdeq r3, [r4, -r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 55a50 <__cxa_atexit@plt+0x49ab0> │ │ │ │ @@ -75447,22 +75447,22 @@ │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x01243414 │ │ │ │ - @ instruction: 0x01243410 │ │ │ │ + strdeq r3, [r4, -r4]! │ │ │ │ + strdeq r3, [r4, -r0]! │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01243b50 │ │ │ │ + @ instruction: 0x01243b30 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x012433ac │ │ │ │ + smlawbeq r4, ip, r3, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -75503,21 +75503,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 55b74 <__cxa_atexit@plt+0x49bd4> │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01243318 │ │ │ │ - @ instruction: 0x01243310 │ │ │ │ + strdeq r3, [r4, -r8]! │ │ │ │ + strdeq r3, [r4, -r0]! │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - ldrdeq r3, [r4, -r0]! │ │ │ │ + @ instruction: 0x012432b0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 55c1c <__cxa_atexit@plt+0x49c7c> │ │ │ │ @@ -75553,21 +75553,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 55c3c <__cxa_atexit@plt+0x49c9c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0124324c │ │ │ │ - @ instruction: 0x01243244 │ │ │ │ + @ instruction: 0x0124322c │ │ │ │ + @ instruction: 0x01243224 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0x01243208 │ │ │ │ + @ instruction: 0x012431e8 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 55cfc <__cxa_atexit@plt+0x49d5c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -75650,22 +75650,22 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x012430ec │ │ │ │ - @ instruction: 0x012430e4 │ │ │ │ + smlawteq r4, ip, r0, r3 │ │ │ │ + smlawteq r4, r4, r0, r3 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - teqeq r4, ip, ror #9 │ │ │ │ + teqeq r4, ip, asr #9 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - smlawbeq r4, r0, r0, r3 │ │ │ │ + @ instruction: 0x01243060 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -75706,16 +75706,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 55ea0 <__cxa_atexit@plt+0x49f00> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01242fe8 │ │ │ │ - @ instruction: 0x01242fe0 │ │ │ │ + smlawteq r4, r8, pc, r2 @ │ │ │ │ + smlawteq r4, r0, pc, r2 @ │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75741,15 +75741,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 55f28 <__cxa_atexit@plt+0x49f88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r0, asr r3 │ │ │ │ + teqeq r4, r0, lsr r3 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 560f4 <__cxa_atexit@plt+0x4a154> │ │ │ │ @@ -75888,21 +75888,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, ip, lsl #5 │ │ │ │ - teqeq r4, r8, asr r2 │ │ │ │ + teqeq r4, ip, ror #4 │ │ │ │ + teqeq r4, r8, lsr r2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r4, r0, lsr r3 │ │ │ │ + teqeq r4, r0, lsl r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -75932,15 +75932,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 56224 <__cxa_atexit@plt+0x4a284> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r4, asr #2 │ │ │ │ + teqeq r4, r4, lsr #2 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75964,15 +75964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 562a4 <__cxa_atexit@plt+0x4a304> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, ror #1 │ │ │ │ + teqeq r4, r0, asr #1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75990,15 +75990,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5630c <__cxa_atexit@plt+0x4a36c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, rrx │ │ │ │ + teqeq r4, r0, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76026,15 +76026,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5639c <__cxa_atexit@plt+0x4a3fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r8, asr #31 │ │ │ │ + teqeq r4, r8, lsr #31 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56418 <__cxa_atexit@plt+0x4a478> │ │ │ │ @@ -76067,16 +76067,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r4, lsl lr │ │ │ │ - teqeq r4, ip, lsr lr │ │ │ │ + teqeq r4, r4 @ │ │ │ │ + teqeq r4, ip, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5647c <__cxa_atexit@plt+0x4a4dc> │ │ │ │ @@ -76162,18 +76162,18 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, ip, lsl sp │ │ │ │ - teqeq r4, r4, ror #27 │ │ │ │ - teqeq r4, ip, lsl lr │ │ │ │ - teqeq r4, r0, asr #28 │ │ │ │ + teqeq r4, ip @ │ │ │ │ + teqeq r4, r4, asr #27 │ │ │ │ + teqeq r4, ip @ │ │ │ │ + teqeq r4, r0, lsr #28 │ │ │ │ teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56644 <__cxa_atexit@plt+0x4a6a4> │ │ │ │ @@ -76206,16 +76206,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r8, ror #23 │ │ │ │ - teqeq r4, r0, lsl ip │ │ │ │ + teqeq r4, r8, asr #23 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 566a8 <__cxa_atexit@plt+0x4a708> │ │ │ │ @@ -76225,16 +76225,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, lsr #23 │ │ │ │ - ldrdeq r2, [r4, -r8]! │ │ │ │ + teqeq r4, r4, lsl #23 │ │ │ │ + @ instruction: 0x012427b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 56728 <__cxa_atexit@plt+0x4a788> │ │ │ │ ldr r3, [pc, #92] @ 56738 <__cxa_atexit@plt+0x4a798> │ │ │ │ @@ -76259,27 +76259,27 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5673c <__cxa_atexit@plt+0x4a79c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlawbeq r4, r4, lr, r2 │ │ │ │ - @ instruction: 0x01242754 │ │ │ │ + @ instruction: 0x01242e64 │ │ │ │ + @ instruction: 0x01242734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ sub r0, r1, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 56778 <__cxa_atexit@plt+0x4a7d8> │ │ │ │ - @ instruction: 0x01242728 │ │ │ │ + @ instruction: 0x01242708 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 56850 <__cxa_atexit@plt+0x4a8b0> │ │ │ │ @@ -76335,22 +76335,22 @@ │ │ │ │ ldr r3, [pc, #32] @ 56878 <__cxa_atexit@plt+0x4a8d8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r4, r0, lsl fp │ │ │ │ - @ instruction: 0x01242630 │ │ │ │ - @ instruction: 0x01242624 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01242610 │ │ │ │ + @ instruction: 0x01242604 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - smlawteq r4, ip, r5, r2 │ │ │ │ + @ instruction: 0x012425ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -76369,18 +76369,18 @@ │ │ │ │ ldr r6, [pc, #28] @ 568fc <__cxa_atexit@plt+0x4a95c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawbeq r4, ip, r5, r2 │ │ │ │ - smlawbeq r4, r8, r5, r2 │ │ │ │ + @ instruction: 0x0124256c │ │ │ │ + @ instruction: 0x01242568 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01242594 │ │ │ │ + @ instruction: 0x01242574 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 56960 <__cxa_atexit@plt+0x4a9c0> │ │ │ │ mov r6, r5 │ │ │ │ @@ -76443,33 +76443,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 56a24 <__cxa_atexit@plt+0x4aa84> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01242464 │ │ │ │ - @ instruction: 0x0124245c │ │ │ │ + @ instruction: 0x01242444 │ │ │ │ + @ instruction: 0x0124243c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - @ instruction: 0x0124245c │ │ │ │ + @ instruction: 0x0124243c │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, r3, r1 │ │ │ │ add r2, r2, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 56778 <__cxa_atexit@plt+0x4a7d8> │ │ │ │ - strdeq r2, [r4, -r0]! │ │ │ │ + ldrdeq r2, [r4, -r0]! │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 56afc <__cxa_atexit@plt+0x4ab5c> │ │ │ │ @@ -76505,21 +76505,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 56b1c <__cxa_atexit@plt+0x4ab7c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0124236c │ │ │ │ - @ instruction: 0x01242364 │ │ │ │ + @ instruction: 0x0124234c │ │ │ │ + @ instruction: 0x01242344 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffff48c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0x01242328 │ │ │ │ + @ instruction: 0x01242308 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 56bdc <__cxa_atexit@plt+0x4ac3c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -76601,22 +76601,22 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0x01242208 │ │ │ │ - @ instruction: 0x01242200 │ │ │ │ + @ instruction: 0x012421e8 │ │ │ │ + @ instruction: 0x012421e0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - teqeq r4, r8, lsl #12 │ │ │ │ + teqeq r4, r8, ror #11 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ - @ instruction: 0x012421a4 │ │ │ │ + smlawbeq r4, r4, r1, r2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -76657,16 +76657,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 56d7c <__cxa_atexit@plt+0x4addc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0124210c │ │ │ │ - @ instruction: 0x01242104 │ │ │ │ + @ instruction: 0x012420ec │ │ │ │ + @ instruction: 0x012420e4 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -76690,17 +76690,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 56dfc <__cxa_atexit@plt+0x4ae5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r4, ror r4 │ │ │ │ + teqeq r4, r4, asr r4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x012427b4 │ │ │ │ + @ instruction: 0x01242794 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56e38 <__cxa_atexit@plt+0x4ae98> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ @@ -76710,15 +76710,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ b 56e4c <__cxa_atexit@plt+0x4aeac> │ │ │ │ ldr r7, [pc, #8] @ 56e48 <__cxa_atexit@plt+0x4aea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, ip, r7, r2 │ │ │ │ + @ instruction: 0x0124276c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bge 56e94 <__cxa_atexit@plt+0x4aef4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -76789,17 +76789,17 @@ │ │ │ │ b ebfd40 <__cxa_atexit@plt+0xeb3da0> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01241fb8 │ │ │ │ - @ instruction: 0x01241fb4 │ │ │ │ - @ instruction: 0x0124262c │ │ │ │ + @ instruction: 0x01241f98 │ │ │ │ + @ instruction: 0x01241f94 │ │ │ │ + @ instruction: 0x0124260c │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56fc8 <__cxa_atexit@plt+0x4b028> │ │ │ │ @@ -76834,15 +76834,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - teqeq r4, r4, lsr #4 │ │ │ │ + teqeq r4, r4, lsl #4 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57094 <__cxa_atexit@plt+0x4b0f4> │ │ │ │ @@ -76863,17 +76863,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 570b0 <__cxa_atexit@plt+0x4b110> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r4, asr #3 │ │ │ │ + teqeq r4, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01242504 │ │ │ │ + @ instruction: 0x012424e4 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 570f0 <__cxa_atexit@plt+0x4b150> │ │ │ │ @@ -76908,15 +76908,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsheq r5, [r4, -ip]! │ │ │ │ + ldrsbeq r5, [r4, -ip]! │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 571bc <__cxa_atexit@plt+0x4b21c> │ │ │ │ @@ -76937,17 +76937,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 571d8 <__cxa_atexit@plt+0x4b238> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0134509c │ │ │ │ + teqeq r4, ip, ror r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldrdeq r2, [r4, -ip]! │ │ │ │ + @ instruction: 0x012423bc │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57218 <__cxa_atexit@plt+0x4b278> │ │ │ │ @@ -77011,17 +77011,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57300 <__cxa_atexit@plt+0x4b360> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r4, ror pc │ │ │ │ + teqeq r4, r4, asr pc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x012422b4 │ │ │ │ + @ instruction: 0x01242294 │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57344 <__cxa_atexit@plt+0x4b3a4> │ │ │ │ @@ -77057,15 +77057,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - teqeq r4, r8, lsr #29 │ │ │ │ + teqeq r4, r8, lsl #29 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57410 <__cxa_atexit@plt+0x4b470> │ │ │ │ @@ -77086,17 +77086,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5742c <__cxa_atexit@plt+0x4b48c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r4, r8, asr #28 │ │ │ │ + teqeq r4, r8, lsr #28 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x012421a0 │ │ │ │ + smlawbeq r4, r0, r1, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 574d8 <__cxa_atexit@plt+0x4b538> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -77140,19 +77140,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r4, r0, ror #26 │ │ │ │ - teqeq r4, r8, lsl #29 │ │ │ │ - @ instruction: 0x012420e0 │ │ │ │ - teqeq r4, ip, asr #28 │ │ │ │ - strheq r2, [r4, -r8]! │ │ │ │ + teqeq r4, r0, asr #26 │ │ │ │ + teqeq r4, r8, ror #28 │ │ │ │ + smlawteq r4, r0, r0, r2 │ │ │ │ + teqeq r4, ip, lsr #28 │ │ │ │ + @ instruction: 0x01242098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5754c <__cxa_atexit@plt+0x4b5ac> │ │ │ │ mov r3, #0 │ │ │ │ @@ -77166,16 +77166,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 57568 <__cxa_atexit@plt+0x4b5c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242074 │ │ │ │ - smlawbeq r4, r0, r0, r2 │ │ │ │ + qsubeq r2, r4, r4 │ │ │ │ + @ instruction: 0x01242060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 575dc <__cxa_atexit@plt+0x4b63c> │ │ │ │ ldr r3, [pc, #92] @ 575ec <__cxa_atexit@plt+0x4b64c> │ │ │ │ @@ -77200,16 +77200,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 575f0 <__cxa_atexit@plt+0x4b650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01242024 │ │ │ │ - strdeq r1, [r4, -ip]! │ │ │ │ + @ instruction: 0x01242004 │ │ │ │ + ldrdeq r1, [r4, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, fp │ │ │ │ sub r0, r1, #1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -77270,18 +77270,18 @@ │ │ │ │ add r8, r3, r0 │ │ │ │ b ebfd40 <__cxa_atexit@plt+0xeb3da0> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01241f74 │ │ │ │ - @ instruction: 0x01241f70 │ │ │ │ + @ instruction: 0x01241f54 │ │ │ │ + @ instruction: 0x01241f50 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - ldrdeq r1, [r4, -ip]! │ │ │ │ + @ instruction: 0x01241ebc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57750 <__cxa_atexit@plt+0x4b7b0> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -77305,16 +77305,16 @@ │ │ │ │ b 56e4c <__cxa_atexit@plt+0x4aeac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 57794 <__cxa_atexit@plt+0x4b7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241e40 │ │ │ │ - @ instruction: 0x01241e58 │ │ │ │ + @ instruction: 0x01241e20 │ │ │ │ + @ instruction: 0x01241e38 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 577d4 <__cxa_atexit@plt+0x4b834> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -77338,16 +77338,16 @@ │ │ │ │ b 56e4c <__cxa_atexit@plt+0x4aeac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 57818 <__cxa_atexit@plt+0x4b878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241dbc │ │ │ │ - ldrdeq r1, [r4, -r4]! │ │ │ │ + @ instruction: 0x01241d9c │ │ │ │ + @ instruction: 0x01241db4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57858 <__cxa_atexit@plt+0x4b8b8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -77371,16 +77371,16 @@ │ │ │ │ b 56e4c <__cxa_atexit@plt+0x4aeac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 5789c <__cxa_atexit@plt+0x4b8fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241d38 │ │ │ │ - @ instruction: 0x01241d50 │ │ │ │ + @ instruction: 0x01241d18 │ │ │ │ + @ instruction: 0x01241d30 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 578dc <__cxa_atexit@plt+0x4b93c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -77404,24 +77404,24 @@ │ │ │ │ b 56e4c <__cxa_atexit@plt+0x4aeac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 57920 <__cxa_atexit@plt+0x4b980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241cb4 │ │ │ │ + @ instruction: 0x01241c94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 57944 <__cxa_atexit@plt+0x4b9a4> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 5596c <__cxa_atexit@plt+0x499cc> │ │ │ │ - teqeq r4, ip, lsr #20 │ │ │ │ + teqeq r4, ip, lsl #20 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 57a50 <__cxa_atexit@plt+0x4bab0> │ │ │ │ @@ -77489,18 +77489,18 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r0, ror #16 │ │ │ │ - teqeq r4, r8, lsr #18 │ │ │ │ - teqeq r4, r0, ror #18 │ │ │ │ - teqeq r4, r4, lsl #19 │ │ │ │ + teqeq r4, r0, asr #16 │ │ │ │ + teqeq r4, r8, lsl #18 │ │ │ │ + teqeq r4, r0, asr #18 │ │ │ │ + teqeq r4, r4, ror #18 │ │ │ │ teqeq r4, r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 57b00 <__cxa_atexit@plt+0x4bb60> │ │ │ │ @@ -77533,16 +77533,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, ip, lsr #14 │ │ │ │ - teqeq r4, r4, asr r7 │ │ │ │ + teqeq r4, ip, lsl #14 │ │ │ │ + teqeq r4, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57b64 <__cxa_atexit@plt+0x4bbc4> │ │ │ │ @@ -77552,16 +77552,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r8, ror #13 │ │ │ │ - ldrdeq r1, [r4, -ip]! │ │ │ │ + teqeq r4, r8, asr #13 │ │ │ │ + @ instruction: 0x012412bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 57c5c <__cxa_atexit@plt+0x4bcbc> │ │ │ │ @@ -77627,19 +77627,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012419b8 │ │ │ │ + @ instruction: 0x01241998 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x012411a8 │ │ │ │ + smlawbeq r4, r8, r1, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -77680,15 +77680,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0x012410e4 │ │ │ │ + smlawteq r4, r4, r0, r1 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 57df8 <__cxa_atexit@plt+0x4be58> │ │ │ │ @@ -77724,15 +77724,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0x01241034 │ │ │ │ + @ instruction: 0x01241014 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 57ed0 <__cxa_atexit@plt+0x4bf30> │ │ │ │ mov r3, r5 │ │ │ │ @@ -77819,23 +77819,23 @@ │ │ │ │ ldr r3, [pc, #16] @ 57f98 <__cxa_atexit@plt+0x4bff8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01240f6c │ │ │ │ - @ instruction: 0x01240f64 │ │ │ │ + @ instruction: 0x01240f4c │ │ │ │ + @ instruction: 0x01240f44 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - teqeq r4, r4, lsl #6 │ │ │ │ + teqeq r4, r4, ror #5 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0x01240e98 │ │ │ │ + @ instruction: 0x01240e78 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -77901,15 +77901,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 580e8 <__cxa_atexit@plt+0x4c148> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r4, lsl #3 │ │ │ │ + teqeq r4, r4, ror #2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 582b4 <__cxa_atexit@plt+0x4c314> │ │ │ │ @@ -78048,23 +78048,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, ip, asr #1 │ │ │ │ - @ instruction: 0x01344098 │ │ │ │ + teqeq r4, ip, lsr #1 │ │ │ │ + teqeq r4, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - teqeq r4, r4, lsr r1 │ │ │ │ + teqeq r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r4, r0, ror r1 │ │ │ │ + teqeq r4, r0, asr r1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsheq r4, [r4, -r4]! @ │ │ │ │ + ldrsbeq r4, [r4, -r4]! @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -78092,15 +78092,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 583e4 <__cxa_atexit@plt+0x4c444> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r4, lsl #31 │ │ │ │ + teqeq r4, r4, ror #30 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78124,15 +78124,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58464 <__cxa_atexit@plt+0x4c4c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, lsr #30 │ │ │ │ + teqeq r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78150,15 +78150,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 584cc <__cxa_atexit@plt+0x4c52c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, lsr #29 │ │ │ │ + teqeq r4, r0, lsl #29 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78186,15 +78186,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5855c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r8, lsl #28 │ │ │ │ + teqeq r4, r8, ror #27 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 585d8 <__cxa_atexit@plt+0x4c638> │ │ │ │ @@ -78227,16 +78227,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r4, asr ip │ │ │ │ - teqeq r4, ip, ror ip │ │ │ │ + teqeq r4, r4, lsr ip │ │ │ │ + teqeq r4, ip, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5863c <__cxa_atexit@plt+0x4c69c> │ │ │ │ @@ -78246,16 +78246,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r0, lsl ip │ │ │ │ - @ instruction: 0x01240804 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + smulwteq r4, r4, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 58730 <__cxa_atexit@plt+0x4c790> │ │ │ │ ldr r2, [pc, #240] @ 58760 <__cxa_atexit@plt+0x4c7c0> │ │ │ │ @@ -78318,19 +78318,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r4, -r0]! @ │ │ │ │ + ldrdeq r0, [r4, -r0]! @ │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldrdeq r0, [r4, -ip]! │ │ │ │ + @ instruction: 0x012406bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -78370,15 +78370,15 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x0124061c │ │ │ │ + strdeq r0, [r4, -ip]! │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -78413,15 +78413,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0x01240570 │ │ │ │ + @ instruction: 0x01240550 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 58990 <__cxa_atexit@plt+0x4c9f0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -78503,24 +78503,24 @@ │ │ │ │ ldr r5, [pc, #36] @ 58a5c <__cxa_atexit@plt+0x4cabc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01240460 │ │ │ │ - @ instruction: 0x01240458 │ │ │ │ + @ instruction: 0x01240440 │ │ │ │ + @ instruction: 0x01240438 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - teqeq r4, ip, ror #16 │ │ │ │ + teqeq r4, ip, asr #16 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - smulwteq r4, r4, r3 │ │ │ │ + smlawteq r4, r4, r3, r0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, r6 │ │ │ │ @@ -78558,15 +78558,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0x0124032c │ │ │ │ + @ instruction: 0x0124030c │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -78592,18 +78592,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 58bb8 <__cxa_atexit@plt+0x4cc18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r0, [r4, -r0]! @ │ │ │ │ - smlawteq r4, r8, r2, r0 │ │ │ │ + @ instruction: 0x012402b0 │ │ │ │ + smulwbeq r4, r8, r2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - teqeq r4, r8, asr #13 │ │ │ │ + teqeq r4, r8, lsr #13 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r3, #1 │ │ │ │ blt 58c4c <__cxa_atexit@plt+0x4ccac> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub r7, r7, #1 │ │ │ │ @@ -78672,15 +78672,15 @@ │ │ │ │ b 58c88 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240160 │ │ │ │ + @ instruction: 0x01240140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 58d68 <__cxa_atexit@plt+0x4cdc8> │ │ │ │ @@ -78709,31 +78709,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 58d84 <__cxa_atexit@plt+0x4cde4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawteq r4, r0, r8, r0 │ │ │ │ - smlawteq r4, ip, r0, r0 │ │ │ │ + smulwbeq r4, r0, r8 │ │ │ │ + smulwbeq r4, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 58dc0 <__cxa_atexit@plt+0x4ce20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 58db8 <__cxa_atexit@plt+0x4ce18> │ │ │ │ b 58dd0 <__cxa_atexit@plt+0x4ce30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01240090 │ │ │ │ + @ instruction: 0x01240070 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #1 │ │ │ │ blt 58e70 <__cxa_atexit@plt+0x4ced0> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -78796,17 +78796,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlawteq r3, ip, pc, pc @ │ │ │ │ - smlawteq r3, r8, pc, pc @ │ │ │ │ - teqeq r4, r8, ror r3 │ │ │ │ + msreq SP_svc, ip │ │ │ │ + msreq SP_svc, r8 │ │ │ │ + teqeq r4, r8, asr r3 │ │ │ │ msreq SP_svc, r8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 58f3c <__cxa_atexit@plt+0x4cf9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -78829,18 +78829,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq SP_svc, r0 │ │ │ │ - msreq SP_svc, ip │ │ │ │ - teqeq r4, ip, lsl #6 │ │ │ │ - msreq R11_usr, r0 │ │ │ │ + strdeq pc, [r3, -r0]! │ │ │ │ + msreq R11_usr, ip │ │ │ │ + teqeq r4, ip, ror #5 │ │ │ │ + smlawteq r3, r0, lr, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 58fe8 <__cxa_atexit@plt+0x4d048> │ │ │ │ @@ -78869,15 +78869,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 59004 <__cxa_atexit@plt+0x4d064> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01240648 │ │ │ │ + @ instruction: 0x01240628 │ │ │ │ msreq R11_usr, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 59040 <__cxa_atexit@plt+0x4d0a0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -78885,15 +78885,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 59038 <__cxa_atexit@plt+0x4d098> │ │ │ │ b 59050 <__cxa_atexit@plt+0x4d0b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - msreq R11_usr, r0 │ │ │ │ + strdeq pc, [r3, -r0]! │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ blt 59148 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -78982,20 +78982,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - teqeq r4, r0, lsr #1 │ │ │ │ - ldrsheq r3, [r4, -ip]! │ │ │ │ + teqeq r4, r0, lsl #1 │ │ │ │ + ldrsbeq r3, [r4, -ip]! │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - msreq CPSR_xc, r4, lsl #26 │ │ │ │ - msreq CPSR_xc, r0, lsl #26 │ │ │ │ - msreq CPSR_xc, r8, ror ip │ │ │ │ + msreq CPSR_xc, r4, ror #25 │ │ │ │ + msreq CPSR_xc, r0, ror #25 │ │ │ │ + msreq CPSR_xc, r8, asr ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bne 59210 <__cxa_atexit@plt+0x4d270> │ │ │ │ ldr r7, [pc, #124] @ 5927c <__cxa_atexit@plt+0x4d2dc> │ │ │ │ @@ -79027,16 +79027,16 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - msreq CPSR_xc, r4, asr ip │ │ │ │ - msreq CPSR_xc, r0, asr ip │ │ │ │ + msreq CPSR_xc, r4, lsr ip │ │ │ │ + msreq CPSR_xc, r0, lsr ip │ │ │ │ teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79056,15 +79056,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 592f4 <__cxa_atexit@plt+0x4d354> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r4, ror pc │ │ │ │ + teqeq r4, r4, asr pc │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 59368 <__cxa_atexit@plt+0x4d3c8> │ │ │ │ @@ -79092,15 +79092,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 59380 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq r4, ip @ │ │ │ │ - ldrdeq r0, [r4, -r4]! │ │ │ │ + @ instruction: 0x012402b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r0, r3, #8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -79108,15 +79108,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 593c0 <__cxa_atexit@plt+0x4d420> │ │ │ │ cmp r0, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r4, ror pc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a07c <__cxa_atexit@plt+0x4e0dc> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -79141,15 +79141,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r4, ip @ │ │ │ │ - teqeq r4, r4, lsr #28 │ │ │ │ + teqeq r4, r4, lsl #28 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 59610 <__cxa_atexit@plt+0x4d670> │ │ │ │ ldr r8, [pc, #548] @ 5968c <__cxa_atexit@plt+0x4d6ec> │ │ │ │ @@ -79287,23 +79287,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r0, ror sp │ │ │ │ - teqeq r4, ip, lsr sp │ │ │ │ + teqeq r4, r0, asr sp │ │ │ │ + teqeq r4, ip, lsl sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ teqeq r4, r8 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r4, r4, lsl lr │ │ │ │ + teqeq r4, r4 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ + teqeq r4, r8, ror sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -79331,15 +79331,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 59740 <__cxa_atexit@plt+0x4d7a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r8, lsr #24 │ │ │ │ + teqeq r4, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79363,15 +79363,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 597c0 <__cxa_atexit@plt+0x4d820> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r4, asr #23 │ │ │ │ + teqeq r4, r4, lsr #23 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79389,15 +79389,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 59828 <__cxa_atexit@plt+0x4d888> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r4, asr #22 │ │ │ │ + teqeq r4, r4, lsr #22 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79425,15 +79425,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 598b8 <__cxa_atexit@plt+0x4d918> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, ip, lsr #21 │ │ │ │ + teqeq r4, ip, lsl #21 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 59934 <__cxa_atexit@plt+0x4d994> │ │ │ │ @@ -79467,15 +79467,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - teqeq r4, r0, lsr #18 │ │ │ │ + teqeq r4, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59998 <__cxa_atexit@plt+0x4d9f8> │ │ │ │ @@ -79578,15 +79578,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r4, lsl #16 │ │ │ │ + teqeq r4, r4, ror #15 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -79675,15 +79675,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r4, r0, lsl #12 │ │ │ │ + teqeq r4, r0, ror #11 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 59bac <__cxa_atexit@plt+0x4dc0c> │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -79728,15 +79728,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r4, ip, lsl r5 │ │ │ │ + teqeq r4, ip @ │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -79759,17 +79759,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 59df0 <__cxa_atexit@plt+0x4de50> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, r0, lsl #9 │ │ │ │ + teqeq r4, r0, ror #8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - msreq CPSR_xc, r0, asr r8 │ │ │ │ + msreq CPSR_xc, r0, lsr r8 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 59e98 <__cxa_atexit@plt+0x4def8> │ │ │ │ ldr lr, [r7, #24] │ │ │ │ mov r2, r5 │ │ │ │ @@ -79804,15 +79804,15 @@ │ │ │ │ add r7, lr, r1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ b 5a07c <__cxa_atexit@plt+0x4e0dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r8, lsr #7 │ │ │ │ + teqeq r4, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ msreq SP_svc, ip │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -79826,15 +79826,15 @@ │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ sub r3, r3, r7 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r7, r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 5a07c <__cxa_atexit@plt+0x4e0dc> │ │ │ │ - @ instruction: 0x0123ef5c │ │ │ │ + @ instruction: 0x0123ef3c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 59fac <__cxa_atexit@plt+0x4e00c> │ │ │ │ ldr lr, [pc, #176] @ 59fcc <__cxa_atexit@plt+0x4e02c> │ │ │ │ @@ -79881,18 +79881,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - @ instruction: 0x0123eeb8 │ │ │ │ - @ instruction: 0x0123eeb4 │ │ │ │ + @ instruction: 0x0123ee98 │ │ │ │ + @ instruction: 0x0123ee94 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - @ instruction: 0x0123ee74 │ │ │ │ + @ instruction: 0x0123ee54 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5a048 <__cxa_atexit@plt+0x4e0a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -79914,20 +79914,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123ee1c │ │ │ │ - @ instruction: 0x0123ee18 │ │ │ │ - teqeq r4, r4, lsl r2 │ │ │ │ + strdeq lr, [r3, -ip]! │ │ │ │ + strdeq lr, [r3, -r8]! │ │ │ │ + teqeq r4, r4 @ │ │ │ │ @ instruction: 0xfffff348 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - @ instruction: 0x0123ede4 │ │ │ │ + smlawteq r3, r4, sp, lr │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -79977,20 +79977,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [r4, -r0]! │ │ │ │ - msreq CPSR_xc, r8, lsl #10 │ │ │ │ + @ instruction: 0x01342090 │ │ │ │ + msreq CPSR_xc, r8, ror #9 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - teqeq r4, r8, lsl r1 │ │ │ │ + ldrsheq r2, [r4, -r8]! │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -80014,16 +80014,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r4, lsr r0 │ │ │ │ - teqeq r4, ip, ror r0 │ │ │ │ + teqeq r4, r4, lsl r0 │ │ │ │ + teqeq r4, ip, asr r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5a3b8 <__cxa_atexit@plt+0x4e418> │ │ │ │ ldr r8, [pc, #548] @ 5a434 <__cxa_atexit@plt+0x4e494> │ │ │ │ @@ -80161,21 +80161,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r8, asr #31 │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r8, lsr #31 │ │ │ │ + teqeq r4, r4, ror pc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - teqeq r4, r0, lsr r0 │ │ │ │ + teqeq r4, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - teqeq r4, ip, rrx │ │ │ │ + teqeq r4, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -80205,15 +80205,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a4e8 <__cxa_atexit@plt+0x4e548> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r0, lsl #29 │ │ │ │ + teqeq r4, r0, ror #28 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80237,15 +80237,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5a568 <__cxa_atexit@plt+0x4e5c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, lsl lr │ │ │ │ + teqeq r4, ip @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80263,15 +80263,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5a5d0 <__cxa_atexit@plt+0x4e630> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip @ │ │ │ │ + teqeq r4, ip, ror sp │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80299,15 +80299,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a660 <__cxa_atexit@plt+0x4e6c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, r4, lsl #26 │ │ │ │ + teqeq r4, r4, ror #25 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5a6dc <__cxa_atexit@plt+0x4e73c> │ │ │ │ @@ -80340,16 +80340,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r0, asr fp │ │ │ │ - teqeq r4, r8, ror fp │ │ │ │ + teqeq r4, r0, lsr fp │ │ │ │ + teqeq r4, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a740 <__cxa_atexit@plt+0x4e7a0> │ │ │ │ @@ -80359,15 +80359,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, ip, lsl #22 │ │ │ │ + teqeq r4, ip, ror #21 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5a894 <__cxa_atexit@plt+0x4e8f4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ @@ -80452,15 +80452,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r4, ip, asr sl │ │ │ │ + teqeq r4, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80549,15 +80549,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r4, r8, asr r8 │ │ │ │ + teqeq r4, r8, lsr r8 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 5a954 <__cxa_atexit@plt+0x4e9b4> │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -80602,15 +80602,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r4, r4, ror r7 │ │ │ │ + teqeq r4, r4, asr r7 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -80635,15 +80635,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x0123eab0 │ │ │ │ + @ instruction: 0x0123ea90 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5ac6c <__cxa_atexit@plt+0x4eccc> │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ @@ -80693,15 +80693,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ teqeq r4, r0 @ │ │ │ │ - smlawteq r3, r8, r9, lr │ │ │ │ + @ instruction: 0x0123e9a8 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ cmp r2, r7 │ │ │ │ bne 5acdc <__cxa_atexit@plt+0x4ed3c> │ │ │ │ @@ -80725,26 +80725,26 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add sl, r1, r7 │ │ │ │ mov r5, r3 │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r4, r4, asr r6 │ │ │ │ - @ instruction: 0x0123e93c │ │ │ │ + teqeq r4, r4, lsr r6 │ │ │ │ + @ instruction: 0x0123e91c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov sl, r9 │ │ │ │ b 5a07c <__cxa_atexit@plt+0x4e0dc> │ │ │ │ - @ instruction: 0x0123e124 │ │ │ │ + @ instruction: 0x0123e104 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 5ade4 <__cxa_atexit@plt+0x4ee44> │ │ │ │ ldr lr, [pc, #176] @ 5ae04 <__cxa_atexit@plt+0x4ee64> │ │ │ │ @@ -80790,19 +80790,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r4, r0, lsl #9 │ │ │ │ - smlawbeq r3, r0, r0, lr │ │ │ │ - @ instruction: 0x0123e07c │ │ │ │ - teqeq r4, r0, lsl #9 │ │ │ │ - @ instruction: 0x0123e03c │ │ │ │ + teqeq r4, r0, ror #8 │ │ │ │ + @ instruction: 0x0123e060 │ │ │ │ + qsubeq lr, ip, r3 │ │ │ │ + teqeq r4, r0, ror #8 │ │ │ │ + @ instruction: 0x0123e01c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5ae80 <__cxa_atexit@plt+0x4eee0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -80824,16 +80824,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123dfe4 │ │ │ │ - @ instruction: 0x0123dfe0 │ │ │ │ + smlawteq r3, r4, pc, sp @ │ │ │ │ + smlawteq r3, r0, pc, sp @ │ │ │ │ teqeq r4, ip @ │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -80885,30 +80885,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, lsl #5 │ │ │ │ - @ instruction: 0x0123e6e0 │ │ │ │ + teqeq r4, r0, ror #4 │ │ │ │ + smlawteq r3, r0, r6, lr │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - teqeq r4, ip, ror #5 │ │ │ │ + teqeq r4, ip, asr #5 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x0123e69c │ │ │ │ + @ instruction: 0x0123e67c │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ - @ instruction: 0x0123e69c │ │ │ │ + @ instruction: 0x0123e67c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5b01c <__cxa_atexit@plt+0x4f07c> │ │ │ │ ldr r3, [pc, #72] @ 5b02c <__cxa_atexit@plt+0x4f08c> │ │ │ │ @@ -80928,25 +80928,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5b030 <__cxa_atexit@plt+0x4f090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0123e648 │ │ │ │ - @ instruction: 0x0123e62c │ │ │ │ + @ instruction: 0x0123e628 │ │ │ │ + @ instruction: 0x0123e60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ - @ instruction: 0x0123e604 │ │ │ │ + @ instruction: 0x0123e5e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b0b8 <__cxa_atexit@plt+0x4f118> │ │ │ │ @@ -80968,28 +80968,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5b0d4 <__cxa_atexit@plt+0x4f134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - teqeq r4, r8, asr #5 │ │ │ │ - @ instruction: 0x0123e5b0 │ │ │ │ - smlawbeq r3, r8, r5, lr │ │ │ │ + teqeq r4, r8, lsr #5 │ │ │ │ + @ instruction: 0x0123e590 │ │ │ │ + @ instruction: 0x0123e568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 5b104 <__cxa_atexit@plt+0x4f164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ b 5aeb4 <__cxa_atexit@plt+0x4ef14> │ │ │ │ - teqeq r4, r0, ror r2 │ │ │ │ + teqeq r4, r0, asr r2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b214 <__cxa_atexit@plt+0x4f274> │ │ │ │ @@ -81058,19 +81058,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r4, r0, lsr #1 │ │ │ │ - teqeq r4, r4, ror #2 │ │ │ │ - teqeq r4, ip @ │ │ │ │ - teqeq r4, r4, asr #3 │ │ │ │ - teqeq r4, r4, lsr r1 │ │ │ │ + teqeq r4, r0, lsl #1 │ │ │ │ + teqeq r4, r4, asr #2 │ │ │ │ + teqeq r4, ip, ror r1 │ │ │ │ + teqeq r4, r4, lsr #3 │ │ │ │ + teqeq r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b2c4 <__cxa_atexit@plt+0x4f324> │ │ │ │ ldr r1, [pc, #120] @ 5b2e4 <__cxa_atexit@plt+0x4f344> │ │ │ │ @@ -81102,16 +81102,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r4, r8, ror #30 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + teqeq r4, r8, asr #30 │ │ │ │ + teqeq r4, r0, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b328 <__cxa_atexit@plt+0x4f388> │ │ │ │ @@ -81121,16 +81121,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4, lsr #30 │ │ │ │ - @ instruction: 0x0123db1c │ │ │ │ + teqeq r4, r4, lsl #30 │ │ │ │ + strdeq sp, [r3, -ip]! │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b400 <__cxa_atexit@plt+0x4f460> │ │ │ │ ldr r9, [pc, #204] @ 5b428 <__cxa_atexit@plt+0x4f488> │ │ │ │ @@ -81183,20 +81183,20 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - teqeq r4, r4, ror lr │ │ │ │ + teqeq r4, r4, asr lr │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0123da64 │ │ │ │ - @ instruction: 0x0123da60 │ │ │ │ - teqeq r4, r4, ror #28 │ │ │ │ - @ instruction: 0x0123da14 │ │ │ │ + @ instruction: 0x0123da44 │ │ │ │ + @ instruction: 0x0123da40 │ │ │ │ + teqeq r4, r4, asr #28 │ │ │ │ + strdeq sp, [r3, -r4]! │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ adds r7, r7, r3 │ │ │ │ beq 5b49c <__cxa_atexit@plt+0x4f4fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -81225,17 +81225,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0123d9b0 │ │ │ │ - @ instruction: 0x0123d9ac │ │ │ │ - teqeq r4, ip, lsr #27 │ │ │ │ + @ instruction: 0x0123d990 │ │ │ │ + smlawbeq r3, ip, r9, sp │ │ │ │ + teqeq r4, ip, lsl #27 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -81252,17 +81252,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b544 <__cxa_atexit@plt+0x4f5a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, lsl sp │ │ │ │ + teqeq r4, ip @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0123d908 │ │ │ │ + @ instruction: 0x0123d8e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b590 <__cxa_atexit@plt+0x4f5f0> │ │ │ │ @@ -81278,16 +81278,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5b5a8 <__cxa_atexit@plt+0x4f608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0123e0e0 │ │ │ │ - @ instruction: 0x0123d8a8 │ │ │ │ + smlawteq r3, r0, r0, lr │ │ │ │ + smlawbeq r3, r8, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b674 <__cxa_atexit@plt+0x4f6d4> │ │ │ │ @@ -81332,21 +81332,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r4 @ │ │ │ │ + teqeq r4, r4, ror ip │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - teqeq r4, r8, lsr #26 │ │ │ │ + teqeq r4, r8, lsl #26 │ │ │ │ teqeq r4, ip @ │ │ │ │ - @ instruction: 0x0123d7bc │ │ │ │ + @ instruction: 0x0123d79c │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b744 <__cxa_atexit@plt+0x4f7a4> │ │ │ │ ldr lr, [pc, #176] @ 5b76c <__cxa_atexit@plt+0x4f7cc> │ │ │ │ @@ -81391,18 +81391,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 5b770 <__cxa_atexit@plt+0x4f7d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, lsl fp │ │ │ │ + teqeq r4, ip @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0123d774 │ │ │ │ - @ instruction: 0x0123d770 │ │ │ │ + @ instruction: 0x0123d754 │ │ │ │ + @ instruction: 0x0123d750 │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81423,17 +81423,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b7f0 <__cxa_atexit@plt+0x4f850> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r4, ip, ror sl │ │ │ │ + teqeq r4, ip, asr sl │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x0123d660 │ │ │ │ + @ instruction: 0x0123d640 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b878 <__cxa_atexit@plt+0x4f8d8> │ │ │ │ @@ -81466,18 +81466,18 @@ │ │ │ │ b 5b888 <__cxa_atexit@plt+0x4f8e8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ teqeq r4, r0 @ │ │ │ │ - @ instruction: 0x0123d5ec │ │ │ │ - @ instruction: 0x0123d5e8 │ │ │ │ + smlawteq r3, ip, r5, sp │ │ │ │ + smlawteq r3, r8, r5, sp │ │ │ │ teqeq r4, r8 @ │ │ │ │ - @ instruction: 0x0123d5b0 │ │ │ │ + @ instruction: 0x0123d590 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b928 <__cxa_atexit@plt+0x4f988> │ │ │ │ @@ -81509,19 +81509,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 5b938 <__cxa_atexit@plt+0x4f998> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, lsl #18 │ │ │ │ - @ instruction: 0x0123d53c │ │ │ │ - @ instruction: 0x0123d538 │ │ │ │ - teqeq r4, r8, lsr #18 │ │ │ │ - @ instruction: 0x0123d500 │ │ │ │ + teqeq r4, r0, ror #17 │ │ │ │ + @ instruction: 0x0123d51c │ │ │ │ + @ instruction: 0x0123d518 │ │ │ │ + teqeq r4, r8, lsl #18 │ │ │ │ + @ instruction: 0x0123d4e0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5b9d8 <__cxa_atexit@plt+0x4fa38> │ │ │ │ @@ -81553,19 +81553,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 5b9e8 <__cxa_atexit@plt+0x4fa48> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, r0, asr r8 │ │ │ │ - smlawbeq r3, ip, r4, sp │ │ │ │ - smlawbeq r3, r8, r4, sp │ │ │ │ - teqeq r4, r8, ror r8 │ │ │ │ - @ instruction: 0x0123d450 │ │ │ │ + teqeq r4, r0, lsr r8 │ │ │ │ + @ instruction: 0x0123d46c │ │ │ │ + @ instruction: 0x0123d468 │ │ │ │ + teqeq r4, r8, asr r8 │ │ │ │ + @ instruction: 0x0123d430 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5bc8c <__cxa_atexit@plt+0x4fcec> │ │ │ │ ldr r0, [pc, #740] @ 5bd0c <__cxa_atexit@plt+0x4fd6c> │ │ │ │ @@ -81753,30 +81753,30 @@ │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - teqeq r4, ip, ror #11 │ │ │ │ - teqeq r4, r4, lsl #11 │ │ │ │ + teqeq r4, ip, asr #11 │ │ │ │ + teqeq r4, r4, ror #10 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - teqeq r4, r0, lsr r6 │ │ │ │ - teqeq r4, r8, ror #12 │ │ │ │ + teqeq r4, r0, lsl r6 │ │ │ │ + teqeq r4, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ + teqeq r4, r8, ror r6 │ │ │ │ teqeq r4, r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - teqeq r4, r0, lsl r7 │ │ │ │ - teqeq r4, ip, lsr r7 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + teqeq r4, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0123d104 │ │ │ │ + @ instruction: 0x0123d0e4 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -81814,18 +81814,18 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - teqeq r4, r0, lsl #9 │ │ │ │ - teqeq r4, r4, lsr r4 │ │ │ │ + teqeq r4, r0, ror #8 │ │ │ │ + teqeq r4, r4, lsl r4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x0123d040 │ │ │ │ + @ instruction: 0x0123d020 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -81860,18 +81860,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 5bec8 <__cxa_atexit@plt+0x4ff28> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - teqeq r4, r4, asr #7 │ │ │ │ - teqeq r4, ip, ror r3 │ │ │ │ + teqeq r4, r4, lsr #7 │ │ │ │ + teqeq r4, ip, asr r3 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - smlawbeq r3, r8, pc, ip @ │ │ │ │ + @ instruction: 0x0123cf68 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -81900,18 +81900,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 5bf68 <__cxa_atexit@plt+0x4ffc8> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - teqeq r4, ip, lsr #6 │ │ │ │ + teqeq r4, ip, lsl #6 │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0123cee8 │ │ │ │ + smlawteq r3, r8, lr, ip │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov ip, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81961,18 +81961,18 @@ │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, ip │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - teqeq r4, r4, asr r2 │ │ │ │ - teqeq r4, r0, lsl #4 │ │ │ │ + teqeq r4, r4, lsr r2 │ │ │ │ + teqeq r4, r0, ror #3 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strdeq ip, [r3, -r0]! │ │ │ │ + ldrdeq ip, [r3, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5c108 <__cxa_atexit@plt+0x50168> │ │ │ │ ldr r7, [pc, #172] @ 5c130 <__cxa_atexit@plt+0x50190> │ │ │ │ @@ -82017,19 +82017,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq r4, r0, lsl #4 │ │ │ │ - @ instruction: 0x0123d574 │ │ │ │ + teqeq r4, r0, ror #3 │ │ │ │ + @ instruction: 0x0123d554 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - teqeq r4, ip, ror r2 │ │ │ │ - @ instruction: 0x0123cd10 │ │ │ │ + teqeq r4, ip, asr r2 │ │ │ │ + strdeq ip, [r3, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5c1c0 <__cxa_atexit@plt+0x50220> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -82056,15 +82056,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r4, r8, asr #2 │ │ │ │ + teqeq r4, r8, lsr #2 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ teqeq r4, ip @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5c21c <__cxa_atexit@plt+0x5027c> │ │ │ │ @@ -82149,21 +82149,21 @@ │ │ │ │ str r8, [r6, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - teqpeq r3, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r3, r8 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r3, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ teqpeq r3, ip @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - teqpeq r3, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r3, ip, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, ip, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5c3e0 <__cxa_atexit@plt+0x50440> │ │ │ │ ldr r3, [pc, #136] @ 5c408 <__cxa_atexit@plt+0x50468> │ │ │ │ @@ -82199,15 +82199,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0123d2a4 │ │ │ │ + smlawbeq r3, r4, r2, sp │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82247,15 +82247,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5c4cc <__cxa_atexit@plt+0x5052c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq sp, [r3, -r0]! │ │ │ │ + @ instruction: 0x0123d1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ 5c56c <__cxa_atexit@plt+0x505cc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -82288,16 +82288,16 @@ │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - teqpeq r3, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r3, r0, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5c5e8 <__cxa_atexit@plt+0x50648> │ │ │ │ @@ -82321,17 +82321,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r3, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r3, ip, lsl #25 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123c854 │ │ │ │ + teqpeq r3, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123c834 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5c684 <__cxa_atexit@plt+0x506e4> │ │ │ │ @@ -82364,16 +82364,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 5c6a0 <__cxa_atexit@plt+0x50700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0123d004 │ │ │ │ - @ instruction: 0x0123c7b0 │ │ │ │ + @ instruction: 0x0123cfe4 │ │ │ │ + @ instruction: 0x0123c790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 5c6ec <__cxa_atexit@plt+0x5074c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -82384,15 +82384,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 5c6e4 <__cxa_atexit@plt+0x50744> │ │ │ │ b 5c6fc <__cxa_atexit@plt+0x5075c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0123c764 │ │ │ │ + @ instruction: 0x0123c744 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 5c798 <__cxa_atexit@plt+0x507f8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -82437,17 +82437,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawteq r3, ip, r6, ip │ │ │ │ - smlawteq r3, r8, r6, ip │ │ │ │ - teqpeq r3, r4, asr #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123c6ac │ │ │ │ + @ instruction: 0x0123c6a8 │ │ │ │ + teqpeq r3, r4, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -82467,17 +82467,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5c840 <__cxa_atexit@plt+0x508a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r3, ip, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x0123c610 │ │ │ │ + strdeq ip, [r3, -r0]! │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5c8f0 <__cxa_atexit@plt+0x50950> │ │ │ │ ldr lr, [pc, #176] @ 5c918 <__cxa_atexit@plt+0x50978> │ │ │ │ @@ -82522,19 +82522,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 5c91c <__cxa_atexit@plt+0x5097c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r3, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - smlawteq r3, r8, r5, ip │ │ │ │ - smlawteq r3, r4, r5, ip │ │ │ │ teqpeq r3, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x0123c5a8 │ │ │ │ + @ instruction: 0x0123c5a4 │ │ │ │ + teqpeq r3, r0, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -82556,15 +82556,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqpeq r3, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x0123c4b4 │ │ │ │ + @ instruction: 0x0123c494 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5ca20 <__cxa_atexit@plt+0x50a80> │ │ │ │ @@ -82595,19 +82595,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 5ca30 <__cxa_atexit@plt+0x50a90> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - teqpeq r3, r4, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123c444 │ │ │ │ - @ instruction: 0x0123c440 │ │ │ │ - teqpeq r3, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123c404 │ │ │ │ + teqpeq r3, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123c424 │ │ │ │ + @ instruction: 0x0123c420 │ │ │ │ + teqpeq r3, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123c3e4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ @@ -82662,18 +82662,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x0123c340 │ │ │ │ - @ instruction: 0x0123cb6c │ │ │ │ - @ instruction: 0x0123c358 │ │ │ │ - @ instruction: 0x0123cb40 │ │ │ │ + @ instruction: 0x0123c320 │ │ │ │ + @ instruction: 0x0123cb4c │ │ │ │ + @ instruction: 0x0123c338 │ │ │ │ + @ instruction: 0x0123cb20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5cbd4 <__cxa_atexit@plt+0x50c34> │ │ │ │ ldr r3, [pc, #108] @ 5cbe4 <__cxa_atexit@plt+0x50c44> │ │ │ │ @@ -82704,16 +82704,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 5cbf0 <__cxa_atexit@plt+0x50c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r3, r8, sl, ip │ │ │ │ - @ instruction: 0x0123caa4 │ │ │ │ + @ instruction: 0x0123caa8 │ │ │ │ + smlawbeq r3, r4, sl, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 5cc44 <__cxa_atexit@plt+0x50ca4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -82727,15 +82727,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 5ca5c <__cxa_atexit@plt+0x50abc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123ca4c │ │ │ │ + @ instruction: 0x0123ca2c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5cc70 <__cxa_atexit@plt+0x50cd0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -82756,17 +82756,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ccc4 <__cxa_atexit@plt+0x50d24> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - teqpeq r3, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x0123c9e0 │ │ │ │ + smlawteq r3, r0, r9, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5cd34 <__cxa_atexit@plt+0x50d94> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -82792,19 +82792,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 5cd5c <__cxa_atexit@plt+0x50dbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqpeq r3, ip, ror #9 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, ip, asr #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0123c964 │ │ │ │ - @ instruction: 0x0123c934 │ │ │ │ + @ instruction: 0x0123c944 │ │ │ │ + @ instruction: 0x0123c914 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5cdb0 <__cxa_atexit@plt+0x50e10> │ │ │ │ ldr r7, [pc, #60] @ 5cdc0 <__cxa_atexit@plt+0x50e20> │ │ │ │ @@ -82822,26 +82822,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5cdc8 <__cxa_atexit@plt+0x50e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq ip, [r3, -r4]! │ │ │ │ - ldrdeq ip, [r3, -ip]! @ │ │ │ │ + ldrdeq ip, [r3, -r4]! │ │ │ │ + @ instruction: 0x0123c8bc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5cdf0 <__cxa_atexit@plt+0x50e50> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5ca5c <__cxa_atexit@plt+0x50abc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0123c8b4 │ │ │ │ + @ instruction: 0x0123c894 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 5cea8 <__cxa_atexit@plt+0x50f08> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -82879,18 +82879,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqpeq r3, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - teqpeq r3, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ - strdeq ip, [r3, -r0]! │ │ │ │ + teqpeq r3, ip, ror #6 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq ip, [r3, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5cf34 <__cxa_atexit@plt+0x50f94> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -82919,16 +82919,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqpeq r3, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - teqpeq r3, r0, ror #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123c758 │ │ │ │ + teqpeq r3, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123c738 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5cfbc <__cxa_atexit@plt+0x5101c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -82954,19 +82954,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 5cfe4 <__cxa_atexit@plt+0x51044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqpeq r3, r4, ror #4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldrdeq ip, [r3, -ip]! @ │ │ │ │ - smlawteq r3, r4, r6, ip │ │ │ │ + @ instruction: 0x0123c6bc │ │ │ │ + @ instruction: 0x0123c6a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5d064 <__cxa_atexit@plt+0x510c4> │ │ │ │ @@ -82997,16 +82997,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x0123c654 │ │ │ │ - @ instruction: 0x0123c628 │ │ │ │ + @ instruction: 0x0123c634 │ │ │ │ + @ instruction: 0x0123c608 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 5d0cc <__cxa_atexit@plt+0x5112c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -83017,25 +83017,25 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 5ca5c <__cxa_atexit@plt+0x50abc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq ip, [r3, -ip]! @ │ │ │ │ + @ instruction: 0x0123c5bc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5d0f8 <__cxa_atexit@plt+0x51158> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5ca5c <__cxa_atexit@plt+0x50abc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0123c5ac │ │ │ │ + smlawbeq r3, ip, r5, ip │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 5d1b0 <__cxa_atexit@plt+0x51210> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -83073,18 +83073,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqpeq r3, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r3, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - teqpeq r3, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123c4e8 │ │ │ │ + teqpeq r3, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + smlawteq r3, r8, r4, ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5d23c <__cxa_atexit@plt+0x5129c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -83111,18 +83111,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r8, lsr #31 │ │ │ │ + teqeq r3, r8, lsl #31 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - strdeq fp, [r3, -r8]! │ │ │ │ + ldrdeq fp, [r3, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5d2e0 <__cxa_atexit@plt+0x51340> │ │ │ │ @@ -83155,16 +83155,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 5d2fc <__cxa_atexit@plt+0x5135c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0123c3e0 │ │ │ │ - @ instruction: 0x0123bb54 │ │ │ │ + smlawteq r3, r0, r3, ip │ │ │ │ + @ instruction: 0x0123bb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 5d348 <__cxa_atexit@plt+0x513a8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -83175,15 +83175,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 5d340 <__cxa_atexit@plt+0x513a0> │ │ │ │ b 5d358 <__cxa_atexit@plt+0x513b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0123bb08 │ │ │ │ + @ instruction: 0x0123bae8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 5d3ec <__cxa_atexit@plt+0x5144c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -83219,18 +83219,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r3, r0, sl, fp │ │ │ │ - @ instruction: 0x0123ba7c │ │ │ │ - teqeq r3, r8, ror lr │ │ │ │ - @ instruction: 0x0123ba48 │ │ │ │ + @ instruction: 0x0123ba60 │ │ │ │ + @ instruction: 0x0123ba5c │ │ │ │ + teqeq r3, r8, asr lr │ │ │ │ + @ instruction: 0x0123ba28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5d450 <__cxa_atexit@plt+0x514b0> │ │ │ │ ldr r7, [pc, #52] @ 5d460 <__cxa_atexit@plt+0x514c0> │ │ │ │ @@ -83245,16 +83245,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5d464 <__cxa_atexit@plt+0x514c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0123c27c │ │ │ │ - @ instruction: 0x0123b9ec │ │ │ │ + @ instruction: 0x0123c25c │ │ │ │ + smlawteq r3, ip, r9, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ cmp r8, #0 │ │ │ │ beq 5d4fc <__cxa_atexit@plt+0x5155c> │ │ │ │ ldr r0, [pc, #152] @ 5d520 <__cxa_atexit@plt+0x51580> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -83294,16 +83294,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0123b950 │ │ │ │ - @ instruction: 0x0123b94c │ │ │ │ + @ instruction: 0x0123b930 │ │ │ │ + @ instruction: 0x0123b92c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r8, #127 @ 0x7f │ │ │ │ movhi r9, #1 │ │ │ │ @@ -84997,15 +84997,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - teqeq r3, r8, lsr #5 │ │ │ │ + teqeq r3, r8, lsl #5 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f01c <__cxa_atexit@plt+0x5307c> │ │ │ │ @@ -85025,15 +85025,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f038 <__cxa_atexit@plt+0x53098> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, lsr r2 │ │ │ │ + teqeq r3, r8, lsl r2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5f0e0 <__cxa_atexit@plt+0x53140> │ │ │ │ @@ -85079,17 +85079,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - teqeq r3, r4, lsr #3 │ │ │ │ - strdeq sl, [r3, -r4]! │ │ │ │ - teqeq r3, r4, lsr #3 │ │ │ │ + teqeq r3, r4, lsl #3 │ │ │ │ + ldrdeq sl, [r3, -r4]! │ │ │ │ + teqeq r3, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 5f188 <__cxa_atexit@plt+0x531e8> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -85114,17 +85114,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrsheq sp, [r3, -ip]! │ │ │ │ - teqeq r3, ip, ror #1 │ │ │ │ - @ instruction: 0x0123a538 │ │ │ │ + ldrsbeq sp, [r3, -ip]! │ │ │ │ + teqeq r3, ip, asr #1 │ │ │ │ + @ instruction: 0x0123a518 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5f1e8 <__cxa_atexit@plt+0x53248> │ │ │ │ ldr r7, [pc, #52] @ 5f1f8 <__cxa_atexit@plt+0x53258> │ │ │ │ @@ -85139,16 +85139,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5f1fc <__cxa_atexit@plt+0x5325c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0123a500 │ │ │ │ - ldrdeq sl, [r3, -ip]! │ │ │ │ + @ instruction: 0x0123a4e0 │ │ │ │ + @ instruction: 0x0123a4bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -85197,15 +85197,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq sl, [r3, -r8]! │ │ │ │ + ldrdeq sl, [r3, -r8]! │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 5f320 <__cxa_atexit@plt+0x53380> │ │ │ │ ldr r7, [pc, #44] @ 5f334 <__cxa_atexit@plt+0x53394> │ │ │ │ @@ -85218,15 +85218,15 @@ │ │ │ │ b 5f344 <__cxa_atexit@plt+0x533a4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0123a3a4 │ │ │ │ + smlawbeq r3, r4, r3, sl │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -85283,18 +85283,18 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r3, r8, asr pc │ │ │ │ + teqeq r3, r8, lsr pc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - @ instruction: 0x01238c4c │ │ │ │ + @ instruction: 0x01238c2c │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 5f480 <__cxa_atexit@plt+0x534e0> │ │ │ │ str r3, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -85322,15 +85322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f4dc <__cxa_atexit@plt+0x5353c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, ror sp │ │ │ │ + teqeq r3, r8, asr sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85347,17 +85347,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5f540 <__cxa_atexit@plt+0x535a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, lsl sp │ │ │ │ + teqeq r3, r4 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01238b50 │ │ │ │ + @ instruction: 0x01238b30 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, r7, #8 │ │ │ │ @@ -85391,15 +85391,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f5f0 <__cxa_atexit@plt+0x53650> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, ror #24 │ │ │ │ + teqeq r3, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85416,17 +85416,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5f654 <__cxa_atexit@plt+0x536b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsl #24 │ │ │ │ + teqeq r3, r0, ror #23 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01238a3c │ │ │ │ + @ instruction: 0x01238a1c │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r5, #12]! │ │ │ │ @@ -85536,15 +85536,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f834 <__cxa_atexit@plt+0x53894> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsr #20 │ │ │ │ + teqeq r3, r0, lsl #20 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85563,15 +85563,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, ip @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01239e3c │ │ │ │ + @ instruction: 0x01239e1c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5f8e4 <__cxa_atexit@plt+0x53944> │ │ │ │ ldr r7, [pc, #52] @ 5f8f4 <__cxa_atexit@plt+0x53954> │ │ │ │ @@ -85586,16 +85586,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5f8f8 <__cxa_atexit@plt+0x53958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01239e0c │ │ │ │ - @ instruction: 0x01239de0 │ │ │ │ + @ instruction: 0x01239dec │ │ │ │ + smlawteq r3, r0, sp, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -85644,15 +85644,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq r9, [r3, -ip]! │ │ │ │ + ldrdeq r9, [r3, -ip]! │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 5fa1c <__cxa_atexit@plt+0x53a7c> │ │ │ │ ldr r7, [pc, #44] @ 5fa30 <__cxa_atexit@plt+0x53a90> │ │ │ │ @@ -85665,15 +85665,15 @@ │ │ │ │ b 5fa40 <__cxa_atexit@plt+0x53aa0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01239ca8 │ │ │ │ + smlawbeq r3, r8, ip, r9 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -85732,18 +85732,18 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r3, ip, asr r8 │ │ │ │ + teqeq r3, ip, lsr r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x01238548 │ │ │ │ + @ instruction: 0x01238528 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #44] @ 5fb94 <__cxa_atexit@plt+0x53bf4> │ │ │ │ str r2, [r3, #12]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -85775,15 +85775,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5fbf0 <__cxa_atexit@plt+0x53c50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, ror #12 │ │ │ │ + teqeq r3, r4, asr #12 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85800,17 +85800,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5fc54 <__cxa_atexit@plt+0x53cb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsl #12 │ │ │ │ + teqeq r3, r0, ror #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x0123843c │ │ │ │ + @ instruction: 0x0123841c │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, sl │ │ │ │ @@ -85845,15 +85845,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5fd08 <__cxa_atexit@plt+0x53d68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, ip, asr #10 │ │ │ │ + teqeq r3, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85870,17 +85870,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5fd6c <__cxa_atexit@plt+0x53dcc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, ror #9 │ │ │ │ + teqeq r3, r8, asr #9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01238324 │ │ │ │ + @ instruction: 0x01238304 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r8, r5 │ │ │ │ ldr r6, [r5, #12]! │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -85992,15 +85992,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ff54 <__cxa_atexit@plt+0x53fb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsl #6 │ │ │ │ + teqeq r3, r0, ror #5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86017,17 +86017,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5ffb8 <__cxa_atexit@plt+0x54018> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, ip @ │ │ │ │ + teqeq r3, ip, ror r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x0123971c │ │ │ │ + strdeq r9, [r3, -ip]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp r7, fp │ │ │ │ bcc 60004 <__cxa_atexit@plt+0x54064> │ │ │ │ ldr r7, [pc, #52] @ 60014 <__cxa_atexit@plt+0x54074> │ │ │ │ @@ -86042,16 +86042,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 60018 <__cxa_atexit@plt+0x54078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r9, [r3, -r4]! │ │ │ │ - smlawteq r3, r0, r6, r9 │ │ │ │ + ldrdeq r9, [r3, -r4]! │ │ │ │ + @ instruction: 0x012396a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -86100,15 +86100,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r9, [r3, -ip]! │ │ │ │ + @ instruction: 0x012395bc │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 6013c <__cxa_atexit@plt+0x5419c> │ │ │ │ ldr r7, [pc, #44] @ 60150 <__cxa_atexit@plt+0x541b0> │ │ │ │ @@ -86121,15 +86121,15 @@ │ │ │ │ b 60160 <__cxa_atexit@plt+0x541c0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlawbeq r3, r8, r5, r9 │ │ │ │ + @ instruction: 0x01239568 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ sub r7, r2, r7 │ │ │ │ @@ -86183,17 +86183,17 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - teqeq r3, r4, lsr #2 │ │ │ │ + teqeq r3, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - smlawbeq r3, r8, r4, r9 │ │ │ │ + @ instruction: 0x01239468 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #0 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -86246,15 +86246,15 @@ │ │ │ │ str r1, [r5, #32] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - @ instruction: 0x01239394 │ │ │ │ + @ instruction: 0x01239374 │ │ │ │ andeq r0, r0, r7, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr sl, [r9, #16]! │ │ │ │ add r0, r7, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -86310,15 +86310,15 @@ │ │ │ │ str r1, [r5, #32] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ - @ instruction: 0x01239294 │ │ │ │ + @ instruction: 0x01239274 │ │ │ │ andeq r1, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [fp, #20]! │ │ │ │ add r9, r7, #8 │ │ │ │ @@ -86478,15 +86478,15 @@ │ │ │ │ cmp sl, r8, lsl #1 │ │ │ │ mov r2, r8 │ │ │ │ bge 606b8 <__cxa_atexit@plt+0x54718> │ │ │ │ b 605c8 <__cxa_atexit@plt+0x54628> │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - strdeq r8, [r3, -r4]! │ │ │ │ + ldrdeq r8, [r3, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #80] @ 60758 <__cxa_atexit@plt+0x547b8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -86507,17 +86507,17 @@ │ │ │ │ stmda r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - teqeq r3, ip, ror #23 │ │ │ │ + teqeq r3, ip, asr #23 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01237930 │ │ │ │ + @ instruction: 0x01237910 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6079c <__cxa_atexit@plt+0x547fc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r1, #0 │ │ │ │ @@ -86545,15 +86545,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 607f8 <__cxa_atexit@plt+0x54858> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, ip, asr sl │ │ │ │ + teqeq r3, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86572,15 +86572,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01237834 │ │ │ │ + @ instruction: 0x01237814 │ │ │ │ andeq r1, r0, r8, ror #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -86598,15 +86598,15 @@ │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlawteq r3, ip, r7, r7 │ │ │ │ + @ instruction: 0x012377ac │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 60900 <__cxa_atexit@plt+0x54960> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov sl, r9 │ │ │ │ @@ -86659,17 +86659,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 609c0 <__cxa_atexit@plt+0x54a20> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + teqeq r3, r4, ror r8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrdeq r7, [r3, -r0]! │ │ │ │ + @ instruction: 0x012376b0 │ │ │ │ andeq r3, r0, r9, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -86760,15 +86760,15 @@ │ │ │ │ add fp, sp, #12 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r8, [sp] │ │ │ │ ldmib sp, {r4, r9} │ │ │ │ ldm fp, {r6, sl, fp} │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01237544 │ │ │ │ + @ instruction: 0x01237524 │ │ │ │ andeq r1, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 60b8c <__cxa_atexit@plt+0x54bec> │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ mov sl, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r8 │ │ │ │ @@ -86797,15 +86797,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 60be8 <__cxa_atexit@plt+0x54c48> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, ip, ror #12 │ │ │ │ + teqeq r3, ip, asr #12 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86822,17 +86822,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 60c4c <__cxa_atexit@plt+0x54cac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, lsl #12 │ │ │ │ + teqeq r3, r8, ror #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01238204 │ │ │ │ + @ instruction: 0x012381e4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 60cfc <__cxa_atexit@plt+0x54d5c> │ │ │ │ ldr lr, [pc, #176] @ 60d24 <__cxa_atexit@plt+0x54d84> │ │ │ │ @@ -86877,19 +86877,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 60d28 <__cxa_atexit@plt+0x54d88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r4, ror #10 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x012381bc │ │ │ │ - @ instruction: 0x012381b8 │ │ │ │ teqeq r3, r4, asr #10 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x0123819c │ │ │ │ + @ instruction: 0x01238198 │ │ │ │ + teqeq r3, r4, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -86909,17 +86909,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 60da8 <__cxa_atexit@plt+0x54e08> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r4, asr #9 │ │ │ │ + teqeq r3, r4, lsr #9 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x012380a8 │ │ │ │ + smlawbeq r3, r8, r0, r8 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 60e58 <__cxa_atexit@plt+0x54eb8> │ │ │ │ ldr lr, [pc, #176] @ 60e80 <__cxa_atexit@plt+0x54ee0> │ │ │ │ @@ -86964,19 +86964,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 60e84 <__cxa_atexit@plt+0x54ee4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r8, lsl #8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01238060 │ │ │ │ - qsubeq r8, ip, r3 │ │ │ │ teqeq r3, r8, ror #7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x01238040 │ │ │ │ + @ instruction: 0x0123803c │ │ │ │ + teqeq r3, r8, asr #7 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -86996,17 +86996,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 60f04 <__cxa_atexit@plt+0x54f64> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r8, ror #6 │ │ │ │ + teqeq r3, r8, asr #6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01237f48 │ │ │ │ + @ instruction: 0x01237f28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 60f90 <__cxa_atexit@plt+0x54ff0> │ │ │ │ ldr r3, [pc, #116] @ 60fa0 <__cxa_atexit@plt+0x55000> │ │ │ │ @@ -87038,16 +87038,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 60fa8 <__cxa_atexit@plt+0x55008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01238770 │ │ │ │ - @ instruction: 0x01237ea8 │ │ │ │ + @ instruction: 0x01238750 │ │ │ │ + smlawbeq r3, r8, lr, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 60ff4 <__cxa_atexit@plt+0x55054> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -87058,15 +87058,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 60fec <__cxa_atexit@plt+0x5504c> │ │ │ │ b 61004 <__cxa_atexit@plt+0x55064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01237e5c │ │ │ │ + @ instruction: 0x01237e3c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #0 │ │ │ │ ldrne r3, [ip, #11] │ │ │ │ cmpne r3, #0 │ │ │ │ @@ -87208,22 +87208,22 @@ │ │ │ │ mov r6, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - ldrdeq r7, [r3, -r4]! │ │ │ │ - teqeq r3, r8, lsr #3 │ │ │ │ + @ instruction: 0x01237cb4 │ │ │ │ + teqeq r3, r8, lsl #3 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - @ instruction: 0x01237d54 │ │ │ │ - teqeq r3, r4, ror #4 │ │ │ │ - teqeq r3, r0, lsr #4 │ │ │ │ - @ instruction: 0x01237be8 │ │ │ │ + @ instruction: 0x01237d34 │ │ │ │ + teqeq r3, r4, asr #4 │ │ │ │ + teqeq r3, r0, lsl #4 │ │ │ │ + smlawteq r3, r8, fp, r7 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -87255,19 +87255,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 61318 <__cxa_atexit@plt+0x55378> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - @ instruction: 0x01237ba8 │ │ │ │ - ldrheq fp, [r3, -r8]! │ │ │ │ - teqeq r3, r8, ror r0 │ │ │ │ + smlawbeq r3, r8, fp, r7 │ │ │ │ + @ instruction: 0x0133b098 │ │ │ │ + teqeq r3, r8, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01237b38 │ │ │ │ + @ instruction: 0x01237b18 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -87299,17 +87299,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 613c8 <__cxa_atexit@plt+0x55428> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ - strdeq r7, [r3, -r8]! │ │ │ │ - teqeq r3, r8 │ │ │ │ - teqeq r3, r8, asr #31 │ │ │ │ + ldrdeq r7, [r3, -r8]! │ │ │ │ + teqeq r3, r8, ror #31 │ │ │ │ + teqeq r3, r8, lsr #31 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87417,24 +87417,24 @@ │ │ │ │ ldr r3, [pc, #52] @ 615b4 <__cxa_atexit@plt+0x55614> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, ror #28 │ │ │ │ - teqeq r3, r4, lsr sp │ │ │ │ - teqeq r3, r4, ror #28 │ │ │ │ + teqeq r3, r8, asr #28 │ │ │ │ + teqeq r3, r4, lsl sp │ │ │ │ + teqeq r3, r4, asr #28 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - teqeq r3, r8, lsl #30 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ - teqeq r3, r0, lsl #30 │ │ │ │ + teqeq r3, r8, ror #29 │ │ │ │ teqeq r3, r4 @ │ │ │ │ + teqeq r3, r0, ror #29 │ │ │ │ + teqeq r3, r4, ror sp │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + teqeq r3, r4, ror sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6160c <__cxa_atexit@plt+0x5566c> │ │ │ │ @@ -87454,15 +87454,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 61628 <__cxa_atexit@plt+0x55688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r8, [r3, -r8]! @ │ │ │ │ + ldrdeq r8, [r3, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61648 <__cxa_atexit@plt+0x556a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @@ -87479,15 +87479,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, lsl #26 │ │ │ │ + teqeq r3, r4, ror #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 616e0 <__cxa_atexit@plt+0x55740> │ │ │ │ @@ -87507,15 +87507,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 616fc <__cxa_atexit@plt+0x5575c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01238028 │ │ │ │ + @ instruction: 0x01238008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6171c <__cxa_atexit@plt+0x5577c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ @@ -87532,15 +87532,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r0, lsr ip │ │ │ │ + teqeq r3, r0, lsl ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 617ec <__cxa_atexit@plt+0x5584c> │ │ │ │ @@ -87575,15 +87575,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01237f20 │ │ │ │ + @ instruction: 0x01237f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 61858 <__cxa_atexit@plt+0x558b8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -87665,16 +87665,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlawteq r3, ip, sp, r7 │ │ │ │ - teqeq r3, ip, asr sl │ │ │ │ + @ instruction: 0x01237dac │ │ │ │ + teqeq r3, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 619b4 <__cxa_atexit@plt+0x55a14> │ │ │ │ @@ -87702,15 +87702,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 61a08 <__cxa_atexit@plt+0x55a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01237d24 │ │ │ │ + @ instruction: 0x01237d04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 61a70 <__cxa_atexit@plt+0x55ad0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 61a58 <__cxa_atexit@plt+0x55ab8> │ │ │ │ @@ -87729,15 +87729,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - teqeq r3, r8, lsr r9 │ │ │ │ + teqeq r3, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61ab0 <__cxa_atexit@plt+0x55b10> │ │ │ │ @@ -87764,15 +87764,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 61b00 <__cxa_atexit@plt+0x55b60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01237c30 │ │ │ │ + @ instruction: 0x01237c10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 61bb4 <__cxa_atexit@plt+0x55c14> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 61b8c <__cxa_atexit@plt+0x55bec> │ │ │ │ @@ -87811,16 +87811,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - teqeq r3, ip, lsl #13 │ │ │ │ - teqeq r3, r4, lsl #16 │ │ │ │ + teqeq r3, ip, ror #12 │ │ │ │ + teqeq r3, r4, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #120] @ 61c58 <__cxa_atexit@plt+0x55cb8> │ │ │ │ mov r2, r5 │ │ │ │ @@ -87851,16 +87851,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - teqeq r3, r0, ror #11 │ │ │ │ - teqeq r3, r8, asr r7 │ │ │ │ + teqeq r3, r0, asr #11 │ │ │ │ + teqeq r3, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61cbc <__cxa_atexit@plt+0x55d1c> │ │ │ │ @@ -87878,15 +87878,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, ror #10 │ │ │ │ + teqeq r3, r4, asr #10 │ │ │ │ teqeq r3, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 61d4c <__cxa_atexit@plt+0x55dac> │ │ │ │ @@ -87919,16 +87919,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, ip, lsl #10 │ │ │ │ - teqeq r3, r4, asr #12 │ │ │ │ + teqeq r3, ip, ror #9 │ │ │ │ + teqeq r3, r4, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 61e18 <__cxa_atexit@plt+0x55e78> │ │ │ │ ldr r3, [pc, #172] @ 61e40 <__cxa_atexit@plt+0x55ea0> │ │ │ │ @@ -87974,16 +87974,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x01237918 │ │ │ │ - teqeq r3, ip, ror #10 │ │ │ │ + strdeq r7, [r3, -r8]! │ │ │ │ + teqeq r3, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 61ecc <__cxa_atexit@plt+0x55f2c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88030,15 +88030,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, lsr r4 │ │ │ │ + teqeq r3, ip, lsl r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 61fe4 <__cxa_atexit@plt+0x56044> │ │ │ │ @@ -88086,18 +88086,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r0, lsl #5 │ │ │ │ + teqeq r3, r0, ror #4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r3, r0, asr #4 │ │ │ │ + teqeq r3, r0, lsr #4 │ │ │ │ teqeq r3, ip @ │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r1, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -88149,17 +88149,17 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ + teqeq r3, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + teqeq r3, r4, ror r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 62194 <__cxa_atexit@plt+0x561f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88186,15 +88186,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - teqeq r3, r0, ror #3 │ │ │ │ + teqeq r3, r0, asr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 621ec <__cxa_atexit@plt+0x5624c> │ │ │ │ @@ -88210,15 +88210,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, ror #2 │ │ │ │ + teqeq r3, ip, asr #2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88254,16 +88254,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ - teqeq r3, r4, asr pc │ │ │ │ + teqeq r3, r4, ror pc │ │ │ │ + teqeq r3, r4, lsr pc │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 62370 <__cxa_atexit@plt+0x563d0> │ │ │ │ @@ -88320,17 +88320,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - teqeq r3, ip, asr #29 │ │ │ │ - @ instruction: 0x012373bc │ │ │ │ - teqeq r3, r4, ror lr │ │ │ │ + teqeq r3, ip, lsr #29 │ │ │ │ + @ instruction: 0x0123739c │ │ │ │ + teqeq r3, r4, asr lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62400 <__cxa_atexit@plt+0x56460> │ │ │ │ ldr r3, [pc, #52] @ 62410 <__cxa_atexit@plt+0x56470> │ │ │ │ @@ -88345,15 +88345,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 62414 <__cxa_atexit@plt+0x56474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01237338 │ │ │ │ + @ instruction: 0x01237318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 622bc <__cxa_atexit@plt+0x5631c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -88391,15 +88391,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0123729c │ │ │ │ + @ instruction: 0x0123727c │ │ │ │ teqeq r3, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88411,15 +88411,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, asr #26 │ │ │ │ + teqeq r3, ip, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62590 <__cxa_atexit@plt+0x565f0> │ │ │ │ ldr r3, [pc, #120] @ 625b8 <__cxa_atexit@plt+0x56618> │ │ │ │ @@ -88451,16 +88451,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x012371ac │ │ │ │ - teqeq r3, r0, ror #25 │ │ │ │ + smlawbeq r3, ip, r1, r7 │ │ │ │ + teqeq r3, r0, asr #25 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62678 <__cxa_atexit@plt+0x566d8> │ │ │ │ ldr r3, [pc, #164] @ 62688 <__cxa_atexit@plt+0x566e8> │ │ │ │ @@ -88505,16 +88505,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 62698 <__cxa_atexit@plt+0x566f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - teqeq r3, r0, lsl #24 │ │ │ │ - smlawteq r3, ip, r0, r7 │ │ │ │ + teqeq r3, r0, ror #23 │ │ │ │ + @ instruction: 0x012370ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 62708 <__cxa_atexit@plt+0x56768> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -88536,15 +88536,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - teqeq r3, r8, asr #22 │ │ │ │ + teqeq r3, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 62768 <__cxa_atexit@plt+0x567c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -88559,28 +88559,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 6276c <__cxa_atexit@plt+0x567cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r3, r8, ror #21 │ │ │ │ + teqeq r3, r8, asr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 627a0 <__cxa_atexit@plt+0x56800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8, lsr #21 │ │ │ │ + teqeq r3, r8, lsl #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 62824 <__cxa_atexit@plt+0x56884> │ │ │ │ ldr r7, [pc, #112] @ 62834 <__cxa_atexit@plt+0x56894> │ │ │ │ @@ -88612,15 +88612,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 62840 <__cxa_atexit@plt+0x568a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01236f24 │ │ │ │ + @ instruction: 0x01236f04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #60] @ 62894 <__cxa_atexit@plt+0x568f4> │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -88661,15 +88661,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, lsl #21 │ │ │ │ + teqeq r3, ip, ror #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 62988 <__cxa_atexit@plt+0x569e8> │ │ │ │ ldr r7, [pc, #112] @ 62998 <__cxa_atexit@plt+0x569f8> │ │ │ │ @@ -88701,15 +88701,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 629a4 <__cxa_atexit@plt+0x56a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r3, r4, sp, r6 │ │ │ │ + @ instruction: 0x01236da4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #60] @ 629f8 <__cxa_atexit@plt+0x56a58> │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -88741,15 +88741,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 62a44 <__cxa_atexit@plt+0x56aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8, lsl #16 │ │ │ │ + teqeq r3, r8, ror #15 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 62ab4 <__cxa_atexit@plt+0x56b14> │ │ │ │ @@ -88776,15 +88776,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 62ad0 <__cxa_atexit@plt+0x56b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01236c98 │ │ │ │ + @ instruction: 0x01236c78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 62b08 <__cxa_atexit@plt+0x56b68> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88838,15 +88838,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ + teqeq r3, r0, ror r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 62c60 <__cxa_atexit@plt+0x56cc0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -88878,15 +88878,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 62c68 <__cxa_atexit@plt+0x56cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - teqeq r3, ip, ror #11 │ │ │ │ + teqeq r3, ip, asr #11 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 62ce4 <__cxa_atexit@plt+0x56d44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -88910,15 +88910,15 @@ │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #16] @ 62ce8 <__cxa_atexit@plt+0x56d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r8, ror #10 │ │ │ │ + teqeq r3, r8, asr #10 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -88932,15 +88932,15 @@ │ │ │ │ b 62d2c <__cxa_atexit@plt+0x56d8c> │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 62d40 <__cxa_atexit@plt+0x56da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, ip, lsl #10 │ │ │ │ + teqeq r3, ip, ror #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62e1c <__cxa_atexit@plt+0x56e7c> │ │ │ │ ldr r2, [pc, #200] @ 62e2c <__cxa_atexit@plt+0x56e8c> │ │ │ │ @@ -88993,16 +88993,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 62e38 <__cxa_atexit@plt+0x56e98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - teqeq r3, r0, lsr r4 │ │ │ │ - @ instruction: 0x01236938 │ │ │ │ + teqeq r3, r0, lsl r4 │ │ │ │ + @ instruction: 0x01236918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [pc, #140] @ 62edc <__cxa_atexit@plt+0x56f3c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r1, #4] │ │ │ │ @@ -89036,15 +89036,15 @@ │ │ │ │ bl b1fc │ │ │ │ ldr r7, [pc, #16] @ 62ee0 <__cxa_atexit@plt+0x56f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - teqeq r3, r0, ror r3 │ │ │ │ + teqeq r3, r0, asr r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r9, r7, #8 │ │ │ │ cmp r8, r2, lsl #1 │ │ │ │ @@ -89100,15 +89100,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 62fe0 <__cxa_atexit@plt+0x57040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01236790 │ │ │ │ + @ instruction: 0x01236770 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 63018 <__cxa_atexit@plt+0x57078> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -89158,15 +89158,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ + teqeq r3, r8, ror r1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 63150 <__cxa_atexit@plt+0x571b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -89194,15 +89194,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - teqeq r3, r4, lsl #2 │ │ │ │ + teqeq r3, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 631c0 <__cxa_atexit@plt+0x57220> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -89221,15 +89221,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01339094 │ │ │ │ + teqeq r3, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ add r7, r1, r7 │ │ │ │ @@ -89238,15 +89238,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 63208 <__cxa_atexit@plt+0x57268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r4, asr #32 │ │ │ │ + teqeq r3, r4, lsr #32 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 63250 <__cxa_atexit@plt+0x572b0> │ │ │ │ @@ -89262,15 +89262,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 63268 <__cxa_atexit@plt+0x572c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01236508 │ │ │ │ + @ instruction: 0x012364e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 632fc <__cxa_atexit@plt+0x5735c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -89302,15 +89302,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - teqeq r3, r8, asr pc │ │ │ │ + teqeq r3, r8, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 63384 <__cxa_atexit@plt+0x573e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -89360,30 +89360,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r3, r8, ror #28 │ │ │ │ + teqeq r3, r8, asr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r7, r3, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 6342c <__cxa_atexit@plt+0x5748c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r0, lsr #28 │ │ │ │ + teqeq r3, r0, lsl #28 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 63474 <__cxa_atexit@plt+0x574d4> │ │ │ │ @@ -89399,15 +89399,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6348c <__cxa_atexit@plt+0x574ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012362e8 │ │ │ │ + smlawteq r3, r8, r2, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 63520 <__cxa_atexit@plt+0x57580> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -89439,15 +89439,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - teqeq r3, r4, lsr sp │ │ │ │ + teqeq r3, r4, lsl sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 635a8 <__cxa_atexit@plt+0x57608> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -89472,15 +89472,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - teqeq r3, ip, lsr #25 │ │ │ │ + teqeq r3, ip, lsl #25 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 63610 <__cxa_atexit@plt+0x57670> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -89497,15 +89497,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r3, r4, asr #24 │ │ │ │ + teqeq r3, r4, lsr #24 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r7, r3, r1 │ │ │ │ @@ -89536,15 +89536,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 636b0 <__cxa_atexit@plt+0x57710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01236220 │ │ │ │ + @ instruction: 0x01236200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 63728 <__cxa_atexit@plt+0x57788> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -89670,16 +89670,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 638cc <__cxa_atexit@plt+0x5792c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r4, ror r9 │ │ │ │ - teqeq r3, r4, ror #18 │ │ │ │ + teqeq r3, r4, asr r9 │ │ │ │ + teqeq r3, r4, asr #18 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 63914 <__cxa_atexit@plt+0x57974> │ │ │ │ @@ -89695,15 +89695,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6392c <__cxa_atexit@plt+0x5798c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01235fa8 │ │ │ │ + smlawbeq r3, r8, pc, r5 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 639a4 <__cxa_atexit@plt+0x57a04> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -89807,17 +89807,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 63aec <__cxa_atexit@plt+0x57b4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - teqeq r3, r0, lsl #17 │ │ │ │ - teqeq r3, ip, lsr #17 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ + teqeq r3, r0, ror #16 │ │ │ │ + teqeq r3, ip, lsl #17 │ │ │ │ + teqeq r3, r0, ror r8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -89843,16 +89843,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 63b78 <__cxa_atexit@plt+0x57bd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - teqeq r3, r4, lsl r8 │ │ │ │ - teqeq r3, r0, lsl #16 │ │ │ │ + teqeq r3, r4 @ │ │ │ │ + teqeq r3, r0, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -89865,16 +89865,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 63bd8 <__cxa_atexit@plt+0x57c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8, asr #15 │ │ │ │ - @ instruction: 0x01235d04 │ │ │ │ + teqeq r3, r8, lsr #15 │ │ │ │ + @ instruction: 0x01235ce4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -89887,16 +89887,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 63c30 <__cxa_atexit@plt+0x57c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r4, ror r7 │ │ │ │ - @ instruction: 0x01235cb0 │ │ │ │ + teqeq r3, r4, asr r7 │ │ │ │ + @ instruction: 0x01235c90 │ │ │ │ smlatbeq lr, r1, r2, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x010eb2b5 │ │ │ │ @@ -89923,15 +89923,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 63cbc <__cxa_atexit@plt+0x57d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01235c24 │ │ │ │ + @ instruction: 0x01235c04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #140] @ 63d68 <__cxa_atexit@plt+0x57dc8> │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -89967,15 +89967,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r3, r0, ror #12 │ │ │ │ + teqeq r3, r0, asr #12 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63dd4 <__cxa_atexit@plt+0x57e34> │ │ │ │ @@ -89996,16 +89996,16 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r8, ror #11 │ │ │ │ - @ instruction: 0x01235b00 │ │ │ │ + teqeq r3, r8, asr #11 │ │ │ │ + @ instruction: 0x01235ae0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 63e4c <__cxa_atexit@plt+0x57eac> │ │ │ │ @@ -90030,29 +90030,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 63e6c <__cxa_atexit@plt+0x57ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01235aa4 │ │ │ │ - @ instruction: 0x01235aa4 │ │ │ │ - @ instruction: 0x01235a78 │ │ │ │ + smlawbeq r3, r4, sl, r5 │ │ │ │ + smlawbeq r3, r4, sl, r5 │ │ │ │ + @ instruction: 0x01235a58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 63e9c <__cxa_atexit@plt+0x57efc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #20] @ 63ea0 <__cxa_atexit@plt+0x57f00> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01235a48 │ │ │ │ + @ instruction: 0x01235a28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -90066,15 +90066,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 63efc <__cxa_atexit@plt+0x57f5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, asr r3 │ │ │ │ + teqeq r3, r8, lsr r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90093,15 +90093,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, r4 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01235998 │ │ │ │ + @ instruction: 0x01235978 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 63fcc <__cxa_atexit@plt+0x5802c> │ │ │ │ @@ -90126,33 +90126,33 @@ │ │ │ │ ldr r7, [pc, #28] @ 63ff0 <__cxa_atexit@plt+0x58050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0123592c │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01235940 │ │ │ │ @ instruction: 0x0123590c │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01235920 │ │ │ │ + @ instruction: 0x012358ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 64028 <__cxa_atexit@plt+0x58088> │ │ │ │ ldr r9, [pc, #32] @ 6402c <__cxa_atexit@plt+0x5808c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 64030 <__cxa_atexit@plt+0x58090> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlawteq r3, r0, r8, r5 │ │ │ │ - teqeq r3, r4, ror #4 │ │ │ │ + @ instruction: 0x012358a0 │ │ │ │ + teqeq r3, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -90166,15 +90166,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6408c <__cxa_atexit@plt+0x580ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, asr #3 │ │ │ │ + teqeq r3, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90191,17 +90191,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 640f0 <__cxa_atexit@plt+0x58150> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, ror #2 │ │ │ │ + teqeq r3, r4, asr #2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strdeq r5, [r3, -r0]! │ │ │ │ + ldrdeq r5, [r3, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6415c <__cxa_atexit@plt+0x581bc> │ │ │ │ @@ -90226,32 +90226,32 @@ │ │ │ │ ldr r7, [pc, #28] @ 64180 <__cxa_atexit@plt+0x581e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0123579c │ │ │ │ - teqeq r3, ip, lsr r2 │ │ │ │ - @ instruction: 0x012357b8 │ │ │ │ - @ instruction: 0x01235764 │ │ │ │ + @ instruction: 0x0123577c │ │ │ │ + teqeq r3, ip, lsl r2 │ │ │ │ + @ instruction: 0x01235798 │ │ │ │ + @ instruction: 0x01235744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 641b8 <__cxa_atexit@plt+0x58218> │ │ │ │ ldr r9, [pc, #32] @ 641bc <__cxa_atexit@plt+0x5821c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 641c0 <__cxa_atexit@plt+0x58220> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01235730 │ │ │ │ + @ instruction: 0x01235710 │ │ │ │ teqeq r3, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90266,15 +90266,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6421c <__cxa_atexit@plt+0x5827c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, lsr r0 │ │ │ │ + teqeq r3, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90293,15 +90293,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, r4 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x012356ac │ │ │ │ + smlawbeq r3, ip, r6, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 64340 <__cxa_atexit@plt+0x583a0> │ │ │ │ ldr r2, [pc, #196] @ 6436c <__cxa_atexit@plt+0x583cc> │ │ │ │ @@ -90354,18 +90354,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldrdeq r5, [r3, -ip]! │ │ │ │ + @ instruction: 0x012355bc │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ - smlawteq r3, r4, r5, r5 │ │ │ │ - @ instruction: 0x012355b0 │ │ │ │ + @ instruction: 0x012355a4 │ │ │ │ + @ instruction: 0x01235590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #124] @ 64418 <__cxa_atexit@plt+0x58478> │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90396,18 +90396,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01235534 │ │ │ │ + @ instruction: 0x01235514 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - strdeq r5, [r3, -r4]! │ │ │ │ - @ instruction: 0x01235508 │ │ │ │ + ldrdeq r5, [r3, -r4]! │ │ │ │ + @ instruction: 0x012354e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #88] @ 6449c <__cxa_atexit@plt+0x584fc> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90429,16 +90429,16 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r9, sl │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0123546c │ │ │ │ - @ instruction: 0x012354b4 │ │ │ │ + @ instruction: 0x0123544c │ │ │ │ + @ instruction: 0x01235494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90460,15 +90460,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 64524 <__cxa_atexit@plt+0x58584> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8 @ │ │ │ │ + teqeq r3, r8, ror lr │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90491,33 +90491,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 645a0 <__cxa_atexit@plt+0x58600> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsr lr │ │ │ │ + teqeq r3, r0, lsl lr │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x0123537c │ │ │ │ + @ instruction: 0x0123535c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 649b0 <__cxa_atexit@plt+0x58a10> │ │ │ │ - @ instruction: 0x0123535c │ │ │ │ + @ instruction: 0x0123533c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 649b0 <__cxa_atexit@plt+0x58a10> │ │ │ │ - @ instruction: 0x0123533c │ │ │ │ + @ instruction: 0x0123531c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 64638 <__cxa_atexit@plt+0x58698> │ │ │ │ @@ -90534,30 +90534,30 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ b 95930 <__cxa_atexit@plt+0x89990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r3, r4, r2, r5 │ │ │ │ - ldrdeq r5, [r3, -r8]! │ │ │ │ + @ instruction: 0x012352a4 │ │ │ │ + @ instruction: 0x012352b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 64680 <__cxa_atexit@plt+0x586e0> │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 64678 <__cxa_atexit@plt+0x586d8> │ │ │ │ b 64690 <__cxa_atexit@plt+0x586f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x012352a0 │ │ │ │ + smlawbeq r3, r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 646bc <__cxa_atexit@plt+0x5871c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -90608,15 +90608,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x012351b4 │ │ │ │ + @ instruction: 0x01235194 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 647dc <__cxa_atexit@plt+0x5883c> │ │ │ │ @@ -90639,15 +90639,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x01235138 │ │ │ │ + @ instruction: 0x01235118 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64844 <__cxa_atexit@plt+0x588a4> │ │ │ │ @@ -90665,17 +90665,17 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r3, r4, asr fp │ │ │ │ - teqeq r3, ip, asr #22 │ │ │ │ - smlawteq r3, r8, r0, r5 │ │ │ │ + teqeq r3, r4, lsr fp │ │ │ │ + teqeq r3, ip, lsr #22 │ │ │ │ + @ instruction: 0x012350a8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #168] @ 6491c <__cxa_atexit@plt+0x5897c> │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -90717,15 +90717,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0x01235000 │ │ │ │ + @ instruction: 0x01234fe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64990 <__cxa_atexit@plt+0x589f0> │ │ │ │ @@ -90748,15 +90748,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ bx r1 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - smlawbeq r3, r0, pc, r4 @ │ │ │ │ + @ instruction: 0x01234f60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 64a6c <__cxa_atexit@plt+0x58acc> │ │ │ │ @@ -90810,16 +90810,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0x01234eb0 │ │ │ │ - smlawbeq r3, r8, lr, r4 │ │ │ │ + @ instruction: 0x01234e90 │ │ │ │ + @ instruction: 0x01234e68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #124] @ 64b34 <__cxa_atexit@plt+0x58b94> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90852,16 +90852,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - ldrdeq r4, [r3, -r0]! │ │ │ │ - @ instruction: 0x01234de0 │ │ │ │ + @ instruction: 0x01234db0 │ │ │ │ + smlawteq r3, r0, sp, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #92] @ 64bb8 <__cxa_atexit@plt+0x58c18> │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90884,15 +90884,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0x01234d40 │ │ │ │ + @ instruction: 0x01234d20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90914,15 +90914,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 64c3c <__cxa_atexit@plt+0x58c9c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r0, lsl #15 │ │ │ │ + teqeq r3, r0, ror #14 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90945,17 +90945,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 64cb8 <__cxa_atexit@plt+0x58d18> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r8, lsl r7 │ │ │ │ + teqeq r3, r8 @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01234c64 │ │ │ │ + @ instruction: 0x01234c44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 649b0 <__cxa_atexit@plt+0x58a10> │ │ │ │ @@ -90976,17 +90976,17 @@ │ │ │ │ b 95930 <__cxa_atexit@plt+0x89990> │ │ │ │ ldr r7, [pc, #20] @ 64d34 <__cxa_atexit@plt+0x58d94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r4, [r3, -r0]! │ │ │ │ - @ instruction: 0x01234c14 │ │ │ │ - strdeq r4, [r3, -ip]! │ │ │ │ + @ instruction: 0x01234bb0 │ │ │ │ + strdeq r4, [r3, -r4]! @ │ │ │ │ + ldrdeq r4, [r3, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #108] @ 64db8 <__cxa_atexit@plt+0x58e18> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -91012,17 +91012,17 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 64db0 <__cxa_atexit@plt+0x58e10> │ │ │ │ b 64e40 <__cxa_atexit@plt+0x58ea0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - teqeq r3, r8, ror #10 │ │ │ │ + teqeq r3, r8, asr #10 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - @ instruction: 0x01234b6c │ │ │ │ + @ instruction: 0x01234b4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 64e00 <__cxa_atexit@plt+0x58e60> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -91041,15 +91041,15 @@ │ │ │ │ beq 64e20 <__cxa_atexit@plt+0x58e80> │ │ │ │ b 64e40 <__cxa_atexit@plt+0x58ea0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq r4, [r3, -r0]! │ │ │ │ + ldrdeq r4, [r3, -r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ 64f10 <__cxa_atexit@plt+0x58f70> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -91100,15 +91100,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x01234a04 │ │ │ │ + @ instruction: 0x012349e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91149,15 +91149,15 @@ │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0x01234950 │ │ │ │ + @ instruction: 0x01234930 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6503c <__cxa_atexit@plt+0x5909c> │ │ │ │ @@ -91175,17 +91175,17 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r3, ip, asr r3 │ │ │ │ - teqeq r3, r4, asr r3 │ │ │ │ - @ instruction: 0x012348e0 │ │ │ │ + teqeq r3, ip, lsr r3 │ │ │ │ + teqeq r3, r4, lsr r3 │ │ │ │ + smlawteq r3, r0, r8, r4 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 650f4 <__cxa_atexit@plt+0x59154> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -91219,15 +91219,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ - @ instruction: 0x01234838 │ │ │ │ + @ instruction: 0x01234818 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6515c <__cxa_atexit@plt+0x591bc> │ │ │ │ @@ -91247,15 +91247,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ - smlawteq r3, r4, r7, r4 │ │ │ │ + @ instruction: 0x012347a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ mov sl, r9 │ │ │ │ cmp r3, fp │ │ │ │ bcc 651b4 <__cxa_atexit@plt+0x59214> │ │ │ │ @@ -91273,19 +91273,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 651e0 <__cxa_atexit@plt+0x59240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0x01234734 │ │ │ │ + @ instruction: 0x01234714 │ │ │ │ teqeq r3, ip @ │ │ │ │ - @ instruction: 0x0123477c │ │ │ │ - teqeq r3, r4, asr #3 │ │ │ │ @ instruction: 0x0123475c │ │ │ │ + teqeq r3, r4, lsr #3 │ │ │ │ + @ instruction: 0x0123473c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ mov r2, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 65278 <__cxa_atexit@plt+0x592d8> │ │ │ │ @@ -91330,21 +91330,21 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x012346a0 │ │ │ │ - teqeq r3, r8, ror #1 │ │ │ │ - smlawteq r3, ip, r6, r4 │ │ │ │ + smlawbeq r3, r0, r6, r4 │ │ │ │ + teqeq r3, r8, asr #1 │ │ │ │ + @ instruction: 0x012346ac │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - smlawbeq r3, r4, r6, r4 │ │ │ │ - teqeq r3, ip, lsr #2 │ │ │ │ - @ instruction: 0x01234674 │ │ │ │ + @ instruction: 0x01234664 │ │ │ │ + teqeq r3, ip, lsl #2 │ │ │ │ + @ instruction: 0x01234654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 65350 <__cxa_atexit@plt+0x593b0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -91370,18 +91370,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - smlawteq r3, r0, r5, r4 │ │ │ │ - teqeq r3, r8, rrx │ │ │ │ - @ instruction: 0x01234600 │ │ │ │ + @ instruction: 0x012345a0 │ │ │ │ teqeq r3, r8, asr #32 │ │ │ │ + @ instruction: 0x012345e0 │ │ │ │ + teqeq r3, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91434,17 +91434,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6545c <__cxa_atexit@plt+0x594bc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, ror pc │ │ │ │ + teqeq r3, r4, asr pc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strdeq r4, [r3, -r0]! │ │ │ │ + ldrdeq r4, [r3, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 654f4 <__cxa_atexit@plt+0x59554> │ │ │ │ ldr r7, [pc, #180] @ 65538 <__cxa_atexit@plt+0x59598> │ │ │ │ @@ -91492,23 +91492,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x01234428 │ │ │ │ - teqeq r3, ip, ror #26 │ │ │ │ - teqeq r3, r0, ror #28 │ │ │ │ - @ instruction: 0x0123446c │ │ │ │ + @ instruction: 0x01234408 │ │ │ │ + teqeq r3, ip, asr #26 │ │ │ │ + teqeq r3, r0, asr #28 │ │ │ │ + @ instruction: 0x0123444c │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ - @ instruction: 0x01234414 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - teqeq r3, ip, lsr #29 │ │ │ │ strdeq r4, [r3, -r4]! @ │ │ │ │ + teqeq r3, r8 @ │ │ │ │ + teqeq r3, ip, lsl #29 │ │ │ │ + ldrdeq r4, [r3, -r4]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 655e8 <__cxa_atexit@plt+0x59648> │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -91536,20 +91536,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 65604 <__cxa_atexit@plt+0x59664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r2, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0x01234340 │ │ │ │ - teqeq r3, r4, ror #25 │ │ │ │ + @ instruction: 0x01234320 │ │ │ │ + teqeq r3, r4, asr #25 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - @ instruction: 0x01234374 │ │ │ │ + @ instruction: 0x01234354 │ │ │ │ teqeq r3, r4 @ │ │ │ │ - teqeq r3, ip, lsr #27 │ │ │ │ + teqeq r3, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91571,15 +91571,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 65680 <__cxa_atexit@plt+0x596e0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, ip, lsr sp │ │ │ │ + teqeq r3, ip, lsl sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91604,15 +91604,15 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, r4 @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01234268 │ │ │ │ + @ instruction: 0x01234248 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 65754 <__cxa_atexit@plt+0x597b4> │ │ │ │ @@ -91629,22 +91629,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01234208 │ │ │ │ + @ instruction: 0x012341e8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 65c9c <__cxa_atexit@plt+0x59cfc> │ │ │ │ - @ instruction: 0x012341e8 │ │ │ │ + smlawteq r3, r8, r1, r4 │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp r2, fp │ │ │ │ @@ -91697,17 +91697,17 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldm r5!, {r7, r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r4, lsr fp │ │ │ │ - teqeq r3, ip, ror sl │ │ │ │ - strdeq r4, [r3, -r0]! │ │ │ │ + teqeq r3, r4, lsl fp │ │ │ │ + teqeq r3, ip, asr sl │ │ │ │ + ldrdeq r4, [r3, -r0]! │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 65918 <__cxa_atexit@plt+0x59978> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -91748,15 +91748,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x0123402c │ │ │ │ + @ instruction: 0x0123400c │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 659f8 <__cxa_atexit@plt+0x59a58> │ │ │ │ @@ -91801,18 +91801,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 65a1c <__cxa_atexit@plt+0x59a7c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r3, r0, ror r9 │ │ │ │ - teqeq r3, r4, ror #16 │ │ │ │ + teqeq r3, r0, asr r9 │ │ │ │ + teqeq r3, r4, asr #16 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01233f4c │ │ │ │ + @ instruction: 0x01233f2c │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 65a5c <__cxa_atexit@plt+0x59abc> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -91820,20 +91820,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 65a54 <__cxa_atexit@plt+0x59ab4> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 65a80 <__cxa_atexit@plt+0x59ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01233f0c │ │ │ │ + @ instruction: 0x01233eec │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 65a80 <__cxa_atexit@plt+0x59ae0> │ │ │ │ - strdeq r3, [r3, -r8]! │ │ │ │ + ldrdeq r3, [r3, -r8]! │ │ │ │ andeq r7, r0, sl, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp fp, ip │ │ │ │ bcc 65b84 <__cxa_atexit@plt+0x59be4> │ │ │ │ @@ -91902,19 +91902,19 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r3, r4, lsl #15 │ │ │ │ + teqeq r3, r4, ror #14 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ teqeq r3, r8 @ │ │ │ │ - @ instruction: 0x01233db4 │ │ │ │ + @ instruction: 0x01233d94 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 65bf4 <__cxa_atexit@plt+0x59c54> │ │ │ │ ldr r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -91922,20 +91922,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 65bec <__cxa_atexit@plt+0x59c4c> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 65a80 <__cxa_atexit@plt+0x59ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01233d74 │ │ │ │ + @ instruction: 0x01233d54 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 65a80 <__cxa_atexit@plt+0x59ae0> │ │ │ │ - @ instruction: 0x01233d5c │ │ │ │ + @ instruction: 0x01233d3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 65c60 <__cxa_atexit@plt+0x59cc0> │ │ │ │ @@ -91952,22 +91952,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r3, [r3, -ip]! │ │ │ │ + ldrdeq r3, [r3, -ip]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 65c9c <__cxa_atexit@plt+0x59cfc> │ │ │ │ - ldrdeq r3, [r3, -ip]! │ │ │ │ + @ instruction: 0x01233cbc │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ bcc 65d28 <__cxa_atexit@plt+0x59d88> │ │ │ │ ldr r1, [r7, #17] │ │ │ │ @@ -92000,16 +92000,16 @@ │ │ │ │ str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r2, r7, r8, ip} │ │ │ │ b 65d40 <__cxa_atexit@plt+0x59da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r3, ip @ │ │ │ │ - @ instruction: 0x01233c38 │ │ │ │ + teqeq r3, ip, ror r6 │ │ │ │ + @ instruction: 0x01233c18 │ │ │ │ andeq r7, r0, sl, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 65dcc <__cxa_atexit@plt+0x59e2c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -92048,16 +92048,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - teqeq r3, ip, lsl r5 │ │ │ │ - @ instruction: 0x01233b78 │ │ │ │ + teqeq r3, ip @ │ │ │ │ + @ instruction: 0x01233b58 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 65eb8 <__cxa_atexit@plt+0x59f18> │ │ │ │ mov r3, r5 │ │ │ │ @@ -92110,17 +92110,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ teqeq r3, r4 @ │ │ │ │ - teqeq r3, r8, lsr #7 │ │ │ │ + teqeq r3, r8, lsl #7 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01233a7c │ │ │ │ + @ instruction: 0x01233a5c │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 65f2c <__cxa_atexit@plt+0x59f8c> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92128,20 +92128,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 65f24 <__cxa_atexit@plt+0x59f84> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01233a3c │ │ │ │ + @ instruction: 0x01233a1c │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ - @ instruction: 0x01233a28 │ │ │ │ + @ instruction: 0x01233a08 │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 65ff8 <__cxa_atexit@plt+0x5a058> │ │ │ │ mov r2, r5 │ │ │ │ @@ -92189,17 +92189,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r3, r0, lsr #7 │ │ │ │ + teqeq r3, r0, lsl #7 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01233940 │ │ │ │ + @ instruction: 0x01233920 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 66068 <__cxa_atexit@plt+0x5a0c8> │ │ │ │ ldr r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92207,20 +92207,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 66060 <__cxa_atexit@plt+0x5a0c0> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01233900 │ │ │ │ + @ instruction: 0x012338e0 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ - @ instruction: 0x012338ec │ │ │ │ + smlawteq r3, ip, r8, r3 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 66144 <__cxa_atexit@plt+0x5a1a4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -92272,18 +92272,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r3, r8, lsr #4 │ │ │ │ - teqeq r3, ip, lsl r1 │ │ │ │ + teqeq r3, r8, lsl #4 │ │ │ │ + ldrsheq r6, [r3, -ip]! │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strdeq r3, [r3, -r0]! │ │ │ │ + ldrdeq r3, [r3, -r0]! │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 661b8 <__cxa_atexit@plt+0x5a218> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92291,20 +92291,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 661b0 <__cxa_atexit@plt+0x5a210> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012337b0 │ │ │ │ + @ instruction: 0x01233790 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 65f50 <__cxa_atexit@plt+0x59fb0> │ │ │ │ - @ instruction: 0x01233798 │ │ │ │ + @ instruction: 0x01233778 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ cmp sl, fp │ │ │ │ @@ -92353,22 +92353,22 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - @ instruction: 0x012336b8 │ │ │ │ + @ instruction: 0x01233698 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 65c9c <__cxa_atexit@plt+0x59cfc> │ │ │ │ - @ instruction: 0x01233698 │ │ │ │ + @ instruction: 0x01233678 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 66324 <__cxa_atexit@plt+0x5a384> │ │ │ │ @@ -92385,22 +92385,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01233638 │ │ │ │ + @ instruction: 0x01233618 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6686c <__cxa_atexit@plt+0x5a8cc> │ │ │ │ - @ instruction: 0x01233618 │ │ │ │ + strdeq r3, [r3, -r8]! │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp r2, fp │ │ │ │ @@ -92453,17 +92453,17 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldm r5!, {r7, r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r4, ror #30 │ │ │ │ - teqeq r3, ip, lsr #29 │ │ │ │ - @ instruction: 0x01233520 │ │ │ │ + teqeq r3, r4, asr #30 │ │ │ │ + teqeq r3, ip, lsl #29 │ │ │ │ + @ instruction: 0x01233500 │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 664e8 <__cxa_atexit@plt+0x5a548> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -92503,16 +92503,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - teqeq r3, r0, lsl #28 │ │ │ │ - @ instruction: 0x0123345c │ │ │ │ + teqeq r3, r0, ror #27 │ │ │ │ + @ instruction: 0x0123343c │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 665c8 <__cxa_atexit@plt+0x5a628> │ │ │ │ @@ -92557,18 +92557,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 665ec <__cxa_atexit@plt+0x5a64c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r3, r0, lsr #27 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + teqeq r3, r0, lsl #27 │ │ │ │ + teqeq r3, r4, ror ip │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x0123337c │ │ │ │ + @ instruction: 0x0123335c │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6662c <__cxa_atexit@plt+0x5a68c> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92576,20 +92576,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 66624 <__cxa_atexit@plt+0x5a684> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 66650 <__cxa_atexit@plt+0x5a6b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0123333c │ │ │ │ + @ instruction: 0x0123331c │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 66650 <__cxa_atexit@plt+0x5a6b0> │ │ │ │ - @ instruction: 0x01233328 │ │ │ │ + @ instruction: 0x01233308 │ │ │ │ andeq r7, r0, sl, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp fp, ip │ │ │ │ bcc 66754 <__cxa_atexit@plt+0x5a7b4> │ │ │ │ @@ -92661,16 +92661,16 @@ │ │ │ │ mov fp, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r3, r4 @ │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r3, r8, lsl #24 │ │ │ │ - @ instruction: 0x012331e4 │ │ │ │ + teqeq r3, r8, ror #23 │ │ │ │ + smlawteq r3, r4, r1, r3 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 667c4 <__cxa_atexit@plt+0x5a824> │ │ │ │ ldr r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92678,20 +92678,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 667bc <__cxa_atexit@plt+0x5a81c> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 66650 <__cxa_atexit@plt+0x5a6b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012331a4 │ │ │ │ + smlawbeq r3, r4, r1, r3 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 66650 <__cxa_atexit@plt+0x5a6b0> │ │ │ │ - smlawbeq r3, ip, r1, r3 │ │ │ │ + @ instruction: 0x0123316c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 66830 <__cxa_atexit@plt+0x5a890> │ │ │ │ @@ -92708,22 +92708,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0123312c │ │ │ │ + @ instruction: 0x0123310c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6686c <__cxa_atexit@plt+0x5a8cc> │ │ │ │ - @ instruction: 0x0123310c │ │ │ │ + @ instruction: 0x012330ec │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ bcc 668f8 <__cxa_atexit@plt+0x5a958> │ │ │ │ ldr r1, [r7, #17] │ │ │ │ @@ -92756,16 +92756,16 @@ │ │ │ │ str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r2, r7, r8, ip} │ │ │ │ b 66910 <__cxa_atexit@plt+0x5a970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r3, ip, asr #21 │ │ │ │ - @ instruction: 0x01233068 │ │ │ │ + teqeq r3, ip, lsr #21 │ │ │ │ + @ instruction: 0x01233048 │ │ │ │ andeq r7, r0, sl, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6699c <__cxa_atexit@plt+0x5a9fc> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -92804,16 +92804,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - teqeq r3, ip, asr #18 │ │ │ │ - @ instruction: 0x01232fa8 │ │ │ │ + teqeq r3, ip, lsr #18 │ │ │ │ + smlawbeq r3, r8, pc, r2 @ │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 66a88 <__cxa_atexit@plt+0x5aae8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -92865,18 +92865,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r3, r4, ror #17 │ │ │ │ + teqeq r3, r4, asr #17 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01232eac │ │ │ │ + smlawbeq r3, ip, lr, r2 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 66afc <__cxa_atexit@plt+0x5ab5c> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92884,20 +92884,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 66af4 <__cxa_atexit@plt+0x5ab54> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01232e6c │ │ │ │ + @ instruction: 0x01232e4c │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ - @ instruction: 0x01232e58 │ │ │ │ + @ instruction: 0x01232e38 │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 66bc8 <__cxa_atexit@plt+0x5ac28> │ │ │ │ mov r2, r5 │ │ │ │ @@ -92947,15 +92947,15 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01232d70 │ │ │ │ + @ instruction: 0x01232d50 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 66c38 <__cxa_atexit@plt+0x5ac98> │ │ │ │ ldr r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92963,20 +92963,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 66c30 <__cxa_atexit@plt+0x5ac90> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01232d30 │ │ │ │ + @ instruction: 0x01232d10 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ - @ instruction: 0x01232d1c │ │ │ │ + strdeq r2, [r3, -ip]! │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 66d14 <__cxa_atexit@plt+0x5ad74> │ │ │ │ mov r3, r5 │ │ │ │ @@ -93028,18 +93028,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r3, r8, asr r6 │ │ │ │ - teqeq r3, ip, asr #10 │ │ │ │ + teqeq r3, r8, lsr r6 │ │ │ │ + teqeq r3, ip, lsr #10 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01232c20 │ │ │ │ + @ instruction: 0x01232c00 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 66d88 <__cxa_atexit@plt+0x5ade8> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -93047,20 +93047,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 66d80 <__cxa_atexit@plt+0x5ade0> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01232be0 │ │ │ │ + smlawteq r3, r0, fp, r2 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 66b20 <__cxa_atexit@plt+0x5ab80> │ │ │ │ - ldrdeq r2, [r3, -r4]! │ │ │ │ + @ instruction: 0x01232bb4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 66e10 <__cxa_atexit@plt+0x5ae70> │ │ │ │ ldr r3, [pc, #92] @ 66e20 <__cxa_atexit@plt+0x5ae80> │ │ │ │ @@ -93086,30 +93086,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 66e28 <__cxa_atexit@plt+0x5ae88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01232b74 │ │ │ │ - @ instruction: 0x01232b4c │ │ │ │ + @ instruction: 0x01232b54 │ │ │ │ + @ instruction: 0x01232b2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 66e60 <__cxa_atexit@plt+0x5aec0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01232b14 │ │ │ │ + strdeq r2, [r3, -r4]! │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #144] @ 66f08 <__cxa_atexit@plt+0x5af68> │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r2, r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -93144,15 +93144,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01232a68 │ │ │ │ + @ instruction: 0x01232a48 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ bge 66f7c <__cxa_atexit@plt+0x5afdc> │ │ │ │ @@ -93178,29 +93178,29 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012329e0 │ │ │ │ + smlawteq r3, r0, r9, r2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r2, #4 │ │ │ │ movle r2, #4 │ │ │ │ sub r1, r1, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ sub r5, r5, #12 │ │ │ │ b 66fdc <__cxa_atexit@plt+0x5b03c> │ │ │ │ - @ instruction: 0x0123299c │ │ │ │ + @ instruction: 0x0123297c │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6707c <__cxa_atexit@plt+0x5b0dc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -93244,16 +93244,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ - teqeq r3, r8, ror #4 │ │ │ │ - smlawteq r3, r8, r8, r2 │ │ │ │ + teqeq r3, r8, asr #4 │ │ │ │ + @ instruction: 0x012328a8 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 67154 <__cxa_atexit@plt+0x5b1b4> │ │ │ │ @@ -93296,18 +93296,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 67178 <__cxa_atexit@plt+0x5b1d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r3, r4, lsl r2 │ │ │ │ - teqeq r3, r8, lsl #2 │ │ │ │ + teqeq r3, r4 @ │ │ │ │ + teqeq r3, r8, ror #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strdeq r2, [r3, -r0]! │ │ │ │ + ldrdeq r2, [r3, -r0]! │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 671b8 <__cxa_atexit@plt+0x5b218> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -93315,20 +93315,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 671b0 <__cxa_atexit@plt+0x5b210> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012327b0 │ │ │ │ + @ instruction: 0x01232790 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ - @ instruction: 0x0123279c │ │ │ │ + @ instruction: 0x0123277c │ │ │ │ andeq r0, r0, r9, lsr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 67264 <__cxa_atexit@plt+0x5b2c4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -93365,17 +93365,17 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r3, r8, lsl r1 │ │ │ │ + ldrsheq r5, [r3, -r8]! │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x012326e0 │ │ │ │ + smlawteq r3, r0, r6, r2 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 672c8 <__cxa_atexit@plt+0x5b328> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -93383,20 +93383,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 672c0 <__cxa_atexit@plt+0x5b320> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012326a0 │ │ │ │ + smlawbeq r3, r0, r6, r2 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ - smlawbeq r3, ip, r6, r2 │ │ │ │ + @ instruction: 0x0123266c │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 67390 <__cxa_atexit@plt+0x5b3f0> │ │ │ │ @@ -93440,17 +93440,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - teqeq r3, ip, asr #29 │ │ │ │ + teqeq r3, ip, lsr #29 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x012325b4 │ │ │ │ + @ instruction: 0x01232594 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 673f4 <__cxa_atexit@plt+0x5b454> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -93458,20 +93458,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 673ec <__cxa_atexit@plt+0x5b44c> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01232574 │ │ │ │ + @ instruction: 0x01232554 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 671dc <__cxa_atexit@plt+0x5b23c> │ │ │ │ - @ instruction: 0x01232560 │ │ │ │ + @ instruction: 0x01232540 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 674b0 <__cxa_atexit@plt+0x5b510> │ │ │ │ @@ -93549,17 +93549,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8, asr #25 │ │ │ │ - teqeq r3, ip, asr lr │ │ │ │ - @ instruction: 0x01232454 │ │ │ │ + teqeq r3, r8, lsr #25 │ │ │ │ + teqeq r3, ip, lsr lr │ │ │ │ + @ instruction: 0x01232434 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 675e8 <__cxa_atexit@plt+0x5b648> │ │ │ │ ldr r3, [pc, #104] @ 675f8 <__cxa_atexit@plt+0x5b658> │ │ │ │ @@ -93588,16 +93588,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 67600 <__cxa_atexit@plt+0x5b660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r2, [r3, -r0]! │ │ │ │ - smlawteq r3, r0, r3, r2 │ │ │ │ + ldrdeq r2, [r3, -r0]! │ │ │ │ + @ instruction: 0x012323a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ 67640 <__cxa_atexit@plt+0x5b6a0> │ │ │ │ mov r7, #3 │ │ │ │ @@ -93605,26 +93605,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawbeq r3, r0, r3, r2 │ │ │ │ + @ instruction: 0x01232360 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5], #-12 │ │ │ │ b 6767c <__cxa_atexit@plt+0x5b6dc> │ │ │ │ - @ instruction: 0x01232354 │ │ │ │ + @ instruction: 0x01232334 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 67878 <__cxa_atexit@plt+0x5b8d8> │ │ │ │ @@ -93775,23 +93775,23 @@ │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x01232208 │ │ │ │ - @ instruction: 0x01232218 │ │ │ │ + @ instruction: 0x012321e8 │ │ │ │ + strdeq r2, [r3, -r8]! │ │ │ │ teqeq r3, r0 @ │ │ │ │ - teqeq r3, r8, asr #22 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - teqeq r3, r4, lsr fp │ │ │ │ + teqeq r3, r8, lsr #22 │ │ │ │ + teqeq r3, r8, ror r9 │ │ │ │ + teqeq r3, r4, lsl fp │ │ │ │ teqeq r3, r0 @ │ │ │ │ - teqeq r3, r8, lsl #23 │ │ │ │ - @ instruction: 0x012320ac │ │ │ │ + teqeq r3, r8, ror #22 │ │ │ │ + smlawbeq r3, ip, r0, r2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 679b8 <__cxa_atexit@plt+0x5ba18> │ │ │ │ @@ -93830,17 +93830,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r4 @ │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - teqeq r3, r0, ror #17 │ │ │ │ + teqeq r3, r4, ror r9 │ │ │ │ + teqeq r3, r8, ror r8 │ │ │ │ + teqeq r3, r0, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67a18 <__cxa_atexit@plt+0x5ba78> │ │ │ │ @@ -93853,16 +93853,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, lsr #16 │ │ │ │ - @ instruction: 0x01231f9c │ │ │ │ + teqeq r3, r4, lsl #16 │ │ │ │ + @ instruction: 0x01231f7c │ │ │ │ andeq r1, r0, r9, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ bcc 67a54 <__cxa_atexit@plt+0x5bab4> │ │ │ │ @@ -93940,20 +93940,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - smlawbeq r3, r0, lr, r1 │ │ │ │ - @ instruction: 0x01231e70 │ │ │ │ + @ instruction: 0x01231e60 │ │ │ │ + @ instruction: 0x01231e50 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - teqeq r3, ip, lsr #14 │ │ │ │ + teqeq r3, ip, lsl #14 │ │ │ │ teqeq r3, ip @ │ │ │ │ - @ instruction: 0x01231e30 │ │ │ │ + @ instruction: 0x01231e10 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ and r2, r3, #64512 @ 0xfc00 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ bne 67bf4 <__cxa_atexit@plt+0x5bc54> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -94003,20 +94003,20 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01231d78 │ │ │ │ - @ instruction: 0x01231d68 │ │ │ │ + @ instruction: 0x01231d58 │ │ │ │ + @ instruction: 0x01231d48 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - teqeq r3, r4, lsr #12 │ │ │ │ + teqeq r3, r4, lsl #12 │ │ │ │ teqeq r3, r4 @ │ │ │ │ - @ instruction: 0x01231d34 │ │ │ │ + @ instruction: 0x01231d14 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67d00 <__cxa_atexit@plt+0x5bd60> │ │ │ │ @@ -94042,21 +94042,21 @@ │ │ │ │ b b900c <__cxa_atexit@plt+0xad06c> │ │ │ │ ldr r3, [pc, #36] @ 67d2c <__cxa_atexit@plt+0x5bd8c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawteq r3, ip, ip, r1 │ │ │ │ - @ instruction: 0x01231cbc │ │ │ │ + @ instruction: 0x01231cac │ │ │ │ + @ instruction: 0x01231c9c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r3, r8, ror r5 │ │ │ │ - teqeq r3, r8, lsl #12 │ │ │ │ + teqeq r3, r8, asr r5 │ │ │ │ + teqeq r3, r8, ror #11 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01231c94 │ │ │ │ + @ instruction: 0x01231c74 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 67d70 <__cxa_atexit@plt+0x5bdd0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 67d80 <__cxa_atexit@plt+0x5bde0> │ │ │ │ @@ -94172,27 +94172,27 @@ │ │ │ │ strb r2, [r9, #9] │ │ │ │ strb r1, [ip, sl] │ │ │ │ add ip, r0, #4 │ │ │ │ str ip, [r5] │ │ │ │ mov r5, lr │ │ │ │ b 6767c <__cxa_atexit@plt+0x5b6dc> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x01231aa4 │ │ │ │ + smlawbeq r3, r4, sl, r1 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 6767c <__cxa_atexit@plt+0x5b6dc> │ │ │ │ - @ instruction: 0x01231a68 │ │ │ │ + @ instruction: 0x01231a48 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 67ffc <__cxa_atexit@plt+0x5c05c> │ │ │ │ @@ -94231,17 +94231,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r0, asr r3 │ │ │ │ - teqeq r3, r4, asr r2 │ │ │ │ - teqeq r3, ip @ │ │ │ │ + teqeq r3, r0, lsr r3 │ │ │ │ + teqeq r3, r4, lsr r2 │ │ │ │ + teqeq r3, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6805c <__cxa_atexit@plt+0x5c0bc> │ │ │ │ @@ -94254,15 +94254,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r0, ror #3 │ │ │ │ + teqeq r3, r0, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 680f4 <__cxa_atexit@plt+0x5c154> │ │ │ │ @@ -94297,18 +94297,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 68120 <__cxa_atexit@plt+0x5c180> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - teqeq r3, r0, ror #3 │ │ │ │ + teqeq r3, r0, asr #3 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ - @ instruction: 0x012318e4 │ │ │ │ - teqeq r3, r0, lsl #3 │ │ │ │ + smlawteq r3, r4, r8, r1 │ │ │ │ + teqeq r3, r0, ror #2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 68188 <__cxa_atexit@plt+0x5c1e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -94333,17 +94333,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8, lsl #1 │ │ │ │ - teqeq r3, ip, lsl r2 │ │ │ │ - @ instruction: 0x0123186c │ │ │ │ + teqeq r3, r8, rrx │ │ │ │ + teqeq r3, ip @ │ │ │ │ + @ instruction: 0x0123184c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 68228 <__cxa_atexit@plt+0x5c288> │ │ │ │ ldr r3, [pc, #104] @ 68238 <__cxa_atexit@plt+0x5c298> │ │ │ │ @@ -94372,16 +94372,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 68240 <__cxa_atexit@plt+0x5c2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01231808 │ │ │ │ - ldrdeq r1, [r3, -r8]! │ │ │ │ + @ instruction: 0x012317e8 │ │ │ │ + @ instruction: 0x012317b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ 68280 <__cxa_atexit@plt+0x5c2e0> │ │ │ │ mov r7, #3 │ │ │ │ @@ -94389,26 +94389,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01231798 │ │ │ │ + @ instruction: 0x01231778 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5], #-12 │ │ │ │ b 682bc <__cxa_atexit@plt+0x5c31c> │ │ │ │ - @ instruction: 0x0123176c │ │ │ │ + @ instruction: 0x0123174c │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 684b8 <__cxa_atexit@plt+0x5c518> │ │ │ │ @@ -94559,23 +94559,23 @@ │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x0123162c │ │ │ │ - @ instruction: 0x0123163c │ │ │ │ - teqeq r3, r0, ror lr │ │ │ │ - teqeq r3, r8, lsl #30 │ │ │ │ - teqeq r3, r8, asr sp │ │ │ │ + @ instruction: 0x0123160c │ │ │ │ + @ instruction: 0x0123161c │ │ │ │ + teqeq r3, r0, asr lr │ │ │ │ + teqeq r3, r8, ror #29 │ │ │ │ + teqeq r3, r8, lsr sp │ │ │ │ teqeq r3, r4 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ - teqeq r3, r8, asr #30 │ │ │ │ - @ instruction: 0x0123146c │ │ │ │ + teqeq r3, r8, lsr #30 │ │ │ │ + @ instruction: 0x0123144c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 685f8 <__cxa_atexit@plt+0x5c658> │ │ │ │ @@ -94614,17 +94614,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r4, asr sp │ │ │ │ - teqeq r3, r8, asr ip │ │ │ │ - teqeq r3, r0, lsr #25 │ │ │ │ + teqeq r3, r4, lsr sp │ │ │ │ + teqeq r3, r8, lsr ip │ │ │ │ + teqeq r3, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68658 <__cxa_atexit@plt+0x5c6b8> │ │ │ │ @@ -94637,16 +94637,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, ror #23 │ │ │ │ - @ instruction: 0x012313b4 │ │ │ │ + teqeq r3, r4, asr #23 │ │ │ │ + @ instruction: 0x01231394 │ │ │ │ andeq r1, r0, r9, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ bcc 68694 <__cxa_atexit@plt+0x5c6f4> │ │ │ │ @@ -94724,20 +94724,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x012312a4 │ │ │ │ - @ instruction: 0x01231294 │ │ │ │ + smlawbeq r3, r4, r2, r1 │ │ │ │ + @ instruction: 0x01231274 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - teqeq r3, ip, ror #21 │ │ │ │ - teqeq r3, ip, ror fp │ │ │ │ - @ instruction: 0x01231248 │ │ │ │ + teqeq r3, ip, asr #21 │ │ │ │ + teqeq r3, ip, asr fp │ │ │ │ + @ instruction: 0x01231228 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ and r2, r3, #64512 @ 0xfc00 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ bne 68834 <__cxa_atexit@plt+0x5c894> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -94787,20 +94787,20 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0123119c │ │ │ │ - smlawbeq r3, ip, r1, r1 │ │ │ │ + @ instruction: 0x0123117c │ │ │ │ + @ instruction: 0x0123116c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - teqeq r3, r4, ror #19 │ │ │ │ - teqeq r3, r4, ror sl │ │ │ │ - @ instruction: 0x0123114c │ │ │ │ + teqeq r3, r4, asr #19 │ │ │ │ + teqeq r3, r4, asr sl │ │ │ │ + @ instruction: 0x0123112c │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68940 <__cxa_atexit@plt+0x5c9a0> │ │ │ │ @@ -94826,21 +94826,21 @@ │ │ │ │ b b900c <__cxa_atexit@plt+0xad06c> │ │ │ │ ldr r3, [pc, #36] @ 6896c <__cxa_atexit@plt+0x5c9cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - strdeq r1, [r3, -r0]! │ │ │ │ - @ instruction: 0x012310e0 │ │ │ │ + ldrdeq r1, [r3, -r0]! │ │ │ │ + smlawteq r3, r0, r0, r1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r3, r8, lsr r9 │ │ │ │ - teqeq r3, r8, asr #19 │ │ │ │ + teqeq r3, r8, lsl r9 │ │ │ │ + teqeq r3, r8, lsr #19 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012310ac │ │ │ │ + smlawbeq r3, ip, r0, r1 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 689b0 <__cxa_atexit@plt+0x5ca10> │ │ │ │ cmp r3, #3 │ │ │ │ bne 689c0 <__cxa_atexit@plt+0x5ca20> │ │ │ │ @@ -94956,27 +94956,27 @@ │ │ │ │ strb r2, [r9, #9] │ │ │ │ strb r1, [ip, sl] │ │ │ │ add ip, r0, #4 │ │ │ │ str ip, [r5] │ │ │ │ mov r5, lr │ │ │ │ b 682bc <__cxa_atexit@plt+0x5c31c> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x01230ebc │ │ │ │ + @ instruction: 0x01230e9c │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 682bc <__cxa_atexit@plt+0x5c31c> │ │ │ │ - @ instruction: 0x01230e28 │ │ │ │ + @ instruction: 0x01230e08 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 68c3c <__cxa_atexit@plt+0x5cc9c> │ │ │ │ @@ -95015,17 +95015,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r0, lsl r7 │ │ │ │ - teqeq r3, r4, lsl r6 │ │ │ │ - teqeq r3, ip, asr r6 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + teqeq r3, r4 @ │ │ │ │ + teqeq r3, ip, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68c9c <__cxa_atexit@plt+0x5ccfc> │ │ │ │ @@ -95038,15 +95038,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r0, lsr #11 │ │ │ │ + teqeq r3, r0, lsl #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 68d34 <__cxa_atexit@plt+0x5cd94> │ │ │ │ @@ -95081,19 +95081,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 68d60 <__cxa_atexit@plt+0x5cdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - teqeq r3, r0, lsr #11 │ │ │ │ + teqeq r3, r0, lsl #11 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ - strdeq r0, [r3, -ip]! │ │ │ │ - teqeq r3, r0, asr #10 │ │ │ │ - strdeq r0, [r3, -ip]! │ │ │ │ + ldrdeq r0, [r3, -ip]! │ │ │ │ + teqeq r3, r0, lsr #10 │ │ │ │ + ldrdeq r0, [r3, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 68dc4 <__cxa_atexit@plt+0x5ce24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -95111,16 +95111,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01230cb8 │ │ │ │ - teqeq r3, r0, lsr r4 │ │ │ │ + @ instruction: 0x01230c98 │ │ │ │ + teqeq r3, r0, lsl r4 │ │ │ │ teqeq r3, r0 @ │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 69064 <__cxa_atexit@plt+0x5d0c4> │ │ │ │ @@ -95318,31 +95318,31 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, r0, lsl #4 │ │ │ │ + teqeq r3, r0, ror #3 │ │ │ │ teqeq r3, r8 @ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r3, r8, lsl r3 │ │ │ │ - teqeq r3, ip, lsl r3 │ │ │ │ - teqeq r3, r0, asr #7 │ │ │ │ + teqeq r3, r8 @ │ │ │ │ + teqeq r3, ip @ │ │ │ │ + teqeq r3, r0, lsr #7 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ teqeq r3, r4 @ │ │ │ │ - @ instruction: 0x01230a1c │ │ │ │ - teqeq r3, r4, lsl #7 │ │ │ │ - teqeq r3, r4 @ │ │ │ │ - teqeq r3, ip @ │ │ │ │ - teqeq r3, r8, ror r4 │ │ │ │ - teqeq r3, r0, lsl #7 │ │ │ │ - teqeq r3, r0, lsl #7 │ │ │ │ + strdeq r0, [r3, -ip]! │ │ │ │ + teqeq r3, r4, ror #6 │ │ │ │ + teqeq r3, r4, ror r2 │ │ │ │ + teqeq r3, ip, ror r2 │ │ │ │ + teqeq r3, r8, asr r4 │ │ │ │ + teqeq r3, r0, ror #6 │ │ │ │ + teqeq r3, r0, ror #6 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -95377,17 +95377,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 69200 <__cxa_atexit@plt+0x5d260> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r3, r8, lsr #1 │ │ │ │ - @ instruction: 0x0133309c │ │ │ │ - teqeq r3, r0, ror #2 │ │ │ │ + teqeq r3, r8, lsl #1 │ │ │ │ + teqeq r3, ip, ror r0 │ │ │ │ + teqeq r3, r0, asr #2 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95421,17 +95421,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 692b0 <__cxa_atexit@plt+0x5d310> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r8 │ │ │ │ - teqeq r3, ip │ │ │ │ - teqeq r3, r0, lsr #1 │ │ │ │ + teqeq r3, r8, ror #31 │ │ │ │ + teqeq r3, ip, ror #31 │ │ │ │ + teqeq r3, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95460,17 +95460,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6934c <__cxa_atexit@plt+0x5d3ac> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r4, ror #30 │ │ │ │ - teqeq r3, ip, asr #30 │ │ │ │ - teqeq r3, r8, lsr #32 │ │ │ │ + teqeq r3, r4, asr #30 │ │ │ │ + teqeq r3, ip, lsr #30 │ │ │ │ + teqeq r3, r8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95511,17 +95511,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 69418 <__cxa_atexit@plt+0x5d478> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r3, r0, lsr #29 │ │ │ │ - teqeq r3, r8, asr pc │ │ │ │ - teqeq r3, r4, ror #28 │ │ │ │ + teqeq r3, r0, lsl #29 │ │ │ │ + teqeq r3, r8, lsr pc │ │ │ │ + teqeq r3, r4, asr #28 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -95636,23 +95636,23 @@ │ │ │ │ mov r6, #32 │ │ │ │ b 695f0 <__cxa_atexit@plt+0x5d650> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r3, r8, ror #27 │ │ │ │ - teqeq r3, r0, lsl #28 │ │ │ │ - teqeq r3, r4, asr #28 │ │ │ │ - teqeq r3, r4, ror sp │ │ │ │ - teqeq r3, ip, lsl #27 │ │ │ │ + teqeq r3, r8, asr #27 │ │ │ │ + teqeq r3, r0, ror #27 │ │ │ │ + teqeq r3, r4, lsr #28 │ │ │ │ + teqeq r3, r4, asr sp │ │ │ │ + teqeq r3, ip, ror #26 │ │ │ │ teqeq r3, r0 @ │ │ │ │ + teqeq r3, r8, lsl lr │ │ │ │ teqeq r3, r8, lsr lr │ │ │ │ - teqeq r3, r8, asr lr │ │ │ │ - teqeq r3, r0, lsr #29 │ │ │ │ + teqeq r3, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 696ac <__cxa_atexit@plt+0x5d70c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 696ec <__cxa_atexit@plt+0x5d74c> │ │ │ │ @@ -95734,24 +95734,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 6977c <__cxa_atexit@plt+0x5d7dc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, lsr #24 │ │ │ │ teqeq r3, ip, lsl #24 │ │ │ │ - teqeq r3, r0, lsr #24 │ │ │ │ - teqeq r3, r0, ror #24 │ │ │ │ - teqeq r3, ip, lsr #25 │ │ │ │ - teqeq r3, r8, asr #25 │ │ │ │ - teqeq r3, ip, lsl #26 │ │ │ │ + teqeq r3, ip, ror #23 │ │ │ │ + teqeq r3, r0, lsl #24 │ │ │ │ + teqeq r3, r0, asr #24 │ │ │ │ + teqeq r3, ip, lsl #25 │ │ │ │ + teqeq r3, r8, lsr #25 │ │ │ │ + teqeq r3, ip, ror #25 │ │ │ │ teqeq r3, r4 @ │ │ │ │ teqeq r3, ip @ │ │ │ │ - ldrdeq r0, [r3, -r8]! │ │ │ │ + @ instruction: 0x012302b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 697f4 <__cxa_atexit@plt+0x5d854> │ │ │ │ @@ -95767,16 +95767,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6980c <__cxa_atexit@plt+0x5d86c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0123029c │ │ │ │ - @ instruction: 0x01230278 │ │ │ │ + @ instruction: 0x0123027c │ │ │ │ + @ instruction: 0x01230258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 698d0 <__cxa_atexit@plt+0x5d930> │ │ │ │ @@ -95819,19 +95819,19 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ b b8b48 <__cxa_atexit@plt+0xacba8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123022c │ │ │ │ - @ instruction: 0x01230224 │ │ │ │ - teqeq r3, r8, lsl fp │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + @ instruction: 0x0123020c │ │ │ │ + @ instruction: 0x01230204 │ │ │ │ + teqeq r3, r8 @ │ │ │ │ teqeq r3, r4 @ │ │ │ │ + teqeq r3, r4, ror sl │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 69b80 <__cxa_atexit@plt+0x5dbe0> │ │ │ │ @@ -96028,32 +96028,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r3, r0, ror #15 │ │ │ │ - teqeq r3, r4, ror #13 │ │ │ │ + teqeq r3, r0, asr #15 │ │ │ │ + teqeq r3, r4, asr #13 │ │ │ │ teqeq r3, ip @ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, r0, lsl #16 │ │ │ │ - teqeq r3, r4, lsr #17 │ │ │ │ + teqeq r3, r0, ror #15 │ │ │ │ + teqeq r3, r4, lsl #17 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - msreq LR_svc, ip │ │ │ │ - teqeq r3, r8, ror #16 │ │ │ │ - teqeq r3, r8, ror r7 │ │ │ │ - teqeq r3, r0, lsl #15 │ │ │ │ - teqeq r3, ip, asr r9 │ │ │ │ - teqeq r3, r4, ror #16 │ │ │ │ - teqeq r3, r4, ror #16 │ │ │ │ + strdeq pc, [r2, -ip]! │ │ │ │ + teqeq r3, r8, asr #16 │ │ │ │ + teqeq r3, r8, asr r7 │ │ │ │ + teqeq r3, r0, ror #14 │ │ │ │ + teqeq r3, ip, lsr r9 │ │ │ │ + teqeq r3, r4, asr #16 │ │ │ │ + teqeq r3, r4, asr #16 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -96088,17 +96088,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 69d1c <__cxa_atexit@plt+0x5dd7c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r3, ip, lsl #11 │ │ │ │ - teqeq r3, r0, lsl #11 │ │ │ │ - teqeq r3, r4, asr #12 │ │ │ │ + teqeq r3, ip, ror #10 │ │ │ │ + teqeq r3, r0, ror #10 │ │ │ │ + teqeq r3, r4, lsr #12 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96132,17 +96132,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 69dcc <__cxa_atexit@plt+0x5de2c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, ip, ror #9 │ │ │ │ + teqeq r3, ip, asr #9 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - teqeq r3, r4, lsl #11 │ │ │ │ + teqeq r3, r4, ror #10 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96171,17 +96171,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 69e68 <__cxa_atexit@plt+0x5dec8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r8, asr #8 │ │ │ │ - teqeq r3, r0, lsr r4 │ │ │ │ - teqeq r3, ip, lsl #10 │ │ │ │ + teqeq r3, r8, lsr #8 │ │ │ │ + teqeq r3, r0, lsl r4 │ │ │ │ + teqeq r3, ip, ror #9 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96222,17 +96222,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 69f34 <__cxa_atexit@plt+0x5df94> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r3, r4, lsl #7 │ │ │ │ - teqeq r3, ip, lsr r4 │ │ │ │ - teqeq r3, r8, asr #6 │ │ │ │ + teqeq r3, r4, ror #6 │ │ │ │ + teqeq r3, ip, lsl r4 │ │ │ │ + teqeq r3, r8, lsr #6 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -96347,23 +96347,23 @@ │ │ │ │ mov r6, #32 │ │ │ │ b 6a10c <__cxa_atexit@plt+0x5e16c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r3, ip, asr #5 │ │ │ │ - teqeq r3, r4, ror #5 │ │ │ │ - teqeq r3, r8, lsr #6 │ │ │ │ - teqeq r3, r8, asr r2 │ │ │ │ - teqeq r3, r0, ror r2 │ │ │ │ + teqeq r3, ip, lsr #5 │ │ │ │ + teqeq r3, r4, asr #5 │ │ │ │ + teqeq r3, r8, lsl #6 │ │ │ │ + teqeq r3, r8, lsr r2 │ │ │ │ + teqeq r3, r0, asr r2 │ │ │ │ teqeq r3, r4 @ │ │ │ │ + teqeq r3, ip @ │ │ │ │ teqeq r3, ip, lsl r3 │ │ │ │ - teqeq r3, ip, lsr r3 │ │ │ │ - teqeq r3, r4, lsl #7 │ │ │ │ + teqeq r3, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6a1c8 <__cxa_atexit@plt+0x5e228> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6a208 <__cxa_atexit@plt+0x5e268> │ │ │ │ @@ -96445,23 +96445,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 6a298 <__cxa_atexit@plt+0x5e2f8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r0, lsl r1 │ │ │ │ ldrsheq r2, [r3, -r0]! │ │ │ │ - teqeq r3, r4, lsl #2 │ │ │ │ - teqeq r3, r4, asr #2 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ + ldrsbeq r2, [r3, -r0]! │ │ │ │ + teqeq r3, r4, ror #1 │ │ │ │ + teqeq r3, r4, lsr #2 │ │ │ │ + teqeq r3, r0, ror r1 │ │ │ │ teqeq r3, r4 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ teqeq r3, r8 @ │ │ │ │ - teqeq r3, r0, lsr #3 │ │ │ │ + teqeq r3, r0, lsl #3 │ │ │ │ msreq LR_svc, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -96478,15 +96478,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6a328 <__cxa_atexit@plt+0x5e388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r2, ip, r7, pc @ │ │ │ │ + msreq LR_svc, ip │ │ │ │ msreq LR_svc, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96530,21 +96530,21 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ b b8b48 <__cxa_atexit@plt+0xacba8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq LR_svc, r0 │ │ │ │ - msreq LR_svc, r8 │ │ │ │ + strdeq pc, [r2, -r0]! │ │ │ │ + msreq R10_usr, r8 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - teqeq r3, r8, ror pc │ │ │ │ + teqeq r3, r8, ror lr │ │ │ │ + teqeq r3, r8, asr pc │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - smlawteq r2, r0, r6, pc @ │ │ │ │ + msreq R10_usr, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 6a48c <__cxa_atexit@plt+0x5e4ec> │ │ │ │ ldr r3, [pc, #104] @ 6a49c <__cxa_atexit@plt+0x5e4fc> │ │ │ │ @@ -96590,15 +96590,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - msreq CPSR_x, ip, ror #11 │ │ │ │ + smlawteq r2, ip, r5, pc @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ sub r2, r2, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -96673,19 +96673,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - msreq CPSR_x, r0, ror #9 │ │ │ │ - strdeq pc, [r2, -r0]! │ │ │ │ + smlawteq r2, r0, r4, pc @ │ │ │ │ + ldrdeq pc, [r2, -r0]! │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - teqeq r3, ip, ror #24 │ │ │ │ - teqeq r3, r0, lsl sp │ │ │ │ + teqeq r3, ip, asr #24 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ msreq LR_svc, r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -96725,17 +96725,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r8, asr ip │ │ │ │ - teqeq r3, ip, asr fp │ │ │ │ - teqeq r3, r4, lsr #23 │ │ │ │ + teqeq r3, r8, lsr ip │ │ │ │ + teqeq r3, ip, lsr fp │ │ │ │ + teqeq r3, r4, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a754 <__cxa_atexit@plt+0x5e7b4> │ │ │ │ @@ -96748,15 +96748,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r8, ror #21 │ │ │ │ + teqeq r3, r8, asr #21 │ │ │ │ msreq LR_svc, r0 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96783,21 +96783,21 @@ │ │ │ │ b b900c <__cxa_atexit@plt+0xad06c> │ │ │ │ ldr r3, [pc, #36] @ 6a800 <__cxa_atexit@plt+0x5e860> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq LR_svc, r4 │ │ │ │ - msreq LR_svc, r4 │ │ │ │ + strdeq pc, [r2, -r4]! │ │ │ │ + msreq R10_usr, r4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r3, r4, lsr #21 │ │ │ │ - teqeq r3, r4, lsr fp │ │ │ │ + teqeq r3, r4, lsl #21 │ │ │ │ + teqeq r3, r4, lsl fp │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq pc, [r2, -r0]! │ │ │ │ + msreq R10_usr, r0 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6a844 <__cxa_atexit@plt+0x5e8a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6a860 <__cxa_atexit@plt+0x5e8c0> │ │ │ │ @@ -96905,27 +96905,27 @@ │ │ │ │ strb r1, [r0, #9] │ │ │ │ strb r2, [sl, r9] │ │ │ │ add sl, ip, #4 │ │ │ │ mov r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 6a518 <__cxa_atexit@plt+0x5e578> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - msreq CPSR_x, r0, lsl #2 │ │ │ │ + msreq CPSR_x, r0, ror #1 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ sub r3, r3, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 6a518 <__cxa_atexit@plt+0x5e578> │ │ │ │ - @ instruction: 0x0122efb4 │ │ │ │ + @ instruction: 0x0122ef94 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6aab0 <__cxa_atexit@plt+0x5eb10> │ │ │ │ @@ -96964,17 +96964,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, ip @ │ │ │ │ - teqeq r3, r0, lsr #15 │ │ │ │ - teqeq r3, r8, ror #15 │ │ │ │ + teqeq r3, ip, ror r8 │ │ │ │ + teqeq r3, r0, lsl #15 │ │ │ │ + teqeq r3, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ab10 <__cxa_atexit@plt+0x5eb70> │ │ │ │ @@ -96987,15 +96987,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, ip, lsr #14 │ │ │ │ + teqeq r3, ip, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6aba8 <__cxa_atexit@plt+0x5ec08> │ │ │ │ @@ -97030,19 +97030,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 6abd4 <__cxa_atexit@plt+0x5ec34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - teqeq r3, ip, lsr #14 │ │ │ │ + teqeq r3, ip, lsl #14 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - @ instruction: 0x0122ef40 │ │ │ │ - teqeq r3, ip, asr #13 │ │ │ │ - @ instruction: 0x0122ef50 │ │ │ │ + @ instruction: 0x0122ef20 │ │ │ │ + teqeq r3, ip, lsr #13 │ │ │ │ + @ instruction: 0x0122ef30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 6ac54 <__cxa_atexit@plt+0x5ecb4> │ │ │ │ ldr r3, [pc, #104] @ 6ac64 <__cxa_atexit@plt+0x5ecc4> │ │ │ │ @@ -97071,16 +97071,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6ac6c <__cxa_atexit@plt+0x5eccc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0122eeec │ │ │ │ - @ instruction: 0x0122eebc │ │ │ │ + smlawteq r2, ip, lr, lr │ │ │ │ + @ instruction: 0x0122ee9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ 6acac <__cxa_atexit@plt+0x5ed0c> │ │ │ │ mov r7, #3 │ │ │ │ @@ -97088,15 +97088,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0122ee7c │ │ │ │ + @ instruction: 0x0122ee5c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ sub r2, r2, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -97171,20 +97171,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0122ed70 │ │ │ │ - smlawbeq r2, r0, sp, lr │ │ │ │ + @ instruction: 0x0122ed50 │ │ │ │ + @ instruction: 0x0122ed60 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - teqeq r3, r4, lsr #9 │ │ │ │ - teqeq r3, r8, asr #10 │ │ │ │ - @ instruction: 0x0122eba8 │ │ │ │ + teqeq r3, r4, lsl #9 │ │ │ │ + teqeq r3, r8, lsr #10 │ │ │ │ + smlawbeq r2, r8, fp, lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6aebc <__cxa_atexit@plt+0x5ef1c> │ │ │ │ @@ -97223,16 +97223,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - teqeq r3, r4 @ │ │ │ │ + teqeq r3, r0, ror r4 │ │ │ │ + teqeq r3, r4, ror r3 │ │ │ │ teqeq r3, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97246,16 +97246,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r0, lsr #6 │ │ │ │ - @ instruction: 0x0122ec00 │ │ │ │ + teqeq r3, r0, lsl #6 │ │ │ │ + @ instruction: 0x0122ebe0 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6af9c <__cxa_atexit@plt+0x5effc> │ │ │ │ @@ -97281,21 +97281,21 @@ │ │ │ │ b b900c <__cxa_atexit@plt+0xad06c> │ │ │ │ ldr r3, [pc, #36] @ 6afc8 <__cxa_atexit@plt+0x5f028> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0122eba4 │ │ │ │ - @ instruction: 0x0122eb94 │ │ │ │ + smlawbeq r2, r4, fp, lr │ │ │ │ + @ instruction: 0x0122eb74 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, ip, ror #6 │ │ │ │ + teqeq r3, ip, asr #6 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0122eb60 │ │ │ │ + @ instruction: 0x0122eb40 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6b00c <__cxa_atexit@plt+0x5f06c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6b028 <__cxa_atexit@plt+0x5f088> │ │ │ │ @@ -97403,27 +97403,27 @@ │ │ │ │ strb r1, [r0, #9] │ │ │ │ strb r2, [sl, r9] │ │ │ │ add sl, ip, #4 │ │ │ │ mov r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 6ace0 <__cxa_atexit@plt+0x5ed40> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x0122e990 │ │ │ │ + @ instruction: 0x0122e970 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ sub r3, r3, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 6ace0 <__cxa_atexit@plt+0x5ed40> │ │ │ │ - @ instruction: 0x0122e7ec │ │ │ │ + smlawteq r2, ip, r7, lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6b278 <__cxa_atexit@plt+0x5f2d8> │ │ │ │ @@ -97462,17 +97462,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbeq r1, [r3, -r4]! │ │ │ │ + ldrheq r1, [r3, -r4]! │ │ │ │ teqeq r3, r8 @ │ │ │ │ - teqeq r3, r0, lsr #32 │ │ │ │ + teqeq r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b2d8 <__cxa_atexit@plt+0x5f338> │ │ │ │ @@ -97485,15 +97485,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, ror #30 │ │ │ │ + teqeq r3, r4, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6b370 <__cxa_atexit@plt+0x5f3d0> │ │ │ │ @@ -97528,18 +97528,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 6b39c <__cxa_atexit@plt+0x5f3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - teqeq r3, r4, ror #30 │ │ │ │ + teqeq r3, r4, asr #30 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - ldrdeq lr, [r2, -r0]! │ │ │ │ - teqeq r3, r4, lsl #30 │ │ │ │ + @ instruction: 0x0122e7b0 │ │ │ │ + teqeq r3, r4, ror #29 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b62c <__cxa_atexit@plt+0x5f68c> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -97735,28 +97735,28 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r3, r4, lsr sp │ │ │ │ - teqeq r3, r8, lsr ip │ │ │ │ - teqeq r3, r0, lsr ip │ │ │ │ + teqeq r3, r4, lsl sp │ │ │ │ + teqeq r3, r8, lsl ip │ │ │ │ + teqeq r3, r0, lsl ip │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r3, r0, asr sp │ │ │ │ - teqeq r3, r4, asr sp │ │ │ │ + teqeq r3, r0, lsr sp │ │ │ │ + teqeq r3, r4, lsr sp │ │ │ │ teqeq r3, r8 @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r3, ip, lsr #30 │ │ │ │ - @ instruction: 0x0122e52c │ │ │ │ + teqeq r3, ip, lsl #30 │ │ │ │ + @ instruction: 0x0122e50c │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, ip, asr #25 │ │ │ │ + teqeq r3, ip, lsr #25 │ │ │ │ teqeq r3, r4 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ teqeq r3, r8 @ │ │ │ │ teqeq r3, r8 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -97795,17 +97795,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 6b7c8 <__cxa_atexit@plt+0x5f828> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r3, r0, ror #21 │ │ │ │ + teqeq r3, r0, asr #21 │ │ │ │ teqeq r3, r4 @ │ │ │ │ - teqeq r3, r8 @ │ │ │ │ + teqeq r3, r8, ror fp │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97839,16 +97839,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6b878 <__cxa_atexit@plt+0x5f8d8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, r0, asr #20 │ │ │ │ - teqeq r3, r4, asr #20 │ │ │ │ + teqeq r3, r0, lsr #20 │ │ │ │ + teqeq r3, r4, lsr #20 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -97878,17 +97878,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6b914 <__cxa_atexit@plt+0x5f974> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r3, ip @ │ │ │ │ - teqeq r3, r4, lsl #19 │ │ │ │ - teqeq r3, r0, ror #20 │ │ │ │ + teqeq r3, ip, ror r9 │ │ │ │ + teqeq r3, r4, ror #18 │ │ │ │ + teqeq r3, r0, asr #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97930,16 +97930,16 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - teqeq r3, ip @ │ │ │ │ + teqeq r3, r0, ror r9 │ │ │ │ + teqeq r3, ip, ror r8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -98054,22 +98054,22 @@ │ │ │ │ mov r6, #32 │ │ │ │ b 6bbb8 <__cxa_atexit@plt+0x5fc18> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r3, r0, lsr #16 │ │ │ │ - teqeq r3, r8, lsr r8 │ │ │ │ - teqeq r3, ip, ror r8 │ │ │ │ - teqeq r3, ip, lsr #15 │ │ │ │ - teqeq r3, r4, asr #15 │ │ │ │ - teqeq r3, r8, lsl #16 │ │ │ │ + teqeq r3, r0, lsl #16 │ │ │ │ + teqeq r3, r8, lsl r8 │ │ │ │ + teqeq r3, ip, asr r8 │ │ │ │ + teqeq r3, ip, lsl #15 │ │ │ │ + teqeq r3, r4, lsr #15 │ │ │ │ + teqeq r3, r8, ror #15 │ │ │ │ + teqeq r3, r0, asr r8 │ │ │ │ teqeq r3, r0, ror r8 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ teqeq r3, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6bc84 <__cxa_atexit@plt+0x5fce4> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -98128,21 +98128,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 6bce4 <__cxa_atexit@plt+0x5fd44> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r3, r4, asr r6 │ │ │ │ + teqeq r3, r4, lsr r6 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, r4, ror #13 │ │ │ │ - teqeq r3, r0, ror #13 │ │ │ │ + teqeq r3, r4, asr #13 │ │ │ │ + teqeq r3, r0, asr #13 │ │ │ │ teqeq r3, r4 @ │ │ │ │ - teqeq r3, ip, lsr r7 │ │ │ │ - @ instruction: 0x0122dd7c │ │ │ │ + teqeq r3, ip, lsl r7 │ │ │ │ + @ instruction: 0x0122dd5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6bd50 <__cxa_atexit@plt+0x5fdb0> │ │ │ │ @@ -98158,16 +98158,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6bd68 <__cxa_atexit@plt+0x5fdc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0122de08 │ │ │ │ - @ instruction: 0x0122dd1c │ │ │ │ + @ instruction: 0x0122dde8 │ │ │ │ + strdeq sp, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6be2c <__cxa_atexit@plt+0x5fe8c> │ │ │ │ @@ -98210,19 +98210,19 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ b b8b48 <__cxa_atexit@plt+0xacba8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq sp, [r2, -r0]! │ │ │ │ - smlawteq r2, r8, ip, sp │ │ │ │ + @ instruction: 0x0122dcb0 │ │ │ │ + @ instruction: 0x0122dca8 │ │ │ │ teqeq r3, ip @ │ │ │ │ - teqeq r3, r8, asr r4 │ │ │ │ - teqeq r3, r8, lsr r5 │ │ │ │ + teqeq r3, r8, lsr r4 │ │ │ │ + teqeq r3, r8, lsl r5 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c0dc <__cxa_atexit@plt+0x6013c> │ │ │ │ @@ -98419,32 +98419,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqeq r3, r4, lsl #5 │ │ │ │ - teqeq r3, r8, lsl #3 │ │ │ │ - teqeq r3, r0, lsl #3 │ │ │ │ + teqeq r3, r4, ror #4 │ │ │ │ + teqeq r3, r8, ror #2 │ │ │ │ + teqeq r3, r0, ror #2 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - teqeq r3, r0, lsr #5 │ │ │ │ - teqeq r3, r4, lsr #5 │ │ │ │ - teqeq r3, r8, asr #6 │ │ │ │ + teqeq r3, r0, lsl #5 │ │ │ │ + teqeq r3, r4, lsl #5 │ │ │ │ + teqeq r3, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - teqeq r3, ip, ror r4 │ │ │ │ - smlawbeq r2, r8, sl, sp │ │ │ │ - teqeq r3, ip, lsl #6 │ │ │ │ - teqeq r3, ip, lsl r2 │ │ │ │ - teqeq r3, r4, lsr #4 │ │ │ │ - teqeq r3, r0, lsl #8 │ │ │ │ - teqeq r3, r8, lsl #6 │ │ │ │ - teqeq r3, r8, lsl #6 │ │ │ │ + teqeq r3, ip, asr r4 │ │ │ │ + @ instruction: 0x0122da68 │ │ │ │ + teqeq r3, ip, ror #5 │ │ │ │ + teqeq r3, ip @ │ │ │ │ + teqeq r3, r4, lsl #4 │ │ │ │ + teqeq r3, r0, ror #7 │ │ │ │ + teqeq r3, r8, ror #5 │ │ │ │ + teqeq r3, r8, ror #5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -98479,17 +98479,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 6c278 <__cxa_atexit@plt+0x602d8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - teqeq r3, r0, lsr r0 │ │ │ │ - teqeq r3, r4, lsr #32 │ │ │ │ - teqeq r3, r8, ror #1 │ │ │ │ + teqeq r3, r0, lsl r0 │ │ │ │ + teqeq r3, r4 │ │ │ │ + teqeq r3, r8, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98523,17 +98523,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6c328 <__cxa_atexit@plt+0x60388> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r2, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r4 @ @ p-variant is OBSOLETE │ │ │ │ - teqeq r3, r8, lsr #32 │ │ │ │ + teqpeq r2, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ + teqeq r3, r8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98562,15 +98562,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6c3c4 <__cxa_atexit@plt+0x60424> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqpeq r2, ip, ror #29 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, r4 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -98613,17 +98613,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 6c490 <__cxa_atexit@plt+0x604f0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - teqpeq r2, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, ip, ror #27 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, asr #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -98738,23 +98738,23 @@ │ │ │ │ mov r6, #32 │ │ │ │ b 6c668 <__cxa_atexit@plt+0x606c8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqpeq r2, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r8, lsl #27 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, ip, asr #27 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, lsr #27 @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r0, ror #27 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6c734 <__cxa_atexit@plt+0x60794> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6c774 <__cxa_atexit@plt+0x607d4> │ │ │ │ @@ -98812,21 +98812,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 6c794 <__cxa_atexit@plt+0x607f4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r2, r4, lsr #23 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r4, asr #24 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, ip, lsl #25 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r2, ip, r2, sp │ │ │ │ + teqpeq r2, r4, lsl #23 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0122d2ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6c800 <__cxa_atexit@plt+0x60860> │ │ │ │ @@ -98842,16 +98842,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6c818 <__cxa_atexit@plt+0x60878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0122d364 │ │ │ │ - @ instruction: 0x0122d26c │ │ │ │ + @ instruction: 0x0122d344 │ │ │ │ + @ instruction: 0x0122d24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c8dc <__cxa_atexit@plt+0x6093c> │ │ │ │ @@ -98894,21 +98894,21 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ b b8b48 <__cxa_atexit@plt+0xacba8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122d220 │ │ │ │ - @ instruction: 0x0122d218 │ │ │ │ - teqpeq r2, ip, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0122d200 │ │ │ │ + strdeq sp, [r2, -r8]! │ │ │ │ + teqpeq r2, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0x0122d3e8 │ │ │ │ + smlawteq r2, r8, r3, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6c96c <__cxa_atexit@plt+0x609cc> │ │ │ │ ldr r2, [pc, #88] @ 6c97c <__cxa_atexit@plt+0x609dc> │ │ │ │ @@ -98933,38 +98933,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6c984 <__cxa_atexit@plt+0x609e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlawbeq r2, ip, r3, sp │ │ │ │ - @ instruction: 0x0122d364 │ │ │ │ + @ instruction: 0x0122d36c │ │ │ │ + @ instruction: 0x0122d344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 6c9b0 <__cxa_atexit@plt+0x60a10> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0122d338 │ │ │ │ + @ instruction: 0x0122d318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6c9dc <__cxa_atexit@plt+0x60a3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 6c9e0 <__cxa_atexit@plt+0x60a40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqpeq r2, r4, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ca28 <__cxa_atexit@plt+0x60a88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -98981,16 +98981,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r2, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0122ceb8 │ │ │ │ + teqpeq r2, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0122ce98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6cab8 <__cxa_atexit@plt+0x60b18> │ │ │ │ ldr r2, [pc, #88] @ 6cac4 <__cxa_atexit@plt+0x60b24> │ │ │ │ @@ -99014,34 +99014,34 @@ │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqpeq r2, ip, asr r7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0122ce38 │ │ │ │ + @ instruction: 0x0122ce18 │ │ │ │ teqpeq r2, ip @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0122ce28 │ │ │ │ + @ instruction: 0x0122ce08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6cb0c <__cxa_atexit@plt+0x60b6c> │ │ │ │ ldr r9, [pc, #32] @ 6cb10 <__cxa_atexit@plt+0x60b70> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6cb14 <__cxa_atexit@plt+0x60b74> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b11e8 <__cxa_atexit@plt+0xa5248> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq ip, [r2, -ip]! @ │ │ │ │ - teqpeq r2, r0, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0122cdbc │ │ │ │ + teqpeq r2, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -99055,15 +99055,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6cb70 <__cxa_atexit@plt+0x60bd0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqpeq r2, r4, ror #13 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, asr #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99080,17 +99080,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6cbd4 <__cxa_atexit@plt+0x60c34> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqpeq r2, r0, lsl #13 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x0122cd24 │ │ │ │ + @ instruction: 0x0122cd04 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6ccc0 <__cxa_atexit@plt+0x60d20> │ │ │ │ @@ -99157,19 +99157,19 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - teqpeq r2, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0122cc38 │ │ │ │ + @ instruction: 0x0122cc18 │ │ │ │ teqpeq r2, ip @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq r2, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r4, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cd4c <__cxa_atexit@plt+0x60dac> │ │ │ │ @@ -99178,15 +99178,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r2, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r0, lsr r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6cdb8 <__cxa_atexit@plt+0x60e18> │ │ │ │ @@ -99210,18 +99210,18 @@ │ │ │ │ b 6cdc8 <__cxa_atexit@plt+0x60e28> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6cdd8 <__cxa_atexit@plt+0x60e38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122cf38 │ │ │ │ + @ instruction: 0x0122cf18 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0122cf64 │ │ │ │ + @ instruction: 0x0122cf44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -99244,15 +99244,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 6ce60 <__cxa_atexit@plt+0x60ec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlawteq r2, r8, lr, ip │ │ │ │ + @ instruction: 0x0122cea8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 6cf18 <__cxa_atexit@plt+0x60f78> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99358,15 +99358,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ teqpeq r2, r4 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - teqpeq r2, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r2, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -99390,15 +99390,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - smlawbeq r2, r8, ip, ip │ │ │ │ + @ instruction: 0x0122cc68 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6d0f0 <__cxa_atexit@plt+0x61150> │ │ │ │ ldr r7, [pc, #52] @ 6d100 <__cxa_atexit@plt+0x61160> │ │ │ │ @@ -99413,15 +99413,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6d104 <__cxa_atexit@plt+0x61164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0122cc24 │ │ │ │ + @ instruction: 0x0122cc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ @@ -99461,15 +99461,15 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #4] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0122cb64 │ │ │ │ + @ instruction: 0x0122cb44 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r3, #16]! │ │ │ │ ldr r6, [r7, #7] │ │ │ │ @@ -99497,15 +99497,15 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - ldrdeq ip, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122cab4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6d2c8 <__cxa_atexit@plt+0x61328> │ │ │ │ ldr r2, [pc, #96] @ 6d2d8 <__cxa_atexit@plt+0x61338> │ │ │ │ @@ -99532,15 +99532,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6d2e0 <__cxa_atexit@plt+0x61340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0122ca50 │ │ │ │ + @ instruction: 0x0122ca30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 6d314 <__cxa_atexit@plt+0x61374> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -99609,15 +99609,15 @@ │ │ │ │ stmib sl, {r3, r9} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - teqeq r2, r8, asr #29 │ │ │ │ + teqeq r2, r8, lsr #29 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6d448 <__cxa_atexit@plt+0x614a8> │ │ │ │ ldr r2, [pc, #32] @ 6d458 <__cxa_atexit@plt+0x614b8> │ │ │ │ @@ -99627,15 +99627,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r7, [pc, #12] @ 6d45c <__cxa_atexit@plt+0x614bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq ip, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122c8b4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r5, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ cmp fp, #1 │ │ │ │ @@ -99735,16 +99735,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0122c72c │ │ │ │ - @ instruction: 0x0122c744 │ │ │ │ + @ instruction: 0x0122c70c │ │ │ │ + @ instruction: 0x0122c724 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 6d66c <__cxa_atexit@plt+0x616cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -99761,15 +99761,15 @@ │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r7, [pc, #16] @ 6d674 <__cxa_atexit@plt+0x616d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - smlawteq r2, r0, r6, ip │ │ │ │ + @ instruction: 0x0122c6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -99783,15 +99783,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d6d0 <__cxa_atexit@plt+0x61730> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, lsl #23 │ │ │ │ + teqeq r2, r4, ror #22 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99808,15 +99808,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6d734 <__cxa_atexit@plt+0x61794> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r0, lsr #22 │ │ │ │ + teqeq r2, r0, lsl #22 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 6dc98 <__cxa_atexit@plt+0x61cf8> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -99830,16 +99830,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 70327c <__cxa_atexit@plt+0x6f72dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, ror sl │ │ │ │ - teqeq r2, r8, ror #20 │ │ │ │ + teqeq r2, r4, asr sl │ │ │ │ + teqeq r2, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6d7c8 <__cxa_atexit@plt+0x61828> │ │ │ │ ldr r8, [pc, #36] @ 6d7d0 <__cxa_atexit@plt+0x61830> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -99849,16 +99849,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x010e17b3 │ │ │ │ - teqeq r2, r4, lsr #20 │ │ │ │ - @ instruction: 0x0122c558 │ │ │ │ + teqeq r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x0122c538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6d850 <__cxa_atexit@plt+0x618b0> │ │ │ │ @@ -99888,18 +99888,18 @@ │ │ │ │ b 6d860 <__cxa_atexit@plt+0x618c0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - teqeq r2, r0, asr #19 │ │ │ │ - teqeq r2, r0, ror fp │ │ │ │ - teqeq r2, ip @ │ │ │ │ - smlawteq r2, r0, r4, ip │ │ │ │ + teqeq r2, r0, lsr #19 │ │ │ │ + teqeq r2, r0, asr fp │ │ │ │ + teqeq r2, ip, ror r9 │ │ │ │ + @ instruction: 0x0122c4a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d8fc <__cxa_atexit@plt+0x6195c> │ │ │ │ @@ -99928,18 +99928,18 @@ │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ b 11bf2c <__cxa_atexit@plt+0x10ff8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - teqeq r2, r8, ror #21 │ │ │ │ + teqeq r2, r8, asr #21 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - teqeq r2, r0, lsl #18 │ │ │ │ - @ instruction: 0x0122c41c │ │ │ │ + teqeq r2, r0, ror #17 │ │ │ │ + strdeq ip, [r2, -ip]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -99992,18 +99992,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ smlatbeq lr, r7, r5, r1 │ │ │ │ - teqeq r2, r8, lsl r8 │ │ │ │ - teqeq r2, r0, ror #19 │ │ │ │ - teqeq r2, r0, lsl #16 │ │ │ │ - @ instruction: 0x0122c314 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ + teqeq r2, r0, asr #19 │ │ │ │ + teqeq r2, r0, ror #15 │ │ │ │ + strdeq ip, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6da94 <__cxa_atexit@plt+0x61af4> │ │ │ │ @@ -100033,18 +100033,18 @@ │ │ │ │ b 6daa4 <__cxa_atexit@plt+0x61b04> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - teqeq r2, ip, ror r7 │ │ │ │ - teqeq r2, ip, lsr #18 │ │ │ │ - teqeq r2, r8, asr r7 │ │ │ │ - @ instruction: 0x0122c27c │ │ │ │ + teqeq r2, ip, asr r7 │ │ │ │ + teqeq r2, ip, lsl #18 │ │ │ │ + teqeq r2, r8, lsr r7 │ │ │ │ + @ instruction: 0x0122c25c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6db40 <__cxa_atexit@plt+0x61ba0> │ │ │ │ @@ -100073,18 +100073,18 @@ │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ b 11bf2c <__cxa_atexit@plt+0x10ff8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - teqeq r2, r4, lsr #17 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r4, lsl #17 │ │ │ │ + teqeq r2, r0, ror r8 │ │ │ │ teqeq r2, ip @ │ │ │ │ - ldrdeq ip, [r2, -ip]! @ │ │ │ │ + @ instruction: 0x0122c1bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6dbcc <__cxa_atexit@plt+0x61c2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -100111,17 +100111,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - teqeq r2, r0, asr #12 │ │ │ │ + teqeq r2, r0, lsr #12 │ │ │ │ smlatbeq lr, lr, r3, r1 │ │ │ │ - @ instruction: 0x0122c144 │ │ │ │ + @ instruction: 0x0122c124 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100146,19 +100146,19 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - teqeq r2, ip, lsl #15 │ │ │ │ - teqeq r2, ip @ │ │ │ │ + teqeq r2, ip, ror #14 │ │ │ │ + teqeq r2, ip, ror r5 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ - strheq ip, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122c090 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -100198,19 +100198,19 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - teqeq r2, r0, asr r5 │ │ │ │ + teqeq r2, r0, lsr r5 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x0122c020 │ │ │ │ - strdeq fp, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122c000 │ │ │ │ + ldrdeq fp, [r2, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6ddf4 <__cxa_atexit@plt+0x61e54> │ │ │ │ ldr r2, [pc, #136] @ 6de04 <__cxa_atexit@plt+0x61e64> │ │ │ │ @@ -100247,16 +100247,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6de0c <__cxa_atexit@plt+0x61e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0122bf5c │ │ │ │ @ instruction: 0x0122bf3c │ │ │ │ + @ instruction: 0x0122bf1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 6de68 <__cxa_atexit@plt+0x61ec8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -100271,29 +100271,29 @@ │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 6dc98 <__cxa_atexit@plt+0x61cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0122bee0 │ │ │ │ + smlawteq r2, r0, lr, fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ b 6dc98 <__cxa_atexit@plt+0x61cf8> │ │ │ │ - @ instruction: 0x0122bea4 │ │ │ │ + smlawbeq r2, r4, lr, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6df80 <__cxa_atexit@plt+0x61fe0> │ │ │ │ ldr r7, [pc, #244] @ 6dfbc <__cxa_atexit@plt+0x6201c> │ │ │ │ @@ -100356,21 +100356,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r2, r4, lsl #6 │ │ │ │ - @ instruction: 0x0122bda8 │ │ │ │ - ldrdeq fp, [r2, -r8]! │ │ │ │ + teqeq r2, r4, ror #5 │ │ │ │ + smlawbeq r2, r8, sp, fp │ │ │ │ + @ instruction: 0x0122bdb8 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - teqeq r2, r8, ror #5 │ │ │ │ - @ instruction: 0x0122bd74 │ │ │ │ + teqeq r2, r8, asr #5 │ │ │ │ + @ instruction: 0x0122bd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #176] @ 6e0a0 <__cxa_atexit@plt+0x62100> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ @@ -100416,27 +100416,27 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ teqeq r2, ip @ │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ teqeq r2, ip @ │ │ │ │ - smlawteq r2, r0, ip, fp │ │ │ │ - @ instruction: 0x0122bca4 │ │ │ │ + @ instruction: 0x0122bca0 │ │ │ │ + smlawbeq r2, r4, ip, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 6e0dc <__cxa_atexit@plt+0x6213c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - @ instruction: 0x0122bc90 │ │ │ │ - @ instruction: 0x0122bc68 │ │ │ │ + @ instruction: 0x0122bc70 │ │ │ │ + @ instruction: 0x0122bc48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6e1cc <__cxa_atexit@plt+0x6222c> │ │ │ │ ldr r3, [pc, #260] @ 6e208 <__cxa_atexit@plt+0x62268> │ │ │ │ @@ -100503,22 +100503,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - teqeq r2, r8, asr #1 │ │ │ │ teqeq r2, r8, lsr #1 │ │ │ │ - @ instruction: 0x0122bb5c │ │ │ │ - @ instruction: 0x0122bba4 │ │ │ │ + teqeq r2, r8, lsl #1 │ │ │ │ + @ instruction: 0x0122bb3c │ │ │ │ + smlawbeq r2, r4, fp, fp │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - teqeq r2, r4, lsr #1 │ │ │ │ - @ instruction: 0x0122bb24 │ │ │ │ + teqeq r2, r4, lsl #1 │ │ │ │ + @ instruction: 0x0122bb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #212] @ 6e310 <__cxa_atexit@plt+0x62370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ @@ -100568,21 +100568,21 @@ │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip @ │ │ │ │ - teqeq r2, r4, ror pc │ │ │ │ + teqeq r2, ip, ror pc │ │ │ │ + teqeq r2, r4, asr pc │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - teqeq r2, ip, ror pc │ │ │ │ - @ instruction: 0x0122ba54 │ │ │ │ - @ instruction: 0x0122b690 │ │ │ │ + teqeq r2, ip, asr pc │ │ │ │ + @ instruction: 0x0122ba34 │ │ │ │ + @ instruction: 0x0122b670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 6e3cc <__cxa_atexit@plt+0x6242c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -100625,18 +100625,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 6e3fc <__cxa_atexit@plt+0x6245c> │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r2, ip, ror #28 │ │ │ │ - teqeq r2, r4 @ │ │ │ │ - teqeq r2, r0, lsr #30 │ │ │ │ - teqeq r2, r8, lsl #29 │ │ │ │ + teqeq r2, ip, asr #28 │ │ │ │ + teqeq r2, r4, ror pc │ │ │ │ + teqeq r2, r0, lsl #30 │ │ │ │ + teqeq r2, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e448 <__cxa_atexit@plt+0x624a8> │ │ │ │ @@ -100682,16 +100682,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, asr sp │ │ │ │ - teqeq r2, r4, lsr #27 │ │ │ │ + teqeq r2, r4, lsr sp │ │ │ │ + teqeq r2, r4, lsl #27 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6e550 <__cxa_atexit@plt+0x625b0> │ │ │ │ @@ -100783,15 +100783,15 @@ │ │ │ │ b 6e678 <__cxa_atexit@plt+0x626d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r2, ip @ │ │ │ │ + teqeq r2, ip, ror fp │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6e708 <__cxa_atexit@plt+0x62768> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -100827,16 +100827,16 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r2, r8, ror fp │ │ │ │ teqeq r2, r8, asr fp │ │ │ │ + teqeq r2, r8, lsr fp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -100854,15 +100854,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r4, asr #21 │ │ │ │ + teqeq r2, r4, lsr #21 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6e7e0 <__cxa_atexit@plt+0x62840> │ │ │ │ @@ -100879,16 +100879,16 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, ror #20 │ │ │ │ - @ instruction: 0x0122b5ac │ │ │ │ + teqeq r2, r0, asr #20 │ │ │ │ + smlawbeq r2, ip, r5, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6e838 <__cxa_atexit@plt+0x62898> │ │ │ │ @@ -100904,16 +100904,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e850 <__cxa_atexit@plt+0x628b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0122b570 │ │ │ │ - @ instruction: 0x0122b54c │ │ │ │ + @ instruction: 0x0122b550 │ │ │ │ + @ instruction: 0x0122b52c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e91c <__cxa_atexit@plt+0x6297c> │ │ │ │ @@ -100958,19 +100958,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122b494 │ │ │ │ + @ instruction: 0x0122b474 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - teqeq r2, r8, asr #18 │ │ │ │ + teqeq r2, r8, lsr #18 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r1, r5, #28 │ │ │ │ cmp r1, fp │ │ │ │ bcc 6ea0c <__cxa_atexit@plt+0x62a6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -101022,18 +101022,18 @@ │ │ │ │ mov r3, r6 │ │ │ │ b 6ea1c <__cxa_atexit@plt+0x62a7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror r8 │ │ │ │ + teqeq r2, r0, asr r8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r2, ip, ror r8 │ │ │ │ teqeq r2, ip, asr r8 │ │ │ │ + teqeq r2, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101076,16 +101076,16 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, ip, asr #14 │ │ │ │ - @ instruction: 0x0122b2b0 │ │ │ │ + teqeq r2, ip, lsr #14 │ │ │ │ + @ instruction: 0x0122b290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6eb48 <__cxa_atexit@plt+0x62ba8> │ │ │ │ ldr r7, [pc, #48] @ 6eb58 <__cxa_atexit@plt+0x62bb8> │ │ │ │ @@ -101099,16 +101099,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6eb5c <__cxa_atexit@plt+0x62bbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0122b278 │ │ │ │ @ instruction: 0x0122b258 │ │ │ │ + @ instruction: 0x0122b238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 6ec80 <__cxa_atexit@plt+0x62ce0> │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -101184,19 +101184,19 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r2, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, ip @ │ │ │ │ + teqeq r2, ip, ror r6 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - teqeq r2, r4, ror #13 │ │ │ │ + teqeq r2, r4, asr #13 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq fp, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122b1b8 │ │ │ │ teqeq r2, ip @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -101230,27 +101230,27 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - teqeq r2, r0, lsl r6 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - teqeq r2, r8, lsl #12 │ │ │ │ + teqeq r2, r8, ror #11 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #12] @ 6ed98 <__cxa_atexit@plt+0x62df8> │ │ │ │ sub r8, r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r8, asr #8 │ │ │ │ + teqeq r2, r8, lsr #8 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6ede0 <__cxa_atexit@plt+0x62e40> │ │ │ │ @@ -101303,22 +101303,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - teqeq r2, r0, lsl #7 │ │ │ │ + teqeq r2, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x0122af20 │ │ │ │ + @ instruction: 0x0122af00 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6ef14 <__cxa_atexit@plt+0x62f74> │ │ │ │ @@ -101346,28 +101346,28 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 6ef38 <__cxa_atexit@plt+0x62f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ uxtb r8, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122aeb0 │ │ │ │ + @ instruction: 0x0122ae90 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ - smlawbeq r2, r4, lr, sl │ │ │ │ + @ instruction: 0x0122ae64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6ef6c <__cxa_atexit@plt+0x62fcc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - @ instruction: 0x0122ad7c │ │ │ │ + @ instruction: 0x0122ad5c │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp r1, fp │ │ │ │ bcc 6f070 <__cxa_atexit@plt+0x630d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101433,27 +101433,27 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 6f0a4 <__cxa_atexit@plt+0x63104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl #5 │ │ │ │ - teqeq r2, ip, ror #6 │ │ │ │ + teqeq r2, ip, ror #4 │ │ │ │ + teqeq r2, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r2, r0, lsl #6 │ │ │ │ - @ instruction: 0x0122ad5c │ │ │ │ + teqeq r2, r0, ror #5 │ │ │ │ + @ instruction: 0x0122ad3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ad18 │ │ │ │ + strdeq sl, [r2, -r8]! │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6f1b8 <__cxa_atexit@plt+0x63218> │ │ │ │ @@ -101522,17 +101522,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 6f1f8 <__cxa_atexit@plt+0x63258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, -r4]! │ │ │ │ + ldrdeq sl, [r2, -r4]! │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r2, ip, lsr #1 │ │ │ │ + teqeq r2, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ tstpeq sp, ip, lsl #28 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r7, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -101550,15 +101550,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ab78 │ │ │ │ + @ instruction: 0x0122ab58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6f2c8 <__cxa_atexit@plt+0x63328> │ │ │ │ ldr r7, [pc, #76] @ 6f2d8 <__cxa_atexit@plt+0x63338> │ │ │ │ @@ -101580,16 +101580,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6f2e0 <__cxa_atexit@plt+0x63340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0122ab28 │ │ │ │ - @ instruction: 0x0122ab00 │ │ │ │ + @ instruction: 0x0122ab08 │ │ │ │ + @ instruction: 0x0122aae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6f30c <__cxa_atexit@plt+0x6336c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101613,15 +101613,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6f368 <__cxa_atexit@plt+0x633c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, ip, ror #29 │ │ │ │ + teqeq r2, ip, asr #29 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -101638,15 +101638,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6f3cc <__cxa_atexit@plt+0x6342c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r8, lsl #29 │ │ │ │ + teqeq r2, r8, ror #28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6f41c <__cxa_atexit@plt+0x6347c> │ │ │ │ @@ -101663,16 +101663,16 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6f430 <__cxa_atexit@plt+0x63490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, lsl #29 │ │ │ │ - ldrdeq sl, [r2, -ip]! │ │ │ │ + teqeq r2, r8, ror #28 │ │ │ │ + @ instruction: 0x0122a9bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101697,16 +101697,16 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ str r9, [r8, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r4, lsl lr │ │ │ │ - teqeq r2, r0, lsl lr │ │ │ │ + teqeq r2, r4 @ │ │ │ │ + teqeq r2, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6f540 <__cxa_atexit@plt+0x635a0> │ │ │ │ ldr r3, [pc, #136] @ 6f564 <__cxa_atexit@plt+0x635c4> │ │ │ │ @@ -101742,17 +101742,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6f56c <__cxa_atexit@plt+0x635cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - teqeq r2, r4, ror #26 │ │ │ │ - @ instruction: 0x0122a8a4 │ │ │ │ - @ instruction: 0x0122a8bc │ │ │ │ + teqeq r2, r4, asr #26 │ │ │ │ + smlawbeq r2, r4, r8, sl │ │ │ │ + @ instruction: 0x0122a89c │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ sub r3, r5, #12 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r2, r5, #4 │ │ │ │ @@ -101774,15 +101774,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6f5e8 <__cxa_atexit@plt+0x63648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x0122a824 │ │ │ │ + @ instruction: 0x0122a804 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6f644 <__cxa_atexit@plt+0x636a4> │ │ │ │ ldr sl, [r5] │ │ │ │ @@ -101803,16 +101803,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #20] @ 6f660 <__cxa_atexit@plt+0x636c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, ror #26 │ │ │ │ - @ instruction: 0x0122a7b8 │ │ │ │ + teqeq r2, r4, asr #26 │ │ │ │ + @ instruction: 0x0122a798 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101841,15 +101841,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x0122a72c │ │ │ │ + @ instruction: 0x0122a70c │ │ │ │ tstpeq sp, sl, asr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -101865,16 +101865,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ tstpeq sp, r7, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - teqeq r2, r4, lsr #21 │ │ │ │ - ldrdeq sl, [r2, -r4]! │ │ │ │ + teqeq r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0122a6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6f7cc <__cxa_atexit@plt+0x6382c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -101903,17 +101903,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122a664 │ │ │ │ - teqeq r2, r8, lsl #24 │ │ │ │ - teqeq r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x0122a644 │ │ │ │ + teqeq r2, r8, ror #23 │ │ │ │ + teqeq r2, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6f830 <__cxa_atexit@plt+0x63890> │ │ │ │ ldr r8, [pc, #36] @ 6f838 <__cxa_atexit@plt+0x63898> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -101963,16 +101963,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r2, r4, ror r9 │ │ │ │ - teqeq r2, ip, lsr #19 │ │ │ │ + teqeq r2, r4, asr r9 │ │ │ │ + teqeq r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f91c <__cxa_atexit@plt+0x6397c> │ │ │ │ @@ -101982,16 +101982,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, asr #18 │ │ │ │ - @ instruction: 0x0122a4ec │ │ │ │ + teqeq r2, r0, lsr #18 │ │ │ │ + smlawteq r2, ip, r4, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 6f9b8 <__cxa_atexit@plt+0x63a18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -102027,18 +102027,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - teqeq r2, r8, ror #17 │ │ │ │ - teqeq r2, r4, lsr #20 │ │ │ │ - teqeq r2, r4, lsl sl │ │ │ │ - @ instruction: 0x0122a454 │ │ │ │ + teqeq r2, r8, asr #17 │ │ │ │ + teqeq r2, r4, lsl #20 │ │ │ │ + teqeq r2, r4 @ │ │ │ │ + @ instruction: 0x0122a434 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6fa2c <__cxa_atexit@plt+0x63a8c> │ │ │ │ ldr r7, [pc, #48] @ 6fa3c <__cxa_atexit@plt+0x63a9c> │ │ │ │ @@ -102052,16 +102052,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6fa40 <__cxa_atexit@plt+0x63aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0122a420 │ │ │ │ - strdeq sl, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122a400 │ │ │ │ + ldrdeq sl, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r6, #2 │ │ │ │ bne 6faac <__cxa_atexit@plt+0x63b0c> │ │ │ │ @@ -102127,15 +102127,15 @@ │ │ │ │ tstpeq sp, r6, lsr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ tstpeq sp, pc, asr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ tstpeq sp, r1, lsl #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ tstpeq sp, r1, ror #12 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0122a2ac │ │ │ │ + smlawbeq r2, ip, r2, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6fbc8 <__cxa_atexit@plt+0x63c28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102161,15 +102161,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ tstpeq sp, r1, asr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ tstpeq sp, r9, asr r5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0122a238 │ │ │ │ + @ instruction: 0x0122a218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6fc50 <__cxa_atexit@plt+0x63cb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102195,15 +102195,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq pc, [sp, -sl] │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ tstpeq sp, r7, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq sl, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122a1b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6fcd8 <__cxa_atexit@plt+0x63d38> │ │ │ │ ldr r7, [pc, #92] @ 6fcfc <__cxa_atexit@plt+0x63d5c> │ │ │ │ @@ -102229,34 +102229,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 6fd04 <__cxa_atexit@plt+0x63d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0x0122a160 │ │ │ │ - @ instruction: 0x0122a17c │ │ │ │ + @ instruction: 0x0122a140 │ │ │ │ + @ instruction: 0x0122a15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x0122a130 │ │ │ │ + @ instruction: 0x0122a110 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 6fd4c <__cxa_atexit@plt+0x63dac> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - @ instruction: 0x0122a11c │ │ │ │ strdeq sl, [r2, -ip]! │ │ │ │ + ldrdeq sl, [r2, -ip]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6fdac <__cxa_atexit@plt+0x63e0c> │ │ │ │ ldr r7, [pc, #96] @ 6fdd4 <__cxa_atexit@plt+0x63e34> │ │ │ │ @@ -102283,23 +102283,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - smlawbeq r2, ip, r0, sl │ │ │ │ - strheq sl, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122a06c │ │ │ │ + @ instruction: 0x0122a098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - ldrdeq sl, [r2, -r8]! │ │ │ │ + strheq sl, [r2, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 6fe60 <__cxa_atexit@plt+0x63ec0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -102318,18 +102318,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r0, sl │ │ │ │ - teqeq r2, r4 @ │ │ │ │ - teqeq r2, ip, lsl #7 │ │ │ │ - @ instruction: 0x0122a078 │ │ │ │ + @ instruction: 0x0122a060 │ │ │ │ + teqeq r2, r4, ror r3 │ │ │ │ + teqeq r2, ip, ror #6 │ │ │ │ + qsubeq sl, r8, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6fed8 <__cxa_atexit@plt+0x63f38> │ │ │ │ ldr r3, [pc, #80] @ 6fee8 <__cxa_atexit@plt+0x63f48> │ │ │ │ @@ -102352,38 +102352,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6fef0 <__cxa_atexit@plt+0x63f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0122a024 │ │ │ │ - strdeq r9, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122a004 │ │ │ │ + ldrdeq r9, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 6ff1c <__cxa_atexit@plt+0x63f7c> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r9, [r2, -r0]! │ │ │ │ + @ instruction: 0x01229fb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6ff48 <__cxa_atexit@plt+0x63fa8> │ │ │ │ ldr r9, [pc, #20] @ 6ff4c <__cxa_atexit@plt+0x63fac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01229fa8 │ │ │ │ + smlawbeq r2, r8, pc, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ff94 <__cxa_atexit@plt+0x63ff4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -102402,15 +102402,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, ror #6 │ │ │ │ + teqeq r2, r0, asr #6 │ │ │ │ teqeq r2, r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102427,17 +102427,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 70024 <__cxa_atexit@plt+0x64084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229f24 │ │ │ │ + @ instruction: 0x01229f04 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x01229f18 │ │ │ │ + strdeq r9, [r2, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 700c0 <__cxa_atexit@plt+0x64120> │ │ │ │ mov r2, r5 │ │ │ │ @@ -102474,15 +102474,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 700d8 <__cxa_atexit@plt+0x64138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01229e7c │ │ │ │ + @ instruction: 0x01229e5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #132] @ 70174 <__cxa_atexit@plt+0x641d4> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -102594,15 +102594,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01229ca8 │ │ │ │ + smlawbeq r2, r8, ip, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 702d8 <__cxa_atexit@plt+0x64338> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 70034 <__cxa_atexit@plt+0x64094> │ │ │ │ @@ -102725,15 +102725,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 704c4 <__cxa_atexit@plt+0x64524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01229a98 │ │ │ │ + @ instruction: 0x01229a78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 704e4 <__cxa_atexit@plt+0x64544> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 70210 <__cxa_atexit@plt+0x64270> │ │ │ │ @@ -102741,15 +102741,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 70504 <__cxa_atexit@plt+0x64564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, asr #26 │ │ │ │ + teqeq r2, r8, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 70554 <__cxa_atexit@plt+0x645b4> │ │ │ │ @@ -102768,16 +102768,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 70570 <__cxa_atexit@plt+0x645d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x012299ec │ │ │ │ - ldrdeq r9, [r2, -ip]! │ │ │ │ + smlawteq r2, ip, r9, r9 │ │ │ │ + @ instruction: 0x012299bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 705c8 <__cxa_atexit@plt+0x64628> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -102793,16 +102793,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d184 <__cxa_atexit@plt+0x9611e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlatteq sp, fp, sl, lr │ │ │ │ - teqeq r2, r0, lsr #24 │ │ │ │ - @ instruction: 0x0122999c │ │ │ │ + teqeq r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x0122997c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 70620 <__cxa_atexit@plt+0x64680> │ │ │ │ ands r7, r8, #3 │ │ │ │ @@ -102828,16 +102828,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 70608 <__cxa_atexit@plt+0x64668> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01229964 │ │ │ │ - @ instruction: 0x01229914 │ │ │ │ + @ instruction: 0x01229944 │ │ │ │ + strdeq r9, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -102873,17 +102873,17 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 706a4 <__cxa_atexit@plt+0x64704> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r2, r4, asr #22 │ │ │ │ + teqeq r2, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0122985c │ │ │ │ + @ instruction: 0x0122983c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -102901,15 +102901,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - strdeq r9, [r2, -r4]! │ │ │ │ + ldrdeq r9, [r2, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ and r0, r2, #3 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -102956,17 +102956,17 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3, #4] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01229740 │ │ │ │ - @ instruction: 0x0122973c │ │ │ │ - @ instruction: 0x01229710 │ │ │ │ + @ instruction: 0x01229720 │ │ │ │ + @ instruction: 0x0122971c │ │ │ │ + strdeq r9, [r2, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 708a0 <__cxa_atexit@plt+0x64900> │ │ │ │ ldr r3, [pc, #56] @ 708c0 <__cxa_atexit@plt+0x64920> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -102978,18 +102978,18 @@ │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ ldr r7, [pc, #16] @ 708b8 <__cxa_atexit@plt+0x64918> │ │ │ │ ldr r0, [pc, #16] @ 708bc <__cxa_atexit@plt+0x6491c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012296b4 │ │ │ │ - @ instruction: 0x012296b0 │ │ │ │ + @ instruction: 0x01229694 │ │ │ │ + @ instruction: 0x01229690 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x012296a8 │ │ │ │ + smlawbeq r2, r8, r6, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7091c <__cxa_atexit@plt+0x6497c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -103029,15 +103029,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 70910 <__cxa_atexit@plt+0x64970> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ - @ instruction: 0x012295e8 │ │ │ │ + smlawteq r2, r8, r5, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -103055,15 +103055,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 709b8 <__cxa_atexit@plt+0x64a18> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlawbeq r2, r0, r5, r9 │ │ │ │ + @ instruction: 0x01229560 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -103112,18 +103112,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 70ad0 <__cxa_atexit@plt+0x64b30> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - teqeq r2, ip, lsl #18 │ │ │ │ - teqeq r2, r4 @ │ │ │ │ - teqeq r2, r4, lsl #15 │ │ │ │ - @ instruction: 0x01229490 │ │ │ │ + teqeq r2, ip, ror #17 │ │ │ │ + teqeq r2, r4, ror r7 │ │ │ │ + teqeq r2, r4, ror #14 │ │ │ │ + @ instruction: 0x01229470 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70b24 <__cxa_atexit@plt+0x64b84> │ │ │ │ ldr r3, [pc, #92] @ 70b58 <__cxa_atexit@plt+0x64bb8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -103147,33 +103147,33 @@ │ │ │ │ b 10a6b1c <__cxa_atexit@plt+0x109ab7c> │ │ │ │ ldr r7, [pc, #16] @ 70b5c <__cxa_atexit@plt+0x64bbc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, ip, ror r8 │ │ │ │ + teqeq r2, ip, asr r8 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x01229408 │ │ │ │ + @ instruction: 0x012293e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70b8c <__cxa_atexit@plt+0x64bec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10a6b1c <__cxa_atexit@plt+0x109ab7c> │ │ │ │ ldr r7, [pc, #12] @ 70ba0 <__cxa_atexit@plt+0x64c00> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsr r8 │ │ │ │ - ldrdeq r9, [r2, -r4]! │ │ │ │ + teqeq r2, r4, lsl r8 │ │ │ │ + @ instruction: 0x012293b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70bd4 <__cxa_atexit@plt+0x64c34> │ │ │ │ ldr r7, [pc, #52] @ 70bf8 <__cxa_atexit@plt+0x64c58> │ │ │ │ ldr r0, [pc, #52] @ 70bfc <__cxa_atexit@plt+0x64c5c> │ │ │ │ @@ -103186,17 +103186,17 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01229398 │ │ │ │ - @ instruction: 0x01229394 │ │ │ │ - @ instruction: 0x0122936c │ │ │ │ + @ instruction: 0x01229378 │ │ │ │ + @ instruction: 0x01229374 │ │ │ │ + @ instruction: 0x0122934c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 70c58 <__cxa_atexit@plt+0x64cb8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -103236,15 +103236,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 70c4c <__cxa_atexit@plt+0x64cac> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ teqeq r2, ip @ │ │ │ │ - @ instruction: 0x012292ac │ │ │ │ + smlawbeq r2, ip, r2, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -103262,15 +103262,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 70cf4 <__cxa_atexit@plt+0x64d54> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01229244 │ │ │ │ + @ instruction: 0x01229224 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -103320,17 +103320,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - teqeq r2, r8, asr r4 │ │ │ │ - teqeq r2, r8, asr #8 │ │ │ │ - @ instruction: 0x01229154 │ │ │ │ + teqeq r2, r8, lsr r4 │ │ │ │ + teqeq r2, r8, lsr #8 │ │ │ │ + @ instruction: 0x01229134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70e60 <__cxa_atexit@plt+0x64ec0> │ │ │ │ ldr r3, [pc, #92] @ 70e94 <__cxa_atexit@plt+0x64ef4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -103354,17 +103354,17 @@ │ │ │ │ b ed40f4 <__cxa_atexit@plt+0xec8154> │ │ │ │ ldr r7, [pc, #16] @ 70e98 <__cxa_atexit@plt+0x64ef8> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, r0, asr #10 │ │ │ │ + teqeq r2, r0, lsr #10 │ │ │ │ teqeq r2, r8 @ │ │ │ │ - smlawteq r2, ip, r0, r9 │ │ │ │ + @ instruction: 0x012290ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70ec8 <__cxa_atexit@plt+0x64f28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -103372,15 +103372,15 @@ │ │ │ │ b ed40f4 <__cxa_atexit@plt+0xec8154> │ │ │ │ ldr r7, [pc, #12] @ 70edc <__cxa_atexit@plt+0x64f3c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ - @ instruction: 0x012290a4 │ │ │ │ + smlawbeq r2, r4, r0, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 70f44 <__cxa_atexit@plt+0x64fa4> │ │ │ │ ldr r7, [pc, #144] @ 70f94 <__cxa_atexit@plt+0x64ff4> │ │ │ │ @@ -103419,49 +103419,49 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 70f28 <__cxa_atexit@plt+0x64f88> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0x0122902c │ │ │ │ - @ instruction: 0x01229048 │ │ │ │ + @ instruction: 0x0122900c │ │ │ │ + @ instruction: 0x01229028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 70fd8 <__cxa_atexit@plt+0x65038> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 70fdc <__cxa_atexit@plt+0x6503c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror #4 │ │ │ │ - teqeq r2, ip, asr r2 │ │ │ │ + teqeq r2, r0, asr #4 │ │ │ │ + teqeq r2, ip, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 71000 <__cxa_atexit@plt+0x65060> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, pc, r8 @ │ │ │ │ + @ instruction: 0x01228fa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 71024 <__cxa_atexit@plt+0x65084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, ror #5 │ │ │ │ + teqeq r2, r4, asr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -103474,17 +103474,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7107c <__cxa_atexit@plt+0x650dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, ror #5 │ │ │ │ - @ instruction: 0x01228f5c │ │ │ │ - smlawbeq r2, r4, lr, r8 │ │ │ │ + teqeq r2, r8, asr #5 │ │ │ │ + @ instruction: 0x01228f3c │ │ │ │ + @ instruction: 0x01228e64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103499,18 +103499,18 @@ │ │ │ │ b c1c054 <__cxa_atexit@plt+0xc100b4> │ │ │ │ ldr r7, [pc, #24] @ 710e4 <__cxa_atexit@plt+0x65144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228e60 │ │ │ │ - teqeq r2, ip, lsl r3 │ │ │ │ - @ instruction: 0x0122901c │ │ │ │ - @ instruction: 0x01228e1c │ │ │ │ + @ instruction: 0x01228e40 │ │ │ │ + teqeq r2, ip @ │ │ │ │ + strdeq r8, [r2, -ip]! │ │ │ │ + strdeq r8, [r2, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103525,17 +103525,17 @@ │ │ │ │ b c1c054 <__cxa_atexit@plt+0xc100b4> │ │ │ │ ldr r7, [pc, #24] @ 7114c <__cxa_atexit@plt+0x651ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r2, -r8]! @ │ │ │ │ + ldrdeq r8, [r2, -r8]! @ │ │ │ │ teqeq r2, r8 @ │ │ │ │ - @ instruction: 0x01228fbc │ │ │ │ + @ instruction: 0x01228f9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -103548,16 +103548,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 711a4 <__cxa_atexit@plt+0x65204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, asr r2 │ │ │ │ - @ instruction: 0x01228f68 │ │ │ │ + teqeq r2, ip, lsr r2 │ │ │ │ + @ instruction: 0x01228f48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -103570,16 +103570,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 711fc <__cxa_atexit@plt+0x6525c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, lsl #4 │ │ │ │ - @ instruction: 0x01228f14 │ │ │ │ + teqeq r2, r0, ror #3 │ │ │ │ + strdeq r8, [r2, -r4]! │ │ │ │ tsteq sp, r4, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ tsteq sp, ip, ror pc │ │ │ │ @@ -103607,15 +103607,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7128c <__cxa_atexit@plt+0x652ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawbeq r2, r4, lr, r8 │ │ │ │ + @ instruction: 0x01228e64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 71328 <__cxa_atexit@plt+0x65388> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -103648,15 +103648,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqeq r2, r0, lsr pc │ │ │ │ + teqeq r2, r0, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 713b0 <__cxa_atexit@plt+0x65410> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -103702,16 +103702,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, ip, asr #28 │ │ │ │ - strdeq r8, [r2, -r8]! @ │ │ │ │ + teqeq r2, ip, lsr #28 │ │ │ │ + ldrdeq r8, [r2, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 714b0 <__cxa_atexit@plt+0x65510> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -103754,18 +103754,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 714e0 <__cxa_atexit@plt+0x65540> │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r2, r8, lsl #27 │ │ │ │ + teqeq r2, r8, ror #26 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - teqeq r2, ip, lsr lr │ │ │ │ - teqeq r2, r4, lsr #27 │ │ │ │ + teqeq r2, ip, lsl lr │ │ │ │ + teqeq r2, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7152c <__cxa_atexit@plt+0x6558c> │ │ │ │ @@ -103778,16 +103778,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, lsl sp │ │ │ │ - smlawteq r2, r8, fp, r8 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + @ instruction: 0x01228ba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 715e0 <__cxa_atexit@plt+0x65640> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -103830,18 +103830,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 71610 <__cxa_atexit@plt+0x65670> │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r2, r8, asr ip │ │ │ │ - teqeq r2, r0, lsl #27 │ │ │ │ - teqeq r2, ip, lsl #26 │ │ │ │ - teqeq r2, r4, ror ip │ │ │ │ + teqeq r2, r8, lsr ip │ │ │ │ + teqeq r2, r0, ror #26 │ │ │ │ + teqeq r2, ip, ror #25 │ │ │ │ + teqeq r2, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7165c <__cxa_atexit@plt+0x656bc> │ │ │ │ @@ -103854,15 +103854,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, ror #23 │ │ │ │ + teqeq r2, r0, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 716a0 <__cxa_atexit@plt+0x65700> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -103870,15 +103870,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, asr #22 │ │ │ │ + teqeq r2, ip, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 716f0 <__cxa_atexit@plt+0x65750> │ │ │ │ @@ -103894,15 +103894,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 71708 <__cxa_atexit@plt+0x65768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01228a38 │ │ │ │ + @ instruction: 0x01228a18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71798 <__cxa_atexit@plt+0x657f8> │ │ │ │ ldr r3, [pc, #156] @ 717c4 <__cxa_atexit@plt+0x65824> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -103942,18 +103942,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r2, ip, asr fp │ │ │ │ + teqeq r2, ip, lsr fp │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - teqeq r2, r4, asr #23 │ │ │ │ - teqeq r2, ip, ror sl │ │ │ │ + teqeq r2, r4, lsr #23 │ │ │ │ + teqeq r2, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71840 <__cxa_atexit@plt+0x658a0> │ │ │ │ @@ -103976,15 +103976,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - teqeq r2, r8, lsl fp │ │ │ │ + teqeq r2, r8 @ │ │ │ │ teqeq r2, r0 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -104033,18 +104033,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, asr r9 │ │ │ │ + teqeq r2, r4, lsr r9 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - teqeq r2, r4, lsl r9 │ │ │ │ + teqeq r2, r4 @ │ │ │ │ teqeq r2, r0 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 719b0 <__cxa_atexit@plt+0x65a10> │ │ │ │ @@ -104071,16 +104071,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, ror #16 │ │ │ │ - teqeq r2, ip, lsr #19 │ │ │ │ + teqeq r2, r4, asr #16 │ │ │ │ + teqeq r2, ip, lsl #19 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104117,15 +104117,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ teqeq r2, ip @ │ │ │ │ - teqeq r2, ip, ror r7 │ │ │ │ + teqeq r2, ip, asr r7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 71ac0 <__cxa_atexit@plt+0x65b20> │ │ │ │ ldr r2, [pc, #36] @ 71ac8 <__cxa_atexit@plt+0x65b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -104134,16 +104134,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, lsr r7 │ │ │ │ - teqeq r2, r8, lsr #14 │ │ │ │ + teqeq r2, r8, lsl r7 │ │ │ │ + teqeq r2, r8, lsl #14 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 71b64 <__cxa_atexit@plt+0x65bc4> │ │ │ │ @@ -104182,18 +104182,18 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - teqeq r2, r0, asr #13 │ │ │ │ - teqeq r2, ip, ror #16 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - teqeq r2, ip, ror r6 │ │ │ │ + teqeq r2, r0, lsr #13 │ │ │ │ + teqeq r2, ip, asr #16 │ │ │ │ + teqeq r2, r0, ror r6 │ │ │ │ + teqeq r2, ip, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ andeq r0, r2, r1 │ │ │ │ @@ -104295,40 +104295,40 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, ror r7 │ │ │ │ teqeq r2, r4 @ │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - teqeq r2, r0, lsr #14 │ │ │ │ - teqeq r2, r4, lsl r5 │ │ │ │ + teqeq r2, r0, lsl #14 │ │ │ │ + teqeq r2, r4 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r2, ip, ror #13 │ │ │ │ - teqeq r2, r0, ror #9 │ │ │ │ + teqeq r2, ip, asr #13 │ │ │ │ + teqeq r2, r0, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 71da8 <__cxa_atexit@plt+0x65e08> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 71dac <__cxa_atexit@plt+0x65e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ 71db0 <__cxa_atexit@plt+0x65e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - teqeq r2, r4, asr #12 │ │ │ │ - teqeq r2, r8, lsr r4 │ │ │ │ + teqeq r2, r4, lsr #12 │ │ │ │ + teqeq r2, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ @@ -104353,15 +104353,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ tsteq sp, r0, lsr #8 │ │ │ │ - @ instruction: 0x01228400 │ │ │ │ + @ instruction: 0x012283e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 71ebc <__cxa_atexit@plt+0x65f1c> │ │ │ │ ldr r3, [pc, #148] @ 71eec <__cxa_atexit@plt+0x65f4c> │ │ │ │ @@ -104400,16 +104400,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01228344 │ │ │ │ - @ instruction: 0x01228360 │ │ │ │ + @ instruction: 0x01228324 │ │ │ │ + @ instruction: 0x01228340 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x010dd390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -104432,15 +104432,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ smlatteq sp, r4, r2, sp │ │ │ │ - smlawteq r2, r4, r2, r8 │ │ │ │ + @ instruction: 0x012282a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 71fdc <__cxa_atexit@plt+0x6603c> │ │ │ │ ldr r3, [pc, #88] @ 71fec <__cxa_atexit@plt+0x6604c> │ │ │ │ @@ -104464,43 +104464,43 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 71ff4 <__cxa_atexit@plt+0x66054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01228274 │ │ │ │ - @ instruction: 0x0122824c │ │ │ │ + @ instruction: 0x01228254 │ │ │ │ + @ instruction: 0x0122822c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 72028 <__cxa_atexit@plt+0x66088> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r1, #260096 @ 0x3f800 │ │ │ │ orr r1, r1, #1835008 @ 0x1c0000 │ │ │ │ and r2, r2, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228210 │ │ │ │ + strdeq r8, [r2, -r0]! │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 72050 <__cxa_atexit@plt+0x660b0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ b 720bc <__cxa_atexit@plt+0x6611c> │ │ │ │ ldr r7, [pc, #8] @ 72060 <__cxa_atexit@plt+0x660c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r2, -ip]! │ │ │ │ + @ instruction: 0x012281bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -104514,15 +104514,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 720bc <__cxa_atexit@plt+0x6611c> │ │ │ │ ldr r7, [pc, #12] @ 720b8 <__cxa_atexit@plt+0x66118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, r1, r8 │ │ │ │ + @ instruction: 0x01228164 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 720fc <__cxa_atexit@plt+0x6615c> │ │ │ │ @@ -104743,18 +104743,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, ror lr │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strdeq r7, [r2, -r8]! │ │ │ │ - @ instruction: 0x01227e14 │ │ │ │ + ldrdeq r7, [r2, -r8]! │ │ │ │ + strdeq r7, [r2, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 724c8 <__cxa_atexit@plt+0x66528> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -104775,15 +104775,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01227d78 │ │ │ │ + @ instruction: 0x01227d58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -104797,15 +104797,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 72528 <__cxa_atexit@plt+0x66588> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, ip, lsr #26 │ │ │ │ + teqeq r2, ip, lsl #26 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104822,17 +104822,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7258c <__cxa_atexit@plt+0x665ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r8, asr #25 │ │ │ │ + teqeq r2, r8, lsr #25 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01227d44 │ │ │ │ + @ instruction: 0x01227d24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 725f0 <__cxa_atexit@plt+0x66650> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -104850,22 +104850,22 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227ce8 │ │ │ │ - strdeq r7, [r2, -r8]! │ │ │ │ + smlawteq r2, r8, ip, r7 │ │ │ │ + ldrdeq r7, [r2, -r8]! │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - ldrdeq r7, [r2, -r0]! │ │ │ │ + @ instruction: 0x01227cb0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 726ac <__cxa_atexit@plt+0x6670c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -104902,17 +104902,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 726c8 <__cxa_atexit@plt+0x66728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01227c44 │ │ │ │ - @ instruction: 0x01227c4c │ │ │ │ - @ instruction: 0x01227c48 │ │ │ │ + @ instruction: 0x01227c24 │ │ │ │ + @ instruction: 0x01227c2c │ │ │ │ + @ instruction: 0x01227c28 │ │ │ │ andeq r0, r0, r7, ror #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldmib r5, {r3, r8, r9} │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r2, r3 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -104932,15 +104932,15 @@ │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227bb4 │ │ │ │ + @ instruction: 0x01227b94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 727e4 <__cxa_atexit@plt+0x66844> │ │ │ │ ldr r2, [pc, #144] @ 727f4 <__cxa_atexit@plt+0x66854> │ │ │ │ @@ -104980,16 +104980,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 72800 <__cxa_atexit@plt+0x66860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x01227b18 │ │ │ │ - strdeq r7, [r2, -r4]! │ │ │ │ + strdeq r7, [r2, -r8]! │ │ │ │ + ldrdeq r7, [r2, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #80] @ 72874 <__cxa_atexit@plt+0x668d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -105011,15 +105011,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 72624 <__cxa_atexit@plt+0x66684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01227a7c │ │ │ │ + @ instruction: 0x01227a5c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 728b8 <__cxa_atexit@plt+0x66918> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -105048,15 +105048,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 72914 <__cxa_atexit@plt+0x66974> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r0, asr #18 │ │ │ │ + teqeq r2, r0, lsr #18 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105075,15 +105075,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r2, ip @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlawbeq r2, r4, r7, r7 │ │ │ │ + @ instruction: 0x01227764 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 729c4 <__cxa_atexit@plt+0x66a24> │ │ │ │ @@ -105099,16 +105099,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 729dc <__cxa_atexit@plt+0x66a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0122793c │ │ │ │ - @ instruction: 0x01227724 │ │ │ │ + @ instruction: 0x0122791c │ │ │ │ + @ instruction: 0x01227704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 72a70 <__cxa_atexit@plt+0x66ad0> │ │ │ │ ldr r7, [pc, #260] @ 72b04 <__cxa_atexit@plt+0x66b64> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -105176,18 +105176,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq r2, r4, lsl #17 │ │ │ │ - teqeq r2, ip, lsl #16 │ │ │ │ + teqeq r2, r4, ror #16 │ │ │ │ + teqeq r2, ip, ror #15 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - teqeq r2, r8, ror r7 │ │ │ │ + teqeq r2, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72b64 <__cxa_atexit@plt+0x66bc4> │ │ │ │ @@ -105234,15 +105234,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r2, ip, ror #12 │ │ │ │ + teqeq r2, ip, asr #12 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72c44 <__cxa_atexit@plt+0x66ca4> │ │ │ │ @@ -105256,16 +105256,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r8, lsl #12 │ │ │ │ - @ instruction: 0x012276b0 │ │ │ │ + teqeq r2, r8, ror #11 │ │ │ │ + @ instruction: 0x01227690 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 72c9c <__cxa_atexit@plt+0x66cfc> │ │ │ │ @@ -105281,16 +105281,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 72cb4 <__cxa_atexit@plt+0x66d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0x01227664 │ │ │ │ - @ instruction: 0x01227794 │ │ │ │ + @ instruction: 0x01227644 │ │ │ │ + @ instruction: 0x01227774 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 72d18 <__cxa_atexit@plt+0x66d78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -105308,18 +105308,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227668 │ │ │ │ - @ instruction: 0x01227748 │ │ │ │ + @ instruction: 0x01227648 │ │ │ │ + @ instruction: 0x01227728 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - @ instruction: 0x01227744 │ │ │ │ + @ instruction: 0x01227724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 72d8c <__cxa_atexit@plt+0x66dec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -105337,18 +105337,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227634 │ │ │ │ + @ instruction: 0x01227614 │ │ │ │ + @ instruction: 0x012276b4 │ │ │ │ + teqeq r2, ip, lsr r4 │ │ │ │ ldrdeq r7, [r2, -r4]! │ │ │ │ - teqeq r2, ip, asr r4 │ │ │ │ - strdeq r7, [r2, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 72e00 <__cxa_atexit@plt+0x66e60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -105366,18 +105366,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227600 │ │ │ │ - @ instruction: 0x01227660 │ │ │ │ - teqeq r2, r8, ror #7 │ │ │ │ - smlawteq r2, r4, r6, r7 │ │ │ │ + @ instruction: 0x012275e0 │ │ │ │ + @ instruction: 0x01227640 │ │ │ │ + teqeq r2, r8, asr #7 │ │ │ │ + @ instruction: 0x012276a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 72e5c <__cxa_atexit@plt+0x66ebc> │ │ │ │ ldr r7, [pc, #52] @ 72e6c <__cxa_atexit@plt+0x66ecc> │ │ │ │ @@ -105392,16 +105392,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 72e70 <__cxa_atexit@plt+0x66ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r2, ip, r6, r7 │ │ │ │ - @ instruction: 0x01227668 │ │ │ │ + @ instruction: 0x0122766c │ │ │ │ + @ instruction: 0x01227648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ asr r9, r2, #31 │ │ │ │ rsbs r1, r2, #0 │ │ │ │ @@ -105430,15 +105430,15 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ beq 72ef8 <__cxa_atexit@plt+0x66f58> │ │ │ │ b 73024 <__cxa_atexit@plt+0x67084> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawteq r2, r0, r5, r7 │ │ │ │ + @ instruction: 0x012275a0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 72fec <__cxa_atexit@plt+0x6704c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -105491,22 +105491,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r2, r4, r4, r7 │ │ │ │ - smlawbeq r2, r0, r4, r7 │ │ │ │ - @ instruction: 0x012274ec │ │ │ │ - @ instruction: 0x012274e8 │ │ │ │ - @ instruction: 0x01227568 │ │ │ │ - @ instruction: 0x01227564 │ │ │ │ + @ instruction: 0x01227464 │ │ │ │ + @ instruction: 0x01227460 │ │ │ │ + smlawteq r2, ip, r4, r7 │ │ │ │ + smlawteq r2, r8, r4, r7 │ │ │ │ + @ instruction: 0x01227548 │ │ │ │ + @ instruction: 0x01227544 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x012274a0 │ │ │ │ + smlawbeq r2, r0, r4, r7 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 730cc <__cxa_atexit@plt+0x6712c> │ │ │ │ add r2, r5, #4 │ │ │ │ @@ -105547,20 +105547,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012273a4 │ │ │ │ - @ instruction: 0x012273a0 │ │ │ │ - @ instruction: 0x01227408 │ │ │ │ - @ instruction: 0x01227404 │ │ │ │ - teqeq r2, r0, lsl r2 │ │ │ │ + smlawbeq r2, r4, r3, r7 │ │ │ │ + smlawbeq r2, r0, r3, r7 │ │ │ │ @ instruction: 0x012273e8 │ │ │ │ + @ instruction: 0x012273e4 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + smlawteq r2, r8, r3, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7318c <__cxa_atexit@plt+0x671ec> │ │ │ │ ldr r2, [pc, #136] @ 7319c <__cxa_atexit@plt+0x671fc> │ │ │ │ @@ -105597,16 +105597,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 731a4 <__cxa_atexit@plt+0x67204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01227364 │ │ │ │ - @ instruction: 0x01227334 │ │ │ │ + @ instruction: 0x01227344 │ │ │ │ + @ instruction: 0x01227314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ cmn r1, #1 │ │ │ │ ble 731e0 <__cxa_atexit@plt+0x67240> │ │ │ │ ldr r7, [pc, #48] @ 731f8 <__cxa_atexit@plt+0x67258> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -105619,15 +105619,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ b 73344 <__cxa_atexit@plt+0x673a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012272e0 │ │ │ │ + smlawteq r2, r0, r2, r7 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 73318 <__cxa_atexit@plt+0x67378> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -105694,21 +105694,21 @@ │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012271e0 │ │ │ │ - ldrdeq r7, [r2, -ip]! │ │ │ │ - smlawteq r2, r4, r1, r7 │ │ │ │ smlawteq r2, r0, r1, r7 │ │ │ │ + @ instruction: 0x012271bc │ │ │ │ + @ instruction: 0x012271a4 │ │ │ │ + @ instruction: 0x012271a0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ - ldrdeq r7, [r2, -r0]! │ │ │ │ - smlawteq r2, ip, r1, r7 │ │ │ │ + @ instruction: 0x012271b0 │ │ │ │ + @ instruction: 0x012271ac │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmn r0, #1 │ │ │ │ ble 73380 <__cxa_atexit@plt+0x673e0> │ │ │ │ cmp r0, #0 │ │ │ │ beq 73398 <__cxa_atexit@plt+0x673f8> │ │ │ │ @@ -105736,15 +105736,15 @@ │ │ │ │ beq 733bc <__cxa_atexit@plt+0x6741c> │ │ │ │ b 734f8 <__cxa_atexit@plt+0x67558> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq r7, [r2, -r8]! │ │ │ │ + ldrdeq r7, [r2, -r8]! │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 734c0 <__cxa_atexit@plt+0x67520> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ @@ -105800,22 +105800,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01226fb0 │ │ │ │ + @ instruction: 0x01226f90 │ │ │ │ + smlawbeq r2, ip, pc, r6 @ │ │ │ │ + @ instruction: 0x01227000 │ │ │ │ + strdeq r6, [r2, -ip]! │ │ │ │ + @ instruction: 0x01227078 │ │ │ │ + @ instruction: 0x01227074 │ │ │ │ + teqeq r2, r0, lsl #28 │ │ │ │ @ instruction: 0x01226fac │ │ │ │ - @ instruction: 0x01227020 │ │ │ │ - @ instruction: 0x0122701c │ │ │ │ - @ instruction: 0x01227098 │ │ │ │ - @ instruction: 0x01227094 │ │ │ │ - teqeq r2, r0, lsr #28 │ │ │ │ - smlawteq r2, ip, pc, r6 @ │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 735b0 <__cxa_atexit@plt+0x67610> │ │ │ │ add r1, r5, #4 │ │ │ │ @@ -105860,20 +105860,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r2, r0, lr, r6 │ │ │ │ - @ instruction: 0x01226ebc │ │ │ │ - @ instruction: 0x01226f30 │ │ │ │ - @ instruction: 0x01226f2c │ │ │ │ - teqeq r2, ip, lsr #26 │ │ │ │ - strdeq r6, [r2, -r4]! │ │ │ │ + @ instruction: 0x01226ea0 │ │ │ │ + @ instruction: 0x01226e9c │ │ │ │ + @ instruction: 0x01226f10 │ │ │ │ + @ instruction: 0x01226f0c │ │ │ │ + teqeq r2, ip, lsl #26 │ │ │ │ + ldrdeq r6, [r2, -r4]! │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r0, lr │ │ │ │ bcc 7376c <__cxa_atexit@plt+0x677cc> │ │ │ │ ldrd r2, [r5, #4] │ │ │ │ @@ -105971,22 +105971,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01226d04 │ │ │ │ - @ instruction: 0x01226d00 │ │ │ │ - @ instruction: 0x01226d70 │ │ │ │ - @ instruction: 0x01226d6c │ │ │ │ - @ instruction: 0x01226e28 │ │ │ │ - @ instruction: 0x01226e24 │ │ │ │ - teqeq r2, r4, ror #23 │ │ │ │ - teqeq r2, r4, ror fp │ │ │ │ + @ instruction: 0x01226ce4 │ │ │ │ + @ instruction: 0x01226ce0 │ │ │ │ + @ instruction: 0x01226d50 │ │ │ │ + @ instruction: 0x01226d4c │ │ │ │ + @ instruction: 0x01226e08 │ │ │ │ + @ instruction: 0x01226e04 │ │ │ │ + teqeq r2, r4, asr #23 │ │ │ │ + teqeq r2, r4, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7380c <__cxa_atexit@plt+0x6786c> │ │ │ │ ldr r3, [pc, #120] @ 73834 <__cxa_atexit@plt+0x67894> │ │ │ │ @@ -106018,15 +106018,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01226cec │ │ │ │ + smlawteq r2, ip, ip, r6 │ │ │ │ teqeq r2, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106037,16 +106037,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r8, ror fp │ │ │ │ - @ instruction: 0x01226c78 │ │ │ │ + teqeq r2, r8, asr fp │ │ │ │ + @ instruction: 0x01226c58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 738e8 <__cxa_atexit@plt+0x67948> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106064,18 +106064,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01226b68 │ │ │ │ - @ instruction: 0x01226b78 │ │ │ │ - teqeq r2, r0, lsl #18 │ │ │ │ - @ instruction: 0x01226c14 │ │ │ │ + @ instruction: 0x01226b48 │ │ │ │ + @ instruction: 0x01226b58 │ │ │ │ + teqeq r2, r0, ror #17 │ │ │ │ + strdeq r6, [r2, -r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 73944 <__cxa_atexit@plt+0x679a4> │ │ │ │ @@ -106091,16 +106091,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7395c <__cxa_atexit@plt+0x679bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r6, [r2, -r8]! │ │ │ │ - @ instruction: 0x01226bb4 │ │ │ │ + @ instruction: 0x01226bb8 │ │ │ │ + @ instruction: 0x01226b94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 73a04 <__cxa_atexit@plt+0x67a64> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -106134,18 +106134,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01226b58 │ │ │ │ - @ instruction: 0x01226b54 │ │ │ │ + @ instruction: 0x01226b38 │ │ │ │ + @ instruction: 0x01226b34 │ │ │ │ teqeq r2, ip @ │ │ │ │ - @ instruction: 0x01226b00 │ │ │ │ + @ instruction: 0x01226ae0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73a88 <__cxa_atexit@plt+0x67ae8> │ │ │ │ @@ -106169,18 +106169,18 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01226abc │ │ │ │ - @ instruction: 0x01226ab4 │ │ │ │ - teqeq r2, r4, ror #18 │ │ │ │ - @ instruction: 0x01226a70 │ │ │ │ + @ instruction: 0x01226a9c │ │ │ │ + @ instruction: 0x01226a94 │ │ │ │ + teqeq r2, r4, asr #18 │ │ │ │ + @ instruction: 0x01226a50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 73ae8 <__cxa_atexit@plt+0x67b48> │ │ │ │ @@ -106196,16 +106196,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 73b00 <__cxa_atexit@plt+0x67b60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01226a3c │ │ │ │ - @ instruction: 0x01226a10 │ │ │ │ + @ instruction: 0x01226a1c │ │ │ │ + strdeq r6, [r2, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 73ba8 <__cxa_atexit@plt+0x67c08> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -106239,18 +106239,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x012269b4 │ │ │ │ - @ instruction: 0x012269b0 │ │ │ │ - teqeq r2, r4, asr #13 │ │ │ │ - @ instruction: 0x0122695c │ │ │ │ + @ instruction: 0x01226994 │ │ │ │ + @ instruction: 0x01226990 │ │ │ │ + teqeq r2, r4, lsr #13 │ │ │ │ + @ instruction: 0x0122693c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73c2c <__cxa_atexit@plt+0x67c8c> │ │ │ │ @@ -106274,17 +106274,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01226918 │ │ │ │ - @ instruction: 0x01226910 │ │ │ │ - teqeq r2, ip, lsr #12 │ │ │ │ + strdeq r6, [r2, -r8]! │ │ │ │ + strdeq r6, [r2, -r0]! │ │ │ │ + teqeq r2, ip, lsl #12 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106298,15 +106298,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 73c98 <__cxa_atexit@plt+0x67cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r2, ip @ │ │ │ │ - @ instruction: 0x012268b0 │ │ │ │ + @ instruction: 0x01226890 │ │ │ │ smlatbeq sp, pc, r5, fp @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -106357,16 +106357,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x012267e0 │ │ │ │ - teqeq r2, r0, asr #13 │ │ │ │ + smlawteq r2, r0, r7, r6 │ │ │ │ + teqeq r2, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 73e04 <__cxa_atexit@plt+0x67e64> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -106390,15 +106390,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r2, r8, lsl #12 │ │ │ │ + teqeq r2, r8, ror #11 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73e50 <__cxa_atexit@plt+0x67eb0> │ │ │ │ @@ -106412,15 +106412,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ teqeq r2, r0 @ │ │ │ │ - @ instruction: 0x012266e8 │ │ │ │ + smlawteq r2, r8, r6, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 73ebc <__cxa_atexit@plt+0x67f1c> │ │ │ │ ldr r1, [pc, #68] @ 73ec4 <__cxa_atexit@plt+0x67f24> │ │ │ │ ldr r2, [pc, #68] @ 73ec8 <__cxa_atexit@plt+0x67f28> │ │ │ │ @@ -106438,22 +106438,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r2, r4, asr r3 │ │ │ │ - @ instruction: 0x0122667c │ │ │ │ + teqeq r2, r4, lsr r3 │ │ │ │ + @ instruction: 0x0122665c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 10563f4 <__cxa_atexit@plt+0x104a454> │ │ │ │ - @ instruction: 0x01226658 │ │ │ │ + @ instruction: 0x01226638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 73f34 <__cxa_atexit@plt+0x67f94> │ │ │ │ ldr r1, [pc, #56] @ 73f40 <__cxa_atexit@plt+0x67fa0> │ │ │ │ @@ -106469,23 +106469,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r6, [r2, -r8]! │ │ │ │ + ldrdeq r6, [r2, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - ldrdeq r6, [r2, -r4]! │ │ │ │ + @ instruction: 0x012265b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106502,15 +106502,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ tsteq sp, r9, lsr r4 │ │ │ │ - @ instruction: 0x01226574 │ │ │ │ + @ instruction: 0x01226554 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 74054 <__cxa_atexit@plt+0x680b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -106545,25 +106545,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - teqeq r2, r8, lsr #7 │ │ │ │ - teqeq r2, r0, asr #3 │ │ │ │ - smlawteq r2, r0, r4, r6 │ │ │ │ + teqeq r2, r8, lsl #7 │ │ │ │ + teqeq r2, r0, lsr #3 │ │ │ │ + @ instruction: 0x012264a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - @ instruction: 0x012264a0 │ │ │ │ + smlawbeq r2, r0, r4, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 74100 <__cxa_atexit@plt+0x68160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -106588,17 +106588,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - teqeq r2, r4, lsl #2 │ │ │ │ + teqeq r2, r4, ror #1 │ │ │ │ smlatteq sp, r5, r2, fp │ │ │ │ - @ instruction: 0x01226410 │ │ │ │ + strdeq r6, [r2, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106621,16 +106621,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - teqeq r2, r8, asr r2 │ │ │ │ - teqeq r2, ip, rrx │ │ │ │ + teqeq r2, r8, lsr r2 │ │ │ │ + teqeq r2, ip, asr #32 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -106657,16 +106657,16 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x0122633c │ │ │ │ - @ instruction: 0x01226318 │ │ │ │ + @ instruction: 0x0122631c │ │ │ │ + strdeq r6, [r2, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 742d4 <__cxa_atexit@plt+0x68334> │ │ │ │ ldr r3, [pc, #164] @ 74300 <__cxa_atexit@plt+0x68360> │ │ │ │ @@ -106712,17 +106712,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01226264 │ │ │ │ - smlawbeq r2, ip, r2, r6 │ │ │ │ - @ instruction: 0x0122623c │ │ │ │ + @ instruction: 0x01226244 │ │ │ │ + @ instruction: 0x0122626c │ │ │ │ + @ instruction: 0x0122621c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -106751,16 +106751,16 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlawteq r2, r4, r1, r6 │ │ │ │ - @ instruction: 0x012261a0 │ │ │ │ + @ instruction: 0x012261a4 │ │ │ │ + smlawbeq r2, r0, r1, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74418 <__cxa_atexit@plt+0x68478> │ │ │ │ @@ -106792,31 +106792,31 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsl lr │ │ │ │ - @ instruction: 0x01226118 │ │ │ │ - @ instruction: 0x0122614c │ │ │ │ + teqeq r2, r4 @ │ │ │ │ + strdeq r6, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122612c │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0x01226104 │ │ │ │ + @ instruction: 0x012260e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7448c <__cxa_atexit@plt+0x684ec> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - strdeq r6, [r2, -r0]! │ │ │ │ - @ instruction: 0x012260ec │ │ │ │ + ldrdeq r6, [r2, -r0]! │ │ │ │ + smlawteq r2, ip, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 744e0 <__cxa_atexit@plt+0x68540> │ │ │ │ ldr r3, [pc, #56] @ 744ec <__cxa_atexit@plt+0x6854c> │ │ │ │ @@ -106833,35 +106833,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawbeq r2, r8, r0, r6 │ │ │ │ + @ instruction: 0x01226068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 74514 <__cxa_atexit@plt+0x68574> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 10563f4 <__cxa_atexit@plt+0x104a454> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01226024 │ │ │ │ + @ instruction: 0x01226004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 74540 <__cxa_atexit@plt+0x685a0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - teqeq r2, r0, lsr #25 │ │ │ │ - @ instruction: 0x01226034 │ │ │ │ + teqeq r2, r0, lsl #25 │ │ │ │ + @ instruction: 0x01226014 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106878,16 +106878,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ tsteq sp, sp, asr lr │ │ │ │ - strdeq r5, [r2, -ip]! │ │ │ │ - @ instruction: 0x01225fa8 │ │ │ │ + ldrdeq r5, [r2, -ip]! │ │ │ │ + smlawbeq r2, r8, pc, r5 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74630 <__cxa_atexit@plt+0x68690> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -106930,15 +106930,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r0 @ │ │ │ │ - strdeq r5, [r2, -r8]! │ │ │ │ + ldrdeq r5, [r2, -r8]! │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 746bc <__cxa_atexit@plt+0x6871c> │ │ │ │ @@ -106950,15 +106950,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq sl, [sp, -r4] │ │ │ │ - teqeq r2, r0, lsr fp │ │ │ │ + teqeq r2, r0, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 74708 <__cxa_atexit@plt+0x68768> │ │ │ │ @@ -107003,15 +107003,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - teqeq r2, r8, lsl #21 │ │ │ │ + teqeq r2, r8, ror #20 │ │ │ │ tsteq sp, lr, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107087,17 +107087,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ tsteq sp, r0, lsl #22 │ │ │ │ - teqeq r2, ip, lsr r9 │ │ │ │ - teqeq r2, r4, lsl #22 │ │ │ │ - teqeq r2, r4, lsr #18 │ │ │ │ + teqeq r2, ip, lsl r9 │ │ │ │ + teqeq r2, r4, ror #21 │ │ │ │ + teqeq r2, r4, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 74934 <__cxa_atexit@plt+0x68994> │ │ │ │ @@ -107142,15 +107142,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - teqeq r2, ip, asr r8 │ │ │ │ + teqeq r2, ip, lsr r8 │ │ │ │ tsteq sp, r2, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107200,15 +107200,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - teqeq r2, ip, ror r7 │ │ │ │ + teqeq r2, ip, asr r7 │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -107234,17 +107234,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - teqeq r2, ip, asr #17 │ │ │ │ + teqeq r2, ip, lsr #17 │ │ │ │ teqeq r2, ip @ │ │ │ │ - @ instruction: 0x01225a10 │ │ │ │ + strdeq r5, [r2, -r0]! │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -107279,16 +107279,16 @@ │ │ │ │ uxtb r9, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ teqeq r2, ip @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strdeq r5, [r2, -r0]! │ │ │ │ - smlawteq r2, r4, r9, r5 │ │ │ │ + ldrdeq r5, [r2, -r0]! │ │ │ │ + @ instruction: 0x012259a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74c38 <__cxa_atexit@plt+0x68c98> │ │ │ │ @@ -107304,16 +107304,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 74c50 <__cxa_atexit@plt+0x68cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r2, r0, r9, r5 │ │ │ │ - @ instruction: 0x01225964 │ │ │ │ + @ instruction: 0x01225960 │ │ │ │ + @ instruction: 0x01225944 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 74d1c <__cxa_atexit@plt+0x68d7c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -107357,19 +107357,19 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - teqeq r2, r8, lsl #13 │ │ │ │ + teqeq r2, r8, ror #12 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x012258ac │ │ │ │ - smlawbeq r2, r4, r8, r5 │ │ │ │ + smlawbeq r2, ip, r8, r5 │ │ │ │ + @ instruction: 0x01225864 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -107406,16 +107406,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ teqeq r2, ip @ │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strdeq r5, [r2, -r0]! │ │ │ │ - smlawteq r2, r8, r7, r5 │ │ │ │ + ldrdeq r5, [r2, -r0]! │ │ │ │ + @ instruction: 0x012257a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74e90 <__cxa_atexit@plt+0x68ef0> │ │ │ │ @@ -107462,21 +107462,21 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r2, r0, asr #7 │ │ │ │ - @ instruction: 0x01225708 │ │ │ │ - @ instruction: 0x01225730 │ │ │ │ + teqeq r2, r0, lsr #7 │ │ │ │ + @ instruction: 0x012256e8 │ │ │ │ + @ instruction: 0x01225710 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ teqeq r2, ip @ │ │ │ │ - ldrdeq r5, [r2, -r8]! │ │ │ │ + @ instruction: 0x012256b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #116] @ 74f6c <__cxa_atexit@plt+0x68fcc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -107506,28 +107506,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - teqeq r2, ip, lsl #8 │ │ │ │ - @ instruction: 0x01225660 │ │ │ │ - @ instruction: 0x01225644 │ │ │ │ + teqeq r2, ip, ror #7 │ │ │ │ + @ instruction: 0x01225640 │ │ │ │ + @ instruction: 0x01225624 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 74fa8 <__cxa_atexit@plt+0x69008> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - @ instruction: 0x01225630 │ │ │ │ - @ instruction: 0x01225608 │ │ │ │ + @ instruction: 0x01225610 │ │ │ │ + @ instruction: 0x012255e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 75064 <__cxa_atexit@plt+0x690c4> │ │ │ │ @@ -107579,22 +107579,22 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - teqeq r2, r4, lsl #4 │ │ │ │ teqeq r2, r4, ror #3 │ │ │ │ - @ instruction: 0x01225534 │ │ │ │ - @ instruction: 0x01225574 │ │ │ │ + teqeq r2, r4, asr #3 │ │ │ │ + @ instruction: 0x01225514 │ │ │ │ + @ instruction: 0x01225554 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ - teqeq r2, ip, lsl #6 │ │ │ │ - @ instruction: 0x01225500 │ │ │ │ + teqeq r2, ip, ror #5 │ │ │ │ + @ instruction: 0x012254e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #132] @ 75154 <__cxa_atexit@plt+0x691b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5] │ │ │ │ @@ -107625,20 +107625,20 @@ │ │ │ │ ldr r7, [pc, #40] @ 75168 <__cxa_atexit@plt+0x691c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, lsl #2 │ │ │ │ - teqeq r2, ip, lsl #2 │ │ │ │ + teqeq r2, r8, ror #1 │ │ │ │ + teqeq r2, ip, ror #1 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - teqeq r2, r4, lsr #4 │ │ │ │ - @ instruction: 0x01225478 │ │ │ │ + teqeq r2, r4, lsl #4 │ │ │ │ + @ instruction: 0x01225458 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75224 <__cxa_atexit@plt+0x69284> │ │ │ │ ldr r2, [pc, #168] @ 75234 <__cxa_atexit@plt+0x69294> │ │ │ │ @@ -107683,17 +107683,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 75240 <__cxa_atexit@plt+0x692a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - teqeq r2, r4, ror #2 │ │ │ │ - ldrdeq r5, [r2, -r4]! │ │ │ │ - teqeq r2, r4 │ │ │ │ + teqeq r2, r4, asr #2 │ │ │ │ + @ instruction: 0x012253b4 │ │ │ │ + teqeq r2, r4, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [pc, #112] @ 752c8 <__cxa_atexit@plt+0x69328> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -107719,16 +107719,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 752d0 <__cxa_atexit@plt+0x69330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r2, ip, lsr #1 │ │ │ │ - teqeq r2, r0, ror #30 │ │ │ │ + teqeq r2, ip, lsl #1 │ │ │ │ + teqeq r2, r0, asr #30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne 75310 <__cxa_atexit@plt+0x69370> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -107741,16 +107741,16 @@ │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 75324 <__cxa_atexit@plt+0x69384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsl #30 │ │ │ │ - teqeq r2, r0, asr #32 │ │ │ │ + teqeq r2, r4, ror #29 │ │ │ │ + teqeq r2, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 753e0 <__cxa_atexit@plt+0x69440> │ │ │ │ ldr r2, [pc, #164] @ 753f0 <__cxa_atexit@plt+0x69450> │ │ │ │ @@ -107794,17 +107794,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 753fc <__cxa_atexit@plt+0x6945c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - teqeq r2, r8, asr #28 │ │ │ │ - @ instruction: 0x0122521c │ │ │ │ - teqeq r2, r0, lsl #29 │ │ │ │ + teqeq r2, r8, lsr #28 │ │ │ │ + strdeq r5, [r2, -ip]! │ │ │ │ + teqeq r2, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [pc, #108] @ 75480 <__cxa_atexit@plt+0x694e0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -107829,16 +107829,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 75484 <__cxa_atexit@plt+0x694e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r2, r8, lsr #27 │ │ │ │ - teqeq r2, ip, asr #27 │ │ │ │ + teqeq r2, r8, lsl #27 │ │ │ │ + teqeq r2, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne 754c8 <__cxa_atexit@plt+0x69528> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -107851,16 +107851,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 754e0 <__cxa_atexit@plt+0x69540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror #26 │ │ │ │ - teqeq r2, r0, asr sp │ │ │ │ + teqeq r2, r0, asr #26 │ │ │ │ + teqeq r2, r0, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75554 <__cxa_atexit@plt+0x695b4> │ │ │ │ ldr r3, [pc, #120] @ 7557c <__cxa_atexit@plt+0x695dc> │ │ │ │ @@ -107892,15 +107892,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r5, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122509c │ │ │ │ teqeq r2, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -107911,15 +107911,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r8, lsr lr │ │ │ │ + teqeq r2, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75640 <__cxa_atexit@plt+0x696a0> │ │ │ │ ldr r3, [pc, #120] @ 75668 <__cxa_atexit@plt+0x696c8> │ │ │ │ @@ -107951,16 +107951,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r4, [r2, -r4]! @ │ │ │ │ - teqeq r2, r4, lsr sp │ │ │ │ + @ instruction: 0x01224fb4 │ │ │ │ + teqeq r2, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 756b0 <__cxa_atexit@plt+0x69710> │ │ │ │ @@ -108031,19 +108031,19 @@ │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 757b8 <__cxa_atexit@plt+0x69818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - teqeq r2, ip, ror #21 │ │ │ │ - teqeq r2, r8, lsl #22 │ │ │ │ - teqeq r2, r4, lsr #22 │ │ │ │ - @ instruction: 0x01225094 │ │ │ │ - teqeq r2, r8, asr fp │ │ │ │ + teqeq r2, ip, asr #21 │ │ │ │ + teqeq r2, r8, ror #21 │ │ │ │ + teqeq r2, r4, lsl #22 │ │ │ │ + @ instruction: 0x01225074 │ │ │ │ + teqeq r2, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #16777216 @ 0x1000000 │ │ │ │ bcs 757e8 <__cxa_atexit@plt+0x69848> │ │ │ │ ldr r7, [pc, #116] @ 75850 <__cxa_atexit@plt+0x698b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -108069,26 +108069,26 @@ │ │ │ │ cmp r7, #193 @ 0xc1 │ │ │ │ bls 757d4 <__cxa_atexit@plt+0x69834> │ │ │ │ ldr r7, [pc, #12] @ 75844 <__cxa_atexit@plt+0x698a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, asr #20 │ │ │ │ - teqeq r2, ip, asr sl │ │ │ │ - teqeq r2, r8, ror sl │ │ │ │ - teqeq r2, ip @ │ │ │ │ + teqeq r2, r0, lsr #20 │ │ │ │ + teqeq r2, ip, lsr sl │ │ │ │ + teqeq r2, r8, asr sl │ │ │ │ + teqeq r2, ip, ror sl │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 75870 <__cxa_atexit@plt+0x698d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r4, ror r9 │ │ │ │ + teqeq r2, r4, asr r9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 758b0 <__cxa_atexit@plt+0x69910> │ │ │ │ @@ -108143,15 +108143,15 @@ │ │ │ │ teqeq r2, r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - smlawbeq r2, ip, pc, r4 @ │ │ │ │ + @ instruction: 0x01224f6c │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 759d4 <__cxa_atexit@plt+0x69a34> │ │ │ │ @@ -108177,40 +108177,40 @@ │ │ │ │ b 759e4 <__cxa_atexit@plt+0x69a44> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 759f4 <__cxa_atexit@plt+0x69a54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224f28 │ │ │ │ + @ instruction: 0x01224f08 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ ldrdeq r9, [sp, -fp] │ │ │ │ - strdeq r4, [r2, -r8]! │ │ │ │ + ldrdeq r4, [r2, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75a30 <__cxa_atexit@plt+0x69a90> │ │ │ │ ldr r9, [pc, #24] @ 75a34 <__cxa_atexit@plt+0x69a94> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - ldrdeq r4, [r2, -r0]! │ │ │ │ - @ instruction: 0x01224da4 │ │ │ │ + @ instruction: 0x01224eb0 │ │ │ │ + smlawbeq r2, r4, sp, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 75a54 <__cxa_atexit@plt+0x69ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - strdeq r4, [r2, -ip]! │ │ │ │ + teqeq r2, r0, ror r7 │ │ │ │ + ldrdeq r4, [r2, -ip]! │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 75ab8 <__cxa_atexit@plt+0x69b18> │ │ │ │ @@ -108234,34 +108234,34 @@ │ │ │ │ b 75ac8 <__cxa_atexit@plt+0x69b28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 75ad8 <__cxa_atexit@plt+0x69b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224ea0 │ │ │ │ + smlawbeq r2, r0, lr, r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrdeq r9, [sp, -r2] │ │ │ │ - @ instruction: 0x01224e70 │ │ │ │ + @ instruction: 0x01224e50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75b14 <__cxa_atexit@plt+0x69b74> │ │ │ │ ldr r9, [pc, #24] @ 75b18 <__cxa_atexit@plt+0x69b78> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x01224e48 │ │ │ │ - smlawteq r2, r0, ip, r4 │ │ │ │ + @ instruction: 0x01224e28 │ │ │ │ + @ instruction: 0x01224ca0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ - @ instruction: 0x01224e4c │ │ │ │ + @ instruction: 0x01224e2c │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r7, #14] │ │ │ │ cmp r3, r8 │ │ │ │ ble 75b7c <__cxa_atexit@plt+0x69bdc> │ │ │ │ cmp r8, #0 │ │ │ │ @@ -108311,22 +108311,22 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 75c0c <__cxa_atexit@plt+0x69c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224d6c │ │ │ │ - teqeq r2, r8, lsr #15 │ │ │ │ + @ instruction: 0x01224d4c │ │ │ │ + teqeq r2, r8, lsl #15 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0x010d96b6 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x01224d48 │ │ │ │ + @ instruction: 0x01224d28 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -108374,17 +108374,17 @@ │ │ │ │ str r8, [r3, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01224c9c │ │ │ │ + @ instruction: 0x01224c7c │ │ │ │ teqeq r2, ip @ │ │ │ │ - @ instruction: 0x01224c64 │ │ │ │ + @ instruction: 0x01224c44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #164] @ 75dcc <__cxa_atexit@plt+0x69e2c> │ │ │ │ ldr r1, [r3, #14] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -108424,16 +108424,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 75dd0 <__cxa_atexit@plt+0x69e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq r2, ip, asr #11 │ │ │ │ - @ instruction: 0x01224ba0 │ │ │ │ + teqeq r2, ip, lsr #11 │ │ │ │ + smlawbeq r2, r0, fp, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r2, [r3, #14] │ │ │ │ cmp r2, #0 │ │ │ │ ble 75e20 <__cxa_atexit@plt+0x69e80> │ │ │ │ @@ -108449,23 +108449,23 @@ │ │ │ │ addcc r7, r7, r3, lsl r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #4] @ 75e34 <__cxa_atexit@plt+0x69e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - teqeq r2, ip, asr r5 │ │ │ │ + teqeq r2, ip, lsr r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 75e54 <__cxa_atexit@plt+0x69eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, ror r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 75e94 <__cxa_atexit@plt+0x69ef4> │ │ │ │ @@ -108520,15 +108520,15 @@ │ │ │ │ teqeq r2, r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x01224a90 │ │ │ │ + @ instruction: 0x01224a70 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 75fb8 <__cxa_atexit@plt+0x6a018> │ │ │ │ @@ -108554,40 +108554,40 @@ │ │ │ │ b 75fc8 <__cxa_atexit@plt+0x6a028> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 75fd8 <__cxa_atexit@plt+0x6a038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224a2c │ │ │ │ + @ instruction: 0x01224a0c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ strdeq r9, [sp, -r7] │ │ │ │ - strdeq r4, [r2, -ip]! │ │ │ │ + ldrdeq r4, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 76014 <__cxa_atexit@plt+0x6a074> │ │ │ │ ldr r9, [pc, #24] @ 76018 <__cxa_atexit@plt+0x6a078> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - ldrdeq r4, [r2, -r4]! @ │ │ │ │ - smlawteq r2, r0, r7, r4 │ │ │ │ + @ instruction: 0x012249b4 │ │ │ │ + @ instruction: 0x012247a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 76038 <__cxa_atexit@plt+0x6a098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, ip, lsr #3 │ │ │ │ - ldrdeq r4, [r2, -r4]! @ │ │ │ │ + teqeq r2, ip, lsl #3 │ │ │ │ + @ instruction: 0x012249b4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7609c <__cxa_atexit@plt+0x6a0fc> │ │ │ │ @@ -108611,39 +108611,39 @@ │ │ │ │ b 760ac <__cxa_atexit@plt+0x6a10c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 760bc <__cxa_atexit@plt+0x6a11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224978 │ │ │ │ + @ instruction: 0x01224958 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ smlatteq sp, lr, r1, r9 │ │ │ │ - @ instruction: 0x01224948 │ │ │ │ + @ instruction: 0x01224928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 760f8 <__cxa_atexit@plt+0x6a158> │ │ │ │ ldr r9, [pc, #24] @ 760fc <__cxa_atexit@plt+0x6a15c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x01224920 │ │ │ │ - ldrdeq r4, [r2, -ip]! │ │ │ │ + @ instruction: 0x01224900 │ │ │ │ + @ instruction: 0x012246bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7611c <__cxa_atexit@plt+0x6a17c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r8, asr #1 │ │ │ │ + teqeq r2, r8, lsr #1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7615c <__cxa_atexit@plt+0x6a1bc> │ │ │ │ @@ -108691,22 +108691,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - teqeq r2, ip │ │ │ │ + teqeq r2, ip, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x01224868 │ │ │ │ + @ instruction: 0x01224848 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 76280 <__cxa_atexit@plt+0x6a2e0> │ │ │ │ @@ -108732,40 +108732,40 @@ │ │ │ │ b 76290 <__cxa_atexit@plt+0x6a2f0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 762a0 <__cxa_atexit@plt+0x6a300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224804 │ │ │ │ + @ instruction: 0x012247e4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ tsteq sp, pc, lsr #32 │ │ │ │ - ldrdeq r4, [r2, -r4]! @ │ │ │ │ + @ instruction: 0x012247b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 762dc <__cxa_atexit@plt+0x6a33c> │ │ │ │ ldr r9, [pc, #24] @ 762e0 <__cxa_atexit@plt+0x6a340> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x012247ac │ │ │ │ - strdeq r4, [r2, -r8]! │ │ │ │ + smlawbeq r2, ip, r7, r4 │ │ │ │ + ldrdeq r4, [r2, -r8]! │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 76300 <__cxa_atexit@plt+0x6a360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r4, ror #29 │ │ │ │ - @ instruction: 0x012247ac │ │ │ │ + teqeq r2, r4, asr #29 │ │ │ │ + smlawbeq r2, ip, r7, r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76364 <__cxa_atexit@plt+0x6a3c4> │ │ │ │ @@ -108789,32 +108789,32 @@ │ │ │ │ b 76374 <__cxa_atexit@plt+0x6a3d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 76384 <__cxa_atexit@plt+0x6a3e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224750 │ │ │ │ + @ instruction: 0x01224730 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ tsteq sp, r6, lsr #30 │ │ │ │ - @ instruction: 0x01224720 │ │ │ │ + @ instruction: 0x01224700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 763c0 <__cxa_atexit@plt+0x6a420> │ │ │ │ ldr r9, [pc, #24] @ 763c4 <__cxa_atexit@plt+0x6a424> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - strdeq r4, [r2, -r8]! │ │ │ │ - @ instruction: 0x01224414 │ │ │ │ - smlawteq r2, r0, r5, r4 │ │ │ │ + ldrdeq r4, [r2, -r8]! │ │ │ │ + strdeq r4, [r2, -r4]! @ │ │ │ │ + @ instruction: 0x012245a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp r8, fp │ │ │ │ bcc 7643c <__cxa_atexit@plt+0x6a49c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -108838,16 +108838,16 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r2, r4, asr #27 │ │ │ │ - teqeq r2, ip, lsl #31 │ │ │ │ + teqeq r2, r4, lsr #27 │ │ │ │ + teqeq r2, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76484 <__cxa_atexit@plt+0x6a4e4> │ │ │ │ @@ -108856,16 +108856,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r4, ror pc │ │ │ │ - @ instruction: 0x0122464c │ │ │ │ + teqeq r2, r4, asr pc │ │ │ │ + @ instruction: 0x0122462c │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7654c <__cxa_atexit@plt+0x6a5ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [pc, #156] @ 76554 <__cxa_atexit@plt+0x6a5b4> │ │ │ │ @@ -108905,19 +108905,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsr #26 │ │ │ │ + teqeq r2, r4, lsl #26 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01224598 │ │ │ │ - @ instruction: 0x01224590 │ │ │ │ + @ instruction: 0x01224578 │ │ │ │ + @ instruction: 0x01224570 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108930,15 +108930,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, ip, asr #28 │ │ │ │ + teqeq r2, ip, lsr #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76600 <__cxa_atexit@plt+0x6a660> │ │ │ │ @@ -108951,15 +108951,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, lsl #28 │ │ │ │ + teqeq r2, r0, ror #27 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76650 <__cxa_atexit@plt+0x6a6b0> │ │ │ │ @@ -108971,15 +108971,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r8, lsr #27 │ │ │ │ + teqeq r2, r8, lsl #27 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ mov lr, r9 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76834 <__cxa_atexit@plt+0x6a894> │ │ │ │ @@ -109094,17 +109094,17 @@ │ │ │ │ bhi 766a4 <__cxa_atexit@plt+0x6a704> │ │ │ │ b 766c0 <__cxa_atexit@plt+0x6a720> │ │ │ │ ldr r7, [pc, #12] @ 76848 <__cxa_atexit@plt+0x6a8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r8, r2, r4 │ │ │ │ + @ instruction: 0x012242a8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x012242a0 │ │ │ │ + smlawbeq r2, r0, r2, r4 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r8, fp │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -109215,25 +109215,25 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 76a3c <__cxa_atexit@plt+0x6aa9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl fp │ │ │ │ - teqeq r2, r8, lsl fp │ │ │ │ + teqeq r2, ip @ │ │ │ │ + teqeq r2, r8 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - teqeq r2, ip, lsl r9 │ │ │ │ - @ instruction: 0x012240a8 │ │ │ │ + teqeq r2, ip @ │ │ │ │ + smlawbeq r2, r8, r0, r4 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ teqeq r2, r4 @ │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0x010d88b6 │ │ │ │ - smlawbeq r2, ip, r0, r4 │ │ │ │ + @ instruction: 0x0122406c │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76ab8 <__cxa_atexit@plt+0x6ab18> │ │ │ │ @@ -109257,17 +109257,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 76ad8 <__cxa_atexit@plt+0x6ab38> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - teqeq r2, r8, lsr #17 │ │ │ │ + teqeq r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01224024 │ │ │ │ + @ instruction: 0x01224004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 76b3c <__cxa_atexit@plt+0x6ab9c> │ │ │ │ ldr r7, [pc, #76] @ 76b4c <__cxa_atexit@plt+0x6abac> │ │ │ │ @@ -109289,16 +109289,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 76b54 <__cxa_atexit@plt+0x6abb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq r3, [r2, -r8]! │ │ │ │ - @ instruction: 0x01223fac │ │ │ │ + @ instruction: 0x01223fb8 │ │ │ │ + smlawbeq r2, ip, pc, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 76b80 <__cxa_atexit@plt+0x6abe0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -109327,16 +109327,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 76bf4 <__cxa_atexit@plt+0x6ac54> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, asr #12 │ │ │ │ - teqeq r2, ip, lsl #13 │ │ │ │ + teqeq r2, r4, lsr #12 │ │ │ │ + teqeq r2, ip, ror #12 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109357,15 +109357,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 76c6c <__cxa_atexit@plt+0x6accc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r8, lsr #12 │ │ │ │ + teqeq r2, r8, lsl #12 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 76c90 <__cxa_atexit@plt+0x6acf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -109384,42 +109384,42 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r3, #2] │ │ │ │ ldr r7, [pc, #8] @ 76cd0 <__cxa_atexit@plt+0x6ad30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, ror r5 │ │ │ │ + teqeq r2, r8, asr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldrh r7, [r7, #9] │ │ │ │ ldr r0, [r5] │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [pc, #8] @ 76d00 <__cxa_atexit@plt+0x6ad60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, asr #10 │ │ │ │ + teqeq r2, r8, lsr #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ lsr r2, r7, #8 │ │ │ │ lsr r7, r7, #16 │ │ │ │ strb r2, [r3, #1] │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [pc, #8] @ 76d3c <__cxa_atexit@plt+0x6ad9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl #10 │ │ │ │ + teqeq r2, ip, ror #9 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 76d74 <__cxa_atexit@plt+0x6add4> │ │ │ │ ldr r3, [pc, #36] @ 76d84 <__cxa_atexit@plt+0x6ade4> │ │ │ │ @@ -109430,15 +109430,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 76d88 <__cxa_atexit@plt+0x6ade8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01223dac │ │ │ │ + smlawbeq r2, ip, sp, r3 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76e90 <__cxa_atexit@plt+0x6aef0> │ │ │ │ @@ -109501,21 +109501,21 @@ │ │ │ │ sub r8, r6, #15 │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r2, r4, lsr r4 │ │ │ │ + teqeq r2, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r3, [r2, -r4]! │ │ │ │ - teqeq r2, r8, ror #8 │ │ │ │ + ldrdeq r3, [r2, -r4]! │ │ │ │ + teqeq r2, r8, asr #8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqeq r2, r8, lsr #9 │ │ │ │ + teqeq r2, r8, lsl #9 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r9, #2 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ @@ -109534,15 +109534,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r2, -r8]! │ │ │ │ + ldrdeq r3, [r2, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 76fa8 <__cxa_atexit@plt+0x6b008> │ │ │ │ ldr r7, [pc, #128] @ 76fcc <__cxa_atexit@plt+0x6b02c> │ │ │ │ @@ -109577,18 +109577,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 76fd4 <__cxa_atexit@plt+0x6b034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01223b44 │ │ │ │ @ instruction: 0x01223b64 │ │ │ │ - smlawbeq r2, r4, fp, r3 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x01223b44 │ │ │ │ + @ instruction: 0x01223b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 77034 <__cxa_atexit@plt+0x6b094> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-16 │ │ │ │ @@ -109603,15 +109603,15 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 7703c <__cxa_atexit@plt+0x6b09c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strdeq r3, [r2, -ip]! │ │ │ │ + ldrdeq r3, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -109630,16 +109630,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 770b0 <__cxa_atexit@plt+0x6b110> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, ip, lsr #4 │ │ │ │ - teqeq r2, r8, lsr #4 │ │ │ │ + teqeq r2, ip, lsl #4 │ │ │ │ + teqeq r2, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109661,18 +109661,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 7712c <__cxa_atexit@plt+0x6b18c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, asr #3 │ │ │ │ + teqeq r2, r4, lsr #3 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strdeq r3, [r2, -r0]! │ │ │ │ + ldrdeq r3, [r2, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 771b0 <__cxa_atexit@plt+0x6b210> │ │ │ │ ldr r7, [pc, #128] @ 771d4 <__cxa_atexit@plt+0x6b234> │ │ │ │ @@ -109707,18 +109707,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 771dc <__cxa_atexit@plt+0x6b23c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0122395c │ │ │ │ - smlawbeq r2, r4, r9, r3 │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0x0122393c │ │ │ │ + @ instruction: 0x01223964 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0x0122391c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7723c <__cxa_atexit@plt+0x6b29c> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-16 │ │ │ │ @@ -109733,15 +109733,15 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 77244 <__cxa_atexit@plt+0x6b2a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - strdeq r3, [r2, -r4]! │ │ │ │ + ldrdeq r3, [r2, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -109760,16 +109760,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 772b8 <__cxa_atexit@plt+0x6b318> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, lsr #32 │ │ │ │ - teqeq r2, r0, lsr #32 │ │ │ │ + teqeq r2, r4 │ │ │ │ + teqeq r2, r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109801,15 +109801,15 @@ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 77354 <__cxa_atexit@plt+0x6b3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, ror lr │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 77394 <__cxa_atexit@plt+0x6b3f4> │ │ │ │ @@ -109864,15 +109864,15 @@ │ │ │ │ teqeq r2, r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x01223740 │ │ │ │ + @ instruction: 0x01223720 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 774b8 <__cxa_atexit@plt+0x6b518> │ │ │ │ @@ -109898,40 +109898,40 @@ │ │ │ │ b 774c8 <__cxa_atexit@plt+0x6b528> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 774d8 <__cxa_atexit@plt+0x6b538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r2, -ip]! │ │ │ │ + @ instruction: 0x012236bc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ strdeq r7, [sp, -r7] │ │ │ │ - @ instruction: 0x012236ac │ │ │ │ + smlawbeq r2, ip, r6, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77514 <__cxa_atexit@plt+0x6b574> │ │ │ │ ldr r9, [pc, #24] @ 77518 <__cxa_atexit@plt+0x6b578> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - smlawbeq r2, r4, r6, r3 │ │ │ │ - smlawteq r2, r0, r2, r3 │ │ │ │ + @ instruction: 0x01223664 │ │ │ │ + @ instruction: 0x012232a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 77538 <__cxa_atexit@plt+0x6b598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r2, ip, lsr #25 │ │ │ │ - smlawbeq r2, r4, r6, r3 │ │ │ │ + teqeq r2, ip, lsl #25 │ │ │ │ + @ instruction: 0x01223664 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7759c <__cxa_atexit@plt+0x6b5fc> │ │ │ │ @@ -109955,34 +109955,34 @@ │ │ │ │ b 775ac <__cxa_atexit@plt+0x6b60c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 775bc <__cxa_atexit@plt+0x6b61c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223628 │ │ │ │ + @ instruction: 0x01223608 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ smlatteq sp, lr, ip, r7 │ │ │ │ - strdeq r3, [r2, -r8]! │ │ │ │ + ldrdeq r3, [r2, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 775f8 <__cxa_atexit@plt+0x6b658> │ │ │ │ ldr r9, [pc, #24] @ 775fc <__cxa_atexit@plt+0x6b65c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - ldrdeq r3, [r2, -r0]! │ │ │ │ - ldrdeq r3, [r2, -ip]! │ │ │ │ + @ instruction: 0x012235b0 │ │ │ │ + @ instruction: 0x012231bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 778a0 <__cxa_atexit@plt+0x6b900> │ │ │ │ - smlawbeq r2, r0, r3, r3 │ │ │ │ + @ instruction: 0x01223360 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7765c <__cxa_atexit@plt+0x6b6bc> │ │ │ │ ldr r2, [pc, #60] @ 77664 <__cxa_atexit@plt+0x6b6c4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -109998,15 +109998,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r2, ip @ │ │ │ │ + teqeq r2, ip, ror fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 776ac <__cxa_atexit@plt+0x6b70c> │ │ │ │ @@ -110018,16 +110018,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, ip, asr #26 │ │ │ │ - @ instruction: 0x01223424 │ │ │ │ + teqeq r2, ip, lsr #26 │ │ │ │ + @ instruction: 0x01223404 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 77774 <__cxa_atexit@plt+0x6b7d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [pc, #156] @ 7777c <__cxa_atexit@plt+0x6b7dc> │ │ │ │ @@ -110070,16 +110070,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, ip @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01223370 │ │ │ │ - @ instruction: 0x01223368 │ │ │ │ + @ instruction: 0x01223350 │ │ │ │ + @ instruction: 0x01223348 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110092,15 +110092,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r4, lsr #24 │ │ │ │ + teqeq r2, r4, lsl #24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77828 <__cxa_atexit@plt+0x6b888> │ │ │ │ @@ -110133,15 +110133,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r0, lsl #23 │ │ │ │ + teqeq r2, r0, ror #22 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r0, r5, #24 │ │ │ │ @@ -110402,26 +110402,26 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mvn r8, #0 │ │ │ │ bx r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r4 @ │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - teqeq r2, r8, asr r9 │ │ │ │ - smlawbeq r2, ip, sp, r2 │ │ │ │ - @ instruction: 0x01222f90 │ │ │ │ - teqeq r2, ip, lsr #19 │ │ │ │ + teqeq r2, r8, lsr r9 │ │ │ │ + @ instruction: 0x01222d6c │ │ │ │ + @ instruction: 0x01222f70 │ │ │ │ + teqeq r2, ip, lsl #19 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - teqeq r2, ip, ror #18 │ │ │ │ + teqeq r2, ip, asr #18 │ │ │ │ teqeq r2, r8 @ │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ @ instruction: 0xffffe45c │ │ │ │ @ instruction: 0x010d769a │ │ │ │ - @ instruction: 0x01222e0c │ │ │ │ + @ instruction: 0x01222dec │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ mov r8, fp │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ cmp r7, #0 │ │ │ │ @@ -110531,25 +110531,25 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 77ecc <__cxa_atexit@plt+0x6bf2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl #13 │ │ │ │ - teqeq r2, r8, lsl #13 │ │ │ │ + teqeq r2, ip, ror #12 │ │ │ │ + teqeq r2, r8, ror #12 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - teqeq r2, ip, lsl #9 │ │ │ │ - @ instruction: 0x01222c18 │ │ │ │ + teqeq r2, ip, ror #8 │ │ │ │ + strdeq r2, [r2, -r8]! │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - teqeq r2, r4, asr #10 │ │ │ │ + teqeq r2, r4, lsr #10 │ │ │ │ @ instruction: 0xffffe540 │ │ │ │ @ instruction: 0xffffe4a0 │ │ │ │ tsteq sp, r6, lsr #8 │ │ │ │ - strdeq r2, [r2, -ip]! │ │ │ │ + ldrdeq r2, [r2, -ip]! │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77f4c <__cxa_atexit@plt+0x6bfac> │ │ │ │ @@ -110574,17 +110574,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 77f6c <__cxa_atexit@plt+0x6bfcc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ - teqeq r2, ip, lsl r4 │ │ │ │ + teqeq r2, ip @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01222a18 │ │ │ │ + strdeq r2, [r2, -r8]! │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77fe4 <__cxa_atexit@plt+0x6c044> │ │ │ │ @@ -110612,17 +110612,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 78004 <__cxa_atexit@plt+0x6c064> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, ror r3 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq r2, [r2, -r4]! │ │ │ │ + @ instruction: 0x01222bb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 780a4 <__cxa_atexit@plt+0x6c104> │ │ │ │ ldr r2, [pc, #136] @ 780b4 <__cxa_atexit@plt+0x6c114> │ │ │ │ @@ -110660,16 +110660,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 780c0 <__cxa_atexit@plt+0x6c120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01222b54 │ │ │ │ - @ instruction: 0x01222b1c │ │ │ │ + @ instruction: 0x01222b34 │ │ │ │ + strdeq r2, [r2, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ 78120 <__cxa_atexit@plt+0x6c180> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -110686,15 +110686,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 778a0 <__cxa_atexit@plt+0x6b900> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01222ab8 │ │ │ │ + @ instruction: 0x01222a98 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 78154 <__cxa_atexit@plt+0x6c1b4> │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -110724,16 +110724,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 781c8 <__cxa_atexit@plt+0x6c228> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r0, ror r0 │ │ │ │ - ldrheq r4, [r2, -r8]! │ │ │ │ + teqeq r2, r0, asr r0 │ │ │ │ + @ instruction: 0x01324098 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110754,15 +110754,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 78240 <__cxa_atexit@plt+0x6c2a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, asr r0 │ │ │ │ + teqeq r2, r4, lsr r0 │ │ │ │ teqeq r2, ip @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -110804,15 +110804,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r2, r8, ror pc │ │ │ │ + teqeq r2, r8, asr pc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 78368 <__cxa_atexit@plt+0x6c3c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -110831,15 +110831,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7836c <__cxa_atexit@plt+0x6c3cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r2, r8, ror #29 │ │ │ │ + teqeq r2, r8, asr #29 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-16] │ │ │ │ ldrb r1, [r5, #-12] │ │ │ │ @@ -110848,15 +110848,15 @@ │ │ │ │ strb r0, [r7, #10] │ │ │ │ strb r1, [r7, #9] │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 783b0 <__cxa_atexit@plt+0x6c410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r8 @ │ │ │ │ + teqeq r2, r8, ror lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 78448 <__cxa_atexit@plt+0x6c4a8> │ │ │ │ ldr r2, [pc, #124] @ 78450 <__cxa_atexit@plt+0x6c4b0> │ │ │ │ @@ -110890,15 +110890,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - teqeq r2, r0, lsr #28 │ │ │ │ + teqeq r2, r0, lsl #28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 784b0 <__cxa_atexit@plt+0x6c510> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -110913,28 +110913,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 784b4 <__cxa_atexit@plt+0x6c514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r2, r0, lsr #27 │ │ │ │ + teqeq r2, r0, lsl #27 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 784e8 <__cxa_atexit@plt+0x6c548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror #26 │ │ │ │ + teqeq r2, r0, asr #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7858c <__cxa_atexit@plt+0x6c5ec> │ │ │ │ ldr r1, [pc, #136] @ 78594 <__cxa_atexit@plt+0x6c5f4> │ │ │ │ @@ -110996,30 +110996,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 78600 <__cxa_atexit@plt+0x6c660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r2, r4, asr ip │ │ │ │ + teqeq r2, r4, lsr ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-12] │ │ │ │ ldrb r1, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r1, [r7, #9] │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7863c <__cxa_atexit@plt+0x6c69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl #24 │ │ │ │ + teqeq r2, ip, ror #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 78764 <__cxa_atexit@plt+0x6c7c4> │ │ │ │ lsrs r7, r8, #24 │ │ │ │ @@ -111116,18 +111116,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - teqeq r2, ip, ror #25 │ │ │ │ + teqeq r2, ip, asr #25 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0122249c │ │ │ │ + @ instruction: 0x0122247c │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -111251,16 +111251,16 @@ │ │ │ │ b 789ec <__cxa_atexit@plt+0x6ca4c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r8, ror #16 │ │ │ │ - teqeq r2, r4, asr #17 │ │ │ │ + teqeq r2, r8, asr #16 │ │ │ │ + teqeq r2, r4, lsr #17 │ │ │ │ teqeq r2, r0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ @@ -111390,15 +111390,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r2, r4, asr r6 │ │ │ │ + teqeq r2, r4, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 78c88 <__cxa_atexit@plt+0x6cce8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -111415,30 +111415,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r2, ip, asr #11 │ │ │ │ + teqeq r2, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 78cc8 <__cxa_atexit@plt+0x6cd28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsl #11 │ │ │ │ + teqeq r2, r4, ror #10 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 78d3c <__cxa_atexit@plt+0x6cd9c> │ │ │ │ ldr r2, [pc, #92] @ 78d44 <__cxa_atexit@plt+0x6cda4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -111462,15 +111462,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - teqeq r2, r4, asr #13 │ │ │ │ + teqeq r2, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -111538,18 +111538,18 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r2, r4 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - teqeq r2, r4, ror #11 │ │ │ │ + teqeq r2, r4, asr #11 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - teqeq r2, r8, lsr #12 │ │ │ │ + teqeq r2, r8, lsl #12 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 78ef8 <__cxa_atexit@plt+0x6cf58> │ │ │ │ @@ -111575,15 +111575,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r2, ip, lsl #6 │ │ │ │ + teqeq r2, ip, ror #5 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 78f94 <__cxa_atexit@plt+0x6cff4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -111613,16 +111613,16 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, lsl r3 │ │ │ │ - teqeq r2, r0, asr r3 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + teqeq r2, r0, lsr r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 7905c <__cxa_atexit@plt+0x6d0bc> │ │ │ │ @@ -111751,15 +111751,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrheq r3, [r2, -r0]! │ │ │ │ + @ instruction: 0x01323090 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 7922c <__cxa_atexit@plt+0x6d28c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -111776,30 +111776,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r2, r8, lsr #32 │ │ │ │ + teqeq r2, r8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 7926c <__cxa_atexit@plt+0x6d2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror #31 │ │ │ │ + teqeq r2, r0, asr #31 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7931c <__cxa_atexit@plt+0x6d37c> │ │ │ │ ldr lr, [pc, #152] @ 79324 <__cxa_atexit@plt+0x6d384> │ │ │ │ ldr r8, [pc, #152] @ 79328 <__cxa_atexit@plt+0x6d388> │ │ │ │ @@ -111838,16 +111838,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - teqeq r2, r4, asr #30 │ │ │ │ - teqeq r2, r4, ror #1 │ │ │ │ + teqeq r2, r4, lsr #30 │ │ │ │ + teqeq r2, r4, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt 79360 <__cxa_atexit@plt+0x6d3c0> │ │ │ │ ldr r3, [pc, #36] @ 79374 <__cxa_atexit@plt+0x6d3d4> │ │ │ │ @@ -111858,15 +111858,15 @@ │ │ │ │ b 7864c <__cxa_atexit@plt+0x6c6ac> │ │ │ │ ldr r7, [pc, #16] @ 79378 <__cxa_atexit@plt+0x6d3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01323090 │ │ │ │ + teqeq r2, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -111931,21 +111931,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 794a8 <__cxa_atexit@plt+0x6d508> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r8, lsl #31 │ │ │ │ + teqeq r2, r8, ror #30 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ teqeq r2, ip @ │ │ │ │ - ldrdeq r1, [r2, -r4]! │ │ │ │ + @ instruction: 0x012214b4 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 79508 <__cxa_atexit@plt+0x6d568> │ │ │ │ ldr r2, [pc, #60] @ 79510 <__cxa_atexit@plt+0x6d570> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -111981,16 +111981,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r0, lsr #29 │ │ │ │ - @ instruction: 0x01221578 │ │ │ │ + teqeq r2, r0, lsl #29 │ │ │ │ + @ instruction: 0x01221558 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 79620 <__cxa_atexit@plt+0x6d680> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [pc, #156] @ 79628 <__cxa_atexit@plt+0x6d688> │ │ │ │ @@ -112030,19 +112030,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, asr ip │ │ │ │ + teqeq r2, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawteq r2, r4, r4, r1 │ │ │ │ - @ instruction: 0x012214bc │ │ │ │ + @ instruction: 0x012214a4 │ │ │ │ + @ instruction: 0x0122149c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112055,15 +112055,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r8, ror sp │ │ │ │ + teqeq r2, r8, asr sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 796d4 <__cxa_atexit@plt+0x6d734> │ │ │ │ @@ -112076,15 +112076,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, ip, lsr #26 │ │ │ │ + teqeq r2, ip, lsl #26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79724 <__cxa_atexit@plt+0x6d784> │ │ │ │ @@ -112097,15 +112097,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r2, r4 @ │ │ │ │ - @ instruction: 0x012213ac │ │ │ │ + smlawbeq r2, ip, r3, r1 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 797ec <__cxa_atexit@plt+0x6d84c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [pc, #156] @ 797f4 <__cxa_atexit@plt+0x6d854> │ │ │ │ @@ -112145,19 +112145,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r4, lsl #21 │ │ │ │ + teqeq r2, r4, ror #20 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq r1, [r2, -r8]! │ │ │ │ - strdeq r1, [r2, -r0]! │ │ │ │ + ldrdeq r1, [r2, -r8]! │ │ │ │ + ldrdeq r1, [r2, -r0]! │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112170,15 +112170,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, ip, lsr #23 │ │ │ │ + teqeq r2, ip, lsl #23 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 798a0 <__cxa_atexit@plt+0x6d900> │ │ │ │ @@ -112191,15 +112191,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r2, r0, ror #22 │ │ │ │ + teqeq r2, r0, asr #22 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 798f0 <__cxa_atexit@plt+0x6d950> │ │ │ │ @@ -112211,15 +112211,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r2, r8, lsl #22 │ │ │ │ + teqeq r2, r8, ror #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 79ad8 <__cxa_atexit@plt+0x6db38> │ │ │ │ @@ -112349,22 +112349,22 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r8, asr #18 │ │ │ │ + teqeq r2, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, lsr lr │ │ │ │ - teqeq r2, r8, ror sl │ │ │ │ - teqeq r2, r4, ror sl │ │ │ │ - @ instruction: 0x01221118 │ │ │ │ + teqeq r2, r8, asr sl │ │ │ │ + teqeq r2, r4, asr sl │ │ │ │ + strdeq r1, [r2, -r8]! │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ - teqeq r2, r8, lsr #17 │ │ │ │ + teqeq r2, r8, lsl #17 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 79ea4 <__cxa_atexit@plt+0x6df04> │ │ │ │ add sl, r5, #12 │ │ │ │ @@ -112600,46 +112600,46 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r9, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, asr #13 │ │ │ │ + teqeq r2, ip, lsr #13 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - teqeq r2, r0, lsr #14 │ │ │ │ + teqeq r2, r0, lsl #14 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffc2a8 │ │ │ │ @ instruction: 0xffffc1f0 │ │ │ │ tsteq sp, lr, lsr r4 │ │ │ │ - @ instruction: 0x01220b54 │ │ │ │ + @ instruction: 0x01220b34 │ │ │ │ @ instruction: 0xffffc430 │ │ │ │ @ instruction: 0xffffc2ec │ │ │ │ @ instruction: 0x010d56bf │ │ │ │ - @ instruction: 0x01220b00 │ │ │ │ + smulwteq r2, r0, sl │ │ │ │ muleq r0, ip, r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - @ instruction: 0x01220bbc │ │ │ │ + @ instruction: 0x01220b9c │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 79b44 <__cxa_atexit@plt+0x6dba4> │ │ │ │ - smlawbeq r2, ip, fp, r0 │ │ │ │ + @ instruction: 0x01220b6c │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r2, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 7a3fc <__cxa_atexit@plt+0x6e45c> │ │ │ │ - @ instruction: 0x01220b64 │ │ │ │ + @ instruction: 0x01220b44 │ │ │ │ andeq r1, r0, r9, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 79fc4 <__cxa_atexit@plt+0x6e024> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #28] │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -112663,25 +112663,25 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 7a3fc <__cxa_atexit@plt+0x6e45c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smulwteq r2, r4, sl │ │ │ │ + smlawteq r2, r4, sl, r0 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r2, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 7a3fc <__cxa_atexit@plt+0x6e45c> │ │ │ │ - @ instruction: 0x01220abc │ │ │ │ + @ instruction: 0x01220a9c │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 7a200 <__cxa_atexit@plt+0x6e260> │ │ │ │ @@ -112814,27 +112814,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r5, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r0, ror #6 │ │ │ │ - teqeq r2, ip, asr r3 │ │ │ │ - teqeq r2, r0, asr r1 │ │ │ │ - teqeq r2, r8, ror r1 │ │ │ │ + teqeq r2, r0, asr #6 │ │ │ │ + teqeq r2, ip, lsr r3 │ │ │ │ + teqeq r2, r0, lsr r1 │ │ │ │ + teqeq r2, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ - @ instruction: 0x01220894 │ │ │ │ + @ instruction: 0x01220874 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffeaf8 │ │ │ │ @ instruction: 0xffffc24c │ │ │ │ @ instruction: 0xffffc194 │ │ │ │ tsteq sp, r2, lsl r1 │ │ │ │ - @ instruction: 0x01220848 │ │ │ │ + @ instruction: 0x01220828 │ │ │ │ andeq r1, r0, r8, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 7a370 <__cxa_atexit@plt+0x6e3d0> │ │ │ │ @@ -112897,30 +112897,30 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ - teqeq r2, r0, asr r0 │ │ │ │ + teqeq r2, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ @ instruction: 0xffffef18 │ │ │ │ - @ instruction: 0x01220728 │ │ │ │ + @ instruction: 0x01220708 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r2, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 7a3fc <__cxa_atexit@plt+0x6e45c> │ │ │ │ - @ instruction: 0x01220700 │ │ │ │ + smulwteq r2, r0, r6 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 7a5bc <__cxa_atexit@plt+0x6e61c> │ │ │ │ @@ -113053,27 +113053,27 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r5, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r2, r4, lsr #31 │ │ │ │ - teqeq r2, r0, lsr #31 │ │ │ │ - teqeq r2, r4 @ │ │ │ │ + teqeq r2, r4, lsl #31 │ │ │ │ + teqeq r2, r0, lsl #31 │ │ │ │ + teqeq r2, r4, ror sp │ │ │ │ teqeq r2, ip @ │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - ldrdeq r0, [r2, -r8]! │ │ │ │ + @ instruction: 0x012204b8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ @ instruction: 0xffffe73c │ │ │ │ @ instruction: 0xffffbe90 │ │ │ │ @ instruction: 0xffffbdd8 │ │ │ │ tsteq sp, r6, asr sp │ │ │ │ - smlawbeq r2, ip, r4, r0 │ │ │ │ + @ instruction: 0x0122046c │ │ │ │ andeq r1, r0, r8, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 7a72c <__cxa_atexit@plt+0x6e78c> │ │ │ │ @@ -113136,15 +113136,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ - teqeq r2, r4 @ │ │ │ │ + teqeq r2, r4, ror ip │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffe7a4 │ │ │ │ @ instruction: 0xffffeb5c │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -113184,15 +113184,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xffffe6d0 │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01220158 │ │ │ │ + @ instruction: 0x01220138 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 7a900 <__cxa_atexit@plt+0x6e960> │ │ │ │ @@ -113247,15 +113247,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7a930 <__cxa_atexit@plt+0x6e990> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffec5c │ │ │ │ - teqeq r2, r4, lsr #21 │ │ │ │ + teqeq r2, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ andeq r0, r0, r7, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -113292,15 +113292,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffdfdc │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x01220224 │ │ │ │ + @ instruction: 0x01220204 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7aa60 <__cxa_atexit@plt+0x6eac0> │ │ │ │ ldr r3, [pc, #108] @ 7aa70 <__cxa_atexit@plt+0x6ead0> │ │ │ │ @@ -113331,16 +113331,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7aa7c <__cxa_atexit@plt+0x6eadc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012201b8 │ │ │ │ - smlawbeq r2, r8, r1, r0 │ │ │ │ + @ instruction: 0x01220198 │ │ │ │ + @ instruction: 0x01220168 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 7aad0 <__cxa_atexit@plt+0x6eb30> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113354,15 +113354,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 7990c <__cxa_atexit@plt+0x6d96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01220130 │ │ │ │ + @ instruction: 0x01220110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7aafc <__cxa_atexit@plt+0x6eb5c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -113383,17 +113383,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ab50 <__cxa_atexit@plt+0x6ebb0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f748 <__cxa_atexit@plt+0x11137a8> │ │ │ │ - teqeq r2, ip, asr #16 │ │ │ │ + teqeq r2, ip, lsr #16 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strheq r0, [r2, -r0]! @ │ │ │ │ + @ instruction: 0x01220090 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -113418,29 +113418,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - msreq CPSR_c, r8, ror ip │ │ │ │ - @ instruction: 0x01220064 │ │ │ │ - @ instruction: 0x01220028 │ │ │ │ + msreq CPSR_c, r8, asr ip │ │ │ │ + @ instruction: 0x01220044 │ │ │ │ + @ instruction: 0x01220008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7ac0c <__cxa_atexit@plt+0x6ec6c> │ │ │ │ ldr r2, [pc, #24] @ 7ac10 <__cxa_atexit@plt+0x6ec70> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b 7990c <__cxa_atexit@plt+0x6d96c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - msreq CPSR_c, r4, lsl ip │ │ │ │ + strdeq pc, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ac48 <__cxa_atexit@plt+0x6eca8> │ │ │ │ @@ -113452,15 +113452,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ac64 <__cxa_atexit@plt+0x6ecc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f748 <__cxa_atexit@plt+0x11137a8> │ │ │ │ - teqeq r2, r8, lsr r7 │ │ │ │ + teqeq r2, r8, lsl r7 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7aea8 <__cxa_atexit@plt+0x6ef08> │ │ │ │ @@ -113604,20 +113604,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r2, r8, asr #8 │ │ │ │ + teqeq r2, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r2, r0, asr #7 │ │ │ │ + teqeq r2, r0, lsr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7af4c <__cxa_atexit@plt+0x6efac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -113640,15 +113640,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7af50 <__cxa_atexit@plt+0x6efb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, r4, lsl #6 │ │ │ │ + teqeq r2, r4, ror #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -113662,15 +113662,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7afa8 <__cxa_atexit@plt+0x6f008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r0, lsr #5 │ │ │ │ + teqeq r2, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7b010 <__cxa_atexit@plt+0x6f070> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -113689,15 +113689,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b014 <__cxa_atexit@plt+0x6f074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r2, r0, asr #4 │ │ │ │ + teqeq r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -113707,15 +113707,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7b05c <__cxa_atexit@plt+0x6f0bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, ror #3 │ │ │ │ + teqeq r2, ip, asr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7b0b0 <__cxa_atexit@plt+0x6f110> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -113729,28 +113729,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b0b4 <__cxa_atexit@plt+0x6f114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r2, r0, lsr #3 │ │ │ │ + teqeq r2, r0, lsl #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7b0e8 <__cxa_atexit@plt+0x6f148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, ror #2 │ │ │ │ + teqeq r2, r0, asr #2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7b16c <__cxa_atexit@plt+0x6f1cc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -113776,15 +113776,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b170 <__cxa_atexit@plt+0x6f1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r2, r4, ror #1 │ │ │ │ + teqeq r2, r4, asr #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -113801,15 +113801,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7b1d4 <__cxa_atexit@plt+0x6f234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r4, ror r0 │ │ │ │ + teqeq r2, r4, asr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b418 <__cxa_atexit@plt+0x6f478> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -113957,15 +113957,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ teqeq r2, r8 @ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r2, r0, asr lr │ │ │ │ + teqeq r2, r0, lsr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7b4bc <__cxa_atexit@plt+0x6f51c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -113988,15 +113988,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b4c0 <__cxa_atexit@plt+0x6f520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, r4 @ │ │ │ │ + teqeq r2, r4, ror sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -114010,15 +114010,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7b518 <__cxa_atexit@plt+0x6f578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r0, lsr sp │ │ │ │ + teqeq r2, r0, lsl sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7b580 <__cxa_atexit@plt+0x6f5e0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114055,15 +114055,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7b5cc <__cxa_atexit@plt+0x6f62c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, ror ip │ │ │ │ + teqeq r2, ip, asr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7b620 <__cxa_atexit@plt+0x6f680> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114077,15 +114077,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b624 <__cxa_atexit@plt+0x6f684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r2, r0, lsr ip │ │ │ │ + teqeq r2, r0, lsl ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -114124,15 +114124,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b6e0 <__cxa_atexit@plt+0x6f740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r2, r4, ror fp │ │ │ │ + teqeq r2, r4, asr fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -114149,15 +114149,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7b744 <__cxa_atexit@plt+0x6f7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r4, lsl #22 │ │ │ │ + teqeq r2, r4, ror #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b988 <__cxa_atexit@plt+0x6f9e8> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -114300,20 +114300,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r2, r8, ror #18 │ │ │ │ + teqeq r2, r8, asr #18 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r2, r0, ror #17 │ │ │ │ + teqeq r2, r0, asr #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7ba2c <__cxa_atexit@plt+0x6fa8c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114336,15 +114336,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7ba30 <__cxa_atexit@plt+0x6fa90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, r4, lsr #16 │ │ │ │ + teqeq r2, r4, lsl #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -114358,15 +114358,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7ba88 <__cxa_atexit@plt+0x6fae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r0, asr #15 │ │ │ │ + teqeq r2, r0, lsr #15 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7baf0 <__cxa_atexit@plt+0x6fb50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114385,15 +114385,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7baf4 <__cxa_atexit@plt+0x6fb54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r2, r0, ror #14 │ │ │ │ + teqeq r2, r0, asr #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -114403,15 +114403,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7bb3c <__cxa_atexit@plt+0x6fb9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, lsl #14 │ │ │ │ + teqeq r2, ip, ror #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7bb90 <__cxa_atexit@plt+0x6fbf0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114425,28 +114425,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7bb94 <__cxa_atexit@plt+0x6fbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r2, r0, asr #13 │ │ │ │ + teqeq r2, r0, lsr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7bbc8 <__cxa_atexit@plt+0x6fc28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r0, lsl #13 │ │ │ │ + teqeq r2, r0, ror #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7bc4c <__cxa_atexit@plt+0x6fcac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114472,15 +114472,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7bc50 <__cxa_atexit@plt+0x6fcb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r2, r4, lsl #12 │ │ │ │ + teqeq r2, r4, ror #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -114497,15 +114497,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7bcb4 <__cxa_atexit@plt+0x6fd14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r4 @ │ │ │ │ + teqeq r2, r4, ror r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -114547,15 +114547,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r2, r4, lsr #10 │ │ │ │ + teqeq r2, r4, lsl #10 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7bdd8 <__cxa_atexit@plt+0x6fe38> │ │ │ │ @@ -114574,15 +114574,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 7b754 <__cxa_atexit@plt+0x6f7b4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ + teqeq r2, r8, ror r4 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 7b1e4 <__cxa_atexit@plt+0x6f244> │ │ │ │ @@ -114732,20 +114732,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r2, r8, lsr #5 │ │ │ │ + teqeq r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r2, r0, lsr #4 │ │ │ │ + teqeq r2, r0, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7c0ec <__cxa_atexit@plt+0x7014c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114768,15 +114768,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c0f0 <__cxa_atexit@plt+0x70150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r2, r4, ror #2 │ │ │ │ + teqeq r2, r4, asr #2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -114790,15 +114790,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7c148 <__cxa_atexit@plt+0x701a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r2, r0, lsl #2 │ │ │ │ + teqeq r2, r0, ror #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7c1b0 <__cxa_atexit@plt+0x70210> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114817,15 +114817,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c1b4 <__cxa_atexit@plt+0x70214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r2, r0, lsr #1 │ │ │ │ + teqeq r2, r0, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -114835,15 +114835,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7c1fc <__cxa_atexit@plt+0x7025c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, ip, asr #32 │ │ │ │ + teqeq r2, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7c250 <__cxa_atexit@plt+0x702b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114857,28 +114857,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c254 <__cxa_atexit@plt+0x702b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r2, r0 │ │ │ │ + teqpeq r1, r0, ror #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7c288 <__cxa_atexit@plt+0x702e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r1, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7c30c <__cxa_atexit@plt+0x7036c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -114904,15 +114904,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c310 <__cxa_atexit@plt+0x70370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqpeq r1, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -115080,15 +115080,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqpeq r1, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -115138,15 +115138,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7c6b8 <__cxa_atexit@plt+0x70718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7c720 <__cxa_atexit@plt+0x70780> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -115165,15 +115165,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c724 <__cxa_atexit@plt+0x70784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqpeq r1, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -115205,28 +115205,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c7c4 <__cxa_atexit@plt+0x70824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7c7f8 <__cxa_atexit@plt+0x70858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r1, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7c87c <__cxa_atexit@plt+0x708dc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -115277,15 +115277,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7c8e4 <__cxa_atexit@plt+0x70944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r1, r4, ror #18 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4, asr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -115354,15 +115354,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 7c384 <__cxa_atexit@plt+0x703e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqpeq r1, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 7be14 <__cxa_atexit@plt+0x6fe74> │ │ │ │ @@ -115512,15 +115512,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqpeq r1, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -115548,15 +115548,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7cd20 <__cxa_atexit@plt+0x70d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqpeq r1, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -115597,15 +115597,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7cde4 <__cxa_atexit@plt+0x70e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqpeq r1, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -115615,15 +115615,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7ce2c <__cxa_atexit@plt+0x70e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r1, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, ip @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7ce80 <__cxa_atexit@plt+0x70ee0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -115650,15 +115650,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7ceb8 <__cxa_atexit@plt+0x70f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, ror r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7cf3c <__cxa_atexit@plt+0x70f9c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -115684,15 +115684,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7cf40 <__cxa_atexit@plt+0x70fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqpeq r1, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -115709,15 +115709,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7cfa4 <__cxa_atexit@plt+0x71004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r1, r4, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7d004 <__cxa_atexit@plt+0x71064> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -115740,16 +115740,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqpeq r1, r4, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - teqpeq r1, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r4, ror #3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -115812,15 +115812,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqpeq r1, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r1, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -115856,15 +115856,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ 7d1f4 <__cxa_atexit@plt+0x71254> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrsbeq pc, [r1, -r4]! @ │ │ │ │ + ldrheq pc, [r1, -r4]! @ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -115956,15 +115956,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r1, r0, lsr #30 │ │ │ │ + teqeq r1, r0, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d3dc <__cxa_atexit@plt+0x7143c> │ │ │ │ @@ -115983,15 +115983,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 7ca44 <__cxa_atexit@plt+0x70aa4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, r4 @ │ │ │ │ + teqeq r1, r4, ror lr │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 7be14 <__cxa_atexit@plt+0x6fe74> │ │ │ │ @@ -116141,20 +116141,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r4, lsr #25 │ │ │ │ + teqeq r1, r4, lsl #25 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, ip, lsl ip │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7d6f0 <__cxa_atexit@plt+0x71750> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116177,15 +116177,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7d6f4 <__cxa_atexit@plt+0x71754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r0, ror #22 │ │ │ │ + teqeq r1, r0, asr #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -116226,15 +116226,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7d7b8 <__cxa_atexit@plt+0x71818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, ip @ │ │ │ │ + teqeq r1, ip, ror sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -116244,15 +116244,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7d800 <__cxa_atexit@plt+0x71860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, asr #20 │ │ │ │ + teqeq r1, r8, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7d854 <__cxa_atexit@plt+0x718b4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116313,15 +116313,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7d914 <__cxa_atexit@plt+0x71974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r0, asr #18 │ │ │ │ + teqeq r1, r0, lsr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -116489,20 +116489,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r4, lsr r7 │ │ │ │ + teqeq r1, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, ip, lsr #13 │ │ │ │ + teqeq r1, ip, lsl #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7dc60 <__cxa_atexit@plt+0x71cc0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116547,15 +116547,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7dcbc <__cxa_atexit@plt+0x71d1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, ip, lsl #11 │ │ │ │ + teqeq r1, ip, ror #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7dd24 <__cxa_atexit@plt+0x71d84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116574,15 +116574,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7dd28 <__cxa_atexit@plt+0x71d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, ip, lsr #10 │ │ │ │ + teqeq r1, ip, lsl #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -116614,28 +116614,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7ddc8 <__cxa_atexit@plt+0x71e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, ip, lsl #9 │ │ │ │ + teqeq r1, ip, ror #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7ddfc <__cxa_atexit@plt+0x71e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, asr #8 │ │ │ │ + teqeq r1, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7de80 <__cxa_atexit@plt+0x71ee0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116686,15 +116686,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7dee8 <__cxa_atexit@plt+0x71f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r0, ror #6 │ │ │ │ + teqeq r1, r0, asr #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7df68 <__cxa_atexit@plt+0x71fc8> │ │ │ │ @@ -116805,15 +116805,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 7dff8 <__cxa_atexit@plt+0x72058> │ │ │ │ - teqeq r1, ip, lsr r2 │ │ │ │ + teqeq r1, ip, lsl r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7e308 <__cxa_atexit@plt+0x72368> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -116956,20 +116956,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r8, ror #31 │ │ │ │ + teqeq r1, r8, asr #31 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, r0, ror #30 │ │ │ │ + teqeq r1, r0, asr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7e3ac <__cxa_atexit@plt+0x7240c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -116992,15 +116992,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e3b0 <__cxa_atexit@plt+0x72410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r4, lsr #29 │ │ │ │ + teqeq r1, r4, lsl #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -117014,15 +117014,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7e408 <__cxa_atexit@plt+0x72468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r0, asr #28 │ │ │ │ + teqeq r1, r0, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 7e470 <__cxa_atexit@plt+0x724d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -117041,15 +117041,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e474 <__cxa_atexit@plt+0x724d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r0, ror #27 │ │ │ │ + teqeq r1, r0, asr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -117059,15 +117059,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7e4bc <__cxa_atexit@plt+0x7251c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsl #27 │ │ │ │ + teqeq r1, ip, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 7e510 <__cxa_atexit@plt+0x72570> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -117081,28 +117081,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e514 <__cxa_atexit@plt+0x72574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, r0, asr #26 │ │ │ │ + teqeq r1, r0, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7e548 <__cxa_atexit@plt+0x725a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, lsl #26 │ │ │ │ + teqeq r1, r0, ror #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7e5cc <__cxa_atexit@plt+0x7262c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -117128,15 +117128,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e5d0 <__cxa_atexit@plt+0x72630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r4, lsl #25 │ │ │ │ + teqeq r1, r4, ror #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -117153,15 +117153,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 7e634 <__cxa_atexit@plt+0x72694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r4, lsl ip │ │ │ │ + teqeq r1, r4 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7e6c8 <__cxa_atexit@plt+0x72728> │ │ │ │ @@ -117404,15 +117404,15 @@ │ │ │ │ add r7, sl, lr │ │ │ │ strb r8, [r7] │ │ │ │ ldr r7, [pc, #12] @ 7ea20 <__cxa_atexit@plt+0x72a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsr #16 │ │ │ │ + teqeq r1, ip, lsl #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7ea68 <__cxa_atexit@plt+0x72ac8> │ │ │ │ ldr r7, [pc, #52] @ 7ea78 <__cxa_atexit@plt+0x72ad8> │ │ │ │ @@ -117427,15 +117427,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7ea7c <__cxa_atexit@plt+0x72adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq ip, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121c1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ lsrs r7, r1, #24 │ │ │ │ beq 7eb30 <__cxa_atexit@plt+0x72b90> │ │ │ │ cmp r7, #1 │ │ │ │ beq 7eac8 <__cxa_atexit@plt+0x72b28> │ │ │ │ @@ -117528,24 +117528,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #22 │ │ │ │ - teqeq r1, ip, asr #15 │ │ │ │ - teqeq r1, ip, asr #15 │ │ │ │ + teqeq r1, ip, lsr #15 │ │ │ │ + teqeq r1, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - teqeq r1, r0, asr #17 │ │ │ │ + teqeq r1, r0, lsr #17 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq r1, r8, lsr r8 │ │ │ │ - teqeq r1, r0, asr #16 │ │ │ │ + teqeq r1, r8, lsl r8 │ │ │ │ + teqeq r1, r0, lsr #16 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ec98 <__cxa_atexit@plt+0x72cf8> │ │ │ │ @@ -117570,15 +117570,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ teqeq r1, ip @ │ │ │ │ - teqeq r1, r0, asr #13 │ │ │ │ + teqeq r1, r0, lsr #13 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7ed58 <__cxa_atexit@plt+0x72db8> │ │ │ │ ldr r3, [pc, #256] @ 7eddc <__cxa_atexit@plt+0x72e3c> │ │ │ │ @@ -117641,21 +117641,21 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 7edc4 <__cxa_atexit@plt+0x72e24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ - teqeq r1, r4, asr #11 │ │ │ │ teqeq r1, r4, lsr #11 │ │ │ │ + teqeq r1, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ - teqeq r1, r0, lsr r6 │ │ │ │ - teqeq r1, ip, lsl #12 │ │ │ │ + teqeq r1, r0, lsl r6 │ │ │ │ + teqeq r1, ip, ror #11 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ee6c <__cxa_atexit@plt+0x72ecc> │ │ │ │ @@ -117684,15 +117684,15 @@ │ │ │ │ strb r2, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - teqeq r1, r0, lsr #10 │ │ │ │ + teqeq r1, r0, lsl #10 │ │ │ │ teqeq r1, ip @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7eeb8 <__cxa_atexit@plt+0x72f18> │ │ │ │ ldr r3, [pc, #164] @ 7ef48 <__cxa_atexit@plt+0x72fa8> │ │ │ │ @@ -117735,15 +117735,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r1, r0, lsl #10 │ │ │ │ + teqeq r1, r0, ror #9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ lsr r2, lr, #16 │ │ │ │ @@ -117792,15 +117792,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ - teqeq r1, ip, lsl r4 │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117829,15 +117829,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7f0c8 <__cxa_atexit@plt+0x73128> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ - teqeq r1, ip, lsl #7 │ │ │ │ + teqeq r1, ip, ror #6 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117855,15 +117855,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7f130 <__cxa_atexit@plt+0x73190> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r4, lsl #6 │ │ │ │ + teqeq r1, r4, ror #5 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f1e0 <__cxa_atexit@plt+0x73240> │ │ │ │ ldr r3, [pc, #204] @ 7f21c <__cxa_atexit@plt+0x7327c> │ │ │ │ @@ -117917,17 +117917,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0121ba48 │ │ │ │ + @ instruction: 0x0121ba28 │ │ │ │ @ instruction: 0xffffed40 │ │ │ │ - teqeq r1, r0, asr #4 │ │ │ │ + teqeq r1, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -117963,15 +117963,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffec68 │ │ │ │ - teqeq r1, r8, ror #2 │ │ │ │ + teqeq r1, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117995,15 +117995,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7f360 <__cxa_atexit@plt+0x733c0> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ - teqeq r1, r0, ror #1 │ │ │ │ + teqeq r1, r0, asr #1 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118029,16 +118029,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 7f3ec <__cxa_atexit@plt+0x7344c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r1, ip, lsr #31 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + teqeq r1, ip, lsl #31 │ │ │ │ + teqeq r1, r0, ror pc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f49c <__cxa_atexit@plt+0x734fc> │ │ │ │ ldr r3, [pc, #204] @ 7f4d8 <__cxa_atexit@plt+0x73538> │ │ │ │ @@ -118092,17 +118092,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlawbeq r1, ip, r7, fp │ │ │ │ + @ instruction: 0x0121b76c │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ - teqeq r1, r4, lsl #31 │ │ │ │ + teqeq r1, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -118138,15 +118138,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffe43c │ │ │ │ - teqeq r1, ip, lsr #29 │ │ │ │ + teqeq r1, ip, lsl #29 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118170,15 +118170,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7f61c <__cxa_atexit@plt+0x7367c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffe3b4 │ │ │ │ - teqeq r1, r4, lsr #28 │ │ │ │ + teqeq r1, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118274,21 +118274,21 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 7f7a8 <__cxa_atexit@plt+0x73808> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ - teqeq r1, r0, ror #23 │ │ │ │ teqeq r1, r0, asr #23 │ │ │ │ + teqeq r1, r0, lsr #23 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffffc718 │ │ │ │ - teqeq r1, r8, asr #24 │ │ │ │ - teqeq r1, r4, lsr #24 │ │ │ │ + teqeq r1, r8, lsr #24 │ │ │ │ + teqeq r1, r4, lsl #24 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f850 <__cxa_atexit@plt+0x738b0> │ │ │ │ @@ -118317,16 +118317,16 @@ │ │ │ │ strb ip, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ - teqeq r1, ip, lsr fp │ │ │ │ - teqeq r1, r8, lsl fp │ │ │ │ + teqeq r1, ip, lsl fp │ │ │ │ + teqeq r1, r8 @ │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f904 <__cxa_atexit@plt+0x73964> │ │ │ │ ldr r3, [pc, #252] @ 7f984 <__cxa_atexit@plt+0x739e4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -118387,21 +118387,21 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 7f96c <__cxa_atexit@plt+0x739cc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq r1, ip, lsl sl │ │ │ │ + teqeq r1, ip @ │ │ │ │ teqeq r1, ip @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xffffd170 │ │ │ │ - teqeq r1, r4, lsl #21 │ │ │ │ teqeq r1, r4, ror #20 │ │ │ │ + teqeq r1, r4, asr #20 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7fa14 <__cxa_atexit@plt+0x73a74> │ │ │ │ @@ -118430,16 +118430,16 @@ │ │ │ │ str r1, [r5, #20] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffd078 │ │ │ │ - teqeq r1, r8, ror r9 │ │ │ │ teqeq r1, r8, asr r9 │ │ │ │ + teqeq r1, r8, lsr r9 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7fabc <__cxa_atexit@plt+0x73b1c> │ │ │ │ ldr r3, [pc, #168] @ 7faf4 <__cxa_atexit@plt+0x73b54> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -118482,15 +118482,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - teqeq r1, r0, lsr r9 │ │ │ │ + teqeq r1, r0, lsl r9 │ │ │ │ @ instruction: 0xffffd98c │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118647,15 +118647,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffd414 │ │ │ │ teqeq r1, ip @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffd628 │ │ │ │ - teqeq r1, ip, asr r7 │ │ │ │ + teqeq r1, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r1, r4 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -118683,15 +118683,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7fe20 <__cxa_atexit@plt+0x73e80> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffd4fc │ │ │ │ - teqeq r1, ip, lsr #12 │ │ │ │ + teqeq r1, ip, lsl #12 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118708,15 +118708,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7fe84 <__cxa_atexit@plt+0x73ee4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r4, lsr #11 │ │ │ │ + teqeq r1, r4, lsl #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118745,15 +118745,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7ff18 <__cxa_atexit@plt+0x73f78> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffd170 │ │ │ │ - teqeq r1, r8, lsl r5 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80004 <__cxa_atexit@plt+0x74064> │ │ │ │ ldr r3, [pc, #364] @ 800a4 <__cxa_atexit@plt+0x74104> │ │ │ │ @@ -118849,15 +118849,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ teqeq r1, r4 @ │ │ │ │ @ instruction: 0xffffc3d0 │ │ │ │ @ instruction: 0xffffc92c │ │ │ │ - teqeq r1, r8, lsl r4 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80188 <__cxa_atexit@plt+0x741e8> │ │ │ │ @@ -118907,15 +118907,15 @@ │ │ │ │ str ip, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffc254 │ │ │ │ @ instruction: 0xffffc7b0 │ │ │ │ - teqeq r1, ip @ │ │ │ │ + teqeq r1, ip, ror r2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -118932,15 +118932,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 80204 <__cxa_atexit@plt+0x74264> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r0, lsr r2 │ │ │ │ + teqeq r1, r0, lsl r2 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8029c <__cxa_atexit@plt+0x742fc> │ │ │ │ ldr r3, [pc, #248] @ 8031c <__cxa_atexit@plt+0x7437c> │ │ │ │ @@ -119001,21 +119001,21 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 80304 <__cxa_atexit@plt+0x74364> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqeq r1, r8, lsl #1 │ │ │ │ - teqeq r1, ip, rrx │ │ │ │ + teqeq r1, r8, rrx │ │ │ │ + teqeq r1, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ - teqeq r1, r8, ror #1 │ │ │ │ teqeq r1, r8, asr #1 │ │ │ │ + teqeq r1, r8, lsr #1 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 803a8 <__cxa_atexit@plt+0x74408> │ │ │ │ @@ -119043,16 +119043,16 @@ │ │ │ │ stmib r5, {r0, r3} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffae80 │ │ │ │ - teqeq r1, r0, ror #31 │ │ │ │ teqeq r1, r0, asr #31 │ │ │ │ + teqeq r1, r0, lsr #31 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 804a8 <__cxa_atexit@plt+0x74508> │ │ │ │ ldr r3, [pc, #360] @ 80548 <__cxa_atexit@plt+0x745a8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -119143,18 +119143,18 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - teqeq r1, r0, lsl pc │ │ │ │ + teqeq r1, r0 @ │ │ │ │ @ instruction: 0xffffb2fc │ │ │ │ @ instruction: 0xffffb858 │ │ │ │ - teqeq r1, r8, ror pc │ │ │ │ + teqeq r1, r8, asr pc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8062c <__cxa_atexit@plt+0x7468c> │ │ │ │ @@ -119229,15 +119229,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 806a8 <__cxa_atexit@plt+0x74708> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, ip, lsl #27 │ │ │ │ + teqeq r1, ip, ror #26 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80758 <__cxa_atexit@plt+0x747b8> │ │ │ │ ldr r3, [pc, #204] @ 80794 <__cxa_atexit@plt+0x747f4> │ │ │ │ @@ -119291,17 +119291,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq sl, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121a4b0 │ │ │ │ @ instruction: 0xffffa544 │ │ │ │ - teqeq r1, r8, asr #25 │ │ │ │ + teqeq r1, r8, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -119369,24 +119369,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 808d8 <__cxa_atexit@plt+0x74938> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffa3e4 │ │ │ │ - teqeq r1, r8, ror #22 │ │ │ │ + teqeq r1, r8, asr #22 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 808f8 <__cxa_atexit@plt+0x74958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r1, ip, ror #17 │ │ │ │ + teqeq r1, ip, asr #17 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 80938 <__cxa_atexit@plt+0x74998> │ │ │ │ @@ -119434,22 +119434,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - teqeq r1, r0, lsr r8 │ │ │ │ + teqeq r1, r0, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x0121a29c │ │ │ │ + @ instruction: 0x0121a27c │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 80a5c <__cxa_atexit@plt+0x74abc> │ │ │ │ @@ -119475,40 +119475,40 @@ │ │ │ │ b 80a6c <__cxa_atexit@plt+0x74acc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 80a7c <__cxa_atexit@plt+0x74adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121a238 │ │ │ │ + @ instruction: 0x0121a218 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ tsteq ip, r3, asr r8 │ │ │ │ - @ instruction: 0x0121a208 │ │ │ │ + @ instruction: 0x0121a1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 80ab8 <__cxa_atexit@plt+0x74b18> │ │ │ │ ldr r9, [pc, #24] @ 80abc <__cxa_atexit@plt+0x74b1c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x0121a1e0 │ │ │ │ - @ instruction: 0x01219d1c │ │ │ │ + smlawteq r1, r0, r1, sl │ │ │ │ + strdeq r9, [r1, -ip]! │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 80adc <__cxa_atexit@plt+0x74b3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - teqeq r1, r8, lsl #14 │ │ │ │ - @ instruction: 0x0121a1e0 │ │ │ │ + teqeq r1, r8, ror #13 │ │ │ │ + smlawteq r1, r0, r1, sl │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 80b40 <__cxa_atexit@plt+0x74ba0> │ │ │ │ @@ -119532,31 +119532,31 @@ │ │ │ │ b 80b50 <__cxa_atexit@plt+0x74bb0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 80b60 <__cxa_atexit@plt+0x74bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r1, r4, r1, sl │ │ │ │ + @ instruction: 0x0121a164 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ tsteq ip, sl, asr #14 │ │ │ │ - @ instruction: 0x0121a154 │ │ │ │ + @ instruction: 0x0121a134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 80b9c <__cxa_atexit@plt+0x74bfc> │ │ │ │ ldr r9, [pc, #24] @ 80ba0 <__cxa_atexit@plt+0x74c00> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x0121a12c │ │ │ │ - @ instruction: 0x01219c38 │ │ │ │ + @ instruction: 0x0121a10c │ │ │ │ + @ instruction: 0x01219c18 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 80bc4 <__cxa_atexit@plt+0x74c24> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -120911,15 +120911,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + teqeq r1, r0, ror r1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 8214c <__cxa_atexit@plt+0x761ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -120936,30 +120936,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r1, r8, lsl #2 │ │ │ │ + teqeq r1, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 8218c <__cxa_atexit@plt+0x761ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, asr #1 │ │ │ │ + teqeq r1, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ @@ -120976,15 +120976,15 @@ │ │ │ │ b 7864c <__cxa_atexit@plt+0x6c6ac> │ │ │ │ ldr r7, [pc, #16] @ 821f0 <__cxa_atexit@plt+0x76250> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r2, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01218b48 │ │ │ │ + @ instruction: 0x01218b28 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ blt 8222c <__cxa_atexit@plt+0x7628c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -121000,15 +121000,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r5, {r2, r3, r8} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 8225c <__cxa_atexit@plt+0x762bc> │ │ │ │ - teqeq r1, r0, lsl #3 │ │ │ │ + teqeq r1, r0, ror #2 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 822f8 <__cxa_atexit@plt+0x76358> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -121324,15 +121324,15 @@ │ │ │ │ strb r0, [r1, #10] │ │ │ │ strb r2, [r1, #9] │ │ │ │ and r2, r8, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r8, r2, r1 │ │ │ │ add r2, sl, #11 │ │ │ │ b 826a8 <__cxa_atexit@plt+0x76708> │ │ │ │ - ldrdeq r8, [r1, -ip]! │ │ │ │ + @ instruction: 0x012185bc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 82868 <__cxa_atexit@plt+0x768c8> │ │ │ │ @@ -121415,18 +121415,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 828d0 <__cxa_atexit@plt+0x76930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, asr #20 │ │ │ │ - @ instruction: 0x012183e8 │ │ │ │ - @ instruction: 0x0121843c │ │ │ │ - teqeq r1, r0, lsl #23 │ │ │ │ + teqeq r1, r4, lsr #20 │ │ │ │ + smlawteq r1, r8, r3, r8 │ │ │ │ + @ instruction: 0x0121841c │ │ │ │ + teqeq r1, r0, ror #22 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ @ instruction: 0xffffe10c │ │ │ │ tsteq ip, r3, asr #20 │ │ │ │ @ instruction: 0xffffe378 │ │ │ │ @ instruction: 0xffffe2c0 │ │ │ │ tsteq ip, r6, ror #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -121675,15 +121675,15 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 82bf4 <__cxa_atexit@plt+0x76c54> │ │ │ │ - teqeq r1, r0, asr #12 │ │ │ │ + teqeq r1, r0, lsr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -121752,15 +121752,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - teqeq r1, r4, lsr #9 │ │ │ │ + teqeq r1, r4, lsl #9 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r2, [pc, #164] @ 82ed8 <__cxa_atexit@plt+0x76f38> │ │ │ │ @@ -121804,15 +121804,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r1, r8, lsr #7 │ │ │ │ + teqeq r1, r8, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 82f54 <__cxa_atexit@plt+0x76fb4> │ │ │ │ @@ -121837,23 +121837,23 @@ │ │ │ │ stmib r9, {r2, sl} │ │ │ │ sub r9, r6, #3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r1, r4, lsl #6 │ │ │ │ + teqeq r1, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 82f84 <__cxa_atexit@plt+0x76fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, asr #5 │ │ │ │ + teqeq r1, r8, lsr #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 83038 <__cxa_atexit@plt+0x77098> │ │ │ │ @@ -121981,16 +121981,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrheq r9, [r1, -r8]! │ │ │ │ - teqeq r1, r4, ror #1 │ │ │ │ + @ instruction: 0x01319098 │ │ │ │ + teqeq r1, r4, asr #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 831ec <__cxa_atexit@plt+0x7724c> │ │ │ │ @@ -122002,15 +122002,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r8, rrx │ │ │ │ + teqeq r1, r8, asr #32 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 83260 <__cxa_atexit@plt+0x772c0> │ │ │ │ @@ -122044,15 +122044,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 832a0 <__cxa_atexit@plt+0x77300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsr #31 │ │ │ │ + teqeq r1, ip, lsl #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8334c <__cxa_atexit@plt+0x773ac> │ │ │ │ ldr lr, [pc, #144] @ 83354 <__cxa_atexit@plt+0x773b4> │ │ │ │ @@ -122091,15 +122091,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r1, r0, lsr #30 │ │ │ │ + teqeq r1, r0, lsl #30 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 833c4 <__cxa_atexit@plt+0x77424> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -122118,15 +122118,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + teqeq r1, r0, ror lr │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r7, r0, r7 │ │ │ │ @@ -122135,15 +122135,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 8340c <__cxa_atexit@plt+0x7746c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, asr #28 │ │ │ │ + teqeq r1, r0, lsr #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 834ac <__cxa_atexit@plt+0x7750c> │ │ │ │ add r2, r7, #1 │ │ │ │ @@ -122179,15 +122179,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r1, r0, asr #27 │ │ │ │ + teqeq r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 8351c <__cxa_atexit@plt+0x7757c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -122204,15 +122204,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r1, r8, lsr sp │ │ │ │ + teqeq r1, r8, lsl sp │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122262,16 +122262,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r4, asr ip │ │ │ │ - teqeq r1, r0, lsl #25 │ │ │ │ + teqeq r1, r4, lsr ip │ │ │ │ + teqeq r1, r0, ror #24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83650 <__cxa_atexit@plt+0x776b0> │ │ │ │ @@ -122283,15 +122283,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r4, lsl #24 │ │ │ │ + teqeq r1, r4, ror #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 836c4 <__cxa_atexit@plt+0x77724> │ │ │ │ @@ -122325,15 +122325,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 83704 <__cxa_atexit@plt+0x77764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, asr #22 │ │ │ │ + teqeq r1, r8, lsr #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 837ac <__cxa_atexit@plt+0x7780c> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -122442,16 +122442,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, asr #18 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ + teqeq r1, ip, lsr #18 │ │ │ │ + teqeq r1, r8, ror r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -122558,15 +122558,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ 83aac <__cxa_atexit@plt+0x77b0c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, ip, lsl r8 │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -122634,15 +122634,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 83bd8 <__cxa_atexit@plt+0x77c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, ror r6 │ │ │ │ + teqeq r1, r4, asr r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 83c60 <__cxa_atexit@plt+0x77cc0> │ │ │ │ ldr lr, [pc, #132] @ 83c80 <__cxa_atexit@plt+0x77ce0> │ │ │ │ @@ -122678,15 +122678,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ - teqeq r1, r4, lsl #12 │ │ │ │ + teqeq r1, r4, ror #11 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83ccc <__cxa_atexit@plt+0x77d2c> │ │ │ │ @@ -122698,15 +122698,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r8, lsl #11 │ │ │ │ + teqeq r1, r8, ror #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 83d48 <__cxa_atexit@plt+0x77da8> │ │ │ │ @@ -122860,15 +122860,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 83e94 <__cxa_atexit@plt+0x77ef4> │ │ │ │ - teqeq r1, r0, lsr #7 │ │ │ │ + teqeq r1, r0, lsl #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 84008 <__cxa_atexit@plt+0x78068> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -122946,15 +122946,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 840b8 <__cxa_atexit@plt+0x78118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4 @ │ │ │ │ + teqeq r1, r4, ror r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 84140 <__cxa_atexit@plt+0x781a0> │ │ │ │ ldr lr, [pc, #132] @ 84160 <__cxa_atexit@plt+0x781c0> │ │ │ │ @@ -122989,16 +122989,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrsheq r8, [r1, -r8]! @ │ │ │ │ - teqeq r1, r4, lsr #2 │ │ │ │ + ldrsbeq r8, [r1, -r8]! @ │ │ │ │ + teqeq r1, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 841ac <__cxa_atexit@plt+0x7820c> │ │ │ │ @@ -123010,15 +123010,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r8, lsr #1 │ │ │ │ + teqeq r1, r8, lsl #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 84228 <__cxa_atexit@plt+0x78288> │ │ │ │ @@ -123202,20 +123202,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r0, asr lr │ │ │ │ + teqeq r1, r0, lsr lr │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, r8, asr #27 │ │ │ │ + teqeq r1, r8, lsr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 84544 <__cxa_atexit@plt+0x785a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -123238,15 +123238,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 84548 <__cxa_atexit@plt+0x785a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, ip, lsl #26 │ │ │ │ + teqeq r1, ip, ror #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -123260,15 +123260,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 845a0 <__cxa_atexit@plt+0x78600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r8, lsr #25 │ │ │ │ + teqeq r1, r8, lsl #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 84608 <__cxa_atexit@plt+0x78668> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -123287,15 +123287,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8460c <__cxa_atexit@plt+0x7866c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r8, asr #24 │ │ │ │ + teqeq r1, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -123327,28 +123327,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 846ac <__cxa_atexit@plt+0x7870c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, r8, lsr #23 │ │ │ │ + teqeq r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 846e0 <__cxa_atexit@plt+0x78740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, ror #22 │ │ │ │ + teqeq r1, r8, asr #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 84764 <__cxa_atexit@plt+0x787c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -123374,15 +123374,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 84768 <__cxa_atexit@plt+0x787c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, ip, ror #21 │ │ │ │ + teqeq r1, ip, asr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -123399,15 +123399,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 847cc <__cxa_atexit@plt+0x7882c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, ip, ror sl │ │ │ │ + teqeq r1, ip, asr sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8484c <__cxa_atexit@plt+0x788ac> │ │ │ │ @@ -123520,15 +123520,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 848e4 <__cxa_atexit@plt+0x78944> │ │ │ │ - teqeq r1, r0, asr r9 │ │ │ │ + teqeq r1, r0, lsr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 84a30 <__cxa_atexit@plt+0x78a90> │ │ │ │ @@ -123639,15 +123639,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 84ac0 <__cxa_atexit@plt+0x78b20> │ │ │ │ - teqeq r1, r4, ror r7 │ │ │ │ + teqeq r1, r4, asr r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 84c34 <__cxa_atexit@plt+0x78c94> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -123725,15 +123725,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 84ce4 <__cxa_atexit@plt+0x78d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, ror #10 │ │ │ │ + teqeq r1, r8, asr #10 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 84d44 <__cxa_atexit@plt+0x78da4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -123756,16 +123756,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, asr #9 │ │ │ │ - teqeq r1, r0, lsl r5 │ │ │ │ + teqeq r1, r4, lsr #9 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -123828,15 +123828,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - teqeq r1, r8, ror #8 │ │ │ │ + teqeq r1, r8, asr #8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -123872,15 +123872,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ 84f34 <__cxa_atexit@plt+0x78f94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r4 @ │ │ │ │ + teqeq r1, r4, ror r3 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -123948,15 +123948,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 85060 <__cxa_atexit@plt+0x790c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, ror #3 │ │ │ │ + teqeq r1, ip, asr #3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 850e8 <__cxa_atexit@plt+0x79148> │ │ │ │ ldr lr, [pc, #132] @ 85108 <__cxa_atexit@plt+0x79168> │ │ │ │ @@ -123991,16 +123991,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r0, asr r1 │ │ │ │ - teqeq r1, ip, ror r1 │ │ │ │ + teqeq r1, r0, lsr r1 │ │ │ │ + teqeq r1, ip, asr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 85154 <__cxa_atexit@plt+0x791b4> │ │ │ │ @@ -124012,15 +124012,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r0, lsl #2 │ │ │ │ + teqeq r1, r0, ror #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 851d0 <__cxa_atexit@plt+0x79230> │ │ │ │ @@ -124174,15 +124174,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 8531c <__cxa_atexit@plt+0x7937c> │ │ │ │ - teqeq r1, r8, lsl pc │ │ │ │ + teqeq r1, r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8562c <__cxa_atexit@plt+0x7968c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -124325,20 +124325,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r4, asr #25 │ │ │ │ + teqeq r1, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, ip, lsr ip │ │ │ │ + teqeq r1, ip, lsl ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 856d0 <__cxa_atexit@plt+0x79730> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -124361,15 +124361,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 856d4 <__cxa_atexit@plt+0x79734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r0, lsl #23 │ │ │ │ + teqeq r1, r0, ror #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -124383,15 +124383,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8572c <__cxa_atexit@plt+0x7978c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, ip, lsl fp │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 85794 <__cxa_atexit@plt+0x797f4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -124428,15 +124428,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 857e0 <__cxa_atexit@plt+0x79840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, ror #20 │ │ │ │ + teqeq r1, r8, asr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 85834 <__cxa_atexit@plt+0x79894> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -124450,15 +124450,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 85838 <__cxa_atexit@plt+0x79898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, ip, lsl sl │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -124497,15 +124497,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 858f4 <__cxa_atexit@plt+0x79954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r0, ror #18 │ │ │ │ + teqeq r1, r0, asr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -124599,15 +124599,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - teqeq r1, r8, lsr #16 │ │ │ │ + teqeq r1, r8, lsl #16 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r2, [pc, #164] @ 85b54 <__cxa_atexit@plt+0x79bb4> │ │ │ │ @@ -124651,15 +124651,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r1, ip, lsr #14 │ │ │ │ + teqeq r1, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 85bd0 <__cxa_atexit@plt+0x79c30> │ │ │ │ @@ -124684,23 +124684,23 @@ │ │ │ │ stmib r9, {r2, sl} │ │ │ │ sub r9, r6, #3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq r1, r8, lsl #13 │ │ │ │ + teqeq r1, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 85c00 <__cxa_atexit@plt+0x79c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, asr #12 │ │ │ │ + teqeq r1, ip, lsr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 85cb4 <__cxa_atexit@plt+0x79d14> │ │ │ │ @@ -124828,16 +124828,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, ip, lsr r4 │ │ │ │ - teqeq r1, r8, ror #8 │ │ │ │ + teqeq r1, ip, lsl r4 │ │ │ │ + teqeq r1, r8, asr #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 85e68 <__cxa_atexit@plt+0x79ec8> │ │ │ │ @@ -124849,15 +124849,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, ip, ror #7 │ │ │ │ + teqeq r1, ip, asr #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 85edc <__cxa_atexit@plt+0x79f3c> │ │ │ │ @@ -124891,15 +124891,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 85f1c <__cxa_atexit@plt+0x79f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, lsr r3 │ │ │ │ + teqeq r1, r0, lsl r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 85fc8 <__cxa_atexit@plt+0x7a028> │ │ │ │ ldr lr, [pc, #144] @ 85fd0 <__cxa_atexit@plt+0x7a030> │ │ │ │ @@ -124938,15 +124938,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - teqeq r1, r4, lsr #5 │ │ │ │ + teqeq r1, r4, lsl #5 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 86040 <__cxa_atexit@plt+0x7a0a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -124965,15 +124965,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r4, lsl r2 │ │ │ │ + teqeq r1, r4 @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r7, r0, r7 │ │ │ │ @@ -124982,15 +124982,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 86088 <__cxa_atexit@plt+0x7a0e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, asr #3 │ │ │ │ + teqeq r1, r4, lsr #3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 86128 <__cxa_atexit@plt+0x7a188> │ │ │ │ add r2, r7, #1 │ │ │ │ @@ -125026,15 +125026,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r1, r4, asr #2 │ │ │ │ + teqeq r1, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 86198 <__cxa_atexit@plt+0x7a1f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -125051,30 +125051,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrheq r6, [r1, -ip]! │ │ │ │ + @ instruction: 0x0131609c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 861d8 <__cxa_atexit@plt+0x7a238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, ror r0 │ │ │ │ + teqeq r1, r4, asr r0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r5, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8622c <__cxa_atexit@plt+0x7a28c> │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -125129,16 +125129,16 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r2, r2, #2 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ b 862e4 <__cxa_atexit@plt+0x7a344> │ │ │ │ - teqeq r1, r8, lsl r1 │ │ │ │ ldrsheq r6, [r1, -r8]! │ │ │ │ + ldrsbeq r6, [r1, -r8]! │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 86458 <__cxa_atexit@plt+0x7a4b8> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -125243,15 +125243,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - teqeq r1, r0, lsl r0 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -125281,15 +125281,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01214808 │ │ │ │ + @ instruction: 0x012147e8 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8663c <__cxa_atexit@plt+0x7a69c> │ │ │ │ @@ -125372,18 +125372,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 866a4 <__cxa_atexit@plt+0x7a704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, ror ip │ │ │ │ - @ instruction: 0x01214614 │ │ │ │ - @ instruction: 0x01214668 │ │ │ │ - teqeq r1, ip, lsr #27 │ │ │ │ + teqeq r1, r0, asr ip │ │ │ │ + strdeq r4, [r1, -r4]! @ │ │ │ │ + @ instruction: 0x01214648 │ │ │ │ + teqeq r1, ip, lsl #27 │ │ │ │ @ instruction: 0xffffa47c │ │ │ │ @ instruction: 0xffffa338 │ │ │ │ tsteq ip, pc, ror #24 │ │ │ │ @ instruction: 0xffffa5a4 │ │ │ │ @ instruction: 0xffffa4ec │ │ │ │ @ instruction: 0x010c8c92 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -125632,24 +125632,24 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 869c8 <__cxa_atexit@plt+0x7aa28> │ │ │ │ - teqeq r1, ip, ror #16 │ │ │ │ + teqeq r1, ip, asr #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r7, [pc, #12] @ 86ad4 <__cxa_atexit@plt+0x7ab34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, ror r7 │ │ │ │ + teqeq r1, r8, asr r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 86b5c <__cxa_atexit@plt+0x7abbc> │ │ │ │ ldr lr, [pc, #132] @ 86b7c <__cxa_atexit@plt+0x7abdc> │ │ │ │ @@ -125685,15 +125685,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r1, ip @ │ │ │ │ - teqeq r1, r8, lsl #14 │ │ │ │ + teqeq r1, r8, ror #13 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86bc8 <__cxa_atexit@plt+0x7ac28> │ │ │ │ @@ -125705,15 +125705,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, ip, lsl #13 │ │ │ │ + teqeq r1, ip, ror #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 86c3c <__cxa_atexit@plt+0x7ac9c> │ │ │ │ @@ -125833,15 +125833,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 86dd4 <__cxa_atexit@plt+0x7ae34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, ror r4 │ │ │ │ + teqeq r1, r8, asr r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 86e34 <__cxa_atexit@plt+0x7ae94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -125865,15 +125865,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ teqeq r1, r4 @ │ │ │ │ - teqeq r1, r0, lsr #8 │ │ │ │ + teqeq r1, r0, lsl #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -125936,15 +125936,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - teqeq r1, r8, ror r3 │ │ │ │ + teqeq r1, r8, asr r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -125980,15 +125980,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ 87024 <__cxa_atexit@plt+0x7b084> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r4, lsr #5 │ │ │ │ + teqeq r1, r4, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -126056,15 +126056,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 87150 <__cxa_atexit@plt+0x7b1b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [r1, -ip]! │ │ │ │ + ldrsbeq r5, [r1, -ip]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 871d8 <__cxa_atexit@plt+0x7b238> │ │ │ │ ldr lr, [pc, #132] @ 871f8 <__cxa_atexit@plt+0x7b258> │ │ │ │ @@ -126099,16 +126099,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r0, rrx │ │ │ │ - teqeq r1, ip, lsl #1 │ │ │ │ + teqeq r1, r0, asr #32 │ │ │ │ + teqeq r1, ip, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87244 <__cxa_atexit@plt+0x7b2a4> │ │ │ │ @@ -126120,15 +126120,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r0, lsl r0 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 872c0 <__cxa_atexit@plt+0x7b320> │ │ │ │ @@ -126282,15 +126282,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 8740c <__cxa_atexit@plt+0x7b46c> │ │ │ │ - teqeq r1, r8, lsr #28 │ │ │ │ + teqeq r1, r8, lsl #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 87580 <__cxa_atexit@plt+0x7b5e0> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -126368,15 +126368,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 87630 <__cxa_atexit@plt+0x7b690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsl ip │ │ │ │ + teqeq r1, ip @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 87874 <__cxa_atexit@plt+0x7b8d4> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -126519,15 +126519,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, ip, ror sl │ │ │ │ + teqeq r1, ip, asr sl │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ teqeq r1, r4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -126555,15 +126555,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8791c <__cxa_atexit@plt+0x7b97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r8, lsr r9 │ │ │ │ + teqeq r1, r8, lsl r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -126604,15 +126604,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 879e0 <__cxa_atexit@plt+0x7ba40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r4, ror r8 │ │ │ │ + teqeq r1, r4, asr r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -126622,15 +126622,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 87a28 <__cxa_atexit@plt+0x7ba88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, lsr #16 │ │ │ │ + teqeq r1, r0, lsl #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 87a7c <__cxa_atexit@plt+0x7badc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -126657,15 +126657,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 87ab4 <__cxa_atexit@plt+0x7bb14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4 @ │ │ │ │ + teqeq r1, r4, ror r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 87b38 <__cxa_atexit@plt+0x7bb98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -126691,15 +126691,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 87b3c <__cxa_atexit@plt+0x7bb9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r8, lsl r7 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -126716,15 +126716,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 87ba0 <__cxa_atexit@plt+0x7bc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r8, lsr #13 │ │ │ │ + teqeq r1, r8, lsl #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 87c48 <__cxa_atexit@plt+0x7bca8> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -126802,15 +126802,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 87cf8 <__cxa_atexit@plt+0x7bd58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, asr r5 │ │ │ │ + teqeq r1, r4, lsr r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 87d58 <__cxa_atexit@plt+0x7bdb8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -126905,15 +126905,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - teqeq r1, r4, asr r4 │ │ │ │ + teqeq r1, r4, lsr r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -126949,15 +126949,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ 87f48 <__cxa_atexit@plt+0x7bfa8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r0, lsl #7 │ │ │ │ + teqeq r1, r0, ror #6 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -127068,16 +127068,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, ip, lsr r1 │ │ │ │ - teqeq r1, r8, ror #2 │ │ │ │ + teqeq r1, ip, lsl r1 │ │ │ │ + teqeq r1, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88168 <__cxa_atexit@plt+0x7c1c8> │ │ │ │ @@ -127089,15 +127089,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, ip, ror #1 │ │ │ │ + teqeq r1, ip, asr #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 881e4 <__cxa_atexit@plt+0x7c244> │ │ │ │ @@ -127251,15 +127251,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 88330 <__cxa_atexit@plt+0x7c390> │ │ │ │ - teqeq r1, r4, lsl #30 │ │ │ │ + teqeq r1, r4, ror #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 884a0 <__cxa_atexit@plt+0x7c500> │ │ │ │ @@ -127330,15 +127330,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 87640 <__cxa_atexit@plt+0x7b6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, r8, asr #26 │ │ │ │ + teqeq r1, r8, lsr #26 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 88588 <__cxa_atexit@plt+0x7c5e8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -127434,15 +127434,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 8860c <__cxa_atexit@plt+0x7c66c> │ │ │ │ - teqeq r1, r8, lsr #24 │ │ │ │ + teqeq r1, r8, lsl #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 88758 <__cxa_atexit@plt+0x7c7b8> │ │ │ │ @@ -127555,15 +127555,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 887f0 <__cxa_atexit@plt+0x7c850> │ │ │ │ - teqeq r1, r4, asr #20 │ │ │ │ + teqeq r1, r4, lsr #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8893c <__cxa_atexit@plt+0x7c99c> │ │ │ │ @@ -127674,15 +127674,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 889cc <__cxa_atexit@plt+0x7ca2c> │ │ │ │ - teqeq r1, r8, ror #16 │ │ │ │ + teqeq r1, r8, asr #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 88b40 <__cxa_atexit@plt+0x7cba0> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -127760,15 +127760,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 88bf0 <__cxa_atexit@plt+0x7cc50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, asr r6 │ │ │ │ + teqeq r1, ip, lsr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 88c70 <__cxa_atexit@plt+0x7ccd0> │ │ │ │ @@ -127881,15 +127881,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 88d08 <__cxa_atexit@plt+0x7cd68> │ │ │ │ - teqeq r1, ip, lsr #10 │ │ │ │ + teqeq r1, ip, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 88e54 <__cxa_atexit@plt+0x7ceb4> │ │ │ │ @@ -128002,15 +128002,15 @@ │ │ │ │ orr r1, lr, #128 @ 0x80 │ │ │ │ strb r1, [r0, #9] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r3, r3, r1 │ │ │ │ add r1, r2, #11 │ │ │ │ b 88eec <__cxa_atexit@plt+0x7cf4c> │ │ │ │ - teqeq r1, r8, asr #6 │ │ │ │ + teqeq r1, r8, lsr #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 891fc <__cxa_atexit@plt+0x7d25c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -128153,20 +128153,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - ldrsheq r3, [r1, -r4]! │ │ │ │ + ldrsbeq r3, [r1, -r4]! │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, ip, rrx │ │ │ │ + teqeq r1, ip, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 892a0 <__cxa_atexit@plt+0x7d300> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -128211,15 +128211,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 892fc <__cxa_atexit@plt+0x7d35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, ip, asr #30 │ │ │ │ + teqeq r1, ip, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 89364 <__cxa_atexit@plt+0x7d3c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -128238,15 +128238,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 89368 <__cxa_atexit@plt+0x7d3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, ip, ror #29 │ │ │ │ + teqeq r1, ip, asr #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -128256,15 +128256,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 893b0 <__cxa_atexit@plt+0x7d410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ + teqeq r1, r8, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 89404 <__cxa_atexit@plt+0x7d464> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -128278,28 +128278,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 89408 <__cxa_atexit@plt+0x7d468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, ip, asr #28 │ │ │ │ + teqeq r1, ip, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8943c <__cxa_atexit@plt+0x7d49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsl #28 │ │ │ │ + teqeq r1, ip, ror #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 894c0 <__cxa_atexit@plt+0x7d520> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -128325,15 +128325,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 894c4 <__cxa_atexit@plt+0x7d524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + teqeq r1, r0, ror sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -128350,15 +128350,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 89528 <__cxa_atexit@plt+0x7d588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r0, lsr #26 │ │ │ │ + teqeq r1, r0, lsl #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 895c0 <__cxa_atexit@plt+0x7d620> │ │ │ │ @@ -128425,15 +128425,15 @@ │ │ │ │ add r0, r1, r0 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 88fc8 <__cxa_atexit@plt+0x7d028> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r1, r8, lsr #24 │ │ │ │ + teqeq r1, r8, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 89674 <__cxa_atexit@plt+0x7d6d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -128503,15 +128503,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - teqeq r1, r0, asr fp │ │ │ │ + teqeq r1, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -128547,15 +128547,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 89840 <__cxa_atexit@plt+0x7d8a0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + teqeq r1, r0, ror sl │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -128580,15 +128580,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 898c4 <__cxa_atexit@plt+0x7d924> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r1, ip, asr #19 │ │ │ │ + teqeq r1, ip, lsr #19 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 89918 <__cxa_atexit@plt+0x7d978> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -128676,15 +128676,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r1, r4, ror #16 │ │ │ │ + teqeq r1, r4, asr #16 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89a9c <__cxa_atexit@plt+0x7dafc> │ │ │ │ @@ -128776,16 +128776,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 89bd0 <__cxa_atexit@plt+0x7dc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, ror r6 │ │ │ │ - @ instruction: 0x01210f50 │ │ │ │ + teqeq r1, ip, asr r6 │ │ │ │ + @ instruction: 0x01210f30 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 89c54 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ ldr lr, [pc, #104] @ 89c60 <__cxa_atexit@plt+0x7dcc0> │ │ │ │ @@ -128814,15 +128814,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ - @ instruction: 0x01210ebc │ │ │ │ + @ instruction: 0x01210e9c │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 89cbc <__cxa_atexit@plt+0x7dd1c> │ │ │ │ ldr r7, [pc, #104] @ 89cf4 <__cxa_atexit@plt+0x7dd54> │ │ │ │ @@ -128850,15 +128850,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 89cf8 <__cxa_atexit@plt+0x7dd58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01210e3c │ │ │ │ + @ instruction: 0x01210e1c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffed0e4 │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -128892,16 +128892,16 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r4, lsl r5 │ │ │ │ - teqeq r1, r4, asr r5 │ │ │ │ + teqeq r1, r4 @ │ │ │ │ + teqeq r1, r4, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -128920,16 +128920,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 89e18 <__cxa_atexit@plt+0x7de78> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r1, r4, asr #9 │ │ │ │ - teqeq r1, r0, asr #9 │ │ │ │ + teqeq r1, r4, lsr #9 │ │ │ │ + teqeq r1, r0, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128951,16 +128951,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 89e94 <__cxa_atexit@plt+0x7def4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r1, ip, asr r4 │ │ │ │ - teqeq r1, r0, asr r4 │ │ │ │ + teqeq r1, ip, lsr r4 │ │ │ │ + teqeq r1, r0, lsr r4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 89efc <__cxa_atexit@plt+0x7df5c> │ │ │ │ @@ -128983,15 +128983,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq r1, ip, lsl #6 │ │ │ │ + teqeq r1, ip, ror #5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 89fb8 <__cxa_atexit@plt+0x7e018> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -129034,16 +129034,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - teqeq r1, r4, ror #8 │ │ │ │ - teqeq r1, r8, asr r4 │ │ │ │ + teqeq r1, r4, asr #8 │ │ │ │ + teqeq r1, r8, lsr r4 │ │ │ │ @ instruction: 0xffffc2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129059,15 +129059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8a040 <__cxa_atexit@plt+0x7e0a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r1, ip, ror #7 │ │ │ │ + teqeq r1, ip, asr #7 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129083,17 +129083,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8a0a0 <__cxa_atexit@plt+0x7e100> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r1, r8, lsl #7 │ │ │ │ + teqeq r1, r8, ror #6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smulwteq r1, r4, r8 │ │ │ │ + smlawteq r1, r4, r8, r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8a0f8 <__cxa_atexit@plt+0x7e158> │ │ │ │ ldr r2, [pc, #60] @ 8a100 <__cxa_atexit@plt+0x7e160> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -129109,15 +129109,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r1, r0, lsl #2 │ │ │ │ + teqeq r1, r0, ror #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a148 <__cxa_atexit@plt+0x7e1a8> │ │ │ │ @@ -129130,15 +129130,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r1, r0 @ │ │ │ │ - smlawbeq r1, r8, r9, r0 │ │ │ │ + @ instruction: 0x01210968 │ │ │ │ andeq r0, r5, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8a1e0 <__cxa_atexit@plt+0x7e240> │ │ │ │ @@ -129169,16 +129169,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r0, asr #32 │ │ │ │ - smulwteq r1, r8, r8 │ │ │ │ + teqeq r1, r0, lsr #32 │ │ │ │ + smlawteq r1, r8, r8, r0 │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ cmp r7, #1 │ │ │ │ blt 8a24c <__cxa_atexit@plt+0x7e2ac> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -129212,16 +129212,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 8a2a4 <__cxa_atexit@plt+0x7e304> │ │ │ │ add r3, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01210848 │ │ │ │ - @ instruction: 0x01210840 │ │ │ │ + @ instruction: 0x01210828 │ │ │ │ + @ instruction: 0x01210820 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -129235,15 +129235,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r8, lsl #2 │ │ │ │ + teqeq r1, r8, ror #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a344 <__cxa_atexit@plt+0x7e3a4> │ │ │ │ @@ -129256,15 +129256,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrheq r2, [r1, -ip]! │ │ │ │ + @ instruction: 0x0131209c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a394 <__cxa_atexit@plt+0x7e3f4> │ │ │ │ @@ -129276,16 +129276,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r4, rrx │ │ │ │ - @ instruction: 0x0121073c │ │ │ │ + teqeq r1, r4, asr #32 │ │ │ │ + @ instruction: 0x0121071c │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8a468 <__cxa_atexit@plt+0x7e4c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r0, [pc, #168] @ 8a470 <__cxa_atexit@plt+0x7e4d0> │ │ │ │ @@ -129328,19 +129328,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r4, lsl lr │ │ │ │ + teqeq r1, r4 @ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121067c │ │ │ │ - @ instruction: 0x01210674 │ │ │ │ + @ instruction: 0x0121065c │ │ │ │ + @ instruction: 0x01210654 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129353,15 +129353,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, r0, lsr pc │ │ │ │ + teqeq r1, r0, lsl pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a51c <__cxa_atexit@plt+0x7e57c> │ │ │ │ @@ -129374,15 +129374,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r4, ror #29 │ │ │ │ + teqeq r1, r4, asr #29 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a56c <__cxa_atexit@plt+0x7e5cc> │ │ │ │ @@ -129394,16 +129394,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r1, ip, lsl #29 │ │ │ │ - smlawteq r1, r0, r7, r0 │ │ │ │ + teqeq r1, ip, ror #28 │ │ │ │ + smulwbeq r1, r0, r7 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8a684 <__cxa_atexit@plt+0x7e6e4> │ │ │ │ @@ -129486,18 +129486,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 8a6ec <__cxa_atexit@plt+0x7e74c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r8, lsr #24 │ │ │ │ - smlawteq r1, ip, r5, r0 │ │ │ │ - @ instruction: 0x01210620 │ │ │ │ - teqeq r1, r4, ror #26 │ │ │ │ + teqeq r1, r8, lsl #24 │ │ │ │ + smulwbeq r1, ip, r5 │ │ │ │ + @ instruction: 0x01210600 │ │ │ │ + teqeq r1, r4, asr #26 │ │ │ │ @ instruction: 0xffff6434 │ │ │ │ @ instruction: 0xffff62f0 │ │ │ │ tsteq ip, r7, lsr #24 │ │ │ │ @ instruction: 0xffff655c │ │ │ │ @ instruction: 0xffff64a4 │ │ │ │ tsteq ip, sl, asr #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -129746,15 +129746,15 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 8aa10 <__cxa_atexit@plt+0x7ea70> │ │ │ │ - teqeq r1, r4, lsr #16 │ │ │ │ + teqeq r1, r4, lsl #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8ac20 <__cxa_atexit@plt+0x7ec80> │ │ │ │ @@ -129833,15 +129833,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqeq r1, r4, ror r6 │ │ │ │ + teqeq r1, r4, asr r6 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #180] @ 8ad1c <__cxa_atexit@plt+0x7ed7c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r3, r5 │ │ │ │ @@ -129885,15 +129885,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - teqeq r1, ip, ror #10 │ │ │ │ + teqeq r1, ip, asr #10 │ │ │ │ andeq r1, r0, r9, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 8ada4 <__cxa_atexit@plt+0x7ee04> │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ @@ -129922,15 +129922,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r1, r4, asr #9 │ │ │ │ + teqeq r1, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ @@ -130065,16 +130065,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r8, ror #4 │ │ │ │ - teqeq r1, r4 @ │ │ │ │ + teqeq r1, r8, asr #4 │ │ │ │ + teqeq r1, r4, ror r2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b03c <__cxa_atexit@plt+0x7f09c> │ │ │ │ @@ -130086,15 +130086,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r8, lsl r2 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8b0b8 <__cxa_atexit@plt+0x7f118> │ │ │ │ @@ -130264,15 +130264,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r1, ip, ror #30 │ │ │ │ + teqeq r1, ip, asr #30 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 8b370 <__cxa_atexit@plt+0x7f3d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -130289,30 +130289,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r1, r4, ror #29 │ │ │ │ + teqeq r1, r4, asr #29 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 8b3b0 <__cxa_atexit@plt+0x7f410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip @ │ │ │ │ + teqeq r1, ip, ror lr │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8b438 <__cxa_atexit@plt+0x7f498> │ │ │ │ ldr lr, [pc, #132] @ 8b458 <__cxa_atexit@plt+0x7f4b8> │ │ │ │ @@ -130347,16 +130347,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r0, lsl #28 │ │ │ │ - teqeq r1, ip, lsr #28 │ │ │ │ + teqeq r1, r0, ror #27 │ │ │ │ + teqeq r1, ip, lsl #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b4a4 <__cxa_atexit@plt+0x7f504> │ │ │ │ @@ -130495,15 +130495,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8b6ac <__cxa_atexit@plt+0x7f70c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, lsr #23 │ │ │ │ + teqeq r1, r0, lsl #23 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8b734 <__cxa_atexit@plt+0x7f794> │ │ │ │ ldr lr, [pc, #132] @ 8b754 <__cxa_atexit@plt+0x7f7b4> │ │ │ │ @@ -130538,16 +130538,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r4, lsl #22 │ │ │ │ - teqeq r1, r0, lsr fp │ │ │ │ + teqeq r1, r4, ror #21 │ │ │ │ + teqeq r1, r0, lsl fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b7a0 <__cxa_atexit@plt+0x7f800> │ │ │ │ @@ -130812,15 +130812,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8bba0 <__cxa_atexit@plt+0x7fc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsr #13 │ │ │ │ + teqeq r1, ip, lsl #13 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8bc28 <__cxa_atexit@plt+0x7fc88> │ │ │ │ ldr lr, [pc, #132] @ 8bc48 <__cxa_atexit@plt+0x7fca8> │ │ │ │ @@ -130855,16 +130855,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r1, r0, lsl r6 │ │ │ │ - teqeq r1, ip, lsr r6 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ + teqeq r1, ip, lsl r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bc94 <__cxa_atexit@plt+0x7fcf4> │ │ │ │ @@ -130876,15 +130876,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r1, r0, asr #11 │ │ │ │ + teqeq r1, r0, lsr #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8bd10 <__cxa_atexit@plt+0x7fd70> │ │ │ │ @@ -131068,20 +131068,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r1, r8, ror #6 │ │ │ │ + teqeq r1, r8, asr #6 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r1, r0, ror #5 │ │ │ │ + teqeq r1, r0, asr #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 8c02c <__cxa_atexit@plt+0x8008c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -131104,15 +131104,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8c030 <__cxa_atexit@plt+0x80090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r1, r4, lsr #4 │ │ │ │ + teqeq r1, r4, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -131126,15 +131126,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8c088 <__cxa_atexit@plt+0x800e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r1, r0, asr #3 │ │ │ │ + teqeq r1, r0, lsr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 8c0f0 <__cxa_atexit@plt+0x80150> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -131153,15 +131153,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8c0f4 <__cxa_atexit@plt+0x80154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r1, r0, ror #2 │ │ │ │ + teqeq r1, r0, asr #2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -131171,15 +131171,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8c13c <__cxa_atexit@plt+0x8019c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, ip, lsl #2 │ │ │ │ + teqeq r1, ip, ror #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 8c190 <__cxa_atexit@plt+0x801f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -131193,28 +131193,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8c194 <__cxa_atexit@plt+0x801f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r1, r0, asr #1 │ │ │ │ + teqeq r1, r0, lsr #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8c1c8 <__cxa_atexit@plt+0x80228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r1, r0, lsl #1 │ │ │ │ + teqeq r1, r0, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 8c24c <__cxa_atexit@plt+0x802ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -131240,15 +131240,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8c250 <__cxa_atexit@plt+0x802b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r1, r4 │ │ │ │ + teqpeq r0, r4, ror #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -131265,15 +131265,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8c2b4 <__cxa_atexit@plt+0x80314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r0, r4 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8c34c <__cxa_atexit@plt+0x803ac> │ │ │ │ @@ -131510,15 +131510,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 8c5bc <__cxa_atexit@plt+0x8061c> │ │ │ │ - teqpeq r0, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 8c730 <__cxa_atexit@plt+0x80790> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -131596,15 +131596,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8c7e0 <__cxa_atexit@plt+0x80840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r0, ip, ror #20 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8c868 <__cxa_atexit@plt+0x808c8> │ │ │ │ ldr lr, [pc, #132] @ 8c888 <__cxa_atexit@plt+0x808e8> │ │ │ │ @@ -131660,15 +131660,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqpeq r0, r0, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8c950 <__cxa_atexit@plt+0x809b0> │ │ │ │ @@ -131978,20 +131978,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqpeq r0, r0, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqpeq r0, r8, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, lsl #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 8ce64 <__cxa_atexit@plt+0x80ec4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -132014,15 +132014,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8ce68 <__cxa_atexit@plt+0x80ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqpeq r0, ip, ror #7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, ip, asr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -132036,15 +132036,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8cec0 <__cxa_atexit@plt+0x80f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r0, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 8cf28 <__cxa_atexit@plt+0x80f88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -132063,15 +132063,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8cf2c <__cxa_atexit@plt+0x80f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqpeq r0, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -132103,28 +132103,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8cfcc <__cxa_atexit@plt+0x8102c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqpeq r0, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8d000 <__cxa_atexit@plt+0x81060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqpeq r0, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 8d084 <__cxa_atexit@plt+0x810e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -132150,15 +132150,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8d088 <__cxa_atexit@plt+0x810e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqpeq r0, ip, asr #3 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, ip, lsr #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -132175,15 +132175,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8d0ec <__cxa_atexit@plt+0x8114c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqpeq r0, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8d214 <__cxa_atexit@plt+0x81274> │ │ │ │ @@ -132262,15 +132262,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqpeq r0, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r0, r0, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #180] @ 8d310 <__cxa_atexit@plt+0x81370> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r3, r5 │ │ │ │ @@ -132314,15 +132314,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - teqeq r0, r8, ror pc │ │ │ │ + teqeq r0, r8, asr pc │ │ │ │ andeq r1, r0, r9, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 8d398 <__cxa_atexit@plt+0x813f8> │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ @@ -132494,16 +132494,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r4, ror ip │ │ │ │ - teqeq r0, r0, lsr #25 │ │ │ │ + teqeq r0, r4, asr ip │ │ │ │ + teqeq r0, r0, lsl #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d630 <__cxa_atexit@plt+0x81690> │ │ │ │ @@ -132515,15 +132515,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r4, lsr #24 │ │ │ │ + teqeq r0, r4, lsl #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8d6ac <__cxa_atexit@plt+0x8170c> │ │ │ │ @@ -132693,15 +132693,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r0, r8, ror r9 │ │ │ │ + teqeq r0, r8, asr r9 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 8d964 <__cxa_atexit@plt+0x819c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -132733,15 +132733,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 8d9a4 <__cxa_atexit@plt+0x81a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8, lsr #17 │ │ │ │ + teqeq r0, r8, lsl #17 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r5, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8da0c <__cxa_atexit@plt+0x81a6c> │ │ │ │ ldr r2, [pc, #76] @ 8da14 <__cxa_atexit@plt+0x81a74> │ │ │ │ @@ -132801,16 +132801,16 @@ │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r2, r2, #2 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ b 8dac4 <__cxa_atexit@plt+0x81b24> │ │ │ │ - teqeq r0, r8, lsr r9 │ │ │ │ teqeq r0, r8, lsl r9 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ andeq r0, r0, r7, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 8dc40 <__cxa_atexit@plt+0x81ca0> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ @@ -132958,15 +132958,15 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x0120d014 │ │ │ │ + strdeq ip, [r0, -r4]! │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8de30 <__cxa_atexit@plt+0x81e90> │ │ │ │ @@ -133049,17 +133049,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 8de98 <__cxa_atexit@plt+0x81ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, ror r4 │ │ │ │ - @ instruction: 0x0120ce20 │ │ │ │ - @ instruction: 0x0120ce74 │ │ │ │ + teqeq r0, ip, asr r4 │ │ │ │ + @ instruction: 0x0120ce00 │ │ │ │ + @ instruction: 0x0120ce54 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0xffff2c88 │ │ │ │ @ instruction: 0xffff2b44 │ │ │ │ tsteq ip, fp, ror r4 │ │ │ │ @ instruction: 0xffff2db0 │ │ │ │ @ instruction: 0xffff2cf8 │ │ │ │ @ instruction: 0x010c149e │ │ │ │ @@ -133309,15 +133309,15 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 8e1bc <__cxa_atexit@plt+0x8221c> │ │ │ │ - teqeq r0, r8, ror r0 │ │ │ │ + teqeq r0, r8, asr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -133358,15 +133358,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r0, r8 @ │ │ │ │ - teqeq r0, r4, lsr #30 │ │ │ │ + teqeq r0, r4, lsl #30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e3ac <__cxa_atexit@plt+0x8240c> │ │ │ │ @@ -133378,15 +133378,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r8, lsr #29 │ │ │ │ + teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8e428 <__cxa_atexit@plt+0x82488> │ │ │ │ @@ -133505,15 +133505,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8e5b4 <__cxa_atexit@plt+0x82614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + teqeq r0, r8, ror ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8e63c <__cxa_atexit@plt+0x8269c> │ │ │ │ ldr lr, [pc, #132] @ 8e65c <__cxa_atexit@plt+0x826bc> │ │ │ │ @@ -133549,15 +133549,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ teqeq r0, ip @ │ │ │ │ - teqeq r0, r8, lsr #24 │ │ │ │ + teqeq r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e6a8 <__cxa_atexit@plt+0x82708> │ │ │ │ @@ -133569,15 +133569,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, ip, lsr #23 │ │ │ │ + teqeq r0, ip, lsl #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8e724 <__cxa_atexit@plt+0x82784> │ │ │ │ @@ -133822,15 +133822,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8eaa8 <__cxa_atexit@plt+0x82b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, lsr #15 │ │ │ │ + teqeq r0, r4, lsl #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8ecec <__cxa_atexit@plt+0x82d4c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -133973,20 +133973,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r0, r4, lsl #12 │ │ │ │ + teqeq r0, r4, ror #11 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, ip, ror r5 │ │ │ │ + teqeq r0, ip, asr r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 8ed90 <__cxa_atexit@plt+0x82df0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -134009,15 +134009,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8ed94 <__cxa_atexit@plt+0x82df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, r0, asr #9 │ │ │ │ + teqeq r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -134031,15 +134031,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8edec <__cxa_atexit@plt+0x82e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, ip, asr r4 │ │ │ │ + teqeq r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 8ee54 <__cxa_atexit@plt+0x82eb4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -134076,15 +134076,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8eea0 <__cxa_atexit@plt+0x82f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8, lsr #7 │ │ │ │ + teqeq r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 8eef4 <__cxa_atexit@plt+0x82f54> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -134098,28 +134098,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8eef8 <__cxa_atexit@plt+0x82f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, ip, asr r3 │ │ │ │ + teqeq r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8ef2c <__cxa_atexit@plt+0x82f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, lsl r3 │ │ │ │ + teqeq r0, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 8efb0 <__cxa_atexit@plt+0x83010> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -134145,15 +134145,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8efb4 <__cxa_atexit@plt+0x83014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, r0, lsr #5 │ │ │ │ + teqeq r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -134170,15 +134170,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8f018 <__cxa_atexit@plt+0x83078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r0, lsr r2 │ │ │ │ + teqeq r0, r0, lsl r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 8f0c0 <__cxa_atexit@plt+0x83120> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -134256,15 +134256,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8f170 <__cxa_atexit@plt+0x831d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sp, [r0, -ip]! │ │ │ │ + ldrheq sp, [r0, -ip]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8f1f8 <__cxa_atexit@plt+0x83258> │ │ │ │ ldr lr, [pc, #132] @ 8f218 <__cxa_atexit@plt+0x83278> │ │ │ │ @@ -134299,16 +134299,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r0, asr #32 │ │ │ │ - teqeq r0, ip, rrx │ │ │ │ + teqeq r0, r0, lsr #32 │ │ │ │ + teqeq r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f264 <__cxa_atexit@plt+0x832c4> │ │ │ │ @@ -134539,15 +134539,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r8, asr #25 │ │ │ │ + teqeq r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f638 <__cxa_atexit@plt+0x83698> │ │ │ │ @@ -134566,15 +134566,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 8eab8 <__cxa_atexit@plt+0x82b18> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r8, lsr ip │ │ │ │ + teqeq r0, r8, lsl ip │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 8f698 <__cxa_atexit@plt+0x836f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -134670,15 +134670,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 8f71c <__cxa_atexit@plt+0x8377c> │ │ │ │ - teqeq r0, r8, lsl fp │ │ │ │ + teqeq r0, r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8f880 <__cxa_atexit@plt+0x838e0> │ │ │ │ @@ -134915,15 +134915,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 8faf0 <__cxa_atexit@plt+0x83b50> │ │ │ │ - teqeq r0, r4, asr #14 │ │ │ │ + teqeq r0, r4, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 8fc64 <__cxa_atexit@plt+0x83cc4> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -135001,15 +135001,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8fd14 <__cxa_atexit@plt+0x83d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8, lsr r5 │ │ │ │ + teqeq r0, r8, lsl r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8fdac <__cxa_atexit@plt+0x83e0c> │ │ │ │ @@ -135278,20 +135278,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r0, r0, lsr #3 │ │ │ │ + teqeq r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, r8, lsl r1 │ │ │ │ + ldrsheq ip, [r0, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 901f4 <__cxa_atexit@plt+0x84254> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -135314,15 +135314,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 901f8 <__cxa_atexit@plt+0x84258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, ip, asr r0 │ │ │ │ + teqeq r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -135363,15 +135363,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 902bc <__cxa_atexit@plt+0x8431c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + teqeq r0, r8, ror pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -135381,15 +135381,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 90304 <__cxa_atexit@plt+0x84364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, asr #30 │ │ │ │ + teqeq r0, r4, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 90358 <__cxa_atexit@plt+0x843b8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -135450,15 +135450,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 90418 <__cxa_atexit@plt+0x84478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, ip, lsr lr │ │ │ │ + teqeq r0, ip, lsl lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -135475,15 +135475,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 9047c <__cxa_atexit@plt+0x844dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, ip, asr #27 │ │ │ │ + teqeq r0, ip, lsr #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 90520 <__cxa_atexit@plt+0x84580> │ │ │ │ @@ -135527,15 +135527,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r8, asr sp │ │ │ │ + teqeq r0, r8, lsr sp │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 905a8 <__cxa_atexit@plt+0x84608> │ │ │ │ @@ -135554,15 +135554,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 8ff1c <__cxa_atexit@plt+0x83f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r8, asr #25 │ │ │ │ + teqeq r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 90608 <__cxa_atexit@plt+0x84668> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -135658,16 +135658,16 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 9068c <__cxa_atexit@plt+0x846ec> │ │ │ │ - teqeq r0, r8, lsr #23 │ │ │ │ - smlawteq r0, r8, r3, sl │ │ │ │ + teqeq r0, r8, lsl #23 │ │ │ │ + @ instruction: 0x0120a3a8 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 907dc <__cxa_atexit@plt+0x8483c> │ │ │ │ ldr lr, [pc, #104] @ 907e8 <__cxa_atexit@plt+0x84848> │ │ │ │ @@ -135695,16 +135695,16 @@ │ │ │ │ b 907fc <__cxa_atexit@plt+0x8485c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq r0, r0, asr sl │ │ │ │ - @ instruction: 0x0120a334 │ │ │ │ + teqeq r0, r0, lsr sl │ │ │ │ + @ instruction: 0x0120a314 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 90844 <__cxa_atexit@plt+0x848a4> │ │ │ │ ldr r7, [pc, #104] @ 9087c <__cxa_atexit@plt+0x848dc> │ │ │ │ @@ -135732,15 +135732,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 90880 <__cxa_atexit@plt+0x848e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x0120a2b4 │ │ │ │ + @ instruction: 0x0120a294 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffe655c │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -135774,16 +135774,16 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, ip, lsl #19 │ │ │ │ - teqeq r0, ip, asr #19 │ │ │ │ + teqeq r0, ip, ror #18 │ │ │ │ + teqeq r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -135802,16 +135802,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 909a0 <__cxa_atexit@plt+0x84a00> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, ip, lsr r9 │ │ │ │ - teqeq r0, r8, lsr r9 │ │ │ │ + teqeq r0, ip, lsl r9 │ │ │ │ + teqeq r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -135834,15 +135834,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 90a1c <__cxa_atexit@plt+0x84a7c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8, asr #17 │ │ │ │ + teqeq r0, r8, lsr #17 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 90a88 <__cxa_atexit@plt+0x84ae8> │ │ │ │ @@ -135866,15 +135866,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq r0, r0, lsl #15 │ │ │ │ + teqeq r0, r0, ror #14 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 90b50 <__cxa_atexit@plt+0x84bb0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -135920,15 +135920,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - teqeq r0, r0, asr #17 │ │ │ │ + teqeq r0, r0, lsr #17 │ │ │ │ @ instruction: 0xffffcf2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -135944,15 +135944,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 90bd4 <__cxa_atexit@plt+0x84c34> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r8, asr r8 │ │ │ │ + teqeq r0, r8, lsr r8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -135970,15 +135970,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r0, r4 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x01209d50 │ │ │ │ + @ instruction: 0x01209d30 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 90c8c <__cxa_atexit@plt+0x84cec> │ │ │ │ ldr r2, [pc, #60] @ 90c94 <__cxa_atexit@plt+0x84cf4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -135994,15 +135994,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r0, ip, ror #10 │ │ │ │ + teqeq r0, ip, asr #10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90cdc <__cxa_atexit@plt+0x84d3c> │ │ │ │ @@ -136014,16 +136014,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, ip, lsl r7 │ │ │ │ - strdeq r9, [r0, -r4]! │ │ │ │ + teqeq r0, ip @ │ │ │ │ + ldrdeq r9, [r0, -r4]! │ │ │ │ andeq r0, r5, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 90d74 <__cxa_atexit@plt+0x84dd4> │ │ │ │ @@ -136054,16 +136054,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, ip, lsr #9 │ │ │ │ - @ instruction: 0x01209d54 │ │ │ │ + teqeq r0, ip, lsl #9 │ │ │ │ + @ instruction: 0x01209d34 │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ cmp r7, #1 │ │ │ │ blt 90de0 <__cxa_atexit@plt+0x84e40> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -136097,16 +136097,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 90e38 <__cxa_atexit@plt+0x84e98> │ │ │ │ add r3, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01209cb4 │ │ │ │ - @ instruction: 0x01209cac │ │ │ │ + @ instruction: 0x01209c94 │ │ │ │ + smlawbeq r0, ip, ip, r9 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -136120,15 +136120,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r4, ror r5 │ │ │ │ + teqeq r0, r4, asr r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90ed8 <__cxa_atexit@plt+0x84f38> │ │ │ │ @@ -136141,15 +136141,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r8, lsr #10 │ │ │ │ + teqeq r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90f28 <__cxa_atexit@plt+0x84f88> │ │ │ │ @@ -136162,15 +136162,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x01209ba8 │ │ │ │ + smlawbeq r0, r8, fp, r9 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 90ffc <__cxa_atexit@plt+0x8505c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r0, [pc, #168] @ 91004 <__cxa_atexit@plt+0x85064> │ │ │ │ @@ -136213,19 +136213,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, lsl #5 │ │ │ │ + teqeq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01209ae8 │ │ │ │ - @ instruction: 0x01209ae0 │ │ │ │ + smlawteq r0, r8, sl, r9 │ │ │ │ + smlawteq r0, r0, sl, r9 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136238,15 +136238,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, ip @ │ │ │ │ + teqeq r0, ip, ror r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 910b0 <__cxa_atexit@plt+0x85110> │ │ │ │ @@ -136259,15 +136259,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r0, asr r3 │ │ │ │ + teqeq r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91100 <__cxa_atexit@plt+0x85160> │ │ │ │ @@ -136280,15 +136280,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r0, r8 @ │ │ │ │ - @ instruction: 0x01209b98 │ │ │ │ + @ instruction: 0x01209b78 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 911d0 <__cxa_atexit@plt+0x85230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -136345,17 +136345,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 91218 <__cxa_atexit@plt+0x85278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0130b098 │ │ │ │ - @ instruction: 0x01209aa0 │ │ │ │ - teqeq r0, r0, ror #3 │ │ │ │ + teqeq r0, r8, ror r0 │ │ │ │ + smlawbeq r0, r0, sl, r9 │ │ │ │ + teqeq r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffef8f0 │ │ │ │ @ instruction: 0xfffef7ac │ │ │ │ smlatteq fp, r3, r0, lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -136601,15 +136601,15 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 9152c <__cxa_atexit@plt+0x8558c> │ │ │ │ - teqeq r0, r8, lsl #26 │ │ │ │ + teqeq r0, r8, ror #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 916c8 <__cxa_atexit@plt+0x85728> │ │ │ │ @@ -136738,15 +136738,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r0, r4, asr #20 │ │ │ │ + teqeq r0, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 91898 <__cxa_atexit@plt+0x858f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -136778,15 +136778,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 918d8 <__cxa_atexit@plt+0x85938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, ror r9 │ │ │ │ + teqeq r0, r4, asr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 91980 <__cxa_atexit@plt+0x859e0> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -136864,15 +136864,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91a30 <__cxa_atexit@plt+0x85a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, lsl r8 │ │ │ │ + teqeq r0, ip @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 91ab8 <__cxa_atexit@plt+0x85b18> │ │ │ │ ldr lr, [pc, #132] @ 91ad8 <__cxa_atexit@plt+0x85b38> │ │ │ │ @@ -136907,16 +136907,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r0, lsl #15 │ │ │ │ - teqeq r0, ip, lsr #15 │ │ │ │ + teqeq r0, r0, ror #14 │ │ │ │ + teqeq r0, ip, lsl #15 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91b24 <__cxa_atexit@plt+0x85b84> │ │ │ │ @@ -136928,15 +136928,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r0, lsr r7 │ │ │ │ + teqeq r0, r0, lsl r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 91ba0 <__cxa_atexit@plt+0x85c00> │ │ │ │ @@ -137055,15 +137055,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91d2c <__cxa_atexit@plt+0x85d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, lsr #10 │ │ │ │ + teqeq r0, r0, lsl #10 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 91db4 <__cxa_atexit@plt+0x85e14> │ │ │ │ ldr lr, [pc, #132] @ 91dd4 <__cxa_atexit@plt+0x85e34> │ │ │ │ @@ -137098,15 +137098,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r4, lsl #9 │ │ │ │ + teqeq r0, r4, ror #8 │ │ │ │ teqeq r0, r0 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137119,15 +137119,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r4, lsr r4 │ │ │ │ + teqeq r0, r4, lsl r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 91e9c <__cxa_atexit@plt+0x85efc> │ │ │ │ @@ -137316,15 +137316,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ teqeq r0, ip @ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, r4, asr r1 │ │ │ │ + teqeq r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 921b8 <__cxa_atexit@plt+0x86218> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -137347,15 +137347,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 921bc <__cxa_atexit@plt+0x8621c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0130a098 │ │ │ │ + teqeq r0, r8, ror r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -137369,15 +137369,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 92214 <__cxa_atexit@plt+0x86274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r4, lsr r0 │ │ │ │ + teqeq r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 9227c <__cxa_atexit@plt+0x862dc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -137414,15 +137414,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 922c8 <__cxa_atexit@plt+0x86328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, lsl #31 │ │ │ │ + teqeq r0, r0, ror #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 9231c <__cxa_atexit@plt+0x8637c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -137436,15 +137436,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 92320 <__cxa_atexit@plt+0x86380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r4, lsr pc │ │ │ │ + teqeq r0, r4, lsl pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -137483,15 +137483,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 923dc <__cxa_atexit@plt+0x8643c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, r8, ror lr │ │ │ │ + teqeq r0, r8, asr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -137508,15 +137508,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 92440 <__cxa_atexit@plt+0x864a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r8, lsl #28 │ │ │ │ + teqeq r0, r8, ror #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 924c0 <__cxa_atexit@plt+0x86520> │ │ │ │ @@ -137627,15 +137627,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 92550 <__cxa_atexit@plt+0x865b0> │ │ │ │ - teqeq r0, r4, ror #25 │ │ │ │ + teqeq r0, r4, asr #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 926c4 <__cxa_atexit@plt+0x86724> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -137756,16 +137756,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, ip, lsr sl │ │ │ │ - teqeq r0, r8, ror #20 │ │ │ │ + teqeq r0, ip, lsl sl │ │ │ │ + teqeq r0, r8, asr #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92868 <__cxa_atexit@plt+0x868c8> │ │ │ │ @@ -137777,15 +137777,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, ip, ror #19 │ │ │ │ + teqeq r0, ip, asr #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 928e4 <__cxa_atexit@plt+0x86944> │ │ │ │ @@ -137969,20 +137969,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ + teqeq r0, r4, ror r7 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, ip, lsl #14 │ │ │ │ + teqeq r0, ip, ror #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 92c00 <__cxa_atexit@plt+0x86c60> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -138005,15 +138005,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 92c04 <__cxa_atexit@plt+0x86c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, r0, asr r6 │ │ │ │ + teqeq r0, r0, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -138027,15 +138027,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 92c5c <__cxa_atexit@plt+0x86cbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, ip, ror #11 │ │ │ │ + teqeq r0, ip, asr #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 92cc4 <__cxa_atexit@plt+0x86d24> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -138054,15 +138054,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 92cc8 <__cxa_atexit@plt+0x86d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r0, ip, lsl #11 │ │ │ │ + teqeq r0, ip, ror #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -138072,15 +138072,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 92d10 <__cxa_atexit@plt+0x86d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8, lsr r5 │ │ │ │ + teqeq r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 92d64 <__cxa_atexit@plt+0x86dc4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -138094,28 +138094,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 92d68 <__cxa_atexit@plt+0x86dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, ip, ror #9 │ │ │ │ + teqeq r0, ip, asr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 92d9c <__cxa_atexit@plt+0x86dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, lsr #9 │ │ │ │ + teqeq r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 92e20 <__cxa_atexit@plt+0x86e80> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -138141,15 +138141,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 92e24 <__cxa_atexit@plt+0x86e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, r0, lsr r4 │ │ │ │ + teqeq r0, r0, lsl r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -138166,16 +138166,16 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 92e88 <__cxa_atexit@plt+0x86ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r0, asr #7 │ │ │ │ - @ instruction: 0x01207e1c │ │ │ │ + teqeq r0, r0, lsr #7 │ │ │ │ + strdeq r7, [r0, -ip]! │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 92f4c <__cxa_atexit@plt+0x86fac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -138232,17 +138232,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 92f94 <__cxa_atexit@plt+0x86ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x01207d24 │ │ │ │ - teqeq r0, r4, ror #8 │ │ │ │ + teqeq r0, ip @ │ │ │ │ + @ instruction: 0x01207d04 │ │ │ │ + teqeq r0, r4, asr #8 │ │ │ │ @ instruction: 0xfffedb74 │ │ │ │ @ instruction: 0xfffeda30 │ │ │ │ tsteq fp, r7, ror #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -138488,15 +138488,15 @@ │ │ │ │ orr r7, r1, #128 @ 0x80 │ │ │ │ strb r7, [r2, #2] │ │ │ │ and r7, r3, #63 @ 0x3f │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r3, r7, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ b 932a8 <__cxa_atexit@plt+0x87308> │ │ │ │ - teqeq r0, ip, lsl #31 │ │ │ │ + teqeq r0, ip, ror #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 93438 <__cxa_atexit@plt+0x87498> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -138574,15 +138574,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 934e8 <__cxa_atexit@plt+0x87548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, ror #26 │ │ │ │ + teqeq r0, r4, asr #26 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 93570 <__cxa_atexit@plt+0x875d0> │ │ │ │ ldr lr, [pc, #132] @ 93590 <__cxa_atexit@plt+0x875f0> │ │ │ │ @@ -138617,15 +138617,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r8, asr #25 │ │ │ │ + teqeq r0, r8, lsr #25 │ │ │ │ teqeq r0, r4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -138638,15 +138638,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r8, ror ip │ │ │ │ + teqeq r0, r8, asr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 93658 <__cxa_atexit@plt+0x876b8> │ │ │ │ @@ -138765,15 +138765,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 937e4 <__cxa_atexit@plt+0x87844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8, ror #20 │ │ │ │ + teqeq r0, r8, asr #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 93a28 <__cxa_atexit@plt+0x87a88> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -138916,20 +138916,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r0, r8, asr #17 │ │ │ │ + teqeq r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, r0, asr #16 │ │ │ │ + teqeq r0, r0, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 93acc <__cxa_atexit@plt+0x87b2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -138952,15 +138952,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 93ad0 <__cxa_atexit@plt+0x87b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, r4, lsl #15 │ │ │ │ + teqeq r0, r4, ror #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -138974,15 +138974,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 93b28 <__cxa_atexit@plt+0x87b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r0, lsr #14 │ │ │ │ + teqeq r0, r0, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 93b90 <__cxa_atexit@plt+0x87bf0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -139001,15 +139001,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 93b94 <__cxa_atexit@plt+0x87bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r0, r0, asr #13 │ │ │ │ + teqeq r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -139019,15 +139019,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 93bdc <__cxa_atexit@plt+0x87c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, ror #12 │ │ │ │ + teqeq r0, ip, asr #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 93c30 <__cxa_atexit@plt+0x87c90> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -139041,28 +139041,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 93c34 <__cxa_atexit@plt+0x87c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r0, lsr #12 │ │ │ │ + teqeq r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 93c68 <__cxa_atexit@plt+0x87cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, ror #11 │ │ │ │ + teqeq r0, r0, asr #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 93cec <__cxa_atexit@plt+0x87d4c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -139088,15 +139088,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 93cf0 <__cxa_atexit@plt+0x87d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, r4, ror #10 │ │ │ │ + teqeq r0, r4, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -139199,15 +139199,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 93eac <__cxa_atexit@plt+0x87f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, lsr #7 │ │ │ │ + teqeq r0, r0, lsl #7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 93f34 <__cxa_atexit@plt+0x87f94> │ │ │ │ ldr lr, [pc, #132] @ 93f54 <__cxa_atexit@plt+0x87fb4> │ │ │ │ @@ -139242,16 +139242,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - teqeq r0, r4, lsl #6 │ │ │ │ - teqeq r0, r0, lsr r3 │ │ │ │ + teqeq r0, r4, ror #5 │ │ │ │ + teqeq r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93fa0 <__cxa_atexit@plt+0x88000> │ │ │ │ @@ -139356,15 +139356,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r4, lsl #3 │ │ │ │ + teqeq r0, r4, ror #2 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9417c <__cxa_atexit@plt+0x881dc> │ │ │ │ @@ -139383,15 +139383,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 937f4 <__cxa_atexit@plt+0x87854> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq r8, [r0, -r4]! │ │ │ │ + ldrsbeq r8, [r0, -r4]! │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 941dc <__cxa_atexit@plt+0x8823c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -139692,15 +139692,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 94660 <__cxa_atexit@plt+0x886c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, ror #23 │ │ │ │ + teqeq r0, ip, asr #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 948a4 <__cxa_atexit@plt+0x88904> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -139843,20 +139843,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - teqeq r0, ip, asr #20 │ │ │ │ + teqeq r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - teqeq r0, r4, asr #19 │ │ │ │ + teqeq r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 94948 <__cxa_atexit@plt+0x889a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -139879,15 +139879,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 9494c <__cxa_atexit@plt+0x889ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, r8, lsl #18 │ │ │ │ + teqeq r0, r8, ror #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -139901,15 +139901,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 949a4 <__cxa_atexit@plt+0x88a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r4, lsr #17 │ │ │ │ + teqeq r0, r4, lsl #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 94a0c <__cxa_atexit@plt+0x88a6c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -139928,15 +139928,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 94a10 <__cxa_atexit@plt+0x88a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq r0, r4, asr #16 │ │ │ │ + teqeq r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -139968,28 +139968,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 94ab0 <__cxa_atexit@plt+0x88b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r4, lsr #15 │ │ │ │ + teqeq r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 94ae4 <__cxa_atexit@plt+0x88b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, ror #14 │ │ │ │ + teqeq r0, r4, asr #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 94b68 <__cxa_atexit@plt+0x88bc8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -140015,15 +140015,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 94b6c <__cxa_atexit@plt+0x88bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - teqeq r0, r8, ror #13 │ │ │ │ + teqeq r0, r8, asr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -140040,15 +140040,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 94bd0 <__cxa_atexit@plt+0x88c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - teqeq r0, r8, ror r6 │ │ │ │ + teqeq r0, r8, asr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 94c74 <__cxa_atexit@plt+0x88cd4> │ │ │ │ @@ -140092,15 +140092,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r4, lsl #12 │ │ │ │ + teqeq r0, r4, ror #11 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94cfc <__cxa_atexit@plt+0x88d5c> │ │ │ │ @@ -140119,15 +140119,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 94670 <__cxa_atexit@plt+0x886d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq r0, r4, ror r5 │ │ │ │ + teqeq r0, r4, asr r5 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 94d5c <__cxa_atexit@plt+0x88dbc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -140223,16 +140223,16 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b 94de0 <__cxa_atexit@plt+0x88e40> │ │ │ │ - teqeq r0, r4, asr r4 │ │ │ │ - @ instruction: 0x01205c74 │ │ │ │ + teqeq r0, r4, lsr r4 │ │ │ │ + @ instruction: 0x01205c54 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 94f2c <__cxa_atexit@plt+0x88f8c> │ │ │ │ @@ -140259,17 +140259,17 @@ │ │ │ │ b 94f50 <__cxa_atexit@plt+0x88fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, ip, ror #5 │ │ │ │ + teqeq r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01205be0 │ │ │ │ + smlawteq r0, r0, fp, r5 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 94f98 <__cxa_atexit@plt+0x88ff8> │ │ │ │ ldr r7, [pc, #104] @ 94fd0 <__cxa_atexit@plt+0x89030> │ │ │ │ @@ -140297,15 +140297,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94fd4 <__cxa_atexit@plt+0x89034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01205b60 │ │ │ │ + @ instruction: 0x01205b40 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffe1e08 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -140337,16 +140337,16 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r0, asr #4 │ │ │ │ - teqeq r0, r0, lsl #5 │ │ │ │ + teqeq r0, r0, lsr #4 │ │ │ │ + teqeq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -140366,15 +140366,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 950ec <__cxa_atexit@plt+0x8914c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ teqeq r0, r0 @ │ │ │ │ - teqeq r0, ip, ror #3 │ │ │ │ + teqeq r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140396,16 +140396,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 95168 <__cxa_atexit@plt+0x891c8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r8, lsl #3 │ │ │ │ - teqeq r0, ip, ror r1 │ │ │ │ + teqeq r0, r8, ror #2 │ │ │ │ + teqeq r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 95240 <__cxa_atexit@plt+0x892a0> │ │ │ │ ldr sl, [pc, #224] @ 95268 <__cxa_atexit@plt+0x892c8> │ │ │ │ @@ -140463,18 +140463,18 @@ │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r8, asr #32 │ │ │ │ + teqeq r0, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - strdeq r5, [r0, -ip]! │ │ │ │ + @ instruction: 0x01205ab8 │ │ │ │ + ldrdeq r5, [r0, -ip]! │ │ │ │ @ instruction: 0xfffecfec │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt 952e0 <__cxa_atexit@plt+0x89340> │ │ │ │ ldr r3, [pc, #116] @ 95310 <__cxa_atexit@plt+0x89370> │ │ │ │ @@ -140505,16 +140505,16 @@ │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01205a28 │ │ │ │ - @ instruction: 0x01205948 │ │ │ │ + @ instruction: 0x01205a08 │ │ │ │ + @ instruction: 0x01205928 │ │ │ │ @ instruction: 0xfffecf24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140530,15 +140530,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9537c <__cxa_atexit@plt+0x893dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrheq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01307090 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140554,17 +140554,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 953dc <__cxa_atexit@plt+0x8943c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, ip, asr #32 │ │ │ │ + teqeq r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x012055a8 │ │ │ │ + smlawbeq r0, r8, r5, r5 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 95434 <__cxa_atexit@plt+0x89494> │ │ │ │ ldr r2, [pc, #60] @ 9543c <__cxa_atexit@plt+0x8949c> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -140580,15 +140580,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 75c38 <__cxa_atexit@plt+0x69c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r0, r4, asr #27 │ │ │ │ + teqeq r0, r4, lsr #27 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95484 <__cxa_atexit@plt+0x894e4> │ │ │ │ @@ -140600,16 +140600,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r4, ror pc │ │ │ │ - @ instruction: 0x0120564c │ │ │ │ + teqeq r0, r4, asr pc │ │ │ │ + @ instruction: 0x0120562c │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp lr, fp │ │ │ │ bcc 95588 <__cxa_atexit@plt+0x895e8> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -140665,21 +140665,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - teqeq r0, r0, lsl #26 │ │ │ │ + teqeq r0, r0, ror #25 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x0120555c │ │ │ │ - @ instruction: 0x01205554 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x0120553c │ │ │ │ @ instruction: 0x01205534 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x01205514 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -140712,16 +140712,16 @@ │ │ │ │ str r5, [r2, #12] │ │ │ │ ldr r0, [pc, #20] @ 95654 <__cxa_atexit@plt+0x896b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01205498 │ │ │ │ - @ instruction: 0x01205490 │ │ │ │ + @ instruction: 0x01205478 │ │ │ │ + @ instruction: 0x01205470 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -140735,15 +140735,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r8, asr sp │ │ │ │ + teqeq r0, r8, lsr sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 956f4 <__cxa_atexit@plt+0x89754> │ │ │ │ @@ -140756,15 +140756,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, ip, lsl #26 │ │ │ │ + teqeq r0, ip, ror #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95744 <__cxa_atexit@plt+0x897a4> │ │ │ │ @@ -140777,15 +140777,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r0, r4 @ │ │ │ │ - smlawbeq r0, ip, r3, r5 │ │ │ │ + @ instruction: 0x0120536c │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 9580c <__cxa_atexit@plt+0x8986c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [pc, #156] @ 95814 <__cxa_atexit@plt+0x89874> │ │ │ │ @@ -140825,19 +140825,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r4, ror #20 │ │ │ │ + teqeq r0, r4, asr #20 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x012052b8 │ │ │ │ + @ instruction: 0x012052b0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140850,15 +140850,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, ip, lsl #23 │ │ │ │ + teqeq r0, ip, ror #22 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 958c0 <__cxa_atexit@plt+0x89920> │ │ │ │ @@ -140871,15 +140871,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - teqeq r0, r0, asr #22 │ │ │ │ + teqeq r0, r0, lsr #22 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95910 <__cxa_atexit@plt+0x89970> │ │ │ │ @@ -140891,16 +140891,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r8, ror #21 │ │ │ │ - @ instruction: 0x01205428 │ │ │ │ + teqeq r0, r8, asr #21 │ │ │ │ + @ instruction: 0x01205408 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ bcc 95b98 <__cxa_atexit@plt+0x89bf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -141069,23 +141069,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r4, lsr #17 │ │ │ │ - teqeq r0, r0, lsr sl │ │ │ │ - teqeq r0, ip, lsr #20 │ │ │ │ + teqeq r0, r4, lsl #17 │ │ │ │ + teqeq r0, r0, lsl sl │ │ │ │ + teqeq r0, ip, lsl #20 │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ - smlawteq r0, r8, r1, r5 │ │ │ │ + @ instruction: 0x012051a8 │ │ │ │ teqeq r0, r4 @ │ │ │ │ teqeq r0, ip @ │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - teqeq r0, ip, lsl #16 │ │ │ │ + teqeq r0, ip, ror #15 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 95f9c <__cxa_atexit@plt+0x89ffc> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -141341,49 +141341,49 @@ │ │ │ │ ldr r2, [pc, #32] @ 96030 <__cxa_atexit@plt+0x8a090> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r4, lsl #12 │ │ │ │ + teqeq r0, r4, ror #11 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ - teqeq r0, r0, ror #12 │ │ │ │ + teqeq r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffe01b8 │ │ │ │ @ instruction: 0xfffe0100 │ │ │ │ tsteq fp, lr, asr #6 │ │ │ │ - @ instruction: 0x01204a5c │ │ │ │ + @ instruction: 0x01204a3c │ │ │ │ @ instruction: 0xfffe0368 │ │ │ │ @ instruction: 0xfffe0224 │ │ │ │ strdeq r9, [fp, -r7] │ │ │ │ - @ instruction: 0x01204a08 │ │ │ │ + @ instruction: 0x012049e8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ - teqeq r0, ip, lsr r6 │ │ │ │ - @ instruction: 0x01204ce4 │ │ │ │ + teqeq r0, r4, ror r4 │ │ │ │ + teqeq r0, ip, lsl r6 │ │ │ │ + smlawteq r0, r4, ip, r4 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 95c08 <__cxa_atexit@plt+0x89c68> │ │ │ │ - smlawteq r0, r8, ip, r4 │ │ │ │ + @ instruction: 0x01204ca8 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 96818 <__cxa_atexit@plt+0x8a878> │ │ │ │ - @ instruction: 0x01204ca0 │ │ │ │ + smlawbeq r0, r0, ip, r4 │ │ │ │ andeq r6, r0, ip, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 96114 <__cxa_atexit@plt+0x8a174> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -141428,27 +141428,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - teqeq r0, ip, asr r1 │ │ │ │ - teqeq r0, r8, lsl #6 │ │ │ │ - smlawteq r0, r4, fp, r4 │ │ │ │ + teqeq r0, ip, lsr r1 │ │ │ │ + teqeq r0, r8, ror #5 │ │ │ │ + @ instruction: 0x01204ba4 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 96818 <__cxa_atexit@plt+0x8a878> │ │ │ │ - @ instruction: 0x01204b9c │ │ │ │ + @ instruction: 0x01204b7c │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -141467,16 +141467,16 @@ │ │ │ │ b 96228 <__cxa_atexit@plt+0x8a288> │ │ │ │ ldr r3, [pc, #24] @ 96224 <__cxa_atexit@plt+0x8a284> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r8, rrx │ │ │ │ - teqeq r0, r4, lsl r2 │ │ │ │ + teqeq r0, r8, asr #32 │ │ │ │ + teqeq r0, r4 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r8 │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -141636,28 +141636,28 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 964dc <__cxa_atexit@plt+0x8a53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - teqeq r0, r0, lsl #3 │ │ │ │ + teqeq r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - teqeq r0, ip, asr #1 │ │ │ │ - teqeq r0, ip, lsr #2 │ │ │ │ + teqeq r0, ip, lsr #1 │ │ │ │ + teqeq r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - teqeq r0, r0, lsl pc │ │ │ │ + teqeq r0, r0 @ │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x01204618 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ + teqeq r0, r4, ror pc │ │ │ │ @ instruction: 0xfffdffb0 │ │ │ │ @ instruction: 0xfffdfef8 │ │ │ │ tsteq fp, lr, ror lr │ │ │ │ - @ instruction: 0x01204858 │ │ │ │ + @ instruction: 0x01204838 │ │ │ │ andeq r3, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r5, #4]! │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ add r2, r1, r2 │ │ │ │ ldr r1, [pc, #272] @ 96628 <__cxa_atexit@plt+0x8a688> │ │ │ │ @@ -141729,18 +141729,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r0, r4 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, r4, lsl #27 │ │ │ │ - teqeq r0, r4, ror #25 │ │ │ │ + teqeq r0, r4, ror #26 │ │ │ │ + teqeq r0, r4, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x0120470c │ │ │ │ + @ instruction: 0x012046ec │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 966a8 <__cxa_atexit@plt+0x8a708> │ │ │ │ @@ -141765,17 +141765,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 966c8 <__cxa_atexit@plt+0x8a728> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8, asr #23 │ │ │ │ + teqeq r0, r8, lsr #23 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlawbeq r0, r0, r6, r4 │ │ │ │ + @ instruction: 0x01204660 │ │ │ │ andeq r3, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -141794,17 +141794,17 @@ │ │ │ │ b 96228 <__cxa_atexit@plt+0x8a288> │ │ │ │ ldr r3, [pc, #20] @ 9673c <__cxa_atexit@plt+0x8a79c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r8, asr #24 │ │ │ │ + teqeq r0, r8, lsr #24 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x0120460c │ │ │ │ + @ instruction: 0x012045ec │ │ │ │ andeq r1, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 967c0 <__cxa_atexit@plt+0x8a820> │ │ │ │ @@ -141835,27 +141835,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 967e0 <__cxa_atexit@plt+0x8a840> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffed2c │ │ │ │ - teqeq r0, ip @ │ │ │ │ + teqeq r0, ip, ror fp │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x01204568 │ │ │ │ + @ instruction: 0x01204548 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 96818 <__cxa_atexit@plt+0x8a878> │ │ │ │ - @ instruction: 0x01204540 │ │ │ │ + @ instruction: 0x01204520 │ │ │ │ andeq r7, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 9699c <__cxa_atexit@plt+0x8a9fc> │ │ │ │ @@ -141969,27 +141969,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 96a08 <__cxa_atexit@plt+0x8aa68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8, lsl #19 │ │ │ │ + teqeq r0, r8, ror fp │ │ │ │ + teqeq r0, r4, ror fp │ │ │ │ + teqeq r0, r8, ror #18 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r0, r8, asr #17 │ │ │ │ - @ instruction: 0x012040e0 │ │ │ │ + teqeq r0, r8, lsr #17 │ │ │ │ + smlawteq r0, r0, r0, r4 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ - teqeq r0, r0, lsr #20 │ │ │ │ + teqeq r0, r0, lsl #20 │ │ │ │ @ instruction: 0xfffdfa48 │ │ │ │ @ instruction: 0xfffdf990 │ │ │ │ tsteq fp, lr, lsl #18 │ │ │ │ - @ instruction: 0x01204328 │ │ │ │ + @ instruction: 0x01204308 │ │ │ │ andeq r5, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96aa0 <__cxa_atexit@plt+0x8ab00> │ │ │ │ @@ -142019,15 +142019,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 96ac0 <__cxa_atexit@plt+0x8ab20> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffed08 │ │ │ │ - teqeq r0, ip, lsr #17 │ │ │ │ + teqeq r0, ip, lsl #17 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 96af0 <__cxa_atexit@plt+0x8ab50> │ │ │ │ @@ -142145,17 +142145,17 @@ │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r8 @ │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - teqeq r0, ip, lsr r7 │ │ │ │ - teqeq r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x01204090 │ │ │ │ + teqeq r0, ip, lsl r7 │ │ │ │ + teqeq r0, r4, lsl r7 │ │ │ │ + @ instruction: 0x01204070 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -142180,18 +142180,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 96d48 <__cxa_atexit@plt+0x8ada8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, ip, asr #12 │ │ │ │ - teqeq r0, r8, lsr #12 │ │ │ │ + teqeq r0, ip, lsr #12 │ │ │ │ + teqeq r0, r8, lsl #12 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01204000 │ │ │ │ + @ instruction: 0x01203fe0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96d80 <__cxa_atexit@plt+0x8ade0> │ │ │ │ ldr r3, [pc, #172] @ 96e18 <__cxa_atexit@plt+0x8ae78> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -142232,21 +142232,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 96e14 <__cxa_atexit@plt+0x8ae74> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r8, ror #12 │ │ │ │ + teqeq r0, r8, asr #12 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - teqeq r0, r8, lsl #11 │ │ │ │ - teqeq r0, ip, ror #10 │ │ │ │ - @ instruction: 0x01203f24 │ │ │ │ + teqeq r0, r8, ror #10 │ │ │ │ + teqeq r0, ip, asr #10 │ │ │ │ + @ instruction: 0x01203f04 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -142303,17 +142303,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffbaa8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8, ror r4 │ │ │ │ - @ instruction: 0x01203e18 │ │ │ │ + teqeq r0, r4, ror r4 │ │ │ │ + teqeq r0, r8, asr r4 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 96fc8 <__cxa_atexit@plt+0x8b028> │ │ │ │ @@ -142360,17 +142360,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffb9b8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r0, ip, lsr #7 │ │ │ │ - teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x01203d34 │ │ │ │ + teqeq r0, ip, lsl #7 │ │ │ │ + teqeq r0, r0, ror r3 │ │ │ │ + @ instruction: 0x01203d14 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 97078 <__cxa_atexit@plt+0x8b0d8> │ │ │ │ @@ -142396,15 +142396,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, ip @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01203cac │ │ │ │ + smlawbeq r0, ip, ip, r3 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97104 <__cxa_atexit@plt+0x8b164> │ │ │ │ ldr r3, [pc, #156] @ 9715c <__cxa_atexit@plt+0x8b1bc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -142444,15 +142444,15 @@ │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ str r1, [r5], #-32 @ 0xffffffe0 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01203bec │ │ │ │ + smlawteq r0, ip, fp, r3 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -142526,22 +142526,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffb45c │ │ │ │ @ instruction: 0xffffb674 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01203aa4 │ │ │ │ + smlawbeq r0, r4, sl, r3 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 971a0 <__cxa_atexit@plt+0x8b200> │ │ │ │ - smlawbeq r0, r8, sl, r3 │ │ │ │ + @ instruction: 0x01203a68 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -142565,18 +142565,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9734c <__cxa_atexit@plt+0x8b3ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, r8, asr #32 │ │ │ │ - teqeq r0, ip, lsr #32 │ │ │ │ + teqeq r0, r8, lsr #32 │ │ │ │ + teqeq r0, ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq r3, [r0, -ip]! │ │ │ │ + ldrdeq r3, [r0, -ip]! │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97384 <__cxa_atexit@plt+0x8b3e4> │ │ │ │ ldr r3, [pc, #96] @ 973d0 <__cxa_atexit@plt+0x8b430> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -142601,15 +142601,15 @@ │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01203978 │ │ │ │ + @ instruction: 0x01203958 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ lsr r6, r0, #16 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -142656,15 +142656,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffb014 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0120389c │ │ │ │ + @ instruction: 0x0120387c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -142701,15 +142701,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffaf68 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x012037e8 │ │ │ │ + smlawteq r0, r8, r7, r3 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -142733,18 +142733,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 975ec <__cxa_atexit@plt+0x8b64c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, r8, lsr #27 │ │ │ │ - teqeq r0, r4, lsl #27 │ │ │ │ + teqeq r0, r8, lsl #27 │ │ │ │ + teqeq r0, r4, ror #26 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0120375c │ │ │ │ + @ instruction: 0x0120373c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97624 <__cxa_atexit@plt+0x8b684> │ │ │ │ ldr r3, [pc, #176] @ 976c0 <__cxa_atexit@plt+0x8b720> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -142786,21 +142786,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 976bc <__cxa_atexit@plt+0x8b71c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r4, asr #27 │ │ │ │ + teqeq r0, r4, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - teqeq r0, r0, ror #25 │ │ │ │ + teqeq r0, r0, asr #25 │ │ │ │ teqeq r0, ip @ │ │ │ │ - @ instruction: 0x0120367c │ │ │ │ + @ instruction: 0x0120365c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -142858,17 +142858,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffa7b8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - teqeq r0, r8, ror #23 │ │ │ │ - teqeq r0, r4, asr #23 │ │ │ │ - @ instruction: 0x0120356c │ │ │ │ + teqeq r0, r8, asr #23 │ │ │ │ + teqeq r0, r4, lsr #23 │ │ │ │ + @ instruction: 0x0120354c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 97878 <__cxa_atexit@plt+0x8b8d8> │ │ │ │ @@ -142918,15 +142918,15 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffa6c4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ teqeq r0, ip @ │ │ │ │ teqeq r0, r8 @ │ │ │ │ - smlawbeq r0, r4, r4, r3 │ │ │ │ + @ instruction: 0x01203464 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9792c <__cxa_atexit@plt+0x8b98c> │ │ │ │ @@ -142950,18 +142950,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 97950 <__cxa_atexit@plt+0x8b9b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, r4, asr #20 │ │ │ │ - teqeq r0, r0, lsr #20 │ │ │ │ + teqeq r0, r4, lsr #20 │ │ │ │ + teqeq r0, r0, lsl #20 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 979b8 <__cxa_atexit@plt+0x8ba18> │ │ │ │ ldr r3, [pc, #192] @ 97a34 <__cxa_atexit@plt+0x8ba94> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -143011,17 +143011,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - teqeq r0, r8, ror #18 │ │ │ │ - teqeq r0, ip, asr #18 │ │ │ │ - @ instruction: 0x01203308 │ │ │ │ + teqeq r0, r8, asr #18 │ │ │ │ + teqeq r0, ip, lsr #18 │ │ │ │ + @ instruction: 0x012032e8 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -143104,24 +143104,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffa12c │ │ │ │ @ instruction: 0xffffa354 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - teqeq r0, ip, lsl r8 │ │ │ │ - teqeq r0, r0, lsl #16 │ │ │ │ - @ instruction: 0x01203194 │ │ │ │ + teqeq r0, ip @ │ │ │ │ + teqeq r0, r0, ror #15 │ │ │ │ + @ instruction: 0x01203174 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 97a84 <__cxa_atexit@plt+0x8bae4> │ │ │ │ - @ instruction: 0x01203178 │ │ │ │ + @ instruction: 0x01203158 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 97c34 <__cxa_atexit@plt+0x8bc94> │ │ │ │ @@ -143144,18 +143144,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 97c58 <__cxa_atexit@plt+0x8bcb8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, ip, lsr r7 │ │ │ │ - teqeq r0, r0, lsr #14 │ │ │ │ + teqeq r0, ip, lsl r7 │ │ │ │ + teqeq r0, r0, lsl #14 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97cc0 <__cxa_atexit@plt+0x8bd20> │ │ │ │ ldr r3, [pc, #156] @ 97d18 <__cxa_atexit@plt+0x8bd78> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -143195,15 +143195,15 @@ │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ str r1, [r5], #-32 @ 0xffffffe0 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01203030 │ │ │ │ + @ instruction: 0x01203010 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -143272,22 +143272,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff9b58 │ │ │ │ @ instruction: 0xffff9d88 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r2, [r0, -ip]! │ │ │ │ + ldrdeq r2, [r0, -ip]! │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 97d5c <__cxa_atexit@plt+0x8bdbc> │ │ │ │ - @ instruction: 0x01202ee0 │ │ │ │ + smlawteq r0, r0, lr, r2 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ cmp r3, #1 │ │ │ │ blt 97eb4 <__cxa_atexit@plt+0x8bf14> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -143307,16 +143307,16 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr r2, [pc, #16] @ 97edc <__cxa_atexit@plt+0x8bf3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5], #-8 │ │ │ │ b 97eec <__cxa_atexit@plt+0x8bf4c> │ │ │ │ - teqeq r0, ip, ror #9 │ │ │ │ - @ instruction: 0x01202e6c │ │ │ │ + teqeq r0, ip, asr #9 │ │ │ │ + @ instruction: 0x01202e4c │ │ │ │ andeq lr, r0, ip, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ mov r3, r5 │ │ │ │ cmp r9, r6 │ │ │ │ @@ -143397,16 +143397,16 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff96d0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffff9820 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffff916c │ │ │ │ - teqeq r0, r4, ror #6 │ │ │ │ - @ instruction: 0x01202d04 │ │ │ │ + teqeq r0, r4, asr #6 │ │ │ │ + @ instruction: 0x01202ce4 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 980b8 <__cxa_atexit@plt+0x8c118> │ │ │ │ @@ -143434,17 +143434,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffff909c │ │ │ │ - teqeq r0, ip @ │ │ │ │ + teqeq r0, ip, ror r2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01202c6c │ │ │ │ + @ instruction: 0x01202c4c │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98114 <__cxa_atexit@plt+0x8c174> │ │ │ │ ldr r3, [pc, #536] @ 98318 <__cxa_atexit@plt+0x8c378> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -143576,18 +143576,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str lr, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, r2, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - teqeq r0, ip, lsr #2 │ │ │ │ - teqeq r0, r0, ror #1 │ │ │ │ + teqeq r0, ip, lsl #2 │ │ │ │ + teqeq r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - @ instruction: 0x01202a30 │ │ │ │ + @ instruction: 0x01202a10 │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 984c4 <__cxa_atexit@plt+0x8c524> │ │ │ │ @@ -143689,15 +143689,15 @@ │ │ │ │ str r8, [r9, r3, lsl #2] │ │ │ │ str r1, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffff908c │ │ │ │ - teqeq r0, ip, lsr #30 │ │ │ │ + teqeq r0, ip, lsl #30 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 9861c <__cxa_atexit@plt+0x8c67c> │ │ │ │ str r8, [sp] │ │ │ │ @@ -143782,22 +143782,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff8d24 │ │ │ │ teqeq r0, r4 @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01202704 │ │ │ │ + @ instruction: 0x012026e4 │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 984d8 <__cxa_atexit@plt+0x8c538> │ │ │ │ - @ instruction: 0x012026e8 │ │ │ │ + smlawteq r0, r8, r6, r2 │ │ │ │ andeq r3, r0, sl, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98700 <__cxa_atexit@plt+0x8c760> │ │ │ │ @@ -143835,15 +143835,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 98720 <__cxa_atexit@plt+0x8c780> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffcd58 │ │ │ │ - teqeq r0, ip @ │ │ │ │ + teqeq r0, ip, ror ip │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 987b0 <__cxa_atexit@plt+0x8c810> │ │ │ │ @@ -143893,15 +143893,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xffffc754 │ │ │ │ @ instruction: 0xffffc9d4 │ │ │ │ - @ instruction: 0x01202320 │ │ │ │ + @ instruction: 0x01202300 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -143935,15 +143935,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffc67c │ │ │ │ @ instruction: 0xffffc8fc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x012024a0 │ │ │ │ + smlawbeq r0, r0, r4, r2 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 98914 <__cxa_atexit@plt+0x8c974> │ │ │ │ ldr r7, [pc, #516] @ 98ad4 <__cxa_atexit@plt+0x8cb34> │ │ │ │ @@ -144074,27 +144074,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r1, r0, r0, ror fp │ │ │ │ - smlawteq r0, ip, r2, r2 │ │ │ │ + @ instruction: 0x012022ac │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ teqeq r0, r4 @ │ │ │ │ teqeq r0, r4 @ │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffe98f0 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ - teqeq r0, r8, lsl r9 │ │ │ │ - teqeq r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x01202244 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ + teqeq r0, r0 @ │ │ │ │ + @ instruction: 0x01202224 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -144119,18 +144119,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 98b94 <__cxa_atexit@plt+0x8cbf4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, r0, lsl #16 │ │ │ │ + teqeq r0, r0, ror #15 │ │ │ │ teqeq r0, ip @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012021b4 │ │ │ │ + @ instruction: 0x01202194 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98c5c <__cxa_atexit@plt+0x8ccbc> │ │ │ │ ldr r3, [pc, #340] @ 98d0c <__cxa_atexit@plt+0x8cd6c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -144212,24 +144212,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - teqeq r0, r0, asr #13 │ │ │ │ - teqeq r0, r4, lsr #13 │ │ │ │ + teqeq r0, r0, lsr #13 │ │ │ │ + teqeq r0, r4, lsl #13 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0xffffba50 │ │ │ │ - teqeq r0, r8, lsr #14 │ │ │ │ - teqeq r0, ip, lsl #14 │ │ │ │ + teqeq r0, r8, lsl #14 │ │ │ │ + teqeq r0, ip, ror #13 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01202028 │ │ │ │ + @ instruction: 0x01202008 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -144272,18 +144272,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffb8e8 │ │ │ │ - teqeq r0, r0, asr #11 │ │ │ │ - teqeq r0, r4, lsr #11 │ │ │ │ + teqeq r0, r0, lsr #11 │ │ │ │ + teqeq r0, r4, lsl #11 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01201f50 │ │ │ │ + @ instruction: 0x01201f30 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -144315,18 +144315,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffb838 │ │ │ │ - teqeq r0, ip, lsl #10 │ │ │ │ teqeq r0, ip, ror #9 │ │ │ │ + teqeq r0, ip, asr #9 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x01201ea4 │ │ │ │ + smlawbeq r0, r4, lr, r1 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98f0c <__cxa_atexit@plt+0x8cf6c> │ │ │ │ ldr r3, [pc, #156] @ 98f64 <__cxa_atexit@plt+0x8cfc4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -144366,15 +144366,15 @@ │ │ │ │ stmda r5, {r0, r2} │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01201de4 │ │ │ │ + smlawteq r0, r4, sp, r1 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -144435,22 +144435,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffbbec │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201cb0 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 98fa8 <__cxa_atexit@plt+0x8d008> │ │ │ │ - @ instruction: 0x01201cb4 │ │ │ │ + @ instruction: 0x01201c94 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -144474,18 +144474,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 99120 <__cxa_atexit@plt+0x8d180> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, r4, ror r2 │ │ │ │ - teqeq r0, r8, asr r2 │ │ │ │ + teqeq r0, r4, asr r2 │ │ │ │ + teqeq r0, r8, lsr r2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01201c28 │ │ │ │ + @ instruction: 0x01201c08 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 99188 <__cxa_atexit@plt+0x8d1e8> │ │ │ │ ldr r3, [pc, #140] @ 991d0 <__cxa_atexit@plt+0x8d230> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -144521,15 +144521,15 @@ │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ sub r5, r5, #28 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01201b78 │ │ │ │ + @ instruction: 0x01201b58 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -144585,22 +144585,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffb2d4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01201a78 │ │ │ │ + @ instruction: 0x01201a58 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 99214 <__cxa_atexit@plt+0x8d274> │ │ │ │ - @ instruction: 0x01201a5c │ │ │ │ + @ instruction: 0x01201a3c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -144624,18 +144624,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 99378 <__cxa_atexit@plt+0x8d3d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, ip, lsl r0 │ │ │ │ - teqeq r0, r0 │ │ │ │ + teqeq r0, ip @ │ │ │ │ + teqeq r0, r0, ror #31 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x012019b0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 993b0 <__cxa_atexit@plt+0x8d410> │ │ │ │ ldr r3, [pc, #96] @ 993fc <__cxa_atexit@plt+0x8d45c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -144660,15 +144660,15 @@ │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0120194c │ │ │ │ + @ instruction: 0x0120192c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ lsr r6, r0, #16 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -144715,15 +144715,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffaed4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01201870 │ │ │ │ + @ instruction: 0x01201850 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -144760,15 +144760,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffae28 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x012017bc │ │ │ │ + @ instruction: 0x0120179c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -144792,18 +144792,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 99618 <__cxa_atexit@plt+0x8d678> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, ip, ror sp │ │ │ │ - teqeq r0, r8, asr sp │ │ │ │ + teqeq r0, ip, asr sp │ │ │ │ + teqeq r0, r8, lsr sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01201730 │ │ │ │ + @ instruction: 0x01201710 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 996e4 <__cxa_atexit@plt+0x8d744> │ │ │ │ ldr r3, [pc, #348] @ 99798 <__cxa_atexit@plt+0x8d7f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -144887,24 +144887,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - teqeq r0, r0, lsr ip │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ + teqeq r0, r0 @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xffffa150 │ │ │ │ - teqeq r0, r4, lsr #25 │ │ │ │ - teqeq r0, r0, lsl #25 │ │ │ │ + teqeq r0, r4, lsl #25 │ │ │ │ + teqeq r0, r0, ror #24 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x0120159c │ │ │ │ + @ instruction: 0x0120157c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -144948,18 +144948,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffff9fe0 │ │ │ │ - teqeq r0, r4, lsr fp │ │ │ │ - teqeq r0, r0, lsl fp │ │ │ │ + teqeq r0, r4, lsl fp │ │ │ │ + teqeq r0, r0 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlawteq r0, r0, r4, r1 │ │ │ │ + @ instruction: 0x012014a0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -144992,18 +144992,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff9f10 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - teqeq r0, r4, ror sl │ │ │ │ teqeq r0, r4, asr sl │ │ │ │ + teqeq r0, r4, lsr sl │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01201410 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 999a0 <__cxa_atexit@plt+0x8da00> │ │ │ │ ldr r3, [pc, #212] @ 99a30 <__cxa_atexit@plt+0x8da90> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -145058,17 +145058,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - teqeq r0, ip, ror #18 │ │ │ │ - teqeq r0, r0, asr r9 │ │ │ │ - @ instruction: 0x0120130c │ │ │ │ + teqeq r0, ip, asr #18 │ │ │ │ + teqeq r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x012012ec │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -145140,24 +145140,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffa58c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - teqeq r0, ip, asr #16 │ │ │ │ - teqeq r0, r0, lsr r8 │ │ │ │ - smlawteq r0, r4, r1, r1 │ │ │ │ + teqeq r0, ip, lsr #16 │ │ │ │ + teqeq r0, r0, lsl r8 │ │ │ │ + @ instruction: 0x012011a4 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 99a80 <__cxa_atexit@plt+0x8dae0> │ │ │ │ - @ instruction: 0x012011a8 │ │ │ │ + smlawbeq r0, r8, r1, r1 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99c04 <__cxa_atexit@plt+0x8dc64> │ │ │ │ @@ -145180,18 +145180,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 99c28 <__cxa_atexit@plt+0x8dc88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, ip, ror #14 │ │ │ │ - teqeq r0, r0, asr r7 │ │ │ │ + teqeq r0, ip, asr #14 │ │ │ │ + teqeq r0, r0, lsr r7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01201120 │ │ │ │ + @ instruction: 0x01201100 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 99c90 <__cxa_atexit@plt+0x8dcf0> │ │ │ │ ldr r3, [pc, #156] @ 99ce8 <__cxa_atexit@plt+0x8dd48> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -145231,15 +145231,15 @@ │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ str r1, [r5], #-32 @ 0xffffffe0 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01201060 │ │ │ │ + @ instruction: 0x01201040 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -145308,22 +145308,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffa004 │ │ │ │ @ instruction: 0xffffa234 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01200f2c │ │ │ │ + @ instruction: 0x01200f0c │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 99d2c <__cxa_atexit@plt+0x8dd8c> │ │ │ │ - @ instruction: 0x01200f10 │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -145348,18 +145348,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 99ec8 <__cxa_atexit@plt+0x8df28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, ip, asr #9 │ │ │ │ - teqeq r0, r8, lsr #9 │ │ │ │ + teqeq r0, ip, lsr #9 │ │ │ │ + teqeq r0, r8, lsl #9 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlawbeq r0, r0, lr, r0 │ │ │ │ + @ instruction: 0x01200e60 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 99f00 <__cxa_atexit@plt+0x8df60> │ │ │ │ ldr r3, [pc, #164] @ 99f90 <__cxa_atexit@plt+0x8dff0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -145398,21 +145398,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 99f8c <__cxa_atexit@plt+0x8dfec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, ip, ror #9 │ │ │ │ + teqeq r0, ip, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - teqeq r0, r0, lsl r4 │ │ │ │ + teqeq r0, r0 @ │ │ │ │ teqeq r0, r4 @ │ │ │ │ - smulwbeq r0, ip, sp │ │ │ │ + smlawbeq r0, ip, sp, r0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -145473,17 +145473,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff969c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - teqeq r0, ip, lsl #6 │ │ │ │ + teqeq r0, ip, ror #5 │ │ │ │ teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x01200c90 │ │ │ │ + @ instruction: 0x01200c70 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9a15c <__cxa_atexit@plt+0x8e1bc> │ │ │ │ @@ -145533,17 +145533,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff959c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r0, r8, lsl r2 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ teqeq r0, ip @ │ │ │ │ - smulwbeq r0, r0, fp │ │ │ │ + smlawbeq r0, r0, fp, r0 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a20c <__cxa_atexit@plt+0x8e26c> │ │ │ │ @@ -145566,18 +145566,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9a230 <__cxa_atexit@plt+0x8e290> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r0, r4, ror #2 │ │ │ │ - teqeq r0, r8, asr #2 │ │ │ │ + teqeq r0, r4, asr #2 │ │ │ │ + teqeq r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01200b18 │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a298 <__cxa_atexit@plt+0x8e2f8> │ │ │ │ ldr r3, [pc, #156] @ 9a2f0 <__cxa_atexit@plt+0x8e350> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -145617,15 +145617,15 @@ │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ str r1, [r5], #-32 @ 0xffffffe0 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01200a58 │ │ │ │ + @ instruction: 0x01200a38 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -145694,22 +145694,22 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff9038 │ │ │ │ @ instruction: 0xffff9268 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01200924 │ │ │ │ + @ instruction: 0x01200904 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9a334 <__cxa_atexit@plt+0x8e394> │ │ │ │ - @ instruction: 0x01200908 │ │ │ │ + smulwteq r0, r8, r8 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -145739,17 +145739,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffff8a14 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + teqeq r0, r8, ror lr │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01200868 │ │ │ │ + @ instruction: 0x01200848 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a554 <__cxa_atexit@plt+0x8e5b4> │ │ │ │ @@ -145777,17 +145777,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffff897c │ │ │ │ - teqeq r0, r0, lsl #28 │ │ │ │ + teqeq r0, r0, ror #27 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x012007b0 │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a5b0 <__cxa_atexit@plt+0x8e610> │ │ │ │ ldr r3, [pc, #536] @ 9a7b4 <__cxa_atexit@plt+0x8e814> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -145919,18 +145919,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str lr, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, r2, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - teqeq r0, r0 @ │ │ │ │ - teqeq r0, r4, asr #24 │ │ │ │ + teqeq r0, r0, ror ip │ │ │ │ + teqeq r0, r4, lsr #24 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - @ instruction: 0x01200594 │ │ │ │ + @ instruction: 0x01200574 │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a960 <__cxa_atexit@plt+0x8e9c0> │ │ │ │ @@ -146032,15 +146032,15 @@ │ │ │ │ str r8, [r9, r3, lsl #2] │ │ │ │ str r1, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffff896c │ │ │ │ - teqeq r0, r0 @ │ │ │ │ + teqeq r0, r0, ror sl │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 9aab8 <__cxa_atexit@plt+0x8eb18> │ │ │ │ str r8, [sp] │ │ │ │ @@ -146123,24 +146123,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff8604 │ │ │ │ - teqeq r0, r8, lsr r9 │ │ │ │ + teqeq r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01200268 │ │ │ │ + @ instruction: 0x01200248 │ │ │ │ andeq r3, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9a974 <__cxa_atexit@plt+0x8e9d4> │ │ │ │ - @ instruction: 0x0120024c │ │ │ │ + @ instruction: 0x0120022c │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ cmp r8, ip │ │ │ │ bcc 9acb8 <__cxa_atexit@plt+0x8ed18> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -146258,24 +146258,24 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, r4, lsl #14 │ │ │ │ - teqeq r0, r4, ror r8 │ │ │ │ - teqeq r0, r0, ror r8 │ │ │ │ + teqeq r0, r4, ror #13 │ │ │ │ + teqeq r0, r4, asr r8 │ │ │ │ + teqeq r0, r0, asr r8 │ │ │ │ andeq r3, r0, ip, ror #7 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - teqeq r0, ip, ror #12 │ │ │ │ - teqeq r0, r0, asr r7 │ │ │ │ - teqeq r0, ip, ror #15 │ │ │ │ + teqeq r0, ip, asr #12 │ │ │ │ + teqeq r0, r0, lsr r7 │ │ │ │ + teqeq r0, ip, asr #15 │ │ │ │ @ instruction: 0xffff5fec │ │ │ │ - teqeq r0, r8, asr #13 │ │ │ │ + teqeq r0, r8, lsr #13 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 9b0a4 <__cxa_atexit@plt+0x8f104> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -146527,48 +146527,48 @@ │ │ │ │ ldr r2, [pc, #32] @ 9b138 <__cxa_atexit@plt+0x8f198> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, ip, ror #9 │ │ │ │ + teqeq r0, ip, asr #9 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - teqeq r0, r0, asr r5 │ │ │ │ + teqeq r0, r0, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffdb0ac │ │ │ │ @ instruction: 0xfffdaff4 │ │ │ │ tsteq fp, r2, asr #4 │ │ │ │ - tstpeq pc, r4, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, lsr r9 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xfffdb250 │ │ │ │ @ instruction: 0xfffdb10c │ │ │ │ ldrdeq r4, [fp, -pc] │ │ │ │ - tstpeq pc, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - teqeq r0, r0, lsl #7 │ │ │ │ - teqeq r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x011ffbdc │ │ │ │ + teqeq r0, r0, ror #6 │ │ │ │ + teqeq r0, r8, lsl #10 │ │ │ │ + @ instruction: 0x011ffbbc │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 9ad20 <__cxa_atexit@plt+0x8ed80> │ │ │ │ - tstpeq pc, r4, asr #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsr #23 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b 9b960 <__cxa_atexit@plt+0x8f9c0> │ │ │ │ - @ instruction: 0x011ffb9c │ │ │ │ + tstpeq pc, ip, ror fp @ p-variant is OBSOLETE @ │ │ │ │ ldrheq fp, [r4], #101 @ 0x65 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r7, #0 │ │ │ │ beq 9b220 <__cxa_atexit@plt+0x8f280> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -146615,27 +146615,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r0, r4, asr r0 │ │ │ │ + teqeq r0, r4, lsr r0 │ │ │ │ teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x011ffab8 │ │ │ │ + @ instruction: 0x011ffa98 │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b 9b960 <__cxa_atexit@plt+0x8f9c0> │ │ │ │ - @ instruction: 0x011ffa90 │ │ │ │ + tstpeq pc, r0, ror sl @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ @@ -146654,16 +146654,16 @@ │ │ │ │ b 9b334 <__cxa_atexit@plt+0x8f394> │ │ │ │ ldr r3, [pc, #24] @ 9b330 <__cxa_atexit@plt+0x8f390> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, ip, asr pc │ │ │ │ - teqeq r0, r8, lsl #2 │ │ │ │ + teqeq r0, ip, lsr pc │ │ │ │ + teqeq r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov fp, r8 │ │ │ │ ldm r5, {r8, ip} │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, r1 │ │ │ │ @@ -146832,29 +146832,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 9b610 <__cxa_atexit@plt+0x8f670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - teqeq r0, r4, ror r0 │ │ │ │ + teqeq r0, r4, asr r0 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - teqeq r0, r8, lsr #32 │ │ │ │ - teqeq r0, r0, asr #30 │ │ │ │ + teqeq r0, r8 │ │ │ │ + teqeq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - teqeq r0, r8, lsl #30 │ │ │ │ + teqeq r0, r8, ror #29 │ │ │ │ teqeq r0, ip @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq pc, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffff5858 │ │ │ │ - teqeq r0, r0, ror lr │ │ │ │ + teqeq r0, r0, asr lr │ │ │ │ @ instruction: 0xfffdae84 │ │ │ │ @ instruction: 0xfffdadcc │ │ │ │ tsteq fp, r2, asr sp │ │ │ │ - tstpeq pc, r4, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsl #14 @ p-variant is OBSOLETE │ │ │ │ rsbeq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r2, [pc, #272] @ 9b758 <__cxa_atexit@plt+0x8f7b8> │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -146922,21 +146922,21 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r4, lsr #27 │ │ │ │ + teqeq r0, r4, lsl #27 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - teqeq r0, r0, asr ip │ │ │ │ + teqeq r0, r0, lsr ip │ │ │ │ teqeq r0, r4 @ │ │ │ │ - teqeq r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x011ff5dc │ │ │ │ + teqeq r0, r0, lsl #25 │ │ │ │ + @ instruction: 0x011ff5bc │ │ │ │ rsbseq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -146960,18 +146960,18 @@ │ │ │ │ b 9b334 <__cxa_atexit@plt+0x8f394> │ │ │ │ ldr r3, [pc, #24] @ 9b7f8 <__cxa_atexit@plt+0x8f858> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r0, lsr #23 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ + teqeq r0, r0, lsl #23 │ │ │ │ + teqeq r0, r4, ror sl │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tstpeq pc, r0, asr r5 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, lsr r5 @ p-variant is OBSOLETE @ │ │ │ │ rsbeq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -146990,17 +146990,17 @@ │ │ │ │ b 9b334 <__cxa_atexit@plt+0x8f394> │ │ │ │ ldr r3, [pc, #20] @ 9b86c <__cxa_atexit@plt+0x8f8cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - teqeq r0, r8, lsl fp │ │ │ │ + teqeq r0, r8 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x011ff4dc │ │ │ │ + @ instruction: 0x011ff4bc │ │ │ │ rsbeq r5, sl, r4, lsr fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b908 <__cxa_atexit@plt+0x8f968> │ │ │ │ @@ -147037,27 +147037,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 9b928 <__cxa_atexit@plt+0x8f988> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff5454 │ │ │ │ - teqeq r0, ip, ror #20 │ │ │ │ + teqeq r0, ip, asr #20 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tstpeq pc, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b 9b960 <__cxa_atexit@plt+0x8f9c0> │ │ │ │ - @ instruction: 0x011ff3f8 │ │ │ │ + @ instruction: 0x011ff3d8 │ │ │ │ rsbseq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 9bb00 <__cxa_atexit@plt+0x8fb60> │ │ │ │ @@ -147178,27 +147178,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 9bb6c <__cxa_atexit@plt+0x8fbcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - teqeq r0, r0, asr sl │ │ │ │ - teqeq r0, ip, asr #20 │ │ │ │ - teqeq r0, r0, asr #16 │ │ │ │ + teqeq r0, r0, lsr sl │ │ │ │ + teqeq r0, ip, lsr #20 │ │ │ │ + teqeq r0, r0, lsr #16 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq r0, r4, ror #14 │ │ │ │ - tsteq pc, ip, ror pc @ │ │ │ │ + teqeq r0, r4, asr #14 │ │ │ │ + tsteq pc, ip, asr pc @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffff5508 │ │ │ │ - teqeq r0, r8, asr #17 │ │ │ │ + teqeq r0, r8, lsr #17 │ │ │ │ @ instruction: 0xfffda8e4 │ │ │ │ @ instruction: 0xfffda82c │ │ │ │ smlatbeq fp, sl, r7, r3 │ │ │ │ - tstpeq pc, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsr #3 @ p-variant is OBSOLETE │ │ │ │ rsbseq r5, sl, r4, lsr fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9bc18 <__cxa_atexit@plt+0x8fc78> │ │ │ │ @@ -147233,15 +147233,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 9bc38 <__cxa_atexit@plt+0x8fc98> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff5388 │ │ │ │ - teqeq r0, r0, asr r7 │ │ │ │ + teqeq r0, r0, lsr r7 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 9bc68 <__cxa_atexit@plt+0x8fcc8> │ │ │ │ @@ -147447,27 +147447,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #28]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - teqeq r0, r0, lsr r5 │ │ │ │ - teqeq r0, r0, asr #9 │ │ │ │ + teqeq r0, r0, lsl r5 │ │ │ │ + teqeq r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ - teqeq r0, r0, ror #12 │ │ │ │ - teqeq r0, r8, ror #12 │ │ │ │ + teqeq r0, r0, asr #12 │ │ │ │ + teqeq r0, r8, asr #12 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, lsl lr │ │ │ │ - teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - @ instruction: 0x011fed90 │ │ │ │ + teqeq r0, r4, ror r5 │ │ │ │ + teqeq r0, r8, ror r5 │ │ │ │ + tsteq pc, r0, ror sp @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -147492,18 +147492,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9c048 <__cxa_atexit@plt+0x900a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq r0, ip, asr #6 │ │ │ │ - teqeq r0, r8, lsr #6 │ │ │ │ + teqeq r0, ip, lsr #6 │ │ │ │ + teqeq r0, r8, lsl #6 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r0, lsl #26 │ │ │ │ + tsteq pc, r0, ror #25 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c080 <__cxa_atexit@plt+0x900e0> │ │ │ │ ldr r3, [pc, #172] @ 9c118 <__cxa_atexit@plt+0x90178> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -147544,21 +147544,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 9c114 <__cxa_atexit@plt+0x90174> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - teqeq r0, ip, ror #6 │ │ │ │ + teqeq r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - teqeq r0, r8, lsl #5 │ │ │ │ - teqeq r0, ip, ror #4 │ │ │ │ - tsteq pc, r4, lsr #24 │ │ │ │ + teqeq r0, r8, ror #4 │ │ │ │ + teqeq r0, ip, asr #4 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -147615,17 +147615,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff0a0c │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - teqeq r0, r4 @ │ │ │ │ - teqeq r0, r8, ror r1 │ │ │ │ - tsteq pc, r8, lsl fp @ │ │ │ │ + teqeq r0, r4, ror r1 │ │ │ │ + teqeq r0, r8, asr r1 │ │ │ │ + @ instruction: 0x011feaf8 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9c2c8 <__cxa_atexit@plt+0x90328> │ │ │ │ @@ -147672,17 +147672,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff0918 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01300090 │ │ │ │ - tsteq pc, r4, lsr sl @ │ │ │ │ + teqeq r0, ip, lsl #1 │ │ │ │ + teqeq r0, r0, ror r0 │ │ │ │ + tsteq pc, r4, lsl sl @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c378 <__cxa_atexit@plt+0x903d8> │ │ │ │ @@ -147705,18 +147705,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9c39c <__cxa_atexit@plt+0x903fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq pc, [pc, -r8]! │ │ │ │ - ldrdeq pc, [pc, -ip]! │ │ │ │ + ldrdeq pc, [pc, -r8]! │ │ │ │ + msreq SP_hyp, ip │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, ip, lsr #19 │ │ │ │ + tsteq pc, ip, lsl #19 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c404 <__cxa_atexit@plt+0x90464> │ │ │ │ ldr r3, [pc, #88] @ 9c418 <__cxa_atexit@plt+0x90478> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -147739,15 +147739,15 @@ │ │ │ │ b 9c45c <__cxa_atexit@plt+0x904bc> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ b 9d4cc <__cxa_atexit@plt+0x9152c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, lsr r9 @ │ │ │ │ + tsteq pc, r0, lsl r9 @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -147872,25 +147872,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff0200 │ │ │ │ @ instruction: 0xffff0490 │ │ │ │ - msreq CPSR_fsxc, r4, ror #27 │ │ │ │ + smlawteq pc, r4, sp, pc @ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffff041c │ │ │ │ - tsteq pc, r0, lsl r7 @ │ │ │ │ + @ instruction: 0x011fe6f0 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9c45c <__cxa_atexit@plt+0x904bc> │ │ │ │ - @ instruction: 0x011fe6f4 │ │ │ │ + @ instruction: 0x011fe6d4 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -147915,17 +147915,17 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ msreq CPSR_fsxc, r4 @ │ │ │ │ - msreq CPSR_fsxc, r8 @ │ │ │ │ + msreq CPSR_fsxc, r8, ror ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r8, ror #12 │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c748 <__cxa_atexit@plt+0x907a8> │ │ │ │ ldr r3, [pc, #564] @ 9c938 <__cxa_atexit@plt+0x90998> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148065,17 +148065,17 @@ │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ msreq SP_hyp, r4 │ │ │ │ - smlawteq pc, r0, sl, pc @ │ │ │ │ + msreq (UNDEF: 47), r0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - tsteq pc, r0, lsl r4 @ │ │ │ │ + @ instruction: 0x011fe3f0 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -148180,25 +148180,25 @@ │ │ │ │ mov r2, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffef8f4 │ │ │ │ - msreq CPSR_fsxc, r4, lsl r9 │ │ │ │ + strdeq pc, [pc, -r4]! │ │ │ │ @ instruction: 0xfffefad0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, asr #4 │ │ │ │ + tsteq pc, r0, lsr #4 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9c97c <__cxa_atexit@plt+0x909dc> │ │ │ │ - tsteq pc, r4, lsr #4 │ │ │ │ + tsteq pc, r4, lsl #4 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -148222,18 +148222,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9cbb0 <__cxa_atexit@plt+0x90c10> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - msreq SP_hyp, r4 │ │ │ │ - smlawteq pc, r0, r7, pc @ │ │ │ │ + smlawteq pc, r4, r7, pc @ │ │ │ │ + msreq SP_hyp, r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011fe198 │ │ │ │ + tsteq pc, r8, ror r1 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9cbe8 <__cxa_atexit@plt+0x90c48> │ │ │ │ ldr r3, [pc, #176] @ 9cc84 <__cxa_atexit@plt+0x90ce4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148275,21 +148275,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 9cc80 <__cxa_atexit@plt+0x90ce0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq CPSR_fsxc, r4, lsl #16 │ │ │ │ + msreq SP_hyp, r4 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - msreq SP_hyp, ip │ │ │ │ - strdeq pc, [pc, -r8]! │ │ │ │ - ldrheq lr, [pc, -r8] │ │ │ │ + strdeq pc, [pc, -ip]! │ │ │ │ + ldrdeq pc, [pc, -r8]! │ │ │ │ + @ instruction: 0x011fe098 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -148348,16 +148348,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffef068 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ msreq (UNDEF: 47), r4 │ │ │ │ - msreq (UNDEF: 47), r0 │ │ │ │ - tsteq pc, r8, lsr #31 │ │ │ │ + msreq CPSR_fsxc, r0, ror #11 │ │ │ │ + tsteq pc, r8, lsl #31 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9ce3c <__cxa_atexit@plt+0x90e9c> │ │ │ │ @@ -148405,17 +148405,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffeef70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - msreq CPSR_fsxc, r8, lsr r5 │ │ │ │ - msreq CPSR_fsxc, r4, lsl r5 │ │ │ │ - tsteq pc, r0, asr #29 │ │ │ │ + msreq CPSR_fsxc, r8, lsl r5 │ │ │ │ + strdeq pc, [pc, -r4]! │ │ │ │ + tsteq pc, r0, lsr #29 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9cef0 <__cxa_atexit@plt+0x90f50> │ │ │ │ @@ -148439,18 +148439,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9cf14 <__cxa_atexit@plt+0x90f74> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq pc, r0, r4, pc @ │ │ │ │ - msreq CPSR_fsxc, ip, asr r4 │ │ │ │ + msreq CPSR_fsxc, r0, ror #8 │ │ │ │ + msreq CPSR_fsxc, ip, lsr r4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r4, lsr lr @ │ │ │ │ + tsteq pc, r4, lsl lr @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9cf78 <__cxa_atexit@plt+0x90fd8> │ │ │ │ ldr r3, [pc, #188] @ 9cff4 <__cxa_atexit@plt+0x91054> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148499,17 +148499,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - msreq SP_hyp, r8 │ │ │ │ - smlawbeq pc, ip, r3, pc @ │ │ │ │ - tsteq pc, r8, asr #26 │ │ │ │ + smlawbeq pc, r8, r3, pc @ │ │ │ │ + msreq SP_hyp, ip │ │ │ │ + tsteq pc, r8, lsr #26 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -148590,21 +148590,21 @@ │ │ │ │ @ instruction: 0xfffee9e4 │ │ │ │ @ instruction: 0xfffeec0c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ msreq (UNDEF: 47), r0 │ │ │ │ msreq (UNDEF: 47), r4 │ │ │ │ - tsteq pc, r4, ror #23 │ │ │ │ + tsteq pc, r4, asr #23 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 9d040 <__cxa_atexit@plt+0x910a0> │ │ │ │ - tsteq pc, ip, asr #23 │ │ │ │ + tsteq pc, ip, lsr #23 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d1e0 <__cxa_atexit@plt+0x91240> │ │ │ │ @@ -148627,18 +148627,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9d204 <__cxa_atexit@plt+0x91264> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - msreq CPSR_fsxc, r0 @ │ │ │ │ - msreq CPSR_fsxc, r4, ror r1 │ │ │ │ + msreq CPSR_fsxc, r0, ror r1 │ │ │ │ + msreq CPSR_fsxc, r4, asr r1 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, r4, asr #22 │ │ │ │ + tsteq pc, r4, lsr #22 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d26c <__cxa_atexit@plt+0x912cc> │ │ │ │ ldr r3, [pc, #88] @ 9d280 <__cxa_atexit@plt+0x912e0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148661,15 +148661,15 @@ │ │ │ │ b 9d2c4 <__cxa_atexit@plt+0x91324> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ b 9d4cc <__cxa_atexit@plt+0x9152c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r8, asr #21 │ │ │ │ + tsteq pc, r8, lsr #21 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -148794,25 +148794,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffee264 │ │ │ │ @ instruction: 0xfffee4f4 │ │ │ │ - @ instruction: 0x012fef7c │ │ │ │ + @ instruction: 0x012fef5c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffee480 │ │ │ │ - tsteq pc, r8, lsr #17 │ │ │ │ + tsteq pc, r8, lsl #17 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9d2c4 <__cxa_atexit@plt+0x91324> │ │ │ │ - tsteq pc, ip, lsl #17 │ │ │ │ + tsteq pc, ip, ror #16 │ │ │ │ andeq r1, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d630 <__cxa_atexit@plt+0x91690> │ │ │ │ @@ -148903,17 +148903,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 9d650 <__cxa_atexit@plt+0x916b0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffedfac │ │ │ │ - smlawteq pc, r0, sp, lr @ │ │ │ │ + @ instruction: 0x012feda0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x011fd6f8 │ │ │ │ + @ instruction: 0x011fd6d8 │ │ │ │ @ instruction: 0x001f9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ @@ -148946,17 +148946,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #28] │ │ │ │ b 9d70c <__cxa_atexit@plt+0x9176c> │ │ │ │ - strdeq lr, [pc, -r8]! │ │ │ │ - ldrdeq lr, [pc, -r4]! │ │ │ │ - tsteq pc, ip, asr #12 │ │ │ │ + ldrdeq lr, [pc, -r8]! │ │ │ │ + @ instruction: 0x012fecb4 │ │ │ │ + tsteq pc, ip, lsr #12 │ │ │ │ @ instruction: 0x001e97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #24 │ │ │ │ cmp lr, ip │ │ │ │ bcc 9d8b8 <__cxa_atexit@plt+0x91918> │ │ │ │ mov r3, r5 │ │ │ │ @@ -149081,15 +149081,15 @@ │ │ │ │ @ instruction: 0xfffed5e4 │ │ │ │ @ instruction: 0xfffed890 │ │ │ │ @ instruction: 0xfffed95c │ │ │ │ @ instruction: 0xfffeda40 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ @ instruction: 0xfffeccfc │ │ │ │ - @ instruction: 0x012feaa0 │ │ │ │ + smlawbeq pc, r0, sl, lr @ │ │ │ │ mov fp, r8 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r1, r6, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bcc 9da00 <__cxa_atexit@plt+0x91a60> │ │ │ │ mov r3, r5 │ │ │ │ @@ -149161,23 +149161,23 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffed19c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffecbdc │ │ │ │ - @ instruction: 0x012fe964 │ │ │ │ - @ instruction: 0x011fd2f4 │ │ │ │ + @ instruction: 0x012fe944 │ │ │ │ + @ instruction: 0x011fd2d4 │ │ │ │ @ instruction: 0x001e97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9d918 <__cxa_atexit@plt+0x91978> │ │ │ │ - @ instruction: 0x011fd2d8 │ │ │ │ + @ instruction: 0x011fd2b8 │ │ │ │ ldrdeq r9, [pc], -r2 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9daf0 <__cxa_atexit@plt+0x91b50> │ │ │ │ @@ -149208,17 +149208,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffecae4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlawbeq pc, r4, r8, lr @ │ │ │ │ + @ instruction: 0x012fe864 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq pc, r4, lsr r2 @ │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9db4c <__cxa_atexit@plt+0x91bac> │ │ │ │ ldr r3, [pc, #552] @ 9dd60 <__cxa_atexit@plt+0x91dc0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -149354,18 +149354,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - @ instruction: 0x012fe70c │ │ │ │ - @ instruction: 0x012fe698 │ │ │ │ + @ instruction: 0x012fe6ec │ │ │ │ + @ instruction: 0x012fe678 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq pc, r8, ror #31 │ │ │ │ + tsteq pc, r8, asr #31 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9df1c <__cxa_atexit@plt+0x91f7c> │ │ │ │ @@ -149471,15 +149471,15 @@ │ │ │ │ str sl, [r9, r2, lsl #2] │ │ │ │ str r1, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffecb00 │ │ │ │ - ldrdeq lr, [pc, -r4]! │ │ │ │ + @ instruction: 0x012fe4b4 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 9e084 <__cxa_atexit@plt+0x920e4> │ │ │ │ @@ -149565,24 +149565,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffec798 │ │ │ │ - @ instruction: 0x012fe36c │ │ │ │ + @ instruction: 0x012fe34c │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #25 │ │ │ │ + tsteq pc, r0, lsl #25 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9df30 <__cxa_atexit@plt+0x91f90> │ │ │ │ - tsteq pc, r4, lsl #25 │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ @ instruction: 0x001a97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9e140 <__cxa_atexit@plt+0x921a0> │ │ │ │ @@ -149611,15 +149611,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 9e160 <__cxa_atexit@plt+0x921c0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff2b48 │ │ │ │ - @ instruction: 0x012fe20c │ │ │ │ + @ instruction: 0x012fe1ec │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -149694,23 +149694,23 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xfffef7f4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffff2578 │ │ │ │ @ instruction: 0xffff27fc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq pc, r4, lsr #21 │ │ │ │ + tsteq pc, r4, lsl #21 │ │ │ │ @ instruction: 0x001e9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r8, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 9e164 <__cxa_atexit@plt+0x921c4> │ │ │ │ - tsteq pc, r4, lsl #21 │ │ │ │ + tsteq pc, r4, ror #20 │ │ │ │ @ instruction: 0x001b9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ bmi 9e34c <__cxa_atexit@plt+0x923ac> │ │ │ │ ldr r3, [pc, #920] @ 9e680 <__cxa_atexit@plt+0x926e0> │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ @@ -149942,27 +149942,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #32]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r8, r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x012fde44 │ │ │ │ - ldrdeq sp, [pc, -r4]! │ │ │ │ + @ instruction: 0x012fde24 │ │ │ │ + @ instruction: 0x012fddb4 │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ - @ instruction: 0x012fdf78 │ │ │ │ - smlawbeq pc, r0, pc, sp @ │ │ │ │ + @ instruction: 0x012fdf58 │ │ │ │ + @ instruction: 0x012fdf60 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffef70c │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - @ instruction: 0x012fdeac │ │ │ │ - @ instruction: 0x012fdeb0 │ │ │ │ - @ instruction: 0x011fc694 │ │ │ │ + smlawbeq pc, ip, lr, sp @ │ │ │ │ + @ instruction: 0x012fde90 │ │ │ │ + tsteq pc, r4, ror r6 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -149987,18 +149987,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9e744 <__cxa_atexit@plt+0x927a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012fdc50 │ │ │ │ - @ instruction: 0x012fdc2c │ │ │ │ + @ instruction: 0x012fdc30 │ │ │ │ + @ instruction: 0x012fdc0c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, lsl #12 │ │ │ │ + tsteq pc, r4, ror #11 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e80c <__cxa_atexit@plt+0x9286c> │ │ │ │ ldr r3, [pc, #340] @ 9e8bc <__cxa_atexit@plt+0x9291c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150080,24 +150080,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x012fdb10 │ │ │ │ - strdeq sp, [pc, -r4]! │ │ │ │ + strdeq sp, [pc, -r0]! │ │ │ │ + ldrdeq sp, [pc, -r4]! │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0xffff174c │ │ │ │ - @ instruction: 0x012fdb78 │ │ │ │ - @ instruction: 0x012fdb5c │ │ │ │ + @ instruction: 0x012fdb58 │ │ │ │ + @ instruction: 0x012fdb3c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq pc, r8, ror r4 @ │ │ │ │ + tsteq pc, r8, asr r4 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -150140,18 +150140,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffff15e4 │ │ │ │ - @ instruction: 0x012fda10 │ │ │ │ - strdeq sp, [pc, -r4]! │ │ │ │ + strdeq sp, [pc, -r0]! │ │ │ │ + ldrdeq sp, [pc, -r4]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #7 │ │ │ │ + tsteq pc, r0, lsl #7 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -150183,18 +150183,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff1534 │ │ │ │ - @ instruction: 0x012fd95c │ │ │ │ @ instruction: 0x012fd93c │ │ │ │ + @ instruction: 0x012fd91c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x011fc2f4 │ │ │ │ + @ instruction: 0x011fc2d4 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9eb04 <__cxa_atexit@plt+0x92b64> │ │ │ │ ldr r3, [pc, #204] @ 9eb44 <__cxa_atexit@plt+0x92ba4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150248,15 +150248,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffff19b0 │ │ │ │ - @ instruction: 0x011fc1fc │ │ │ │ + @ instruction: 0x011fc1dc │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -150292,15 +150292,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff18dc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ + tsteq pc, ip, lsr #2 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -150326,15 +150326,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff1850 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, asr #1 │ │ │ │ + tsteq pc, r4, lsr #1 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -150358,18 +150358,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9ed10 <__cxa_atexit@plt+0x92d70> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlawbeq pc, r4, r6, sp @ │ │ │ │ - @ instruction: 0x012fd668 │ │ │ │ + @ instruction: 0x012fd664 │ │ │ │ + @ instruction: 0x012fd648 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ed78 <__cxa_atexit@plt+0x92dd8> │ │ │ │ ldr r3, [pc, #88] @ 9ed8c <__cxa_atexit@plt+0x92dec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150392,15 +150392,15 @@ │ │ │ │ b 9edd0 <__cxa_atexit@plt+0x92e30> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 9efb0 <__cxa_atexit@plt+0x93010> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011fbfbc │ │ │ │ + @ instruction: 0x011fbf9c │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -150519,17 +150519,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ mov fp, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff0dc4 │ │ │ │ @ instruction: 0xffff0ec4 │ │ │ │ - smlawbeq pc, r8, r4, sp @ │ │ │ │ + @ instruction: 0x012fd468 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011fbdb8 │ │ │ │ + @ instruction: 0x011fbd98 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9edd0 <__cxa_atexit@plt+0x92e30> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -150678,25 +150678,25 @@ │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffef2bc │ │ │ │ - @ instruction: 0x012fd290 │ │ │ │ - @ instruction: 0x012fd210 │ │ │ │ + @ instruction: 0x012fd270 │ │ │ │ + strdeq sp, [pc, -r0]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r8, lsr fp @ │ │ │ │ + tsteq pc, r8, lsl fp @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9efb0 <__cxa_atexit@plt+0x93010> │ │ │ │ - tsteq pc, ip, lsl fp @ │ │ │ │ + @ instruction: 0x011fbafc │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -150720,18 +150720,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9f2b8 <__cxa_atexit@plt+0x93318> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq sp, [pc, -ip]! │ │ │ │ - smlawteq pc, r0, r0, sp @ │ │ │ │ + strheq sp, [pc, -ip]! │ │ │ │ + @ instruction: 0x012fd0a0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011fba90 │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f320 <__cxa_atexit@plt+0x93380> │ │ │ │ ldr r3, [pc, #564] @ 9f510 <__cxa_atexit@plt+0x93570> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150870,18 +150870,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - @ instruction: 0x012fcf5c │ │ │ │ - @ instruction: 0x012fcee8 │ │ │ │ + @ instruction: 0x012fcf3c │ │ │ │ + smlawteq pc, r8, lr, ip @ │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -150986,25 +150986,25 @@ │ │ │ │ mov r2, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff0250 │ │ │ │ - @ instruction: 0x012fcd3c │ │ │ │ + @ instruction: 0x012fcd1c │ │ │ │ @ instruction: 0xffff042c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r8, ror #12 │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9f554 <__cxa_atexit@plt+0x935b4> │ │ │ │ - tsteq pc, ip, asr #12 │ │ │ │ + tsteq pc, ip, lsr #12 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -151028,18 +151028,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9f788 <__cxa_atexit@plt+0x937e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012fcc0c │ │ │ │ - @ instruction: 0x012fcbe8 │ │ │ │ + @ instruction: 0x012fcbec │ │ │ │ + smlawteq pc, r8, fp, ip @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r0, asr #11 │ │ │ │ + tsteq pc, r0, lsr #11 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f854 <__cxa_atexit@plt+0x938b4> │ │ │ │ ldr r3, [pc, #348] @ 9f908 <__cxa_atexit@plt+0x93968> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151123,24 +151123,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - smlawteq pc, r0, sl, ip @ │ │ │ │ @ instruction: 0x012fcaa0 │ │ │ │ + smlawbeq pc, r0, sl, ip @ │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xfffef2a4 │ │ │ │ - @ instruction: 0x012fcb34 │ │ │ │ - @ instruction: 0x012fcb10 │ │ │ │ + @ instruction: 0x012fcb14 │ │ │ │ + strdeq ip, [pc, -r0]! │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq pc, ip, lsr #8 │ │ │ │ + tsteq pc, ip, lsl #8 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -151184,18 +151184,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffef134 │ │ │ │ - smlawteq pc, r4, r9, ip @ │ │ │ │ - @ instruction: 0x012fc9a0 │ │ │ │ + @ instruction: 0x012fc9a4 │ │ │ │ + smlawbeq pc, r0, r9, ip @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ + tsteq pc, r0, lsr r3 @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -151228,18 +151228,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffef064 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x012fc904 │ │ │ │ @ instruction: 0x012fc8e4 │ │ │ │ + smlawteq pc, r4, r8, ip @ │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq pc, r0, lsr #5 │ │ │ │ + tsteq pc, r0, lsl #5 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9fb0c <__cxa_atexit@plt+0x93b6c> │ │ │ │ ldr r3, [pc, #208] @ 9fb9c <__cxa_atexit@plt+0x93bfc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151293,17 +151293,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - @ instruction: 0x012fc800 │ │ │ │ - @ instruction: 0x012fc7e4 │ │ │ │ - tsteq pc, r0, lsr #3 │ │ │ │ + @ instruction: 0x012fc7e0 │ │ │ │ + smlawteq pc, r4, r7, ip @ │ │ │ │ + tsteq pc, r0, lsl #3 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -151371,23 +151371,23 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffef8ec │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x012fc6e4 │ │ │ │ - smlawteq pc, r8, r6, ip @ │ │ │ │ - tsteq pc, r8, rrx │ │ │ │ + smlawteq pc, r4, r6, ip @ │ │ │ │ + @ instruction: 0x012fc6a8 │ │ │ │ + tsteq pc, r8, asr #32 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 9fbe8 <__cxa_atexit@plt+0x93c48> │ │ │ │ - tsteq pc, r0, asr r0 @ │ │ │ │ + tsteq pc, r0, lsr r0 @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9fd5c <__cxa_atexit@plt+0x93dbc> │ │ │ │ @@ -151410,18 +151410,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 9fd80 <__cxa_atexit@plt+0x93de0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012fc614 │ │ │ │ - strdeq ip, [pc, -r8]! │ │ │ │ + strdeq ip, [pc, -r4]! │ │ │ │ + ldrdeq ip, [pc, -r8]! │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, r8, asr #31 │ │ │ │ + tsteq pc, r8, lsr #31 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9fde8 <__cxa_atexit@plt+0x93e48> │ │ │ │ ldr r3, [pc, #88] @ 9fdfc <__cxa_atexit@plt+0x93e5c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151444,15 +151444,15 @@ │ │ │ │ b 9fe40 <__cxa_atexit@plt+0x93ea0> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ b a06f8 <__cxa_atexit@plt+0x94758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, ip, asr #30 │ │ │ │ + tsteq pc, ip, lsr #30 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -151577,25 +151577,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffef1ac │ │ │ │ @ instruction: 0xfffef43c │ │ │ │ - @ instruction: 0x012fc400 │ │ │ │ + @ instruction: 0x012fc3e0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffef3c8 │ │ │ │ - tsteq pc, ip, lsr #26 │ │ │ │ + tsteq pc, ip, lsl #26 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9fe40 <__cxa_atexit@plt+0x93ea0> │ │ │ │ - tsteq pc, r0, lsl sp @ │ │ │ │ + @ instruction: 0x011facf0 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -151620,18 +151620,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a00c8 <__cxa_atexit@plt+0x94128> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq pc, ip, r2, ip @ │ │ │ │ - @ instruction: 0x012fc2a8 │ │ │ │ + @ instruction: 0x012fc2ac │ │ │ │ + smlawbeq pc, r8, r2, ip @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r0, lsl #25 │ │ │ │ + tsteq pc, r0, ror #24 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0100 <__cxa_atexit@plt+0x94160> │ │ │ │ ldr r3, [pc, #164] @ a0190 <__cxa_atexit@plt+0x941f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151670,21 +151670,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a018c <__cxa_atexit@plt+0x941ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012fc2ec │ │ │ │ + smlawteq pc, ip, r2, ip @ │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x012fc210 │ │ │ │ - strdeq ip, [pc, -r4]! │ │ │ │ - tsteq pc, ip, lsr #23 │ │ │ │ + strdeq ip, [pc, -r0]! │ │ │ │ + ldrdeq ip, [pc, -r4]! │ │ │ │ + tsteq pc, ip, lsl #23 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -151745,17 +151745,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffee760 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0x012fc10c │ │ │ │ - strdeq ip, [pc, -r0]! │ │ │ │ - @ instruction: 0x011faa90 │ │ │ │ + @ instruction: 0x012fc0ec │ │ │ │ + ldrdeq ip, [pc, -r0]! │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a035c <__cxa_atexit@plt+0x943bc> │ │ │ │ @@ -151805,17 +151805,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffee658 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x012fc018 │ │ │ │ - strdeq fp, [pc, -ip]! │ │ │ │ - tsteq pc, r0, lsr #19 │ │ │ │ + strdeq fp, [pc, -r8]! │ │ │ │ + ldrdeq fp, [pc, -ip]! │ │ │ │ + tsteq pc, r0, lsl #19 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a040c <__cxa_atexit@plt+0x9446c> │ │ │ │ @@ -151838,18 +151838,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a0430 <__cxa_atexit@plt+0x94490> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012fbf64 │ │ │ │ - @ instruction: 0x012fbf48 │ │ │ │ + @ instruction: 0x012fbf44 │ │ │ │ + @ instruction: 0x012fbf28 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, r8, lsl r9 @ │ │ │ │ + @ instruction: 0x011fa8f8 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0498 <__cxa_atexit@plt+0x944f8> │ │ │ │ ldr r3, [pc, #88] @ a04ac <__cxa_atexit@plt+0x9450c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151872,15 +151872,15 @@ │ │ │ │ b a04f0 <__cxa_atexit@plt+0x94550> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ b a06f8 <__cxa_atexit@plt+0x94758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011fa89c │ │ │ │ + tsteq pc, ip, ror r8 @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -152005,25 +152005,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffedf40 │ │ │ │ @ instruction: 0xfffee1d0 │ │ │ │ - @ instruction: 0x012fbd50 │ │ │ │ + @ instruction: 0x012fbd30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffee15c │ │ │ │ - tsteq pc, ip, ror r6 @ │ │ │ │ + tsteq pc, ip, asr r6 @ │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a04f0 <__cxa_atexit@plt+0x94550> │ │ │ │ - tsteq pc, r0, ror #12 │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ andeq r1, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a085c <__cxa_atexit@plt+0x948bc> │ │ │ │ @@ -152114,17 +152114,17 @@ │ │ │ │ ldr r2, [pc, #24] @ a087c <__cxa_atexit@plt+0x948dc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffedc88 │ │ │ │ - @ instruction: 0x012fbb94 │ │ │ │ + @ instruction: 0x012fbb74 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq pc, ip, asr #9 │ │ │ │ + tsteq pc, ip, lsr #9 │ │ │ │ ldrsbteq r9, [pc], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ @@ -152157,17 +152157,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffed47c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x012fba70 │ │ │ │ + @ instruction: 0x012fba50 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #8 │ │ │ │ + tsteq pc, r0, lsl #8 │ │ │ │ ldrsbteq r9, [fp], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a09a8 <__cxa_atexit@plt+0x94a08> │ │ │ │ @@ -152198,17 +152198,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffed3d8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlawteq pc, ip, r9, fp @ │ │ │ │ + @ instruction: 0x012fb9ac │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq pc, ip, ror r3 @ │ │ │ │ + tsteq pc, ip, asr r3 @ │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0a04 <__cxa_atexit@plt+0x94a64> │ │ │ │ ldr r3, [pc, #540] @ a0c0c <__cxa_atexit@plt+0x94c6c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -152341,18 +152341,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - @ instruction: 0x012fb85c │ │ │ │ - @ instruction: 0x012fb7ec │ │ │ │ + @ instruction: 0x012fb83c │ │ │ │ + smlawteq pc, ip, r7, fp @ │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - tsteq pc, ip, lsr r1 @ │ │ │ │ + tsteq pc, ip, lsl r1 @ │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a0dc8 <__cxa_atexit@plt+0x94e28> │ │ │ │ @@ -152458,15 +152458,15 @@ │ │ │ │ str sl, [r9, r2, lsl #2] │ │ │ │ str r8, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffed40c │ │ │ │ - @ instruction: 0x012fb628 │ │ │ │ + @ instruction: 0x012fb608 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc a0f34 <__cxa_atexit@plt+0x94f94> │ │ │ │ @@ -152553,24 +152553,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffed098 │ │ │ │ - @ instruction: 0x012fb4bc │ │ │ │ + @ instruction: 0x012fb49c │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x011f9df0 │ │ │ │ + @ instruction: 0x011f9dd0 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a0ddc <__cxa_atexit@plt+0x94e3c> │ │ │ │ - @ instruction: 0x011f9dd4 │ │ │ │ + @ instruction: 0x011f9db4 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ cmp r8, ip │ │ │ │ bcc a1130 <__cxa_atexit@plt+0x95190> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -152688,24 +152688,24 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawbeq pc, ip, r2, fp @ │ │ │ │ - strdeq fp, [pc, -ip]! │ │ │ │ - strdeq fp, [pc, -r8]! │ │ │ │ + @ instruction: 0x012fb26c │ │ │ │ + ldrdeq fp, [pc, -ip]! │ │ │ │ + ldrdeq fp, [pc, -r8]! │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strdeq fp, [pc, -r4]! │ │ │ │ - ldrdeq fp, [pc, -r8]! │ │ │ │ - @ instruction: 0x012fb374 │ │ │ │ + ldrdeq fp, [pc, -r4]! │ │ │ │ + @ instruction: 0x012fb2b8 │ │ │ │ + @ instruction: 0x012fb354 │ │ │ │ @ instruction: 0xfffe8fe0 │ │ │ │ - @ instruction: 0x012fb250 │ │ │ │ + @ instruction: 0x012fb230 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ bcc a151c <__cxa_atexit@plt+0x9557c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -152957,48 +152957,48 @@ │ │ │ │ ldr r2, [pc, #32] @ a15b0 <__cxa_atexit@plt+0x95610> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012fb074 │ │ │ │ + qsubeq fp, r4, pc @ │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - ldrdeq fp, [pc, -r8]! │ │ │ │ + strheq fp, [pc, -r8]! │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffd4c34 │ │ │ │ @ instruction: 0xfffd4b7c │ │ │ │ smlabteq sl, sl, sp, sp │ │ │ │ - @ instruction: 0x011f94dc │ │ │ │ + @ instruction: 0x011f94bc │ │ │ │ @ instruction: 0xfffd4dd8 │ │ │ │ @ instruction: 0xfffd4c94 │ │ │ │ tsteq sl, r7, rrx │ │ │ │ - tsteq pc, r8, lsl #9 │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0x012faf08 │ │ │ │ - strheq fp, [pc, -r0]! │ │ │ │ - tsteq pc, r4, ror #14 │ │ │ │ + @ instruction: 0x012faee8 │ │ │ │ + @ instruction: 0x012fb090 │ │ │ │ + tsteq pc, r4, asr #14 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b a1198 <__cxa_atexit@plt+0x951f8> │ │ │ │ - tsteq pc, ip, asr #14 │ │ │ │ + tsteq pc, ip, lsr #14 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1dd8 <__cxa_atexit@plt+0x95e38> │ │ │ │ - tsteq pc, r4, lsr #14 │ │ │ │ + tsteq pc, r4, lsl #14 │ │ │ │ ldrheq r5, [r4], #180 @ 0xb4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r7, #0 │ │ │ │ beq a1698 <__cxa_atexit@plt+0x956f8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -153045,27 +153045,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq sl, [pc, -ip]! │ │ │ │ - @ instruction: 0x012fad78 │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ + @ instruction: 0x012fabbc │ │ │ │ + @ instruction: 0x012fad58 │ │ │ │ + tsteq pc, r0, lsr #12 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1dd8 <__cxa_atexit@plt+0x95e38> │ │ │ │ - tsteq pc, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x011f95f8 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ @@ -153084,16 +153084,16 @@ │ │ │ │ b a17ac <__cxa_atexit@plt+0x9580c> │ │ │ │ ldr r3, [pc, #24] @ a17a8 <__cxa_atexit@plt+0x95808> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012faae4 │ │ │ │ - @ instruction: 0x012fac90 │ │ │ │ + smlawteq pc, r4, sl, sl @ │ │ │ │ + @ instruction: 0x012fac70 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov fp, r8 │ │ │ │ ldm r5, {r8, ip} │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, r1 │ │ │ │ @@ -153262,29 +153262,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ a1a88 <__cxa_atexit@plt+0x95ae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - strdeq sl, [pc, -ip]! │ │ │ │ + ldrdeq sl, [pc, -ip]! │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0x012fabb0 │ │ │ │ - smlawteq pc, r8, sl, sl @ │ │ │ │ + @ instruction: 0x012fab90 │ │ │ │ + @ instruction: 0x012faaa8 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - @ instruction: 0x012faa90 │ │ │ │ - smlawbeq pc, r4, r9, sl @ │ │ │ │ + @ instruction: 0x012faa70 │ │ │ │ + @ instruction: 0x012fa964 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq pc, r0, ror r0 @ │ │ │ │ + tsteq pc, r0, asr r0 @ │ │ │ │ @ instruction: 0xfffe884c │ │ │ │ - strdeq sl, [pc, -r8]! │ │ │ │ + ldrdeq sl, [pc, -r8]! │ │ │ │ @ instruction: 0xfffd4a0c │ │ │ │ @ instruction: 0xfffd4954 │ │ │ │ ldrdeq sp, [sl, -sl] │ │ │ │ - tsteq pc, ip, lsr #5 │ │ │ │ + tsteq pc, ip, lsl #5 │ │ │ │ strdeq r2, [sl], #-211 @ 0xffffff2d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r2, [pc, #272] @ a1bd0 <__cxa_atexit@plt+0x95c30> │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -153352,21 +153352,21 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012fa92c │ │ │ │ + @ instruction: 0x012fa90c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq sl, [pc, -r8]! │ │ │ │ - @ instruction: 0x012fa73c │ │ │ │ - @ instruction: 0x012fa828 │ │ │ │ - tsteq pc, r4, ror #2 │ │ │ │ + @ instruction: 0x012fa7b8 │ │ │ │ + @ instruction: 0x012fa71c │ │ │ │ + @ instruction: 0x012fa808 │ │ │ │ + tsteq pc, r4, asr #2 │ │ │ │ ldrshteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -153390,18 +153390,18 @@ │ │ │ │ b a17ac <__cxa_atexit@plt+0x9580c> │ │ │ │ ldr r3, [pc, #24] @ a1c70 <__cxa_atexit@plt+0x95cd0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012fa728 │ │ │ │ - @ instruction: 0x012fa61c │ │ │ │ + @ instruction: 0x012fa708 │ │ │ │ + strdeq sl, [pc, -ip]! │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrsbeq r9, [pc, -r8] │ │ │ │ + ldrheq r9, [pc, -r8] │ │ │ │ strdeq r2, [sl], #-211 @ 0xffffff2d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -153420,17 +153420,17 @@ │ │ │ │ b a17ac <__cxa_atexit@plt+0x9580c> │ │ │ │ ldr r3, [pc, #20] @ a1ce4 <__cxa_atexit@plt+0x95d44> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012fa6a0 │ │ │ │ + smlawbeq pc, r0, r6, sl @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq pc, r4, rrx │ │ │ │ + tsteq pc, r4, asr #32 │ │ │ │ strhteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1d80 <__cxa_atexit@plt+0x95de0> │ │ │ │ @@ -153467,27 +153467,27 @@ │ │ │ │ ldr r3, [pc, #24] @ a1da0 <__cxa_atexit@plt+0x95e00> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe8448 │ │ │ │ - strdeq sl, [pc, -r4]! │ │ │ │ + ldrdeq sl, [pc, -r4]! │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq pc, r8, lsr #31 │ │ │ │ + tsteq pc, r8, lsl #31 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1dd8 <__cxa_atexit@plt+0x95e38> │ │ │ │ - tsteq pc, r0, lsl #31 │ │ │ │ + tsteq pc, r0, ror #30 │ │ │ │ ldrshteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a1f78 <__cxa_atexit@plt+0x95fd8> │ │ │ │ @@ -153608,27 +153608,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ a1fe4 <__cxa_atexit@plt+0x96044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [pc, -r8]! │ │ │ │ - ldrdeq sl, [pc, -r4]! │ │ │ │ - smlawteq pc, r8, r3, sl @ │ │ │ │ + @ instruction: 0x012fa5b8 │ │ │ │ + @ instruction: 0x012fa5b4 │ │ │ │ + @ instruction: 0x012fa3a8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x012fa2ec │ │ │ │ - tsteq pc, r4, lsl #22 │ │ │ │ + smlawteq pc, ip, r2, sl @ │ │ │ │ + tsteq pc, r4, ror #21 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffe84fc │ │ │ │ - @ instruction: 0x012fa450 │ │ │ │ + @ instruction: 0x012fa430 │ │ │ │ @ instruction: 0xfffd446c │ │ │ │ @ instruction: 0xfffd43b4 │ │ │ │ tsteq sl, r2, lsr r3 │ │ │ │ - tsteq pc, ip, asr #26 │ │ │ │ + tsteq pc, ip, lsr #26 │ │ │ │ ldrhteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a2090 <__cxa_atexit@plt+0x960f0> │ │ │ │ @@ -153663,15 +153663,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a20b0 <__cxa_atexit@plt+0x96110> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe837c │ │ │ │ - ldrdeq sl, [pc, -r8]! │ │ │ │ + @ instruction: 0x012fa2b8 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi a20e0 <__cxa_atexit@plt+0x96140> │ │ │ │ @@ -153829,26 +153829,26 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #24]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - @ instruction: 0x012fa10c │ │ │ │ + @ instruction: 0x012fa0ec │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ - @ instruction: 0x012fa1e8 │ │ │ │ - strdeq sl, [pc, -r0]! │ │ │ │ + smlawteq pc, r8, r1, sl @ │ │ │ │ + ldrdeq sl, [pc, -r0]! │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r1, r0, r8, lsl ip │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ - @ instruction: 0x012fa16c │ │ │ │ - @ instruction: 0x012fa170 │ │ │ │ - @ instruction: 0x011f89dc │ │ │ │ + @ instruction: 0x012fa14c │ │ │ │ + @ instruction: 0x012fa150 │ │ │ │ + @ instruction: 0x011f89bc │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -153873,18 +153873,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a23fc <__cxa_atexit@plt+0x9645c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012f9f98 │ │ │ │ - @ instruction: 0x012f9f74 │ │ │ │ + @ instruction: 0x012f9f78 │ │ │ │ + @ instruction: 0x012f9f54 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, ip, asr #18 │ │ │ │ + tsteq pc, ip, lsr #18 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2434 <__cxa_atexit@plt+0x96494> │ │ │ │ ldr r3, [pc, #172] @ a24cc <__cxa_atexit@plt+0x9652c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -153925,21 +153925,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a24c8 <__cxa_atexit@plt+0x96528> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012f9fb8 │ │ │ │ + @ instruction: 0x012f9f98 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - ldrdeq r9, [pc, -r4]! │ │ │ │ - @ instruction: 0x012f9eb8 │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ + @ instruction: 0x012f9eb4 │ │ │ │ + @ instruction: 0x012f9e98 │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -153996,17 +153996,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe2ec4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x012f9de0 │ │ │ │ - smlawteq pc, r4, sp, r9 @ │ │ │ │ - tsteq pc, r4, ror #14 │ │ │ │ + smlawteq pc, r0, sp, r9 @ │ │ │ │ + @ instruction: 0x012f9da4 │ │ │ │ + tsteq pc, r4, asr #14 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a267c <__cxa_atexit@plt+0x966dc> │ │ │ │ @@ -154053,17 +154053,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe2dd0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strdeq r9, [pc, -r8]! │ │ │ │ - ldrdeq r9, [pc, -ip]! │ │ │ │ - tsteq pc, r0, lsl #13 │ │ │ │ + ldrdeq r9, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f9cbc │ │ │ │ + tsteq pc, r0, ror #12 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a272c <__cxa_atexit@plt+0x9678c> │ │ │ │ @@ -154086,18 +154086,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a2750 <__cxa_atexit@plt+0x967b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f9c44 │ │ │ │ - @ instruction: 0x012f9c28 │ │ │ │ + @ instruction: 0x012f9c24 │ │ │ │ + @ instruction: 0x012f9c08 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x011f85f8 │ │ │ │ + @ instruction: 0x011f85d8 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a27b8 <__cxa_atexit@plt+0x96818> │ │ │ │ ldr r3, [pc, #88] @ a27cc <__cxa_atexit@plt+0x9682c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154120,15 +154120,15 @@ │ │ │ │ b a2810 <__cxa_atexit@plt+0x96870> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ b a3a70 <__cxa_atexit@plt+0x97ad0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, ip, ror r5 @ │ │ │ │ + tsteq pc, ip, asr r5 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -154335,27 +154335,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe2350 │ │ │ │ @ instruction: 0xfffe24ec │ │ │ │ - @ instruction: 0x012f996c │ │ │ │ - strdeq r9, [pc, -r0]! │ │ │ │ + @ instruction: 0x012f994c │ │ │ │ + ldrdeq r9, [pc, -r0]! │ │ │ │ @ instruction: 0xfffe2858 │ │ │ │ @ instruction: 0xfffe2944 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, ip, lsl #4 │ │ │ │ + tsteq pc, ip, ror #3 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a2810 <__cxa_atexit@plt+0x96870> │ │ │ │ - @ instruction: 0x011f81f0 │ │ │ │ + @ instruction: 0x011f81d0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -154379,18 +154379,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a2be4 <__cxa_atexit@plt+0x96c44> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f97b0 │ │ │ │ - @ instruction: 0x012f9794 │ │ │ │ + @ instruction: 0x012f9790 │ │ │ │ + @ instruction: 0x012f9774 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r4, ror #2 │ │ │ │ + tsteq pc, r4, asr #2 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2c4c <__cxa_atexit@plt+0x96cac> │ │ │ │ ldr r3, [pc, #356] @ a2d6c <__cxa_atexit@plt+0x96dcc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154478,17 +154478,17 @@ │ │ │ │ str lr, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, r3, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - smlawbeq pc, r8, r6, r9 @ │ │ │ │ + @ instruction: 0x012f9668 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x011f7fdc │ │ │ │ + @ instruction: 0x011f7fbc │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -154595,25 +154595,25 @@ │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe19f0 │ │ │ │ - ldrdeq r9, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f94b8 │ │ │ │ @ instruction: 0xfffe1bac │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r4, lsl #28 │ │ │ │ + tsteq pc, r4, ror #27 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a2db0 <__cxa_atexit@plt+0x96e10> │ │ │ │ - tsteq pc, r8, ror #27 │ │ │ │ + tsteq pc, r8, asr #27 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -154637,18 +154637,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a2fec <__cxa_atexit@plt+0x9704c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f93a8 │ │ │ │ - smlawbeq pc, r4, r3, r9 @ │ │ │ │ + smlawbeq pc, r8, r3, r9 @ │ │ │ │ + @ instruction: 0x012f9364 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, ip, asr sp @ │ │ │ │ + tsteq pc, ip, lsr sp @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3024 <__cxa_atexit@plt+0x97084> │ │ │ │ ldr r3, [pc, #176] @ a30c0 <__cxa_atexit@plt+0x97120> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154690,21 +154690,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a30bc <__cxa_atexit@plt+0x9711c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawteq pc, r8, r3, r9 @ │ │ │ │ + @ instruction: 0x012f93a8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x012f92e0 │ │ │ │ - @ instruction: 0x012f92bc │ │ │ │ - tsteq pc, ip, ror ip @ │ │ │ │ + smlawteq pc, r0, r2, r9 @ │ │ │ │ + @ instruction: 0x012f929c │ │ │ │ + tsteq pc, ip, asr ip @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r0, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -154762,17 +154762,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe1144 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012f91e8 │ │ │ │ - smlawteq pc, r4, r1, r9 @ │ │ │ │ - tsteq pc, ip, ror #22 │ │ │ │ + smlawteq pc, r8, r1, r9 @ │ │ │ │ + @ instruction: 0x012f91a4 │ │ │ │ + tsteq pc, ip, asr #22 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a3278 <__cxa_atexit@plt+0x972d8> │ │ │ │ @@ -154820,17 +154820,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe104c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r9, [pc, -ip]! │ │ │ │ - ldrdeq r9, [pc, -r8]! │ │ │ │ - tsteq pc, r4, lsl #21 │ │ │ │ + ldrdeq r9, [pc, -ip]! │ │ │ │ + strheq r9, [pc, -r8]! │ │ │ │ + tsteq pc, r4, ror #20 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a332c <__cxa_atexit@plt+0x9738c> │ │ │ │ @@ -154854,18 +154854,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a3350 <__cxa_atexit@plt+0x973b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012f9044 │ │ │ │ - @ instruction: 0x012f9020 │ │ │ │ + @ instruction: 0x012f9024 │ │ │ │ + @ instruction: 0x012f9000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011f79f8 │ │ │ │ + @ instruction: 0x011f79d8 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a33b8 <__cxa_atexit@plt+0x97418> │ │ │ │ ldr r3, [pc, #192] @ a3434 <__cxa_atexit@plt+0x97494> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154915,17 +154915,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x012f8f68 │ │ │ │ - @ instruction: 0x012f8f4c │ │ │ │ - tsteq pc, r8, lsl #18 │ │ │ │ + @ instruction: 0x012f8f48 │ │ │ │ + @ instruction: 0x012f8f2c │ │ │ │ + tsteq pc, r8, ror #17 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -155008,24 +155008,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe0ab8 │ │ │ │ @ instruction: 0xfffe0ce0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x012f8e1c │ │ │ │ - @ instruction: 0x012f8e00 │ │ │ │ - @ instruction: 0x011f7794 │ │ │ │ + strdeq r8, [pc, -ip]! │ │ │ │ + @ instruction: 0x012f8de0 │ │ │ │ + tsteq pc, r4, ror r7 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a3484 <__cxa_atexit@plt+0x974e4> │ │ │ │ - tsteq pc, r8, ror r7 @ │ │ │ │ + tsteq pc, r8, asr r7 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a3634 <__cxa_atexit@plt+0x97694> │ │ │ │ @@ -155048,18 +155048,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a3658 <__cxa_atexit@plt+0x976b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f8d3c │ │ │ │ - @ instruction: 0x012f8d20 │ │ │ │ + @ instruction: 0x012f8d1c │ │ │ │ + @ instruction: 0x012f8d00 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x011f76f0 │ │ │ │ + @ instruction: 0x011f76d0 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a36c0 <__cxa_atexit@plt+0x97720> │ │ │ │ ldr r3, [pc, #88] @ a36d4 <__cxa_atexit@plt+0x97734> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155082,15 +155082,15 @@ │ │ │ │ b a3718 <__cxa_atexit@plt+0x97778> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ b a3a70 <__cxa_atexit@plt+0x97ad0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r4, ror r6 @ │ │ │ │ + tsteq pc, r4, asr r6 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -155297,27 +155297,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffdffc0 │ │ │ │ @ instruction: 0xfffe015c │ │ │ │ - @ instruction: 0x012f8a64 │ │ │ │ - @ instruction: 0x012f89e8 │ │ │ │ + @ instruction: 0x012f8a44 │ │ │ │ + smlawteq pc, r8, r9, r8 @ │ │ │ │ @ instruction: 0xfffe04c8 │ │ │ │ @ instruction: 0xfffe05b4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, r4, lsl #6 │ │ │ │ + tsteq pc, r4, ror #5 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a3718 <__cxa_atexit@plt+0x97778> │ │ │ │ - tsteq pc, r8, ror #5 │ │ │ │ + tsteq pc, r8, asr #5 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bcc a3cb8 <__cxa_atexit@plt+0x97d18> │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -155466,18 +155466,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffdfbb0 │ │ │ │ - @ instruction: 0x012f8824 │ │ │ │ - @ instruction: 0x012f8738 │ │ │ │ + @ instruction: 0x012f8804 │ │ │ │ + @ instruction: 0x012f8718 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq pc, r8, rrx │ │ │ │ + tsteq pc, r8, asr #32 │ │ │ │ @ instruction: 0x001f8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ @@ -155510,17 +155510,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r3, [r5, #28] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #24] │ │ │ │ b a3d9c <__cxa_atexit@plt+0x97dfc> │ │ │ │ - @ instruction: 0x012f8668 │ │ │ │ - @ instruction: 0x012f8644 │ │ │ │ - @ instruction: 0x011f6fbc │ │ │ │ + @ instruction: 0x012f8648 │ │ │ │ + @ instruction: 0x012f8624 │ │ │ │ + @ instruction: 0x011f6f9c │ │ │ │ @ instruction: 0x001e8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #24 │ │ │ │ cmp r8, sl │ │ │ │ bcc a3f54 <__cxa_atexit@plt+0x97fb4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -155639,24 +155639,24 @@ │ │ │ │ ldr r6, [pc, #24] @ a3f90 <__cxa_atexit@plt+0x97ff0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012f8578 │ │ │ │ + @ instruction: 0x012f8558 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffdf0f8 │ │ │ │ @ instruction: 0xfffdf3a0 │ │ │ │ @ instruction: 0xfffdf488 │ │ │ │ @ instruction: 0xfffdf54c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ @ instruction: 0xfffde844 │ │ │ │ - @ instruction: 0x012f8408 │ │ │ │ + @ instruction: 0x012f83e8 │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r1, r6, #28 │ │ │ │ cmp sl, r1 │ │ │ │ bcc a408c <__cxa_atexit@plt+0x980ec> │ │ │ │ mov r3, r5 │ │ │ │ @@ -155724,23 +155724,23 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffdecfc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffde730 │ │ │ │ - ldrdeq r8, [pc, -r0]! │ │ │ │ - tsteq pc, r8, ror #24 │ │ │ │ + @ instruction: 0x012f82b0 │ │ │ │ + tsteq pc, r8, asr #24 │ │ │ │ @ instruction: 0x001e8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a3fb4 <__cxa_atexit@plt+0x98014> │ │ │ │ - tsteq pc, ip, asr #24 │ │ │ │ + tsteq pc, ip, lsr #24 │ │ │ │ @ instruction: 0x001d8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4174 <__cxa_atexit@plt+0x981d4> │ │ │ │ @@ -155769,17 +155769,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffde63c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r8, [pc, -r4]! │ │ │ │ + ldrdeq r8, [pc, -r4]! │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x011f6bb0 │ │ │ │ + @ instruction: 0x011f6b90 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a41d0 <__cxa_atexit@plt+0x98230> │ │ │ │ ldr r3, [pc, #548] @ a43e0 <__cxa_atexit@plt+0x98440> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155914,18 +155914,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - smlawbeq pc, r8, r0, r8 @ │ │ │ │ - @ instruction: 0x012f8018 │ │ │ │ + @ instruction: 0x012f8068 │ │ │ │ + strdeq r7, [pc, -r8]! │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - tsteq pc, r8, ror #18 │ │ │ │ + tsteq pc, r8, asr #18 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a459c <__cxa_atexit@plt+0x985fc> │ │ │ │ @@ -156031,15 +156031,15 @@ │ │ │ │ str sl, [r9, r2, lsl #2] │ │ │ │ str r8, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffde670 │ │ │ │ - @ instruction: 0x012f7e54 │ │ │ │ + @ instruction: 0x012f7e34 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc a4704 <__cxa_atexit@plt+0x98764> │ │ │ │ @@ -156125,24 +156125,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffde2fc │ │ │ │ - @ instruction: 0x012f7cec │ │ │ │ + smlawteq pc, ip, ip, r7 @ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #12 │ │ │ │ + tsteq pc, r0, lsl #12 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a45b0 <__cxa_atexit@plt+0x98610> │ │ │ │ - tsteq pc, r4, lsl #12 │ │ │ │ + tsteq pc, r4, ror #11 │ │ │ │ @ instruction: 0x001a8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a47c0 <__cxa_atexit@plt+0x98820> │ │ │ │ @@ -156171,15 +156171,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a47e0 <__cxa_atexit@plt+0x98840> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe5934 │ │ │ │ - smlawbeq pc, ip, fp, r7 @ │ │ │ │ + @ instruction: 0x012f7b6c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -156251,23 +156251,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xfffe19ac │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffe5378 │ │ │ │ @ instruction: 0xfffe55f8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq pc, r0, lsr r4 @ │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ @ instruction: 0x001e8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r8, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b a47e4 <__cxa_atexit@plt+0x98844> │ │ │ │ - tsteq pc, r0, lsl r4 @ │ │ │ │ + @ instruction: 0x011f63f0 │ │ │ │ @ instruction: 0x001b8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ bmi a49ac <__cxa_atexit@plt+0x98a0c> │ │ │ │ ldr r3, [pc, #696] @ a4c14 <__cxa_atexit@plt+0x98c74> │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ @@ -156443,26 +156443,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #28]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r2, r0, ip, lsr #25 │ │ │ │ andeq r1, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x012f783c │ │ │ │ + @ instruction: 0x012f781c │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ - @ instruction: 0x012f7918 │ │ │ │ - @ instruction: 0x012f7920 │ │ │ │ + strdeq r7, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f7900 │ │ │ │ andeq r1, r0, r0, lsr #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffe1898 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x012f789c │ │ │ │ - @ instruction: 0x012f78a0 │ │ │ │ - tsteq pc, r4, lsl #2 │ │ │ │ + @ instruction: 0x012f787c │ │ │ │ + smlawbeq pc, r0, r8, r7 @ │ │ │ │ + tsteq pc, r4, ror #1 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -156487,18 +156487,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a4cd4 <__cxa_atexit@plt+0x98d34> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq pc, r0, r6, r7 @ │ │ │ │ - @ instruction: 0x012f769c │ │ │ │ + @ instruction: 0x012f76a0 │ │ │ │ + @ instruction: 0x012f767c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, ror r0 @ │ │ │ │ + tsteq pc, r4, asr r0 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4d9c <__cxa_atexit@plt+0x98dfc> │ │ │ │ ldr r3, [pc, #340] @ a4e4c <__cxa_atexit@plt+0x98eac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -156580,24 +156580,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - smlawbeq pc, r0, r5, r7 @ │ │ │ │ - @ instruction: 0x012f7564 │ │ │ │ + @ instruction: 0x012f7560 │ │ │ │ + @ instruction: 0x012f7544 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0xfffe4268 │ │ │ │ - @ instruction: 0x012f75e8 │ │ │ │ - smlawteq pc, ip, r5, r7 @ │ │ │ │ + smlawteq pc, r8, r5, r7 @ │ │ │ │ + @ instruction: 0x012f75ac │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq pc, r8, ror #29 │ │ │ │ + tsteq pc, r8, asr #29 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -156640,18 +156640,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffe4100 │ │ │ │ - smlawbeq pc, r0, r4, r7 @ │ │ │ │ - @ instruction: 0x012f7464 │ │ │ │ + @ instruction: 0x012f7460 │ │ │ │ + @ instruction: 0x012f7444 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ + @ instruction: 0x011f5df0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -156683,18 +156683,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffe4050 │ │ │ │ - smlawteq pc, ip, r3, r7 @ │ │ │ │ @ instruction: 0x012f73ac │ │ │ │ + smlawbeq pc, ip, r3, r7 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq pc, r4, ror #26 │ │ │ │ + tsteq pc, r4, asr #26 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a504c <__cxa_atexit@plt+0x990ac> │ │ │ │ ldr r3, [pc, #436] @ a51bc <__cxa_atexit@plt+0x9921c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -156802,17 +156802,17 @@ │ │ │ │ str r1, [r3, sl, lsl #2] │ │ │ │ str lr, [r3, r8, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffe44ac │ │ │ │ - @ instruction: 0x012f7248 │ │ │ │ + @ instruction: 0x012f7228 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - tsteq pc, ip, lsl #23 │ │ │ │ + tsteq pc, ip, ror #22 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -156977,19 +156977,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012f6fa0 │ │ │ │ + smlawbeq pc, r0, pc, r6 @ │ │ │ │ @ instruction: 0xfffe4710 │ │ │ │ - @ instruction: 0x012f701c │ │ │ │ + strdeq r6, [pc, -ip]! │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r8, asr #17 │ │ │ │ + tsteq pc, r8, lsr #17 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a5200 <__cxa_atexit@plt+0x99260> │ │ │ │ mov fp, r8 │ │ │ │ @@ -157080,24 +157080,24 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe41a8 │ │ │ │ - @ instruction: 0x012f6e00 │ │ │ │ + @ instruction: 0x012f6de0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r4, lsr r7 @ │ │ │ │ + tsteq pc, r4, lsl r7 @ │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a54a0 <__cxa_atexit@plt+0x99500> │ │ │ │ - tsteq pc, r8, lsl r7 @ │ │ │ │ + @ instruction: 0x011f56f8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -157121,18 +157121,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a56bc <__cxa_atexit@plt+0x9971c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r6, [pc, -r8]! │ │ │ │ - @ instruction: 0x012f6cbc │ │ │ │ + @ instruction: 0x012f6cb8 │ │ │ │ + @ instruction: 0x012f6c9c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, ip, lsl #13 │ │ │ │ + tsteq pc, ip, ror #12 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5724 <__cxa_atexit@plt+0x99784> │ │ │ │ ldr r3, [pc, #88] @ a5738 <__cxa_atexit@plt+0x99798> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157155,15 +157155,15 @@ │ │ │ │ b a577c <__cxa_atexit@plt+0x997dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b a5a70 <__cxa_atexit@plt+0x99ad0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ + @ instruction: 0x011f55f0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -157349,19 +157349,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe32f4 │ │ │ │ @ instruction: 0xfffe3410 │ │ │ │ - @ instruction: 0x012f6a4c │ │ │ │ - smlawteq pc, ip, r9, r6 @ │ │ │ │ + @ instruction: 0x012f6a2c │ │ │ │ + @ instruction: 0x012f69ac │ │ │ │ @ instruction: 0xfffe35c4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011f52f8 │ │ │ │ + @ instruction: 0x011f52d8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a577c <__cxa_atexit@plt+0x997dc> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -157505,25 +157505,25 @@ │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe1000 │ │ │ │ - @ instruction: 0x012f6760 │ │ │ │ - @ instruction: 0x012f67e8 │ │ │ │ + @ instruction: 0x012f6740 │ │ │ │ + smlawteq pc, r8, r7, r6 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, lsl #1 │ │ │ │ + tsteq pc, ip, rrx │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a5a70 <__cxa_atexit@plt+0x99ad0> │ │ │ │ - tsteq pc, r0, ror r0 @ │ │ │ │ + tsteq pc, r0, asr r0 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -157547,18 +157547,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a5d64 <__cxa_atexit@plt+0x99dc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f6630 │ │ │ │ - @ instruction: 0x012f6614 │ │ │ │ + @ instruction: 0x012f6610 │ │ │ │ + strdeq r6, [pc, -r4]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r4, ror #31 │ │ │ │ + tsteq pc, r4, asr #31 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5dcc <__cxa_atexit@plt+0x99e2c> │ │ │ │ ldr r3, [pc, #356] @ a5eec <__cxa_atexit@plt+0x99f4c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157646,17 +157646,17 @@ │ │ │ │ str lr, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, r3, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - @ instruction: 0x012f6508 │ │ │ │ + @ instruction: 0x012f64e8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq pc, ip, asr lr @ │ │ │ │ + tsteq pc, ip, lsr lr @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -157763,25 +157763,25 @@ │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe277c │ │ │ │ - @ instruction: 0x012f6358 │ │ │ │ + @ instruction: 0x012f6338 │ │ │ │ @ instruction: 0xfffe2938 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r4, lsl #25 │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a5f30 <__cxa_atexit@plt+0x99f90> │ │ │ │ - tsteq pc, r8, ror #24 │ │ │ │ + tsteq pc, r8, asr #24 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -157805,18 +157805,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a616c <__cxa_atexit@plt+0x9a1cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f6228 │ │ │ │ - @ instruction: 0x012f6204 │ │ │ │ + @ instruction: 0x012f6208 │ │ │ │ + @ instruction: 0x012f61e4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011f4bdc │ │ │ │ + @ instruction: 0x011f4bbc │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6238 <__cxa_atexit@plt+0x9a298> │ │ │ │ ldr r3, [pc, #348] @ a62ec <__cxa_atexit@plt+0x9a34c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157900,24 +157900,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0x000009b8 │ │ │ │ - ldrdeq r6, [pc, -ip]! │ │ │ │ strheq r6, [pc, -ip]! │ │ │ │ + @ instruction: 0x012f609c │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xfffe1448 │ │ │ │ - @ instruction: 0x012f6150 │ │ │ │ - @ instruction: 0x012f612c │ │ │ │ + @ instruction: 0x012f6130 │ │ │ │ + @ instruction: 0x012f610c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq pc, r8, asr #20 │ │ │ │ + tsteq pc, r8, lsr #20 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -157961,18 +157961,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffe12d8 │ │ │ │ - @ instruction: 0x012f5fe0 │ │ │ │ - @ instruction: 0x012f5fbc │ │ │ │ + smlawteq pc, r0, pc, r5 @ │ │ │ │ + @ instruction: 0x012f5f9c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, ror #18 │ │ │ │ + tsteq pc, ip, asr #18 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -158005,18 +158005,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe1208 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x012f5f20 │ │ │ │ @ instruction: 0x012f5f00 │ │ │ │ + @ instruction: 0x012f5ee0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011f48bc │ │ │ │ + @ instruction: 0x011f489c │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a64f4 <__cxa_atexit@plt+0x9a554> │ │ │ │ ldr r3, [pc, #212] @ a6584 <__cxa_atexit@plt+0x9a5e4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158071,17 +158071,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x012f5e18 │ │ │ │ - strdeq r5, [pc, -ip]! │ │ │ │ - @ instruction: 0x011f47b8 │ │ │ │ + strdeq r5, [pc, -r8]! │ │ │ │ + ldrdeq r5, [pc, -ip]! │ │ │ │ + @ instruction: 0x011f4798 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -158153,24 +158153,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe1de4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strdeq r5, [pc, -r8]! │ │ │ │ - ldrdeq r5, [pc, -ip]! │ │ │ │ - tsteq pc, r0, ror r6 @ │ │ │ │ + ldrdeq r5, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f5cbc │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a65d4 <__cxa_atexit@plt+0x9a634> │ │ │ │ - tsteq pc, r4, asr r6 @ │ │ │ │ + tsteq pc, r4, lsr r6 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6758 <__cxa_atexit@plt+0x9a7b8> │ │ │ │ @@ -158193,18 +158193,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a677c <__cxa_atexit@plt+0x9a7dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f5c18 │ │ │ │ - strdeq r5, [pc, -ip]! │ │ │ │ + strdeq r5, [pc, -r8]! │ │ │ │ + ldrdeq r5, [pc, -ip]! │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, ip, asr #11 │ │ │ │ + tsteq pc, ip, lsr #11 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a67e4 <__cxa_atexit@plt+0x9a844> │ │ │ │ ldr r3, [pc, #88] @ a67f8 <__cxa_atexit@plt+0x9a858> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158227,15 +158227,15 @@ │ │ │ │ b a683c <__cxa_atexit@plt+0x9a89c> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ b a7394 <__cxa_atexit@plt+0x9b3f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, asr r5 @ │ │ │ │ + tsteq pc, r0, lsr r5 @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -158442,27 +158442,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffe1338 │ │ │ │ @ instruction: 0xfffe14d4 │ │ │ │ - @ instruction: 0x012f5940 │ │ │ │ - smlawteq pc, r4, r8, r5 @ │ │ │ │ + @ instruction: 0x012f5920 │ │ │ │ + @ instruction: 0x012f58a4 │ │ │ │ @ instruction: 0xfffe1840 │ │ │ │ @ instruction: 0xfffe192c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, r0, ror #3 │ │ │ │ + tsteq pc, r0, asr #3 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a683c <__cxa_atexit@plt+0x9a89c> │ │ │ │ - tsteq pc, r4, asr #3 │ │ │ │ + tsteq pc, r4, lsr #3 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -158487,18 +158487,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a6c14 <__cxa_atexit@plt+0x9ac74> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq pc, r0, r7, r5 @ │ │ │ │ - @ instruction: 0x012f575c │ │ │ │ + @ instruction: 0x012f5760 │ │ │ │ + @ instruction: 0x012f573c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, lsr r1 @ │ │ │ │ + tsteq pc, r4, lsl r1 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6c4c <__cxa_atexit@plt+0x9acac> │ │ │ │ ldr r3, [pc, #164] @ a6cdc <__cxa_atexit@plt+0x9ad3c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158537,21 +158537,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a6cd8 <__cxa_atexit@plt+0x9ad38> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012f57a0 │ │ │ │ + smlawbeq pc, r0, r7, r5 @ │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - smlawteq pc, r4, r6, r5 @ │ │ │ │ - @ instruction: 0x012f56a8 │ │ │ │ - tsteq pc, r0, rrx │ │ │ │ + @ instruction: 0x012f56a4 │ │ │ │ + smlawbeq pc, r8, r6, r5 @ │ │ │ │ + tsteq pc, r0, asr #32 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -158612,17 +158612,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe079c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - smlawteq pc, r0, r5, r5 @ │ │ │ │ - @ instruction: 0x012f55a4 │ │ │ │ - tsteq pc, r4, asr #30 │ │ │ │ + @ instruction: 0x012f55a0 │ │ │ │ + smlawbeq pc, r4, r5, r5 @ │ │ │ │ + tsteq pc, r4, lsr #30 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a6ea8 <__cxa_atexit@plt+0x9af08> │ │ │ │ @@ -158672,17 +158672,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffe0694 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlawteq pc, ip, r4, r5 @ │ │ │ │ - @ instruction: 0x012f54b0 │ │ │ │ - tsteq pc, r4, asr lr @ │ │ │ │ + @ instruction: 0x012f54ac │ │ │ │ + @ instruction: 0x012f5490 │ │ │ │ + tsteq pc, r4, lsr lr @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6f58 <__cxa_atexit@plt+0x9afb8> │ │ │ │ @@ -158705,18 +158705,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a6f7c <__cxa_atexit@plt+0x9afdc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012f5418 │ │ │ │ - strdeq r5, [pc, -ip]! │ │ │ │ + strdeq r5, [pc, -r8]! │ │ │ │ + ldrdeq r5, [pc, -ip]! │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq pc, ip, asr #27 │ │ │ │ + tsteq pc, ip, lsr #27 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6fe4 <__cxa_atexit@plt+0x9b044> │ │ │ │ ldr r3, [pc, #88] @ a6ff8 <__cxa_atexit@plt+0x9b058> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158739,15 +158739,15 @@ │ │ │ │ b a703c <__cxa_atexit@plt+0x9b09c> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ b a7394 <__cxa_atexit@plt+0x9b3f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ + tsteq pc, r0, lsr sp @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -158954,27 +158954,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffdfc14 │ │ │ │ @ instruction: 0xfffdfdb0 │ │ │ │ - @ instruction: 0x012f5140 │ │ │ │ - smlawteq pc, r4, r0, r5 @ │ │ │ │ + @ instruction: 0x012f5120 │ │ │ │ + @ instruction: 0x012f50a4 │ │ │ │ @ instruction: 0xfffe011c │ │ │ │ @ instruction: 0xfffe0208 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, r0, ror #19 │ │ │ │ + tsteq pc, r0, asr #19 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a703c <__cxa_atexit@plt+0x9b09c> │ │ │ │ - tsteq pc, r4, asr #19 │ │ │ │ + tsteq pc, r4, lsr #19 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bcc a75dc <__cxa_atexit@plt+0x9b63c> │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -159123,18 +159123,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffdf804 │ │ │ │ - @ instruction: 0x012f4f00 │ │ │ │ - @ instruction: 0x012f4e14 │ │ │ │ + @ instruction: 0x012f4ee0 │ │ │ │ + strdeq r4, [pc, -r4]! @ │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq pc, r4, asr #14 │ │ │ │ + tsteq pc, r4, lsr #14 │ │ │ │ @ instruction: 0x001f8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ @@ -159165,17 +159165,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffdef00 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x012f4ce4 │ │ │ │ + smlawteq pc, r4, ip, r4 @ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #13 │ │ │ │ + tsteq pc, r0, lsl #13 │ │ │ │ @ instruction: 0x001d8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a7720 <__cxa_atexit@plt+0x9b780> │ │ │ │ @@ -159204,17 +159204,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffdee64 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f4c48 │ │ │ │ + @ instruction: 0x012f4c28 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq pc, r4, lsl #12 │ │ │ │ + tsteq pc, r4, ror #11 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a777c <__cxa_atexit@plt+0x9b7dc> │ │ │ │ ldr r3, [pc, #548] @ a798c <__cxa_atexit@plt+0x9b9ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -159349,18 +159349,18 @@ │ │ │ │ str r6, [fp, r9, lsl #2] │ │ │ │ str r0, [fp, sl, lsl #2] │ │ │ │ str ip, [fp, r8, lsl #2] │ │ │ │ str r1, [fp, lr, lsl #2] │ │ │ │ sub r5, r5, #28 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ b a0f84 <__cxa_atexit@plt+0x94fe4> │ │ │ │ - ldrdeq r4, [pc, -ip]! │ │ │ │ - @ instruction: 0x012f4a6c │ │ │ │ + @ instruction: 0x012f4abc │ │ │ │ + @ instruction: 0x012f4a4c │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - @ instruction: 0x011f33bc │ │ │ │ + @ instruction: 0x011f339c │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a7b48 <__cxa_atexit@plt+0x9bba8> │ │ │ │ @@ -159466,15 +159466,15 @@ │ │ │ │ str sl, [r9, r2, lsl #2] │ │ │ │ str r8, [r9, lr, lsl #2] │ │ │ │ b 9ab0c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffdee98 │ │ │ │ - @ instruction: 0x012f48a8 │ │ │ │ + smlawbeq pc, r8, r8, r4 @ │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc a7cac <__cxa_atexit@plt+0x9bd0c> │ │ │ │ @@ -159559,24 +159559,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffdeb28 │ │ │ │ - @ instruction: 0x012f4744 │ │ │ │ + @ instruction: 0x012f4724 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq pc, r8, ror r0 @ │ │ │ │ + tsteq pc, r8, asr r0 @ │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a7b5c <__cxa_atexit@plt+0x9bbbc> │ │ │ │ - tsteq pc, r4, lsl #1 │ │ │ │ + tsteq pc, r4, rrx │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc a7d78 <__cxa_atexit@plt+0x9bdd8> │ │ │ │ ldr r7, [pc, #116] @ a7d88 <__cxa_atexit@plt+0x9bde8> │ │ │ │ @@ -159609,16 +159609,16 @@ │ │ │ │ ldr r7, [pc, #20] @ a7d94 <__cxa_atexit@plt+0x9bdf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, r4 │ │ │ │ - tsteq pc, r0, ror #31 │ │ │ │ + tsteq pc, r4, ror #31 │ │ │ │ + tsteq pc, r0, asr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ a7de8 <__cxa_atexit@plt+0x9be48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -159632,15 +159632,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 95930 <__cxa_atexit@plt+0x89990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r8, lsl #31 │ │ │ │ + tsteq pc, r8, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ a7e1c <__cxa_atexit@plt+0x9be7c> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159663,24 +159663,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a7e70 <__cxa_atexit@plt+0x9bed0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f748 <__cxa_atexit@plt+0x11137a8> │ │ │ │ - @ instruction: 0x012f452c │ │ │ │ + @ instruction: 0x012f450c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a7e90 <__cxa_atexit@plt+0x9bef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - @ instruction: 0x012f4354 │ │ │ │ + @ instruction: 0x012f4334 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a7ed0 <__cxa_atexit@plt+0x9bf30> │ │ │ │ @@ -159728,22 +159728,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x012f4298 │ │ │ │ + @ instruction: 0x012f4278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - tsteq pc, ip, lsl #28 │ │ │ │ + tsteq pc, ip, ror #27 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc a7ff4 <__cxa_atexit@plt+0x9c054> │ │ │ │ @@ -159769,40 +159769,40 @@ │ │ │ │ b a8004 <__cxa_atexit@plt+0x9c064> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a8014 <__cxa_atexit@plt+0x9c074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #27 │ │ │ │ + tsteq pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0x010a72bb │ │ │ │ - tsteq pc, r8, ror sp @ │ │ │ │ + tsteq pc, r8, asr sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a8050 <__cxa_atexit@plt+0x9c0b0> │ │ │ │ ldr r9, [pc, #24] @ a8054 <__cxa_atexit@plt+0x9c0b4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ - tsteq pc, r4, lsl #15 │ │ │ │ + tsteq pc, r0, lsr sp @ │ │ │ │ + tsteq pc, r4, ror #14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a8074 <__cxa_atexit@plt+0x9c0d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ - @ instruction: 0x012f4170 │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ + @ instruction: 0x012f4150 │ │ │ │ + tsteq pc, r0, lsr sp @ │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc a80d8 <__cxa_atexit@plt+0x9c138> │ │ │ │ @@ -159826,31 +159826,31 @@ │ │ │ │ b a80e8 <__cxa_atexit@plt+0x9c148> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a80f8 <__cxa_atexit@plt+0x9c158> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f2cf4 │ │ │ │ + @ instruction: 0x011f2cd4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0x010a71b2 │ │ │ │ - tsteq pc, r4, asr #25 │ │ │ │ + tsteq pc, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a8134 <__cxa_atexit@plt+0x9c194> │ │ │ │ ldr r9, [pc, #24] @ a8138 <__cxa_atexit@plt+0x9c198> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ b 65dbc0 <__cxa_atexit@plt+0x651c20> │ │ │ │ - @ instruction: 0x011f2c9c │ │ │ │ - tsteq pc, r0, lsr #13 │ │ │ │ + tsteq pc, ip, ror ip @ │ │ │ │ + tsteq pc, r0, lsl #13 │ │ │ │ andeq r0, r4, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc a8378 <__cxa_atexit@plt+0x9c3d8> │ │ │ │ mov r3, #260096 @ 0x3f800 │ │ │ │ @@ -159994,21 +159994,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012f3f78 │ │ │ │ + @ instruction: 0x012f3f58 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - strdeq r3, [pc, -r0]! │ │ │ │ - tsteq pc, ip, ror #20 │ │ │ │ + ldrdeq r3, [pc, -r0]! │ │ │ │ + tsteq pc, ip, asr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ a8428 <__cxa_atexit@plt+0x9c488> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -160031,15 +160031,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a842c <__cxa_atexit@plt+0x9c48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f3e28 │ │ │ │ + @ instruction: 0x012f3e08 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -160053,15 +160053,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a8484 <__cxa_atexit@plt+0x9c4e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq pc, r4, sp, r3 @ │ │ │ │ + @ instruction: 0x012f3da4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ a84ec <__cxa_atexit@plt+0x9c54c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -160080,15 +160080,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a84f0 <__cxa_atexit@plt+0x9c550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012f3d64 │ │ │ │ + @ instruction: 0x012f3d44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -160098,15 +160098,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a8538 <__cxa_atexit@plt+0x9c598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f3d10 │ │ │ │ + strdeq r3, [pc, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ a858c <__cxa_atexit@plt+0x9c5ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -160120,28 +160120,28 @@ │ │ │ │ ldr r7, [pc, #20] @ a8590 <__cxa_atexit@plt+0x9c5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawteq pc, r4, ip, r3 @ │ │ │ │ + @ instruction: 0x012f3ca4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a85c4 <__cxa_atexit@plt+0x9c624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq pc, r4, ip, r3 @ │ │ │ │ + @ instruction: 0x012f3c64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ a8648 <__cxa_atexit@plt+0x9c6a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -160167,15 +160167,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a864c <__cxa_atexit@plt+0x9c6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f3c08 │ │ │ │ + @ instruction: 0x012f3be8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -160192,15 +160192,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a86b0 <__cxa_atexit@plt+0x9c710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f3b98 │ │ │ │ + @ instruction: 0x012f3b78 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a86d4 <__cxa_atexit@plt+0x9c734> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -160465,15 +160465,15 @@ │ │ │ │ strb r0, [r1, #10] │ │ │ │ strb r2, [r1, #9] │ │ │ │ and r2, r8, #63 @ 0x3f │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ orr r8, r2, r1 │ │ │ │ add r2, sl, #11 │ │ │ │ b a8a3c <__cxa_atexit@plt+0x9ca9c> │ │ │ │ - tsteq pc, r4, lsr #6 │ │ │ │ + tsteq pc, r4, lsl #6 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc a8bf8 <__cxa_atexit@plt+0x9cc58> │ │ │ │ @@ -160555,18 +160555,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ a8c60 <__cxa_atexit@plt+0x9ccc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f36b0 │ │ │ │ - tsteq pc, r0, ror #2 │ │ │ │ - @ instruction: 0x011f21b4 │ │ │ │ - strdeq r3, [pc, -r0]! │ │ │ │ + @ instruction: 0x012f3690 │ │ │ │ + tsteq pc, r0, asr #2 │ │ │ │ + @ instruction: 0x011f2194 │ │ │ │ + ldrdeq r3, [pc, -r0]! │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0x010a66b3 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ ldrdeq r6, [sl, -r6] │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -160607,16 +160607,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f3530 │ │ │ │ - @ instruction: 0x012f355c │ │ │ │ + @ instruction: 0x012f3510 │ │ │ │ + @ instruction: 0x012f353c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8d74 <__cxa_atexit@plt+0x9cdd4> │ │ │ │ @@ -160628,15 +160628,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f34e0 │ │ │ │ + smlawteq pc, r0, r4, r3 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc a8df0 <__cxa_atexit@plt+0x9ce50> │ │ │ │ @@ -160712,16 +160712,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq pc, ip, r3, r3 @ │ │ │ │ - @ instruction: 0x012f33b8 │ │ │ │ + @ instruction: 0x012f336c │ │ │ │ + @ instruction: 0x012f3398 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8f18 <__cxa_atexit@plt+0x9cf78> │ │ │ │ @@ -160733,15 +160733,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f333c │ │ │ │ + @ instruction: 0x012f331c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc a8f94 <__cxa_atexit@plt+0x9cff4> │ │ │ │ @@ -160817,16 +160817,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f31e8 │ │ │ │ - @ instruction: 0x012f3214 │ │ │ │ + smlawteq pc, r8, r1, r3 @ │ │ │ │ + strdeq r3, [pc, -r4]! │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a90bc <__cxa_atexit@plt+0x9d11c> │ │ │ │ @@ -160838,15 +160838,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f3198 │ │ │ │ + @ instruction: 0x012f3178 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc a9150 <__cxa_atexit@plt+0x9d1b0> │ │ │ │ ldr lr, [pc, #132] @ a9170 <__cxa_atexit@plt+0x9d1d0> │ │ │ │ @@ -160881,16 +160881,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f30e8 │ │ │ │ - @ instruction: 0x012f3114 │ │ │ │ + smlawteq pc, r8, r0, r3 @ │ │ │ │ + strdeq r3, [pc, -r4]! │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a91bc <__cxa_atexit@plt+0x9d21c> │ │ │ │ @@ -160902,15 +160902,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f3098 │ │ │ │ + @ instruction: 0x012f3078 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc a9250 <__cxa_atexit@plt+0x9d2b0> │ │ │ │ @@ -161005,16 +161005,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq r2, [pc, -r8]! │ │ │ │ - @ instruction: 0x012f2f24 │ │ │ │ + ldrdeq r2, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f2f04 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a93ac <__cxa_atexit@plt+0x9d40c> │ │ │ │ @@ -161026,15 +161026,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f2ea8 │ │ │ │ + smlawbeq pc, r8, lr, r2 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc a9428 <__cxa_atexit@plt+0x9d488> │ │ │ │ @@ -161218,20 +161218,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f2c50 │ │ │ │ + @ instruction: 0x012f2c30 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - smlawteq pc, r8, fp, r2 @ │ │ │ │ + @ instruction: 0x012f2ba8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ a9744 <__cxa_atexit@plt+0x9d7a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161254,15 +161254,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a9748 <__cxa_atexit@plt+0x9d7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f2b0c │ │ │ │ + @ instruction: 0x012f2aec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -161276,15 +161276,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a97a0 <__cxa_atexit@plt+0x9d800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f2aa8 │ │ │ │ + smlawbeq pc, r8, sl, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ a9808 <__cxa_atexit@plt+0x9d868> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161303,15 +161303,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a980c <__cxa_atexit@plt+0x9d86c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012f2a48 │ │ │ │ + @ instruction: 0x012f2a28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -161321,15 +161321,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a9854 <__cxa_atexit@plt+0x9d8b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [pc, -r4]! │ │ │ │ + ldrdeq r2, [pc, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ a98a8 <__cxa_atexit@plt+0x9d908> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161343,28 +161343,28 @@ │ │ │ │ ldr r7, [pc, #20] @ a98ac <__cxa_atexit@plt+0x9d90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012f29a8 │ │ │ │ + smlawbeq pc, r8, r9, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a98e0 <__cxa_atexit@plt+0x9d940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f2968 │ │ │ │ + @ instruction: 0x012f2948 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ a9964 <__cxa_atexit@plt+0x9d9c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161390,15 +161390,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a9968 <__cxa_atexit@plt+0x9d9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f28ec │ │ │ │ + smlawteq pc, ip, r8, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -161415,15 +161415,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a99cc <__cxa_atexit@plt+0x9da2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f287c │ │ │ │ + @ instruction: 0x012f285c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc a9c10 <__cxa_atexit@plt+0x9dc70> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -161566,20 +161566,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f26e0 │ │ │ │ + smlawteq pc, r0, r6, r2 @ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012f2658 │ │ │ │ + @ instruction: 0x012f2638 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ a9cb4 <__cxa_atexit@plt+0x9dd14> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161602,15 +161602,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a9cb8 <__cxa_atexit@plt+0x9dd18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f259c │ │ │ │ + @ instruction: 0x012f257c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -161624,15 +161624,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a9d10 <__cxa_atexit@plt+0x9dd70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f2538 │ │ │ │ + @ instruction: 0x012f2518 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ a9d78 <__cxa_atexit@plt+0x9ddd8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161651,15 +161651,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a9d7c <__cxa_atexit@plt+0x9dddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r2, [pc, -r8]! │ │ │ │ + @ instruction: 0x012f24b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -161669,15 +161669,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a9dc4 <__cxa_atexit@plt+0x9de24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq pc, r4, r4, r2 @ │ │ │ │ + @ instruction: 0x012f2464 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ a9e18 <__cxa_atexit@plt+0x9de78> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161691,28 +161691,28 @@ │ │ │ │ ldr r7, [pc, #20] @ a9e1c <__cxa_atexit@plt+0x9de7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012f2438 │ │ │ │ + @ instruction: 0x012f2418 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ a9e50 <__cxa_atexit@plt+0x9deb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [pc, -r8]! │ │ │ │ + ldrdeq r2, [pc, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ a9ed4 <__cxa_atexit@plt+0x9df34> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161738,15 +161738,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a9ed8 <__cxa_atexit@plt+0x9df38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f237c │ │ │ │ + @ instruction: 0x012f235c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -161763,15 +161763,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ a9f3c <__cxa_atexit@plt+0x9df9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f230c │ │ │ │ + @ instruction: 0x012f22ec │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc aa180 <__cxa_atexit@plt+0x9e1e0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -161914,20 +161914,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f2170 │ │ │ │ + @ instruction: 0x012f2150 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012f20e8 │ │ │ │ + smlawteq pc, r8, r0, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ aa224 <__cxa_atexit@plt+0x9e284> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161950,15 +161950,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa228 <__cxa_atexit@plt+0x9e288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f202c │ │ │ │ + @ instruction: 0x012f200c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -161972,15 +161972,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aa280 <__cxa_atexit@plt+0x9e2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq pc, r8, pc, r1 @ │ │ │ │ + @ instruction: 0x012f1fa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ aa2e8 <__cxa_atexit@plt+0x9e348> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -161999,15 +161999,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa2ec <__cxa_atexit@plt+0x9e34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012f1f68 │ │ │ │ + @ instruction: 0x012f1f48 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -162017,15 +162017,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aa334 <__cxa_atexit@plt+0x9e394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f1f14 │ │ │ │ + strdeq r1, [pc, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ aa388 <__cxa_atexit@plt+0x9e3e8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162039,28 +162039,28 @@ │ │ │ │ ldr r7, [pc, #20] @ aa38c <__cxa_atexit@plt+0x9e3ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawteq pc, r8, lr, r1 @ │ │ │ │ + @ instruction: 0x012f1ea8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aa3c0 <__cxa_atexit@plt+0x9e420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq pc, r8, lr, r1 @ │ │ │ │ + @ instruction: 0x012f1e68 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ aa444 <__cxa_atexit@plt+0x9e4a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162086,15 +162086,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa448 <__cxa_atexit@plt+0x9e4a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f1e0c │ │ │ │ + @ instruction: 0x012f1dec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -162111,15 +162111,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aa4ac <__cxa_atexit@plt+0x9e50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f1d9c │ │ │ │ + @ instruction: 0x012f1d7c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc aa6f0 <__cxa_atexit@plt+0x9e750> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -162262,20 +162262,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f1c00 │ │ │ │ + @ instruction: 0x012f1be0 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012f1b78 │ │ │ │ + @ instruction: 0x012f1b58 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ aa794 <__cxa_atexit@plt+0x9e7f4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162298,15 +162298,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa798 <__cxa_atexit@plt+0x9e7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f1abc │ │ │ │ + @ instruction: 0x012f1a9c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -162320,15 +162320,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aa7f0 <__cxa_atexit@plt+0x9e850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f1a58 │ │ │ │ + @ instruction: 0x012f1a38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ aa858 <__cxa_atexit@plt+0x9e8b8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162347,15 +162347,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa85c <__cxa_atexit@plt+0x9e8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r1, [pc, -r8]! │ │ │ │ + ldrdeq r1, [pc, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -162365,15 +162365,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aa8a4 <__cxa_atexit@plt+0x9e904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f19a4 │ │ │ │ + smlawbeq pc, r4, r9, r1 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ aa8f8 <__cxa_atexit@plt+0x9e958> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162387,28 +162387,28 @@ │ │ │ │ ldr r7, [pc, #20] @ aa8fc <__cxa_atexit@plt+0x9e95c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012f1958 │ │ │ │ + @ instruction: 0x012f1938 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aa930 <__cxa_atexit@plt+0x9e990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f1918 │ │ │ │ + strdeq r1, [pc, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ aa9b4 <__cxa_atexit@plt+0x9ea14> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162434,15 +162434,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aa9b8 <__cxa_atexit@plt+0x9ea18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f189c │ │ │ │ + @ instruction: 0x012f187c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -162459,15 +162459,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aaa1c <__cxa_atexit@plt+0x9ea7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f182c │ │ │ │ + @ instruction: 0x012f180c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc aaa98 <__cxa_atexit@plt+0x9eaf8> │ │ │ │ @@ -162577,15 +162577,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b aab28 <__cxa_atexit@plt+0x9eb88> │ │ │ │ - @ instruction: 0x012f170c │ │ │ │ + @ instruction: 0x012f16ec │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc aae38 <__cxa_atexit@plt+0x9ee98> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -162728,20 +162728,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f14b8 │ │ │ │ + @ instruction: 0x012f1498 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012f1430 │ │ │ │ + @ instruction: 0x012f1410 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ aaedc <__cxa_atexit@plt+0x9ef3c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162764,15 +162764,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aaee0 <__cxa_atexit@plt+0x9ef40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f1374 │ │ │ │ + @ instruction: 0x012f1354 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -162786,15 +162786,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aaf38 <__cxa_atexit@plt+0x9ef98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f1310 │ │ │ │ + strdeq r1, [pc, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ aafa0 <__cxa_atexit@plt+0x9f000> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162813,15 +162813,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aafa4 <__cxa_atexit@plt+0x9f004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012f12b0 │ │ │ │ + @ instruction: 0x012f1290 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -162831,15 +162831,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aafec <__cxa_atexit@plt+0x9f04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f125c │ │ │ │ + @ instruction: 0x012f123c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ab040 <__cxa_atexit@plt+0x9f0a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162853,28 +162853,28 @@ │ │ │ │ ldr r7, [pc, #20] @ ab044 <__cxa_atexit@plt+0x9f0a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012f1210 │ │ │ │ + strdeq r1, [pc, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ab078 <__cxa_atexit@plt+0x9f0d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [pc, -r0]! │ │ │ │ + @ instruction: 0x012f11b0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ab0fc <__cxa_atexit@plt+0x9f15c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162900,15 +162900,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ab100 <__cxa_atexit@plt+0x9f160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f1154 │ │ │ │ + @ instruction: 0x012f1134 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -162925,15 +162925,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ab164 <__cxa_atexit@plt+0x9f1c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f10e4 │ │ │ │ + smlawteq pc, r4, r0, r1 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc ab1fc <__cxa_atexit@plt+0x9f25c> │ │ │ │ @@ -163177,15 +163177,15 @@ │ │ │ │ add r7, sl, lr │ │ │ │ strb r8, [r7] │ │ │ │ ldr r7, [pc, #12] @ ab554 <__cxa_atexit@plt+0x9f5b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [pc, -r8]! │ │ │ │ + ldrdeq r0, [pc, -r8]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc ab5dc <__cxa_atexit@plt+0x9f63c> │ │ │ │ ldr lr, [pc, #132] @ ab5fc <__cxa_atexit@plt+0x9f65c> │ │ │ │ @@ -163220,16 +163220,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f0c5c │ │ │ │ - smlawbeq pc, r8, ip, r0 @ │ │ │ │ + @ instruction: 0x012f0c3c │ │ │ │ + @ instruction: 0x012f0c68 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab648 <__cxa_atexit@plt+0x9f6a8> │ │ │ │ @@ -163241,15 +163241,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f0c0c │ │ │ │ + smulwteq pc, ip, fp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc ab6c4 <__cxa_atexit@plt+0x9f724> │ │ │ │ @@ -163325,16 +163325,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f0ab8 │ │ │ │ - smulwteq pc, r4, sl @ │ │ │ │ + @ instruction: 0x012f0a98 │ │ │ │ + smlawteq pc, r4, sl, r0 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab7ec <__cxa_atexit@plt+0x9f84c> │ │ │ │ @@ -163346,15 +163346,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012f0a68 │ │ │ │ + @ instruction: 0x012f0a48 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc ab868 <__cxa_atexit@plt+0x9f8c8> │ │ │ │ @@ -163430,16 +163430,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012f0914 │ │ │ │ - @ instruction: 0x012f0940 │ │ │ │ + strdeq r0, [pc, -r4]! │ │ │ │ + @ instruction: 0x012f0920 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab990 <__cxa_atexit@plt+0x9f9f0> │ │ │ │ @@ -163451,15 +163451,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq pc, r4, r8, r0 @ │ │ │ │ + smulwbeq pc, r4, r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc aba0c <__cxa_atexit@plt+0x9fa6c> │ │ │ │ @@ -163643,20 +163643,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012f066c │ │ │ │ + @ instruction: 0x012f064c │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - smulwteq pc, r4, r5 @ │ │ │ │ + smlawteq pc, r4, r5, r0 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ abd28 <__cxa_atexit@plt+0x9fd88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163679,15 +163679,15 @@ │ │ │ │ ldr r7, [pc, #20] @ abd2c <__cxa_atexit@plt+0x9fd8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012f0528 │ │ │ │ + @ instruction: 0x012f0508 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -163701,15 +163701,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ abd84 <__cxa_atexit@plt+0x9fde4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq pc, r4, r4, r0 @ │ │ │ │ + smulwbeq pc, r4, r4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ abdec <__cxa_atexit@plt+0x9fe4c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163728,15 +163728,15 @@ │ │ │ │ ldr r7, [pc, #20] @ abdf0 <__cxa_atexit@plt+0x9fe50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012f0464 │ │ │ │ + @ instruction: 0x012f0444 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -163746,15 +163746,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ abe38 <__cxa_atexit@plt+0x9fe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012f0410 │ │ │ │ + strdeq r0, [pc, -r0]! @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ abe8c <__cxa_atexit@plt+0x9feec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163768,28 +163768,28 @@ │ │ │ │ ldr r7, [pc, #20] @ abe90 <__cxa_atexit@plt+0x9fef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawteq pc, r4, r3, r0 @ │ │ │ │ + smulwbeq pc, r4, r3 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ abec4 <__cxa_atexit@plt+0x9ff24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq pc, r4, r3, r0 @ │ │ │ │ + @ instruction: 0x012f0364 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ abf48 <__cxa_atexit@plt+0x9ffa8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163815,15 +163815,15 @@ │ │ │ │ ldr r7, [pc, #20] @ abf4c <__cxa_atexit@plt+0x9ffac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012f0308 │ │ │ │ + smulwteq pc, r8, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -163840,15 +163840,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ abfb0 <__cxa_atexit@plt+0xa0010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012f0298 │ │ │ │ + @ instruction: 0x012f0278 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -163890,15 +163890,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012f0228 │ │ │ │ + @ instruction: 0x012f0208 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac0d4 <__cxa_atexit@plt+0xa0134> │ │ │ │ @@ -163917,15 +163917,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b aba50 <__cxa_atexit@plt+0x9fab0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012f019c │ │ │ │ + @ instruction: 0x012f017c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ @@ -164075,15 +164075,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - msreq ELR_hyp, ip │ │ │ │ + smlawbeq lr, ip, pc, pc @ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ msreq ELR_hyp, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -164133,15 +164133,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ac444 <__cxa_atexit@plt+0xa04a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - msreq LR_fiq, r4 │ │ │ │ + msreq CPSR_fsx, r4, ror #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ ac4ac <__cxa_atexit@plt+0xa050c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164160,15 +164160,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ac4b0 <__cxa_atexit@plt+0xa0510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq CPSR_fsx, r4, lsr #27 │ │ │ │ + smlawbeq lr, r4, sp, pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -164178,15 +164178,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ac4f8 <__cxa_atexit@plt+0xa0558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_fsx, r0, asr sp │ │ │ │ + msreq CPSR_fsx, r0, lsr sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ac54c <__cxa_atexit@plt+0xa05ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164200,28 +164200,28 @@ │ │ │ │ ldr r7, [pc, #20] @ ac550 <__cxa_atexit@plt+0xa05b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - msreq CPSR_fsx, r4, lsl #26 │ │ │ │ + msreq CPSR_fsx, r4, ror #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ac584 <__cxa_atexit@plt+0xa05e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, r4, ip, pc @ │ │ │ │ + msreq CPSR_fsx, r4, lsr #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ac608 <__cxa_atexit@plt+0xa0668> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164247,15 +164247,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ac60c <__cxa_atexit@plt+0xa066c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - msreq CPSR_fsx, r8, asr #24 │ │ │ │ + msreq CPSR_fsx, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -164272,15 +164272,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ac670 <__cxa_atexit@plt+0xa06d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq pc, [lr, -r8]! │ │ │ │ + msreq ELR_hyp, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc ac8b4 <__cxa_atexit@plt+0xa0914> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -164459,15 +164459,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ac95c <__cxa_atexit@plt+0xa09bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq pc, [lr, -r8]! │ │ │ │ + ldrdeq pc, [lr, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -164481,15 +164481,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ac9b4 <__cxa_atexit@plt+0xa0a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - msreq CPSR_fsx, r4 @ │ │ │ │ + msreq CPSR_fsx, r4, ror r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ aca1c <__cxa_atexit@plt+0xa0a7c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164508,15 +164508,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aca20 <__cxa_atexit@plt+0xa0a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq CPSR_fsx, r4, lsr r8 │ │ │ │ + msreq CPSR_fsx, r4, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -164526,15 +164526,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aca68 <__cxa_atexit@plt+0xa0ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - msreq ELR_hyp, r0 │ │ │ │ + smlawteq lr, r0, r7, pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ acabc <__cxa_atexit@plt+0xa0b1c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164595,15 +164595,15 @@ │ │ │ │ ldr r7, [pc, #20] @ acb7c <__cxa_atexit@plt+0xa0bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq pc, [lr, -r8]! │ │ │ │ + msreq LR_fiq, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -164771,20 +164771,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - smlawteq lr, ip, r4, pc @ │ │ │ │ + msreq CPSR_fsx, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - msreq CPSR_fsx, r4, asr #8 │ │ │ │ + msreq CPSR_fsx, r4, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ acec8 <__cxa_atexit@plt+0xa0f28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164807,15 +164807,15 @@ │ │ │ │ ldr r7, [pc, #20] @ acecc <__cxa_atexit@plt+0xa0f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlawbeq lr, r8, r3, pc @ │ │ │ │ + msreq ELR_hyp, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -164856,15 +164856,15 @@ │ │ │ │ ldr r7, [pc, #20] @ acf90 <__cxa_atexit@plt+0xa0ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlawteq lr, r4, r2, pc @ │ │ │ │ + msreq LR_fiq, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -164909,15 +164909,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ad064 <__cxa_atexit@plt+0xa10c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_fsx, r4, ror #3 │ │ │ │ + smlawteq lr, r4, r1, pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ad0e8 <__cxa_atexit@plt+0xa1148> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164943,15 +164943,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ad0ec <__cxa_atexit@plt+0xa114c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - msreq CPSR_fsx, r8, ror #2 │ │ │ │ + msreq CPSR_fsx, r8, asr #2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -164968,15 +164968,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ad150 <__cxa_atexit@plt+0xa11b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq pc, [lr, -r8]! │ │ │ │ + ldrdeq pc, [lr, -r8]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -165018,15 +165018,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlawbeq lr, r8, r0, pc @ │ │ │ │ + msreq CPSR_fsx, r8, rrx │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ad274 <__cxa_atexit@plt+0xa12d4> │ │ │ │ @@ -165045,15 +165045,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b acbf0 <__cxa_atexit@plt+0xa0c50> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq lr, [lr, -ip]! │ │ │ │ + ldrdeq lr, [lr, -ip]! │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b ac680 <__cxa_atexit@plt+0xa06e0> │ │ │ │ @@ -165203,20 +165203,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012eee0c │ │ │ │ + @ instruction: 0x012eedec │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - smlawbeq lr, r4, sp, lr │ │ │ │ + @ instruction: 0x012eed64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ ad588 <__cxa_atexit@plt+0xa15e8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165239,15 +165239,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ad58c <__cxa_atexit@plt+0xa15ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlawteq lr, r8, ip, lr │ │ │ │ + @ instruction: 0x012eeca8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -165261,15 +165261,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ad5e4 <__cxa_atexit@plt+0xa1644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012eec64 │ │ │ │ + @ instruction: 0x012eec44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ ad64c <__cxa_atexit@plt+0xa16ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165288,15 +165288,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ad650 <__cxa_atexit@plt+0xa16b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012eec04 │ │ │ │ + @ instruction: 0x012eebe4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -165306,15 +165306,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ad698 <__cxa_atexit@plt+0xa16f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012eebb0 │ │ │ │ + @ instruction: 0x012eeb90 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ad6ec <__cxa_atexit@plt+0xa174c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165328,28 +165328,28 @@ │ │ │ │ ldr r7, [pc, #20] @ ad6f0 <__cxa_atexit@plt+0xa1750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012eeb64 │ │ │ │ + @ instruction: 0x012eeb44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ad724 <__cxa_atexit@plt+0xa1784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012eeb24 │ │ │ │ + @ instruction: 0x012eeb04 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ad7a8 <__cxa_atexit@plt+0xa1808> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165375,15 +165375,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ad7ac <__cxa_atexit@plt+0xa180c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012eeaa8 │ │ │ │ + smlawbeq lr, r8, sl, lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -165400,15 +165400,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ad810 <__cxa_atexit@plt+0xa1870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012eea38 │ │ │ │ + @ instruction: 0x012eea18 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc ad870 <__cxa_atexit@plt+0xa18d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -165431,16 +165431,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ee998 │ │ │ │ - @ instruction: 0x012ee9e4 │ │ │ │ + @ instruction: 0x012ee978 │ │ │ │ + smlawteq lr, r4, r9, lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -165503,15 +165503,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012ee93c │ │ │ │ + @ instruction: 0x012ee91c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -165547,15 +165547,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r3, [pc, #20] @ ada60 <__cxa_atexit@plt+0xa1ac0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012ee868 │ │ │ │ + @ instruction: 0x012ee848 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -165647,15 +165647,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012ee6b4 │ │ │ │ + @ instruction: 0x012ee694 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc adc48 <__cxa_atexit@plt+0xa1ca8> │ │ │ │ @@ -165674,15 +165674,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b ad2b0 <__cxa_atexit@plt+0xa1310> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012ee628 │ │ │ │ + @ instruction: 0x012ee608 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b ac680 <__cxa_atexit@plt+0xa06e0> │ │ │ │ @@ -165832,20 +165832,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012ee438 │ │ │ │ + @ instruction: 0x012ee418 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012ee3b0 │ │ │ │ + @ instruction: 0x012ee390 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ adf5c <__cxa_atexit@plt+0xa1fbc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165868,15 +165868,15 @@ │ │ │ │ ldr r7, [pc, #20] @ adf60 <__cxa_atexit@plt+0xa1fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq lr, [lr, -r4]! │ │ │ │ + ldrdeq lr, [lr, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -165890,15 +165890,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ adfb8 <__cxa_atexit@plt+0xa2018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012ee290 │ │ │ │ + @ instruction: 0x012ee270 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ ae020 <__cxa_atexit@plt+0xa2080> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165917,15 +165917,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae024 <__cxa_atexit@plt+0xa2084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012ee230 │ │ │ │ + @ instruction: 0x012ee210 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -165935,15 +165935,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ae06c <__cxa_atexit@plt+0xa20cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [lr, -ip]! │ │ │ │ + @ instruction: 0x012ee1bc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ae0c0 <__cxa_atexit@plt+0xa2120> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -165957,28 +165957,28 @@ │ │ │ │ ldr r7, [pc, #20] @ ae0c4 <__cxa_atexit@plt+0xa2124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012ee190 │ │ │ │ + @ instruction: 0x012ee170 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ae0f8 <__cxa_atexit@plt+0xa2158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ee150 │ │ │ │ + @ instruction: 0x012ee130 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ae17c <__cxa_atexit@plt+0xa21dc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166004,15 +166004,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae180 <__cxa_atexit@plt+0xa21e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq lr, [lr, -r4]! │ │ │ │ + strheq lr, [lr, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -166029,15 +166029,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ae1e4 <__cxa_atexit@plt+0xa2244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012ee064 │ │ │ │ + @ instruction: 0x012ee044 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc ae428 <__cxa_atexit@plt+0xa2488> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -166180,20 +166180,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - smlawteq lr, r8, lr, sp │ │ │ │ + @ instruction: 0x012edea8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012ede40 │ │ │ │ + @ instruction: 0x012ede20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ ae4cc <__cxa_atexit@plt+0xa252c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166216,15 +166216,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae4d0 <__cxa_atexit@plt+0xa2530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlawbeq lr, r4, sp, sp │ │ │ │ + @ instruction: 0x012edd64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -166238,15 +166238,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ae528 <__cxa_atexit@plt+0xa2588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012edd20 │ │ │ │ + @ instruction: 0x012edd00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ ae590 <__cxa_atexit@plt+0xa25f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166265,15 +166265,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae594 <__cxa_atexit@plt+0xa25f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlawteq lr, r0, ip, sp │ │ │ │ + @ instruction: 0x012edca0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -166283,15 +166283,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ae5dc <__cxa_atexit@plt+0xa263c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012edc6c │ │ │ │ + @ instruction: 0x012edc4c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ae630 <__cxa_atexit@plt+0xa2690> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166305,28 +166305,28 @@ │ │ │ │ ldr r7, [pc, #20] @ ae634 <__cxa_atexit@plt+0xa2694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012edc20 │ │ │ │ + @ instruction: 0x012edc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ ae668 <__cxa_atexit@plt+0xa26c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012edbe0 │ │ │ │ + smlawteq lr, r0, fp, sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ ae6ec <__cxa_atexit@plt+0xa274c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166352,15 +166352,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae6f0 <__cxa_atexit@plt+0xa2750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012edb64 │ │ │ │ + @ instruction: 0x012edb44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -166377,15 +166377,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ ae754 <__cxa_atexit@plt+0xa27b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq sp, [lr, -r4]! │ │ │ │ + ldrdeq sp, [lr, -r4]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc ae7d0 <__cxa_atexit@plt+0xa2830> │ │ │ │ @@ -166495,15 +166495,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b ae860 <__cxa_atexit@plt+0xa28c0> │ │ │ │ - ldrdeq sp, [lr, -r4]! │ │ │ │ + @ instruction: 0x012ed9b4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc aeb70 <__cxa_atexit@plt+0xa2bd0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -166646,20 +166646,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - smlawbeq lr, r0, r7, sp │ │ │ │ + @ instruction: 0x012ed760 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - strdeq sp, [lr, -r8]! │ │ │ │ + ldrdeq sp, [lr, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ aec14 <__cxa_atexit@plt+0xa2c74> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166682,15 +166682,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aec18 <__cxa_atexit@plt+0xa2c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012ed63c │ │ │ │ + @ instruction: 0x012ed61c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -166704,15 +166704,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aec70 <__cxa_atexit@plt+0xa2cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq sp, [lr, -r8]! │ │ │ │ + @ instruction: 0x012ed5b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ aecd8 <__cxa_atexit@plt+0xa2d38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166731,15 +166731,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aecdc <__cxa_atexit@plt+0xa2d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012ed578 │ │ │ │ + @ instruction: 0x012ed558 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -166749,15 +166749,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aed24 <__cxa_atexit@plt+0xa2d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ed524 │ │ │ │ + @ instruction: 0x012ed504 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ aed78 <__cxa_atexit@plt+0xa2dd8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166771,28 +166771,28 @@ │ │ │ │ ldr r7, [pc, #20] @ aed7c <__cxa_atexit@plt+0xa2ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq sp, [lr, -r8]! │ │ │ │ + @ instruction: 0x012ed4b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ aedb0 <__cxa_atexit@plt+0xa2e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ed498 │ │ │ │ + @ instruction: 0x012ed478 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ aee34 <__cxa_atexit@plt+0xa2e94> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -166818,15 +166818,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aee38 <__cxa_atexit@plt+0xa2e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012ed41c │ │ │ │ + strdeq sp, [lr, -ip]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -166843,15 +166843,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ aee9c <__cxa_atexit@plt+0xa2efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012ed3ac │ │ │ │ + smlawbeq lr, ip, r3, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc aef2c <__cxa_atexit@plt+0xa2f8c> │ │ │ │ @@ -167134,15 +167134,15 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ strb r9, [r2] │ │ │ │ ldr r7, [pc, #12] @ af328 <__cxa_atexit@plt+0xa3388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ecf24 │ │ │ │ + @ instruction: 0x012ecf04 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc af3d0 <__cxa_atexit@plt+0xa3430> │ │ │ │ ldr r2, [r7, #5] │ │ │ │ @@ -167220,15 +167220,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ af480 <__cxa_atexit@plt+0xa34e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, ip, sp, ip │ │ │ │ + @ instruction: 0x012ecdac │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc af508 <__cxa_atexit@plt+0xa3568> │ │ │ │ ldr lr, [pc, #132] @ af528 <__cxa_atexit@plt+0xa3588> │ │ │ │ @@ -167263,16 +167263,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012ecd30 │ │ │ │ - @ instruction: 0x012ecd5c │ │ │ │ + @ instruction: 0x012ecd10 │ │ │ │ + @ instruction: 0x012ecd3c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af574 <__cxa_atexit@plt+0xa35d4> │ │ │ │ @@ -167284,15 +167284,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012ecce0 │ │ │ │ + smlawteq lr, r0, ip, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc af5f0 <__cxa_atexit@plt+0xa3650> │ │ │ │ @@ -167411,15 +167411,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ af77c <__cxa_atexit@plt+0xa37dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [lr, -r0]! │ │ │ │ + @ instruction: 0x012ecab0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc af9c0 <__cxa_atexit@plt+0xa3a20> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -167562,20 +167562,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012ec930 │ │ │ │ + @ instruction: 0x012ec910 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012ec8a8 │ │ │ │ + smlawbeq lr, r8, r8, ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ afa64 <__cxa_atexit@plt+0xa3ac4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -167598,15 +167598,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afa68 <__cxa_atexit@plt+0xa3ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012ec7ec │ │ │ │ + smlawteq lr, ip, r7, ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -167620,15 +167620,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ afac0 <__cxa_atexit@plt+0xa3b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawbeq lr, r8, r7, ip │ │ │ │ + @ instruction: 0x012ec768 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ afb28 <__cxa_atexit@plt+0xa3b88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -167647,15 +167647,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afb2c <__cxa_atexit@plt+0xa3b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012ec728 │ │ │ │ + @ instruction: 0x012ec708 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -167665,15 +167665,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ afb74 <__cxa_atexit@plt+0xa3bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [lr, -r4]! │ │ │ │ + @ instruction: 0x012ec6b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ afbc8 <__cxa_atexit@plt+0xa3c28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -167687,28 +167687,28 @@ │ │ │ │ ldr r7, [pc, #20] @ afbcc <__cxa_atexit@plt+0xa3c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawbeq lr, r8, r6, ip │ │ │ │ + @ instruction: 0x012ec668 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ afc00 <__cxa_atexit@plt+0xa3c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ec648 │ │ │ │ + @ instruction: 0x012ec628 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ afc84 <__cxa_atexit@plt+0xa3ce4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -167734,15 +167734,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afc88 <__cxa_atexit@plt+0xa3ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlawteq lr, ip, r5, ip │ │ │ │ + @ instruction: 0x012ec5ac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -167759,15 +167759,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ afcec <__cxa_atexit@plt+0xa3d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012ec55c │ │ │ │ + @ instruction: 0x012ec53c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc afd94 <__cxa_atexit@plt+0xa3df4> │ │ │ │ ldr r2, [r7, #5] │ │ │ │ @@ -167845,15 +167845,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ afe44 <__cxa_atexit@plt+0xa3ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ec408 │ │ │ │ + @ instruction: 0x012ec3e8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc afecc <__cxa_atexit@plt+0xa3f2c> │ │ │ │ ldr lr, [pc, #132] @ afeec <__cxa_atexit@plt+0xa3f4c> │ │ │ │ @@ -167888,16 +167888,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012ec36c │ │ │ │ - @ instruction: 0x012ec398 │ │ │ │ + @ instruction: 0x012ec34c │ │ │ │ + @ instruction: 0x012ec378 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aff38 <__cxa_atexit@plt+0xa3f98> │ │ │ │ @@ -167909,15 +167909,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012ec31c │ │ │ │ + strdeq ip, [lr, -ip]! @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc affb4 <__cxa_atexit@plt+0xa4014> │ │ │ │ @@ -168002,15 +168002,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012ec1ec │ │ │ │ + smlawteq lr, ip, r1, ip │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0114 <__cxa_atexit@plt+0xa4174> │ │ │ │ @@ -168029,15 +168029,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b af78c <__cxa_atexit@plt+0xa37ec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012ec15c │ │ │ │ + @ instruction: 0x012ec13c │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ b0174 <__cxa_atexit@plt+0xa41d4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -168133,15 +168133,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b b01f8 <__cxa_atexit@plt+0xa4258> │ │ │ │ - @ instruction: 0x012ec03c │ │ │ │ + @ instruction: 0x012ec01c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b0508 <__cxa_atexit@plt+0xa4568> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -168284,20 +168284,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012ebde8 │ │ │ │ + smlawteq lr, r8, sp, fp │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012ebd60 │ │ │ │ + @ instruction: 0x012ebd40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ b05ac <__cxa_atexit@plt+0xa460c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168320,15 +168320,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b05b0 <__cxa_atexit@plt+0xa4610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012ebca4 │ │ │ │ + smlawbeq lr, r4, ip, fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -168342,15 +168342,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0608 <__cxa_atexit@plt+0xa4668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012ebc40 │ │ │ │ + @ instruction: 0x012ebc20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ b0670 <__cxa_atexit@plt+0xa46d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168369,15 +168369,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0674 <__cxa_atexit@plt+0xa46d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012ebbe0 │ │ │ │ + smlawteq lr, r0, fp, fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -168387,15 +168387,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b06bc <__cxa_atexit@plt+0xa471c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq lr, ip, fp, fp │ │ │ │ + @ instruction: 0x012ebb6c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ b0710 <__cxa_atexit@plt+0xa4770> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168409,28 +168409,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b0714 <__cxa_atexit@plt+0xa4774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012ebb40 │ │ │ │ + @ instruction: 0x012ebb20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b0748 <__cxa_atexit@plt+0xa47a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ebb00 │ │ │ │ + @ instruction: 0x012ebae0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ b07cc <__cxa_atexit@plt+0xa482c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168456,15 +168456,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b07d0 <__cxa_atexit@plt+0xa4830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlawbeq lr, r4, sl, fp │ │ │ │ + @ instruction: 0x012eba64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -168481,15 +168481,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0834 <__cxa_atexit@plt+0xa4894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012eba14 │ │ │ │ + strdeq fp, [lr, -r4]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc b08dc <__cxa_atexit@plt+0xa493c> │ │ │ │ ldr r2, [r7, #5] │ │ │ │ @@ -168567,15 +168567,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b098c <__cxa_atexit@plt+0xa49ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, r0, r8, fp │ │ │ │ + @ instruction: 0x012eb8a0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b0bd0 <__cxa_atexit@plt+0xa4c30> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -168718,20 +168718,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x012eb720 │ │ │ │ + @ instruction: 0x012eb700 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x012eb698 │ │ │ │ + @ instruction: 0x012eb678 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ b0c74 <__cxa_atexit@plt+0xa4cd4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168754,15 +168754,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0c78 <__cxa_atexit@plt+0xa4cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq fp, [lr, -ip]! │ │ │ │ + @ instruction: 0x012eb5bc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -168776,15 +168776,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0cd0 <__cxa_atexit@plt+0xa4d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012eb578 │ │ │ │ + @ instruction: 0x012eb558 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ b0d38 <__cxa_atexit@plt+0xa4d98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168803,15 +168803,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0d3c <__cxa_atexit@plt+0xa4d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012eb518 │ │ │ │ + strdeq fp, [lr, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -168821,15 +168821,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b0d84 <__cxa_atexit@plt+0xa4de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, r4, r4, fp │ │ │ │ + @ instruction: 0x012eb4a4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ b0dd8 <__cxa_atexit@plt+0xa4e38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168843,28 +168843,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b0ddc <__cxa_atexit@plt+0xa4e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012eb478 │ │ │ │ + @ instruction: 0x012eb458 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b0e10 <__cxa_atexit@plt+0xa4e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012eb438 │ │ │ │ + @ instruction: 0x012eb418 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ b0e94 <__cxa_atexit@plt+0xa4ef4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -168890,15 +168890,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0e98 <__cxa_atexit@plt+0xa4ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012eb3bc │ │ │ │ + @ instruction: 0x012eb39c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -168915,15 +168915,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0efc <__cxa_atexit@plt+0xa4f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012eb34c │ │ │ │ + @ instruction: 0x012eb32c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc b0fa0 <__cxa_atexit@plt+0xa5000> │ │ │ │ @@ -168967,15 +168967,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq fp, [lr, -r8]! │ │ │ │ + @ instruction: 0x012eb2b8 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1028 <__cxa_atexit@plt+0xa5088> │ │ │ │ @@ -168994,15 +168994,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b b099c <__cxa_atexit@plt+0xa49fc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012eb248 │ │ │ │ + @ instruction: 0x012eb228 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ b1088 <__cxa_atexit@plt+0xa50e8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -169098,15 +169098,15 @@ │ │ │ │ strb r0, [r7, #1] │ │ │ │ strb r2, [r7, #2] │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ orr r3, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ b b110c <__cxa_atexit@plt+0xa516c> │ │ │ │ - @ instruction: 0x012eb128 │ │ │ │ + @ instruction: 0x012eb108 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r0, r5, #56 @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov lr, r4 │ │ │ │ @@ -169244,17 +169244,17 @@ │ │ │ │ ldr r7, [pc, #20] @ b1420 <__cxa_atexit@plt+0xa5480> │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #20 │ │ │ │ + tsteq lr, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq lr, r0, lsl sl │ │ │ │ + @ instruction: 0x011e99f0 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ add lr, r5, #8 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -169448,33 +169448,33 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012eaf1c │ │ │ │ - @ instruction: 0x012eaf18 │ │ │ │ + strdeq sl, [lr, -ip]! │ │ │ │ + strdeq sl, [lr, -r8]! │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - tsteq lr, r4, ror #8 │ │ │ │ - tsteq lr, ip, asr r4 │ │ │ │ + tsteq lr, r4, asr #8 │ │ │ │ + tsteq lr, ip, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #17 │ │ │ │ - smlawbeq lr, r4, sp, sl │ │ │ │ + @ instruction: 0x012ead64 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012ead28 │ │ │ │ - tsteq lr, ip, lsr #7 │ │ │ │ + @ instruction: 0x012ead08 │ │ │ │ + tsteq lr, ip, lsl #7 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffff7438 │ │ │ │ - @ instruction: 0x012eac64 │ │ │ │ + @ instruction: 0x012eac44 │ │ │ │ @ instruction: 0xfffc4dd8 │ │ │ │ @ instruction: 0xfffc4d20 │ │ │ │ @ instruction: 0x0109dc9e │ │ │ │ - @ instruction: 0x011e9690 │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b180c <__cxa_atexit@plt+0xa586c> │ │ │ │ @@ -169503,17 +169503,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffff7330 │ │ │ │ - @ instruction: 0x012eab48 │ │ │ │ + @ instruction: 0x012eab28 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x011e95d4 │ │ │ │ + @ instruction: 0x011e95b4 │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1868 <__cxa_atexit@plt+0xa58c8> │ │ │ │ ldr r3, [pc, #272] @ b1964 <__cxa_atexit@plt+0xa59c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -169577,23 +169577,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 95930 <__cxa_atexit@plt+0x89990> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - tsteq lr, r8, ror #29 │ │ │ │ - @ instruction: 0x012ea964 │ │ │ │ + tsteq lr, r8, asr #29 │ │ │ │ + @ instruction: 0x012ea944 │ │ │ │ andeq r2, r0, r4, ror sp │ │ │ │ - tsteq lr, r0, ror pc │ │ │ │ + tsteq lr, r0, asr pc │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r2, r0, r8, lsl #30 │ │ │ │ - smlawteq lr, r8, r9, sl │ │ │ │ - tsteq lr, r4, lsl pc │ │ │ │ - @ instruction: 0x011e9494 │ │ │ │ + @ instruction: 0x012ea9a8 │ │ │ │ + @ instruction: 0x011e8ef4 │ │ │ │ + tsteq lr, r4, ror r4 │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ cmp r0, lr │ │ │ │ bcc b1a94 <__cxa_atexit@plt+0xa5af4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -169662,22 +169662,22 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 95930 <__cxa_atexit@plt+0x89990> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x011e8d94 │ │ │ │ - @ instruction: 0x012ea810 │ │ │ │ + tsteq lr, r4, ror sp │ │ │ │ + strdeq sl, [lr, -r0]! │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq lr, r4, lsr lr │ │ │ │ + tsteq lr, r4, lsl lr │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - smlawbeq lr, r4, r8, sl │ │ │ │ - @ instruction: 0x011e8dbc │ │ │ │ - tsteq lr, r8, lsr r3 │ │ │ │ + @ instruction: 0x012ea864 │ │ │ │ + @ instruction: 0x011e8d9c │ │ │ │ + tsteq lr, r8, lsl r3 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b1b30 <__cxa_atexit@plt+0xa5b90> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #32] │ │ │ │ @@ -169698,15 +169698,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq lr, r4, asr #5 │ │ │ │ + tsteq lr, r4, lsr #5 │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b1b80 <__cxa_atexit@plt+0xa5be0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -169717,24 +169717,24 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b1d70 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ b b1d70 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ - tsteq lr, r4, asr r2 │ │ │ │ + tsteq lr, r4, lsr r2 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b1c14 <__cxa_atexit@plt+0xa5c74> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #32] │ │ │ │ @@ -169755,15 +169755,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq lr, r0, ror #3 │ │ │ │ + tsteq lr, r0, asr #3 │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b1c64 <__cxa_atexit@plt+0xa5cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -169774,24 +169774,24 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b1d70 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011e9194 │ │ │ │ + tsteq lr, r4, ror r1 │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ b b1d70 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ - tsteq lr, r0, ror r1 │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b1cf8 <__cxa_atexit@plt+0xa5d58> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #32] │ │ │ │ @@ -169812,15 +169812,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrsheq r9, [lr, -ip] │ │ │ │ + ldrsbeq r9, [lr, -ip] │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b1d48 <__cxa_atexit@plt+0xa5da8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -169831,15 +169831,15 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b1d70 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r9, [lr, -r0] │ │ │ │ + @ instruction: 0x011e9090 │ │ │ │ andeq r6, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -169957,25 +169957,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ - @ instruction: 0x012ea534 │ │ │ │ + @ instruction: 0x012ea514 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - @ instruction: 0x012ea540 │ │ │ │ - @ instruction: 0x012ea540 │ │ │ │ + @ instruction: 0x012ea520 │ │ │ │ + @ instruction: 0x012ea520 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x012ea4b8 │ │ │ │ - @ instruction: 0x012ea4b8 │ │ │ │ - @ instruction: 0x011e8e90 │ │ │ │ + @ instruction: 0x012ea498 │ │ │ │ + @ instruction: 0x012ea498 │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1fd0 <__cxa_atexit@plt+0xa6030> │ │ │ │ @@ -169999,18 +169999,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b1ff4 <__cxa_atexit@plt+0xa6054> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012ea3a4 │ │ │ │ - smlawbeq lr, r8, r3, sl │ │ │ │ + smlawbeq lr, r4, r3, sl │ │ │ │ + @ instruction: 0x012ea368 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, r4, lsl #28 │ │ │ │ + tsteq lr, r4, ror #27 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b209c <__cxa_atexit@plt+0xa60fc> │ │ │ │ ldr r3, [pc, #268] @ b2124 <__cxa_atexit@plt+0xa6184> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170075,22 +170075,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ b b210c <__cxa_atexit@plt+0xa616c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x012ea27c │ │ │ │ @ instruction: 0x012ea25c │ │ │ │ + @ instruction: 0x012ea23c │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xffffc8dc │ │ │ │ - ldrdeq sl, [lr, -r4]! │ │ │ │ - smlawteq lr, r0, r2, sl │ │ │ │ - tsteq lr, r4, asr #25 │ │ │ │ + @ instruction: 0x012ea2b4 │ │ │ │ + @ instruction: 0x012ea2a0 │ │ │ │ + tsteq lr, r4, lsr #25 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b21c0 <__cxa_atexit@plt+0xa6220> │ │ │ │ @@ -170121,17 +170121,17 @@ │ │ │ │ strb r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffc7bc │ │ │ │ - @ instruction: 0x012ea1b4 │ │ │ │ - @ instruction: 0x012ea1a0 │ │ │ │ - tsteq lr, r0, lsr #24 │ │ │ │ + @ instruction: 0x012ea194 │ │ │ │ + smlawbeq lr, r0, r1, sl │ │ │ │ + tsteq lr, r0, lsl #24 │ │ │ │ andeq r7, r0, sl, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b226c <__cxa_atexit@plt+0xa62cc> │ │ │ │ ldr r3, [pc, #296] @ b2324 <__cxa_atexit@plt+0xa6384> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170206,15 +170206,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff96d4 │ │ │ │ andeq r1, r0, r8, lsl #25 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x011e8ad4 │ │ │ │ + @ instruction: 0x011e8ab4 │ │ │ │ andeq r7, r0, sl, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -170300,21 +170300,21 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffcac8 │ │ │ │ @ instruction: 0xffff957c │ │ │ │ andeq r1, r0, r8, lsl fp │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, ip, asr r9 │ │ │ │ + tsteq lr, ip, lsr r9 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b b2394 <__cxa_atexit@plt+0xa63f4> │ │ │ │ - tsteq lr, r4, asr #18 │ │ │ │ + tsteq lr, r4, lsr #18 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b251c <__cxa_atexit@plt+0xa657c> │ │ │ │ ldr r3, [pc, #128] @ b2558 <__cxa_atexit@plt+0xa65b8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170345,17 +170345,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #16] @ b2554 <__cxa_atexit@plt+0xa65b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #28] │ │ │ │ b b39c8 <__cxa_atexit@plt+0xa7a28> │ │ │ │ - @ instruction: 0x012e9eb0 │ │ │ │ + @ instruction: 0x012e9e90 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq lr, r0, lsr #17 │ │ │ │ + tsteq lr, r0, lsl #17 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -170427,22 +170427,22 @@ │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffc19c │ │ │ │ @ instruction: 0xffff9398 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, r0, ror #14 │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b b259c <__cxa_atexit@plt+0xa65fc> │ │ │ │ - tsteq lr, r4, asr #14 │ │ │ │ + tsteq lr, r4, lsr #14 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b271c <__cxa_atexit@plt+0xa677c> │ │ │ │ @@ -170466,18 +170466,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b2740 <__cxa_atexit@plt+0xa67a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e9c58 │ │ │ │ - @ instruction: 0x012e9c3c │ │ │ │ + @ instruction: 0x012e9c38 │ │ │ │ + @ instruction: 0x012e9c1c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011e86b8 │ │ │ │ + @ instruction: 0x011e8698 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b27a8 <__cxa_atexit@plt+0xa6808> │ │ │ │ ldr r3, [pc, #128] @ b27e4 <__cxa_atexit@plt+0xa6844> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170508,17 +170508,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #16] @ b27e0 <__cxa_atexit@plt+0xa6840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #28] │ │ │ │ b b39c8 <__cxa_atexit@plt+0xa7a28> │ │ │ │ - @ instruction: 0x012e9c24 │ │ │ │ + @ instruction: 0x012e9c04 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq lr, r4, lsl r6 │ │ │ │ + @ instruction: 0x011e85f4 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -170589,22 +170589,22 @@ │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffb9a0 │ │ │ │ @ instruction: 0xffff9110 │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011e84d8 │ │ │ │ + @ instruction: 0x011e84b8 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b b2828 <__cxa_atexit@plt+0xa6888> │ │ │ │ - @ instruction: 0x011e84bc │ │ │ │ + @ instruction: 0x011e849c │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b29a4 <__cxa_atexit@plt+0xa6a04> │ │ │ │ @@ -170628,18 +170628,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b29c8 <__cxa_atexit@plt+0xa6a28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq r9, [lr, -r0]! │ │ │ │ - @ instruction: 0x012e99b4 │ │ │ │ + @ instruction: 0x012e99b0 │ │ │ │ + @ instruction: 0x012e9994 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, r0, lsr r4 │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2a70 <__cxa_atexit@plt+0xa6ad0> │ │ │ │ ldr r3, [pc, #268] @ b2af8 <__cxa_atexit@plt+0xa6b58> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170704,22 +170704,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ b b2ae0 <__cxa_atexit@plt+0xa6b40> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #20 │ │ │ │ - @ instruction: 0x012e98a8 │ │ │ │ smlawbeq lr, r8, r8, r9 │ │ │ │ + @ instruction: 0x012e9868 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffff9c5c │ │ │ │ - @ instruction: 0x012e9920 │ │ │ │ - strdeq r9, [lr, -r4]! │ │ │ │ - @ instruction: 0x011e82f0 │ │ │ │ + @ instruction: 0x012e9900 │ │ │ │ + ldrdeq r9, [lr, -r4]! │ │ │ │ + @ instruction: 0x011e82d0 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2b94 <__cxa_atexit@plt+0xa6bf4> │ │ │ │ @@ -170750,17 +170750,17 @@ │ │ │ │ strb ip, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff9b3c │ │ │ │ - @ instruction: 0x012e9800 │ │ │ │ - ldrdeq r9, [lr, -r4]! │ │ │ │ - tsteq lr, ip, asr #4 │ │ │ │ + @ instruction: 0x012e97e0 │ │ │ │ + @ instruction: 0x012e97b4 │ │ │ │ + tsteq lr, ip, lsr #4 │ │ │ │ andeq sp, r1, ip, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2c50 <__cxa_atexit@plt+0xa6cb0> │ │ │ │ ldr r3, [pc, #260] @ b2cd4 <__cxa_atexit@plt+0xa6d34> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170823,22 +170823,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ b b2cbc <__cxa_atexit@plt+0xa6d1c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ - ldrdeq r9, [lr, -r4]! │ │ │ │ - @ instruction: 0x012e96ac │ │ │ │ + @ instruction: 0x012e96b4 │ │ │ │ + smlawbeq lr, ip, r6, r9 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffa698 │ │ │ │ - @ instruction: 0x012e971c │ │ │ │ - @ instruction: 0x012e970c │ │ │ │ - tsteq lr, r4, lsl r1 │ │ │ │ + strdeq r9, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e96ec │ │ │ │ + ldrsheq r8, [lr, -r4] │ │ │ │ andeq sp, r1, ip, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2d6c <__cxa_atexit@plt+0xa6dcc> │ │ │ │ @@ -170868,17 +170868,17 @@ │ │ │ │ str ip, [r5, #32] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffa580 │ │ │ │ - @ instruction: 0x012e9604 │ │ │ │ - strdeq r9, [lr, -r0]! │ │ │ │ - tsteq lr, r4, ror r0 │ │ │ │ + @ instruction: 0x012e95e4 │ │ │ │ + ldrdeq r9, [lr, -r0]! │ │ │ │ + tsteq lr, r4, asr r0 │ │ │ │ andeq ip, r1, ip, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2e18 <__cxa_atexit@plt+0xa6e78> │ │ │ │ ldr r3, [pc, #168] @ b2e50 <__cxa_atexit@plt+0xa6eb0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -170921,17 +170921,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r9, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e95b0 │ │ │ │ @ instruction: 0xffffae9c │ │ │ │ - tsteq lr, r0, lsr #31 │ │ │ │ + tsteq lr, r0, lsl #31 │ │ │ │ andeq ip, r1, ip, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2ec8 <__cxa_atexit@plt+0xa6f28> │ │ │ │ @@ -171110,15 +171110,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffaaac │ │ │ │ @ instruction: 0xffff88d4 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x011e7cb4 │ │ │ │ + @ instruction: 0x011e7c94 │ │ │ │ andeq lr, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b b3040 <__cxa_atexit@plt+0xa70a0> │ │ │ │ mov r1, r7 │ │ │ │ @@ -171189,22 +171189,22 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffa700 │ │ │ │ @ instruction: 0xffff87a4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, r8, ror fp │ │ │ │ + tsteq lr, r8, asr fp │ │ │ │ andeq r9, r3, sp, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b b3164 <__cxa_atexit@plt+0xa71c4> │ │ │ │ - tsteq lr, ip, asr fp │ │ │ │ + tsteq lr, ip, lsr fp │ │ │ │ andeq sp, r1, ip, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b32d4 <__cxa_atexit@plt+0xa7334> │ │ │ │ ldr r3, [pc, #208] @ b3390 <__cxa_atexit@plt+0xa73f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -171257,15 +171257,15 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff8678 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ + tsteq lr, r8, asr #20 │ │ │ │ andeq sp, r1, ip, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #24 │ │ │ │ mov ip, r5 │ │ │ │ cmp lr, r8 │ │ │ │ bcc b3498 <__cxa_atexit@plt+0xa74f8> │ │ │ │ @@ -171338,15 +171338,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff980c │ │ │ │ @ instruction: 0xffff9d70 │ │ │ │ @ instruction: 0xffff8544 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq lr, r4, lsr #18 │ │ │ │ + tsteq lr, r4, lsl #18 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b350c <__cxa_atexit@plt+0xa756c> │ │ │ │ ldr r3, [pc, #188] @ b35b4 <__cxa_atexit@plt+0xa7614> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -171391,21 +171391,21 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq r8, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e8ebc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - @ instruction: 0x012e8e00 │ │ │ │ - ldrdeq r8, [lr, -r4]! │ │ │ │ - tsteq lr, r8, lsr r8 │ │ │ │ + @ instruction: 0x012e8de0 │ │ │ │ + @ instruction: 0x012e8db4 │ │ │ │ + tsteq lr, r8, lsl r8 │ │ │ │ andeq r7, r0, sl, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r8, r3 │ │ │ │ bcc b3680 <__cxa_atexit@plt+0xa76e0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -171459,17 +171459,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff8ae8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x012e8d04 │ │ │ │ - ldrdeq r8, [lr, -r8]! @ │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ + @ instruction: 0x012e8ce4 │ │ │ │ + @ instruction: 0x012e8cb8 │ │ │ │ + tsteq lr, r8, lsl r7 │ │ │ │ andeq sp, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3728 <__cxa_atexit@plt+0xa7788> │ │ │ │ @@ -171493,18 +171493,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b374c <__cxa_atexit@plt+0xa77ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e8c4c │ │ │ │ - @ instruction: 0x012e8c24 │ │ │ │ + @ instruction: 0x012e8c2c │ │ │ │ + @ instruction: 0x012e8c04 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, ip, lsr #13 │ │ │ │ + tsteq lr, ip, lsl #13 │ │ │ │ andeq sp, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ bne b378c <__cxa_atexit@plt+0xa77ec> │ │ │ │ ldr r5, [pc, #236] @ b3860 <__cxa_atexit@plt+0xa78c0> │ │ │ │ @@ -171563,17 +171563,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff81d4 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ - smlawteq lr, ip, fp, r8 │ │ │ │ + @ instruction: 0x012e8bac │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011e7598 │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ andeq sp, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ mov sl, r5 │ │ │ │ cmp ip, r6 │ │ │ │ @@ -171651,15 +171651,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff817c │ │ │ │ @ instruction: 0xffff86d0 │ │ │ │ @ instruction: 0xffff8064 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq lr, r0, asr #8 │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3b70 <__cxa_atexit@plt+0xa7bd0> │ │ │ │ @@ -171768,19 +171768,19 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff7c50 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ - @ instruction: 0x012e8820 │ │ │ │ + @ instruction: 0x012e8800 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - smlawteq lr, r4, r7, r8 │ │ │ │ + @ instruction: 0x012e87a4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -171956,16 +171956,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012e8528 │ │ │ │ - @ instruction: 0x012e8520 │ │ │ │ + @ instruction: 0x012e8508 │ │ │ │ + @ instruction: 0x012e8500 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -172011,28 +172011,28 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012e8330 │ │ │ │ - @ instruction: 0x012e844c │ │ │ │ + @ instruction: 0x012e8310 │ │ │ │ + @ instruction: 0x012e842c │ │ │ │ andeq r3, r0, sl, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror #28 │ │ │ │ + tsteq lr, ip, asr #28 │ │ │ │ andeq r7, r0, sl, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4014 <__cxa_atexit@plt+0xa8074> │ │ │ │ @@ -172065,15 +172065,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff79cc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, asr #27 │ │ │ │ + tsteq lr, r8, lsr #27 │ │ │ │ andeq r7, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b41e8 <__cxa_atexit@plt+0xa8248> │ │ │ │ @@ -172182,19 +172182,19 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff777c │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ - @ instruction: 0x012e81a8 │ │ │ │ + smlawbeq lr, r8, r1, r8 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x012e814c │ │ │ │ + @ instruction: 0x012e812c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -172370,16 +172370,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x012e7eb0 │ │ │ │ - @ instruction: 0x012e7ea8 │ │ │ │ + @ instruction: 0x012e7e90 │ │ │ │ + smlawbeq lr, r8, lr, r7 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -172425,28 +172425,28 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012e7cb8 │ │ │ │ - ldrdeq r7, [lr, -r4]! │ │ │ │ + @ instruction: 0x012e7c98 │ │ │ │ + @ instruction: 0x012e7db4 │ │ │ │ andeq r3, r0, sl, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e67f4 │ │ │ │ + @ instruction: 0x011e67d4 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b4674 <__cxa_atexit@plt+0xa86d4> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ @@ -172467,15 +172467,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq lr, r0, lsl #15 │ │ │ │ + tsteq lr, r0, ror #14 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b46c4 <__cxa_atexit@plt+0xa8724> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -172486,24 +172486,24 @@ │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b48b4 <__cxa_atexit@plt+0xa8914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r4, lsr r7 │ │ │ │ + tsteq lr, r4, lsl r7 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ b b48b4 <__cxa_atexit@plt+0xa8914> │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ + @ instruction: 0x011e66f0 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b4758 <__cxa_atexit@plt+0xa87b8> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ @@ -172524,15 +172524,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x011e669c │ │ │ │ + tsteq lr, ip, ror r6 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b47a8 <__cxa_atexit@plt+0xa8808> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -172543,24 +172543,24 @@ │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b48b4 <__cxa_atexit@plt+0xa8914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r0, asr r6 │ │ │ │ + tsteq lr, r0, lsr r6 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ b b48b4 <__cxa_atexit@plt+0xa8914> │ │ │ │ - tsteq lr, ip, lsr #12 │ │ │ │ + tsteq lr, ip, lsl #12 │ │ │ │ andeq r7, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b483c <__cxa_atexit@plt+0xa889c> │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ @@ -172581,15 +172581,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x011e65b8 │ │ │ │ + @ instruction: 0x011e6598 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b488c <__cxa_atexit@plt+0xa88ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -172600,15 +172600,15 @@ │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b48b4 <__cxa_atexit@plt+0xa8914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, ip, ror #10 │ │ │ │ + tsteq lr, ip, asr #10 │ │ │ │ andeq r1, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -172707,23 +172707,23 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ - smlawbeq lr, ip, r9, r7 │ │ │ │ - @ instruction: 0x012e7994 │ │ │ │ + @ instruction: 0x012e796c │ │ │ │ + @ instruction: 0x012e7974 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012e7aa0 │ │ │ │ + smlawbeq lr, r0, sl, r7 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ + tsteq lr, r0, lsl #7 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -172748,18 +172748,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b4ae8 <__cxa_atexit@plt+0xa8b48> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e78b0 │ │ │ │ - @ instruction: 0x012e7894 │ │ │ │ + @ instruction: 0x012e7890 │ │ │ │ + @ instruction: 0x012e7874 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r0, lsl r3 │ │ │ │ + @ instruction: 0x011e62f0 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4b90 <__cxa_atexit@plt+0xa8bf0> │ │ │ │ ldr r3, [pc, #268] @ b4c18 <__cxa_atexit@plt+0xa8c78> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -172824,22 +172824,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ b b4c00 <__cxa_atexit@plt+0xa8c60> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlawbeq lr, r8, r7, r7 │ │ │ │ @ instruction: 0x012e7768 │ │ │ │ + @ instruction: 0x012e7748 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xffff60b0 │ │ │ │ - @ instruction: 0x012e77e0 │ │ │ │ - smlawteq lr, ip, r7, r7 │ │ │ │ - @ instruction: 0x011e61d0 │ │ │ │ + smlawteq lr, r0, r7, r7 │ │ │ │ + @ instruction: 0x012e77ac │ │ │ │ + @ instruction: 0x011e61b0 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4cb4 <__cxa_atexit@plt+0xa8d14> │ │ │ │ @@ -172870,17 +172870,17 @@ │ │ │ │ strb r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffff5f90 │ │ │ │ - smlawteq lr, r0, r6, r7 │ │ │ │ - @ instruction: 0x012e76ac │ │ │ │ - tsteq lr, ip, lsr #2 │ │ │ │ + @ instruction: 0x012e76a0 │ │ │ │ + smlawbeq lr, ip, r6, r7 │ │ │ │ + tsteq lr, ip, lsl #2 │ │ │ │ andeq r4, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4d04 <__cxa_atexit@plt+0xa8d64> │ │ │ │ ldr r3, [pc, #76] @ b4d3c <__cxa_atexit@plt+0xa8d9c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -172900,15 +172900,15 @@ │ │ │ │ addne r1, r1, #1 │ │ │ │ str r2, [r5, #28] │ │ │ │ str r1, [r5, #32] │ │ │ │ b b5c04 <__cxa_atexit@plt+0xa9c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrheq r6, [lr, -ip] │ │ │ │ + @ instruction: 0x011e609c │ │ │ │ andeq r4, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ lsr lr, r0, #16 │ │ │ │ @@ -172955,15 +172955,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff63a8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq lr, r0, ror #31 │ │ │ │ + tsteq lr, r0, asr #31 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -172990,15 +172990,15 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff631c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq lr, r4, asr pc │ │ │ │ + tsteq lr, r4, lsr pc │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4f3c <__cxa_atexit@plt+0xa8f9c> │ │ │ │ ldr r3, [pc, #184] @ b4f80 <__cxa_atexit@plt+0xa8fe0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173046,17 +173046,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x012e74ac │ │ │ │ + smlawbeq lr, ip, r4, r7 │ │ │ │ @ instruction: 0xffff5b08 │ │ │ │ - tsteq lr, ip, ror #28 │ │ │ │ + tsteq lr, ip, asr #28 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -173086,15 +173086,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff5a44 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x011e5dd4 │ │ │ │ + @ instruction: 0x011e5db4 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -173114,15 +173114,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff59cc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq lr, r4, ror #26 │ │ │ │ + tsteq lr, r4, asr #26 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -173147,18 +173147,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b5124 <__cxa_atexit@plt+0xa9184> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e7274 │ │ │ │ - @ instruction: 0x012e7258 │ │ │ │ + @ instruction: 0x012e7254 │ │ │ │ + @ instruction: 0x012e7238 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011e5cd4 │ │ │ │ + @ instruction: 0x011e5cb4 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b51bc <__cxa_atexit@plt+0xa921c> │ │ │ │ ldr r3, [pc, #184] @ b5200 <__cxa_atexit@plt+0xa9260> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173206,17 +173206,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x012e722c │ │ │ │ + @ instruction: 0x012e720c │ │ │ │ @ instruction: 0xffff5318 │ │ │ │ - tsteq lr, ip, ror #23 │ │ │ │ + tsteq lr, ip, asr #23 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ lsr r2, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -173246,15 +173246,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff5254 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq lr, r4, asr fp │ │ │ │ + tsteq lr, r4, lsr fp │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -173273,15 +173273,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff51dc │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq lr, r8, ror #21 │ │ │ │ + tsteq lr, r8, asr #21 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -173306,18 +173306,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b53a0 <__cxa_atexit@plt+0xa9400> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strdeq r6, [lr, -r8]! │ │ │ │ - ldrdeq r6, [lr, -ip]! │ │ │ │ + ldrdeq r6, [lr, -r8]! │ │ │ │ + @ instruction: 0x012e6fbc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ + tsteq lr, r8, lsr sl │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b53d8 <__cxa_atexit@plt+0xa9438> │ │ │ │ ldr r3, [pc, #180] @ b5478 <__cxa_atexit@plt+0xa94d8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173360,21 +173360,21 @@ │ │ │ │ ldr r6, [pc, #24] @ b5474 <__cxa_atexit@plt+0xa94d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012e7010 │ │ │ │ + strdeq r6, [lr, -r0]! │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012e6f28 │ │ │ │ - @ instruction: 0x012e6f04 │ │ │ │ - tsteq lr, r4, ror r9 │ │ │ │ + @ instruction: 0x012e6f08 │ │ │ │ + @ instruction: 0x012e6ee4 │ │ │ │ + tsteq lr, r4, asr r9 │ │ │ │ andeq r5, r0, sl, lsr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r9, r3 │ │ │ │ bcc b5540 <__cxa_atexit@plt+0xa95a0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -173426,17 +173426,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff4a68 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x012e6e34 │ │ │ │ - @ instruction: 0x012e6e10 │ │ │ │ - tsteq lr, ip, ror r8 │ │ │ │ + @ instruction: 0x012e6e14 │ │ │ │ + strdeq r6, [lr, -r0]! │ │ │ │ + tsteq lr, ip, asr r8 │ │ │ │ andeq r5, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b55e8 <__cxa_atexit@plt+0xa9648> │ │ │ │ @@ -173461,18 +173461,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b560c <__cxa_atexit@plt+0xa966c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq lr, r8, sp, r6 │ │ │ │ - @ instruction: 0x012e6d64 │ │ │ │ + @ instruction: 0x012e6d68 │ │ │ │ + @ instruction: 0x012e6d44 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, ip, ror #15 │ │ │ │ + tsteq lr, ip, asr #15 │ │ │ │ andeq r5, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5644 <__cxa_atexit@plt+0xa96a4> │ │ │ │ ldr r3, [pc, #188] @ b56ec <__cxa_atexit@plt+0xa974c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173517,21 +173517,21 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012e6da4 │ │ │ │ + smlawbeq lr, r4, sp, r6 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - smlawteq lr, r8, ip, r6 │ │ │ │ - @ instruction: 0x012e6c9c │ │ │ │ - tsteq lr, r0, lsl #14 │ │ │ │ + @ instruction: 0x012e6ca8 │ │ │ │ + @ instruction: 0x012e6c7c │ │ │ │ + tsteq lr, r0, ror #13 │ │ │ │ andeq r5, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r8, r3 │ │ │ │ bcc b57b8 <__cxa_atexit@plt+0xa9818> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -173585,17 +173585,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff427c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - smlawteq lr, ip, fp, r6 │ │ │ │ - @ instruction: 0x012e6ba0 │ │ │ │ - tsteq lr, r0, lsl #12 │ │ │ │ + @ instruction: 0x012e6bac │ │ │ │ + smlawbeq lr, r0, fp, r6 │ │ │ │ + tsteq lr, r0, ror #11 │ │ │ │ andeq r6, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5860 <__cxa_atexit@plt+0xa98c0> │ │ │ │ @@ -173619,18 +173619,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b5884 <__cxa_atexit@plt+0xa98e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e6b14 │ │ │ │ - @ instruction: 0x012e6aec │ │ │ │ + strdeq r6, [lr, -r4]! │ │ │ │ + smlawteq lr, ip, sl, r6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, r4, ror r5 │ │ │ │ + tsteq lr, r4, asr r5 │ │ │ │ andeq r6, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5914 <__cxa_atexit@plt+0xa9974> │ │ │ │ ldr r3, [pc, #160] @ b5948 <__cxa_atexit@plt+0xa99a8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173671,17 +173671,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r6, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e6ab0 │ │ │ │ @ instruction: 0xffff3b84 │ │ │ │ - tsteq lr, r8, lsr #9 │ │ │ │ + tsteq lr, r8, lsl #9 │ │ │ │ andeq r6, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b59bc <__cxa_atexit@plt+0xa9a1c> │ │ │ │ @@ -173703,15 +173703,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ b b59d8 <__cxa_atexit@plt+0xa9a38> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffff3ac8 │ │ │ │ - tsteq lr, r0, lsr r4 │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ andeq r6, r1, ip, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ cmp r1, lr │ │ │ │ bcc b5b18 <__cxa_atexit@plt+0xa9b78> │ │ │ │ mov r3, r5 │ │ │ │ @@ -173806,15 +173806,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffff38ec │ │ │ │ @ instruction: 0xffff3484 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffff377c │ │ │ │ - @ instruction: 0x011e5294 │ │ │ │ + tsteq lr, r4, ror r2 │ │ │ │ andeq r6, r1, ip, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -173842,15 +173842,15 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff3624 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq lr, r4, lsl #4 │ │ │ │ + tsteq lr, r4, ror #3 │ │ │ │ andeq r5, r0, sl, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b5d24 <__cxa_atexit@plt+0xa9d84> │ │ │ │ @@ -173925,15 +173925,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff3138 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x012e6610 │ │ │ │ + strdeq r6, [lr, -r0]! │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -173963,16 +173963,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawteq lr, ip, r5, r6 │ │ │ │ - smlawteq lr, r4, r5, r6 │ │ │ │ + @ instruction: 0x012e65ac │ │ │ │ + @ instruction: 0x012e65a4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -174018,16 +174018,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r6, [lr, -r4]! │ │ │ │ - strdeq r6, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e63b4 │ │ │ │ + ldrdeq r6, [lr, -r0]! │ │ │ │ andeq r3, r0, sl, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ @@ -174041,30 +174041,30 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #29 │ │ │ │ + tsteq lr, r8, asr #29 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5f6c <__cxa_atexit@plt+0xa9fcc> │ │ │ │ - tsteq lr, ip, asr #29 │ │ │ │ + tsteq lr, ip, lsr #29 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5f6c <__cxa_atexit@plt+0xa9fcc> │ │ │ │ - tsteq lr, ip, lsr #29 │ │ │ │ + tsteq lr, ip, lsl #29 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5f6c <__cxa_atexit@plt+0xa9fcc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -174188,29 +174188,29 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ - @ instruction: 0x012e62a4 │ │ │ │ - @ instruction: 0x012e62a4 │ │ │ │ + smlawbeq lr, r4, r2, r6 │ │ │ │ + smlawbeq lr, r4, r2, r6 │ │ │ │ muleq r0, r8, sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012e6234 │ │ │ │ + @ instruction: 0x012e6214 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - @ instruction: 0x012e637c │ │ │ │ - smlawbeq lr, r0, r3, r6 │ │ │ │ + @ instruction: 0x012e635c │ │ │ │ + @ instruction: 0x012e6360 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, asr lr │ │ │ │ andeq r0, r0, r8, ror fp │ │ │ │ - @ instruction: 0x012e6324 │ │ │ │ - @ instruction: 0x012e6328 │ │ │ │ - tsteq lr, r4, ror #24 │ │ │ │ + @ instruction: 0x012e6304 │ │ │ │ + @ instruction: 0x012e6308 │ │ │ │ + tsteq lr, r4, asr #24 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -174235,18 +174235,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b6224 <__cxa_atexit@plt+0xaa284> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012e6170 │ │ │ │ - @ instruction: 0x012e614c │ │ │ │ + @ instruction: 0x012e6150 │ │ │ │ + @ instruction: 0x012e612c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011e4bd4 │ │ │ │ + @ instruction: 0x011e4bb4 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b62ec <__cxa_atexit@plt+0xaa34c> │ │ │ │ ldr r3, [pc, #344] @ b63a0 <__cxa_atexit@plt+0xaa400> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174329,24 +174329,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - @ instruction: 0x012e6030 │ │ │ │ - @ instruction: 0x012e6014 │ │ │ │ + @ instruction: 0x012e6010 │ │ │ │ + strdeq r5, [lr, -r4]! │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ @ instruction: 0xffffa6ec │ │ │ │ - @ instruction: 0x012e6098 │ │ │ │ - smlawbeq lr, r0, r0, r6 │ │ │ │ + @ instruction: 0x012e6078 │ │ │ │ + @ instruction: 0x012e6060 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq lr, r4, asr #20 │ │ │ │ + tsteq lr, r4, lsr #20 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -174389,18 +174389,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xffffa580 │ │ │ │ - @ instruction: 0x012e5f28 │ │ │ │ - @ instruction: 0x012e5f10 │ │ │ │ + @ instruction: 0x012e5f08 │ │ │ │ + strdeq r5, [lr, -r0]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq lr, ip, ror #18 │ │ │ │ + tsteq lr, ip, asr #18 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -174433,18 +174433,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffa4d0 │ │ │ │ - @ instruction: 0x012e5e78 │ │ │ │ - @ instruction: 0x012e5e5c │ │ │ │ + @ instruction: 0x012e5e58 │ │ │ │ + @ instruction: 0x012e5e3c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011e48bc │ │ │ │ + @ instruction: 0x011e489c │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b65fc <__cxa_atexit@plt+0xaa65c> │ │ │ │ ldr r3, [pc, #228] @ b6644 <__cxa_atexit@plt+0xaa6a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174504,15 +174504,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffa944 │ │ │ │ - tsteq lr, ip, lsr #15 │ │ │ │ + tsteq lr, ip, lsl #15 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -174551,15 +174551,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffa858 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x011e46f0 │ │ │ │ + @ instruction: 0x011e46d0 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -174584,15 +174584,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffffa7c0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, ip, ror #12 │ │ │ │ + tsteq lr, ip, asr #12 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -174617,18 +174617,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b681c <__cxa_atexit@plt+0xaa87c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e5b7c │ │ │ │ - @ instruction: 0x012e5b60 │ │ │ │ + @ instruction: 0x012e5b5c │ │ │ │ + @ instruction: 0x012e5b40 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011e45dc │ │ │ │ + @ instruction: 0x011e45bc │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b68c0 <__cxa_atexit@plt+0xaa920> │ │ │ │ ldr r3, [pc, #380] @ b69bc <__cxa_atexit@plt+0xaaa1c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174720,23 +174720,23 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - @ instruction: 0x012e59a4 │ │ │ │ + smlawbeq lr, r4, r9, r5 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ @ instruction: 0xffff9fa4 │ │ │ │ - tsteq lr, ip, lsr #8 │ │ │ │ + tsteq lr, ip, lsl #8 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -174768,15 +174768,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff9e18 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq lr, ip, lsl #7 │ │ │ │ + tsteq lr, ip, ror #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -174799,15 +174799,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff9d88 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq lr, r0, lsl r3 │ │ │ │ + @ instruction: 0x011e42f0 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r2, #12]! │ │ │ │ @@ -174833,18 +174833,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b6b7c <__cxa_atexit@plt+0xaabdc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e5820 │ │ │ │ - @ instruction: 0x012e5804 │ │ │ │ + @ instruction: 0x012e5800 │ │ │ │ + @ instruction: 0x012e57e4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq lr, ip, ror r2 │ │ │ │ + tsteq lr, ip, asr r2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6c14 <__cxa_atexit@plt+0xaac74> │ │ │ │ ldr r3, [pc, #264] @ b6ca8 <__cxa_atexit@plt+0xaad08> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174909,20 +174909,20 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0x012e56b0 │ │ │ │ + @ instruction: 0x012e5690 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0xffff96d4 │ │ │ │ - tsteq lr, r4, asr #2 │ │ │ │ + tsteq lr, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -174991,15 +174991,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl r0 │ │ │ │ + @ instruction: 0x011e3ff0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6e38 <__cxa_atexit@plt+0xaae98> │ │ │ │ @@ -175052,15 +175052,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsl pc │ │ │ │ + @ instruction: 0x011e3efc │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -175084,18 +175084,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b6f68 <__cxa_atexit@plt+0xaafc8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012e542c │ │ │ │ - @ instruction: 0x012e5408 │ │ │ │ + @ instruction: 0x012e540c │ │ │ │ + @ instruction: 0x012e53e8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x011e3e90 │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7038 <__cxa_atexit@plt+0xab098> │ │ │ │ ldr r3, [pc, #352] @ b70ec <__cxa_atexit@plt+0xab14c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175180,24 +175180,24 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - ldrdeq r5, [lr, -ip]! │ │ │ │ @ instruction: 0x012e52bc │ │ │ │ + @ instruction: 0x012e529c │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ @ instruction: 0xffff8794 │ │ │ │ - @ instruction: 0x012e5350 │ │ │ │ - @ instruction: 0x012e5328 │ │ │ │ + @ instruction: 0x012e5330 │ │ │ │ + @ instruction: 0x012e5308 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x011e3cf8 │ │ │ │ + @ instruction: 0x011e3cd8 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ lsr r3, r2, #16 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -175242,18 +175242,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xffff8620 │ │ │ │ - ldrdeq r5, [lr, -ip]! │ │ │ │ - @ instruction: 0x012e51b4 │ │ │ │ + @ instruction: 0x012e51bc │ │ │ │ + @ instruction: 0x012e5194 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq lr, r8, lsl ip │ │ │ │ + @ instruction: 0x011e3bf8 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -175287,18 +175287,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffff8568 │ │ │ │ - @ instruction: 0x012e510c │ │ │ │ - strdeq r5, [lr, -r4]! │ │ │ │ + @ instruction: 0x012e50ec │ │ │ │ + ldrdeq r5, [lr, -r4]! │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq lr, r4, ror #22 │ │ │ │ + tsteq lr, r4, asr #22 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b72f8 <__cxa_atexit@plt+0xab358> │ │ │ │ ldr r3, [pc, #212] @ b738c <__cxa_atexit@plt+0xab3ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175353,17 +175353,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - @ instruction: 0x012e5014 │ │ │ │ - strdeq r4, [lr, -r8]! │ │ │ │ - tsteq lr, r0, ror #20 │ │ │ │ + strdeq r4, [lr, -r4]! @ │ │ │ │ + ldrdeq r4, [lr, -r8]! │ │ │ │ + tsteq lr, r0, asr #20 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -175435,23 +175435,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff8bd4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strdeq r4, [lr, -r4]! @ │ │ │ │ - ldrdeq r4, [lr, -r8]! │ │ │ │ - tsteq lr, r8, lsl r9 │ │ │ │ + ldrdeq r4, [lr, -r4]! @ │ │ │ │ + @ instruction: 0x012e4eb8 │ │ │ │ + @ instruction: 0x011e38f8 │ │ │ │ andeq r3, r0, r9, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b b73d8 <__cxa_atexit@plt+0xab438> │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ + tsteq lr, r0, ror #17 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7560 <__cxa_atexit@plt+0xab5c0> │ │ │ │ @@ -175475,18 +175475,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b7584 <__cxa_atexit@plt+0xab5e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e4e14 │ │ │ │ - strdeq r4, [lr, -r8]! │ │ │ │ + strdeq r4, [lr, -r4]! @ │ │ │ │ + ldrdeq r4, [lr, -r8]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, r4, ror r8 │ │ │ │ + tsteq lr, r4, asr r8 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b764c <__cxa_atexit@plt+0xab6ac> │ │ │ │ ldr r3, [pc, #252] @ b76a4 <__cxa_atexit@plt+0xab704> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175553,15 +175553,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff86dc │ │ │ │ @ instruction: 0xffff891c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq lr, r8, asr #14 │ │ │ │ + tsteq lr, r8, lsr #14 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ lsr r6, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -175609,15 +175609,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff85d0 │ │ │ │ @ instruction: 0xffff8810 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq lr, r8, ror #12 │ │ │ │ + tsteq lr, r8, asr #12 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -175655,15 +175655,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff8518 │ │ │ │ @ instruction: 0xffff8758 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x011e35b0 │ │ │ │ + @ instruction: 0x011e3590 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -175688,18 +175688,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b78d8 <__cxa_atexit@plt+0xab938> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012e4abc │ │ │ │ - @ instruction: 0x012e4a98 │ │ │ │ + @ instruction: 0x012e4a9c │ │ │ │ + @ instruction: 0x012e4a78 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ + tsteq lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7910 <__cxa_atexit@plt+0xab970> │ │ │ │ ldr r3, [pc, #176] @ b79ac <__cxa_atexit@plt+0xaba0c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175741,21 +175741,21 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq r4, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e4abc │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x012e4a00 │ │ │ │ - @ instruction: 0x012e49e4 │ │ │ │ - tsteq lr, r0, asr #8 │ │ │ │ + @ instruction: 0x012e49e0 │ │ │ │ + smlawteq lr, r4, r9, r4 │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ lsr r5, r0, #16 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -175817,17 +175817,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff7c00 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - strdeq r4, [lr, -r0]! │ │ │ │ - ldrdeq r4, [lr, -r4]! @ │ │ │ │ - tsteq lr, r0, lsr #6 │ │ │ │ + ldrdeq r4, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e48b4 │ │ │ │ + tsteq lr, r0, lsl #6 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b7b7c <__cxa_atexit@plt+0xabbdc> │ │ │ │ ldr lr, [pc, #180] @ b7bb4 <__cxa_atexit@plt+0xabc14> │ │ │ │ @@ -175877,17 +175877,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffff7b10 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strdeq r4, [lr, -ip]! │ │ │ │ - @ instruction: 0x012e47e0 │ │ │ │ - tsteq lr, r0, lsr r2 │ │ │ │ + ldrdeq r4, [lr, -ip]! │ │ │ │ + smlawteq lr, r0, r7, r4 │ │ │ │ + tsteq lr, r0, lsl r2 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7c30 <__cxa_atexit@plt+0xabc90> │ │ │ │ @@ -175911,18 +175911,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b7c54 <__cxa_atexit@plt+0xabcb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012e4744 │ │ │ │ - @ instruction: 0x012e4728 │ │ │ │ + @ instruction: 0x012e4724 │ │ │ │ + @ instruction: 0x012e4708 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, r4, lsr #3 │ │ │ │ + tsteq lr, r4, lsl #3 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7d1c <__cxa_atexit@plt+0xabd7c> │ │ │ │ ldr r3, [pc, #252] @ b7d74 <__cxa_atexit@plt+0xabdd4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175989,15 +175989,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff7648 │ │ │ │ @ instruction: 0xffff7888 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ + tsteq lr, r8, asr r0 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ lsr r6, r1, #16 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -176045,15 +176045,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xffff753c │ │ │ │ @ instruction: 0xffff777c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x011e2f98 │ │ │ │ + tsteq lr, r8, ror pc │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -176141,15 +176141,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x012e4354 │ │ │ │ + @ instruction: 0x012e4334 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -176177,16 +176177,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x012e4330 │ │ │ │ - @ instruction: 0x012e432c │ │ │ │ + @ instruction: 0x012e4310 │ │ │ │ + @ instruction: 0x012e430c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -176230,27 +176230,27 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x012e4140 │ │ │ │ - @ instruction: 0x012e425c │ │ │ │ + @ instruction: 0x012e4120 │ │ │ │ + @ instruction: 0x012e423c │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e2cd8 │ │ │ │ + @ instruction: 0x011e2cb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc b81d8 <__cxa_atexit@plt+0xac238> │ │ │ │ ldr r7, [pc, #76] @ b81e8 <__cxa_atexit@plt+0xac248> │ │ │ │ @@ -176272,16 +176272,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b81f0 <__cxa_atexit@plt+0xac250> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, ip, lsl #25 │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ + tsteq lr, ip, ror #24 │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ b821c <__cxa_atexit@plt+0xac27c> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -176305,15 +176305,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b8278 <__cxa_atexit@plt+0xac2d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq r3, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e3fbc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176330,15 +176330,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b82dc <__cxa_atexit@plt+0xac33c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012e3f78 │ │ │ │ + @ instruction: 0x012e3f58 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -176355,16 +176355,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b8340 <__cxa_atexit@plt+0xac3a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ uxtb r8, r8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [lr, -r0]! │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ + strheq r4, [lr, -r0]! │ │ │ │ + tsteq lr, r8, lsr #22 │ │ │ │ smlatbeq r9, r3, r0, r7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -176422,18 +176422,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x012e3f08 │ │ │ │ - @ instruction: 0x012e3f4c │ │ │ │ - @ instruction: 0x012e3e60 │ │ │ │ - @ instruction: 0x012e3e68 │ │ │ │ + @ instruction: 0x012e3ee8 │ │ │ │ + @ instruction: 0x012e3f2c │ │ │ │ + @ instruction: 0x012e3e40 │ │ │ │ + @ instruction: 0x012e3e48 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b84e4 <__cxa_atexit@plt+0xac544> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -176465,18 +176465,18 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012e3e48 │ │ │ │ - @ instruction: 0x012e3e7c │ │ │ │ - @ instruction: 0x012e3d90 │ │ │ │ - @ instruction: 0x012e3d98 │ │ │ │ + @ instruction: 0x012e3e28 │ │ │ │ + @ instruction: 0x012e3e5c │ │ │ │ + @ instruction: 0x012e3d70 │ │ │ │ + @ instruction: 0x012e3d78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc b85c0 <__cxa_atexit@plt+0xac620> │ │ │ │ ldr r7, [pc, #196] @ b85e8 <__cxa_atexit@plt+0xac648> │ │ │ │ @@ -176527,19 +176527,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011e28b0 │ │ │ │ + @ instruction: 0x011e2890 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x012e3d14 │ │ │ │ - smlawbeq lr, r4, lr, r3 │ │ │ │ - @ instruction: 0x012e3da8 │ │ │ │ + strdeq r3, [lr, -r4]! │ │ │ │ + @ instruction: 0x012e3e64 │ │ │ │ + smlawbeq lr, r8, sp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc b8688 <__cxa_atexit@plt+0xac6e8> │ │ │ │ @@ -176569,18 +176569,18 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012e3c3c │ │ │ │ + @ instruction: 0x012e3c1c │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0x012e3da4 │ │ │ │ - smlawteq lr, r8, ip, r3 │ │ │ │ + smlawbeq lr, r4, sp, r3 │ │ │ │ + @ instruction: 0x012e3ca8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b b86c4 <__cxa_atexit@plt+0xac724> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176613,25 +176613,25 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ b8744 <__cxa_atexit@plt+0xac7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #14 │ │ │ │ - @ instruction: 0x012e3bac │ │ │ │ - strdeq r3, [lr, -r4]! │ │ │ │ + tsteq lr, r4, lsr #14 │ │ │ │ + smlawbeq lr, ip, fp, r3 │ │ │ │ + ldrdeq r3, [lr, -r4]! │ │ │ │ ldrb r3, [r5, #20] │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ b b877c <__cxa_atexit@plt+0xac7dc> │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - tsteq lr, ip, lsl #14 │ │ │ │ + tsteq lr, ip, ror #13 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc b87d8 <__cxa_atexit@plt+0xac838> │ │ │ │ @@ -176655,17 +176655,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r1, [r5, #20] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e3c34 │ │ │ │ + @ instruction: 0x012e3c14 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r8, lsl #13 │ │ │ │ + tsteq lr, r8, ror #12 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r7, r9 │ │ │ │ bcc b88c4 <__cxa_atexit@plt+0xac924> │ │ │ │ @@ -176724,21 +176724,21 @@ │ │ │ │ str r6, [r5, #16] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r5, #24] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e3a44 │ │ │ │ + @ instruction: 0x012e3a24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b b8928 <__cxa_atexit@plt+0xac988> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - tsteq lr, r0, ror #10 │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8958 <__cxa_atexit@plt+0xac9b8> │ │ │ │ ldr r2, [pc, #44] @ b8968 <__cxa_atexit@plt+0xac9c8> │ │ │ │ @@ -176751,15 +176751,15 @@ │ │ │ │ mov r8, sl │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq lr, r0, lsl r5 │ │ │ │ + @ instruction: 0x011e24f0 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq b8a08 <__cxa_atexit@plt+0xaca68> │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -176857,24 +176857,24 @@ │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4]! │ │ │ │ str r2, [r5, #20] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e39e8 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ - @ instruction: 0x012e3928 │ │ │ │ + smlawteq lr, r8, r9, r3 │ │ │ │ + tsteq lr, r0, lsl #7 │ │ │ │ + @ instruction: 0x012e3908 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x012e394c │ │ │ │ - @ instruction: 0x012e3850 │ │ │ │ - smlawbeq lr, ip, r7, r3 │ │ │ │ - @ instruction: 0x012e399c │ │ │ │ + @ instruction: 0x012e392c │ │ │ │ + @ instruction: 0x012e3830 │ │ │ │ + @ instruction: 0x012e376c │ │ │ │ + @ instruction: 0x012e397c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ + tsteq lr, r0, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8b90 <__cxa_atexit@plt+0xacbf0> │ │ │ │ and r2, sl, #3 │ │ │ │ @@ -176892,18 +176892,18 @@ │ │ │ │ ldr r7, [pc, #20] @ b8ba0 <__cxa_atexit@plt+0xacc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ b8ba4 <__cxa_atexit@plt+0xacc04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e387c │ │ │ │ - @ instruction: 0x011e22f4 │ │ │ │ + @ instruction: 0x012e385c │ │ │ │ + @ instruction: 0x011e22d4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011e22d0 │ │ │ │ + @ instruction: 0x011e22b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -176985,32 +176985,32 @@ │ │ │ │ mov r3, #0 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012e362c │ │ │ │ + @ instruction: 0x012e360c │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlawbeq lr, r0, r6, r3 │ │ │ │ + @ instruction: 0x012e3660 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #2 │ │ │ │ + tsteq lr, ip, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc b8df0 <__cxa_atexit@plt+0xace50> │ │ │ │ ldr r3, [pc, #148] @ b8e10 <__cxa_atexit@plt+0xace70> │ │ │ │ @@ -177049,19 +177049,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8e18 <__cxa_atexit@plt+0xace78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x012e361c │ │ │ │ - tsteq lr, r4, lsl #1 │ │ │ │ - @ instruction: 0x011e209c │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + strdeq r3, [lr, -ip]! │ │ │ │ tsteq lr, r4, rrx │ │ │ │ + tsteq lr, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + tsteq lr, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ sub r2, r5, #12 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -177083,26 +177083,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ b8ea0 <__cxa_atexit@plt+0xacf00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq lr, r4, r5, r3 │ │ │ │ - @ instruction: 0x011e1ff8 │ │ │ │ + @ instruction: 0x012e3564 │ │ │ │ + @ instruction: 0x011e1fd8 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - @ instruction: 0x011e1ff0 │ │ │ │ + @ instruction: 0x011e1fd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b8ec4 <__cxa_atexit@plt+0xacf24> │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - tsteq lr, r0, ror #31 │ │ │ │ - @ instruction: 0x011e1fd0 │ │ │ │ + tsteq lr, r0, asr #31 │ │ │ │ + @ instruction: 0x011e1fb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b8f08 <__cxa_atexit@plt+0xacf68> │ │ │ │ @@ -177116,15 +177116,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ smlabteq r9, r3, r5, r6 │ │ │ │ - tsteq lr, r8, ror pc │ │ │ │ + tsteq lr, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b8f5c <__cxa_atexit@plt+0xacfbc> │ │ │ │ @@ -177136,15 +177136,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq lr, r8, lsr #30 │ │ │ │ + tsteq lr, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8fd4 <__cxa_atexit@plt+0xad034> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -177169,17 +177169,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x012e3230 │ │ │ │ + @ instruction: 0x012e3210 │ │ │ │ tsteq r9, r6, lsl #10 │ │ │ │ - @ instruction: 0x011e1e98 │ │ │ │ + tsteq lr, r8, ror lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -177201,15 +177201,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b909c <__cxa_atexit@plt+0xad0fc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -177245,16 +177245,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e3104 │ │ │ │ - @ instruction: 0x012e3254 │ │ │ │ + @ instruction: 0x012e30e4 │ │ │ │ + @ instruction: 0x012e3234 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b918c <__cxa_atexit@plt+0xad1ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177278,16 +177278,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq lr, r0, r0, r3 │ │ │ │ - ldrdeq r3, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e3060 │ │ │ │ + @ instruction: 0x012e31b0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b9210 <__cxa_atexit@plt+0xad270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177311,17 +177311,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [lr, -ip]! │ │ │ │ - @ instruction: 0x012e314c │ │ │ │ - tsteq lr, r4, lsr #25 │ │ │ │ + ldrdeq r2, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e312c │ │ │ │ + tsteq lr, r4, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc b9294 <__cxa_atexit@plt+0xad2f4> │ │ │ │ ldr r3, [pc, #68] @ b929c <__cxa_atexit@plt+0xad2fc> │ │ │ │ @@ -177340,15 +177340,15 @@ │ │ │ │ b b92ac <__cxa_atexit@plt+0xad30c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, ip, lsr ip │ │ │ │ + tsteq lr, ip, lsl ip │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp ip, r3 │ │ │ │ bcc b9488 <__cxa_atexit@plt+0xad4e8> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -177477,24 +177477,24 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0x012e2f50 │ │ │ │ - @ instruction: 0x012e2e58 │ │ │ │ - @ instruction: 0x012e2e5c │ │ │ │ - @ instruction: 0x012e3028 │ │ │ │ - @ instruction: 0x012e2f3c │ │ │ │ - @ instruction: 0x012e2f44 │ │ │ │ - strdeq r2, [lr, -r0]! │ │ │ │ - @ instruction: 0x012e2d90 │ │ │ │ - @ instruction: 0x012e2ee4 │ │ │ │ - @ instruction: 0x011e19f4 │ │ │ │ + @ instruction: 0x012e2f30 │ │ │ │ + @ instruction: 0x012e2e38 │ │ │ │ + @ instruction: 0x012e2e3c │ │ │ │ + @ instruction: 0x012e3008 │ │ │ │ + @ instruction: 0x012e2f1c │ │ │ │ + @ instruction: 0x012e2f24 │ │ │ │ + ldrdeq r2, [lr, -r0]! │ │ │ │ + @ instruction: 0x012e2d70 │ │ │ │ + smlawteq lr, r4, lr, r2 │ │ │ │ + @ instruction: 0x011e19d4 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b957c <__cxa_atexit@plt+0xad5dc> │ │ │ │ @@ -177526,18 +177526,18 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r6, r3 │ │ │ │ b b95a0 <__cxa_atexit@plt+0xad600> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012e2d20 │ │ │ │ - strdeq r2, [lr, -ip]! │ │ │ │ - ldrdeq r2, [lr, -r4]! │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ + @ instruction: 0x012e2d00 │ │ │ │ + ldrdeq r2, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e2db4 │ │ │ │ + tsteq lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b9658 <__cxa_atexit@plt+0xad6b8> │ │ │ │ @@ -177588,15 +177588,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq lr, ip, asr r8 │ │ │ │ + tsteq lr, ip, lsr r8 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ and r3, r3, #224 @ 0xe0 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ bne b96b8 <__cxa_atexit@plt+0xad718> │ │ │ │ ldr r3, [pc, #92] @ b9700 <__cxa_atexit@plt+0xad760> │ │ │ │ @@ -177621,15 +177621,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b9854 <__cxa_atexit@plt+0xad8b4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011e17d8 │ │ │ │ + @ instruction: 0x011e17b8 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9738 <__cxa_atexit@plt+0xad798> │ │ │ │ ldr r3, [pc, #92] @ b9780 <__cxa_atexit@plt+0xad7e0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -177653,15 +177653,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b9854 <__cxa_atexit@plt+0xad8b4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - tsteq lr, r8, asr r7 │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b97e0 <__cxa_atexit@plt+0xad840> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #88] @ b9800 <__cxa_atexit@plt+0xad860> │ │ │ │ @@ -177686,15 +177686,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b b9854 <__cxa_atexit@plt+0xad8b4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0x011e16d4 │ │ │ │ + @ instruction: 0x011e16b4 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b983c <__cxa_atexit@plt+0xad89c> │ │ │ │ ldr r3, [pc, #40] @ b9850 <__cxa_atexit@plt+0xad8b0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -177741,15 +177741,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011e15f8 │ │ │ │ + @ instruction: 0x011e15d8 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #96 @ 0x60 │ │ │ │ bge b9918 <__cxa_atexit@plt+0xad978> │ │ │ │ ldr r3, [pc, #80] @ b9954 <__cxa_atexit@plt+0xad9b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -177770,15 +177770,15 @@ │ │ │ │ beq b9944 <__cxa_atexit@plt+0xad9a4> │ │ │ │ b b99d8 <__cxa_atexit@plt+0xada38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ b b9c00 <__cxa_atexit@plt+0xadc60> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r4, lsl #11 │ │ │ │ + tsteq lr, r4, ror #10 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b998c <__cxa_atexit@plt+0xad9ec> │ │ │ │ ldr r3, [pc, #80] @ b99c8 <__cxa_atexit@plt+0xada28> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -177799,15 +177799,15 @@ │ │ │ │ beq b99b8 <__cxa_atexit@plt+0xada18> │ │ │ │ b b99d8 <__cxa_atexit@plt+0xada38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ b b9c00 <__cxa_atexit@plt+0xadc60> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq lr, r0, lsl r5 │ │ │ │ + @ instruction: 0x011e14f0 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9a24 <__cxa_atexit@plt+0xada84> │ │ │ │ ldr r3, [pc, #68] @ b9a30 <__cxa_atexit@plt+0xada90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -177826,15 +177826,15 @@ │ │ │ │ beq b9a28 <__cxa_atexit@plt+0xada88> │ │ │ │ b b9a84 <__cxa_atexit@plt+0xadae4> │ │ │ │ b b9c00 <__cxa_atexit@plt+0xadc60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq lr, r4, lsr #9 │ │ │ │ + tsteq lr, r4, lsl #9 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9a6c <__cxa_atexit@plt+0xadacc> │ │ │ │ ldr r3, [pc, #32] @ b9a78 <__cxa_atexit@plt+0xadad8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -177895,17 +177895,17 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x012e2778 │ │ │ │ - @ instruction: 0x012e2750 │ │ │ │ - @ instruction: 0x012e2820 │ │ │ │ + @ instruction: 0x012e2758 │ │ │ │ + @ instruction: 0x012e2730 │ │ │ │ + @ instruction: 0x012e2800 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b9bd8 <__cxa_atexit@plt+0xadc38> │ │ │ │ @@ -177934,18 +177934,18 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - smlawteq lr, r0, r6, r2 │ │ │ │ - @ instruction: 0x012e2698 │ │ │ │ - @ instruction: 0x012e275c │ │ │ │ - tsteq lr, r8, ror #5 │ │ │ │ + @ instruction: 0x012e26a0 │ │ │ │ + @ instruction: 0x012e2678 │ │ │ │ + @ instruction: 0x012e273c │ │ │ │ + tsteq lr, r8, asr #5 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b9d50 <__cxa_atexit@plt+0xaddb0> │ │ │ │ @@ -178046,30 +178046,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e26b8 │ │ │ │ - @ instruction: 0x012e25b0 │ │ │ │ @ instruction: 0x012e2698 │ │ │ │ - tsteq lr, r0, lsr #2 │ │ │ │ - tsteq lr, r4, lsr #2 │ │ │ │ - tsteq lr, r4, lsr r1 │ │ │ │ + @ instruction: 0x012e2590 │ │ │ │ + @ instruction: 0x012e2678 │ │ │ │ + tsteq lr, r0, lsl #2 │ │ │ │ + tsteq lr, r4, lsl #2 │ │ │ │ + tsteq lr, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffff394 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ - @ instruction: 0x011e11d4 │ │ │ │ - @ instruction: 0x011e11bc │ │ │ │ - ldrsheq r1, [lr, -r8] │ │ │ │ + @ instruction: 0x011e11b4 │ │ │ │ + @ instruction: 0x011e119c │ │ │ │ + ldrsbeq r1, [lr, -r8] │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ bcs b9e20 <__cxa_atexit@plt+0xade80> │ │ │ │ @@ -178095,15 +178095,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b ba0f4 <__cxa_atexit@plt+0xae154> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ + tsteq lr, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9ea0 <__cxa_atexit@plt+0xadf00> │ │ │ │ ldr r3, [pc, #92] @ b9ee8 <__cxa_atexit@plt+0xadf48> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -178127,15 +178127,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b ba0f4 <__cxa_atexit@plt+0xae154> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011e0ff0 │ │ │ │ + @ instruction: 0x011e0fd0 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9f48 <__cxa_atexit@plt+0xadfa8> │ │ │ │ ldr r3, [pc, #144] @ b9f9c <__cxa_atexit@plt+0xadffc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -178173,15 +178173,15 @@ │ │ │ │ b ba0f4 <__cxa_atexit@plt+0xae154> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ muleq r0, r8, r7 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - tsteq lr, r8, lsr pc │ │ │ │ + tsteq lr, r8, lsl pc │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge ba000 <__cxa_atexit@plt+0xae060> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #88] @ ba020 <__cxa_atexit@plt+0xae080> │ │ │ │ @@ -178206,15 +178206,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b ba0f4 <__cxa_atexit@plt+0xae154> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x011e0eb4 │ │ │ │ + @ instruction: 0x011e0e94 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge ba05c <__cxa_atexit@plt+0xae0bc> │ │ │ │ ldr r3, [pc, #40] @ ba070 <__cxa_atexit@plt+0xae0d0> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -178225,15 +178225,15 @@ │ │ │ │ b ba080 <__cxa_atexit@plt+0xae0e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b ba0f4 <__cxa_atexit@plt+0xae154> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ + tsteq lr, r8, asr #28 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r2, #64 @ 0x40 │ │ │ │ bge ba0d0 <__cxa_atexit@plt+0xae130> │ │ │ │ @@ -178330,27 +178330,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e2104 │ │ │ │ - @ instruction: 0x012e21e8 │ │ │ │ - @ instruction: 0x012e21ec │ │ │ │ - @ instruction: 0x011e0cb0 │ │ │ │ - @ instruction: 0x011e0cb4 │ │ │ │ - tsteq lr, r4, asr #25 │ │ │ │ + @ instruction: 0x012e20e4 │ │ │ │ + smlawteq lr, r8, r1, r2 │ │ │ │ + smlawteq lr, ip, r1, r2 │ │ │ │ + @ instruction: 0x011e0c90 │ │ │ │ + @ instruction: 0x011e0c94 │ │ │ │ + tsteq lr, r4, lsr #25 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ - tsteq lr, r4, lsl sp │ │ │ │ - @ instruction: 0x011e0cfc │ │ │ │ - @ instruction: 0x011e0c94 │ │ │ │ + @ instruction: 0x011e0cf4 │ │ │ │ + @ instruction: 0x011e0cdc │ │ │ │ + tsteq lr, r4, ror ip │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #112 @ 0x70 │ │ │ │ bge ba284 <__cxa_atexit@plt+0xae2e4> │ │ │ │ ldr r6, [pc, #296] @ ba394 <__cxa_atexit@plt+0xae3f4> │ │ │ │ @@ -178418,27 +178418,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e1fa4 │ │ │ │ - @ instruction: 0x012e2098 │ │ │ │ - @ instruction: 0x012e207c │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ - tsteq lr, r4, asr fp │ │ │ │ - tsteq lr, r4, ror #22 │ │ │ │ + smlawbeq lr, r4, pc, r1 @ │ │ │ │ + @ instruction: 0x012e2078 │ │ │ │ + qsubeq r2, ip, lr │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ + tsteq lr, r4, lsr fp │ │ │ │ + tsteq lr, r4, asr #22 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffed74 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ - @ instruction: 0x011e0bb4 │ │ │ │ - @ instruction: 0x011e0b9c │ │ │ │ - tsteq lr, r4, lsr fp │ │ │ │ + @ instruction: 0x011e0b94 │ │ │ │ + tsteq lr, ip, ror fp │ │ │ │ + tsteq lr, r4, lsl fp │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #64 @ 0x40 │ │ │ │ bge ba3e4 <__cxa_atexit@plt+0xae444> │ │ │ │ ldr r6, [pc, #296] @ ba4f4 <__cxa_atexit@plt+0xae554> │ │ │ │ @@ -178506,27 +178506,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e1e44 │ │ │ │ - @ instruction: 0x012e1f38 │ │ │ │ - @ instruction: 0x012e1f1c │ │ │ │ - @ instruction: 0x011e09f0 │ │ │ │ - @ instruction: 0x011e09f4 │ │ │ │ - tsteq lr, r4, lsl #20 │ │ │ │ + @ instruction: 0x012e1e24 │ │ │ │ + @ instruction: 0x012e1f18 │ │ │ │ + strdeq r1, [lr, -ip]! │ │ │ │ + @ instruction: 0x011e09d0 │ │ │ │ + @ instruction: 0x011e09d4 │ │ │ │ + tsteq lr, r4, ror #19 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffec14 │ │ │ │ @ instruction: 0xffffeb0c │ │ │ │ - tsteq lr, r4, asr sl │ │ │ │ - tsteq lr, ip, lsr sl │ │ │ │ - @ instruction: 0x011e09d4 │ │ │ │ + tsteq lr, r4, lsr sl │ │ │ │ + tsteq lr, ip, lsl sl │ │ │ │ + @ instruction: 0x011e09b4 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #64 @ 0x40 │ │ │ │ bge ba56c <__cxa_atexit@plt+0xae5cc> │ │ │ │ ldr r6, [pc, #352] @ ba68c <__cxa_atexit@plt+0xae6ec> │ │ │ │ @@ -178608,27 +178608,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e1cbc │ │ │ │ - @ instruction: 0x012e1db0 │ │ │ │ - @ instruction: 0x012e1d94 │ │ │ │ - tsteq lr, r8, asr r8 │ │ │ │ - tsteq lr, ip, asr r8 │ │ │ │ - tsteq lr, ip, ror #16 │ │ │ │ + @ instruction: 0x012e1c9c │ │ │ │ + @ instruction: 0x012e1d90 │ │ │ │ + @ instruction: 0x012e1d74 │ │ │ │ + tsteq lr, r8, lsr r8 │ │ │ │ + tsteq lr, ip, lsr r8 │ │ │ │ + tsteq lr, ip, asr #16 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ @ instruction: 0xffffe984 │ │ │ │ - tsteq lr, ip, asr #17 │ │ │ │ - @ instruction: 0x011e08b4 │ │ │ │ + tsteq lr, ip, lsr #17 │ │ │ │ + @ instruction: 0x011e0894 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ba6d8 <__cxa_atexit@plt+0xae738> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -178684,17 +178684,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x012e1b18 │ │ │ │ - strdeq r1, [lr, -r4]! │ │ │ │ - @ instruction: 0x012e1bb8 │ │ │ │ + strdeq r1, [lr, -r8]! │ │ │ │ + ldrdeq r1, [lr, -r4]! │ │ │ │ + @ instruction: 0x012e1b98 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ba834 <__cxa_atexit@plt+0xae894> │ │ │ │ @@ -178725,18 +178725,18 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x012e1a60 │ │ │ │ - @ instruction: 0x012e1a3c │ │ │ │ - @ instruction: 0x012e1b00 │ │ │ │ - tsteq lr, ip, lsl #13 │ │ │ │ + @ instruction: 0x012e1a40 │ │ │ │ + @ instruction: 0x012e1a1c │ │ │ │ + @ instruction: 0x012e1ae0 │ │ │ │ + tsteq lr, ip, ror #12 │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ba908 <__cxa_atexit@plt+0xae968> │ │ │ │ @@ -178790,26 +178790,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, r8, r9, r1 │ │ │ │ - @ instruction: 0x012e1abc │ │ │ │ - @ instruction: 0x012e1aa0 │ │ │ │ - tsteq lr, r0, lsl #11 │ │ │ │ - tsteq lr, r4, lsl #11 │ │ │ │ - @ instruction: 0x011e0594 │ │ │ │ + @ instruction: 0x012e19a8 │ │ │ │ + @ instruction: 0x012e1a9c │ │ │ │ + smlawbeq lr, r0, sl, r1 │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ + tsteq lr, r4, ror #10 │ │ │ │ + tsteq lr, r4, ror r5 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0xffffe690 │ │ │ │ - @ instruction: 0x011e05d8 │ │ │ │ - tsteq lr, r0, asr #11 │ │ │ │ - tsteq lr, r4, ror #10 │ │ │ │ + @ instruction: 0x011e05b8 │ │ │ │ + tsteq lr, r0, lsr #11 │ │ │ │ + tsteq lr, r4, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc baa3c <__cxa_atexit@plt+0xaea9c> │ │ │ │ ldr r7, [pc, #204] @ baa64 <__cxa_atexit@plt+0xaeac4> │ │ │ │ @@ -178862,20 +178862,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x011e04b0 │ │ │ │ + @ instruction: 0x011e0490 │ │ │ │ @ instruction: 0xffffe86c │ │ │ │ - @ instruction: 0x012e18a0 │ │ │ │ - @ instruction: 0x012e1a20 │ │ │ │ - @ instruction: 0x012e1930 │ │ │ │ - tsteq lr, r0, ror #8 │ │ │ │ + smlawbeq lr, r0, r8, r1 │ │ │ │ + @ instruction: 0x012e1a00 │ │ │ │ + @ instruction: 0x012e1910 │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bab10 <__cxa_atexit@plt+0xaeb70> │ │ │ │ @@ -178907,19 +178907,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012e1874 │ │ │ │ - @ instruction: 0x012e17b4 │ │ │ │ - @ instruction: 0x012e1934 │ │ │ │ + @ instruction: 0x012e1854 │ │ │ │ + @ instruction: 0x012e1794 │ │ │ │ + @ instruction: 0x012e1914 │ │ │ │ @ instruction: 0xffffe73c │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ + @ instruction: 0x011e03f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc bab8c <__cxa_atexit@plt+0xaebec> │ │ │ │ @@ -178939,15 +178939,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, r4, lsr #7 │ │ │ │ + tsteq lr, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc badbc <__cxa_atexit@plt+0xaee1c> │ │ │ │ @@ -179099,41 +179099,41 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq lr, r8, r5, r1 │ │ │ │ - @ instruction: 0x012e1670 │ │ │ │ - ldrsbeq r0, [lr, -r8] │ │ │ │ - tsteq lr, r0, asr #2 │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ - @ instruction: 0x012e1504 │ │ │ │ - @ instruction: 0x012e15ac │ │ │ │ - tsteq lr, r8, lsr #1 │ │ │ │ - tsteq lr, r0, lsl r1 │ │ │ │ + @ instruction: 0x012e15a8 │ │ │ │ + @ instruction: 0x012e1650 │ │ │ │ + ldrheq r0, [lr, -r8] │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ - @ instruction: 0x012e1554 │ │ │ │ - @ instruction: 0x012e159c │ │ │ │ + tsteq lr, r0, lsr r1 │ │ │ │ + @ instruction: 0x012e14e4 │ │ │ │ + smlawbeq lr, ip, r5, r1 │ │ │ │ + tsteq lr, r8, lsl #1 │ │ │ │ + ldrsheq r0, [lr, -r0] │ │ │ │ + tsteq lr, r0, lsl #2 │ │ │ │ + @ instruction: 0x012e1534 │ │ │ │ + @ instruction: 0x012e157c │ │ │ │ @ instruction: 0xffffe2e8 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - tsteq lr, r8, lsl #3 │ │ │ │ - tsteq lr, r0, ror r1 │ │ │ │ - @ instruction: 0x012e160c │ │ │ │ - @ instruction: 0x012e1520 │ │ │ │ - strdeq r1, [lr, -r8]! │ │ │ │ - @ instruction: 0x012e160c │ │ │ │ - @ instruction: 0x012e1614 │ │ │ │ - @ instruction: 0x012e16b8 │ │ │ │ + tsteq lr, r8, ror #2 │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ + @ instruction: 0x012e15ec │ │ │ │ + @ instruction: 0x012e1500 │ │ │ │ + ldrdeq r1, [lr, -r8]! │ │ │ │ + @ instruction: 0x012e15ec │ │ │ │ + strdeq r1, [lr, -r4]! │ │ │ │ + @ instruction: 0x012e1698 │ │ │ │ @ instruction: 0xffffe3c0 │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ - tsteq lr, r4, ror #4 │ │ │ │ - tsteq lr, ip, asr #4 │ │ │ │ - ldrheq r0, [lr, -r8] │ │ │ │ + tsteq lr, r4, asr #4 │ │ │ │ + tsteq lr, ip, lsr #4 │ │ │ │ + @ instruction: 0x011e0098 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc baf54 <__cxa_atexit@plt+0xaefb4> │ │ │ │ ldr r7, [pc, #212] @ baf7c <__cxa_atexit@plt+0xaefdc> │ │ │ │ @@ -179188,20 +179188,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011dfffc │ │ │ │ + @ instruction: 0x011dffdc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0x012e1390 │ │ │ │ - @ instruction: 0x012e1510 │ │ │ │ - @ instruction: 0x012e141c │ │ │ │ - tstpeq sp, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e1370 │ │ │ │ + strdeq r1, [lr, -r0]! │ │ │ │ + strdeq r1, [lr, -ip]! │ │ │ │ + tstpeq sp, ip, lsl #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb030 <__cxa_atexit@plt+0xaf090> │ │ │ │ @@ -179236,18 +179236,18 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0x012e129c │ │ │ │ - @ instruction: 0x012e141c │ │ │ │ - @ instruction: 0x012e1328 │ │ │ │ - tstpeq sp, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e127c │ │ │ │ + strdeq r1, [lr, -ip]! │ │ │ │ + @ instruction: 0x012e1308 │ │ │ │ + tstpeq sp, r4, lsl pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc bb0ac <__cxa_atexit@plt+0xaf10c> │ │ │ │ @@ -179267,15 +179267,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sp, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb2d8 <__cxa_atexit@plt+0xaf338> │ │ │ │ @@ -179426,41 +179426,41 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e10ac │ │ │ │ - @ instruction: 0x012e1154 │ │ │ │ - @ instruction: 0x011dfbbc │ │ │ │ - tstpeq sp, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ - smulwteq lr, r8, pc @ │ │ │ │ - @ instruction: 0x012e1090 │ │ │ │ - tstpeq sp, ip, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ + smlawbeq lr, ip, r0, r1 │ │ │ │ + @ instruction: 0x012e1134 │ │ │ │ + @ instruction: 0x011dfb9c │ │ │ │ tstpeq sp, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x012e1038 │ │ │ │ - smlawbeq lr, r0, r0, r1 │ │ │ │ + tstpeq sp, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ + smlawteq lr, r8, pc, r0 @ │ │ │ │ + @ instruction: 0x012e1070 │ │ │ │ + tstpeq sp, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e1018 │ │ │ │ + @ instruction: 0x012e1060 │ │ │ │ @ instruction: 0xffffddcc │ │ │ │ @ instruction: 0xffffdcc4 │ │ │ │ - @ instruction: 0x011dfcb0 │ │ │ │ - @ instruction: 0x011dfc98 │ │ │ │ - strdeq r1, [lr, -r0]! │ │ │ │ - @ instruction: 0x012e1004 │ │ │ │ - ldrdeq r1, [lr, -ip]! │ │ │ │ - strdeq r1, [lr, -r0]! │ │ │ │ - strdeq r1, [lr, -r8]! │ │ │ │ - @ instruction: 0x012e119c │ │ │ │ + @ instruction: 0x011dfc90 │ │ │ │ + tstpeq sp, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r1, [lr, -r0]! │ │ │ │ + smulwteq lr, r4, pc @ │ │ │ │ + @ instruction: 0x012e11bc │ │ │ │ + ldrdeq r1, [lr, -r0]! │ │ │ │ + ldrdeq r1, [lr, -r8]! │ │ │ │ + @ instruction: 0x012e117c │ │ │ │ @ instruction: 0xffffdea4 │ │ │ │ @ instruction: 0xffffdd9c │ │ │ │ - tstpeq sp, ip, lsl #27 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, asr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bb470 <__cxa_atexit@plt+0xaf4d0> │ │ │ │ ldr r7, [pc, #212] @ bb498 <__cxa_atexit@plt+0xaf4f8> │ │ │ │ @@ -179515,20 +179515,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq sp, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0x012e0e74 │ │ │ │ - strdeq r0, [lr, -r4]! │ │ │ │ - @ instruction: 0x012e0f00 │ │ │ │ - @ instruction: 0x011dfad4 │ │ │ │ + @ instruction: 0x012e0e54 │ │ │ │ + ldrdeq r0, [lr, -r4]! │ │ │ │ + smulwteq lr, r0, lr │ │ │ │ + @ instruction: 0x011dfab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb54c <__cxa_atexit@plt+0xaf5ac> │ │ │ │ @@ -179563,17 +179563,17 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - smlawbeq lr, r0, sp, r0 │ │ │ │ - @ instruction: 0x012e0f00 │ │ │ │ - @ instruction: 0x012e0e0c │ │ │ │ + @ instruction: 0x012e0d60 │ │ │ │ + smulwteq lr, r0, lr │ │ │ │ + smulwteq lr, ip, sp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc bb5cc <__cxa_atexit@plt+0xaf62c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -179598,17 +179598,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e0c44 │ │ │ │ - ldrdeq r0, [lr, -r8]! │ │ │ │ - @ instruction: 0x011df9d4 │ │ │ │ + @ instruction: 0x012e0c24 │ │ │ │ + @ instruction: 0x012e0db8 │ │ │ │ + @ instruction: 0x011df9b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc bb650 <__cxa_atexit@plt+0xaf6b0> │ │ │ │ ldr r3, [pc, #68] @ bb658 <__cxa_atexit@plt+0xaf6b8> │ │ │ │ @@ -179627,15 +179627,15 @@ │ │ │ │ b bb668 <__cxa_atexit@plt+0xaf6c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sp, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r9, r6 │ │ │ │ bcc bb760 <__cxa_atexit@plt+0xaf7c0> │ │ │ │ @@ -179702,18 +179702,18 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012e0c30 │ │ │ │ - smulwbeq lr, ip, sl │ │ │ │ - @ instruction: 0x012e0c3c │ │ │ │ - tstpeq sp, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e0c10 │ │ │ │ + smlawbeq lr, ip, sl, r0 │ │ │ │ + @ instruction: 0x012e0c1c │ │ │ │ + tstpeq sp, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb824 <__cxa_atexit@plt+0xaf884> │ │ │ │ @@ -179744,18 +179744,18 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r6, r3 │ │ │ │ b bb848 <__cxa_atexit@plt+0xaf8a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012e0b38 │ │ │ │ - @ instruction: 0x012e0a4c │ │ │ │ - @ instruction: 0x012e0a54 │ │ │ │ - tstpeq sp, ip, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e0b18 │ │ │ │ + @ instruction: 0x012e0a2c │ │ │ │ + @ instruction: 0x012e0a34 │ │ │ │ + tstpeq sp, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bb90c <__cxa_atexit@plt+0xaf96c> │ │ │ │ @@ -179815,26 +179815,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smulwbeq lr, ip, r9 │ │ │ │ - @ instruction: 0x012e0a54 │ │ │ │ - tstpeq sp, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ + smlawbeq lr, ip, r9, r0 │ │ │ │ + @ instruction: 0x012e0a34 │ │ │ │ + tstpeq sp, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffd7a0 │ │ │ │ @ instruction: 0xffffd698 │ │ │ │ - tstpeq sp, ip, asr #13 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011df6b4 │ │ │ │ - tstpeq sp, r0, asr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, lsr #13 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011df694 │ │ │ │ + tstpeq sp, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bbb54 <__cxa_atexit@plt+0xafbb4> │ │ │ │ @@ -179970,37 +179970,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ - smulwteq lr, ip, r7 │ │ │ │ - @ instruction: 0x012e0890 │ │ │ │ - tstpeq sp, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x012e077c │ │ │ │ - @ instruction: 0x012e0828 │ │ │ │ - tstpeq sp, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x012e0850 │ │ │ │ + smlawteq lr, ip, r7, r0 │ │ │ │ + @ instruction: 0x012e0870 │ │ │ │ + tstpeq sp, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e075c │ │ │ │ @ instruction: 0x012e0808 │ │ │ │ + @ instruction: 0x011df2f8 │ │ │ │ + tstpeq sp, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011df3f8 │ │ │ │ + @ instruction: 0x012e0830 │ │ │ │ + smulwteq lr, r8, r7 │ │ │ │ @ instruction: 0xffffd540 │ │ │ │ @ instruction: 0xffffd44c │ │ │ │ - tstpeq sp, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x012e090c │ │ │ │ - @ instruction: 0x012e0814 │ │ │ │ + tstpeq sp, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, asr #8 @ p-variant is OBSOLETE │ │ │ │ + smulwteq lr, ip, r8 │ │ │ │ + strdeq r0, [lr, -r4]! │ │ │ │ @ instruction: 0xffffd5e0 │ │ │ │ @ instruction: 0xffffd4d8 │ │ │ │ - tstpeq sp, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011df4f4 │ │ │ │ - @ instruction: 0x011df3b4 │ │ │ │ + tstpeq sp, ip, ror #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011df4d4 │ │ │ │ + @ instruction: 0x011df394 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bbce0 <__cxa_atexit@plt+0xafd40> │ │ │ │ ldr r7, [pc, #212] @ bbd08 <__cxa_atexit@plt+0xafd68> │ │ │ │ @@ -180055,20 +180055,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011df2f8 │ │ │ │ + @ instruction: 0x011df2d8 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - @ instruction: 0x012e0604 │ │ │ │ - smlawbeq lr, r4, r7, r0 │ │ │ │ - @ instruction: 0x012e0690 │ │ │ │ - tstpeq sp, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + smulwteq lr, r4, r5 │ │ │ │ + @ instruction: 0x012e0764 │ │ │ │ + @ instruction: 0x012e0670 │ │ │ │ + tstpeq sp, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bbdbc <__cxa_atexit@plt+0xafe1c> │ │ │ │ @@ -180103,17 +180103,17 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - @ instruction: 0x012e0510 │ │ │ │ - @ instruction: 0x012e0690 │ │ │ │ - @ instruction: 0x012e059c │ │ │ │ + strdeq r0, [lr, -r0]! @ │ │ │ │ + @ instruction: 0x012e0670 │ │ │ │ + @ instruction: 0x012e057c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc bbe3c <__cxa_atexit@plt+0xafe9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -180138,17 +180138,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [lr, -r4]! │ │ │ │ - @ instruction: 0x012e0568 │ │ │ │ - tstpeq sp, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012e03b4 │ │ │ │ + @ instruction: 0x012e0548 │ │ │ │ + tstpeq sp, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc bbec0 <__cxa_atexit@plt+0xaff20> │ │ │ │ ldr r3, [pc, #68] @ bbec8 <__cxa_atexit@plt+0xaff28> │ │ │ │ @@ -180167,15 +180167,15 @@ │ │ │ │ b bbed8 <__cxa_atexit@plt+0xaff38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sp, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r9, r6 │ │ │ │ bcc bbfd0 <__cxa_atexit@plt+0xb0030> │ │ │ │ @@ -180242,18 +180242,18 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq lr, r0, r3, r0 │ │ │ │ - @ instruction: 0x012e023c │ │ │ │ - smlawteq lr, ip, r3, r0 │ │ │ │ - tstpeq sp, r8 @ p-variant is OBSOLETE │ │ │ │ + smulwbeq lr, r0, r3 │ │ │ │ + @ instruction: 0x012e021c │ │ │ │ + smulwbeq lr, ip, r3 │ │ │ │ + tsteq sp, r8, ror #31 │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc094 <__cxa_atexit@plt+0xb00f4> │ │ │ │ @@ -180284,18 +180284,18 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r6, r3 │ │ │ │ b bc0b8 <__cxa_atexit@plt+0xb0118> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq lr, r8, r2, r0 │ │ │ │ - ldrdeq r0, [lr, -ip]! │ │ │ │ - smulwteq lr, r4, r1 │ │ │ │ - tsteq sp, r0, ror #30 │ │ │ │ + smulwbeq lr, r8, r2 │ │ │ │ + @ instruction: 0x012e01bc │ │ │ │ + smlawteq lr, r4, r1, r0 │ │ │ │ + tsteq sp, r0, asr #30 │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bc17c <__cxa_atexit@plt+0xb01dc> │ │ │ │ @@ -180355,26 +180355,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012e013c │ │ │ │ - smulwteq lr, r4, r1 │ │ │ │ - tsteq sp, ip, lsl #26 │ │ │ │ - tsteq sp, r0, asr #28 │ │ │ │ - tsteq sp, r0, asr lr │ │ │ │ + @ instruction: 0x012e011c │ │ │ │ + smlawteq lr, r4, r1, r0 │ │ │ │ + tsteq sp, ip, ror #25 │ │ │ │ + tsteq sp, r0, lsr #28 │ │ │ │ + tsteq sp, r0, lsr lr │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffcf30 │ │ │ │ @ instruction: 0xffffce28 │ │ │ │ - tsteq sp, r0, lsr #29 │ │ │ │ - tsteq sp, r8, lsl #29 │ │ │ │ - tsteq sp, r4, lsr #28 │ │ │ │ + tsteq sp, r0, lsl #29 │ │ │ │ + tsteq sp, r8, ror #28 │ │ │ │ + tsteq sp, r4, lsl #28 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc3c4 <__cxa_atexit@plt+0xb0424> │ │ │ │ @@ -180511,36 +180511,36 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ msreq SP_mon, ip │ │ │ │ - @ instruction: 0x012e0020 │ │ │ │ - @ instruction: 0x011dead0 │ │ │ │ - tsteq sp, r4, lsl #24 │ │ │ │ - tsteq sp, r4, lsl ip │ │ │ │ - msreq SP_mon, ip │ │ │ │ + @ instruction: 0x012e0000 │ │ │ │ + @ instruction: 0x011deab0 │ │ │ │ + tsteq sp, r4, ror #23 │ │ │ │ + @ instruction: 0x011debf4 │ │ │ │ + msreq SP_fiq, ip │ │ │ │ msreq SP_mon, r8 │ │ │ │ - tsteq sp, r8, lsr #21 │ │ │ │ - @ instruction: 0x011debdc │ │ │ │ - tsteq sp, ip, ror #23 │ │ │ │ - msreq SP_mon, r0 │ │ │ │ + tsteq sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x011debbc │ │ │ │ + tsteq sp, ip, asr #23 │ │ │ │ + smlawteq sp, r0, pc, pc @ │ │ │ │ msreq SP_mon, r8 │ │ │ │ @ instruction: 0xffffccd0 │ │ │ │ @ instruction: 0xffffcbdc │ │ │ │ - tsteq sp, r0, asr ip │ │ │ │ - tsteq sp, r8, lsr ip │ │ │ │ - @ instruction: 0x012e009c │ │ │ │ - msreq SP_mon, r4 │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ + tsteq sp, r8, lsl ip │ │ │ │ + @ instruction: 0x012e007c │ │ │ │ + smlawbeq sp, r4, pc, pc @ │ │ │ │ @ instruction: 0xffffcd70 │ │ │ │ @ instruction: 0xffffcc68 │ │ │ │ - tsteq sp, r0, ror #25 │ │ │ │ - tsteq sp, r8, asr #25 │ │ │ │ - tsteq sp, r8, lsl #23 │ │ │ │ + tsteq sp, r0, asr #25 │ │ │ │ + tsteq sp, r8, lsr #25 │ │ │ │ + tsteq sp, r8, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bc550 <__cxa_atexit@plt+0xb05b0> │ │ │ │ ldr r7, [pc, #212] @ bc578 <__cxa_atexit@plt+0xb05d8> │ │ │ │ @@ -180595,20 +180595,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq sp, ip, asr #21 │ │ │ │ + tsteq sp, ip, lsr #21 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - msreq CPSR_fsc, r4 @ │ │ │ │ - msreq SP_mon, r4 │ │ │ │ + msreq CPSR_fsc, r4, ror sp │ │ │ │ + strdeq pc, [sp, -r4]! │ │ │ │ msreq SP_fiq, r0 │ │ │ │ - tsteq sp, ip, ror sl │ │ │ │ + tsteq sp, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc62c <__cxa_atexit@plt+0xb068c> │ │ │ │ @@ -180643,17 +180643,17 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - msreq CPSR_fsc, r0, lsr #25 │ │ │ │ + smlawbeq sp, r0, ip, pc @ │ │ │ │ msreq SP_fiq, r0 │ │ │ │ - msreq CPSR_fsc, ip, lsr #26 │ │ │ │ + msreq CPSR_fsc, ip, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc bc6b8 <__cxa_atexit@plt+0xb0718> │ │ │ │ ldr r3, [pc, #120] @ bc6e0 <__cxa_atexit@plt+0xb0740> │ │ │ │ @@ -180685,16 +180685,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, ip, ror #18 │ │ │ │ - smlawbeq sp, r8, sp, pc @ │ │ │ │ + tsteq sp, ip, asr #18 │ │ │ │ + msreq CPSR_fsc, r8, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc724 <__cxa_atexit@plt+0xb0784> │ │ │ │ @@ -180704,15 +180704,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_fsc, r4, lsl #26 │ │ │ │ + msreq CPSR_fsc, r4, ror #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc bc7d4 <__cxa_atexit@plt+0xb0834> │ │ │ │ ldr r3, [pc, #168] @ bc7fc <__cxa_atexit@plt+0xb085c> │ │ │ │ @@ -180757,16 +180757,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq sp, r4, asr r8 │ │ │ │ - msreq CPSR_fsc, r8, ror ip │ │ │ │ + tsteq sp, r4, lsr r8 │ │ │ │ + msreq CPSR_fsc, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ bc884 <__cxa_atexit@plt+0xb08e4> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -180790,15 +180790,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlawteq sp, r0, fp, pc @ │ │ │ │ + msreq SP_mon, r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc8d0 <__cxa_atexit@plt+0xb0930> │ │ │ │ @@ -180880,16 +180880,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq SP_fiq, r8 │ │ │ │ - msreq CPSR_fsc, ip, lsr #16 │ │ │ │ + msreq CPSR_fsc, r8, ror #19 │ │ │ │ + msreq CPSR_fsc, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bca48 <__cxa_atexit@plt+0xb0aa8> │ │ │ │ @@ -180905,16 +180905,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq sp, ip, r9, pc @ │ │ │ │ - msreq SP_mon, r4 │ │ │ │ + msreq CPSR_fsc, ip, ror #18 │ │ │ │ + smlawbeq sp, r4, r7, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc bcabc <__cxa_atexit@plt+0xb0b1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -180984,17 +180984,17 @@ │ │ │ │ ldr r7, [pc, #28] @ bcb98 <__cxa_atexit@plt+0xb0bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - msreq CPSR_fsc, r0 @ │ │ │ │ + msreq CPSR_fsc, r0, ror r8 │ │ │ │ msreq SP_fiq, r0 │ │ │ │ - @ instruction: 0x011de4b4 │ │ │ │ + @ instruction: 0x011de494 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ smlatbeq r9, r8, fp, r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -181056,17 +181056,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ msreq SP_mon, r0 │ │ │ │ - ldrdeq pc, [sp, -r0]! │ │ │ │ - tsteq sp, r0, lsr #7 │ │ │ │ - @ instruction: 0x011de3bc │ │ │ │ + msreq CPSR_fsc, r0 @ │ │ │ │ + tsteq sp, r0, lsl #7 │ │ │ │ + @ instruction: 0x011de39c │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0x01092ab4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -181106,17 +181106,17 @@ │ │ │ │ ldr r7, [pc, #28] @ bcd80 <__cxa_atexit@plt+0xb0de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - msreq SP_fiq, r8 │ │ │ │ - smlawteq sp, r8, r4, pc @ │ │ │ │ - tsteq sp, ip, asr #5 │ │ │ │ + smlawbeq sp, r8, r6, pc @ │ │ │ │ + msreq CPSR_fsc, r8, lsr #9 │ │ │ │ + tsteq sp, ip, lsr #5 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ smlabteq r9, r0, r9, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ @@ -181140,25 +181140,25 @@ │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ tsteq r9, ip, lsr r9 │ │ │ │ - tsteq sp, ip, asr #4 │ │ │ │ + tsteq sp, ip, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ bce28 <__cxa_atexit@plt+0xb0e88> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq sp, r0, lsr #4 │ │ │ │ + tsteq sp, r0, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc bce7c <__cxa_atexit@plt+0xb0edc> │ │ │ │ ldr r2, [pc, #60] @ bce84 <__cxa_atexit@plt+0xb0ee4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -181209,15 +181209,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ tsteq r9, r0, lsr #16 │ │ │ │ - tsteq sp, r4, asr #2 │ │ │ │ + tsteq sp, r4, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc bcfac <__cxa_atexit@plt+0xb100c> │ │ │ │ ldr r7, [pc, #156] @ bcfd4 <__cxa_atexit@plt+0xb1034> │ │ │ │ @@ -181258,16 +181258,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrheq lr, [sp, -r8] │ │ │ │ - ldrdeq pc, [sp, -r8]! │ │ │ │ + @ instruction: 0x011de098 │ │ │ │ + msreq SP_fiq, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd040 <__cxa_atexit@plt+0xb10a0> │ │ │ │ @@ -181340,16 +181340,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq sp, r8, ror pc │ │ │ │ - msreq CPSR_fsc, ip, ror r1 │ │ │ │ + tsteq sp, r8, asr pc │ │ │ │ + msreq CPSR_fsc, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ bd1a0 <__cxa_atexit@plt+0xb1200> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181373,15 +181373,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlawteq sp, r4, r0, pc @ │ │ │ │ + msreq CPSR_fsc, r4, lsr #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd1ec <__cxa_atexit@plt+0xb124c> │ │ │ │ @@ -181394,15 +181394,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - qsubeq pc, r8, sp @ │ │ │ │ + msreq CPSR_fsc, r8, lsr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc bd240 <__cxa_atexit@plt+0xb12a0> │ │ │ │ @@ -181418,15 +181418,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bd258 <__cxa_atexit@plt+0xb12b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sp, r8, lsr #28 │ │ │ │ + tsteq sp, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ bd304 <__cxa_atexit@plt+0xb1364> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181463,15 +181463,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x012def70 │ │ │ │ + @ instruction: 0x012def50 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ bd39c <__cxa_atexit@plt+0xb13fc> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181500,15 +181500,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawteq sp, r8, lr, lr │ │ │ │ + @ instruction: 0x012deea8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd3f8 <__cxa_atexit@plt+0xb1458> │ │ │ │ @@ -181526,15 +181526,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x012dee4c │ │ │ │ + @ instruction: 0x012dee2c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc bd478 <__cxa_atexit@plt+0xb14d8> │ │ │ │ @@ -181561,15 +181561,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bd494 <__cxa_atexit@plt+0xb14f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x011ddbf4 │ │ │ │ + @ instruction: 0x011ddbd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bd4cc <__cxa_atexit@plt+0xb152c> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181622,15 +181622,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x012dece4 │ │ │ │ + smlawteq sp, r4, ip, lr │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ bd620 <__cxa_atexit@plt+0xb1680> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181661,15 +181661,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012dec48 │ │ │ │ + @ instruction: 0x012dec28 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd684 <__cxa_atexit@plt+0xb16e4> │ │ │ │ @@ -181689,15 +181689,15 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlawteq sp, r4, fp, lr │ │ │ │ + @ instruction: 0x012deba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc bd734 <__cxa_atexit@plt+0xb1794> │ │ │ │ ldr r7, [pc, #164] @ bd75c <__cxa_atexit@plt+0xb17bc> │ │ │ │ @@ -181740,16 +181740,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012deb30 │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ + @ instruction: 0x012deb10 │ │ │ │ + @ instruction: 0x011ddbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd7d0 <__cxa_atexit@plt+0xb1830> │ │ │ │ @@ -181771,15 +181771,15 @@ │ │ │ │ uxtb r7, r7 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dea90 │ │ │ │ + @ instruction: 0x012dea70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc bd86c <__cxa_atexit@plt+0xb18cc> │ │ │ │ ldr r3, [pc, #124] @ bd87c <__cxa_atexit@plt+0xb18dc> │ │ │ │ @@ -181813,15 +181813,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bd884 <__cxa_atexit@plt+0xb18e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011ddadc │ │ │ │ + @ instruction: 0x011ddabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ bne bd8c0 <__cxa_atexit@plt+0xb1920> │ │ │ │ ldr r3, [pc, #48] @ bd8d4 <__cxa_atexit@plt+0xb1934> │ │ │ │ mov r7, #224 @ 0xe0 │ │ │ │ @@ -181860,29 +181860,29 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bd97c <__cxa_atexit@plt+0xb19dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012de904 │ │ │ │ + @ instruction: 0x012de8e4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bd96c <__cxa_atexit@plt+0xb19cc> │ │ │ │ ldr r7, [pc, #24] @ bd978 <__cxa_atexit@plt+0xb19d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bd97c <__cxa_atexit@plt+0xb19dc> │ │ │ │ - smlawteq sp, r0, r8, lr │ │ │ │ + @ instruction: 0x012de8a0 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ add r3, r7, #31 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #12 │ │ │ │ bcs bd9b0 <__cxa_atexit@plt+0xb1a10> │ │ │ │ ldr r7, [pc, #76] @ bd9e8 <__cxa_atexit@plt+0xb1a48> │ │ │ │ @@ -181960,15 +181960,15 @@ │ │ │ │ b bdadc <__cxa_atexit@plt+0xb1b3c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b bdb74 <__cxa_atexit@plt+0xb1bd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x012de7a0 │ │ │ │ + smlawbeq sp, r0, r7, lr │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #96 @ 0x60 │ │ │ │ bge bdb20 <__cxa_atexit@plt+0xb1b80> │ │ │ │ ldr r3, [pc, #68] @ bdb34 <__cxa_atexit@plt+0xb1b94> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -181986,29 +181986,29 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bdb74 <__cxa_atexit@plt+0xb1bd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012de70c │ │ │ │ + @ instruction: 0x012de6ec │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bdb64 <__cxa_atexit@plt+0xb1bc4> │ │ │ │ ldr r7, [pc, #24] @ bdb70 <__cxa_atexit@plt+0xb1bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bdb74 <__cxa_atexit@plt+0xb1bd4> │ │ │ │ - smlawteq sp, r8, r6, lr │ │ │ │ + @ instruction: 0x012de6a8 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ and r7, r7, #254 @ 0xfe │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ bne bdbd8 <__cxa_atexit@plt+0xb1c38> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #132] @ bdc18 <__cxa_atexit@plt+0xb1c78> │ │ │ │ @@ -182044,16 +182044,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012de63c │ │ │ │ - @ instruction: 0x012de73c │ │ │ │ + @ instruction: 0x012de61c │ │ │ │ + @ instruction: 0x012de71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bdc64 <__cxa_atexit@plt+0xb1cc4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ bdca4 <__cxa_atexit@plt+0xb1d04> │ │ │ │ @@ -182078,16 +182078,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012de5b0 │ │ │ │ - @ instruction: 0x012de6b0 │ │ │ │ + @ instruction: 0x012de590 │ │ │ │ + @ instruction: 0x012de690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi bdcd8 <__cxa_atexit@plt+0xb1d38> │ │ │ │ ldr r7, [pc, #44] @ bdcf8 <__cxa_atexit@plt+0xb1d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182098,16 +182098,16 @@ │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012de550 │ │ │ │ - @ instruction: 0x012de65c │ │ │ │ + @ instruction: 0x012de530 │ │ │ │ + @ instruction: 0x012de63c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc bdd44 <__cxa_atexit@plt+0xb1da4> │ │ │ │ ldr r7, [pc, #52] @ bdd54 <__cxa_atexit@plt+0xb1db4> │ │ │ │ @@ -182122,15 +182122,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bdd58 <__cxa_atexit@plt+0xb1db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sp, r8, lsl #12 │ │ │ │ + tsteq sp, r8, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ bne bddc8 <__cxa_atexit@plt+0xb1e28> │ │ │ │ ldr r2, [pc, #112] @ bdde8 <__cxa_atexit@plt+0xb1e48> │ │ │ │ mov r7, #240 @ 0xf0 │ │ │ │ @@ -182205,29 +182205,29 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bdee0 <__cxa_atexit@plt+0xb1f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012de3a0 │ │ │ │ + smlawbeq sp, r0, r3, lr │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bded0 <__cxa_atexit@plt+0xb1f30> │ │ │ │ ldr r7, [pc, #24] @ bdedc <__cxa_atexit@plt+0xb1f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b bdee0 <__cxa_atexit@plt+0xb1f40> │ │ │ │ - @ instruction: 0x012de35c │ │ │ │ + @ instruction: 0x012de33c │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ add r3, r7, #15 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #3 │ │ │ │ bcs bdf14 <__cxa_atexit@plt+0xb1f74> │ │ │ │ ldr r7, [pc, #88] @ bdf58 <__cxa_atexit@plt+0xb1fb8> │ │ │ │ @@ -182251,15 +182251,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bdf5c <__cxa_atexit@plt+0xb1fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq lr, [sp, -r4]! │ │ │ │ + @ instruction: 0x012de2b4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bdf90 <__cxa_atexit@plt+0xb1ff0> │ │ │ │ ldr r3, [pc, #92] @ bdfd8 <__cxa_atexit@plt+0xb2038> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -182283,15 +182283,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bdfdc <__cxa_atexit@plt+0xb203c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x012de254 │ │ │ │ + @ instruction: 0x012de234 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge be02c <__cxa_atexit@plt+0xb208c> │ │ │ │ ldr r3, [pc, #160] @ be09c <__cxa_atexit@plt+0xb20fc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -182333,16 +182333,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x012de200 │ │ │ │ - @ instruction: 0x012de198 │ │ │ │ + @ instruction: 0x012de1e0 │ │ │ │ + @ instruction: 0x012de178 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge be0d4 <__cxa_atexit@plt+0xb2134> │ │ │ │ ldr r7, [pc, #84] @ be11c <__cxa_atexit@plt+0xb217c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182363,16 +182363,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012de158 │ │ │ │ - @ instruction: 0x012de118 │ │ │ │ + @ instruction: 0x012de138 │ │ │ │ + strdeq lr, [sp, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #112 @ 0x70 │ │ │ │ bge be188 <__cxa_atexit@plt+0xb21e8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #132] @ be1c8 <__cxa_atexit@plt+0xb2228> │ │ │ │ @@ -182408,16 +182408,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlawbeq sp, ip, r0, lr │ │ │ │ - smlawbeq sp, ip, r1, lr │ │ │ │ + @ instruction: 0x012de06c │ │ │ │ + @ instruction: 0x012de16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge be214 <__cxa_atexit@plt+0xb2274> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ be254 <__cxa_atexit@plt+0xb22b4> │ │ │ │ @@ -182442,16 +182442,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x012de000 │ │ │ │ - @ instruction: 0x012de100 │ │ │ │ + @ instruction: 0x012ddfe0 │ │ │ │ + @ instruction: 0x012de0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi be288 <__cxa_atexit@plt+0xb22e8> │ │ │ │ ldr r7, [pc, #44] @ be2a8 <__cxa_atexit@plt+0xb2308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182462,16 +182462,16 @@ │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012ddfa0 │ │ │ │ - @ instruction: 0x012de0ac │ │ │ │ + smlawbeq sp, r0, pc, sp @ │ │ │ │ + smlawbeq sp, ip, r0, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc be36c <__cxa_atexit@plt+0xb23cc> │ │ │ │ ldr r3, [pc, #196] @ be394 <__cxa_atexit@plt+0xb23f4> │ │ │ │ @@ -182524,17 +182524,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ smlabbeq r9, r0, r2, r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq sp, r4, ror #31 │ │ │ │ + tsteq sp, r4, asr #31 │ │ │ │ ldrdeq r1, [r9, -r8] │ │ │ │ - @ instruction: 0x012de014 │ │ │ │ + strdeq sp, [sp, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ be440 <__cxa_atexit@plt+0xb24a0> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r7, r3] │ │ │ │ ldr r3, [pc, #120] @ be444 <__cxa_atexit@plt+0xb24a4> │ │ │ │ @@ -182567,15 +182567,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ smlatbeq r9, ip, r1, r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strdeq r1, [r9, -ip] │ │ │ │ - @ instruction: 0x012ddf38 │ │ │ │ + @ instruction: 0x012ddf18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be4a4 <__cxa_atexit@plt+0xb2504> │ │ │ │ @@ -182593,16 +182593,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ tsteq r9, r8, ror r0 │ │ │ │ - @ instruction: 0x012ddeb4 │ │ │ │ - tsteq sp, ip, lsr #29 │ │ │ │ + @ instruction: 0x012dde94 │ │ │ │ + tsteq sp, ip, lsl #29 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ uxtb r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc be59c <__cxa_atexit@plt+0xb25fc> │ │ │ │ @@ -182676,19 +182676,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ smlabbeq r9, ip, r0, r1 │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012ddf14 │ │ │ │ - @ instruction: 0x011dcdd0 │ │ │ │ - @ instruction: 0x012dde94 │ │ │ │ - ldrdeq sp, [sp, -ip]! │ │ │ │ - tsteq sp, r8, asr sp │ │ │ │ + strdeq sp, [sp, -r4]! │ │ │ │ + @ instruction: 0x011dcdb0 │ │ │ │ + @ instruction: 0x012dde74 │ │ │ │ + @ instruction: 0x012ddebc │ │ │ │ + tsteq sp, r8, lsr sp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -182702,15 +182702,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ be66c <__cxa_atexit@plt+0xb26cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq sp, [sp, -r0]! │ │ │ │ + @ instruction: 0x012dddb0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182731,17 +182731,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ be6e0 <__cxa_atexit@plt+0xb2740> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012ddd68 │ │ │ │ + @ instruction: 0x012ddd48 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq sp, ip, lsl #25 │ │ │ │ + tsteq sp, ip, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc be72c <__cxa_atexit@plt+0xb278c> │ │ │ │ ldr r3, [pc, #52] @ be73c <__cxa_atexit@plt+0xb279c> │ │ │ │ @@ -182756,22 +182756,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ be740 <__cxa_atexit@plt+0xb27a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, ip, asr #24 │ │ │ │ - tsteq sp, r0, lsr ip │ │ │ │ + tsteq sp, ip, lsr #24 │ │ │ │ + tsteq sp, r0, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b be4c8 <__cxa_atexit@plt+0xb2528> │ │ │ │ - tsteq sp, r8, lsl #24 │ │ │ │ + tsteq sp, r8, ror #23 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ uxtb r2, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc be84c <__cxa_atexit@plt+0xb28ac> │ │ │ │ @@ -182849,20 +182849,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ smlatteq r9, r8, sp, r0 │ │ │ │ tsteq r9, r8, ror #26 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x012ddc20 │ │ │ │ + @ instruction: 0x012ddc00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x012ddc60 │ │ │ │ - tsteq sp, r0, lsr fp │ │ │ │ - @ instruction: 0x012ddbe4 │ │ │ │ - tsteq sp, r0, lsr #21 │ │ │ │ + @ instruction: 0x012ddc40 │ │ │ │ + tsteq sp, r0, lsl fp │ │ │ │ + smlawteq sp, r4, fp, sp │ │ │ │ + tsteq sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -182881,15 +182881,15 @@ │ │ │ │ b bd4b40 <__cxa_atexit@plt+0xbc8ba0> │ │ │ │ ldr r3, [pc, #20] @ be938 <__cxa_atexit@plt+0xb2998> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012ddb14 │ │ │ │ + strdeq sp, [sp, -r4]! │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182907,17 +182907,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ be9a0 <__cxa_atexit@plt+0xb2a00> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012ddab0 │ │ │ │ + @ instruction: 0x012dda90 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x011dc9dc │ │ │ │ + @ instruction: 0x011dc9bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc bea4c <__cxa_atexit@plt+0xb2aac> │ │ │ │ ldr r3, [pc, #148] @ bea5c <__cxa_atexit@plt+0xb2abc> │ │ │ │ @@ -182958,16 +182958,16 @@ │ │ │ │ ldr r7, [pc, #20] @ bea68 <__cxa_atexit@plt+0xb2ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq sp, ip, lsr r9 │ │ │ │ - tsteq sp, r8, lsl r9 │ │ │ │ + tsteq sp, ip, lsl r9 │ │ │ │ + @ instruction: 0x011dc8f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ beacc <__cxa_atexit@plt+0xb2b2c> │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -182985,15 +182985,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b be76c <__cxa_atexit@plt+0xb27cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011dc8b0 │ │ │ │ + @ instruction: 0x011dc890 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ beb18 <__cxa_atexit@plt+0xb2b78> │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -183003,15 +183003,15 @@ │ │ │ │ ldrb r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b be76c <__cxa_atexit@plt+0xb27cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r8, ror #16 │ │ │ │ + tsteq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r5, #4] │ │ │ │ ldrb r9, [r5, #8] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b be76c <__cxa_atexit@plt+0xb27cc> │ │ │ │ @@ -183050,16 +183050,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x012dd678 │ │ │ │ - @ instruction: 0x012dd6b0 │ │ │ │ + @ instruction: 0x012dd658 │ │ │ │ + @ instruction: 0x012dd690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bec18 <__cxa_atexit@plt+0xb2c78> │ │ │ │ @@ -183069,15 +183069,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd644 │ │ │ │ + @ instruction: 0x012dd624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc becac <__cxa_atexit@plt+0xb2d0c> │ │ │ │ ldr r1, [pc, #132] @ beccc <__cxa_atexit@plt+0xb2d2c> │ │ │ │ @@ -183112,16 +183112,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq sp, ip, r5, sp │ │ │ │ - @ instruction: 0x012dd6bc │ │ │ │ + @ instruction: 0x012dd56c │ │ │ │ + @ instruction: 0x012dd69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bed1c <__cxa_atexit@plt+0xb2d7c> │ │ │ │ @@ -183134,15 +183134,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd64c │ │ │ │ + @ instruction: 0x012dd62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bedb4 <__cxa_atexit@plt+0xb2e14> │ │ │ │ ldr r1, [pc, #136] @ bedd4 <__cxa_atexit@plt+0xb2e34> │ │ │ │ @@ -183178,16 +183178,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlawbeq sp, r8, r4, sp │ │ │ │ - @ instruction: 0x012dd5b4 │ │ │ │ + @ instruction: 0x012dd468 │ │ │ │ + @ instruction: 0x012dd594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bee28 <__cxa_atexit@plt+0xb2e88> │ │ │ │ @@ -183201,15 +183201,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd534 │ │ │ │ + @ instruction: 0x012dd514 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc beec0 <__cxa_atexit@plt+0xb2f20> │ │ │ │ ldr r1, [pc, #136] @ beee0 <__cxa_atexit@plt+0xb2f40> │ │ │ │ @@ -183245,16 +183245,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012dd37c │ │ │ │ - @ instruction: 0x012dd4a8 │ │ │ │ + @ instruction: 0x012dd35c │ │ │ │ + smlawbeq sp, r8, r4, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bef34 <__cxa_atexit@plt+0xb2f94> │ │ │ │ @@ -183268,15 +183268,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd428 │ │ │ │ + @ instruction: 0x012dd408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc befc8 <__cxa_atexit@plt+0xb3028> │ │ │ │ ldr r1, [pc, #132] @ befe8 <__cxa_atexit@plt+0xb3048> │ │ │ │ @@ -183311,16 +183311,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012dd270 │ │ │ │ - @ instruction: 0x012dd3a0 │ │ │ │ + @ instruction: 0x012dd250 │ │ │ │ + smlawbeq sp, r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf038 <__cxa_atexit@plt+0xb3098> │ │ │ │ @@ -183333,15 +183333,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd324 │ │ │ │ + @ instruction: 0x012dd304 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -183385,16 +183385,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - smlawbeq sp, r8, r3, sp │ │ │ │ - tsteq sp, r4, lsr #5 │ │ │ │ + @ instruction: 0x012dd368 │ │ │ │ + tsteq sp, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf194 <__cxa_atexit@plt+0xb31f4> │ │ │ │ ldr r1, [pc, #120] @ bf1b4 <__cxa_atexit@plt+0xb3214> │ │ │ │ @@ -183426,16 +183426,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x012dd098 │ │ │ │ - ldrdeq sp, [sp, -r0]! │ │ │ │ + @ instruction: 0x012dd078 │ │ │ │ + strheq sp, [sp, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf1f8 <__cxa_atexit@plt+0xb3258> │ │ │ │ @@ -183445,15 +183445,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd064 │ │ │ │ + @ instruction: 0x012dd044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf28c <__cxa_atexit@plt+0xb32ec> │ │ │ │ ldr r1, [pc, #132] @ bf2ac <__cxa_atexit@plt+0xb330c> │ │ │ │ @@ -183488,16 +183488,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012dcfac │ │ │ │ - ldrdeq sp, [sp, -ip]! │ │ │ │ + smlawbeq sp, ip, pc, ip @ │ │ │ │ + strheq sp, [sp, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf2fc <__cxa_atexit@plt+0xb335c> │ │ │ │ @@ -183510,15 +183510,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dd06c │ │ │ │ + @ instruction: 0x012dd04c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf394 <__cxa_atexit@plt+0xb33f4> │ │ │ │ ldr r1, [pc, #136] @ bf3b4 <__cxa_atexit@plt+0xb3414> │ │ │ │ @@ -183554,16 +183554,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012dcea8 │ │ │ │ - ldrdeq ip, [sp, -r4]! │ │ │ │ + smlawbeq sp, r8, lr, ip │ │ │ │ + @ instruction: 0x012dcfb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf408 <__cxa_atexit@plt+0xb3468> │ │ │ │ @@ -183577,15 +183577,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dcf54 │ │ │ │ + @ instruction: 0x012dcf34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf49c <__cxa_atexit@plt+0xb34fc> │ │ │ │ ldr r1, [pc, #132] @ bf4bc <__cxa_atexit@plt+0xb351c> │ │ │ │ @@ -183620,16 +183620,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012dcd9c │ │ │ │ - smlawteq sp, ip, lr, ip │ │ │ │ + @ instruction: 0x012dcd7c │ │ │ │ + @ instruction: 0x012dceac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf50c <__cxa_atexit@plt+0xb356c> │ │ │ │ @@ -183642,15 +183642,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dce50 │ │ │ │ + @ instruction: 0x012dce30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -183689,16 +183689,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0x012dce10 │ │ │ │ - tsteq sp, r4, ror #27 │ │ │ │ + strdeq ip, [sp, -r0]! │ │ │ │ + tsteq sp, r4, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf654 <__cxa_atexit@plt+0xb36b4> │ │ │ │ ldr r1, [pc, #120] @ bf674 <__cxa_atexit@plt+0xb36d4> │ │ │ │ @@ -183730,16 +183730,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq ip, [sp, -r8]! │ │ │ │ - @ instruction: 0x012dcc10 │ │ │ │ + @ instruction: 0x012dcbb8 │ │ │ │ + strdeq ip, [sp, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf6b8 <__cxa_atexit@plt+0xb3718> │ │ │ │ @@ -183749,15 +183749,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dcba4 │ │ │ │ + smlawbeq sp, r4, fp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf74c <__cxa_atexit@plt+0xb37ac> │ │ │ │ ldr r1, [pc, #132] @ bf76c <__cxa_atexit@plt+0xb37cc> │ │ │ │ @@ -183792,16 +183792,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012dcaec │ │ │ │ - @ instruction: 0x012dcc1c │ │ │ │ + smlawteq sp, ip, sl, ip │ │ │ │ + strdeq ip, [sp, -ip]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf7bc <__cxa_atexit@plt+0xb381c> │ │ │ │ @@ -183814,15 +183814,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dcbac │ │ │ │ + smlawbeq sp, ip, fp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc bf850 <__cxa_atexit@plt+0xb38b0> │ │ │ │ ldr r1, [pc, #132] @ bf870 <__cxa_atexit@plt+0xb38d0> │ │ │ │ @@ -183857,16 +183857,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x012dc9e8 │ │ │ │ - @ instruction: 0x012dcb18 │ │ │ │ + smlawteq sp, r8, r9, ip │ │ │ │ + strdeq ip, [sp, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf8c0 <__cxa_atexit@plt+0xb3920> │ │ │ │ @@ -183879,15 +183879,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012dca9c │ │ │ │ + @ instruction: 0x012dca7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -183919,16 +183919,16 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - @ instruction: 0x012dc8e8 │ │ │ │ - tsteq sp, ip, asr #20 │ │ │ │ + smlawteq sp, r8, r8, ip │ │ │ │ + tsteq sp, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc bf9d0 <__cxa_atexit@plt+0xb3a30> │ │ │ │ ldr r3, [pc, #76] @ bf9e0 <__cxa_atexit@plt+0xb3a40> │ │ │ │ @@ -183949,27 +183949,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bf9e8 <__cxa_atexit@plt+0xb3a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012dc990 │ │ │ │ - tsteq sp, ip, asr #19 │ │ │ │ + @ instruction: 0x012dc970 │ │ │ │ + tsteq sp, ip, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ mov r3, #4 │ │ │ │ bic r7, r3, r7, lsr #5 │ │ │ │ ldr r3, [pc, #12] @ bfa14 <__cxa_atexit@plt+0xb3a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012dc93c │ │ │ │ + @ instruction: 0x012dc91c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bfad4 <__cxa_atexit@plt+0xb3b34> │ │ │ │ ldr r2, [pc, #172] @ bfae4 <__cxa_atexit@plt+0xb3b44> │ │ │ │ @@ -184015,17 +184015,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bfaf0 <__cxa_atexit@plt+0xb3b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - smlawbeq sp, r0, r8, ip │ │ │ │ - tsteq sp, ip, asr #17 │ │ │ │ - @ instruction: 0x012dc794 │ │ │ │ + @ instruction: 0x012dc860 │ │ │ │ + tsteq sp, ip, lsr #17 │ │ │ │ + @ instruction: 0x012dc774 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ add r7, r7, #62 @ 0x3e │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #30 │ │ │ │ bcs bfb3c <__cxa_atexit@plt+0xb3b9c> │ │ │ │ @@ -184052,16 +184052,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq ip, [sp, -r8]! │ │ │ │ - ldrdeq ip, [sp, -r8]! │ │ │ │ + @ instruction: 0x012dc6b8 │ │ │ │ + @ instruction: 0x012dc7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi bfbb0 <__cxa_atexit@plt+0xb3c10> │ │ │ │ ldr r7, [pc, #44] @ bfbd0 <__cxa_atexit@plt+0xb3c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -184072,16 +184072,16 @@ │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012dc678 │ │ │ │ - smlawbeq sp, r4, r7, ip │ │ │ │ + @ instruction: 0x012dc658 │ │ │ │ + @ instruction: 0x012dc764 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -184094,16 +184094,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bfc2c <__cxa_atexit@plt+0xb3c8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012dc814 │ │ │ │ - @ instruction: 0x011db790 │ │ │ │ + strdeq ip, [sp, -r4]! │ │ │ │ + tsteq sp, r0, ror r7 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -184119,16 +184119,16 @@ │ │ │ │ ldr r7, [pc, #24] @ bfc90 <__cxa_atexit@plt+0xb3cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ uxtb r8, r8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012dc7b8 │ │ │ │ - tsteq sp, r4, lsr r7 │ │ │ │ + @ instruction: 0x012dc798 │ │ │ │ + tsteq sp, r4, lsl r7 │ │ │ │ tstpeq r8, sl, ror sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0108fa95 │ │ │ │ @@ -184165,15 +184165,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bfd44 <__cxa_atexit@plt+0xb3da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r0, lsl #13 │ │ │ │ + tsteq sp, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r4, #788] @ 0x314 │ │ │ │ str r0, [r4, #784] @ 0x310 │ │ │ │ bx r2 │ │ │ │ @@ -245332,15 +245332,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fb900 <__cxa_atexit@plt+0xef960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119faf8 │ │ │ │ + @ instruction: 0x0119fad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fb928 <__cxa_atexit@plt+0xef988> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -245362,15 +245362,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwteq sl, r8, r9 │ │ │ │ + smlawteq sl, r8, r9, r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc fb9ac <__cxa_atexit@plt+0xefa0c> │ │ │ │ ldr r3, [pc, #32] @ fb9bc <__cxa_atexit@plt+0xefa1c> │ │ │ │ @@ -245380,15 +245380,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fb9c0 <__cxa_atexit@plt+0xefa20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fb9e8 <__cxa_atexit@plt+0xefa48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -245420,15 +245420,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0904 │ │ │ │ + smulwteq sl, r4, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fba94 <__cxa_atexit@plt+0xefaf4> │ │ │ │ ldr r5, [pc, #32] @ fbaa4 <__cxa_atexit@plt+0xefb04> │ │ │ │ @@ -245438,15 +245438,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbaa8 <__cxa_atexit@plt+0xefb08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fbae0 <__cxa_atexit@plt+0xefb40> │ │ │ │ @@ -245455,15 +245455,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0954 │ │ │ │ + @ instruction: 0x012a0934 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbb20 <__cxa_atexit@plt+0xefb80> │ │ │ │ ldr r3, [pc, #32] @ fbb30 <__cxa_atexit@plt+0xefb90> │ │ │ │ @@ -245473,15 +245473,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbb34 <__cxa_atexit@plt+0xefb94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119f8d0 │ │ │ │ + @ instruction: 0x0119f8b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fbb5c <__cxa_atexit@plt+0xefbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -245503,15 +245503,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwbeq sl, r0, r8 │ │ │ │ + smlawbeq sl, r0, r8, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbbe0 <__cxa_atexit@plt+0xefc40> │ │ │ │ ldr r3, [pc, #32] @ fbbf0 <__cxa_atexit@plt+0xefc50> │ │ │ │ @@ -245521,15 +245521,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbbf4 <__cxa_atexit@plt+0xefc54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119f7f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ fbc70 <__cxa_atexit@plt+0xefcd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -245553,15 +245553,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smulwteq sl, r8, r7 │ │ │ │ + smlawteq sl, r8, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fbcb4 <__cxa_atexit@plt+0xefd14> │ │ │ │ @@ -245572,15 +245572,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0790 │ │ │ │ + @ instruction: 0x012a0770 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbcf4 <__cxa_atexit@plt+0xefd54> │ │ │ │ ldr r3, [pc, #32] @ fbd04 <__cxa_atexit@plt+0xefd64> │ │ │ │ @@ -245590,15 +245590,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbd08 <__cxa_atexit@plt+0xefd68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r4, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, ror #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fbd30 <__cxa_atexit@plt+0xefd90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -245620,15 +245620,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r0, [sl, -r4]! │ │ │ │ + @ instruction: 0x012a06b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbdb4 <__cxa_atexit@plt+0xefe14> │ │ │ │ ldr r3, [pc, #32] @ fbdc4 <__cxa_atexit@plt+0xefe24> │ │ │ │ @@ -245638,15 +245638,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbdc8 <__cxa_atexit@plt+0xefe28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fbdf0 <__cxa_atexit@plt+0xefe50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -245668,15 +245668,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0618 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbe74 <__cxa_atexit@plt+0xefed4> │ │ │ │ ldr r5, [pc, #32] @ fbe84 <__cxa_atexit@plt+0xefee4> │ │ │ │ @@ -245686,15 +245686,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbe88 <__cxa_atexit@plt+0xefee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, ip, lsl #11 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, ror #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fbec0 <__cxa_atexit@plt+0xeff20> │ │ │ │ @@ -245703,15 +245703,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq sl, r8, r5, r0 │ │ │ │ + @ instruction: 0x012a0568 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fbf00 <__cxa_atexit@plt+0xeff60> │ │ │ │ ldr r3, [pc, #32] @ fbf10 <__cxa_atexit@plt+0xeff70> │ │ │ │ @@ -245721,15 +245721,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fbf14 <__cxa_atexit@plt+0xeff74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, ror #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ fbf88 <__cxa_atexit@plt+0xeffe8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -245751,15 +245751,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq r0, [sl, -ip]! │ │ │ │ + @ instruction: 0x012a04bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fbfd4 <__cxa_atexit@plt+0xf0034> │ │ │ │ @@ -245772,15 +245772,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq sl, r8, r4, r0 │ │ │ │ + @ instruction: 0x012a0468 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc014 <__cxa_atexit@plt+0xf0074> │ │ │ │ ldr r5, [pc, #32] @ fc024 <__cxa_atexit@plt+0xf0084> │ │ │ │ @@ -245790,15 +245790,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc028 <__cxa_atexit@plt+0xf0088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119f3f4 │ │ │ │ + @ instruction: 0x0119f3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc060 <__cxa_atexit@plt+0xf00c0> │ │ │ │ @@ -245807,15 +245807,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r0, [sl, -r0]! @ │ │ │ │ + ldrdeq r0, [sl, -r0]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc0a0 <__cxa_atexit@plt+0xf0100> │ │ │ │ ldr r5, [pc, #32] @ fc0b0 <__cxa_atexit@plt+0xf0110> │ │ │ │ @@ -245825,15 +245825,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc0b4 <__cxa_atexit@plt+0xf0114> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, ip, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc0ec <__cxa_atexit@plt+0xf014c> │ │ │ │ @@ -245842,15 +245842,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0368 │ │ │ │ + @ instruction: 0x012a0348 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc158 <__cxa_atexit@plt+0xf01b8> │ │ │ │ ldr r3, [pc, #76] @ fc168 <__cxa_atexit@plt+0xf01c8> │ │ │ │ @@ -245872,15 +245872,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fc170 <__cxa_atexit@plt+0xf01d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0119f2b8 │ │ │ │ + @ instruction: 0x0119f298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fc198 <__cxa_atexit@plt+0xf01f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -245901,15 +245901,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq sl, r0, r2, r0 │ │ │ │ + @ instruction: 0x012a0260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc218 <__cxa_atexit@plt+0xf0278> │ │ │ │ ldr r5, [pc, #32] @ fc228 <__cxa_atexit@plt+0xf0288> │ │ │ │ @@ -245919,15 +245919,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc22c <__cxa_atexit@plt+0xf028c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119f1fc │ │ │ │ + @ instruction: 0x0119f1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc264 <__cxa_atexit@plt+0xf02c4> │ │ │ │ @@ -245936,15 +245936,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ + ldrdeq r0, [sl, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc2a4 <__cxa_atexit@plt+0xf0304> │ │ │ │ ldr r5, [pc, #32] @ fc2b4 <__cxa_atexit@plt+0xf0314> │ │ │ │ @@ -245954,15 +245954,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc2b8 <__cxa_atexit@plt+0xf0318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc2f0 <__cxa_atexit@plt+0xf0350> │ │ │ │ @@ -245971,15 +245971,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012a0170 │ │ │ │ + @ instruction: 0x012a0150 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc330 <__cxa_atexit@plt+0xf0390> │ │ │ │ ldr r5, [pc, #32] @ fc340 <__cxa_atexit@plt+0xf03a0> │ │ │ │ @@ -245989,15 +245989,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc344 <__cxa_atexit@plt+0xf03a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, ip, ror #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, asr #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc37c <__cxa_atexit@plt+0xf03dc> │ │ │ │ @@ -246006,15 +246006,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq (UNDEF: 57), r4 │ │ │ │ + smlawbeq r9, r4, pc, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc3bc <__cxa_atexit@plt+0xf041c> │ │ │ │ ldr r5, [pc, #32] @ fc3cc <__cxa_atexit@plt+0xf042c> │ │ │ │ @@ -246024,15 +246024,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc3d0 <__cxa_atexit@plt+0xf0430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc408 <__cxa_atexit@plt+0xf0468> │ │ │ │ @@ -246041,15 +246041,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq (UNDEF: 57), r0 │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc448 <__cxa_atexit@plt+0xf04a8> │ │ │ │ ldr r5, [pc, #32] @ fc458 <__cxa_atexit@plt+0xf04b8> │ │ │ │ @@ -246059,15 +246059,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc45c <__cxa_atexit@plt+0xf04bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119efdc │ │ │ │ + @ instruction: 0x0119efbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc494 <__cxa_atexit@plt+0xf04f4> │ │ │ │ @@ -246076,15 +246076,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r9, r0, lr, pc @ │ │ │ │ + msreq R9_fiq, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc fc528 <__cxa_atexit@plt+0xf0588> │ │ │ │ ldr r1, [pc, #132] @ fc548 <__cxa_atexit@plt+0xf05a8> │ │ │ │ @@ -246119,17 +246119,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - msreq CPSR_fc, r0, lsl sp │ │ │ │ - msreq CPSR_fc, r4, lsr #26 │ │ │ │ - msreq R9_fiq, r4 │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ + msreq CPSR_fc, r4, lsl #26 │ │ │ │ + strdeq pc, [r9, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc59c <__cxa_atexit@plt+0xf05fc> │ │ │ │ @@ -246142,16 +246142,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_fc, r4, lsr #25 │ │ │ │ - msreq CPSR_fc, r4 @ │ │ │ │ + smlawbeq r9, r4, ip, pc @ │ │ │ │ + msreq CPSR_fc, r4, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fc618 <__cxa_atexit@plt+0xf0678> │ │ │ │ ldr r2, [pc, #80] @ fc620 <__cxa_atexit@plt+0xf0680> │ │ │ │ @@ -246173,15 +246173,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq CPSR_fc, r0, lsr sp │ │ │ │ + msreq CPSR_fc, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fc650 <__cxa_atexit@plt+0xf06b0> │ │ │ │ ldr r7, [pc, #32] @ fc664 <__cxa_atexit@plt+0xf06c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -246189,15 +246189,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r9, -ip]! │ │ │ │ + msreq CPSR_fc, ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -246228,19 +246228,19 @@ │ │ │ │ ldr r7, [pc, #36] @ fc710 <__cxa_atexit@plt+0xf0770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0119ed98 │ │ │ │ + tsteq r9, r8, ror sp │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ msreq (UNDEF: 57), r4 │ │ │ │ - msreq CPSR_fc, r0, asr #26 │ │ │ │ - tsteq r9, ip, asr #26 │ │ │ │ + msreq CPSR_fc, r0, lsr #26 │ │ │ │ + tsteq r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fc764 <__cxa_atexit@plt+0xf07c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -246260,16 +246260,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fc784 <__cxa_atexit@plt+0xf07e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - msreq R9_fiq, r4 │ │ │ │ - tsteq r9, r8, asr #25 │ │ │ │ + smlawbeq r9, r4, sl, pc @ │ │ │ │ + tsteq r9, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc7bc <__cxa_atexit@plt+0xf081c> │ │ │ │ @@ -246280,15 +246280,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ fc7d0 <__cxa_atexit@plt+0xf0830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, ip, ror ip │ │ │ │ + tsteq r9, ip, asr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fc7f4 <__cxa_atexit@plt+0xf0854> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -246332,18 +246332,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_fc, r4, asr r9 │ │ │ │ + msreq CPSR_fc, r4, lsr r9 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - msreq CPSR_fc, r4 @ │ │ │ │ + msreq CPSR_fc, r4, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc918 <__cxa_atexit@plt+0xf0978> │ │ │ │ ldr r3, [pc, #108] @ fc93c <__cxa_atexit@plt+0xf099c> │ │ │ │ @@ -246372,16 +246372,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fc940 <__cxa_atexit@plt+0xf09a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, ip, lsl #22 │ │ │ │ - tsteq r9, r4, lsr #22 │ │ │ │ + tsteq r9, ip, ror #21 │ │ │ │ + tsteq r9, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -246394,15 +246394,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ fc998 <__cxa_atexit@plt+0xf09f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0x0119eab4 │ │ │ │ + @ instruction: 0x0119ea94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fca08 <__cxa_atexit@plt+0xf0a68> │ │ │ │ ldr r3, [pc, #92] @ fca18 <__cxa_atexit@plt+0xf0a78> │ │ │ │ @@ -246427,31 +246427,31 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fca1c <__cxa_atexit@plt+0xf0a7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, r8, lsr sl │ │ │ │ - msreq CPSR_fc, r4, lsr #18 │ │ │ │ + tsteq r9, r8, lsl sl │ │ │ │ + msreq CPSR_fc, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fca48 <__cxa_atexit@plt+0xf0aa8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111214 <__cxa_atexit@plt+0x105274> │ │ │ │ ldr r7, [pc, #12] @ fca5c <__cxa_atexit@plt+0xf0abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcae4 <__cxa_atexit@plt+0xf0b44> │ │ │ │ ldr r3, [pc, #140] @ fcb0c <__cxa_atexit@plt+0xf0b6c> │ │ │ │ @@ -246488,18 +246488,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ - tsteq r9, r4, lsr #19 │ │ │ │ - msreq CPSR_fc, r4, lsr #19 │ │ │ │ - msreq CPSR_fc, r8, asr #18 │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r4, lsl #19 │ │ │ │ + smlawbeq r9, r4, r9, pc @ │ │ │ │ + msreq CPSR_fc, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcb78 <__cxa_atexit@plt+0xf0bd8> │ │ │ │ @@ -246517,17 +246517,17 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, lsl #18 │ │ │ │ - msreq CPSR_fc, r4, lsl #18 │ │ │ │ - msreq CPSR_fc, r8, lsr #17 │ │ │ │ + tsteq r9, r4, ror #17 │ │ │ │ + msreq CPSR_fc, r4, ror #17 │ │ │ │ + smlawbeq r9, r8, r8, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc fcbd8 <__cxa_atexit@plt+0xf0c38> │ │ │ │ ldr r3, [pc, #48] @ fcbe0 <__cxa_atexit@plt+0xf0c40> │ │ │ │ @@ -246727,31 +246727,31 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - msreq CPSR_fc, r0, asr #8 │ │ │ │ - msreq CPSR_fc, ip, lsr r4 │ │ │ │ - strdeq pc, [r9, -r0]! │ │ │ │ + msreq CPSR_fc, r0, lsr #8 │ │ │ │ + msreq CPSR_fc, ip, lsl r4 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - msreq CPSR_fc, r4, lsr #11 │ │ │ │ - msreq CPSR_fc, r0, lsr #11 │ │ │ │ + smlawbeq r9, r4, r5, pc @ │ │ │ │ + smlawbeq r9, r0, r5, pc @ │ │ │ │ msreq R9_fiq, r4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq pc, [r9, -r8]! │ │ │ │ - msreq CPSR_fc, ip @ │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ + msreq CPSR_fc, ip, ror r5 │ │ │ │ msreq CPSR_fc, r0 @ │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ - msreq CPSR_fc, r0, asr #10 │ │ │ │ - msreq CPSR_fc, r4, asr #10 │ │ │ │ - msreq CPSR_fc, r4, ror #11 │ │ │ │ + msreq CPSR_fc, r0, lsr #10 │ │ │ │ + msreq CPSR_fc, r4, lsr #10 │ │ │ │ + smlawteq r9, r4, r5, pc @ │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -246788,16 +246788,16 @@ │ │ │ │ ldr r3, [pc, #32] @ fcfcc <__cxa_atexit@plt+0xf102c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ + msreq R9_fiq, r0 │ │ │ │ + msreq R9_fiq, r0 │ │ │ │ msreq (UNDEF: 57), ip │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -246834,15 +246834,15 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ msreq R9_fiq, r0 │ │ │ │ msreq R9_fiq, r4 │ │ │ │ - ldrdeq pc, [r9, -r4]! │ │ │ │ + msreq R9_fiq, r4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -246870,16 +246870,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ fd114 <__cxa_atexit@plt+0xf1174> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_fc, r8 @ │ │ │ │ - smlawbeq r9, r0, r1, pc @ │ │ │ │ + msreq CPSR_fc, r8, ror r1 │ │ │ │ + msreq CPSR_fc, r0, ror #2 │ │ │ │ msreq R9_fiq, ip │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -246922,17 +246922,17 @@ │ │ │ │ ldr r3, [pc, #32] @ fd1e4 <__cxa_atexit@plt+0xf1244> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlawteq r9, ip, r0, pc @ │ │ │ │ - smlawbeq r9, ip, r1, pc @ │ │ │ │ - msreq CPSR_fc, r4 @ │ │ │ │ + msreq CPSR_fc, ip, lsr #1 │ │ │ │ + msreq CPSR_fc, ip, ror #2 │ │ │ │ + msreq CPSR_fc, r4, ror r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -246962,17 +246962,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ msreq R9_fiq, r8 │ │ │ │ - qsubeq pc, r0, r9 @ │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - tsteq r9, ip, ror #3 │ │ │ │ + msreq CPSR_fc, r0, lsr r0 │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + tsteq r9, ip, asr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd2e8 <__cxa_atexit@plt+0xf1348> │ │ │ │ ldr r2, [r3, #8] │ │ │ │ @@ -246993,15 +246993,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #8] │ │ │ │ b fd360 <__cxa_atexit@plt+0xf13c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129ef2c │ │ │ │ + @ instruction: 0x0129ef0c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247018,16 +247018,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_fc, r4, ror #1 │ │ │ │ - msreq CPSR_fc, ip, lsr #2 │ │ │ │ + smlawteq r9, r4, r0, pc @ │ │ │ │ + msreq CPSR_fc, ip, lsl #2 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd43c <__cxa_atexit@plt+0xf149c> │ │ │ │ @@ -247081,21 +247081,21 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r3, [pc, #28] @ fd460 <__cxa_atexit@plt+0xf14c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r9, ip, pc, lr @ │ │ │ │ + @ instruction: 0x0129ef6c │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x0129ef44 │ │ │ │ + @ instruction: 0x0129ef24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b fd360 <__cxa_atexit@plt+0xf13c0> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -247117,16 +247117,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, lsr #31 │ │ │ │ - @ instruction: 0x0129ef4c │ │ │ │ + tsteq r9, r8, lsl #31 │ │ │ │ + @ instruction: 0x0129ef2c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd534 <__cxa_atexit@plt+0xf1594> │ │ │ │ @@ -247140,15 +247140,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq lr, [r9, -r0]! │ │ │ │ + ldrdeq lr, [r9, -r0]! │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd58c <__cxa_atexit@plt+0xf15ec> │ │ │ │ @@ -247162,15 +247162,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129ee98 │ │ │ │ + @ instruction: 0x0129ee78 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd5e4 <__cxa_atexit@plt+0xf1644> │ │ │ │ @@ -247184,15 +247184,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129ee40 │ │ │ │ + @ instruction: 0x0129ee20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc fd65c <__cxa_atexit@plt+0xf16bc> │ │ │ │ ldr r7, [pc, #88] @ fd66c <__cxa_atexit@plt+0xf16cc> │ │ │ │ @@ -247217,15 +247217,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fd674 <__cxa_atexit@plt+0xf16d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x0119ddfc │ │ │ │ + @ instruction: 0x0119dddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #20] @ fd6a8 <__cxa_atexit@plt+0xf1708> │ │ │ │ str r3, [r5] │ │ │ │ @@ -247288,19 +247288,19 @@ │ │ │ │ ldr r6, [pc, #40] @ fd7a4 <__cxa_atexit@plt+0xf1804> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - @ instruction: 0x0129eb94 │ │ │ │ + @ instruction: 0x0129eb74 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - @ instruction: 0x0129ec28 │ │ │ │ - @ instruction: 0x0129eae0 │ │ │ │ + @ instruction: 0x0129ec08 │ │ │ │ + smlawteq r9, r0, sl, lr │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247331,16 +247331,16 @@ │ │ │ │ ldr r3, [pc, #28] @ fd844 <__cxa_atexit@plt+0xf18a4> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0x0129eb48 │ │ │ │ - @ instruction: 0x0129ea00 │ │ │ │ + @ instruction: 0x0129eb28 │ │ │ │ + @ instruction: 0x0129e9e0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd8a0 <__cxa_atexit@plt+0xf1900> │ │ │ │ @@ -247362,15 +247362,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fd8b8 <__cxa_atexit@plt+0xf1918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0119dbbc │ │ │ │ + @ instruction: 0x0119db9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ fd8e4 <__cxa_atexit@plt+0xf1944> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -247397,17 +247397,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ fd944 <__cxa_atexit@plt+0xf19a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129e8e8 │ │ │ │ + smlawteq r9, r8, r8, lr │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x0129e910 │ │ │ │ + strdeq lr, [r9, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd988 <__cxa_atexit@plt+0xf19e8> │ │ │ │ ldr r2, [pc, #36] @ fd990 <__cxa_atexit@plt+0xf19f0> │ │ │ │ ldr r1, [pc, #36] @ fd994 <__cxa_atexit@plt+0xf19f4> │ │ │ │ @@ -247416,16 +247416,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119dafc │ │ │ │ - @ instruction: 0x0129e864 │ │ │ │ + @ instruction: 0x0119dadc │ │ │ │ + @ instruction: 0x0129e844 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd9fc <__cxa_atexit@plt+0xf1a5c> │ │ │ │ ldr r3, [pc, #84] @ fda0c <__cxa_atexit@plt+0xf1a6c> │ │ │ │ @@ -247449,15 +247449,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fda14 <__cxa_atexit@plt+0xf1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, r4, ror sl │ │ │ │ + tsteq r9, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #16] @ fda40 <__cxa_atexit@plt+0xf1aa0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -247497,15 +247497,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, r0, ror #19 │ │ │ │ + tsteq r9, r0, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fdb2c <__cxa_atexit@plt+0xf1b8c> │ │ │ │ @@ -247524,15 +247524,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ fdb6c <__cxa_atexit@plt+0xf1bcc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -247589,16 +247589,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r8 │ │ │ │ - @ instruction: 0x0129e5b0 │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ + @ instruction: 0x0129e590 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fdc84 <__cxa_atexit@plt+0xf1ce4> │ │ │ │ ldr r2, [pc, #36] @ fdc8c <__cxa_atexit@plt+0xf1cec> │ │ │ │ ldr r1, [pc, #36] @ fdc90 <__cxa_atexit@plt+0xf1cf0> │ │ │ │ @@ -247607,16 +247607,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #16 │ │ │ │ - @ instruction: 0x0129e568 │ │ │ │ + tsteq r9, r0, ror #15 │ │ │ │ + @ instruction: 0x0129e548 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc fdd04 <__cxa_atexit@plt+0xf1d64> │ │ │ │ ldr r3, [pc, #96] @ fdd14 <__cxa_atexit@plt+0xf1d74> │ │ │ │ @@ -247643,15 +247643,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fdd1c <__cxa_atexit@plt+0xf1d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, r0, ror r7 │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ fdd50 <__cxa_atexit@plt+0xf1db0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -247838,20 +247838,20 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0129e3e8 │ │ │ │ + smlawteq r9, r8, r3, lr │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0129e1ec │ │ │ │ + smlawteq r9, ip, r1, lr │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0x0119d4bc │ │ │ │ + @ instruction: 0x0119d49c │ │ │ │ andeq r1, r0, r9, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fe05c <__cxa_atexit@plt+0xf20bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ @@ -247907,20 +247907,20 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0129e24c │ │ │ │ - @ instruction: 0x0129e2bc │ │ │ │ - ldrdeq lr, [r9, -r8]! │ │ │ │ + @ instruction: 0x0129e22c │ │ │ │ + @ instruction: 0x0129e29c │ │ │ │ + @ instruction: 0x0129e2b8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0x0119d390 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ andeq r1, r0, r9, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe1a4 <__cxa_atexit@plt+0xf2204> │ │ │ │ @@ -247941,15 +247941,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - tsteq r9, ip, ror #5 │ │ │ │ + tsteq r9, ip, asr #5 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r9, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ fe1f4 <__cxa_atexit@plt+0xf2254> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -248000,15 +248000,15 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq lr, [r9, -r4]! │ │ │ │ + strheq lr, [r9, -r4]! │ │ │ │ andeq r0, r0, r9, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ fe2dc <__cxa_atexit@plt+0xf233c> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ @@ -248045,15 +248045,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fe364 <__cxa_atexit@plt+0xf23c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, ip, lsr #2 │ │ │ │ + tsteq r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ fe398 <__cxa_atexit@plt+0xf23f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -248091,17 +248091,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fe424 <__cxa_atexit@plt+0xf2484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129de24 │ │ │ │ + @ instruction: 0x0129de04 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x0129de0c │ │ │ │ + @ instruction: 0x0129ddec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe464 <__cxa_atexit@plt+0xf24c4> │ │ │ │ ldr r2, [pc, #36] @ fe46c <__cxa_atexit@plt+0xf24cc> │ │ │ │ @@ -248155,15 +248155,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129de1c │ │ │ │ + strdeq sp, [r9, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe5b4 <__cxa_atexit@plt+0xf2614> │ │ │ │ ldr r7, [pc, #156] @ fe5dc <__cxa_atexit@plt+0xf263c> │ │ │ │ @@ -248204,17 +248204,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r9, r8, asr #29 │ │ │ │ + tsteq r9, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - smlawbeq r9, r8, lr, sp │ │ │ │ + @ instruction: 0x0129de68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe654 <__cxa_atexit@plt+0xf26b4> │ │ │ │ @@ -248237,15 +248237,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - ldrdeq sp, [r9, -r8]! │ │ │ │ + @ instruction: 0x0129ddb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe6a0 <__cxa_atexit@plt+0xf2700> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -248254,15 +248254,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129db4c │ │ │ │ + @ instruction: 0x0129db2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc fe714 <__cxa_atexit@plt+0xf2774> │ │ │ │ ldr r7, [pc, #88] @ fe724 <__cxa_atexit@plt+0xf2784> │ │ │ │ @@ -248287,15 +248287,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fe72c <__cxa_atexit@plt+0xf278c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, ip, ror #26 │ │ │ │ + tsteq r9, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [pc, #20] @ fe760 <__cxa_atexit@plt+0xf27c0> │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -248373,15 +248373,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fe884 <__cxa_atexit@plt+0xf28e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, r8, lsl ip │ │ │ │ + @ instruction: 0x0119cbf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ fe8b4 <__cxa_atexit@plt+0xf2914> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -248469,15 +248469,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129d838 │ │ │ │ + @ instruction: 0x0129d818 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc fea58 <__cxa_atexit@plt+0xf2ab8> │ │ │ │ @@ -248605,15 +248605,15 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0119c89c │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248676,15 +248676,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fed40 <__cxa_atexit@plt+0xf2da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r4, ror #14 │ │ │ │ + tsteq r9, r4, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ fed6c <__cxa_atexit@plt+0xf2dcc> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -248714,15 +248714,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ fedd8 <__cxa_atexit@plt+0xf2e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129d450 │ │ │ │ + @ instruction: 0x0129d430 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fee0c <__cxa_atexit@plt+0xf2e6c> │ │ │ │ @@ -248734,15 +248734,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ fee24 <__cxa_atexit@plt+0xf2e84> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x0129d420 │ │ │ │ + @ instruction: 0x0129d400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc fee8c <__cxa_atexit@plt+0xf2eec> │ │ │ │ ldr r3, [pc, #80] @ fee9c <__cxa_atexit@plt+0xf2efc> │ │ │ │ @@ -248765,15 +248765,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ feea4 <__cxa_atexit@plt+0xf2f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ + tsteq r9, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ feed0 <__cxa_atexit@plt+0xf2f30> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -248803,15 +248803,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ fef3c <__cxa_atexit@plt+0xf2f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r9, -r0]! │ │ │ │ + ldrdeq sp, [r9, -r0]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fef74 <__cxa_atexit@plt+0xf2fd4> │ │ │ │ @@ -248822,15 +248822,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ fef88 <__cxa_atexit@plt+0xf2fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129d2a0 │ │ │ │ + smlawbeq r9, r0, r2, sp │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fefc4 <__cxa_atexit@plt+0xf3024> │ │ │ │ @@ -248872,15 +248872,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0129d2e8 │ │ │ │ + smlawteq r9, r8, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111214 <__cxa_atexit@plt+0x105274> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -248896,15 +248896,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ ff0b0 <__cxa_atexit@plt+0xf3110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0119c3f8 │ │ │ │ + @ instruction: 0x0119c3d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ff118 <__cxa_atexit@plt+0xf3178> │ │ │ │ @@ -248926,16 +248926,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0x0129d370 │ │ │ │ - @ instruction: 0x0129d314 │ │ │ │ + @ instruction: 0x0129d350 │ │ │ │ + strdeq sp, [r9, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -249013,15 +249013,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - tsteq r9, r4, asr #4 │ │ │ │ + tsteq r9, r4, lsr #4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ @@ -249109,15 +249109,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ff3f8 <__cxa_atexit@plt+0xf3458> │ │ │ │ b ff410 <__cxa_atexit@plt+0xf3470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0129ce4c │ │ │ │ + @ instruction: 0x0129ce2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ff430 <__cxa_atexit@plt+0xf3490> │ │ │ │ ldr r7, [pc, #304] @ ff554 <__cxa_atexit@plt+0xf35b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -249192,16 +249192,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - smlawbeq r9, r4, sp, ip │ │ │ │ - strdeq ip, [r9, -r8]! │ │ │ │ + @ instruction: 0x0129cd64 │ │ │ │ + ldrdeq ip, [r9, -r8]! │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -249229,15 +249229,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129cc54 │ │ │ │ + @ instruction: 0x0129cc34 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -249255,15 +249255,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ff640 <__cxa_atexit@plt+0xf36a0> │ │ │ │ b ff410 <__cxa_atexit@plt+0xf3470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x0129cc04 │ │ │ │ + @ instruction: 0x0129cbe4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -249293,18 +249293,18 @@ │ │ │ │ stm r5, {r1, r3} │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ff6e4 <__cxa_atexit@plt+0xf3744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129cb44 │ │ │ │ + @ instruction: 0x0129cb24 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0129cb54 │ │ │ │ + @ instruction: 0x0129cb34 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff750 <__cxa_atexit@plt+0xf37b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -249329,15 +249329,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r9, r4, sl, ip │ │ │ │ + @ instruction: 0x0129caa4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -249355,15 +249355,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ff7d0 <__cxa_atexit@plt+0xf3830> │ │ │ │ b ff410 <__cxa_atexit@plt+0xf3470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x0129ca74 │ │ │ │ + @ instruction: 0x0129ca54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -249393,18 +249393,18 @@ │ │ │ │ stm r5, {r1, r3} │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ff874 <__cxa_atexit@plt+0xf38d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129c9b4 │ │ │ │ + @ instruction: 0x0129c994 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - smlawteq r9, r4, r9, ip │ │ │ │ + @ instruction: 0x0129c9a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ beq ff8dc <__cxa_atexit@plt+0xf393c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -249430,18 +249430,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ff908 <__cxa_atexit@plt+0xf3968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129c924 │ │ │ │ + @ instruction: 0x0129c904 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0129c92c │ │ │ │ + @ instruction: 0x0129c90c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff974 <__cxa_atexit@plt+0xf39d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -249466,15 +249466,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129c8a0 │ │ │ │ + smlawbeq r9, r0, r8, ip │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -249492,15 +249492,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ff9f4 <__cxa_atexit@plt+0xf3a54> │ │ │ │ b ff410 <__cxa_atexit@plt+0xf3470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0x0129c850 │ │ │ │ + @ instruction: 0x0129c830 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ beq ffa5c <__cxa_atexit@plt+0xf3abc> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -249526,18 +249526,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ffa88 <__cxa_atexit@plt+0xf3ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129c7a4 │ │ │ │ + smlawbeq r9, r4, r7, ip │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0x0129c7ac │ │ │ │ + smlawbeq r9, ip, r7, ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ffaec <__cxa_atexit@plt+0xf3b4c> │ │ │ │ @@ -249583,15 +249583,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ffb60 <__cxa_atexit@plt+0xf3bc0> │ │ │ │ b ff410 <__cxa_atexit@plt+0xf3470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - @ instruction: 0x0129c6e4 │ │ │ │ + smlawteq r9, r4, r6, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc ffbd0 <__cxa_atexit@plt+0xf3c30> │ │ │ │ ldr r3, [pc, #80] @ ffbe0 <__cxa_atexit@plt+0xf3c40> │ │ │ │ @@ -249614,15 +249614,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ffbe8 <__cxa_atexit@plt+0xf3c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, ip, asr #17 │ │ │ │ + tsteq r9, ip, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ ffc14 <__cxa_atexit@plt+0xf3c74> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249671,19 +249671,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ ffcd8 <__cxa_atexit@plt+0xf3d38> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlawbeq r9, r0, r5, ip │ │ │ │ + @ instruction: 0x0129c560 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0129c5a8 │ │ │ │ + smlawbeq r9, r8, r5, ip │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ cmp r1, r2 │ │ │ │ bne ffd10 <__cxa_atexit@plt+0xf3d70> │ │ │ │ @@ -249697,15 +249697,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0129c51c │ │ │ │ + strdeq ip, [r9, -ip]! @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ffd80 <__cxa_atexit@plt+0xf3de0> │ │ │ │ cmp r3, #3 │ │ │ │ bne ffd98 <__cxa_atexit@plt+0xf3df8> │ │ │ │ @@ -249727,17 +249727,17 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ffdac <__cxa_atexit@plt+0xf3e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129c47c │ │ │ │ + @ instruction: 0x0129c45c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0129c4ac │ │ │ │ + smlawbeq r9, ip, r4, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc ffe18 <__cxa_atexit@plt+0xf3e78> │ │ │ │ ldr r3, [pc, #80] @ ffe28 <__cxa_atexit@plt+0xf3e88> │ │ │ │ @@ -249760,15 +249760,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ffe30 <__cxa_atexit@plt+0xf3e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r8, lsl #13 │ │ │ │ + tsteq r9, r8, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ ffe5c <__cxa_atexit@plt+0xf3ebc> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249798,15 +249798,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ ffec8 <__cxa_atexit@plt+0xf3f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0129c440 │ │ │ │ + @ instruction: 0x0129c420 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fff18 <__cxa_atexit@plt+0xf3f78> │ │ │ │ @@ -249829,15 +249829,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0129c430 │ │ │ │ + @ instruction: 0x0129c410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fff80 <__cxa_atexit@plt+0xf3fe0> │ │ │ │ ldr r2, [pc, #36] @ fff88 <__cxa_atexit@plt+0xf3fe8> │ │ │ │ ldr r1, [pc, #36] @ fff8c <__cxa_atexit@plt+0xf3fec> │ │ │ │ @@ -249846,16 +249846,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #10 │ │ │ │ - @ instruction: 0x0129c26c │ │ │ │ + tsteq r9, r4, ror #9 │ │ │ │ + @ instruction: 0x0129c24c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc fffe0 <__cxa_atexit@plt+0xf4040> │ │ │ │ add r9, r7, #12 │ │ │ │ ldr lr, [pc, #56] @ fffe8 <__cxa_atexit@plt+0xf4048> │ │ │ │ @@ -249871,15 +249871,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0129c218 │ │ │ │ + strdeq ip, [r9, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 100040 <__cxa_atexit@plt+0xf40a0> │ │ │ │ @@ -249975,15 +249975,15 @@ │ │ │ │ mov r7, lr │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10018c <__cxa_atexit@plt+0xf41ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - qsubeq ip, r8, r9 │ │ │ │ + @ instruction: 0x0129c038 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ @@ -250021,15 +250021,15 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0x0129bfec │ │ │ │ + smlawteq r9, ip, pc, fp @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r1, [r3, #2] │ │ │ │ add r3, r3, #6 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ ldr r8, [pc, #24] @ 100280 <__cxa_atexit@plt+0xf42e0> │ │ │ │ @@ -250070,15 +250070,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 100308 <__cxa_atexit@plt+0xf4368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0119b1b4 │ │ │ │ + @ instruction: 0x0119b194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #16] @ 100334 <__cxa_atexit@plt+0xf4394> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -250129,15 +250129,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 100474 <__cxa_atexit@plt+0xf44d4> │ │ │ │ @@ -250167,15 +250167,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + @ instruction: 0x0119affc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #92] @ 100500 <__cxa_atexit@plt+0xf4560> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -250224,16 +250224,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129bda8 │ │ │ │ - @ instruction: 0x0129be04 │ │ │ │ + smlawbeq r9, r8, sp, fp │ │ │ │ + @ instruction: 0x0129bde4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 100630 <__cxa_atexit@plt+0xf4690> │ │ │ │ @@ -250347,18 +250347,18 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129bbe0 │ │ │ │ + smlawteq r9, r0, fp, fp │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0129bc38 │ │ │ │ - smlawbeq r9, ip, ip, fp │ │ │ │ + @ instruction: 0x0129bc18 │ │ │ │ + @ instruction: 0x0129bc6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1007c4 <__cxa_atexit@plt+0xf4824> │ │ │ │ @@ -250376,16 +250376,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129bba8 │ │ │ │ - smlawbeq r9, r0, fp, fp │ │ │ │ + smlawbeq r9, r8, fp, fp │ │ │ │ + @ instruction: 0x0129bb60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10083c <__cxa_atexit@plt+0xf489c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -250432,19 +250432,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b 1008a4 <__cxa_atexit@plt+0xf4904> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129ba94 │ │ │ │ - @ instruction: 0x0129bb44 │ │ │ │ - ldrdeq fp, [r9, -r4]! │ │ │ │ - smlawbeq r9, r4, fp, fp │ │ │ │ - @ instruction: 0x0129bb18 │ │ │ │ + @ instruction: 0x0129ba74 │ │ │ │ + @ instruction: 0x0129bb24 │ │ │ │ + @ instruction: 0x0129bab4 │ │ │ │ + @ instruction: 0x0129bb64 │ │ │ │ + strdeq fp, [r9, -r8]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 100944 <__cxa_atexit@plt+0xf49a4> │ │ │ │ ldr r3, [pc, #112] @ 100954 <__cxa_atexit@plt+0xf49b4> │ │ │ │ @@ -250475,15 +250475,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10095c <__cxa_atexit@plt+0xf49bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, r4, ror #22 │ │ │ │ + tsteq r9, r4, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 1009a0 <__cxa_atexit@plt+0xf4a00> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -250564,19 +250564,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129ba70 │ │ │ │ + @ instruction: 0x0129ba50 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ - @ instruction: 0x0129b91c │ │ │ │ + strdeq fp, [r9, -ip]! │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - smlawteq r9, r0, r9, fp │ │ │ │ + @ instruction: 0x0129b9a0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -250637,20 +250637,20 @@ │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129b81c │ │ │ │ + strdeq fp, [r9, -ip]! │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq fp, [r9, -ip]! │ │ │ │ + @ instruction: 0x0129b7bc │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0x0129b874 │ │ │ │ + @ instruction: 0x0129b854 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 100ad4 <__cxa_atexit@plt+0xf4b34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -250754,24 +250754,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129b6e0 │ │ │ │ + smlawteq r9, r0, r6, fp │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0129b6ac │ │ │ │ + smlawbeq r9, ip, r6, fp │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0x0129b744 │ │ │ │ - @ instruction: 0x0129b620 │ │ │ │ + @ instruction: 0x0129b724 │ │ │ │ + @ instruction: 0x0129b600 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - @ instruction: 0x0129b6bc │ │ │ │ + @ instruction: 0x0129b69c │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 100c10 <__cxa_atexit@plt+0xf4c70> │ │ │ │ mov lr, r5 │ │ │ │ @@ -250891,24 +250891,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r9, r4, r4, fp │ │ │ │ + @ instruction: 0x0129b4a4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlawbeq r9, r0, r4, fp │ │ │ │ + @ instruction: 0x0129b460 │ │ │ │ @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0x0129b514 │ │ │ │ - @ instruction: 0x0129b3ec │ │ │ │ + strdeq fp, [r9, -r4]! │ │ │ │ + smlawteq r9, ip, r3, fp │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - smlawbeq r9, r8, r4, fp │ │ │ │ + @ instruction: 0x0129b468 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 100df8 <__cxa_atexit@plt+0xf4e58> │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -250949,17 +250949,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 1010d0 <__cxa_atexit@plt+0xf5130> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r9, ip, r2, fp │ │ │ │ + @ instruction: 0x0129b2ac │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ - @ instruction: 0x0129b368 │ │ │ │ + @ instruction: 0x0129b348 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10110c <__cxa_atexit@plt+0xf516c> │ │ │ │ ldr r2, [pc, #36] @ 101114 <__cxa_atexit@plt+0xf5174> │ │ │ │ @@ -250969,16 +250969,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ - @ instruction: 0x0129b0e0 │ │ │ │ + tsteq r9, r8, asr r3 │ │ │ │ + smlawteq r9, r0, r0, fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 101180 <__cxa_atexit@plt+0xf51e0> │ │ │ │ ldr r3, [pc, #84] @ 101190 <__cxa_atexit@plt+0xf51f0> │ │ │ │ @@ -251002,15 +251002,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 101198 <__cxa_atexit@plt+0xf51f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #16] @ 1011c4 <__cxa_atexit@plt+0xf5224> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -251050,15 +251050,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1012b0 <__cxa_atexit@plt+0xf5310> │ │ │ │ @@ -251077,15 +251077,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0119a1dc │ │ │ │ + @ instruction: 0x0119a1bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1012f0 <__cxa_atexit@plt+0xf5350> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -251285,15 +251285,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r9, r8, lsr #30 │ │ │ │ + tsteq r9, r8, lsl #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10166c <__cxa_atexit@plt+0xf56cc> │ │ │ │ @@ -251319,19 +251319,19 @@ │ │ │ │ b 10167c <__cxa_atexit@plt+0xf56dc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 10168c <__cxa_atexit@plt+0xf56ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #29 │ │ │ │ + tsteq r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x0104e2b7 │ │ │ │ - @ instruction: 0x01199e94 │ │ │ │ + tsteq r9, r4, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1016f8 <__cxa_atexit@plt+0xf5758> │ │ │ │ @@ -251349,17 +251349,17 @@ │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, asr #28 │ │ │ │ - @ instruction: 0x01199dd4 │ │ │ │ - @ instruction: 0x0129ac40 │ │ │ │ + tsteq r9, r8, lsr #28 │ │ │ │ + @ instruction: 0x01199db4 │ │ │ │ + @ instruction: 0x0129ac20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 101728 <__cxa_atexit@plt+0xf5788> │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ smlatteq r4, r0, r1, lr │ │ │ │ @@ -251378,15 +251378,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x01199dd0 │ │ │ │ + @ instruction: 0x01199db0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1017e0 <__cxa_atexit@plt+0xf5840> │ │ │ │ @@ -251412,26 +251412,26 @@ │ │ │ │ b 1017f0 <__cxa_atexit@plt+0xf5850> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 101800 <__cxa_atexit@plt+0xf5860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #26 │ │ │ │ + tsteq r9, r4, asr #26 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ tsteq r4, r3, asr #2 │ │ │ │ - tsteq r9, ip, lsr sp │ │ │ │ + tsteq r9, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r9, r0, lsr sp │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 101874 <__cxa_atexit@plt+0xf58d4> │ │ │ │ @@ -251447,16 +251447,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10188c <__cxa_atexit@plt+0xf58ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01199cf4 │ │ │ │ - @ instruction: 0x01199cd0 │ │ │ │ + @ instruction: 0x01199cd4 │ │ │ │ + @ instruction: 0x01199cb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -251513,20 +251513,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r1 │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ ldrdeq sp, [r4, -pc] │ │ │ │ - @ instruction: 0x01199bd4 │ │ │ │ - tsteq r9, r8, lsl ip │ │ │ │ + @ instruction: 0x01199bb4 │ │ │ │ + @ instruction: 0x01199bf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x01199bfc │ │ │ │ - tsteq r9, r0, ror #24 │ │ │ │ + @ instruction: 0x01199bdc │ │ │ │ + tsteq r9, r0, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1019f0 <__cxa_atexit@plt+0xf5a50> │ │ │ │ @@ -251542,16 +251542,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 101a08 <__cxa_atexit@plt+0xf5a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsr ip │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ + tsteq r9, r4, lsl ip │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 101a94 <__cxa_atexit@plt+0xf5af4> │ │ │ │ @@ -251606,23 +251606,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - tsteq r9, r0, lsl #23 │ │ │ │ - tsteq r9, r0, lsr #22 │ │ │ │ - @ instruction: 0x0129a8b4 │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ + tsteq r9, r0, lsl #22 │ │ │ │ + @ instruction: 0x0129a894 │ │ │ │ + tsteq r9, r0, lsr fp │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r9, ip, lsl #21 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ + tsteq r9, ip, ror #20 │ │ │ │ + @ instruction: 0x01199af0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -251642,19 +251642,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 101ba0 <__cxa_atexit@plt+0xf5c00> │ │ │ │ ldr r8, [pc, #28] @ 101ba4 <__cxa_atexit@plt+0xf5c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #22 │ │ │ │ + tsteq r9, r0, lsl #22 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r9, r8, lsr #21 │ │ │ │ - tsteq r9, ip, ror #21 │ │ │ │ - tsteq r9, ip, ror #21 │ │ │ │ + tsteq r9, r8, lsl #21 │ │ │ │ + tsteq r9, ip, asr #21 │ │ │ │ + tsteq r9, ip, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 101c08 <__cxa_atexit@plt+0xf5c68> │ │ │ │ ldr r7, [pc, #76] @ 101c18 <__cxa_atexit@plt+0xf5c78> │ │ │ │ @@ -251676,28 +251676,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 101c20 <__cxa_atexit@plt+0xf5c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r0, lsr #21 │ │ │ │ - tsteq r9, r4, ror sl │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ + tsteq r9, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 101c50 <__cxa_atexit@plt+0xf5cb0> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r4, asr #20 │ │ │ │ + tsteq r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 101c98 <__cxa_atexit@plt+0xf5cf8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 101cb0 <__cxa_atexit@plt+0xf5d10> │ │ │ │ @@ -251761,16 +251761,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strdeq sl, [r9, -r0]! │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ + ldrdeq sl, [r9, -r0]! │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 101dd4 <__cxa_atexit@plt+0xf5e34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -251813,21 +251813,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, lsl #17 │ │ │ │ - @ instruction: 0x0119989c │ │ │ │ - @ instruction: 0x0129a554 │ │ │ │ - tsteq r9, ip, lsl #17 │ │ │ │ + tsteq r9, r4, ror #16 │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ + @ instruction: 0x0129a534 │ │ │ │ + tsteq r9, ip, ror #16 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - tsteq r9, ip, lsl #16 │ │ │ │ - tsteq r9, r0, asr r8 │ │ │ │ + tsteq r9, ip, ror #15 │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -251847,19 +251847,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 101ed4 <__cxa_atexit@plt+0xf5f34> │ │ │ │ ldr r8, [pc, #28] @ 101ed8 <__cxa_atexit@plt+0xf5f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ + tsteq r9, r8, lsr r8 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ - tsteq r9, r4, lsr #16 │ │ │ │ - tsteq r9, r4, lsr #16 │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ + tsteq r9, r4, lsl #16 │ │ │ │ + tsteq r9, r4, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 101f3c <__cxa_atexit@plt+0xf5f9c> │ │ │ │ ldr r7, [pc, #76] @ 101f4c <__cxa_atexit@plt+0xf5fac> │ │ │ │ @@ -251881,28 +251881,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 101f54 <__cxa_atexit@plt+0xf5fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x011997d8 │ │ │ │ - tsteq r9, ip, lsr #15 │ │ │ │ + @ instruction: 0x011997b8 │ │ │ │ + tsteq r9, ip, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 101f84 <__cxa_atexit@plt+0xf5fe4> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, ip, ror r7 │ │ │ │ + tsteq r9, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 101fcc <__cxa_atexit@plt+0xf602c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 101fe4 <__cxa_atexit@plt+0xf6044> │ │ │ │ @@ -251966,16 +251966,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x0129a1bc │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ + @ instruction: 0x0129a19c │ │ │ │ + tsteq r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 102108 <__cxa_atexit@plt+0xf6168> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -252018,21 +252018,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, asr r5 │ │ │ │ - @ instruction: 0x011995d4 │ │ │ │ - @ instruction: 0x0129a220 │ │ │ │ - tsteq r9, r4, asr #11 │ │ │ │ + tsteq r9, r0, lsr r5 │ │ │ │ + @ instruction: 0x011995b4 │ │ │ │ + @ instruction: 0x0129a200 │ │ │ │ + tsteq r9, r4, lsr #11 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0x011994d8 │ │ │ │ - tsteq r9, r8, lsl #11 │ │ │ │ + @ instruction: 0x011994b8 │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -252052,18 +252052,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 102208 <__cxa_atexit@plt+0xf6268> │ │ │ │ ldr r8, [pc, #28] @ 10220c <__cxa_atexit@plt+0xf626c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199590 │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ - tsteq r9, ip, asr r5 │ │ │ │ + tsteq r9, r0, lsr #8 │ │ │ │ + tsteq r9, ip, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10227c <__cxa_atexit@plt+0xf62dc> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -252089,15 +252089,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01299fa0 │ │ │ │ + smlawbeq r9, r0, pc, r9 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1022e0 <__cxa_atexit@plt+0xf6340> │ │ │ │ @@ -252166,15 +252166,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r9, r4, lsr #7 │ │ │ │ + tsteq r9, r4, lsl #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102428 <__cxa_atexit@plt+0xf6488> │ │ │ │ ldr r7, [pc, #76] @ 102438 <__cxa_atexit@plt+0xf6498> │ │ │ │ @@ -252196,28 +252196,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 102440 <__cxa_atexit@plt+0xf64a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r8, asr r3 │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ + tsteq r9, r8, lsr r3 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 102470 <__cxa_atexit@plt+0xf64d0> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x011992fc │ │ │ │ + @ instruction: 0x011992dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10250c <__cxa_atexit@plt+0xf656c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 102524 <__cxa_atexit@plt+0xf6584> │ │ │ │ @@ -252326,15 +252326,15 @@ │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 1026a4 <__cxa_atexit@plt+0xf6704> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -252377,21 +252377,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01198fb4 │ │ │ │ - tsteq r9, r4, lsr #1 │ │ │ │ - smlawbeq r9, r4, ip, r9 │ │ │ │ - @ instruction: 0x01199094 │ │ │ │ + @ instruction: 0x01198f94 │ │ │ │ + tsteq r9, r4, lsl #1 │ │ │ │ + @ instruction: 0x01299c64 │ │ │ │ + tsteq r9, r4, ror r0 │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ - tsteq r9, ip, lsr pc │ │ │ │ - tsteq r9, r8, asr r0 │ │ │ │ + tsteq r9, ip, lsl pc │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -252411,19 +252411,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 1027a4 <__cxa_atexit@plt+0xf6804> │ │ │ │ ldr r8, [pc, #28] @ 1027a8 <__cxa_atexit@plt+0xf6808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - tsteq r9, r4, lsr #29 │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ + tsteq r9, r4, lsl #29 │ │ │ │ + tsteq r9, ip │ │ │ │ + tsteq r9, ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10280c <__cxa_atexit@plt+0xf686c> │ │ │ │ ldr r7, [pc, #76] @ 10281c <__cxa_atexit@plt+0xf687c> │ │ │ │ @@ -252445,28 +252445,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 102824 <__cxa_atexit@plt+0xf6884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r0, ror #31 │ │ │ │ - @ instruction: 0x01198fb4 │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ + @ instruction: 0x01198f94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 102854 <__cxa_atexit@plt+0xf68b4> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r4, lsl #31 │ │ │ │ + tsteq r9, r4, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 102898 <__cxa_atexit@plt+0xf68f8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1028b0 <__cxa_atexit@plt+0xf6910> │ │ │ │ @@ -252529,15 +252529,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r9, r8, ror #28 │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 1029d0 <__cxa_atexit@plt+0xf6a30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -252580,21 +252580,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, lsl #25 │ │ │ │ - tsteq r9, r4, ror #27 │ │ │ │ - @ instruction: 0x01299958 │ │ │ │ - @ instruction: 0x01198dd4 │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ + tsteq r9, r4, asr #27 │ │ │ │ + @ instruction: 0x01299938 │ │ │ │ + @ instruction: 0x01198db4 │ │ │ │ @ instruction: 0xfffff024 │ │ │ │ - tsteq r9, r0, lsl ip │ │ │ │ - @ instruction: 0x01198d98 │ │ │ │ + @ instruction: 0x01198bf0 │ │ │ │ + tsteq r9, r8, ror sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102a94 <__cxa_atexit@plt+0xf6af4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -252603,16 +252603,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01299758 │ │ │ │ - tsteq r9, r0, lsl #27 │ │ │ │ + @ instruction: 0x01299738 │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102b00 <__cxa_atexit@plt+0xf6b60> │ │ │ │ ldr r7, [pc, #76] @ 102b10 <__cxa_atexit@plt+0xf6b70> │ │ │ │ @@ -252634,28 +252634,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 102b18 <__cxa_atexit@plt+0xf6b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r4, lsr sp │ │ │ │ - tsteq r9, r8, lsl #26 │ │ │ │ + tsteq r9, r4, lsl sp │ │ │ │ + tsteq r9, r8, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 102b48 <__cxa_atexit@plt+0xf6ba8> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01198cd8 │ │ │ │ + @ instruction: 0x01198cb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 102b8c <__cxa_atexit@plt+0xf6bec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 102ba4 <__cxa_atexit@plt+0xf6c04> │ │ │ │ @@ -252721,15 +252721,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x01198bb0 │ │ │ │ + @ instruction: 0x01198b90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 102cd0 <__cxa_atexit@plt+0xf6d30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -252772,21 +252772,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ - @ instruction: 0x01299658 │ │ │ │ - @ instruction: 0x01198ad4 │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ + tsteq r9, r0, lsr fp │ │ │ │ + @ instruction: 0x01299638 │ │ │ │ + @ instruction: 0x01198ab4 │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ - tsteq r9, r0, lsl r9 │ │ │ │ - @ instruction: 0x01198a98 │ │ │ │ + @ instruction: 0x011988f0 │ │ │ │ + tsteq r9, r8, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -252806,19 +252806,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 102dd0 <__cxa_atexit@plt+0xf6e30> │ │ │ │ ldr r8, [pc, #28] @ 102dd4 <__cxa_atexit@plt+0xf6e34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #21 │ │ │ │ + tsteq r9, r8, asr #21 │ │ │ │ @ instruction: 0xffffec84 │ │ │ │ - tsteq r9, r8, ror r8 │ │ │ │ - @ instruction: 0x01198ab4 │ │ │ │ - @ instruction: 0x01198ab4 │ │ │ │ + tsteq r9, r8, asr r8 │ │ │ │ + @ instruction: 0x01198a94 │ │ │ │ + @ instruction: 0x01198a94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102e38 <__cxa_atexit@plt+0xf6e98> │ │ │ │ ldr r7, [pc, #76] @ 102e48 <__cxa_atexit@plt+0xf6ea8> │ │ │ │ @@ -252840,28 +252840,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 102e50 <__cxa_atexit@plt+0xf6eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ - tsteq r9, ip, lsr sl │ │ │ │ + tsteq r9, r8, asr #20 │ │ │ │ + tsteq r9, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 102e80 <__cxa_atexit@plt+0xf6ee0> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, ip, lsl #20 │ │ │ │ + tsteq r9, ip, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 102ec8 <__cxa_atexit@plt+0xf6f28> │ │ │ │ cmp r3, #3 │ │ │ │ bne 102ee0 <__cxa_atexit@plt+0xf6f40> │ │ │ │ @@ -252922,16 +252922,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlawteq r9, r8, r2, r9 │ │ │ │ - @ instruction: 0x011988f4 │ │ │ │ + @ instruction: 0x012992a8 │ │ │ │ + @ instruction: 0x011988d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 102ff8 <__cxa_atexit@plt+0xf7058> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -252974,21 +252974,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ - tsteq r9, r0, ror r8 │ │ │ │ - @ instruction: 0x01299330 │ │ │ │ - tsteq r9, r0, ror #16 │ │ │ │ + tsteq r9, r0, asr #12 │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ + @ instruction: 0x01299310 │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ @ instruction: 0xffffe9fc │ │ │ │ - tsteq r9, r8, ror #11 │ │ │ │ - tsteq r9, r4, lsr #16 │ │ │ │ + tsteq r9, r8, asr #11 │ │ │ │ + tsteq r9, r4, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1030d8 <__cxa_atexit@plt+0xf7138> │ │ │ │ @@ -253011,21 +253011,21 @@ │ │ │ │ ldr sl, [pc, #40] @ 103110 <__cxa_atexit@plt+0xf7170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #16 │ │ │ │ - tsteq r9, r4, lsr #16 │ │ │ │ + tsteq r9, r0, lsr #16 │ │ │ │ + tsteq r9, r4, lsl #16 │ │ │ │ @ instruction: 0xffffe7e0 │ │ │ │ - tsteq r9, ip, lsl #9 │ │ │ │ - @ instruction: 0x011987f0 │ │ │ │ - tsteq r9, r0, lsl #16 │ │ │ │ - tsteq r9, ip, lsr r8 │ │ │ │ + tsteq r9, ip, ror #8 │ │ │ │ + @ instruction: 0x011987d0 │ │ │ │ + tsteq r9, r0, ror #15 │ │ │ │ + tsteq r9, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10315c <__cxa_atexit@plt+0xf71bc> │ │ │ │ @@ -253041,16 +253041,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 103174 <__cxa_atexit@plt+0xf71d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, lsl #16 │ │ │ │ - @ instruction: 0x011987dc │ │ │ │ + tsteq r9, ip, ror #15 │ │ │ │ + @ instruction: 0x011987bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 1031d4 <__cxa_atexit@plt+0xf7234> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -253097,23 +253097,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, asr #7 │ │ │ │ - tsteq r9, r8, ror #14 │ │ │ │ - @ instruction: 0x01299154 │ │ │ │ - tsteq r9, r4, asr r7 │ │ │ │ - tsteq r9, r4, ror #13 │ │ │ │ + tsteq r9, r8, lsr #7 │ │ │ │ + tsteq r9, r8, asr #14 │ │ │ │ + @ instruction: 0x01299134 │ │ │ │ + tsteq r9, r4, lsr r7 │ │ │ │ + tsteq r9, r4, asr #13 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ - tsteq r9, r4, asr #6 │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ - tsteq r9, ip, lsl #14 │ │ │ │ + tsteq r9, r4, lsr #6 │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ + tsteq r9, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1032b0 <__cxa_atexit@plt+0xf7310> │ │ │ │ ldr r2, [pc, #36] @ 1032b8 <__cxa_atexit@plt+0xf7318> │ │ │ │ ldr r1, [pc, #36] @ 1032bc <__cxa_atexit@plt+0xf731c> │ │ │ │ @@ -253122,16 +253122,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011981dc │ │ │ │ - @ instruction: 0x01298f3c │ │ │ │ + @ instruction: 0x011981bc │ │ │ │ + @ instruction: 0x01298f1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1032f8 <__cxa_atexit@plt+0xf7358> │ │ │ │ ldr r2, [pc, #36] @ 103300 <__cxa_atexit@plt+0xf7360> │ │ │ │ ldr r1, [pc, #36] @ 103304 <__cxa_atexit@plt+0xf7364> │ │ │ │ @@ -253140,16 +253140,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #3 │ │ │ │ - strdeq r8, [r9, -r4]! │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ + ldrdeq r8, [r9, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103340 <__cxa_atexit@plt+0xf73a0> │ │ │ │ ldr r2, [pc, #36] @ 103348 <__cxa_atexit@plt+0xf73a8> │ │ │ │ ldr r1, [pc, #36] @ 10334c <__cxa_atexit@plt+0xf73ac> │ │ │ │ @@ -253158,17 +253158,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #2 │ │ │ │ - @ instruction: 0x01298eac │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ + tsteq r9, ip, lsr #2 │ │ │ │ + smlawbeq r9, ip, lr, r8 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1033c0 <__cxa_atexit@plt+0xf7420> │ │ │ │ ldr r3, [pc, #92] @ 1033d0 <__cxa_atexit@plt+0xf7430> │ │ │ │ @@ -253194,29 +253194,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1033d8 <__cxa_atexit@plt+0xf7438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x011985d8 │ │ │ │ - @ instruction: 0x011985b0 │ │ │ │ + @ instruction: 0x011985b8 │ │ │ │ + @ instruction: 0x01198590 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 10340c <__cxa_atexit@plt+0xf746c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ b e4a8a4 <__cxa_atexit@plt+0xe3e904> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, ip, ror r5 │ │ │ │ + tsteq r9, ip, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 10344c <__cxa_atexit@plt+0xf74ac> │ │ │ │ tst r7, #3 │ │ │ │ @@ -253224,15 +253224,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 103444 <__cxa_atexit@plt+0xf74a4> │ │ │ │ b 10345c <__cxa_atexit@plt+0xf74bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, ip, lsr r5 │ │ │ │ + tsteq r9, ip, lsl r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r2, [pc, #180] @ 103524 <__cxa_atexit@plt+0xf7584> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -253281,15 +253281,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r6, [pc, #112] @ 1035c8 <__cxa_atexit@plt+0xf7628> │ │ │ │ @@ -253321,15 +253321,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0x011983b8 │ │ │ │ + @ instruction: 0x01198398 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 103628 <__cxa_atexit@plt+0xf7688> │ │ │ │ @@ -253347,15 +253347,15 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tsteq r9, r0, asr r3 │ │ │ │ + tsteq r9, r0, lsr r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 103684 <__cxa_atexit@plt+0xf76e4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, r5, #28 │ │ │ │ @@ -253400,31 +253400,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - tsteq r9, r0, lsl #5 │ │ │ │ + tsteq r9, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - tsteq r9, r8, asr r2 │ │ │ │ + tsteq r9, r8, lsr r2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10374c <__cxa_atexit@plt+0xf77ac> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r8, lsr #4 │ │ │ │ + tsteq r9, r8, lsl #4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103794 <__cxa_atexit@plt+0xf77f4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1037ac <__cxa_atexit@plt+0xf780c> │ │ │ │ @@ -253451,15 +253451,15 @@ │ │ │ │ beq 1037c8 <__cxa_atexit@plt+0xf7828> │ │ │ │ b 10385c <__cxa_atexit@plt+0xf78bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0119819c │ │ │ │ + tsteq r9, ip, ror r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 103800 <__cxa_atexit@plt+0xf7860> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -253468,27 +253468,27 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r8, asr r1 │ │ │ │ + tsteq r9, r8, lsr r1 │ │ │ │ andeq r0, r0, r9, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10384c <__cxa_atexit@plt+0xf78ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 1038ac <__cxa_atexit@plt+0xf790c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -253535,24 +253535,24 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01197cf0 │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ - @ instruction: 0x01298a7c │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ - tsteq r9, ip │ │ │ │ + @ instruction: 0x01197cd0 │ │ │ │ + tsteq r9, r8 │ │ │ │ + @ instruction: 0x01298a5c │ │ │ │ + tsteq r9, r8 │ │ │ │ + tsteq r9, ip, ror #31 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ - tsteq r9, ip, ror #24 │ │ │ │ - @ instruction: 0x01197fd0 │ │ │ │ - tsteq r9, r0, ror #31 │ │ │ │ - tsteq r9, r4, lsr #1 │ │ │ │ + tsteq r9, ip, asr #24 │ │ │ │ + @ instruction: 0x01197fb0 │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ + tsteq r9, r4, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 103998 <__cxa_atexit@plt+0xf79f8> │ │ │ │ @@ -253568,16 +253568,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1039b0 <__cxa_atexit@plt+0xf7a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, ror r0 │ │ │ │ - tsteq r9, r4, asr #32 │ │ │ │ + tsteq r9, r4, asr r0 │ │ │ │ + tsteq r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 103a10 <__cxa_atexit@plt+0xf7a70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -253624,24 +253624,24 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, ip, lsl #23 │ │ │ │ - @ instruction: 0x01197fbc │ │ │ │ - @ instruction: 0x01298918 │ │ │ │ - @ instruction: 0x01197fbc │ │ │ │ - tsteq r9, r0, lsr #31 │ │ │ │ + tsteq r9, ip, ror #22 │ │ │ │ + @ instruction: 0x01197f9c │ │ │ │ + strdeq r8, [r9, -r8]! @ │ │ │ │ + @ instruction: 0x01197f9c │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ @ instruction: 0xffffde64 │ │ │ │ - tsteq r9, r8, lsl #22 │ │ │ │ - tsteq r9, r4, ror #30 │ │ │ │ - tsteq r9, r4, ror pc │ │ │ │ - tsteq r9, r4, lsr #31 │ │ │ │ + tsteq r9, r8, ror #21 │ │ │ │ + tsteq r9, r4, asr #30 │ │ │ │ + tsteq r9, r4, asr pc │ │ │ │ + tsteq r9, r4, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103b14 <__cxa_atexit@plt+0xf7b74> │ │ │ │ ldr r7, [pc, #76] @ 103b24 <__cxa_atexit@plt+0xf7b84> │ │ │ │ @@ -253663,28 +253663,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 103b2c <__cxa_atexit@plt+0xf7b8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r8, asr pc │ │ │ │ - tsteq r9, ip, lsr #30 │ │ │ │ + tsteq r9, r8, lsr pc │ │ │ │ + tsteq r9, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 103b5c <__cxa_atexit@plt+0xf7bbc> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01197efc │ │ │ │ + @ instruction: 0x01197edc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103b8c <__cxa_atexit@plt+0xf7bec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 103ba4 <__cxa_atexit@plt+0xf7c04> │ │ │ │ @@ -253704,15 +253704,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 103bc0 <__cxa_atexit@plt+0xf7c20> │ │ │ │ b 103bdc <__cxa_atexit@plt+0xf7c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - tsteq r9, ip, lsl #29 │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 103c2c <__cxa_atexit@plt+0xf7c8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -253748,19 +253748,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, lsl lr │ │ │ │ - tsteq r9, ip, lsr #28 │ │ │ │ - strdeq r8, [r9, -ip]! │ │ │ │ + @ instruction: 0x01197df4 │ │ │ │ + tsteq r9, ip, lsl #28 │ │ │ │ + ldrdeq r8, [r9, -ip]! │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x01197db0 │ │ │ │ + @ instruction: 0x01197d90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103ce0 <__cxa_atexit@plt+0xf7d40> │ │ │ │ ldr r2, [pc, #56] @ 103ce8 <__cxa_atexit@plt+0xf7d48> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -253774,17 +253774,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011977b4 │ │ │ │ - @ instruction: 0x0129851c │ │ │ │ - @ instruction: 0x01298520 │ │ │ │ + @ instruction: 0x01197794 │ │ │ │ + strdeq r8, [r9, -ip]! │ │ │ │ + @ instruction: 0x01298500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103d40 <__cxa_atexit@plt+0xf7da0> │ │ │ │ ldr r2, [pc, #56] @ 103d48 <__cxa_atexit@plt+0xf7da8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -253798,17 +253798,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r7 │ │ │ │ - @ instruction: 0x012984bc │ │ │ │ - smlawteq r9, r0, r4, r8 │ │ │ │ + tsteq r9, ip, lsr r7 │ │ │ │ + @ instruction: 0x0129849c │ │ │ │ + @ instruction: 0x012984a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #36 @ 0x24 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103df4 <__cxa_atexit@plt+0xf7e54> │ │ │ │ ldr lr, [pc, #136] @ 103dfc <__cxa_atexit@plt+0xf7e5c> │ │ │ │ @@ -253845,15 +253845,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x0129844c │ │ │ │ + @ instruction: 0x0129842c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 103e48 <__cxa_atexit@plt+0xf7ea8> │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -253863,15 +253863,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r3, [pc, #12] @ 103e4c <__cxa_atexit@plt+0xf7eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 10a561c <__cxa_atexit@plt+0x109967c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlawteq r9, r0, r3, r8 │ │ │ │ + @ instruction: 0x012983a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 103e78 <__cxa_atexit@plt+0xf7ed8> │ │ │ │ ldr r7, [pc, #40] @ 103e94 <__cxa_atexit@plt+0xf7ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -253881,15 +253881,15 @@ │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 103e90 <__cxa_atexit@plt+0xf7ef0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x012984b4 │ │ │ │ + @ instruction: 0x01298494 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103eec <__cxa_atexit@plt+0xf7f4c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -253928,19 +253928,19 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012983ec │ │ │ │ + smlawteq r9, ip, r3, r8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0129831c │ │ │ │ - @ instruction: 0x01298494 │ │ │ │ - @ instruction: 0x01298414 │ │ │ │ + strdeq r8, [r9, -ip]! │ │ │ │ + @ instruction: 0x01298474 │ │ │ │ + strdeq r8, [r9, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 103fbc <__cxa_atexit@plt+0xf801c> │ │ │ │ @@ -253958,16 +253958,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012983a0 │ │ │ │ - smlawbeq r9, r8, r3, r8 │ │ │ │ + smlawbeq r9, r0, r3, r8 │ │ │ │ + @ instruction: 0x01298368 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 104040 <__cxa_atexit@plt+0xf80a0> │ │ │ │ ldr r3, [pc, #96] @ 104050 <__cxa_atexit@plt+0xf80b0> │ │ │ │ @@ -253994,15 +253994,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 104058 <__cxa_atexit@plt+0xf80b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x011981dc │ │ │ │ + @ instruction: 0x011981bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 10408c <__cxa_atexit@plt+0xf80ec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -254054,15 +254054,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - ldrdeq r8, [r9, -ip]! │ │ │ │ + strheq r8, [r9, -ip]! │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 104190 <__cxa_atexit@plt+0xf81f0> │ │ │ │ @@ -254090,17 +254090,17 @@ │ │ │ │ str r1, [r3, #-12]! │ │ │ │ mov r1, #3 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ b e4ac44 <__cxa_atexit@plt+0xe3eca4> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01298030 │ │ │ │ + @ instruction: 0x01298010 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01298068 │ │ │ │ + @ instruction: 0x01298048 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 104200 <__cxa_atexit@plt+0xf8260> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ @@ -254166,20 +254166,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r8, [r9, -r0]! │ │ │ │ - smlawteq r9, r4, r0, r8 │ │ │ │ - smlawbeq r9, r8, r1, r8 │ │ │ │ - tsteq r9, ip, lsr #3 │ │ │ │ - @ instruction: 0x01298150 │ │ │ │ - @ instruction: 0x0129806c │ │ │ │ + ldrdeq r8, [r9, -r0]! │ │ │ │ + @ instruction: 0x012980a4 │ │ │ │ + @ instruction: 0x01298168 │ │ │ │ + tsteq r9, ip, lsl #3 │ │ │ │ + @ instruction: 0x01298130 │ │ │ │ + @ instruction: 0x0129804c │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10433c <__cxa_atexit@plt+0xf839c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ @@ -254281,35 +254281,35 @@ │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01297f94 │ │ │ │ - @ instruction: 0x01297f78 │ │ │ │ - @ instruction: 0x01297f50 │ │ │ │ - @ instruction: 0x01297e94 │ │ │ │ - @ instruction: 0x01297fe4 │ │ │ │ - @ instruction: 0x01297f04 │ │ │ │ - @ instruction: 0x01297f00 │ │ │ │ - @ instruction: 0x01298038 │ │ │ │ + @ instruction: 0x01297f74 │ │ │ │ @ instruction: 0x01297f58 │ │ │ │ - @ instruction: 0x01297f54 │ │ │ │ - @ instruction: 0x01297fa0 │ │ │ │ - smlawteq r9, r0, lr, r7 │ │ │ │ + @ instruction: 0x01297f30 │ │ │ │ + @ instruction: 0x01297e74 │ │ │ │ + smlawteq r9, r4, pc, r7 @ │ │ │ │ + @ instruction: 0x01297ee4 │ │ │ │ + @ instruction: 0x01297ee0 │ │ │ │ + @ instruction: 0x01298018 │ │ │ │ + @ instruction: 0x01297f38 │ │ │ │ + @ instruction: 0x01297f34 │ │ │ │ + smlawbeq r9, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x01297ea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 104524 <__cxa_atexit@plt+0xf8584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01297e08 │ │ │ │ + @ instruction: 0x01297de8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 104574 <__cxa_atexit@plt+0xf85d4> │ │ │ │ ldr r2, [pc, #56] @ 10457c <__cxa_atexit@plt+0xf85dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -254323,17 +254323,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #30 │ │ │ │ - smlawbeq r9, r8, ip, r7 │ │ │ │ - smlawbeq r9, ip, ip, r7 │ │ │ │ + tsteq r9, r8, lsl #30 │ │ │ │ + @ instruction: 0x01297c68 │ │ │ │ + @ instruction: 0x01297c6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1045d4 <__cxa_atexit@plt+0xf8634> │ │ │ │ ldr r2, [pc, #56] @ 1045dc <__cxa_atexit@plt+0xf863c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -254347,17 +254347,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #25 │ │ │ │ - @ instruction: 0x01297c28 │ │ │ │ - @ instruction: 0x01297c2c │ │ │ │ + tsteq r9, r0, ror #24 │ │ │ │ + @ instruction: 0x01297c08 │ │ │ │ + @ instruction: 0x01297c0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 104654 <__cxa_atexit@plt+0xf86b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -254385,16 +254385,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01297bb8 │ │ │ │ - smlawteq r9, r8, fp, r7 │ │ │ │ + @ instruction: 0x01297b98 │ │ │ │ + @ instruction: 0x01297ba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1046c8 <__cxa_atexit@plt+0xf8728> │ │ │ │ ldr r2, [pc, #56] @ 1046d0 <__cxa_atexit@plt+0xf8730> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -254408,17 +254408,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #27 │ │ │ │ - @ instruction: 0x01297b34 │ │ │ │ - @ instruction: 0x01297b38 │ │ │ │ + tsteq r9, ip, lsr #27 │ │ │ │ + @ instruction: 0x01297b14 │ │ │ │ + @ instruction: 0x01297b18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10475c <__cxa_atexit@plt+0xf87bc> │ │ │ │ ldr lr, [pc, #104] @ 104764 <__cxa_atexit@plt+0xf87c4> │ │ │ │ @@ -254492,16 +254492,16 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01297a0c │ │ │ │ - @ instruction: 0x01297b1c │ │ │ │ + @ instruction: 0x012979ec │ │ │ │ + strdeq r7, [r9, -ip]! │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 104868 <__cxa_atexit@plt+0xf88c8> │ │ │ │ ldmib r5, {r0, r3} │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -254511,15 +254511,15 @@ │ │ │ │ stmda r5, {r0, lr} │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 10486c <__cxa_atexit@plt+0xf88cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 10a56fc <__cxa_atexit@plt+0x109975c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x012979a0 │ │ │ │ + smlawbeq r9, r0, r9, r7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 104898 <__cxa_atexit@plt+0xf88f8> │ │ │ │ ldr r7, [pc, #104] @ 1048f4 <__cxa_atexit@plt+0xf8954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -254544,16 +254544,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b e0dfe4 <__cxa_atexit@plt+0xe02044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01297928 │ │ │ │ - @ instruction: 0x01297a94 │ │ │ │ + @ instruction: 0x01297908 │ │ │ │ + @ instruction: 0x01297a74 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 104930 <__cxa_atexit@plt+0xf8990> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -254561,15 +254561,15 @@ │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #12] @ 104934 <__cxa_atexit@plt+0xf8994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b e0dfe4 <__cxa_atexit@plt+0xe02044> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r7, [r9, -r8]! │ │ │ │ + @ instruction: 0x012978b8 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10495c <__cxa_atexit@plt+0xf89bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -254596,16 +254596,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012979a4 │ │ │ │ - smlawbeq r9, ip, r9, r7 │ │ │ │ + smlawbeq r9, r4, r9, r7 │ │ │ │ + @ instruction: 0x0129796c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1049f4 <__cxa_atexit@plt+0xf8a54> │ │ │ │ ldr r3, [pc, #28] @ 104a04 <__cxa_atexit@plt+0xf8a64> │ │ │ │ @@ -254614,15 +254614,15 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b e4a8a4 <__cxa_atexit@plt+0xe3e904> │ │ │ │ ldr r7, [pc, #12] @ 104a08 <__cxa_atexit@plt+0xf8a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 104a6c <__cxa_atexit@plt+0xf8acc> │ │ │ │ @@ -254644,15 +254644,15 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ b 10a55ac <__cxa_atexit@plt+0x109960c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0x0129779c │ │ │ │ + @ instruction: 0x0129777c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 104aac <__cxa_atexit@plt+0xf8b0c> │ │ │ │ ldr r7, [pc, #108] @ 104b0c <__cxa_atexit@plt+0xf8b6c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -254679,18 +254679,18 @@ │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b e4ac44 <__cxa_atexit@plt+0xe3eca4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01197794 │ │ │ │ + tsteq r9, r4, ror r7 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - strdeq r7, [r9, -ip]! │ │ │ │ + ldrdeq r7, [r9, -ip]! │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 104b38 <__cxa_atexit@plt+0xf8b98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ @@ -254706,16 +254706,16 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #16] @ 104b7c <__cxa_atexit@plt+0xf8bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, ip, lsl r9 │ │ │ │ - smlawbeq r9, r0, r6, r7 │ │ │ │ + @ instruction: 0x011968fc │ │ │ │ + @ instruction: 0x01297660 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 104ba4 <__cxa_atexit@plt+0xf8c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -254771,19 +254771,19 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0x01297720 │ │ │ │ - @ instruction: 0x012977e4 │ │ │ │ + @ instruction: 0x01297700 │ │ │ │ + smlawteq r9, r4, r7, r7 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - ldrdeq r7, [r9, -r4]! │ │ │ │ - @ instruction: 0x011975d0 │ │ │ │ + @ instruction: 0x012976b4 │ │ │ │ + @ instruction: 0x011975b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 104cec <__cxa_atexit@plt+0xf8d4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254801,17 +254801,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #11 │ │ │ │ - @ instruction: 0x01297508 │ │ │ │ - smlawbeq r9, r8, r6, r7 │ │ │ │ + tsteq r9, ip, ror #10 │ │ │ │ + @ instruction: 0x012974e8 │ │ │ │ + @ instruction: 0x01297668 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 104de8 <__cxa_atexit@plt+0xf8e48> │ │ │ │ ldr r2, [pc, #236] @ 104e0c <__cxa_atexit@plt+0xf8e6c> │ │ │ │ @@ -254873,17 +254873,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - smlawteq r9, ip, r4, r7 │ │ │ │ - ldrdeq r7, [r9, -ip]! │ │ │ │ - @ instruction: 0x01297570 │ │ │ │ + @ instruction: 0x012974ac │ │ │ │ + @ instruction: 0x012976bc │ │ │ │ + @ instruction: 0x01297550 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 104ec4 <__cxa_atexit@plt+0xf8f24> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -254923,17 +254923,17 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r9, -ip]! │ │ │ │ - @ instruction: 0x012975ec │ │ │ │ - @ instruction: 0x0129747c │ │ │ │ + @ instruction: 0x012973bc │ │ │ │ + smlawteq r9, ip, r5, r7 │ │ │ │ + @ instruction: 0x0129745c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 104f2c <__cxa_atexit@plt+0xf8f8c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 104f78 <__cxa_atexit@plt+0xf8fd8> │ │ │ │ @@ -254971,18 +254971,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012973a0 │ │ │ │ + smlawbeq r9, r0, r3, r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01297450 │ │ │ │ - strdeq r7, [r9, -ip]! │ │ │ │ + @ instruction: 0x01297430 │ │ │ │ + ldrdeq r7, [r9, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #788] @ 0x314 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ orrs r3, r1, r0 │ │ │ │ @@ -255035,20 +255035,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 10508c <__cxa_atexit@plt+0xf90ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x01297250 │ │ │ │ - @ instruction: 0x01297460 │ │ │ │ - strdeq r7, [r9, -r4]! │ │ │ │ - ldrdeq r7, [r9, -r0]! │ │ │ │ - @ instruction: 0x01297404 │ │ │ │ - @ instruction: 0x011971bc │ │ │ │ + @ instruction: 0x01297230 │ │ │ │ + @ instruction: 0x01297440 │ │ │ │ + ldrdeq r7, [r9, -r4]! │ │ │ │ + @ instruction: 0x012972b0 │ │ │ │ + @ instruction: 0x012973e4 │ │ │ │ + @ instruction: 0x0119719c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105170 <__cxa_atexit@plt+0xf91d0> │ │ │ │ ldr r2, [r5] │ │ │ │ @@ -255100,20 +255100,20 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01297360 │ │ │ │ + @ instruction: 0x01297340 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, ip, lsl #2 │ │ │ │ - @ instruction: 0x0129733c │ │ │ │ + tsteq r9, ip, ror #1 │ │ │ │ + @ instruction: 0x0129731c │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0x012972b4 │ │ │ │ + @ instruction: 0x01297294 │ │ │ │ mov fp, r7 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 1052e0 <__cxa_atexit@plt+0xf9340> │ │ │ │ @@ -255195,24 +255195,24 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrble r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ bge febafdcc <__cxa_atexit@plt+0xfeba3e2c> │ │ │ │ - strdeq r7, [r9, -r8]! │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r7, [r9, -r8]! │ │ │ │ - tsteq r9, ip, rrx │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlawteq r9, r4, r1, r7 │ │ │ │ + strheq r7, [r9, -r8]! │ │ │ │ + tsteq r9, ip, asr #32 │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x012971a4 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - @ instruction: 0x01297134 │ │ │ │ - tsteq r9, r0, lsr pc │ │ │ │ + @ instruction: 0x01297114 │ │ │ │ + tsteq r9, r0, lsl pc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1051b8 <__cxa_atexit@plt+0xf9218> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -255251,19 +255251,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 105408 <__cxa_atexit@plt+0xf9468> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r9, r8, r0, r7 │ │ │ │ + @ instruction: 0x012970a8 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0x0129702c │ │ │ │ + @ instruction: 0x0129700c │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r9, r0, ror lr │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10546c <__cxa_atexit@plt+0xf94cc> │ │ │ │ @@ -255285,29 +255285,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 105488 <__cxa_atexit@plt+0xf94e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01297004 │ │ │ │ - tsteq r9, r4, lsl lr │ │ │ │ + @ instruction: 0x01296fe4 │ │ │ │ @ instruction: 0x01196df4 │ │ │ │ + @ instruction: 0x01196dd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1054b8 <__cxa_atexit@plt+0xf9518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1050c0 <__cxa_atexit@plt+0xf9120> │ │ │ │ - @ instruction: 0x01296fac │ │ │ │ - tsteq r9, r0, asr #27 │ │ │ │ + smlawbeq r9, ip, pc, r6 @ │ │ │ │ + tsteq r9, r0, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10551c <__cxa_atexit@plt+0xf957c> │ │ │ │ @@ -255329,29 +255329,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 105538 <__cxa_atexit@plt+0xf9598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01296f58 │ │ │ │ - tsteq r9, ip, ror #26 │ │ │ │ - tsteq r9, r4, asr #26 │ │ │ │ + @ instruction: 0x01296f38 │ │ │ │ + tsteq r9, ip, asr #26 │ │ │ │ + tsteq r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 105568 <__cxa_atexit@plt+0xf95c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1050c0 <__cxa_atexit@plt+0xf9120> │ │ │ │ - @ instruction: 0x01296f00 │ │ │ │ - tsteq r9, r0, lsl sp │ │ │ │ + @ instruction: 0x01296ee0 │ │ │ │ + @ instruction: 0x01196cf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1055cc <__cxa_atexit@plt+0xf962c> │ │ │ │ @@ -255373,28 +255373,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1055e8 <__cxa_atexit@plt+0xf9648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01296eac │ │ │ │ - tsteq r9, r4, asr #25 │ │ │ │ - @ instruction: 0x01196c94 │ │ │ │ + smlawbeq r9, ip, lr, r6 │ │ │ │ + tsteq r9, r4, lsr #25 │ │ │ │ + tsteq r9, r4, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 105618 <__cxa_atexit@plt+0xf9678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1050c0 <__cxa_atexit@plt+0xf9120> │ │ │ │ - @ instruction: 0x01296e54 │ │ │ │ + @ instruction: 0x01296e34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105658 <__cxa_atexit@plt+0xf96b8> │ │ │ │ ldr r2, [pc, #36] @ 105660 <__cxa_atexit@plt+0xf96c0> │ │ │ │ @@ -255456,15 +255456,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01296c94 │ │ │ │ + @ instruction: 0x01296c74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105770 <__cxa_atexit@plt+0xf97d0> │ │ │ │ ldr r2, [pc, #36] @ 105778 <__cxa_atexit@plt+0xf97d8> │ │ │ │ @@ -255526,15 +255526,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01296b7c │ │ │ │ + @ instruction: 0x01296b5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105888 <__cxa_atexit@plt+0xf98e8> │ │ │ │ ldr r2, [pc, #36] @ 105890 <__cxa_atexit@plt+0xf98f0> │ │ │ │ @@ -255596,15 +255596,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01296a64 │ │ │ │ + @ instruction: 0x01296a44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1059a8 <__cxa_atexit@plt+0xf9a08> │ │ │ │ ldr r7, [pc, #52] @ 1059b8 <__cxa_atexit@plt+0xf9a18> │ │ │ │ @@ -255619,15 +255619,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1059bc <__cxa_atexit@plt+0xf9a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011968f4 │ │ │ │ + @ instruction: 0x011968d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ and r0, r7, #3 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ @@ -255666,16 +255666,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x01296a44 │ │ │ │ - @ instruction: 0x012969e8 │ │ │ │ + @ instruction: 0x01296a24 │ │ │ │ + smlawteq r9, r8, r9, r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -255702,16 +255702,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 105b10 <__cxa_atexit@plt+0xf9b70> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0x01296954 │ │ │ │ - @ instruction: 0x0129699c │ │ │ │ + @ instruction: 0x01296934 │ │ │ │ + @ instruction: 0x0129697c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255763,19 +255763,19 @@ │ │ │ │ ldr r3, [pc, #24] @ 105c00 <__cxa_atexit@plt+0xf9c60> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0x01296848 │ │ │ │ + @ instruction: 0x01296828 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - @ instruction: 0x01296890 │ │ │ │ - @ instruction: 0x012967b4 │ │ │ │ + @ instruction: 0x01296870 │ │ │ │ + @ instruction: 0x01296794 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 105b14 <__cxa_atexit@plt+0xf9b74> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -255887,19 +255887,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 105de0 <__cxa_atexit@plt+0xf9e40> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01296558 │ │ │ │ - @ instruction: 0x01296600 │ │ │ │ - @ instruction: 0x012966a4 │ │ │ │ - @ instruction: 0x012965bc │ │ │ │ - @ instruction: 0x012966e8 │ │ │ │ + @ instruction: 0x01296538 │ │ │ │ + @ instruction: 0x012965e0 │ │ │ │ + smlawbeq r9, r4, r6, r6 │ │ │ │ + @ instruction: 0x0129659c │ │ │ │ + smlawteq r9, r8, r6, r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 105e3c <__cxa_atexit@plt+0xf9e9c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 105e7c <__cxa_atexit@plt+0xf9edc> │ │ │ │ @@ -255932,18 +255932,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129649c │ │ │ │ + @ instruction: 0x0129647c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01296544 │ │ │ │ - @ instruction: 0x012965e4 │ │ │ │ + @ instruction: 0x01296524 │ │ │ │ + smlawteq r9, r4, r5, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 105f04 <__cxa_atexit@plt+0xf9f64> │ │ │ │ @@ -255981,18 +255981,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 105f58 <__cxa_atexit@plt+0xf9fb8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01296400 │ │ │ │ - @ instruction: 0x0129652c │ │ │ │ - smlawteq r9, r0, r4, r6 │ │ │ │ - @ instruction: 0x01296560 │ │ │ │ + @ instruction: 0x012963e0 │ │ │ │ + @ instruction: 0x0129650c │ │ │ │ + @ instruction: 0x012964a0 │ │ │ │ + @ instruction: 0x01296540 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 105fb8 <__cxa_atexit@plt+0xfa018> │ │ │ │ @@ -256008,15 +256008,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 105fd0 <__cxa_atexit@plt+0xfa030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r4, ror #5 │ │ │ │ + tsteq r9, r4, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1060cc <__cxa_atexit@plt+0xfa12c> │ │ │ │ ldr r0, [pc, #232] @ 1060dc <__cxa_atexit@plt+0xfa13c> │ │ │ │ @@ -256076,20 +256076,20 @@ │ │ │ │ str r1, [r6, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0x0129635c │ │ │ │ - @ instruction: 0x0129639c │ │ │ │ - @ instruction: 0x01296430 │ │ │ │ - @ instruction: 0x012963a8 │ │ │ │ - @ instruction: 0x012963e8 │ │ │ │ - smlawteq r9, r4, r2, r6 │ │ │ │ + @ instruction: 0x0129633c │ │ │ │ + @ instruction: 0x0129637c │ │ │ │ + @ instruction: 0x01296410 │ │ │ │ + smlawbeq r9, r8, r3, r6 │ │ │ │ + smlawteq r9, r8, r3, r6 │ │ │ │ + @ instruction: 0x012962a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106134 <__cxa_atexit@plt+0xfa194> │ │ │ │ ldr r2, [pc, #36] @ 10613c <__cxa_atexit@plt+0xfa19c> │ │ │ │ @@ -256138,15 +256138,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1061d8 <__cxa_atexit@plt+0xfa238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01296154 │ │ │ │ + @ instruction: 0x01296134 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 106220 <__cxa_atexit@plt+0xfa280> │ │ │ │ @@ -256162,15 +256162,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 106238 <__cxa_atexit@plt+0xfa298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ + tsteq r9, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 106310 <__cxa_atexit@plt+0xfa370> │ │ │ │ ldr r0, [pc, #196] @ 106320 <__cxa_atexit@plt+0xfa380> │ │ │ │ @@ -256221,18 +256221,18 @@ │ │ │ │ str lr, [r6, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x01296108 │ │ │ │ - smlawteq r9, r8, r1, r6 │ │ │ │ - @ instruction: 0x01296148 │ │ │ │ - @ instruction: 0x0129606c │ │ │ │ + @ instruction: 0x012960e8 │ │ │ │ + @ instruction: 0x012961a8 │ │ │ │ + @ instruction: 0x01296128 │ │ │ │ + @ instruction: 0x0129604c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106380 <__cxa_atexit@plt+0xfa3e0> │ │ │ │ ldr r2, [pc, #56] @ 106388 <__cxa_atexit@plt+0xfa3e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -256246,17 +256246,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl r1 │ │ │ │ - @ instruction: 0x01295e7c │ │ │ │ - smlawbeq r9, r0, lr, r5 │ │ │ │ + ldrsheq r5, [r9, -r4] │ │ │ │ + @ instruction: 0x01295e5c │ │ │ │ + @ instruction: 0x01295e60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1063e0 <__cxa_atexit@plt+0xfa440> │ │ │ │ ldr r2, [pc, #56] @ 1063e8 <__cxa_atexit@plt+0xfa448> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -256270,17 +256270,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [r9, -ip] │ │ │ │ - @ instruction: 0x01295e1c │ │ │ │ - @ instruction: 0x01295e20 │ │ │ │ + @ instruction: 0x0119509c │ │ │ │ + strdeq r5, [r9, -ip]! │ │ │ │ + @ instruction: 0x01295e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1064bc <__cxa_atexit@plt+0xfa51c> │ │ │ │ @@ -256328,15 +256328,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01295d9c │ │ │ │ + @ instruction: 0x01295d7c │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 106524 <__cxa_atexit@plt+0xfa584> │ │ │ │ ldr r3, [pc, #76] @ 106540 <__cxa_atexit@plt+0xfa5a0> │ │ │ │ @@ -256357,15 +256357,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01295ce4 │ │ │ │ + smlawteq r9, r4, ip, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1065a0 <__cxa_atexit@plt+0xfa600> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256390,16 +256390,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01295e28 │ │ │ │ - @ instruction: 0x01295ea0 │ │ │ │ + @ instruction: 0x01295e08 │ │ │ │ + smlawbeq r9, r0, lr, r5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 106620 <__cxa_atexit@plt+0xfa680> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -256437,19 +256437,19 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01295cb8 │ │ │ │ + @ instruction: 0x01295c98 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01295c00 │ │ │ │ - @ instruction: 0x01295d60 │ │ │ │ - ldrdeq r5, [r9, -ip]! │ │ │ │ + @ instruction: 0x01295be0 │ │ │ │ + @ instruction: 0x01295d40 │ │ │ │ + @ instruction: 0x01295dbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1066ec <__cxa_atexit@plt+0xfa74c> │ │ │ │ @@ -256466,16 +256466,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01295d68 │ │ │ │ - ldrdeq r5, [r9, -ip]! │ │ │ │ + @ instruction: 0x01295d48 │ │ │ │ + @ instruction: 0x01295cbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 106764 <__cxa_atexit@plt+0xfa7c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1067a4 <__cxa_atexit@plt+0xfa804> │ │ │ │ @@ -256520,19 +256520,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1067c4 <__cxa_atexit@plt+0xfa824> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01295b74 │ │ │ │ - @ instruction: 0x01295c1c │ │ │ │ - @ instruction: 0x01295c94 │ │ │ │ - ldrdeq r5, [r9, -r8]! │ │ │ │ - ldrdeq r5, [r9, -r8]! │ │ │ │ + @ instruction: 0x01295b54 │ │ │ │ + strdeq r5, [r9, -ip]! │ │ │ │ + @ instruction: 0x01295c74 │ │ │ │ + @ instruction: 0x01295bb8 │ │ │ │ + @ instruction: 0x01295cb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 106854 <__cxa_atexit@plt+0xfa8b4> │ │ │ │ ldr r3, [pc, #96] @ 106864 <__cxa_atexit@plt+0xfa8c4> │ │ │ │ @@ -256559,15 +256559,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10686c <__cxa_atexit@plt+0xfa8cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, r4, asr sl │ │ │ │ + tsteq r9, r4, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 1068a0 <__cxa_atexit@plt+0xfa900> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -256619,15 +256619,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - smlawteq r9, r8, r8, r5 │ │ │ │ + @ instruction: 0x012958a8 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1069e0 <__cxa_atexit@plt+0xfaa40> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -256676,18 +256676,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r9, -ip]! │ │ │ │ - smlawbeq r9, ip, sl, r5 │ │ │ │ - @ instruction: 0x01295a60 │ │ │ │ - @ instruction: 0x01295aa8 │ │ │ │ + @ instruction: 0x012957bc │ │ │ │ + @ instruction: 0x01295a6c │ │ │ │ + @ instruction: 0x01295a40 │ │ │ │ + smlawbeq r9, r8, sl, r5 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -256714,17 +256714,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 106ae4 <__cxa_atexit@plt+0xfab44> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012959b0 │ │ │ │ - smlawbeq r9, r4, r9, r5 │ │ │ │ - smlawteq r9, ip, r9, r5 │ │ │ │ + @ instruction: 0x01295990 │ │ │ │ + @ instruction: 0x01295964 │ │ │ │ + @ instruction: 0x012959ac │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 106b04 <__cxa_atexit@plt+0xfab64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -256822,25 +256822,25 @@ │ │ │ │ stm r7, {r0, r8, r9, lr} │ │ │ │ sub r7, r6, #23 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r5, [r9, -r4]! │ │ │ │ - @ instruction: 0x01295820 │ │ │ │ - @ instruction: 0x012957e0 │ │ │ │ - tsteq r9, r4, lsl r8 │ │ │ │ - @ instruction: 0x012957ac │ │ │ │ - smlawteq r9, r8, r7, r5 │ │ │ │ - @ instruction: 0x012958b0 │ │ │ │ - @ instruction: 0x01295870 │ │ │ │ - @ instruction: 0x01295848 │ │ │ │ - @ instruction: 0x01295864 │ │ │ │ - @ instruction: 0x01295764 │ │ │ │ + @ instruction: 0x012957b4 │ │ │ │ + @ instruction: 0x01295800 │ │ │ │ + smlawteq r9, r0, r7, r5 │ │ │ │ + @ instruction: 0x011947f4 │ │ │ │ + smlawbeq r9, ip, r7, r5 │ │ │ │ + @ instruction: 0x012957a8 │ │ │ │ + @ instruction: 0x01295890 │ │ │ │ + @ instruction: 0x01295850 │ │ │ │ + @ instruction: 0x01295828 │ │ │ │ + @ instruction: 0x01295844 │ │ │ │ + @ instruction: 0x01295744 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106cec <__cxa_atexit@plt+0xfad4c> │ │ │ │ ldr r2, [pc, #36] @ 106cf4 <__cxa_atexit@plt+0xfad54> │ │ │ │ ldr r1, [pc, #36] @ 106cf8 <__cxa_atexit@plt+0xfad58> │ │ │ │ @@ -256849,16 +256849,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #15 │ │ │ │ - @ instruction: 0x01295500 │ │ │ │ + tsteq r9, r0, lsl #15 │ │ │ │ + @ instruction: 0x012954e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106d34 <__cxa_atexit@plt+0xfad94> │ │ │ │ ldr r2, [pc, #36] @ 106d3c <__cxa_atexit@plt+0xfad9c> │ │ │ │ ldr r1, [pc, #36] @ 106d40 <__cxa_atexit@plt+0xfada0> │ │ │ │ @@ -256867,16 +256867,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ - @ instruction: 0x012954b8 │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ + @ instruction: 0x01295498 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106d94 <__cxa_atexit@plt+0xfadf4> │ │ │ │ ldr lr, [pc, #56] @ 106d9c <__cxa_atexit@plt+0xfadfc> │ │ │ │ @@ -256920,15 +256920,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 106e0c <__cxa_atexit@plt+0xfae6c> │ │ │ │ add r9, r5, #8 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01295538 │ │ │ │ + @ instruction: 0x01295518 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106e54 <__cxa_atexit@plt+0xfaeb4> │ │ │ │ @@ -256940,15 +256940,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012954e0 │ │ │ │ + smlawteq r9, r0, r4, r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 106e94 <__cxa_atexit@plt+0xfaef4> │ │ │ │ ldr r7, [pc, #32] @ 106ea4 <__cxa_atexit@plt+0xfaf04> │ │ │ │ @@ -256958,15 +256958,15 @@ │ │ │ │ stmib r5, {r8, sl} │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 106ea8 <__cxa_atexit@plt+0xfaf08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ + @ instruction: 0x011953f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #52] @ 106ef4 <__cxa_atexit@plt+0xfaf54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -257130,16 +257130,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 107158 <__cxa_atexit@plt+0xfb1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b e4ac44 <__cxa_atexit@plt+0xe3eca4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x012950a0 │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ + smlawbeq r9, r0, r0, r5 │ │ │ │ + ldrsheq r5, [r9, -r0] │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10717c <__cxa_atexit@plt+0xfb1dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ @@ -257152,15 +257152,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x011942d8 │ │ │ │ + @ instruction: 0x011942b8 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10725c <__cxa_atexit@plt+0xfb2bc> │ │ │ │ @@ -257199,16 +257199,16 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - @ instruction: 0x01295200 │ │ │ │ - @ instruction: 0x01295108 │ │ │ │ + @ instruction: 0x012951e0 │ │ │ │ + @ instruction: 0x012950e8 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 107350 <__cxa_atexit@plt+0xfb3b0> │ │ │ │ @@ -257266,17 +257266,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x01295004 │ │ │ │ - @ instruction: 0x01294f18 │ │ │ │ - @ instruction: 0x01295000 │ │ │ │ + @ instruction: 0x01294fe4 │ │ │ │ + strdeq r4, [r9, -r8]! │ │ │ │ + @ instruction: 0x01294fe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1073b8 <__cxa_atexit@plt+0xfb418> │ │ │ │ ldr r3, [pc, #132] @ 107424 <__cxa_atexit@plt+0xfb484> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -257310,17 +257310,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01294f38 │ │ │ │ - @ instruction: 0x01294e4c │ │ │ │ - @ instruction: 0x01294f34 │ │ │ │ + @ instruction: 0x01294f18 │ │ │ │ + @ instruction: 0x01294e2c │ │ │ │ + @ instruction: 0x01294f14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 107498 <__cxa_atexit@plt+0xfb4f8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -257367,19 +257367,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ b 107500 <__cxa_atexit@plt+0xfb560> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294e38 │ │ │ │ - @ instruction: 0x01294ee8 │ │ │ │ - @ instruction: 0x01294e64 │ │ │ │ + @ instruction: 0x01294e18 │ │ │ │ + smlawteq r9, r8, lr, r4 │ │ │ │ + @ instruction: 0x01294e44 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01294db4 │ │ │ │ + @ instruction: 0x01294d94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107578 <__cxa_atexit@plt+0xfb5d8> │ │ │ │ @@ -257397,17 +257397,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294de0 │ │ │ │ - smlawteq r9, r4, sp, r4 │ │ │ │ - tsteq r9, r4, lsr #26 │ │ │ │ + smlawteq r9, r0, sp, r4 │ │ │ │ + @ instruction: 0x01294da4 │ │ │ │ + tsteq r9, r4, lsl #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1075d4 <__cxa_atexit@plt+0xfb634> │ │ │ │ ldr r7, [pc, #52] @ 1075e4 <__cxa_atexit@plt+0xfb644> │ │ │ │ @@ -257422,16 +257422,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1075e8 <__cxa_atexit@plt+0xfb648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r8, ror #25 │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ + tsteq r9, r8, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp ip, r3 │ │ │ │ bcc 10777c <__cxa_atexit@plt+0xfb7dc> │ │ │ │ ldr lr, [pc, #408] @ 1077a8 <__cxa_atexit@plt+0xfb808> │ │ │ │ @@ -257536,22 +257536,22 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - strdeq r4, [r9, -r8]! │ │ │ │ - @ instruction: 0x01294c10 │ │ │ │ - @ instruction: 0x01294c14 │ │ │ │ + ldrdeq r4, [r9, -r8]! │ │ │ │ + strdeq r4, [r9, -r0]! │ │ │ │ + strdeq r4, [r9, -r4]! @ │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01294dec │ │ │ │ - smlawbeq r9, r8, sp, r4 │ │ │ │ - @ instruction: 0x01294ca0 │ │ │ │ - @ instruction: 0x01294ba8 │ │ │ │ + smlawteq r9, ip, sp, r4 │ │ │ │ + @ instruction: 0x01294d68 │ │ │ │ + smlawbeq r9, r0, ip, r4 │ │ │ │ + smlawbeq r9, r8, fp, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10783c <__cxa_atexit@plt+0xfb89c> │ │ │ │ @@ -257574,17 +257574,17 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294b2c │ │ │ │ - strdeq r4, [r9, -ip]! │ │ │ │ - @ instruction: 0x01294c44 │ │ │ │ + @ instruction: 0x01294b0c │ │ │ │ + ldrdeq r4, [r9, -ip]! │ │ │ │ + @ instruction: 0x01294c24 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1078d0 <__cxa_atexit@plt+0xfb930> │ │ │ │ @@ -257611,17 +257611,17 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294ab0 │ │ │ │ - @ instruction: 0x01294a94 │ │ │ │ - @ instruction: 0x01294b6c │ │ │ │ + @ instruction: 0x01294a90 │ │ │ │ + @ instruction: 0x01294a74 │ │ │ │ + @ instruction: 0x01294b4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 107934 <__cxa_atexit@plt+0xfb994> │ │ │ │ ldr r2, [pc, #56] @ 10793c <__cxa_atexit@plt+0xfb99c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -257635,17 +257635,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ - smlawteq r9, r8, r8, r4 │ │ │ │ - smlawteq r9, ip, r8, r4 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ + @ instruction: 0x012948a8 │ │ │ │ + @ instruction: 0x012948ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 107988 <__cxa_atexit@plt+0xfb9e8> │ │ │ │ ldr lr, [pc, #44] @ 107990 <__cxa_atexit@plt+0xfb9f0> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ @@ -257657,15 +257657,15 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01294868 │ │ │ │ + @ instruction: 0x01294848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1079d8 <__cxa_atexit@plt+0xfba38> │ │ │ │ @@ -257677,15 +257677,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294a74 │ │ │ │ + @ instruction: 0x01294a54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 107ab8 <__cxa_atexit@plt+0xfbb18> │ │ │ │ @@ -257735,15 +257735,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - @ instruction: 0x01294798 │ │ │ │ + @ instruction: 0x01294778 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 107b20 <__cxa_atexit@plt+0xfbb80> │ │ │ │ ldr r3, [pc, #88] @ 107b48 <__cxa_atexit@plt+0xfbba8> │ │ │ │ @@ -257767,15 +257767,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x012946e8 │ │ │ │ + smlawteq r9, r8, r6, r4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 107ba8 <__cxa_atexit@plt+0xfbc08> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -257821,19 +257821,19 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 10a55ac <__cxa_atexit@plt+0x109960c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r4, [r9, -r8]! │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - smlawbeq r9, r0, r6, r4 │ │ │ │ ldrdeq r4, [r9, -r8]! │ │ │ │ - @ instruction: 0x0129485c │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x01294660 │ │ │ │ + @ instruction: 0x012947b8 │ │ │ │ + @ instruction: 0x0129483c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107c90 <__cxa_atexit@plt+0xfbcf0> │ │ │ │ @@ -257851,16 +257851,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r4, [r9, -r0]! │ │ │ │ - @ instruction: 0x012946b4 │ │ │ │ + @ instruction: 0x012947b0 │ │ │ │ + @ instruction: 0x01294694 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 107ce4 <__cxa_atexit@plt+0xfbd44> │ │ │ │ ldr r3, [pc, #60] @ 107cfc <__cxa_atexit@plt+0xfbd5c> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ @@ -257874,17 +257874,17 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b e0dfe4 <__cxa_atexit@plt+0xe02044> │ │ │ │ ldr r7, [pc, #12] @ 107cf8 <__cxa_atexit@plt+0xfbd58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01294634 │ │ │ │ + @ instruction: 0x01294614 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01294524 │ │ │ │ + @ instruction: 0x01294504 │ │ │ │ andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r8, r7 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -257938,16 +257938,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0x01294430 │ │ │ │ - @ instruction: 0x012945ac │ │ │ │ + @ instruction: 0x01294410 │ │ │ │ + smlawbeq r9, ip, r5, r4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107e40 <__cxa_atexit@plt+0xfbea0> │ │ │ │ @@ -257959,16 +257959,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r4, [r9, -r4]! @ │ │ │ │ - tsteq r9, r4, ror r4 │ │ │ │ + ldrdeq r4, [r9, -r4]! @ │ │ │ │ + tsteq r9, r4, asr r4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 107ed0 <__cxa_atexit@plt+0xfbf30> │ │ │ │ ldr r2, [pc, #108] @ 107ee0 <__cxa_atexit@plt+0xfbf40> │ │ │ │ @@ -257998,17 +257998,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107eec <__cxa_atexit@plt+0xfbf4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0129434c │ │ │ │ - tsteq r9, r4, lsl #8 │ │ │ │ - @ instruction: 0x011943d8 │ │ │ │ + @ instruction: 0x0129432c │ │ │ │ + tsteq r9, r4, ror #7 │ │ │ │ + @ instruction: 0x011943b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 107f38 <__cxa_atexit@plt+0xfbf98> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -258019,25 +258019,25 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #12] @ 107f3c <__cxa_atexit@plt+0xfbf9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ b e4ac44 <__cxa_atexit@plt+0xe3eca4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x012942bc │ │ │ │ - tsteq r9, r8, lsl #7 │ │ │ │ + @ instruction: 0x0129429c │ │ │ │ + tsteq r9, r8, ror #6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 107f60 <__cxa_atexit@plt+0xfbfc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r4, ror #6 │ │ │ │ + tsteq r9, r4, asr #6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 108004 <__cxa_atexit@plt+0xfc064> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -258070,18 +258070,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ strd r0, [r5, #4] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ b e4a8a4 <__cxa_atexit@plt+0xe3e904> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, r4, lsr #5 │ │ │ │ - tsteq r9, r0, lsr #5 │ │ │ │ + tsteq r9, r4, lsl #5 │ │ │ │ + tsteq r9, r0, lsl #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011942b4 │ │ │ │ + @ instruction: 0x01194294 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ movhi r3, #2 │ │ │ │ @@ -258105,17 +258105,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ strd r0, [r5, #4] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ b e4a8a4 <__cxa_atexit@plt+0xe3e904> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ - tsteq r9, ip, lsl #4 │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ + @ instruction: 0x011941f0 │ │ │ │ + tsteq r9, ip, ror #3 │ │ │ │ + @ instruction: 0x011941f8 │ │ │ │ andeq r1, r0, r9, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108280 <__cxa_atexit@plt+0xfc2e0> │ │ │ │ @@ -258234,30 +258234,30 @@ │ │ │ │ b 1081e4 <__cxa_atexit@plt+0xfc244> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - tsteq r9, ip, lsr #5 │ │ │ │ - @ instruction: 0x0129401c │ │ │ │ + tsteq r9, ip, lsl #5 │ │ │ │ + strdeq r3, [r9, -ip]! │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, r8, lsl #4 │ │ │ │ + tsteq r9, r8, ror #3 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - tsteq r9, r4, lsl #5 │ │ │ │ - @ instruction: 0x01293fec │ │ │ │ + tsteq r9, r4, ror #4 │ │ │ │ + smlawteq r9, ip, pc, r3 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ - strheq r4, [r9, -r8]! │ │ │ │ - @ instruction: 0x01294160 │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ + @ instruction: 0x01294098 │ │ │ │ + @ instruction: 0x01294140 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - tsteq r9, ip, lsr r2 │ │ │ │ - @ instruction: 0x01293fa8 │ │ │ │ + tsteq r9, ip, lsl r2 │ │ │ │ + smlawbeq r9, r8, pc, r3 @ │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108340 <__cxa_atexit@plt+0xfc3a0> │ │ │ │ @@ -258279,17 +258279,17 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294130 │ │ │ │ - strdeq r4, [r9, -ip]! │ │ │ │ - @ instruction: 0x01294144 │ │ │ │ + @ instruction: 0x01294110 │ │ │ │ + ldrdeq r4, [r9, -ip]! │ │ │ │ + @ instruction: 0x01294124 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1083cc <__cxa_atexit@plt+0xfc42c> │ │ │ │ @@ -258314,17 +258314,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293fac │ │ │ │ - smlawbeq r9, r0, r0, r4 │ │ │ │ - @ instruction: 0x01294044 │ │ │ │ + smlawbeq r9, ip, pc, r3 @ │ │ │ │ + @ instruction: 0x01294060 │ │ │ │ + @ instruction: 0x01294024 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108444 <__cxa_atexit@plt+0xfc4a4> │ │ │ │ @@ -258344,16 +258344,16 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01294024 │ │ │ │ - strdeq r3, [r9, -r0]! │ │ │ │ + @ instruction: 0x01294004 │ │ │ │ + ldrdeq r3, [r9, -r0]! │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1084b8 <__cxa_atexit@plt+0xfc518> │ │ │ │ @@ -258373,16 +258373,16 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293fb0 │ │ │ │ - @ instruction: 0x01293f7c │ │ │ │ + @ instruction: 0x01293f90 │ │ │ │ + @ instruction: 0x01293f5c │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108540 <__cxa_atexit@plt+0xfc5a0> │ │ │ │ @@ -258407,17 +258407,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293e38 │ │ │ │ - @ instruction: 0x01293f0c │ │ │ │ - ldrdeq r3, [r9, -r0]! │ │ │ │ + @ instruction: 0x01293e18 │ │ │ │ + @ instruction: 0x01293eec │ │ │ │ + @ instruction: 0x01293eb0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1085cc <__cxa_atexit@plt+0xfc62c> │ │ │ │ @@ -258442,17 +258442,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293dac │ │ │ │ - smlawbeq r9, r0, lr, r3 │ │ │ │ - @ instruction: 0x01293e44 │ │ │ │ + smlawbeq r9, ip, sp, r3 │ │ │ │ + @ instruction: 0x01293e60 │ │ │ │ + @ instruction: 0x01293e24 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108658 <__cxa_atexit@plt+0xfc6b8> │ │ │ │ @@ -258477,18 +258477,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293d20 │ │ │ │ - strdeq r3, [r9, -r4]! │ │ │ │ - @ instruction: 0x01293db8 │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ + @ instruction: 0x01293d00 │ │ │ │ + ldrdeq r3, [r9, -r4]! │ │ │ │ + @ instruction: 0x01293d98 │ │ │ │ + tsteq r9, r8, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108760 <__cxa_atexit@plt+0xfc7c0> │ │ │ │ ldr r2, [pc, #240] @ 108784 <__cxa_atexit@plt+0xfc7e4> │ │ │ │ @@ -258551,18 +258551,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x01293b58 │ │ │ │ - @ instruction: 0x01293d68 │ │ │ │ - strdeq r3, [r9, -ip]! │ │ │ │ - tsteq r9, r4, asr fp │ │ │ │ + @ instruction: 0x01293b38 │ │ │ │ + @ instruction: 0x01293d48 │ │ │ │ + ldrdeq r3, [r9, -ip]! │ │ │ │ + tsteq r9, r4, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 10884c <__cxa_atexit@plt+0xfc8ac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -258605,18 +258605,18 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01293a60 │ │ │ │ - @ instruction: 0x01293c70 │ │ │ │ - @ instruction: 0x01293b04 │ │ │ │ - tsteq r9, ip, ror sl │ │ │ │ + @ instruction: 0x01293a40 │ │ │ │ + @ instruction: 0x01293c50 │ │ │ │ + @ instruction: 0x01293ae4 │ │ │ │ + tsteq r9, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1088b4 <__cxa_atexit@plt+0xfc914> │ │ │ │ cmp r3, #3 │ │ │ │ bne 108920 <__cxa_atexit@plt+0xfc980> │ │ │ │ @@ -258661,20 +258661,20 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r3, [r9, -r8]! │ │ │ │ + ldrdeq r3, [r9, -r8]! │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01293a50 │ │ │ │ - @ instruction: 0x01293ab8 │ │ │ │ - @ instruction: 0x01293b64 │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ + @ instruction: 0x01293a30 │ │ │ │ + @ instruction: 0x01293a98 │ │ │ │ + @ instruction: 0x01293b44 │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 108984 <__cxa_atexit@plt+0xfc9e4> │ │ │ │ ldr r3, [pc, #60] @ 1089b8 <__cxa_atexit@plt+0xfca18> │ │ │ │ @@ -258725,17 +258725,17 @@ │ │ │ │ add r1, r3, #32 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129393c │ │ │ │ - @ instruction: 0x01293a60 │ │ │ │ - @ instruction: 0x012938ec │ │ │ │ + @ instruction: 0x0129391c │ │ │ │ + @ instruction: 0x01293a40 │ │ │ │ + smlawteq r9, ip, r8, r3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #788] @ 0x314 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ orrs r3, r1, r0 │ │ │ │ @@ -258810,24 +258810,24 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 108b88 <__cxa_atexit@plt+0xfcbe8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x01293890 │ │ │ │ - @ instruction: 0x0129377c │ │ │ │ - @ instruction: 0x0129387c │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01293750 │ │ │ │ - strdeq r3, [r9, -ip]! │ │ │ │ - @ instruction: 0x01293930 │ │ │ │ - strdeq r3, [r9, -r0]! │ │ │ │ - strdeq r3, [r9, -r0]! │ │ │ │ - tsteq r9, r4, lsr #14 │ │ │ │ + @ instruction: 0x01293870 │ │ │ │ + @ instruction: 0x0129375c │ │ │ │ + @ instruction: 0x0129385c │ │ │ │ + @ instruction: 0x01293960 │ │ │ │ + @ instruction: 0x01293730 │ │ │ │ + ldrdeq r3, [r9, -ip]! │ │ │ │ + @ instruction: 0x01293910 │ │ │ │ + ldrdeq r3, [r9, -r0]! │ │ │ │ + ldrdeq r3, [r9, -r0]! │ │ │ │ + tsteq r9, r4, lsl #14 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq 108bf0 <__cxa_atexit@plt+0xfcc50> │ │ │ │ @@ -258871,17 +258871,17 @@ │ │ │ │ add r1, r3, #32 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r3, [r9, -r4]! │ │ │ │ - @ instruction: 0x01293818 │ │ │ │ - @ instruction: 0x012936a4 │ │ │ │ + ldrdeq r3, [r9, -r4]! │ │ │ │ + strdeq r3, [r9, -r8]! │ │ │ │ + smlawbeq r9, r4, r6, r3 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108d44 <__cxa_atexit@plt+0xfcda4> │ │ │ │ @@ -258921,19 +258921,19 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x01293630 │ │ │ │ - @ instruction: 0x01293620 │ │ │ │ - @ instruction: 0x01293740 │ │ │ │ - @ instruction: 0x01293504 │ │ │ │ - tsteq r9, r4, lsl #11 │ │ │ │ + @ instruction: 0x01293610 │ │ │ │ + @ instruction: 0x01293600 │ │ │ │ + @ instruction: 0x01293720 │ │ │ │ + @ instruction: 0x012934e4 │ │ │ │ + tsteq r9, r4, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108e44 <__cxa_atexit@plt+0xfcea4> │ │ │ │ ldr r7, [pc, #228] @ 108e6c <__cxa_atexit@plt+0xfcecc> │ │ │ │ @@ -258992,22 +258992,22 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x011934b4 │ │ │ │ - @ instruction: 0x01293698 │ │ │ │ - @ instruction: 0x0129344c │ │ │ │ - @ instruction: 0x01293550 │ │ │ │ - @ instruction: 0x0129361c │ │ │ │ - @ instruction: 0x0129364c │ │ │ │ + @ instruction: 0x01193494 │ │ │ │ + @ instruction: 0x01293678 │ │ │ │ + @ instruction: 0x0129342c │ │ │ │ + @ instruction: 0x01293530 │ │ │ │ + strdeq r3, [r9, -ip]! │ │ │ │ + @ instruction: 0x0129362c │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - tsteq r9, r0, ror #8 │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108f40 <__cxa_atexit@plt+0xfcfa0> │ │ │ │ @@ -259047,19 +259047,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r9, r8, r5, r3 │ │ │ │ - @ instruction: 0x01293340 │ │ │ │ - @ instruction: 0x01293444 │ │ │ │ - @ instruction: 0x01293510 │ │ │ │ - @ instruction: 0x0129353c │ │ │ │ + @ instruction: 0x01293568 │ │ │ │ + @ instruction: 0x01293320 │ │ │ │ + @ instruction: 0x01293424 │ │ │ │ + strdeq r3, [r9, -r0]! │ │ │ │ + @ instruction: 0x0129351c │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -259128,17 +259128,17 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r3, [r9, -r0]! │ │ │ │ - @ instruction: 0x01293204 │ │ │ │ - @ instruction: 0x01293404 │ │ │ │ + ldrdeq r3, [r9, -r0]! │ │ │ │ + @ instruction: 0x012931e4 │ │ │ │ + @ instruction: 0x012933e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10912c <__cxa_atexit@plt+0xfd18c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10916c <__cxa_atexit@plt+0xfd1cc> │ │ │ │ @@ -259196,20 +259196,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 109194 <__cxa_atexit@plt+0xfd1f4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012931ac │ │ │ │ + smlawbeq r9, ip, r1, r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01293254 │ │ │ │ - @ instruction: 0x012932e8 │ │ │ │ - @ instruction: 0x01293344 │ │ │ │ - @ instruction: 0x01293204 │ │ │ │ + @ instruction: 0x01293234 │ │ │ │ + smlawteq r9, r8, r2, r3 │ │ │ │ + @ instruction: 0x01293324 │ │ │ │ + @ instruction: 0x012931e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109214 <__cxa_atexit@plt+0xfd274> │ │ │ │ @@ -259228,16 +259228,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293254 │ │ │ │ - @ instruction: 0x01293128 │ │ │ │ + @ instruction: 0x01293234 │ │ │ │ + @ instruction: 0x01293108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 109294 <__cxa_atexit@plt+0xfd2f4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1092d4 <__cxa_atexit@plt+0xfd334> │ │ │ │ @@ -259284,19 +259284,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1092f4 <__cxa_atexit@plt+0xfd354> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01293044 │ │ │ │ - @ instruction: 0x012930ec │ │ │ │ - @ instruction: 0x01293178 │ │ │ │ - @ instruction: 0x01293134 │ │ │ │ - smlawteq r9, r4, r1, r3 │ │ │ │ + @ instruction: 0x01293024 │ │ │ │ + smlawteq r9, ip, r0, r3 │ │ │ │ + @ instruction: 0x01293158 │ │ │ │ + @ instruction: 0x01293114 │ │ │ │ + @ instruction: 0x012931a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1093c0 <__cxa_atexit@plt+0xfd420> │ │ │ │ ldr r7, [pc, #180] @ 1093e8 <__cxa_atexit@plt+0xfd448> │ │ │ │ @@ -259343,19 +259343,19 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r9, r0, asr #30 │ │ │ │ + tsteq r9, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - strdeq r3, [r9, -r4]! │ │ │ │ - smlawbeq r9, r4, r0, r3 │ │ │ │ - @ instruction: 0x012930ac │ │ │ │ + ldrdeq r3, [r9, -r4]! │ │ │ │ + @ instruction: 0x01293064 │ │ │ │ + smlawbeq r9, ip, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109484 <__cxa_atexit@plt+0xfd4e4> │ │ │ │ @@ -259385,17 +259385,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - strdeq r2, [r9, -ip]! │ │ │ │ - @ instruction: 0x01293010 │ │ │ │ - @ instruction: 0x01292fac │ │ │ │ + ldrdeq r2, [r9, -ip]! │ │ │ │ + strdeq r2, [r9, -r0]! │ │ │ │ + smlawbeq r9, ip, pc, r2 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -259415,19 +259415,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 109514 <__cxa_atexit@plt+0xfd574> │ │ │ │ ldr r8, [pc, #28] @ 109518 <__cxa_atexit@plt+0xfd578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror #28 │ │ │ │ + tsteq r9, ip, asr #28 │ │ │ │ @ instruction: 0xffff8540 │ │ │ │ - tsteq r9, r4, lsr r1 │ │ │ │ - tsteq r9, r8, lsr lr │ │ │ │ - tsteq r9, ip, lsr lr │ │ │ │ + tsteq r9, r4, lsl r1 │ │ │ │ + tsteq r9, r8, lsl lr │ │ │ │ + tsteq r9, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1095bc <__cxa_atexit@plt+0xfd61c> │ │ │ │ ldr r1, [pc, #156] @ 1095dc <__cxa_atexit@plt+0xfd63c> │ │ │ │ @@ -259468,19 +259468,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01292c94 │ │ │ │ - tsteq r9, r4, lsr #1 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ - @ instruction: 0x01292d74 │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ + @ instruction: 0x01292c74 │ │ │ │ + tsteq r9, r4, lsl #1 │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ + @ instruction: 0x01292d54 │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 109610 <__cxa_atexit@plt+0xfd670> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -259502,18 +259502,18 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, ip │ │ │ │ - tsteq r9, r4, ror #25 │ │ │ │ - ldrdeq r2, [r9, -ip]! │ │ │ │ - @ instruction: 0x01192cd0 │ │ │ │ + tsteq r9, ip, ror #31 │ │ │ │ + tsteq r9, r4, asr #25 │ │ │ │ + @ instruction: 0x01292cbc │ │ │ │ + @ instruction: 0x01192cb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ @@ -259549,15 +259549,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, r4, lsr #24 │ │ │ │ + tsteq r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -259632,21 +259632,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 109864 <__cxa_atexit@plt+0xfd8c4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r2, [r9, -r4]! │ │ │ │ - smlawbeq r9, r4, fp, r2 │ │ │ │ - @ instruction: 0x01292c20 │ │ │ │ - @ instruction: 0x01292b50 │ │ │ │ - @ instruction: 0x01292a64 │ │ │ │ - @ instruction: 0x01292c6c │ │ │ │ - tsteq r9, r0, asr #21 │ │ │ │ + @ instruction: 0x01292ab4 │ │ │ │ + @ instruction: 0x01292b64 │ │ │ │ + @ instruction: 0x01292c00 │ │ │ │ + @ instruction: 0x01292b30 │ │ │ │ + @ instruction: 0x01292a44 │ │ │ │ + @ instruction: 0x01292c4c │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1098f8 <__cxa_atexit@plt+0xfd958> │ │ │ │ cmp r3, #3 │ │ │ │ bne 109938 <__cxa_atexit@plt+0xfd998> │ │ │ │ @@ -259710,23 +259710,23 @@ │ │ │ │ ldr r7, [pc, #28] @ 1099b0 <__cxa_atexit@plt+0xfda10> │ │ │ │ ldr r8, [pc, #28] @ 1099b4 <__cxa_atexit@plt+0xfda14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ + tsteq r9, r8, asr #19 │ │ │ │ @ instruction: 0xffff80bc │ │ │ │ - @ instruction: 0x01191c98 │ │ │ │ - @ instruction: 0x0119299c │ │ │ │ - smlawbeq r9, r8, sl, r2 │ │ │ │ - @ instruction: 0x01292b20 │ │ │ │ - ldrdeq r2, [r9, -r0]! │ │ │ │ - @ instruction: 0x01292b6c │ │ │ │ - @ instruction: 0x0119299c │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ + @ instruction: 0x01292a68 │ │ │ │ + @ instruction: 0x01292b00 │ │ │ │ + @ instruction: 0x01292ab0 │ │ │ │ + @ instruction: 0x01292b4c │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 109a10 <__cxa_atexit@plt+0xfda70> │ │ │ │ ldr r7, [pc, #52] @ 109a20 <__cxa_atexit@plt+0xfda80> │ │ │ │ @@ -259741,16 +259741,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 109a24 <__cxa_atexit@plt+0xfda84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, ror #18 │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r4, asr #18 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -259798,20 +259798,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 109b0c <__cxa_atexit@plt+0xfdb6c> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r2, [r9, -r4]! │ │ │ │ + ldrdeq r2, [r9, -r4]! │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0x012929a8 │ │ │ │ - @ instruction: 0x01292954 │ │ │ │ + smlawbeq r9, r8, r9, r2 │ │ │ │ + @ instruction: 0x01292934 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109c34 <__cxa_atexit@plt+0xfdc94> │ │ │ │ @@ -259886,31 +259886,31 @@ │ │ │ │ ldr r6, [pc, #24] @ 109c6c <__cxa_atexit@plt+0xfdccc> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r2, [r9, -r0]! │ │ │ │ + @ instruction: 0x012927b0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, r8, lsr #17 │ │ │ │ - @ instruction: 0x012927a8 │ │ │ │ + tsteq r9, r8, lsl #17 │ │ │ │ + smlawbeq r9, r8, r7, r2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0x01292864 │ │ │ │ - strdeq r2, [r9, -ip]! │ │ │ │ - @ instruction: 0x011926dc │ │ │ │ + @ instruction: 0x01292844 │ │ │ │ + ldrdeq r2, [r9, -ip]! │ │ │ │ + @ instruction: 0x011926bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 109b20 <__cxa_atexit@plt+0xfdb80> │ │ │ │ - tsteq r9, r0, asr #13 │ │ │ │ + tsteq r9, r0, lsr #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -259946,16 +259946,16 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - @ instruction: 0x01292754 │ │ │ │ - strdeq r2, [r9, -r8]! │ │ │ │ + @ instruction: 0x01292734 │ │ │ │ + ldrdeq r2, [r9, -r8]! │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -259976,19 +259976,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 109dd8 <__cxa_atexit@plt+0xfde38> │ │ │ │ ldr r8, [pc, #28] @ 109ddc <__cxa_atexit@plt+0xfde3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ + tsteq r9, r0, lsl #12 │ │ │ │ @ instruction: 0xffff7c7c │ │ │ │ - tsteq r9, r0, ror r8 │ │ │ │ - tsteq r9, ip, ror #11 │ │ │ │ - @ instruction: 0x011925f0 │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ + tsteq r9, ip, asr #11 │ │ │ │ + @ instruction: 0x011925d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109e80 <__cxa_atexit@plt+0xfdee0> │ │ │ │ ldr r1, [pc, #156] @ 109ea0 <__cxa_atexit@plt+0xfdf00> │ │ │ │ @@ -260029,19 +260029,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r2, [r9, -r0]! │ │ │ │ - tsteq r9, r0, ror #15 │ │ │ │ - tsteq r9, r0, lsr r5 │ │ │ │ - @ instruction: 0x012924b0 │ │ │ │ - tsteq r9, ip, lsl r5 │ │ │ │ + @ instruction: 0x012923b0 │ │ │ │ + tsteq r9, r0, asr #15 │ │ │ │ + tsteq r9, r0, lsl r5 │ │ │ │ + @ instruction: 0x01292490 │ │ │ │ + @ instruction: 0x011924fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 109ed4 <__cxa_atexit@plt+0xfdf34> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -260063,18 +260063,18 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ - @ instruction: 0x01192498 │ │ │ │ - @ instruction: 0x01292418 │ │ │ │ - tsteq r9, r4, lsl #9 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ + strdeq r2, [r9, -r8]! │ │ │ │ + tsteq r9, r4, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109fcc <__cxa_atexit@plt+0xfe02c> │ │ │ │ @@ -260109,15 +260109,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x011923dc │ │ │ │ + @ instruction: 0x011923bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 10a01c <__cxa_atexit@plt+0xfe07c> │ │ │ │ @@ -260184,20 +260184,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10a104 <__cxa_atexit@plt+0xfe164> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01292234 │ │ │ │ - ldrdeq r2, [r9, -ip]! │ │ │ │ - @ instruction: 0x01292234 │ │ │ │ - @ instruction: 0x01292298 │ │ │ │ + @ instruction: 0x01292214 │ │ │ │ + @ instruction: 0x012922bc │ │ │ │ + @ instruction: 0x01292214 │ │ │ │ @ instruction: 0x01292278 │ │ │ │ - @ instruction: 0x0119229c │ │ │ │ + @ instruction: 0x01292258 │ │ │ │ + tsteq r9, ip, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10a174 <__cxa_atexit@plt+0xfe1d4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10a1bc <__cxa_atexit@plt+0xfe21c> │ │ │ │ @@ -260253,23 +260253,23 @@ │ │ │ │ ldr r7, [pc, #28] @ 10a22c <__cxa_atexit@plt+0xfe28c> │ │ │ │ ldr r8, [pc, #28] @ 10a230 <__cxa_atexit@plt+0xfe290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011921dc │ │ │ │ + @ instruction: 0x011921bc │ │ │ │ @ instruction: 0xffff7838 │ │ │ │ - tsteq r9, ip, lsl r4 │ │ │ │ - @ instruction: 0x01192198 │ │ │ │ - @ instruction: 0x0129220c │ │ │ │ - @ instruction: 0x01292168 │ │ │ │ - @ instruction: 0x0129223c │ │ │ │ - @ instruction: 0x01292194 │ │ │ │ - @ instruction: 0x01192198 │ │ │ │ + @ instruction: 0x011913fc │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ + @ instruction: 0x012921ec │ │ │ │ + @ instruction: 0x01292148 │ │ │ │ + @ instruction: 0x0129221c │ │ │ │ + @ instruction: 0x01292174 │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10a28c <__cxa_atexit@plt+0xfe2ec> │ │ │ │ ldr r7, [pc, #52] @ 10a29c <__cxa_atexit@plt+0xfe2fc> │ │ │ │ @@ -260284,16 +260284,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10a2a0 <__cxa_atexit@plt+0xfe300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ - tsteq r9, ip, lsr r1 │ │ │ │ + tsteq r9, r0, asr #2 │ │ │ │ + tsteq r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -260341,20 +260341,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 10a388 <__cxa_atexit@plt+0xfe3e8> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01292178 │ │ │ │ + @ instruction: 0x01292158 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strdeq r1, [r9, -r0]! │ │ │ │ - ldrdeq r2, [r9, -r8]! │ │ │ │ + ldrdeq r1, [r9, -r0]! │ │ │ │ + strheq r2, [r9, -r8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a4b0 <__cxa_atexit@plt+0xfe510> │ │ │ │ @@ -260429,31 +260429,31 @@ │ │ │ │ ldr r6, [pc, #24] @ 10a4e8 <__cxa_atexit@plt+0xfe548> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01291f54 │ │ │ │ + @ instruction: 0x01291f34 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ - @ instruction: 0x01291f2c │ │ │ │ + tsteq r9, ip │ │ │ │ + @ instruction: 0x01291f0c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0x01291eac │ │ │ │ - smlawbeq r9, r0, pc, r1 @ │ │ │ │ - @ instruction: 0x01191ed8 │ │ │ │ + smlawbeq r9, ip, lr, r1 │ │ │ │ + @ instruction: 0x01291f60 │ │ │ │ + @ instruction: 0x01191eb8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10a39c <__cxa_atexit@plt+0xfe3fc> │ │ │ │ - @ instruction: 0x01191ebc │ │ │ │ + @ instruction: 0x01191e9c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -260489,16 +260489,16 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - @ instruction: 0x01291d9c │ │ │ │ - @ instruction: 0x01291e7c │ │ │ │ + @ instruction: 0x01291d7c │ │ │ │ + @ instruction: 0x01291e5c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -260615,19 +260615,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10a7c0 <__cxa_atexit@plt+0xfe820> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01291b78 │ │ │ │ - @ instruction: 0x01291c20 │ │ │ │ - smlawteq r9, r4, ip, r1 │ │ │ │ - ldrdeq r1, [r9, -ip]! │ │ │ │ - @ instruction: 0x01291d08 │ │ │ │ + @ instruction: 0x01291b58 │ │ │ │ + @ instruction: 0x01291c00 │ │ │ │ + @ instruction: 0x01291ca4 │ │ │ │ + @ instruction: 0x01291bbc │ │ │ │ + @ instruction: 0x01291ce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10a844 <__cxa_atexit@plt+0xfe8a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10a884 <__cxa_atexit@plt+0xfe8e4> │ │ │ │ @@ -260670,19 +260670,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10a89c <__cxa_atexit@plt+0xfe8fc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01291b3c │ │ │ │ - ldrdeq r1, [r9, -ip]! │ │ │ │ - strdeq r1, [r9, -r8]! │ │ │ │ - @ instruction: 0x01291c20 │ │ │ │ - @ instruction: 0x011919f8 │ │ │ │ + @ instruction: 0x01291b1c │ │ │ │ + @ instruction: 0x01291bbc │ │ │ │ + ldrdeq r1, [r9, -r8]! │ │ │ │ + @ instruction: 0x01291c00 │ │ │ │ + @ instruction: 0x011919d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10a938 <__cxa_atexit@plt+0xfe998> │ │ │ │ ldr r3, [pc, #108] @ 10a948 <__cxa_atexit@plt+0xfe9a8> │ │ │ │ @@ -260712,16 +260712,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10a950 <__cxa_atexit@plt+0xfe9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01191abc │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ + @ instruction: 0x01191a9c │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 10a998 <__cxa_atexit@plt+0xfe9f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -260731,15 +260731,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ beq 10a990 <__cxa_atexit@plt+0xfe9f0> │ │ │ │ b 10a9a8 <__cxa_atexit@plt+0xfea08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r8, lsl r9 │ │ │ │ + @ instruction: 0x011918f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -260803,20 +260803,20 @@ │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01291a6c │ │ │ │ + @ instruction: 0x01291a4c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0x01291994 │ │ │ │ - @ instruction: 0x01291a38 │ │ │ │ - @ instruction: 0x012919e0 │ │ │ │ - strdeq r1, [r9, -r4]! │ │ │ │ + @ instruction: 0x01291974 │ │ │ │ + @ instruction: 0x01291a18 │ │ │ │ + smlawteq r9, r0, r9, r1 │ │ │ │ + ldrdeq r1, [r9, -r4]! │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r1, lr │ │ │ │ @@ -260895,24 +260895,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01291810 │ │ │ │ + strdeq r1, [r9, -r0]! │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01291720 │ │ │ │ + @ instruction: 0x01291700 │ │ │ │ + smlawbeq r9, ip, r8, r1 │ │ │ │ @ instruction: 0x012918ac │ │ │ │ - smlawteq r9, ip, r8, r1 │ │ │ │ - @ instruction: 0x01291810 │ │ │ │ - @ instruction: 0x012918a8 │ │ │ │ + strdeq r1, [r9, -r0]! │ │ │ │ + smlawbeq r9, r8, r8, r1 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - tsteq r9, r4, ror #12 │ │ │ │ + tsteq r9, r4, asr #12 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10aad8 <__cxa_atexit@plt+0xfeb38> │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -260961,18 +260961,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 10ad48 <__cxa_atexit@plt+0xfeda8> │ │ │ │ mov fp, sl │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129175c │ │ │ │ - smlawbeq r9, r0, r7, r1 │ │ │ │ - smlawteq r9, r8, r6, r1 │ │ │ │ + @ instruction: 0x0129173c │ │ │ │ @ instruction: 0x01291760 │ │ │ │ + @ instruction: 0x012916a8 │ │ │ │ + @ instruction: 0x01291740 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -261090,19 +261090,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10af2c <__cxa_atexit@plt+0xfef8c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129140c │ │ │ │ - @ instruction: 0x012914b4 │ │ │ │ - @ instruction: 0x01291558 │ │ │ │ - @ instruction: 0x01291470 │ │ │ │ - @ instruction: 0x0129159c │ │ │ │ + @ instruction: 0x012913ec │ │ │ │ + @ instruction: 0x01291494 │ │ │ │ + @ instruction: 0x01291538 │ │ │ │ + @ instruction: 0x01291450 │ │ │ │ + @ instruction: 0x0129157c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10afb0 <__cxa_atexit@plt+0xff010> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10aff0 <__cxa_atexit@plt+0xff050> │ │ │ │ @@ -261145,19 +261145,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10b008 <__cxa_atexit@plt+0xff068> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r1, [r9, -r0]! │ │ │ │ - @ instruction: 0x01291470 │ │ │ │ - smlawbeq r9, ip, r3, r1 │ │ │ │ - @ instruction: 0x012914b4 │ │ │ │ - tsteq r9, ip, lsl #5 │ │ │ │ + @ instruction: 0x012913b0 │ │ │ │ + @ instruction: 0x01291450 │ │ │ │ + @ instruction: 0x0129136c │ │ │ │ + @ instruction: 0x01291494 │ │ │ │ + tsteq r9, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10b0b4 <__cxa_atexit@plt+0xff114> │ │ │ │ ldr r2, [pc, #168] @ 10b0f0 <__cxa_atexit@plt+0xff150> │ │ │ │ @@ -261203,17 +261203,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ - tsteq r9, r8, asr r1 │ │ │ │ - @ instruction: 0x011912fc │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ + tsteq r9, r8, lsr r1 │ │ │ │ + @ instruction: 0x011912dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10b168 <__cxa_atexit@plt+0xff1c8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -261240,30 +261240,30 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, r4, asr #1 │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ + tsteq r9, r4, lsr #1 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 10b1c8 <__cxa_atexit@plt+0xff228> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 10b034 <__cxa_atexit@plt+0xff094> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -261327,20 +261327,20 @@ │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0129123c │ │ │ │ + @ instruction: 0x0129121c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0x01291164 │ │ │ │ - @ instruction: 0x01291208 │ │ │ │ - @ instruction: 0x012911b0 │ │ │ │ - smlawteq r9, r4, r1, r1 │ │ │ │ + @ instruction: 0x01291144 │ │ │ │ + @ instruction: 0x012911e8 │ │ │ │ + @ instruction: 0x01291190 │ │ │ │ + @ instruction: 0x012911a4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r1, lr │ │ │ │ @@ -261419,24 +261419,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwteq r9, r0, pc @ │ │ │ │ + smlawteq r9, r0, pc, r0 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r0, [r9, -r0]! @ │ │ │ │ + ldrdeq r0, [r9, -r0]! @ │ │ │ │ + qsubeq r1, ip, r9 │ │ │ │ @ instruction: 0x0129107c │ │ │ │ - @ instruction: 0x0129109c │ │ │ │ - smulwteq r9, r0, pc @ │ │ │ │ - @ instruction: 0x01291078 │ │ │ │ + smlawteq r9, r0, pc, r0 @ │ │ │ │ + qsubeq r1, r8, r9 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - tsteq r9, r4, lsr lr │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10b308 <__cxa_atexit@plt+0xff368> │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -261485,18 +261485,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 10b578 <__cxa_atexit@plt+0xff5d8> │ │ │ │ mov fp, sl │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01290f2c │ │ │ │ - @ instruction: 0x01290f50 │ │ │ │ - @ instruction: 0x01290e98 │ │ │ │ + @ instruction: 0x01290f0c │ │ │ │ @ instruction: 0x01290f30 │ │ │ │ + @ instruction: 0x01290e78 │ │ │ │ + @ instruction: 0x01290f10 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -261614,19 +261614,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10b75c <__cxa_atexit@plt+0xff7bc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r0, [r9, -ip]! │ │ │ │ - smlawbeq r9, r4, ip, r0 │ │ │ │ - @ instruction: 0x01290d28 │ │ │ │ - @ instruction: 0x01290c40 │ │ │ │ - @ instruction: 0x01290d6c │ │ │ │ + @ instruction: 0x01290bbc │ │ │ │ + @ instruction: 0x01290c64 │ │ │ │ + @ instruction: 0x01290d08 │ │ │ │ + @ instruction: 0x01290c20 │ │ │ │ + @ instruction: 0x01290d4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10b7e0 <__cxa_atexit@plt+0xff840> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10b820 <__cxa_atexit@plt+0xff880> │ │ │ │ @@ -261669,18 +261669,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10b838 <__cxa_atexit@plt+0xff898> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwbeq r9, r0, fp │ │ │ │ - @ instruction: 0x01290c40 │ │ │ │ - @ instruction: 0x01290b5c │ │ │ │ - smlawbeq r9, r4, ip, r0 │ │ │ │ + smlawbeq r9, r0, fp, r0 │ │ │ │ + @ instruction: 0x01290c20 │ │ │ │ + @ instruction: 0x01290b3c │ │ │ │ + @ instruction: 0x01290c64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10b898 <__cxa_atexit@plt+0xff8f8> │ │ │ │ ldr r7, [pc, #52] @ 10b8a8 <__cxa_atexit@plt+0xff908> │ │ │ │ @@ -261695,16 +261695,16 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ b 10b034 <__cxa_atexit@plt+0xff094> │ │ │ │ ldr r7, [pc, #12] @ 10b8ac <__cxa_atexit@plt+0xff90c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, ip, ror #22 │ │ │ │ - tsteq r9, r4, lsl #20 │ │ │ │ + tsteq r9, ip, asr #22 │ │ │ │ + tsteq r9, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -261769,20 +261769,20 @@ │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01290b58 │ │ │ │ + @ instruction: 0x01290b38 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - smlawbeq r9, r0, sl, r0 │ │ │ │ - @ instruction: 0x01290b24 │ │ │ │ - smlawteq r9, ip, sl, r0 │ │ │ │ - ldrdeq r0, [r9, -ip]! │ │ │ │ + @ instruction: 0x01290a60 │ │ │ │ + @ instruction: 0x01290b04 │ │ │ │ + smulwbeq r9, ip, sl │ │ │ │ + @ instruction: 0x01290abc │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r1, lr │ │ │ │ @@ -261862,24 +261862,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r0, [r9, -r8]! │ │ │ │ + ldrdeq r0, [r9, -r8]! │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01290804 │ │ │ │ + smulwteq r9, r4, r7 │ │ │ │ + @ instruction: 0x01290974 │ │ │ │ @ instruction: 0x01290994 │ │ │ │ - @ instruction: 0x012909b4 │ │ │ │ - strdeq r0, [r9, -r8]! │ │ │ │ - @ instruction: 0x01290990 │ │ │ │ + ldrdeq r0, [r9, -r8]! │ │ │ │ + @ instruction: 0x01290970 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10b9f0 <__cxa_atexit@plt+0xffa50> │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -261928,26 +261928,26 @@ │ │ │ │ ldr r3, [pc, #40] @ 10bc64 <__cxa_atexit@plt+0xffcc4> │ │ │ │ mov fp, sl │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01290840 │ │ │ │ - @ instruction: 0x01290864 │ │ │ │ - smulwbeq r9, ip, r7 │ │ │ │ + @ instruction: 0x01290820 │ │ │ │ @ instruction: 0x01290844 │ │ │ │ + smlawbeq r9, ip, r7, r0 │ │ │ │ + @ instruction: 0x01290824 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01190794 │ │ │ │ + tsteq r9, r4, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 10b034 <__cxa_atexit@plt+0xff094> │ │ │ │ - tsteq r9, r8, lsl #15 │ │ │ │ + tsteq r9, r8, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10bd00 <__cxa_atexit@plt+0xffd60> │ │ │ │ ldr r3, [pc, #112] @ 10bd10 <__cxa_atexit@plt+0xffd70> │ │ │ │ @@ -261978,17 +261978,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10bd18 <__cxa_atexit@plt+0xffd78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, ip, lsl r7 │ │ │ │ - tsteq r9, r0, asr #10 │ │ │ │ - tsteq r9, r8, ror #13 │ │ │ │ + @ instruction: 0x011906fc │ │ │ │ + tsteq r9, r0, lsr #10 │ │ │ │ + tsteq r9, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10bd58 <__cxa_atexit@plt+0xffdb8> │ │ │ │ ldr r3, [pc, #48] @ 10bd70 <__cxa_atexit@plt+0xffdd0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -261999,17 +261999,17 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b f66220 <__cxa_atexit@plt+0xf5a280> │ │ │ │ ldr r7, [pc, #12] @ 10bd6c <__cxa_atexit@plt+0xffdcc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011904d4 │ │ │ │ + @ instruction: 0x011904b4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01190694 │ │ │ │ + tsteq r9, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #108] @ 10bdf8 <__cxa_atexit@plt+0xffe58> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -262035,17 +262035,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10bdfc <__cxa_atexit@plt+0xffe5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, ip, lsl r6 │ │ │ │ + @ instruction: 0x011905fc │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ + tsteq r9, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10be50 <__cxa_atexit@plt+0xffeb0> │ │ │ │ @@ -262062,15 +262062,15 @@ │ │ │ │ b 10b034 <__cxa_atexit@plt+0xff094> │ │ │ │ ldr r7, [pc, #16] @ 10be68 <__cxa_atexit@plt+0xffec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0x011905b0 │ │ │ │ + @ instruction: 0x01190590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10bf0c <__cxa_atexit@plt+0xfff6c> │ │ │ │ @@ -262186,19 +262186,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10c04c <__cxa_atexit@plt+0x1000ac> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwteq r9, ip, r2 │ │ │ │ - @ instruction: 0x01290394 │ │ │ │ - @ instruction: 0x01290438 │ │ │ │ - @ instruction: 0x01290350 │ │ │ │ - @ instruction: 0x0129047c │ │ │ │ + smlawteq r9, ip, r2, r0 │ │ │ │ + @ instruction: 0x01290374 │ │ │ │ + @ instruction: 0x01290418 │ │ │ │ + @ instruction: 0x01290330 │ │ │ │ + @ instruction: 0x0129045c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10c0d0 <__cxa_atexit@plt+0x100130> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10c110 <__cxa_atexit@plt+0x100170> │ │ │ │ @@ -262241,19 +262241,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10c128 <__cxa_atexit@plt+0x100188> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012902b0 │ │ │ │ - @ instruction: 0x01290350 │ │ │ │ - @ instruction: 0x0129026c │ │ │ │ - @ instruction: 0x01290394 │ │ │ │ - tsteq r9, ip, ror #2 │ │ │ │ + @ instruction: 0x01290290 │ │ │ │ + @ instruction: 0x01290330 │ │ │ │ + @ instruction: 0x0129024c │ │ │ │ + @ instruction: 0x01290374 │ │ │ │ + tsteq r9, ip, asr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10c178 <__cxa_atexit@plt+0x1001d8> │ │ │ │ ldr r7, [pc, #32] @ 10c188 <__cxa_atexit@plt+0x1001e8> │ │ │ │ @@ -262263,26 +262263,26 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10c18c <__cxa_atexit@plt+0x1001ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, ip, lsr #5 │ │ │ │ - @ instruction: 0x01190298 │ │ │ │ + tsteq r9, ip, lsl #5 │ │ │ │ + tsteq r9, r8, ror r2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10c1b4 <__cxa_atexit@plt+0x100214> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, ror r2 │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10c1f8 <__cxa_atexit@plt+0x100258> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10c210 <__cxa_atexit@plt+0x100270> │ │ │ │ @@ -262301,18 +262301,18 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10c224 <__cxa_atexit@plt+0x100284> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + @ instruction: 0x0118fffc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011901f8 │ │ │ │ + @ instruction: 0x011901d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 10c294 <__cxa_atexit@plt+0x1002f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -262331,16 +262331,16 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 10c29c <__cxa_atexit@plt+0x1002fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r9, r0, lsr #3 │ │ │ │ - tsteq r9, r4, lsl r0 │ │ │ │ + tsteq r9, r0, lsl #3 │ │ │ │ + @ instruction: 0x0118fff4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -262404,20 +262404,20 @@ │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01290168 │ │ │ │ + @ instruction: 0x01290148 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0x01290090 │ │ │ │ - @ instruction: 0x01290134 │ │ │ │ - ldrdeq r0, [r9, -ip]! │ │ │ │ - strdeq r0, [r9, -r0]! @ │ │ │ │ + @ instruction: 0x01290070 │ │ │ │ + @ instruction: 0x01290114 │ │ │ │ + strheq r0, [r9, -ip]! │ │ │ │ + ldrdeq r0, [r9, -r0]! @ │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r1, lr │ │ │ │ @@ -262496,24 +262496,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq (UNDEF: 56), ip │ │ │ │ + msreq R8_fiq, ip │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - msreq R8_fiq, ip │ │ │ │ + strdeq pc, [r8, -ip]! │ │ │ │ + smlawbeq r8, r8, pc, pc @ │ │ │ │ msreq (UNDEF: 56), r8 │ │ │ │ - smlawteq r8, r8, pc, pc @ │ │ │ │ - msreq (UNDEF: 56), ip │ │ │ │ - msreq (UNDEF: 56), r4 │ │ │ │ + msreq R8_fiq, ip │ │ │ │ + smlawbeq r8, r4, pc, pc @ │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - tstpeq r8, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10c3dc <__cxa_atexit@plt+0x10043c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -262564,19 +262564,19 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq R8_fiq, r8 │ │ │ │ msreq R8_fiq, ip │ │ │ │ - smlawteq r8, r4, sp, pc @ │ │ │ │ + msreq CPSR_f, r4, lsr #27 │ │ │ │ msreq R8_fiq, ip │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0118fdd4 │ │ │ │ + @ instruction: 0x0118fdb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10c6c4 <__cxa_atexit@plt+0x100724> │ │ │ │ ldr r3, [pc, #116] @ 10c6e8 <__cxa_atexit@plt+0x100748> │ │ │ │ @@ -262607,18 +262607,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10c6ec <__cxa_atexit@plt+0x10074c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r8, ip, asr #26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - tstpeq r8, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ @@ -262632,15 +262632,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 10c750 <__cxa_atexit@plt+0x1007b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - tstpeq r8, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10c808 <__cxa_atexit@plt+0x100868> │ │ │ │ @@ -262729,15 +262729,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ msreq R8_fiq, r0 │ │ │ │ - smlawbeq r8, ip, sl, pc @ │ │ │ │ + msreq R8_fiq, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10c93c <__cxa_atexit@plt+0x10099c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10c97c <__cxa_atexit@plt+0x1009dc> │ │ │ │ @@ -262782,20 +262782,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10c99c <__cxa_atexit@plt+0x1009fc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_f, ip @ │ │ │ │ + msreq CPSR_f, ip, ror r9 │ │ │ │ msreq R8_fiq, r4 │ │ │ │ - msreq CPSR_f, r0, lsr #19 │ │ │ │ - msreq R8_fiq, r0 │ │ │ │ - msreq CPSR_f, r4, ror #19 │ │ │ │ - @ instruction: 0x0118f8f4 │ │ │ │ + smlawbeq r8, r0, r9, pc @ │ │ │ │ + msreq CPSR_f, r0, ror #19 │ │ │ │ + smlawteq r8, r4, r9, pc @ │ │ │ │ + @ instruction: 0x0118f8d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10ca2c <__cxa_atexit@plt+0x100a8c> │ │ │ │ @@ -262822,31 +262822,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 10ca48 <__cxa_atexit@plt+0x100aa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tstpeq r8, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, ror #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 10ca84 <__cxa_atexit@plt+0x100ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 10ca7c <__cxa_atexit@plt+0x100adc> │ │ │ │ b 10ca94 <__cxa_atexit@plt+0x100af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r8, ip, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -262892,19 +262892,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 10cb64 <__cxa_atexit@plt+0x100bc4> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_f, r4 @ │ │ │ │ + msreq CPSR_f, r4, ror r9 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - msreq CPSR_f, r8, lsl r8 │ │ │ │ - msreq CPSR_f, r8, lsl #18 │ │ │ │ + strdeq pc, [r8, -r8]! │ │ │ │ + msreq CPSR_f, r8, ror #17 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 10cc3c <__cxa_atexit@plt+0x100c9c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -262958,22 +262958,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 10cc6c <__cxa_atexit@plt+0x100ccc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r8, r0, r7, pc @ │ │ │ │ + msreq (UNDEF: 56), r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlawteq r8, ip, r6, pc @ │ │ │ │ + msreq R8_fiq, ip │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ msreq (UNDEF: 56), r8 │ │ │ │ - msreq CPSR_f, ip, lsl #16 │ │ │ │ - tstpeq r8, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + msreq (UNDEF: 56), ip │ │ │ │ + tstpeq r8, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10cb74 <__cxa_atexit@plt+0x100bd4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -263061,15 +263061,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - msreq CPSR_f, r8, lsr r5 │ │ │ │ + msreq CPSR_f, r8, lsl r5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -263087,15 +263087,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 10ce6c <__cxa_atexit@plt+0x100ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlawteq r8, r4, r4, pc @ │ │ │ │ + msreq CPSR_f, r4, lsr #9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10cedc <__cxa_atexit@plt+0x100f3c> │ │ │ │ @@ -263154,21 +263154,21 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 10cf6c <__cxa_atexit@plt+0x100fcc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq pc, [r8, -ip]! │ │ │ │ - msreq CPSR_f, ip, ror #8 │ │ │ │ - msreq CPSR_f, r8, lsr #9 │ │ │ │ - msreq CPSR_f, r8, lsr #10 │ │ │ │ - msreq CPSR_f, r4, ror #8 │ │ │ │ - msreq CPSR_f, ip, ror #10 │ │ │ │ - @ instruction: 0x0118f2dc │ │ │ │ + ldrdeq pc, [r8, -ip]! │ │ │ │ + msreq CPSR_f, ip, asr #8 │ │ │ │ + smlawbeq r8, r8, r4, pc @ │ │ │ │ + msreq CPSR_f, r8, lsl #10 │ │ │ │ + msreq CPSR_f, r4, asr #8 │ │ │ │ + msreq CPSR_f, ip, asr #10 │ │ │ │ + @ instruction: 0x0118f2bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d010 <__cxa_atexit@plt+0x101070> │ │ │ │ ldr r3, [pc, #108] @ 10d020 <__cxa_atexit@plt+0x101080> │ │ │ │ @@ -263198,16 +263198,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10d028 <__cxa_atexit@plt+0x101088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tstpeq r8, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 10d070 <__cxa_atexit@plt+0x1010d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -263217,15 +263217,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ beq 10d068 <__cxa_atexit@plt+0x1010c8> │ │ │ │ b 10d080 <__cxa_atexit@plt+0x1010e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0118f1fc │ │ │ │ + @ instruction: 0x0118f1dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -263284,15 +263284,15 @@ │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq (UNDEF: 56), r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ msreq (UNDEF: 56), ip │ │ │ │ - msreq (UNDEF: 56), r4 │ │ │ │ + strdeq pc, [r8, -r4]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r9, r8 │ │ │ │ bcc 10d28c <__cxa_atexit@plt+0x1012ec> │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -263365,23 +263365,23 @@ │ │ │ │ ldr r6, [pc, #24] @ 10d2c8 <__cxa_atexit@plt+0x101328> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_f, r8, lsr #2 │ │ │ │ + msreq CPSR_f, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r8, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - msreq CPSR_f, r8, ror #3 │ │ │ │ + smlawteq r8, r8, r1, pc @ │ │ │ │ msreq CPSR_f, r0 @ │ │ │ │ - tsteq r8, ip, lsl #31 │ │ │ │ + tsteq r8, ip, ror #30 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10d184 <__cxa_atexit@plt+0x1011e4> │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ @@ -263421,16 +263421,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 10d3ac <__cxa_atexit@plt+0x10140c> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - msreq CPSR_f, r8, ror #1 │ │ │ │ - strheq pc, [r8, -r0]! @ │ │ │ │ + smlawteq r8, r8, r0, pc @ │ │ │ │ + msreq CPSR_f, r0 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d3e0 <__cxa_atexit@plt+0x101440> │ │ │ │ @@ -263441,15 +263441,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d3f4 <__cxa_atexit@plt+0x101454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r8, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d41c <__cxa_atexit@plt+0x10147c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -263471,15 +263471,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq lr, [r8, -r4]! │ │ │ │ + ldrdeq lr, [r8, -r4]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d4a0 <__cxa_atexit@plt+0x101500> │ │ │ │ ldr r3, [pc, #32] @ 10d4b0 <__cxa_atexit@plt+0x101510> │ │ │ │ @@ -263489,15 +263489,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d4b4 <__cxa_atexit@plt+0x101514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsr #31 │ │ │ │ + tsteq r8, r8, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d4dc <__cxa_atexit@plt+0x10153c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -263529,15 +263529,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128ee10 │ │ │ │ + strdeq lr, [r8, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d588 <__cxa_atexit@plt+0x1015e8> │ │ │ │ ldr r5, [pc, #32] @ 10d598 <__cxa_atexit@plt+0x1015f8> │ │ │ │ @@ -263547,15 +263547,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d59c <__cxa_atexit@plt+0x1015fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, asr #29 │ │ │ │ + tsteq r8, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d5d4 <__cxa_atexit@plt+0x101634> │ │ │ │ @@ -263564,15 +263564,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128ee60 │ │ │ │ + @ instruction: 0x0128ee40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d614 <__cxa_atexit@plt+0x101674> │ │ │ │ ldr r3, [pc, #32] @ 10d624 <__cxa_atexit@plt+0x101684> │ │ │ │ @@ -263582,15 +263582,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d628 <__cxa_atexit@plt+0x101688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, lsr lr │ │ │ │ + tsteq r8, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d650 <__cxa_atexit@plt+0x1016b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -263612,28 +263612,28 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128edac │ │ │ │ + smlawbeq r8, ip, sp, lr │ │ │ │ cmp r5, fp │ │ │ │ bcc 10d6c0 <__cxa_atexit@plt+0x101720> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 10d6d0 <__cxa_atexit@plt+0x101730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d6d4 <__cxa_atexit@plt+0x101734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x0118ed94 │ │ │ │ + tsteq r8, r4, ror sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -263646,15 +263646,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 10d728 <__cxa_atexit@plt+0x101788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, asr #26 │ │ │ │ + tsteq r8, r0, lsr #26 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d770 <__cxa_atexit@plt+0x1017d0> │ │ │ │ @@ -263667,15 +263667,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq lr, [r8, -r0]! │ │ │ │ + @ instruction: 0x0128ecb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d7b0 <__cxa_atexit@plt+0x101810> │ │ │ │ ldr r3, [pc, #32] @ 10d7c0 <__cxa_atexit@plt+0x101820> │ │ │ │ @@ -263685,15 +263685,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d7c4 <__cxa_atexit@plt+0x101824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsr #25 │ │ │ │ + tsteq r8, r8, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d7ec <__cxa_atexit@plt+0x10184c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -263715,15 +263715,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128ec18 │ │ │ │ + strdeq lr, [r8, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d870 <__cxa_atexit@plt+0x1018d0> │ │ │ │ ldr r3, [pc, #32] @ 10d880 <__cxa_atexit@plt+0x1018e0> │ │ │ │ @@ -263733,15 +263733,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d884 <__cxa_atexit@plt+0x1018e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, ror #23 │ │ │ │ + tsteq r8, ip, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d8ac <__cxa_atexit@plt+0x10190c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -263763,15 +263763,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128eb5c │ │ │ │ + @ instruction: 0x0128eb3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d930 <__cxa_atexit@plt+0x101990> │ │ │ │ ldr r5, [pc, #32] @ 10d940 <__cxa_atexit@plt+0x1019a0> │ │ │ │ @@ -263781,15 +263781,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d944 <__cxa_atexit@plt+0x1019a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d97c <__cxa_atexit@plt+0x1019dc> │ │ │ │ @@ -263798,15 +263798,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r8, ip, sl, lr │ │ │ │ + @ instruction: 0x0128eaac │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d9bc <__cxa_atexit@plt+0x101a1c> │ │ │ │ ldr r3, [pc, #32] @ 10d9cc <__cxa_atexit@plt+0x101a2c> │ │ │ │ @@ -263816,15 +263816,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10d9d0 <__cxa_atexit@plt+0x101a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsr #21 │ │ │ │ + tsteq r8, r8, lsl #21 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10da10 <__cxa_atexit@plt+0x101a70> │ │ │ │ @@ -263835,15 +263835,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128ea3c │ │ │ │ + @ instruction: 0x0128ea1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10da50 <__cxa_atexit@plt+0x101ab0> │ │ │ │ ldr r5, [pc, #32] @ 10da60 <__cxa_atexit@plt+0x101ac0> │ │ │ │ @@ -263853,15 +263853,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10da64 <__cxa_atexit@plt+0x101ac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsl sl │ │ │ │ + @ instruction: 0x0118e9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10da9c <__cxa_atexit@plt+0x101afc> │ │ │ │ @@ -263870,15 +263870,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e9b4 │ │ │ │ + @ instruction: 0x0128e994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10dadc <__cxa_atexit@plt+0x101b3c> │ │ │ │ ldr r5, [pc, #32] @ 10daec <__cxa_atexit@plt+0x101b4c> │ │ │ │ @@ -263888,15 +263888,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10daf0 <__cxa_atexit@plt+0x101b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118e990 │ │ │ │ + tsteq r8, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10db28 <__cxa_atexit@plt+0x101b88> │ │ │ │ @@ -263905,15 +263905,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e92c │ │ │ │ + @ instruction: 0x0128e90c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10db68 <__cxa_atexit@plt+0x101bc8> │ │ │ │ ldr r3, [pc, #32] @ 10db78 <__cxa_atexit@plt+0x101bd8> │ │ │ │ @@ -263923,15 +263923,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10db7c <__cxa_atexit@plt+0x101bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ + tsteq r8, r8, ror #17 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10dbbc <__cxa_atexit@plt+0x101c1c> │ │ │ │ @@ -263942,15 +263942,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e89c │ │ │ │ + @ instruction: 0x0128e87c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10dbfc <__cxa_atexit@plt+0x101c5c> │ │ │ │ ldr r5, [pc, #32] @ 10dc0c <__cxa_atexit@plt+0x101c6c> │ │ │ │ @@ -263960,15 +263960,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10dc10 <__cxa_atexit@plt+0x101c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, ror r8 │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10dc48 <__cxa_atexit@plt+0x101ca8> │ │ │ │ @@ -263977,15 +263977,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e814 │ │ │ │ + strdeq lr, [r8, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10dc88 <__cxa_atexit@plt+0x101ce8> │ │ │ │ ldr r5, [pc, #32] @ 10dc98 <__cxa_atexit@plt+0x101cf8> │ │ │ │ @@ -263995,15 +263995,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10dc9c <__cxa_atexit@plt+0x101cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118e7f0 │ │ │ │ + @ instruction: 0x0118e7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10dcd4 <__cxa_atexit@plt+0x101d34> │ │ │ │ @@ -264012,15 +264012,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r8, ip, r7, lr │ │ │ │ + @ instruction: 0x0128e76c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10dd68 <__cxa_atexit@plt+0x101dc8> │ │ │ │ ldr r1, [pc, #132] @ 10dd88 <__cxa_atexit@plt+0x101de8> │ │ │ │ @@ -264055,17 +264055,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrdeq lr, [r8, -r0]! │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ - ldrdeq lr, [r8, -r4]! │ │ │ │ + @ instruction: 0x0128e4b0 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ + @ instruction: 0x0128e5b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10dddc <__cxa_atexit@plt+0x101e3c> │ │ │ │ @@ -264078,16 +264078,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, asr #13 │ │ │ │ - @ instruction: 0x0128e554 │ │ │ │ + tsteq r8, r8, lsr #13 │ │ │ │ + @ instruction: 0x0128e534 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10de74 <__cxa_atexit@plt+0x101ed4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -264117,15 +264117,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0128e4b8 │ │ │ │ + @ instruction: 0x0128e498 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10deb8 <__cxa_atexit@plt+0x101f18> │ │ │ │ ldr r2, [pc, #44] @ 10ded0 <__cxa_atexit@plt+0x101f30> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -264135,15 +264135,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 10decc <__cxa_atexit@plt+0x101f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128e460 │ │ │ │ + @ instruction: 0x0128e440 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10df38 <__cxa_atexit@plt+0x101f98> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264189,19 +264189,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10df98 <__cxa_atexit@plt+0x101ff8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e448 │ │ │ │ - @ instruction: 0x0128e3ac │ │ │ │ - @ instruction: 0x0128e404 │ │ │ │ - strdeq lr, [r8, -r0]! │ │ │ │ - @ instruction: 0x0118e2fc │ │ │ │ + @ instruction: 0x0128e428 │ │ │ │ + smlawbeq r8, ip, r3, lr │ │ │ │ + @ instruction: 0x0128e3e4 │ │ │ │ + ldrdeq lr, [r8, -r0]! │ │ │ │ + @ instruction: 0x0118e2dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10dffc <__cxa_atexit@plt+0x10205c> │ │ │ │ ldr r7, [pc, #52] @ 10e00c <__cxa_atexit@plt+0x10206c> │ │ │ │ @@ -264216,16 +264216,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10e010 <__cxa_atexit@plt+0x102070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ - tsteq r8, r0, lsr #5 │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ + tsteq r8, r0, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -264275,20 +264275,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 10e100 <__cxa_atexit@plt+0x102160> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e408 │ │ │ │ + @ instruction: 0x0128e3e8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0x0128e36c │ │ │ │ - @ instruction: 0x0128e270 │ │ │ │ + @ instruction: 0x0128e34c │ │ │ │ + @ instruction: 0x0128e250 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 10e1ec <__cxa_atexit@plt+0x10224c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -264346,23 +264346,23 @@ │ │ │ │ ldr r6, [pc, #24] @ 10e21c <__cxa_atexit@plt+0x10227c> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128e1e0 │ │ │ │ + smlawteq r8, r0, r1, lr │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0128e11c │ │ │ │ + strdeq lr, [r8, -ip]! │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - smlawbeq r8, ip, r1, lr │ │ │ │ - @ instruction: 0x0128e258 │ │ │ │ - tsteq r8, ip, ror r0 │ │ │ │ + @ instruction: 0x0128e16c │ │ │ │ + @ instruction: 0x0128e238 │ │ │ │ + tsteq r8, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10e114 <__cxa_atexit@plt+0x102174> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -264404,16 +264404,16 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0x0128e078 │ │ │ │ - @ instruction: 0x0128e14c │ │ │ │ + qsubeq lr, r8, r8 │ │ │ │ + @ instruction: 0x0128e12c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10e33c <__cxa_atexit@plt+0x10239c> │ │ │ │ @@ -264424,15 +264424,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10e350 <__cxa_atexit@plt+0x1023b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, asr #2 │ │ │ │ + tsteq r8, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e388 <__cxa_atexit@plt+0x1023e8> │ │ │ │ @@ -264441,15 +264441,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128df98 │ │ │ │ + @ instruction: 0x0128df78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10e3c8 <__cxa_atexit@plt+0x102428> │ │ │ │ ldr r5, [pc, #32] @ 10e3d8 <__cxa_atexit@plt+0x102438> │ │ │ │ @@ -264459,15 +264459,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10e3dc <__cxa_atexit@plt+0x10243c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, asr #1 │ │ │ │ + tsteq r8, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e414 <__cxa_atexit@plt+0x102474> │ │ │ │ @@ -264476,15 +264476,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128df04 │ │ │ │ + @ instruction: 0x0128dee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10e454 <__cxa_atexit@plt+0x1024b4> │ │ │ │ ldr r5, [pc, #32] @ 10e464 <__cxa_atexit@plt+0x1024c4> │ │ │ │ @@ -264494,15 +264494,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 10e468 <__cxa_atexit@plt+0x1024c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, lsr r0 │ │ │ │ + tsteq r8, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e4a0 <__cxa_atexit@plt+0x102500> │ │ │ │ @@ -264511,15 +264511,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128de74 │ │ │ │ + @ instruction: 0x0128de54 │ │ │ │ ldrdeq r1, [r4, -sl] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strdeq r1, [r4, -r1] │ │ │ │ @@ -264670,16 +264670,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x0118dd9c │ │ │ │ - @ instruction: 0x0128dc68 │ │ │ │ + tsteq r8, ip, ror sp │ │ │ │ + @ instruction: 0x0128dc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 10e7a0 <__cxa_atexit@plt+0x102800> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -264701,15 +264701,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0128dbb8 │ │ │ │ + @ instruction: 0x0128db98 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e7ec <__cxa_atexit@plt+0x10284c> │ │ │ │ @@ -264722,16 +264722,16 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128db64 │ │ │ │ - tsteq r8, r0, lsr #25 │ │ │ │ + @ instruction: 0x0128db44 │ │ │ │ + tsteq r8, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10e850 <__cxa_atexit@plt+0x1028b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -264747,16 +264747,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d3b4 <__cxa_atexit@plt+0x961414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r1, [r4, -lr] │ │ │ │ - @ instruction: 0x0128d998 │ │ │ │ - tsteq r8, ip, lsr ip │ │ │ │ + @ instruction: 0x0128d978 │ │ │ │ + tsteq r8, ip, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10e8b4 <__cxa_atexit@plt+0x102914> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -264772,15 +264772,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d3b4 <__cxa_atexit@plt+0x961414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ tsteq r4, r7, asr r5 │ │ │ │ - @ instruction: 0x0128d934 │ │ │ │ + @ instruction: 0x0128d914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ b 10e66c <__cxa_atexit@plt+0x1026cc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -264827,16 +264827,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r8, r8, asr fp │ │ │ │ - @ instruction: 0x0128da00 │ │ │ │ + tsteq r8, r8, lsr fp │ │ │ │ + @ instruction: 0x0128d9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ea08 <__cxa_atexit@plt+0x102a68> │ │ │ │ @@ -264857,15 +264857,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128d95c │ │ │ │ + @ instruction: 0x0128d93c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10ea44 <__cxa_atexit@plt+0x102aa4> │ │ │ │ ldr r5, [pc, #28] @ 10ea54 <__cxa_atexit@plt+0x102ab4> │ │ │ │ @@ -264874,15 +264874,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1066480 <__cxa_atexit@plt+0x105a4e0> │ │ │ │ ldr r7, [pc, #12] @ 10ea58 <__cxa_atexit@plt+0x102ab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #21 │ │ │ │ + tsteq r8, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ea94 <__cxa_atexit@plt+0x102af4> │ │ │ │ @@ -264892,15 +264892,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0128d8b0 │ │ │ │ + @ instruction: 0x0128d890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10eb18 <__cxa_atexit@plt+0x102b78> │ │ │ │ ldr r3, [pc, #124] @ 10eb40 <__cxa_atexit@plt+0x102ba0> │ │ │ │ @@ -264933,16 +264933,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0118d9b8 │ │ │ │ - @ instruction: 0x0128d83c │ │ │ │ + @ instruction: 0x0118d998 │ │ │ │ + @ instruction: 0x0128d81c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10eb88 <__cxa_atexit@plt+0x102be8> │ │ │ │ @@ -264953,20 +264953,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128d7b4 │ │ │ │ + @ instruction: 0x0128d794 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 10e66c <__cxa_atexit@plt+0x1026cc> │ │ │ │ - tsteq r8, ip, asr #18 │ │ │ │ + tsteq r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 10ec08 <__cxa_atexit@plt+0x102c68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -264984,18 +264984,18 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ - @ instruction: 0x0128d5ec │ │ │ │ - @ instruction: 0x0128d76c │ │ │ │ tsteq r8, r8, ror #17 │ │ │ │ + smlawteq r8, ip, r5, sp │ │ │ │ + @ instruction: 0x0128d74c │ │ │ │ + tsteq r8, r8, asr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10ecbc <__cxa_atexit@plt+0x102d1c> │ │ │ │ ldr r2, [pc, #140] @ 10eccc <__cxa_atexit@plt+0x102d2c> │ │ │ │ @@ -265033,17 +265033,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10ecd8 <__cxa_atexit@plt+0x102d38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strdeq sp, [r8, -r0]! │ │ │ │ - tsteq r8, r8, asr r8 │ │ │ │ - tsteq r8, ip, lsr #16 │ │ │ │ + ldrdeq sp, [r8, -r0]! │ │ │ │ + tsteq r8, r8, lsr r8 │ │ │ │ + tsteq r8, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ed08 <__cxa_atexit@plt+0x102d68> │ │ │ │ ldr r7, [pc, #64] @ 10ed3c <__cxa_atexit@plt+0x102d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265059,16 +265059,16 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 10ed30 <__cxa_atexit@plt+0x102d90> │ │ │ │ b 10ed4c <__cxa_atexit@plt+0x102dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128d758 │ │ │ │ - tsteq r8, r8, asr #15 │ │ │ │ + @ instruction: 0x0128d738 │ │ │ │ + tsteq r8, r8, lsr #15 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ed6c <__cxa_atexit@plt+0x102dcc> │ │ │ │ ldr r7, [pc, #172] @ 10ee0c <__cxa_atexit@plt+0x102e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265109,18 +265109,18 @@ │ │ │ │ sub r7, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ - tsteq r8, r4, asr #14 │ │ │ │ - strdeq sp, [r8, -r4]! │ │ │ │ - @ instruction: 0x0128d550 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ + tsteq r8, r4, lsr #14 │ │ │ │ + ldrdeq sp, [r8, -r4]! │ │ │ │ + @ instruction: 0x0128d530 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10ee98 <__cxa_atexit@plt+0x102ef8> │ │ │ │ ldr r3, [pc, #140] @ 10eec0 <__cxa_atexit@plt+0x102f20> │ │ │ │ @@ -265157,16 +265157,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r8, r4, lsl #13 │ │ │ │ - smlawteq r8, ip, r3, sp │ │ │ │ + tsteq r8, r4, ror #12 │ │ │ │ + @ instruction: 0x0128d3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10eef4 <__cxa_atexit@plt+0x102f54> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -265185,15 +265185,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128d33c │ │ │ │ + @ instruction: 0x0128d31c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10efbc <__cxa_atexit@plt+0x10301c> │ │ │ │ ldr r3, [pc, #140] @ 10efe4 <__cxa_atexit@plt+0x103044> │ │ │ │ @@ -265230,16 +265230,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r8, r4, ror #10 │ │ │ │ - @ instruction: 0x0128d2a8 │ │ │ │ + tsteq r8, r4, asr #10 │ │ │ │ + smlawbeq r8, r8, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f018 <__cxa_atexit@plt+0x103078> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -265258,16 +265258,16 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128d218 │ │ │ │ - @ instruction: 0x0118d5bc │ │ │ │ + strdeq sp, [r8, -r8]! │ │ │ │ + @ instruction: 0x0118d59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10f0b0 <__cxa_atexit@plt+0x103110> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -265283,16 +265283,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d184 <__cxa_atexit@plt+0x9611e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlabteq r4, lr, ip, r0 │ │ │ │ - @ instruction: 0x0128d138 │ │ │ │ - tsteq r8, r0, ror #10 │ │ │ │ + @ instruction: 0x0128d118 │ │ │ │ + tsteq r8, r0, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10f108 <__cxa_atexit@plt+0x103168> │ │ │ │ ands r7, r8, #3 │ │ │ │ @@ -265318,16 +265318,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 10f0f0 <__cxa_atexit@plt+0x103150> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ - @ instruction: 0x0118d4d8 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ + @ instruction: 0x0118d4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -265363,17 +265363,17 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 10f18c <__cxa_atexit@plt+0x1031ec> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - qsubeq sp, ip, r8 │ │ │ │ + @ instruction: 0x0128d03c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsr #8 │ │ │ │ + tsteq r8, r0, lsl #8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -265390,16 +265390,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawteq r8, ip, pc, ip @ │ │ │ │ - @ instruction: 0x0118d3b8 │ │ │ │ + @ instruction: 0x0128cfac │ │ │ │ + @ instruction: 0x0118d398 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f298 <__cxa_atexit@plt+0x1032f8> │ │ │ │ ldr r7, [pc, #180] @ 10f340 <__cxa_atexit@plt+0x1033a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265441,20 +265441,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 10f344 <__cxa_atexit@plt+0x1033a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0128d038 │ │ │ │ - tsteq r8, r0, asr r3 │ │ │ │ - tsteq r8, ip, asr #6 │ │ │ │ - @ instruction: 0x0128cf94 │ │ │ │ - strdeq ip, [r8, -r8]! │ │ │ │ - @ instruction: 0x0118d2dc │ │ │ │ + @ instruction: 0x0128d018 │ │ │ │ + tsteq r8, r0, lsr r3 │ │ │ │ + tsteq r8, ip, lsr #6 │ │ │ │ + @ instruction: 0x0128cf74 │ │ │ │ + ldrdeq ip, [r8, -r8]! │ │ │ │ + @ instruction: 0x0118d2bc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f378 <__cxa_atexit@plt+0x1033d8> │ │ │ │ ldr r7, [pc, #92] @ 10f3c4 <__cxa_atexit@plt+0x103424> │ │ │ │ ldr r0, [pc, #92] @ 10f3c8 <__cxa_atexit@plt+0x103428> │ │ │ │ @@ -265476,19 +265476,19 @@ │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10f3cc <__cxa_atexit@plt+0x10342c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128cfa4 │ │ │ │ - @ instruction: 0x0118d2bc │ │ │ │ - @ instruction: 0x0118d2b8 │ │ │ │ - @ instruction: 0x0128ce68 │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ + smlawbeq r8, r4, pc, ip @ │ │ │ │ + @ instruction: 0x0118d29c │ │ │ │ + @ instruction: 0x0118d298 │ │ │ │ + @ instruction: 0x0128ce48 │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10f418 <__cxa_atexit@plt+0x103478> │ │ │ │ ands r7, r8, #3 │ │ │ │ @@ -265514,16 +265514,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 10f400 <__cxa_atexit@plt+0x103460> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, r0, lsr #4 │ │ │ │ - tsteq r8, r8, asr #3 │ │ │ │ + tsteq r8, r0, lsl #4 │ │ │ │ + tsteq r8, r8, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -265559,17 +265559,17 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 10f49c <__cxa_atexit@plt+0x1034fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0128cd50 │ │ │ │ + @ instruction: 0x0128cd30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsl r1 │ │ │ │ + ldrsheq sp, [r8, -r0] │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -265586,16 +265586,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawteq r8, r0, ip, ip │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + @ instruction: 0x0128cca0 │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f5a8 <__cxa_atexit@plt+0x103608> │ │ │ │ ldr r7, [pc, #144] @ 10f62c <__cxa_atexit@plt+0x10368c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265631,19 +265631,19 @@ │ │ │ │ beq 10f594 <__cxa_atexit@plt+0x1035f4> │ │ │ │ ldr r7, [pc, #28] @ 10f638 <__cxa_atexit@plt+0x103698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlawbeq r8, r0, ip, ip │ │ │ │ - tsteq r8, r0, asr #32 │ │ │ │ - tsteq r8, ip, lsr r0 │ │ │ │ - @ instruction: 0x0128cc04 │ │ │ │ - tsteq r8, r8, ror #31 │ │ │ │ + @ instruction: 0x0128cc60 │ │ │ │ + tsteq r8, r0, lsr #32 │ │ │ │ + tsteq r8, ip, lsl r0 │ │ │ │ + @ instruction: 0x0128cbe4 │ │ │ │ + tsteq r8, r8, asr #31 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f66c <__cxa_atexit@plt+0x1036cc> │ │ │ │ ldr r7, [pc, #92] @ 10f6b8 <__cxa_atexit@plt+0x103718> │ │ │ │ ldr r0, [pc, #92] @ 10f6bc <__cxa_atexit@plt+0x10371c> │ │ │ │ @@ -265665,19 +265665,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10f6c0 <__cxa_atexit@plt+0x103720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r8, r8, fp, ip │ │ │ │ - tsteq r8, r8, asr #31 │ │ │ │ - tsteq r8, r4, asr #31 │ │ │ │ - @ instruction: 0x0128cb78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0128cb68 │ │ │ │ + tsteq r8, r8, lsr #31 │ │ │ │ + tsteq r8, r4, lsr #31 │ │ │ │ + @ instruction: 0x0128cb58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10f768 <__cxa_atexit@plt+0x1037c8> │ │ │ │ ldr r3, [pc, #172] @ 10f790 <__cxa_atexit@plt+0x1037f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -265721,18 +265721,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0128cc14 │ │ │ │ - @ instruction: 0x0128cb1c │ │ │ │ - tsteq r8, r8, ror #29 │ │ │ │ - @ instruction: 0x0128cbb0 │ │ │ │ + strdeq ip, [r8, -r4]! │ │ │ │ + strdeq ip, [r8, -ip]! @ │ │ │ │ + tsteq r8, r8, asr #29 │ │ │ │ + @ instruction: 0x0128cb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10f804 <__cxa_atexit@plt+0x103864> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -265758,17 +265758,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128cb54 │ │ │ │ - @ instruction: 0x0128ca5c │ │ │ │ - strdeq ip, [r8, -r0]! │ │ │ │ + @ instruction: 0x0128cb34 │ │ │ │ + @ instruction: 0x0128ca3c │ │ │ │ + ldrdeq ip, [r8, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10f8a8 <__cxa_atexit@plt+0x103908> │ │ │ │ ldr r3, [pc, #124] @ 10f8d0 <__cxa_atexit@plt+0x103930> │ │ │ │ @@ -265801,16 +265801,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, ip, lsr #27 │ │ │ │ - @ instruction: 0x0128cab0 │ │ │ │ + tsteq r8, ip, lsl #27 │ │ │ │ + @ instruction: 0x0128ca90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10f91c <__cxa_atexit@plt+0x10397c> │ │ │ │ @@ -265822,15 +265822,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128ca28 │ │ │ │ + @ instruction: 0x0128ca08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10f9a4 <__cxa_atexit@plt+0x103a04> │ │ │ │ ldr r3, [pc, #104] @ 10f9b4 <__cxa_atexit@plt+0x103a14> │ │ │ │ @@ -265858,17 +265858,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10f9bc <__cxa_atexit@plt+0x103a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0128c8b4 │ │ │ │ - @ instruction: 0x0118ccb4 │ │ │ │ - @ instruction: 0x0128c9b0 │ │ │ │ + @ instruction: 0x0128c894 │ │ │ │ + @ instruction: 0x0118cc94 │ │ │ │ + @ instruction: 0x0128c990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f9ec <__cxa_atexit@plt+0x103a4c> │ │ │ │ ldr r7, [pc, #48] @ 10fa10 <__cxa_atexit@plt+0x103a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265879,16 +265879,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 10fa0c <__cxa_atexit@plt+0x103a6c> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128c948 │ │ │ │ - @ instruction: 0x0128c83c │ │ │ │ + @ instruction: 0x0128c928 │ │ │ │ + @ instruction: 0x0128c81c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10fa48 <__cxa_atexit@plt+0x103aa8> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -265896,15 +265896,15 @@ │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128c7a0 │ │ │ │ + smlawbeq r8, r0, r7, ip │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10fabc <__cxa_atexit@plt+0x103b1c> │ │ │ │ @@ -265928,16 +265928,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq ip, [r8, -r0]! │ │ │ │ - @ instruction: 0x0128c73c │ │ │ │ + @ instruction: 0x0128c9b0 │ │ │ │ + @ instruction: 0x0128c71c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10fb40 <__cxa_atexit@plt+0x103ba0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -265963,17 +265963,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r8, ip, r6, ip │ │ │ │ - @ instruction: 0x0128c894 │ │ │ │ - @ instruction: 0x0128c6b0 │ │ │ │ + @ instruction: 0x0128c6ac │ │ │ │ + @ instruction: 0x0128c874 │ │ │ │ + @ instruction: 0x0128c690 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10fbd0 <__cxa_atexit@plt+0x103c30> │ │ │ │ @@ -265997,16 +265997,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0128c8bc │ │ │ │ - @ instruction: 0x0128c628 │ │ │ │ + @ instruction: 0x0128c89c │ │ │ │ + @ instruction: 0x0128c608 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10fc54 <__cxa_atexit@plt+0x103cb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -266033,15 +266033,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x0128c5b8 │ │ │ │ + @ instruction: 0x0128c598 │ │ │ │ tsteq r4, sp, lsl #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10fcc0 <__cxa_atexit@plt+0x103d20> │ │ │ │ @@ -266057,15 +266057,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10fcd4 <__cxa_atexit@plt+0x103d34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0118c9b0 │ │ │ │ + @ instruction: 0x0118c990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10fd00 <__cxa_atexit@plt+0x103d60> │ │ │ │ ldr r8, [pc, #244] @ 10fde8 <__cxa_atexit@plt+0x103e48> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -266124,16 +266124,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x0128c658 │ │ │ │ - @ instruction: 0x0128c478 │ │ │ │ + @ instruction: 0x0128c638 │ │ │ │ + @ instruction: 0x0128c458 │ │ │ │ qaddeq r0, lr, r4 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ smlatbeq r3, r9, pc, pc @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -266174,16 +266174,16 @@ │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0x0128c57c │ │ │ │ - @ instruction: 0x0128c39c │ │ │ │ + @ instruction: 0x0128c55c │ │ │ │ + @ instruction: 0x0128c37c │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ smlabteq r3, sp, lr, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -266208,27 +266208,27 @@ │ │ │ │ ldr r3, [pc, #28] @ 10ff38 <__cxa_atexit@plt+0x103f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - smlawbeq r8, r8, r3, ip │ │ │ │ - tsteq r8, r0, ror #14 │ │ │ │ - @ instruction: 0x0128c358 │ │ │ │ + @ instruction: 0x0128c368 │ │ │ │ + tsteq r8, r0, asr #14 │ │ │ │ + @ instruction: 0x0128c338 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10ff60 <__cxa_atexit@plt+0x103fc0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r8, r0, lsr r7 │ │ │ │ + tsteq r8, r0, lsl r7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10ffa0 <__cxa_atexit@plt+0x104000> │ │ │ │ ldr r2, [pc, #40] @ 10ffac <__cxa_atexit@plt+0x10400c> │ │ │ │ @@ -266239,16 +266239,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128c254 │ │ │ │ - @ instruction: 0x0128c244 │ │ │ │ + @ instruction: 0x0128c234 │ │ │ │ + @ instruction: 0x0128c224 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110010 <__cxa_atexit@plt+0x104070> │ │ │ │ @@ -266269,17 +266269,17 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0128c470 │ │ │ │ - ldrdeq ip, [r8, -ip]! @ │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + @ instruction: 0x0128c450 │ │ │ │ + @ instruction: 0x0128c1bc │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1100d4 <__cxa_atexit@plt+0x104134> │ │ │ │ @@ -266324,20 +266324,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0118c5f0 │ │ │ │ - tsteq r8, ip, ror #11 │ │ │ │ - tsteq r8, ip, lsr #11 │ │ │ │ + @ instruction: 0x0118c5d0 │ │ │ │ + tsteq r8, ip, asr #11 │ │ │ │ + tsteq r8, ip, lsl #11 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x0103fc91 │ │ │ │ - tsteq r8, ip, asr #10 │ │ │ │ + tsteq r8, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11014c <__cxa_atexit@plt+0x1041ac> │ │ │ │ ldr r7, [pc, #92] @ 110194 <__cxa_atexit@plt+0x1041f4> │ │ │ │ @@ -266361,16 +266361,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ - tsteq r8, r0, lsr #10 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ ldrdeq pc, [r3, -r9] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -266410,16 +266410,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11025c <__cxa_atexit@plt+0x1042bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0128c114 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ + strdeq ip, [r8, -r4]! │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110288 <__cxa_atexit@plt+0x1042e8> │ │ │ │ ldr r7, [pc, #64] @ 1102bc <__cxa_atexit@plt+0x10431c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266435,15 +266435,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1102b0 <__cxa_atexit@plt+0x104310> │ │ │ │ b 1102c8 <__cxa_atexit@plt+0x104328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlawbeq r8, r0, r0, ip │ │ │ │ + @ instruction: 0x0128c060 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1102e8 <__cxa_atexit@plt+0x104348> │ │ │ │ ldr r7, [pc, #120] @ 110354 <__cxa_atexit@plt+0x1043b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266470,18 +266470,18 @@ │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 1102d4 <__cxa_atexit@plt+0x104334> │ │ │ │ ldr r7, [pc, #12] @ 110348 <__cxa_atexit@plt+0x1043a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror r3 │ │ │ │ - @ instruction: 0x0118c39c │ │ │ │ - tsteq r8, r4, asr #7 │ │ │ │ - @ instruction: 0x0128c020 │ │ │ │ + tsteq r8, r0, asr r3 │ │ │ │ + tsteq r8, ip, ror r3 │ │ │ │ + tsteq r8, r4, lsr #7 │ │ │ │ + @ instruction: 0x0128c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1103f4 <__cxa_atexit@plt+0x104454> │ │ │ │ ldr r2, [pc, #140] @ 110404 <__cxa_atexit@plt+0x104464> │ │ │ │ @@ -266519,16 +266519,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 110410 <__cxa_atexit@plt+0x104470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strheq ip, [r8, -r8]! │ │ │ │ - @ instruction: 0x0118c2d4 │ │ │ │ + @ instruction: 0x0128c098 │ │ │ │ + @ instruction: 0x0118c2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11043c <__cxa_atexit@plt+0x10449c> │ │ │ │ ldr r7, [pc, #72] @ 110478 <__cxa_atexit@plt+0x1044d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266546,15 +266546,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 11046c <__cxa_atexit@plt+0x1044cc> │ │ │ │ b 110484 <__cxa_atexit@plt+0x1044e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128c024 │ │ │ │ + @ instruction: 0x0128c004 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1104a4 <__cxa_atexit@plt+0x104504> │ │ │ │ ldr r7, [pc, #184] @ 110550 <__cxa_atexit@plt+0x1045b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266598,17 +266598,17 @@ │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128be14 │ │ │ │ - @ instruction: 0x0128be2c │ │ │ │ - @ instruction: 0x0128bfbc │ │ │ │ + strdeq fp, [r8, -r4]! │ │ │ │ + @ instruction: 0x0128be0c │ │ │ │ + @ instruction: 0x0128bf9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 110598 <__cxa_atexit@plt+0x1045f8> │ │ │ │ ldr r7, [pc, #52] @ 1105a8 <__cxa_atexit@plt+0x104608> │ │ │ │ @@ -266623,15 +266623,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1105ac <__cxa_atexit@plt+0x10460c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r4, lsr r1 │ │ │ │ + tsteq r8, r4, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -266684,16 +266684,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0128be60 │ │ │ │ - smlawteq r8, r4, ip, fp │ │ │ │ + @ instruction: 0x0128be40 │ │ │ │ + @ instruction: 0x0128bca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1106d0 <__cxa_atexit@plt+0x104730> │ │ │ │ ldr r7, [pc, #100] @ 110728 <__cxa_atexit@plt+0x104788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266718,16 +266718,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128bd90 │ │ │ │ - @ instruction: 0x0128bc30 │ │ │ │ + @ instruction: 0x0128bd70 │ │ │ │ + @ instruction: 0x0128bc10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -266778,17 +266778,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ b 11077c <__cxa_atexit@plt+0x1047dc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128bb30 │ │ │ │ - @ instruction: 0x0128bb58 │ │ │ │ - @ instruction: 0x0128bbb8 │ │ │ │ + @ instruction: 0x0128bb10 │ │ │ │ + @ instruction: 0x0128bb38 │ │ │ │ + @ instruction: 0x0128bb98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1108c0 <__cxa_atexit@plt+0x104920> │ │ │ │ ldr r2, [pc, #140] @ 1108d0 <__cxa_atexit@plt+0x104930> │ │ │ │ @@ -266826,16 +266826,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1108dc <__cxa_atexit@plt+0x10493c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0128bbec │ │ │ │ - tsteq r8, ip, lsl lr │ │ │ │ + smlawteq r8, ip, fp, fp │ │ │ │ + @ instruction: 0x0118bdfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110908 <__cxa_atexit@plt+0x104968> │ │ │ │ ldr r7, [pc, #72] @ 110944 <__cxa_atexit@plt+0x1049a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266853,15 +266853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 110938 <__cxa_atexit@plt+0x104998> │ │ │ │ b 110950 <__cxa_atexit@plt+0x1049b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128bb58 │ │ │ │ + @ instruction: 0x0128bb38 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -266920,18 +266920,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b964 │ │ │ │ - @ instruction: 0x0128b928 │ │ │ │ - tsteq r8, r0, lsr #25 │ │ │ │ - @ instruction: 0x0128b9a4 │ │ │ │ + @ instruction: 0x0128b944 │ │ │ │ + @ instruction: 0x0128b908 │ │ │ │ + tsteq r8, r0, lsl #25 │ │ │ │ + smlawbeq r8, r4, r9, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 110afc <__cxa_atexit@plt+0x104b5c> │ │ │ │ ldr r2, [pc, #140] @ 110b0c <__cxa_atexit@plt+0x104b6c> │ │ │ │ @@ -266969,16 +266969,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 110b18 <__cxa_atexit@plt+0x104b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0128b9b0 │ │ │ │ - tsteq r8, r4, ror #23 │ │ │ │ + @ instruction: 0x0128b990 │ │ │ │ + tsteq r8, r4, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110b44 <__cxa_atexit@plt+0x104ba4> │ │ │ │ ldr r7, [pc, #72] @ 110b80 <__cxa_atexit@plt+0x104be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -266996,15 +266996,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 110b74 <__cxa_atexit@plt+0x104bd4> │ │ │ │ b 110b8c <__cxa_atexit@plt+0x104bec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128b91c │ │ │ │ + strdeq fp, [r8, -ip]! │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110bac <__cxa_atexit@plt+0x104c0c> │ │ │ │ ldr r7, [pc, #164] @ 110c44 <__cxa_atexit@plt+0x104ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -267043,18 +267043,18 @@ │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b750 │ │ │ │ - @ instruction: 0x0128b71c │ │ │ │ - @ instruction: 0x0128b8b4 │ │ │ │ - tsteq r8, ip, lsr fp │ │ │ │ + @ instruction: 0x0128b730 │ │ │ │ + strdeq fp, [r8, -ip]! │ │ │ │ + @ instruction: 0x0128b894 │ │ │ │ + tsteq r8, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 110ca8 <__cxa_atexit@plt+0x104d08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -267072,18 +267072,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #21 │ │ │ │ - @ instruction: 0x0118baf0 │ │ │ │ - @ instruction: 0x0128b540 │ │ │ │ - @ instruction: 0x0118bad8 │ │ │ │ + tsteq r8, r0, asr #21 │ │ │ │ + @ instruction: 0x0118bad0 │ │ │ │ + @ instruction: 0x0128b520 │ │ │ │ + @ instruction: 0x0118bab8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 110d5c <__cxa_atexit@plt+0x104dbc> │ │ │ │ ldr r2, [pc, #140] @ 110d6c <__cxa_atexit@plt+0x104dcc> │ │ │ │ @@ -267121,17 +267121,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 110d78 <__cxa_atexit@plt+0x104dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0128b750 │ │ │ │ - tsteq r8, r8, asr #20 │ │ │ │ - tsteq r8, ip, lsl sl │ │ │ │ + @ instruction: 0x0128b730 │ │ │ │ + tsteq r8, r8, lsr #20 │ │ │ │ + @ instruction: 0x0118b9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110da8 <__cxa_atexit@plt+0x104e08> │ │ │ │ ldr r7, [pc, #64] @ 110ddc <__cxa_atexit@plt+0x104e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -267147,16 +267147,16 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 110dd0 <__cxa_atexit@plt+0x104e30> │ │ │ │ b 110dec <__cxa_atexit@plt+0x104e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0128b6b8 │ │ │ │ - @ instruction: 0x0118b9b8 │ │ │ │ + @ instruction: 0x0128b698 │ │ │ │ + @ instruction: 0x0118b998 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110e0c <__cxa_atexit@plt+0x104e6c> │ │ │ │ ldr r7, [pc, #136] @ 110e88 <__cxa_atexit@plt+0x104ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -267189,18 +267189,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b4e8 │ │ │ │ - @ instruction: 0x0128b654 │ │ │ │ - tsteq r8, r4, lsr r9 │ │ │ │ - tsteq r8, r0, lsr r9 │ │ │ │ + smlawteq r8, r8, r4, fp │ │ │ │ + @ instruction: 0x0128b634 │ │ │ │ + tsteq r8, r4, lsl r9 │ │ │ │ + tsteq r8, r0, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 110ed8 <__cxa_atexit@plt+0x104f38> │ │ │ │ @@ -267216,15 +267216,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 110ef0 <__cxa_atexit@plt+0x104f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0118b8d0 │ │ │ │ + @ instruction: 0x0118b8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110f1c <__cxa_atexit@plt+0x104f7c> │ │ │ │ ldr r7, [pc, #196] @ 110fd4 <__cxa_atexit@plt+0x105034> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -267271,18 +267271,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq fp, [r8, -r8]! │ │ │ │ - tsteq r8, r4, lsr #14 │ │ │ │ - tsteq r8, r8, asr #15 │ │ │ │ - @ instruction: 0x0128b3ac │ │ │ │ + @ instruction: 0x0128b3b8 │ │ │ │ + tsteq r8, r4, lsl #14 │ │ │ │ + tsteq r8, r8, lsr #15 │ │ │ │ + smlawbeq r8, ip, r3, fp │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -267295,16 +267295,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 111030 <__cxa_atexit@plt+0x105090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128b32c │ │ │ │ - @ instruction: 0x0118b7bc │ │ │ │ + @ instruction: 0x0128b30c │ │ │ │ + @ instruction: 0x0118b79c │ │ │ │ tsteq r3, ip, lsr lr │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ tsteq r3, r6, asr lr │ │ │ │ @@ -267326,15 +267326,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1110a8 <__cxa_atexit@plt+0x105108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 111124 <__cxa_atexit@plt+0x105184> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -267358,15 +267358,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0128b318 │ │ │ │ + strdeq fp, [r8, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11116c <__cxa_atexit@plt+0x1051cc> │ │ │ │ @@ -267378,15 +267378,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b2b0 │ │ │ │ + @ instruction: 0x0128b290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1111ac <__cxa_atexit@plt+0x10520c> │ │ │ │ ldr r5, [pc, #32] @ 1111bc <__cxa_atexit@plt+0x10521c> │ │ │ │ @@ -267396,15 +267396,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1111c0 <__cxa_atexit@plt+0x105220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1111f8 <__cxa_atexit@plt+0x105258> │ │ │ │ @@ -267413,15 +267413,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b1bc │ │ │ │ + @ instruction: 0x0128b19c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111238 <__cxa_atexit@plt+0x105298> │ │ │ │ ldr r3, [pc, #32] @ 111248 <__cxa_atexit@plt+0x1052a8> │ │ │ │ @@ -267431,15 +267431,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11124c <__cxa_atexit@plt+0x1052ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, lsr #11 │ │ │ │ + tsteq r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 111274 <__cxa_atexit@plt+0x1052d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -267461,15 +267461,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128b07c │ │ │ │ + qsubeq fp, ip, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111324 <__cxa_atexit@plt+0x105384> │ │ │ │ ldr r3, [pc, #76] @ 111334 <__cxa_atexit@plt+0x105394> │ │ │ │ @@ -267491,15 +267491,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11133c <__cxa_atexit@plt+0x10539c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r8, r4, asr #9 │ │ │ │ + tsteq r8, r4, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 111364 <__cxa_atexit@plt+0x1053c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -267520,15 +267520,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128af90 │ │ │ │ + @ instruction: 0x0128af70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111410 <__cxa_atexit@plt+0x105470> │ │ │ │ ldr r3, [pc, #76] @ 111420 <__cxa_atexit@plt+0x105480> │ │ │ │ @@ -267550,15 +267550,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 111428 <__cxa_atexit@plt+0x105488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0118b3dc │ │ │ │ + @ instruction: 0x0118b3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 111450 <__cxa_atexit@plt+0x1054b0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -267579,15 +267579,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128aea8 │ │ │ │ + smlawbeq r8, r8, lr, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1114d0 <__cxa_atexit@plt+0x105530> │ │ │ │ ldr r3, [pc, #32] @ 1114e0 <__cxa_atexit@plt+0x105540> │ │ │ │ @@ -267597,15 +267597,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1114e4 <__cxa_atexit@plt+0x105544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsr #6 │ │ │ │ + tsteq r8, r0, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11150c <__cxa_atexit@plt+0x10556c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -267627,15 +267627,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sl, [r8, -r4]! │ │ │ │ + ldrdeq sl, [r8, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111590 <__cxa_atexit@plt+0x1055f0> │ │ │ │ ldr r5, [pc, #32] @ 1115a0 <__cxa_atexit@plt+0x105600> │ │ │ │ @@ -267645,15 +267645,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1115a4 <__cxa_atexit@plt+0x105604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1115dc <__cxa_atexit@plt+0x10563c> │ │ │ │ @@ -267662,15 +267662,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r8, r8, sp, sl │ │ │ │ + @ instruction: 0x0128ada8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11161c <__cxa_atexit@plt+0x10567c> │ │ │ │ ldr r3, [pc, #32] @ 11162c <__cxa_atexit@plt+0x10568c> │ │ │ │ @@ -267680,15 +267680,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 111630 <__cxa_atexit@plt+0x105690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118b1dc │ │ │ │ + @ instruction: 0x0118b1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1116a8 <__cxa_atexit@plt+0x105708> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -267711,15 +267711,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0128ad1c │ │ │ │ + strdeq sl, [r8, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1116f4 <__cxa_atexit@plt+0x105754> │ │ │ │ @@ -267732,15 +267732,15 @@ │ │ │ │ strb r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r8, r4, ip, sl │ │ │ │ + @ instruction: 0x0128aca4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111734 <__cxa_atexit@plt+0x105794> │ │ │ │ ldr r3, [pc, #32] @ 111744 <__cxa_atexit@plt+0x1057a4> │ │ │ │ @@ -267750,15 +267750,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 111748 <__cxa_atexit@plt+0x1057a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, asr #1 │ │ │ │ + tsteq r8, r8, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 1117e8 <__cxa_atexit@plt+0x105848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -267792,15 +267792,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x0128abe8 │ │ │ │ + smlawteq r8, r8, fp, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 111874 <__cxa_atexit@plt+0x1058d4> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -267826,15 +267826,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0128ab68 │ │ │ │ + @ instruction: 0x0128ab48 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1118c8 <__cxa_atexit@plt+0x105928> │ │ │ │ @@ -267849,15 +267849,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #8] │ │ │ │ strb r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sl, [r8, -ip]! │ │ │ │ + ldrdeq sl, [r8, -ip]! │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111908 <__cxa_atexit@plt+0x105968> │ │ │ │ ldr r3, [pc, #32] @ 111918 <__cxa_atexit@plt+0x105978> │ │ │ │ @@ -267867,15 +267867,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11191c <__cxa_atexit@plt+0x10597c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118aef8 │ │ │ │ + @ instruction: 0x0118aed8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 111954 <__cxa_atexit@plt+0x1059b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -267925,15 +267925,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x0128a9e8 │ │ │ │ + smlawteq r8, r8, r9, sl │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 111a90 <__cxa_atexit@plt+0x105af0> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -267961,15 +267961,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0128a958 │ │ │ │ + @ instruction: 0x0128a938 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111aec <__cxa_atexit@plt+0x105b4c> │ │ │ │ @@ -267986,15 +267986,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ strb r0, [r3, #12] │ │ │ │ strb r1, [r3, #13] │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128a8e4 │ │ │ │ + smlawteq r8, r4, r8, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111b2c <__cxa_atexit@plt+0x105b8c> │ │ │ │ ldr r3, [pc, #32] @ 111b3c <__cxa_atexit@plt+0x105b9c> │ │ │ │ @@ -268004,15 +268004,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 111b40 <__cxa_atexit@plt+0x105ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118acd8 │ │ │ │ + @ instruction: 0x0118acb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 111bbc <__cxa_atexit@plt+0x105c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -268036,15 +268036,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlawteq r8, r8, r8, sl │ │ │ │ + @ instruction: 0x0128a8a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111c00 <__cxa_atexit@plt+0x105c60> │ │ │ │ @@ -268055,16 +268055,16 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128a870 │ │ │ │ - @ instruction: 0x0118abfc │ │ │ │ + @ instruction: 0x0128a850 │ │ │ │ + @ instruction: 0x0118abdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 111c64 <__cxa_atexit@plt+0x105cc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -268080,16 +268080,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d184 <__cxa_atexit@plt+0x9611e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ tsteq r3, r7, ror r3 │ │ │ │ - smlawbeq r8, r4, r5, sl │ │ │ │ - tsteq r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x0128a564 │ │ │ │ + tsteq r8, r0, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111d10 <__cxa_atexit@plt+0x105d70> │ │ │ │ ldr r3, [pc, #136] @ 111d20 <__cxa_atexit@plt+0x105d80> │ │ │ │ @@ -268127,16 +268127,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 111d2c <__cxa_atexit@plt+0x105d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r4, lsl fp │ │ │ │ - tsteq r8, r8, ror #21 │ │ │ │ + @ instruction: 0x0118aaf4 │ │ │ │ + tsteq r8, r8, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 111d94 <__cxa_atexit@plt+0x105df4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -268155,39 +268155,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, ip, ror sl │ │ │ │ + tsteq r8, ip, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 111dc8 <__cxa_atexit@plt+0x105e28> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, ip, asr #20 │ │ │ │ + tsteq r8, ip, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 111df8 <__cxa_atexit@plt+0x105e58> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, ip, lsl sl │ │ │ │ + @ instruction: 0x0118a9fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111e1c <__cxa_atexit@plt+0x105e7c> │ │ │ │ @@ -268257,57 +268257,57 @@ │ │ │ │ ldr r7, [pc, #40] @ 111f48 <__cxa_atexit@plt+0x105fa8> │ │ │ │ ldr r0, [pc, #40] @ 111f4c <__cxa_atexit@plt+0x105fac> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x0128a31c │ │ │ │ + strdeq sl, [r8, -ip]! │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - smlawteq r8, ip, r3, sl │ │ │ │ + @ instruction: 0x0128a3ac │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0128a310 │ │ │ │ - @ instruction: 0x0118a8f8 │ │ │ │ - @ instruction: 0x0118a8f4 │ │ │ │ + strdeq sl, [r8, -r0]! │ │ │ │ + @ instruction: 0x0118a8d8 │ │ │ │ + @ instruction: 0x0118a8d4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r4, asr #17 │ │ │ │ + tsteq r8, r4, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 111f80 <__cxa_atexit@plt+0x105fe0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0118a894 │ │ │ │ + tsteq r8, r4, ror r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111e1c <__cxa_atexit@plt+0x105e7c> │ │ │ │ - tsteq r8, r4, ror r8 │ │ │ │ + tsteq r8, r4, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111e1c <__cxa_atexit@plt+0x105e7c> │ │ │ │ - tsteq r8, r4, asr r8 │ │ │ │ + tsteq r8, r4, lsr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 111e1c <__cxa_atexit@plt+0x105e7c> │ │ │ │ - tsteq r8, ip, lsr r8 │ │ │ │ + tsteq r8, ip, lsl r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11200c <__cxa_atexit@plt+0x10606c> │ │ │ │ ldr r3, [pc, #40] @ 112024 <__cxa_atexit@plt+0x106084> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -268316,37 +268316,37 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 112020 <__cxa_atexit@plt+0x106080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128a208 │ │ │ │ + @ instruction: 0x0128a1e8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0118a7f0 │ │ │ │ + @ instruction: 0x0118a7d0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112054 <__cxa_atexit@plt+0x1060b4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r0, asr #15 │ │ │ │ + tsteq r8, r0, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111e1c <__cxa_atexit@plt+0x105e7c> │ │ │ │ - @ instruction: 0x0118a79c │ │ │ │ + tsteq r8, ip, ror r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112114 <__cxa_atexit@plt+0x106174> │ │ │ │ ldr r3, [pc, #136] @ 112124 <__cxa_atexit@plt+0x106184> │ │ │ │ @@ -268384,16 +268384,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 112130 <__cxa_atexit@plt+0x106190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r8, lsl r7 │ │ │ │ - tsteq r8, r4, ror #13 │ │ │ │ + @ instruction: 0x0118a6f8 │ │ │ │ + tsteq r8, r4, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 112198 <__cxa_atexit@plt+0x1061f8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -268412,39 +268412,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r8, ror r6 │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 1121cc <__cxa_atexit@plt+0x10622c> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, r8, asr #12 │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1121fc <__cxa_atexit@plt+0x10625c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r8, lsl r6 │ │ │ │ + @ instruction: 0x0118a5f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112220 <__cxa_atexit@plt+0x106280> │ │ │ │ @@ -268514,57 +268514,57 @@ │ │ │ │ ldr r7, [pc, #40] @ 11234c <__cxa_atexit@plt+0x1063ac> │ │ │ │ ldr r0, [pc, #40] @ 112350 <__cxa_atexit@plt+0x1063b0> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01289f18 │ │ │ │ + strdeq r9, [r8, -r8]! │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - smlawteq r8, r4, pc, r9 @ │ │ │ │ + @ instruction: 0x01289fa4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01289f10 │ │ │ │ - @ instruction: 0x0118a4f4 │ │ │ │ - @ instruction: 0x0118a4f0 │ │ │ │ + strdeq r9, [r8, -r0]! │ │ │ │ + @ instruction: 0x0118a4d4 │ │ │ │ + @ instruction: 0x0118a4d0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r0, asr #9 │ │ │ │ + tsteq r8, r0, lsr #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112384 <__cxa_atexit@plt+0x1063e4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0118a490 │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112220 <__cxa_atexit@plt+0x106280> │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112220 <__cxa_atexit@plt+0x106280> │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ + tsteq r8, r0, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 112220 <__cxa_atexit@plt+0x106280> │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 112410 <__cxa_atexit@plt+0x106470> │ │ │ │ ldr r3, [pc, #40] @ 112428 <__cxa_atexit@plt+0x106488> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -268573,45 +268573,45 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 112424 <__cxa_atexit@plt+0x106484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01289e08 │ │ │ │ + @ instruction: 0x01289de8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, ror #7 │ │ │ │ + tsteq r8, ip, asr #7 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112458 <__cxa_atexit@plt+0x1064b8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0118a3bc │ │ │ │ + @ instruction: 0x0118a39c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112220 <__cxa_atexit@plt+0x106280> │ │ │ │ - @ instruction: 0x0118a3b0 │ │ │ │ + @ instruction: 0x0118a390 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 112088 <__cxa_atexit@plt+0x1060e8> │ │ │ │ - tsteq r8, r8, lsl #7 │ │ │ │ + tsteq r8, r8, ror #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 111c84 <__cxa_atexit@plt+0x105ce4> │ │ │ │ @@ -268643,32 +268643,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x01289f74 │ │ │ │ - tsteq r8, r4, lsl r3 │ │ │ │ + @ instruction: 0x01289f54 │ │ │ │ + @ instruction: 0x0118a2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 112574 <__cxa_atexit@plt+0x1065d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11257c <__cxa_atexit@plt+0x1065dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01289c78 │ │ │ │ - @ instruction: 0x0118a2b4 │ │ │ │ + @ instruction: 0x01289c58 │ │ │ │ + @ instruction: 0x0118a294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -268711,20 +268711,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r8, r0, lsl #4 │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ + tsteq r8, r0, ror #3 │ │ │ │ + tsteq r8, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - smlawbeq r8, ip, lr, r9 │ │ │ │ - tsteq r8, ip, lsr #3 │ │ │ │ + @ instruction: 0x01289e6c │ │ │ │ + tsteq r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1126b4 <__cxa_atexit@plt+0x106714> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -268740,16 +268740,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d184 <__cxa_atexit@plt+0x9611e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sp, [r3, -r2] │ │ │ │ - @ instruction: 0x01289b34 │ │ │ │ - tsteq r8, r8, lsl #3 │ │ │ │ + @ instruction: 0x01289b14 │ │ │ │ + tsteq r8, r8, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112760 <__cxa_atexit@plt+0x1067c0> │ │ │ │ ldr r3, [pc, #136] @ 112770 <__cxa_atexit@plt+0x1067d0> │ │ │ │ @@ -268787,16 +268787,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 11277c <__cxa_atexit@plt+0x1067dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sl, [r8, -ip] │ │ │ │ - ldrsbeq sl, [r8, -r0] │ │ │ │ + ldrsbeq sl, [r8, -ip] │ │ │ │ + ldrheq sl, [r8, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 1127e4 <__cxa_atexit@plt+0x106844> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -268815,39 +268815,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ + tsteq r8, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 112818 <__cxa_atexit@plt+0x106878> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, r4, lsr r0 │ │ │ │ + tsteq r8, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112848 <__cxa_atexit@plt+0x1068a8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r4 │ │ │ │ + tsteq r8, r4, ror #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 11286c <__cxa_atexit@plt+0x1068cc> │ │ │ │ @@ -268927,92 +268927,92 @@ │ │ │ │ ldr r7, [pc, #44] @ 1129c4 <__cxa_atexit@plt+0x106a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - @ instruction: 0x0128992c │ │ │ │ - @ instruction: 0x01189ed0 │ │ │ │ - tsteq r8, ip, asr #29 │ │ │ │ - strdeq r9, [r8, -r0]! │ │ │ │ - @ instruction: 0x01289a14 │ │ │ │ + @ instruction: 0x0128990c │ │ │ │ + @ instruction: 0x01189eb0 │ │ │ │ + tsteq r8, ip, lsr #29 │ │ │ │ + ldrdeq r9, [r8, -r0]! │ │ │ │ + strdeq r9, [r8, -r4]! │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smlawteq r8, r0, r9, r9 │ │ │ │ + @ instruction: 0x012899a0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r8, r4, lsl #29 │ │ │ │ + tsteq r8, r4, ror #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1129f8 <__cxa_atexit@plt+0x106a58> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r4, asr lr │ │ │ │ + tsteq r8, r4, lsr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 11286c <__cxa_atexit@plt+0x1068cc> │ │ │ │ - tsteq r8, r4, lsr lr │ │ │ │ + tsteq r8, r4, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 11286c <__cxa_atexit@plt+0x1068cc> │ │ │ │ - tsteq r8, r4, lsl lr │ │ │ │ + @ instruction: 0x01189df4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11286c <__cxa_atexit@plt+0x1068cc> │ │ │ │ - @ instruction: 0x01189dfc │ │ │ │ + @ instruction: 0x01189ddc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 112a84 <__cxa_atexit@plt+0x106ae4> │ │ │ │ ldr r3, [pc, #24] @ 112a8c <__cxa_atexit@plt+0x106aec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r0, asr #27 │ │ │ │ + tsteq r8, r0, lsr #27 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112abc <__cxa_atexit@plt+0x106b1c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01189d90 │ │ │ │ + tsteq r8, r0, ror sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 11286c <__cxa_atexit@plt+0x1068cc> │ │ │ │ - tsteq r8, ip, ror #26 │ │ │ │ + tsteq r8, ip, asr #26 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112b20 <__cxa_atexit@plt+0x106b80> │ │ │ │ ldr r2, [pc, #44] @ 112b30 <__cxa_atexit@plt+0x106b90> │ │ │ │ @@ -269025,27 +269025,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 112b34 <__cxa_atexit@plt+0x106b94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ + @ instruction: 0x01189cf8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112b60 <__cxa_atexit@plt+0x106bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, ip, ror #25 │ │ │ │ + tsteq r8, ip, asr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112b84 <__cxa_atexit@plt+0x106be4> │ │ │ │ @@ -269119,57 +269119,57 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 112ccc <__cxa_atexit@plt+0x106d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #23 │ │ │ │ - tsteq r8, r4, asr #23 │ │ │ │ + tsteq r8, r8, lsr #23 │ │ │ │ + tsteq r8, r4, lsr #23 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x01289610 │ │ │ │ - @ instruction: 0x012895b4 │ │ │ │ + strdeq r9, [r8, -r0]! │ │ │ │ + @ instruction: 0x01289594 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0128957c │ │ │ │ - tsteq r8, r0, lsl #23 │ │ │ │ + @ instruction: 0x0128955c │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112cf8 <__cxa_atexit@plt+0x106d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, asr fp │ │ │ │ + tsteq r8, r4, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112b84 <__cxa_atexit@plt+0x106be4> │ │ │ │ - tsteq r8, r4, lsr fp │ │ │ │ + tsteq r8, r4, lsl fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112b84 <__cxa_atexit@plt+0x106be4> │ │ │ │ - tsteq r8, r4, lsl fp │ │ │ │ + @ instruction: 0x01189af4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 112b84 <__cxa_atexit@plt+0x106be4> │ │ │ │ - @ instruction: 0x01189afc │ │ │ │ + @ instruction: 0x01189adc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 112d88 <__cxa_atexit@plt+0x106de8> │ │ │ │ cmp r7, #3 │ │ │ │ bne 112da0 <__cxa_atexit@plt+0x106e00> │ │ │ │ @@ -269185,38 +269185,38 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 112db4 <__cxa_atexit@plt+0x106e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01289478 │ │ │ │ + @ instruction: 0x01289458 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x012894a0 │ │ │ │ - @ instruction: 0x01189a90 │ │ │ │ + smlawbeq r8, r0, r4, r9 │ │ │ │ + tsteq r8, r0, ror sl │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 112dec <__cxa_atexit@plt+0x106e4c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r0, ror #20 │ │ │ │ + tsteq r8, r0, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 112b84 <__cxa_atexit@plt+0x106be4> │ │ │ │ - tsteq r8, r4, asr sl │ │ │ │ + tsteq r8, r4, lsr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 112ecc <__cxa_atexit@plt+0x106f2c> │ │ │ │ ldr r7, [pc, #196] @ 112ef8 <__cxa_atexit@plt+0x106f58> │ │ │ │ @@ -269268,18 +269268,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r8, r4, lsl #19 │ │ │ │ - tsteq r8, r0, lsr #19 │ │ │ │ + tsteq r8, r4, ror #18 │ │ │ │ + tsteq r8, r0, lsl #19 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq r8, ip, asr r9 │ │ │ │ + tsteq r8, ip, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #124] @ 112fa4 <__cxa_atexit@plt+0x107004> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r7, r5 │ │ │ │ @@ -269310,17 +269310,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 112fa8 <__cxa_atexit@plt+0x107008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x011898d4 │ │ │ │ + @ instruction: 0x011898b4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x011898b8 │ │ │ │ + @ instruction: 0x01189898 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -269339,16 +269339,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 11301c <__cxa_atexit@plt+0x10707c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - tsteq r8, r0, ror #16 │ │ │ │ - tsteq r8, ip, lsr #16 │ │ │ │ + tsteq r8, r0, asr #16 │ │ │ │ + tsteq r8, ip, lsl #16 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113060 <__cxa_atexit@plt+0x1070c0> │ │ │ │ ldr r2, [pc, #44] @ 113070 <__cxa_atexit@plt+0x1070d0> │ │ │ │ @@ -269361,27 +269361,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 113074 <__cxa_atexit@plt+0x1070d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r8, r4, lsl r8 │ │ │ │ - @ instruction: 0x011897d8 │ │ │ │ + @ instruction: 0x011897f4 │ │ │ │ + @ instruction: 0x011897b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1130a0 <__cxa_atexit@plt+0x107100> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, ip, lsr #15 │ │ │ │ + tsteq r8, ip, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1130c4 <__cxa_atexit@plt+0x107124> │ │ │ │ @@ -269455,57 +269455,57 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 11320c <__cxa_atexit@plt+0x10726c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #13 │ │ │ │ - tsteq r8, r4, lsl #13 │ │ │ │ + tsteq r8, r8, ror #12 │ │ │ │ + tsteq r8, r4, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq r9, [r8, -r0]! │ │ │ │ - @ instruction: 0x01289070 │ │ │ │ + strheq r9, [r8, -r0]! │ │ │ │ + qsubeq r9, r0, r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01289040 │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ + @ instruction: 0x01289020 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 113238 <__cxa_atexit@plt+0x107298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, lsl r6 │ │ │ │ + @ instruction: 0x011895f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1130c4 <__cxa_atexit@plt+0x107124> │ │ │ │ - @ instruction: 0x011895f4 │ │ │ │ + @ instruction: 0x011895d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1130c4 <__cxa_atexit@plt+0x107124> │ │ │ │ - @ instruction: 0x011895d4 │ │ │ │ + @ instruction: 0x011895b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1130c4 <__cxa_atexit@plt+0x107124> │ │ │ │ - @ instruction: 0x011895bc │ │ │ │ + @ instruction: 0x0118959c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 1132c8 <__cxa_atexit@plt+0x107328> │ │ │ │ cmp r7, #3 │ │ │ │ bne 1132e0 <__cxa_atexit@plt+0x107340> │ │ │ │ @@ -269521,38 +269521,38 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 1132f4 <__cxa_atexit@plt+0x107354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01288f34 │ │ │ │ + @ instruction: 0x01288f14 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01288f64 │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ + @ instruction: 0x01288f44 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11332c <__cxa_atexit@plt+0x10738c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r0, lsr #10 │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1130c4 <__cxa_atexit@plt+0x107124> │ │ │ │ - tsteq r8, r4, lsr #10 │ │ │ │ + tsteq r8, r4, lsl #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11340c <__cxa_atexit@plt+0x10746c> │ │ │ │ ldr r7, [pc, #196] @ 113438 <__cxa_atexit@plt+0x107498> │ │ │ │ @@ -269604,18 +269604,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r8, r4, asr r4 │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ + tsteq r8, r4, lsr r4 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq r8, ip, lsr #8 │ │ │ │ + tsteq r8, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #124] @ 1134e4 <__cxa_atexit@plt+0x107544> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r7, r5 │ │ │ │ @@ -269646,17 +269646,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1134e8 <__cxa_atexit@plt+0x107548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, r4, lsr #7 │ │ │ │ + tsteq r8, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - tsteq r8, r8, lsl #7 │ │ │ │ + tsteq r8, r8, ror #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -269675,16 +269675,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 11355c <__cxa_atexit@plt+0x1075bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ - tsteq r8, ip, ror #5 │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ + tsteq r8, ip, asr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 1135fc <__cxa_atexit@plt+0x10765c> │ │ │ │ ldr r3, [pc, #136] @ 11360c <__cxa_atexit@plt+0x10766c> │ │ │ │ @@ -269722,16 +269722,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 113618 <__cxa_atexit@plt+0x107678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, r8, lsl #5 │ │ │ │ - tsteq r8, r4, lsr r2 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ + tsteq r8, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 113684 <__cxa_atexit@plt+0x1076e4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -269751,39 +269751,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r4, asr #3 │ │ │ │ + tsteq r8, r4, lsr #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 1136b8 <__cxa_atexit@plt+0x107718> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01189194 │ │ │ │ + tsteq r8, r4, ror r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1136e8 <__cxa_atexit@plt+0x107748> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r4, ror #2 │ │ │ │ + tsteq r8, r4, asr #2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11370c <__cxa_atexit@plt+0x10776c> │ │ │ │ @@ -269852,56 +269852,56 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr #32 │ │ │ │ - tsteq r8, r8, asr #32 │ │ │ │ + tsteq r8, ip, lsr #32 │ │ │ │ + tsteq r8, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - smlawbeq r8, ip, sl, r8 │ │ │ │ + @ instruction: 0x01288a6c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, lsl r0 │ │ │ │ + @ instruction: 0x01188ff4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 113868 <__cxa_atexit@plt+0x1078c8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r4, ror #31 │ │ │ │ + tsteq r8, r4, asr #31 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11370c <__cxa_atexit@plt+0x10776c> │ │ │ │ - tsteq r8, r4, asr #31 │ │ │ │ + tsteq r8, r4, lsr #31 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11370c <__cxa_atexit@plt+0x10776c> │ │ │ │ - tsteq r8, r4, lsr #31 │ │ │ │ + tsteq r8, r4, lsl #31 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11370c <__cxa_atexit@plt+0x10776c> │ │ │ │ - tsteq r8, ip, lsl #31 │ │ │ │ + tsteq r8, ip, ror #30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 1138f0 <__cxa_atexit@plt+0x107950> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ cmp r7, #3 │ │ │ │ @@ -269911,35 +269911,35 @@ │ │ │ │ ldr r3, [pc, #16] @ 113908 <__cxa_atexit@plt+0x107968> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, r4, asr #30 │ │ │ │ + tsteq r8, r4, lsr #30 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 113938 <__cxa_atexit@plt+0x107998> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, lsl pc │ │ │ │ + @ instruction: 0x01188ef4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11370c <__cxa_atexit@plt+0x10776c> │ │ │ │ - @ instruction: 0x01188ef0 │ │ │ │ + @ instruction: 0x01188ed0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1139a0 <__cxa_atexit@plt+0x107a00> │ │ │ │ ldr r7, [pc, #48] @ 1139b0 <__cxa_atexit@plt+0x107a10> │ │ │ │ @@ -269953,28 +269953,28 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 1139b4 <__cxa_atexit@plt+0x107a14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, ip, ror #29 │ │ │ │ - @ instruction: 0x01188e98 │ │ │ │ + tsteq r8, ip, asr #29 │ │ │ │ + tsteq r8, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1139e4 <__cxa_atexit@plt+0x107a44> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r8, ror #28 │ │ │ │ + tsteq r8, r8, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 113a08 <__cxa_atexit@plt+0x107a68> │ │ │ │ @@ -270047,58 +270047,58 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 113b4c <__cxa_atexit@plt+0x107bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #26 │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ + tsteq r8, r8, lsr #26 │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01288790 │ │ │ │ - @ instruction: 0x01288730 │ │ │ │ + @ instruction: 0x01288770 │ │ │ │ + @ instruction: 0x01288710 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01288700 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x012886e0 │ │ │ │ + tsteq r8, r0, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 113b7c <__cxa_atexit@plt+0x107bdc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01188cd0 │ │ │ │ + @ instruction: 0x01188cb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 113a08 <__cxa_atexit@plt+0x107a68> │ │ │ │ - @ instruction: 0x01188cb0 │ │ │ │ + @ instruction: 0x01188c90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 113a08 <__cxa_atexit@plt+0x107a68> │ │ │ │ - @ instruction: 0x01188c90 │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 113a08 <__cxa_atexit@plt+0x107a68> │ │ │ │ - tsteq r8, r8, ror ip │ │ │ │ + tsteq r8, r8, asr ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 113c0c <__cxa_atexit@plt+0x107c6c> │ │ │ │ cmp r7, #3 │ │ │ │ bne 113c24 <__cxa_atexit@plt+0x107c84> │ │ │ │ @@ -270114,38 +270114,38 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 113c38 <__cxa_atexit@plt+0x107c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ + ldrdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01288620 │ │ │ │ - tsteq r8, ip, lsl #24 │ │ │ │ + @ instruction: 0x01288600 │ │ │ │ + tsteq r8, ip, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 113c70 <__cxa_atexit@plt+0x107cd0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01188bdc │ │ │ │ + @ instruction: 0x01188bbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 113a08 <__cxa_atexit@plt+0x107a68> │ │ │ │ - @ instruction: 0x01188bf8 │ │ │ │ + @ instruction: 0x01188bd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp r1, fp │ │ │ │ bcc 113d50 <__cxa_atexit@plt+0x107db0> │ │ │ │ ldr r7, [pc, #200] @ 113d80 <__cxa_atexit@plt+0x107de0> │ │ │ │ @@ -270198,18 +270198,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r8, r8, lsr #22 │ │ │ │ - tsteq r8, r4, asr #22 │ │ │ │ + tsteq r8, r8, lsl #22 │ │ │ │ + tsteq r8, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0x01188afc │ │ │ │ + @ instruction: 0x01188adc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #128] @ 113e30 <__cxa_atexit@plt+0x107e90> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -270241,17 +270241,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 113e34 <__cxa_atexit@plt+0x107e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, ip, ror #20 │ │ │ │ + tsteq r8, ip, asr #20 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - tsteq r8, r4, asr sl │ │ │ │ + tsteq r8, r4, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -270271,16 +270271,16 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 113eac <__cxa_atexit@plt+0x107f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0x011889f4 │ │ │ │ - @ instruction: 0x0118899c │ │ │ │ + @ instruction: 0x011889d4 │ │ │ │ + tsteq r8, ip, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 113f4c <__cxa_atexit@plt+0x107fac> │ │ │ │ ldr r3, [pc, #136] @ 113f5c <__cxa_atexit@plt+0x107fbc> │ │ │ │ @@ -270318,16 +270318,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 113f68 <__cxa_atexit@plt+0x107fc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, r0, asr r9 │ │ │ │ - tsteq r8, r4, ror #17 │ │ │ │ + tsteq r8, r0, lsr r9 │ │ │ │ + tsteq r8, r4, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 113fd4 <__cxa_atexit@plt+0x108034> │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -270347,39 +270347,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r4, ror r8 │ │ │ │ + tsteq r8, r4, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 114008 <__cxa_atexit@plt+0x108068> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, r4, asr #16 │ │ │ │ + tsteq r8, r4, lsr #16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 114038 <__cxa_atexit@plt+0x108098> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r4, lsl r8 │ │ │ │ + @ instruction: 0x011887f4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11405c <__cxa_atexit@plt+0x1080bc> │ │ │ │ @@ -270448,56 +270448,56 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011886fc │ │ │ │ - @ instruction: 0x011886f8 │ │ │ │ + @ instruction: 0x011886dc │ │ │ │ + @ instruction: 0x011886d8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x0128813c │ │ │ │ + @ instruction: 0x0128811c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, asr #13 │ │ │ │ + tsteq r8, r4, lsr #13 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1141b8 <__cxa_atexit@plt+0x108218> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01188694 │ │ │ │ + tsteq r8, r4, ror r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11405c <__cxa_atexit@plt+0x1080bc> │ │ │ │ - tsteq r8, r4, ror r6 │ │ │ │ + tsteq r8, r4, asr r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11405c <__cxa_atexit@plt+0x1080bc> │ │ │ │ - tsteq r8, r4, asr r6 │ │ │ │ + tsteq r8, r4, lsr r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11405c <__cxa_atexit@plt+0x1080bc> │ │ │ │ - tsteq r8, ip, lsr r6 │ │ │ │ + tsteq r8, ip, lsl r6 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 114240 <__cxa_atexit@plt+0x1082a0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ cmp r7, #3 │ │ │ │ @@ -270507,90 +270507,90 @@ │ │ │ │ ldr r3, [pc, #16] @ 114258 <__cxa_atexit@plt+0x1082b8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x011885f4 │ │ │ │ + @ instruction: 0x011885d4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 114288 <__cxa_atexit@plt+0x1082e8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, asr #11 │ │ │ │ + tsteq r8, r4, lsr #11 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 11405c <__cxa_atexit@plt+0x1080bc> │ │ │ │ - @ instruction: 0x011885f0 │ │ │ │ + @ instruction: 0x011885d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 113ec0 <__cxa_atexit@plt+0x107f20> │ │ │ │ - @ instruction: 0x011885b8 │ │ │ │ + @ instruction: 0x01188598 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 113570 <__cxa_atexit@plt+0x1075d0> │ │ │ │ - tsteq r8, r0, lsl #11 │ │ │ │ + tsteq r8, r0, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 112e20 <__cxa_atexit@plt+0x106e80> │ │ │ │ - tsteq r8, r4, ror r5 │ │ │ │ + tsteq r8, r4, asr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 113360 <__cxa_atexit@plt+0x1073c0> │ │ │ │ - tsteq r8, r4, asr #10 │ │ │ │ + tsteq r8, r4, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 112e20 <__cxa_atexit@plt+0x106e80> │ │ │ │ - tsteq r8, ip, asr #10 │ │ │ │ + tsteq r8, ip, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 113ca4 <__cxa_atexit@plt+0x107d04> │ │ │ │ - @ instruction: 0x011884f4 │ │ │ │ + @ instruction: 0x011884d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1126d4 <__cxa_atexit@plt+0x106734> │ │ │ │ - tsteq r8, r0, asr #9 │ │ │ │ + tsteq r8, r0, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 114428 <__cxa_atexit@plt+0x108488> │ │ │ │ ldr r2, [pc, #196] @ 114470 <__cxa_atexit@plt+0x1084d0> │ │ │ │ @@ -270640,21 +270640,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 114478 <__cxa_atexit@plt+0x1084d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01287e30 │ │ │ │ + @ instruction: 0x01287e10 │ │ │ │ @ instruction: 0xffffe178 │ │ │ │ - @ instruction: 0x011883d8 │ │ │ │ - tsteq r8, r8, lsl #8 │ │ │ │ + @ instruction: 0x011883b8 │ │ │ │ + tsteq r8, r8, ror #7 │ │ │ │ @ instruction: 0xffffe094 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ - @ instruction: 0x0128806c │ │ │ │ + @ instruction: 0x0128804c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -270718,25 +270718,25 @@ │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x01287f1c │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ + strdeq r7, [r8, -ip]! │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1145d0 <__cxa_atexit@plt+0x108630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01287d5c │ │ │ │ + @ instruction: 0x01287d3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114604 <__cxa_atexit@plt+0x108664> │ │ │ │ ldr r3, [pc, #32] @ 114614 <__cxa_atexit@plt+0x108674> │ │ │ │ @@ -270746,15 +270746,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 114618 <__cxa_atexit@plt+0x108678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01188898 │ │ │ │ + tsteq r8, r8, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 114694 <__cxa_atexit@plt+0x1086f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -270778,15 +270778,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01287da8 │ │ │ │ + smlawbeq r8, r8, sp, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1146dc <__cxa_atexit@plt+0x10873c> │ │ │ │ @@ -270798,15 +270798,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287d40 │ │ │ │ + @ instruction: 0x01287d20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11471c <__cxa_atexit@plt+0x10877c> │ │ │ │ ldr r5, [pc, #32] @ 11472c <__cxa_atexit@plt+0x10878c> │ │ │ │ @@ -270816,15 +270816,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 114730 <__cxa_atexit@plt+0x108790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #15 │ │ │ │ + tsteq r8, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114768 <__cxa_atexit@plt+0x1087c8> │ │ │ │ @@ -270833,15 +270833,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287c4c │ │ │ │ + @ instruction: 0x01287c2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1147a8 <__cxa_atexit@plt+0x108808> │ │ │ │ ldr r3, [pc, #32] @ 1147b8 <__cxa_atexit@plt+0x108818> │ │ │ │ @@ -270851,15 +270851,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1147bc <__cxa_atexit@plt+0x10881c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsl #14 │ │ │ │ + tsteq r8, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1147e4 <__cxa_atexit@plt+0x108844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -270881,15 +270881,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287b0c │ │ │ │ + @ instruction: 0x01287aec │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114868 <__cxa_atexit@plt+0x1088c8> │ │ │ │ ldr r3, [pc, #32] @ 114878 <__cxa_atexit@plt+0x1088d8> │ │ │ │ @@ -270899,15 +270899,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11487c <__cxa_atexit@plt+0x1088dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, asr #12 │ │ │ │ + tsteq r8, r4, lsr #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1148bc <__cxa_atexit@plt+0x10891c> │ │ │ │ @@ -270918,15 +270918,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287a78 │ │ │ │ + @ instruction: 0x01287a58 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1148fc <__cxa_atexit@plt+0x10895c> │ │ │ │ ldr r3, [pc, #32] @ 11490c <__cxa_atexit@plt+0x10896c> │ │ │ │ @@ -270936,15 +270936,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 114910 <__cxa_atexit@plt+0x108970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011885b4 │ │ │ │ + @ instruction: 0x01188594 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114950 <__cxa_atexit@plt+0x1089b0> │ │ │ │ @@ -270955,15 +270955,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012879e8 │ │ │ │ + smlawteq r8, r8, r9, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114990 <__cxa_atexit@plt+0x1089f0> │ │ │ │ ldr r3, [pc, #32] @ 1149a0 <__cxa_atexit@plt+0x108a00> │ │ │ │ @@ -270973,15 +270973,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1149a4 <__cxa_atexit@plt+0x108a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, lsr #10 │ │ │ │ + tsteq r8, r4, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1149cc <__cxa_atexit@plt+0x108a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -271003,15 +271003,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287934 │ │ │ │ + @ instruction: 0x01287914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114a50 <__cxa_atexit@plt+0x108ab0> │ │ │ │ ldr r5, [pc, #32] @ 114a60 <__cxa_atexit@plt+0x108ac0> │ │ │ │ @@ -271021,15 +271021,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 114a64 <__cxa_atexit@plt+0x108ac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ + tsteq r8, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114a9c <__cxa_atexit@plt+0x108afc> │ │ │ │ @@ -271038,15 +271038,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287908 │ │ │ │ + @ instruction: 0x012878e8 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114ae0 <__cxa_atexit@plt+0x108b40> │ │ │ │ ldr r3, [pc, #40] @ 114af4 <__cxa_atexit@plt+0x108b54> │ │ │ │ @@ -271058,15 +271058,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 114af8 <__cxa_atexit@plt+0x108b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ uxtb r9, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x011883d8 │ │ │ │ + @ instruction: 0x011883b8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114b38 <__cxa_atexit@plt+0x108b98> │ │ │ │ @@ -271077,15 +271077,15 @@ │ │ │ │ strb r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01287870 │ │ │ │ + @ instruction: 0x01287850 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114b80 <__cxa_atexit@plt+0x108be0> │ │ │ │ ldr r3, [pc, #48] @ 114b98 <__cxa_atexit@plt+0x108bf8> │ │ │ │ @@ -271099,15 +271099,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 114b9c <__cxa_atexit@plt+0x108bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ uxtb r9, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ uxtb sl, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r8, ip, lsr r3 │ │ │ │ + tsteq r8, ip, lsl r3 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114be4 <__cxa_atexit@plt+0x108c44> │ │ │ │ @@ -271120,15 +271120,15 @@ │ │ │ │ strb r1, [r3, #13] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r8, ip, r7, r7 │ │ │ │ + @ instruction: 0x012877ac │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ ldr r7, [r5] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cmp r5, fp │ │ │ │ str r1, [r5, #12] │ │ │ │ bcc 114c2c <__cxa_atexit@plt+0x108c8c> │ │ │ │ @@ -271141,15 +271141,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 114c44 <__cxa_atexit@plt+0x108ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01188294 │ │ │ │ + tsteq r8, r4, ror r2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -271169,15 +271169,15 @@ │ │ │ │ uxtb r0, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ uxtb r1, sl │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmda r3, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ + tsteq r8, r0, lsl r2 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114d04 <__cxa_atexit@plt+0x108d64> │ │ │ │ @@ -271192,28 +271192,28 @@ │ │ │ │ strb lr, [r3, #14] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012876b4 │ │ │ │ + @ instruction: 0x01287694 │ │ │ │ cmp r5, fp │ │ │ │ bcc 114d30 <__cxa_atexit@plt+0x108d90> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 114d40 <__cxa_atexit@plt+0x108da0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 114d44 <__cxa_atexit@plt+0x108da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01188198 │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -271226,15 +271226,15 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 114d98 <__cxa_atexit@plt+0x108df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, asr #2 │ │ │ │ + tsteq r8, r4, lsr #2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114de0 <__cxa_atexit@plt+0x108e40> │ │ │ │ @@ -271247,15 +271247,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r8, ip, r6, r7 │ │ │ │ + @ instruction: 0x0128766c │ │ │ │ tsteq r3, fp, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ tsteq r3, r5, lsr r2 │ │ │ │ @@ -271374,16 +271374,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r8, r4, lsl pc │ │ │ │ - strdeq r7, [r8, -r0]! │ │ │ │ + @ instruction: 0x01187ef4 │ │ │ │ + ldrdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r3, [pc, #112] @ 115074 <__cxa_atexit@plt+0x1090d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -271410,15 +271410,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01287434 │ │ │ │ + @ instruction: 0x01287414 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1150bc <__cxa_atexit@plt+0x10911c> │ │ │ │ @@ -271430,15 +271430,15 @@ │ │ │ │ stmib r3, {r2, r8, r9} │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r7, [r8, -r4]! │ │ │ │ + @ instruction: 0x012873b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 115104 <__cxa_atexit@plt+0x109164> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -271447,15 +271447,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11511c <__cxa_atexit@plt+0x10917c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012870e8 │ │ │ │ + smlawteq r8, r8, r0, r7 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271498,18 +271498,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01287060 │ │ │ │ + @ instruction: 0x01287040 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x0128703c │ │ │ │ - @ instruction: 0x0128709c │ │ │ │ + @ instruction: 0x0128701c │ │ │ │ + @ instruction: 0x0128707c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 115220 <__cxa_atexit@plt+0x109280> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -271518,15 +271518,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 115238 <__cxa_atexit@plt+0x109298> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r8, ip, pc, r6 @ │ │ │ │ + @ instruction: 0x01286fac │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271569,18 +271569,18 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01286f44 │ │ │ │ + @ instruction: 0x01286f24 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01286f20 │ │ │ │ - smlawbeq r8, r0, pc, r6 @ │ │ │ │ + @ instruction: 0x01286f00 │ │ │ │ + @ instruction: 0x01286f60 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 115374 <__cxa_atexit@plt+0x1093d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271609,15 +271609,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01286e9c │ │ │ │ + @ instruction: 0x01286e7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 115448 <__cxa_atexit@plt+0x1094a8> │ │ │ │ ldr r2, [pc, #160] @ 115458 <__cxa_atexit@plt+0x1094b8> │ │ │ │ @@ -271660,16 +271660,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115464 <__cxa_atexit@plt+0x1094c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01286dac │ │ │ │ - tsteq r8, r8, lsl #21 │ │ │ │ + smlawbeq r8, ip, sp, r6 │ │ │ │ + tsteq r8, r8, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 1154b4 <__cxa_atexit@plt+0x109514> │ │ │ │ ldr r2, [pc, #76] @ 1154d0 <__cxa_atexit@plt+0x109530> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -271689,15 +271689,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01286d1c │ │ │ │ + strdeq r6, [r8, -ip]! │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115588 <__cxa_atexit@plt+0x1095e8> │ │ │ │ @@ -271738,16 +271738,16 @@ │ │ │ │ strb r2, [r3, #-8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ b 11511c <__cxa_atexit@plt+0x10917c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x01286d50 │ │ │ │ - @ instruction: 0x01286cac │ │ │ │ + @ instruction: 0x01286d30 │ │ │ │ + smlawbeq r8, ip, ip, r6 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1155e0 <__cxa_atexit@plt+0x109640> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -271758,15 +271758,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 1155f8 <__cxa_atexit@plt+0x109658> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01286c0c │ │ │ │ + @ instruction: 0x01286bec │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ sub r4, r5, #24 │ │ │ │ cmp r4, fp │ │ │ │ bcc 11577c <__cxa_atexit@plt+0x1097dc> │ │ │ │ @@ -271872,19 +271872,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01286bb8 │ │ │ │ + @ instruction: 0x01286b98 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x01286a94 │ │ │ │ - strdeq r6, [r8, -r4]! │ │ │ │ + @ instruction: 0x01286a74 │ │ │ │ + ldrdeq r6, [r8, -r4]! │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -271916,16 +271916,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 115868 <__cxa_atexit@plt+0x1098c8> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01286a48 │ │ │ │ - smlawteq r8, r0, r9, r6 │ │ │ │ + @ instruction: 0x01286a28 │ │ │ │ + @ instruction: 0x012869a0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 1158e8 <__cxa_atexit@plt+0x109948> │ │ │ │ @@ -271956,15 +271956,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 115900 <__cxa_atexit@plt+0x109960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x011876bc │ │ │ │ + @ instruction: 0x0118769c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 115944 <__cxa_atexit@plt+0x1099a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -272166,15 +272166,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 115c48 <__cxa_atexit@plt+0x109ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128659c │ │ │ │ + @ instruction: 0x0128657c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 115cac <__cxa_atexit@plt+0x109d0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272198,16 +272198,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01286560 │ │ │ │ - @ instruction: 0x012866b0 │ │ │ │ + @ instruction: 0x01286540 │ │ │ │ + @ instruction: 0x01286690 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 115d84 <__cxa_atexit@plt+0x109de4> │ │ │ │ ldr r7, [pc, #188] @ 115dac <__cxa_atexit@plt+0x109e0c> │ │ │ │ @@ -272256,19 +272256,19 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, r8, lsr r2 │ │ │ │ + tsteq r8, r8, lsl r2 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ + tsteq r8, r8, lsl #3 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ - tsteq r8, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 115e58 <__cxa_atexit@plt+0x109eb8> │ │ │ │ @@ -272301,18 +272301,18 @@ │ │ │ │ mov r6, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r4, ror #2 │ │ │ │ + tsteq r8, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r7, [r8, -r4] │ │ │ │ - tsteq r8, r4, lsl #3 │ │ │ │ + ldrheq r7, [r8, -r4] │ │ │ │ + tsteq r8, r4, ror #2 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 115eb4 <__cxa_atexit@plt+0x109f14> │ │ │ │ ldr lr, [pc, #60] @ 115ecc <__cxa_atexit@plt+0x109f2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -272327,16 +272327,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115ed0 <__cxa_atexit@plt+0x109f30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012865e4 │ │ │ │ - ldrsheq r7, [r8, -r8] │ │ │ │ + smlawteq r8, r4, r5, r6 │ │ │ │ + ldrsbeq r7, [r8, -r8] │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -272357,16 +272357,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115f48 <__cxa_atexit@plt+0x109fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128656c │ │ │ │ - tsteq r8, r0, lsl #1 │ │ │ │ + @ instruction: 0x0128654c │ │ │ │ + tsteq r8, r0, rrx │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -272404,16 +272404,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, r0, ror #31 │ │ │ │ - @ instruction: 0x0128644c │ │ │ │ + tsteq r8, r0, asr #31 │ │ │ │ + @ instruction: 0x0128642c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11604c <__cxa_atexit@plt+0x10a0ac> │ │ │ │ @@ -272426,15 +272426,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r6, [r8, -r0]! │ │ │ │ + @ instruction: 0x012863b0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1160e0 <__cxa_atexit@plt+0x10a140> │ │ │ │ ldr lr, [pc, #132] @ 116100 <__cxa_atexit@plt+0x10a160> │ │ │ │ @@ -272469,16 +272469,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01286158 │ │ │ │ - smlawbeq r8, r4, r1, r6 │ │ │ │ + @ instruction: 0x01286138 │ │ │ │ + @ instruction: 0x01286164 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11614c <__cxa_atexit@plt+0x10a1ac> │ │ │ │ @@ -272490,15 +272490,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01286108 │ │ │ │ + @ instruction: 0x012860e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1161c8 <__cxa_atexit@plt+0x10a228> │ │ │ │ @@ -272571,15 +272571,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11629c <__cxa_atexit@plt+0x10a2fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r8, r4, lsr sp │ │ │ │ + tsteq r8, r4, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 1162e0 <__cxa_atexit@plt+0x10a340> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -272630,15 +272630,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - smlawteq r8, r8, r0, r6 │ │ │ │ + @ instruction: 0x012860a8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 116410 <__cxa_atexit@plt+0x10a470> │ │ │ │ ldr lr, [pc, #132] @ 116430 <__cxa_atexit@plt+0x10a490> │ │ │ │ @@ -272673,16 +272673,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01285e28 │ │ │ │ - @ instruction: 0x01285e54 │ │ │ │ + @ instruction: 0x01285e08 │ │ │ │ + @ instruction: 0x01285e34 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11647c <__cxa_atexit@plt+0x10a4dc> │ │ │ │ @@ -272694,15 +272694,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r5, [r8, -r8]! │ │ │ │ + @ instruction: 0x01285db8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1164f8 <__cxa_atexit@plt+0x10a558> │ │ │ │ @@ -272791,15 +272791,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r8, ip, asr #19 │ │ │ │ + tsteq r8, ip, lsr #19 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [pc, #60] @ 116664 <__cxa_atexit@plt+0x10a6c4> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r7, r5 │ │ │ │ @@ -272944,15 +272944,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, ip, ror #14 │ │ │ │ + tsteq r8, ip, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ ldr sl, [r7, #4]! │ │ │ │ ldr r3, [pc, #52] @ 1168c8 <__cxa_atexit@plt+0x10a928> │ │ │ │ @@ -273000,15 +273000,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 116954 <__cxa_atexit@plt+0x10a9b4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq r5, [r8, -r8]! │ │ │ │ + @ instruction: 0x01285ab8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273024,15 +273024,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1169b4 <__cxa_atexit@plt+0x10aa14> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01285a74 │ │ │ │ + @ instruction: 0x01285a54 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116a04 <__cxa_atexit@plt+0x10aa64> │ │ │ │ @@ -273050,15 +273050,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 116a18 <__cxa_atexit@plt+0x10aa78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ + tsteq r8, r0, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1167d0 <__cxa_atexit@plt+0x10a830> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -273066,16 +273066,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 116a58 <__cxa_atexit@plt+0x10aab8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 116a5c <__cxa_atexit@plt+0x10aabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r8, ip, lsl #11 │ │ │ │ - @ instruction: 0x01285810 │ │ │ │ + tsteq r8, ip, ror #10 │ │ │ │ + strdeq r5, [r8, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116aa4 <__cxa_atexit@plt+0x10ab04> │ │ │ │ ldr r3, [pc, #52] @ 116ab4 <__cxa_atexit@plt+0x10ab14> │ │ │ │ @@ -273090,15 +273090,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 116ab8 <__cxa_atexit@plt+0x10ab18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ + tsteq r8, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -273135,16 +273135,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011864b0 │ │ │ │ - @ instruction: 0x01285734 │ │ │ │ + @ instruction: 0x01186490 │ │ │ │ + @ instruction: 0x01285714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116bac <__cxa_atexit@plt+0x10ac0c> │ │ │ │ @@ -273154,16 +273154,16 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012856b0 │ │ │ │ - tsteq r8, r0, asr #8 │ │ │ │ + @ instruction: 0x01285690 │ │ │ │ + tsteq r8, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116c00 <__cxa_atexit@plt+0x10ac60> │ │ │ │ ldr r7, [pc, #48] @ 116c10 <__cxa_atexit@plt+0x10ac70> │ │ │ │ @@ -273177,16 +273177,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 116c14 <__cxa_atexit@plt+0x10ac74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r8, lsl #8 │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ + tsteq r8, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 116c50 <__cxa_atexit@plt+0x10acb0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -273223,18 +273223,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 116cd0 <__cxa_atexit@plt+0x10ad30> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012856a8 │ │ │ │ - @ instruction: 0x01285648 │ │ │ │ + smlawbeq r8, r8, r6, r5 │ │ │ │ + @ instruction: 0x01285628 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0128559c │ │ │ │ + @ instruction: 0x0128557c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116d20 <__cxa_atexit@plt+0x10ad80> │ │ │ │ @@ -273247,15 +273247,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128551c │ │ │ │ + strdeq r5, [r8, -ip]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116d84 <__cxa_atexit@plt+0x10ade4> │ │ │ │ @@ -273273,16 +273273,16 @@ │ │ │ │ add r9, r7, #129 @ 0x81 │ │ │ │ mov r7, r3 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01285614 │ │ │ │ - @ instruction: 0x01285500 │ │ │ │ + strdeq r5, [r8, -r4]! │ │ │ │ + @ instruction: 0x012854e0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116de8 <__cxa_atexit@plt+0x10ae48> │ │ │ │ @@ -273297,24 +273297,24 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01285464 │ │ │ │ + @ instruction: 0x01285444 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 116e18 <__cxa_atexit@plt+0x10ae78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01285434 │ │ │ │ + @ instruction: 0x01285414 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 116eb8 <__cxa_atexit@plt+0x10af18> │ │ │ │ add r2, r7, #1 │ │ │ │ @@ -273350,15 +273350,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012853b4 │ │ │ │ + @ instruction: 0x01285394 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 116f28 <__cxa_atexit@plt+0x10af88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -273375,30 +273375,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0128532c │ │ │ │ + @ instruction: 0x0128530c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 116f68 <__cxa_atexit@plt+0x10afc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012852e4 │ │ │ │ + smlawteq r8, r4, r2, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 117000 <__cxa_atexit@plt+0x10b060> │ │ │ │ ldr r7, [pc, #156] @ 117028 <__cxa_atexit@plt+0x10b088> │ │ │ │ @@ -273439,17 +273439,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r8, r4, lsr #32 │ │ │ │ + tsteq r8, r4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x01285434 │ │ │ │ + @ instruction: 0x01285414 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117090 <__cxa_atexit@plt+0x10b0f0> │ │ │ │ @@ -273468,15 +273468,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - smlawbeq r8, r8, r3, r5 │ │ │ │ + @ instruction: 0x01285368 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1170f0 <__cxa_atexit@plt+0x10b150> │ │ │ │ ldr r2, [pc, #56] @ 1170fc <__cxa_atexit@plt+0x10b15c> │ │ │ │ @@ -273491,16 +273491,16 @@ │ │ │ │ ldreq r7, [pc, #24] @ 117100 <__cxa_atexit@plt+0x10b160> │ │ │ │ addeq r7, pc, r7 │ │ │ │ addeq r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01285118 │ │ │ │ - tsteq r8, ip, asr #30 │ │ │ │ + strdeq r5, [r8, -r8]! │ │ │ │ + tsteq r8, ip, lsr #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 117148 <__cxa_atexit@plt+0x10b1a8> │ │ │ │ @@ -273644,20 +273644,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlawbeq r8, r4, pc, r4 @ │ │ │ │ + @ instruction: 0x01284f64 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x01284f00 │ │ │ │ + @ instruction: 0x01284ee0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 1173f0 <__cxa_atexit@plt+0x10b450> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -273681,15 +273681,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1173f4 <__cxa_atexit@plt+0x10b454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01284e60 │ │ │ │ + @ instruction: 0x01284e40 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mvn r1, #31 │ │ │ │ @@ -273703,15 +273703,15 @@ │ │ │ │ orr r3, r0, #128 @ 0x80 │ │ │ │ strb r1, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 11744c <__cxa_atexit@plt+0x10b4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq r4, [r8, -ip]! │ │ │ │ + ldrdeq r4, [r8, -ip]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 1174b8 <__cxa_atexit@plt+0x10b518> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -273731,15 +273731,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1174bc <__cxa_atexit@plt+0x10b51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01284d98 │ │ │ │ + @ instruction: 0x01284d78 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mvn r1, #63 @ 0x3f │ │ │ │ @@ -273749,15 +273749,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ strb r1, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 117504 <__cxa_atexit@plt+0x10b564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01284d44 │ │ │ │ + @ instruction: 0x01284d24 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 11755c <__cxa_atexit@plt+0x10b5bc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -273772,28 +273772,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 117560 <__cxa_atexit@plt+0x10b5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r4, [r8, -r4]! @ │ │ │ │ + ldrdeq r4, [r8, -r4]! @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r2, r7 │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 117594 <__cxa_atexit@plt+0x10b5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01284cb4 │ │ │ │ + @ instruction: 0x01284c94 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 11761c <__cxa_atexit@plt+0x10b67c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -273820,15 +273820,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 117620 <__cxa_atexit@plt+0x10b680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01284c34 │ │ │ │ + @ instruction: 0x01284c14 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mvn r1, #15 │ │ │ │ @@ -273845,15 +273845,15 @@ │ │ │ │ strb r3, [r7, #10] │ │ │ │ orr r3, r1, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 117684 <__cxa_atexit@plt+0x10b6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq r8, r4, fp, r4 │ │ │ │ + @ instruction: 0x01284ba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 117744 <__cxa_atexit@plt+0x10b7a4> │ │ │ │ ldr r7, [pc, #196] @ 11776c <__cxa_atexit@plt+0x10b7cc> │ │ │ │ @@ -273904,18 +273904,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r8, ip, ror #17 │ │ │ │ + tsteq r8, ip, asr #17 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - @ instruction: 0x01284d04 │ │ │ │ + @ instruction: 0x01284ce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117804 <__cxa_atexit@plt+0x10b864> │ │ │ │ @@ -273946,15 +273946,15 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - @ instruction: 0x01284c30 │ │ │ │ + @ instruction: 0x01284c10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1178b0 <__cxa_atexit@plt+0x10b910> │ │ │ │ ldr r2, [pc, #124] @ 1178b8 <__cxa_atexit@plt+0x10b918> │ │ │ │ @@ -273988,15 +273988,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x012849b8 │ │ │ │ + @ instruction: 0x01284998 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 117918 <__cxa_atexit@plt+0x10b978> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -274011,28 +274011,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 11791c <__cxa_atexit@plt+0x10b97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01284938 │ │ │ │ + @ instruction: 0x01284918 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 117950 <__cxa_atexit@plt+0x10b9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r8, -r8]! │ │ │ │ + ldrdeq r4, [r8, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1179dc <__cxa_atexit@plt+0x10ba3c> │ │ │ │ ldr r7, [pc, #144] @ 117a04 <__cxa_atexit@plt+0x10ba64> │ │ │ │ @@ -274070,17 +274070,17 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r8, r8, asr r6 │ │ │ │ + tsteq r8, r8, lsr r6 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x01284a4c │ │ │ │ + @ instruction: 0x01284a2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117a68 <__cxa_atexit@plt+0x10bac8> │ │ │ │ @@ -274098,15 +274098,15 @@ │ │ │ │ stm r9, {r1, r2, r8} │ │ │ │ str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x012849ac │ │ │ │ + smlawbeq r8, ip, r9, r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 117b24 <__cxa_atexit@plt+0x10bb84> │ │ │ │ ldr lr, [pc, #144] @ 117b2c <__cxa_atexit@plt+0x10bb8c> │ │ │ │ @@ -274145,15 +274145,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01284748 │ │ │ │ + @ instruction: 0x01284728 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 117ba0 <__cxa_atexit@plt+0x10bc00> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -274173,15 +274173,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x012846b4 │ │ │ │ + @ instruction: 0x01284694 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r7, r0, r7 │ │ │ │ @@ -274191,15 +274191,15 @@ │ │ │ │ add r1, r7, #8 │ │ │ │ bl b1e4 │ │ │ │ ldr r7, [pc, #12] @ 117bec <__cxa_atexit@plt+0x10bc4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01284660 │ │ │ │ + @ instruction: 0x01284640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 117c84 <__cxa_atexit@plt+0x10bce4> │ │ │ │ ldr r7, [pc, #156] @ 117cac <__cxa_atexit@plt+0x10bd0c> │ │ │ │ @@ -274240,17 +274240,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x011853b4 │ │ │ │ + @ instruction: 0x01185394 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x012847b0 │ │ │ │ + @ instruction: 0x01284790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117d14 <__cxa_atexit@plt+0x10bd74> │ │ │ │ @@ -274269,15 +274269,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0x01284704 │ │ │ │ + @ instruction: 0x012846e4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 117dac <__cxa_atexit@plt+0x10be0c> │ │ │ │ ldr lr, [pc, #132] @ 117dcc <__cxa_atexit@plt+0x10be2c> │ │ │ │ @@ -274312,16 +274312,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq r8, ip, r4, r4 │ │ │ │ - @ instruction: 0x012844b8 │ │ │ │ + @ instruction: 0x0128446c │ │ │ │ + @ instruction: 0x01284498 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117e18 <__cxa_atexit@plt+0x10be78> │ │ │ │ @@ -274333,15 +274333,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128443c │ │ │ │ + @ instruction: 0x0128441c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 117e94 <__cxa_atexit@plt+0x10bef4> │ │ │ │ @@ -274426,16 +274426,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r8, r0, asr #2 │ │ │ │ - ldrheq r5, [r8, -r4] │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ + @ instruction: 0x01185094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #48] @ 117fe8 <__cxa_atexit@plt+0x10c048> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -274556,15 +274556,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1181a0 <__cxa_atexit@plt+0x10c200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r8, lsl #30 │ │ │ │ + tsteq r8, r8, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1181c0 <__cxa_atexit@plt+0x10c220> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 117ed8 <__cxa_atexit@plt+0x10bf38> │ │ │ │ @@ -274587,15 +274587,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 118220 <__cxa_atexit@plt+0x10c280> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0128420c │ │ │ │ + @ instruction: 0x012841ec │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -274611,15 +274611,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 118280 <__cxa_atexit@plt+0x10c2e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x012841a8 │ │ │ │ + smlawbeq r8, r8, r1, r4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -274634,16 +274634,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1182dc <__cxa_atexit@plt+0x10c33c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01284150 │ │ │ │ - tsteq r8, r8, ror #27 │ │ │ │ + @ instruction: 0x01284130 │ │ │ │ + tsteq r8, r8, asr #27 │ │ │ │ strdeq r7, [r3, -r6] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -274692,16 +274692,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r8, r0, lsr #26 │ │ │ │ - ldrdeq r3, [r8, -r4]! │ │ │ │ + tsteq r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x01283fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 118438 <__cxa_atexit@plt+0x10c498> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -274723,15 +274723,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01283f24 │ │ │ │ + @ instruction: 0x01283f04 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118484 <__cxa_atexit@plt+0x10c4e4> │ │ │ │ @@ -274744,15 +274744,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r3, [r8, -r0]! │ │ │ │ + @ instruction: 0x01283eb0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1184c8 <__cxa_atexit@plt+0x10c528> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -274760,16 +274760,16 @@ │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01283d20 │ │ │ │ - tsteq r8, r4, ror #23 │ │ │ │ + @ instruction: 0x01283d00 │ │ │ │ + tsteq r8, r4, asr #23 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 118580 <__cxa_atexit@plt+0x10c5e0> │ │ │ │ @@ -274812,19 +274812,19 @@ │ │ │ │ b 118590 <__cxa_atexit@plt+0x10c5f0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlawteq r8, r8, ip, r3 │ │ │ │ - @ instruction: 0x01283d04 │ │ │ │ - @ instruction: 0x01283f30 │ │ │ │ - smlawbeq r8, ip, ip, r3 │ │ │ │ - @ instruction: 0x01283f0c │ │ │ │ + @ instruction: 0x01283ca8 │ │ │ │ + @ instruction: 0x01283ce4 │ │ │ │ + @ instruction: 0x01283f10 │ │ │ │ + @ instruction: 0x01283c6c │ │ │ │ + @ instruction: 0x01283eec │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1185e8 <__cxa_atexit@plt+0x10c648> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -274832,16 +274832,16 @@ │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01283c00 │ │ │ │ - tsteq r8, r0, asr #21 │ │ │ │ + @ instruction: 0x01283be0 │ │ │ │ + tsteq r8, r0, lsr #21 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -274885,21 +274885,21 @@ │ │ │ │ ldr r7, [pc, #32] @ 1186d0 <__cxa_atexit@plt+0x10c730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01283e28 │ │ │ │ - @ instruction: 0x01283b94 │ │ │ │ - @ instruction: 0x01283e18 │ │ │ │ - tsteq r8, r4, lsl sl │ │ │ │ + @ instruction: 0x01283e08 │ │ │ │ + @ instruction: 0x01283b74 │ │ │ │ + strdeq r3, [r8, -r8]! │ │ │ │ + @ instruction: 0x011849f4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strdeq r3, [r8, -ip]! │ │ │ │ - @ instruction: 0x01283b58 │ │ │ │ + ldrdeq r3, [r8, -ip]! │ │ │ │ + @ instruction: 0x01283b38 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118770 <__cxa_atexit@plt+0x10c7d0> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -274935,20 +274935,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 118794 <__cxa_atexit@plt+0x10c7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0x01283c94 │ │ │ │ - @ instruction: 0x01283ab4 │ │ │ │ - tsteq r8, r4, asr r9 │ │ │ │ + @ instruction: 0x01283c74 │ │ │ │ + @ instruction: 0x01283a94 │ │ │ │ + tsteq r8, r4, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ smlatteq r3, r3, fp, r7 │ │ │ │ - tsteq r8, r4, lsr #18 │ │ │ │ + tsteq r8, r4, lsl #18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -274994,22 +274994,22 @@ │ │ │ │ ldr r7, [pc, #32] @ 118884 <__cxa_atexit@plt+0x10c8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0x01283c74 │ │ │ │ - @ instruction: 0x012839e0 │ │ │ │ - @ instruction: 0x01283c64 │ │ │ │ - tsteq r8, r0, ror #16 │ │ │ │ + @ instruction: 0x01283c54 │ │ │ │ + smlawteq r8, r0, r9, r3 │ │ │ │ + @ instruction: 0x01283c44 │ │ │ │ + tsteq r8, r0, asr #16 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0x01283c48 │ │ │ │ - @ instruction: 0x012839a4 │ │ │ │ - tsteq r8, r0, lsr r8 │ │ │ │ + @ instruction: 0x01283c28 │ │ │ │ + smlawbeq r8, r4, r9, r3 │ │ │ │ + tsteq r8, r0, lsl r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 118970 <__cxa_atexit@plt+0x10c9d0> │ │ │ │ ldr r3, [pc, #232] @ 1189a0 <__cxa_atexit@plt+0x10ca00> │ │ │ │ @@ -275068,23 +275068,23 @@ │ │ │ │ ldr r7, [pc, #40] @ 1189b4 <__cxa_atexit@plt+0x10ca14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldrdeq r3, [r8, -r0]! │ │ │ │ strdeq r3, [r8, -r0]! │ │ │ │ - @ instruction: 0x01283910 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0x01283b5c │ │ │ │ - @ instruction: 0x01283b50 │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ + @ instruction: 0x01283b3c │ │ │ │ + @ instruction: 0x01283b30 │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0x01283b34 │ │ │ │ - tsteq r8, r4, lsl #14 │ │ │ │ + @ instruction: 0x01283b14 │ │ │ │ + tsteq r8, r4, ror #13 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 118a2c <__cxa_atexit@plt+0x10ca8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -275111,19 +275111,19 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x012837e0 │ │ │ │ + smlawteq r8, r0, r7, r3 │ │ │ │ tsteq r3, r3, lsr #18 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r8, r4, ror #12 │ │ │ │ + tsteq r8, r4, asr #12 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -275166,20 +275166,20 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01283914 │ │ │ │ - @ instruction: 0x01283734 │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ + strdeq r3, [r8, -r4]! │ │ │ │ + @ instruction: 0x01283714 │ │ │ │ + tsteq r8, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ tsteq r3, r7, asr r8 │ │ │ │ - tsteq r8, ip, lsl #11 │ │ │ │ + tsteq r8, ip, ror #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 118b84 <__cxa_atexit@plt+0x10cbe4> │ │ │ │ @@ -275195,16 +275195,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118b9c <__cxa_atexit@plt+0x10cbfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ - tsteq r8, ip, lsr #10 │ │ │ │ + tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r8, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #228] @ 118c98 <__cxa_atexit@plt+0x10ccf8> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -275260,20 +275260,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x012837b0 │ │ │ │ - ldrdeq r3, [r8, -r0]! │ │ │ │ - tsteq r8, r8, asr #8 │ │ │ │ + @ instruction: 0x01283790 │ │ │ │ + @ instruction: 0x012835b0 │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ smlatteq r3, fp, r6, r7 │ │ │ │ - tsteq r8, r8, lsl r4 │ │ │ │ + @ instruction: 0x011843f8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -275317,20 +275317,20 @@ │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0x012836b4 │ │ │ │ - ldrdeq r3, [r8, -r4]! │ │ │ │ - tsteq r8, r4, ror #6 │ │ │ │ + @ instruction: 0x01283694 │ │ │ │ + @ instruction: 0x012834b4 │ │ │ │ + tsteq r8, r4, asr #6 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ strdeq r7, [r3, -fp] │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 118e28 <__cxa_atexit@plt+0x10ce88> │ │ │ │ ldr r3, [pc, #168] @ 118e64 <__cxa_atexit@plt+0x10cec4> │ │ │ │ @@ -275374,19 +275374,19 @@ │ │ │ │ str r6, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r8, r0, lsl #5 │ │ │ │ - @ instruction: 0x011842b0 │ │ │ │ + tsteq r8, r0, ror #4 │ │ │ │ + @ instruction: 0x01184290 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ tsteq r3, r7, asr #10 │ │ │ │ - tsteq r8, r4, asr r2 │ │ │ │ + tsteq r8, r4, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -275412,27 +275412,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ smlabbeq r3, r3, r4, r7 │ │ │ │ - tsteq r8, r4, ror #3 │ │ │ │ - @ instruction: 0x011841d4 │ │ │ │ + tsteq r8, r4, asr #3 │ │ │ │ + @ instruction: 0x011841b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 118f2c <__cxa_atexit@plt+0x10cf8c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r8, r0, asr #3 │ │ │ │ - @ instruction: 0x01184198 │ │ │ │ + tsteq r8, r0, lsr #3 │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 118fd0 <__cxa_atexit@plt+0x10d030> │ │ │ │ @@ -275480,20 +275480,20 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0128326c │ │ │ │ - ldrsbeq r4, [r8, -r4] │ │ │ │ - tsteq r8, ip, lsl r1 │ │ │ │ + @ instruction: 0x0128324c │ │ │ │ + ldrheq r4, [r8, -r4] │ │ │ │ + ldrsheq r4, [r8, -ip] │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ @ instruction: 0x0103739b │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 1190b0 <__cxa_atexit@plt+0x10d110> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -275520,18 +275520,18 @@ │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128319c │ │ │ │ + @ instruction: 0x0128317c │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ smlabteq r3, r7, r2, r7 │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119100 <__cxa_atexit@plt+0x10d160> │ │ │ │ ldr r7, [pc, #48] @ 119110 <__cxa_atexit@plt+0x10d170> │ │ │ │ @@ -275545,15 +275545,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 119114 <__cxa_atexit@plt+0x10d174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r8, ip │ │ │ │ + tsteq r8, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r8, r3, r0 │ │ │ │ mov r2, r8 │ │ │ │ ldrb r1, [r2, #8]! │ │ │ │ @@ -275685,22 +275685,22 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01282f98 │ │ │ │ + @ instruction: 0x01282f78 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x01283038 │ │ │ │ + @ instruction: 0x01283018 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x0128307c │ │ │ │ + qsubeq r3, ip, r8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ + ldrdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -275725,15 +275725,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1193e8 <__cxa_atexit@plt+0x10d448> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x01282e7c │ │ │ │ + @ instruction: 0x01282e5c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275755,15 +275755,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 119460 <__cxa_atexit@plt+0x10d4c0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01282e20 │ │ │ │ + @ instruction: 0x01282e00 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275778,15 +275778,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1194bc <__cxa_atexit@plt+0x10d51c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01282da4 │ │ │ │ + smlawbeq r8, r4, sp, r2 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275814,15 +275814,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11954c <__cxa_atexit@plt+0x10d5ac> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01282d1c │ │ │ │ + strdeq r2, [r8, -ip]! │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ @@ -275852,15 +275852,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1195e0 <__cxa_atexit@plt+0x10d640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, r8, asr #22 │ │ │ │ + tsteq r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 119618 <__cxa_atexit@plt+0x10d678> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -276002,21 +276002,21 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01282b9c │ │ │ │ + @ instruction: 0x01282b7c │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ + ldrdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01282c34 │ │ │ │ + @ instruction: 0x01282c14 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x01282c70 │ │ │ │ + @ instruction: 0x01282c50 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276045,15 +276045,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1198e8 <__cxa_atexit@plt+0x10d948> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - smlawbeq r8, r0, sl, r2 │ │ │ │ + @ instruction: 0x01282a60 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276077,15 +276077,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 119968 <__cxa_atexit@plt+0x10d9c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01282a1c │ │ │ │ + strdeq r2, [r8, -ip]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276103,15 +276103,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1199d0 <__cxa_atexit@plt+0x10da30> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0128299c │ │ │ │ + @ instruction: 0x0128297c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276139,15 +276139,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 119a60 <__cxa_atexit@plt+0x10dac0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01282904 │ │ │ │ + @ instruction: 0x012828e4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119aa8 <__cxa_atexit@plt+0x10db08> │ │ │ │ @@ -276163,15 +276163,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 119abc <__cxa_atexit@plt+0x10db1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, ip, ror #12 │ │ │ │ + tsteq r8, ip, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [pc, #168] @ 119b80 <__cxa_atexit@plt+0x10dbe0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -276213,15 +276213,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r2, [r8, -ip]! │ │ │ │ + ldrdeq r2, [r8, -ip]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119c04 <__cxa_atexit@plt+0x10dc64> │ │ │ │ @@ -276248,15 +276248,15 @@ │ │ │ │ uxtb r7, r7 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128265c │ │ │ │ + @ instruction: 0x0128263c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119c84 <__cxa_atexit@plt+0x10dce4> │ │ │ │ ldr r3, [pc, #120] @ 119cac <__cxa_atexit@plt+0x10dd0c> │ │ │ │ @@ -276288,16 +276288,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01183494 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ + tsteq r8, r4, ror r4 │ │ │ │ + ldrdeq r2, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119cf0 <__cxa_atexit@plt+0x10dd50> │ │ │ │ @@ -276307,15 +276307,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128256c │ │ │ │ + @ instruction: 0x0128254c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119dac <__cxa_atexit@plt+0x10de0c> │ │ │ │ ldr r2, [pc, #180] @ 119dd4 <__cxa_atexit@plt+0x10de34> │ │ │ │ @@ -276363,16 +276363,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r8, r0, ror r3 │ │ │ │ - @ instruction: 0x012824b4 │ │ │ │ + tsteq r8, r0, asr r3 │ │ │ │ + @ instruction: 0x01282494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [pc, #116] @ 119e70 <__cxa_atexit@plt+0x10ded0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -276401,15 +276401,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r2, [r8, -r4]! │ │ │ │ + ldrdeq r2, [r8, -r4]! │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119ec0 <__cxa_atexit@plt+0x10df20> │ │ │ │ @@ -276423,15 +276423,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r8, ip, r3, r2 │ │ │ │ + @ instruction: 0x0128236c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119f8c <__cxa_atexit@plt+0x10dfec> │ │ │ │ ldr r2, [pc, #196] @ 119fb4 <__cxa_atexit@plt+0x10e014> │ │ │ │ @@ -276483,16 +276483,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ - ldrdeq r2, [r8, -r4]! │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ + @ instruction: 0x012822b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r3, [pc, #124] @ 11a05c <__cxa_atexit@plt+0x10e0bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -276524,15 +276524,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01282200 │ │ │ │ + @ instruction: 0x012821e0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a0bc <__cxa_atexit@plt+0x10e11c> │ │ │ │ @@ -276550,15 +276550,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0128219c │ │ │ │ + @ instruction: 0x0128217c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a110 <__cxa_atexit@plt+0x10e170> │ │ │ │ ldr r7, [pc, #52] @ 11a120 <__cxa_atexit@plt+0x10e180> │ │ │ │ @@ -276573,15 +276573,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11a124 <__cxa_atexit@plt+0x10e184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r4, ror #1 │ │ │ │ + tsteq r8, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #160] @ 11a1e0 <__cxa_atexit@plt+0x10e240> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -276621,18 +276621,18 @@ │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11a1f0 <__cxa_atexit@plt+0x10e250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #97 @ 0x61 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r2, [r8, -r0]! │ │ │ │ - ldrdeq r2, [r8, -r4]! │ │ │ │ - @ instruction: 0x01282100 │ │ │ │ - @ instruction: 0x012820a0 │ │ │ │ + @ instruction: 0x01282090 │ │ │ │ + strheq r2, [r8, -r4]! │ │ │ │ + @ instruction: 0x012820e0 │ │ │ │ + smlawbeq r8, r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, r7, r3 │ │ │ │ add r7, r2, r7 │ │ │ │ @@ -276660,18 +276660,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11a28c <__cxa_atexit@plt+0x10e2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #97 @ 0x61 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01282010 │ │ │ │ + strdeq r1, [r8, -r0]! │ │ │ │ + @ instruction: 0x01282014 │ │ │ │ @ instruction: 0x01282034 │ │ │ │ - qsubeq r2, r4, r8 │ │ │ │ - @ instruction: 0x01282000 │ │ │ │ + @ instruction: 0x01281fe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11a2fc <__cxa_atexit@plt+0x10e35c> │ │ │ │ @@ -276698,15 +276698,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11a318 <__cxa_atexit@plt+0x10e378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01182ef8 │ │ │ │ + @ instruction: 0x01182ed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11a350 <__cxa_atexit@plt+0x10e3b0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -276776,18 +276776,18 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x01281f10 │ │ │ │ - @ instruction: 0x01281f44 │ │ │ │ - @ instruction: 0x01281f78 │ │ │ │ - @ instruction: 0x01281f9c │ │ │ │ + strdeq r1, [r8, -r0]! │ │ │ │ + @ instruction: 0x01281f24 │ │ │ │ + @ instruction: 0x01281f58 │ │ │ │ + @ instruction: 0x01281f7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11a4dc <__cxa_atexit@plt+0x10e53c> │ │ │ │ @@ -276818,15 +276818,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11a4f8 <__cxa_atexit@plt+0x10e558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, ip, lsl sp │ │ │ │ + @ instruction: 0x01182cfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 11a534 <__cxa_atexit@plt+0x10e594> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -276899,18 +276899,18 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x01281d24 │ │ │ │ - @ instruction: 0x01281d58 │ │ │ │ - smlawbeq r8, ip, sp, r1 │ │ │ │ - @ instruction: 0x01281db0 │ │ │ │ + @ instruction: 0x01281d04 │ │ │ │ + @ instruction: 0x01281d38 │ │ │ │ + @ instruction: 0x01281d6c │ │ │ │ + @ instruction: 0x01281d90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a6c4 <__cxa_atexit@plt+0x10e724> │ │ │ │ ldr r3, [pc, #104] @ 11a6d4 <__cxa_atexit@plt+0x10e734> │ │ │ │ @@ -276939,15 +276939,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11a6dc <__cxa_atexit@plt+0x10e73c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r8, ip, lsr fp │ │ │ │ + tsteq r8, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 11a718 <__cxa_atexit@plt+0x10e778> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -277105,20 +277105,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - @ instruction: 0x01281b28 │ │ │ │ + @ instruction: 0x01281b08 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01281b60 │ │ │ │ + @ instruction: 0x01281b40 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01281a78 │ │ │ │ - ldrdeq r1, [r8, -ip]! │ │ │ │ + @ instruction: 0x01281a58 │ │ │ │ + @ instruction: 0x01281abc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -277146,15 +277146,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11aa1c <__cxa_atexit@plt+0x10ea7c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x0128194c │ │ │ │ + @ instruction: 0x0128192c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277178,15 +277178,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11aa9c <__cxa_atexit@plt+0x10eafc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012818e8 │ │ │ │ + smlawteq r8, r8, r8, r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277204,15 +277204,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11ab04 <__cxa_atexit@plt+0x10eb64> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01281868 │ │ │ │ + @ instruction: 0x01281848 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277240,15 +277240,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11ab94 <__cxa_atexit@plt+0x10ebf4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - ldrdeq r1, [r8, -r0]! │ │ │ │ + @ instruction: 0x012817b0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ac58 <__cxa_atexit@plt+0x10ecb8> │ │ │ │ @@ -277301,16 +277301,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r1, [r8, -ip]! │ │ │ │ - tsteq r8, ip, lsr #11 │ │ │ │ + ldrdeq r1, [r8, -ip]! │ │ │ │ + tsteq r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ad18 <__cxa_atexit@plt+0x10ed78> │ │ │ │ @@ -277341,15 +277341,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01281538 │ │ │ │ + @ instruction: 0x01281518 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277362,16 +277362,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ad7c <__cxa_atexit@plt+0x10eddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012815e4 │ │ │ │ - tsteq r8, r4, lsr #9 │ │ │ │ + smlawteq r8, r4, r5, r1 │ │ │ │ + tsteq r8, r4, lsl #9 │ │ │ │ @ instruction: 0x010355bd │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ @@ -277387,15 +277387,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 11aeb8 <__cxa_atexit@plt+0x10ef18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01281418 │ │ │ │ + strdeq r1, [r8, -r8]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ae18 <__cxa_atexit@plt+0x10ee78> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277404,15 +277404,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11aeb8 <__cxa_atexit@plt+0x10ef18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r8, -r4]! │ │ │ │ + @ instruction: 0x012813b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ae5c <__cxa_atexit@plt+0x10eebc> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277421,15 +277421,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11aeb8 <__cxa_atexit@plt+0x10ef18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01281390 │ │ │ │ + @ instruction: 0x01281370 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11aea0 <__cxa_atexit@plt+0x10ef00> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277438,15 +277438,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11aeb8 <__cxa_atexit@plt+0x10ef18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128134c │ │ │ │ + @ instruction: 0x0128132c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 11b134 <__cxa_atexit@plt+0x10f194> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -277643,28 +277643,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x0128124c │ │ │ │ - smlawteq r8, r4, r1, r1 │ │ │ │ + @ instruction: 0x0128122c │ │ │ │ + @ instruction: 0x012811a4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x01281250 │ │ │ │ - @ instruction: 0x01281294 │ │ │ │ + @ instruction: 0x01281230 │ │ │ │ + @ instruction: 0x01281274 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r8, -r0]! │ │ │ │ + @ instruction: 0x012812b0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0x01281140 │ │ │ │ - smlawteq r8, r0, r0, r1 │ │ │ │ + @ instruction: 0x01281120 │ │ │ │ + @ instruction: 0x012810a0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x0128116c │ │ │ │ - @ instruction: 0x012811bc │ │ │ │ + @ instruction: 0x0128114c │ │ │ │ + @ instruction: 0x0128119c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -277702,16 +277702,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - smlawteq r8, r8, pc, r0 @ │ │ │ │ - @ instruction: 0x01280f5c │ │ │ │ + smulwbeq r8, r8, pc @ │ │ │ │ + @ instruction: 0x01280f3c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277745,16 +277745,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11b37c <__cxa_atexit@plt+0x10f3dc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x01280f28 │ │ │ │ - smulwbeq r8, r4, lr │ │ │ │ + @ instruction: 0x01280f08 │ │ │ │ + smlawbeq r8, r4, lr, r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277784,16 +277784,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11b418 <__cxa_atexit@plt+0x10f478> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0x01280e7c │ │ │ │ - @ instruction: 0x01280e10 │ │ │ │ + @ instruction: 0x01280e5c │ │ │ │ + strdeq r0, [r8, -r0]! @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277839,16 +277839,16 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - smulwbeq r8, ip, sp │ │ │ │ - @ instruction: 0x01280d3c │ │ │ │ + smlawbeq r8, ip, sp, r0 │ │ │ │ + @ instruction: 0x01280d1c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11b578 <__cxa_atexit@plt+0x10f5d8> │ │ │ │ @@ -277885,15 +277885,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01181c94 │ │ │ │ + tsteq r8, r4, ror ip │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277927,15 +277927,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 11b728 <__cxa_atexit@plt+0x10f788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwbeq r8, r8, fp │ │ │ │ + smlawbeq r8, r8, fp, r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11b688 <__cxa_atexit@plt+0x10f6e8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277944,15 +277944,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11b728 <__cxa_atexit@plt+0x10f788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01280b64 │ │ │ │ + @ instruction: 0x01280b44 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11b6cc <__cxa_atexit@plt+0x10f72c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277961,15 +277961,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11b728 <__cxa_atexit@plt+0x10f788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01280b20 │ │ │ │ + @ instruction: 0x01280b00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11b710 <__cxa_atexit@plt+0x10f770> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -277978,15 +277978,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11b728 <__cxa_atexit@plt+0x10f788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r8, -ip]! │ │ │ │ + @ instruction: 0x01280abc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 11b9a4 <__cxa_atexit@plt+0x10fa04> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -278183,28 +278183,28 @@ │ │ │ │ str r0, [sl] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldrdeq r0, [r8, -ip]! │ │ │ │ - @ instruction: 0x01280954 │ │ │ │ + @ instruction: 0x012809bc │ │ │ │ + @ instruction: 0x01280934 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - smulwteq r8, r0, r9 │ │ │ │ - @ instruction: 0x01280a24 │ │ │ │ + smlawteq r8, r0, r9, r0 │ │ │ │ + @ instruction: 0x01280a04 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01280a60 │ │ │ │ + @ instruction: 0x01280a40 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - ldrdeq r0, [r8, -r0]! @ │ │ │ │ - @ instruction: 0x01280850 │ │ │ │ + @ instruction: 0x012808b0 │ │ │ │ + @ instruction: 0x01280830 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strdeq r0, [r8, -ip]! │ │ │ │ - @ instruction: 0x0128094c │ │ │ │ + ldrdeq r0, [r8, -ip]! │ │ │ │ + @ instruction: 0x0128092c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -278242,16 +278242,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - @ instruction: 0x01280758 │ │ │ │ - smulwteq r8, ip, r6 │ │ │ │ + @ instruction: 0x01280738 │ │ │ │ + smlawteq r8, ip, r6, r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278285,16 +278285,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11bbec <__cxa_atexit@plt+0x10fc4c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x012806b8 │ │ │ │ - @ instruction: 0x01280634 │ │ │ │ + @ instruction: 0x01280698 │ │ │ │ + @ instruction: 0x01280614 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278324,16 +278324,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11bc88 <__cxa_atexit@plt+0x10fce8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0x0128060c │ │ │ │ - smulwbeq r8, r0, r5 │ │ │ │ + smulwteq r8, ip, r5 │ │ │ │ + smlawbeq r8, r0, r5, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278379,18 +278379,18 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - @ instruction: 0x0128053c │ │ │ │ - smlawteq r8, ip, r4, r0 │ │ │ │ + @ instruction: 0x0128051c │ │ │ │ + smulwbeq r8, ip, r4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r8, ip, lsr #9 │ │ │ │ + tsteq r8, ip, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11be2c <__cxa_atexit@plt+0x10fe8c> │ │ │ │ @@ -278440,20 +278440,20 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01280438 │ │ │ │ + @ instruction: 0x01280418 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - smlawteq r8, r0, r5, r0 │ │ │ │ - smulwteq r8, ip, r3 │ │ │ │ + smulwbeq r8, r0, r5 │ │ │ │ + smlawteq r8, ip, r3, r0 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ - @ instruction: 0x011813b0 │ │ │ │ + @ instruction: 0x01181390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11bee4 <__cxa_atexit@plt+0x10ff44> │ │ │ │ @@ -278482,24 +278482,24 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ b 11b728 <__cxa_atexit@plt+0x10f788> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - @ instruction: 0x0128050c │ │ │ │ - @ instruction: 0x01280328 │ │ │ │ - tsteq r8, r4, lsl r3 │ │ │ │ + smulwteq r8, ip, r4 │ │ │ │ + @ instruction: 0x01280308 │ │ │ │ + @ instruction: 0x011812f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b e83584 <__cxa_atexit@plt+0xe775e4> │ │ │ │ - @ instruction: 0x011812f4 │ │ │ │ + @ instruction: 0x011812d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278523,18 +278523,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 11bfa4 <__cxa_atexit@plt+0x110004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x01280458 │ │ │ │ - @ instruction: 0x0128027c │ │ │ │ - @ instruction: 0x01181298 │ │ │ │ - tsteq r8, r4, ror r2 │ │ │ │ + @ instruction: 0x01280438 │ │ │ │ + @ instruction: 0x0128025c │ │ │ │ + tsteq r8, r8, ror r2 │ │ │ │ + tsteq r8, r4, asr r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278560,28 +278560,28 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - smlawteq r8, ip, r3, r0 │ │ │ │ - strdeq r0, [r8, -r0]! @ │ │ │ │ - tsteq r8, ip, lsl #4 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ + smulwbeq r8, ip, r3 │ │ │ │ + ldrdeq r0, [r8, -r0]! @ │ │ │ │ + tsteq r8, ip, ror #3 │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 11c064 <__cxa_atexit@plt+0x1100c4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r8, ip, asr #3 │ │ │ │ + tsteq r8, ip, lsr #3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c0a4 <__cxa_atexit@plt+0x110104> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -278591,15 +278591,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 11c188 <__cxa_atexit@plt+0x1101e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01280148 │ │ │ │ + @ instruction: 0x01280128 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c0e8 <__cxa_atexit@plt+0x110148> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -278608,15 +278608,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11c188 <__cxa_atexit@plt+0x1101e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01280104 │ │ │ │ + smulwteq r8, r4, r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c12c <__cxa_atexit@plt+0x11018c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -278625,15 +278625,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11c188 <__cxa_atexit@plt+0x1101e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r8, r0, r0, r0 │ │ │ │ + smulwbeq r8, r0, r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c170 <__cxa_atexit@plt+0x1101d0> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -278642,15 +278642,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11c188 <__cxa_atexit@plt+0x1101e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0128007c │ │ │ │ + qsubeq r0, ip, r8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 11c404 <__cxa_atexit@plt+0x110464> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -278848,27 +278848,27 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ msreq SP_und, ip │ │ │ │ - strdeq pc, [r7, -r4]! │ │ │ │ + ldrdeq pc, [r7, -r4]! │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - smlawbeq r7, r0, pc, pc @ │ │ │ │ - smlawteq r7, r4, pc, pc @ │ │ │ │ + msreq SP_und, r0 │ │ │ │ + msreq SP_und, r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01280000 │ │ │ │ + msreq SP_und, r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ msreq (UNDEF: 39), r0 │ │ │ │ - strdeq pc, [r7, -r0]! │ │ │ │ + ldrdeq pc, [r7, -r0]! │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ msreq (UNDEF: 39), ip │ │ │ │ - msreq (UNDEF: 39), ip │ │ │ │ + smlawteq r7, ip, lr, pc @ │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -278906,16 +278906,16 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - strdeq pc, [r7, -r8]! │ │ │ │ - smlawbeq r7, ip, ip, pc @ │ │ │ │ + ldrdeq pc, [r7, -r8]! │ │ │ │ + msreq CPSR_sxc, ip, ror #24 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278949,16 +278949,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11c64c <__cxa_atexit@plt+0x1106ac> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - msreq CPSR_sxc, r8, asr ip │ │ │ │ - ldrdeq pc, [r7, -r4]! │ │ │ │ + msreq CPSR_sxc, r8, lsr ip │ │ │ │ + msreq SP_und, r4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278988,15 +278988,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 11c6e8 <__cxa_atexit@plt+0x110748> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - msreq SP_und, ip │ │ │ │ + smlawbeq r7, ip, fp, pc @ │ │ │ │ msreq SP_und, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -279043,18 +279043,18 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - ldrdeq pc, [r7, -ip]! │ │ │ │ + msreq (UNDEF: 39), ip │ │ │ │ msreq (UNDEF: 39), ip │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r8, ip, asr #20 │ │ │ │ + tsteq r8, ip, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11c860 <__cxa_atexit@plt+0x1108c0> │ │ │ │ ldr r2, [pc, #144] @ 11c87c <__cxa_atexit@plt+0x1108dc> │ │ │ │ @@ -279092,18 +279092,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - msreq CPSR_sxc, r4, ror #19 │ │ │ │ + smlawteq r7, r4, r9, pc @ │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11c8e4 <__cxa_atexit@plt+0x110944> │ │ │ │ @@ -279122,25 +279122,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 11c188 <__cxa_atexit@plt+0x1101e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, lsl r9 │ │ │ │ + @ instruction: 0x011808fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11c91c <__cxa_atexit@plt+0x11097c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ b e83584 <__cxa_atexit@plt+0xe775e4> │ │ │ │ - tsteq r8, ip, lsr #18 │ │ │ │ - @ instruction: 0x011808f0 │ │ │ │ + tsteq r8, ip, lsl #18 │ │ │ │ + @ instruction: 0x011808d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -279164,16 +279164,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ msreq (UNDEF: 39), r4 │ │ │ │ - msreq CPSR_sxc, r8, ror r8 │ │ │ │ - tsteq r8, r0, asr #17 │ │ │ │ + msreq CPSR_sxc, r8, asr r8 │ │ │ │ + tsteq r8, r0, lsr #17 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c9d4 <__cxa_atexit@plt+0x110a34> │ │ │ │ ldr r5, [pc, #28] @ 11c9e4 <__cxa_atexit@plt+0x110a44> │ │ │ │ @@ -279182,15 +279182,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 106c68c <__cxa_atexit@plt+0x10606ec> │ │ │ │ ldr r7, [pc, #12] @ 11c9e8 <__cxa_atexit@plt+0x110a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, ip, lsl #17 │ │ │ │ + tsteq r8, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ca20 <__cxa_atexit@plt+0x110a80> │ │ │ │ @@ -279199,15 +279199,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_sxc, r8, lsr r8 │ │ │ │ + msreq CPSR_sxc, r8, lsl r8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ca5c <__cxa_atexit@plt+0x110abc> │ │ │ │ ldr r3, [pc, #28] @ 11ca6c <__cxa_atexit@plt+0x110acc> │ │ │ │ @@ -279216,15 +279216,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 106c68c <__cxa_atexit@plt+0x10606ec> │ │ │ │ ldr r7, [pc, #12] @ 11ca70 <__cxa_atexit@plt+0x110ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ + tsteq r8, r8, ror #15 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11ca90 <__cxa_atexit@plt+0x110af0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @@ -279255,15 +279255,15 @@ │ │ │ │ b 106c68c <__cxa_atexit@plt+0x10606ec> │ │ │ │ ldr r7, [pc, #16] @ 11cb0c <__cxa_atexit@plt+0x110b6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, ror r7 │ │ │ │ + tsteq r8, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -279277,15 +279277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11cb68 <__cxa_atexit@plt+0x110bc8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq (UNDEF: 39), ip │ │ │ │ + smlawteq r7, ip, r6, pc @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279302,15 +279302,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11cbcc <__cxa_atexit@plt+0x110c2c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawbeq r7, r8, r6, pc @ │ │ │ │ + msreq (UNDEF: 39), r8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11cbfc <__cxa_atexit@plt+0x110c5c> │ │ │ │ @@ -279320,15 +279320,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 106c68c <__cxa_atexit@plt+0x10606ec> │ │ │ │ ldr r7, [pc, #12] @ 11cc10 <__cxa_atexit@plt+0x110c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11cc30 <__cxa_atexit@plt+0x110c90> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ @@ -279420,15 +279420,15 @@ │ │ │ │ b 106c68c <__cxa_atexit@plt+0x10606ec> │ │ │ │ ldr r7, [pc, #16] @ 11cda0 <__cxa_atexit@plt+0x110e00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, ror #9 │ │ │ │ + tsteq r8, r8, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -279442,15 +279442,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11cdfc <__cxa_atexit@plt+0x110e5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq CPSR_sxc, r8, asr r4 │ │ │ │ + msreq CPSR_sxc, r8, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279467,15 +279467,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11ce60 <__cxa_atexit@plt+0x110ec0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - strdeq pc, [r7, -r4]! │ │ │ │ + ldrdeq pc, [r7, -r4]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ @@ -279535,15 +279535,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #55296 @ 0xd800 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, ip, lsr r3 │ │ │ │ + tsteq r8, ip, lsl r3 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ msreq SP_und, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -279568,15 +279568,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11cff4 <__cxa_atexit@plt+0x111054> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r7, ip, r2, pc @ │ │ │ │ + msreq (UNDEF: 39), ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r2, #1 │ │ │ │ @@ -279651,15 +279651,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11d13c <__cxa_atexit@plt+0x11119c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r4, asr r1 │ │ │ │ + tsteq r8, r4, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11d15c <__cxa_atexit@plt+0x1111bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 11ce70 <__cxa_atexit@plt+0x110ed0> │ │ │ │ @@ -279681,15 +279681,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11d1b8 <__cxa_atexit@plt+0x111218> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq CPSR_sxc, ip @ │ │ │ │ + msreq CPSR_sxc, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279706,15 +279706,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11d21c <__cxa_atexit@plt+0x11127c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq CPSR_sxc, r8, lsr r0 │ │ │ │ + msreq CPSR_sxc, r8, lsl r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ push {r4, lr} │ │ │ │ sub r4, r1, #7 │ │ │ │ cmp r0, r4 │ │ │ │ bcs 11d2a0 <__cxa_atexit@plt+0x111300> │ │ │ │ movw lr, #32896 @ 0x8080 │ │ │ │ movt lr, #32896 @ 0x8080 │ │ │ │ @@ -279908,15 +279908,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11d540 <__cxa_atexit@plt+0x1115a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r7, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d584 <__cxa_atexit@plt+0x1115e4> │ │ │ │ @@ -279928,15 +279928,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127ed28 │ │ │ │ + @ instruction: 0x0127ed08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11d5ec <__cxa_atexit@plt+0x11164c> │ │ │ │ ldr r1, [pc, #68] @ 11d5f4 <__cxa_atexit@plt+0x111654> │ │ │ │ ldr r0, [pc, #68] @ 11d5f8 <__cxa_atexit@plt+0x111658> │ │ │ │ @@ -279954,15 +279954,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0127ec24 │ │ │ │ + @ instruction: 0x0127ec04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -280073,18 +280073,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x0127eb68 │ │ │ │ + @ instruction: 0x0127eb48 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r7, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0127eb24 │ │ │ │ + tstpeq r7, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0127eb04 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -280100,15 +280100,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11d844 <__cxa_atexit@plt+0x1118a4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r7, r4, sl, lr │ │ │ │ + @ instruction: 0x0127ea64 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11d89c <__cxa_atexit@plt+0x1118fc> │ │ │ │ @@ -280130,16 +280130,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127e964 │ │ │ │ - @ instruction: 0x0127ea20 │ │ │ │ + @ instruction: 0x0127e944 │ │ │ │ + @ instruction: 0x0127ea00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11d918 <__cxa_atexit@plt+0x111978> │ │ │ │ ldr r1, [pc, #68] @ 11d920 <__cxa_atexit@plt+0x111980> │ │ │ │ ldr r0, [pc, #68] @ 11d924 <__cxa_atexit@plt+0x111984> │ │ │ │ @@ -280157,15 +280157,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq lr, [r7, -r8]! │ │ │ │ + ldrdeq lr, [r7, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -280267,16 +280267,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0127e77c │ │ │ │ - @ instruction: 0x0127e814 │ │ │ │ + @ instruction: 0x0127e75c │ │ │ │ + strdeq lr, [r7, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11db20 <__cxa_atexit@plt+0x111b80> │ │ │ │ @@ -280287,15 +280287,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r8, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127e7a4 │ │ │ │ + smlawbeq r7, r4, r7, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp sl, fp │ │ │ │ bcc 11dbc8 <__cxa_atexit@plt+0x111c28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -280344,15 +280344,15 @@ │ │ │ │ str r6, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0127e6e8 │ │ │ │ + smlawteq r7, r8, r6, lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -280368,15 +280368,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11dc74 <__cxa_atexit@plt+0x111cd4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127e654 │ │ │ │ + @ instruction: 0x0127e634 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -280399,15 +280399,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0117f5d4 │ │ │ │ + @ instruction: 0x0117f5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11dd48 <__cxa_atexit@plt+0x111da8> │ │ │ │ ldr r1, [pc, #68] @ 11dd50 <__cxa_atexit@plt+0x111db0> │ │ │ │ ldr r0, [pc, #68] @ 11dd54 <__cxa_atexit@plt+0x111db4> │ │ │ │ @@ -280425,15 +280425,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r7, r8, r4, lr │ │ │ │ + @ instruction: 0x0127e4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -280544,18 +280544,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x0127e40c │ │ │ │ + @ instruction: 0x0127e3ec │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r7, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r7, r8, r3, lr │ │ │ │ + tstpeq r7, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0127e3a8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -280571,15 +280571,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11dfa0 <__cxa_atexit@plt+0x112000> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127e328 │ │ │ │ + @ instruction: 0x0127e308 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11dffc <__cxa_atexit@plt+0x11205c> │ │ │ │ ldr r1, [pc, #68] @ 11e004 <__cxa_atexit@plt+0x112064> │ │ │ │ @@ -280598,15 +280598,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0127e214 │ │ │ │ + strdeq lr, [r7, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -280707,16 +280707,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0127e09c │ │ │ │ - @ instruction: 0x0127e134 │ │ │ │ + @ instruction: 0x0127e07c │ │ │ │ + @ instruction: 0x0127e114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11e200 <__cxa_atexit@plt+0x112260> │ │ │ │ @@ -280727,15 +280727,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r8, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r4, r0, lr │ │ │ │ + @ instruction: 0x0127e0a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11e29c <__cxa_atexit@plt+0x1122fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -280783,16 +280783,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0117effc │ │ │ │ - @ instruction: 0x0127e014 │ │ │ │ + @ instruction: 0x0117efdc │ │ │ │ + strdeq sp, [r7, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -280808,15 +280808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11e354 <__cxa_atexit@plt+0x1123b4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127df74 │ │ │ │ + @ instruction: 0x0127df54 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -280834,17 +280834,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11e3c0 <__cxa_atexit@plt+0x112420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127df28 │ │ │ │ @ instruction: 0x0127df08 │ │ │ │ - tsteq r7, ip, lsl #30 │ │ │ │ + @ instruction: 0x0127dee8 │ │ │ │ + tsteq r7, ip, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11e400 <__cxa_atexit@plt+0x112460> │ │ │ │ ldr r2, [pc, #40] @ 11e408 <__cxa_atexit@plt+0x112468> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280855,15 +280855,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 11e5fc <__cxa_atexit@plt+0x11265c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0127ddec │ │ │ │ + smlawteq r7, ip, sp, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -280876,15 +280876,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127dd94 │ │ │ │ + @ instruction: 0x0127dd74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11e4dc <__cxa_atexit@plt+0x11253c> │ │ │ │ ldr r2, [pc, #116] @ 11e4f8 <__cxa_atexit@plt+0x112558> │ │ │ │ @@ -280974,15 +280974,15 @@ │ │ │ │ b 11e5d8 <__cxa_atexit@plt+0x112638> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0x0127dc4c │ │ │ │ + @ instruction: 0x0127dc2c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -281029,15 +281029,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 11e694 <__cxa_atexit@plt+0x1126f4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r7, r4, lsl ip │ │ │ │ + @ instruction: 0x0117ebf4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -281087,16 +281087,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127dabc │ │ │ │ - @ instruction: 0x0127db04 │ │ │ │ + @ instruction: 0x0127da9c │ │ │ │ + @ instruction: 0x0127dae4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11e800 <__cxa_atexit@plt+0x112860> │ │ │ │ ldr r3, [pc, #60] @ 11e810 <__cxa_atexit@plt+0x112870> │ │ │ │ @@ -281113,15 +281113,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11e814 <__cxa_atexit@plt+0x112874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0117eab8 │ │ │ │ + @ instruction: 0x0117ea98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11e5fc <__cxa_atexit@plt+0x11265c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -281145,15 +281145,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawbeq r7, r8, r9, sp │ │ │ │ + @ instruction: 0x0127d968 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -281261,17 +281261,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0117e890 │ │ │ │ - @ instruction: 0x0127d844 │ │ │ │ - smlawbeq r7, ip, r8, sp │ │ │ │ + tsteq r7, r0, ror r8 │ │ │ │ + @ instruction: 0x0127d824 │ │ │ │ + @ instruction: 0x0127d86c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281287,28 +281287,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 11ead4 <__cxa_atexit@plt+0x112b34> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127d7a8 │ │ │ │ - strdeq sp, [r7, -r0]! │ │ │ │ + smlawbeq r7, r8, r7, sp │ │ │ │ + ldrdeq sp, [r7, -r0]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 11eafc <__cxa_atexit@plt+0x112b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 11eb00 <__cxa_atexit@plt+0x112b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r7, r0, ror #15 │ │ │ │ - @ instruction: 0x0127d76c │ │ │ │ + tsteq r7, r0, asr #15 │ │ │ │ + @ instruction: 0x0127d74c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11eb74 <__cxa_atexit@plt+0x112bd4> │ │ │ │ ldr r3, [pc, #120] @ 11eb9c <__cxa_atexit@plt+0x112bfc> │ │ │ │ @@ -281340,16 +281340,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, r0, ror r7 │ │ │ │ - @ instruction: 0x0127d744 │ │ │ │ + tsteq r7, r0, asr r7 │ │ │ │ + @ instruction: 0x0127d724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ebec <__cxa_atexit@plt+0x112c4c> │ │ │ │ @@ -281362,15 +281362,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r8, r6, sp │ │ │ │ + @ instruction: 0x0127d6a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ec30 <__cxa_atexit@plt+0x112c90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -281378,15 +281378,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127d5bc │ │ │ │ + @ instruction: 0x0127d59c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ecc8 <__cxa_atexit@plt+0x112d28> │ │ │ │ ldr r7, [pc, #148] @ 11ecf0 <__cxa_atexit@plt+0x112d50> │ │ │ │ @@ -281425,17 +281425,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r0, lsr #12 │ │ │ │ + tsteq r7, r0, lsl #12 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strdeq sp, [r7, -ip]! │ │ │ │ + ldrdeq sp, [r7, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ed58 <__cxa_atexit@plt+0x112db8> │ │ │ │ @@ -281454,15 +281454,15 @@ │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0127d550 │ │ │ │ + @ instruction: 0x0127d530 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -281490,15 +281490,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11edf8 <__cxa_atexit@plt+0x112e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r0, asr #10 │ │ │ │ + tsteq r7, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -281516,16 +281516,16 @@ │ │ │ │ b 6cb6e8 <__cxa_atexit@plt+0x6bf748> │ │ │ │ ldr r7, [pc, #20] @ 11ee64 <__cxa_atexit@plt+0x112ec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127d648 │ │ │ │ - @ instruction: 0x0117e4dc │ │ │ │ + @ instruction: 0x0127d628 │ │ │ │ + @ instruction: 0x0117e4bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11ee98 <__cxa_atexit@plt+0x112ef8> │ │ │ │ ldr r5, [pc, #32] @ 11eea8 <__cxa_atexit@plt+0x112f08> │ │ │ │ @@ -281535,15 +281535,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11eeac <__cxa_atexit@plt+0x112f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0117e49c │ │ │ │ + tsteq r7, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11eef0 <__cxa_atexit@plt+0x112f50> │ │ │ │ @@ -281555,16 +281555,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127d36c │ │ │ │ - @ instruction: 0x0127d3b4 │ │ │ │ + @ instruction: 0x0127d34c │ │ │ │ + @ instruction: 0x0127d394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11ef34 <__cxa_atexit@plt+0x112f94> │ │ │ │ ldr r5, [pc, #32] @ 11ef44 <__cxa_atexit@plt+0x112fa4> │ │ │ │ @@ -281574,15 +281574,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 11ef48 <__cxa_atexit@plt+0x112fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, r0, lsl #8 │ │ │ │ + tsteq r7, r0, ror #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11efc8 <__cxa_atexit@plt+0x113028> │ │ │ │ ldr r3, [pc, #132] @ 11eff0 <__cxa_atexit@plt+0x113050> │ │ │ │ @@ -281617,17 +281617,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r7, r4, ror r3 │ │ │ │ - @ instruction: 0x0127d300 │ │ │ │ - @ instruction: 0x0127d4e0 │ │ │ │ + tsteq r7, r4, asr r3 │ │ │ │ + @ instruction: 0x0127d2e0 │ │ │ │ + smlawteq r7, r0, r4, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f054 <__cxa_atexit@plt+0x1130b4> │ │ │ │ @@ -281644,16 +281644,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127d274 │ │ │ │ - @ instruction: 0x0127d44c │ │ │ │ + @ instruction: 0x0127d254 │ │ │ │ + @ instruction: 0x0127d42c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11f124 <__cxa_atexit@plt+0x113184> │ │ │ │ @@ -281704,15 +281704,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlawteq r7, r4, r1, sp │ │ │ │ + @ instruction: 0x0127d1a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 11f1e8 <__cxa_atexit@plt+0x113248> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -281743,15 +281743,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0127d100 │ │ │ │ + @ instruction: 0x0127d0e0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f244 <__cxa_atexit@plt+0x1132a4> │ │ │ │ @@ -281768,15 +281768,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r7, r4, r0, sp │ │ │ │ + @ instruction: 0x0127d064 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11f29c <__cxa_atexit@plt+0x1132fc> │ │ │ │ ldr r3, [pc, #48] @ 11f2a4 <__cxa_atexit@plt+0x113304> │ │ │ │ @@ -281855,16 +281855,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x0127cf70 │ │ │ │ - @ instruction: 0x0127cf98 │ │ │ │ + @ instruction: 0x0127cf50 │ │ │ │ + @ instruction: 0x0127cf78 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f408 <__cxa_atexit@plt+0x113468> │ │ │ │ @@ -281881,15 +281881,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r0, lr, ip │ │ │ │ + @ instruction: 0x0127cea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11f48c <__cxa_atexit@plt+0x1134ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -281930,17 +281930,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0117deb0 │ │ │ │ - ldrdeq ip, [r7, -r0]! │ │ │ │ - @ instruction: 0x0127ce18 │ │ │ │ + @ instruction: 0x0117de90 │ │ │ │ + @ instruction: 0x0127cdb0 │ │ │ │ + strdeq ip, [r7, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281956,16 +281956,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 11f548 <__cxa_atexit@plt+0x1135a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127cd34 │ │ │ │ - @ instruction: 0x0127cd7c │ │ │ │ + @ instruction: 0x0127cd14 │ │ │ │ + @ instruction: 0x0127cd5c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -282083,16 +282083,16 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0127cda4 │ │ │ │ - @ instruction: 0x0127cb98 │ │ │ │ + smlawbeq r7, r4, sp, ip │ │ │ │ + @ instruction: 0x0127cb78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11f7b8 <__cxa_atexit@plt+0x113818> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -282133,17 +282133,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsl #23 │ │ │ │ - @ instruction: 0x0127caa4 │ │ │ │ - @ instruction: 0x0127caec │ │ │ │ + tsteq r7, r8, ror #22 │ │ │ │ + smlawbeq r7, r4, sl, ip │ │ │ │ + smlawteq r7, ip, sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -282159,16 +282159,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 11f874 <__cxa_atexit@plt+0x1138d4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127ca08 │ │ │ │ - @ instruction: 0x0127ca50 │ │ │ │ + @ instruction: 0x0127c9e8 │ │ │ │ + @ instruction: 0x0127ca30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 11f8d0 <__cxa_atexit@plt+0x113930> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ @@ -282224,16 +282224,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - tsteq r7, r0, lsr #20 │ │ │ │ - @ instruction: 0x0127c994 │ │ │ │ + tsteq r7, r0, lsl #20 │ │ │ │ + @ instruction: 0x0127c974 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ add r7, r5, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -282346,17 +282346,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x0127ca18 │ │ │ │ - @ instruction: 0x0127c828 │ │ │ │ - smlawbeq r7, r0, r8, ip │ │ │ │ + strdeq ip, [r7, -r8]! │ │ │ │ + @ instruction: 0x0127c808 │ │ │ │ + @ instruction: 0x0127c860 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 11f978 <__cxa_atexit@plt+0x1139d8> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -282386,15 +282386,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0127c6ec │ │ │ │ + smlawteq r7, ip, r6, ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -282411,15 +282411,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 11fc60 <__cxa_atexit@plt+0x113cc0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127c67c │ │ │ │ + @ instruction: 0x0127c65c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -282476,15 +282476,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11fd60 <__cxa_atexit@plt+0x113dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r7, r4, lsl r6 │ │ │ │ + @ instruction: 0x0117d5f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11fdb4 <__cxa_atexit@plt+0x113e14> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -282598,16 +282598,16 @@ │ │ │ │ mov r6, ip │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strdeq ip, [r7, -r4]! │ │ │ │ - @ instruction: 0x0127c404 │ │ │ │ + ldrdeq ip, [r7, -r4]! │ │ │ │ + @ instruction: 0x0127c3e4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ b 11f8d0 <__cxa_atexit@plt+0x113930> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -282661,17 +282661,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r4, asr r3 │ │ │ │ - @ instruction: 0x0127c264 │ │ │ │ - @ instruction: 0x0127c2ac │ │ │ │ + tsteq r7, r4, lsr r3 │ │ │ │ + @ instruction: 0x0127c244 │ │ │ │ + smlawbeq r7, ip, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -282687,16 +282687,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1200b4 <__cxa_atexit@plt+0x114114> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r8, r1, ip │ │ │ │ - @ instruction: 0x0127c210 │ │ │ │ + @ instruction: 0x0127c1a8 │ │ │ │ + strdeq ip, [r7, -r0]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ @@ -282745,17 +282745,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsl #4 │ │ │ │ - @ instruction: 0x0127c114 │ │ │ │ - @ instruction: 0x0127c15c │ │ │ │ + tsteq r7, r8, ror #3 │ │ │ │ + strdeq ip, [r7, -r4]! │ │ │ │ + @ instruction: 0x0127c13c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -282771,16 +282771,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 120204 <__cxa_atexit@plt+0x114264> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127c078 │ │ │ │ - smlawteq r7, r0, r0, ip │ │ │ │ + qsubeq ip, r8, r7 │ │ │ │ + @ instruction: 0x0127c0a0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282822,15 +282822,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0127bfb0 │ │ │ │ + @ instruction: 0x0127bf90 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 120330 <__cxa_atexit@plt+0x114390> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -282849,15 +282849,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 120334 <__cxa_atexit@plt+0x114394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0127bf20 │ │ │ │ + @ instruction: 0x0127bf00 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -282867,16 +282867,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 12037c <__cxa_atexit@plt+0x1143dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq r7, ip, lr, fp │ │ │ │ - tsteq r7, r8, ror #31 │ │ │ │ + @ instruction: 0x0127beac │ │ │ │ + tsteq r7, r8, asr #31 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120434 <__cxa_atexit@plt+0x114494> │ │ │ │ tst r9, #1 │ │ │ │ @@ -282928,26 +282928,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r7, r0, asr #30 │ │ │ │ + tsteq r7, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117ced0 │ │ │ │ + @ instruction: 0x0117ceb0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -282977,15 +282977,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr #28 │ │ │ │ + tsteq r7, r0, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1205a8 <__cxa_atexit@plt+0x114608> │ │ │ │ @@ -283011,15 +283011,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0117cdbc │ │ │ │ + @ instruction: 0x0117cd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1205e8 <__cxa_atexit@plt+0x114648> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -283042,16 +283042,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127bc98 │ │ │ │ - tsteq r7, r8, lsr sp │ │ │ │ + @ instruction: 0x0127bc78 │ │ │ │ + tsteq r7, r8, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 120704 <__cxa_atexit@plt+0x114764> │ │ │ │ ldr r2, [pc, #196] @ 120724 <__cxa_atexit@plt+0x114784> │ │ │ │ @@ -283103,17 +283103,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x0127bc0c │ │ │ │ + @ instruction: 0x0127bbec │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r4, asr #24 │ │ │ │ + tsteq r7, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1207c0 <__cxa_atexit@plt+0x114820> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -283145,15 +283145,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 120390 <__cxa_atexit@plt+0x1143f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127bb38 │ │ │ │ + @ instruction: 0x0127bb18 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283166,16 +283166,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127baa8 │ │ │ │ - tsteq r7, r8, asr #22 │ │ │ │ + smlawbeq r7, r8, sl, fp │ │ │ │ + tsteq r7, r8, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1208a4 <__cxa_atexit@plt+0x114904> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -283216,17 +283216,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r4, asr #21 │ │ │ │ - @ instruction: 0x0127b9b8 │ │ │ │ - @ instruction: 0x0127ba00 │ │ │ │ + tsteq r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x0127b998 │ │ │ │ + @ instruction: 0x0127b9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -283242,16 +283242,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 120960 <__cxa_atexit@plt+0x1149c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127b91c │ │ │ │ - @ instruction: 0x0127b964 │ │ │ │ + strdeq fp, [r7, -ip]! │ │ │ │ + @ instruction: 0x0127b944 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283290,15 +283290,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0127b860 │ │ │ │ + @ instruction: 0x0127b840 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 120a74 <__cxa_atexit@plt+0x114ad4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -283314,31 +283314,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 120a78 <__cxa_atexit@plt+0x114ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq fp, [r7, -ip]! │ │ │ │ + @ instruction: 0x0127b7bc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 120ab4 <__cxa_atexit@plt+0x114b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127b794 │ │ │ │ - @ instruction: 0x0117c8b0 │ │ │ │ + @ instruction: 0x0127b774 │ │ │ │ + @ instruction: 0x0117c890 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120b68 <__cxa_atexit@plt+0x114bc8> │ │ │ │ tst r9, #1 │ │ │ │ @@ -283389,26 +283389,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, ip, lsl r8 │ │ │ │ + @ instruction: 0x0117c7fc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117c79c │ │ │ │ + tsteq r7, ip, ror r7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -283438,15 +283438,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl r7 │ │ │ │ + @ instruction: 0x0117c6fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 120cdc <__cxa_atexit@plt+0x114d3c> │ │ │ │ @@ -283472,15 +283472,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0117c698 │ │ │ │ + tsteq r7, r8, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 120d1c <__cxa_atexit@plt+0x114d7c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -283503,16 +283503,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127b564 │ │ │ │ - tsteq r7, r4, lsl r6 │ │ │ │ + @ instruction: 0x0127b544 │ │ │ │ + @ instruction: 0x0117c5f4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 120e38 <__cxa_atexit@plt+0x114e98> │ │ │ │ ldr r2, [pc, #196] @ 120e58 <__cxa_atexit@plt+0x114eb8> │ │ │ │ @@ -283564,17 +283564,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrdeq fp, [r7, -r8]! │ │ │ │ + @ instruction: 0x0127b4b8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsr #10 │ │ │ │ + tsteq r7, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 120ef4 <__cxa_atexit@plt+0x114f54> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -283606,15 +283606,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 120ac8 <__cxa_atexit@plt+0x114b28> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127b404 │ │ │ │ + @ instruction: 0x0127b3e4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283627,16 +283627,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127b374 │ │ │ │ - tsteq r7, r4, lsr #8 │ │ │ │ + @ instruction: 0x0127b354 │ │ │ │ + tsteq r7, r4, lsl #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 120fd8 <__cxa_atexit@plt+0x115038> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -283677,17 +283677,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, lsr #7 │ │ │ │ - smlawbeq r7, r4, r2, fp │ │ │ │ - smlawteq r7, ip, r2, fp │ │ │ │ + tsteq r7, r0, lsl #7 │ │ │ │ + @ instruction: 0x0127b264 │ │ │ │ + @ instruction: 0x0127b2ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -283703,16 +283703,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 121094 <__cxa_atexit@plt+0x1150f4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127b1e8 │ │ │ │ - @ instruction: 0x0127b230 │ │ │ │ + smlawteq r7, r8, r1, fp │ │ │ │ + @ instruction: 0x0127b210 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283756,15 +283756,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0127b118 │ │ │ │ + strdeq fp, [r7, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 1211d0 <__cxa_atexit@plt+0x115230> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -283785,15 +283785,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1211d4 <__cxa_atexit@plt+0x115234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlawbeq r7, r0, r0, fp │ │ │ │ + @ instruction: 0x0127b060 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -283805,16 +283805,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 121224 <__cxa_atexit@plt+0x115284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0127b024 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ + @ instruction: 0x0127b004 │ │ │ │ + tsteq r7, r0, lsr #2 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1212d8 <__cxa_atexit@plt+0x115338> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -283865,26 +283865,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq ip, [r7, -ip] │ │ │ │ + @ instruction: 0x0117c09c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #32 │ │ │ │ + tsteq r7, ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -283914,15 +283914,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117bfbc │ │ │ │ + @ instruction: 0x0117bf9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12144c <__cxa_atexit@plt+0x1154ac> │ │ │ │ @@ -283948,15 +283948,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r8, lsr pc │ │ │ │ + tsteq r7, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12148c <__cxa_atexit@plt+0x1154ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -283979,16 +283979,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq sl, [r7, -r4]! │ │ │ │ - @ instruction: 0x0117beb4 │ │ │ │ + ldrdeq sl, [r7, -r4]! │ │ │ │ + @ instruction: 0x0117be94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1215a8 <__cxa_atexit@plt+0x115608> │ │ │ │ ldr r2, [pc, #196] @ 1215c8 <__cxa_atexit@plt+0x115628> │ │ │ │ @@ -284040,17 +284040,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x0127ad68 │ │ │ │ + @ instruction: 0x0127ad48 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, asr #27 │ │ │ │ + tsteq r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 121664 <__cxa_atexit@plt+0x1156c4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -284082,15 +284082,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 121238 <__cxa_atexit@plt+0x115298> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127ac94 │ │ │ │ + @ instruction: 0x0127ac74 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284103,16 +284103,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127ac04 │ │ │ │ - tsteq r7, r4, asr #25 │ │ │ │ + @ instruction: 0x0127abe4 │ │ │ │ + tsteq r7, r4, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 121748 <__cxa_atexit@plt+0x1157a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284153,17 +284153,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, asr #24 │ │ │ │ - @ instruction: 0x0127ab14 │ │ │ │ - @ instruction: 0x0127ab5c │ │ │ │ + tsteq r7, r0, lsr #24 │ │ │ │ + strdeq sl, [r7, -r4]! │ │ │ │ + @ instruction: 0x0127ab3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -284179,16 +284179,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 121804 <__cxa_atexit@plt+0x115864> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127aa78 │ │ │ │ - smlawteq r7, r0, sl, sl │ │ │ │ + @ instruction: 0x0127aa58 │ │ │ │ + @ instruction: 0x0127aaa0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 121868 <__cxa_atexit@plt+0x1158c8> │ │ │ │ @@ -284210,15 +284210,15 @@ │ │ │ │ b 9692fc <__cxa_atexit@plt+0x95d35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0127a9a8 │ │ │ │ + smlawbeq r7, r8, r9, sl │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 1218a0 <__cxa_atexit@plt+0x115900> │ │ │ │ vldr s16, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -284237,16 +284237,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127ab1c │ │ │ │ - tsteq r7, ip, lsr #21 │ │ │ │ + strdeq sl, [r7, -ip]! │ │ │ │ + tsteq r7, ip, lsl #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12195c <__cxa_atexit@plt+0x1159bc> │ │ │ │ @@ -284272,15 +284272,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r8, lsr #20 │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12199c <__cxa_atexit@plt+0x1159fc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -284303,16 +284303,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127a8e4 │ │ │ │ - tsteq r7, r4, lsr #19 │ │ │ │ + smlawteq r7, r4, r8, sl │ │ │ │ + tsteq r7, r4, lsl #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 121ab8 <__cxa_atexit@plt+0x115b18> │ │ │ │ ldr r2, [pc, #196] @ 121ad8 <__cxa_atexit@plt+0x115b38> │ │ │ │ @@ -284364,17 +284364,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x0127a858 │ │ │ │ + @ instruction: 0x0127a838 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0117b8b0 │ │ │ │ + @ instruction: 0x0117b890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 121b74 <__cxa_atexit@plt+0x115bd4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -284406,15 +284406,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 121238 <__cxa_atexit@plt+0x115298> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlawbeq r7, r4, r7, sl │ │ │ │ + @ instruction: 0x0127a764 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284427,16 +284427,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq sl, [r7, -r4]! │ │ │ │ - @ instruction: 0x0117b7b4 │ │ │ │ + ldrdeq sl, [r7, -r4]! │ │ │ │ + @ instruction: 0x0117b794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 121c70 <__cxa_atexit@plt+0x115cd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284484,17 +284484,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, lsr #14 │ │ │ │ - @ instruction: 0x0127a5ec │ │ │ │ - @ instruction: 0x0127a634 │ │ │ │ + tsteq r7, r0, lsl #14 │ │ │ │ + smlawteq r7, ip, r5, sl │ │ │ │ + @ instruction: 0x0127a614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -284510,16 +284510,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 121d30 <__cxa_atexit@plt+0x115d90> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127a54c │ │ │ │ - @ instruction: 0x0127a594 │ │ │ │ + @ instruction: 0x0127a52c │ │ │ │ + @ instruction: 0x0127a574 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284562,15 +284562,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlawbeq r7, r0, r4, sl │ │ │ │ + @ instruction: 0x0127a460 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 121e64 <__cxa_atexit@plt+0x115ec4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -284590,15 +284590,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 121e68 <__cxa_atexit@plt+0x115ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0127a3ec │ │ │ │ + smlawteq r7, ip, r3, sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -284609,16 +284609,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 121eb4 <__cxa_atexit@plt+0x115f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0127a394 │ │ │ │ - @ instruction: 0x0117b4b0 │ │ │ │ + @ instruction: 0x0127a374 │ │ │ │ + @ instruction: 0x0117b490 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 121f64 <__cxa_atexit@plt+0x115fc4> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -284668,26 +284668,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r8, asr #8 │ │ │ │ + tsteq r7, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #7 │ │ │ │ + tsteq r7, r0, lsl #7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -284717,15 +284717,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1220d8 <__cxa_atexit@plt+0x116138> │ │ │ │ @@ -284751,15 +284751,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, asr #5 │ │ │ │ + tsteq r7, r4, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 122118 <__cxa_atexit@plt+0x116178> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -284782,16 +284782,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127a168 │ │ │ │ - tsteq r7, r0, asr #4 │ │ │ │ + @ instruction: 0x0127a148 │ │ │ │ + tsteq r7, r0, lsr #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 122234 <__cxa_atexit@plt+0x116294> │ │ │ │ ldr r2, [pc, #196] @ 122254 <__cxa_atexit@plt+0x1162b4> │ │ │ │ @@ -284843,17 +284843,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrdeq sl, [r7, -ip]! │ │ │ │ + strheq sl, [r7, -ip]! │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, asr #2 │ │ │ │ + tsteq r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1222f0 <__cxa_atexit@plt+0x116350> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -284885,15 +284885,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 121ec8 <__cxa_atexit@plt+0x115f28> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127a008 │ │ │ │ + @ instruction: 0x01279fe8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284906,16 +284906,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01279f78 │ │ │ │ - tsteq r7, r0, asr r0 │ │ │ │ + @ instruction: 0x01279f58 │ │ │ │ + tsteq r7, r0, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1223d4 <__cxa_atexit@plt+0x116434> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284956,17 +284956,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, asr #31 │ │ │ │ - smlawbeq r7, r8, lr, r9 │ │ │ │ - ldrdeq r9, [r7, -r0]! │ │ │ │ + tsteq r7, ip, lsr #31 │ │ │ │ + @ instruction: 0x01279e68 │ │ │ │ + @ instruction: 0x01279eb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -284982,16 +284982,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 122490 <__cxa_atexit@plt+0x1164f0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01279dec │ │ │ │ - @ instruction: 0x01279e34 │ │ │ │ + smlawteq r7, ip, sp, r9 │ │ │ │ + @ instruction: 0x01279e14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1224f4 <__cxa_atexit@plt+0x116554> │ │ │ │ @@ -285013,15 +285013,15 @@ │ │ │ │ b 9692fc <__cxa_atexit@plt+0x95d35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01279d1c │ │ │ │ + strdeq r9, [r7, -ip]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 12252c <__cxa_atexit@plt+0x11658c> │ │ │ │ vldr s16, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285040,16 +285040,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01279e90 │ │ │ │ - tsteq r7, r8, lsr lr │ │ │ │ + @ instruction: 0x01279e70 │ │ │ │ + tsteq r7, r8, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1225e8 <__cxa_atexit@plt+0x116648> │ │ │ │ @@ -285075,15 +285075,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0117adb4 │ │ │ │ + @ instruction: 0x0117ad94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 122628 <__cxa_atexit@plt+0x116688> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285106,16 +285106,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01279c58 │ │ │ │ - tsteq r7, r0, lsr sp │ │ │ │ + @ instruction: 0x01279c38 │ │ │ │ + tsteq r7, r0, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 122744 <__cxa_atexit@plt+0x1167a4> │ │ │ │ ldr r2, [pc, #196] @ 122764 <__cxa_atexit@plt+0x1167c4> │ │ │ │ @@ -285167,17 +285167,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlawteq r7, ip, fp, r9 │ │ │ │ + @ instruction: 0x01279bac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, lsr ip │ │ │ │ + tsteq r7, ip, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 122800 <__cxa_atexit@plt+0x116860> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -285209,15 +285209,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 121ec8 <__cxa_atexit@plt+0x115f28> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strdeq r9, [r7, -r8]! │ │ │ │ + ldrdeq r9, [r7, -r8]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285230,16 +285230,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01279a68 │ │ │ │ - tsteq r7, r0, asr #22 │ │ │ │ + @ instruction: 0x01279a48 │ │ │ │ + tsteq r7, r0, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1228fc <__cxa_atexit@plt+0x11695c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -285287,17 +285287,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, ip, lsr #21 │ │ │ │ - @ instruction: 0x01279960 │ │ │ │ - @ instruction: 0x012799a8 │ │ │ │ + tsteq r7, ip, lsl #21 │ │ │ │ + @ instruction: 0x01279940 │ │ │ │ + smlawbeq r7, r8, r9, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -285313,16 +285313,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1229bc <__cxa_atexit@plt+0x116a1c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r0, r8, r9 │ │ │ │ - @ instruction: 0x01279908 │ │ │ │ + @ instruction: 0x012798a0 │ │ │ │ + @ instruction: 0x012798e8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -285376,15 +285376,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlawteq r7, r8, r7, r9 │ │ │ │ + @ instruction: 0x012797a8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 122b44 <__cxa_atexit@plt+0x116ba4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -285414,15 +285414,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 122b48 <__cxa_atexit@plt+0x116ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0127970c │ │ │ │ + @ instruction: 0x012796ec │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -285443,16 +285443,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 122bbc <__cxa_atexit@plt+0x116c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawbeq r7, ip, r6, r9 │ │ │ │ - tsteq r7, r8, lsr #15 │ │ │ │ + @ instruction: 0x0127966c │ │ │ │ + tsteq r7, r8, lsl #15 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 122c78 <__cxa_atexit@plt+0x116cd8> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -285505,28 +285505,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r7, ip, asr #14 │ │ │ │ + tsteq r7, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #13 │ │ │ │ + tsteq r7, r4, ror #12 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -285556,15 +285556,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr #12 │ │ │ │ + tsteq r7, r4, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 122df4 <__cxa_atexit@plt+0x116e54> │ │ │ │ @@ -285590,15 +285590,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, asr #11 │ │ │ │ + tsteq r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 122e34 <__cxa_atexit@plt+0x116e94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285621,16 +285621,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127944c │ │ │ │ - tsteq r7, ip, lsr r5 │ │ │ │ + @ instruction: 0x0127942c │ │ │ │ + tsteq r7, ip, lsl r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 122f50 <__cxa_atexit@plt+0x116fb0> │ │ │ │ ldr r2, [pc, #196] @ 122f70 <__cxa_atexit@plt+0x116fd0> │ │ │ │ @@ -285682,17 +285682,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlawteq r7, r0, r3, r9 │ │ │ │ + @ instruction: 0x012793a0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, asr #8 │ │ │ │ + tsteq r7, r8, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12300c <__cxa_atexit@plt+0x11706c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -285724,15 +285724,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 122bd0 <__cxa_atexit@plt+0x116c30> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x012792ec │ │ │ │ + smlawteq r7, ip, r2, r9 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285745,16 +285745,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127925c │ │ │ │ - tsteq r7, ip, asr #6 │ │ │ │ + @ instruction: 0x0127923c │ │ │ │ + tsteq r7, ip, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1230f0 <__cxa_atexit@plt+0x117150> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -285795,17 +285795,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, asr #5 │ │ │ │ - @ instruction: 0x0127916c │ │ │ │ - @ instruction: 0x012791b4 │ │ │ │ + tsteq r7, r8, lsr #5 │ │ │ │ + @ instruction: 0x0127914c │ │ │ │ + @ instruction: 0x01279194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -285821,16 +285821,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1231ac <__cxa_atexit@plt+0x11720c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r9, [r7, -r0]! │ │ │ │ - @ instruction: 0x01279118 │ │ │ │ + strheq r9, [r7, -r0]! │ │ │ │ + strdeq r9, [r7, -r8]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 123210 <__cxa_atexit@plt+0x117270> │ │ │ │ @@ -285852,15 +285852,15 @@ │ │ │ │ b 9692dc <__cxa_atexit@plt+0x95d33c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01279000 │ │ │ │ + @ instruction: 0x01278fe0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 123248 <__cxa_atexit@plt+0x1172a8> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285883,16 +285883,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ - @ instruction: 0x01279218 │ │ │ │ - tsteq r7, r4, lsr #2 │ │ │ │ + strdeq r9, [r7, -r8]! │ │ │ │ + tsteq r7, r4, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 123314 <__cxa_atexit@plt+0x117374> │ │ │ │ @@ -285918,15 +285918,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, lsr #1 │ │ │ │ + tsteq r7, r0, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 123354 <__cxa_atexit@plt+0x1173b4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285949,16 +285949,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278f2c │ │ │ │ - tsteq r7, ip, lsl r0 │ │ │ │ + @ instruction: 0x01278f0c │ │ │ │ + @ instruction: 0x01179ffc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 123470 <__cxa_atexit@plt+0x1174d0> │ │ │ │ ldr r2, [pc, #196] @ 123490 <__cxa_atexit@plt+0x1174f0> │ │ │ │ @@ -286010,17 +286010,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01278ea0 │ │ │ │ + smlawbeq r7, r0, lr, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, lsr #30 │ │ │ │ + tsteq r7, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12352c <__cxa_atexit@plt+0x11758c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -286052,15 +286052,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 122bd0 <__cxa_atexit@plt+0x116c30> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlawteq r7, ip, sp, r8 │ │ │ │ + @ instruction: 0x01278dac │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286073,16 +286073,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278d3c │ │ │ │ - tsteq r7, ip, lsr #28 │ │ │ │ + @ instruction: 0x01278d1c │ │ │ │ + tsteq r7, ip, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 123628 <__cxa_atexit@plt+0x117688> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286130,17 +286130,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01179d98 │ │ │ │ - @ instruction: 0x01278c34 │ │ │ │ - @ instruction: 0x01278c7c │ │ │ │ + tsteq r7, r8, ror sp │ │ │ │ + @ instruction: 0x01278c14 │ │ │ │ + @ instruction: 0x01278c5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -286156,16 +286156,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1236e8 <__cxa_atexit@plt+0x117748> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01278b94 │ │ │ │ - ldrdeq r8, [r7, -ip]! │ │ │ │ + @ instruction: 0x01278b74 │ │ │ │ + @ instruction: 0x01278bbc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -286216,15 +286216,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x01278aa8 │ │ │ │ + smlawbeq r7, r8, sl, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 123860 <__cxa_atexit@plt+0x1178c0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -286253,15 +286253,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 123864 <__cxa_atexit@plt+0x1178c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r8, [r7, -r0]! │ │ │ │ + ldrdeq r8, [r7, -r0]! │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -286279,16 +286279,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1238cc <__cxa_atexit@plt+0x11792c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0127897c │ │ │ │ - @ instruction: 0x01179a98 │ │ │ │ + @ instruction: 0x0127895c │ │ │ │ + tsteq r7, r8, ror sl │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12397c <__cxa_atexit@plt+0x1179dc> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -286338,28 +286338,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r0, ror #20 │ │ │ │ + tsteq r7, r0, asr #20 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #19 │ │ │ │ + tsteq r7, r0, ror #18 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -286389,15 +286389,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr r9 │ │ │ │ + tsteq r7, r8, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 123af8 <__cxa_atexit@plt+0x117b58> │ │ │ │ @@ -286423,15 +286423,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011798d4 │ │ │ │ + @ instruction: 0x011798b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 123b38 <__cxa_atexit@plt+0x117b98> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286454,16 +286454,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278748 │ │ │ │ - tsteq r7, r0, asr r8 │ │ │ │ + @ instruction: 0x01278728 │ │ │ │ + tsteq r7, r0, lsr r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 123c54 <__cxa_atexit@plt+0x117cb4> │ │ │ │ ldr r2, [pc, #196] @ 123c74 <__cxa_atexit@plt+0x117cd4> │ │ │ │ @@ -286515,17 +286515,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x012786bc │ │ │ │ + @ instruction: 0x0127869c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, asr r7 │ │ │ │ + tsteq r7, ip, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 123d10 <__cxa_atexit@plt+0x117d70> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -286557,15 +286557,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1238e0 <__cxa_atexit@plt+0x117940> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x012785e8 │ │ │ │ + smlawteq r7, r8, r5, r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286578,16 +286578,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278558 │ │ │ │ - tsteq r7, r0, ror #12 │ │ │ │ + @ instruction: 0x01278538 │ │ │ │ + tsteq r7, r0, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 123df4 <__cxa_atexit@plt+0x117e54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286628,17 +286628,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011795dc │ │ │ │ - @ instruction: 0x01278468 │ │ │ │ - @ instruction: 0x012784b0 │ │ │ │ + @ instruction: 0x011795bc │ │ │ │ + @ instruction: 0x01278448 │ │ │ │ + @ instruction: 0x01278490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -286654,16 +286654,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 123eb0 <__cxa_atexit@plt+0x117f10> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, ip, r3, r8 │ │ │ │ - @ instruction: 0x01278414 │ │ │ │ + @ instruction: 0x012783ac │ │ │ │ + strdeq r8, [r7, -r4]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 123f14 <__cxa_atexit@plt+0x117f74> │ │ │ │ @@ -286685,15 +286685,15 @@ │ │ │ │ b 9692dc <__cxa_atexit@plt+0x95d33c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r8, [r7, -ip]! │ │ │ │ + ldrdeq r8, [r7, -ip]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 123f4c <__cxa_atexit@plt+0x117fac> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286716,16 +286716,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ - @ instruction: 0x01278514 │ │ │ │ - tsteq r7, r8, lsr r4 │ │ │ │ + strdeq r8, [r7, -r4]! │ │ │ │ + tsteq r7, r8, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 124018 <__cxa_atexit@plt+0x118078> │ │ │ │ @@ -286751,15 +286751,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011793b4 │ │ │ │ + @ instruction: 0x01179394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124058 <__cxa_atexit@plt+0x1180b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286782,16 +286782,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278228 │ │ │ │ - tsteq r7, r0, lsr r3 │ │ │ │ + @ instruction: 0x01278208 │ │ │ │ + tsteq r7, r0, lsl r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 124174 <__cxa_atexit@plt+0x1181d4> │ │ │ │ ldr r2, [pc, #196] @ 124194 <__cxa_atexit@plt+0x1181f4> │ │ │ │ @@ -286843,17 +286843,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x0127819c │ │ │ │ + @ instruction: 0x0127817c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, lsr r2 │ │ │ │ + tsteq r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 124230 <__cxa_atexit@plt+0x118290> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -286885,15 +286885,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1238e0 <__cxa_atexit@plt+0x117940> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlawteq r7, r8, r0, r8 │ │ │ │ + @ instruction: 0x012780a8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286906,16 +286906,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01278038 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ + @ instruction: 0x01278018 │ │ │ │ + tsteq r7, r0, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12432c <__cxa_atexit@plt+0x11838c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286963,17 +286963,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, ip, lsr #1 │ │ │ │ - @ instruction: 0x01277f30 │ │ │ │ - @ instruction: 0x01277f78 │ │ │ │ + tsteq r7, ip, lsl #1 │ │ │ │ + @ instruction: 0x01277f10 │ │ │ │ + @ instruction: 0x01277f58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -286989,16 +286989,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1243ec <__cxa_atexit@plt+0x11844c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01277e90 │ │ │ │ - ldrdeq r7, [r7, -r8]! │ │ │ │ + @ instruction: 0x01277e70 │ │ │ │ + @ instruction: 0x01277eb8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287040,15 +287040,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlawteq r7, r8, sp, r7 │ │ │ │ + @ instruction: 0x01277da8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 124518 <__cxa_atexit@plt+0x118578> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -287067,15 +287067,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12451c <__cxa_atexit@plt+0x11857c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01277d38 │ │ │ │ + @ instruction: 0x01277d18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -287085,16 +287085,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 124564 <__cxa_atexit@plt+0x1185c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01277ce4 │ │ │ │ - tsteq r7, r0, lsl #28 │ │ │ │ + smlawteq r7, r4, ip, r7 │ │ │ │ + tsteq r7, r0, ror #27 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12461c <__cxa_atexit@plt+0x11867c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -287146,26 +287146,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01178dd8 │ │ │ │ + @ instruction: 0x01178db8 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror #25 │ │ │ │ + tsteq r7, r8, asr #25 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -287195,15 +287195,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01178cd8 │ │ │ │ + @ instruction: 0x01178cb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 124790 <__cxa_atexit@plt+0x1187f0> │ │ │ │ @@ -287229,15 +287229,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1247d0 <__cxa_atexit@plt+0x118830> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287260,16 +287260,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01277ab0 │ │ │ │ - @ instruction: 0x01178bd0 │ │ │ │ + @ instruction: 0x01277a90 │ │ │ │ + @ instruction: 0x01178bb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1248ec <__cxa_atexit@plt+0x11894c> │ │ │ │ ldr r2, [pc, #196] @ 12490c <__cxa_atexit@plt+0x11896c> │ │ │ │ @@ -287321,17 +287321,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01277a24 │ │ │ │ + @ instruction: 0x01277a04 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01178adc │ │ │ │ + @ instruction: 0x01178abc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1249a8 <__cxa_atexit@plt+0x118a08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -287363,15 +287363,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 124578 <__cxa_atexit@plt+0x1185d8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01277950 │ │ │ │ + @ instruction: 0x01277930 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287384,16 +287384,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r7, r0, r8, r7 │ │ │ │ - tsteq r7, r0, ror #19 │ │ │ │ + @ instruction: 0x012778a0 │ │ │ │ + tsteq r7, r0, asr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 124a8c <__cxa_atexit@plt+0x118aec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -287434,17 +287434,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, asr r9 │ │ │ │ - ldrdeq r7, [r7, -r0]! │ │ │ │ - @ instruction: 0x01277818 │ │ │ │ + tsteq r7, ip, lsr r9 │ │ │ │ + @ instruction: 0x012777b0 │ │ │ │ + strdeq r7, [r7, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -287460,16 +287460,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 124b48 <__cxa_atexit@plt+0x118ba8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01277734 │ │ │ │ - @ instruction: 0x0127777c │ │ │ │ + @ instruction: 0x01277714 │ │ │ │ + @ instruction: 0x0127775c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287508,15 +287508,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01277678 │ │ │ │ + @ instruction: 0x01277658 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 124c5c <__cxa_atexit@plt+0x118cbc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -287532,31 +287532,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 124c60 <__cxa_atexit@plt+0x118cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r7, [r7, -r4]! │ │ │ │ + ldrdeq r7, [r7, -r4]! │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 124c9c <__cxa_atexit@plt+0x118cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012775ac │ │ │ │ - tsteq r7, r8, asr #13 │ │ │ │ + smlawbeq r7, ip, r5, r7 │ │ │ │ + tsteq r7, r8, lsr #13 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 124d50 <__cxa_atexit@plt+0x118db0> │ │ │ │ tst r9, #1 │ │ │ │ @@ -287607,26 +287607,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x011786b4 │ │ │ │ + @ instruction: 0x01178694 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011785b4 │ │ │ │ + @ instruction: 0x01178594 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -287656,15 +287656,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011785b4 │ │ │ │ + @ instruction: 0x01178594 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 124ec4 <__cxa_atexit@plt+0x118f24> │ │ │ │ @@ -287690,15 +287690,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, lsr r5 │ │ │ │ + tsteq r7, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124f04 <__cxa_atexit@plt+0x118f64> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287721,16 +287721,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127737c │ │ │ │ - tsteq r7, ip, lsr #9 │ │ │ │ + @ instruction: 0x0127735c │ │ │ │ + tsteq r7, ip, lsl #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 125020 <__cxa_atexit@plt+0x119080> │ │ │ │ ldr r2, [pc, #196] @ 125040 <__cxa_atexit@plt+0x1190a0> │ │ │ │ @@ -287782,17 +287782,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strdeq r7, [r7, -r0]! │ │ │ │ + ldrdeq r7, [r7, -r0]! │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011783b8 │ │ │ │ + @ instruction: 0x01178398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1250dc <__cxa_atexit@plt+0x11913c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -287824,15 +287824,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 124cb0 <__cxa_atexit@plt+0x118d10> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127721c │ │ │ │ + strdeq r7, [r7, -ip]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287845,16 +287845,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r7, ip, r1, r7 │ │ │ │ - @ instruction: 0x011782bc │ │ │ │ + @ instruction: 0x0127716c │ │ │ │ + @ instruction: 0x0117829c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1251c0 <__cxa_atexit@plt+0x119220> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -287895,17 +287895,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsr r2 │ │ │ │ - @ instruction: 0x0127709c │ │ │ │ - @ instruction: 0x012770e4 │ │ │ │ + tsteq r7, r8, lsl r2 │ │ │ │ + @ instruction: 0x0127707c │ │ │ │ + smlawteq r7, r4, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -287921,16 +287921,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12527c <__cxa_atexit@plt+0x1192dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01277000 │ │ │ │ - @ instruction: 0x01277048 │ │ │ │ + @ instruction: 0x01276fe0 │ │ │ │ + @ instruction: 0x01277028 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287974,15 +287974,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01276f30 │ │ │ │ + @ instruction: 0x01276f10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 1253b8 <__cxa_atexit@plt+0x119418> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -288003,15 +288003,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1253bc <__cxa_atexit@plt+0x11941c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01276e98 │ │ │ │ + @ instruction: 0x01276e78 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -288023,16 +288023,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 12540c <__cxa_atexit@plt+0x11946c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01276e3c │ │ │ │ - tsteq r7, r8, asr pc │ │ │ │ + @ instruction: 0x01276e1c │ │ │ │ + tsteq r7, r8, lsr pc │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1254c0 <__cxa_atexit@plt+0x119520> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -288083,26 +288083,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, r4, asr pc │ │ │ │ + tsteq r7, r4, lsr pc │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr #28 │ │ │ │ + tsteq r7, r4, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -288132,15 +288132,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 125634 <__cxa_atexit@plt+0x119694> │ │ │ │ @@ -288166,15 +288166,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01177dd0 │ │ │ │ + @ instruction: 0x01177db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125674 <__cxa_atexit@plt+0x1196d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -288197,16 +288197,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01276c0c │ │ │ │ - tsteq r7, ip, asr #26 │ │ │ │ + @ instruction: 0x01276bec │ │ │ │ + tsteq r7, ip, lsr #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 125790 <__cxa_atexit@plt+0x1197f0> │ │ │ │ ldr r2, [pc, #196] @ 1257b0 <__cxa_atexit@plt+0x119810> │ │ │ │ @@ -288258,17 +288258,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlawbeq r7, r0, fp, r6 │ │ │ │ + @ instruction: 0x01276b60 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, asr ip │ │ │ │ + tsteq r7, r8, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12584c <__cxa_atexit@plt+0x1198ac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -288300,15 +288300,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 125420 <__cxa_atexit@plt+0x119480> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01276aac │ │ │ │ + smlawbeq r7, ip, sl, r6 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288321,16 +288321,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01276a1c │ │ │ │ - tsteq r7, ip, asr fp │ │ │ │ + strdeq r6, [r7, -ip]! │ │ │ │ + tsteq r7, ip, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 125930 <__cxa_atexit@plt+0x119990> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288371,17 +288371,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01177ad8 │ │ │ │ - @ instruction: 0x0127692c │ │ │ │ - @ instruction: 0x01276974 │ │ │ │ + @ instruction: 0x01177ab8 │ │ │ │ + @ instruction: 0x0127690c │ │ │ │ + @ instruction: 0x01276954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -288397,16 +288397,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1259ec <__cxa_atexit@plt+0x119a4c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01276890 │ │ │ │ - ldrdeq r6, [r7, -r8]! │ │ │ │ + @ instruction: 0x01276870 │ │ │ │ + @ instruction: 0x012768b8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -288449,15 +288449,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlawteq r7, r4, r7, r6 │ │ │ │ + @ instruction: 0x012767a4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 125b20 <__cxa_atexit@plt+0x119b80> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -288477,15 +288477,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 125b24 <__cxa_atexit@plt+0x119b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01276730 │ │ │ │ + @ instruction: 0x01276710 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -288496,16 +288496,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 125b70 <__cxa_atexit@plt+0x119bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq r6, [r7, -r8]! │ │ │ │ - @ instruction: 0x011777f4 │ │ │ │ + @ instruction: 0x012766b8 │ │ │ │ + @ instruction: 0x011777d4 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 125c20 <__cxa_atexit@plt+0x119c80> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -288555,26 +288555,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r4, lsl #16 │ │ │ │ + tsteq r7, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, ror #13 │ │ │ │ + tsteq r7, r4, asr #13 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -288604,15 +288604,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #14 │ │ │ │ + tsteq r7, r4, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 125d94 <__cxa_atexit@plt+0x119df4> │ │ │ │ @@ -288638,15 +288638,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, lsl #13 │ │ │ │ + tsteq r7, r0, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125dd4 <__cxa_atexit@plt+0x119e34> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -288669,16 +288669,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012764ac │ │ │ │ - @ instruction: 0x011775fc │ │ │ │ + smlawbeq r7, ip, r4, r6 │ │ │ │ + @ instruction: 0x011775dc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 125ef0 <__cxa_atexit@plt+0x119f50> │ │ │ │ ldr r2, [pc, #196] @ 125f10 <__cxa_atexit@plt+0x119f70> │ │ │ │ @@ -288730,17 +288730,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01276420 │ │ │ │ + @ instruction: 0x01276400 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 125fac <__cxa_atexit@plt+0x11a00c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -288772,15 +288772,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 125b84 <__cxa_atexit@plt+0x119be4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127634c │ │ │ │ + @ instruction: 0x0127632c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288793,16 +288793,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012762bc │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ + @ instruction: 0x0127629c │ │ │ │ + tsteq r7, ip, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 126090 <__cxa_atexit@plt+0x11a0f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288843,17 +288843,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsl #7 │ │ │ │ - smlawteq r7, ip, r1, r6 │ │ │ │ - @ instruction: 0x01276214 │ │ │ │ + tsteq r7, r8, ror #6 │ │ │ │ + @ instruction: 0x012761ac │ │ │ │ + strdeq r6, [r7, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -288869,18 +288869,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12614c <__cxa_atexit@plt+0x11a1ac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01276130 │ │ │ │ - @ instruction: 0x01276178 │ │ │ │ + @ instruction: 0x01276110 │ │ │ │ + @ instruction: 0x01276158 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r7, r4, ror #5 │ │ │ │ + tsteq r7, r4, asr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1261c4 <__cxa_atexit@plt+0x11a224> │ │ │ │ @@ -288906,15 +288906,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, ror #4 │ │ │ │ + tsteq r7, r0, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 126204 <__cxa_atexit@plt+0x11a264> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -288937,16 +288937,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127607c │ │ │ │ - @ instruction: 0x011771dc │ │ │ │ + qsubeq r6, ip, r7 │ │ │ │ + @ instruction: 0x011771bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 126320 <__cxa_atexit@plt+0x11a380> │ │ │ │ ldr r2, [pc, #196] @ 126340 <__cxa_atexit@plt+0x11a3a0> │ │ │ │ @@ -288998,17 +288998,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strdeq r5, [r7, -r0]! │ │ │ │ + ldrdeq r5, [r7, -r0]! │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, ror #1 │ │ │ │ + tsteq r7, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1263dc <__cxa_atexit@plt+0x11a43c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -289040,15 +289040,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01275f1c │ │ │ │ + strdeq r5, [r7, -ip]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289061,16 +289061,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r7, ip, lr, r5 │ │ │ │ - tsteq r7, ip, ror #31 │ │ │ │ + @ instruction: 0x01275e6c │ │ │ │ + tsteq r7, ip, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1264c0 <__cxa_atexit@plt+0x11a520> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289111,17 +289111,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, ror #30 │ │ │ │ - @ instruction: 0x01275d9c │ │ │ │ - @ instruction: 0x01275de4 │ │ │ │ + tsteq r7, ip, asr #30 │ │ │ │ + @ instruction: 0x01275d7c │ │ │ │ + smlawteq r7, r4, sp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -289137,18 +289137,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12657c <__cxa_atexit@plt+0x11a5dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01275d00 │ │ │ │ - @ instruction: 0x01275d48 │ │ │ │ + @ instruction: 0x01275ce0 │ │ │ │ + @ instruction: 0x01275d28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r7, r8, asr #29 │ │ │ │ + tsteq r7, r8, lsr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1265f4 <__cxa_atexit@plt+0x11a654> │ │ │ │ @@ -289174,15 +289174,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, asr #28 │ │ │ │ + tsteq r7, r4, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 126634 <__cxa_atexit@plt+0x11a694> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289205,16 +289205,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01275c4c │ │ │ │ - tsteq r7, r0, asr #27 │ │ │ │ + @ instruction: 0x01275c2c │ │ │ │ + tsteq r7, r0, lsr #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 126750 <__cxa_atexit@plt+0x11a7b0> │ │ │ │ ldr r2, [pc, #196] @ 126770 <__cxa_atexit@plt+0x11a7d0> │ │ │ │ @@ -289266,17 +289266,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlawteq r7, r0, fp, r5 │ │ │ │ + @ instruction: 0x01275ba0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, asr #25 │ │ │ │ + tsteq r7, ip, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12680c <__cxa_atexit@plt+0x11a86c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -289308,15 +289308,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a510 <__cxa_atexit@plt+0x12e570> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01275aec │ │ │ │ + smlawteq r7, ip, sl, r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289329,16 +289329,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01275a5c │ │ │ │ - @ instruction: 0x01176bd0 │ │ │ │ + @ instruction: 0x01275a3c │ │ │ │ + @ instruction: 0x01176bb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1268f0 <__cxa_atexit@plt+0x11a950> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289379,17 +289379,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, asr fp │ │ │ │ - @ instruction: 0x0127596c │ │ │ │ - @ instruction: 0x012759b4 │ │ │ │ + tsteq r7, r0, lsr fp │ │ │ │ + @ instruction: 0x0127594c │ │ │ │ + @ instruction: 0x01275994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -289405,16 +289405,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1269ac <__cxa_atexit@plt+0x11aa0c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r5, [r7, -r0]! │ │ │ │ - @ instruction: 0x01275918 │ │ │ │ + @ instruction: 0x012758b0 │ │ │ │ + strdeq r5, [r7, -r8]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289457,15 +289457,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01275804 │ │ │ │ + @ instruction: 0x012757e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 126ae0 <__cxa_atexit@plt+0x11ab40> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -289485,15 +289485,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 126ae4 <__cxa_atexit@plt+0x11ab44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01275770 │ │ │ │ + @ instruction: 0x01275750 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -289504,16 +289504,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 126b30 <__cxa_atexit@plt+0x11ab90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01275718 │ │ │ │ - tsteq r7, r4, lsr r8 │ │ │ │ + strdeq r5, [r7, -r8]! │ │ │ │ + tsteq r7, r4, lsl r8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 126be0 <__cxa_atexit@plt+0x11ac40> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -289563,26 +289563,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, ip, ror r8 │ │ │ │ + tsteq r7, ip, asr r8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #14 │ │ │ │ + tsteq r7, r4, lsl #14 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -289612,15 +289612,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror r7 │ │ │ │ + tsteq r7, ip, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 126d54 <__cxa_atexit@plt+0x11adb4> │ │ │ │ @@ -289646,15 +289646,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011766f8 │ │ │ │ + @ instruction: 0x011766d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 126d94 <__cxa_atexit@plt+0x11adf4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289677,16 +289677,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012754ec │ │ │ │ - tsteq r7, r4, ror r6 │ │ │ │ + smlawteq r7, ip, r4, r5 │ │ │ │ + tsteq r7, r4, asr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 126eb0 <__cxa_atexit@plt+0x11af10> │ │ │ │ ldr r2, [pc, #196] @ 126ed0 <__cxa_atexit@plt+0x11af30> │ │ │ │ @@ -289738,17 +289738,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01275460 │ │ │ │ + @ instruction: 0x01275440 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsl #11 │ │ │ │ + tsteq r7, r0, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 126f6c <__cxa_atexit@plt+0x11afcc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -289780,15 +289780,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 126b44 <__cxa_atexit@plt+0x11aba4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlawbeq r7, ip, r3, r5 │ │ │ │ + @ instruction: 0x0127536c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289801,16 +289801,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r5, [r7, -ip]! │ │ │ │ - tsteq r7, r4, lsl #9 │ │ │ │ + ldrdeq r5, [r7, -ip]! │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 127050 <__cxa_atexit@plt+0x11b0b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289851,17 +289851,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, lsl #8 │ │ │ │ - @ instruction: 0x0127520c │ │ │ │ - @ instruction: 0x01275254 │ │ │ │ + tsteq r7, r0, ror #7 │ │ │ │ + @ instruction: 0x012751ec │ │ │ │ + @ instruction: 0x01275234 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -289877,16 +289877,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12710c <__cxa_atexit@plt+0x11b16c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01275170 │ │ │ │ - @ instruction: 0x012751b8 │ │ │ │ + @ instruction: 0x01275150 │ │ │ │ + @ instruction: 0x01275198 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289925,15 +289925,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strheq r5, [r7, -r4]! │ │ │ │ + @ instruction: 0x01275094 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 127220 <__cxa_atexit@plt+0x11b280> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -289949,31 +289949,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 127224 <__cxa_atexit@plt+0x11b284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01275030 │ │ │ │ + @ instruction: 0x01275010 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 127260 <__cxa_atexit@plt+0x11b2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01274fe8 │ │ │ │ - tsteq r7, r4, lsl #2 │ │ │ │ + smlawteq r7, r8, pc, r4 @ │ │ │ │ + tsteq r7, r4, ror #1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 127314 <__cxa_atexit@plt+0x11b374> │ │ │ │ tst r9, #1 │ │ │ │ @@ -290024,26 +290024,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r8, asr r1 │ │ │ │ + tsteq r7, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01175ff0 │ │ │ │ + @ instruction: 0x01175fd0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -290073,15 +290073,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr r0 │ │ │ │ + tsteq r7, r8, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 127488 <__cxa_atexit@plt+0x11b4e8> │ │ │ │ @@ -290107,15 +290107,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01175fd4 │ │ │ │ + @ instruction: 0x01175fb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1274c8 <__cxa_atexit@plt+0x11b528> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290138,16 +290138,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01274db8 │ │ │ │ - tsteq r7, r0, asr pc │ │ │ │ + @ instruction: 0x01274d98 │ │ │ │ + tsteq r7, r0, lsr pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1275e4 <__cxa_atexit@plt+0x11b644> │ │ │ │ ldr r2, [pc, #196] @ 127604 <__cxa_atexit@plt+0x11b664> │ │ │ │ @@ -290199,17 +290199,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01274d2c │ │ │ │ + @ instruction: 0x01274d0c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, asr lr │ │ │ │ + tsteq r7, ip, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1276a0 <__cxa_atexit@plt+0x11b700> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -290241,15 +290241,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 127274 <__cxa_atexit@plt+0x11b2d4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01274c58 │ │ │ │ + @ instruction: 0x01274c38 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290262,16 +290262,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r7, r8, fp, r4 │ │ │ │ - tsteq r7, r0, ror #26 │ │ │ │ + @ instruction: 0x01274ba8 │ │ │ │ + tsteq r7, r0, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 127784 <__cxa_atexit@plt+0x11b7e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290312,17 +290312,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01175cdc │ │ │ │ - ldrdeq r4, [r7, -r8]! │ │ │ │ - @ instruction: 0x01274b20 │ │ │ │ + @ instruction: 0x01175cbc │ │ │ │ + @ instruction: 0x01274ab8 │ │ │ │ + @ instruction: 0x01274b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -290338,16 +290338,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 127840 <__cxa_atexit@plt+0x11b8a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01274a3c │ │ │ │ - smlawbeq r7, r4, sl, r4 │ │ │ │ + @ instruction: 0x01274a1c │ │ │ │ + @ instruction: 0x01274a64 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290390,15 +290390,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01274970 │ │ │ │ + @ instruction: 0x01274950 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 127974 <__cxa_atexit@plt+0x11b9d4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -290418,15 +290418,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 127978 <__cxa_atexit@plt+0x11b9d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r4, [r7, -ip]! │ │ │ │ + @ instruction: 0x012748bc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -290437,16 +290437,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1279c4 <__cxa_atexit@plt+0x11ba24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawbeq r7, r4, r8, r4 │ │ │ │ - tsteq r7, r0, lsr #19 │ │ │ │ + @ instruction: 0x01274864 │ │ │ │ + tsteq r7, r0, lsl #19 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 127a74 <__cxa_atexit@plt+0x11bad4> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -290496,26 +290496,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r8, lsl #20 │ │ │ │ + tsteq r7, r8, ror #19 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01175890 │ │ │ │ + tsteq r7, r0, ror r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -290545,15 +290545,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ + tsteq r7, r8, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 127be8 <__cxa_atexit@plt+0x11bc48> │ │ │ │ @@ -290579,15 +290579,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, lsl #17 │ │ │ │ + tsteq r7, r4, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 127c28 <__cxa_atexit@plt+0x11bc88> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290610,16 +290610,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01274658 │ │ │ │ - tsteq r7, r0, lsl #16 │ │ │ │ + @ instruction: 0x01274638 │ │ │ │ + tsteq r7, r0, ror #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 127d44 <__cxa_atexit@plt+0x11bda4> │ │ │ │ ldr r2, [pc, #196] @ 127d64 <__cxa_atexit@plt+0x11bdc4> │ │ │ │ @@ -290671,17 +290671,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlawteq r7, ip, r5, r4 │ │ │ │ + @ instruction: 0x012745ac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, lsl #14 │ │ │ │ + tsteq r7, ip, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 127e00 <__cxa_atexit@plt+0x11be60> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -290713,15 +290713,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1279d8 <__cxa_atexit@plt+0x11ba38> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strdeq r4, [r7, -r8]! │ │ │ │ + ldrdeq r4, [r7, -r8]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290734,16 +290734,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01274468 │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ + @ instruction: 0x01274448 │ │ │ │ + @ instruction: 0x011755f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 127ee4 <__cxa_atexit@plt+0x11bf44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290784,17 +290784,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, lsl #11 │ │ │ │ - @ instruction: 0x01274378 │ │ │ │ - smlawteq r7, r0, r3, r4 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ + @ instruction: 0x01274358 │ │ │ │ + @ instruction: 0x012743a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -290810,16 +290810,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 127fa0 <__cxa_atexit@plt+0x11c000> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r4, [r7, -ip]! │ │ │ │ - @ instruction: 0x01274324 │ │ │ │ + @ instruction: 0x012742bc │ │ │ │ + @ instruction: 0x01274304 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 128004 <__cxa_atexit@plt+0x11c064> │ │ │ │ @@ -290841,15 +290841,15 @@ │ │ │ │ b 9692fc <__cxa_atexit@plt+0x95d35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0127420c │ │ │ │ + @ instruction: 0x012741ec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 12803c <__cxa_atexit@plt+0x11c09c> │ │ │ │ vldr s16, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290868,16 +290868,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r7, r0, r3, r4 │ │ │ │ - @ instruction: 0x011753f8 │ │ │ │ + @ instruction: 0x01274360 │ │ │ │ + @ instruction: 0x011753d8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1280f8 <__cxa_atexit@plt+0x11c158> │ │ │ │ @@ -290903,15 +290903,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, ror r3 │ │ │ │ + tsteq r7, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128138 <__cxa_atexit@plt+0x11c198> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290934,16 +290934,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01274148 │ │ │ │ - @ instruction: 0x011752f0 │ │ │ │ + @ instruction: 0x01274128 │ │ │ │ + @ instruction: 0x011752d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 128254 <__cxa_atexit@plt+0x11c2b4> │ │ │ │ ldr r2, [pc, #196] @ 128274 <__cxa_atexit@plt+0x11c2d4> │ │ │ │ @@ -290995,17 +290995,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strheq r4, [r7, -ip]! │ │ │ │ + @ instruction: 0x0127409c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011751fc │ │ │ │ + @ instruction: 0x011751dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 128310 <__cxa_atexit@plt+0x11c370> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -291037,15 +291037,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1279d8 <__cxa_atexit@plt+0x11ba38> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01273fe8 │ │ │ │ + smlawteq r7, r8, pc, r3 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291058,16 +291058,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01273f58 │ │ │ │ - tsteq r7, r0, lsl #2 │ │ │ │ + @ instruction: 0x01273f38 │ │ │ │ + tsteq r7, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12840c <__cxa_atexit@plt+0x11c46c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291115,17 +291115,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ - @ instruction: 0x01273e50 │ │ │ │ - @ instruction: 0x01273e98 │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ + @ instruction: 0x01273e30 │ │ │ │ + @ instruction: 0x01273e78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -291141,16 +291141,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1284cc <__cxa_atexit@plt+0x11c52c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01273db0 │ │ │ │ - strdeq r3, [r7, -r8]! │ │ │ │ + @ instruction: 0x01273d90 │ │ │ │ + ldrdeq r3, [r7, -r8]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -291201,15 +291201,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - smlawteq r7, r4, ip, r3 │ │ │ │ + @ instruction: 0x01273ca4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 128644 <__cxa_atexit@plt+0x11c6a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -291238,15 +291238,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 128648 <__cxa_atexit@plt+0x11c6a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01273c0c │ │ │ │ + @ instruction: 0x01273bec │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -291264,16 +291264,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1286b0 <__cxa_atexit@plt+0x11c710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01273b98 │ │ │ │ - @ instruction: 0x01174cb4 │ │ │ │ + @ instruction: 0x01273b78 │ │ │ │ + @ instruction: 0x01174c94 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 128760 <__cxa_atexit@plt+0x11c7c0> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -291323,28 +291323,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01174b9c │ │ │ │ + tsteq r7, ip, ror fp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -291374,15 +291374,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #24 │ │ │ │ + tsteq r7, ip, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1288dc <__cxa_atexit@plt+0x11c93c> │ │ │ │ @@ -291408,15 +291408,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r8, lsr #23 │ │ │ │ + tsteq r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12891c <__cxa_atexit@plt+0x11c97c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291439,16 +291439,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01273964 │ │ │ │ - tsteq r7, r4, lsr #22 │ │ │ │ + @ instruction: 0x01273944 │ │ │ │ + tsteq r7, r4, lsl #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 128a38 <__cxa_atexit@plt+0x11ca98> │ │ │ │ ldr r2, [pc, #196] @ 128a58 <__cxa_atexit@plt+0x11cab8> │ │ │ │ @@ -291500,17 +291500,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrdeq r3, [r7, -r8]! │ │ │ │ + @ instruction: 0x012738b8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsr sl │ │ │ │ + tsteq r7, r0, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 128af4 <__cxa_atexit@plt+0x11cb54> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -291542,15 +291542,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1286c4 <__cxa_atexit@plt+0x11c724> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01273804 │ │ │ │ + @ instruction: 0x012737e4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291563,16 +291563,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01273774 │ │ │ │ - tsteq r7, r4, lsr r9 │ │ │ │ + @ instruction: 0x01273754 │ │ │ │ + tsteq r7, r4, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 128bd8 <__cxa_atexit@plt+0x11cc38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291613,17 +291613,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011748b0 │ │ │ │ - smlawbeq r7, r4, r6, r3 │ │ │ │ - smlawteq r7, ip, r6, r3 │ │ │ │ + @ instruction: 0x01174890 │ │ │ │ + @ instruction: 0x01273664 │ │ │ │ + @ instruction: 0x012736ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -291639,16 +291639,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 128c94 <__cxa_atexit@plt+0x11ccf4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012735e8 │ │ │ │ - @ instruction: 0x01273630 │ │ │ │ + smlawteq r7, r8, r5, r3 │ │ │ │ + @ instruction: 0x01273610 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 128cf8 <__cxa_atexit@plt+0x11cd58> │ │ │ │ @@ -291670,15 +291670,15 @@ │ │ │ │ b 9692dc <__cxa_atexit@plt+0x95d33c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01273518 │ │ │ │ + strdeq r3, [r7, -r8]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 128d30 <__cxa_atexit@plt+0x11cd90> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291701,16 +291701,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ - @ instruction: 0x01273730 │ │ │ │ - tsteq r7, ip, lsl #14 │ │ │ │ + @ instruction: 0x01273710 │ │ │ │ + tsteq r7, ip, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 128dfc <__cxa_atexit@plt+0x11ce5c> │ │ │ │ @@ -291736,15 +291736,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r8, lsl #13 │ │ │ │ + tsteq r7, r8, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128e3c <__cxa_atexit@plt+0x11ce9c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291767,16 +291767,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01273444 │ │ │ │ - tsteq r7, r4, lsl #12 │ │ │ │ + @ instruction: 0x01273424 │ │ │ │ + tsteq r7, r4, ror #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 128f58 <__cxa_atexit@plt+0x11cfb8> │ │ │ │ ldr r2, [pc, #196] @ 128f78 <__cxa_atexit@plt+0x11cfd8> │ │ │ │ @@ -291828,17 +291828,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x012733b8 │ │ │ │ + @ instruction: 0x01273398 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsl r5 │ │ │ │ + @ instruction: 0x011744f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 129014 <__cxa_atexit@plt+0x11d074> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -291870,15 +291870,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1286c4 <__cxa_atexit@plt+0x11c724> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x012732e4 │ │ │ │ + smlawteq r7, r4, r2, r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291891,16 +291891,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01273254 │ │ │ │ - tsteq r7, r4, lsl r4 │ │ │ │ + @ instruction: 0x01273234 │ │ │ │ + @ instruction: 0x011743f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 129110 <__cxa_atexit@plt+0x11d170> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291948,17 +291948,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, lsl #7 │ │ │ │ - @ instruction: 0x0127314c │ │ │ │ - @ instruction: 0x01273194 │ │ │ │ + tsteq r7, r0, ror #6 │ │ │ │ + @ instruction: 0x0127312c │ │ │ │ + @ instruction: 0x01273174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -291974,16 +291974,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1291d0 <__cxa_atexit@plt+0x11d230> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012730ac │ │ │ │ - strdeq r3, [r7, -r4]! │ │ │ │ + smlawbeq r7, ip, r0, r3 │ │ │ │ + ldrdeq r3, [r7, -r4]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292026,15 +292026,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01272fe0 │ │ │ │ + smlawteq r7, r0, pc, r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 129304 <__cxa_atexit@plt+0x11d364> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -292054,15 +292054,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 129308 <__cxa_atexit@plt+0x11d368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01272f4c │ │ │ │ + @ instruction: 0x01272f2c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -292073,16 +292073,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 129354 <__cxa_atexit@plt+0x11d3b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq r2, [r7, -r4]! │ │ │ │ - tsteq r7, r0, lsl r0 │ │ │ │ + ldrdeq r2, [r7, -r4]! │ │ │ │ + @ instruction: 0x01173ff0 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 129404 <__cxa_atexit@plt+0x11d464> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -292132,26 +292132,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r8, lsr #1 │ │ │ │ + tsteq r7, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #30 │ │ │ │ + tsteq r7, r0, ror #29 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -292181,15 +292181,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr #31 │ │ │ │ + tsteq r7, r8, lsl #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 129578 <__cxa_atexit@plt+0x11d5d8> │ │ │ │ @@ -292215,15 +292215,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r4, lsr #30 │ │ │ │ + tsteq r7, r4, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1295b8 <__cxa_atexit@plt+0x11d618> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -292246,16 +292246,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r7, r8, ip, r2 │ │ │ │ - tsteq r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x01272ca8 │ │ │ │ + tsteq r7, r0, lsl #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1296d4 <__cxa_atexit@plt+0x11d734> │ │ │ │ ldr r2, [pc, #196] @ 1296f4 <__cxa_atexit@plt+0x11d754> │ │ │ │ @@ -292307,17 +292307,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01272c3c │ │ │ │ + @ instruction: 0x01272c1c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, ip, lsr #27 │ │ │ │ + tsteq r7, ip, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 129790 <__cxa_atexit@plt+0x11d7f0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -292349,15 +292349,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 129368 <__cxa_atexit@plt+0x11d3c8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01272b68 │ │ │ │ + @ instruction: 0x01272b48 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292370,16 +292370,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r2, [r7, -r8]! │ │ │ │ - @ instruction: 0x01173cb0 │ │ │ │ + @ instruction: 0x01272ab8 │ │ │ │ + @ instruction: 0x01173c90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 129874 <__cxa_atexit@plt+0x11d8d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292420,17 +292420,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, lsr #24 │ │ │ │ - @ instruction: 0x012729e8 │ │ │ │ - @ instruction: 0x01272a30 │ │ │ │ + tsteq r7, ip, lsl #24 │ │ │ │ + smlawteq r7, r8, r9, r2 │ │ │ │ + @ instruction: 0x01272a10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -292446,16 +292446,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 129930 <__cxa_atexit@plt+0x11d990> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0127294c │ │ │ │ - @ instruction: 0x01272994 │ │ │ │ + @ instruction: 0x0127292c │ │ │ │ + @ instruction: 0x01272974 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292494,15 +292494,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01272890 │ │ │ │ + @ instruction: 0x01272870 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 129a44 <__cxa_atexit@plt+0x11daa4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -292518,31 +292518,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 129a48 <__cxa_atexit@plt+0x11daa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0127280c │ │ │ │ + @ instruction: 0x012727ec │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 129a84 <__cxa_atexit@plt+0x11dae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawteq r7, r4, r7, r2 │ │ │ │ - tsteq r7, r0, ror #17 │ │ │ │ + @ instruction: 0x012727a4 │ │ │ │ + tsteq r7, r0, asr #17 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 129b38 <__cxa_atexit@plt+0x11db98> │ │ │ │ tst r9, #1 │ │ │ │ @@ -292593,26 +292593,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r4, lsl #19 │ │ │ │ + tsteq r7, r4, ror #18 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr #15 │ │ │ │ + tsteq r7, ip, lsr #15 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -292642,15 +292642,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #17 │ │ │ │ + tsteq r7, r4, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 129cac <__cxa_atexit@plt+0x11dd0c> │ │ │ │ @@ -292676,15 +292676,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, lsl #16 │ │ │ │ + tsteq r7, r0, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129cec <__cxa_atexit@plt+0x11dd4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -292707,16 +292707,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01272594 │ │ │ │ - tsteq r7, ip, ror r7 │ │ │ │ + @ instruction: 0x01272574 │ │ │ │ + tsteq r7, ip, asr r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 129e08 <__cxa_atexit@plt+0x11de68> │ │ │ │ ldr r2, [pc, #196] @ 129e28 <__cxa_atexit@plt+0x11de88> │ │ │ │ @@ -292768,17 +292768,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01272508 │ │ │ │ + @ instruction: 0x012724e8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, lsl #13 │ │ │ │ + tsteq r7, r8, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 129ec4 <__cxa_atexit@plt+0x11df24> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -292810,15 +292810,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 129a98 <__cxa_atexit@plt+0x11daf8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01272434 │ │ │ │ + @ instruction: 0x01272414 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292831,16 +292831,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012723a4 │ │ │ │ - tsteq r7, ip, lsl #11 │ │ │ │ + smlawbeq r7, r4, r3, r2 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 129fa8 <__cxa_atexit@plt+0x11e008> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292881,17 +292881,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ - @ instruction: 0x012722b4 │ │ │ │ - strdeq r2, [r7, -ip]! │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ + @ instruction: 0x01272294 │ │ │ │ + ldrdeq r2, [r7, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -292907,16 +292907,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12a064 <__cxa_atexit@plt+0x11e0c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01272218 │ │ │ │ - @ instruction: 0x01272260 │ │ │ │ + strdeq r2, [r7, -r8]! │ │ │ │ + @ instruction: 0x01272240 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292959,15 +292959,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0127214c │ │ │ │ + @ instruction: 0x0127212c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 12a198 <__cxa_atexit@plt+0x11e1f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -292987,15 +292987,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12a19c <__cxa_atexit@plt+0x11e1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strheq r2, [r7, -r8]! │ │ │ │ + @ instruction: 0x01272098 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -293006,16 +293006,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 12a1e8 <__cxa_atexit@plt+0x11e248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01272060 │ │ │ │ - tsteq r7, ip, ror r1 │ │ │ │ + @ instruction: 0x01272040 │ │ │ │ + tsteq r7, ip, asr r1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12a298 <__cxa_atexit@plt+0x11e2f8> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -293065,26 +293065,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r4, lsr r2 │ │ │ │ + tsteq r7, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -293114,15 +293114,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr r1 │ │ │ │ + tsteq r7, r4, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12a40c <__cxa_atexit@plt+0x11e46c> │ │ │ │ @@ -293148,15 +293148,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrheq r3, [r7, -r0] │ │ │ │ + @ instruction: 0x01173090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12a44c <__cxa_atexit@plt+0x11e4ac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -293179,16 +293179,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01271e34 │ │ │ │ - tsteq r7, ip, lsr #32 │ │ │ │ + @ instruction: 0x01271e14 │ │ │ │ + tsteq r7, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12a568 <__cxa_atexit@plt+0x11e5c8> │ │ │ │ ldr r2, [pc, #196] @ 12a588 <__cxa_atexit@plt+0x11e5e8> │ │ │ │ @@ -293240,17 +293240,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01271da8 │ │ │ │ + smlawbeq r7, r8, sp, r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r8, lsr pc │ │ │ │ + tsteq r7, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12a624 <__cxa_atexit@plt+0x11e684> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -293282,15 +293282,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 12a1fc <__cxa_atexit@plt+0x11e25c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldrdeq r1, [r7, -r4]! │ │ │ │ + @ instruction: 0x01271cb4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293303,16 +293303,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01271c44 │ │ │ │ - tsteq r7, ip, lsr lr │ │ │ │ + @ instruction: 0x01271c24 │ │ │ │ + tsteq r7, ip, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12a708 <__cxa_atexit@plt+0x11e768> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293353,17 +293353,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01172db8 │ │ │ │ - @ instruction: 0x01271b54 │ │ │ │ - @ instruction: 0x01271b9c │ │ │ │ + @ instruction: 0x01172d98 │ │ │ │ + @ instruction: 0x01271b34 │ │ │ │ + @ instruction: 0x01271b7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -293379,16 +293379,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12a7c4 <__cxa_atexit@plt+0x11e824> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01271ab8 │ │ │ │ - @ instruction: 0x01271b00 │ │ │ │ + @ instruction: 0x01271a98 │ │ │ │ + @ instruction: 0x01271ae0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -293439,15 +293439,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - smlawteq r7, ip, r9, r1 │ │ │ │ + @ instruction: 0x012719ac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 12a93c <__cxa_atexit@plt+0x11e99c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -293476,15 +293476,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12a940 <__cxa_atexit@plt+0x11e9a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01271914 │ │ │ │ + strdeq r1, [r7, -r4]! │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -293502,16 +293502,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 12a9a8 <__cxa_atexit@plt+0x11ea08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012718a0 │ │ │ │ - @ instruction: 0x011729bc │ │ │ │ + smlawbeq r7, r0, r8, r1 │ │ │ │ + @ instruction: 0x0117299c │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12aa58 <__cxa_atexit@plt+0x11eab8> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -293561,28 +293561,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r4, lsl #21 │ │ │ │ + tsteq r7, r4, ror #20 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #17 │ │ │ │ + tsteq r7, r4, lsl #17 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -293612,15 +293612,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror r9 │ │ │ │ + tsteq r7, ip, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12abd4 <__cxa_atexit@plt+0x11ec34> │ │ │ │ @@ -293646,15 +293646,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011728f8 │ │ │ │ + @ instruction: 0x011728d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12ac14 <__cxa_atexit@plt+0x11ec74> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -293677,16 +293677,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127166c │ │ │ │ - tsteq r7, r4, ror r8 │ │ │ │ + @ instruction: 0x0127164c │ │ │ │ + tsteq r7, r4, asr r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12ad30 <__cxa_atexit@plt+0x11ed90> │ │ │ │ ldr r2, [pc, #196] @ 12ad50 <__cxa_atexit@plt+0x11edb0> │ │ │ │ @@ -293738,17 +293738,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x012715e0 │ │ │ │ + smlawteq r7, r0, r5, r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsl #15 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 12adec <__cxa_atexit@plt+0x11ee4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -293780,15 +293780,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 12a9bc <__cxa_atexit@plt+0x11ea1c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0127150c │ │ │ │ + @ instruction: 0x012714ec │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293801,16 +293801,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0127147c │ │ │ │ - tsteq r7, r4, lsl #13 │ │ │ │ + @ instruction: 0x0127145c │ │ │ │ + tsteq r7, r4, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12aed0 <__cxa_atexit@plt+0x11ef30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293851,17 +293851,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, lsl #12 │ │ │ │ - smlawbeq r7, ip, r3, r1 │ │ │ │ - ldrdeq r1, [r7, -r4]! │ │ │ │ + tsteq r7, r0, ror #11 │ │ │ │ + @ instruction: 0x0127136c │ │ │ │ + @ instruction: 0x012713b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -293877,16 +293877,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12af8c <__cxa_atexit@plt+0x11efec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r1, [r7, -r0]! │ │ │ │ - @ instruction: 0x01271338 │ │ │ │ + ldrdeq r1, [r7, -r0]! │ │ │ │ + @ instruction: 0x01271318 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -293999,15 +293999,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01271168 │ │ │ │ + @ instruction: 0x01271148 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12b1b8 <__cxa_atexit@plt+0x11f218> │ │ │ │ ldr r3, [pc, #48] @ 12b1c0 <__cxa_atexit@plt+0x11f220> │ │ │ │ @@ -294065,15 +294065,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0x012710ac │ │ │ │ + smlawbeq r7, ip, r0, r1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -294132,15 +294132,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01270f54 │ │ │ │ + @ instruction: 0x01270f34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12b3f8 <__cxa_atexit@plt+0x11f458> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294181,17 +294181,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, ror #1 │ │ │ │ - @ instruction: 0x01270e64 │ │ │ │ - smulwbeq r7, ip, lr │ │ │ │ + tsteq r7, r0, asr #1 │ │ │ │ + @ instruction: 0x01270e44 │ │ │ │ + smlawbeq r7, ip, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -294207,16 +294207,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12b4b4 <__cxa_atexit@plt+0x11f514> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r7, r8, sp, r0 │ │ │ │ - @ instruction: 0x01270e10 │ │ │ │ + smulwbeq r7, r8, sp │ │ │ │ + strdeq r0, [r7, -r0]! @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 12b69c <__cxa_atexit@plt+0x11f6fc> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ @@ -294267,15 +294267,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r7, r8, ror pc │ │ │ │ + tsteq r7, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 12b628 <__cxa_atexit@plt+0x11f688> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -294303,15 +294303,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r7, r4, ror #29 │ │ │ │ + tsteq r7, r4, asr #29 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -294324,15 +294324,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 12b680 <__cxa_atexit@plt+0x11f6e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #29 │ │ │ │ + tsteq r7, r8, ror #28 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -294345,15 +294345,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 12b6d8 <__cxa_atexit@plt+0x11f738> │ │ │ │ ldr r7, [pc, #12] @ 12b6d4 <__cxa_atexit@plt+0x11f734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #28 │ │ │ │ + tsteq r7, ip, lsl #28 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ and r2, r1, #3 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, #2 │ │ │ │ bne 12b764 <__cxa_atexit@plt+0x11f7c4> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -294425,17 +294425,17 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01270b28 │ │ │ │ + @ instruction: 0x01270b08 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - smlawbeq r7, r8, fp, r0 │ │ │ │ + @ instruction: 0x01270b68 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b880 <__cxa_atexit@plt+0x11f8e0> │ │ │ │ @@ -294459,15 +294459,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 12b8a0 <__cxa_atexit@plt+0x11f900> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x01270a64 │ │ │ │ + @ instruction: 0x01270a44 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -294591,15 +294591,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 12bab0 <__cxa_atexit@plt+0x11fb10> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01270830 │ │ │ │ + @ instruction: 0x01270810 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -294643,15 +294643,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ str r8, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01171994 │ │ │ │ + tsteq r7, r4, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #104] @ 12bc00 <__cxa_atexit@plt+0x11fc60> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -294677,15 +294677,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, ip, lsl #18 │ │ │ │ + tsteq r7, ip, ror #17 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294696,15 +294696,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 12bc50 <__cxa_atexit@plt+0x11fcb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011718b8 │ │ │ │ + @ instruction: 0x01171898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12bcc8 <__cxa_atexit@plt+0x11fd28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294745,17 +294745,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, lsl r8 │ │ │ │ - @ instruction: 0x01270594 │ │ │ │ - ldrdeq r0, [r7, -ip]! │ │ │ │ + @ instruction: 0x011717f8 │ │ │ │ + @ instruction: 0x01270574 │ │ │ │ + @ instruction: 0x012705bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -294771,34 +294771,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12bd84 <__cxa_atexit@plt+0x11fde4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r0, [r7, -r8]! │ │ │ │ - @ instruction: 0x01270540 │ │ │ │ + ldrdeq r0, [r7, -r8]! │ │ │ │ + @ instruction: 0x01270520 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r7, r4, lsr #11 │ │ │ │ + tsteq r7, r4, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12bdbc <__cxa_atexit@plt+0x11fe1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12bdc4 <__cxa_atexit@plt+0x11fe24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6cb6e8 <__cxa_atexit@plt+0x6bf748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01270430 │ │ │ │ - tsteq r7, r0, ror #10 │ │ │ │ + @ instruction: 0x01270410 │ │ │ │ + tsteq r7, r0, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12be54 <__cxa_atexit@plt+0x11feb4> │ │ │ │ ldr r7, [pc, #144] @ 12be7c <__cxa_atexit@plt+0x11fedc> │ │ │ │ @@ -294836,18 +294836,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r4, lsr #13 │ │ │ │ + tsteq r7, r4, lsl #13 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldrdeq r0, [r7, -r0]! @ │ │ │ │ - tsteq r7, r0, lsr #9 │ │ │ │ + @ instruction: 0x012703b0 │ │ │ │ + tsteq r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12bee4 <__cxa_atexit@plt+0x11ff44> │ │ │ │ @@ -294865,15 +294865,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0127032c │ │ │ │ + @ instruction: 0x0127030c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12bf4c <__cxa_atexit@plt+0x11ffac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -294894,16 +294894,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012702b4 │ │ │ │ - @ instruction: 0x01270370 │ │ │ │ + @ instruction: 0x01270294 │ │ │ │ + @ instruction: 0x01270350 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12bfc8 <__cxa_atexit@plt+0x120028> │ │ │ │ ldr r1, [pc, #68] @ 12bfd0 <__cxa_atexit@plt+0x120030> │ │ │ │ ldr r0, [pc, #68] @ 12bfd4 <__cxa_atexit@plt+0x120034> │ │ │ │ @@ -294921,15 +294921,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01270248 │ │ │ │ + @ instruction: 0x01270228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -295046,18 +295046,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x0127017c │ │ │ │ + @ instruction: 0x0127015c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r8, asr #9 │ │ │ │ - @ instruction: 0x01270134 │ │ │ │ + tsteq r7, r8, lsr #9 │ │ │ │ + @ instruction: 0x01270114 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -295073,15 +295073,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12c238 <__cxa_atexit@plt+0x120298> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01270090 │ │ │ │ + @ instruction: 0x01270070 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12c29c <__cxa_atexit@plt+0x1202fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -295108,15 +295108,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12c2c0 <__cxa_atexit@plt+0x120320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ msreq LR_und, ip │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r7, r4, asr #7 │ │ │ │ + tsteq r7, r4, lsr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12c308 <__cxa_atexit@plt+0x120368> │ │ │ │ ldr r7, [pc, #52] @ 12c318 <__cxa_atexit@plt+0x120378> │ │ │ │ @@ -295131,15 +295131,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c31c <__cxa_atexit@plt+0x12037c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c394 <__cxa_atexit@plt+0x1203f4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -295175,15 +295175,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq LR_und, ip │ │ │ │ + msreq LR_usr, ip │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -295222,15 +295222,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c488 <__cxa_atexit@plt+0x1204e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x011711f8 │ │ │ │ + @ instruction: 0x011711d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12c500 <__cxa_atexit@plt+0x120560> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295271,17 +295271,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, asr r1 │ │ │ │ - msreq CPSR_sx, ip, asr sp │ │ │ │ - msreq CPSR_sx, r4, lsr #27 │ │ │ │ + tsteq r7, ip, lsr r1 │ │ │ │ + msreq CPSR_sx, ip, lsr sp │ │ │ │ + smlawbeq r6, r4, sp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -295297,16 +295297,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12c5bc <__cxa_atexit@plt+0x12061c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r6, r0, ip, pc @ │ │ │ │ - msreq CPSR_sx, r8, lsl #26 │ │ │ │ + msreq CPSR_sx, r0, lsr #25 │ │ │ │ + msreq CPSR_sx, r8, ror #25 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12c63c <__cxa_atexit@plt+0x12069c> │ │ │ │ @@ -295340,16 +295340,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq pc, [r6, -r4]! │ │ │ │ - msreq CPSR_sx, ip, lsr #26 │ │ │ │ + ldrdeq pc, [r6, -r4]! │ │ │ │ + msreq CPSR_sx, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c6a4 <__cxa_atexit@plt+0x120704> │ │ │ │ @@ -295570,16 +295570,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - msreq CPSR_sx, r4, lsr #18 │ │ │ │ - msreq CPSR_sx, ip, asr #18 │ │ │ │ + msreq CPSR_sx, r4, lsl #18 │ │ │ │ + msreq CPSR_sx, ip, lsr #18 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ca54 <__cxa_atexit@plt+0x120ab4> │ │ │ │ @@ -295596,15 +295596,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_sx, r4, ror r8 │ │ │ │ + msreq CPSR_sx, r4, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12caf0 <__cxa_atexit@plt+0x120b50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295652,15 +295652,15 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, lsr #23 │ │ │ │ + tsteq r7, r0, lsl #23 │ │ │ │ msreq LR_und, ip │ │ │ │ msreq LR_und, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -295678,16 +295678,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12cbb0 <__cxa_atexit@plt+0x120c10> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r6, ip, r6, pc @ │ │ │ │ - msreq LR_und, r4 │ │ │ │ + msreq LR_usr, ip │ │ │ │ + strdeq pc, [r6, -r4]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12cbe4 <__cxa_atexit@plt+0x120c44> │ │ │ │ @@ -295698,15 +295698,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 12cbf8 <__cxa_atexit@plt+0x120c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r4, asr #21 │ │ │ │ + tsteq r7, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cc3c <__cxa_atexit@plt+0x120c9c> │ │ │ │ @@ -295762,16 +295762,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, r0, ror #19 │ │ │ │ - msreq CPSR_sx, r8, ror #11 │ │ │ │ + tsteq r7, r0, asr #19 │ │ │ │ + smlawteq r6, r8, r5, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cd3c <__cxa_atexit@plt+0x120d9c> │ │ │ │ @@ -295782,15 +295782,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_sx, r4, ror #10 │ │ │ │ + msreq CPSR_sx, r4, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12cdb4 <__cxa_atexit@plt+0x120e14> │ │ │ │ ldr r3, [pc, #112] @ 12cddc <__cxa_atexit@plt+0x120e3c> │ │ │ │ @@ -295820,16 +295820,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011708fc │ │ │ │ - strdeq pc, [r6, -ip]! │ │ │ │ + @ instruction: 0x011708dc │ │ │ │ + ldrdeq pc, [r6, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ce24 <__cxa_atexit@plt+0x120e84> │ │ │ │ @@ -295882,16 +295882,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, r8, lsl #16 │ │ │ │ - msreq LR_usr, ip │ │ │ │ + tsteq r7, r8, ror #15 │ │ │ │ + msreq CPSR_sx, ip, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cf1c <__cxa_atexit@plt+0x120f7c> │ │ │ │ @@ -295902,16 +295902,16 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r6, ip, r5, pc @ │ │ │ │ - tsteq r7, ip, lsl #15 │ │ │ │ + msreq CPSR_sx, ip, ror #10 │ │ │ │ + tsteq r7, ip, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12cfa4 <__cxa_atexit@plt+0x121004> │ │ │ │ ldr r3, [pc, #124] @ 12cfcc <__cxa_atexit@plt+0x12102c> │ │ │ │ @@ -295944,18 +295944,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, r8, lsr #14 │ │ │ │ - tsteq r7, ip, asr #14 │ │ │ │ - msreq LR_und, r4 │ │ │ │ - tsteq r7, r0, ror #13 │ │ │ │ + tsteq r7, r8, lsl #14 │ │ │ │ + tsteq r7, ip, lsr #14 │ │ │ │ + strdeq pc, [r6, -r4]! │ │ │ │ + tsteq r7, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d020 <__cxa_atexit@plt+0x121080> │ │ │ │ @@ -295967,16 +295967,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011706bc │ │ │ │ - smlawbeq r6, r4, r2, pc @ │ │ │ │ + @ instruction: 0x0117069c │ │ │ │ + msreq LR_usr, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12d09c <__cxa_atexit@plt+0x1210fc> │ │ │ │ ldr r3, [pc, #112] @ 12d0c4 <__cxa_atexit@plt+0x121124> │ │ │ │ @@ -296006,16 +296006,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r7, r4, lsl r6 │ │ │ │ - msreq CPSR_sx, r4, lsl r4 │ │ │ │ + @ instruction: 0x011705f4 │ │ │ │ + strdeq pc, [r6, -r4]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d108 <__cxa_atexit@plt+0x121168> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -296024,16 +296024,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, r4, ror #1 │ │ │ │ - tsteq r7, r8, asr #11 │ │ │ │ + smlawteq r6, r4, r0, pc @ │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 12d17c <__cxa_atexit@plt+0x1211dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -296059,16 +296059,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlawbeq r6, r8, r0, pc @ │ │ │ │ - msreq CPSR_sx, r8, ror r0 │ │ │ │ + msreq CPSR_sx, r8, rrx │ │ │ │ + qsubeq pc, r8, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -296084,15 +296084,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12d204 <__cxa_atexit@plt+0x121264> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawteq r6, ip, r0, pc @ │ │ │ │ + msreq CPSR_sx, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296110,17 +296110,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 12d26c <__cxa_atexit@plt+0x1212cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - msreq CPSR_sx, r0, rrx │ │ │ │ + msreq CPSR_sx, r0, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r7, ip, ror #8 │ │ │ │ + tsteq r7, ip, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d2cc <__cxa_atexit@plt+0x12132c> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #64] @ 12d2d4 <__cxa_atexit@plt+0x121334> │ │ │ │ @@ -296138,24 +296138,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0126ef3c │ │ │ │ - msreq CPSR_sx, ip, lsr r0 │ │ │ │ - @ instruction: 0x011703fc │ │ │ │ + @ instruction: 0x0126ef1c │ │ │ │ + msreq CPSR_sx, ip, lsl r0 │ │ │ │ + @ instruction: 0x011703dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 12d4c0 <__cxa_atexit@plt+0x121520> │ │ │ │ - @ instruction: 0x011703dc │ │ │ │ + @ instruction: 0x011703bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d388 <__cxa_atexit@plt+0x1213e8> │ │ │ │ @@ -296187,15 +296187,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r7, r0, asr #6 │ │ │ │ + tsteq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 12d3d4 <__cxa_atexit@plt+0x121434> │ │ │ │ ldr r3, [pc, #40] @ 12d3e8 <__cxa_atexit@plt+0x121448> │ │ │ │ @@ -296207,15 +296207,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011702f0 │ │ │ │ + @ instruction: 0x011702d0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -296229,16 +296229,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 12d4c0 <__cxa_atexit@plt+0x121520> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126edb4 │ │ │ │ - @ instruction: 0x01170290 │ │ │ │ + @ instruction: 0x0126ed94 │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d488 <__cxa_atexit@plt+0x1214e8> │ │ │ │ ldr r2, [pc, #36] @ 12d490 <__cxa_atexit@plt+0x1214f0> │ │ │ │ @@ -296249,22 +296249,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, r8, asr #4 │ │ │ │ + tsteq r7, r8, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 12d4c0 <__cxa_atexit@plt+0x121520> │ │ │ │ - tsteq r7, r8, lsr #4 │ │ │ │ + tsteq r7, r8, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12d53c <__cxa_atexit@plt+0x12159c> │ │ │ │ @@ -296296,30 +296296,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, ip, lsl #3 │ │ │ │ + tsteq r7, ip, ror #2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 12d588 <__cxa_atexit@plt+0x1215e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 12d580 <__cxa_atexit@plt+0x1215e0> │ │ │ │ b 12d598 <__cxa_atexit@plt+0x1215f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, asr r1 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12d628 <__cxa_atexit@plt+0x121688> │ │ │ │ @@ -296395,21 +296395,21 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 12d6cc <__cxa_atexit@plt+0x12172c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0126eb34 │ │ │ │ + @ instruction: 0x0126eb14 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0x0126ee34 │ │ │ │ + @ instruction: 0x0126ee14 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0126ee94 │ │ │ │ - tstpeq r6, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126ee74 │ │ │ │ + tstpeq r6, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 12d74c <__cxa_atexit@plt+0x1217ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -296433,15 +296433,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - tstpeq r6, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d804 <__cxa_atexit@plt+0x121864> │ │ │ │ @@ -296477,30 +296477,30 @@ │ │ │ │ b 12d814 <__cxa_atexit@plt+0x121874> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12d824 <__cxa_atexit@plt+0x121884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116fed0 │ │ │ │ + @ instruction: 0x0116feb0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - tstpeq r6, ip, ror #29 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #16] @ 12d860 <__cxa_atexit@plt+0x1218c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 12d4c0 <__cxa_atexit@plt+0x121520> │ │ │ │ - smlawbeq r6, r8, r9, lr │ │ │ │ + @ instruction: 0x0126e968 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -296524,15 +296524,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12d8e0 <__cxa_atexit@plt+0x121940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tstpeq r6, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d91c <__cxa_atexit@plt+0x12197c> │ │ │ │ ldr r2, [pc, #36] @ 12d924 <__cxa_atexit@plt+0x121984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -296541,16 +296541,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r6, -ip]! │ │ │ │ - smlawteq r6, ip, r8, lr │ │ │ │ + @ instruction: 0x0126e8bc │ │ │ │ + @ instruction: 0x0126e8ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d994 <__cxa_atexit@plt+0x1219f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -296577,16 +296577,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0126e878 │ │ │ │ - @ instruction: 0x0126e910 │ │ │ │ + @ instruction: 0x0126e858 │ │ │ │ + strdeq lr, [r6, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12da28 <__cxa_atexit@plt+0x121a88> │ │ │ │ @@ -296721,17 +296721,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126e634 │ │ │ │ - @ instruction: 0x0126e624 │ │ │ │ - @ instruction: 0x0126e60c │ │ │ │ + @ instruction: 0x0126e614 │ │ │ │ + @ instruction: 0x0126e604 │ │ │ │ + @ instruction: 0x0126e5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12dc5c <__cxa_atexit@plt+0x121cbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -296755,15 +296755,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0126e5a4 │ │ │ │ + smlawbeq r6, r4, r5, lr │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12dcc0 <__cxa_atexit@plt+0x121d20> │ │ │ │ ldr lr, [pc, #40] @ 12dcc8 <__cxa_atexit@plt+0x121d28> │ │ │ │ @@ -296853,16 +296853,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0x0126e46c │ │ │ │ - strdeq lr, [r6, -r0]! │ │ │ │ + @ instruction: 0x0126e44c │ │ │ │ + ldrdeq lr, [r6, -r0]! │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -296928,18 +296928,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - smlawteq r6, r0, r2, lr │ │ │ │ - tstpeq r6, r0, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126e2a0 │ │ │ │ + tstpeq r6, r0, ror #15 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x0126e310 │ │ │ │ + strdeq lr, [r6, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12df84 <__cxa_atexit@plt+0x121fe4> │ │ │ │ ldr r7, [pc, #52] @ 12df94 <__cxa_atexit@plt+0x121ff4> │ │ │ │ @@ -296954,15 +296954,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12df98 <__cxa_atexit@plt+0x121ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq r6, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, asr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #220] @ 12e088 <__cxa_atexit@plt+0x1220e8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297015,19 +297015,19 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0126e250 │ │ │ │ - @ instruction: 0x0126e254 │ │ │ │ - @ instruction: 0x0126e1a8 │ │ │ │ - smlawbeq r6, r4, r2, lr │ │ │ │ - @ instruction: 0x0126e244 │ │ │ │ + @ instruction: 0x0126e230 │ │ │ │ + @ instruction: 0x0126e234 │ │ │ │ + smlawbeq r6, r8, r1, lr │ │ │ │ + @ instruction: 0x0126e264 │ │ │ │ + @ instruction: 0x0126e224 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e14c <__cxa_atexit@plt+0x1221ac> │ │ │ │ @@ -297066,20 +297066,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126e0e4 │ │ │ │ - @ instruction: 0x0126e170 │ │ │ │ - @ instruction: 0x0126e174 │ │ │ │ - @ instruction: 0x0126e1a0 │ │ │ │ - @ instruction: 0x0126e158 │ │ │ │ - tstpeq r6, ip, ror #10 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r6, r4, r0, lr │ │ │ │ + @ instruction: 0x0126e150 │ │ │ │ + @ instruction: 0x0126e154 │ │ │ │ + smlawbeq r6, r0, r1, lr │ │ │ │ + @ instruction: 0x0126e138 │ │ │ │ + tstpeq r6, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e1a8 <__cxa_atexit@plt+0x122208> │ │ │ │ @@ -297092,17 +297092,17 @@ │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ ldr r7, [pc, #20] @ 12e1c4 <__cxa_atexit@plt+0x122224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq lr, [r6, -r8]! │ │ │ │ - tstpeq r6, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq lr, [r6, -r8]! │ │ │ │ + tstpeq r6, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f4f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12e1e8 <__cxa_atexit@plt+0x122248> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 6f6224 <__cxa_atexit@plt+0x6ea284> │ │ │ │ @@ -297126,15 +297126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12e24c <__cxa_atexit@plt+0x1222ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawbeq r6, r4, r0, lr │ │ │ │ + @ instruction: 0x0126e064 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297152,15 +297152,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 12e2b4 <__cxa_atexit@plt+0x122314> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126e018 │ │ │ │ + strdeq sp, [r6, -r8]! │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e2e4 <__cxa_atexit@plt+0x122344> │ │ │ │ @@ -297170,16 +297170,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 6f623c <__cxa_atexit@plt+0x6ea29c> │ │ │ │ ldr r7, [pc, #12] @ 12e2f8 <__cxa_atexit@plt+0x122358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r6, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e340 <__cxa_atexit@plt+0x1223a0> │ │ │ │ @@ -297191,16 +297191,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r6, r4, ror #7 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126df64 │ │ │ │ + tstpeq r6, r4, asr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126df44 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e3f0 <__cxa_atexit@plt+0x122450> │ │ │ │ ldr lr, [pc, #156] @ 12e410 <__cxa_atexit@plt+0x122470> │ │ │ │ @@ -297241,16 +297241,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0126de60 │ │ │ │ - ldrdeq sp, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126de40 │ │ │ │ + @ instruction: 0x0126deb4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e470 <__cxa_atexit@plt+0x1224d0> │ │ │ │ @@ -297267,15 +297267,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ add r0, r2, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126de58 │ │ │ │ + @ instruction: 0x0126de38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e4c0 <__cxa_atexit@plt+0x122520> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -297310,15 +297310,15 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0x0116f1fc │ │ │ │ + @ instruction: 0x0116f1dc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12e5a4 <__cxa_atexit@plt+0x122604> │ │ │ │ ldr r3, [pc, #104] @ 12e5b4 <__cxa_atexit@plt+0x122614> │ │ │ │ @@ -297347,16 +297347,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12e5bc <__cxa_atexit@plt+0x12261c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0116f190 │ │ │ │ - tstpeq r6, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 12e600 <__cxa_atexit@plt+0x122660> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -297365,15 +297365,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 12e5f8 <__cxa_atexit@plt+0x122658> │ │ │ │ b 12e610 <__cxa_atexit@plt+0x122670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r6, r4, lsr #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r7 │ │ │ │ cmp r9, r6 │ │ │ │ @@ -297463,25 +297463,25 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tstpeq r6, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - tstpeq r6, r0, rrx @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r0, rrx @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0126da60 │ │ │ │ - @ instruction: 0x0116efb4 │ │ │ │ - @ instruction: 0x0116efb4 │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ + tstpeq r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0126da40 │ │ │ │ + @ instruction: 0x0116ef94 │ │ │ │ + @ instruction: 0x0116ef94 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff600 │ │ │ │ - @ instruction: 0x0126db04 │ │ │ │ + @ instruction: 0x0126dae4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -297502,16 +297502,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126dabc │ │ │ │ - tsteq r6, r8, lsl #30 │ │ │ │ + @ instruction: 0x0126da9c │ │ │ │ + tsteq r6, r8, ror #29 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 12e538 <__cxa_atexit@plt+0x122598> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -297539,15 +297539,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12e8bc <__cxa_atexit@plt+0x12291c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - tsteq r6, r0, lsr #29 │ │ │ │ + tsteq r6, r0, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e8f4 <__cxa_atexit@plt+0x122954> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -297555,15 +297555,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r6, -r8]! │ │ │ │ + ldrdeq sp, [r6, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297605,15 +297605,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12e9c4 <__cxa_atexit@plt+0x122a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0116ed9c │ │ │ │ + tsteq r6, ip, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ @@ -297640,15 +297640,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ea50 <__cxa_atexit@plt+0x122ab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, r4, lsr #26 │ │ │ │ + tsteq r6, r4, lsl #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ @@ -297664,15 +297664,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126d744 │ │ │ │ + @ instruction: 0x0126d724 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297733,15 +297733,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ebc4 <__cxa_atexit@plt+0x122c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0116ebb8 │ │ │ │ + @ instruction: 0x0116eb98 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -297759,15 +297759,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ec2c <__cxa_atexit@plt+0x122c8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r6, r0, asr fp │ │ │ │ + tsteq r6, r0, lsr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -297812,15 +297812,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ed00 <__cxa_atexit@plt+0x122d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r6, r4, lsl #21 │ │ │ │ + tsteq r6, r4, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ed38 <__cxa_atexit@plt+0x122d98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -297828,15 +297828,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126d4b4 │ │ │ │ + @ instruction: 0x0126d494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ed78 <__cxa_atexit@plt+0x122dd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -297844,15 +297844,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126d474 │ │ │ │ + @ instruction: 0x0126d454 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297926,15 +297926,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12eec8 <__cxa_atexit@plt+0x122f28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r6, r0, asr #17 │ │ │ │ + tsteq r6, r0, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -297969,15 +297969,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r6, ip, lsl r8 │ │ │ │ + @ instruction: 0x0116e7fc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ @@ -298021,17 +298021,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, r4, lsl #15 │ │ │ │ - @ instruction: 0x0126d4ac │ │ │ │ - @ instruction: 0x0126d350 │ │ │ │ + tsteq r6, r4, ror #14 │ │ │ │ + smlawbeq r6, ip, r4, sp │ │ │ │ + @ instruction: 0x0126d330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f0a4 <__cxa_atexit@plt+0x123104> │ │ │ │ @@ -298048,16 +298048,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r6, r0, r2, sp │ │ │ │ - @ instruction: 0x0126d40c │ │ │ │ + @ instruction: 0x0126d2a0 │ │ │ │ + @ instruction: 0x0126d3ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f0f8 <__cxa_atexit@plt+0x123158> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -298068,17 +298068,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126d100 │ │ │ │ - @ instruction: 0x0126d0ec │ │ │ │ - @ instruction: 0x0116e5d4 │ │ │ │ + @ instruction: 0x0126d0e0 │ │ │ │ + smlawteq r6, ip, r0, sp │ │ │ │ + @ instruction: 0x0116e5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 12f170 <__cxa_atexit@plt+0x1231d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -298104,16 +298104,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0126d094 │ │ │ │ - smlawbeq r6, r4, r0, sp │ │ │ │ + @ instruction: 0x0126d074 │ │ │ │ + @ instruction: 0x0126d064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -298129,15 +298129,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12f1f8 <__cxa_atexit@plt+0x123258> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq sp, [r6, -r8]! │ │ │ │ + strheq sp, [r6, -r8]! │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298155,17 +298155,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 12f260 <__cxa_atexit@plt+0x1232c0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126d06c │ │ │ │ + @ instruction: 0x0126d04c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r6, r0, asr #10 │ │ │ │ + tsteq r6, r0, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f2c0 <__cxa_atexit@plt+0x123320> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #64] @ 12f2c8 <__cxa_atexit@plt+0x123328> │ │ │ │ @@ -298183,24 +298183,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0126cf48 │ │ │ │ - @ instruction: 0x0126d048 │ │ │ │ - @ instruction: 0x0116e4d0 │ │ │ │ + @ instruction: 0x0126cf28 │ │ │ │ + @ instruction: 0x0126d028 │ │ │ │ + @ instruction: 0x0116e4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 12f508 <__cxa_atexit@plt+0x123568> │ │ │ │ - @ instruction: 0x0116e4b0 │ │ │ │ + @ instruction: 0x0116e490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f37c <__cxa_atexit@plt+0x1233dc> │ │ │ │ @@ -298232,15 +298232,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, r4, lsl r4 │ │ │ │ + @ instruction: 0x0116e3f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 12f3c8 <__cxa_atexit@plt+0x123428> │ │ │ │ ldr r3, [pc, #40] @ 12f3dc <__cxa_atexit@plt+0x12343c> │ │ │ │ @@ -298252,15 +298252,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r4, asr #7 │ │ │ │ + tsteq r6, r4, lsr #7 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -298274,15 +298274,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 12f508 <__cxa_atexit@plt+0x123568> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r6, r0, sp, ip │ │ │ │ + @ instruction: 0x0126cda0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298295,16 +298295,16 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126cd74 │ │ │ │ - tsteq r6, r0, lsl r3 │ │ │ │ + @ instruction: 0x0126cd54 │ │ │ │ + @ instruction: 0x0116e2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f4d0 <__cxa_atexit@plt+0x123530> │ │ │ │ ldr r2, [pc, #36] @ 12f4d8 <__cxa_atexit@plt+0x123538> │ │ │ │ @@ -298315,22 +298315,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r8, asr #5 │ │ │ │ + tsteq r6, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 12f508 <__cxa_atexit@plt+0x123568> │ │ │ │ - tsteq r6, r8, lsr #5 │ │ │ │ + tsteq r6, r8, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12f580 <__cxa_atexit@plt+0x1235e0> │ │ │ │ @@ -298361,30 +298361,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, r0, lsl r2 │ │ │ │ + @ instruction: 0x0116e1f0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 12f5cc <__cxa_atexit@plt+0x12362c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 12f5c4 <__cxa_atexit@plt+0x123624> │ │ │ │ b 12f5dc <__cxa_atexit@plt+0x12363c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0116e1d4 │ │ │ │ + @ instruction: 0x0116e1b4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12f66c <__cxa_atexit@plt+0x1236cc> │ │ │ │ @@ -298466,22 +298466,22 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 12f728 <__cxa_atexit@plt+0x123788> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strdeq ip, [r6, -r0]! │ │ │ │ + ldrdeq ip, [r6, -r0]! │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - strdeq ip, [r6, -r0]! │ │ │ │ + ldrdeq ip, [r6, -r0]! │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x0126ce50 │ │ │ │ - tsteq r6, r0, asr r0 │ │ │ │ + @ instruction: 0x0126ce30 │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ @@ -298544,21 +298544,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f870 <__cxa_atexit@plt+0x1238d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r6, r8, asr #30 │ │ │ │ - @ instruction: 0x0126c9a8 │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ + smlawbeq r6, r8, r9, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - tsteq r6, r8, asr #31 │ │ │ │ - tsteq r6, r4, asr lr │ │ │ │ + tsteq r6, r8, lsr #31 │ │ │ │ + tsteq r6, r4, lsr lr │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 12f8e4 <__cxa_atexit@plt+0x123944> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -298583,16 +298583,16 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - @ instruction: 0x0126c900 │ │ │ │ - tsteq r6, r8, asr #27 │ │ │ │ + @ instruction: 0x0126c8e0 │ │ │ │ + tsteq r6, r8, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f9a0 <__cxa_atexit@plt+0x123a00> │ │ │ │ @@ -298628,30 +298628,30 @@ │ │ │ │ b 12f9b0 <__cxa_atexit@plt+0x123a10> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12f9c0 <__cxa_atexit@plt+0x123a20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116ddf0 │ │ │ │ + @ instruction: 0x0116ddd0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - tsteq r6, r4, asr #28 │ │ │ │ - @ instruction: 0x0116ddd0 │ │ │ │ + tsteq r6, r4, lsr #28 │ │ │ │ + @ instruction: 0x0116ddb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #16] @ 12f9fc <__cxa_atexit@plt+0x123a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 12f508 <__cxa_atexit@plt+0x123568> │ │ │ │ - @ instruction: 0x0126c7ec │ │ │ │ + smlawteq r6, ip, r7, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298664,16 +298664,16 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126c7b0 │ │ │ │ - tsteq r6, ip, asr #26 │ │ │ │ + @ instruction: 0x0126c790 │ │ │ │ + tsteq r6, ip, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r2, r8 │ │ │ │ @@ -298725,20 +298725,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 12fb44 <__cxa_atexit@plt+0x123ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0x0116dcd8 │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ + @ instruction: 0x0116dcb8 │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -298755,15 +298755,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12fbbc <__cxa_atexit@plt+0x123c1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r6, r4, lsl #24 │ │ │ │ + tsteq r6, r4, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12fbf8 <__cxa_atexit@plt+0x123c58> │ │ │ │ ldr r2, [pc, #32] @ 12fc00 <__cxa_atexit@plt+0x123c60> │ │ │ │ @@ -298795,15 +298795,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 12fc5c <__cxa_atexit@plt+0x123cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x0116db9c │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12fc94 <__cxa_atexit@plt+0x123cf4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -298811,15 +298811,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126c558 │ │ │ │ + @ instruction: 0x0126c538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12fcd8 <__cxa_atexit@plt+0x123d38> │ │ │ │ ldr r2, [pc, #32] @ 12fce0 <__cxa_atexit@plt+0x123d40> │ │ │ │ @@ -298851,15 +298851,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 12fd3c <__cxa_atexit@plt+0x123d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0116dabc │ │ │ │ + @ instruction: 0x0116da9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12fd84 <__cxa_atexit@plt+0x123de4> │ │ │ │ @@ -298875,15 +298875,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12fd9c <__cxa_atexit@plt+0x123dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, ip, asr sl │ │ │ │ + tsteq r6, ip, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12fe30 <__cxa_atexit@plt+0x123e90> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -298957,19 +298957,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 12fed4 <__cxa_atexit@plt+0x123f34> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - smlawbeq r6, r8, r6, ip │ │ │ │ + @ instruction: 0x0126c668 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0x0126c638 │ │ │ │ + @ instruction: 0x0126c618 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0x0126c5e4 │ │ │ │ + smlawteq r6, r4, r5, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -299006,32 +299006,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12ffa8 <__cxa_atexit@plt+0x124008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, r4, asr r8 │ │ │ │ - tsteq r6, ip, ror #16 │ │ │ │ + tsteq r6, r4, lsr r8 │ │ │ │ + tsteq r6, ip, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ffe0 <__cxa_atexit@plt+0x124040> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #20] @ 12ffe8 <__cxa_atexit@plt+0x124048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b e7e8dc <__cxa_atexit@plt+0xe7293c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126c218 │ │ │ │ - tsteq r6, r8, lsr r8 │ │ │ │ + strdeq ip, [r6, -r8]! │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130034 <__cxa_atexit@plt+0x124094> │ │ │ │ @@ -299047,16 +299047,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13004c <__cxa_atexit@plt+0x1240ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0116d7fc │ │ │ │ - @ instruction: 0x0116d7d8 │ │ │ │ + @ instruction: 0x0116d7dc │ │ │ │ + @ instruction: 0x0116d7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 13009c <__cxa_atexit@plt+0x1240fc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1300b4 <__cxa_atexit@plt+0x124114> │ │ │ │ @@ -299098,18 +299098,18 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r2, -r9] │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ - tsteq r6, r8, asr r7 │ │ │ │ - tsteq r6, r8, lsl #15 │ │ │ │ - tsteq r6, r4, lsl #15 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ + tsteq r6, r8, lsr r7 │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ + tsteq r6, r4, ror #14 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x0102039e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ @@ -299129,15 +299129,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r9, {r1, r2, lr} │ │ │ │ b e7e8dc <__cxa_atexit@plt+0xe7293c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlawbeq r6, r0, r0, ip │ │ │ │ + @ instruction: 0x0126c060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -299222,15 +299222,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ smlatbeq r2, r2, r2, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ smlatbeq r2, r8, r2, r0 │ │ │ │ - @ instruction: 0x0116d598 │ │ │ │ + tsteq r6, r8, ror r5 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ tsteq r2, sp, asr r2 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ tsteq r2, lr, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -299310,15 +299310,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 130468 <__cxa_atexit@plt+0x1244c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, ip, ror #7 │ │ │ │ + tsteq r6, ip, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1301bc <__cxa_atexit@plt+0x12421c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -299342,15 +299342,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r9, {r1, r2, lr} │ │ │ │ b e7e8dc <__cxa_atexit@plt+0xe7293c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0126bd2c │ │ │ │ + @ instruction: 0x0126bd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -299455,15 +299455,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1306ac <__cxa_atexit@plt+0x12470c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0116d1b0 │ │ │ │ + @ instruction: 0x0116d190 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -299479,16 +299479,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 13070c <__cxa_atexit@plt+0x12476c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq r6, r0, asr r1 │ │ │ │ - tsteq r6, r4, lsr #2 │ │ │ │ + tsteq r6, r0, lsr r1 │ │ │ │ + tsteq r6, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -299506,15 +299506,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130778 <__cxa_atexit@plt+0x1247d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - ldrsbeq sp, [r6, -r0] │ │ │ │ + ldrheq sp, [r6, -r0] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1307c4 <__cxa_atexit@plt+0x124824> │ │ │ │ ldr r2, [pc, #48] @ 1307cc <__cxa_atexit@plt+0x12482c> │ │ │ │ @@ -299534,15 +299534,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1301bc <__cxa_atexit@plt+0x12421c> │ │ │ │ - tsteq r6, ip, asr #32 │ │ │ │ + tsteq r6, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -299574,16 +299574,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x0126bc70 │ │ │ │ - tsteq r6, r0, ror #31 │ │ │ │ + @ instruction: 0x0126bc50 │ │ │ │ + tsteq r6, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -299622,16 +299622,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffc43c │ │ │ │ - @ instruction: 0x0116cd94 │ │ │ │ - @ instruction: 0x0126b9a8 │ │ │ │ + tsteq r6, r4, ror sp │ │ │ │ + smlawbeq r6, r8, r9, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130980 <__cxa_atexit@plt+0x1249e0> │ │ │ │ @@ -299661,15 +299661,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1309e4 <__cxa_atexit@plt+0x124a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, r8, lsl #29 │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130a2c <__cxa_atexit@plt+0x124a8c> │ │ │ │ @@ -299685,15 +299685,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130a44 <__cxa_atexit@plt+0x124aa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r8, lsr #28 │ │ │ │ + tsteq r6, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 130ad0 <__cxa_atexit@plt+0x124b30> │ │ │ │ cmp r3, #3 │ │ │ │ bne 130ac8 <__cxa_atexit@plt+0x124b28> │ │ │ │ @@ -299733,17 +299733,17 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0126b814 │ │ │ │ + strdeq fp, [r6, -r4]! │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strdeq fp, [r6, -r0]! │ │ │ │ + ldrdeq fp, [r6, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 130b38 <__cxa_atexit@plt+0x124b98> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 130b30 <__cxa_atexit@plt+0x124b90> │ │ │ │ @@ -299768,16 +299768,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0126b678 │ │ │ │ - smlawbeq r6, r4, r7, fp │ │ │ │ + @ instruction: 0x0126b658 │ │ │ │ + @ instruction: 0x0126b764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130bd4 <__cxa_atexit@plt+0x124c34> │ │ │ │ ldr r7, [pc, #52] @ 130be8 <__cxa_atexit@plt+0x124c48> │ │ │ │ tst r8, #3 │ │ │ │ @@ -299791,15 +299791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130bec <__cxa_atexit@plt+0x124c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r6, r0, lsl #25 │ │ │ │ + tsteq r6, r0, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 130c68 <__cxa_atexit@plt+0x124cc8> │ │ │ │ @@ -299867,15 +299867,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130d1c <__cxa_atexit@plt+0x124d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r6, r4, asr fp │ │ │ │ + tsteq r6, r4, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130d50 <__cxa_atexit@plt+0x124db0> │ │ │ │ @@ -299905,15 +299905,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130db4 <__cxa_atexit@plt+0x124e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0116cabc │ │ │ │ + @ instruction: 0x0116ca9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130dfc <__cxa_atexit@plt+0x124e5c> │ │ │ │ @@ -299929,15 +299929,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130e14 <__cxa_atexit@plt+0x124e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, ip, asr sl │ │ │ │ + tsteq r6, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 130ea0 <__cxa_atexit@plt+0x124f00> │ │ │ │ cmp r3, #3 │ │ │ │ bne 130e98 <__cxa_atexit@plt+0x124ef8> │ │ │ │ @@ -299995,17 +299995,17 @@ │ │ │ │ b 130f08 <__cxa_atexit@plt+0x124f68> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0x0126b5bc │ │ │ │ + @ instruction: 0x0126b59c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x0126b620 │ │ │ │ + @ instruction: 0x0126b600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130f74 <__cxa_atexit@plt+0x124fd4> │ │ │ │ @@ -300023,17 +300023,17 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #24] @ 130f94 <__cxa_atexit@plt+0x124ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, r4, lsl #15 │ │ │ │ - @ instruction: 0x0126b334 │ │ │ │ - tsteq r6, r8, ror #17 │ │ │ │ + tsteq r6, r4, ror #14 │ │ │ │ + @ instruction: 0x0126b314 │ │ │ │ + tsteq r6, r8, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 130fd4 <__cxa_atexit@plt+0x125034> │ │ │ │ ldr r7, [pc, #52] @ 130fe8 <__cxa_atexit@plt+0x125048> │ │ │ │ tst r8, #3 │ │ │ │ @@ -300047,15 +300047,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130fec <__cxa_atexit@plt+0x12504c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r6, r4, lsl #17 │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r3, r9 │ │ │ │ @@ -300095,18 +300095,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcc68 │ │ │ │ - @ instruction: 0x0126b144 │ │ │ │ - tsteq r6, r4, lsl #13 │ │ │ │ + @ instruction: 0x0126b124 │ │ │ │ + tsteq r6, r4, ror #12 │ │ │ │ @ instruction: 0xffffcc8c │ │ │ │ - @ instruction: 0x0126b190 │ │ │ │ + @ instruction: 0x0126b170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1310fc <__cxa_atexit@plt+0x12515c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -300117,17 +300117,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r6, -ip]! │ │ │ │ - @ instruction: 0x0126b130 │ │ │ │ - tsteq r6, r0, ror #14 │ │ │ │ + ldrdeq fp, [r6, -ip]! │ │ │ │ + @ instruction: 0x0126b110 │ │ │ │ + tsteq r6, r0, asr #14 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131160 <__cxa_atexit@plt+0x1251c0> │ │ │ │ add sl, r7, #12 │ │ │ │ ldr lr, [pc, #56] @ 131168 <__cxa_atexit@plt+0x1251c8> │ │ │ │ @@ -300143,15 +300143,15 @@ │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ b 6f48c8 <__cxa_atexit@plt+0x6e8928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0126b098 │ │ │ │ + @ instruction: 0x0126b078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -300167,15 +300167,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1311d0 <__cxa_atexit@plt+0x125230> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126b100 │ │ │ │ + @ instruction: 0x0126b0e0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300193,17 +300193,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 131238 <__cxa_atexit@plt+0x125298> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126b094 │ │ │ │ + @ instruction: 0x0126b074 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r6, ip, lsr #12 │ │ │ │ + tsteq r6, ip, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1312ac <__cxa_atexit@plt+0x12530c> │ │ │ │ @@ -300227,15 +300227,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0116c5b0 │ │ │ │ + @ instruction: 0x0116c590 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 13135c <__cxa_atexit@plt+0x1253bc> │ │ │ │ ldr r6, [pc, #188] @ 13139c <__cxa_atexit@plt+0x1253fc> │ │ │ │ @@ -300285,16 +300285,16 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - smlawteq r6, r8, lr, sl │ │ │ │ - tsteq r6, r4, asr #9 │ │ │ │ + @ instruction: 0x0126aea8 │ │ │ │ + tsteq r6, r4, lsr #9 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 131434 <__cxa_atexit@plt+0x125494> │ │ │ │ @@ -300325,16 +300325,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x0126ae00 │ │ │ │ - tsteq r6, r0, lsr #8 │ │ │ │ + @ instruction: 0x0126ade0 │ │ │ │ + tsteq r6, r0, lsl #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13151c <__cxa_atexit@plt+0x12557c> │ │ │ │ ldr r7, [pc, #216] @ 131544 <__cxa_atexit@plt+0x1255a4> │ │ │ │ @@ -300392,18 +300392,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0x0126afa0 │ │ │ │ - tsteq r6, r8, asr r3 │ │ │ │ - smlawbeq r6, r0, sp, sl │ │ │ │ - tsteq r6, r0, lsl r3 │ │ │ │ + smlawbeq r6, r0, pc, sl @ │ │ │ │ + tsteq r6, r8, lsr r3 │ │ │ │ + @ instruction: 0x0126ad60 │ │ │ │ + @ instruction: 0x0116c2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 131608 <__cxa_atexit@plt+0x125668> │ │ │ │ @@ -300445,17 +300445,17 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x0126aebc │ │ │ │ - smlawbeq r6, r4, ip, sl │ │ │ │ - tsteq r6, r8, asr #4 │ │ │ │ + @ instruction: 0x0126ae9c │ │ │ │ + @ instruction: 0x0126ac64 │ │ │ │ + tsteq r6, r8, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 131458 <__cxa_atexit@plt+0x1254b8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -300467,15 +300467,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126ab78 │ │ │ │ + @ instruction: 0x0126ab58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13170c <__cxa_atexit@plt+0x12576c> │ │ │ │ ldr r7, [pc, #148] @ 131734 <__cxa_atexit@plt+0x125794> │ │ │ │ @@ -300514,17 +300514,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r6, r8, ror r1 │ │ │ │ + tsteq r6, r8, asr r1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0126adb0 │ │ │ │ + @ instruction: 0x0126ad90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1317a4 <__cxa_atexit@plt+0x125804> │ │ │ │ @@ -300545,20 +300545,20 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x0126ad0c │ │ │ │ + @ instruction: 0x0126acec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 13168c <__cxa_atexit@plt+0x1256ec> │ │ │ │ - tsteq r6, ip, asr #30 │ │ │ │ + tsteq r6, ip, lsr #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1317f8 <__cxa_atexit@plt+0x125858> │ │ │ │ ldr r5, [pc, #28] @ 131808 <__cxa_atexit@plt+0x125868> │ │ │ │ @@ -300567,16 +300567,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 6f623c <__cxa_atexit@plt+0x6ea29c> │ │ │ │ ldr r7, [pc, #12] @ 13180c <__cxa_atexit@plt+0x12586c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0116c094 │ │ │ │ - @ instruction: 0x0116bef4 │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ + @ instruction: 0x0116bed4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 131854 <__cxa_atexit@plt+0x1258b4> │ │ │ │ @@ -300588,17 +300588,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116bed0 │ │ │ │ - @ instruction: 0x0126aa50 │ │ │ │ - tsteq r6, r4, lsr #32 │ │ │ │ + @ instruction: 0x0116beb0 │ │ │ │ + @ instruction: 0x0126aa30 │ │ │ │ + tsteq r6, r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131898 <__cxa_atexit@plt+0x1258f8> │ │ │ │ ldr r5, [pc, #28] @ 1318a8 <__cxa_atexit@plt+0x125908> │ │ │ │ @@ -300607,15 +300607,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 6f623c <__cxa_atexit@plt+0x6ea29c> │ │ │ │ ldr r7, [pc, #12] @ 1318ac <__cxa_atexit@plt+0x12590c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0116bff4 │ │ │ │ + @ instruction: 0x0116bfd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1318e8 <__cxa_atexit@plt+0x125948> │ │ │ │ ldr r8, [pc, #36] @ 1318f0 <__cxa_atexit@plt+0x125950> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -300625,30 +300625,30 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlabteq r1, r0, fp, lr │ │ │ │ - @ instruction: 0x0126a904 │ │ │ │ + @ instruction: 0x0126a8e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131928 <__cxa_atexit@plt+0x125988> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 131930 <__cxa_atexit@plt+0x125990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, r0, r8, sl │ │ │ │ + @ instruction: 0x0126a8a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13196c <__cxa_atexit@plt+0x1259cc> │ │ │ │ ldr r2, [pc, #32] @ 131974 <__cxa_atexit@plt+0x1259d4> │ │ │ │ @@ -300836,19 +300836,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 131c30 <__cxa_atexit@plt+0x125c90> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x0126a944 │ │ │ │ + @ instruction: 0x0126a924 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0x0126a6a0 │ │ │ │ + smlawbeq r6, r0, r6, sl │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strdeq sl, [r6, -r4]! │ │ │ │ + ldrdeq sl, [r6, -r4]! │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov ip, r8 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300884,18 +300884,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 131d00 <__cxa_atexit@plt+0x125d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #23 │ │ │ │ + tsteq r6, ip, lsl #23 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - tsteq r6, r8, lsr #20 │ │ │ │ + tsteq r6, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -300957,18 +300957,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 131e24 <__cxa_atexit@plt+0x125e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl #21 │ │ │ │ + tsteq r6, r8, ror #20 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - tsteq r6, r4, lsl #18 │ │ │ │ + tsteq r6, r4, ror #17 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131e68 <__cxa_atexit@plt+0x125ec8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -300976,16 +300976,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b e00a50 <__cxa_atexit@plt+0xdf4ab0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r6, r4, r3, sl │ │ │ │ - tsteq r6, r8, ror #16 │ │ │ │ + @ instruction: 0x0126a364 │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 131eec <__cxa_atexit@plt+0x125f4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -301015,17 +301015,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0126a328 │ │ │ │ + @ instruction: 0x0126a308 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0126a30c │ │ │ │ + @ instruction: 0x0126a2ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -301041,15 +301041,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 131f78 <__cxa_atexit@plt+0x125fd8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126a358 │ │ │ │ + @ instruction: 0x0126a338 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301067,15 +301067,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 131fe0 <__cxa_atexit@plt+0x126040> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0126a2ec │ │ │ │ + smlawteq r6, ip, r2, sl │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132064 <__cxa_atexit@plt+0x1260c4> │ │ │ │ @@ -301110,16 +301110,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq sl, [r6, -r0]! │ │ │ │ - @ instruction: 0x0126a26c │ │ │ │ + @ instruction: 0x0126a1b0 │ │ │ │ + @ instruction: 0x0126a24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1320d0 <__cxa_atexit@plt+0x126130> │ │ │ │ @@ -301131,16 +301131,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sl, [r6, -r4]! │ │ │ │ - @ instruction: 0x0116b5fc │ │ │ │ + ldrdeq sl, [r6, -r4]! │ │ │ │ + @ instruction: 0x0116b5dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132154 <__cxa_atexit@plt+0x1261b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -301169,17 +301169,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - smlawteq r6, r0, r0, sl │ │ │ │ + @ instruction: 0x0126a0a0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r6, ip, asr r5 │ │ │ │ + tsteq r6, ip, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1321d4 <__cxa_atexit@plt+0x126234> │ │ │ │ @@ -301197,15 +301197,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0116b4f8 │ │ │ │ + @ instruction: 0x0116b4d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1322b4 <__cxa_atexit@plt+0x126314> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ @@ -301270,18 +301270,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - smlawteq r6, r0, pc, r9 @ │ │ │ │ + @ instruction: 0x01269fa0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strdeq sl, [r6, -r8]! │ │ │ │ + ldrdeq sl, [r6, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13234c <__cxa_atexit@plt+0x1263ac> │ │ │ │ @@ -301290,16 +301290,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126a158 │ │ │ │ - tsteq r6, ip, ror r3 │ │ │ │ + @ instruction: 0x0126a138 │ │ │ │ + tsteq r6, ip, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301323,15 +301323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x0116b2fc │ │ │ │ + @ instruction: 0x0116b2dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 132460 <__cxa_atexit@plt+0x1264c0> │ │ │ │ @@ -301372,20 +301372,20 @@ │ │ │ │ ldr r6, [pc, #20] @ 1324a0 <__cxa_atexit@plt+0x126500> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x01269d4c │ │ │ │ - tsteq r6, ip, lsr r4 │ │ │ │ + @ instruction: 0x01269d2c │ │ │ │ + tsteq r6, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0x01269da0 │ │ │ │ - @ instruction: 0x0116b3f0 │ │ │ │ + smlawbeq r6, r0, sp, r9 │ │ │ │ + @ instruction: 0x0116b3d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 132580 <__cxa_atexit@plt+0x1265e0> │ │ │ │ @@ -301456,19 +301456,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0x01269cac │ │ │ │ - @ instruction: 0x01269c18 │ │ │ │ + smlawbeq r6, ip, ip, r9 │ │ │ │ + strdeq r9, [r6, -r8]! │ │ │ │ + tsteq r6, r8, ror #5 │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ - tsteq r6, r8, lsr #6 │ │ │ │ - @ instruction: 0x01269f30 │ │ │ │ + @ instruction: 0x01269f10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132638 <__cxa_atexit@plt+0x126698> │ │ │ │ @@ -301477,16 +301477,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01269e6c │ │ │ │ - tsteq r6, r4, ror #4 │ │ │ │ + @ instruction: 0x01269e4c │ │ │ │ + tsteq r6, r4, asr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1324c4 <__cxa_atexit@plt+0x126524> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -301503,35 +301503,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 1326ac <__cxa_atexit@plt+0x12670c> │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - @ instruction: 0x01269b9c │ │ │ │ + @ instruction: 0x01269b7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 1326d0 <__cxa_atexit@plt+0x126730> │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - @ instruction: 0x01269b78 │ │ │ │ + @ instruction: 0x01269b58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 1326f8 <__cxa_atexit@plt+0x126758> │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r9, r3, #1 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - @ instruction: 0x01269b54 │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ + @ instruction: 0x01269b34 │ │ │ │ + tsteq r6, r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13277c <__cxa_atexit@plt+0x1267dc> │ │ │ │ @@ -301562,16 +301562,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 132798 <__cxa_atexit@plt+0x1267f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0116b3b4 │ │ │ │ - tsteq r6, ip, lsl #31 │ │ │ │ + @ instruction: 0x0116b394 │ │ │ │ + tsteq r6, ip, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 1327d8 <__cxa_atexit@plt+0x126838> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301579,15 +301579,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1327d0 <__cxa_atexit@plt+0x126830> │ │ │ │ b 1327e8 <__cxa_atexit@plt+0x126848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, asr #30 │ │ │ │ + tsteq r6, ip, lsr #30 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov sl, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -301669,25 +301669,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x0116aef0 │ │ │ │ + @ instruction: 0x0116aed0 │ │ │ │ @ instruction: 0xffffb428 │ │ │ │ - @ instruction: 0x0116ae90 │ │ │ │ - @ instruction: 0x0116ae9c │ │ │ │ - @ instruction: 0x012698a8 │ │ │ │ - @ instruction: 0x0116adfc │ │ │ │ - @ instruction: 0x0116adfc │ │ │ │ - tsteq r6, ip, ror #27 │ │ │ │ - @ instruction: 0x0126996c │ │ │ │ + tsteq r6, r0, ror lr │ │ │ │ + tsteq r6, ip, ror lr │ │ │ │ + smlawbeq r6, r8, r8, r9 │ │ │ │ + @ instruction: 0x0116addc │ │ │ │ + @ instruction: 0x0116addc │ │ │ │ + tsteq r6, ip, asr #27 │ │ │ │ + @ instruction: 0x0126994c │ │ │ │ @ instruction: 0xffffb438 │ │ │ │ - @ instruction: 0x0126993c │ │ │ │ + @ instruction: 0x0126991c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132a1c <__cxa_atexit@plt+0x126a7c> │ │ │ │ @@ -301734,15 +301734,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0126985c │ │ │ │ + @ instruction: 0x0126983c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132aa4 <__cxa_atexit@plt+0x126b04> │ │ │ │ @@ -301761,15 +301761,15 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawteq r6, ip, r7, r9 │ │ │ │ + @ instruction: 0x012697ac │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 132ad8 <__cxa_atexit@plt+0x126b38> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -301805,16 +301805,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126977c │ │ │ │ - @ instruction: 0x0116abbc │ │ │ │ + @ instruction: 0x0126975c │ │ │ │ + @ instruction: 0x0116ab9c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 132be4 <__cxa_atexit@plt+0x126c44> │ │ │ │ ldr r3, [pc, #104] @ 132bf4 <__cxa_atexit@plt+0x126c54> │ │ │ │ @@ -301843,16 +301843,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 132bfc <__cxa_atexit@plt+0x126c5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, r8, asr pc │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ + tsteq r6, r8, lsr pc │ │ │ │ + tsteq r6, r8, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 132c40 <__cxa_atexit@plt+0x126ca0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301861,15 +301861,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 132c38 <__cxa_atexit@plt+0x126c98> │ │ │ │ b 132c50 <__cxa_atexit@plt+0x126cb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r4, ror #21 │ │ │ │ + tsteq r6, r4, asr #21 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r7 │ │ │ │ cmp r9, r6 │ │ │ │ @@ -301963,26 +301963,26 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r6, r0, lsl #21 │ │ │ │ + tsteq r6, r0, ror #20 │ │ │ │ @ instruction: 0xffffafb0 │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ - @ instruction: 0x01269410 │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ - tsteq r6, r4, asr r9 │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ + strdeq r9, [r6, -r0]! │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ + tsteq r6, r4, lsr r9 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0x012694b8 │ │ │ │ @ instruction: 0xffffafc0 │ │ │ │ - smlawteq r6, r4, r4, r9 │ │ │ │ + @ instruction: 0x012694a4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 132e2c <__cxa_atexit@plt+0x126e8c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -302019,16 +302019,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01269428 │ │ │ │ - tsteq r6, ip, lsl r8 │ │ │ │ + @ instruction: 0x01269408 │ │ │ │ + @ instruction: 0x0116a7fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132f1c <__cxa_atexit@plt+0x126f7c> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #64] @ 132f24 <__cxa_atexit@plt+0x126f84> │ │ │ │ @@ -302046,24 +302046,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012692ec │ │ │ │ - @ instruction: 0x012693ec │ │ │ │ - tsteq r6, ip, lsr #15 │ │ │ │ + smlawteq r6, ip, r2, r9 │ │ │ │ + smlawteq r6, ip, r3, r9 │ │ │ │ + tsteq r6, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13326c <__cxa_atexit@plt+0x1272cc> │ │ │ │ - tsteq r6, ip, lsl #15 │ │ │ │ + tsteq r6, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132fd8 <__cxa_atexit@plt+0x127038> │ │ │ │ @@ -302095,15 +302095,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0116a6f0 │ │ │ │ + @ instruction: 0x0116a6d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 133024 <__cxa_atexit@plt+0x127084> │ │ │ │ ldr r3, [pc, #40] @ 133038 <__cxa_atexit@plt+0x127098> │ │ │ │ @@ -302115,15 +302115,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r0, lsr #13 │ │ │ │ + tsteq r6, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -302137,16 +302137,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 13326c <__cxa_atexit@plt+0x1272cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01269164 │ │ │ │ - tsteq r6, r4, asr #12 │ │ │ │ + @ instruction: 0x01269144 │ │ │ │ + tsteq r6, r4, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 133100 <__cxa_atexit@plt+0x127160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -302172,16 +302172,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01269104 │ │ │ │ - strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x012690e4 │ │ │ │ + ldrdeq r9, [r6, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -302197,15 +302197,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 133188 <__cxa_atexit@plt+0x1271e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01269148 │ │ │ │ + @ instruction: 0x01269128 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -302223,17 +302223,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1331f0 <__cxa_atexit@plt+0x127250> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrdeq r9, [r6, -ip]! │ │ │ │ + strheq r9, [r6, -ip]! │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r6, r4, ror #9 │ │ │ │ + tsteq r6, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133234 <__cxa_atexit@plt+0x127294> │ │ │ │ ldr r2, [pc, #36] @ 13323c <__cxa_atexit@plt+0x12729c> │ │ │ │ @@ -302244,22 +302244,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0116a49c │ │ │ │ + tsteq r6, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13326c <__cxa_atexit@plt+0x1272cc> │ │ │ │ - tsteq r6, ip, ror r4 │ │ │ │ + tsteq r6, ip, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1332d8 <__cxa_atexit@plt+0x127338> │ │ │ │ @@ -302287,30 +302287,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0116a3f0 │ │ │ │ + @ instruction: 0x0116a3d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 133324 <__cxa_atexit@plt+0x127384> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 13331c <__cxa_atexit@plt+0x12737c> │ │ │ │ b 133334 <__cxa_atexit@plt+0x127394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0116a3b4 │ │ │ │ + @ instruction: 0x0116a394 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1333c4 <__cxa_atexit@plt+0x127424> │ │ │ │ @@ -302386,20 +302386,20 @@ │ │ │ │ b 133464 <__cxa_atexit@plt+0x1274c4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0x01269098 │ │ │ │ + @ instruction: 0x01269078 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq r6, r8, sp, r8 │ │ │ │ + @ instruction: 0x01268d68 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strdeq r9, [r6, -r8]! │ │ │ │ - tsteq r6, r0, asr r2 │ │ │ │ + ldrdeq r9, [r6, -r8]! │ │ │ │ + tsteq r6, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -302422,15 +302422,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x0116a1d0 │ │ │ │ + @ instruction: 0x0116a1b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 133574 <__cxa_atexit@plt+0x1275d4> │ │ │ │ @@ -302457,30 +302457,30 @@ │ │ │ │ b 133584 <__cxa_atexit@plt+0x1275e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133594 <__cxa_atexit@plt+0x1275f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #11 │ │ │ │ + tsteq r6, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, r8, lsl #3 │ │ │ │ - tsteq r6, r8, lsr r1 │ │ │ │ + tsteq r6, r8, ror #2 │ │ │ │ + tsteq r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #16] @ 1335cc <__cxa_atexit@plt+0x12762c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 13326c <__cxa_atexit@plt+0x1272cc> │ │ │ │ - @ instruction: 0x01268c1c │ │ │ │ - tsteq r6, r4, ror r5 │ │ │ │ + strdeq r8, [r6, -ip]! │ │ │ │ + tsteq r6, r4, asr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13363c <__cxa_atexit@plt+0x12769c> │ │ │ │ @@ -302507,18 +302507,18 @@ │ │ │ │ b 13364c <__cxa_atexit@plt+0x1276ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13365c <__cxa_atexit@plt+0x1276bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116a4f8 │ │ │ │ + @ instruction: 0x0116a4d8 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r6, r0, asr #1 │ │ │ │ + tsteq r6, r0, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1336d4 <__cxa_atexit@plt+0x127734> │ │ │ │ ldr r3, [pc, #112] @ 1336fc <__cxa_atexit@plt+0x12775c> │ │ │ │ @@ -302548,17 +302548,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffff975c │ │ │ │ - @ instruction: 0x01169fdc │ │ │ │ - ldrdeq r8, [r6, -ip]! │ │ │ │ - @ instruction: 0x01169fd4 │ │ │ │ + @ instruction: 0x01169fbc │ │ │ │ + @ instruction: 0x01268dbc │ │ │ │ + @ instruction: 0x01169fb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133764 <__cxa_atexit@plt+0x1277c4> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #64] @ 13376c <__cxa_atexit@plt+0x1277cc> │ │ │ │ @@ -302576,24 +302576,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01268aa4 │ │ │ │ - @ instruction: 0x01268ba4 │ │ │ │ - tsteq r6, r4, ror #30 │ │ │ │ + smlawbeq r6, r4, sl, r8 │ │ │ │ + smlawbeq r6, r4, fp, r8 │ │ │ │ + tsteq r6, r4, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 133ab4 <__cxa_atexit@plt+0x127b14> │ │ │ │ - tsteq r6, r4, asr #30 │ │ │ │ + tsteq r6, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133820 <__cxa_atexit@plt+0x127880> │ │ │ │ @@ -302625,15 +302625,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, r8, lsr #29 │ │ │ │ + tsteq r6, r8, lsl #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 13386c <__cxa_atexit@plt+0x1278cc> │ │ │ │ ldr r3, [pc, #40] @ 133880 <__cxa_atexit@plt+0x1278e0> │ │ │ │ @@ -302645,15 +302645,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r8, asr lr │ │ │ │ + tsteq r6, r8, lsr lr │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -302667,16 +302667,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 133ab4 <__cxa_atexit@plt+0x127b14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0126891c │ │ │ │ - @ instruction: 0x01169dfc │ │ │ │ + strdeq r8, [r6, -ip]! │ │ │ │ + @ instruction: 0x01169ddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 133948 <__cxa_atexit@plt+0x1279a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -302702,16 +302702,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x012688bc │ │ │ │ - @ instruction: 0x012688ac │ │ │ │ + @ instruction: 0x0126889c │ │ │ │ + smlawbeq r6, ip, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -302727,15 +302727,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1339d0 <__cxa_atexit@plt+0x127a30> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01268900 │ │ │ │ + @ instruction: 0x012688e0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -302753,17 +302753,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 133a38 <__cxa_atexit@plt+0x127a98> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01268894 │ │ │ │ + @ instruction: 0x01268874 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x01169c9c │ │ │ │ + tsteq r6, ip, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133a7c <__cxa_atexit@plt+0x127adc> │ │ │ │ ldr r2, [pc, #36] @ 133a84 <__cxa_atexit@plt+0x127ae4> │ │ │ │ @@ -302774,22 +302774,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r4, asr ip │ │ │ │ + tsteq r6, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 133ab4 <__cxa_atexit@plt+0x127b14> │ │ │ │ - tsteq r6, r4, lsr ip │ │ │ │ + tsteq r6, r4, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 133b20 <__cxa_atexit@plt+0x127b80> │ │ │ │ @@ -302817,30 +302817,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, r8, lsr #23 │ │ │ │ + tsteq r6, r8, lsl #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 133b6c <__cxa_atexit@plt+0x127bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 133b64 <__cxa_atexit@plt+0x127bc4> │ │ │ │ b 133b7c <__cxa_atexit@plt+0x127bdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, ip, ror #22 │ │ │ │ + tsteq r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 133c0c <__cxa_atexit@plt+0x127c6c> │ │ │ │ @@ -302935,21 +302935,21 @@ │ │ │ │ b 133cf8 <__cxa_atexit@plt+0x127d58> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq r8, [r6, -r8]! @ │ │ │ │ + ldrdeq r8, [r6, -r8]! @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0x01268850 │ │ │ │ + @ instruction: 0x01268830 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x012688b0 │ │ │ │ - @ instruction: 0x011699b8 │ │ │ │ + @ instruction: 0x01268890 │ │ │ │ + @ instruction: 0x01169998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 133d54 <__cxa_atexit@plt+0x127db4> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -302963,16 +302963,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 133d7c <__cxa_atexit@plt+0x127ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01268468 │ │ │ │ - tsteq r6, ip, asr r9 │ │ │ │ + @ instruction: 0x01268448 │ │ │ │ + tsteq r6, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -302995,15 +302995,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x011698dc │ │ │ │ + @ instruction: 0x011698bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 133e68 <__cxa_atexit@plt+0x127ec8> │ │ │ │ @@ -303030,30 +303030,30 @@ │ │ │ │ b 133e78 <__cxa_atexit@plt+0x127ed8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133e88 <__cxa_atexit@plt+0x127ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #25 │ │ │ │ + tsteq r6, r0, asr #25 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, r4, lsl sp │ │ │ │ - tsteq r6, r4, asr #16 │ │ │ │ + @ instruction: 0x01169cf4 │ │ │ │ + tsteq r6, r4, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #16] @ 133ec0 <__cxa_atexit@plt+0x127f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 133ab4 <__cxa_atexit@plt+0x127b14> │ │ │ │ - @ instruction: 0x01268328 │ │ │ │ - @ instruction: 0x01169c94 │ │ │ │ + @ instruction: 0x01268308 │ │ │ │ + tsteq r6, r4, ror ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 133f30 <__cxa_atexit@plt+0x127f90> │ │ │ │ @@ -303080,18 +303080,18 @@ │ │ │ │ b 133f40 <__cxa_atexit@plt+0x127fa0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133f50 <__cxa_atexit@plt+0x127fb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl ip │ │ │ │ + @ instruction: 0x01169bf8 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r6, ip, asr #24 │ │ │ │ + tsteq r6, ip, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133ff0 <__cxa_atexit@plt+0x128050> │ │ │ │ ldr r1, [pc, #144] @ 134010 <__cxa_atexit@plt+0x128070> │ │ │ │ @@ -303129,17 +303129,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01268254 │ │ │ │ - @ instruction: 0x01268314 │ │ │ │ - @ instruction: 0x01268374 │ │ │ │ + @ instruction: 0x01268234 │ │ │ │ + strdeq r8, [r6, -r4]! │ │ │ │ + @ instruction: 0x01268354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 134064 <__cxa_atexit@plt+0x1280c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -303158,16 +303158,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01268290 │ │ │ │ - @ instruction: 0x012682ec │ │ │ │ + @ instruction: 0x01268270 │ │ │ │ + smlawteq r6, ip, r2, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303225,17 +303225,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r8, [r6, -r4]! │ │ │ │ - tsteq r6, ip, lsl #20 │ │ │ │ - @ instruction: 0x01268148 │ │ │ │ + strheq r8, [r6, -r4]! │ │ │ │ + tsteq r6, ip, ror #19 │ │ │ │ + @ instruction: 0x01268128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1341e4 <__cxa_atexit@plt+0x128244> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -303254,16 +303254,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsl #19 │ │ │ │ - smlawteq r6, r0, r0, r8 │ │ │ │ + tsteq r6, r4, ror #18 │ │ │ │ + @ instruction: 0x012680a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303295,15 +303295,15 @@ │ │ │ │ sub r9, r6, #2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r6, ip, lsr #17 │ │ │ │ + tsteq r6, ip, lsl #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303349,20 +303349,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 134384 <__cxa_atexit@plt+0x1283e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, ip, ror #15 │ │ │ │ - tsteq r6, r4, lsr #16 │ │ │ │ + tsteq r6, ip, asr #15 │ │ │ │ + tsteq r6, r4, lsl #16 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - tsteq r6, ip, lsr r8 │ │ │ │ - @ instruction: 0x011697dc │ │ │ │ + tsteq r6, ip, lsl r8 │ │ │ │ + @ instruction: 0x011697bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303408,19 +303408,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 134470 <__cxa_atexit@plt+0x1284d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq r6, r0, lsl #14 │ │ │ │ - tsteq r6, r8, lsr r7 │ │ │ │ + tsteq r6, r0, ror #13 │ │ │ │ + tsteq r6, r8, lsl r7 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ + tsteq r6, r0, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 134528 <__cxa_atexit@plt+0x128588> │ │ │ │ @@ -303464,15 +303464,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01267da8 │ │ │ │ + smlawbeq r6, r8, sp, r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1345c0 <__cxa_atexit@plt+0x128620> │ │ │ │ @@ -303495,16 +303495,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ stm sl, {r0, r2, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01267d20 │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + @ instruction: 0x01267d00 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 134674 <__cxa_atexit@plt+0x1286d4> │ │ │ │ ldr r2, [pc, #144] @ 134684 <__cxa_atexit@plt+0x1286e4> │ │ │ │ @@ -303543,17 +303543,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13468c <__cxa_atexit@plt+0x1286ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r8, lsr r5 │ │ │ │ - @ instruction: 0x01267c44 │ │ │ │ - @ instruction: 0x01169094 │ │ │ │ + tsteq r6, r8, lsl r5 │ │ │ │ + @ instruction: 0x01267c24 │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ble 1346d0 <__cxa_atexit@plt+0x128730> │ │ │ │ ldr r2, [pc, #60] @ 1346f4 <__cxa_atexit@plt+0x128754> │ │ │ │ @@ -303570,16 +303570,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawteq r6, r0, fp, r7 │ │ │ │ - tsteq r6, ip, lsr #32 │ │ │ │ + @ instruction: 0x01267ba0 │ │ │ │ + tsteq r6, ip │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov sl, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -303670,31 +303670,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x01168fd0 │ │ │ │ + @ instruction: 0x01168fb0 │ │ │ │ @ instruction: 0xffff9504 │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ - @ instruction: 0x01267964 │ │ │ │ - @ instruction: 0x01168eb8 │ │ │ │ - @ instruction: 0x01168eb8 │ │ │ │ - tsteq r6, r8, lsr #29 │ │ │ │ - @ instruction: 0x01267a9c │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ + @ instruction: 0x01267944 │ │ │ │ + @ instruction: 0x01168e98 │ │ │ │ + @ instruction: 0x01168e98 │ │ │ │ + tsteq r6, r8, lsl #29 │ │ │ │ + @ instruction: 0x01267a7c │ │ │ │ @ instruction: 0xffff9518 │ │ │ │ - @ instruction: 0x01267a1c │ │ │ │ - @ instruction: 0x011692f8 │ │ │ │ + strdeq r7, [r6, -ip]! │ │ │ │ + @ instruction: 0x011692d8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1345e0 <__cxa_atexit@plt+0x128640> │ │ │ │ - @ instruction: 0x011692f4 │ │ │ │ + @ instruction: 0x011692d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 134940 <__cxa_atexit@plt+0x1289a0> │ │ │ │ ldr r3, [pc, #124] @ 134968 <__cxa_atexit@plt+0x1289c8> │ │ │ │ @@ -303727,18 +303727,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01169290 │ │ │ │ - @ instruction: 0x011692b4 │ │ │ │ - @ instruction: 0x01267978 │ │ │ │ - tsteq r6, r8, asr #4 │ │ │ │ + tsteq r6, r0, ror r2 │ │ │ │ + @ instruction: 0x01169294 │ │ │ │ + @ instruction: 0x01267958 │ │ │ │ + tsteq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1349bc <__cxa_atexit@plt+0x128a1c> │ │ │ │ @@ -303750,17 +303750,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr #4 │ │ │ │ - @ instruction: 0x012678e8 │ │ │ │ - tsteq r6, r8, lsl r2 │ │ │ │ + tsteq r6, r4, lsl #4 │ │ │ │ + smlawteq r6, r8, r8, r7 │ │ │ │ + @ instruction: 0x011691f8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 134a0c <__cxa_atexit@plt+0x128a6c> │ │ │ │ ldr r3, [pc, #36] @ 134a18 <__cxa_atexit@plt+0x128a78> │ │ │ │ @@ -303771,25 +303771,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r6, -r4]! │ │ │ │ - tsteq r6, r8, asr #3 │ │ │ │ + @ instruction: 0x012677b4 │ │ │ │ + tsteq r6, r8, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 134a40 <__cxa_atexit@plt+0x128aa0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x011691b4 │ │ │ │ - tsteq r6, r4, lsr #3 │ │ │ │ + @ instruction: 0x01169194 │ │ │ │ + tsteq r6, r4, lsl #3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134aa0 <__cxa_atexit@plt+0x128b00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -303813,16 +303813,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ tsteq r1, r5, ror r9 │ │ │ │ - @ instruction: 0x01267754 │ │ │ │ - tsteq r6, r0, lsr #27 │ │ │ │ + @ instruction: 0x01267734 │ │ │ │ + tsteq r6, r0, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp r2, fp │ │ │ │ bcc 134b48 <__cxa_atexit@plt+0x128ba8> │ │ │ │ ldr r1, [pc, #100] @ 134b50 <__cxa_atexit@plt+0x128bb0> │ │ │ │ @@ -303850,15 +303850,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r4, lsl sp │ │ │ │ + @ instruction: 0x01168cf4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 134b90 <__cxa_atexit@plt+0x128bf0> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r5, #8 │ │ │ │ @@ -303896,16 +303896,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 134c18 <__cxa_atexit@plt+0x128c78> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawteq r6, r8, r6, r7 │ │ │ │ - smlawteq r6, ip, r6, r7 │ │ │ │ + @ instruction: 0x012676a8 │ │ │ │ + @ instruction: 0x012676ac │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303930,16 +303930,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 134ca0 <__cxa_atexit@plt+0x128d00> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01267658 │ │ │ │ - @ instruction: 0x01267644 │ │ │ │ + @ instruction: 0x01267638 │ │ │ │ + @ instruction: 0x01267624 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134cdc <__cxa_atexit@plt+0x128d3c> │ │ │ │ ldr r2, [pc, #36] @ 134ce4 <__cxa_atexit@plt+0x128d44> │ │ │ │ @@ -303949,16 +303949,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126751c │ │ │ │ - @ instruction: 0x01267630 │ │ │ │ + strdeq r7, [r6, -ip]! │ │ │ │ + @ instruction: 0x01267610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134d24 <__cxa_atexit@plt+0x128d84> │ │ │ │ ldr r2, [pc, #36] @ 134d2c <__cxa_atexit@plt+0x128d8c> │ │ │ │ ldr r1, [pc, #36] @ 134d30 <__cxa_atexit@plt+0x128d90> │ │ │ │ @@ -303967,17 +303967,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01168ed8 │ │ │ │ - smlawteq r6, r8, r4, r7 │ │ │ │ - tsteq r6, r4, lsr fp │ │ │ │ + @ instruction: 0x01168eb8 │ │ │ │ + @ instruction: 0x012674a8 │ │ │ │ + tsteq r6, r4, lsl fp │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134dc8 <__cxa_atexit@plt+0x128e28> │ │ │ │ ldr r0, [r7, #5] │ │ │ │ @@ -304063,25 +304063,25 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #32] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0126749c │ │ │ │ - @ instruction: 0x012673bc │ │ │ │ + @ instruction: 0x0126747c │ │ │ │ + @ instruction: 0x0126739c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x011689b4 │ │ │ │ + @ instruction: 0x01168994 │ │ │ │ andeq r1, r0, r8, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 134dd0 <__cxa_atexit@plt+0x128e30> │ │ │ │ - @ instruction: 0x01168998 │ │ │ │ + tsteq r6, r8, ror r9 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #68] @ 134f30 <__cxa_atexit@plt+0x128f90> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -304096,15 +304096,15 @@ │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267310 │ │ │ │ + strdeq r7, [r6, -r0]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 134ff0 <__cxa_atexit@plt+0x129050> │ │ │ │ ldr lr, [pc, #184] @ 13500c <__cxa_atexit@plt+0x12906c> │ │ │ │ @@ -304151,28 +304151,28 @@ │ │ │ │ ldr r7, [pc, #32] @ 135018 <__cxa_atexit@plt+0x129078> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #32] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01267348 │ │ │ │ + @ instruction: 0x01267328 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01267360 │ │ │ │ + @ instruction: 0x01267340 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012673b0 │ │ │ │ + @ instruction: 0x01267390 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ andeq r1, r0, r8, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 134f34 <__cxa_atexit@plt+0x128f94> │ │ │ │ - tsteq r6, ip, lsr #16 │ │ │ │ + tsteq r6, ip, lsl #16 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #88] @ 1350b0 <__cxa_atexit@plt+0x129110> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -304192,17 +304192,17 @@ │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012671a4 │ │ │ │ - @ instruction: 0x01267230 │ │ │ │ - @ instruction: 0x011687b4 │ │ │ │ + smlawbeq r6, r4, r1, r7 │ │ │ │ + @ instruction: 0x01267210 │ │ │ │ + @ instruction: 0x01168794 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 135118 <__cxa_atexit@plt+0x129178> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -304218,16 +304218,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126712c │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ + @ instruction: 0x0126710c │ │ │ │ + tsteq r6, r0, lsr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1351c0 <__cxa_atexit@plt+0x129220> │ │ │ │ add r8, r3, #12 │ │ │ │ @@ -304267,18 +304267,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0126707c │ │ │ │ - @ instruction: 0x01267118 │ │ │ │ - @ instruction: 0x01267074 │ │ │ │ - tsteq r6, r4, lsl #13 │ │ │ │ + qsubeq r7, ip, r6 │ │ │ │ + strdeq r7, [r6, -r8]! │ │ │ │ + qsubeq r7, r4, r6 │ │ │ │ + tsteq r6, r4, ror #12 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #64] @ 135248 <__cxa_atexit@plt+0x1292a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -304294,17 +304294,17 @@ │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r8, fp │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r6, -r8]! │ │ │ │ - smlawbeq r6, r4, r0, r7 │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ + ldrdeq r6, [r6, -r8]! │ │ │ │ + @ instruction: 0x01267064 │ │ │ │ + @ instruction: 0x011685f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1352bc <__cxa_atexit@plt+0x12931c> │ │ │ │ @@ -304327,15 +304327,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ + tsteq r6, r0, lsl #11 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 135328 <__cxa_atexit@plt+0x129388> │ │ │ │ ldr r3, [pc, #92] @ 135348 <__cxa_atexit@plt+0x1293a8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -304360,15 +304360,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, ip, lsl r5 │ │ │ │ + @ instruction: 0x011684fc │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 135388 <__cxa_atexit@plt+0x1293e8> │ │ │ │ ldr r2, [pc, #36] @ 135394 <__cxa_atexit@plt+0x1293f4> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -304378,24 +304378,24 @@ │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ b 6f48c8 <__cxa_atexit@plt+0x6e8928> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011684d4 │ │ │ │ + @ instruction: 0x011684b4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 134d44 <__cxa_atexit@plt+0x128da4> │ │ │ │ - tsteq r6, ip, lsr #9 │ │ │ │ + tsteq r6, ip, lsl #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 135438 <__cxa_atexit@plt+0x129498> │ │ │ │ @@ -304422,15 +304422,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 135548 <__cxa_atexit@plt+0x1295a8> │ │ │ │ @@ -304491,15 +304491,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - @ instruction: 0x01266f98 │ │ │ │ + @ instruction: 0x01266f78 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1355b4 <__cxa_atexit@plt+0x129614> │ │ │ │ @@ -304517,15 +304517,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e82d2c <__cxa_atexit@plt+0xe76d8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01266c2c │ │ │ │ + @ instruction: 0x01266c0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -304560,17 +304560,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlawteq r6, r4, fp, r6 │ │ │ │ + @ instruction: 0x01266ba4 │ │ │ │ smlatteq r1, r5, sp, sl │ │ │ │ - @ instruction: 0x011681f0 │ │ │ │ + @ instruction: 0x011681d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1356f4 <__cxa_atexit@plt+0x129754> │ │ │ │ @@ -304598,15 +304598,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r4, ror #2 │ │ │ │ + tsteq r6, r4, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 13573c <__cxa_atexit@plt+0x12979c> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -304642,16 +304642,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1357c0 <__cxa_atexit@plt+0x129820> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01266b20 │ │ │ │ - @ instruction: 0x01266b24 │ │ │ │ + @ instruction: 0x01266b00 │ │ │ │ + @ instruction: 0x01266b04 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304674,25 +304674,25 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 135840 <__cxa_atexit@plt+0x1298a0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01266ab0 │ │ │ │ - @ instruction: 0x01266a9c │ │ │ │ + @ instruction: 0x01266a90 │ │ │ │ + @ instruction: 0x01266a7c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r6, r8 │ │ │ │ + tsteq r6, r8, ror #31 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13588c <__cxa_atexit@plt+0x1298ec> │ │ │ │ str r7, [r5, #-12]! │ │ │ │ @@ -304837,25 +304837,25 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r3 │ │ │ │ - @ instruction: 0x012669b0 │ │ │ │ + @ instruction: 0x01266990 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - smlawbeq r6, r0, r9, r6 │ │ │ │ + @ instruction: 0x01266960 │ │ │ │ @ instruction: 0xfffff094 │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ - @ instruction: 0x0126696c │ │ │ │ + @ instruction: 0x0126694c │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 135bb4 <__cxa_atexit@plt+0x129c14> │ │ │ │ ldr r2, [r9, #1] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -304919,21 +304919,21 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 135af0 <__cxa_atexit@plt+0x129b50> │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 135c94 <__cxa_atexit@plt+0x129cf4> │ │ │ │ @@ -304962,24 +304962,24 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01167bb4 │ │ │ │ + @ instruction: 0x01167b94 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ - @ instruction: 0x01167b90 │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -305008,24 +305008,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 135d74 <__cxa_atexit@plt+0x129dd4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01266578 │ │ │ │ + @ instruction: 0x01266558 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01167af4 │ │ │ │ + @ instruction: 0x01167ad4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ - @ instruction: 0x01167ad8 │ │ │ │ + @ instruction: 0x01167ab8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -305059,15 +305059,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffeedc │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xffffef0c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r6, r0, lsr sl │ │ │ │ + tsteq r6, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -305145,36 +305145,36 @@ │ │ │ │ b 135f84 <__cxa_atexit@plt+0x129fe4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 135f98 <__cxa_atexit@plt+0x129ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ - tsteq r6, r4, ror ip │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ + tsteq r6, r4, asr ip │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffeb48 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - tsteq r6, r0, lsr #15 │ │ │ │ - @ instruction: 0x0126634c │ │ │ │ - @ instruction: 0x011678bc │ │ │ │ + tsteq r6, r0, lsl #15 │ │ │ │ + @ instruction: 0x0126632c │ │ │ │ + @ instruction: 0x0116789c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp r3, fp │ │ │ │ bcc 135fdc <__cxa_atexit@plt+0x12a03c> │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 135894 <__cxa_atexit@plt+0x1298f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl ip │ │ │ │ + @ instruction: 0x01167bf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1360d4 <__cxa_atexit@plt+0x12a134> │ │ │ │ ldr r3, [pc, #252] @ 136108 <__cxa_atexit@plt+0x12a168> │ │ │ │ @@ -305239,23 +305239,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 136110 <__cxa_atexit@plt+0x12a170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r6, r0, lsl fp │ │ │ │ - tsteq r6, r0, lsl #22 │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ + @ instruction: 0x01167af0 │ │ │ │ + tsteq r6, r0, ror #21 │ │ │ │ + tsteq r6, r8, lsl fp │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffe9f8 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - tsteq r6, r0, asr r6 │ │ │ │ - strdeq r6, [r6, -ip]! │ │ │ │ - @ instruction: 0x01167ad0 │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ + ldrdeq r6, [r6, -ip]! │ │ │ │ + @ instruction: 0x01167ab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r3, r2, #8 │ │ │ │ @@ -305306,21 +305306,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 13621c <__cxa_atexit@plt+0x12a27c> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ bx r2 │ │ │ │ - @ instruction: 0x011679f8 │ │ │ │ - @ instruction: 0x011679f8 │ │ │ │ + @ instruction: 0x011679d8 │ │ │ │ + @ instruction: 0x011679d8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ - tsteq r6, r4, lsr #10 │ │ │ │ - ldrdeq r6, [r6, -r0]! │ │ │ │ + tsteq r6, r4, lsl #10 │ │ │ │ + strheq r6, [r6, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13629c <__cxa_atexit@plt+0x12a2fc> │ │ │ │ ldr r3, [pc, #112] @ 1362c4 <__cxa_atexit@plt+0x12a324> │ │ │ │ @@ -305350,16 +305350,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r8, ror r9 │ │ │ │ - @ instruction: 0x01266018 │ │ │ │ + tsteq r6, r8, asr r9 │ │ │ │ + strdeq r5, [r6, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13630c <__cxa_atexit@plt+0x12a36c> │ │ │ │ @@ -305370,15 +305370,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01265f94 │ │ │ │ + @ instruction: 0x01265f74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -305391,16 +305391,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 136370 <__cxa_atexit@plt+0x12a3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266150 │ │ │ │ - tsteq r6, r0, asr #17 │ │ │ │ + @ instruction: 0x01266130 │ │ │ │ + tsteq r6, r0, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1363dc <__cxa_atexit@plt+0x12a43c> │ │ │ │ ldr r3, [pc, #112] @ 136404 <__cxa_atexit@plt+0x12a464> │ │ │ │ @@ -305430,16 +305430,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ - ldrdeq r6, [r6, -r4]! │ │ │ │ + tsteq r6, r0, lsr #16 │ │ │ │ + strheq r6, [r6, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13644c <__cxa_atexit@plt+0x12a4ac> │ │ │ │ @@ -305450,15 +305450,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - qsubeq r6, r0, r6 │ │ │ │ + @ instruction: 0x01266030 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13649c <__cxa_atexit@plt+0x12a4fc> │ │ │ │ ldr lr, [pc, #60] @ 1364b4 <__cxa_atexit@plt+0x12a514> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -305473,16 +305473,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1364b8 <__cxa_atexit@plt+0x12a518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266018 │ │ │ │ - tsteq r6, r0, lsl #15 │ │ │ │ + strdeq r5, [r6, -r8]! │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -305503,16 +305503,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 136530 <__cxa_atexit@plt+0x12a590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01265fa0 │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ + smlawbeq r6, r0, pc, r5 @ │ │ │ │ + tsteq r6, r8, ror #13 │ │ │ │ @ instruction: 0x01019fb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ smlabteq r1, r5, pc, r9 @ │ │ │ │ @@ -305581,16 +305581,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x011675f0 │ │ │ │ - @ instruction: 0x01265c44 │ │ │ │ + @ instruction: 0x011675d0 │ │ │ │ + @ instruction: 0x01265c24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1366e4 <__cxa_atexit@plt+0x12a744> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -305614,15 +305614,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlawbeq r6, ip, fp, r5 │ │ │ │ + @ instruction: 0x01265b6c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136730 <__cxa_atexit@plt+0x12a790> │ │ │ │ @@ -305635,15 +305635,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01265b24 │ │ │ │ + @ instruction: 0x01265b04 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -305657,16 +305657,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 136798 <__cxa_atexit@plt+0x12a7f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #9 │ │ │ │ - @ instruction: 0x011674b8 │ │ │ │ + tsteq r6, r4, lsr #9 │ │ │ │ + @ instruction: 0x01167498 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -305699,15 +305699,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13683c <__cxa_atexit@plt+0x12a89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, r8, lsl r4 │ │ │ │ + @ instruction: 0x011673f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #36] @ 136874 <__cxa_atexit@plt+0x12a8d4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305785,16 +305785,16 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x01265b4c │ │ │ │ - @ instruction: 0x01265940 │ │ │ │ + @ instruction: 0x01265b2c │ │ │ │ + @ instruction: 0x01265920 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1369f4 <__cxa_atexit@plt+0x12aa54> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -305849,16 +305849,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - tsteq r6, r4, ror #3 │ │ │ │ - @ instruction: 0x01265870 │ │ │ │ + tsteq r6, r4, asr #3 │ │ │ │ + @ instruction: 0x01265850 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ add r7, r5, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -305971,17 +305971,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strdeq r5, [r6, -r4]! │ │ │ │ - @ instruction: 0x01265704 │ │ │ │ - @ instruction: 0x0126575c │ │ │ │ + ldrdeq r5, [r6, -r4]! │ │ │ │ + @ instruction: 0x012656e4 │ │ │ │ + @ instruction: 0x0126573c │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 136a9c <__cxa_atexit@plt+0x12aafc> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -306011,15 +306011,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlawteq r6, r8, r5, r5 │ │ │ │ + @ instruction: 0x012655a8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -306036,15 +306036,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 136d84 <__cxa_atexit@plt+0x12ade4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01265558 │ │ │ │ + @ instruction: 0x01265538 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -306101,15 +306101,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 136e84 <__cxa_atexit@plt+0x12aee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01166dd8 │ │ │ │ + @ instruction: 0x01166db8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 136ed8 <__cxa_atexit@plt+0x12af38> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -306223,16 +306223,16 @@ │ │ │ │ mov r6, ip │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - ldrdeq r5, [r6, -r0]! │ │ │ │ - @ instruction: 0x012652e0 │ │ │ │ + @ instruction: 0x012654b0 │ │ │ │ + smlawteq r6, r0, r2, r5 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ b 1369f4 <__cxa_atexit@plt+0x12aa54> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ @@ -306287,15 +306287,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0126510c │ │ │ │ + @ instruction: 0x012650ec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 1371d4 <__cxa_atexit@plt+0x12b234> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -306314,15 +306314,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1371d8 <__cxa_atexit@plt+0x12b238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0126507c │ │ │ │ + qsubeq r5, ip, r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -306332,16 +306332,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 137220 <__cxa_atexit@plt+0x12b280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01265028 │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ + @ instruction: 0x01265008 │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1372d8 <__cxa_atexit@plt+0x12b338> │ │ │ │ tst r9, #1 │ │ │ │ @@ -306393,26 +306393,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, r4, lsl #19 │ │ │ │ + tsteq r6, r4, ror #18 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl r9 │ │ │ │ + @ instruction: 0x011668f4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -306442,15 +306442,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #17 │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 137438 <__cxa_atexit@plt+0x12b498> │ │ │ │ ldr r3, [pc, #76] @ 137448 <__cxa_atexit@plt+0x12b4a8> │ │ │ │ @@ -306472,16 +306472,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 137450 <__cxa_atexit@plt+0x12b4b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, ip, lsr #16 │ │ │ │ tsteq r6, ip, lsl #16 │ │ │ │ + tsteq r6, ip, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 137478 <__cxa_atexit@plt+0x12b4d8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -306499,16 +306499,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01264da4 │ │ │ │ - tsteq r6, ip, lsr #15 │ │ │ │ + smlawbeq r6, r4, sp, r4 │ │ │ │ + tsteq r6, ip, lsl #15 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -306522,16 +306522,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13751c <__cxa_atexit@plt+0x12b57c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #15 │ │ │ │ - tsteq r6, r8, ror r7 │ │ │ │ + tsteq r6, r4, ror #14 │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1375c0 <__cxa_atexit@plt+0x12b620> │ │ │ │ @@ -306569,15 +306569,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01264ca4 │ │ │ │ + smlawbeq r6, r4, ip, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 137630 <__cxa_atexit@plt+0x12b690> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -306593,31 +306593,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 137634 <__cxa_atexit@plt+0x12b694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01264c20 │ │ │ │ + @ instruction: 0x01264c00 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 137670 <__cxa_atexit@plt+0x12b6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r6, -r8]! │ │ │ │ - @ instruction: 0x011665dc │ │ │ │ + @ instruction: 0x01264bb8 │ │ │ │ + @ instruction: 0x011665bc │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137724 <__cxa_atexit@plt+0x12b784> │ │ │ │ tst r9, #1 │ │ │ │ @@ -306668,26 +306668,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, r0, ror #10 │ │ │ │ + tsteq r6, r0, asr #10 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #9 │ │ │ │ + tsteq r6, r8, lsr #9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -306717,15 +306717,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ + tsteq r6, r0, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 137884 <__cxa_atexit@plt+0x12b8e4> │ │ │ │ ldr r3, [pc, #76] @ 137894 <__cxa_atexit@plt+0x12b8f4> │ │ │ │ @@ -306747,16 +306747,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13789c <__cxa_atexit@plt+0x12b8fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, lsl #8 │ │ │ │ tsteq r6, r8, ror #7 │ │ │ │ + tsteq r6, r8, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1378c4 <__cxa_atexit@plt+0x12b924> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -306774,16 +306774,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01264958 │ │ │ │ - tsteq r6, r8, lsl #7 │ │ │ │ + @ instruction: 0x01264938 │ │ │ │ + tsteq r6, r8, ror #6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -306797,16 +306797,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 137968 <__cxa_atexit@plt+0x12b9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #6 │ │ │ │ - tsteq r6, r4, asr r3 │ │ │ │ + tsteq r6, r0, asr #6 │ │ │ │ + tsteq r6, r4, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137a20 <__cxa_atexit@plt+0x12ba80> │ │ │ │ @@ -306849,15 +306849,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01264844 │ │ │ │ + @ instruction: 0x01264824 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 137aa4 <__cxa_atexit@plt+0x12bb04> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -306878,15 +306878,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 137aa8 <__cxa_atexit@plt+0x12bb08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012647ac │ │ │ │ + smlawbeq r6, ip, r7, r4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -306898,16 +306898,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 137af8 <__cxa_atexit@plt+0x12bb58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01264750 │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + @ instruction: 0x01264730 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137bac <__cxa_atexit@plt+0x12bc0c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -306958,26 +306958,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, r0, lsl #2 │ │ │ │ + tsteq r6, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #32 │ │ │ │ + tsteq r6, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -307007,15 +307007,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0 │ │ │ │ + tsteq r6, r0, ror #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 137d0c <__cxa_atexit@plt+0x12bd6c> │ │ │ │ ldr r3, [pc, #76] @ 137d1c <__cxa_atexit@plt+0x12bd7c> │ │ │ │ @@ -307037,16 +307037,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 137d24 <__cxa_atexit@plt+0x12bd84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, lsr #31 │ │ │ │ tsteq r6, r8, lsl #31 │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 137d4c <__cxa_atexit@plt+0x12bdac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -307064,16 +307064,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r4, [r6, -r0]! │ │ │ │ - tsteq r6, r8, lsr #30 │ │ │ │ + @ instruction: 0x012644b0 │ │ │ │ + tsteq r6, r8, lsl #30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -307087,16 +307087,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 137df0 <__cxa_atexit@plt+0x12be50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl #30 │ │ │ │ - @ instruction: 0x01165ef4 │ │ │ │ + tsteq r6, r0, ror #29 │ │ │ │ + @ instruction: 0x01165ed4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137ea4 <__cxa_atexit@plt+0x12bf04> │ │ │ │ @@ -307138,15 +307138,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlawteq r6, r0, r3, r4 │ │ │ │ + @ instruction: 0x012643a0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 137f24 <__cxa_atexit@plt+0x12bf84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -307166,15 +307166,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 137f28 <__cxa_atexit@plt+0x12bf88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0126432c │ │ │ │ + @ instruction: 0x0126430c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -307185,16 +307185,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 137f74 <__cxa_atexit@plt+0x12bfd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq r4, [r6, -r4]! @ │ │ │ │ - @ instruction: 0x01165cd8 │ │ │ │ + @ instruction: 0x012642b4 │ │ │ │ + @ instruction: 0x01165cb8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138024 <__cxa_atexit@plt+0x12c084> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -307244,26 +307244,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01165cb0 │ │ │ │ + @ instruction: 0x01165c90 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #23 │ │ │ │ + tsteq r6, r8, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -307293,15 +307293,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01165bb0 │ │ │ │ + @ instruction: 0x01165b90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138184 <__cxa_atexit@plt+0x12c1e4> │ │ │ │ ldr r3, [pc, #76] @ 138194 <__cxa_atexit@plt+0x12c1f4> │ │ │ │ @@ -307323,16 +307323,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13819c <__cxa_atexit@plt+0x12c1fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, asr fp │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ + tsteq r6, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1381c4 <__cxa_atexit@plt+0x12c224> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -307350,16 +307350,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - qsubeq r4, r8, r6 │ │ │ │ - @ instruction: 0x01165ad8 │ │ │ │ + @ instruction: 0x01264038 │ │ │ │ + @ instruction: 0x01165ab8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -307373,16 +307373,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 138268 <__cxa_atexit@plt+0x12c2c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01165ab0 │ │ │ │ - tsteq r6, r4, lsr #21 │ │ │ │ + @ instruction: 0x01165a90 │ │ │ │ + tsteq r6, r4, lsl #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138348 <__cxa_atexit@plt+0x12c3a8> │ │ │ │ @@ -307435,15 +307435,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x01263f1c │ │ │ │ + strdeq r3, [r6, -ip]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1383f0 <__cxa_atexit@plt+0x12c450> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -307473,15 +307473,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1383f4 <__cxa_atexit@plt+0x12c454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01263e60 │ │ │ │ + @ instruction: 0x01263e40 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -307502,16 +307502,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 138468 <__cxa_atexit@plt+0x12c4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01263de0 │ │ │ │ - tsteq r6, r4, ror #15 │ │ │ │ + smlawteq r6, r0, sp, r3 │ │ │ │ + tsteq r6, r4, asr #15 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138524 <__cxa_atexit@plt+0x12c584> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -307564,28 +307564,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x011657d8 │ │ │ │ + @ instruction: 0x011657b8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -307615,15 +307615,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011656d0 │ │ │ │ + @ instruction: 0x011656b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13868c <__cxa_atexit@plt+0x12c6ec> │ │ │ │ ldr r3, [pc, #76] @ 13869c <__cxa_atexit@plt+0x12c6fc> │ │ │ │ @@ -307645,16 +307645,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1386a4 <__cxa_atexit@plt+0x12c704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1386cc <__cxa_atexit@plt+0x12c72c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -307672,16 +307672,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01263b50 │ │ │ │ - @ instruction: 0x011655f8 │ │ │ │ + @ instruction: 0x01263b30 │ │ │ │ + @ instruction: 0x011655d8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -307695,16 +307695,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 138770 <__cxa_atexit@plt+0x12c7d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011655d0 │ │ │ │ - tsteq r6, r4, asr #11 │ │ │ │ + @ instruction: 0x011655b0 │ │ │ │ + tsteq r6, r4, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138844 <__cxa_atexit@plt+0x12c8a4> │ │ │ │ @@ -307754,15 +307754,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x01263a20 │ │ │ │ + @ instruction: 0x01263a00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 1388e8 <__cxa_atexit@plt+0x12c948> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -307791,15 +307791,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1388ec <__cxa_atexit@plt+0x12c94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01263968 │ │ │ │ + @ instruction: 0x01263948 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -307817,16 +307817,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 138954 <__cxa_atexit@plt+0x12c9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq r3, [r6, -r4]! │ │ │ │ - @ instruction: 0x011652f8 │ │ │ │ + ldrdeq r3, [r6, -r4]! │ │ │ │ + @ instruction: 0x011652d8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138a04 <__cxa_atexit@plt+0x12ca64> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -307876,28 +307876,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, lsr #6 │ │ │ │ + tsteq r6, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #3 │ │ │ │ + tsteq r6, r0, asr #3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -307927,15 +307927,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl r2 │ │ │ │ + @ instruction: 0x011651f8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138b6c <__cxa_atexit@plt+0x12cbcc> │ │ │ │ ldr r3, [pc, #76] @ 138b7c <__cxa_atexit@plt+0x12cbdc> │ │ │ │ @@ -307957,16 +307957,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 138b84 <__cxa_atexit@plt+0x12cbe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r0, asr #3 │ │ │ │ tsteq r6, r0, lsr #3 │ │ │ │ + tsteq r6, r0, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 138bac <__cxa_atexit@plt+0x12cc0c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -307984,16 +307984,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01263670 │ │ │ │ - tsteq r6, r0, asr #2 │ │ │ │ + @ instruction: 0x01263650 │ │ │ │ + tsteq r6, r0, lsr #2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -308007,16 +308007,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 138c50 <__cxa_atexit@plt+0x12ccb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl r1 │ │ │ │ - tsteq r6, ip, lsl #2 │ │ │ │ + ldrsheq r5, [r6, -r8] │ │ │ │ + tsteq r6, ip, ror #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138d00 <__cxa_atexit@plt+0x12cd60> │ │ │ │ @@ -308057,15 +308057,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01263564 │ │ │ │ + @ instruction: 0x01263544 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 138d7c <__cxa_atexit@plt+0x12cddc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -308084,15 +308084,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 138d80 <__cxa_atexit@plt+0x12cde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r3, [r6, -r4]! │ │ │ │ + @ instruction: 0x012634b4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -308102,16 +308102,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 138dc8 <__cxa_atexit@plt+0x12ce28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawbeq r6, r0, r4, r3 │ │ │ │ - tsteq r6, r4, lsl #29 │ │ │ │ + @ instruction: 0x01263460 │ │ │ │ + tsteq r6, r4, ror #28 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138e80 <__cxa_atexit@plt+0x12cee0> │ │ │ │ tst r9, #1 │ │ │ │ @@ -308163,26 +308163,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, ip, asr #29 │ │ │ │ + tsteq r6, ip, lsr #29 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #26 │ │ │ │ + tsteq r6, ip, asr #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -308212,15 +308212,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr #27 │ │ │ │ + tsteq r6, ip, lsr #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138fe0 <__cxa_atexit@plt+0x12d040> │ │ │ │ ldr r3, [pc, #76] @ 138ff0 <__cxa_atexit@plt+0x12d050> │ │ │ │ @@ -308242,16 +308242,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 138ff8 <__cxa_atexit@plt+0x12d058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r4, ror sp │ │ │ │ tsteq r6, r4, asr sp │ │ │ │ + tsteq r6, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 139020 <__cxa_atexit@plt+0x12d080> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -308269,16 +308269,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r3, [r6, -ip]! │ │ │ │ - @ instruction: 0x01164cf4 │ │ │ │ + ldrdeq r3, [r6, -ip]! │ │ │ │ + @ instruction: 0x01164cd4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -308292,16 +308292,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 1390c4 <__cxa_atexit@plt+0x12d124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr #25 │ │ │ │ - tsteq r6, r0, asr #25 │ │ │ │ + tsteq r6, ip, lsr #25 │ │ │ │ + tsteq r6, r0, lsr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139168 <__cxa_atexit@plt+0x12d1c8> │ │ │ │ @@ -308339,15 +308339,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r3, [r6, -ip]! │ │ │ │ + ldrdeq r3, [r6, -ip]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 1391d8 <__cxa_atexit@plt+0x12d238> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -308363,31 +308363,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 1391dc <__cxa_atexit@plt+0x12d23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01263078 │ │ │ │ + qsubeq r3, r8, r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 139218 <__cxa_atexit@plt+0x12d278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01263030 │ │ │ │ - tsteq r6, r4, lsr sl │ │ │ │ + @ instruction: 0x01263010 │ │ │ │ + tsteq r6, r4, lsl sl │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1392cc <__cxa_atexit@plt+0x12d32c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -308438,26 +308438,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, r8, lsr #21 │ │ │ │ + tsteq r6, r8, lsl #21 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #18 │ │ │ │ + tsteq r6, r0, lsl #18 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -308487,15 +308487,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #19 │ │ │ │ + tsteq r6, r8, lsl #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13942c <__cxa_atexit@plt+0x12d48c> │ │ │ │ ldr r3, [pc, #76] @ 13943c <__cxa_atexit@plt+0x12d49c> │ │ │ │ @@ -308517,16 +308517,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 139444 <__cxa_atexit@plt+0x12d4a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r0, asr r9 │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ + tsteq r6, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13946c <__cxa_atexit@plt+0x12d4cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -308544,16 +308544,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01262db0 │ │ │ │ - @ instruction: 0x011648d0 │ │ │ │ + @ instruction: 0x01262d90 │ │ │ │ + @ instruction: 0x011648b0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -308567,16 +308567,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 139510 <__cxa_atexit@plt+0x12d570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #17 │ │ │ │ - @ instruction: 0x0116489c │ │ │ │ + tsteq r6, r8, lsl #17 │ │ │ │ + tsteq r6, ip, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1395c8 <__cxa_atexit@plt+0x12d628> │ │ │ │ @@ -308619,15 +308619,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01262c9c │ │ │ │ + @ instruction: 0x01262c7c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 13964c <__cxa_atexit@plt+0x12d6ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -308648,15 +308648,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 139650 <__cxa_atexit@plt+0x12d6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01262c04 │ │ │ │ + @ instruction: 0x01262be4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -308668,16 +308668,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1396a0 <__cxa_atexit@plt+0x12d700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01262ba8 │ │ │ │ - tsteq r6, ip, lsr #11 │ │ │ │ + smlawbeq r6, r8, fp, r2 │ │ │ │ + tsteq r6, ip, lsl #11 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139754 <__cxa_atexit@plt+0x12d7b4> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -308728,26 +308728,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, r8, asr #12 │ │ │ │ + tsteq r6, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01164498 │ │ │ │ + tsteq r6, r8, ror r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -308777,15 +308777,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #10 │ │ │ │ + tsteq r6, r8, lsr #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1398b4 <__cxa_atexit@plt+0x12d914> │ │ │ │ ldr r3, [pc, #76] @ 1398c4 <__cxa_atexit@plt+0x12d924> │ │ │ │ @@ -308807,16 +308807,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1398cc <__cxa_atexit@plt+0x12d92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011644f0 │ │ │ │ @ instruction: 0x011644d0 │ │ │ │ + @ instruction: 0x011644b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1398f4 <__cxa_atexit@plt+0x12d954> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -308834,16 +308834,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01262928 │ │ │ │ - tsteq r6, r0, ror r4 │ │ │ │ + @ instruction: 0x01262908 │ │ │ │ + tsteq r6, r0, asr r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -308857,16 +308857,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 139998 <__cxa_atexit@plt+0x12d9f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #8 │ │ │ │ - tsteq r6, ip, lsr r4 │ │ │ │ + tsteq r6, r8, lsr #8 │ │ │ │ + tsteq r6, ip, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139a4c <__cxa_atexit@plt+0x12daac> │ │ │ │ @@ -308908,15 +308908,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01262818 │ │ │ │ + strdeq r2, [r6, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 139acc <__cxa_atexit@plt+0x12db2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -308936,15 +308936,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 139ad0 <__cxa_atexit@plt+0x12db30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlawbeq r6, r4, r7, r2 │ │ │ │ + @ instruction: 0x01262764 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -308955,16 +308955,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 139b1c <__cxa_atexit@plt+0x12db7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0126272c │ │ │ │ - tsteq r6, r0, lsr r1 │ │ │ │ + @ instruction: 0x0126270c │ │ │ │ + tsteq r6, r0, lsl r1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139bcc <__cxa_atexit@plt+0x12dc2c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -309014,26 +309014,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011641f8 │ │ │ │ + @ instruction: 0x011641d8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #32 │ │ │ │ + tsteq r6, r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -309063,15 +309063,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [r6, -r8] │ │ │ │ + ldrsbeq r4, [r6, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 139d2c <__cxa_atexit@plt+0x12dd8c> │ │ │ │ ldr r3, [pc, #76] @ 139d3c <__cxa_atexit@plt+0x12dd9c> │ │ │ │ @@ -309093,16 +309093,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 139d44 <__cxa_atexit@plt+0x12dda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r0, lsr #1 │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ + tsteq r6, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 139d6c <__cxa_atexit@plt+0x12ddcc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -309120,16 +309120,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012624b0 │ │ │ │ - tsteq r6, r0, lsr #32 │ │ │ │ + @ instruction: 0x01262490 │ │ │ │ + tsteq r6, r0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -309143,16 +309143,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 139e10 <__cxa_atexit@plt+0x12de70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01163ff8 │ │ │ │ - tsteq r6, ip, ror #31 │ │ │ │ + @ instruction: 0x01163fd8 │ │ │ │ + tsteq r6, ip, asr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139ef0 <__cxa_atexit@plt+0x12df50> │ │ │ │ @@ -309205,15 +309205,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x01262374 │ │ │ │ + @ instruction: 0x01262354 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 139f98 <__cxa_atexit@plt+0x12dff8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -309243,15 +309243,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 139f9c <__cxa_atexit@plt+0x12dffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x012622b8 │ │ │ │ + @ instruction: 0x01262298 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -309272,16 +309272,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 13a010 <__cxa_atexit@plt+0x12e070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01262238 │ │ │ │ - tsteq r6, ip, lsr ip │ │ │ │ + @ instruction: 0x01262218 │ │ │ │ + tsteq r6, ip, lsl ip │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a0cc <__cxa_atexit@plt+0x12e12c> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -309334,28 +309334,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, r0, lsr #26 │ │ │ │ + tsteq r6, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl fp │ │ │ │ + @ instruction: 0x01163af8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -309385,15 +309385,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl ip │ │ │ │ + @ instruction: 0x01163bf8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13a234 <__cxa_atexit@plt+0x12e294> │ │ │ │ ldr r3, [pc, #76] @ 13a244 <__cxa_atexit@plt+0x12e2a4> │ │ │ │ @@ -309415,16 +309415,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13a24c <__cxa_atexit@plt+0x12e2ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r0, asr #23 │ │ │ │ tsteq r6, r0, lsr #23 │ │ │ │ + tsteq r6, r0, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13a274 <__cxa_atexit@plt+0x12e2d4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -309442,16 +309442,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01261fa8 │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ + smlawbeq r6, r8, pc, r1 @ │ │ │ │ + tsteq r6, r0, lsr #22 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -309465,16 +309465,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13a318 <__cxa_atexit@plt+0x12e378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl fp │ │ │ │ - tsteq r6, ip, lsl #22 │ │ │ │ + @ instruction: 0x01163af8 │ │ │ │ + tsteq r6, ip, ror #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a3ec <__cxa_atexit@plt+0x12e44c> │ │ │ │ @@ -309524,15 +309524,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x01261e78 │ │ │ │ + @ instruction: 0x01261e58 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 13a490 <__cxa_atexit@plt+0x12e4f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -309561,15 +309561,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13a494 <__cxa_atexit@plt+0x12e4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawteq r6, r0, sp, r1 │ │ │ │ + @ instruction: 0x01261da0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -309587,16 +309587,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 13a4fc <__cxa_atexit@plt+0x12e55c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01261d4c │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ + @ instruction: 0x01261d2c │ │ │ │ + tsteq r6, r0, lsr r7 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a5ac <__cxa_atexit@plt+0x12e60c> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -309646,28 +309646,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r8, ror #16 │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr r6 │ │ │ │ + tsteq r6, r8, lsl r6 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -309697,15 +309697,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #14 │ │ │ │ + tsteq r6, r0, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13a714 <__cxa_atexit@plt+0x12e774> │ │ │ │ ldr r3, [pc, #76] @ 13a724 <__cxa_atexit@plt+0x12e784> │ │ │ │ @@ -309727,16 +309727,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13a72c <__cxa_atexit@plt+0x12e78c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ tsteq r6, r8, ror #13 │ │ │ │ + tsteq r6, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13a754 <__cxa_atexit@plt+0x12e7b4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -309754,16 +309754,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r6, r8, sl, r1 │ │ │ │ - tsteq r6, r8, lsl #13 │ │ │ │ + @ instruction: 0x01261aa8 │ │ │ │ + tsteq r6, r8, ror #12 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -309777,16 +309777,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13a7f8 <__cxa_atexit@plt+0x12e858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ - tsteq r6, r4, asr r6 │ │ │ │ + tsteq r6, r0, asr #12 │ │ │ │ + tsteq r6, r4, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a8ac <__cxa_atexit@plt+0x12e90c> │ │ │ │ @@ -309828,15 +309828,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x012619b8 │ │ │ │ + @ instruction: 0x01261998 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 13a92c <__cxa_atexit@plt+0x12e98c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -309856,15 +309856,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13a930 <__cxa_atexit@plt+0x12e990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01261924 │ │ │ │ + @ instruction: 0x01261904 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -309875,16 +309875,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 13a97c <__cxa_atexit@plt+0x12e9dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlawteq r6, ip, r8, r1 │ │ │ │ - @ instruction: 0x011632d0 │ │ │ │ + @ instruction: 0x012618ac │ │ │ │ + @ instruction: 0x011632b0 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13aa2c <__cxa_atexit@plt+0x12ea8c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -309934,26 +309934,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ + @ instruction: 0x011633f0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #3 │ │ │ │ + tsteq r6, r0, lsr #3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -309983,15 +309983,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl r3 │ │ │ │ + @ instruction: 0x011632f0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13ab8c <__cxa_atexit@plt+0x12ebec> │ │ │ │ ldr r3, [pc, #76] @ 13ab9c <__cxa_atexit@plt+0x12ebfc> │ │ │ │ @@ -310013,16 +310013,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13aba4 <__cxa_atexit@plt+0x12ec04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011632b8 │ │ │ │ @ instruction: 0x01163298 │ │ │ │ + tsteq r6, r8, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13abcc <__cxa_atexit@plt+0x12ec2c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -310040,16 +310040,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01261650 │ │ │ │ - tsteq r6, r8, lsr r2 │ │ │ │ + @ instruction: 0x01261630 │ │ │ │ + tsteq r6, r8, lsl r2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -310063,16 +310063,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13ac70 <__cxa_atexit@plt+0x12ecd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl r2 │ │ │ │ - tsteq r6, r4, lsl #4 │ │ │ │ + @ instruction: 0x011631f0 │ │ │ │ + tsteq r6, r4, ror #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ad14 <__cxa_atexit@plt+0x12ed74> │ │ │ │ @@ -310110,15 +310110,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01261550 │ │ │ │ + @ instruction: 0x01261530 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 13ad84 <__cxa_atexit@plt+0x12ede4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -310134,31 +310134,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 13ad88 <__cxa_atexit@plt+0x12ede8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r6, ip, r4, r1 │ │ │ │ + @ instruction: 0x012614ac │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 13adc4 <__cxa_atexit@plt+0x12ee24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r6, r4, r4, r1 │ │ │ │ - tsteq r6, r8, lsl #29 │ │ │ │ + @ instruction: 0x01261464 │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ae78 <__cxa_atexit@plt+0x12eed8> │ │ │ │ tst r9, #1 │ │ │ │ @@ -310209,26 +310209,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, ip, ror #31 │ │ │ │ + tsteq r6, ip, asr #31 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror sp │ │ │ │ + tsteq r6, r4, asr sp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -310258,15 +310258,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #29 │ │ │ │ + tsteq r6, ip, asr #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13afd8 <__cxa_atexit@plt+0x12f038> │ │ │ │ ldr r3, [pc, #76] @ 13afe8 <__cxa_atexit@plt+0x12f048> │ │ │ │ @@ -310288,16 +310288,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13aff0 <__cxa_atexit@plt+0x12f050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01162e94 │ │ │ │ tsteq r6, r4, ror lr │ │ │ │ + tsteq r6, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13b018 <__cxa_atexit@plt+0x12f078> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -310315,16 +310315,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01261204 │ │ │ │ - tsteq r6, r4, lsl lr │ │ │ │ + @ instruction: 0x012611e4 │ │ │ │ + @ instruction: 0x01162df4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -310338,16 +310338,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13b0bc <__cxa_atexit@plt+0x12f11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #27 │ │ │ │ - tsteq r6, r0, ror #27 │ │ │ │ + tsteq r6, ip, asr #27 │ │ │ │ + tsteq r6, r0, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b170 <__cxa_atexit@plt+0x12f1d0> │ │ │ │ @@ -310389,15 +310389,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r1, [r6, -r4]! │ │ │ │ + ldrdeq r1, [r6, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 13b1f0 <__cxa_atexit@plt+0x12f250> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -310417,15 +310417,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13b1f4 <__cxa_atexit@plt+0x12f254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01261060 │ │ │ │ + @ instruction: 0x01261040 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -310436,16 +310436,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 13b240 <__cxa_atexit@plt+0x12f2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01261008 │ │ │ │ - tsteq r6, ip, lsl #20 │ │ │ │ + smulwteq r6, r8, pc @ │ │ │ │ + tsteq r6, ip, ror #19 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b2f0 <__cxa_atexit@plt+0x12f350> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -310495,26 +310495,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01162b9c │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011628fc │ │ │ │ + @ instruction: 0x011628dc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -310544,15 +310544,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162a9c │ │ │ │ + tsteq r6, ip, ror sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13b450 <__cxa_atexit@plt+0x12f4b0> │ │ │ │ ldr r3, [pc, #76] @ 13b460 <__cxa_atexit@plt+0x12f4c0> │ │ │ │ @@ -310574,16 +310574,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13b468 <__cxa_atexit@plt+0x12f4c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r4, asr #20 │ │ │ │ tsteq r6, r4, lsr #20 │ │ │ │ + tsteq r6, r4, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13b490 <__cxa_atexit@plt+0x12f4f0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -310601,16 +310601,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r6, ip, sp, r0 │ │ │ │ - tsteq r6, r4, asr #19 │ │ │ │ + @ instruction: 0x01260d6c │ │ │ │ + tsteq r6, r4, lsr #19 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -310624,16 +310624,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13b534 <__cxa_atexit@plt+0x12f594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116299c │ │ │ │ - @ instruction: 0x01162990 │ │ │ │ + tsteq r6, ip, ror r9 │ │ │ │ + tsteq r6, r0, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b608 <__cxa_atexit@plt+0x12f668> │ │ │ │ @@ -310683,15 +310683,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x01260c5c │ │ │ │ + @ instruction: 0x01260c3c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 13b6ac <__cxa_atexit@plt+0x12f70c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -310720,15 +310720,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13b6b0 <__cxa_atexit@plt+0x12f710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smulwbeq r6, r4, fp │ │ │ │ + smlawbeq r6, r4, fp, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -310746,16 +310746,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 13b718 <__cxa_atexit@plt+0x12f778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01260b30 │ │ │ │ - tsteq r6, r4, lsr r5 │ │ │ │ + @ instruction: 0x01260b10 │ │ │ │ + tsteq r6, r4, lsl r5 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b7c8 <__cxa_atexit@plt+0x12f828> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -310805,28 +310805,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, ip, ror #13 │ │ │ │ + tsteq r6, ip, asr #13 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsl r4 │ │ │ │ + @ instruction: 0x011623fc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -310856,15 +310856,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #11 │ │ │ │ + tsteq r6, r4, asr #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13b930 <__cxa_atexit@plt+0x12f990> │ │ │ │ ldr r3, [pc, #76] @ 13b940 <__cxa_atexit@plt+0x12f9a0> │ │ │ │ @@ -310886,16 +310886,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13b948 <__cxa_atexit@plt+0x12f9a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, ip, lsl #11 │ │ │ │ tsteq r6, ip, ror #10 │ │ │ │ + tsteq r6, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13b970 <__cxa_atexit@plt+0x12f9d0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -310913,16 +310913,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smulwbeq r6, ip, r8 │ │ │ │ - tsteq r6, ip, lsl #10 │ │ │ │ + smlawbeq r6, ip, r8, r0 │ │ │ │ + tsteq r6, ip, ror #9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -310936,16 +310936,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13ba14 <__cxa_atexit@plt+0x12fa74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #9 │ │ │ │ - @ instruction: 0x011624d8 │ │ │ │ + tsteq r6, r4, asr #9 │ │ │ │ + @ instruction: 0x011624b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13bac8 <__cxa_atexit@plt+0x12fb28> │ │ │ │ @@ -310987,15 +310987,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0126079c │ │ │ │ + @ instruction: 0x0126077c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 13bb48 <__cxa_atexit@plt+0x12fba8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -311015,15 +311015,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13bb4c <__cxa_atexit@plt+0x12fbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01260708 │ │ │ │ + smulwteq r6, r8, r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -311034,16 +311034,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 13bb98 <__cxa_atexit@plt+0x12fbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x012606b0 │ │ │ │ - ldrheq r2, [r6, -r4] │ │ │ │ + @ instruction: 0x01260690 │ │ │ │ + @ instruction: 0x01162094 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13bc48 <__cxa_atexit@plt+0x12fca8> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -311093,26 +311093,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01162294 │ │ │ │ + tsteq r6, r4, ror r2 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -311142,15 +311142,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162194 │ │ │ │ + tsteq r6, r4, ror r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13bda8 <__cxa_atexit@plt+0x12fe08> │ │ │ │ ldr r3, [pc, #76] @ 13bdb8 <__cxa_atexit@plt+0x12fe18> │ │ │ │ @@ -311172,16 +311172,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13bdc0 <__cxa_atexit@plt+0x12fe20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, ip, lsr r1 │ │ │ │ tsteq r6, ip, lsl r1 │ │ │ │ + ldrsheq r2, [r6, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13bde8 <__cxa_atexit@plt+0x12fe48> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -311199,16 +311199,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01260434 │ │ │ │ - ldrheq r2, [r6, -ip] │ │ │ │ + @ instruction: 0x01260414 │ │ │ │ + @ instruction: 0x0116209c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -311222,16 +311222,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13be8c <__cxa_atexit@plt+0x12feec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162094 │ │ │ │ - tsteq r6, r8, lsl #1 │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ + tsteq r6, r8, rrx │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13bf30 <__cxa_atexit@plt+0x12ff90> │ │ │ │ @@ -311269,15 +311269,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01260334 │ │ │ │ + @ instruction: 0x01260314 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 13bfa0 <__cxa_atexit@plt+0x130000> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -311293,31 +311293,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 13bfa4 <__cxa_atexit@plt+0x130004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012602b0 │ │ │ │ + @ instruction: 0x01260290 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ strh r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 13bfe0 <__cxa_atexit@plt+0x130040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01260268 │ │ │ │ - tsteq r6, ip, ror #24 │ │ │ │ + @ instruction: 0x01260248 │ │ │ │ + tsteq r6, ip, asr #24 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c094 <__cxa_atexit@plt+0x1300f4> │ │ │ │ tst r9, #1 │ │ │ │ @@ -311368,26 +311368,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, r0, ror lr │ │ │ │ + tsteq r6, r0, asr lr │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strh r7, [r3], #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr fp │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -311417,15 +311417,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror sp │ │ │ │ + tsteq r6, r0, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13c1f4 <__cxa_atexit@plt+0x130254> │ │ │ │ ldr r3, [pc, #76] @ 13c204 <__cxa_atexit@plt+0x130264> │ │ │ │ @@ -311447,16 +311447,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13c20c <__cxa_atexit@plt+0x13026c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, lsl sp │ │ │ │ @ instruction: 0x01161cf8 │ │ │ │ + @ instruction: 0x01161cd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13c234 <__cxa_atexit@plt+0x130294> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -311474,16 +311474,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq SP_abt, r8 │ │ │ │ - @ instruction: 0x01161c98 │ │ │ │ + smlawteq r5, r8, pc, pc @ │ │ │ │ + tsteq r6, r8, ror ip │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -311497,16 +311497,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13c2d8 <__cxa_atexit@plt+0x130338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ - tsteq r6, r4, ror #24 │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ + tsteq r6, r4, asr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c38c <__cxa_atexit@plt+0x1303ec> │ │ │ │ @@ -311548,15 +311548,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq pc, [r5, -r8]! │ │ │ │ + msreq SP_usr, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 13c40c <__cxa_atexit@plt+0x13046c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -311595,16 +311595,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 13c45c <__cxa_atexit@plt+0x1304bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - msreq CPSR_sc, ip, ror #27 │ │ │ │ - @ instruction: 0x011617f0 │ │ │ │ + smlawteq r5, ip, sp, pc @ │ │ │ │ + @ instruction: 0x011617d0 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c50c <__cxa_atexit@plt+0x13056c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -311654,26 +311654,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3], #4 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #13 │ │ │ │ + tsteq r6, r0, asr #13 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -311703,15 +311703,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #18 │ │ │ │ + tsteq r6, r0, lsl #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13c66c <__cxa_atexit@plt+0x1306cc> │ │ │ │ ldr r3, [pc, #76] @ 13c67c <__cxa_atexit@plt+0x1306dc> │ │ │ │ @@ -311733,16 +311733,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13c684 <__cxa_atexit@plt+0x1306e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r8, asr #17 │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ + tsteq r6, r8, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13c6ac <__cxa_atexit@plt+0x13070c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -311761,15 +311761,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ msreq SP_abt, r0 │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -311783,16 +311783,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13c750 <__cxa_atexit@plt+0x1307b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #16 │ │ │ │ - tsteq r6, r4, lsl r8 │ │ │ │ + tsteq r6, r0, lsl #16 │ │ │ │ + @ instruction: 0x011617f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c824 <__cxa_atexit@plt+0x130884> │ │ │ │ @@ -311879,15 +311879,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13c8cc <__cxa_atexit@plt+0x13092c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r5, r8, r9, pc @ │ │ │ │ + msreq CPSR_sc, r8, ror #18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr lr, r3, #8 │ │ │ │ @@ -311905,16 +311905,16 @@ │ │ │ │ strb r3, [r0, #4]! │ │ │ │ strb lr, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 13c934 <__cxa_atexit@plt+0x130994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - msreq CPSR_sc, r4, lsl r9 │ │ │ │ - tsteq r6, r8, lsl r3 │ │ │ │ + strdeq pc, [r5, -r4]! │ │ │ │ + @ instruction: 0x011612f8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c9e4 <__cxa_atexit@plt+0x130a44> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -311964,28 +311964,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ + tsteq r6, r0, asr r5 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r3, #8 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl #4 │ │ │ │ + tsteq r6, r0, ror #3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -312015,15 +312015,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ + tsteq r6, r8, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13cb4c <__cxa_atexit@plt+0x130bac> │ │ │ │ ldr r3, [pc, #76] @ 13cb5c <__cxa_atexit@plt+0x130bbc> │ │ │ │ @@ -312045,16 +312045,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13cb64 <__cxa_atexit@plt+0x130bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ @ instruction: 0x011613f0 │ │ │ │ + @ instruction: 0x011613d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13cb8c <__cxa_atexit@plt+0x130bec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -312073,15 +312073,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ msreq SP_usr, r0 │ │ │ │ - @ instruction: 0x01161390 │ │ │ │ + tsteq r6, r0, ror r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -312095,16 +312095,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13cc30 <__cxa_atexit@plt+0x130c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #6 │ │ │ │ - tsteq r6, ip, asr r3 │ │ │ │ + tsteq r6, r8, asr #6 │ │ │ │ + tsteq r6, ip, lsr r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13cc78 <__cxa_atexit@plt+0x130cd8> │ │ │ │ @@ -312120,15 +312120,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13cc90 <__cxa_atexit@plt+0x130cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r0, lsl #6 │ │ │ │ + tsteq r6, r0, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 13cd2c <__cxa_atexit@plt+0x130d8c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -312161,15 +312161,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - msreq CPSR_sc, r0, asr #10 │ │ │ │ + msreq CPSR_sc, r0, lsr #10 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #104] @ 13cdb4 <__cxa_atexit@plt+0x130e14> │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -312215,15 +312215,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_sc, r0, asr r4 │ │ │ │ + msreq CPSR_sc, r0, lsr r4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13ce80 <__cxa_atexit@plt+0x130ee0> │ │ │ │ @@ -312251,15 +312251,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13ce9c <__cxa_atexit@plt+0x130efc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsheq r1, [r6, -ip] │ │ │ │ + ldrsbeq r1, [r6, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 13ced4 <__cxa_atexit@plt+0x130f34> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -312315,15 +312315,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - msreq SP_usr, ip │ │ │ │ + smlawteq r5, ip, r2, pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [pc, #112] @ 13d02c <__cxa_atexit@plt+0x13108c> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -312373,15 +312373,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq pc, [r5, -r8]! │ │ │ │ + msreq CPSR_sc, r8 @ │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13d134 <__cxa_atexit@plt+0x131194> │ │ │ │ @@ -312425,15 +312425,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r6, ip, asr #28 │ │ │ │ + tsteq r6, ip, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 13d1ac <__cxa_atexit@plt+0x13120c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -312514,15 +312514,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrdeq lr, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125efb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [pc, #112] @ 13d348 <__cxa_atexit@plt+0x1313a8> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -312551,15 +312551,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0125ef2c │ │ │ │ + @ instruction: 0x0125ef0c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d394 <__cxa_atexit@plt+0x1313f4> │ │ │ │ @@ -312572,15 +312572,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125eebc │ │ │ │ + @ instruction: 0x0125ee9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13d3ec <__cxa_atexit@plt+0x13144c> │ │ │ │ ldr r2, [pc, #56] @ 13d3fc <__cxa_atexit@plt+0x13145c> │ │ │ │ @@ -312595,19 +312595,19 @@ │ │ │ │ add r8, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 6df154 <__cxa_atexit@plt+0x6d31b4> │ │ │ │ ldr r7, [pc, #24] @ 13d40c <__cxa_atexit@plt+0x13146c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #23 │ │ │ │ - tsteq r6, ip, asr r8 │ │ │ │ - tsteq r6, ip, lsr #23 │ │ │ │ - tsteq r6, ip, lsr #23 │ │ │ │ - @ instruction: 0x01160b9c │ │ │ │ + tsteq r6, r0, lsr #23 │ │ │ │ + tsteq r6, ip, lsr r8 │ │ │ │ + tsteq r6, ip, lsl #23 │ │ │ │ + tsteq r6, ip, lsl #23 │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -312621,16 +312621,16 @@ │ │ │ │ b 6d648c <__cxa_atexit@plt+0x6ca4ec> │ │ │ │ ldr r7, [pc, #20] @ 13d468 <__cxa_atexit@plt+0x1314c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr fp │ │ │ │ - tsteq r6, ip, asr #22 │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ + tsteq r6, ip, lsr #22 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -312644,16 +312644,16 @@ │ │ │ │ b 6d1f74 <__cxa_atexit@plt+0x6c5fd4> │ │ │ │ ldr r7, [pc, #20] @ 13d4c4 <__cxa_atexit@plt+0x131524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01160afc │ │ │ │ - @ instruction: 0x01160af4 │ │ │ │ + @ instruction: 0x01160adc │ │ │ │ + @ instruction: 0x01160ad4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 6e0898 <__cxa_atexit@plt+0x6d48f8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -312676,15 +312676,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13d540 <__cxa_atexit@plt+0x1315a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r0, lsr #21 │ │ │ │ + tsteq r6, r0, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -312704,15 +312704,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13d5b0 <__cxa_atexit@plt+0x131610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, lsr sl │ │ │ │ + tsteq r6, r4, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -312732,15 +312732,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13d620 <__cxa_atexit@plt+0x131680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r8, asr #19 │ │ │ │ + tsteq r6, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -312867,15 +312867,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125ea98 │ │ │ │ + @ instruction: 0x0125ea78 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13d884 <__cxa_atexit@plt+0x1318e4> │ │ │ │ ldr r7, [pc, #52] @ 13d894 <__cxa_atexit@plt+0x1318f4> │ │ │ │ @@ -312890,15 +312890,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13d898 <__cxa_atexit@plt+0x1318f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, ror #14 │ │ │ │ + tsteq r6, r4, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 13d934 <__cxa_atexit@plt+0x131994> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -312935,15 +312935,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldrdeq lr, [r5, -r4]! │ │ │ │ + @ instruction: 0x0125e9b4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -313002,15 +313002,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125e87c │ │ │ │ + @ instruction: 0x0125e85c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -313028,15 +313028,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13dac0 <__cxa_atexit@plt+0x131b20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq r6, ip, lsr r5 │ │ │ │ + tsteq r6, ip, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13db38 <__cxa_atexit@plt+0x131b98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -313077,17 +313077,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r0, lsr #9 │ │ │ │ - @ instruction: 0x0125e724 │ │ │ │ - @ instruction: 0x0125e76c │ │ │ │ + tsteq r6, r0, lsl #9 │ │ │ │ + @ instruction: 0x0125e704 │ │ │ │ + @ instruction: 0x0125e74c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -313103,16 +313103,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 13dbf4 <__cxa_atexit@plt+0x131c54> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r5, r8, r6, lr │ │ │ │ - ldrdeq lr, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125e668 │ │ │ │ + @ instruction: 0x0125e6b0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13dc3c <__cxa_atexit@plt+0x131c9c> │ │ │ │ @@ -313128,15 +313128,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13dc50 <__cxa_atexit@plt+0x131cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011603b4 │ │ │ │ + @ instruction: 0x01160394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #220] @ 13dd40 <__cxa_atexit@plt+0x131da0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -313189,19 +313189,19 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0125e598 │ │ │ │ - @ instruction: 0x0125e59c │ │ │ │ - strdeq lr, [r5, -r0]! │ │ │ │ - smlawteq r5, ip, r5, lr │ │ │ │ - smlawbeq r5, ip, r5, lr │ │ │ │ + @ instruction: 0x0125e578 │ │ │ │ + @ instruction: 0x0125e57c │ │ │ │ + ldrdeq lr, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125e5ac │ │ │ │ + @ instruction: 0x0125e56c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13de04 <__cxa_atexit@plt+0x131e64> │ │ │ │ @@ -313240,20 +313240,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125e42c │ │ │ │ - @ instruction: 0x0125e4b8 │ │ │ │ - @ instruction: 0x0125e4bc │ │ │ │ - @ instruction: 0x0125e4e8 │ │ │ │ - @ instruction: 0x0125e4a0 │ │ │ │ - @ instruction: 0x011601d0 │ │ │ │ + @ instruction: 0x0125e40c │ │ │ │ + @ instruction: 0x0125e498 │ │ │ │ + @ instruction: 0x0125e49c │ │ │ │ + smlawteq r5, r8, r4, lr │ │ │ │ + smlawbeq r5, r0, r4, lr │ │ │ │ + @ instruction: 0x011601b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13de60 <__cxa_atexit@plt+0x131ec0> │ │ │ │ @@ -313266,17 +313266,17 @@ │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ ldr r7, [pc, #20] @ 13de7c <__cxa_atexit@plt+0x131edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0125e640 │ │ │ │ - @ instruction: 0x0116019c │ │ │ │ - tsteq r6, r8, ror r1 │ │ │ │ + @ instruction: 0x0125e620 │ │ │ │ + tsteq r6, ip, ror r1 │ │ │ │ + tsteq r6, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13dea0 <__cxa_atexit@plt+0x131f00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 6f6224 <__cxa_atexit@plt+0x6ea284> │ │ │ │ @@ -313300,15 +313300,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13df04 <__cxa_atexit@plt+0x131f64> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - smlawteq r5, ip, r3, lr │ │ │ │ + @ instruction: 0x0125e3ac │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -313326,15 +313326,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 13df6c <__cxa_atexit@plt+0x131fcc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0125e360 │ │ │ │ + @ instruction: 0x0125e340 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13df9c <__cxa_atexit@plt+0x131ffc> │ │ │ │ @@ -313344,16 +313344,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 6f623c <__cxa_atexit@plt+0x6ea29c> │ │ │ │ ldr r7, [pc, #12] @ 13dfb0 <__cxa_atexit@plt+0x132010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r0, lsl #1 │ │ │ │ - tsteq r6, r8, asr r0 │ │ │ │ + tsteq r6, r0, rrx │ │ │ │ + tsteq r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13dff8 <__cxa_atexit@plt+0x132058> │ │ │ │ @@ -313365,16 +313365,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr r0 │ │ │ │ - @ instruction: 0x0125e2ac │ │ │ │ + tsteq r6, r4, lsl r0 │ │ │ │ + smlawbeq r5, ip, r2, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13e09c <__cxa_atexit@plt+0x1320fc> │ │ │ │ ldr r3, [pc, #144] @ 13e0bc <__cxa_atexit@plt+0x13211c> │ │ │ │ @@ -313412,16 +313412,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0125e234 │ │ │ │ - ldrdeq lr, [r5, -r8]! │ │ │ │ + @ instruction: 0x0125e214 │ │ │ │ + @ instruction: 0x0125e1b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e128 <__cxa_atexit@plt+0x132188> │ │ │ │ @@ -313441,17 +313441,17 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ stmib r3, {r0, r2, r8, lr} │ │ │ │ sub r8, r6, #11 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125e194 │ │ │ │ - @ instruction: 0x0125e138 │ │ │ │ - @ instruction: 0x0115fef0 │ │ │ │ + @ instruction: 0x0125e174 │ │ │ │ + @ instruction: 0x0125e118 │ │ │ │ + @ instruction: 0x0115fed0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13e250 <__cxa_atexit@plt+0x1322b0> │ │ │ │ ldr r3, [pc, #280] @ 13e278 <__cxa_atexit@plt+0x1322d8> │ │ │ │ @@ -313523,23 +313523,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strdeq lr, [r5, -r0]! │ │ │ │ - @ instruction: 0x0125e094 │ │ │ │ - tstpeq r5, ip, ror #27 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq lr, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125e074 │ │ │ │ + tstpeq r5, ip, asr #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tstpeq r5, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0115fdd0 │ │ │ │ - @ instruction: 0x0115fddc │ │ │ │ - @ instruction: 0x0125e040 │ │ │ │ - @ instruction: 0x0115fd94 │ │ │ │ + tstpeq r5, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115fdb0 │ │ │ │ + @ instruction: 0x0115fdbc │ │ │ │ + @ instruction: 0x0125e020 │ │ │ │ + tstpeq r5, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 13e364 <__cxa_atexit@plt+0x1323c4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -313585,21 +313585,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125dfb4 │ │ │ │ - @ instruction: 0x0125df58 │ │ │ │ + @ instruction: 0x0125df94 │ │ │ │ + @ instruction: 0x0125df38 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tstpeq r5, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, ip, lsr #25 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r0, asr #25 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125df20 │ │ │ │ + tstpeq r5, r4, ror #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125df00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13e40c <__cxa_atexit@plt+0x13246c> │ │ │ │ ldr r1, [pc, #124] @ 13e42c <__cxa_atexit@plt+0x13248c> │ │ │ │ @@ -313632,16 +313632,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0125de24 │ │ │ │ - @ instruction: 0x0125de58 │ │ │ │ + @ instruction: 0x0125de04 │ │ │ │ + @ instruction: 0x0125de38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e474 <__cxa_atexit@plt+0x1324d4> │ │ │ │ @@ -313652,15 +313652,15 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125ddec │ │ │ │ + smlawteq r5, ip, sp, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13e500 <__cxa_atexit@plt+0x132560> │ │ │ │ ldr r1, [pc, #124] @ 13e520 <__cxa_atexit@plt+0x132580> │ │ │ │ @@ -313693,16 +313693,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0125dd30 │ │ │ │ - @ instruction: 0x0125dd64 │ │ │ │ + @ instruction: 0x0125dd10 │ │ │ │ + @ instruction: 0x0125dd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e568 <__cxa_atexit@plt+0x1325c8> │ │ │ │ @@ -313713,16 +313713,16 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sp, [r5, -r8]! │ │ │ │ - tstpeq r5, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq sp, [r5, -r8]! │ │ │ │ + tstpeq r5, r0, asr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -313765,15 +313765,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r5, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f9f8 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 13e69c <__cxa_atexit@plt+0x1326fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -313789,30 +313789,30 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 13e694 <__cxa_atexit@plt+0x1326f4> │ │ │ │ b 13e6ec <__cxa_atexit@plt+0x13274c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0115f9b8 │ │ │ │ + @ instruction: 0x0115f998 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 13e6dc <__cxa_atexit@plt+0x13273c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 13e6d4 <__cxa_atexit@plt+0x132734> │ │ │ │ b 13e6ec <__cxa_atexit@plt+0x13274c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r5, ip, ror r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r9, lr │ │ │ │ bcc 13e7b8 <__cxa_atexit@plt+0x132818> │ │ │ │ mov r2, r5 │ │ │ │ @@ -313869,18 +313869,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq sp, [r5, -r8]! │ │ │ │ - @ instruction: 0x0115f8d0 │ │ │ │ - @ instruction: 0x0125db0c │ │ │ │ - tstpeq r5, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq sp, [r5, -r8]! │ │ │ │ + @ instruction: 0x0115f8b0 │ │ │ │ + @ instruction: 0x0125daec │ │ │ │ + tstpeq r5, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e834 <__cxa_atexit@plt+0x132894> │ │ │ │ @@ -313892,17 +313892,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125da70 │ │ │ │ - tstpeq r5, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125da50 │ │ │ │ + tstpeq r5, r0, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -313924,15 +313924,15 @@ │ │ │ │ b 13e14c <__cxa_atexit@plt+0x1321ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - tstpeq r5, r8, lsr #15 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -313991,16 +313991,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r5, r8, r8, sp │ │ │ │ - @ instruction: 0x0125d8bc │ │ │ │ + @ instruction: 0x0125d868 │ │ │ │ + @ instruction: 0x0125d89c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ea10 <__cxa_atexit@plt+0x132a70> │ │ │ │ @@ -314011,16 +314011,16 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125d850 │ │ │ │ - tstpeq r5, r8, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125d830 │ │ │ │ + tstpeq r5, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -314049,30 +314049,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq r5, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 13eaec <__cxa_atexit@plt+0x132b4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 13eae4 <__cxa_atexit@plt+0x132b44> │ │ │ │ b 13eafc <__cxa_atexit@plt+0x132b5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r5, ip, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r9, lr │ │ │ │ bcc 13ebbc <__cxa_atexit@plt+0x132c1c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -314126,18 +314126,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq sp, [r5, -r4]! │ │ │ │ - tstpeq r5, ip, asr #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125d708 │ │ │ │ - tstpeq r5, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq sp, [r5, -r4]! │ │ │ │ + tstpeq r5, ip, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125d6e8 │ │ │ │ + tstpeq r5, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ec38 <__cxa_atexit@plt+0x132c98> │ │ │ │ @@ -314149,17 +314149,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125d66c │ │ │ │ - tstpeq r5, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125d64c │ │ │ │ + @ instruction: 0x0115f3fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314178,15 +314178,15 @@ │ │ │ │ b 13e14c <__cxa_atexit@plt+0x1321ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tstpeq r5, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13ed0c <__cxa_atexit@plt+0x132d6c> │ │ │ │ @@ -314203,15 +314203,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r0, lr │ │ │ │ bcc 13ede4 <__cxa_atexit@plt+0x132e44> │ │ │ │ mov r2, r5 │ │ │ │ @@ -314264,18 +314264,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlawteq r5, ip, r4, sp │ │ │ │ - tstpeq r5, r4, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125d4e0 │ │ │ │ - tstpeq r5, ip, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125d4ac │ │ │ │ + tstpeq r5, r4, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r5, r0, r4, sp │ │ │ │ + tstpeq r5, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ee60 <__cxa_atexit@plt+0x132ec0> │ │ │ │ @@ -314287,17 +314287,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0125d444 │ │ │ │ - @ instruction: 0x0115f1f4 │ │ │ │ + tstpeq r5, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0125d424 │ │ │ │ + @ instruction: 0x0115f1d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13eec0 <__cxa_atexit@plt+0x132f20> │ │ │ │ @@ -314312,15 +314312,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0115f19c │ │ │ │ + tstpeq r5, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -314369,16 +314369,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x0125d314 │ │ │ │ - ldrheq pc, [r5, -r0] @ │ │ │ │ + strdeq sp, [r5, -r4]! │ │ │ │ + @ instruction: 0x0115f090 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -314391,15 +314391,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13f00c <__cxa_atexit@plt+0x13306c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tstpeq r5, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f0a0 <__cxa_atexit@plt+0x133100> │ │ │ │ ldr r1, [pc, #144] @ 13f0c0 <__cxa_atexit@plt+0x133120> │ │ │ │ @@ -314437,16 +314437,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0125d1a4 │ │ │ │ - @ instruction: 0x0125d220 │ │ │ │ + smlawbeq r5, r4, r1, sp │ │ │ │ + @ instruction: 0x0125d200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f118 <__cxa_atexit@plt+0x133178> │ │ │ │ @@ -314461,15 +314461,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125d1a8 │ │ │ │ + smlawbeq r5, r8, r1, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f160 <__cxa_atexit@plt+0x1331c0> │ │ │ │ ldr r2, [pc, #32] @ 13f168 <__cxa_atexit@plt+0x1331c8> │ │ │ │ @@ -314500,15 +314500,15 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r5, ip, ror #28 │ │ │ │ + tsteq r5, ip, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13f2d4 <__cxa_atexit@plt+0x133334> │ │ │ │ ldr r3, [pc, #280] @ 13f2fc <__cxa_atexit@plt+0x13335c> │ │ │ │ @@ -314580,23 +314580,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0125d06c │ │ │ │ - strdeq sp, [r5, -r4]! │ │ │ │ - tsteq r5, ip, lsr #27 │ │ │ │ + @ instruction: 0x0125d04c │ │ │ │ + ldrdeq sp, [r5, -r4]! │ │ │ │ + tsteq r5, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq r5, r0, lsr #27 │ │ │ │ - tsteq r5, ip, asr #26 │ │ │ │ - tsteq r5, r8, asr sp │ │ │ │ - @ instruction: 0x0125cfbc │ │ │ │ - tsteq r5, r0, lsl sp │ │ │ │ + tsteq r5, r0, lsl #27 │ │ │ │ + tsteq r5, ip, lsr #26 │ │ │ │ + tsteq r5, r8, lsr sp │ │ │ │ + @ instruction: 0x0125cf9c │ │ │ │ + @ instruction: 0x0115ecf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 13f3f0 <__cxa_atexit@plt+0x133450> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -314644,21 +314644,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125cf2c │ │ │ │ - @ instruction: 0x0125cfbc │ │ │ │ + @ instruction: 0x0125cf0c │ │ │ │ + @ instruction: 0x0125cf9c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - tsteq r5, r0, lsr #24 │ │ │ │ - tsteq r5, r4, lsr ip │ │ │ │ - @ instruction: 0x0125ce94 │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ + tsteq r5, r0, lsl #24 │ │ │ │ + tsteq r5, r4, lsl ip │ │ │ │ + @ instruction: 0x0125ce74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f4d8 <__cxa_atexit@plt+0x133538> │ │ │ │ @@ -314709,15 +314709,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0125ce10 │ │ │ │ + strdeq ip, [r5, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 13f59c <__cxa_atexit@plt+0x1335fc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -314748,15 +314748,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0125cd4c │ │ │ │ + @ instruction: 0x0125cd2c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f5f8 <__cxa_atexit@plt+0x133658> │ │ │ │ @@ -314773,15 +314773,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq ip, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125ccb0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13f64c <__cxa_atexit@plt+0x1336ac> │ │ │ │ ldr r7, [pc, #52] @ 13f65c <__cxa_atexit@plt+0x1336bc> │ │ │ │ @@ -314796,15 +314796,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13f660 <__cxa_atexit@plt+0x1336c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, ip, lsr sl │ │ │ │ + tsteq r5, ip, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp lr, r3 │ │ │ │ bcc 13f73c <__cxa_atexit@plt+0x13379c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -314862,16 +314862,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0x0125cbb4 │ │ │ │ - ldrdeq ip, [r5, -ip]! @ │ │ │ │ + @ instruction: 0x0125cb94 │ │ │ │ + @ instruction: 0x0125cbbc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f7c4 <__cxa_atexit@plt+0x133824> │ │ │ │ @@ -314888,15 +314888,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125cb04 │ │ │ │ + @ instruction: 0x0125cae4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -314914,15 +314914,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13f838 <__cxa_atexit@plt+0x133898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r5, r4, ror #16 │ │ │ │ + tsteq r5, r4, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13f8b0 <__cxa_atexit@plt+0x133910> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -314963,17 +314963,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, asr #15 │ │ │ │ - @ instruction: 0x0125c9ac │ │ │ │ - strdeq ip, [r5, -r4]! │ │ │ │ + tsteq r5, r8, lsr #15 │ │ │ │ + smlawbeq r5, ip, r9, ip │ │ │ │ + ldrdeq ip, [r5, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -314989,16 +314989,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 13f96c <__cxa_atexit@plt+0x1339cc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125c910 │ │ │ │ - @ instruction: 0x0125c958 │ │ │ │ + strdeq ip, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125c938 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 13fb54 <__cxa_atexit@plt+0x133bb4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ @@ -315049,15 +315049,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r5, r0, ror #12 │ │ │ │ + tsteq r5, r0, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 13fae0 <__cxa_atexit@plt+0x133b40> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -315085,15 +315085,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r5, ip, asr #11 │ │ │ │ + tsteq r5, ip, lsr #11 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -315106,15 +315106,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 13fb38 <__cxa_atexit@plt+0x133b98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ + tsteq r5, r0, asr r5 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -315127,15 +315127,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 13fb90 <__cxa_atexit@plt+0x133bf0> │ │ │ │ ldr r7, [pc, #12] @ 13fb8c <__cxa_atexit@plt+0x133bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl r5 │ │ │ │ + @ instruction: 0x0115e4f4 │ │ │ │ mov r9, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r8, [pc, #340] @ 13fcf8 <__cxa_atexit@plt+0x133d58> │ │ │ │ ldr lr, [pc, #340] @ 13fcfc <__cxa_atexit@plt+0x133d5c> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -315222,17 +315222,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r9 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0125c67c │ │ │ │ + @ instruction: 0x0125c65c │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0x0125c638 │ │ │ │ + @ instruction: 0x0125c618 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13fd74 <__cxa_atexit@plt+0x133dd4> │ │ │ │ @@ -315256,15 +315256,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 13fd94 <__cxa_atexit@plt+0x133df4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - @ instruction: 0x0125c570 │ │ │ │ + @ instruction: 0x0125c550 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 13fde0 <__cxa_atexit@plt+0x133e40> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -315307,15 +315307,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 13fe60 <__cxa_atexit@plt+0x133ec0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r5, r0, r4, ip │ │ │ │ + @ instruction: 0x0125c460 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13fec4 <__cxa_atexit@plt+0x133f24> │ │ │ │ @@ -315337,15 +315337,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0125c34c │ │ │ │ + @ instruction: 0x0125c32c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13fefc <__cxa_atexit@plt+0x133f5c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315369,17 +315369,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13ff58 <__cxa_atexit@plt+0x133fb8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r5, r8, r3, ip │ │ │ │ + @ instruction: 0x0125c368 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r5, r8, lsr r1 │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13ffd4 <__cxa_atexit@plt+0x134034> │ │ │ │ @@ -315406,15 +315406,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrheq lr, [r5, -r0] │ │ │ │ + @ instruction: 0x0115e090 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 140014 <__cxa_atexit@plt+0x134074> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315448,15 +315448,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ + @ instruction: 0x0115dffc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315468,16 +315468,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1400e0 <__cxa_atexit@plt+0x134140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #31 │ │ │ │ - @ instruction: 0x0115dfb0 │ │ │ │ + tsteq r5, r8, lsr #31 │ │ │ │ + @ instruction: 0x0115df90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1401bc <__cxa_atexit@plt+0x13421c> │ │ │ │ ldr r2, [pc, #212] @ 1401dc <__cxa_atexit@plt+0x13423c> │ │ │ │ @@ -315533,17 +315533,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0x0125c15c │ │ │ │ + @ instruction: 0x0125c13c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, ip, lsr #29 │ │ │ │ + tsteq r5, ip, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 140280 <__cxa_atexit@plt+0x1342e0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -315577,15 +315577,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - smlawbeq r5, r0, r0, ip │ │ │ │ + @ instruction: 0x0125c060 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 140310 <__cxa_atexit@plt+0x134370> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -315609,15 +315609,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0115dd98 │ │ │ │ + tsteq r5, r8, ror sp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315629,16 +315629,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 140364 <__cxa_atexit@plt+0x1343c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr #26 │ │ │ │ - tsteq r5, ip, lsr #26 │ │ │ │ + tsteq r5, r4, lsr #26 │ │ │ │ + tsteq r5, ip, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1403fc <__cxa_atexit@plt+0x13445c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -315687,17 +315687,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0115dc90 │ │ │ │ - @ instruction: 0x0125be60 │ │ │ │ - @ instruction: 0x0125bea8 │ │ │ │ + tsteq r5, r0, ror ip │ │ │ │ + @ instruction: 0x0125be40 │ │ │ │ + smlawbeq r5, r8, lr, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -315713,30 +315713,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1404bc <__cxa_atexit@plt+0x13451c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r5, r0, sp, fp │ │ │ │ - @ instruction: 0x0125be08 │ │ │ │ + @ instruction: 0x0125bda0 │ │ │ │ + @ instruction: 0x0125bde8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1404e0 <__cxa_atexit@plt+0x134540> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 14070c <__cxa_atexit@plt+0x13476c> │ │ │ │ ldr r7, [pc, #8] @ 1404f0 <__cxa_atexit@plt+0x134550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115dbdc │ │ │ │ + @ instruction: 0x0115dbbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -315784,15 +315784,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ + @ instruction: 0x0115daf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 14065c <__cxa_atexit@plt+0x1346bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -315820,15 +315820,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r5, ip, ror sl │ │ │ │ + tsteq r5, ip, asr sl │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -315841,15 +315841,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1406b4 <__cxa_atexit@plt+0x134714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr #20 │ │ │ │ + tsteq r5, r0, lsl #20 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -315862,15 +315862,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 14070c <__cxa_atexit@plt+0x13476c> │ │ │ │ ldr r7, [pc, #12] @ 140708 <__cxa_atexit@plt+0x134768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr #19 │ │ │ │ + tsteq r5, r4, lsr #19 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ and r2, r1, #3 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, #2 │ │ │ │ bne 140798 <__cxa_atexit@plt+0x1347f8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -315942,17 +315942,17 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq fp, [r5, -r4]! │ │ │ │ + ldrdeq fp, [r5, -r4]! │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0125bb54 │ │ │ │ + @ instruction: 0x0125bb34 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1408b4 <__cxa_atexit@plt+0x134914> │ │ │ │ @@ -315976,15 +315976,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1408d4 <__cxa_atexit@plt+0x134934> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x0125ba30 │ │ │ │ + @ instruction: 0x0125ba10 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -316108,15 +316108,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 140ae4 <__cxa_atexit@plt+0x134b44> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq fp, [r5, -ip]! │ │ │ │ + ldrdeq fp, [r5, -ip]! │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 140b48 <__cxa_atexit@plt+0x134ba8> │ │ │ │ @@ -316138,15 +316138,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq r5, r8, r6, fp │ │ │ │ + @ instruction: 0x0125b6a8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 140b80 <__cxa_atexit@plt+0x134be0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -316170,17 +316170,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 140bdc <__cxa_atexit@plt+0x134c3c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0125b704 │ │ │ │ + @ instruction: 0x0125b6e4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x0115d4b4 │ │ │ │ + @ instruction: 0x0115d494 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 140c58 <__cxa_atexit@plt+0x134cb8> │ │ │ │ @@ -316207,15 +316207,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, ip, lsr #8 │ │ │ │ + tsteq r5, ip, lsl #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 140c98 <__cxa_atexit@plt+0x134cf8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -316249,15 +316249,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, r4, asr #7 │ │ │ │ + tsteq r5, r4, lsr #7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -316269,16 +316269,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 140d64 <__cxa_atexit@plt+0x134dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror r3 │ │ │ │ - tsteq r5, ip, lsr #6 │ │ │ │ + tsteq r5, r0, asr r3 │ │ │ │ + tsteq r5, ip, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 140e40 <__cxa_atexit@plt+0x134ea0> │ │ │ │ ldr r2, [pc, #212] @ 140e60 <__cxa_atexit@plt+0x134ec0> │ │ │ │ @@ -316334,17 +316334,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldrdeq fp, [r5, -r8]! │ │ │ │ + @ instruction: 0x0125b4b8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r8, lsr #4 │ │ │ │ + tsteq r5, r8, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 140f04 <__cxa_atexit@plt+0x134f64> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -316378,15 +316378,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strdeq fp, [r5, -ip]! │ │ │ │ + ldrdeq fp, [r5, -ip]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 140f94 <__cxa_atexit@plt+0x134ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -316410,15 +316410,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, r0, asr #2 │ │ │ │ + tsteq r5, r0, lsr #2 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -316430,16 +316430,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 140fe8 <__cxa_atexit@plt+0x135048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror #1 │ │ │ │ - tsteq r5, r8, lsr #1 │ │ │ │ + tsteq r5, ip, asr #1 │ │ │ │ + tsteq r5, r8, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -316460,16 +316460,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - tsteq r5, ip, ror r0 │ │ │ │ tsteq r5, ip, asr r0 │ │ │ │ + tsteq r5, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 141100 <__cxa_atexit@plt+0x135160> │ │ │ │ ldr r7, [pc, #188] @ 141144 <__cxa_atexit@plt+0x1351a4> │ │ │ │ @@ -316520,18 +316520,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ + tsteq r5, r8, lsl #31 │ │ │ │ tsteq r5, r8, lsr #31 │ │ │ │ - tsteq r5, r8, asr #31 │ │ │ │ - @ instruction: 0x0125b15c │ │ │ │ - @ instruction: 0x0125b1a4 │ │ │ │ + @ instruction: 0x0125b13c │ │ │ │ + smlawbeq r5, r4, r1, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1411a0 <__cxa_atexit@plt+0x135200> │ │ │ │ @@ -316543,16 +316543,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strheq fp, [r5, -ip]! │ │ │ │ - @ instruction: 0x0125b104 │ │ │ │ + @ instruction: 0x0125b09c │ │ │ │ + @ instruction: 0x0125b0e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 141204 <__cxa_atexit@plt+0x135264> │ │ │ │ ldr r3, [pc, #64] @ 141214 <__cxa_atexit@plt+0x135274> │ │ │ │ @@ -316570,24 +316570,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14121c <__cxa_atexit@plt+0x13527c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ - @ instruction: 0x0115cef0 │ │ │ │ + tsteq r5, r4, ror #29 │ │ │ │ + @ instruction: 0x0115ced0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 14123c <__cxa_atexit@plt+0x13529c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115cebc │ │ │ │ + @ instruction: 0x0115ce9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14131c <__cxa_atexit@plt+0x13537c> │ │ │ │ @@ -316640,15 +316640,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0125af48 │ │ │ │ + @ instruction: 0x0125af28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1413c4 <__cxa_atexit@plt+0x135424> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -316678,15 +316678,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1413c8 <__cxa_atexit@plt+0x135428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlawbeq r5, ip, lr, sl │ │ │ │ + @ instruction: 0x0125ae6c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -316707,16 +316707,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 14143c <__cxa_atexit@plt+0x13549c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0125ae0c │ │ │ │ - @ instruction: 0x0115ccb8 │ │ │ │ + @ instruction: 0x0125adec │ │ │ │ + @ instruction: 0x0115cc98 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1414f8 <__cxa_atexit@plt+0x135558> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -316769,28 +316769,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, ip, lsl #24 │ │ │ │ + tsteq r5, ip, ror #23 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115cb94 │ │ │ │ + tsteq r5, r4, ror fp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -316861,16 +316861,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0125abb4 │ │ │ │ - @ instruction: 0x0125ae28 │ │ │ │ + @ instruction: 0x0125ab94 │ │ │ │ + @ instruction: 0x0125ae08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1416ec <__cxa_atexit@plt+0x13574c> │ │ │ │ @@ -316882,16 +316882,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125adac │ │ │ │ - tsteq r5, r8, lsl #20 │ │ │ │ + smlawbeq r5, ip, sp, sl │ │ │ │ + tsteq r5, r8, ror #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14176c <__cxa_atexit@plt+0x1357cc> │ │ │ │ @@ -316916,15 +316916,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ + tsteq r5, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1417ac <__cxa_atexit@plt+0x13580c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -316948,16 +316948,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq sl, [r5, -r0]! │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ + @ instruction: 0x0125aab0 │ │ │ │ + tsteq r5, r0, ror #17 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14184c <__cxa_atexit@plt+0x1358ac> │ │ │ │ @@ -316973,16 +316973,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 141864 <__cxa_atexit@plt+0x1358c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0115c8bc │ │ │ │ - tsteq r5, r0, lsr #17 │ │ │ │ + @ instruction: 0x0115c89c │ │ │ │ + tsteq r5, r0, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141910 <__cxa_atexit@plt+0x135970> │ │ │ │ @@ -317021,15 +317021,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 141450 <__cxa_atexit@plt+0x1354b0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x0125a9e8 │ │ │ │ + smlawteq r5, r8, r9, sl │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317042,16 +317042,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0125a958 │ │ │ │ - @ instruction: 0x0115c790 │ │ │ │ + @ instruction: 0x0125a938 │ │ │ │ + tsteq r5, r0, ror r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ @@ -317070,16 +317070,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1419e8 <__cxa_atexit@plt+0x135a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ - tsteq r5, r0, lsr #14 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ + tsteq r5, r0, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 141a64 <__cxa_atexit@plt+0x135ac4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -317120,17 +317120,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0115c69c │ │ │ │ - strdeq sl, [r5, -r8]! │ │ │ │ - @ instruction: 0x0125a840 │ │ │ │ + tsteq r5, ip, ror r6 │ │ │ │ + ldrdeq sl, [r5, -r8]! │ │ │ │ + @ instruction: 0x0125a820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -317146,16 +317146,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 141b20 <__cxa_atexit@plt+0x135b80> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125a75c │ │ │ │ - @ instruction: 0x0125a7a4 │ │ │ │ + @ instruction: 0x0125a73c │ │ │ │ + smlawbeq r5, r4, r7, sl │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 141ba4 <__cxa_atexit@plt+0x135c04> │ │ │ │ @@ -317190,16 +317190,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0125a690 │ │ │ │ - @ instruction: 0x0125a72c │ │ │ │ + @ instruction: 0x0125a670 │ │ │ │ + @ instruction: 0x0125a70c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141c10 <__cxa_atexit@plt+0x135c70> │ │ │ │ @@ -317211,16 +317211,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125a6b4 │ │ │ │ - tsteq r5, r4, ror r4 │ │ │ │ + @ instruction: 0x0125a694 │ │ │ │ + tsteq r5, r4, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 141c90 <__cxa_atexit@plt+0x135cf0> │ │ │ │ @@ -317245,15 +317245,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0115c3f4 │ │ │ │ + @ instruction: 0x0115c3d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 141cd0 <__cxa_atexit@plt+0x135d30> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317277,16 +317277,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0125a5ac │ │ │ │ - tsteq r5, ip, ror #6 │ │ │ │ + smlawbeq r5, ip, r5, sl │ │ │ │ + tsteq r5, ip, asr #6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 141e0c <__cxa_atexit@plt+0x135e6c> │ │ │ │ ldr r3, [pc, #232] @ 141e34 <__cxa_atexit@plt+0x135e94> │ │ │ │ @@ -317348,18 +317348,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0125a50c │ │ │ │ - tsteq r5, r0, lsl r3 │ │ │ │ + @ instruction: 0x0125a4ec │ │ │ │ + @ instruction: 0x0115c2f0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r5, ip, asr #4 │ │ │ │ + tsteq r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141ef4 <__cxa_atexit@plt+0x135f54> │ │ │ │ @@ -317398,15 +317398,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x0125a404 │ │ │ │ + @ instruction: 0x0125a3e4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317419,24 +317419,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0125a374 │ │ │ │ - @ instruction: 0x0115c1bc │ │ │ │ + @ instruction: 0x0125a354 │ │ │ │ + @ instruction: 0x0115c19c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 141d38 <__cxa_atexit@plt+0x135d98> │ │ │ │ - @ instruction: 0x0115c19c │ │ │ │ + tsteq r5, ip, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 141ff8 <__cxa_atexit@plt+0x136058> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -317477,17 +317477,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsl r1 │ │ │ │ - @ instruction: 0x0125a264 │ │ │ │ - @ instruction: 0x0125a2ac │ │ │ │ + ldrsheq ip, [r5, -r8] │ │ │ │ + @ instruction: 0x0125a244 │ │ │ │ + smlawbeq r5, ip, r2, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -317503,16 +317503,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1420b4 <__cxa_atexit@plt+0x136114> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r5, r8, r1, sl │ │ │ │ - @ instruction: 0x0125a210 │ │ │ │ + @ instruction: 0x0125a1a8 │ │ │ │ + strdeq sl, [r5, -r0]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -317560,19 +317560,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1421a0 <__cxa_atexit@plt+0x136200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0125a0e4 │ │ │ │ - ldrdeq sl, [r5, -ip]! │ │ │ │ - @ instruction: 0x0125a190 │ │ │ │ + smlawteq r5, r4, r0, sl │ │ │ │ + strheq sl, [r5, -ip]! │ │ │ │ + @ instruction: 0x0125a170 │ │ │ │ @ instruction: 0xffffb408 │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -317624,19 +317624,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1422a0 <__cxa_atexit@plt+0x136300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01259fe4 │ │ │ │ - ldrdeq r9, [r5, -ip]! │ │ │ │ - smlawbeq r5, r4, r2, sl │ │ │ │ + smlawteq r5, r4, pc, r9 @ │ │ │ │ + @ instruction: 0x01259fbc │ │ │ │ + @ instruction: 0x0125a264 │ │ │ │ @ instruction: 0xffffb308 │ │ │ │ - tsteq r5, r0, asr sp │ │ │ │ + tsteq r5, r0, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -317649,15 +317649,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01259f00 │ │ │ │ + @ instruction: 0x01259ee0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317707,15 +317707,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ + tsteq r5, r0, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 142494 <__cxa_atexit@plt+0x1364f4> │ │ │ │ ldr r7, [pc, #220] @ 1424dc <__cxa_atexit@plt+0x13653c> │ │ │ │ @@ -317775,18 +317775,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r5, r0, lsl #25 │ │ │ │ - @ instruction: 0x0115bc9c │ │ │ │ - smlawteq r5, r8, sp, r9 │ │ │ │ - @ instruction: 0x01259e10 │ │ │ │ + tsteq r5, r0, ror #24 │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ + @ instruction: 0x01259da8 │ │ │ │ + strdeq r9, [r5, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14253c <__cxa_atexit@plt+0x13659c> │ │ │ │ @@ -317798,16 +317798,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01259d20 │ │ │ │ - @ instruction: 0x01259d68 │ │ │ │ + @ instruction: 0x01259d00 │ │ │ │ + @ instruction: 0x01259d48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1425d0 <__cxa_atexit@plt+0x136630> │ │ │ │ ldr lr, [pc, #124] @ 1425ec <__cxa_atexit@plt+0x13664c> │ │ │ │ @@ -317840,18 +317840,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1425fc <__cxa_atexit@plt+0x13665c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259c5c │ │ │ │ - @ instruction: 0x01259c64 │ │ │ │ + @ instruction: 0x01259c3c │ │ │ │ + @ instruction: 0x01259c44 │ │ │ │ @ instruction: 0xffffaf98 │ │ │ │ - @ instruction: 0x0115b9f0 │ │ │ │ + @ instruction: 0x0115b9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -317889,18 +317889,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1426c0 <__cxa_atexit@plt+0x136720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259b98 │ │ │ │ - @ instruction: 0x01259ba0 │ │ │ │ + @ instruction: 0x01259b78 │ │ │ │ + smlawbeq r5, r0, fp, r9 │ │ │ │ @ instruction: 0xffffaed4 │ │ │ │ - tsteq r5, ip, lsr #18 │ │ │ │ + tsteq r5, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -317913,15 +317913,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01259ae0 │ │ │ │ + smlawteq r5, r0, sl, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317980,15 +317980,15 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01259a28 │ │ │ │ + @ instruction: 0x01259a08 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318029,15 +318029,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r5, r8, ror r8 │ │ │ │ + tsteq r5, r8, asr r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -318079,16 +318079,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012598bc │ │ │ │ - @ instruction: 0x01259904 │ │ │ │ + @ instruction: 0x0125989c │ │ │ │ + @ instruction: 0x012598e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 142a34 <__cxa_atexit@plt+0x136a94> │ │ │ │ ldr lr, [pc, #124] @ 142a50 <__cxa_atexit@plt+0x136ab0> │ │ │ │ @@ -318121,18 +318121,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 142a60 <__cxa_atexit@plt+0x136ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r9, [r5, -r8]! │ │ │ │ - @ instruction: 0x01259800 │ │ │ │ + ldrdeq r9, [r5, -r8]! │ │ │ │ + @ instruction: 0x012597e0 │ │ │ │ @ instruction: 0xffffab34 │ │ │ │ - tsteq r5, ip, lsl #11 │ │ │ │ + tsteq r5, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318170,18 +318170,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 142b24 <__cxa_atexit@plt+0x136b84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259734 │ │ │ │ - @ instruction: 0x0125973c │ │ │ │ + @ instruction: 0x01259714 │ │ │ │ + @ instruction: 0x0125971c │ │ │ │ @ instruction: 0xffffaa70 │ │ │ │ - tsteq r5, r8, asr #9 │ │ │ │ + tsteq r5, r8, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318219,18 +318219,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 142be8 <__cxa_atexit@plt+0x136c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259670 │ │ │ │ - @ instruction: 0x01259678 │ │ │ │ + @ instruction: 0x01259650 │ │ │ │ + @ instruction: 0x01259658 │ │ │ │ @ instruction: 0xffffa9ac │ │ │ │ - tsteq r5, r4, lsl #8 │ │ │ │ + tsteq r5, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318243,15 +318243,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012595b8 │ │ │ │ + @ instruction: 0x01259598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 142c9c <__cxa_atexit@plt+0x136cfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318275,15 +318275,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01259564 │ │ │ │ + @ instruction: 0x01259544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318337,15 +318337,15 @@ │ │ │ │ b 142da4 <__cxa_atexit@plt+0x136e04> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - smlawbeq r5, r0, r4, r9 │ │ │ │ + @ instruction: 0x01259460 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -318396,15 +318396,15 @@ │ │ │ │ b 142e6c <__cxa_atexit@plt+0x136ecc> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r0, asr #5 │ │ │ │ + tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318463,16 +318463,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012592bc │ │ │ │ - @ instruction: 0x01259304 │ │ │ │ + @ instruction: 0x0125929c │ │ │ │ + @ instruction: 0x012592e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 143034 <__cxa_atexit@plt+0x137094> │ │ │ │ ldr lr, [pc, #124] @ 143050 <__cxa_atexit@plt+0x1370b0> │ │ │ │ @@ -318505,18 +318505,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 143060 <__cxa_atexit@plt+0x1370c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r9, [r5, -r8]! │ │ │ │ - @ instruction: 0x01259200 │ │ │ │ + ldrdeq r9, [r5, -r8]! │ │ │ │ + @ instruction: 0x012591e0 │ │ │ │ @ instruction: 0xffffa534 │ │ │ │ - tsteq r5, ip, lsl #31 │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318554,18 +318554,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 143124 <__cxa_atexit@plt+0x137184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259134 │ │ │ │ - @ instruction: 0x0125913c │ │ │ │ + @ instruction: 0x01259114 │ │ │ │ + @ instruction: 0x0125911c │ │ │ │ @ instruction: 0xffffa470 │ │ │ │ - tsteq r5, r8, asr #29 │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318603,18 +318603,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1431e8 <__cxa_atexit@plt+0x137248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01259070 │ │ │ │ - @ instruction: 0x01259078 │ │ │ │ + qsubeq r9, r0, r5 │ │ │ │ + qsubeq r9, r8, r5 │ │ │ │ @ instruction: 0xffffa3ac │ │ │ │ - tsteq r5, r4, lsl #28 │ │ │ │ + tsteq r5, r4, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318652,18 +318652,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1432ac <__cxa_atexit@plt+0x13730c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01258fac │ │ │ │ - @ instruction: 0x01258fb4 │ │ │ │ + smlawbeq r5, ip, pc, r8 @ │ │ │ │ + @ instruction: 0x01258f94 │ │ │ │ @ instruction: 0xffffa2e8 │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ + tsteq r5, r0, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -318676,15 +318676,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r5, -r4]! │ │ │ │ + ldrdeq r8, [r5, -r4]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143360 <__cxa_atexit@plt+0x1373c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318708,15 +318708,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01258ea0 │ │ │ │ + smlawbeq r5, r0, lr, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1433e8 <__cxa_atexit@plt+0x137448> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318742,15 +318742,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01258e20 │ │ │ │ + @ instruction: 0x01258e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318808,15 +318808,15 @@ │ │ │ │ b 143500 <__cxa_atexit@plt+0x137560> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x01258d30 │ │ │ │ + @ instruction: 0x01258d10 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp r1, fp │ │ │ │ @@ -318881,15 +318881,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -318958,16 +318958,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01258b00 │ │ │ │ - @ instruction: 0x01258b48 │ │ │ │ + @ instruction: 0x01258ae0 │ │ │ │ + @ instruction: 0x01258b28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1437f0 <__cxa_atexit@plt+0x137850> │ │ │ │ ldr lr, [pc, #124] @ 14380c <__cxa_atexit@plt+0x13786c> │ │ │ │ @@ -319000,18 +319000,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14381c <__cxa_atexit@plt+0x13787c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01258a3c │ │ │ │ - @ instruction: 0x01258a44 │ │ │ │ + @ instruction: 0x01258a1c │ │ │ │ + @ instruction: 0x01258a24 │ │ │ │ @ instruction: 0xffff9d78 │ │ │ │ - @ instruction: 0x0115a7d0 │ │ │ │ + @ instruction: 0x0115a7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -319049,18 +319049,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1438e0 <__cxa_atexit@plt+0x137940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01258978 │ │ │ │ - smlawbeq r5, r0, r9, r8 │ │ │ │ + @ instruction: 0x01258958 │ │ │ │ + @ instruction: 0x01258960 │ │ │ │ @ instruction: 0xffff9cb4 │ │ │ │ - tsteq r5, ip, lsl #14 │ │ │ │ + tsteq r5, ip, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -319098,18 +319098,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1439a4 <__cxa_atexit@plt+0x137a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012588b4 │ │ │ │ - @ instruction: 0x012588bc │ │ │ │ + @ instruction: 0x01258894 │ │ │ │ + @ instruction: 0x0125889c │ │ │ │ @ instruction: 0xffff9bf0 │ │ │ │ - tsteq r5, r8, asr #12 │ │ │ │ + tsteq r5, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -319147,18 +319147,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 143a68 <__cxa_atexit@plt+0x137ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r8, [r5, -r0]! │ │ │ │ - strdeq r8, [r5, -r8]! @ │ │ │ │ + ldrdeq r8, [r5, -r0]! │ │ │ │ + ldrdeq r8, [r5, -r8]! @ │ │ │ │ @ instruction: 0xffff9b2c │ │ │ │ - tsteq r5, r4, lsl #11 │ │ │ │ + tsteq r5, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -319196,18 +319196,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 143b2c <__cxa_atexit@plt+0x137b8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0125872c │ │ │ │ - @ instruction: 0x01258734 │ │ │ │ + @ instruction: 0x0125870c │ │ │ │ + @ instruction: 0x01258714 │ │ │ │ @ instruction: 0xffff9a68 │ │ │ │ - tsteq r5, r0, asr #9 │ │ │ │ + tsteq r5, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -319220,15 +319220,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01258674 │ │ │ │ + @ instruction: 0x01258654 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143be0 <__cxa_atexit@plt+0x137c40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -319252,15 +319252,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01258620 │ │ │ │ + @ instruction: 0x01258600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143c68 <__cxa_atexit@plt+0x137cc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -319286,15 +319286,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x012585a0 │ │ │ │ + smlawbeq r5, r0, r5, r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143cf4 <__cxa_atexit@plt+0x137d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -319321,15 +319321,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01258518 │ │ │ │ + strdeq r8, [r5, -r8]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -319390,15 +319390,15 @@ │ │ │ │ b 143e18 <__cxa_atexit@plt+0x137e78> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0x01258420 │ │ │ │ + @ instruction: 0x01258400 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp r1, fp │ │ │ │ @@ -319476,15 +319476,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #96 @ 0x60 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r5, ip, ror #3 │ │ │ │ + tsteq r5, ip, asr #3 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -319563,16 +319563,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r5, ip, r1, r8 │ │ │ │ - ldrdeq r8, [r5, -r4]! │ │ │ │ + @ instruction: 0x0125816c │ │ │ │ + @ instruction: 0x012581b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319619,18 +319619,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1441c4 <__cxa_atexit@plt+0x138224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlawteq r5, r8, r0, r8 │ │ │ │ + @ instruction: 0x012580a8 │ │ │ │ @ instruction: 0xffff9454 │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ - tsteq r5, ip, lsr #31 │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ + tsteq r5, ip, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319677,18 +319677,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1442ac <__cxa_atexit@plt+0x13830c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257fe0 │ │ │ │ + smlawteq r5, r0, pc, r7 @ │ │ │ │ @ instruction: 0xffff936c │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ - tsteq r5, r8, asr #29 │ │ │ │ + tsteq r5, r0, lsr #26 │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319735,18 +319735,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 144394 <__cxa_atexit@plt+0x1383f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strdeq r7, [r5, -r8]! │ │ │ │ + ldrdeq r7, [r5, -r8]! │ │ │ │ @ instruction: 0xffff9284 │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ - tsteq r5, r4, ror #27 │ │ │ │ + tsteq r5, r8, lsr ip │ │ │ │ + tsteq r5, r4, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319793,18 +319793,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14447c <__cxa_atexit@plt+0x1384dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257e10 │ │ │ │ + strdeq r7, [r5, -r0]! │ │ │ │ @ instruction: 0xffff919c │ │ │ │ - tsteq r5, r0, ror fp │ │ │ │ - tsteq r5, r0, lsl #26 │ │ │ │ + tsteq r5, r0, asr fp │ │ │ │ + tsteq r5, r0, ror #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319851,18 +319851,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 144564 <__cxa_atexit@plt+0x1385c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257d28 │ │ │ │ + @ instruction: 0x01257d08 │ │ │ │ @ instruction: 0xffff90b4 │ │ │ │ - tsteq r5, r8, lsl #21 │ │ │ │ - tsteq r5, ip, lsl ip │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ + @ instruction: 0x01159bfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319909,18 +319909,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14464c <__cxa_atexit@plt+0x1386ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257c40 │ │ │ │ + @ instruction: 0x01257c20 │ │ │ │ @ instruction: 0xffff8fcc │ │ │ │ - tsteq r5, r0, lsr #19 │ │ │ │ - tsteq r5, r8, lsr fp │ │ │ │ + tsteq r5, r0, lsl #19 │ │ │ │ + tsteq r5, r8, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -319967,18 +319967,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 144734 <__cxa_atexit@plt+0x138794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257b58 │ │ │ │ + @ instruction: 0x01257b38 │ │ │ │ @ instruction: 0xffff8ee4 │ │ │ │ - @ instruction: 0x011598b8 │ │ │ │ - tsteq r5, r4, asr sl │ │ │ │ + @ instruction: 0x01159898 │ │ │ │ + tsteq r5, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -320025,18 +320025,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14481c <__cxa_atexit@plt+0x13887c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x01257a70 │ │ │ │ + @ instruction: 0x01257a50 │ │ │ │ @ instruction: 0xffff8dfc │ │ │ │ - @ instruction: 0x011597d0 │ │ │ │ - tsteq r5, r0, ror r9 │ │ │ │ + @ instruction: 0x011597b0 │ │ │ │ + tsteq r5, r0, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -320083,18 +320083,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 144904 <__cxa_atexit@plt+0x138964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlawbeq r5, r8, r9, r7 │ │ │ │ + @ instruction: 0x01257968 │ │ │ │ @ instruction: 0xffff8d14 │ │ │ │ - tsteq r5, r8, ror #13 │ │ │ │ - tsteq r5, ip, lsl #17 │ │ │ │ + tsteq r5, r8, asr #13 │ │ │ │ + tsteq r5, ip, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -320141,18 +320141,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1449ec <__cxa_atexit@plt+0x138a4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x012578a0 │ │ │ │ + smlawbeq r5, r0, r8, r7 │ │ │ │ @ instruction: 0xffff8c2c │ │ │ │ - tsteq r5, r0, lsl #12 │ │ │ │ - tsteq r5, r8, lsr #15 │ │ │ │ + tsteq r5, r0, ror #11 │ │ │ │ + tsteq r5, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 144a74 <__cxa_atexit@plt+0x138ad4> │ │ │ │ ldr lr, [pc, #124] @ 144a90 <__cxa_atexit@plt+0x138af0> │ │ │ │ @@ -320185,18 +320185,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 144aa0 <__cxa_atexit@plt+0x138b00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012577b8 │ │ │ │ - smlawteq r5, r0, r7, r7 │ │ │ │ + @ instruction: 0x01257798 │ │ │ │ + @ instruction: 0x012577a0 │ │ │ │ @ instruction: 0xffff8af4 │ │ │ │ - tsteq r5, ip, asr #10 │ │ │ │ + tsteq r5, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -320234,18 +320234,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 144b64 <__cxa_atexit@plt+0x138bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r7, [r5, -r4]! │ │ │ │ - strdeq r7, [r5, -ip]! │ │ │ │ + ldrdeq r7, [r5, -r4]! │ │ │ │ + ldrdeq r7, [r5, -ip]! │ │ │ │ @ instruction: 0xffff8a30 │ │ │ │ - tsteq r5, r8, lsl #9 │ │ │ │ + tsteq r5, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -320258,15 +320258,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125763c │ │ │ │ + @ instruction: 0x0125761c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320320,15 +320320,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x011594dc │ │ │ │ + @ instruction: 0x011594bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov ip, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 144db0 <__cxa_atexit@plt+0x138e10> │ │ │ │ @@ -320408,18 +320408,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r5, r4, lsr #7 │ │ │ │ - @ instruction: 0x011593bc │ │ │ │ - smlawteq r5, r4, r4, r7 │ │ │ │ - @ instruction: 0x0125750c │ │ │ │ + tsteq r5, r4, lsl #7 │ │ │ │ + @ instruction: 0x0115939c │ │ │ │ + @ instruction: 0x012574a4 │ │ │ │ + @ instruction: 0x012574ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #228] @ 144f14 <__cxa_atexit@plt+0x138f74> │ │ │ │ mov r0, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r0, #8]! │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -320477,17 +320477,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r5, r8, lsl #5 │ │ │ │ - smlawbeq r5, r0, r3, r7 │ │ │ │ - smlawteq r5, r8, r3, r7 │ │ │ │ + tsteq r5, r8, ror #4 │ │ │ │ + @ instruction: 0x01257360 │ │ │ │ + @ instruction: 0x012573a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 144f70 <__cxa_atexit@plt+0x138fd0> │ │ │ │ @@ -320499,17 +320499,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012572ec │ │ │ │ - @ instruction: 0x01257334 │ │ │ │ - @ instruction: 0x011591f4 │ │ │ │ + smlawteq r5, ip, r2, r7 │ │ │ │ + @ instruction: 0x01257314 │ │ │ │ + @ instruction: 0x011591d4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 144fd4 <__cxa_atexit@plt+0x139034> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -320524,17 +320524,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ b c0e680 <__cxa_atexit@plt+0xc026e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01257230 │ │ │ │ - ldrdeq r7, [r5, -ip]! │ │ │ │ - tsteq r5, ip, lsl #3 │ │ │ │ + @ instruction: 0x01257210 │ │ │ │ + @ instruction: 0x012574bc │ │ │ │ + tsteq r5, ip, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 145088 <__cxa_atexit@plt+0x1390e8> │ │ │ │ ldr r3, [pc, #156] @ 1450a8 <__cxa_atexit@plt+0x139108> │ │ │ │ @@ -320576,16 +320576,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01257248 │ │ │ │ - tsteq r5, r4, asr #1 │ │ │ │ + @ instruction: 0x01257228 │ │ │ │ + tsteq r5, r4, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 145120 <__cxa_atexit@plt+0x139180> │ │ │ │ @@ -320608,16 +320608,16 @@ │ │ │ │ str r1, [r9, #24] │ │ │ │ strb r0, [r9, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01257198 │ │ │ │ - tsteq r5, r4, asr #32 │ │ │ │ + @ instruction: 0x01257178 │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 145184 <__cxa_atexit@plt+0x1391e4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -320632,17 +320632,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ b c0e680 <__cxa_atexit@plt+0xc026e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r5, r0, r0, r7 │ │ │ │ - @ instruction: 0x0125732c │ │ │ │ - tsteq r5, r8, ror #31 │ │ │ │ + @ instruction: 0x01257060 │ │ │ │ + @ instruction: 0x0125730c │ │ │ │ + tsteq r5, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1452ac <__cxa_atexit@plt+0x13930c> │ │ │ │ ldr r3, [pc, #280] @ 1452d4 <__cxa_atexit@plt+0x139334> │ │ │ │ @@ -320715,22 +320715,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - smlawbeq r5, r8, r0, r7 │ │ │ │ - tsteq r5, r8, ror #29 │ │ │ │ + @ instruction: 0x01257068 │ │ │ │ + tsteq r5, r8, asr #29 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r5, r8, asr #27 │ │ │ │ - tsteq r5, r4, ror sp │ │ │ │ - tsteq r5, r0, lsl #27 │ │ │ │ - @ instruction: 0x01256fe4 │ │ │ │ - tsteq r5, ip, lsl #29 │ │ │ │ + tsteq r5, r8, lsr #27 │ │ │ │ + tsteq r5, r4, asr sp │ │ │ │ + tsteq r5, r0, ror #26 │ │ │ │ + smlawteq r5, r4, pc, r6 @ │ │ │ │ + tsteq r5, ip, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1453cc <__cxa_atexit@plt+0x13942c> │ │ │ │ @@ -320779,21 +320779,21 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x01256f4c │ │ │ │ + @ instruction: 0x01256f2c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ - tsteq r5, ip, asr ip │ │ │ │ - @ instruction: 0x01256ebc │ │ │ │ - tsteq r5, ip, lsr #27 │ │ │ │ + tsteq r5, r0, lsl #25 │ │ │ │ + tsteq r5, r8, lsr #24 │ │ │ │ + tsteq r5, ip, lsr ip │ │ │ │ + @ instruction: 0x01256e9c │ │ │ │ + tsteq r5, ip, lsl #27 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 145444 <__cxa_atexit@plt+0x1394a4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -320808,17 +320808,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ b c0b9f0 <__cxa_atexit@plt+0xbffa50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r0, sp, r6 │ │ │ │ - @ instruction: 0x01257070 │ │ │ │ - tsteq r5, r4, asr #26 │ │ │ │ + @ instruction: 0x01256da0 │ │ │ │ + qsubeq r7, r0, r5 │ │ │ │ + tsteq r5, r4, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1454f8 <__cxa_atexit@plt+0x139558> │ │ │ │ ldr r3, [pc, #156] @ 145518 <__cxa_atexit@plt+0x139578> │ │ │ │ @@ -320860,16 +320860,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldrdeq r6, [r5, -r8]! │ │ │ │ - tsteq r5, ip, ror ip │ │ │ │ + @ instruction: 0x01256db8 │ │ │ │ + tsteq r5, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 145590 <__cxa_atexit@plt+0x1395f0> │ │ │ │ @@ -320892,16 +320892,16 @@ │ │ │ │ str r1, [r9, #24] │ │ │ │ strb r0, [r9, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01256d28 │ │ │ │ - @ instruction: 0x01158bfc │ │ │ │ + @ instruction: 0x01256d08 │ │ │ │ + @ instruction: 0x01158bdc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1455f4 <__cxa_atexit@plt+0x139654> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -320916,17 +320916,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ b c0b9f0 <__cxa_atexit@plt+0xbffa50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256c10 │ │ │ │ - smlawteq r5, r0, lr, r6 │ │ │ │ - tsteq r5, r0, lsr #23 │ │ │ │ + strdeq r6, [r5, -r0]! │ │ │ │ + @ instruction: 0x01256ea0 │ │ │ │ + tsteq r5, r0, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14571c <__cxa_atexit@plt+0x13977c> │ │ │ │ ldr r3, [pc, #280] @ 145744 <__cxa_atexit@plt+0x1397a4> │ │ │ │ @@ -320999,22 +320999,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01256c18 │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ + strdeq r6, [r5, -r8]! │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r5, r8, asr r9 │ │ │ │ - tsteq r5, r4, lsl #18 │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ - @ instruction: 0x01256b74 │ │ │ │ - tsteq r5, r4, asr #20 │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ + tsteq r5, r4, ror #17 │ │ │ │ + @ instruction: 0x011588f0 │ │ │ │ + @ instruction: 0x01256b54 │ │ │ │ + tsteq r5, r4, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14583c <__cxa_atexit@plt+0x13989c> │ │ │ │ @@ -321063,35 +321063,35 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldrdeq r6, [r5, -ip]! │ │ │ │ + @ instruction: 0x01256abc │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - tsteq r5, r0, lsr r8 │ │ │ │ - @ instruction: 0x011587d8 │ │ │ │ - tsteq r5, ip, ror #15 │ │ │ │ - @ instruction: 0x01256a4c │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ + @ instruction: 0x011587b8 │ │ │ │ + tsteq r5, ip, asr #15 │ │ │ │ + @ instruction: 0x01256a2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145894 <__cxa_atexit@plt+0x1398f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14589c <__cxa_atexit@plt+0x1398fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c8a82c <__cxa_atexit@plt+0xc7e88c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256958 │ │ │ │ + @ instruction: 0x01256938 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1458d4 <__cxa_atexit@plt+0x139934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321099,15 +321099,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256918 │ │ │ │ + strdeq r6, [r5, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321154,15 +321154,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r5, r8, lsr #16 │ │ │ │ + tsteq r5, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1459fc <__cxa_atexit@plt+0x139a5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321173,16 +321173,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b c8a7bc <__cxa_atexit@plt+0xc7e81c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r5, -ip]! │ │ │ │ - @ instruction: 0x01256804 │ │ │ │ + ldrdeq r6, [r5, -ip]! │ │ │ │ + @ instruction: 0x012567e4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -321199,15 +321199,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 145a6c <__cxa_atexit@plt+0x139acc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r5, r4, ror r7 │ │ │ │ + tsteq r5, r4, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145ad8 <__cxa_atexit@plt+0x139b38> │ │ │ │ ldr r2, [pc, #104] @ 145af4 <__cxa_atexit@plt+0x139b54> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -321234,15 +321234,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r6, [r5, -r8]! │ │ │ │ + ldrdeq r6, [r5, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145b34 <__cxa_atexit@plt+0x139b94> │ │ │ │ @@ -321252,16 +321252,16 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r5, ip, r9, r6 │ │ │ │ - tsteq r5, r0, lsr #13 │ │ │ │ + @ instruction: 0x0125696c │ │ │ │ + tsteq r5, r0, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 145bb4 <__cxa_atexit@plt+0x139c14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -321289,24 +321289,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01256654 │ │ │ │ + @ instruction: 0x01256634 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x011585fc │ │ │ │ + @ instruction: 0x011585dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ - tsteq r5, r8, ror #11 │ │ │ │ + tsteq r5, r8, asr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 145c6c <__cxa_atexit@plt+0x139ccc> │ │ │ │ ldr r3, [pc, #120] @ 145c94 <__cxa_atexit@plt+0x139cf4> │ │ │ │ @@ -321338,17 +321338,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, r4, lsl #11 │ │ │ │ + tsteq r5, r4, ror #10 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r5, r4, asr #10 │ │ │ │ + tsteq r5, r4, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 145ce4 <__cxa_atexit@plt+0x139d44> │ │ │ │ @@ -321395,15 +321395,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01256774 │ │ │ │ + @ instruction: 0x01256754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145db8 <__cxa_atexit@plt+0x139e18> │ │ │ │ @@ -321413,16 +321413,16 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01256708 │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ + @ instruction: 0x012566e8 │ │ │ │ + tsteq r5, r0, lsl r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145e54 <__cxa_atexit@plt+0x139eb4> │ │ │ │ mov r1, r5 │ │ │ │ @@ -321463,18 +321463,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011583b4 │ │ │ │ + @ instruction: 0x01158394 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, r4, ror #6 │ │ │ │ + tsteq r5, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145eec <__cxa_atexit@plt+0x139f4c> │ │ │ │ @@ -321496,25 +321496,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r5, ip, ror #5 │ │ │ │ + tsteq r5, ip, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 145f34 <__cxa_atexit@plt+0x139f94> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, r4, asr #5 │ │ │ │ + tsteq r5, r4, lsr #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #148] @ 145fec <__cxa_atexit@plt+0x13a04c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -321555,15 +321555,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r5, r0, lsl #4 │ │ │ │ + tsteq r5, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 146060 <__cxa_atexit@plt+0x13a0c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -321593,15 +321593,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r4, ror r1 │ │ │ │ + tsteq r5, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1460d0 <__cxa_atexit@plt+0x13a130> │ │ │ │ @@ -321614,42 +321614,42 @@ │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r7, [pc, #20] @ 1460ec <__cxa_atexit@plt+0x13a14c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01256110 │ │ │ │ - tsteq r5, ip, lsr r1 │ │ │ │ + strdeq r6, [r5, -r0]! │ │ │ │ tsteq r5, ip, lsl r1 │ │ │ │ + ldrsheq r8, [r5, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 146114 <__cxa_atexit@plt+0x13a174> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b 145dd8 <__cxa_atexit@plt+0x139e38> │ │ │ │ - tsteq r5, ip, asr #1 │ │ │ │ - tsteq r5, r8, lsl #2 │ │ │ │ + tsteq r5, ip, lsr #1 │ │ │ │ + tsteq r5, r8, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 146144 <__cxa_atexit@plt+0x13a1a4> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 146158 <__cxa_atexit@plt+0x13a1b8> │ │ │ │ ldr r7, [pc, #8] @ 146154 <__cxa_atexit@plt+0x13a1b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror #1 │ │ │ │ + tsteq r5, ip, asr #1 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1461c8 <__cxa_atexit@plt+0x13a228> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ @@ -321681,16 +321681,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r6, [r5, -ip]! │ │ │ │ - tsteq r5, ip, lsr #32 │ │ │ │ + ldrdeq r6, [r5, -ip]! │ │ │ │ + tsteq r5, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146240 <__cxa_atexit@plt+0x13a2a0> │ │ │ │ @@ -321704,37 +321704,37 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 10586dc <__cxa_atexit@plt+0x104c73c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlawbeq r5, r0, r2, r6 │ │ │ │ - @ instruction: 0x01157fd0 │ │ │ │ + @ instruction: 0x01256260 │ │ │ │ + @ instruction: 0x01157fb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14627c <__cxa_atexit@plt+0x13a2dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ b 104daec <__cxa_atexit@plt+0x1041b4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r5, r4, lsr #31 │ │ │ │ + tsteq r5, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1462a4 <__cxa_atexit@plt+0x13a304> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 104e2f8 <__cxa_atexit@plt+0x1042358> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 1462e4 <__cxa_atexit@plt+0x13a344> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -321742,21 +321742,21 @@ │ │ │ │ beq 1462dc <__cxa_atexit@plt+0x13a33c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 146158 <__cxa_atexit@plt+0x13a1b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, ip, lsr pc │ │ │ │ + tsteq r5, ip, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 146158 <__cxa_atexit@plt+0x13a1b8> │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14633c <__cxa_atexit@plt+0x13a39c> │ │ │ │ @@ -321769,17 +321769,17 @@ │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r7, [pc, #20] @ 146358 <__cxa_atexit@plt+0x13a3b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01255ea4 │ │ │ │ - @ instruction: 0x01157ef8 │ │ │ │ + smlawbeq r5, r4, lr, r5 │ │ │ │ @ instruction: 0x01157ed8 │ │ │ │ + @ instruction: 0x01157eb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 146394 <__cxa_atexit@plt+0x13a3f4> │ │ │ │ ldr r7, [pc, #52] @ 1463b4 <__cxa_atexit@plt+0x13a414> │ │ │ │ @@ -321793,18 +321793,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 1463bc <__cxa_atexit@plt+0x13a41c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr #29 │ │ │ │ - tsteq r5, r0, lsl #29 │ │ │ │ - @ instruction: 0x01157e94 │ │ │ │ - tsteq r5, ip, asr r0 │ │ │ │ + tsteq r5, r4, lsl #29 │ │ │ │ + tsteq r5, r0, ror #28 │ │ │ │ + tsteq r5, r4, ror lr │ │ │ │ + tsteq r5, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 146424 <__cxa_atexit@plt+0x13a484> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -321823,18 +321823,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r5, -ip]! │ │ │ │ - @ instruction: 0x012560ac │ │ │ │ - smlawteq r5, r8, sp, r5 │ │ │ │ - tsteq r5, r4, ror #31 │ │ │ │ + @ instruction: 0x01255dbc │ │ │ │ + smlawbeq r5, ip, r0, r6 │ │ │ │ + @ instruction: 0x01255da8 │ │ │ │ + tsteq r5, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 14649c <__cxa_atexit@plt+0x13a4fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -321853,18 +321853,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01255d64 │ │ │ │ - @ instruction: 0x01256038 │ │ │ │ - @ instruction: 0x01255d50 │ │ │ │ - tsteq r5, ip, ror #30 │ │ │ │ + @ instruction: 0x01255d44 │ │ │ │ + @ instruction: 0x01256018 │ │ │ │ + @ instruction: 0x01255d30 │ │ │ │ + tsteq r5, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 146514 <__cxa_atexit@plt+0x13a574> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -321883,18 +321883,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01255cec │ │ │ │ - smlawteq r5, r4, pc, r5 @ │ │ │ │ - ldrdeq r5, [r5, -r8]! │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ + smlawteq r5, ip, ip, r5 │ │ │ │ + @ instruction: 0x01255fa4 │ │ │ │ + @ instruction: 0x01255cb8 │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 146584 <__cxa_atexit@plt+0x13a5e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -321911,18 +321911,18 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b f91370 <__cxa_atexit@plt+0xf853d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01157edc │ │ │ │ - tsteq r5, r8, ror #29 │ │ │ │ - @ instruction: 0x01255c64 │ │ │ │ - tsteq r5, r4, ror #29 │ │ │ │ + @ instruction: 0x01157ebc │ │ │ │ + tsteq r5, r8, asr #29 │ │ │ │ + @ instruction: 0x01255c44 │ │ │ │ + tsteq r5, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1465f4 <__cxa_atexit@plt+0x13a654> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -321939,18 +321939,18 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b f91370 <__cxa_atexit@plt+0xf853d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ - @ instruction: 0x01157e9c │ │ │ │ - strdeq r5, [r5, -r4]! │ │ │ │ - @ instruction: 0x01157e98 │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ + tsteq r5, ip, ror lr │ │ │ │ + ldrdeq r5, [r5, -r4]! │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14664c <__cxa_atexit@plt+0x13a6ac> │ │ │ │ ldr r2, [pc, #44] @ 146654 <__cxa_atexit@plt+0x13a6b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -321962,16 +321962,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1053920 <__cxa_atexit@plt+0x1047980> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01255ba4 │ │ │ │ - tsteq r5, r4, asr #28 │ │ │ │ + smlawbeq r5, r4, fp, r5 │ │ │ │ + tsteq r5, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146714 <__cxa_atexit@plt+0x13a774> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -321987,15 +321987,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10662ec <__cxa_atexit@plt+0x105a34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01255b40 │ │ │ │ + @ instruction: 0x01255b20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1466f8 <__cxa_atexit@plt+0x13a758> │ │ │ │ @@ -322005,15 +322005,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01255c60 │ │ │ │ + @ instruction: 0x01255c40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1467bc <__cxa_atexit@plt+0x13a81c> │ │ │ │ ldr r3, [pc, #200] @ 1467f0 <__cxa_atexit@plt+0x13a850> │ │ │ │ @@ -322066,20 +322066,20 @@ │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01255a28 │ │ │ │ - tsteq r5, r0, ror #25 │ │ │ │ + @ instruction: 0x01255a08 │ │ │ │ + tsteq r5, r0, asr #25 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0x01255a74 │ │ │ │ - @ instruction: 0x01157c94 │ │ │ │ + @ instruction: 0x01255a54 │ │ │ │ + tsteq r5, r4, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ beq 146884 <__cxa_atexit@plt+0x13a8e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322114,19 +322114,19 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0125594c │ │ │ │ + @ instruction: 0x0125592c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - smlawbeq r5, r4, r9, r5 │ │ │ │ - @ instruction: 0x01157bd8 │ │ │ │ + @ instruction: 0x01255964 │ │ │ │ + @ instruction: 0x01157bb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146930 <__cxa_atexit@plt+0x13a990> │ │ │ │ @@ -322152,17 +322152,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - ldrdeq r5, [r5, -r4]! │ │ │ │ + @ instruction: 0x012558b4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r5, r4, asr fp │ │ │ │ + tsteq r5, r4, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14699c <__cxa_atexit@plt+0x13a9fc> │ │ │ │ ldr r2, [pc, #44] @ 1469a4 <__cxa_atexit@plt+0x13aa04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -322174,16 +322174,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10477e8 <__cxa_atexit@plt+0x103b848> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01255854 │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ + @ instruction: 0x01255834 │ │ │ │ + tsteq r5, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146a64 <__cxa_atexit@plt+0x13aac4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -322199,15 +322199,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 104bc68 <__cxa_atexit@plt+0x103fcc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r5, [r5, -r0]! │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146a48 <__cxa_atexit@plt+0x13aaa8> │ │ │ │ @@ -322217,15 +322217,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01255910 │ │ │ │ + strdeq r5, [r5, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 146b10 <__cxa_atexit@plt+0x13ab70> │ │ │ │ ldr r3, [pc, #204] @ 146b44 <__cxa_atexit@plt+0x13aba4> │ │ │ │ @@ -322279,20 +322279,20 @@ │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r5, -r4]! │ │ │ │ - @ instruction: 0x01157998 │ │ │ │ + @ instruction: 0x012556b4 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x01255720 │ │ │ │ - tsteq r5, ip, asr #18 │ │ │ │ + @ instruction: 0x01255700 │ │ │ │ + tsteq r5, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 146b84 <__cxa_atexit@plt+0x13abe4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322329,19 +322329,19 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r5, [r5, -r0]! │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0x01255628 │ │ │ │ - tsteq r5, r8, lsl #17 │ │ │ │ + @ instruction: 0x01255608 │ │ │ │ + tsteq r5, r8, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146c8c <__cxa_atexit@plt+0x13acec> │ │ │ │ @@ -322367,17 +322367,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x01255578 │ │ │ │ + @ instruction: 0x01255558 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011577f8 │ │ │ │ + @ instruction: 0x011577d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 146d1c <__cxa_atexit@plt+0x13ad7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -322403,17 +322403,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x012554e0 │ │ │ │ - @ instruction: 0x012557b4 │ │ │ │ - tsteq r5, r8, ror #14 │ │ │ │ + smlawteq r5, r0, r4, r5 │ │ │ │ + @ instruction: 0x01255794 │ │ │ │ + tsteq r5, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146a64 <__cxa_atexit@plt+0x13aac4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -322443,16 +322443,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01255440 │ │ │ │ - @ instruction: 0x01255714 │ │ │ │ + @ instruction: 0x01255420 │ │ │ │ + strdeq r5, [r5, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146e1c <__cxa_atexit@plt+0x13ae7c> │ │ │ │ @@ -322462,16 +322462,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0125553c │ │ │ │ - tsteq r5, ip, ror r6 │ │ │ │ + @ instruction: 0x0125551c │ │ │ │ + tsteq r5, ip, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -322496,16 +322496,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0x01255378 │ │ │ │ - tsteq r5, r0, lsr #12 │ │ │ │ + @ instruction: 0x01255358 │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146f34 <__cxa_atexit@plt+0x13af94> │ │ │ │ ldr r2, [pc, #124] @ 146f54 <__cxa_atexit@plt+0x13afb4> │ │ │ │ @@ -322538,15 +322538,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x012553a0 │ │ │ │ + smlawbeq r5, r0, r3, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146fa8 <__cxa_atexit@plt+0x13b008> │ │ │ │ @@ -322561,15 +322561,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01255318 │ │ │ │ + strdeq r5, [r5, -r8]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147078 <__cxa_atexit@plt+0x13b0d8> │ │ │ │ ldr r7, [pc, #200] @ 1470a0 <__cxa_atexit@plt+0x13b100> │ │ │ │ @@ -322622,17 +322622,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01255260 │ │ │ │ - tsteq r5, r4, asr #8 │ │ │ │ - @ instruction: 0x01255298 │ │ │ │ + @ instruction: 0x01255240 │ │ │ │ + tsteq r5, r4, lsr #8 │ │ │ │ + @ instruction: 0x01255278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14714c <__cxa_atexit@plt+0x13b1ac> │ │ │ │ @@ -322667,16 +322667,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x01255190 │ │ │ │ - @ instruction: 0x012551ac │ │ │ │ + @ instruction: 0x01255170 │ │ │ │ + smlawbeq r5, ip, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 1471e8 <__cxa_atexit@plt+0x13b248> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -322712,19 +322712,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ - @ instruction: 0x01255030 │ │ │ │ + tsteq r5, r0, lsl r3 │ │ │ │ + @ instruction: 0x01255010 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0125507c │ │ │ │ - smlawteq r5, r4, r0, r5 │ │ │ │ + qsubeq r5, ip, r5 │ │ │ │ + @ instruction: 0x012550a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -322740,16 +322740,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 147288 <__cxa_atexit@plt+0x13b2e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r4, [r5, -r4]! @ │ │ │ │ - @ instruction: 0x0125503c │ │ │ │ + ldrdeq r4, [r5, -r4]! @ │ │ │ │ + @ instruction: 0x0125501c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147308 <__cxa_atexit@plt+0x13b368> │ │ │ │ @@ -322783,15 +322783,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawteq r5, ip, pc, r4 @ │ │ │ │ + @ instruction: 0x01254fac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14737c <__cxa_atexit@plt+0x13b3dc> │ │ │ │ @@ -322806,15 +322806,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01254f44 │ │ │ │ + @ instruction: 0x01254f24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14744c <__cxa_atexit@plt+0x13b4ac> │ │ │ │ ldr r7, [pc, #200] @ 147474 <__cxa_atexit@plt+0x13b4d4> │ │ │ │ @@ -322867,17 +322867,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - smlawbeq r5, ip, lr, r4 │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ - smlawteq r5, r4, lr, r4 │ │ │ │ + @ instruction: 0x01254e6c │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ + @ instruction: 0x01254ea4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147520 <__cxa_atexit@plt+0x13b580> │ │ │ │ @@ -322912,16 +322912,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x01254dbc │ │ │ │ - ldrdeq r4, [r5, -r8]! │ │ │ │ + @ instruction: 0x01254d9c │ │ │ │ + @ instruction: 0x01254db8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 1475bc <__cxa_atexit@plt+0x13b61c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -322957,19 +322957,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, ror pc │ │ │ │ - @ instruction: 0x01254c5c │ │ │ │ + tsteq r5, r0, asr pc │ │ │ │ + @ instruction: 0x01254c3c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01254ca8 │ │ │ │ - strdeq r4, [r5, -r0]! │ │ │ │ + smlawbeq r5, r8, ip, r4 │ │ │ │ + ldrdeq r4, [r5, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -322985,16 +322985,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14765c <__cxa_atexit@plt+0x13b6bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01254c20 │ │ │ │ - @ instruction: 0x01254c68 │ │ │ │ + @ instruction: 0x01254c00 │ │ │ │ + @ instruction: 0x01254c48 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1476dc <__cxa_atexit@plt+0x13b73c> │ │ │ │ @@ -323028,15 +323028,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r4, [r5, -r8]! │ │ │ │ + ldrdeq r4, [r5, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147750 <__cxa_atexit@plt+0x13b7b0> │ │ │ │ @@ -323051,15 +323051,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01254b70 │ │ │ │ + @ instruction: 0x01254b50 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147820 <__cxa_atexit@plt+0x13b880> │ │ │ │ ldr r7, [pc, #200] @ 147848 <__cxa_atexit@plt+0x13b8a8> │ │ │ │ @@ -323112,17 +323112,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01254ab8 │ │ │ │ - tsteq r5, r4, asr #25 │ │ │ │ - strdeq r4, [r5, -r0]! │ │ │ │ + @ instruction: 0x01254a98 │ │ │ │ + tsteq r5, r4, lsr #25 │ │ │ │ + ldrdeq r4, [r5, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1478f4 <__cxa_atexit@plt+0x13b954> │ │ │ │ @@ -323157,16 +323157,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x012549e8 │ │ │ │ - @ instruction: 0x01254a04 │ │ │ │ + smlawteq r5, r8, r9, r4 │ │ │ │ + @ instruction: 0x012549e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 147990 <__cxa_atexit@plt+0x13b9f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -323202,19 +323202,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01156bb0 │ │ │ │ - smlawbeq r5, r8, r8, r4 │ │ │ │ + @ instruction: 0x01156b90 │ │ │ │ + @ instruction: 0x01254868 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r4, [r5, -r4]! @ │ │ │ │ - @ instruction: 0x0125491c │ │ │ │ + @ instruction: 0x012548b4 │ │ │ │ + strdeq r4, [r5, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -323230,18 +323230,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 147a30 <__cxa_atexit@plt+0x13ba90> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125484c │ │ │ │ - @ instruction: 0x01254894 │ │ │ │ + @ instruction: 0x0125482c │ │ │ │ + @ instruction: 0x01254874 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r5, r4, asr #21 │ │ │ │ + tsteq r5, r4, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147ab0 <__cxa_atexit@plt+0x13bb10> │ │ │ │ ldr r7, [pc, #104] @ 147ac0 <__cxa_atexit@plt+0x13bb20> │ │ │ │ @@ -323269,19 +323269,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 147ad0 <__cxa_atexit@plt+0x13bb30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, r0, asr sl │ │ │ │ - tsteq r5, r8, asr #20 │ │ │ │ - tsteq r5, ip, asr #20 │ │ │ │ - tsteq r5, ip, asr sl │ │ │ │ + tsteq r5, r0, lsr sl │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ + tsteq r5, ip, lsr #20 │ │ │ │ + tsteq r5, ip, lsr sl │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 147b04 <__cxa_atexit@plt+0x13bb64> │ │ │ │ ldr r7, [pc, #36] @ 147b18 <__cxa_atexit@plt+0x13bb78> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -323290,17 +323290,17 @@ │ │ │ │ addeq r7, pc, r7 │ │ │ │ b 147b0c <__cxa_atexit@plt+0x13bb6c> │ │ │ │ ldr r7, [pc, #16] @ 147b1c <__cxa_atexit@plt+0x13bb7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x011569b4 │ │ │ │ + @ instruction: 0x011569b4 │ │ │ │ @ instruction: 0x011569d4 │ │ │ │ - @ instruction: 0x011569d4 │ │ │ │ - @ instruction: 0x011569f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 147b9c <__cxa_atexit@plt+0x13bbfc> │ │ │ │ @@ -323343,18 +323343,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 147bf0 <__cxa_atexit@plt+0x13bc50> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01254694 │ │ │ │ + @ instruction: 0x01254674 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x012547bc │ │ │ │ + @ instruction: 0x0125479c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -323371,15 +323371,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 147c60 <__cxa_atexit@plt+0x13bcc0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01254714 │ │ │ │ + strdeq r4, [r5, -r4]! @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -323394,15 +323394,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 147cbc <__cxa_atexit@plt+0x13bd1c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012546b8 │ │ │ │ + @ instruction: 0x01254698 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -323455,15 +323455,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01254568 │ │ │ │ + @ instruction: 0x01254548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 147e44 <__cxa_atexit@plt+0x13bea4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -323494,15 +323494,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x012544a4 │ │ │ │ + smlawbeq r5, r4, r4, r4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147e9c <__cxa_atexit@plt+0x13befc> │ │ │ │ @@ -323518,15 +323518,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125442c │ │ │ │ + @ instruction: 0x0125440c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 147ef0 <__cxa_atexit@plt+0x13bf50> │ │ │ │ ldr r7, [pc, #52] @ 147f00 <__cxa_atexit@plt+0x13bf60> │ │ │ │ @@ -323541,15 +323541,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 147f04 <__cxa_atexit@plt+0x13bf64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r4, lsr #12 │ │ │ │ + tsteq r5, r4, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 147ffc <__cxa_atexit@plt+0x13c05c> │ │ │ │ ldr r2, [pc, #248] @ 148020 <__cxa_atexit@plt+0x13c080> │ │ │ │ @@ -323615,16 +323615,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - strdeq r4, [r5, -r4]! @ │ │ │ │ - @ instruction: 0x0125431c │ │ │ │ + ldrdeq r4, [r5, -r4]! @ │ │ │ │ + strdeq r4, [r5, -ip]! │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148088 <__cxa_atexit@plt+0x13c0e8> │ │ │ │ @@ -323641,15 +323641,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01254240 │ │ │ │ + @ instruction: 0x01254220 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -323667,15 +323667,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1480fc <__cxa_atexit@plt+0x13c15c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r5, ip, lsr #8 │ │ │ │ + tsteq r5, ip, lsl #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 148174 <__cxa_atexit@plt+0x13c1d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -323716,17 +323716,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01156390 │ │ │ │ - @ instruction: 0x012540e8 │ │ │ │ - @ instruction: 0x01254130 │ │ │ │ + tsteq r5, r0, ror r3 │ │ │ │ + smlawteq r5, r8, r0, r4 │ │ │ │ + @ instruction: 0x01254110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -323742,16 +323742,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 148230 <__cxa_atexit@plt+0x13c290> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125404c │ │ │ │ - @ instruction: 0x01254094 │ │ │ │ + @ instruction: 0x0125402c │ │ │ │ + @ instruction: 0x01254074 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -323795,18 +323795,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 148300 <__cxa_atexit@plt+0x13c360> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r5, r4, pc, r3 @ │ │ │ │ + @ instruction: 0x01253f64 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x012540ac │ │ │ │ + smlawbeq r5, ip, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -323823,15 +323823,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 148370 <__cxa_atexit@plt+0x13c3d0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01254004 │ │ │ │ + @ instruction: 0x01253fe4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -323846,15 +323846,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1483cc <__cxa_atexit@plt+0x13c42c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01253fa8 │ │ │ │ + smlawbeq r5, r8, pc, r3 @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -323907,15 +323907,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01253e58 │ │ │ │ + @ instruction: 0x01253e38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 148554 <__cxa_atexit@plt+0x13c5b4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -323946,15 +323946,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01253d94 │ │ │ │ + @ instruction: 0x01253d74 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1485ac <__cxa_atexit@plt+0x13c60c> │ │ │ │ @@ -323970,15 +323970,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01253d1c │ │ │ │ + strdeq r3, [r5, -ip]! │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 148600 <__cxa_atexit@plt+0x13c660> │ │ │ │ ldr r7, [pc, #52] @ 148610 <__cxa_atexit@plt+0x13c670> │ │ │ │ @@ -323993,15 +323993,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 148614 <__cxa_atexit@plt+0x13c674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, ip, lsl pc │ │ │ │ + @ instruction: 0x01155efc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 14870c <__cxa_atexit@plt+0x13c76c> │ │ │ │ ldr r2, [pc, #248] @ 148730 <__cxa_atexit@plt+0x13c790> │ │ │ │ @@ -324067,16 +324067,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0x01253be4 │ │ │ │ - @ instruction: 0x01253c0c │ │ │ │ + smlawteq r5, r4, fp, r3 │ │ │ │ + @ instruction: 0x01253bec │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148798 <__cxa_atexit@plt+0x13c7f8> │ │ │ │ @@ -324093,15 +324093,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01253b30 │ │ │ │ + @ instruction: 0x01253b10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -324119,15 +324119,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14880c <__cxa_atexit@plt+0x13c86c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r5, r4, lsr #26 │ │ │ │ + tsteq r5, r4, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 148884 <__cxa_atexit@plt+0x13c8e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -324168,17 +324168,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsl #25 │ │ │ │ - ldrdeq r3, [r5, -r8]! │ │ │ │ - @ instruction: 0x01253a20 │ │ │ │ + tsteq r5, r8, ror #24 │ │ │ │ + @ instruction: 0x012539b8 │ │ │ │ + @ instruction: 0x01253a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -324194,16 +324194,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 148940 <__cxa_atexit@plt+0x13c9a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0125393c │ │ │ │ - smlawbeq r5, r4, r9, r3 │ │ │ │ + @ instruction: 0x0125391c │ │ │ │ + @ instruction: 0x01253964 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1489c4 <__cxa_atexit@plt+0x13ca24> │ │ │ │ @@ -324237,18 +324237,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1489f0 <__cxa_atexit@plt+0x13ca50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01253868 │ │ │ │ - @ instruction: 0x01253870 │ │ │ │ + @ instruction: 0x01253848 │ │ │ │ + @ instruction: 0x01253850 │ │ │ │ @ instruction: 0xffff4ba4 │ │ │ │ - @ instruction: 0x011555fc │ │ │ │ + @ instruction: 0x011555dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -324261,15 +324261,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012537b0 │ │ │ │ + @ instruction: 0x01253790 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148ac4 <__cxa_atexit@plt+0x13cb24> │ │ │ │ ldr r2, [pc, #124] @ 148ae4 <__cxa_atexit@plt+0x13cb44> │ │ │ │ @@ -324302,15 +324302,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01253810 │ │ │ │ + strdeq r3, [r5, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148b38 <__cxa_atexit@plt+0x13cb98> │ │ │ │ @@ -324325,15 +324325,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r5, r8, r7, r3 │ │ │ │ + @ instruction: 0x01253768 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 148c08 <__cxa_atexit@plt+0x13cc68> │ │ │ │ @@ -324384,16 +324384,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlawteq r5, ip, r6, r3 │ │ │ │ - strdeq r3, [r5, -r0]! │ │ │ │ + @ instruction: 0x012536ac │ │ │ │ + ldrdeq r3, [r5, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148cc0 <__cxa_atexit@plt+0x13cd20> │ │ │ │ @@ -324423,16 +324423,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + strdeq r3, [r5, -r8]! │ │ │ │ @ instruction: 0x01253618 │ │ │ │ - @ instruction: 0x01253638 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -324498,18 +324498,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 148e04 <__cxa_atexit@plt+0x13ce64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01253454 │ │ │ │ - @ instruction: 0x0125345c │ │ │ │ + @ instruction: 0x01253434 │ │ │ │ + @ instruction: 0x0125343c │ │ │ │ @ instruction: 0xffff4790 │ │ │ │ - tsteq r5, r8, ror #3 │ │ │ │ + tsteq r5, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -324522,15 +324522,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125339c │ │ │ │ + @ instruction: 0x0125337c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148ed8 <__cxa_atexit@plt+0x13cf38> │ │ │ │ ldr r2, [pc, #124] @ 148ef8 <__cxa_atexit@plt+0x13cf58> │ │ │ │ @@ -324563,15 +324563,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r3, [r5, -ip]! │ │ │ │ + ldrdeq r3, [r5, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148f4c <__cxa_atexit@plt+0x13cfac> │ │ │ │ @@ -324586,15 +324586,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01253374 │ │ │ │ + @ instruction: 0x01253354 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14901c <__cxa_atexit@plt+0x13d07c> │ │ │ │ @@ -324645,16 +324645,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x012532b8 │ │ │ │ - ldrdeq r3, [r5, -ip]! │ │ │ │ + @ instruction: 0x01253298 │ │ │ │ + @ instruction: 0x012532bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1490d4 <__cxa_atexit@plt+0x13d134> │ │ │ │ @@ -324684,16 +324684,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x012531e4 │ │ │ │ @ instruction: 0x01253204 │ │ │ │ - @ instruction: 0x01253224 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -324782,15 +324782,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r0, lsl r3 │ │ │ │ + @ instruction: 0x011552f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -324871,15 +324871,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1493cc <__cxa_atexit@plt+0x13d42c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, r4, ror r1 │ │ │ │ + tsteq r5, r4, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 1493f4 <__cxa_atexit@plt+0x13d454> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -324904,16 +324904,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 149458 <__cxa_atexit@plt+0x13d4b8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01252e24 │ │ │ │ - @ instruction: 0x01252e6c │ │ │ │ + @ instruction: 0x01252e04 │ │ │ │ + @ instruction: 0x01252e4c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1494dc <__cxa_atexit@plt+0x13d53c> │ │ │ │ @@ -324947,18 +324947,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 149508 <__cxa_atexit@plt+0x13d568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01252d50 │ │ │ │ - @ instruction: 0x01252d58 │ │ │ │ + @ instruction: 0x01252d30 │ │ │ │ + @ instruction: 0x01252d38 │ │ │ │ @ instruction: 0xffff408c │ │ │ │ - tsteq r5, r4, ror #21 │ │ │ │ + tsteq r5, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -324971,15 +324971,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252c98 │ │ │ │ + @ instruction: 0x01252c78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1495dc <__cxa_atexit@plt+0x13d63c> │ │ │ │ ldr r2, [pc, #124] @ 1495fc <__cxa_atexit@plt+0x13d65c> │ │ │ │ @@ -325012,15 +325012,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r2, [r5, -r8]! │ │ │ │ + ldrdeq r2, [r5, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149650 <__cxa_atexit@plt+0x13d6b0> │ │ │ │ @@ -325035,15 +325035,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01252c70 │ │ │ │ + @ instruction: 0x01252c50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 149720 <__cxa_atexit@plt+0x13d780> │ │ │ │ @@ -325094,16 +325094,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01252bb4 │ │ │ │ - ldrdeq r2, [r5, -r8]! │ │ │ │ + @ instruction: 0x01252b94 │ │ │ │ + @ instruction: 0x01252bb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1497d8 <__cxa_atexit@plt+0x13d838> │ │ │ │ @@ -325133,16 +325133,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x01252ae0 │ │ │ │ @ instruction: 0x01252b00 │ │ │ │ - @ instruction: 0x01252b20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -325214,16 +325214,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, lsr ip │ │ │ │ - tsteq r5, r0, ror #23 │ │ │ │ + tsteq r5, ip, lsl ip │ │ │ │ + tsteq r5, r0, asr #23 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -325275,15 +325275,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 149a1c <__cxa_atexit@plt+0x13da7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r5, ip, lsr #22 │ │ │ │ + tsteq r5, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 149a40 <__cxa_atexit@plt+0x13daa0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -325307,16 +325307,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 149aa4 <__cxa_atexit@plt+0x13db04> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r2, [r5, -r8]! │ │ │ │ - @ instruction: 0x01252820 │ │ │ │ + @ instruction: 0x012527b8 │ │ │ │ + @ instruction: 0x01252800 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -325401,15 +325401,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r5, r0, r6, r2 │ │ │ │ + @ instruction: 0x012526a0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 149c5c <__cxa_atexit@plt+0x13dcbc> │ │ │ │ ldr r7, [pc, #52] @ 149c6c <__cxa_atexit@plt+0x13dccc> │ │ │ │ @@ -325424,15 +325424,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149c70 <__cxa_atexit@plt+0x13dcd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011548d8 │ │ │ │ + @ instruction: 0x011548b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 149d0c <__cxa_atexit@plt+0x13dd6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -325469,15 +325469,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x012525e0 │ │ │ │ + smlawteq r5, r0, r5, r2 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -325508,15 +325508,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01252514 │ │ │ │ + strdeq r2, [r5, -r4]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -325534,15 +325534,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149e28 <__cxa_atexit@plt+0x13de88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, r0, lsr #14 │ │ │ │ + tsteq r5, r0, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 149ea0 <__cxa_atexit@plt+0x13df00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -325583,17 +325583,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, lsl #13 │ │ │ │ - @ instruction: 0x012523bc │ │ │ │ - @ instruction: 0x01252404 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ + @ instruction: 0x0125239c │ │ │ │ + @ instruction: 0x012523e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -325609,16 +325609,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 149f5c <__cxa_atexit@plt+0x13dfbc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01252320 │ │ │ │ - @ instruction: 0x01252368 │ │ │ │ + @ instruction: 0x01252300 │ │ │ │ + @ instruction: 0x01252348 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149fb0 <__cxa_atexit@plt+0x13e010> │ │ │ │ @@ -325681,15 +325681,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01252270 │ │ │ │ + @ instruction: 0x01252250 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -325714,15 +325714,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r2, [r5, -ip]! │ │ │ │ + @ instruction: 0x012521bc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14a140 <__cxa_atexit@plt+0x13e1a0> │ │ │ │ ldr r7, [pc, #52] @ 14a150 <__cxa_atexit@plt+0x13e1b0> │ │ │ │ @@ -325737,15 +325737,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14a154 <__cxa_atexit@plt+0x13e1b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011543fc │ │ │ │ + @ instruction: 0x011543dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 14a250 <__cxa_atexit@plt+0x13e2b0> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -325810,17 +325810,17 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01252078 │ │ │ │ + qsubeq r2, r8, r5 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - ldrdeq r2, [r5, -r8]! │ │ │ │ + strheq r2, [r5, -r8]! │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -325845,15 +325845,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r1, [r5, -r0]! │ │ │ │ + @ instruction: 0x01251fb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -325871,15 +325871,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14a36c <__cxa_atexit@plt+0x13e3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r5, r4, ror #3 │ │ │ │ + tsteq r5, r4, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14a3e4 <__cxa_atexit@plt+0x13e444> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -325920,17 +325920,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01251e78 │ │ │ │ - smlawteq r5, r0, lr, r1 │ │ │ │ + tsteq r5, r8, lsr #2 │ │ │ │ + @ instruction: 0x01251e58 │ │ │ │ + @ instruction: 0x01251ea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -325946,18 +325946,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14a4a0 <__cxa_atexit@plt+0x13e500> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r1, [r5, -ip]! │ │ │ │ - @ instruction: 0x01251e24 │ │ │ │ + @ instruction: 0x01251dbc │ │ │ │ + @ instruction: 0x01251e04 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r5, r0, lsr #1 │ │ │ │ + tsteq r5, r0, lsl #1 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14a574 <__cxa_atexit@plt+0x13e5d4> │ │ │ │ uxtb r3, sl │ │ │ │ @@ -326013,21 +326013,21 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01251fbc │ │ │ │ - ldrdeq r1, [r5, -r0]! │ │ │ │ - @ instruction: 0x01251fe4 │ │ │ │ - tsteq r5, r0, ror #31 │ │ │ │ - tsteq r5, r8 │ │ │ │ - @ instruction: 0x01251d44 │ │ │ │ - tsteq r5, ip, lsl #31 │ │ │ │ + @ instruction: 0x01251f9c │ │ │ │ + @ instruction: 0x01251fb0 │ │ │ │ + smlawteq r5, r4, pc, r1 @ │ │ │ │ + tsteq r5, r0, asr #31 │ │ │ │ + tsteq r5, r8, ror #31 │ │ │ │ + @ instruction: 0x01251d24 │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14a600 <__cxa_atexit@plt+0x13e660> │ │ │ │ @@ -326039,17 +326039,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - @ instruction: 0x01251ca4 │ │ │ │ - tsteq r5, r4, asr #30 │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ + smlawbeq r5, r4, ip, r1 │ │ │ │ + tsteq r5, r4, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14a69c <__cxa_atexit@plt+0x13e6fc> │ │ │ │ ldr r3, [pc, #132] @ 14a6bc <__cxa_atexit@plt+0x13e71c> │ │ │ │ @@ -326084,16 +326084,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01251c24 │ │ │ │ - @ instruction: 0x01153e98 │ │ │ │ + @ instruction: 0x01251c04 │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14a71c <__cxa_atexit@plt+0x13e77c> │ │ │ │ @@ -326110,16 +326110,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 14a4b4 <__cxa_atexit@plt+0x13e514> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01251b90 │ │ │ │ - tsteq r5, r4, lsr lr │ │ │ │ + @ instruction: 0x01251b70 │ │ │ │ + tsteq r5, r4, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14a774 <__cxa_atexit@plt+0x13e7d4> │ │ │ │ ldr r7, [pc, #52] @ 14a784 <__cxa_atexit@plt+0x13e7e4> │ │ │ │ @@ -326134,16 +326134,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14a788 <__cxa_atexit@plt+0x13e7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r0, lsl #28 │ │ │ │ - @ instruction: 0x01153dd8 │ │ │ │ + tsteq r5, r0, ror #27 │ │ │ │ + @ instruction: 0x01153db8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14a83c <__cxa_atexit@plt+0x13e89c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -326183,20 +326183,20 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r1, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r5, r4, sl, r1 │ │ │ │ + @ instruction: 0x01251aa4 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ - @ instruction: 0x011537d8 │ │ │ │ - tsteq r5, r4, ror #15 │ │ │ │ - @ instruction: 0x01251a48 │ │ │ │ + tsteq r5, ip, lsl #16 │ │ │ │ + @ instruction: 0x011537b8 │ │ │ │ + tsteq r5, r4, asr #15 │ │ │ │ + @ instruction: 0x01251a28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14a8c4 <__cxa_atexit@plt+0x13e924> │ │ │ │ ldr r2, [pc, #92] @ 14a8e0 <__cxa_atexit@plt+0x13e940> │ │ │ │ @@ -326220,17 +326220,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14a8e8 <__cxa_atexit@plt+0x13e948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251958 │ │ │ │ + @ instruction: 0x01251938 │ │ │ │ @ instruction: 0xffff2d14 │ │ │ │ - tsteq r5, r0, lsl #14 │ │ │ │ + tsteq r5, r0, ror #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326243,15 +326243,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251bb0 │ │ │ │ + @ instruction: 0x01251b90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326321,18 +326321,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14aa7c <__cxa_atexit@plt+0x13eadc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01251820 │ │ │ │ + @ instruction: 0x01251800 │ │ │ │ @ instruction: 0xffff2ba0 │ │ │ │ - tsteq r5, r4, ror r5 │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ + tsteq r5, r4, asr r5 │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326343,15 +326343,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r5, -r0]! │ │ │ │ + @ instruction: 0x012517b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326362,15 +326362,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251790 │ │ │ │ + @ instruction: 0x01251770 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 14abc4 <__cxa_atexit@plt+0x13ec24> │ │ │ │ ldr lr, [pc, #144] @ 14abcc <__cxa_atexit@plt+0x13ec2c> │ │ │ │ @@ -326477,18 +326477,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #20] @ 14acf0 <__cxa_atexit@plt+0x13ed50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251654 │ │ │ │ - @ instruction: 0x012515ac │ │ │ │ + @ instruction: 0x01251634 │ │ │ │ + smlawbeq r5, ip, r5, r1 │ │ │ │ @ instruction: 0xffff2920 │ │ │ │ - @ instruction: 0x011532fc │ │ │ │ + @ instruction: 0x011532dc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 14ac24 <__cxa_atexit@plt+0x13ec84> │ │ │ │ mov fp, r7 │ │ │ │ @@ -326536,25 +326536,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #24] @ 14addc <__cxa_atexit@plt+0x13ee3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125156c │ │ │ │ - @ instruction: 0x012514ac │ │ │ │ + @ instruction: 0x0125154c │ │ │ │ + smlawbeq r5, ip, r4, r1 │ │ │ │ @ instruction: 0xffff2838 │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ + @ instruction: 0x011531f0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 14ad0c <__cxa_atexit@plt+0x13ed6c> │ │ │ │ - tsteq r5, r4, lsr r2 │ │ │ │ + tsteq r5, r4, lsl r2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14ae40 <__cxa_atexit@plt+0x13eea0> │ │ │ │ @@ -326570,16 +326570,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14ae58 <__cxa_atexit@plt+0x13eeb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, ip, lsr r7 │ │ │ │ - @ instruction: 0x011531d4 │ │ │ │ + tsteq r5, ip, lsl r7 │ │ │ │ + @ instruction: 0x011531b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 14afdc <__cxa_atexit@plt+0x13f03c> │ │ │ │ str fp, [sp] │ │ │ │ @@ -326678,24 +326678,24 @@ │ │ │ │ ldr r7, [pc, #36] @ 14b018 <__cxa_atexit@plt+0x13f078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - @ instruction: 0x01251328 │ │ │ │ - @ instruction: 0x012513b4 │ │ │ │ + @ instruction: 0x01251308 │ │ │ │ + @ instruction: 0x01251394 │ │ │ │ @ instruction: 0xffff26a4 │ │ │ │ @ instruction: 0xffff2608 │ │ │ │ - tsteq r5, r0, ror #31 │ │ │ │ + tsteq r5, r0, asr #31 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - tsteq r5, ip, ror #1 │ │ │ │ - tsteq r5, ip, lsl #1 │ │ │ │ - tsteq r5, r0, lsr #1 │ │ │ │ - @ instruction: 0x01251300 │ │ │ │ + tsteq r5, ip, asr #1 │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ + tsteq r5, r0, lsl #1 │ │ │ │ + @ instruction: 0x012512e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326706,15 +326706,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r5, -ip]! │ │ │ │ + @ instruction: 0x012512bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14b0d0 <__cxa_atexit@plt+0x13f130> │ │ │ │ ldr r3, [pc, #60] @ 14b0d8 <__cxa_atexit@plt+0x13f138> │ │ │ │ @@ -326781,16 +326781,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0125114c │ │ │ │ - @ instruction: 0x01251190 │ │ │ │ + @ instruction: 0x0125112c │ │ │ │ + @ instruction: 0x01251170 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -326815,16 +326815,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 14b234 <__cxa_atexit@plt+0x13f294> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012510ac │ │ │ │ - strdeq r1, [r5, -r0]! │ │ │ │ + smlawbeq r5, ip, r0, r1 │ │ │ │ + ldrdeq r1, [r5, -r0]! │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, r5 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -326869,26 +326869,26 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [r2, #8] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #20] @ 14b310 <__cxa_atexit@plt+0x13f370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251034 │ │ │ │ - @ instruction: 0x01250f78 │ │ │ │ + @ instruction: 0x01251014 │ │ │ │ + @ instruction: 0x01250f58 │ │ │ │ @ instruction: 0xffff2304 │ │ │ │ - @ instruction: 0x01152cdc │ │ │ │ + @ instruction: 0x01152cbc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 14b238 <__cxa_atexit@plt+0x13f298> │ │ │ │ - @ instruction: 0x01152cfc │ │ │ │ + @ instruction: 0x01152cdc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b378 <__cxa_atexit@plt+0x13f3d8> │ │ │ │ @@ -326904,16 +326904,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14b390 <__cxa_atexit@plt+0x13f3f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, ip, lsl #4 │ │ │ │ - @ instruction: 0x01152c9c │ │ │ │ + tsteq r5, ip, ror #3 │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b4c4 <__cxa_atexit@plt+0x13f524> │ │ │ │ @@ -326989,24 +326989,24 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #24] @ 14b4f0 <__cxa_atexit@plt+0x13f550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - smulwbeq r5, r4, lr │ │ │ │ - smulwteq r5, r0, sp │ │ │ │ + smlawbeq r5, r4, lr, r0 │ │ │ │ + smlawteq r5, r0, sp, r0 │ │ │ │ @ instruction: 0xffff2184 │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ - @ instruction: 0x01250e54 │ │ │ │ + tsteq r5, r0, ror #21 │ │ │ │ + @ instruction: 0x01250e34 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0x01152bd0 │ │ │ │ - tsteq r5, ip, ror fp │ │ │ │ - tsteq r5, r8, lsl #23 │ │ │ │ - smulwteq r5, ip, sp │ │ │ │ + @ instruction: 0x01152bb0 │ │ │ │ + tsteq r5, ip, asr fp │ │ │ │ + tsteq r5, r8, ror #22 │ │ │ │ + smlawteq r5, ip, sp, r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 14b93c <__cxa_atexit@plt+0x13f99c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -327032,17 +327032,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14b598 <__cxa_atexit@plt+0x13f5f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smulwbeq r5, r8, ip │ │ │ │ + smlawbeq r5, r8, ip, r0 │ │ │ │ @ instruction: 0xffff2064 │ │ │ │ - tsteq r5, r0, asr sl │ │ │ │ + tsteq r5, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b5fc <__cxa_atexit@plt+0x13f65c> │ │ │ │ ldr r2, [pc, #92] @ 14b618 <__cxa_atexit@plt+0x13f678> │ │ │ │ @@ -327066,17 +327066,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14b620 <__cxa_atexit@plt+0x13f680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250c20 │ │ │ │ + @ instruction: 0x01250c00 │ │ │ │ @ instruction: 0xffff1fdc │ │ │ │ - tsteq r5, r8, asr #19 │ │ │ │ + tsteq r5, r8, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b684 <__cxa_atexit@plt+0x13f6e4> │ │ │ │ ldr r2, [pc, #92] @ 14b6a0 <__cxa_atexit@plt+0x13f700> │ │ │ │ @@ -327100,17 +327100,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14b6a8 <__cxa_atexit@plt+0x13f708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250b98 │ │ │ │ + @ instruction: 0x01250b78 │ │ │ │ @ instruction: 0xffff1f54 │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ + tsteq r5, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b70c <__cxa_atexit@plt+0x13f76c> │ │ │ │ ldr r2, [pc, #92] @ 14b728 <__cxa_atexit@plt+0x13f788> │ │ │ │ @@ -327134,17 +327134,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14b730 <__cxa_atexit@plt+0x13f790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250b10 │ │ │ │ + strdeq r0, [r5, -r0]! @ │ │ │ │ @ instruction: 0xffff1ecc │ │ │ │ - @ instruction: 0x011528b8 │ │ │ │ + @ instruction: 0x01152898 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327161,15 +327161,15 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250d64 │ │ │ │ + @ instruction: 0x01250d44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327340,22 +327340,22 @@ │ │ │ │ ldr r7, [pc, #44] @ 14ba78 <__cxa_atexit@plt+0x13fad8> │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0x0125087c │ │ │ │ + @ instruction: 0x0125085c │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffff1bb4 │ │ │ │ - tsteq r5, r8, lsl #11 │ │ │ │ - tsteq r5, r8, ror #22 │ │ │ │ + tsteq r5, r8, ror #10 │ │ │ │ + tsteq r5, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bae0 <__cxa_atexit@plt+0x13fb40> │ │ │ │ ldr r2, [pc, #92] @ 14bafc <__cxa_atexit@plt+0x13fb5c> │ │ │ │ @@ -327379,17 +327379,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14bb04 <__cxa_atexit@plt+0x13fb64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125073c │ │ │ │ + @ instruction: 0x0125071c │ │ │ │ @ instruction: 0xffff1af8 │ │ │ │ - tsteq r5, r4, ror #9 │ │ │ │ + tsteq r5, r4, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bb68 <__cxa_atexit@plt+0x13fbc8> │ │ │ │ ldr r2, [pc, #92] @ 14bb84 <__cxa_atexit@plt+0x13fbe4> │ │ │ │ @@ -327413,17 +327413,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14bb8c <__cxa_atexit@plt+0x13fbec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012506b4 │ │ │ │ + @ instruction: 0x01250694 │ │ │ │ @ instruction: 0xffff1a70 │ │ │ │ - tsteq r5, ip, asr r4 │ │ │ │ + tsteq r5, ip, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bbf0 <__cxa_atexit@plt+0x13fc50> │ │ │ │ ldr r2, [pc, #92] @ 14bc0c <__cxa_atexit@plt+0x13fc6c> │ │ │ │ @@ -327447,17 +327447,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14bc14 <__cxa_atexit@plt+0x13fc74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125062c │ │ │ │ + @ instruction: 0x0125060c │ │ │ │ @ instruction: 0xffff19e8 │ │ │ │ - @ instruction: 0x011523d4 │ │ │ │ + @ instruction: 0x011523b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327474,15 +327474,15 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str lr, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r5, -r0]! @ │ │ │ │ + @ instruction: 0x012507b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327610,20 +327610,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 14bea8 <__cxa_atexit@plt+0x13ff08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0x01250428 │ │ │ │ + @ instruction: 0x01250408 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffff1770 │ │ │ │ - tsteq r5, r0, asr r1 │ │ │ │ - tsteq r5, r8, lsr #14 │ │ │ │ + tsteq r5, r0, lsr r1 │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bf10 <__cxa_atexit@plt+0x13ff70> │ │ │ │ ldr r2, [pc, #92] @ 14bf2c <__cxa_atexit@plt+0x13ff8c> │ │ │ │ @@ -327647,17 +327647,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14bf34 <__cxa_atexit@plt+0x13ff94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125030c │ │ │ │ + smulwteq r5, ip, r2 │ │ │ │ @ instruction: 0xffff16c8 │ │ │ │ - ldrheq r2, [r5, -r4] │ │ │ │ + @ instruction: 0x01152094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bf98 <__cxa_atexit@plt+0x13fff8> │ │ │ │ ldr r2, [pc, #92] @ 14bfb4 <__cxa_atexit@plt+0x140014> │ │ │ │ @@ -327681,17 +327681,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14bfbc <__cxa_atexit@plt+0x14001c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r5, r4, r2, r0 │ │ │ │ + @ instruction: 0x01250264 │ │ │ │ @ instruction: 0xffff1640 │ │ │ │ - tsteq r5, ip, lsr #32 │ │ │ │ + tsteq r5, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327706,15 +327706,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125037c │ │ │ │ + @ instruction: 0x0125035c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327815,18 +327815,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 14c1d4 <__cxa_atexit@plt+0x140234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - smulwteq r5, r0, r0 │ │ │ │ + smlawteq r5, r0, r0, r0 │ │ │ │ @ instruction: 0xffff144c │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ - @ instruction: 0x011523f8 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ + @ instruction: 0x011523d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14c23c <__cxa_atexit@plt+0x14029c> │ │ │ │ ldr r2, [pc, #92] @ 14c258 <__cxa_atexit@plt+0x1402b8> │ │ │ │ @@ -327850,17 +327850,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14c260 <__cxa_atexit@plt+0x1402c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - msreq LR_abt, r0 │ │ │ │ + smlawteq r4, r0, pc, pc @ │ │ │ │ @ instruction: 0xffff139c │ │ │ │ - tsteq r5, r8, lsl #27 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327951,19 +327951,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14c3f4 <__cxa_atexit@plt+0x140454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq R12_usr, r8 │ │ │ │ + smlawbeq r4, r8, lr, pc @ │ │ │ │ @ instruction: 0xffff1228 │ │ │ │ - @ instruction: 0x01151bfc │ │ │ │ - @ instruction: 0x011521d8 │ │ │ │ - tsteq r5, r8, lsr #3 │ │ │ │ + @ instruction: 0x01151bdc │ │ │ │ + @ instruction: 0x011521b8 │ │ │ │ + tsteq r5, r8, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14c430 <__cxa_atexit@plt+0x140490> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -327971,15 +327971,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e64834 <__cxa_atexit@plt+0xe58894> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ msreq CPSR_s, r8 @ │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327996,15 +327996,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, r0, lsl #2 │ │ │ │ + tsteq r5, r0, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328019,15 +328019,15 @@ │ │ │ │ sub r9, r6, #10 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r5, r4, lsr #1 │ │ │ │ + tsteq r5, r4, lsl #1 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14c560 <__cxa_atexit@plt+0x1405c0> │ │ │ │ @@ -328055,17 +328055,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14c58c <__cxa_atexit@plt+0x1405ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff1078 │ │ │ │ - tsteq r5, ip, asr sl │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ - tsteq r5, r0, lsl r0 │ │ │ │ + tsteq r5, ip, lsr sl │ │ │ │ + tsteq r5, r8, lsr #32 │ │ │ │ + @ instruction: 0x01151ff0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14c5e0 <__cxa_atexit@plt+0x140640> │ │ │ │ @@ -328133,16 +328133,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - msreq CPSR_s, r4, lsr ip │ │ │ │ - ldrdeq pc, [r4, -r0]! │ │ │ │ + msreq CPSR_s, r4, lsl ip │ │ │ │ + msreq LR_abt, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14c754 <__cxa_atexit@plt+0x1407b4> │ │ │ │ @@ -328173,16 +328173,16 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq LR_abt, r8 │ │ │ │ - msreq LR_abt, r0 │ │ │ │ - tsteq r5, r4, asr #17 │ │ │ │ + strdeq pc, [r4, -r0]! │ │ │ │ + tsteq r5, r4, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14c7b0 <__cxa_atexit@plt+0x140810> │ │ │ │ ldr r7, [pc, #52] @ 14c7c0 <__cxa_atexit@plt+0x140820> │ │ │ │ @@ -328197,16 +328197,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14c7c4 <__cxa_atexit@plt+0x140824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, ip, lsl #28 │ │ │ │ - tsteq r5, r8, ror #16 │ │ │ │ + tsteq r5, ip, ror #27 │ │ │ │ + tsteq r5, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14c8b4 <__cxa_atexit@plt+0x140914> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -328262,20 +328262,20 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq R12_usr, r0 │ │ │ │ - msreq R12_usr, ip │ │ │ │ + msreq CPSR_s, ip, ror #19 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x011517b4 │ │ │ │ - tsteq r5, ip, asr r7 │ │ │ │ - tsteq r5, r0, ror r7 │ │ │ │ - ldrdeq pc, [r4, -r0]! │ │ │ │ + @ instruction: 0x01151794 │ │ │ │ + tsteq r5, ip, lsr r7 │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ + msreq CPSR_s, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14c954 <__cxa_atexit@plt+0x1409b4> │ │ │ │ ldr r3, [pc, #124] @ 14c97c <__cxa_atexit@plt+0x1409dc> │ │ │ │ @@ -328308,16 +328308,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, r0, ror ip │ │ │ │ - smlawbeq r4, r4, r9, pc @ │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ + msreq CPSR_s, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14c9c8 <__cxa_atexit@plt+0x140a28> │ │ │ │ @@ -328329,18 +328329,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq pc, [r4, -ip]! │ │ │ │ + ldrdeq pc, [r4, -ip]! │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 14cdc4 <__cxa_atexit@plt+0x140e24> │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ + @ instruction: 0x011516f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -328388,16 +328388,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r5, ip, lsr #22 │ │ │ │ - tsteq r5, r8, lsr r6 │ │ │ │ + tsteq r5, ip, lsl #22 │ │ │ │ + tsteq r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 14cb50 <__cxa_atexit@plt+0x140bb0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -328425,16 +328425,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01151a94 │ │ │ │ - tsteq r5, r4, lsr #11 │ │ │ │ + tsteq r5, r4, ror sl │ │ │ │ + tsteq r5, r4, lsl #11 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -328447,15 +328447,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 14cbac <__cxa_atexit@plt+0x140c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr sl │ │ │ │ + tsteq r5, r4, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14cc84 <__cxa_atexit@plt+0x140ce4> │ │ │ │ @@ -328506,15 +328506,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - msreq CPSR_s, r0, ror #11 │ │ │ │ + smlawteq r4, r0, r5, pc @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 14cd30 <__cxa_atexit@plt+0x140d90> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -328545,15 +328545,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14cd34 <__cxa_atexit@plt+0x140d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq CPSR_s, r0, lsr #10 │ │ │ │ + msreq CPSR_s, r0, lsl #10 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ @@ -328574,18 +328574,18 @@ │ │ │ │ strb r1, [r2, #4]! │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r7, [r2, #2] │ │ │ │ ldr r7, [pc, #8] @ 14cda8 <__cxa_atexit@plt+0x140e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - msreq CPSR_s, r0, lsr #9 │ │ │ │ + smlawbeq r4, r0, r4, pc @ │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r5, r4, asr #6 │ │ │ │ + tsteq r5, r4, lsr #6 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -328595,15 +328595,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 14ce00 <__cxa_atexit@plt+0x140e60> │ │ │ │ ldr r7, [pc, #12] @ 14cdfc <__cxa_atexit@plt+0x140e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011517dc │ │ │ │ + @ instruction: 0x011517bc │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 14cffc <__cxa_atexit@plt+0x14105c> │ │ │ │ ldr r9, [pc, #488] @ 14d000 <__cxa_atexit@plt+0x141060> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -328728,20 +328728,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - msreq LR_abt, ip │ │ │ │ + smlawteq r4, ip, r3, pc @ │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - msreq LR_abt, ip │ │ │ │ - ldrsbeq r1, [r5, -r8] │ │ │ │ + smlawbeq r4, ip, r3, pc @ │ │ │ │ + ldrheq r1, [r5, -r8] │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d088 <__cxa_atexit@plt+0x1410e8> │ │ │ │ @@ -328767,15 +328767,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ msreq R12_usr, ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ + tsteq r5, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 14d108 <__cxa_atexit@plt+0x141168> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -328791,22 +328791,22 @@ │ │ │ │ beq 14d100 <__cxa_atexit@plt+0x141160> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 14ce00 <__cxa_atexit@plt+0x140e60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01150ff0 │ │ │ │ + @ instruction: 0x01150fd0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 14ce00 <__cxa_atexit@plt+0x140e60> │ │ │ │ - @ instruction: 0x01150fd4 │ │ │ │ + @ instruction: 0x01150fb4 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -328830,15 +328830,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r5, r4, asr pc │ │ │ │ + tsteq r5, r4, lsr pc │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 14d1f8 <__cxa_atexit@plt+0x141258> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -328851,15 +328851,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 14ce00 <__cxa_atexit@plt+0x140e60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r0, lsl #30 │ │ │ │ + tsteq r5, r0, ror #29 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 14ce00 <__cxa_atexit@plt+0x140e60> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -328882,15 +328882,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 14d27c <__cxa_atexit@plt+0x1412dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_s, r4, rrx │ │ │ │ + msreq CPSR_s, r4, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14d2e0 <__cxa_atexit@plt+0x141340> │ │ │ │ @@ -328912,15 +328912,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124ef30 │ │ │ │ + @ instruction: 0x0124ef10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14d318 <__cxa_atexit@plt+0x141378> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -328944,15 +328944,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14d374 <__cxa_atexit@plt+0x1413d4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124ef6c │ │ │ │ + @ instruction: 0x0124ef4c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14d3b0 <__cxa_atexit@plt+0x141410> │ │ │ │ ldr r2, [pc, #36] @ 14d3b8 <__cxa_atexit@plt+0x141418> │ │ │ │ @@ -328962,17 +328962,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr r2 │ │ │ │ - @ instruction: 0x0124ee3c │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ + @ instruction: 0x0124ee1c │ │ │ │ + @ instruction: 0x011511f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14d434 <__cxa_atexit@plt+0x141494> │ │ │ │ @@ -328998,27 +328998,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, ip, lsl #3 │ │ │ │ + tsteq r5, ip, ror #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 14d474 <__cxa_atexit@plt+0x1414d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r5, r4, asr r1 │ │ │ │ + tsteq r5, r4, lsr r1 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 14d4ec <__cxa_atexit@plt+0x14154c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -329040,16 +329040,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r1, [r5, -r4] │ │ │ │ - ldrsbeq r1, [r5, -r8] │ │ │ │ + ldrsbeq r1, [r5, -r4] │ │ │ │ + ldrheq r1, [r5, -r8] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -329060,16 +329060,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 14d540 <__cxa_atexit@plt+0x1415a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr #1 │ │ │ │ - tsteq r5, ip, lsl #1 │ │ │ │ + tsteq r5, r0, lsl #1 │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 14d620 <__cxa_atexit@plt+0x141680> │ │ │ │ ldr r2, [pc, #216] @ 14d640 <__cxa_atexit@plt+0x1416a0> │ │ │ │ @@ -329126,17 +329126,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strdeq lr, [r4, -r8]! │ │ │ │ + ldrdeq lr, [r4, -r8]! │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r5, r4, lsl #31 │ │ │ │ + tsteq r5, r4, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14d6e4 <__cxa_atexit@plt+0x141744> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -329170,17 +329170,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - @ instruction: 0x0124ec1c │ │ │ │ + strdeq lr, [r4, -ip]! │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, asr #29 │ │ │ │ + tsteq r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 14d774 <__cxa_atexit@plt+0x1417d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -329202,16 +329202,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, ip, ror #28 │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ + tsteq r5, ip, asr #28 │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -329222,16 +329222,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 14d7c8 <__cxa_atexit@plt+0x141828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl lr │ │ │ │ - tsteq r5, r4, lsl #28 │ │ │ │ + @ instruction: 0x01150df8 │ │ │ │ + tsteq r5, r4, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14d874 <__cxa_atexit@plt+0x1418d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -329286,17 +329286,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, r8, asr sp │ │ │ │ - @ instruction: 0x0124e9e8 │ │ │ │ - @ instruction: 0x0124ea30 │ │ │ │ + tsteq r5, r8, lsr sp │ │ │ │ + smlawteq r4, r8, r9, lr │ │ │ │ + @ instruction: 0x0124ea10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -329312,16 +329312,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14d938 <__cxa_atexit@plt+0x141998> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124e944 │ │ │ │ - smlawbeq r4, ip, r9, lr │ │ │ │ + @ instruction: 0x0124e924 │ │ │ │ + @ instruction: 0x0124e96c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14d99c <__cxa_atexit@plt+0x1419fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -329342,15 +329342,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124e86c │ │ │ │ + @ instruction: 0x0124e84c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14d9d0 <__cxa_atexit@plt+0x141a30> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -329381,15 +329381,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124e874 │ │ │ │ + @ instruction: 0x0124e854 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14da88 <__cxa_atexit@plt+0x141ae8> │ │ │ │ ldr r1, [pc, #44] @ 14da90 <__cxa_atexit@plt+0x141af0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -329401,15 +329401,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0124e768 │ │ │ │ + @ instruction: 0x0124e748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -329432,15 +329432,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124e70c │ │ │ │ + @ instruction: 0x0124e6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -329497,15 +329497,15 @@ │ │ │ │ b 14dc04 <__cxa_atexit@plt+0x141c64> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x0124e61c │ │ │ │ + strdeq lr, [r4, -ip]! │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14dccc <__cxa_atexit@plt+0x141d2c> │ │ │ │ @@ -329557,20 +329557,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, lsr r9 │ │ │ │ - smlawbeq r4, ip, r5, lr │ │ │ │ - @ instruction: 0x0124e5e8 │ │ │ │ + tsteq r5, r0, lsl r9 │ │ │ │ + @ instruction: 0x0124e56c │ │ │ │ + smlawteq r4, r8, r5, lr │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x0124e614 │ │ │ │ + strdeq lr, [r4, -r4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -329600,15 +329600,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0124e528 │ │ │ │ + @ instruction: 0x0124e508 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14de18 <__cxa_atexit@plt+0x141e78> │ │ │ │ @@ -329630,15 +329630,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq lr, [r4, -r8]! │ │ │ │ + ldrdeq lr, [r4, -r8]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14de50 <__cxa_atexit@plt+0x141eb0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -329662,15 +329662,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14deac <__cxa_atexit@plt+0x141f0c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124e434 │ │ │ │ + @ instruction: 0x0124e414 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14df10 <__cxa_atexit@plt+0x141f70> │ │ │ │ @@ -329695,17 +329695,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14df34 <__cxa_atexit@plt+0x141f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e30c │ │ │ │ + @ instruction: 0x0124e2ec │ │ │ │ @ instruction: 0xfffef658 │ │ │ │ - ldrheq r0, [r5, -r0] │ │ │ │ + @ instruction: 0x01150090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14dfbc <__cxa_atexit@plt+0x14201c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -329739,15 +329739,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0124e26c │ │ │ │ + @ instruction: 0x0124e24c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14e008 <__cxa_atexit@plt+0x142068> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ @@ -329771,16 +329771,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e198 │ │ │ │ - tsteq r5, r4, lsr r0 │ │ │ │ + @ instruction: 0x0124e178 │ │ │ │ + tsteq r5, r4, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14e0d4 <__cxa_atexit@plt+0x142134> │ │ │ │ @@ -329806,15 +329806,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0114ffb0 │ │ │ │ + @ instruction: 0x0114ff90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 14e114 <__cxa_atexit@plt+0x142174> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -329837,16 +329837,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124e16c │ │ │ │ - tstpeq r4, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124e14c │ │ │ │ + tstpeq r4, ip, lsl #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 14e228 <__cxa_atexit@plt+0x142288> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -329895,17 +329895,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [r4, -ip]! │ │ │ │ + strheq lr, [r4, -ip]! │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tstpeq r4, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14e2cc <__cxa_atexit@plt+0x14232c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -329931,15 +329931,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124e028 │ │ │ │ + @ instruction: 0x0124e008 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329953,16 +329953,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124df9c │ │ │ │ - tstpeq r4, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124df7c │ │ │ │ + tstpeq r4, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329992,15 +329992,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tstpeq r4, r4, asr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14e47c <__cxa_atexit@plt+0x1424dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -330056,17 +330056,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, r0, ror r1 │ │ │ │ - @ instruction: 0x0124dde0 │ │ │ │ - @ instruction: 0x0124de28 │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ + smlawteq r4, r0, sp, sp │ │ │ │ + @ instruction: 0x0124de08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -330082,18 +330082,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14e540 <__cxa_atexit@plt+0x1425a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124dd3c │ │ │ │ - smlawbeq r4, r4, sp, sp │ │ │ │ + @ instruction: 0x0124dd1c │ │ │ │ + @ instruction: 0x0124dd64 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrheq r0, [r5, -ip] │ │ │ │ + @ instruction: 0x0115009c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14e5f0 <__cxa_atexit@plt+0x142650> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -330149,17 +330149,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0x0114fffc │ │ │ │ - @ instruction: 0x0124dc6c │ │ │ │ - @ instruction: 0x0124dcb4 │ │ │ │ + @ instruction: 0x0114ffdc │ │ │ │ + @ instruction: 0x0124dc4c │ │ │ │ + @ instruction: 0x0124dc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14e6a4 <__cxa_atexit@plt+0x142704> │ │ │ │ ldr r3, [pc, #64] @ 14e6ac <__cxa_atexit@plt+0x14270c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -330176,15 +330176,15 @@ │ │ │ │ b 14e8f0 <__cxa_atexit@plt+0x142950> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124db5c │ │ │ │ + @ instruction: 0x0124db3c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14e6d4 <__cxa_atexit@plt+0x142734> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -330214,15 +330214,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124db70 │ │ │ │ + @ instruction: 0x0124db50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14e7a4 <__cxa_atexit@plt+0x142804> │ │ │ │ ldr r1, [pc, #68] @ 14e7ac <__cxa_atexit@plt+0x14280c> │ │ │ │ ldr r0, [pc, #68] @ 14e7b0 <__cxa_atexit@plt+0x142810> │ │ │ │ @@ -330240,15 +330240,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124da6c │ │ │ │ + @ instruction: 0x0124da4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -330371,20 +330371,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r4, r8, lsl #25 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq sp, [r4, -r0]! │ │ │ │ - @ instruction: 0x0124d92c │ │ │ │ + tstpeq r4, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124d8b0 │ │ │ │ + @ instruction: 0x0124d90c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0124d94c │ │ │ │ + @ instruction: 0x0124d92c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -330412,15 +330412,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0x0124d878 │ │ │ │ + @ instruction: 0x0124d858 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14eac4 <__cxa_atexit@plt+0x142b24> │ │ │ │ @@ -330441,15 +330441,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124d748 │ │ │ │ + @ instruction: 0x0124d728 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14eaf8 <__cxa_atexit@plt+0x142b58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -330484,15 +330484,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124d6a0 │ │ │ │ + smlawbeq r4, r0, r6, sp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14eba8 <__cxa_atexit@plt+0x142c08> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -330516,15 +330516,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14ec04 <__cxa_atexit@plt+0x142c64> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq sp, [r4, -ip]! │ │ │ │ + @ instruction: 0x0124d6bc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14ec3c <__cxa_atexit@plt+0x142c9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -330533,16 +330533,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124d5b0 │ │ │ │ - tstpeq r4, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124d590 │ │ │ │ + tstpeq r4, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14ecbc <__cxa_atexit@plt+0x142d1c> │ │ │ │ @@ -330568,15 +330568,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r4, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 14ecfc <__cxa_atexit@plt+0x142d5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -330599,16 +330599,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, r4, r5, sp │ │ │ │ - tstpeq r4, r4, asr #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124d564 │ │ │ │ + tstpeq r4, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 14ee10 <__cxa_atexit@plt+0x142e70> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -330657,17 +330657,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq sp, [r4, -r4]! │ │ │ │ + ldrdeq sp, [r4, -r4]! │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tstpeq r4, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14eeb4 <__cxa_atexit@plt+0x142f14> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -330693,15 +330693,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124d440 │ │ │ │ + @ instruction: 0x0124d420 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330715,16 +330715,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124d3b4 │ │ │ │ - tstpeq r4, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0124d394 │ │ │ │ + tstpeq r4, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330754,15 +330754,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - ldrsbeq pc, [r4, -ip] @ │ │ │ │ + ldrheq pc, [r4, -ip] @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -330788,16 +330788,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0x0114f5f4 │ │ │ │ - @ instruction: 0x0114f5d0 │ │ │ │ + @ instruction: 0x0114f5d4 │ │ │ │ + @ instruction: 0x0114f5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 14f0f4 <__cxa_atexit@plt+0x143154> │ │ │ │ ldr r7, [pc, #208] @ 14f138 <__cxa_atexit@plt+0x143198> │ │ │ │ @@ -330854,18 +330854,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tstpeq r4, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ tstpeq r4, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0124d168 │ │ │ │ - @ instruction: 0x0124d1b0 │ │ │ │ + @ instruction: 0x0124d148 │ │ │ │ + @ instruction: 0x0124d190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f198 <__cxa_atexit@plt+0x1431f8> │ │ │ │ @@ -330877,16 +330877,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r4, r4, r0, sp │ │ │ │ - @ instruction: 0x0124d10c │ │ │ │ + @ instruction: 0x0124d0a4 │ │ │ │ + @ instruction: 0x0124d0ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14f200 <__cxa_atexit@plt+0x143260> │ │ │ │ ldr r3, [pc, #64] @ 14f208 <__cxa_atexit@plt+0x143268> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -330903,15 +330903,15 @@ │ │ │ │ b 14f8f4 <__cxa_atexit@plt+0x143954> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124d000 │ │ │ │ + @ instruction: 0x0124cfe0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14f230 <__cxa_atexit@plt+0x143290> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -330941,15 +330941,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124d014 │ │ │ │ + strdeq ip, [r4, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14f320 <__cxa_atexit@plt+0x143380> │ │ │ │ @@ -330992,18 +330992,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 14f374 <__cxa_atexit@plt+0x1433d4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124cf10 │ │ │ │ + strdeq ip, [r4, -r0]! │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124d038 │ │ │ │ + @ instruction: 0x0124d018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -331020,15 +331020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14f3e4 <__cxa_atexit@plt+0x143444> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124cf90 │ │ │ │ + @ instruction: 0x0124cf70 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331043,15 +331043,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14f440 <__cxa_atexit@plt+0x1434a0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124cf34 │ │ │ │ + @ instruction: 0x0124cf14 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14f49c <__cxa_atexit@plt+0x1434fc> │ │ │ │ ldr r1, [pc, #68] @ 14f4a4 <__cxa_atexit@plt+0x143504> │ │ │ │ @@ -331070,15 +331070,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124cd74 │ │ │ │ + @ instruction: 0x0124cd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -331135,15 +331135,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0124cd68 │ │ │ │ + @ instruction: 0x0124cd48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 14f644 <__cxa_atexit@plt+0x1436a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -331174,15 +331174,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0124cca4 │ │ │ │ + smlawbeq r4, r4, ip, ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f6a0 <__cxa_atexit@plt+0x143700> │ │ │ │ @@ -331199,15 +331199,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124cc28 │ │ │ │ + @ instruction: 0x0124cc08 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14f704 <__cxa_atexit@plt+0x143764> │ │ │ │ @@ -331279,16 +331279,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 14f7dc <__cxa_atexit@plt+0x14383c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0124cb14 │ │ │ │ - @ instruction: 0x0124cb2c │ │ │ │ + strdeq ip, [r4, -r4]! │ │ │ │ + @ instruction: 0x0124cb0c │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f844 <__cxa_atexit@plt+0x1438a4> │ │ │ │ @@ -331304,15 +331304,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r4, r4, sl, ip │ │ │ │ + @ instruction: 0x0124ca64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331401,21 +331401,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0114ec98 │ │ │ │ - @ instruction: 0x0124c8b8 │ │ │ │ - @ instruction: 0x0124c914 │ │ │ │ + tsteq r4, r8, ror ip │ │ │ │ + @ instruction: 0x0124c898 │ │ │ │ + strdeq ip, [r4, -r4]! │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - @ instruction: 0x0124c934 │ │ │ │ + @ instruction: 0x0124c914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -331449,15 +331449,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - @ instruction: 0x0124c848 │ │ │ │ + @ instruction: 0x0124c828 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14faf8 <__cxa_atexit@plt+0x143b58> │ │ │ │ @@ -331478,15 +331478,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124c714 │ │ │ │ + strdeq ip, [r4, -r4]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14fb2c <__cxa_atexit@plt+0x143b8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -331521,15 +331521,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124c66c │ │ │ │ + @ instruction: 0x0124c64c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14fbdc <__cxa_atexit@plt+0x143c3c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -331553,15 +331553,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14fc38 <__cxa_atexit@plt+0x143c98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124c6a8 │ │ │ │ + smlawbeq r4, r8, r6, ip │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14fc70 <__cxa_atexit@plt+0x143cd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -331570,16 +331570,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124c57c │ │ │ │ - tsteq r4, r8, lsl r4 │ │ │ │ + @ instruction: 0x0124c55c │ │ │ │ + @ instruction: 0x0114e3f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14fcf0 <__cxa_atexit@plt+0x143d50> │ │ │ │ @@ -331605,15 +331605,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0114e394 │ │ │ │ + tsteq r4, r4, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 14fd30 <__cxa_atexit@plt+0x143d90> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -331636,16 +331636,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124c550 │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ + @ instruction: 0x0124c530 │ │ │ │ + @ instruction: 0x0114e2f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 14fe44 <__cxa_atexit@plt+0x143ea4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -331694,17 +331694,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r4, r0, r4, ip │ │ │ │ + @ instruction: 0x0124c4a0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r8, lsr #4 │ │ │ │ + tsteq r4, r8, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14fee8 <__cxa_atexit@plt+0x143f48> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -331730,15 +331730,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124c40c │ │ │ │ + @ instruction: 0x0124c3ec │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331752,16 +331752,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, r0, r3, ip │ │ │ │ - tsteq r4, r0, asr #2 │ │ │ │ + @ instruction: 0x0124c360 │ │ │ │ + tsteq r4, r0, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331791,15 +331791,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r8, lsr #1 │ │ │ │ + tsteq r4, r8, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -331825,16 +331825,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r4, r8, ror #11 │ │ │ │ - tsteq r4, r4, asr #11 │ │ │ │ + tsteq r4, r8, asr #11 │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 150128 <__cxa_atexit@plt+0x144188> │ │ │ │ ldr r7, [pc, #208] @ 15016c <__cxa_atexit@plt+0x1441cc> │ │ │ │ @@ -331891,18 +331891,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0x0114e4dc │ │ │ │ @ instruction: 0x0114e4fc │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ - @ instruction: 0x0124c134 │ │ │ │ - @ instruction: 0x0124c17c │ │ │ │ + @ instruction: 0x0124c114 │ │ │ │ + @ instruction: 0x0124c15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1501cc <__cxa_atexit@plt+0x14422c> │ │ │ │ @@ -331914,16 +331914,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124c090 │ │ │ │ - ldrdeq ip, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124c070 │ │ │ │ + strheq ip, [r4, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 150234 <__cxa_atexit@plt+0x144294> │ │ │ │ ldr r3, [pc, #64] @ 15023c <__cxa_atexit@plt+0x14429c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -331940,15 +331940,15 @@ │ │ │ │ b 150928 <__cxa_atexit@plt+0x144988> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r4, ip, pc, fp @ │ │ │ │ + @ instruction: 0x0124bfac │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 150264 <__cxa_atexit@plt+0x1442c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -331978,15 +331978,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124bfe0 │ │ │ │ + smlawteq r4, r0, pc, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150354 <__cxa_atexit@plt+0x1443b4> │ │ │ │ @@ -332029,18 +332029,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 1503a8 <__cxa_atexit@plt+0x144408> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq fp, [r4, -ip]! │ │ │ │ + @ instruction: 0x0124bebc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124c004 │ │ │ │ + @ instruction: 0x0124bfe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -332057,15 +332057,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150418 <__cxa_atexit@plt+0x144478> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124bf5c │ │ │ │ + @ instruction: 0x0124bf3c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332080,15 +332080,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150474 <__cxa_atexit@plt+0x1444d4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124bf00 │ │ │ │ + @ instruction: 0x0124bee0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1504d0 <__cxa_atexit@plt+0x144530> │ │ │ │ ldr r1, [pc, #68] @ 1504d8 <__cxa_atexit@plt+0x144538> │ │ │ │ @@ -332107,15 +332107,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124bd40 │ │ │ │ + @ instruction: 0x0124bd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -332172,15 +332172,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0124bd34 │ │ │ │ + @ instruction: 0x0124bd14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 150678 <__cxa_atexit@plt+0x1446d8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -332211,15 +332211,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0124bc70 │ │ │ │ + @ instruction: 0x0124bc50 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1506d4 <__cxa_atexit@plt+0x144734> │ │ │ │ @@ -332236,15 +332236,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq fp, [r4, -r4]! │ │ │ │ + ldrdeq fp, [r4, -r4]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150738 <__cxa_atexit@plt+0x144798> │ │ │ │ @@ -332316,16 +332316,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 150810 <__cxa_atexit@plt+0x144870> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0124bae0 │ │ │ │ - strdeq fp, [r4, -r8]! │ │ │ │ + smlawteq r4, r0, sl, fp │ │ │ │ + ldrdeq fp, [r4, -r8]! │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 150878 <__cxa_atexit@plt+0x1448d8> │ │ │ │ @@ -332341,15 +332341,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124ba50 │ │ │ │ + @ instruction: 0x0124ba30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332438,21 +332438,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, lsl #25 │ │ │ │ - smlawbeq r4, r4, r8, fp │ │ │ │ - @ instruction: 0x0124b8e0 │ │ │ │ + tsteq r4, ip, ror #24 │ │ │ │ + @ instruction: 0x0124b864 │ │ │ │ + smlawteq r4, r0, r8, fp │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - @ instruction: 0x0124b900 │ │ │ │ + @ instruction: 0x0124b8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -332486,15 +332486,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - @ instruction: 0x0124b814 │ │ │ │ + strdeq fp, [r4, -r4]! │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150b2c <__cxa_atexit@plt+0x144b8c> │ │ │ │ @@ -332515,15 +332515,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124b6e0 │ │ │ │ + smlawteq r4, r0, r6, fp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 150b60 <__cxa_atexit@plt+0x144bc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -332558,15 +332558,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124b638 │ │ │ │ + @ instruction: 0x0124b618 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150c10 <__cxa_atexit@plt+0x144c70> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332590,15 +332590,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150c6c <__cxa_atexit@plt+0x144ccc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124b674 │ │ │ │ + @ instruction: 0x0124b654 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 150ca4 <__cxa_atexit@plt+0x144d04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -332607,16 +332607,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124b548 │ │ │ │ - tsteq r4, r4, ror #7 │ │ │ │ + @ instruction: 0x0124b528 │ │ │ │ + tsteq r4, r4, asr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150d24 <__cxa_atexit@plt+0x144d84> │ │ │ │ @@ -332642,15 +332642,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r0, ror #6 │ │ │ │ + tsteq r4, r0, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 150d64 <__cxa_atexit@plt+0x144dc4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332673,16 +332673,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124b51c │ │ │ │ - @ instruction: 0x0114d2dc │ │ │ │ + strdeq fp, [r4, -ip]! │ │ │ │ + @ instruction: 0x0114d2bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 150e78 <__cxa_atexit@plt+0x144ed8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -332731,17 +332731,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawbeq r4, ip, r4, fp │ │ │ │ + @ instruction: 0x0124b46c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0114d1f4 │ │ │ │ + @ instruction: 0x0114d1d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 150f1c <__cxa_atexit@plt+0x144f7c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -332767,15 +332767,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq fp, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124b3b8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332789,16 +332789,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124b34c │ │ │ │ - tsteq r4, ip, lsl #2 │ │ │ │ + @ instruction: 0x0124b32c │ │ │ │ + tsteq r4, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332828,15 +332828,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, ror r0 │ │ │ │ + tsteq r4, r4, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -332862,16 +332862,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0x0114d5dc │ │ │ │ - @ instruction: 0x0114d5b8 │ │ │ │ + @ instruction: 0x0114d5bc │ │ │ │ + @ instruction: 0x0114d598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15115c <__cxa_atexit@plt+0x1451bc> │ │ │ │ ldr r7, [pc, #208] @ 1511a0 <__cxa_atexit@plt+0x145200> │ │ │ │ @@ -332928,18 +332928,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0x0114d4d0 │ │ │ │ @ instruction: 0x0114d4f0 │ │ │ │ - tsteq r4, r0, lsl r5 │ │ │ │ - @ instruction: 0x0124b100 │ │ │ │ - @ instruction: 0x0124b148 │ │ │ │ + @ instruction: 0x0124b0e0 │ │ │ │ + @ instruction: 0x0124b128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 151200 <__cxa_atexit@plt+0x145260> │ │ │ │ @@ -332951,16 +332951,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - qsubeq fp, ip, r4 │ │ │ │ - @ instruction: 0x0124b0a4 │ │ │ │ + @ instruction: 0x0124b03c │ │ │ │ + smlawbeq r4, r4, r0, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 151274 <__cxa_atexit@plt+0x1452d4> │ │ │ │ ldr r2, [pc, #76] @ 151280 <__cxa_atexit@plt+0x1452e0> │ │ │ │ @@ -332981,15 +332981,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124af9c │ │ │ │ + @ instruction: 0x0124af7c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1512ac <__cxa_atexit@plt+0x14530c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -333013,15 +333013,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 151308 <__cxa_atexit@plt+0x145368> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq sl, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124afb8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 151370 <__cxa_atexit@plt+0x1453d0> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -333043,15 +333043,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124ae9c │ │ │ │ + @ instruction: 0x0124ae7c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1513a4 <__cxa_atexit@plt+0x145404> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -333082,15 +333082,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124aea0 │ │ │ │ + smlawbeq r4, r0, lr, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1514e0 <__cxa_atexit@plt+0x145540> │ │ │ │ ldr r9, [r2, #12] │ │ │ │ @@ -333143,16 +333143,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0124ad78 │ │ │ │ - tsteq r4, r8, ror ip │ │ │ │ + @ instruction: 0x0124ad58 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ @ instruction: 0xffff3560 │ │ │ │ @ instruction: 0xffff371c │ │ │ │ @ instruction: 0xffff3618 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ @@ -333190,15 +333190,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3494 │ │ │ │ @ instruction: 0xffff3644 │ │ │ │ @ instruction: 0xffff3548 │ │ │ │ - tsteq r4, r4, asr #23 │ │ │ │ + tsteq r4, r4, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 151624 <__cxa_atexit@plt+0x145684> │ │ │ │ ldr r1, [pc, #68] @ 15162c <__cxa_atexit@plt+0x14568c> │ │ │ │ ldr r0, [pc, #68] @ 151630 <__cxa_atexit@plt+0x145690> │ │ │ │ @@ -333216,15 +333216,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124abec │ │ │ │ + smlawteq r4, ip, fp, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -333282,15 +333282,15 @@ │ │ │ │ b 151728 <__cxa_atexit@plt+0x145788> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - strdeq sl, [r4, -ip]! │ │ │ │ + ldrdeq sl, [r4, -ip]! │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1517fc <__cxa_atexit@plt+0x14585c> │ │ │ │ @@ -333343,19 +333343,19 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0124aa5c │ │ │ │ - @ instruction: 0x0124aab8 │ │ │ │ + @ instruction: 0x0124aa3c │ │ │ │ + @ instruction: 0x0124aa98 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x0124aae4 │ │ │ │ + smlawteq r4, r4, sl, sl │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -333389,15 +333389,15 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strdeq sl, [r4, -r4]! │ │ │ │ + ldrdeq sl, [r4, -r4]! │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 151978 <__cxa_atexit@plt+0x1459d8> │ │ │ │ @@ -333434,15 +333434,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x0124a8b4 │ │ │ │ + @ instruction: 0x0124a894 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1519c4 <__cxa_atexit@plt+0x145a24> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -333466,16 +333466,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r4, -ip]! │ │ │ │ - tsteq r4, r8, ror r6 │ │ │ │ + @ instruction: 0x0124a7bc │ │ │ │ + tsteq r4, r8, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 151a90 <__cxa_atexit@plt+0x145af0> │ │ │ │ @@ -333501,15 +333501,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0114c5f4 │ │ │ │ + @ instruction: 0x0114c5d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 151ad0 <__cxa_atexit@plt+0x145b30> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -333532,16 +333532,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124a7b0 │ │ │ │ - tsteq r4, r0, ror r5 │ │ │ │ + @ instruction: 0x0124a790 │ │ │ │ + tsteq r4, r0, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 151be4 <__cxa_atexit@plt+0x145c44> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -333590,17 +333590,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0124a720 │ │ │ │ + @ instruction: 0x0124a700 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r8, lsl #9 │ │ │ │ + tsteq r4, r8, ror #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 151c88 <__cxa_atexit@plt+0x145ce8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -333626,15 +333626,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124a66c │ │ │ │ + @ instruction: 0x0124a64c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333648,16 +333648,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124a5e0 │ │ │ │ - tsteq r4, r0, lsr #7 │ │ │ │ + smlawteq r4, r0, r5, sl │ │ │ │ + tsteq r4, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333687,15 +333687,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r8, lsl #6 │ │ │ │ + tsteq r4, r8, ror #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -333723,16 +333723,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq r4, ip, lsl #17 │ │ │ │ - tsteq r4, r8, ror #16 │ │ │ │ + tsteq r4, ip, ror #16 │ │ │ │ + tsteq r4, r8, asr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 151ed0 <__cxa_atexit@plt+0x145f30> │ │ │ │ ldr r7, [pc, #208] @ 151f14 <__cxa_atexit@plt+0x145f74> │ │ │ │ @@ -333789,18 +333789,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq r4, r0, lsl #15 │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ - tsteq r4, r0, asr #15 │ │ │ │ - smlawbeq r4, ip, r3, sl │ │ │ │ - ldrdeq sl, [r4, -r4]! │ │ │ │ + @ instruction: 0x0124a36c │ │ │ │ + @ instruction: 0x0124a3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 151f74 <__cxa_atexit@plt+0x145fd4> │ │ │ │ @@ -333812,17 +333812,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124a2e8 │ │ │ │ - @ instruction: 0x0124a330 │ │ │ │ - tsteq r4, r8, lsl #14 │ │ │ │ + smlawteq r4, r8, r2, sl │ │ │ │ + @ instruction: 0x0124a310 │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 151e30 <__cxa_atexit@plt+0x145e90> │ │ │ │ @@ -333846,15 +333846,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 144cc0 <__cxa_atexit@plt+0x138d20> │ │ │ │ - tsteq r4, r8, lsl #13 │ │ │ │ + tsteq r4, r8, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -333889,17 +333889,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlawbeq r4, ip, r4, sl │ │ │ │ + @ instruction: 0x0124a46c │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r4, r0, lsl #12 │ │ │ │ + tsteq r4, r0, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152120 <__cxa_atexit@plt+0x146180> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -333919,15 +333919,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124a0e8 │ │ │ │ + smlawteq r4, r8, r0, sl │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152154 <__cxa_atexit@plt+0x1461b4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -333958,15 +333958,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sl, [r4, -r0]! │ │ │ │ + ldrdeq sl, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15224c <__cxa_atexit@plt+0x1462ac> │ │ │ │ ldr lr, [pc, #124] @ 152268 <__cxa_atexit@plt+0x1462c8> │ │ │ │ @@ -333999,18 +333999,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 152278 <__cxa_atexit@plt+0x1462d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01249fe0 │ │ │ │ - @ instruction: 0x01249fe8 │ │ │ │ + smlawteq r4, r0, pc, r9 @ │ │ │ │ + smlawteq r4, r8, pc, r9 @ │ │ │ │ @ instruction: 0xfffeb31c │ │ │ │ - tsteq r4, r4, ror sp │ │ │ │ + tsteq r4, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -334033,15 +334033,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01249f28 │ │ │ │ + @ instruction: 0x01249f08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -334098,15 +334098,15 @@ │ │ │ │ b 1523e8 <__cxa_atexit@plt+0x146448> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01249e38 │ │ │ │ + @ instruction: 0x01249e18 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1524b0 <__cxa_atexit@plt+0x146510> │ │ │ │ @@ -334158,20 +334158,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0114c1f0 │ │ │ │ - @ instruction: 0x01249da8 │ │ │ │ - @ instruction: 0x01249e04 │ │ │ │ + @ instruction: 0x0114c1d0 │ │ │ │ + smlawbeq r4, r8, sp, r9 │ │ │ │ + @ instruction: 0x01249de4 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01249e30 │ │ │ │ + @ instruction: 0x01249e10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -334201,15 +334201,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01249d44 │ │ │ │ + @ instruction: 0x01249d24 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1525fc <__cxa_atexit@plt+0x14665c> │ │ │ │ @@ -334231,15 +334231,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01249c14 │ │ │ │ + strdeq r9, [r4, -r4]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152634 <__cxa_atexit@plt+0x146694> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334263,15 +334263,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 152690 <__cxa_atexit@plt+0x1466f0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01249c50 │ │ │ │ + @ instruction: 0x01249c30 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1526f4 <__cxa_atexit@plt+0x146754> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -334292,15 +334292,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01249b14 │ │ │ │ + strdeq r9, [r4, -r4]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152728 <__cxa_atexit@plt+0x146788> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334323,16 +334323,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01249a78 │ │ │ │ - tsteq r4, r4, lsl r9 │ │ │ │ + @ instruction: 0x01249a58 │ │ │ │ + @ instruction: 0x0114b8f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1527f4 <__cxa_atexit@plt+0x146854> │ │ │ │ @@ -334358,15 +334358,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0114b890 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 152834 <__cxa_atexit@plt+0x146894> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334389,16 +334389,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01249a4c │ │ │ │ - tsteq r4, ip, lsl #16 │ │ │ │ + @ instruction: 0x01249a2c │ │ │ │ + tsteq r4, ip, ror #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 152948 <__cxa_atexit@plt+0x1469a8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -334447,17 +334447,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x012499bc │ │ │ │ + @ instruction: 0x0124999c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, lsr #14 │ │ │ │ + tsteq r4, r4, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1529ec <__cxa_atexit@plt+0x146a4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -334483,15 +334483,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01249908 │ │ │ │ + @ instruction: 0x012498e8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -334505,16 +334505,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124987c │ │ │ │ - tsteq r4, ip, lsr r6 │ │ │ │ + @ instruction: 0x0124985c │ │ │ │ + tsteq r4, ip, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -334544,15 +334544,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, lsr #11 │ │ │ │ + tsteq r4, r4, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -334580,16 +334580,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ - tsteq r4, r0, lsr #22 │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 152c34 <__cxa_atexit@plt+0x146c94> │ │ │ │ ldr r7, [pc, #208] @ 152c78 <__cxa_atexit@plt+0x146cd8> │ │ │ │ @@ -334646,18 +334646,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r8, lsr sl │ │ │ │ tsteq r4, r8, asr sl │ │ │ │ - tsteq r4, r8, ror sl │ │ │ │ - @ instruction: 0x01249628 │ │ │ │ - @ instruction: 0x01249670 │ │ │ │ + @ instruction: 0x01249608 │ │ │ │ + @ instruction: 0x01249650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152cd8 <__cxa_atexit@plt+0x146d38> │ │ │ │ @@ -334669,17 +334669,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r4, r4, r5, r9 │ │ │ │ - smlawteq r4, ip, r5, r9 │ │ │ │ - tsteq r4, r0, asr #19 │ │ │ │ + @ instruction: 0x01249564 │ │ │ │ + @ instruction: 0x012495ac │ │ │ │ + tsteq r4, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 152b94 <__cxa_atexit@plt+0x146bf4> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -334717,18 +334717,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 152dac <__cxa_atexit@plt+0x146e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012494a4 │ │ │ │ + smlawbeq r4, r4, r4, r9 │ │ │ │ @ instruction: 0xfffea7e0 │ │ │ │ - tsteq r4, r8, lsr r2 │ │ │ │ - @ instruction: 0x0114b8fc │ │ │ │ + tsteq r4, r8, lsl r2 │ │ │ │ + @ instruction: 0x0114b8dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -334760,16 +334760,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x012496e0 │ │ │ │ - tsteq r4, r4, lsl #17 │ │ │ │ + smlawteq r4, r0, r6, r9 │ │ │ │ + tsteq r4, r4, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152eb8 <__cxa_atexit@plt+0x146f18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -334789,15 +334789,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01249350 │ │ │ │ + @ instruction: 0x01249330 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152eec <__cxa_atexit@plt+0x146f4c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334828,15 +334828,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01249358 │ │ │ │ + @ instruction: 0x01249338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 152fe4 <__cxa_atexit@plt+0x147044> │ │ │ │ ldr lr, [pc, #124] @ 153000 <__cxa_atexit@plt+0x147060> │ │ │ │ @@ -334869,18 +334869,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 153010 <__cxa_atexit@plt+0x147070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01249248 │ │ │ │ - @ instruction: 0x01249250 │ │ │ │ + @ instruction: 0x01249228 │ │ │ │ + @ instruction: 0x01249230 │ │ │ │ @ instruction: 0xfffea584 │ │ │ │ - @ instruction: 0x0114afdc │ │ │ │ + @ instruction: 0x0114afbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -334903,15 +334903,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01249190 │ │ │ │ + @ instruction: 0x01249170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -334968,15 +334968,15 @@ │ │ │ │ b 153180 <__cxa_atexit@plt+0x1471e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x012490a0 │ │ │ │ + smlawbeq r4, r0, r0, r9 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 153248 <__cxa_atexit@plt+0x1472a8> │ │ │ │ @@ -335028,20 +335028,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r4, ror r4 │ │ │ │ - @ instruction: 0x01249010 │ │ │ │ - @ instruction: 0x0124906c │ │ │ │ + tsteq r4, r4, asr r4 │ │ │ │ + strdeq r8, [r4, -r0]! │ │ │ │ + @ instruction: 0x0124904c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01249098 │ │ │ │ + @ instruction: 0x01249078 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -335071,15 +335071,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01248fac │ │ │ │ + smlawbeq r4, ip, pc, r8 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 153394 <__cxa_atexit@plt+0x1473f4> │ │ │ │ @@ -335101,15 +335101,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01248e7c │ │ │ │ + @ instruction: 0x01248e5c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1533cc <__cxa_atexit@plt+0x14742c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335133,15 +335133,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 153428 <__cxa_atexit@plt+0x147488> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01248eb8 │ │ │ │ + @ instruction: 0x01248e98 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15348c <__cxa_atexit@plt+0x1474ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -335162,15 +335162,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01248d7c │ │ │ │ + @ instruction: 0x01248d5c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1534c0 <__cxa_atexit@plt+0x147520> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335193,16 +335193,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01248ce0 │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ + smlawteq r4, r0, ip, r8 │ │ │ │ + tsteq r4, ip, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15358c <__cxa_atexit@plt+0x1475ec> │ │ │ │ @@ -335228,15 +335228,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0114aaf8 │ │ │ │ + @ instruction: 0x0114aad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1535cc <__cxa_atexit@plt+0x14762c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335259,16 +335259,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01248cb4 │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ + @ instruction: 0x01248c94 │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1536e0 <__cxa_atexit@plt+0x147740> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -335317,17 +335317,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01248c24 │ │ │ │ + @ instruction: 0x01248c04 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, lsl #19 │ │ │ │ + tsteq r4, ip, ror #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 153784 <__cxa_atexit@plt+0x1477e4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -335353,15 +335353,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01248b70 │ │ │ │ + @ instruction: 0x01248b50 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335375,16 +335375,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01248ae4 │ │ │ │ - tsteq r4, r4, lsr #17 │ │ │ │ + smlawteq r4, r4, sl, r8 │ │ │ │ + tsteq r4, r4, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335414,15 +335414,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, ip, lsl #16 │ │ │ │ + tsteq r4, ip, ror #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -335450,16 +335450,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r8, asr #27 │ │ │ │ - tsteq r4, r4, lsr #27 │ │ │ │ + tsteq r4, r8, lsr #27 │ │ │ │ + tsteq r4, r4, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1539cc <__cxa_atexit@plt+0x147a2c> │ │ │ │ ldr r7, [pc, #208] @ 153a10 <__cxa_atexit@plt+0x147a70> │ │ │ │ @@ -335516,18 +335516,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + @ instruction: 0x0114acbc │ │ │ │ @ instruction: 0x0114acdc │ │ │ │ - @ instruction: 0x0114acfc │ │ │ │ - @ instruction: 0x01248890 │ │ │ │ - ldrdeq r8, [r4, -r8]! @ │ │ │ │ + @ instruction: 0x01248870 │ │ │ │ + @ instruction: 0x012488b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153a70 <__cxa_atexit@plt+0x147ad0> │ │ │ │ @@ -335539,17 +335539,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012487ec │ │ │ │ - @ instruction: 0x01248834 │ │ │ │ - tsteq r4, r4, asr #24 │ │ │ │ + smlawteq r4, ip, r7, r8 │ │ │ │ + @ instruction: 0x01248814 │ │ │ │ + tsteq r4, r4, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15392c <__cxa_atexit@plt+0x14798c> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -335587,18 +335587,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 153b44 <__cxa_atexit@plt+0x147ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124870c │ │ │ │ + @ instruction: 0x012486ec │ │ │ │ @ instruction: 0xfffe9a48 │ │ │ │ - tsteq r4, r0, lsr #9 │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ + tsteq r4, r0, lsl #9 │ │ │ │ + tsteq r4, r0, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -335630,16 +335630,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01248948 │ │ │ │ - tsteq r4, r8, lsl #22 │ │ │ │ + @ instruction: 0x01248928 │ │ │ │ + tsteq r4, r8, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 153c50 <__cxa_atexit@plt+0x147cb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -335659,15 +335659,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x012485b8 │ │ │ │ + @ instruction: 0x01248598 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 153c84 <__cxa_atexit@plt+0x147ce4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335698,15 +335698,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r4, r0, r5, r8 │ │ │ │ + @ instruction: 0x012485a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 153d7c <__cxa_atexit@plt+0x147ddc> │ │ │ │ ldr lr, [pc, #124] @ 153d98 <__cxa_atexit@plt+0x147df8> │ │ │ │ @@ -335739,18 +335739,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 153da8 <__cxa_atexit@plt+0x147e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012484b0 │ │ │ │ - @ instruction: 0x012484b8 │ │ │ │ + @ instruction: 0x01248490 │ │ │ │ + @ instruction: 0x01248498 │ │ │ │ @ instruction: 0xfffe97ec │ │ │ │ - tsteq r4, r4, asr #4 │ │ │ │ + tsteq r4, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -335773,15 +335773,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r8, [r4, -r8]! @ │ │ │ │ + ldrdeq r8, [r4, -r8]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -335838,15 +335838,15 @@ │ │ │ │ b 153f18 <__cxa_atexit@plt+0x147f78> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01248308 │ │ │ │ + @ instruction: 0x012482e8 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 153fe0 <__cxa_atexit@plt+0x148040> │ │ │ │ @@ -335898,20 +335898,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0114a6f8 │ │ │ │ - @ instruction: 0x01248278 │ │ │ │ - ldrdeq r8, [r4, -r4]! │ │ │ │ + @ instruction: 0x0114a6d8 │ │ │ │ + @ instruction: 0x01248258 │ │ │ │ + @ instruction: 0x012482b4 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01248300 │ │ │ │ + @ instruction: 0x012482e0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -335941,15 +335941,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01248214 │ │ │ │ + strdeq r8, [r4, -r4]! │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15412c <__cxa_atexit@plt+0x14818c> │ │ │ │ @@ -335971,15 +335971,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012480e4 │ │ │ │ + smlawteq r4, r4, r0, r8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154164 <__cxa_atexit@plt+0x1481c4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336003,15 +336003,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1541c0 <__cxa_atexit@plt+0x148220> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01248120 │ │ │ │ + @ instruction: 0x01248100 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154224 <__cxa_atexit@plt+0x148284> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -336032,15 +336032,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01247fe4 │ │ │ │ + smlawteq r4, r4, pc, r7 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154258 <__cxa_atexit@plt+0x1482b8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336063,16 +336063,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01247f48 │ │ │ │ - tsteq r4, r4, ror #27 │ │ │ │ + @ instruction: 0x01247f28 │ │ │ │ + tsteq r4, r4, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154324 <__cxa_atexit@plt+0x148384> │ │ │ │ @@ -336098,15 +336098,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r0, ror #26 │ │ │ │ + tsteq r4, r0, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 154364 <__cxa_atexit@plt+0x1483c4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336129,16 +336129,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01247f1c │ │ │ │ - @ instruction: 0x01149cdc │ │ │ │ + strdeq r7, [r4, -ip]! │ │ │ │ + @ instruction: 0x01149cbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 154478 <__cxa_atexit@plt+0x1484d8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -336187,17 +336187,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawbeq r4, ip, lr, r7 │ │ │ │ + @ instruction: 0x01247e6c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01149bf4 │ │ │ │ + @ instruction: 0x01149bd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15451c <__cxa_atexit@plt+0x14857c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -336223,15 +336223,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r7, [r4, -r8]! │ │ │ │ + @ instruction: 0x01247db8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336245,16 +336245,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01247d4c │ │ │ │ - tsteq r4, ip, lsl #22 │ │ │ │ + @ instruction: 0x01247d2c │ │ │ │ + tsteq r4, ip, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336284,15 +336284,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -336320,16 +336320,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ - tsteq r4, r8, lsr #32 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ + tsteq r4, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 154764 <__cxa_atexit@plt+0x1487c4> │ │ │ │ ldr r7, [pc, #208] @ 1547a8 <__cxa_atexit@plt+0x148808> │ │ │ │ @@ -336386,18 +336386,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r0, asr #30 │ │ │ │ tsteq r4, r0, ror #30 │ │ │ │ - tsteq r4, r0, lsl #31 │ │ │ │ - strdeq r7, [r4, -r8]! │ │ │ │ - @ instruction: 0x01247b40 │ │ │ │ + ldrdeq r7, [r4, -r8]! │ │ │ │ + @ instruction: 0x01247b20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 154808 <__cxa_atexit@plt+0x148868> │ │ │ │ @@ -336409,17 +336409,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01247a54 │ │ │ │ - @ instruction: 0x01247a9c │ │ │ │ - tsteq r4, r8, asr #29 │ │ │ │ + @ instruction: 0x01247a34 │ │ │ │ + @ instruction: 0x01247a7c │ │ │ │ + tsteq r4, r8, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1546c4 <__cxa_atexit@plt+0x148724> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -336457,18 +336457,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1548dc <__cxa_atexit@plt+0x14893c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01247974 │ │ │ │ + @ instruction: 0x01247954 │ │ │ │ @ instruction: 0xfffe8cb0 │ │ │ │ - tsteq r4, r8, lsl #14 │ │ │ │ - tsteq r4, r4, lsl #28 │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ + tsteq r4, r4, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -336500,16 +336500,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01247bb0 │ │ │ │ - tsteq r4, ip, lsl #27 │ │ │ │ + @ instruction: 0x01247b90 │ │ │ │ + tsteq r4, ip, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1549e8 <__cxa_atexit@plt+0x148a48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -336529,15 +336529,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01247820 │ │ │ │ + @ instruction: 0x01247800 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154a1c <__cxa_atexit@plt+0x148a7c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336568,15 +336568,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01247828 │ │ │ │ + @ instruction: 0x01247808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154b14 <__cxa_atexit@plt+0x148b74> │ │ │ │ ldr lr, [pc, #124] @ 154b30 <__cxa_atexit@plt+0x148b90> │ │ │ │ @@ -336609,18 +336609,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 154b40 <__cxa_atexit@plt+0x148ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01247718 │ │ │ │ - @ instruction: 0x01247720 │ │ │ │ + strdeq r7, [r4, -r8]! │ │ │ │ + @ instruction: 0x01247700 │ │ │ │ @ instruction: 0xfffe8a54 │ │ │ │ - tsteq r4, ip, lsr #9 │ │ │ │ + tsteq r4, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -336643,15 +336643,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01247660 │ │ │ │ + @ instruction: 0x01247640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -336708,15 +336708,15 @@ │ │ │ │ b 154cb0 <__cxa_atexit@plt+0x148d10> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01247570 │ │ │ │ + @ instruction: 0x01247550 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154d78 <__cxa_atexit@plt+0x148dd8> │ │ │ │ @@ -336768,20 +336768,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, ror r9 │ │ │ │ - @ instruction: 0x012474e0 │ │ │ │ - @ instruction: 0x0124753c │ │ │ │ + tsteq r4, ip, asr r9 │ │ │ │ + smlawteq r4, r0, r4, r7 │ │ │ │ + @ instruction: 0x0124751c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01247568 │ │ │ │ + @ instruction: 0x01247548 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -336811,15 +336811,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0124747c │ │ │ │ + @ instruction: 0x0124745c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154ec4 <__cxa_atexit@plt+0x148f24> │ │ │ │ @@ -336841,15 +336841,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124734c │ │ │ │ + @ instruction: 0x0124732c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154efc <__cxa_atexit@plt+0x148f5c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336873,15 +336873,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 154f58 <__cxa_atexit@plt+0x148fb8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, r8, r3, r7 │ │ │ │ + @ instruction: 0x01247368 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154fbc <__cxa_atexit@plt+0x14901c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -336902,15 +336902,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124724c │ │ │ │ + @ instruction: 0x0124722c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154ff0 <__cxa_atexit@plt+0x149050> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336933,16 +336933,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012471b0 │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ + @ instruction: 0x01247190 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1550bc <__cxa_atexit@plt+0x14911c> │ │ │ │ @@ -336968,15 +336968,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r8, asr #31 │ │ │ │ + tsteq r4, r8, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1550fc <__cxa_atexit@plt+0x14915c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336999,16 +336999,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, r4, r1, r7 │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ + @ instruction: 0x01247164 │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 155210 <__cxa_atexit@plt+0x149270> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -337057,17 +337057,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq r7, [r4, -r4]! │ │ │ │ + ldrdeq r7, [r4, -r4]! │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, asr lr │ │ │ │ + tsteq r4, ip, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1552b4 <__cxa_atexit@plt+0x149314> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -337093,15 +337093,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01247040 │ │ │ │ + @ instruction: 0x01247020 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337115,16 +337115,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01246fb4 │ │ │ │ - tsteq r4, r4, ror sp │ │ │ │ + @ instruction: 0x01246f94 │ │ │ │ + tsteq r4, r4, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337154,15 +337154,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x01148cdc │ │ │ │ + @ instruction: 0x01148cbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -337190,16 +337190,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x011492d0 │ │ │ │ - tsteq r4, ip, lsr #5 │ │ │ │ + @ instruction: 0x011492b0 │ │ │ │ + tsteq r4, ip, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1554fc <__cxa_atexit@plt+0x14955c> │ │ │ │ ldr r7, [pc, #208] @ 155540 <__cxa_atexit@plt+0x1495a0> │ │ │ │ @@ -337256,18 +337256,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r4, asr #3 │ │ │ │ tsteq r4, r4, ror #3 │ │ │ │ - tsteq r4, r4, lsl #4 │ │ │ │ - @ instruction: 0x01246d60 │ │ │ │ - @ instruction: 0x01246da8 │ │ │ │ + @ instruction: 0x01246d40 │ │ │ │ + smlawbeq r4, r8, sp, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1555a0 <__cxa_atexit@plt+0x149600> │ │ │ │ @@ -337279,17 +337279,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01246cbc │ │ │ │ - @ instruction: 0x01246d04 │ │ │ │ - tsteq r4, ip, asr #2 │ │ │ │ + @ instruction: 0x01246c9c │ │ │ │ + @ instruction: 0x01246ce4 │ │ │ │ + tsteq r4, ip, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15545c <__cxa_atexit@plt+0x1494bc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -337327,18 +337327,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 155674 <__cxa_atexit@plt+0x1496d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r4, -ip]! │ │ │ │ + @ instruction: 0x01246bbc │ │ │ │ @ instruction: 0xfffe7f18 │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ - tsteq r4, r8, lsl #1 │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -337370,16 +337370,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01246e18 │ │ │ │ - tsteq r4, r0, lsl r0 │ │ │ │ + strdeq r6, [r4, -r8]! │ │ │ │ + @ instruction: 0x01148ff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 155780 <__cxa_atexit@plt+0x1497e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -337399,15 +337399,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawbeq r4, r8, sl, r6 │ │ │ │ + @ instruction: 0x01246a68 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1557b4 <__cxa_atexit@plt+0x149814> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -337438,15 +337438,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01246a90 │ │ │ │ + @ instruction: 0x01246a70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1558ac <__cxa_atexit@plt+0x14990c> │ │ │ │ ldr lr, [pc, #124] @ 1558c8 <__cxa_atexit@plt+0x149928> │ │ │ │ @@ -337479,18 +337479,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1558d8 <__cxa_atexit@plt+0x149938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r4, r0, r9, r6 │ │ │ │ - smlawbeq r4, r8, r9, r6 │ │ │ │ + @ instruction: 0x01246960 │ │ │ │ + @ instruction: 0x01246968 │ │ │ │ @ instruction: 0xfffe7cbc │ │ │ │ - tsteq r4, r4, lsl r7 │ │ │ │ + @ instruction: 0x011486f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -337513,15 +337513,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r4, r8, r8, r6 │ │ │ │ + @ instruction: 0x012468a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -337578,15 +337578,15 @@ │ │ │ │ b 155a48 <__cxa_atexit@plt+0x149aa8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldrdeq r6, [r4, -r8]! │ │ │ │ + @ instruction: 0x012467b8 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 155b10 <__cxa_atexit@plt+0x149b70> │ │ │ │ @@ -337638,20 +337638,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ - @ instruction: 0x01246748 │ │ │ │ - @ instruction: 0x012467a4 │ │ │ │ + tsteq r4, r0, ror #23 │ │ │ │ + @ instruction: 0x01246728 │ │ │ │ + smlawbeq r4, r4, r7, r6 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - ldrdeq r6, [r4, -r0]! │ │ │ │ + @ instruction: 0x012467b0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -337681,15 +337681,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x012466e4 │ │ │ │ + smlawteq r4, r4, r6, r6 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 155c5c <__cxa_atexit@plt+0x149cbc> │ │ │ │ @@ -337711,15 +337711,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012465b4 │ │ │ │ + @ instruction: 0x01246594 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 155c94 <__cxa_atexit@plt+0x149cf4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -337743,15 +337743,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 155cf0 <__cxa_atexit@plt+0x149d50> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r6, [r4, -r0]! │ │ │ │ + ldrdeq r6, [r4, -r0]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 155d54 <__cxa_atexit@plt+0x149db4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -337772,15 +337772,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x012464b4 │ │ │ │ + @ instruction: 0x01246494 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 155d88 <__cxa_atexit@plt+0x149de8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -337803,16 +337803,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01246418 │ │ │ │ - @ instruction: 0x011482b4 │ │ │ │ + strdeq r6, [r4, -r8]! │ │ │ │ + @ instruction: 0x01148294 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 155e54 <__cxa_atexit@plt+0x149eb4> │ │ │ │ @@ -337838,15 +337838,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r0, lsr r2 │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 155e94 <__cxa_atexit@plt+0x149ef4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -337869,16 +337869,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012463ec │ │ │ │ - tsteq r4, ip, lsr #3 │ │ │ │ + smlawteq r4, ip, r3, r6 │ │ │ │ + tsteq r4, ip, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 155fa8 <__cxa_atexit@plt+0x14a008> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -337927,17 +337927,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0124635c │ │ │ │ + @ instruction: 0x0124633c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, asr #1 │ │ │ │ + tsteq r4, r4, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15604c <__cxa_atexit@plt+0x14a0ac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -337963,15 +337963,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012462a8 │ │ │ │ + smlawbeq r4, r8, r2, r6 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337985,16 +337985,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0124621c │ │ │ │ - @ instruction: 0x01147fdc │ │ │ │ + strdeq r6, [r4, -ip]! │ │ │ │ + @ instruction: 0x01147fbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338024,15 +338024,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -338060,16 +338060,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r4, asr r5 │ │ │ │ - tsteq r4, r0, lsr r5 │ │ │ │ + tsteq r4, r4, lsr r5 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 156294 <__cxa_atexit@plt+0x14a2f4> │ │ │ │ ldr r7, [pc, #208] @ 1562d8 <__cxa_atexit@plt+0x14a338> │ │ │ │ @@ -338126,18 +338126,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r8, asr #8 │ │ │ │ tsteq r4, r8, ror #8 │ │ │ │ - tsteq r4, r8, lsl #9 │ │ │ │ - smlawteq r4, r8, pc, r5 @ │ │ │ │ - @ instruction: 0x01246010 │ │ │ │ + @ instruction: 0x01245fa8 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156338 <__cxa_atexit@plt+0x14a398> │ │ │ │ @@ -338149,17 +338149,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01245f24 │ │ │ │ - @ instruction: 0x01245f6c │ │ │ │ - @ instruction: 0x011483d0 │ │ │ │ + @ instruction: 0x01245f04 │ │ │ │ + @ instruction: 0x01245f4c │ │ │ │ + @ instruction: 0x011483b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1561f4 <__cxa_atexit@plt+0x14a254> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -338197,18 +338197,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15640c <__cxa_atexit@plt+0x14a46c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01245e44 │ │ │ │ + @ instruction: 0x01245e24 │ │ │ │ @ instruction: 0xfffe7180 │ │ │ │ - @ instruction: 0x01147bd8 │ │ │ │ - tsteq r4, ip, lsl #6 │ │ │ │ + @ instruction: 0x01147bb8 │ │ │ │ + tsteq r4, ip, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -338240,16 +338240,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - smlawbeq r4, r0, r0, r6 │ │ │ │ - @ instruction: 0x01148294 │ │ │ │ + @ instruction: 0x01246060 │ │ │ │ + tsteq r4, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 156518 <__cxa_atexit@plt+0x14a578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -338269,15 +338269,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r5, [r4, -r0]! │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15654c <__cxa_atexit@plt+0x14a5ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338308,15 +338308,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r5, [r4, -r8]! │ │ │ │ + ldrdeq r5, [r4, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 156644 <__cxa_atexit@plt+0x14a6a4> │ │ │ │ ldr lr, [pc, #124] @ 156660 <__cxa_atexit@plt+0x14a6c0> │ │ │ │ @@ -338349,18 +338349,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 156670 <__cxa_atexit@plt+0x14a6d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01245be8 │ │ │ │ - strdeq r5, [r4, -r0]! │ │ │ │ + smlawteq r4, r8, fp, r5 │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ @ instruction: 0xfffe6f24 │ │ │ │ - tsteq r4, ip, ror r9 │ │ │ │ + tsteq r4, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -338383,15 +338383,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01245b30 │ │ │ │ + @ instruction: 0x01245b10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -338448,15 +338448,15 @@ │ │ │ │ b 1567e0 <__cxa_atexit@plt+0x14a840> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01245a40 │ │ │ │ + @ instruction: 0x01245a20 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1568a8 <__cxa_atexit@plt+0x14a908> │ │ │ │ @@ -338508,20 +338508,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r4, lsl #29 │ │ │ │ - @ instruction: 0x012459b0 │ │ │ │ - @ instruction: 0x01245a0c │ │ │ │ + tsteq r4, r4, ror #28 │ │ │ │ + @ instruction: 0x01245990 │ │ │ │ + @ instruction: 0x012459ec │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01245a38 │ │ │ │ + @ instruction: 0x01245a18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -338551,15 +338551,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0124594c │ │ │ │ + @ instruction: 0x0124592c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1569f4 <__cxa_atexit@plt+0x14aa54> │ │ │ │ @@ -338581,15 +338581,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124581c │ │ │ │ + strdeq r5, [r4, -ip]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 156a2c <__cxa_atexit@plt+0x14aa8c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338613,15 +338613,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 156a88 <__cxa_atexit@plt+0x14aae8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01245858 │ │ │ │ + @ instruction: 0x01245838 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 156aec <__cxa_atexit@plt+0x14ab4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -338642,15 +338642,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124571c │ │ │ │ + strdeq r5, [r4, -ip]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 156b20 <__cxa_atexit@plt+0x14ab80> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338673,16 +338673,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r0, r6, r5 │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ + @ instruction: 0x01245660 │ │ │ │ + @ instruction: 0x011474fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 156bec <__cxa_atexit@plt+0x14ac4c> │ │ │ │ @@ -338708,15 +338708,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01147498 │ │ │ │ + tsteq r4, r8, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 156c2c <__cxa_atexit@plt+0x14ac8c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338739,16 +338739,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01245654 │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ + @ instruction: 0x01245634 │ │ │ │ + @ instruction: 0x011473f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 156d40 <__cxa_atexit@plt+0x14ada0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -338797,17 +338797,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r4, r4, r5, r5 │ │ │ │ + @ instruction: 0x012455a4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ + tsteq r4, ip, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 156de4 <__cxa_atexit@plt+0x14ae44> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -338833,15 +338833,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01245510 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338855,16 +338855,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, r4, r4, r5 │ │ │ │ - tsteq r4, r4, asr #4 │ │ │ │ + @ instruction: 0x01245464 │ │ │ │ + tsteq r4, r4, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338894,15 +338894,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, ip, lsr #3 │ │ │ │ + tsteq r4, ip, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -338930,16 +338930,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x011477d8 │ │ │ │ - @ instruction: 0x011477b4 │ │ │ │ + @ instruction: 0x011477b8 │ │ │ │ + @ instruction: 0x01147794 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15702c <__cxa_atexit@plt+0x14b08c> │ │ │ │ ldr r7, [pc, #208] @ 157070 <__cxa_atexit@plt+0x14b0d0> │ │ │ │ @@ -338996,18 +338996,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, ip, asr #13 │ │ │ │ tsteq r4, ip, ror #13 │ │ │ │ - tsteq r4, ip, lsl #14 │ │ │ │ - @ instruction: 0x01245230 │ │ │ │ - @ instruction: 0x01245278 │ │ │ │ + @ instruction: 0x01245210 │ │ │ │ + @ instruction: 0x01245258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1570d0 <__cxa_atexit@plt+0x14b130> │ │ │ │ @@ -339019,17 +339019,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r4, ip, r1, r5 │ │ │ │ - ldrdeq r5, [r4, -r4]! │ │ │ │ - tsteq r4, r4, asr r6 │ │ │ │ + @ instruction: 0x0124516c │ │ │ │ + @ instruction: 0x012451b4 │ │ │ │ + tsteq r4, r4, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 156f8c <__cxa_atexit@plt+0x14afec> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -339067,18 +339067,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1571a4 <__cxa_atexit@plt+0x14b204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012450ac │ │ │ │ + smlawbeq r4, ip, r0, r5 │ │ │ │ @ instruction: 0xfffe63e8 │ │ │ │ - tsteq r4, r0, asr #28 │ │ │ │ - @ instruction: 0x01147590 │ │ │ │ + tsteq r4, r0, lsr #28 │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -339110,16 +339110,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x012452e8 │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ + smlawteq r4, r8, r2, r5 │ │ │ │ + @ instruction: 0x011474f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1572b0 <__cxa_atexit@plt+0x14b310> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -339139,15 +339139,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01244f58 │ │ │ │ + @ instruction: 0x01244f38 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1572e4 <__cxa_atexit@plt+0x14b344> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -339178,15 +339178,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01244f60 │ │ │ │ + @ instruction: 0x01244f40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1573dc <__cxa_atexit@plt+0x14b43c> │ │ │ │ ldr lr, [pc, #124] @ 1573f8 <__cxa_atexit@plt+0x14b458> │ │ │ │ @@ -339219,18 +339219,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 157408 <__cxa_atexit@plt+0x14b468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01244e50 │ │ │ │ - @ instruction: 0x01244e58 │ │ │ │ + @ instruction: 0x01244e30 │ │ │ │ + @ instruction: 0x01244e38 │ │ │ │ @ instruction: 0xfffe618c │ │ │ │ - tsteq r4, r4, ror #23 │ │ │ │ + tsteq r4, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -339253,15 +339253,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01244d98 │ │ │ │ + @ instruction: 0x01244d78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -339318,15 +339318,15 @@ │ │ │ │ b 157578 <__cxa_atexit@plt+0x14b5d8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01244ca8 │ │ │ │ + smlawbeq r4, r8, ip, r4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 157640 <__cxa_atexit@plt+0x14b6a0> │ │ │ │ @@ -339378,20 +339378,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r8, lsl #2 │ │ │ │ - @ instruction: 0x01244c18 │ │ │ │ - @ instruction: 0x01244c74 │ │ │ │ + tsteq r4, r8, ror #1 │ │ │ │ + strdeq r4, [r4, -r8]! │ │ │ │ + @ instruction: 0x01244c54 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01244ca0 │ │ │ │ + smlawbeq r4, r0, ip, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -339421,15 +339421,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01244bb4 │ │ │ │ + @ instruction: 0x01244b94 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15778c <__cxa_atexit@plt+0x14b7ec> │ │ │ │ @@ -339451,15 +339451,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq r4, r4, sl, r4 │ │ │ │ + @ instruction: 0x01244a64 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1577c4 <__cxa_atexit@plt+0x14b824> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -339483,15 +339483,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 157820 <__cxa_atexit@plt+0x14b880> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r4, r0, sl, r4 │ │ │ │ + @ instruction: 0x01244aa0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 157884 <__cxa_atexit@plt+0x14b8e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -339512,15 +339512,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawbeq r4, r4, r9, r4 │ │ │ │ + @ instruction: 0x01244964 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1578b8 <__cxa_atexit@plt+0x14b918> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -339543,16 +339543,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012448e8 │ │ │ │ - tsteq r4, r4, lsl #15 │ │ │ │ + smlawteq r4, r8, r8, r4 │ │ │ │ + tsteq r4, r4, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 157984 <__cxa_atexit@plt+0x14b9e4> │ │ │ │ @@ -339578,15 +339578,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ + tsteq r4, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1579c4 <__cxa_atexit@plt+0x14ba24> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -339609,16 +339609,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012448bc │ │ │ │ - tsteq r4, ip, ror r6 │ │ │ │ + @ instruction: 0x0124489c │ │ │ │ + tsteq r4, ip, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 157ad8 <__cxa_atexit@plt+0x14bb38> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -339667,17 +339667,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0124482c │ │ │ │ + @ instruction: 0x0124480c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01146594 │ │ │ │ + tsteq r4, r4, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 157b7c <__cxa_atexit@plt+0x14bbdc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -339703,15 +339703,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01244778 │ │ │ │ + @ instruction: 0x01244758 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -339725,16 +339725,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012446ec │ │ │ │ - tsteq r4, ip, lsr #9 │ │ │ │ + smlawteq r4, ip, r6, r4 │ │ │ │ + tsteq r4, ip, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -339764,15 +339764,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ + @ instruction: 0x011463f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -339800,16 +339800,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, ip, asr sl │ │ │ │ - tsteq r4, r8, lsr sl │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ + tsteq r4, r8, lsl sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 157dc4 <__cxa_atexit@plt+0x14be24> │ │ │ │ ldr r7, [pc, #208] @ 157e08 <__cxa_atexit@plt+0x14be68> │ │ │ │ @@ -339866,18 +339866,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ - @ instruction: 0x01146990 │ │ │ │ - @ instruction: 0x01244498 │ │ │ │ - @ instruction: 0x012444e0 │ │ │ │ + @ instruction: 0x01244478 │ │ │ │ + smlawteq r4, r0, r4, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157e68 <__cxa_atexit@plt+0x14bec8> │ │ │ │ @@ -339889,17 +339889,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r4, [r4, -r4]! @ │ │ │ │ - @ instruction: 0x0124443c │ │ │ │ - @ instruction: 0x011468d8 │ │ │ │ + ldrdeq r4, [r4, -r4]! @ │ │ │ │ + @ instruction: 0x0124441c │ │ │ │ + @ instruction: 0x011468b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 157d24 <__cxa_atexit@plt+0x14bd84> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -339937,18 +339937,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 157f3c <__cxa_atexit@plt+0x14bf9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01244314 │ │ │ │ + strdeq r4, [r4, -r4]! @ │ │ │ │ @ instruction: 0xfffe5650 │ │ │ │ - tsteq r4, r8, lsr #1 │ │ │ │ - tsteq r4, r4, lsl r8 │ │ │ │ + tsteq r4, r8, lsl #1 │ │ │ │ + @ instruction: 0x011467f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -339980,16 +339980,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01244550 │ │ │ │ - @ instruction: 0x0114679c │ │ │ │ + @ instruction: 0x01244530 │ │ │ │ + tsteq r4, ip, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 158048 <__cxa_atexit@plt+0x14c0a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -340009,15 +340009,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawteq r4, r0, r1, r4 │ │ │ │ + @ instruction: 0x012441a0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15807c <__cxa_atexit@plt+0x14c0dc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -340048,15 +340048,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r4, r8, r1, r4 │ │ │ │ + @ instruction: 0x012441a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 158174 <__cxa_atexit@plt+0x14c1d4> │ │ │ │ ldr lr, [pc, #124] @ 158190 <__cxa_atexit@plt+0x14c1f0> │ │ │ │ @@ -340089,18 +340089,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1581a0 <__cxa_atexit@plt+0x14c200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r4, [r4, -r8]! │ │ │ │ - smlawteq r4, r0, r0, r4 │ │ │ │ + @ instruction: 0x01244098 │ │ │ │ + @ instruction: 0x012440a0 │ │ │ │ @ instruction: 0xfffe53f4 │ │ │ │ - tsteq r4, ip, asr #28 │ │ │ │ + tsteq r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -340123,15 +340123,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01244000 │ │ │ │ + @ instruction: 0x01243fe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -340188,15 +340188,15 @@ │ │ │ │ b 158310 <__cxa_atexit@plt+0x14c370> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01243f10 │ │ │ │ + strdeq r3, [r4, -r0]! │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1583d8 <__cxa_atexit@plt+0x14c438> │ │ │ │ @@ -340248,20 +340248,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, lsl #7 │ │ │ │ - smlawbeq r4, r0, lr, r3 │ │ │ │ - ldrdeq r3, [r4, -ip]! │ │ │ │ + tsteq r4, ip, ror #6 │ │ │ │ + @ instruction: 0x01243e60 │ │ │ │ + @ instruction: 0x01243ebc │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01243f08 │ │ │ │ + @ instruction: 0x01243ee8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -340291,15 +340291,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01243e1c │ │ │ │ + strdeq r3, [r4, -ip]! │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 158524 <__cxa_atexit@plt+0x14c584> │ │ │ │ @@ -340321,15 +340321,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01243cec │ │ │ │ + smlawteq r4, ip, ip, r3 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15855c <__cxa_atexit@plt+0x14c5bc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -340353,15 +340353,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1585b8 <__cxa_atexit@plt+0x14c618> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01243d28 │ │ │ │ + @ instruction: 0x01243d08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15861c <__cxa_atexit@plt+0x14c67c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -340382,15 +340382,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01243bec │ │ │ │ + smlawteq r4, ip, fp, r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 158650 <__cxa_atexit@plt+0x14c6b0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -340413,16 +340413,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243b50 │ │ │ │ - tsteq r4, ip, ror #19 │ │ │ │ + @ instruction: 0x01243b30 │ │ │ │ + tsteq r4, ip, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15871c <__cxa_atexit@plt+0x14c77c> │ │ │ │ @@ -340448,15 +340448,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r8, ror #18 │ │ │ │ + tsteq r4, r8, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15875c <__cxa_atexit@plt+0x14c7bc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -340479,16 +340479,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01243b24 │ │ │ │ - tsteq r4, r4, ror #17 │ │ │ │ + @ instruction: 0x01243b04 │ │ │ │ + tsteq r4, r4, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 158870 <__cxa_atexit@plt+0x14c8d0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -340537,17 +340537,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01243a94 │ │ │ │ + @ instruction: 0x01243a74 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011457fc │ │ │ │ + @ instruction: 0x011457dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 158914 <__cxa_atexit@plt+0x14c974> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -340573,15 +340573,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012439e0 │ │ │ │ + smlawteq r4, r0, r9, r3 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -340595,16 +340595,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01243954 │ │ │ │ - tsteq r4, r4, lsl r7 │ │ │ │ + @ instruction: 0x01243934 │ │ │ │ + @ instruction: 0x011456f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -340634,15 +340634,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, ip, ror r6 │ │ │ │ + tsteq r4, ip, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -340670,16 +340670,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r0, ror #25 │ │ │ │ - @ instruction: 0x01145cbc │ │ │ │ + tsteq r4, r0, asr #25 │ │ │ │ + @ instruction: 0x01145c9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 158b5c <__cxa_atexit@plt+0x14cbbc> │ │ │ │ ldr r7, [pc, #208] @ 158ba0 <__cxa_atexit@plt+0x14cc00> │ │ │ │ @@ -340736,18 +340736,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + @ instruction: 0x01145bd4 │ │ │ │ @ instruction: 0x01145bf4 │ │ │ │ - tsteq r4, r4, lsl ip │ │ │ │ - @ instruction: 0x01243700 │ │ │ │ - @ instruction: 0x01243748 │ │ │ │ + @ instruction: 0x012436e0 │ │ │ │ + @ instruction: 0x01243728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158c00 <__cxa_atexit@plt+0x14cc60> │ │ │ │ @@ -340759,17 +340759,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124365c │ │ │ │ - @ instruction: 0x012436a4 │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ + @ instruction: 0x0124363c │ │ │ │ + smlawbeq r4, r4, r6, r3 │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 158abc <__cxa_atexit@plt+0x14cb1c> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -340807,18 +340807,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 158cd4 <__cxa_atexit@plt+0x14cd34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124357c │ │ │ │ + @ instruction: 0x0124355c │ │ │ │ @ instruction: 0xfffe48b8 │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ - @ instruction: 0x01145a98 │ │ │ │ + @ instruction: 0x011452f0 │ │ │ │ + tsteq r4, r8, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -340850,16 +340850,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x012437b8 │ │ │ │ - tsteq r4, r0, lsr #20 │ │ │ │ + @ instruction: 0x01243798 │ │ │ │ + tsteq r4, r0, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 158de0 <__cxa_atexit@plt+0x14ce40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -340879,15 +340879,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01243428 │ │ │ │ + @ instruction: 0x01243408 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 158e14 <__cxa_atexit@plt+0x14ce74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -340918,15 +340918,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01243430 │ │ │ │ + @ instruction: 0x01243410 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 158f0c <__cxa_atexit@plt+0x14cf6c> │ │ │ │ ldr lr, [pc, #124] @ 158f28 <__cxa_atexit@plt+0x14cf88> │ │ │ │ @@ -340959,18 +340959,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 158f38 <__cxa_atexit@plt+0x14cf98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01243320 │ │ │ │ - @ instruction: 0x01243328 │ │ │ │ + @ instruction: 0x01243300 │ │ │ │ + @ instruction: 0x01243308 │ │ │ │ @ instruction: 0xfffe465c │ │ │ │ - ldrheq r5, [r4, -r4] │ │ │ │ + @ instruction: 0x01145094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -340993,15 +340993,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01243268 │ │ │ │ + @ instruction: 0x01243248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -341058,15 +341058,15 @@ │ │ │ │ b 1590a8 <__cxa_atexit@plt+0x14d108> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01243178 │ │ │ │ + @ instruction: 0x01243158 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 159170 <__cxa_atexit@plt+0x14d1d0> │ │ │ │ @@ -341118,20 +341118,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, lsl r6 │ │ │ │ - @ instruction: 0x012430e8 │ │ │ │ - @ instruction: 0x01243144 │ │ │ │ + @ instruction: 0x011455f0 │ │ │ │ + smlawteq r4, r8, r0, r3 │ │ │ │ + @ instruction: 0x01243124 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01243170 │ │ │ │ + @ instruction: 0x01243150 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -341161,15 +341161,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - smlawbeq r4, r4, r0, r3 │ │ │ │ + @ instruction: 0x01243064 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1592bc <__cxa_atexit@plt+0x14d31c> │ │ │ │ @@ -341191,15 +341191,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01242f54 │ │ │ │ + @ instruction: 0x01242f34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1592f4 <__cxa_atexit@plt+0x14d354> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341223,15 +341223,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 159350 <__cxa_atexit@plt+0x14d3b0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01242f90 │ │ │ │ + @ instruction: 0x01242f70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1593b4 <__cxa_atexit@plt+0x14d414> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -341252,15 +341252,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01242e54 │ │ │ │ + @ instruction: 0x01242e34 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1593e8 <__cxa_atexit@plt+0x14d448> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341283,16 +341283,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242db8 │ │ │ │ - tsteq r4, r4, asr ip │ │ │ │ + @ instruction: 0x01242d98 │ │ │ │ + tsteq r4, r4, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1594b4 <__cxa_atexit@plt+0x14d514> │ │ │ │ @@ -341318,15 +341318,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01144bd0 │ │ │ │ + @ instruction: 0x01144bb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1594f4 <__cxa_atexit@plt+0x14d554> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341349,16 +341349,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r4, ip, sp, r2 │ │ │ │ - tsteq r4, ip, asr #22 │ │ │ │ + @ instruction: 0x01242d6c │ │ │ │ + tsteq r4, ip, lsr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 159608 <__cxa_atexit@plt+0x14d668> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -341407,17 +341407,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq r2, [r4, -ip]! │ │ │ │ + ldrdeq r2, [r4, -ip]! │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, ror #20 │ │ │ │ + tsteq r4, r4, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1596ac <__cxa_atexit@plt+0x14d70c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -341443,15 +341443,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01242c48 │ │ │ │ + @ instruction: 0x01242c28 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341465,16 +341465,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01242bbc │ │ │ │ - tsteq r4, ip, ror r9 │ │ │ │ + @ instruction: 0x01242b9c │ │ │ │ + tsteq r4, ip, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341504,15 +341504,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, ror #17 │ │ │ │ + tsteq r4, r4, asr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -341540,16 +341540,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r4, ror #30 │ │ │ │ - tsteq r4, r0, asr #30 │ │ │ │ + tsteq r4, r4, asr #30 │ │ │ │ + tsteq r4, r0, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1598f4 <__cxa_atexit@plt+0x14d954> │ │ │ │ ldr r7, [pc, #208] @ 159938 <__cxa_atexit@plt+0x14d998> │ │ │ │ @@ -341606,18 +341606,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r8, asr lr │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ - @ instruction: 0x01144e98 │ │ │ │ - @ instruction: 0x01242968 │ │ │ │ - @ instruction: 0x012429b0 │ │ │ │ + @ instruction: 0x01242948 │ │ │ │ + @ instruction: 0x01242990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 159998 <__cxa_atexit@plt+0x14d9f8> │ │ │ │ @@ -341629,17 +341629,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r4, r4, r8, r2 │ │ │ │ - @ instruction: 0x0124290c │ │ │ │ - tsteq r4, r0, ror #27 │ │ │ │ + @ instruction: 0x012428a4 │ │ │ │ + @ instruction: 0x012428ec │ │ │ │ + tsteq r4, r0, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 159854 <__cxa_atexit@plt+0x14d8b4> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -341677,18 +341677,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 159a6c <__cxa_atexit@plt+0x14dacc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012427e4 │ │ │ │ + smlawteq r4, r4, r7, r2 │ │ │ │ @ instruction: 0xfffe3b20 │ │ │ │ - tsteq r4, r8, ror r5 │ │ │ │ - tsteq r4, ip, lsl sp │ │ │ │ + tsteq r4, r8, asr r5 │ │ │ │ + @ instruction: 0x01144cfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -341720,16 +341720,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01242a20 │ │ │ │ - tsteq r4, r4, lsr #25 │ │ │ │ + @ instruction: 0x01242a00 │ │ │ │ + tsteq r4, r4, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 159b78 <__cxa_atexit@plt+0x14dbd8> │ │ │ │ ldr r2, [pc, #76] @ 159b84 <__cxa_atexit@plt+0x14dbe4> │ │ │ │ @@ -341750,15 +341750,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01242698 │ │ │ │ + @ instruction: 0x01242678 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 159bb0 <__cxa_atexit@plt+0x14dc10> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341782,15 +341782,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 159c0c <__cxa_atexit@plt+0x14dc6c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r2, [r4, -r4]! │ │ │ │ + @ instruction: 0x012426b4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 159c74 <__cxa_atexit@plt+0x14dcd4> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -341812,15 +341812,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01242598 │ │ │ │ + @ instruction: 0x01242578 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 159ca8 <__cxa_atexit@plt+0x14dd08> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341851,15 +341851,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0124259c │ │ │ │ + @ instruction: 0x0124257c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 159d74 <__cxa_atexit@plt+0x14ddd4> │ │ │ │ ldr r2, [pc, #64] @ 159d7c <__cxa_atexit@plt+0x14dddc> │ │ │ │ ldr r1, [pc, #64] @ 159d80 <__cxa_atexit@plt+0x14dde0> │ │ │ │ @@ -341876,15 +341876,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01242494 │ │ │ │ + @ instruction: 0x01242474 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 149178 <__cxa_atexit@plt+0x13d1d8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -341908,15 +341908,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0124241c │ │ │ │ + strdeq r2, [r4, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -341973,15 +341973,15 @@ │ │ │ │ b 159ef4 <__cxa_atexit@plt+0x14df54> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x0124232c │ │ │ │ + @ instruction: 0x0124230c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 159fcc <__cxa_atexit@plt+0x14e02c> │ │ │ │ @@ -342035,19 +342035,19 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawbeq r4, ip, r2, r2 │ │ │ │ - @ instruction: 0x012422e8 │ │ │ │ + @ instruction: 0x0124226c │ │ │ │ + smlawteq r4, r8, r2, r2 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x01242314 │ │ │ │ + strdeq r2, [r4, -r4]! │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -342081,15 +342081,15 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0x01242224 │ │ │ │ + @ instruction: 0x01242204 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a148 <__cxa_atexit@plt+0x14e1a8> │ │ │ │ @@ -342126,15 +342126,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0x012420e4 │ │ │ │ + smlawteq r4, r4, r0, r2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a194 <__cxa_atexit@plt+0x14e1f4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -342158,16 +342158,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124200c │ │ │ │ - tsteq r4, r8, lsr #29 │ │ │ │ + @ instruction: 0x01241fec │ │ │ │ + tsteq r4, r8, lsl #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15a260 <__cxa_atexit@plt+0x14e2c0> │ │ │ │ @@ -342193,15 +342193,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r4, lsr #28 │ │ │ │ + tsteq r4, r4, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15a2a0 <__cxa_atexit@plt+0x14e300> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -342224,16 +342224,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01241fe0 │ │ │ │ - tsteq r4, r0, lsr #27 │ │ │ │ + smlawteq r4, r0, pc, r1 @ │ │ │ │ + tsteq r4, r0, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15a3b4 <__cxa_atexit@plt+0x14e414> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -342282,17 +342282,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01241f50 │ │ │ │ + @ instruction: 0x01241f30 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01143cb8 │ │ │ │ + @ instruction: 0x01143c98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15a458 <__cxa_atexit@plt+0x14e4b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -342318,15 +342318,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01241e9c │ │ │ │ + @ instruction: 0x01241e7c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342340,16 +342340,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01241e10 │ │ │ │ - @ instruction: 0x01143bd0 │ │ │ │ + strdeq r1, [r4, -r0]! │ │ │ │ + @ instruction: 0x01143bb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342379,15 +342379,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r8, lsr fp │ │ │ │ + tsteq r4, r8, lsl fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -342415,16 +342415,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0x011441d0 │ │ │ │ - tsteq r4, ip, lsr #3 │ │ │ │ + @ instruction: 0x011441b0 │ │ │ │ + tsteq r4, ip, lsl #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15a6a0 <__cxa_atexit@plt+0x14e700> │ │ │ │ ldr r7, [pc, #208] @ 15a6e4 <__cxa_atexit@plt+0x14e744> │ │ │ │ @@ -342481,18 +342481,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq r4, r4, asr #1 │ │ │ │ tsteq r4, r4, ror #1 │ │ │ │ - tsteq r4, r4, lsl #2 │ │ │ │ - @ instruction: 0x01241bbc │ │ │ │ - @ instruction: 0x01241c04 │ │ │ │ + @ instruction: 0x01241b9c │ │ │ │ + @ instruction: 0x01241be4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15a744 <__cxa_atexit@plt+0x14e7a4> │ │ │ │ @@ -342504,25 +342504,25 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01241b18 │ │ │ │ - @ instruction: 0x01241b60 │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ + strdeq r1, [r4, -r8]! │ │ │ │ + @ instruction: 0x01241b40 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 15a600 <__cxa_atexit@plt+0x14e660> │ │ │ │ - tsteq r4, r8, lsl #28 │ │ │ │ + tsteq r4, r8, ror #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15a7e8 <__cxa_atexit@plt+0x14e848> │ │ │ │ @@ -342552,15 +342552,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 15a810 <__cxa_atexit@plt+0x14e870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff06a4 │ │ │ │ - tsteq r4, r8, lsl #27 │ │ │ │ + tsteq r4, r8, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -342582,15 +342582,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15a888 <__cxa_atexit@plt+0x14e8e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffeeb8c │ │ │ │ @ instruction: 0xfffeeba4 │ │ │ │ - @ instruction: 0x01143cb8 │ │ │ │ + @ instruction: 0x01143c98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -342625,17 +342625,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x01241c0c │ │ │ │ + @ instruction: 0x01241bec │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01143e94 │ │ │ │ + tsteq r4, r4, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a9a0 <__cxa_atexit@plt+0x14ea00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -342655,15 +342655,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01241868 │ │ │ │ + @ instruction: 0x01241848 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a9d4 <__cxa_atexit@plt+0x14ea34> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -342694,15 +342694,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01241870 │ │ │ │ + @ instruction: 0x01241850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15aacc <__cxa_atexit@plt+0x14eb2c> │ │ │ │ ldr lr, [pc, #124] @ 15aae8 <__cxa_atexit@plt+0x14eb48> │ │ │ │ @@ -342735,18 +342735,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15aaf8 <__cxa_atexit@plt+0x14eb58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01241760 │ │ │ │ - @ instruction: 0x01241768 │ │ │ │ + @ instruction: 0x01241740 │ │ │ │ + @ instruction: 0x01241748 │ │ │ │ @ instruction: 0xfffe2a9c │ │ │ │ - @ instruction: 0x011434f4 │ │ │ │ + @ instruction: 0x011434d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -342759,15 +342759,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012416a8 │ │ │ │ + smlawbeq r4, r8, r6, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15abcc <__cxa_atexit@plt+0x14ec2c> │ │ │ │ ldr r2, [pc, #124] @ 15abec <__cxa_atexit@plt+0x14ec4c> │ │ │ │ @@ -342800,15 +342800,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01241708 │ │ │ │ + @ instruction: 0x012416e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15ac40 <__cxa_atexit@plt+0x14eca0> │ │ │ │ @@ -342823,15 +342823,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r4, r0, r6, r1 │ │ │ │ + @ instruction: 0x01241660 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15ad10 <__cxa_atexit@plt+0x14ed70> │ │ │ │ @@ -342882,16 +342882,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlawteq r4, r4, r5, r1 │ │ │ │ - @ instruction: 0x012415e8 │ │ │ │ + @ instruction: 0x012415a4 │ │ │ │ + smlawteq r4, r8, r5, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15adc8 <__cxa_atexit@plt+0x14ee28> │ │ │ │ @@ -342921,16 +342921,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + strdeq r1, [r4, -r0]! │ │ │ │ @ instruction: 0x01241510 │ │ │ │ - @ instruction: 0x01241530 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343009,16 +343009,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01241354 │ │ │ │ - tsteq r4, r0, asr #11 │ │ │ │ + @ instruction: 0x01241334 │ │ │ │ + tsteq r4, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15afa4 <__cxa_atexit@plt+0x14f004> │ │ │ │ @@ -343046,15 +343046,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ + @ instruction: 0x011434f8 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b02c <__cxa_atexit@plt+0x14f08c> │ │ │ │ @@ -343074,15 +343074,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012411e4 │ │ │ │ + smlawteq r4, r4, r1, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -343164,21 +343164,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, asr r6 │ │ │ │ - @ instruction: 0x012410ec │ │ │ │ - @ instruction: 0x01241148 │ │ │ │ + tsteq r4, r0, lsr r6 │ │ │ │ + smlawteq r4, ip, r0, r1 │ │ │ │ + @ instruction: 0x01241128 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x01241168 │ │ │ │ + @ instruction: 0x01241148 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -343215,15 +343215,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x01241070 │ │ │ │ + qsubeq r1, r0, r4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15b2d4 <__cxa_atexit@plt+0x14f334> │ │ │ │ @@ -343245,15 +343245,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01240f3c │ │ │ │ + @ instruction: 0x01240f1c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15b30c <__cxa_atexit@plt+0x14f36c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -343277,15 +343277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15b368 <__cxa_atexit@plt+0x14f3c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01240f78 │ │ │ │ + @ instruction: 0x01240f58 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b3cc <__cxa_atexit@plt+0x14f42c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -343306,15 +343306,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01240e3c │ │ │ │ + @ instruction: 0x01240e1c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15b400 <__cxa_atexit@plt+0x14f460> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -343337,16 +343337,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwbeq r4, r0, sp │ │ │ │ - tsteq r4, ip, lsr ip │ │ │ │ + smlawbeq r4, r0, sp, r0 │ │ │ │ + tsteq r4, ip, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15b4cc <__cxa_atexit@plt+0x14f52c> │ │ │ │ @@ -343372,15 +343372,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01142bb8 │ │ │ │ + @ instruction: 0x01142b98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15b50c <__cxa_atexit@plt+0x14f56c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -343403,16 +343403,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01240d74 │ │ │ │ - tsteq r4, r4, lsr fp │ │ │ │ + @ instruction: 0x01240d54 │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15b620 <__cxa_atexit@plt+0x14f680> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -343461,17 +343461,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smulwteq r4, r4, ip │ │ │ │ + smlawteq r4, r4, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, asr #20 │ │ │ │ + tsteq r4, ip, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15b6c4 <__cxa_atexit@plt+0x14f724> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -343497,15 +343497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01240c30 │ │ │ │ + @ instruction: 0x01240c10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343519,16 +343519,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smulwbeq r4, r4, fp │ │ │ │ - tsteq r4, r4, ror #18 │ │ │ │ + smlawbeq r4, r4, fp, r0 │ │ │ │ + tsteq r4, r4, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343558,15 +343558,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, ip, asr #17 │ │ │ │ + tsteq r4, ip, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -343594,16 +343594,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r8, lsl #31 │ │ │ │ - tsteq r4, r4, ror #30 │ │ │ │ + tsteq r4, r8, ror #30 │ │ │ │ + tsteq r4, r4, asr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15b90c <__cxa_atexit@plt+0x14f96c> │ │ │ │ ldr r7, [pc, #208] @ 15b950 <__cxa_atexit@plt+0x14f9b0> │ │ │ │ @@ -343660,18 +343660,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, ip, ror lr │ │ │ │ @ instruction: 0x01142e9c │ │ │ │ - @ instruction: 0x01142ebc │ │ │ │ - @ instruction: 0x01240950 │ │ │ │ - @ instruction: 0x01240998 │ │ │ │ + @ instruction: 0x01240930 │ │ │ │ + @ instruction: 0x01240978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b9b0 <__cxa_atexit@plt+0x14fa10> │ │ │ │ @@ -343683,24 +343683,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smulwbeq r4, ip, r8 │ │ │ │ - strdeq r0, [r4, -r4]! │ │ │ │ - tsteq r4, r4, lsl #28 │ │ │ │ + smlawbeq r4, ip, r8, r0 │ │ │ │ + ldrdeq r0, [r4, -r4]! │ │ │ │ + tsteq r4, r4, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15b86c <__cxa_atexit@plt+0x14f8cc> │ │ │ │ - tsteq r4, r8, lsr #23 │ │ │ │ + tsteq r4, r8, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ @@ -343719,15 +343719,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15ba4c <__cxa_atexit@plt+0x14faac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffef984 │ │ │ │ - tsteq r4, r0, asr fp │ │ │ │ + tsteq r4, r0, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -343748,15 +343748,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15bac0 <__cxa_atexit@plt+0x14fb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffedfa4 │ │ │ │ @ instruction: 0xfffedfb8 │ │ │ │ - tsteq r4, r8, lsl #21 │ │ │ │ + tsteq r4, r8, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -343788,16 +343788,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldrdeq r0, [r4, -r0]! @ │ │ │ │ - @ instruction: 0x01142c90 │ │ │ │ + @ instruction: 0x012409b0 │ │ │ │ + tsteq r4, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15bbc8 <__cxa_atexit@plt+0x14fc28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -343817,15 +343817,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01240640 │ │ │ │ + @ instruction: 0x01240620 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15bbfc <__cxa_atexit@plt+0x14fc5c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -343856,15 +343856,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01240648 │ │ │ │ + @ instruction: 0x01240628 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15bcf4 <__cxa_atexit@plt+0x14fd54> │ │ │ │ ldr lr, [pc, #124] @ 15bd10 <__cxa_atexit@plt+0x14fd70> │ │ │ │ @@ -343897,18 +343897,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15bd20 <__cxa_atexit@plt+0x14fd80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01240538 │ │ │ │ - @ instruction: 0x01240540 │ │ │ │ + @ instruction: 0x01240518 │ │ │ │ + @ instruction: 0x01240520 │ │ │ │ @ instruction: 0xfffe1874 │ │ │ │ - tsteq r4, ip, asr #5 │ │ │ │ + tsteq r4, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -343921,15 +343921,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r0, r4, r0 │ │ │ │ + @ instruction: 0x01240460 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15bdf4 <__cxa_atexit@plt+0x14fe54> │ │ │ │ ldr r2, [pc, #124] @ 15be14 <__cxa_atexit@plt+0x14fe74> │ │ │ │ @@ -343962,15 +343962,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smulwteq r4, r0, r4 │ │ │ │ + smlawteq r4, r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15be68 <__cxa_atexit@plt+0x14fec8> │ │ │ │ @@ -343985,15 +343985,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01240458 │ │ │ │ + @ instruction: 0x01240438 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15bf38 <__cxa_atexit@plt+0x14ff98> │ │ │ │ @@ -344044,16 +344044,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0124039c │ │ │ │ - smlawteq r4, r0, r3, r0 │ │ │ │ + @ instruction: 0x0124037c │ │ │ │ + smulwbeq r4, r0, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bff0 <__cxa_atexit@plt+0x150050> │ │ │ │ @@ -344083,16 +344083,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + smlawteq r4, r8, r2, r0 │ │ │ │ smulwteq r4, r8, r2 │ │ │ │ - @ instruction: 0x01240308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344171,16 +344171,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0124012c │ │ │ │ - @ instruction: 0x01142398 │ │ │ │ + @ instruction: 0x0124010c │ │ │ │ + tsteq r4, r8, ror r3 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15c1cc <__cxa_atexit@plt+0x15022c> │ │ │ │ @@ -344208,15 +344208,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011422f0 │ │ │ │ + @ instruction: 0x011422d0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15c254 <__cxa_atexit@plt+0x1502b4> │ │ │ │ @@ -344326,16 +344326,16 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, asr #8 │ │ │ │ - smlawteq r3, r4, lr, pc @ │ │ │ │ + tsteq r4, ip, lsr #8 │ │ │ │ + msreq R11_usr, r4 │ │ │ │ msreq SP_svc, r0 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ msreq SP_svc, r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -344407,15 +344407,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - msreq CPSR_xc, r4, lsl sp │ │ │ │ + strdeq pc, [r3, -r4]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15c534 <__cxa_atexit@plt+0x150594> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -344439,15 +344439,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15c590 <__cxa_atexit@plt+0x1505f0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_xc, r0, asr sp │ │ │ │ + msreq CPSR_xc, r0, lsr sp │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15c5f4 <__cxa_atexit@plt+0x150654> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -344468,15 +344468,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - msreq CPSR_xc, r4, lsl ip │ │ │ │ + strdeq pc, [r3, -r4]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15c628 <__cxa_atexit@plt+0x150688> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -344500,15 +344500,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ msreq SP_svc, r8 │ │ │ │ - tsteq r4, r4, lsl sl │ │ │ │ + @ instruction: 0x011419f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15c6f4 <__cxa_atexit@plt+0x150754> │ │ │ │ @@ -344534,15 +344534,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01141990 │ │ │ │ + tsteq r4, r0, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15c734 <__cxa_atexit@plt+0x150794> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -344566,15 +344566,15 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ msreq SP_svc, ip │ │ │ │ - tsteq r4, ip, lsl #18 │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15c848 <__cxa_atexit@plt+0x1508a8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -344625,15 +344625,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ msreq R11_usr, ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15c8ec <__cxa_atexit@plt+0x15094c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -344659,15 +344659,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq R11_usr, r8 │ │ │ │ + msreq CPSR_xc, r8, ror #19 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344681,16 +344681,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_xc, ip, ror r9 │ │ │ │ - tsteq r4, ip, lsr r7 │ │ │ │ + msreq CPSR_xc, ip, asr r9 │ │ │ │ + tsteq r4, ip, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344720,15 +344720,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, r4, lsr #13 │ │ │ │ + tsteq r4, r4, lsl #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -344756,16 +344756,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r4, lsl #27 │ │ │ │ - tsteq r4, r0, ror #26 │ │ │ │ + tsteq r4, r4, ror #26 │ │ │ │ + tsteq r4, r0, asr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15cb34 <__cxa_atexit@plt+0x150b94> │ │ │ │ ldr r7, [pc, #208] @ 15cb78 <__cxa_atexit@plt+0x150bd8> │ │ │ │ @@ -344822,16 +344822,16 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r8, ror ip │ │ │ │ @ instruction: 0x01141c98 │ │ │ │ - @ instruction: 0x01141cb8 │ │ │ │ msreq SP_svc, r8 │ │ │ │ msreq SP_svc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -344845,24 +344845,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r3, r4, r6, pc @ │ │ │ │ - smlawteq r3, ip, r6, pc @ │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ + msreq R11_usr, r4 │ │ │ │ + msreq R11_usr, ip │ │ │ │ + tsteq r4, r0, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15ca94 <__cxa_atexit@plt+0x150af4> │ │ │ │ - tsteq r4, r0, lsl #19 │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ @@ -344881,15 +344881,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15cc74 <__cxa_atexit@plt+0x150cd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffee75c │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -344910,15 +344910,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15cce8 <__cxa_atexit@plt+0x150d48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffecd7c │ │ │ │ @ instruction: 0xfffecd90 │ │ │ │ - tsteq r4, r0, ror #16 │ │ │ │ + tsteq r4, r0, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -344950,16 +344950,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - msreq SP_svc, r8 │ │ │ │ - tsteq r4, ip, lsl #21 │ │ │ │ + smlawbeq r3, r8, r7, pc @ │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15cdf0 <__cxa_atexit@plt+0x150e50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -344979,15 +344979,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - msreq CPSR_xc, r8, lsl r4 │ │ │ │ + strdeq pc, [r3, -r8]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15ce24 <__cxa_atexit@plt+0x150e84> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -345018,15 +345018,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_xc, r0, lsr #8 │ │ │ │ + msreq CPSR_xc, r0, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15cf1c <__cxa_atexit@plt+0x150f7c> │ │ │ │ ldr lr, [pc, #124] @ 15cf38 <__cxa_atexit@plt+0x150f98> │ │ │ │ @@ -345059,18 +345059,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15cf48 <__cxa_atexit@plt+0x150fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq SP_svc, r0 │ │ │ │ - msreq SP_svc, r8 │ │ │ │ + strdeq pc, [r3, -r0]! │ │ │ │ + strdeq pc, [r3, -r8]! │ │ │ │ @ instruction: 0xfffe064c │ │ │ │ - tsteq r4, r4, lsr #1 │ │ │ │ + tsteq r4, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -345206,16 +345206,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - msreq CPSR_xc, r4, ror r1 │ │ │ │ - msreq CPSR_xc, r8 @ │ │ │ │ + msreq CPSR_xc, r4, asr r1 │ │ │ │ + msreq CPSR_xc, r8, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15d218 <__cxa_atexit@plt+0x151278> │ │ │ │ @@ -345245,16 +345245,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + msreq CPSR_xc, r0, lsr #1 │ │ │ │ smlawteq r3, r0, r0, pc @ │ │ │ │ - msreq CPSR_xc, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -345333,16 +345333,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0123ef04 │ │ │ │ - tsteq r4, r0, ror r1 │ │ │ │ + @ instruction: 0x0123eee4 │ │ │ │ + tsteq r4, r0, asr r1 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15d3f4 <__cxa_atexit@plt+0x151454> │ │ │ │ @@ -345370,15 +345370,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, asr #1 │ │ │ │ + tsteq r4, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15d47c <__cxa_atexit@plt+0x1514dc> │ │ │ │ @@ -345398,15 +345398,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123ed94 │ │ │ │ + @ instruction: 0x0123ed74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -345488,21 +345488,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ - @ instruction: 0x0123ec9c │ │ │ │ - strdeq lr, [r3, -r8]! │ │ │ │ + tsteq r4, r8, lsr #4 │ │ │ │ + @ instruction: 0x0123ec7c │ │ │ │ + ldrdeq lr, [r3, -r8]! │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x0123ed18 │ │ │ │ + strdeq lr, [r3, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -345539,15 +345539,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x0123ec20 │ │ │ │ + @ instruction: 0x0123ec00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15d724 <__cxa_atexit@plt+0x151784> │ │ │ │ @@ -345569,15 +345569,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123eaec │ │ │ │ + smlawteq r3, ip, sl, lr │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15d75c <__cxa_atexit@plt+0x1517bc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -345601,15 +345601,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15d7b8 <__cxa_atexit@plt+0x151818> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123eb28 │ │ │ │ + @ instruction: 0x0123eb08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15d81c <__cxa_atexit@plt+0x15187c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -345630,15 +345630,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0123e9ec │ │ │ │ + smlawteq r3, ip, r9, lr │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15d850 <__cxa_atexit@plt+0x1518b0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -345661,16 +345661,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e950 │ │ │ │ - tsteq r4, ip, ror #15 │ │ │ │ + @ instruction: 0x0123e930 │ │ │ │ + tsteq r4, ip, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15d91c <__cxa_atexit@plt+0x15197c> │ │ │ │ @@ -345696,15 +345696,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r8, ror #14 │ │ │ │ + tsteq r4, r8, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15d95c <__cxa_atexit@plt+0x1519bc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -345727,16 +345727,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123e924 │ │ │ │ - tsteq r4, r4, ror #13 │ │ │ │ + @ instruction: 0x0123e904 │ │ │ │ + tsteq r4, r4, asr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15da70 <__cxa_atexit@plt+0x151ad0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -345785,17 +345785,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0123e894 │ │ │ │ + @ instruction: 0x0123e874 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011405fc │ │ │ │ + @ instruction: 0x011405dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15db14 <__cxa_atexit@plt+0x151b74> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -345821,15 +345821,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123e7e0 │ │ │ │ + smlawteq r3, r0, r7, lr │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -345843,16 +345843,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123e754 │ │ │ │ - tsteq r4, r4, lsl r5 │ │ │ │ + @ instruction: 0x0123e734 │ │ │ │ + @ instruction: 0x011404f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -345882,15 +345882,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r4, ip, ror r4 │ │ │ │ + tsteq r4, ip, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -345918,16 +345918,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r4, r0, lsl #23 │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ + tsteq r4, r0, ror #22 │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15dd5c <__cxa_atexit@plt+0x151dbc> │ │ │ │ ldr r7, [pc, #208] @ 15dda0 <__cxa_atexit@plt+0x151e00> │ │ │ │ @@ -345984,18 +345984,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r4, r4, ror sl │ │ │ │ @ instruction: 0x01140a94 │ │ │ │ - @ instruction: 0x01140ab4 │ │ │ │ - @ instruction: 0x0123e500 │ │ │ │ - @ instruction: 0x0123e548 │ │ │ │ + @ instruction: 0x0123e4e0 │ │ │ │ + @ instruction: 0x0123e528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15de00 <__cxa_atexit@plt+0x151e60> │ │ │ │ @@ -346007,24 +346007,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123e45c │ │ │ │ - @ instruction: 0x0123e4a4 │ │ │ │ - @ instruction: 0x011409fc │ │ │ │ + @ instruction: 0x0123e43c │ │ │ │ + smlawbeq r3, r4, r4, lr │ │ │ │ + @ instruction: 0x011409dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15dcbc <__cxa_atexit@plt+0x151d1c> │ │ │ │ - tsteq r4, r8, asr r7 │ │ │ │ + tsteq r4, r8, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ @@ -346043,15 +346043,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15de9c <__cxa_atexit@plt+0x151efc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffed534 │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ + tsteq r4, r0, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -346072,15 +346072,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15df10 <__cxa_atexit@plt+0x151f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffebb54 │ │ │ │ @ instruction: 0xfffebb68 │ │ │ │ - tsteq r4, r8, lsr r6 │ │ │ │ + tsteq r4, r8, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346112,16 +346112,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - smlawbeq r3, r0, r5, lr │ │ │ │ - tsteq r4, r8, lsl #17 │ │ │ │ + @ instruction: 0x0123e560 │ │ │ │ + tsteq r4, r8, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15e018 <__cxa_atexit@plt+0x152078> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -346141,15 +346141,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq lr, [r3, -r0]! │ │ │ │ + ldrdeq lr, [r3, -r0]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15e04c <__cxa_atexit@plt+0x1520ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346180,15 +346180,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq lr, [r3, -r8]! │ │ │ │ + ldrdeq lr, [r3, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15e144 <__cxa_atexit@plt+0x1521a4> │ │ │ │ ldr lr, [pc, #124] @ 15e160 <__cxa_atexit@plt+0x1521c0> │ │ │ │ @@ -346221,18 +346221,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15e170 <__cxa_atexit@plt+0x1521d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123e0e8 │ │ │ │ - strdeq lr, [r3, -r0]! │ │ │ │ + smlawteq r3, r8, r0, lr │ │ │ │ + ldrdeq lr, [r3, -r0]! │ │ │ │ @ instruction: 0xfffdf424 │ │ │ │ - tstpeq r3, ip, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -346255,15 +346255,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123e030 │ │ │ │ + @ instruction: 0x0123e010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -346320,15 +346320,15 @@ │ │ │ │ b 15e2e0 <__cxa_atexit@plt+0x152340> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x0123df40 │ │ │ │ + @ instruction: 0x0123df20 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15e3a8 <__cxa_atexit@plt+0x152408> │ │ │ │ @@ -346380,20 +346380,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, lsl #9 │ │ │ │ - @ instruction: 0x0123deb0 │ │ │ │ - @ instruction: 0x0123df0c │ │ │ │ + tsteq r4, r0, ror #8 │ │ │ │ + @ instruction: 0x0123de90 │ │ │ │ + @ instruction: 0x0123deec │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x0123df38 │ │ │ │ + @ instruction: 0x0123df18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -346423,15 +346423,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0123de4c │ │ │ │ + @ instruction: 0x0123de2c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15e4f4 <__cxa_atexit@plt+0x152554> │ │ │ │ @@ -346453,15 +346453,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123dd1c │ │ │ │ + strdeq sp, [r3, -ip]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15e52c <__cxa_atexit@plt+0x15258c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346485,15 +346485,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15e588 <__cxa_atexit@plt+0x1525e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123dd58 │ │ │ │ + @ instruction: 0x0123dd38 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15e5ec <__cxa_atexit@plt+0x15264c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -346514,15 +346514,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0123dc1c │ │ │ │ + strdeq sp, [r3, -ip]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15e620 <__cxa_atexit@plt+0x152680> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346545,16 +346545,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r0, fp, sp │ │ │ │ - tstpeq r3, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123db60 │ │ │ │ + @ instruction: 0x0113f9fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15e6ec <__cxa_atexit@plt+0x15274c> │ │ │ │ @@ -346580,15 +346580,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0113f998 │ │ │ │ + tstpeq r3, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15e72c <__cxa_atexit@plt+0x15278c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346611,16 +346611,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123db54 │ │ │ │ - tstpeq r3, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123db34 │ │ │ │ + @ instruction: 0x0113f8f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15e840 <__cxa_atexit@plt+0x1528a0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -346669,17 +346669,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r3, r4, sl, sp │ │ │ │ + @ instruction: 0x0123daa4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tstpeq r3, ip, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15e8e4 <__cxa_atexit@plt+0x152944> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -346705,15 +346705,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123da10 │ │ │ │ + strdeq sp, [r3, -r0]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -346727,16 +346727,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r3, r4, r9, sp │ │ │ │ - tstpeq r3, r4, asr #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123d964 │ │ │ │ + tstpeq r3, r4, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -346766,15 +346766,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tstpeq r3, ip, lsr #13 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346802,16 +346802,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x0113fdd4 │ │ │ │ - @ instruction: 0x0113fdb0 │ │ │ │ + @ instruction: 0x0113fdb4 │ │ │ │ + @ instruction: 0x0113fd90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15eb2c <__cxa_atexit@plt+0x152b8c> │ │ │ │ ldr r7, [pc, #208] @ 15eb70 <__cxa_atexit@plt+0x152bd0> │ │ │ │ @@ -346868,18 +346868,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tstpeq r3, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ tstpeq r3, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123d730 │ │ │ │ - @ instruction: 0x0123d778 │ │ │ │ + @ instruction: 0x0123d710 │ │ │ │ + @ instruction: 0x0123d758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15ebd0 <__cxa_atexit@plt+0x152c30> │ │ │ │ @@ -346891,17 +346891,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r3, ip, r6, sp │ │ │ │ - ldrdeq sp, [r3, -r4]! │ │ │ │ - tstpeq r3, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0123d66c │ │ │ │ + @ instruction: 0x0123d6b4 │ │ │ │ + tstpeq r3, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15ea8c <__cxa_atexit@plt+0x152aec> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -346939,18 +346939,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15eca4 <__cxa_atexit@plt+0x152d04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123d5ac │ │ │ │ + smlawbeq r3, ip, r5, sp │ │ │ │ @ instruction: 0xfffde8e8 │ │ │ │ - tstpeq r3, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, ip, lsl #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346982,16 +346982,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0123d7e8 │ │ │ │ - tstpeq r3, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ + smlawteq r3, r8, r7, sp │ │ │ │ + @ instruction: 0x0113faf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15edb0 <__cxa_atexit@plt+0x152e10> │ │ │ │ ldr r2, [pc, #76] @ 15edbc <__cxa_atexit@plt+0x152e1c> │ │ │ │ @@ -347012,15 +347012,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123d460 │ │ │ │ + @ instruction: 0x0123d440 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15ede8 <__cxa_atexit@plt+0x152e48> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -347044,15 +347044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15ee44 <__cxa_atexit@plt+0x152ea4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123d49c │ │ │ │ + @ instruction: 0x0123d47c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15eeac <__cxa_atexit@plt+0x152f0c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -347074,15 +347074,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123d360 │ │ │ │ + @ instruction: 0x0123d340 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15eee0 <__cxa_atexit@plt+0x152f40> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -347113,15 +347113,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123d364 │ │ │ │ + @ instruction: 0x0123d344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15efd8 <__cxa_atexit@plt+0x153038> │ │ │ │ ldr lr, [pc, #124] @ 15eff4 <__cxa_atexit@plt+0x153054> │ │ │ │ @@ -347154,18 +347154,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15f004 <__cxa_atexit@plt+0x153064> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123d254 │ │ │ │ - @ instruction: 0x0123d25c │ │ │ │ + @ instruction: 0x0123d234 │ │ │ │ + @ instruction: 0x0123d23c │ │ │ │ @ instruction: 0xfffde590 │ │ │ │ - tsteq r3, r8, ror #31 │ │ │ │ + tsteq r3, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -347203,18 +347203,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15f0c8 <__cxa_atexit@plt+0x153128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123d190 │ │ │ │ - @ instruction: 0x0123d198 │ │ │ │ + @ instruction: 0x0123d170 │ │ │ │ + @ instruction: 0x0123d178 │ │ │ │ @ instruction: 0xfffde4cc │ │ │ │ - tsteq r3, r4, lsr #30 │ │ │ │ + tsteq r3, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -347252,18 +347252,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15f18c <__cxa_atexit@plt+0x1531ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, ip, r0, sp │ │ │ │ - ldrdeq sp, [r3, -r4]! │ │ │ │ + @ instruction: 0x0123d0ac │ │ │ │ + strheq sp, [r3, -r4]! │ │ │ │ @ instruction: 0xfffde408 │ │ │ │ - tsteq r3, r0, ror #28 │ │ │ │ + tsteq r3, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -347301,18 +347301,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15f250 <__cxa_atexit@plt+0x1532b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123d008 │ │ │ │ - @ instruction: 0x0123d010 │ │ │ │ + @ instruction: 0x0123cfe8 │ │ │ │ + strdeq ip, [r3, -r0]! │ │ │ │ @ instruction: 0xfffde344 │ │ │ │ - @ instruction: 0x0113ed9c │ │ │ │ + tsteq r3, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -347325,15 +347325,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123cf50 │ │ │ │ + @ instruction: 0x0123cf30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f304 <__cxa_atexit@plt+0x153364> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -347357,15 +347357,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq ip, [r3, -ip]! @ │ │ │ │ + ldrdeq ip, [r3, -ip]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f38c <__cxa_atexit@plt+0x1533ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -347391,15 +347391,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0123ce7c │ │ │ │ + @ instruction: 0x0123ce5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f418 <__cxa_atexit@plt+0x153478> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -347426,15 +347426,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strdeq ip, [r3, -r4]! │ │ │ │ + ldrdeq ip, [r3, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347519,19 +347519,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 15f5bc <__cxa_atexit@plt+0x15361c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0123ccec │ │ │ │ + smlawteq r3, ip, ip, ip │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrdeq ip, [r3, -r4]! │ │ │ │ + @ instruction: 0x0123ccb4 │ │ │ │ @ instruction: 0xfffddfec │ │ │ │ - tsteq r3, r4, lsr sl │ │ │ │ + tsteq r3, r4, lsl sl │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #120] @ 15f648 <__cxa_atexit@plt+0x1536a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347559,17 +347559,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15f654 <__cxa_atexit@plt+0x1536b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0123cbe8 │ │ │ │ + smlawteq r3, r8, fp, ip │ │ │ │ @ instruction: 0xfffddf30 │ │ │ │ - @ instruction: 0x0113e994 │ │ │ │ + tsteq r3, r4, ror r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15f71c <__cxa_atexit@plt+0x15377c> │ │ │ │ @@ -347644,15 +347644,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123ca7c │ │ │ │ + @ instruction: 0x0123ca5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -347752,20 +347752,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0123c93c │ │ │ │ - @ instruction: 0x0123c998 │ │ │ │ + @ instruction: 0x0123c91c │ │ │ │ + @ instruction: 0x0123c978 │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - smlawteq r3, r4, r9, ip │ │ │ │ + @ instruction: 0x0123c9a4 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347811,15 +347811,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x0123c8a4 │ │ │ │ + smlawbeq r3, r4, r8, ip │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 15fadc <__cxa_atexit@plt+0x153b3c> │ │ │ │ @@ -347858,15 +347858,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c764 │ │ │ │ + @ instruction: 0x0123c744 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15fb28 <__cxa_atexit@plt+0x153b88> │ │ │ │ mov r8, r7 │ │ │ │ @@ -347891,16 +347891,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c678 │ │ │ │ - tsteq r3, r4, lsl r5 │ │ │ │ + @ instruction: 0x0123c658 │ │ │ │ + @ instruction: 0x0113e4f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15fbf4 <__cxa_atexit@plt+0x153c54> │ │ │ │ @@ -347926,15 +347926,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0113e490 │ │ │ │ + tsteq r3, r0, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15fc34 <__cxa_atexit@plt+0x153c94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -347957,16 +347957,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123c64c │ │ │ │ - tsteq r3, ip, lsl #8 │ │ │ │ + @ instruction: 0x0123c62c │ │ │ │ + tsteq r3, ip, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 15fd48 <__cxa_atexit@plt+0x153da8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -348015,17 +348015,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0123c5bc │ │ │ │ + @ instruction: 0x0123c59c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r4, lsr #6 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15fdec <__cxa_atexit@plt+0x153e4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -348051,15 +348051,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123c508 │ │ │ │ + @ instruction: 0x0123c4e8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348073,16 +348073,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123c47c │ │ │ │ - tsteq r3, ip, lsr r2 │ │ │ │ + @ instruction: 0x0123c45c │ │ │ │ + tsteq r3, ip, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348112,15 +348112,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r3, r4, lsr #3 │ │ │ │ + tsteq r3, r4, lsl #3 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -348152,16 +348152,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee30 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x0113e8d4 │ │ │ │ - @ instruction: 0x0113e8b0 │ │ │ │ + @ instruction: 0x0113e8b4 │ │ │ │ + @ instruction: 0x0113e890 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, fp │ │ │ │ sub fp, r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ mov lr, r4 │ │ │ │ @@ -348244,18 +348244,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x0113e794 │ │ │ │ - @ instruction: 0x0113e7b8 │ │ │ │ - ldrdeq ip, [r3, -r4]! │ │ │ │ - @ instruction: 0x0123c21c │ │ │ │ + tsteq r3, r4, ror r7 │ │ │ │ + @ instruction: 0x0113e798 │ │ │ │ + @ instruction: 0x0123c1b4 │ │ │ │ + strdeq ip, [r3, -ip]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160150 <__cxa_atexit@plt+0x1541b0> │ │ │ │ @@ -348267,17 +348267,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123c10c │ │ │ │ - @ instruction: 0x0123c154 │ │ │ │ - tsteq r3, r8, ror #13 │ │ │ │ + @ instruction: 0x0123c0ec │ │ │ │ + @ instruction: 0x0123c134 │ │ │ │ + tsteq r3, r8, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1601a0 <__cxa_atexit@plt+0x154200> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -348320,15 +348320,15 @@ │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ stmdb r5, {r1, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ b 143e3c <__cxa_atexit@plt+0x137e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl r6 │ │ │ │ + @ instruction: 0x0113e5fc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -348367,19 +348367,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1602fc <__cxa_atexit@plt+0x15435c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c268 │ │ │ │ + @ instruction: 0x0123c248 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, ip, ror r5 │ │ │ │ + tsteq r3, ip, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 160360 <__cxa_atexit@plt+0x1543c0> │ │ │ │ ldr r2, [pc, #76] @ 16036c <__cxa_atexit@plt+0x1543cc> │ │ │ │ @@ -348400,15 +348400,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123beb0 │ │ │ │ + @ instruction: 0x0123be90 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 160398 <__cxa_atexit@plt+0x1543f8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -348432,15 +348432,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1603f4 <__cxa_atexit@plt+0x154454> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123beec │ │ │ │ + smlawteq r3, ip, lr, fp │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16045c <__cxa_atexit@plt+0x1544bc> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -348462,15 +348462,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123bdb0 │ │ │ │ + @ instruction: 0x0123bd90 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 160490 <__cxa_atexit@plt+0x1544f0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -348501,15 +348501,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123bdb4 │ │ │ │ + @ instruction: 0x0123bd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 160588 <__cxa_atexit@plt+0x1545e8> │ │ │ │ ldr lr, [pc, #124] @ 1605a4 <__cxa_atexit@plt+0x154604> │ │ │ │ @@ -348542,18 +348542,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1605b4 <__cxa_atexit@plt+0x154614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123bca4 │ │ │ │ - @ instruction: 0x0123bcac │ │ │ │ + smlawbeq r3, r4, ip, fp │ │ │ │ + smlawbeq r3, ip, ip, fp │ │ │ │ @ instruction: 0xfffdcfe0 │ │ │ │ - tsteq r3, r8, lsr sl │ │ │ │ + tsteq r3, r8, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -348591,18 +348591,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 160678 <__cxa_atexit@plt+0x1546d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123bbe0 │ │ │ │ - @ instruction: 0x0123bbe8 │ │ │ │ + smlawteq r3, r0, fp, fp │ │ │ │ + smlawteq r3, r8, fp, fp │ │ │ │ @ instruction: 0xfffdcf1c │ │ │ │ - tsteq r3, r4, ror r9 │ │ │ │ + tsteq r3, r4, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -348640,18 +348640,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16073c <__cxa_atexit@plt+0x15479c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123bb1c │ │ │ │ - @ instruction: 0x0123bb24 │ │ │ │ + strdeq fp, [r3, -ip]! │ │ │ │ + @ instruction: 0x0123bb04 │ │ │ │ @ instruction: 0xfffdce58 │ │ │ │ - @ instruction: 0x0113d8b0 │ │ │ │ + @ instruction: 0x0113d890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -348664,15 +348664,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ba64 │ │ │ │ + @ instruction: 0x0123ba44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1607f0 <__cxa_atexit@plt+0x154850> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -348696,15 +348696,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0123ba10 │ │ │ │ + strdeq fp, [r3, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 160878 <__cxa_atexit@plt+0x1548d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -348730,15 +348730,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0123b990 │ │ │ │ + @ instruction: 0x0123b970 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348818,19 +348818,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 160a08 <__cxa_atexit@plt+0x154a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0123b894 │ │ │ │ + @ instruction: 0x0123b874 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - smlawbeq r3, r0, r8, fp │ │ │ │ + @ instruction: 0x0123b860 │ │ │ │ @ instruction: 0xfffdcba0 │ │ │ │ - tsteq r3, r8, ror #11 │ │ │ │ + tsteq r3, r8, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 160a8c <__cxa_atexit@plt+0x154aec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -348856,17 +348856,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 160a98 <__cxa_atexit@plt+0x154af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0123b7a4 │ │ │ │ + smlawbeq r3, r4, r7, fp │ │ │ │ @ instruction: 0xfffdcaec │ │ │ │ - tsteq r3, r0, asr r5 │ │ │ │ + tsteq r3, r0, lsr r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160b34 <__cxa_atexit@plt+0x154b94> │ │ │ │ @@ -348929,15 +348929,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123b668 │ │ │ │ + @ instruction: 0x0123b648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -349032,20 +349032,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0123b538 │ │ │ │ - @ instruction: 0x0123b594 │ │ │ │ + @ instruction: 0x0123b518 │ │ │ │ + @ instruction: 0x0123b574 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - smlawteq r3, r0, r5, fp │ │ │ │ + @ instruction: 0x0123b5a0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -349089,15 +349089,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - @ instruction: 0x0123b4ac │ │ │ │ + smlawbeq r3, ip, r4, fp │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 160ecc <__cxa_atexit@plt+0x154f2c> │ │ │ │ @@ -349135,15 +349135,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0x0123b364 │ │ │ │ + @ instruction: 0x0123b344 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 160f18 <__cxa_atexit@plt+0x154f78> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -349167,16 +349167,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, r2, fp │ │ │ │ - tsteq r3, r4, lsr #2 │ │ │ │ + @ instruction: 0x0123b268 │ │ │ │ + tsteq r3, r4, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 160fe4 <__cxa_atexit@plt+0x155044> │ │ │ │ @@ -349202,15 +349202,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r0, lsr #1 │ │ │ │ + tsteq r3, r0, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 161024 <__cxa_atexit@plt+0x155084> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -349233,16 +349233,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123b25c │ │ │ │ - tsteq r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x0123b23c │ │ │ │ + @ instruction: 0x0113cffc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 161138 <__cxa_atexit@plt+0x155198> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -349291,17 +349291,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r3, ip, r1, fp │ │ │ │ + @ instruction: 0x0123b1ac │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r4, lsr pc │ │ │ │ + tsteq r3, r4, lsl pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1611dc <__cxa_atexit@plt+0x15523c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -349327,15 +349327,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123b118 │ │ │ │ + strdeq fp, [r3, -r8]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349349,16 +349349,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r3, ip, r0, fp │ │ │ │ - tsteq r3, ip, asr #28 │ │ │ │ + @ instruction: 0x0123b06c │ │ │ │ + tsteq r3, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349388,15 +349388,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x0113cdb4 │ │ │ │ + @ instruction: 0x0113cd94 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -349429,16 +349429,16 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeff0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0x0113d4f8 │ │ │ │ - @ instruction: 0x0113d4d4 │ │ │ │ + @ instruction: 0x0113d4d8 │ │ │ │ + @ instruction: 0x0113d4b4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 161464 <__cxa_atexit@plt+0x1554c4> │ │ │ │ @@ -349509,18 +349509,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffef20 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0x0113d3bc │ │ │ │ @ instruction: 0x0113d3dc │ │ │ │ - @ instruction: 0x0113d3fc │ │ │ │ - @ instruction: 0x0123ae00 │ │ │ │ - @ instruction: 0x0123ae48 │ │ │ │ + @ instruction: 0x0123ade0 │ │ │ │ + @ instruction: 0x0123ae28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 161514 <__cxa_atexit@plt+0x155574> │ │ │ │ @@ -349532,17 +349532,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123ad48 │ │ │ │ - @ instruction: 0x0123ad90 │ │ │ │ - tsteq r3, ip, lsr r3 │ │ │ │ + @ instruction: 0x0123ad28 │ │ │ │ + @ instruction: 0x0123ad70 │ │ │ │ + tsteq r3, ip, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161560 <__cxa_atexit@plt+0x1555c0> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -349582,15 +349582,15 @@ │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ b 143524 <__cxa_atexit@plt+0x137584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror r2 │ │ │ │ + tsteq r3, ip, asr r2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -349624,18 +349624,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 16169c <__cxa_atexit@plt+0x1556fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x0123aeb0 │ │ │ │ + @ instruction: 0x0123ae90 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x0113d1f4 │ │ │ │ + @ instruction: 0x0113d1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 161700 <__cxa_atexit@plt+0x155760> │ │ │ │ ldr r2, [pc, #76] @ 16170c <__cxa_atexit@plt+0x15576c> │ │ │ │ @@ -349656,15 +349656,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123ab10 │ │ │ │ + strdeq sl, [r3, -r0]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 161738 <__cxa_atexit@plt+0x155798> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -349688,15 +349688,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 161794 <__cxa_atexit@plt+0x1557f4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123ab4c │ │ │ │ + @ instruction: 0x0123ab2c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1617fc <__cxa_atexit@plt+0x15585c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -349718,15 +349718,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123aa10 │ │ │ │ + strdeq sl, [r3, -r0]! │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 161830 <__cxa_atexit@plt+0x155890> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -349757,15 +349757,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123aa14 │ │ │ │ + strdeq sl, [r3, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 161928 <__cxa_atexit@plt+0x155988> │ │ │ │ ldr lr, [pc, #124] @ 161944 <__cxa_atexit@plt+0x1559a4> │ │ │ │ @@ -349798,18 +349798,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 161954 <__cxa_atexit@plt+0x1559b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123a904 │ │ │ │ - @ instruction: 0x0123a90c │ │ │ │ + @ instruction: 0x0123a8e4 │ │ │ │ + @ instruction: 0x0123a8ec │ │ │ │ @ instruction: 0xfffdbc40 │ │ │ │ - @ instruction: 0x0113c698 │ │ │ │ + tsteq r3, r8, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -349847,18 +349847,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 161a18 <__cxa_atexit@plt+0x155a78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123a840 │ │ │ │ - @ instruction: 0x0123a848 │ │ │ │ + @ instruction: 0x0123a820 │ │ │ │ + @ instruction: 0x0123a828 │ │ │ │ @ instruction: 0xfffdbb7c │ │ │ │ - @ instruction: 0x0113c5d4 │ │ │ │ + @ instruction: 0x0113c5b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -349871,15 +349871,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, r7, sl │ │ │ │ + @ instruction: 0x0123a768 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161acc <__cxa_atexit@plt+0x155b2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -349903,15 +349903,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0123a734 │ │ │ │ + @ instruction: 0x0123a714 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349988,19 +349988,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 161c50 <__cxa_atexit@plt+0x155cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0123a644 │ │ │ │ + @ instruction: 0x0123a624 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x0123a634 │ │ │ │ + @ instruction: 0x0123a614 │ │ │ │ @ instruction: 0xfffdb958 │ │ │ │ - tsteq r3, r0, lsr #7 │ │ │ │ + tsteq r3, r0, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 161cd0 <__cxa_atexit@plt+0x155d30> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -350025,17 +350025,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 161cdc <__cxa_atexit@plt+0x155d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0123a560 │ │ │ │ + @ instruction: 0x0123a540 │ │ │ │ @ instruction: 0xfffdb8a8 │ │ │ │ - tsteq r3, ip, lsl #6 │ │ │ │ + tsteq r3, ip, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 161d54 <__cxa_atexit@plt+0x155db4> │ │ │ │ @@ -350088,15 +350088,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123a44c │ │ │ │ + @ instruction: 0x0123a42c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -350186,20 +350186,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0123a330 │ │ │ │ - smlawbeq r3, ip, r3, sl │ │ │ │ + @ instruction: 0x0123a310 │ │ │ │ + @ instruction: 0x0123a36c │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x0123a3b4 │ │ │ │ + @ instruction: 0x0123a394 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -350240,15 +350240,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0x0123a2b0 │ │ │ │ + @ instruction: 0x0123a290 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1620c4 <__cxa_atexit@plt+0x156124> │ │ │ │ @@ -350285,15 +350285,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x0123a168 │ │ │ │ + @ instruction: 0x0123a148 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 162110 <__cxa_atexit@plt+0x156170> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -350317,16 +350317,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123a090 │ │ │ │ - tsteq r3, ip, lsr #30 │ │ │ │ + @ instruction: 0x0123a070 │ │ │ │ + tsteq r3, ip, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1621dc <__cxa_atexit@plt+0x15623c> │ │ │ │ @@ -350352,15 +350352,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ + tsteq r3, r8, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16221c <__cxa_atexit@plt+0x15627c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -350383,16 +350383,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123a064 │ │ │ │ - tsteq r3, r4, lsr #28 │ │ │ │ + @ instruction: 0x0123a044 │ │ │ │ + tsteq r3, r4, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 162330 <__cxa_atexit@plt+0x156390> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -350441,17 +350441,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq r9, [r3, -r4]! │ │ │ │ + @ instruction: 0x01239fb4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, ip, lsr sp │ │ │ │ + tsteq r3, ip, lsl sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1623d4 <__cxa_atexit@plt+0x156434> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -350477,15 +350477,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01239f20 │ │ │ │ + @ instruction: 0x01239f00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350499,16 +350499,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01239e94 │ │ │ │ - tsteq r3, r4, asr ip │ │ │ │ + @ instruction: 0x01239e74 │ │ │ │ + tsteq r3, r4, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350538,15 +350538,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x0113bbbc │ │ │ │ + @ instruction: 0x0113bb9c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -350579,16 +350579,16 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r3, r8, lsl r3 │ │ │ │ - @ instruction: 0x0113c2f4 │ │ │ │ + @ instruction: 0x0113c2f8 │ │ │ │ + @ instruction: 0x0113c2d4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162644 <__cxa_atexit@plt+0x1566a4> │ │ │ │ ldr r2, [pc, #224] @ 162684 <__cxa_atexit@plt+0x1566e4> │ │ │ │ @@ -350649,18 +350649,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff0d0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ + @ instruction: 0x0113c1f8 │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ - tsteq r3, r8, lsr r2 │ │ │ │ - @ instruction: 0x01239c18 │ │ │ │ - @ instruction: 0x01239c60 │ │ │ │ + strdeq r9, [r3, -r8]! │ │ │ │ + @ instruction: 0x01239c40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1626e4 <__cxa_atexit@plt+0x156744> │ │ │ │ @@ -350672,17 +350672,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01239b78 │ │ │ │ - smlawteq r3, r0, fp, r9 │ │ │ │ - tsteq r3, r4, lsl #3 │ │ │ │ + @ instruction: 0x01239b58 │ │ │ │ + @ instruction: 0x01239ba0 │ │ │ │ + tsteq r3, r4, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16272c <__cxa_atexit@plt+0x15678c> │ │ │ │ @@ -350721,15 +350721,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ b 142dc8 <__cxa_atexit@plt+0x136e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #1 │ │ │ │ + tsteq r3, r8, lsr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ mov ip, fp │ │ │ │ @@ -350765,18 +350765,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01239ce0 │ │ │ │ + smlawteq r3, r0, ip, r9 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq r3, ip, lsr r0 │ │ │ │ + tsteq r3, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1628d4 <__cxa_atexit@plt+0x156934> │ │ │ │ ldr r2, [pc, #76] @ 1628e0 <__cxa_atexit@plt+0x156940> │ │ │ │ @@ -350797,15 +350797,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0123993c │ │ │ │ + @ instruction: 0x0123991c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16290c <__cxa_atexit@plt+0x15696c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -350829,15 +350829,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 162968 <__cxa_atexit@plt+0x1569c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01239978 │ │ │ │ + @ instruction: 0x01239958 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1629d0 <__cxa_atexit@plt+0x156a30> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -350859,15 +350859,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0123983c │ │ │ │ + @ instruction: 0x0123981c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 162a04 <__cxa_atexit@plt+0x156a64> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -350898,15 +350898,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01239840 │ │ │ │ + @ instruction: 0x01239820 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 162afc <__cxa_atexit@plt+0x156b5c> │ │ │ │ ldr lr, [pc, #124] @ 162b18 <__cxa_atexit@plt+0x156b78> │ │ │ │ @@ -350939,18 +350939,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 162b28 <__cxa_atexit@plt+0x156b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01239730 │ │ │ │ - @ instruction: 0x01239738 │ │ │ │ + @ instruction: 0x01239710 │ │ │ │ + @ instruction: 0x01239718 │ │ │ │ @ instruction: 0xfffdaa6c │ │ │ │ - tsteq r3, r4, asr #9 │ │ │ │ + tsteq r3, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -350963,15 +350963,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01239678 │ │ │ │ + @ instruction: 0x01239658 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -351043,19 +351043,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 162ccc <__cxa_atexit@plt+0x156d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlawteq r3, r4, r5, r9 │ │ │ │ + @ instruction: 0x012395a4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x012395b0 │ │ │ │ + @ instruction: 0x01239590 │ │ │ │ @ instruction: 0xfffda8dc │ │ │ │ - tsteq r3, r4, lsr #6 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 162d48 <__cxa_atexit@plt+0x156da8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -351079,17 +351079,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 162d54 <__cxa_atexit@plt+0x156db4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012394e8 │ │ │ │ + smlawteq r3, r8, r4, r9 │ │ │ │ @ instruction: 0xfffda830 │ │ │ │ - @ instruction: 0x0113b294 │ │ │ │ + tsteq r3, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 162db0 <__cxa_atexit@plt+0x156e10> │ │ │ │ @@ -351134,15 +351134,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r9, [r3, -r4]! │ │ │ │ + ldrdeq r9, [r3, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -351229,20 +351229,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x012392e4 │ │ │ │ - @ instruction: 0x01239340 │ │ │ │ + smlawteq r3, r4, r2, r9 │ │ │ │ + @ instruction: 0x01239320 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01239368 │ │ │ │ + @ instruction: 0x01239348 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -351280,15 +351280,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0x0123926c │ │ │ │ + @ instruction: 0x0123924c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 163104 <__cxa_atexit@plt+0x157164> │ │ │ │ @@ -351325,15 +351325,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0x01239128 │ │ │ │ + @ instruction: 0x01239108 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 163150 <__cxa_atexit@plt+0x1571b0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -351357,16 +351357,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qsubeq r9, r0, r3 │ │ │ │ - tsteq r3, ip, ror #29 │ │ │ │ + @ instruction: 0x01239030 │ │ │ │ + tsteq r3, ip, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16321c <__cxa_atexit@plt+0x15727c> │ │ │ │ @@ -351392,15 +351392,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r8, ror #28 │ │ │ │ + tsteq r3, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16325c <__cxa_atexit@plt+0x1572bc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -351423,16 +351423,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01239024 │ │ │ │ - tsteq r3, r4, ror #27 │ │ │ │ + @ instruction: 0x01239004 │ │ │ │ + tsteq r3, r4, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 163370 <__cxa_atexit@plt+0x1573d0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -351481,17 +351481,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01238f94 │ │ │ │ + @ instruction: 0x01238f74 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0113acfc │ │ │ │ + @ instruction: 0x0113acdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 163414 <__cxa_atexit@plt+0x157474> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -351517,15 +351517,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01238ee0 │ │ │ │ + smlawteq r3, r0, lr, r8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -351539,16 +351539,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01238e54 │ │ │ │ - tsteq r3, r4, lsl ip │ │ │ │ + @ instruction: 0x01238e34 │ │ │ │ + @ instruction: 0x0113abf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -351578,15 +351578,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ + tsteq r3, ip, asr fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -351615,16 +351615,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq r3, r0, lsl #6 │ │ │ │ - @ instruction: 0x0113b2dc │ │ │ │ + tsteq r3, r0, ror #5 │ │ │ │ + @ instruction: 0x0113b2bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 163664 <__cxa_atexit@plt+0x1576c4> │ │ │ │ ldr r7, [pc, #212] @ 1636a8 <__cxa_atexit@plt+0x157708> │ │ │ │ @@ -351682,18 +351682,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0x0113b1f0 │ │ │ │ tsteq r3, r0, lsl r2 │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ - strdeq r8, [r3, -r8]! @ │ │ │ │ - @ instruction: 0x01238c40 │ │ │ │ + ldrdeq r8, [r3, -r8]! @ │ │ │ │ + @ instruction: 0x01238c20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163708 <__cxa_atexit@plt+0x157768> │ │ │ │ @@ -351705,17 +351705,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01238b54 │ │ │ │ - @ instruction: 0x01238b9c │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ + @ instruction: 0x01238b34 │ │ │ │ + @ instruction: 0x01238b7c │ │ │ │ + tsteq r3, r8, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 1635c0 <__cxa_atexit@plt+0x157620> │ │ │ │ @@ -351739,15 +351739,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 142834 <__cxa_atexit@plt+0x136894> │ │ │ │ - ldrsheq fp, [r3, -r8] │ │ │ │ + ldrsbeq fp, [r3, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -351782,17 +351782,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strdeq r8, [r3, -r8]! @ │ │ │ │ + ldrdeq r8, [r3, -r8]! @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r3, r0, ror r0 │ │ │ │ + tsteq r3, r0, asr r0 │ │ │ │ cmp r5, fp │ │ │ │ bcc 163888 <__cxa_atexit@plt+0x1578e8> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 163898 <__cxa_atexit@plt+0x1578f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -351803,15 +351803,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16389c <__cxa_atexit@plt+0x1578fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ - tsteq r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x0113affc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 163920 <__cxa_atexit@plt+0x157980> │ │ │ │ ldr lr, [pc, #124] @ 16393c <__cxa_atexit@plt+0x15799c> │ │ │ │ @@ -351844,18 +351844,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16394c <__cxa_atexit@plt+0x1579ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123890c │ │ │ │ - @ instruction: 0x01238914 │ │ │ │ + @ instruction: 0x012388ec │ │ │ │ + strdeq r8, [r3, -r4]! │ │ │ │ @ instruction: 0xfffd9c48 │ │ │ │ - tsteq r3, r0, lsr #13 │ │ │ │ + tsteq r3, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -351893,18 +351893,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 163a10 <__cxa_atexit@plt+0x157a70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01238848 │ │ │ │ - @ instruction: 0x01238850 │ │ │ │ + @ instruction: 0x01238828 │ │ │ │ + @ instruction: 0x01238830 │ │ │ │ @ instruction: 0xfffd9b84 │ │ │ │ - @ instruction: 0x0113a5dc │ │ │ │ + @ instruction: 0x0113a5bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -351942,18 +351942,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 163ad4 <__cxa_atexit@plt+0x157b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r3, r4, r7, r8 │ │ │ │ - smlawbeq r3, ip, r7, r8 │ │ │ │ + @ instruction: 0x01238764 │ │ │ │ + @ instruction: 0x0123876c │ │ │ │ @ instruction: 0xfffd9ac0 │ │ │ │ - tsteq r3, r8, lsl r5 │ │ │ │ + @ instruction: 0x0113a4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -351991,18 +351991,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 163b98 <__cxa_atexit@plt+0x157bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, r0, r6, r8 │ │ │ │ - smlawteq r3, r8, r6, r8 │ │ │ │ + @ instruction: 0x012386a0 │ │ │ │ + @ instruction: 0x012386a8 │ │ │ │ @ instruction: 0xfffd99fc │ │ │ │ - tsteq r3, r4, asr r4 │ │ │ │ + tsteq r3, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -352040,18 +352040,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 163c5c <__cxa_atexit@plt+0x157cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r8, [r3, -ip]! │ │ │ │ - @ instruction: 0x01238604 │ │ │ │ + ldrdeq r8, [r3, -ip]! │ │ │ │ + @ instruction: 0x012385e4 │ │ │ │ @ instruction: 0xfffd9938 │ │ │ │ - @ instruction: 0x0113a390 │ │ │ │ + tsteq r3, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -352089,18 +352089,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 163d20 <__cxa_atexit@plt+0x157d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01238538 │ │ │ │ - @ instruction: 0x01238540 │ │ │ │ + @ instruction: 0x01238518 │ │ │ │ + @ instruction: 0x01238520 │ │ │ │ @ instruction: 0xfffd9874 │ │ │ │ - tsteq r3, ip, asr #5 │ │ │ │ + tsteq r3, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -352113,15 +352113,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r0, r4, r8 │ │ │ │ + @ instruction: 0x01238460 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 163dd4 <__cxa_atexit@plt+0x157e34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352145,15 +352145,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0123842c │ │ │ │ + @ instruction: 0x0123840c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 163e5c <__cxa_atexit@plt+0x157ebc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352179,15 +352179,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x012383ac │ │ │ │ + smlawbeq r3, ip, r3, r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 163ee8 <__cxa_atexit@plt+0x157f48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352214,15 +352214,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01238324 │ │ │ │ + @ instruction: 0x01238304 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 163f78 <__cxa_atexit@plt+0x157fd8> │ │ │ │ @@ -352250,15 +352250,15 @@ │ │ │ │ b 163f88 <__cxa_atexit@plt+0x157fe8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01238290 │ │ │ │ + @ instruction: 0x01238270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -352320,15 +352320,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1640a4 <__cxa_atexit@plt+0x158104> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012381a4 │ │ │ │ + smlawbeq r3, r4, r1, r8 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -352349,15 +352349,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 164124 <__cxa_atexit@plt+0x158184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0113a794 │ │ │ │ + tsteq r3, r4, ror r7 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 164214 <__cxa_atexit@plt+0x158274> │ │ │ │ @@ -352438,16 +352438,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01237fe0 │ │ │ │ - @ instruction: 0x01238028 │ │ │ │ + smlawteq r3, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x01238008 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1647e0 <__cxa_atexit@plt+0x158840> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -352473,17 +352473,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16431c <__cxa_atexit@plt+0x15837c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237f24 │ │ │ │ + @ instruction: 0x01237f04 │ │ │ │ @ instruction: 0xfffd92e0 │ │ │ │ - tsteq r3, ip, asr #25 │ │ │ │ + tsteq r3, ip, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 164380 <__cxa_atexit@plt+0x1583e0> │ │ │ │ ldr r2, [pc, #92] @ 16439c <__cxa_atexit@plt+0x1583fc> │ │ │ │ @@ -352507,17 +352507,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1643a4 <__cxa_atexit@plt+0x158404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237e9c │ │ │ │ + @ instruction: 0x01237e7c │ │ │ │ @ instruction: 0xfffd9258 │ │ │ │ - tsteq r3, r4, asr #24 │ │ │ │ + tsteq r3, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 164408 <__cxa_atexit@plt+0x158468> │ │ │ │ ldr r2, [pc, #92] @ 164424 <__cxa_atexit@plt+0x158484> │ │ │ │ @@ -352541,17 +352541,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16442c <__cxa_atexit@plt+0x15848c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237e14 │ │ │ │ + strdeq r7, [r3, -r4]! │ │ │ │ @ instruction: 0xfffd91d0 │ │ │ │ - @ instruction: 0x01139bbc │ │ │ │ + @ instruction: 0x01139b9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 164490 <__cxa_atexit@plt+0x1584f0> │ │ │ │ ldr r2, [pc, #92] @ 1644ac <__cxa_atexit@plt+0x15850c> │ │ │ │ @@ -352575,17 +352575,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1644b4 <__cxa_atexit@plt+0x158514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, sp, r7 │ │ │ │ + @ instruction: 0x01237d6c │ │ │ │ @ instruction: 0xfffd9148 │ │ │ │ - tsteq r3, r4, lsr fp │ │ │ │ + tsteq r3, r4, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -352604,15 +352604,15 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237fe4 │ │ │ │ + smlawteq r3, r4, pc, r7 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -352770,18 +352770,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 1647c4 <__cxa_atexit@plt+0x158824> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r3, -ip]! │ │ │ │ + @ instruction: 0x01237abc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffd8e5c │ │ │ │ - tsteq r3, r0, lsr r8 │ │ │ │ + tsteq r3, r0, lsl r8 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -352853,23 +352853,23 @@ │ │ │ │ stmib r2, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 164920 <__cxa_atexit@plt+0x158980> │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r3, -r4]! │ │ │ │ + @ instruction: 0x012379b4 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffd8d0c │ │ │ │ - tsteq r3, r0, ror #13 │ │ │ │ - @ instruction: 0x01139fd0 │ │ │ │ + tsteq r3, r0, asr #13 │ │ │ │ + @ instruction: 0x01139fb0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1649a8 <__cxa_atexit@plt+0x158a08> │ │ │ │ str fp, [sp] │ │ │ │ ldr sl, [r5] │ │ │ │ @@ -352903,15 +352903,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ andeq r1, r0, r0, lsl #6 │ │ │ │ - tsteq r3, r0, lsl #30 │ │ │ │ + tsteq r3, r0, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 164a30 <__cxa_atexit@plt+0x158a90> │ │ │ │ ldr r2, [pc, #76] @ 164a3c <__cxa_atexit@plt+0x158a9c> │ │ │ │ @@ -352932,15 +352932,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012377e0 │ │ │ │ + smlawteq r3, r0, r7, r7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 164a68 <__cxa_atexit@plt+0x158ac8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -352964,15 +352964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 164ac4 <__cxa_atexit@plt+0x158b24> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0123781c │ │ │ │ + strdeq r7, [r3, -ip]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 164b2c <__cxa_atexit@plt+0x158b8c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -352994,15 +352994,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012376e0 │ │ │ │ + smlawteq r3, r0, r6, r7 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 164b60 <__cxa_atexit@plt+0x158bc0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -353033,15 +353033,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012376e4 │ │ │ │ + smlawteq r3, r4, r6, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 164c58 <__cxa_atexit@plt+0x158cb8> │ │ │ │ ldr lr, [pc, #124] @ 164c74 <__cxa_atexit@plt+0x158cd4> │ │ │ │ @@ -353074,18 +353074,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 164c84 <__cxa_atexit@plt+0x158ce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r7, [r3, -r4]! │ │ │ │ - ldrdeq r7, [r3, -ip]! │ │ │ │ + @ instruction: 0x012375b4 │ │ │ │ + @ instruction: 0x012375bc │ │ │ │ @ instruction: 0xfffd8910 │ │ │ │ - tsteq r3, r8, ror #6 │ │ │ │ + tsteq r3, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353123,18 +353123,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 164d48 <__cxa_atexit@plt+0x158da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01237510 │ │ │ │ - @ instruction: 0x01237518 │ │ │ │ + strdeq r7, [r3, -r0]! │ │ │ │ + strdeq r7, [r3, -r8]! │ │ │ │ @ instruction: 0xfffd884c │ │ │ │ - tsteq r3, r4, lsr #5 │ │ │ │ + tsteq r3, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353172,18 +353172,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 164e0c <__cxa_atexit@plt+0x158e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123744c │ │ │ │ - @ instruction: 0x01237454 │ │ │ │ + @ instruction: 0x0123742c │ │ │ │ + @ instruction: 0x01237434 │ │ │ │ @ instruction: 0xfffd8788 │ │ │ │ - tsteq r3, r0, ror #3 │ │ │ │ + tsteq r3, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353221,18 +353221,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 164ed0 <__cxa_atexit@plt+0x158f30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r3, r8, r3, r7 │ │ │ │ - @ instruction: 0x01237390 │ │ │ │ + @ instruction: 0x01237368 │ │ │ │ + @ instruction: 0x01237370 │ │ │ │ @ instruction: 0xfffd86c4 │ │ │ │ - tsteq r3, ip, lsl r1 │ │ │ │ + ldrsheq r9, [r3, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353270,18 +353270,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 164f94 <__cxa_atexit@plt+0x158ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, r4, r2, r7 │ │ │ │ - smlawteq r3, ip, r2, r7 │ │ │ │ + @ instruction: 0x012372a4 │ │ │ │ + @ instruction: 0x012372ac │ │ │ │ @ instruction: 0xfffd8600 │ │ │ │ - tsteq r3, r8, asr r0 │ │ │ │ + tsteq r3, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353294,15 +353294,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123720c │ │ │ │ + @ instruction: 0x012371ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 165048 <__cxa_atexit@plt+0x1590a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -353326,15 +353326,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012371b8 │ │ │ │ + @ instruction: 0x01237198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1650d0 <__cxa_atexit@plt+0x159130> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -353360,15 +353360,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01237138 │ │ │ │ + @ instruction: 0x01237118 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16515c <__cxa_atexit@plt+0x1591bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -353395,15 +353395,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strheq r7, [r3, -r0]! │ │ │ │ + @ instruction: 0x01237090 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1651ec <__cxa_atexit@plt+0x15924c> │ │ │ │ @@ -353431,15 +353431,15 @@ │ │ │ │ b 1651fc <__cxa_atexit@plt+0x15925c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0123701c │ │ │ │ + strdeq r6, [r3, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353531,19 +353531,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1653ac <__cxa_atexit@plt+0x15940c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x01236f1c │ │ │ │ - strdeq r6, [r3, -r8]! │ │ │ │ + strdeq r6, [r3, -ip]! │ │ │ │ + ldrdeq r6, [r3, -r8]! │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffd81fc │ │ │ │ - tsteq r3, r4, asr #24 │ │ │ │ + tsteq r3, r4, lsr #24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #132] @ 165444 <__cxa_atexit@plt+0x1594a4> │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -353574,17 +353574,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 165450 <__cxa_atexit@plt+0x1594b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01236dec │ │ │ │ + smlawteq r3, ip, sp, r6 │ │ │ │ @ instruction: 0xfffd8134 │ │ │ │ - @ instruction: 0x01138b98 │ │ │ │ + tsteq r3, r8, ror fp │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 165538 <__cxa_atexit@plt+0x159598> │ │ │ │ @@ -353668,15 +353668,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01236c5c │ │ │ │ + @ instruction: 0x01236c3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -353778,20 +353778,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01236b14 │ │ │ │ - @ instruction: 0x01236b70 │ │ │ │ + strdeq r6, [r3, -r4]! │ │ │ │ + @ instruction: 0x01236b50 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0x01236ba0 │ │ │ │ + smlawbeq r3, r0, fp, r6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -353841,15 +353841,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x01236a70 │ │ │ │ + @ instruction: 0x01236a50 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 165914 <__cxa_atexit@plt+0x159974> │ │ │ │ @@ -353888,15 +353888,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123692c │ │ │ │ + @ instruction: 0x0123690c │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 165960 <__cxa_atexit@plt+0x1599c0> │ │ │ │ mov r8, r7 │ │ │ │ @@ -353921,16 +353921,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236840 │ │ │ │ - @ instruction: 0x011386dc │ │ │ │ + @ instruction: 0x01236820 │ │ │ │ + @ instruction: 0x011386bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 165a2c <__cxa_atexit@plt+0x159a8c> │ │ │ │ @@ -353956,15 +353956,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r8, asr r6 │ │ │ │ + tsteq r3, r8, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 165a6c <__cxa_atexit@plt+0x159acc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -353987,16 +353987,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01236814 │ │ │ │ - @ instruction: 0x011385d4 │ │ │ │ + strdeq r6, [r3, -r4]! │ │ │ │ + @ instruction: 0x011385b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 165b80 <__cxa_atexit@plt+0x159be0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -354045,17 +354045,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawbeq r3, r4, r7, r6 │ │ │ │ + @ instruction: 0x01236764 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, ip, ror #9 │ │ │ │ + tsteq r3, ip, asr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 165c24 <__cxa_atexit@plt+0x159c84> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -354081,15 +354081,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r6, [r3, -r0]! │ │ │ │ + @ instruction: 0x012366b0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354103,16 +354103,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01236644 │ │ │ │ - tsteq r3, r4, lsl #8 │ │ │ │ + @ instruction: 0x01236624 │ │ │ │ + tsteq r3, r4, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354144,15 +354144,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffebe8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - tsteq r3, r4, ror #6 │ │ │ │ + tsteq r3, r4, asr #6 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -354187,20 +354187,20 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec74 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x01138af8 │ │ │ │ + @ instruction: 0x01138ad8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 165e00 <__cxa_atexit@plt+0x159e60> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - @ instruction: 0x01138abc │ │ │ │ + @ instruction: 0x01138a9c │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov lr, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 165ef0 <__cxa_atexit@plt+0x159f50> │ │ │ │ @@ -354284,18 +354284,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0x01138998 │ │ │ │ - tsteq r3, r0, asr #19 │ │ │ │ - @ instruction: 0x01236378 │ │ │ │ - smlawteq r3, r0, r3, r6 │ │ │ │ + tsteq r3, r8, ror r9 │ │ │ │ + tsteq r3, r0, lsr #19 │ │ │ │ + @ instruction: 0x01236358 │ │ │ │ + @ instruction: 0x012363a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 165fb0 <__cxa_atexit@plt+0x15a010> │ │ │ │ @@ -354307,17 +354307,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012362ac │ │ │ │ - strdeq r6, [r3, -r4]! │ │ │ │ - @ instruction: 0x011388f0 │ │ │ │ + smlawbeq r3, ip, r2, r6 │ │ │ │ + ldrdeq r6, [r3, -r4]! │ │ │ │ + @ instruction: 0x011388d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166010 <__cxa_atexit@plt+0x15a070> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -354394,16 +354394,16 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ sub r5, r5, #28 │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xffffe068 │ │ │ │ - tsteq r3, r4, lsr #15 │ │ │ │ - @ instruction: 0x01138798 │ │ │ │ + tsteq r3, r4, lsl #15 │ │ │ │ + tsteq r3, r8, ror r7 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -354447,19 +354447,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1661fc <__cxa_atexit@plt+0x15a25c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r4, r3, r6 │ │ │ │ + @ instruction: 0x01236364 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r3, r4, ror #13 │ │ │ │ + tsteq r3, r4, asr #13 │ │ │ │ cmp r5, fp │ │ │ │ bcc 166234 <__cxa_atexit@plt+0x15a294> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 166244 <__cxa_atexit@plt+0x15a2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -354470,15 +354470,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 166248 <__cxa_atexit@plt+0x15a2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ - @ instruction: 0x01138690 │ │ │ │ + tsteq r3, r0, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1662cc <__cxa_atexit@plt+0x15a32c> │ │ │ │ ldr lr, [pc, #124] @ 1662e8 <__cxa_atexit@plt+0x15a348> │ │ │ │ @@ -354511,18 +354511,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1662f8 <__cxa_atexit@plt+0x15a358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01235f60 │ │ │ │ - @ instruction: 0x01235f68 │ │ │ │ + @ instruction: 0x01235f40 │ │ │ │ + @ instruction: 0x01235f48 │ │ │ │ @ instruction: 0xfffd729c │ │ │ │ - @ instruction: 0x01137cf4 │ │ │ │ + @ instruction: 0x01137cd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354560,18 +354560,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1663bc <__cxa_atexit@plt+0x15a41c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01235e9c │ │ │ │ - @ instruction: 0x01235ea4 │ │ │ │ + @ instruction: 0x01235e7c │ │ │ │ + smlawbeq r3, r4, lr, r5 │ │ │ │ @ instruction: 0xfffd71d8 │ │ │ │ - tsteq r3, r0, lsr ip │ │ │ │ + tsteq r3, r0, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354609,18 +354609,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 166480 <__cxa_atexit@plt+0x15a4e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r5, [r3, -r8]! │ │ │ │ - @ instruction: 0x01235de0 │ │ │ │ + @ instruction: 0x01235db8 │ │ │ │ + smlawteq r3, r0, sp, r5 │ │ │ │ @ instruction: 0xfffd7114 │ │ │ │ - tsteq r3, ip, ror #22 │ │ │ │ + tsteq r3, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354658,18 +354658,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 166544 <__cxa_atexit@plt+0x15a5a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01235d14 │ │ │ │ - @ instruction: 0x01235d1c │ │ │ │ + strdeq r5, [r3, -r4]! │ │ │ │ + strdeq r5, [r3, -ip]! │ │ │ │ @ instruction: 0xfffd7050 │ │ │ │ - tsteq r3, r8, lsr #21 │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354707,18 +354707,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 166608 <__cxa_atexit@plt+0x15a668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01235c50 │ │ │ │ - @ instruction: 0x01235c58 │ │ │ │ + @ instruction: 0x01235c30 │ │ │ │ + @ instruction: 0x01235c38 │ │ │ │ @ instruction: 0xfffd6f8c │ │ │ │ - tsteq r3, r4, ror #19 │ │ │ │ + tsteq r3, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354756,18 +354756,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1666cc <__cxa_atexit@plt+0x15a72c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r3, ip, fp, r5 │ │ │ │ - @ instruction: 0x01235b94 │ │ │ │ + @ instruction: 0x01235b6c │ │ │ │ + @ instruction: 0x01235b74 │ │ │ │ @ instruction: 0xfffd6ec8 │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ + tsteq r3, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354805,18 +354805,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 166790 <__cxa_atexit@plt+0x15a7f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, r8, sl, r5 │ │ │ │ - ldrdeq r5, [r3, -r0]! │ │ │ │ + @ instruction: 0x01235aa8 │ │ │ │ + @ instruction: 0x01235ab0 │ │ │ │ @ instruction: 0xfffd6e04 │ │ │ │ - tsteq r3, ip, asr r8 │ │ │ │ + tsteq r3, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354829,15 +354829,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01235a10 │ │ │ │ + strdeq r5, [r3, -r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166844 <__cxa_atexit@plt+0x15a8a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -354861,15 +354861,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012359bc │ │ │ │ + @ instruction: 0x0123599c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1668cc <__cxa_atexit@plt+0x15a92c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -354895,15 +354895,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0123593c │ │ │ │ + @ instruction: 0x0123591c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166958 <__cxa_atexit@plt+0x15a9b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -354930,15 +354930,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x012358b4 │ │ │ │ + @ instruction: 0x01235894 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1669e8 <__cxa_atexit@plt+0x15aa48> │ │ │ │ @@ -354966,15 +354966,15 @@ │ │ │ │ b 1669f8 <__cxa_atexit@plt+0x15aa58> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01235820 │ │ │ │ + @ instruction: 0x01235800 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 166a80 <__cxa_atexit@plt+0x15aae0> │ │ │ │ @@ -355003,15 +355003,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 166a90 <__cxa_atexit@plt+0x15aaf0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01235798 │ │ │ │ + @ instruction: 0x01235778 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -355080,15 +355080,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 166bc4 <__cxa_atexit@plt+0x15ac24> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, r6, r5 │ │ │ │ + @ instruction: 0x0123566c │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355109,15 +355109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 166c44 <__cxa_atexit@plt+0x15aca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01137c94 │ │ │ │ + tsteq r3, r4, ror ip │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 166d64 <__cxa_atexit@plt+0x15adc4> │ │ │ │ @@ -355211,16 +355211,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r3, ip, r4, r5 │ │ │ │ - ldrdeq r5, [r3, -r4]! │ │ │ │ + @ instruction: 0x0123546c │ │ │ │ + @ instruction: 0x012354b4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 167504 <__cxa_atexit@plt+0x15b564> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -355246,17 +355246,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 166e70 <__cxa_atexit@plt+0x15aed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r3, -r0]! │ │ │ │ + @ instruction: 0x012353b0 │ │ │ │ @ instruction: 0xfffd678c │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ + tsteq r3, r8, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 166ed4 <__cxa_atexit@plt+0x15af34> │ │ │ │ ldr r2, [pc, #92] @ 166ef0 <__cxa_atexit@plt+0x15af50> │ │ │ │ @@ -355280,17 +355280,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 166ef8 <__cxa_atexit@plt+0x15af58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01235348 │ │ │ │ + @ instruction: 0x01235328 │ │ │ │ @ instruction: 0xfffd6704 │ │ │ │ - ldrsheq r7, [r3, -r0] │ │ │ │ + ldrsbeq r7, [r3, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 166f5c <__cxa_atexit@plt+0x15afbc> │ │ │ │ ldr r2, [pc, #92] @ 166f78 <__cxa_atexit@plt+0x15afd8> │ │ │ │ @@ -355314,17 +355314,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 166f80 <__cxa_atexit@plt+0x15afe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r0, r2, r5 │ │ │ │ + @ instruction: 0x012352a0 │ │ │ │ @ instruction: 0xfffd667c │ │ │ │ - tsteq r3, r8, rrx │ │ │ │ + tsteq r3, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 166fe4 <__cxa_atexit@plt+0x15b044> │ │ │ │ ldr r2, [pc, #92] @ 167000 <__cxa_atexit@plt+0x15b060> │ │ │ │ @@ -355348,17 +355348,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 167008 <__cxa_atexit@plt+0x15b068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01235238 │ │ │ │ + @ instruction: 0x01235218 │ │ │ │ @ instruction: 0xfffd65f4 │ │ │ │ - tsteq r3, r0, ror #31 │ │ │ │ + tsteq r3, r0, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -355384,15 +355384,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, r4, r5 │ │ │ │ + @ instruction: 0x01235468 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -355588,18 +355588,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r3, -r4]! @ │ │ │ │ + ldrdeq r4, [r3, -r4]! @ │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffd6268 │ │ │ │ - tsteq r3, r8, lsr #24 │ │ │ │ + tsteq r3, r8, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -355659,18 +355659,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r3, -r0]! │ │ │ │ + @ instruction: 0x01234db0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffd614c │ │ │ │ - tsteq r3, ip, lsl #22 │ │ │ │ + tsteq r3, ip, ror #21 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -355744,22 +355744,22 @@ │ │ │ │ ldr r7, [pc, #44] @ 167648 <__cxa_atexit@plt+0x15b6a8> │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - @ instruction: 0x01234cb8 │ │ │ │ + @ instruction: 0x01234c98 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffd5fe4 │ │ │ │ - @ instruction: 0x011369b8 │ │ │ │ - @ instruction: 0x011372d0 │ │ │ │ + @ instruction: 0x01136998 │ │ │ │ + @ instruction: 0x011372b0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1676dc <__cxa_atexit@plt+0x15b73c> │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ @@ -355796,15 +355796,15 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r1, r0, ip, lsl r0 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - tsteq r3, ip, ror #3 │ │ │ │ + tsteq r3, ip, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 167764 <__cxa_atexit@plt+0x15b7c4> │ │ │ │ ldr r2, [pc, #76] @ 167770 <__cxa_atexit@plt+0x15b7d0> │ │ │ │ @@ -355825,15 +355825,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01234aac │ │ │ │ + smlawbeq r3, ip, sl, r4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16779c <__cxa_atexit@plt+0x15b7fc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -355857,15 +355857,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1677f8 <__cxa_atexit@plt+0x15b858> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01234ae8 │ │ │ │ + smlawteq r3, r8, sl, r4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 167860 <__cxa_atexit@plt+0x15b8c0> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -355887,15 +355887,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012349ac │ │ │ │ + smlawbeq r3, ip, r9, r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 167894 <__cxa_atexit@plt+0x15b8f4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -355926,15 +355926,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012349b0 │ │ │ │ + @ instruction: 0x01234990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16798c <__cxa_atexit@plt+0x15b9ec> │ │ │ │ ldr lr, [pc, #124] @ 1679a8 <__cxa_atexit@plt+0x15ba08> │ │ │ │ @@ -355967,18 +355967,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1679b8 <__cxa_atexit@plt+0x15ba18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012348a0 │ │ │ │ - @ instruction: 0x012348a8 │ │ │ │ + smlawbeq r3, r0, r8, r4 │ │ │ │ + smlawbeq r3, r8, r8, r4 │ │ │ │ @ instruction: 0xfffd5bdc │ │ │ │ - tsteq r3, r4, lsr r6 │ │ │ │ + tsteq r3, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356016,18 +356016,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 167a7c <__cxa_atexit@plt+0x15badc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r4, [r3, -ip]! │ │ │ │ - @ instruction: 0x012347e4 │ │ │ │ + @ instruction: 0x012347bc │ │ │ │ + smlawteq r3, r4, r7, r4 │ │ │ │ @ instruction: 0xfffd5b18 │ │ │ │ - tsteq r3, r0, ror r5 │ │ │ │ + tsteq r3, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356065,18 +356065,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 167b40 <__cxa_atexit@plt+0x15bba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01234718 │ │ │ │ - @ instruction: 0x01234720 │ │ │ │ + strdeq r4, [r3, -r8]! │ │ │ │ + @ instruction: 0x01234700 │ │ │ │ @ instruction: 0xfffd5a54 │ │ │ │ - tsteq r3, ip, lsr #9 │ │ │ │ + tsteq r3, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356114,18 +356114,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 167c04 <__cxa_atexit@plt+0x15bc64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01234654 │ │ │ │ - @ instruction: 0x0123465c │ │ │ │ + @ instruction: 0x01234634 │ │ │ │ + @ instruction: 0x0123463c │ │ │ │ @ instruction: 0xfffd5990 │ │ │ │ - tsteq r3, r8, ror #7 │ │ │ │ + tsteq r3, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356163,18 +356163,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 167cc8 <__cxa_atexit@plt+0x15bd28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01234590 │ │ │ │ - @ instruction: 0x01234598 │ │ │ │ + @ instruction: 0x01234570 │ │ │ │ + @ instruction: 0x01234578 │ │ │ │ @ instruction: 0xfffd58cc │ │ │ │ - tsteq r3, r4, lsr #6 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356212,18 +356212,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 167d8c <__cxa_atexit@plt+0x15bdec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, ip, r4, r4 │ │ │ │ - ldrdeq r4, [r3, -r4]! @ │ │ │ │ + @ instruction: 0x012344ac │ │ │ │ + @ instruction: 0x012344b4 │ │ │ │ @ instruction: 0xfffd5808 │ │ │ │ - tsteq r3, r0, ror #4 │ │ │ │ + tsteq r3, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356236,15 +356236,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01234414 │ │ │ │ + strdeq r4, [r3, -r4]! @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 167e40 <__cxa_atexit@plt+0x15bea0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -356268,15 +356268,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlawteq r3, r0, r3, r4 │ │ │ │ + @ instruction: 0x012343a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 167ec8 <__cxa_atexit@plt+0x15bf28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -356302,15 +356302,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01234340 │ │ │ │ + @ instruction: 0x01234320 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 167f54 <__cxa_atexit@plt+0x15bfb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -356337,15 +356337,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x012342b8 │ │ │ │ + @ instruction: 0x01234298 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 167fe4 <__cxa_atexit@plt+0x15c044> │ │ │ │ @@ -356373,15 +356373,15 @@ │ │ │ │ b 167ff4 <__cxa_atexit@plt+0x15c054> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01234224 │ │ │ │ + @ instruction: 0x01234204 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16807c <__cxa_atexit@plt+0x15c0dc> │ │ │ │ @@ -356410,15 +356410,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16808c <__cxa_atexit@plt+0x15c0ec> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123419c │ │ │ │ + @ instruction: 0x0123417c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -356477,15 +356477,15 @@ │ │ │ │ b 1681b0 <__cxa_atexit@plt+0x15c210> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlawbeq r3, r8, r0, r4 │ │ │ │ + @ instruction: 0x01234068 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #144] @ 168248 <__cxa_atexit@plt+0x15c2a8> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ @@ -356519,17 +356519,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 168254 <__cxa_atexit@plt+0x15c2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01233fe8 │ │ │ │ + smlawteq r3, r8, pc, r3 @ │ │ │ │ @ instruction: 0xfffd5330 │ │ │ │ - @ instruction: 0x01135d94 │ │ │ │ + tsteq r3, r4, ror sp │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 168364 <__cxa_atexit@plt+0x15c3c4> │ │ │ │ @@ -356624,15 +356624,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01233e2c │ │ │ │ + @ instruction: 0x01233e0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -356739,20 +356739,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq r3, [r3, -r0]! │ │ │ │ - @ instruction: 0x01233d2c │ │ │ │ + @ instruction: 0x01233cb0 │ │ │ │ + @ instruction: 0x01233d0c │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0x01233d5c │ │ │ │ + @ instruction: 0x01233d3c │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -356799,15 +356799,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff1bc │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0x01233c50 │ │ │ │ + @ instruction: 0x01233c30 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168758 <__cxa_atexit@plt+0x15c7b8> │ │ │ │ @@ -356849,15 +356849,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r3, -r0]! │ │ │ │ + ldrdeq r3, [r3, -r0]! │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1687a4 <__cxa_atexit@plt+0x15c804> │ │ │ │ mov r8, r7 │ │ │ │ @@ -356882,16 +356882,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r3, -ip]! │ │ │ │ - @ instruction: 0x01135898 │ │ │ │ + ldrdeq r3, [r3, -ip]! │ │ │ │ + tsteq r3, r8, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 168870 <__cxa_atexit@plt+0x15c8d0> │ │ │ │ @@ -356917,15 +356917,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r4, lsl r8 │ │ │ │ + @ instruction: 0x011357f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1688b0 <__cxa_atexit@plt+0x15c910> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -356948,16 +356948,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r3, [r3, -r0]! │ │ │ │ - @ instruction: 0x01135790 │ │ │ │ + @ instruction: 0x012339b0 │ │ │ │ + tsteq r3, r0, ror r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1689c4 <__cxa_atexit@plt+0x15ca24> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -357006,17 +357006,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01233940 │ │ │ │ + @ instruction: 0x01233920 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r8, lsr #13 │ │ │ │ + tsteq r3, r8, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 168a68 <__cxa_atexit@plt+0x15cac8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -357042,15 +357042,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r3, ip, r8, r3 │ │ │ │ + @ instruction: 0x0123386c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357064,16 +357064,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01233800 │ │ │ │ - tsteq r3, r0, asr #11 │ │ │ │ + @ instruction: 0x012337e0 │ │ │ │ + tsteq r3, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357105,15 +357105,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffeacc │ │ │ │ andeq r0, r0, r8 │ │ │ │ - tsteq r3, r0, lsr #10 │ │ │ │ + tsteq r3, r0, lsl #10 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -357152,20 +357152,20 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq r3, r4, asr #25 │ │ │ │ + tsteq r3, r4, lsr #25 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 168c54 <__cxa_atexit@plt+0x15ccb4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - tsteq r3, r8, lsl #25 │ │ │ │ + tsteq r3, r8, ror #24 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 168d40 <__cxa_atexit@plt+0x15cda0> │ │ │ │ @@ -357249,18 +357249,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xffffea54 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, ip, asr fp │ │ │ │ - @ instruction: 0x01135b90 │ │ │ │ - @ instruction: 0x01233528 │ │ │ │ - @ instruction: 0x01233570 │ │ │ │ + tsteq r3, ip, lsr fp │ │ │ │ + tsteq r3, r0, ror fp │ │ │ │ + @ instruction: 0x01233508 │ │ │ │ + @ instruction: 0x01233550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 168e04 <__cxa_atexit@plt+0x15ce64> │ │ │ │ @@ -357272,19 +357272,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01233458 │ │ │ │ - @ instruction: 0x012334a0 │ │ │ │ + @ instruction: 0x01233438 │ │ │ │ + smlawbeq r3, r0, r4, r3 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 168fa4 <__cxa_atexit@plt+0x15d004> │ │ │ │ - @ instruction: 0x01135ab4 │ │ │ │ + @ instruction: 0x01135a94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168e74 <__cxa_atexit@plt+0x15ced4> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -357366,18 +357366,18 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ sub r2, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffdd14 │ │ │ │ - tsteq r3, r8, asr r9 │ │ │ │ + tsteq r3, r8, lsr r9 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - tsteq r3, r0, asr #18 │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -357425,16 +357425,16 @@ │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r3, [r3, -r4]! │ │ │ │ - @ instruction: 0x01135890 │ │ │ │ + ldrdeq r3, [r3, -r4]! │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1690b0 <__cxa_atexit@plt+0x15d110> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 1690c0 <__cxa_atexit@plt+0x15d120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -357445,15 +357445,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1690c4 <__cxa_atexit@plt+0x15d124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - tsteq r3, r4, lsr r8 │ │ │ │ + tsteq r3, r4, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169148 <__cxa_atexit@plt+0x15d1a8> │ │ │ │ ldr lr, [pc, #124] @ 169164 <__cxa_atexit@plt+0x15d1c4> │ │ │ │ @@ -357486,18 +357486,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 169174 <__cxa_atexit@plt+0x15d1d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x012330e4 │ │ │ │ - @ instruction: 0x012330ec │ │ │ │ + smlawteq r3, r4, r0, r3 │ │ │ │ + smlawteq r3, ip, r0, r3 │ │ │ │ @ instruction: 0xfffd4420 │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357535,18 +357535,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 169238 <__cxa_atexit@plt+0x15d298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01233020 │ │ │ │ - @ instruction: 0x01233028 │ │ │ │ + @ instruction: 0x01233000 │ │ │ │ + @ instruction: 0x01233008 │ │ │ │ @ instruction: 0xfffd435c │ │ │ │ - @ instruction: 0x01134db4 │ │ │ │ + @ instruction: 0x01134d94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357584,18 +357584,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1692fc <__cxa_atexit@plt+0x15d35c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01232f5c │ │ │ │ - @ instruction: 0x01232f64 │ │ │ │ + @ instruction: 0x01232f3c │ │ │ │ + @ instruction: 0x01232f44 │ │ │ │ @ instruction: 0xfffd4298 │ │ │ │ - @ instruction: 0x01134cf0 │ │ │ │ + @ instruction: 0x01134cd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357633,18 +357633,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1693c0 <__cxa_atexit@plt+0x15d420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01232e98 │ │ │ │ - @ instruction: 0x01232ea0 │ │ │ │ + @ instruction: 0x01232e78 │ │ │ │ + smlawbeq r3, r0, lr, r2 │ │ │ │ @ instruction: 0xfffd41d4 │ │ │ │ - tsteq r3, ip, lsr #24 │ │ │ │ + tsteq r3, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357682,18 +357682,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 169484 <__cxa_atexit@plt+0x15d4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r2, [r3, -r4]! │ │ │ │ - ldrdeq r2, [r3, -ip]! │ │ │ │ + @ instruction: 0x01232db4 │ │ │ │ + @ instruction: 0x01232dbc │ │ │ │ @ instruction: 0xfffd4110 │ │ │ │ - tsteq r3, r8, ror #22 │ │ │ │ + tsteq r3, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357731,18 +357731,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 169548 <__cxa_atexit@plt+0x15d5a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01232d10 │ │ │ │ - @ instruction: 0x01232d18 │ │ │ │ + strdeq r2, [r3, -r0]! │ │ │ │ + strdeq r2, [r3, -r8]! │ │ │ │ @ instruction: 0xfffd404c │ │ │ │ - tsteq r3, r4, lsr #21 │ │ │ │ + tsteq r3, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357780,18 +357780,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16960c <__cxa_atexit@plt+0x15d66c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01232c4c │ │ │ │ - @ instruction: 0x01232c54 │ │ │ │ + @ instruction: 0x01232c2c │ │ │ │ + @ instruction: 0x01232c34 │ │ │ │ @ instruction: 0xfffd3f88 │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ + tsteq r3, r0, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357829,18 +357829,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1696d0 <__cxa_atexit@plt+0x15d730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r3, r8, fp, r2 │ │ │ │ - @ instruction: 0x01232b90 │ │ │ │ + @ instruction: 0x01232b68 │ │ │ │ + @ instruction: 0x01232b70 │ │ │ │ @ instruction: 0xfffd3ec4 │ │ │ │ - tsteq r3, ip, lsl r9 │ │ │ │ + @ instruction: 0x011348fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -357853,15 +357853,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r3, -r0]! │ │ │ │ + @ instruction: 0x01232ab0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 169784 <__cxa_atexit@plt+0x15d7e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -357885,15 +357885,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01232a7c │ │ │ │ + @ instruction: 0x01232a5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16980c <__cxa_atexit@plt+0x15d86c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -357919,15 +357919,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r2, [r3, -ip]! │ │ │ │ + ldrdeq r2, [r3, -ip]! │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 169898 <__cxa_atexit@plt+0x15d8f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -357954,15 +357954,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01232974 │ │ │ │ + @ instruction: 0x01232954 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169928 <__cxa_atexit@plt+0x15d988> │ │ │ │ @@ -357990,15 +357990,15 @@ │ │ │ │ b 169938 <__cxa_atexit@plt+0x15d998> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x012328e0 │ │ │ │ + smlawteq r3, r0, r8, r2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1699c0 <__cxa_atexit@plt+0x15da20> │ │ │ │ @@ -358027,15 +358027,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1699d0 <__cxa_atexit@plt+0x15da30> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01232858 │ │ │ │ + @ instruction: 0x01232838 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -358067,15 +358067,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 169a70 <__cxa_atexit@plt+0x15dad0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r0, r7, r2 │ │ │ │ + @ instruction: 0x012327a0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -358151,15 +358151,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 169bc0 <__cxa_atexit@plt+0x15dc20> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01232698 │ │ │ │ + @ instruction: 0x01232678 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffff48c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -358180,15 +358180,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 169c40 <__cxa_atexit@plt+0x15dca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01134cb8 │ │ │ │ + @ instruction: 0x01134c98 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ cmp r2, r0 │ │ │ │ bcc 169da8 <__cxa_atexit@plt+0x15de08> │ │ │ │ mov r3, r6 │ │ │ │ @@ -358302,16 +358302,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01232440 │ │ │ │ - smlawbeq r3, r8, r4, r2 │ │ │ │ + @ instruction: 0x01232420 │ │ │ │ + @ instruction: 0x01232468 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16a724 <__cxa_atexit@plt+0x15e784> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -358337,17 +358337,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 169ebc <__cxa_atexit@plt+0x15df1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r4, r3, r2 │ │ │ │ + @ instruction: 0x01232364 │ │ │ │ @ instruction: 0xfffd3740 │ │ │ │ - tsteq r3, ip, lsr #2 │ │ │ │ + tsteq r3, ip, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169f20 <__cxa_atexit@plt+0x15df80> │ │ │ │ ldr r2, [pc, #92] @ 169f3c <__cxa_atexit@plt+0x15df9c> │ │ │ │ @@ -358371,17 +358371,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 169f44 <__cxa_atexit@plt+0x15dfa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r3, -ip]! │ │ │ │ + ldrdeq r2, [r3, -ip]! │ │ │ │ @ instruction: 0xfffd36b8 │ │ │ │ - tsteq r3, r4, lsr #1 │ │ │ │ + tsteq r3, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169fa8 <__cxa_atexit@plt+0x15e008> │ │ │ │ ldr r2, [pc, #92] @ 169fc4 <__cxa_atexit@plt+0x15e024> │ │ │ │ @@ -358405,17 +358405,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 169fcc <__cxa_atexit@plt+0x15e02c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01232274 │ │ │ │ + @ instruction: 0x01232254 │ │ │ │ @ instruction: 0xfffd3630 │ │ │ │ - tsteq r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x01133ffc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16a030 <__cxa_atexit@plt+0x15e090> │ │ │ │ ldr r2, [pc, #92] @ 16a04c <__cxa_atexit@plt+0x15e0ac> │ │ │ │ @@ -358439,17 +358439,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16a054 <__cxa_atexit@plt+0x15e0b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012321ec │ │ │ │ + smlawteq r3, ip, r1, r2 │ │ │ │ @ instruction: 0xfffd35a8 │ │ │ │ - @ instruction: 0x01133f94 │ │ │ │ + tsteq r3, r4, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358477,15 +358477,15 @@ │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str ip, [r3, #28] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01232430 │ │ │ │ + @ instruction: 0x01232410 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -358709,18 +358709,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01231e3c │ │ │ │ + @ instruction: 0x01231e1c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffd319c │ │ │ │ - tsteq r3, r4, ror #22 │ │ │ │ + tsteq r3, r4, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -358789,18 +358789,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01231d00 │ │ │ │ + @ instruction: 0x01231ce0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffd305c │ │ │ │ - tsteq r3, r4, lsr #20 │ │ │ │ + tsteq r3, r4, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -358867,18 +358867,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r8, r0 │ │ │ │ bx r1 │ │ │ │ - smlawteq r3, r0, fp, r1 │ │ │ │ + @ instruction: 0x01231ba0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffd2f24 │ │ │ │ - tsteq r3, ip, ror #17 │ │ │ │ + tsteq r3, ip, asr #17 │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -358959,22 +358959,22 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ - smlawbeq r3, ip, sl, r1 │ │ │ │ + @ instruction: 0x01231a6c │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffd2db4 │ │ │ │ - tsteq r3, r0, lsl #15 │ │ │ │ - ldrheq r4, [r3, -r4] │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ + @ instruction: 0x01134094 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16a920 <__cxa_atexit@plt+0x15e980> │ │ │ │ add r9, r5, #16 │ │ │ │ ldr lr, [r5] │ │ │ │ @@ -359013,15 +359013,15 @@ │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - tsteq r3, r8, asr #31 │ │ │ │ + tsteq r3, r8, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16a9a8 <__cxa_atexit@plt+0x15ea08> │ │ │ │ ldr r2, [pc, #76] @ 16a9b4 <__cxa_atexit@plt+0x15ea14> │ │ │ │ @@ -359042,15 +359042,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01231868 │ │ │ │ + @ instruction: 0x01231848 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16a9e0 <__cxa_atexit@plt+0x15ea40> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -359074,15 +359074,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 16aa3c <__cxa_atexit@plt+0x15ea9c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012318a4 │ │ │ │ + smlawbeq r3, r4, r8, r1 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16aaa4 <__cxa_atexit@plt+0x15eb04> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -359104,15 +359104,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01231768 │ │ │ │ + @ instruction: 0x01231748 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16aad8 <__cxa_atexit@plt+0x15eb38> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -359143,15 +359143,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0123176c │ │ │ │ + @ instruction: 0x0123174c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16abd0 <__cxa_atexit@plt+0x15ec30> │ │ │ │ ldr lr, [pc, #124] @ 16abec <__cxa_atexit@plt+0x15ec4c> │ │ │ │ @@ -359184,18 +359184,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16abfc <__cxa_atexit@plt+0x15ec5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123165c │ │ │ │ - @ instruction: 0x01231664 │ │ │ │ + @ instruction: 0x0123163c │ │ │ │ + @ instruction: 0x01231644 │ │ │ │ @ instruction: 0xfffd2998 │ │ │ │ - @ instruction: 0x011333f0 │ │ │ │ + @ instruction: 0x011333d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359233,18 +359233,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16acc0 <__cxa_atexit@plt+0x15ed20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01231598 │ │ │ │ - @ instruction: 0x012315a0 │ │ │ │ + @ instruction: 0x01231578 │ │ │ │ + smlawbeq r3, r0, r5, r1 │ │ │ │ @ instruction: 0xfffd28d4 │ │ │ │ - tsteq r3, ip, lsr #6 │ │ │ │ + tsteq r3, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359282,18 +359282,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16ad84 <__cxa_atexit@plt+0x15ede4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r3, -r4]! │ │ │ │ - ldrdeq r1, [r3, -ip]! │ │ │ │ + @ instruction: 0x012314b4 │ │ │ │ + @ instruction: 0x012314bc │ │ │ │ @ instruction: 0xfffd2810 │ │ │ │ - tsteq r3, r8, ror #4 │ │ │ │ + tsteq r3, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359331,18 +359331,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16ae48 <__cxa_atexit@plt+0x15eea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01231410 │ │ │ │ - @ instruction: 0x01231418 │ │ │ │ + strdeq r1, [r3, -r0]! │ │ │ │ + strdeq r1, [r3, -r8]! │ │ │ │ @ instruction: 0xfffd274c │ │ │ │ - tsteq r3, r4, lsr #3 │ │ │ │ + tsteq r3, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359380,18 +359380,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16af0c <__cxa_atexit@plt+0x15ef6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0123134c │ │ │ │ - @ instruction: 0x01231354 │ │ │ │ + @ instruction: 0x0123132c │ │ │ │ + @ instruction: 0x01231334 │ │ │ │ @ instruction: 0xfffd2688 │ │ │ │ - tsteq r3, r0, ror #1 │ │ │ │ + tsteq r3, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359429,18 +359429,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16afd0 <__cxa_atexit@plt+0x15f030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r3, r8, r2, r1 │ │ │ │ - @ instruction: 0x01231290 │ │ │ │ + @ instruction: 0x01231268 │ │ │ │ + @ instruction: 0x01231270 │ │ │ │ @ instruction: 0xfffd25c4 │ │ │ │ - tsteq r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x01132ffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359478,18 +359478,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16b094 <__cxa_atexit@plt+0x15f0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r3, r4, r1, r1 │ │ │ │ - smlawteq r3, ip, r1, r1 │ │ │ │ + @ instruction: 0x012311a4 │ │ │ │ + @ instruction: 0x012311ac │ │ │ │ @ instruction: 0xfffd2500 │ │ │ │ - tsteq r3, r8, asr pc │ │ │ │ + tsteq r3, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359502,15 +359502,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123110c │ │ │ │ + @ instruction: 0x012310ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16b148 <__cxa_atexit@plt+0x15f1a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -359534,15 +359534,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq r1, [r3, -r8]! │ │ │ │ + @ instruction: 0x01231098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16b1d0 <__cxa_atexit@plt+0x15f230> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -359568,15 +359568,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01231038 │ │ │ │ + @ instruction: 0x01231018 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16b25c <__cxa_atexit@plt+0x15f2bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -359603,15 +359603,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01230fb0 │ │ │ │ + @ instruction: 0x01230f90 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16b2ec <__cxa_atexit@plt+0x15f34c> │ │ │ │ @@ -359639,15 +359639,15 @@ │ │ │ │ b 16b2fc <__cxa_atexit@plt+0x15f35c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01230f1c │ │ │ │ + strdeq r0, [r3, -ip]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16b384 <__cxa_atexit@plt+0x15f3e4> │ │ │ │ @@ -359676,15 +359676,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16b394 <__cxa_atexit@plt+0x15f3f4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01230e94 │ │ │ │ + @ instruction: 0x01230e74 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -359716,15 +359716,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16b434 <__cxa_atexit@plt+0x15f494> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r3, -ip]! │ │ │ │ + ldrdeq r0, [r3, -ip]! │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -359789,15 +359789,15 @@ │ │ │ │ b 16b570 <__cxa_atexit@plt+0x15f5d0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq r0, [r3, -r4]! │ │ │ │ + @ instruction: 0x01230cb4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #152] @ 16b610 <__cxa_atexit@plt+0x15f670> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ @@ -359833,17 +359833,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 16b61c <__cxa_atexit@plt+0x15f67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01230c20 │ │ │ │ + @ instruction: 0x01230c00 │ │ │ │ @ instruction: 0xfffd1f68 │ │ │ │ - tsteq r3, ip, asr #19 │ │ │ │ + tsteq r3, ip, lsr #19 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 16b760 <__cxa_atexit@plt+0x15f7c0> │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -359953,15 +359953,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01230a28 │ │ │ │ + @ instruction: 0x01230a08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -360073,20 +360073,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012308bc │ │ │ │ - @ instruction: 0x01230918 │ │ │ │ + @ instruction: 0x0123089c │ │ │ │ + strdeq r0, [r3, -r8]! │ │ │ │ @ instruction: 0xfffff148 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x0123094c │ │ │ │ + @ instruction: 0x0123092c │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ @@ -360135,15 +360135,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffefec │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0x01230838 │ │ │ │ + @ instruction: 0x01230818 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16bb80 <__cxa_atexit@plt+0x15fbe0> │ │ │ │ @@ -360187,15 +360187,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r3, -r0]! @ │ │ │ │ + @ instruction: 0x012306b0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16bbcc <__cxa_atexit@plt+0x15fc2c> │ │ │ │ mov r8, r7 │ │ │ │ @@ -360220,16 +360220,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r3, -r4]! │ │ │ │ - tsteq r3, r0, ror r4 │ │ │ │ + @ instruction: 0x012305b4 │ │ │ │ + tsteq r3, r0, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16bc98 <__cxa_atexit@plt+0x15fcf8> │ │ │ │ @@ -360255,15 +360255,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, ip, ror #7 │ │ │ │ + tsteq r3, ip, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16bcd8 <__cxa_atexit@plt+0x15fd38> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360286,16 +360286,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smulwbeq r3, r8, r5 │ │ │ │ - tsteq r3, r8, ror #6 │ │ │ │ + smlawbeq r3, r8, r5, r0 │ │ │ │ + tsteq r3, r8, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 16bdec <__cxa_atexit@plt+0x15fe4c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -360344,17 +360344,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01230518 │ │ │ │ + strdeq r0, [r3, -r8]! │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r0, lsl #5 │ │ │ │ + tsteq r3, r0, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 16be90 <__cxa_atexit@plt+0x15fef0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -360380,15 +360380,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01230464 │ │ │ │ + @ instruction: 0x01230444 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360402,16 +360402,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r0, [r3, -r8]! │ │ │ │ - @ instruction: 0x01132198 │ │ │ │ + @ instruction: 0x012303b8 │ │ │ │ + tsteq r3, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360443,15 +360443,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffe8e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldrsheq r2, [r3, -r8] │ │ │ │ + ldrsbeq r2, [r3, -r8] │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ mov ip, fp │ │ │ │ @@ -360495,20 +360495,20 @@ │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe978 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r3, ip, lsr #17 │ │ │ │ + tsteq r3, ip, lsl #17 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16c090 <__cxa_atexit@plt+0x1600f0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - tsteq r3, ip, ror #16 │ │ │ │ + tsteq r3, ip, asr #16 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16c198 <__cxa_atexit@plt+0x1601f8> │ │ │ │ @@ -360601,18 +360601,18 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffe850 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ - tsteq r3, r8, asr r7 │ │ │ │ - smlawteq r3, ip, r0, r0 │ │ │ │ - @ instruction: 0x01230114 │ │ │ │ + tsteq r3, r0, lsl #14 │ │ │ │ + tsteq r3, r8, lsr r7 │ │ │ │ + smulwbeq r3, ip, r0 │ │ │ │ + strdeq r0, [r3, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16c264 <__cxa_atexit@plt+0x1602c4> │ │ │ │ @@ -360624,19 +360624,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq pc, [r2, -r8]! │ │ │ │ - @ instruction: 0x01230040 │ │ │ │ + ldrdeq pc, [r2, -r8]! │ │ │ │ + @ instruction: 0x01230020 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16c420 <__cxa_atexit@plt+0x160480> │ │ │ │ - tsteq r3, r4, ror r6 │ │ │ │ + tsteq r3, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16c2e0 <__cxa_atexit@plt+0x160340> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -360725,18 +360725,18 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffd894 │ │ │ │ - @ instruction: 0x011324fc │ │ │ │ + @ instruction: 0x011324dc │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - tsteq r3, r4, ror #9 │ │ │ │ + tsteq r3, r4, asr #9 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -360797,18 +360797,18 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x0123003c │ │ │ │ + @ instruction: 0x0123001c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0x011323f8 │ │ │ │ + @ instruction: 0x011323d8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16c568 <__cxa_atexit@plt+0x1605c8> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 16c578 <__cxa_atexit@plt+0x1605d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -360819,15 +360819,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16c57c <__cxa_atexit@plt+0x1605dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x0113239c │ │ │ │ + tsteq r3, ip, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16c600 <__cxa_atexit@plt+0x160660> │ │ │ │ ldr lr, [pc, #124] @ 16c61c <__cxa_atexit@plt+0x16067c> │ │ │ │ @@ -360860,18 +360860,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16c62c <__cxa_atexit@plt+0x16068c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq CPSR_x, ip, lsr #24 │ │ │ │ - msreq CPSR_x, r4, lsr ip │ │ │ │ + msreq CPSR_x, ip, lsl #24 │ │ │ │ + msreq CPSR_x, r4, lsl ip │ │ │ │ @ instruction: 0xfffd0f68 │ │ │ │ - tsteq r3, r0, asr #19 │ │ │ │ + tsteq r3, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -360912,15 +360912,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ msreq LR_svc, r8 │ │ │ │ msreq LR_svc, r0 │ │ │ │ @ instruction: 0xfffd0ea4 │ │ │ │ - @ instruction: 0x011318fc │ │ │ │ + @ instruction: 0x011318dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -360958,18 +360958,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16c7b4 <__cxa_atexit@plt+0x160814> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq R10_usr, r4 │ │ │ │ - msreq R10_usr, ip │ │ │ │ + smlawbeq r2, r4, sl, pc @ │ │ │ │ + smlawbeq r2, ip, sl, pc @ │ │ │ │ @ instruction: 0xfffd0de0 │ │ │ │ - tsteq r3, r8, lsr r8 │ │ │ │ + tsteq r3, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361007,18 +361007,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16c878 <__cxa_atexit@plt+0x1608d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq CPSR_x, r0, ror #19 │ │ │ │ - msreq CPSR_x, r8, ror #19 │ │ │ │ + smlawteq r2, r0, r9, pc @ │ │ │ │ + smlawteq r2, r8, r9, pc @ │ │ │ │ @ instruction: 0xfffd0d1c │ │ │ │ - tsteq r3, r4, ror r7 │ │ │ │ + tsteq r3, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361056,18 +361056,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16c93c <__cxa_atexit@plt+0x16099c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq CPSR_x, ip, lsl r9 │ │ │ │ - msreq CPSR_x, r4, lsr #18 │ │ │ │ + strdeq pc, [r2, -ip]! │ │ │ │ + msreq CPSR_x, r4, lsl #18 │ │ │ │ @ instruction: 0xfffd0c58 │ │ │ │ - @ instruction: 0x011316b0 │ │ │ │ + @ instruction: 0x01131690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361105,18 +361105,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16ca00 <__cxa_atexit@plt+0x160a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq CPSR_x, r8, asr r8 │ │ │ │ - msreq CPSR_x, r0, ror #16 │ │ │ │ + msreq CPSR_x, r8, lsr r8 │ │ │ │ + msreq CPSR_x, r0, asr #16 │ │ │ │ @ instruction: 0xfffd0b94 │ │ │ │ - tsteq r3, ip, ror #11 │ │ │ │ + tsteq r3, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361157,15 +361157,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ msreq LR_svc, r4 │ │ │ │ msreq LR_svc, ip │ │ │ │ @ instruction: 0xfffd0ad0 │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ + tsteq r3, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361203,18 +361203,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16cb88 <__cxa_atexit@plt+0x160be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq pc, [r2, -r0]! │ │ │ │ - ldrdeq pc, [r2, -r8]! │ │ │ │ + msreq R10_usr, r0 │ │ │ │ + msreq R10_usr, r8 │ │ │ │ @ instruction: 0xfffd0a0c │ │ │ │ - tsteq r3, r4, ror #8 │ │ │ │ + tsteq r3, r4, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361252,18 +361252,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16cc4c <__cxa_atexit@plt+0x160cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - msreq R10_usr, ip │ │ │ │ - msreq R10_usr, r4 │ │ │ │ + msreq CPSR_x, ip, ror #11 │ │ │ │ + strdeq pc, [r2, -r4]! │ │ │ │ @ instruction: 0xfffd0948 │ │ │ │ - tsteq r3, r0, lsr #7 │ │ │ │ + tsteq r3, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -361276,15 +361276,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_x, r4, asr r5 │ │ │ │ + msreq CPSR_x, r4, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16cd00 <__cxa_atexit@plt+0x160d60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -361308,15 +361308,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq CPSR_x, r0, lsl #10 │ │ │ │ + msreq CPSR_x, r0, ror #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16cd88 <__cxa_atexit@plt+0x160de8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -361342,15 +361342,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlawbeq r2, r0, r4, pc @ │ │ │ │ + msreq CPSR_x, r0, ror #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ce14 <__cxa_atexit@plt+0x160e74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -361377,15 +361377,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strdeq pc, [r2, -r8]! │ │ │ │ + ldrdeq pc, [r2, -r8]! │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16cea4 <__cxa_atexit@plt+0x160f04> │ │ │ │ @@ -361450,15 +361450,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16cf4c <__cxa_atexit@plt+0x160fac> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r2, -ip]! │ │ │ │ + msreq R10_usr, ip │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -361534,15 +361534,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16d09c <__cxa_atexit@plt+0x1610fc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_x, r4, lsr #3 │ │ │ │ + smlawbeq r2, r4, r1, pc @ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -361618,15 +361618,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 16d1ec <__cxa_atexit@plt+0x16124c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_x, r8, rrx │ │ │ │ + msreq CPSR_x, r8, asr #32 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -361647,15 +361647,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16d26c <__cxa_atexit@plt+0x1612cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, ip, lsr #13 │ │ │ │ + tsteq r3, ip, lsl #13 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16d3f4 <__cxa_atexit@plt+0x161454> │ │ │ │ @@ -361777,16 +361777,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq lr, [r2, -r4]! │ │ │ │ - @ instruction: 0x0122ee3c │ │ │ │ + ldrdeq lr, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122ee1c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16dee8 <__cxa_atexit@plt+0x161f48> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -361812,17 +361812,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16d508 <__cxa_atexit@plt+0x161568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ed38 │ │ │ │ + @ instruction: 0x0122ed18 │ │ │ │ @ instruction: 0xfffd00f4 │ │ │ │ - tsteq r3, r0, ror #21 │ │ │ │ + tsteq r3, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d56c <__cxa_atexit@plt+0x1615cc> │ │ │ │ ldr r2, [pc, #92] @ 16d588 <__cxa_atexit@plt+0x1615e8> │ │ │ │ @@ -361846,17 +361846,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16d590 <__cxa_atexit@plt+0x1615f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ecb0 │ │ │ │ + @ instruction: 0x0122ec90 │ │ │ │ @ instruction: 0xfffd006c │ │ │ │ - tsteq r3, r8, asr sl │ │ │ │ + tsteq r3, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d5f4 <__cxa_atexit@plt+0x161654> │ │ │ │ ldr r2, [pc, #92] @ 16d610 <__cxa_atexit@plt+0x161670> │ │ │ │ @@ -361880,17 +361880,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16d618 <__cxa_atexit@plt+0x161678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ec28 │ │ │ │ + @ instruction: 0x0122ec08 │ │ │ │ @ instruction: 0xfffcffe4 │ │ │ │ - @ instruction: 0x011309d0 │ │ │ │ + @ instruction: 0x011309b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d67c <__cxa_atexit@plt+0x1616dc> │ │ │ │ ldr r2, [pc, #92] @ 16d698 <__cxa_atexit@plt+0x1616f8> │ │ │ │ @@ -361914,17 +361914,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16d6a0 <__cxa_atexit@plt+0x161700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122eba0 │ │ │ │ + smlawbeq r2, r0, fp, lr │ │ │ │ @ instruction: 0xfffcff5c │ │ │ │ - tsteq r3, r8, asr #18 │ │ │ │ + tsteq r3, r8, lsr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ @@ -361954,15 +361954,15 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - ldrdeq lr, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122edb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ @@ -362182,18 +362182,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122e804 │ │ │ │ + @ instruction: 0x0122e7e4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffcfb58 │ │ │ │ - tsteq r3, r0, lsr #10 │ │ │ │ + tsteq r3, r0, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -362267,18 +362267,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122e6b0 │ │ │ │ + @ instruction: 0x0122e690 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffcfa04 │ │ │ │ - tsteq r3, ip, asr #7 │ │ │ │ + tsteq r3, ip, lsr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -362352,18 +362352,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122e55c │ │ │ │ + @ instruction: 0x0122e53c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffcf8b0 │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ + tsteq r3, r8, asr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -362436,18 +362436,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122e408 │ │ │ │ + @ instruction: 0x0122e3e8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffcf760 │ │ │ │ - tsteq r3, r8, lsr #2 │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -362534,22 +362534,22 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ - smlawteq r2, r4, r2, lr │ │ │ │ + @ instruction: 0x0122e2a4 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffcf5d8 │ │ │ │ - tstpeq r2, r4, lsr #31 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011308f8 │ │ │ │ + tstpeq r2, r4, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011308d8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16e0fc <__cxa_atexit@plt+0x16215c> │ │ │ │ add sl, r5, #12 │ │ │ │ str fp, [sp] │ │ │ │ @@ -362588,15 +362588,15 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ andeq r1, r0, r8, lsr #14 │ │ │ │ - tsteq r3, ip, lsl #16 │ │ │ │ + tsteq r3, ip, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16e184 <__cxa_atexit@plt+0x1621e4> │ │ │ │ ldr r2, [pc, #76] @ 16e190 <__cxa_atexit@plt+0x1621f0> │ │ │ │ @@ -362617,15 +362617,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq r2, ip, r0, lr │ │ │ │ + @ instruction: 0x0122e06c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16e1bc <__cxa_atexit@plt+0x16221c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -362649,15 +362649,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 16e218 <__cxa_atexit@plt+0x162278> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r2, r8, r0, lr │ │ │ │ + @ instruction: 0x0122e0a8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e280 <__cxa_atexit@plt+0x1622e0> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -362679,15 +362679,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawbeq r2, ip, pc, sp @ │ │ │ │ + @ instruction: 0x0122df6c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16e2b4 <__cxa_atexit@plt+0x162314> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -362718,15 +362718,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122df90 │ │ │ │ + @ instruction: 0x0122df70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16e3ac <__cxa_atexit@plt+0x16240c> │ │ │ │ ldr lr, [pc, #124] @ 16e3c8 <__cxa_atexit@plt+0x162428> │ │ │ │ @@ -362759,18 +362759,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e3d8 <__cxa_atexit@plt+0x162438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r2, r0, lr, sp │ │ │ │ - smlawbeq r2, r8, lr, sp │ │ │ │ + @ instruction: 0x0122de60 │ │ │ │ + @ instruction: 0x0122de68 │ │ │ │ @ instruction: 0xfffcf1bc │ │ │ │ - tstpeq r2, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0112fbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -362808,18 +362808,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e49c <__cxa_atexit@plt+0x1624fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122ddbc │ │ │ │ - smlawteq r2, r4, sp, sp │ │ │ │ + @ instruction: 0x0122dd9c │ │ │ │ + @ instruction: 0x0122dda4 │ │ │ │ @ instruction: 0xfffcf0f8 │ │ │ │ - tstpeq r2, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -362857,18 +362857,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e560 <__cxa_atexit@plt+0x1625c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq sp, [r2, -r8]! │ │ │ │ - @ instruction: 0x0122dd00 │ │ │ │ + ldrdeq sp, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122dce0 │ │ │ │ @ instruction: 0xfffcf034 │ │ │ │ - tstpeq r2, ip, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -362906,18 +362906,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e624 <__cxa_atexit@plt+0x162684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122dc34 │ │ │ │ - @ instruction: 0x0122dc3c │ │ │ │ + @ instruction: 0x0122dc14 │ │ │ │ + @ instruction: 0x0122dc1c │ │ │ │ @ instruction: 0xfffcef70 │ │ │ │ - tstpeq r2, r8, asr #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -362955,18 +362955,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e6e8 <__cxa_atexit@plt+0x162748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122db70 │ │ │ │ - @ instruction: 0x0122db78 │ │ │ │ + @ instruction: 0x0122db50 │ │ │ │ + @ instruction: 0x0122db58 │ │ │ │ @ instruction: 0xfffceeac │ │ │ │ - tstpeq r2, r4, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -363004,18 +363004,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e7ac <__cxa_atexit@plt+0x16280c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122daac │ │ │ │ - @ instruction: 0x0122dab4 │ │ │ │ + smlawbeq r2, ip, sl, sp │ │ │ │ + @ instruction: 0x0122da94 │ │ │ │ @ instruction: 0xfffcede8 │ │ │ │ - tstpeq r2, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -363053,18 +363053,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e870 <__cxa_atexit@plt+0x1628d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122d9e8 │ │ │ │ - strdeq sp, [r2, -r0]! │ │ │ │ + smlawteq r2, r8, r9, sp │ │ │ │ + ldrdeq sp, [r2, -r0]! │ │ │ │ @ instruction: 0xfffced24 │ │ │ │ - tstpeq r2, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, asr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -363102,18 +363102,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16e934 <__cxa_atexit@plt+0x162994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122d924 │ │ │ │ - @ instruction: 0x0122d92c │ │ │ │ + @ instruction: 0x0122d904 │ │ │ │ + @ instruction: 0x0122d90c │ │ │ │ @ instruction: 0xfffcec60 │ │ │ │ - @ instruction: 0x0112f6b8 │ │ │ │ + @ instruction: 0x0112f698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -363126,15 +363126,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d86c │ │ │ │ + @ instruction: 0x0122d84c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e9e8 <__cxa_atexit@plt+0x162a48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -363158,15 +363158,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0122d818 │ │ │ │ + strdeq sp, [r2, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ea70 <__cxa_atexit@plt+0x162ad0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -363192,15 +363192,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0122d798 │ │ │ │ + @ instruction: 0x0122d778 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16eafc <__cxa_atexit@plt+0x162b5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -363227,15 +363227,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0122d710 │ │ │ │ + strdeq sp, [r2, -r0]! │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16eb8c <__cxa_atexit@plt+0x162bec> │ │ │ │ @@ -363263,15 +363263,15 @@ │ │ │ │ b 16eb9c <__cxa_atexit@plt+0x162bfc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0122d67c │ │ │ │ + @ instruction: 0x0122d65c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16ec24 <__cxa_atexit@plt+0x162c84> │ │ │ │ @@ -363300,15 +363300,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16ec34 <__cxa_atexit@plt+0x162c94> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r2, -r4]! │ │ │ │ + ldrdeq sp, [r2, -r4]! │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -363340,15 +363340,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16ecd4 <__cxa_atexit@plt+0x162d34> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d55c │ │ │ │ + @ instruction: 0x0122d53c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -363384,15 +363384,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 16ed84 <__cxa_atexit@plt+0x162de4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d4bc │ │ │ │ + @ instruction: 0x0122d49c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -363461,15 +363461,15 @@ │ │ │ │ b 16eed0 <__cxa_atexit@plt+0x162f30> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlawbeq r2, r0, r3, sp │ │ │ │ + @ instruction: 0x0122d360 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #164] @ 16ef7c <__cxa_atexit@plt+0x162fdc> │ │ │ │ ldr r0, [r7, #15] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ @@ -363508,17 +363508,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 16ef88 <__cxa_atexit@plt+0x162fe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlawteq r2, r4, r2, sp │ │ │ │ + @ instruction: 0x0122d2a4 │ │ │ │ @ instruction: 0xfffce5fc │ │ │ │ - tstpeq r2, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #168 @ 0xa8 │ │ │ │ mov r8, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363638,15 +363638,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0122d094 │ │ │ │ + @ instruction: 0x0122d074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -363706,16 +363706,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r8, pc, ip @ │ │ │ │ - @ instruction: 0x0122d024 │ │ │ │ + @ instruction: 0x0122cfa8 │ │ │ │ + @ instruction: 0x0122d004 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363775,15 +363775,15 @@ │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xffffeefc │ │ │ │ - @ instruction: 0x0122cf78 │ │ │ │ + @ instruction: 0x0122cf58 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -363838,15 +363838,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122cdb0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16f4d8 <__cxa_atexit@plt+0x163538> │ │ │ │ mov r8, r7 │ │ │ │ @@ -363871,16 +363871,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r8, ip, ip │ │ │ │ - tsteq r2, r4, ror #22 │ │ │ │ + @ instruction: 0x0122cca8 │ │ │ │ + tsteq r2, r4, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16f5a4 <__cxa_atexit@plt+0x163604> │ │ │ │ @@ -363906,15 +363906,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, r0, ror #21 │ │ │ │ + tsteq r2, r0, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16f5e4 <__cxa_atexit@plt+0x163644> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -363937,16 +363937,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0122cc9c │ │ │ │ - tsteq r2, ip, asr sl │ │ │ │ + @ instruction: 0x0122cc7c │ │ │ │ + tsteq r2, ip, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 16f6f8 <__cxa_atexit@plt+0x163758> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -363995,17 +363995,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0122cc0c │ │ │ │ + @ instruction: 0x0122cbec │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r4, ror r9 │ │ │ │ + tsteq r2, r4, asr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 16f79c <__cxa_atexit@plt+0x1637fc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -364031,15 +364031,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122cb58 │ │ │ │ + @ instruction: 0x0122cb38 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364053,16 +364053,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r2, ip, sl, ip │ │ │ │ - tsteq r2, ip, lsl #17 │ │ │ │ + @ instruction: 0x0122caac │ │ │ │ + tsteq r2, ip, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364094,15 +364094,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - tsteq r2, ip, ror #15 │ │ │ │ + tsteq r2, ip, asr #15 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -364148,20 +364148,20 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0112efb4 │ │ │ │ + @ instruction: 0x0112ef94 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16f9a4 <__cxa_atexit@plt+0x163a04> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - tsteq r2, r8, ror pc │ │ │ │ + tsteq r2, r8, asr pc │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16fac4 <__cxa_atexit@plt+0x163b24> │ │ │ │ @@ -364261,18 +364261,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r2, r4, lsl lr │ │ │ │ - tsteq r2, ip, asr #28 │ │ │ │ - @ instruction: 0x0122c7a4 │ │ │ │ - @ instruction: 0x0122c7ec │ │ │ │ + @ instruction: 0x0112edf4 │ │ │ │ + tsteq r2, ip, lsr #28 │ │ │ │ + smlawbeq r2, r4, r7, ip │ │ │ │ + smlawteq r2, ip, r7, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fb94 <__cxa_atexit@plt+0x163bf4> │ │ │ │ @@ -364284,19 +364284,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r2, r8, r6, ip │ │ │ │ - @ instruction: 0x0122c710 │ │ │ │ + @ instruction: 0x0122c6a8 │ │ │ │ + strdeq ip, [r2, -r0]! │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16fd28 <__cxa_atexit@plt+0x163d88> │ │ │ │ - tsteq r2, r4, ror #26 │ │ │ │ + tsteq r2, r4, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp ip, fp │ │ │ │ bcc 16fbf8 <__cxa_atexit@plt+0x163c58> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -364375,18 +364375,18 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffd5b8 │ │ │ │ - tsteq r2, r4, lsl ip │ │ │ │ + @ instruction: 0x0112ebf4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - @ instruction: 0x0112ebfc │ │ │ │ + @ instruction: 0x0112ebdc │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ mov ip, sl │ │ │ │ @@ -364452,16 +364452,16 @@ │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, ip} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strdeq ip, [r2, -r8]! │ │ │ │ - tsteq r2, r4, lsl #22 │ │ │ │ + ldrdeq ip, [r2, -r8]! │ │ │ │ + tsteq r2, r4, ror #21 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16fe7c <__cxa_atexit@plt+0x163edc> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 16fe8c <__cxa_atexit@plt+0x163eec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -364472,15 +364472,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16fe90 <__cxa_atexit@plt+0x163ef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r2, r8, lsr #21 │ │ │ │ + tsteq r2, r8, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16ff14 <__cxa_atexit@plt+0x163f74> │ │ │ │ ldr lr, [pc, #124] @ 16ff30 <__cxa_atexit@plt+0x163f90> │ │ │ │ @@ -364513,18 +364513,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 16ff40 <__cxa_atexit@plt+0x163fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122c318 │ │ │ │ - @ instruction: 0x0122c320 │ │ │ │ + strdeq ip, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122c300 │ │ │ │ @ instruction: 0xfffcd654 │ │ │ │ - tsteq r2, ip, lsr #1 │ │ │ │ + tsteq r2, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364562,18 +364562,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 170004 <__cxa_atexit@plt+0x164064> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122c254 │ │ │ │ - @ instruction: 0x0122c25c │ │ │ │ + @ instruction: 0x0122c234 │ │ │ │ + @ instruction: 0x0122c23c │ │ │ │ @ instruction: 0xfffcd590 │ │ │ │ - tsteq r2, r8, ror #31 │ │ │ │ + tsteq r2, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364611,18 +364611,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1700c8 <__cxa_atexit@plt+0x164128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122c190 │ │ │ │ - @ instruction: 0x0122c198 │ │ │ │ + @ instruction: 0x0122c170 │ │ │ │ + @ instruction: 0x0122c178 │ │ │ │ @ instruction: 0xfffcd4cc │ │ │ │ - tsteq r2, r4, lsr #30 │ │ │ │ + tsteq r2, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364660,18 +364660,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 17018c <__cxa_atexit@plt+0x1641ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r2, ip, r0, ip │ │ │ │ - ldrdeq ip, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122c0ac │ │ │ │ + strheq ip, [r2, -r4]! │ │ │ │ @ instruction: 0xfffcd408 │ │ │ │ - tsteq r2, r0, ror #28 │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364709,18 +364709,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 170250 <__cxa_atexit@plt+0x1642b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122c008 │ │ │ │ - @ instruction: 0x0122c010 │ │ │ │ + @ instruction: 0x0122bfe8 │ │ │ │ + strdeq fp, [r2, -r0]! │ │ │ │ @ instruction: 0xfffcd344 │ │ │ │ - @ instruction: 0x0112dd9c │ │ │ │ + tsteq r2, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364758,18 +364758,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 170314 <__cxa_atexit@plt+0x164374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122bf44 │ │ │ │ - @ instruction: 0x0122bf4c │ │ │ │ + @ instruction: 0x0122bf24 │ │ │ │ + @ instruction: 0x0122bf2c │ │ │ │ @ instruction: 0xfffcd280 │ │ │ │ - @ instruction: 0x0112dcd8 │ │ │ │ + @ instruction: 0x0112dcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364807,18 +364807,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1703d8 <__cxa_atexit@plt+0x164438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r2, r0, lr, fp │ │ │ │ - smlawbeq r2, r8, lr, fp │ │ │ │ + @ instruction: 0x0122be60 │ │ │ │ + @ instruction: 0x0122be68 │ │ │ │ @ instruction: 0xfffcd1bc │ │ │ │ - tsteq r2, r4, lsl ip │ │ │ │ + @ instruction: 0x0112dbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364856,18 +364856,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 17049c <__cxa_atexit@plt+0x1644fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122bdbc │ │ │ │ - smlawteq r2, r4, sp, fp │ │ │ │ + @ instruction: 0x0122bd9c │ │ │ │ + @ instruction: 0x0122bda4 │ │ │ │ @ instruction: 0xfffcd0f8 │ │ │ │ - tsteq r2, r0, asr fp │ │ │ │ + tsteq r2, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364905,18 +364905,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 170560 <__cxa_atexit@plt+0x1645c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq fp, [r2, -r8]! │ │ │ │ - @ instruction: 0x0122bd00 │ │ │ │ + ldrdeq fp, [r2, -r8]! │ │ │ │ + @ instruction: 0x0122bce0 │ │ │ │ @ instruction: 0xfffcd034 │ │ │ │ - tsteq r2, ip, lsl #21 │ │ │ │ + tsteq r2, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364954,18 +364954,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 170624 <__cxa_atexit@plt+0x164684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122bc34 │ │ │ │ - @ instruction: 0x0122bc3c │ │ │ │ + @ instruction: 0x0122bc14 │ │ │ │ + @ instruction: 0x0122bc1c │ │ │ │ @ instruction: 0xfffccf70 │ │ │ │ - tsteq r2, r8, asr #19 │ │ │ │ + tsteq r2, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -364978,15 +364978,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122bb7c │ │ │ │ + @ instruction: 0x0122bb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1706d8 <__cxa_atexit@plt+0x164738> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -365010,15 +365010,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0122bb28 │ │ │ │ + @ instruction: 0x0122bb08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 170760 <__cxa_atexit@plt+0x1647c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -365044,15 +365044,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0122baa8 │ │ │ │ + smlawbeq r2, r8, sl, fp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1707ec <__cxa_atexit@plt+0x16484c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -365079,15 +365079,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0122ba20 │ │ │ │ + @ instruction: 0x0122ba00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17087c <__cxa_atexit@plt+0x1648dc> │ │ │ │ @@ -365115,15 +365115,15 @@ │ │ │ │ b 17088c <__cxa_atexit@plt+0x1648ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - smlawbeq r2, ip, r9, fp │ │ │ │ + @ instruction: 0x0122b96c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 170914 <__cxa_atexit@plt+0x164974> │ │ │ │ @@ -365152,15 +365152,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 170924 <__cxa_atexit@plt+0x164984> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b904 │ │ │ │ + @ instruction: 0x0122b8e4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -365192,15 +365192,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1709c4 <__cxa_atexit@plt+0x164a24> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b86c │ │ │ │ + @ instruction: 0x0122b84c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -365236,15 +365236,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 170a74 <__cxa_atexit@plt+0x164ad4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r7, fp │ │ │ │ + @ instruction: 0x0122b7ac │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -365282,15 +365282,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 170b2c <__cxa_atexit@plt+0x164b8c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b71c │ │ │ │ + strdeq fp, [r2, -ip]! │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -365379,15 +365379,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 170cb0 <__cxa_atexit@plt+0x164d10> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b5b4 │ │ │ │ + @ instruction: 0x0122b594 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffff168 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365408,15 +365408,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 170d30 <__cxa_atexit@plt+0x164d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, lsl #24 │ │ │ │ + tsteq r2, r8, ror #23 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #196 @ 0xc4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 170ef4 <__cxa_atexit@plt+0x164f54> │ │ │ │ @@ -365554,16 +365554,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq fp, [r2, -r0]! │ │ │ │ - @ instruction: 0x0122b338 │ │ │ │ + ldrdeq fp, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122b318 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 171b60 <__cxa_atexit@plt+0x165bc0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -365589,17 +365589,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17100c <__cxa_atexit@plt+0x16506c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b234 │ │ │ │ + @ instruction: 0x0122b214 │ │ │ │ @ instruction: 0xfffcc5f0 │ │ │ │ - @ instruction: 0x0112cfdc │ │ │ │ + @ instruction: 0x0112cfbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 171070 <__cxa_atexit@plt+0x1650d0> │ │ │ │ ldr r2, [pc, #92] @ 17108c <__cxa_atexit@plt+0x1650ec> │ │ │ │ @@ -365623,17 +365623,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 171094 <__cxa_atexit@plt+0x1650f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b1ac │ │ │ │ + smlawbeq r2, ip, r1, fp │ │ │ │ @ instruction: 0xfffcc568 │ │ │ │ - tsteq r2, r4, asr pc │ │ │ │ + tsteq r2, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1710f8 <__cxa_atexit@plt+0x165158> │ │ │ │ ldr r2, [pc, #92] @ 171114 <__cxa_atexit@plt+0x165174> │ │ │ │ @@ -365657,17 +365657,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17111c <__cxa_atexit@plt+0x16517c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b124 │ │ │ │ + @ instruction: 0x0122b104 │ │ │ │ @ instruction: 0xfffcc4e0 │ │ │ │ - tsteq r2, ip, asr #29 │ │ │ │ + tsteq r2, ip, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 171180 <__cxa_atexit@plt+0x1651e0> │ │ │ │ ldr r2, [pc, #92] @ 17119c <__cxa_atexit@plt+0x1651fc> │ │ │ │ @@ -365691,17 +365691,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1711a4 <__cxa_atexit@plt+0x165204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b09c │ │ │ │ + @ instruction: 0x0122b07c │ │ │ │ @ instruction: 0xfffcc458 │ │ │ │ - tsteq r2, r4, asr #28 │ │ │ │ + tsteq r2, r4, lsr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ @@ -365733,15 +365733,15 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - ldrdeq fp, [r2, -r0]! │ │ │ │ + @ instruction: 0x0122b2b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ @@ -365974,18 +365974,18 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r4, ip, sl │ │ │ │ + @ instruction: 0x0122aca4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffcc018 │ │ │ │ - tsteq r2, r0, ror #19 │ │ │ │ + tsteq r2, r0, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -366062,18 +366062,18 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ab64 │ │ │ │ + @ instruction: 0x0122ab44 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffcbeb8 │ │ │ │ - tsteq r2, r0, lsl #17 │ │ │ │ + tsteq r2, r0, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -366143,18 +366143,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 1718b8 <__cxa_atexit@plt+0x165918> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122aa10 │ │ │ │ + strdeq sl, [r2, -r0]! │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffcbd68 │ │ │ │ - tsteq r2, ip, lsr r7 │ │ │ │ + tsteq r2, ip, lsl r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -366225,18 +366225,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 171a00 <__cxa_atexit@plt+0x165a60> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r8, sl │ │ │ │ + @ instruction: 0x0122a8ac │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffcbc20 │ │ │ │ - @ instruction: 0x0112c5f4 │ │ │ │ + @ instruction: 0x0112c5d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -366306,18 +366306,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 171b44 <__cxa_atexit@plt+0x165ba4> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, r7, sl │ │ │ │ + @ instruction: 0x0122a764 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffcbadc │ │ │ │ - @ instruction: 0x0112c4b0 │ │ │ │ + @ instruction: 0x0112c490 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -366408,22 +366408,22 @@ │ │ │ │ ldr r8, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ - @ instruction: 0x0122a648 │ │ │ │ + @ instruction: 0x0122a628 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffcb95c │ │ │ │ - tsteq r2, r0, lsr #6 │ │ │ │ - @ instruction: 0x0112cc94 │ │ │ │ + tsteq r2, r0, lsl #6 │ │ │ │ + tsteq r2, r4, ror ip │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ mov lr, fp │ │ │ │ cmp r3, r6 │ │ │ │ bcc 171da0 <__cxa_atexit@plt+0x165e00> │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -366470,15 +366470,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - tsteq r2, r8, lsl #23 │ │ │ │ + tsteq r2, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 171e2c <__cxa_atexit@plt+0x165e8c> │ │ │ │ ldr r2, [pc, #76] @ 171e38 <__cxa_atexit@plt+0x165e98> │ │ │ │ @@ -366499,15 +366499,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0122a3e4 │ │ │ │ + smlawteq r2, r4, r3, sl │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 171e64 <__cxa_atexit@plt+0x165ec4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366531,15 +366531,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 171ec0 <__cxa_atexit@plt+0x165f20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0122a420 │ │ │ │ + @ instruction: 0x0122a400 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 171f28 <__cxa_atexit@plt+0x165f88> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -366561,15 +366561,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0122a2e4 │ │ │ │ + smlawteq r2, r4, r2, sl │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 171f5c <__cxa_atexit@plt+0x165fbc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366600,15 +366600,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122a2e8 │ │ │ │ + smlawteq r2, r8, r2, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 172054 <__cxa_atexit@plt+0x1660b4> │ │ │ │ ldr lr, [pc, #124] @ 172070 <__cxa_atexit@plt+0x1660d0> │ │ │ │ @@ -366641,18 +366641,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172080 <__cxa_atexit@plt+0x1660e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq sl, [r2, -r8]! │ │ │ │ - @ instruction: 0x0122a1e0 │ │ │ │ + @ instruction: 0x0122a1b8 │ │ │ │ + smlawteq r2, r0, r1, sl │ │ │ │ @ instruction: 0xfffcb514 │ │ │ │ - tsteq r2, ip, ror #30 │ │ │ │ + tsteq r2, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366690,18 +366690,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172144 <__cxa_atexit@plt+0x1661a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122a114 │ │ │ │ - @ instruction: 0x0122a11c │ │ │ │ + strdeq sl, [r2, -r4]! │ │ │ │ + strdeq sl, [r2, -ip]! │ │ │ │ @ instruction: 0xfffcb450 │ │ │ │ - tsteq r2, r8, lsr #29 │ │ │ │ + tsteq r2, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366739,18 +366739,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172208 <__cxa_atexit@plt+0x166268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - qsubeq sl, r0, r2 │ │ │ │ - qsubeq sl, r8, r2 │ │ │ │ + @ instruction: 0x0122a030 │ │ │ │ + @ instruction: 0x0122a038 │ │ │ │ @ instruction: 0xfffcb38c │ │ │ │ - tsteq r2, r4, ror #27 │ │ │ │ + tsteq r2, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366788,18 +366788,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1722cc <__cxa_atexit@plt+0x16632c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r2, ip, pc, r9 @ │ │ │ │ - @ instruction: 0x01229f94 │ │ │ │ + @ instruction: 0x01229f6c │ │ │ │ + @ instruction: 0x01229f74 │ │ │ │ @ instruction: 0xfffcb2c8 │ │ │ │ - tsteq r2, r0, lsr #26 │ │ │ │ + tsteq r2, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366837,18 +366837,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172390 <__cxa_atexit@plt+0x1663f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r2, r8, lr, r9 │ │ │ │ - ldrdeq r9, [r2, -r0]! │ │ │ │ + @ instruction: 0x01229ea8 │ │ │ │ + @ instruction: 0x01229eb0 │ │ │ │ @ instruction: 0xfffcb204 │ │ │ │ - tsteq r2, ip, asr ip │ │ │ │ + tsteq r2, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366886,18 +366886,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172454 <__cxa_atexit@plt+0x1664b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01229e04 │ │ │ │ - @ instruction: 0x01229e0c │ │ │ │ + @ instruction: 0x01229de4 │ │ │ │ + @ instruction: 0x01229dec │ │ │ │ @ instruction: 0xfffcb140 │ │ │ │ - @ instruction: 0x0112bb98 │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366935,18 +366935,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 172518 <__cxa_atexit@plt+0x166578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01229d40 │ │ │ │ - @ instruction: 0x01229d48 │ │ │ │ + @ instruction: 0x01229d20 │ │ │ │ + @ instruction: 0x01229d28 │ │ │ │ @ instruction: 0xfffcb07c │ │ │ │ - @ instruction: 0x0112bad4 │ │ │ │ + @ instruction: 0x0112bab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366984,18 +366984,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1725dc <__cxa_atexit@plt+0x16663c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01229c7c │ │ │ │ - smlawbeq r2, r4, ip, r9 │ │ │ │ + @ instruction: 0x01229c5c │ │ │ │ + @ instruction: 0x01229c64 │ │ │ │ @ instruction: 0xfffcafb8 │ │ │ │ - tsteq r2, r0, lsl sl │ │ │ │ + @ instruction: 0x0112b9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -367033,18 +367033,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1726a0 <__cxa_atexit@plt+0x166700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01229bb8 │ │ │ │ - smlawteq r2, r0, fp, r9 │ │ │ │ + @ instruction: 0x01229b98 │ │ │ │ + @ instruction: 0x01229ba0 │ │ │ │ @ instruction: 0xfffcaef4 │ │ │ │ - tsteq r2, ip, asr #18 │ │ │ │ + tsteq r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -367057,15 +367057,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229b00 │ │ │ │ + @ instruction: 0x01229ae0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 172754 <__cxa_atexit@plt+0x1667b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -367089,15 +367089,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01229aac │ │ │ │ + smlawbeq r2, ip, sl, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1727dc <__cxa_atexit@plt+0x16683c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -367123,15 +367123,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01229a2c │ │ │ │ + @ instruction: 0x01229a0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 172868 <__cxa_atexit@plt+0x1668c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -367158,15 +367158,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x012299a4 │ │ │ │ + smlawbeq r2, r4, r9, r9 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1728f8 <__cxa_atexit@plt+0x166958> │ │ │ │ @@ -367194,15 +367194,15 @@ │ │ │ │ b 172908 <__cxa_atexit@plt+0x166968> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01229910 │ │ │ │ + strdeq r9, [r2, -r0]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 172990 <__cxa_atexit@plt+0x1669f0> │ │ │ │ @@ -367231,15 +367231,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1729a0 <__cxa_atexit@plt+0x166a00> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r8, r8, r9 │ │ │ │ + @ instruction: 0x01229868 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -367271,15 +367271,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 172a40 <__cxa_atexit@plt+0x166aa0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r2, -r0]! │ │ │ │ + ldrdeq r9, [r2, -r0]! │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -367315,15 +367315,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 172af0 <__cxa_atexit@plt+0x166b50> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229750 │ │ │ │ + @ instruction: 0x01229730 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -367361,15 +367361,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 172ba8 <__cxa_atexit@plt+0x166c08> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012296a0 │ │ │ │ + smlawbeq r2, r0, r6, r9 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -367448,15 +367448,15 @@ │ │ │ │ b 172d1c <__cxa_atexit@plt+0x166d7c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01229538 │ │ │ │ + @ instruction: 0x01229518 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #172] @ 172dd0 <__cxa_atexit@plt+0x166e30> │ │ │ │ ldr r0, [r7, #19] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ @@ -367497,17 +367497,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 172ddc <__cxa_atexit@plt+0x166e3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01229478 │ │ │ │ + @ instruction: 0x01229458 │ │ │ │ @ instruction: 0xfffca7a8 │ │ │ │ - tsteq r2, ip, lsl #4 │ │ │ │ + tsteq r2, ip, ror #3 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #188 @ 0xbc │ │ │ │ cmp r2, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ @@ -367638,15 +367638,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01229214 │ │ │ │ + strdeq r9, [r2, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -367708,16 +367708,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229140 │ │ │ │ - @ instruction: 0x0122919c │ │ │ │ + @ instruction: 0x01229120 │ │ │ │ + @ instruction: 0x0122917c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -367779,15 +367779,15 @@ │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ - strdeq r9, [r2, -r0]! │ │ │ │ + ldrdeq r9, [r2, -r0]! │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -367851,15 +367851,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228f38 │ │ │ │ + @ instruction: 0x01228f18 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17338c <__cxa_atexit@plt+0x1673ec> │ │ │ │ mov r8, r7 │ │ │ │ @@ -367884,16 +367884,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228e14 │ │ │ │ - @ instruction: 0x0112acb0 │ │ │ │ + strdeq r8, [r2, -r4]! │ │ │ │ + @ instruction: 0x0112ac90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 173458 <__cxa_atexit@plt+0x1674b8> │ │ │ │ @@ -367919,15 +367919,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, ip, lsr #24 │ │ │ │ + tsteq r2, ip, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 173498 <__cxa_atexit@plt+0x1674f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -367950,16 +367950,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01228de8 │ │ │ │ - tsteq r2, r8, lsr #23 │ │ │ │ + smlawteq r2, r8, sp, r8 │ │ │ │ + tsteq r2, r8, lsl #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1735ac <__cxa_atexit@plt+0x16760c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -368008,17 +368008,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01228d58 │ │ │ │ + @ instruction: 0x01228d38 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r0, asr #21 │ │ │ │ + tsteq r2, r0, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 173650 <__cxa_atexit@plt+0x1676b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -368044,15 +368044,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01228ca4 │ │ │ │ + smlawbeq r2, r4, ip, r8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368066,16 +368066,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01228c18 │ │ │ │ - @ instruction: 0x0112a9d8 │ │ │ │ + strdeq r8, [r2, -r8]! @ │ │ │ │ + @ instruction: 0x0112a9b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368107,15 +368107,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ andeq r0, r0, fp │ │ │ │ - tsteq r2, r8, lsr r9 │ │ │ │ + tsteq r2, r8, lsl r9 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -368160,20 +368160,20 @@ │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe644 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r2, r4, lsr #2 │ │ │ │ + tsteq r2, r4, lsl #2 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 173854 <__cxa_atexit@plt+0x1678b4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, fp │ │ │ │ - tsteq r2, r8, ror #1 │ │ │ │ + tsteq r2, r8, asr #1 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17398c <__cxa_atexit@plt+0x1679ec> │ │ │ │ @@ -368279,18 +368279,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffe4f0 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r2, ip, ror #30 │ │ │ │ - tsteq r2, r4, lsr #31 │ │ │ │ - ldrdeq r8, [r2, -ip]! │ │ │ │ - @ instruction: 0x01228924 │ │ │ │ + tsteq r2, ip, asr #30 │ │ │ │ + tsteq r2, r4, lsl #31 │ │ │ │ + @ instruction: 0x012288bc │ │ │ │ + @ instruction: 0x01228904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 173a5c <__cxa_atexit@plt+0x167abc> │ │ │ │ @@ -368302,19 +368302,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01228800 │ │ │ │ - @ instruction: 0x01228848 │ │ │ │ + @ instruction: 0x012287e0 │ │ │ │ + @ instruction: 0x01228828 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 173c3c <__cxa_atexit@plt+0x167c9c> │ │ │ │ - @ instruction: 0x0112aebc │ │ │ │ + @ instruction: 0x0112ae9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 173ae0 <__cxa_atexit@plt+0x167b40> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -368412,18 +368412,18 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffd168 │ │ │ │ - tsteq r2, r0, lsr #26 │ │ │ │ + tsteq r2, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, sl │ │ │ │ - tsteq r2, r8, lsl #26 │ │ │ │ + tsteq r2, r8, ror #25 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -368486,16 +368486,16 @@ │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x0122885c │ │ │ │ - tsteq r2, ip, lsl ip │ │ │ │ + @ instruction: 0x0122883c │ │ │ │ + @ instruction: 0x0112abfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 173dd0 <__cxa_atexit@plt+0x167e30> │ │ │ │ ldr lr, [pc, #124] @ 173dec <__cxa_atexit@plt+0x167e4c> │ │ │ │ @@ -368528,18 +368528,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 173dfc <__cxa_atexit@plt+0x167e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122845c │ │ │ │ - @ instruction: 0x01228464 │ │ │ │ + @ instruction: 0x0122843c │ │ │ │ + @ instruction: 0x01228444 │ │ │ │ @ instruction: 0xfffc9798 │ │ │ │ - @ instruction: 0x0112a1f0 │ │ │ │ + @ instruction: 0x0112a1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -368577,18 +368577,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 173ec0 <__cxa_atexit@plt+0x167f20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01228398 │ │ │ │ - @ instruction: 0x012283a0 │ │ │ │ + @ instruction: 0x01228378 │ │ │ │ + smlawbeq r2, r0, r3, r8 │ │ │ │ @ instruction: 0xfffc96d4 │ │ │ │ - tsteq r2, ip, lsr #2 │ │ │ │ + tsteq r2, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -368601,15 +368601,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012282e0 │ │ │ │ + smlawteq r2, r0, r2, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368666,15 +368666,15 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01228228 │ │ │ │ + @ instruction: 0x01228208 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -368714,15 +368714,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0112a894 │ │ │ │ + tsteq r2, r4, ror r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -368762,31 +368762,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r8, [r2, -r0]! │ │ │ │ - @ instruction: 0x01228118 │ │ │ │ + strheq r8, [r2, -r0]! │ │ │ │ + strdeq r8, [r2, -r8]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1741d0 <__cxa_atexit@plt+0x168230> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1741d8 <__cxa_atexit@plt+0x168238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 981644 <__cxa_atexit@plt+0x9756a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228018 │ │ │ │ + strdeq r7, [r2, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368857,16 +368857,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 174314 <__cxa_atexit@plt+0x168374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffc92f0 │ │ │ │ - @ instruction: 0x01129cd4 │ │ │ │ - tsteq r2, ip, asr r6 │ │ │ │ + @ instruction: 0x01129cb4 │ │ │ │ + tsteq r2, ip, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 174360 <__cxa_atexit@plt+0x1683c0> │ │ │ │ @@ -368907,15 +368907,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01227e38 │ │ │ │ + @ instruction: 0x01227e18 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 174404 <__cxa_atexit@plt+0x168464> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -368946,15 +368946,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01227e40 │ │ │ │ + @ instruction: 0x01227e20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1744fc <__cxa_atexit@plt+0x16855c> │ │ │ │ ldr lr, [pc, #124] @ 174518 <__cxa_atexit@plt+0x168578> │ │ │ │ @@ -368987,18 +368987,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 174528 <__cxa_atexit@plt+0x168588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01227d30 │ │ │ │ - @ instruction: 0x01227d38 │ │ │ │ + @ instruction: 0x01227d10 │ │ │ │ + @ instruction: 0x01227d18 │ │ │ │ @ instruction: 0xfffc906c │ │ │ │ - tsteq r2, r4, asr #21 │ │ │ │ + tsteq r2, r4, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -369011,15 +369011,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227c78 │ │ │ │ + @ instruction: 0x01227c58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369089,19 +369089,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1746c4 <__cxa_atexit@plt+0x168724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r2, r8, fp, r7 │ │ │ │ + @ instruction: 0x01227ba8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x01227bb8 │ │ │ │ + @ instruction: 0x01227b98 │ │ │ │ @ instruction: 0xfffc8ee4 │ │ │ │ - tsteq r2, ip, lsr #18 │ │ │ │ + tsteq r2, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 17473c <__cxa_atexit@plt+0x16879c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -369124,17 +369124,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 174748 <__cxa_atexit@plt+0x1687a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r7, [r2, -r4]! │ │ │ │ + ldrdeq r7, [r2, -r4]! │ │ │ │ @ instruction: 0xfffc8e3c │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ + tsteq r2, r0, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1747a4 <__cxa_atexit@plt+0x168804> │ │ │ │ @@ -369179,15 +369179,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01227a00 │ │ │ │ + @ instruction: 0x012279e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -369269,21 +369269,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01129ffc │ │ │ │ - @ instruction: 0x01227908 │ │ │ │ - @ instruction: 0x01227964 │ │ │ │ + @ instruction: 0x01129fdc │ │ │ │ + @ instruction: 0x012278e8 │ │ │ │ + @ instruction: 0x01227944 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - smlawbeq r2, r4, r9, r7 │ │ │ │ + @ instruction: 0x01227964 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -369320,15 +369320,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - smlawbeq r2, ip, r8, r7 │ │ │ │ + @ instruction: 0x0122786c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 174ab8 <__cxa_atexit@plt+0x168b18> │ │ │ │ @@ -369350,15 +369350,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01227758 │ │ │ │ + @ instruction: 0x01227738 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 174af0 <__cxa_atexit@plt+0x168b50> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369382,15 +369382,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 174b4c <__cxa_atexit@plt+0x168bac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01227794 │ │ │ │ + @ instruction: 0x01227774 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 174bb0 <__cxa_atexit@plt+0x168c10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -369411,15 +369411,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01227658 │ │ │ │ + @ instruction: 0x01227638 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 174be4 <__cxa_atexit@plt+0x168c44> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369442,16 +369442,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012275bc │ │ │ │ - tsteq r2, r8, asr r4 │ │ │ │ + @ instruction: 0x0122759c │ │ │ │ + tsteq r2, r8, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 174cb0 <__cxa_atexit@plt+0x168d10> │ │ │ │ @@ -369477,15 +369477,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x011293d4 │ │ │ │ + @ instruction: 0x011293b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 174cf0 <__cxa_atexit@plt+0x168d50> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369508,16 +369508,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01227590 │ │ │ │ - tsteq r2, r0, asr r3 │ │ │ │ + @ instruction: 0x01227570 │ │ │ │ + tsteq r2, r0, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 174e04 <__cxa_atexit@plt+0x168e64> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -369566,17 +369566,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01227500 │ │ │ │ + @ instruction: 0x012274e0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r8, ror #4 │ │ │ │ + tsteq r2, r8, asr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 174ea8 <__cxa_atexit@plt+0x168f08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -369602,15 +369602,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122744c │ │ │ │ + @ instruction: 0x0122742c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369624,16 +369624,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r2, r0, r3, r7 │ │ │ │ - tsteq r2, r0, lsl #3 │ │ │ │ + @ instruction: 0x012273a0 │ │ │ │ + tsteq r2, r0, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369663,15 +369663,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r2, r8, ror #1 │ │ │ │ + tsteq r2, r8, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -369699,16 +369699,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r2, r4, lsr r9 │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ + tsteq r2, r4, lsl r9 │ │ │ │ + @ instruction: 0x011298f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1750f0 <__cxa_atexit@plt+0x169150> │ │ │ │ ldr r7, [pc, #208] @ 175134 <__cxa_atexit@plt+0x169194> │ │ │ │ @@ -369765,18 +369765,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r2, r8, lsr #16 │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ - tsteq r2, r8, ror #16 │ │ │ │ - @ instruction: 0x0122716c │ │ │ │ - @ instruction: 0x012271b4 │ │ │ │ + @ instruction: 0x0122714c │ │ │ │ + @ instruction: 0x01227194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 175194 <__cxa_atexit@plt+0x1691f4> │ │ │ │ @@ -369788,17 +369788,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r2, r8, r0, r7 │ │ │ │ - @ instruction: 0x01227110 │ │ │ │ - @ instruction: 0x011297b0 │ │ │ │ + @ instruction: 0x012270a8 │ │ │ │ + strdeq r7, [r2, -r0]! │ │ │ │ + @ instruction: 0x01129790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 175050 <__cxa_atexit@plt+0x1690b0> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -369835,16 +369835,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17525c <__cxa_atexit@plt+0x1692bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffc83a8 │ │ │ │ - tsteq r2, ip, lsl #27 │ │ │ │ - tsteq r2, r4, lsl r7 │ │ │ │ + tsteq r2, ip, ror #26 │ │ │ │ + @ instruction: 0x011296f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -369885,18 +369885,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ - tsteq r2, r8, asr #12 │ │ │ │ + tsteq r2, r8, lsr #12 │ │ │ │ @ instruction: 0xffffee90 │ │ │ │ @ instruction: 0xffffecb0 │ │ │ │ - tsteq r2, r8, lsr #12 │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -369928,16 +369928,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x01227160 │ │ │ │ - @ instruction: 0x011295b0 │ │ │ │ + @ instruction: 0x01227140 │ │ │ │ + @ instruction: 0x01129590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 175438 <__cxa_atexit@plt+0x169498> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -369957,15 +369957,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r6, [r2, -r0]! │ │ │ │ + @ instruction: 0x01226db0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17546c <__cxa_atexit@plt+0x1694cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369996,15 +369996,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r6, [r2, -r8]! │ │ │ │ + @ instruction: 0x01226db8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17556c <__cxa_atexit@plt+0x1695cc> │ │ │ │ ldr r2, [pc, #144] @ 175594 <__cxa_atexit@plt+0x1695f4> │ │ │ │ @@ -370041,16 +370041,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 175598 <__cxa_atexit@plt+0x1695f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, -r8]! │ │ │ │ - tsteq r2, ip, lsr #23 │ │ │ │ + @ instruction: 0x01226cb8 │ │ │ │ + tsteq r2, ip, lsl #23 │ │ │ │ @ instruction: 0xfffccb8c │ │ │ │ @ instruction: 0xfffccdc0 │ │ │ │ @ instruction: 0xfffccc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -370071,15 +370071,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01226c10 │ │ │ │ + strdeq r6, [r2, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -370136,15 +370136,15 @@ │ │ │ │ b 175700 <__cxa_atexit@plt+0x169760> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01226b20 │ │ │ │ + @ instruction: 0x01226b00 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1757c8 <__cxa_atexit@plt+0x169828> │ │ │ │ @@ -370196,20 +370196,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, r0, lsr #3 │ │ │ │ - @ instruction: 0x01226a90 │ │ │ │ - @ instruction: 0x01226aec │ │ │ │ + tsteq r2, r0, lsl #3 │ │ │ │ + @ instruction: 0x01226a70 │ │ │ │ + smlawteq r2, ip, sl, r6 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01226b18 │ │ │ │ + strdeq r6, [r2, -r8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -370239,15 +370239,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01226a2c │ │ │ │ + @ instruction: 0x01226a0c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 175914 <__cxa_atexit@plt+0x169974> │ │ │ │ @@ -370269,15 +370269,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r6, [r2, -ip]! │ │ │ │ + ldrdeq r6, [r2, -ip]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17594c <__cxa_atexit@plt+0x1699ac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370301,15 +370301,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1759a8 <__cxa_atexit@plt+0x169a08> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01226938 │ │ │ │ + @ instruction: 0x01226918 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 175a0c <__cxa_atexit@plt+0x169a6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -370330,15 +370330,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r6, [r2, -ip]! │ │ │ │ + ldrdeq r6, [r2, -ip]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 175a40 <__cxa_atexit@plt+0x169aa0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370361,16 +370361,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01226760 │ │ │ │ - @ instruction: 0x011285fc │ │ │ │ + @ instruction: 0x01226740 │ │ │ │ + @ instruction: 0x011285dc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 175b0c <__cxa_atexit@plt+0x169b6c> │ │ │ │ @@ -370396,15 +370396,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, r8, ror r5 │ │ │ │ + tsteq r2, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 175b4c <__cxa_atexit@plt+0x169bac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370427,16 +370427,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01226734 │ │ │ │ - @ instruction: 0x011284f4 │ │ │ │ + @ instruction: 0x01226714 │ │ │ │ + @ instruction: 0x011284d4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 175c60 <__cxa_atexit@plt+0x169cc0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -370485,17 +370485,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x012266a4 │ │ │ │ + smlawbeq r2, r4, r6, r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, ip, lsl #8 │ │ │ │ + tsteq r2, ip, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 175d04 <__cxa_atexit@plt+0x169d64> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -370521,15 +370521,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r6, [r2, -r0]! │ │ │ │ + ldrdeq r6, [r2, -r0]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -370543,16 +370543,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01226564 │ │ │ │ - tsteq r2, r4, lsr #6 │ │ │ │ + @ instruction: 0x01226544 │ │ │ │ + tsteq r2, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -370582,15 +370582,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r2, ip, lsl #5 │ │ │ │ + tsteq r2, ip, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -370618,16 +370618,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x01128af4 │ │ │ │ - @ instruction: 0x01128ad0 │ │ │ │ + @ instruction: 0x01128ad4 │ │ │ │ + @ instruction: 0x01128ab0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 175f4c <__cxa_atexit@plt+0x169fac> │ │ │ │ ldr r7, [pc, #212] @ 175f94 <__cxa_atexit@plt+0x169ff4> │ │ │ │ @@ -370685,18 +370685,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq r2, r8, ror #19 │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ - tsteq r2, r8, lsr #20 │ │ │ │ - @ instruction: 0x01226310 │ │ │ │ - @ instruction: 0x01226358 │ │ │ │ + strdeq r6, [r2, -r0]! │ │ │ │ + @ instruction: 0x01226338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 175ff4 <__cxa_atexit@plt+0x16a054> │ │ │ │ @@ -370708,25 +370708,25 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01226268 │ │ │ │ - @ instruction: 0x012262b0 │ │ │ │ - tsteq r2, ip, ror #18 │ │ │ │ + @ instruction: 0x01226248 │ │ │ │ + @ instruction: 0x01226290 │ │ │ │ + tsteq r2, ip, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 175eac <__cxa_atexit@plt+0x169f0c> │ │ │ │ - tsteq r2, r4, lsl #11 │ │ │ │ + tsteq r2, r4, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ cmp r2, fp │ │ │ │ @@ -370768,16 +370768,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1760f0 <__cxa_atexit@plt+0x16a150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffd6528 │ │ │ │ @ instruction: 0xfffc7528 │ │ │ │ - @ instruction: 0x01127ef8 │ │ │ │ - tsteq r2, r8, ror #9 │ │ │ │ + @ instruction: 0x01127ed8 │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 1423ec <__cxa_atexit@plt+0x13644c> │ │ │ │ @@ -370819,17 +370819,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smlawbeq r2, r4, r3, r6 │ │ │ │ + @ instruction: 0x01226364 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x011287dc │ │ │ │ + @ instruction: 0x011287bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -370856,15 +370856,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawteq r2, ip, pc, r5 @ │ │ │ │ + @ instruction: 0x01225fac │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 176274 <__cxa_atexit@plt+0x16a2d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -370921,17 +370921,17 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, ip, ror #12 │ │ │ │ - @ instruction: 0x01225f38 │ │ │ │ - @ instruction: 0x01225f94 │ │ │ │ + tsteq r2, ip, asr #12 │ │ │ │ + @ instruction: 0x01225f18 │ │ │ │ + @ instruction: 0x01225f74 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -370984,15 +370984,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawteq r2, ip, sp, r5 │ │ │ │ + @ instruction: 0x01225dac │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 176474 <__cxa_atexit@plt+0x16a4d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -371027,15 +371027,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01225d24 │ │ │ │ + @ instruction: 0x01225d04 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 176524 <__cxa_atexit@plt+0x16a584> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -371059,15 +371059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 176580 <__cxa_atexit@plt+0x16a5e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01225d60 │ │ │ │ + @ instruction: 0x01225d40 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1765b8 <__cxa_atexit@plt+0x16a618> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -371076,16 +371076,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225c34 │ │ │ │ - @ instruction: 0x01127ad0 │ │ │ │ + @ instruction: 0x01225c14 │ │ │ │ + @ instruction: 0x01127ab0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176638 <__cxa_atexit@plt+0x16a698> │ │ │ │ @@ -371111,15 +371111,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, ip, asr #20 │ │ │ │ + tsteq r2, ip, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 176678 <__cxa_atexit@plt+0x16a6d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -371142,16 +371142,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01225c08 │ │ │ │ - tsteq r2, r8, asr #19 │ │ │ │ + @ instruction: 0x01225be8 │ │ │ │ + tsteq r2, r8, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 17678c <__cxa_atexit@plt+0x16a7ec> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -371200,17 +371200,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01225b78 │ │ │ │ + @ instruction: 0x01225b58 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r0, ror #17 │ │ │ │ + tsteq r2, r0, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 176830 <__cxa_atexit@plt+0x16a890> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -371236,15 +371236,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r2, r4, sl, r5 │ │ │ │ + @ instruction: 0x01225aa4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371258,16 +371258,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01225a38 │ │ │ │ - @ instruction: 0x011277f8 │ │ │ │ + @ instruction: 0x01225a18 │ │ │ │ + @ instruction: 0x011277d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371297,15 +371297,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r2, r0, ror #14 │ │ │ │ + tsteq r2, r0, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -371331,16 +371331,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0x01127ff4 │ │ │ │ - @ instruction: 0x01127fd0 │ │ │ │ + @ instruction: 0x01127fd4 │ │ │ │ + @ instruction: 0x01127fb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 176a70 <__cxa_atexit@plt+0x16aad0> │ │ │ │ ldr r7, [pc, #208] @ 176ab4 <__cxa_atexit@plt+0x16ab14> │ │ │ │ @@ -371397,18 +371397,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq r2, r8, ror #29 │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ - tsteq r2, r8, lsr #30 │ │ │ │ - @ instruction: 0x012257ec │ │ │ │ - @ instruction: 0x01225834 │ │ │ │ + smlawteq r2, ip, r7, r5 │ │ │ │ + @ instruction: 0x01225814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176b14 <__cxa_atexit@plt+0x16ab74> │ │ │ │ @@ -371420,16 +371420,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01225748 │ │ │ │ - @ instruction: 0x01225790 │ │ │ │ + @ instruction: 0x01225728 │ │ │ │ + @ instruction: 0x01225770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176ba8 <__cxa_atexit@plt+0x16ac08> │ │ │ │ ldr lr, [pc, #124] @ 176bc4 <__cxa_atexit@plt+0x16ac24> │ │ │ │ @@ -371462,18 +371462,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 176bd4 <__cxa_atexit@plt+0x16ac34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawbeq r2, r4, r6, r5 │ │ │ │ - smlawbeq r2, ip, r6, r5 │ │ │ │ + @ instruction: 0x01225664 │ │ │ │ + @ instruction: 0x0122566c │ │ │ │ @ instruction: 0xfffc69c0 │ │ │ │ - tsteq r2, r8, lsl r4 │ │ │ │ + @ instruction: 0x011273f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -371486,15 +371486,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r5, r5 │ │ │ │ + @ instruction: 0x012255ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371535,16 +371535,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b 906944 <__cxa_atexit@plt+0x8fa9a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01225524 │ │ │ │ - @ instruction: 0x01225540 │ │ │ │ + @ instruction: 0x01225504 │ │ │ │ + @ instruction: 0x01225520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 176d68 <__cxa_atexit@plt+0x16adc8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -371567,17 +371567,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 176d74 <__cxa_atexit@plt+0x16add4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlawteq r2, r8, r4, r5 │ │ │ │ + @ instruction: 0x012254a8 │ │ │ │ @ instruction: 0xfffc6810 │ │ │ │ - tsteq r2, r4, ror r2 │ │ │ │ + tsteq r2, r4, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176dd0 <__cxa_atexit@plt+0x16ae30> │ │ │ │ @@ -371618,16 +371618,16 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 906944 <__cxa_atexit@plt+0x8fa9a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r2, -r0]! │ │ │ │ - @ instruction: 0x012253ec │ │ │ │ + @ instruction: 0x012253b0 │ │ │ │ + smlawteq r2, ip, r3, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 176ebc <__cxa_atexit@plt+0x16af1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -371659,17 +371659,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01225360 │ │ │ │ + @ instruction: 0x01225340 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x0122534c │ │ │ │ + @ instruction: 0x0122532c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176f28 <__cxa_atexit@plt+0x16af88> │ │ │ │ @@ -371681,15 +371681,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122539c │ │ │ │ + @ instruction: 0x0122537c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176f98 <__cxa_atexit@plt+0x16aff8> │ │ │ │ ldr r2, [pc, #92] @ 176fb4 <__cxa_atexit@plt+0x16b014> │ │ │ │ @@ -371713,17 +371713,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 176fbc <__cxa_atexit@plt+0x16b01c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, r2, r5 │ │ │ │ + @ instruction: 0x01225264 │ │ │ │ @ instruction: 0xfffc65d0 │ │ │ │ - tsteq r2, r8, lsr #32 │ │ │ │ + tsteq r2, r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1770a8 <__cxa_atexit@plt+0x16b108> │ │ │ │ ldr lr, [pc, #232] @ 1770c4 <__cxa_atexit@plt+0x16b124> │ │ │ │ mov r3, r5 │ │ │ │ @@ -371781,20 +371781,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r2, -ip]! │ │ │ │ + ldrdeq r5, [r2, -ip]! │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r2, ip, ror #1 │ │ │ │ + tsteq r2, ip, asr #1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - @ instruction: 0x01225224 │ │ │ │ + @ instruction: 0x01225204 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 177100 <__cxa_atexit@plt+0x16b160> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -371816,15 +371816,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01225168 │ │ │ │ + @ instruction: 0x01225148 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1771d0 <__cxa_atexit@plt+0x16b230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -371855,17 +371855,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - qsubeq r5, r0, r2 │ │ │ │ - @ instruction: 0x012250a0 │ │ │ │ - @ instruction: 0x01225338 │ │ │ │ + @ instruction: 0x01225030 │ │ │ │ + smlawbeq r2, r0, r0, r5 │ │ │ │ + @ instruction: 0x01225318 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 177268 <__cxa_atexit@plt+0x16b2c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -371894,15 +371894,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01224fa4 │ │ │ │ + smlawbeq r2, r4, pc, r4 @ │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -371926,15 +371926,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01224f14 │ │ │ │ + strdeq r4, [r2, -r4]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -371995,15 +371995,15 @@ │ │ │ │ b 17740c <__cxa_atexit@plt+0x16b46c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x01224e20 │ │ │ │ + @ instruction: 0x01224e00 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -372039,15 +372039,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x01224e0c │ │ │ │ + @ instruction: 0x01224dec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 177538 <__cxa_atexit@plt+0x16b598> │ │ │ │ ldr lr, [pc, #84] @ 177540 <__cxa_atexit@plt+0x16b5a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -372069,16 +372069,16 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 9069b4 <__cxa_atexit@plt+0x8faa14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r4, [r2, -r8]! │ │ │ │ - strdeq r4, [r2, -r0]! │ │ │ │ + @ instruction: 0x01224cb8 │ │ │ │ + ldrdeq r4, [r2, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 177648 <__cxa_atexit@plt+0x16b6a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -372148,18 +372148,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0x01224c6c │ │ │ │ + @ instruction: 0x01224c4c │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0x01224cb0 │ │ │ │ + @ instruction: 0x01224c90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -372172,16 +372172,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224b14 │ │ │ │ - @ instruction: 0x011269b0 │ │ │ │ + strdeq r4, [r2, -r4]! @ │ │ │ │ + @ instruction: 0x01126990 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 177758 <__cxa_atexit@plt+0x16b7b8> │ │ │ │ @@ -372207,15 +372207,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, ip, lsr #18 │ │ │ │ + tsteq r2, ip, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 177798 <__cxa_atexit@plt+0x16b7f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -372238,16 +372238,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01224ae8 │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ + smlawteq r2, r8, sl, r4 │ │ │ │ + tsteq r2, r8, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1778ac <__cxa_atexit@plt+0x16b90c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -372296,17 +372296,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01224a58 │ │ │ │ + @ instruction: 0x01224a38 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r0, asr #15 │ │ │ │ + tsteq r2, r0, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 177950 <__cxa_atexit@plt+0x16b9b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -372332,15 +372332,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012249a4 │ │ │ │ + smlawbeq r2, r4, r9, r4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -372354,16 +372354,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01224918 │ │ │ │ - @ instruction: 0x011266d8 │ │ │ │ + strdeq r4, [r2, -r8]! │ │ │ │ + @ instruction: 0x011266b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -372393,15 +372393,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - tsteq r2, r0, asr #12 │ │ │ │ + tsteq r2, r0, lsr #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372444,16 +372444,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ - @ instruction: 0x01126eb8 │ │ │ │ - @ instruction: 0x01126e90 │ │ │ │ + @ instruction: 0x01126e98 │ │ │ │ + tsteq r2, r0, ror lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 177c2c <__cxa_atexit@plt+0x16bc8c> │ │ │ │ @@ -372536,18 +372536,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffff104 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ + tsteq r2, ip, asr #26 │ │ │ │ tsteq r2, ip, ror #26 │ │ │ │ - tsteq r2, ip, lsl #27 │ │ │ │ - @ instruction: 0x01224638 │ │ │ │ - smlawbeq r2, r0, r6, r4 │ │ │ │ + @ instruction: 0x01224618 │ │ │ │ + @ instruction: 0x01224660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 177ce0 <__cxa_atexit@plt+0x16bd40> │ │ │ │ @@ -372559,17 +372559,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122457c │ │ │ │ - smlawteq r2, r4, r5, r4 │ │ │ │ - tsteq r2, r0, ror sp │ │ │ │ + @ instruction: 0x0122455c │ │ │ │ + @ instruction: 0x012245a4 │ │ │ │ + tsteq r2, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 177d54 <__cxa_atexit@plt+0x16bdb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -372587,17 +372587,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl sp │ │ │ │ - tsteq r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x01224494 │ │ │ │ + @ instruction: 0x01126cf4 │ │ │ │ + tsteq r2, r4, lsl #26 │ │ │ │ + @ instruction: 0x01224474 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 177f10 <__cxa_atexit@plt+0x16bf70> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372686,17 +372686,17 @@ │ │ │ │ stmib r7, {r6, r8} │ │ │ │ str r5, [r7, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r0 │ │ │ │ bx r2 │ │ │ │ - @ instruction: 0x012243e4 │ │ │ │ + smlawteq r2, r4, r3, r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r2, r4, asr #23 │ │ │ │ + tsteq r2, r4, lsr #23 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -372738,15 +372738,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 177fb8 <__cxa_atexit@plt+0x16c018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r2, r4, ror #21 │ │ │ │ + tsteq r2, r4, asr #21 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -372797,20 +372797,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 1780a8 <__cxa_atexit@plt+0x16c108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r2, -r4]! @ │ │ │ │ - @ instruction: 0x011269f8 │ │ │ │ - smlawteq r2, r0, r1, r4 │ │ │ │ + @ instruction: 0x012241b4 │ │ │ │ + @ instruction: 0x011269d8 │ │ │ │ + @ instruction: 0x012241a0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x01224194 │ │ │ │ - strdeq r4, [r2, -r4]! @ │ │ │ │ + @ instruction: 0x01224174 │ │ │ │ + ldrdeq r4, [r2, -r4]! @ │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372835,17 +372835,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 178144 <__cxa_atexit@plt+0x16c1a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x012240e4 │ │ │ │ - @ instruction: 0x01224144 │ │ │ │ - tsteq r2, r4, ror #18 │ │ │ │ + smlawteq r2, r4, r0, r4 │ │ │ │ + @ instruction: 0x01224124 │ │ │ │ + tsteq r2, r4, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1781a8 <__cxa_atexit@plt+0x16c208> │ │ │ │ ldr r2, [pc, #92] @ 1781c4 <__cxa_atexit@plt+0x16c224> │ │ │ │ @@ -372869,17 +372869,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1781cc <__cxa_atexit@plt+0x16c22c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224074 │ │ │ │ + qsubeq r4, r4, r2 │ │ │ │ @ instruction: 0xfffc5430 │ │ │ │ - tsteq r2, ip, lsl lr │ │ │ │ + @ instruction: 0x01125dfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178210 <__cxa_atexit@plt+0x16c270> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -372890,17 +372890,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b d9fd3c <__cxa_atexit@plt+0xd93d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223fe8 │ │ │ │ - strdeq r3, [r2, -r0]! │ │ │ │ - tsteq r2, r8, asr r8 │ │ │ │ + smlawteq r2, r8, pc, r3 @ │ │ │ │ + ldrdeq r3, [r2, -r0]! │ │ │ │ + tsteq r2, r8, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 178278 <__cxa_atexit@plt+0x16c2d8> │ │ │ │ ldr lr, [pc, #64] @ 178284 <__cxa_atexit@plt+0x16c2e4> │ │ │ │ @@ -372918,16 +372918,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r2, r4, pc, r3 @ │ │ │ │ - tsteq r2, ip, ror #15 │ │ │ │ + @ instruction: 0x01223f64 │ │ │ │ + tsteq r2, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ bmi 178318 <__cxa_atexit@plt+0x16c378> │ │ │ │ beq 178330 <__cxa_atexit@plt+0x16c390> │ │ │ │ ldr r7, [pc, #184] @ 178368 <__cxa_atexit@plt+0x16c3c8> │ │ │ │ @@ -372975,28 +372975,28 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r2, r8, lsl r7 │ │ │ │ + smlawbeq r2, r0, lr, r3 │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ - @ instruction: 0x01223ea0 │ │ │ │ - tsteq r2, r8, asr r7 │ │ │ │ - tsteq r2, r4, asr r7 │ │ │ │ + tsteq r2, r4, lsr r7 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - strdeq r3, [r2, -r0]! │ │ │ │ - @ instruction: 0x01223f50 │ │ │ │ + ldrdeq r3, [r2, -r0]! │ │ │ │ + @ instruction: 0x01223f30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b e02584 <__cxa_atexit@plt+0xdf65e4> │ │ │ │ - @ instruction: 0x011266d8 │ │ │ │ + @ instruction: 0x011266b8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 178424 <__cxa_atexit@plt+0x16c484> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -373028,18 +373028,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223e04 │ │ │ │ - strdeq r4, [r2, -r4]! @ │ │ │ │ + @ instruction: 0x01223de4 │ │ │ │ + ldrdeq r4, [r2, -r4]! @ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq r2, r8, lsr #12 │ │ │ │ + tsteq r2, r8, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373133,19 +373133,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - @ instruction: 0x01223c50 │ │ │ │ - tsteq r2, ip, asr #9 │ │ │ │ - @ instruction: 0x01223c08 │ │ │ │ + @ instruction: 0x01223c30 │ │ │ │ + tsteq r2, ip, lsr #9 │ │ │ │ + @ instruction: 0x01223be8 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - @ instruction: 0x01223c9c │ │ │ │ + @ instruction: 0x01223c7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [lr, #3] │ │ │ │ ldr r7, [r1, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -373195,20 +373195,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0x01223b40 │ │ │ │ - @ instruction: 0x011263d4 │ │ │ │ - @ instruction: 0x01223b18 │ │ │ │ + @ instruction: 0x01223b20 │ │ │ │ + @ instruction: 0x011263b4 │ │ │ │ + strdeq r3, [r2, -r8]! │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - smlawbeq r2, r0, fp, r3 │ │ │ │ - @ instruction: 0x0112639c │ │ │ │ + @ instruction: 0x01223b60 │ │ │ │ + tsteq r2, ip, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373261,19 +373261,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1787f0 <__cxa_atexit@plt+0x16c850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x01223a9c │ │ │ │ + @ instruction: 0x01223a7c │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffd4034 │ │ │ │ - @ instruction: 0x01125df0 │ │ │ │ - @ instruction: 0x01126298 │ │ │ │ + @ instruction: 0x01125dd0 │ │ │ │ + tsteq r2, r8, ror r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373291,15 +373291,15 @@ │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r2, r0, lsr r2 │ │ │ │ + tsteq r2, r0, lsl r2 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -373342,17 +373342,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 178928 <__cxa_atexit@plt+0x16c988> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffc4cf0 │ │ │ │ - tsteq r2, r4, asr #13 │ │ │ │ - tsteq r2, r0, lsr #3 │ │ │ │ - tsteq r2, r0, ror #2 │ │ │ │ + tsteq r2, r4, lsr #13 │ │ │ │ + tsteq r2, r0, lsl #3 │ │ │ │ + tsteq r2, r0, asr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 178988 <__cxa_atexit@plt+0x16c9e8> │ │ │ │ @@ -373398,15 +373398,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01223818 │ │ │ │ + strdeq r3, [r2, -r8]! │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 178a30 <__cxa_atexit@plt+0x16ca90> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373430,17 +373430,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 178a8c <__cxa_atexit@plt+0x16caec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01223854 │ │ │ │ + @ instruction: 0x01223834 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r2, r8, lsr #30 │ │ │ │ + tsteq r2, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178af8 <__cxa_atexit@plt+0x16cb58> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -373461,17 +373461,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01223714 │ │ │ │ + strdeq r3, [r2, -r4]! │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r2, ip, lsr #29 │ │ │ │ + tsteq r2, ip, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 178b30 <__cxa_atexit@plt+0x16cb90> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -373501,16 +373501,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01223714 │ │ │ │ - tsteq r2, r0, lsl lr │ │ │ │ + strdeq r3, [r2, -r4]! │ │ │ │ + @ instruction: 0x01125df0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178c70 <__cxa_atexit@plt+0x16ccd0> │ │ │ │ ldr r2, [pc, #208] @ 178c98 <__cxa_atexit@plt+0x16ccf8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -373562,16 +373562,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223610 │ │ │ │ - tsteq r2, r4, lsr sp │ │ │ │ + strdeq r3, [r2, -r0]! │ │ │ │ + tsteq r2, r4, lsl sp │ │ │ │ @ instruction: 0xffffe080 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ @ instruction: 0xffffe8bc │ │ │ │ @ instruction: 0xffffe220 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -373593,15 +373593,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01223508 │ │ │ │ + @ instruction: 0x012234e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -373622,15 +373622,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r2, r0, lsr ip │ │ │ │ + tsteq r2, r0, lsl ip │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 178e04 <__cxa_atexit@plt+0x16ce64> │ │ │ │ @@ -373661,17 +373661,17 @@ │ │ │ │ b 178e14 <__cxa_atexit@plt+0x16ce74> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x01223410 │ │ │ │ + strdeq r3, [r2, -r0]! │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r2, r8, lsl #23 │ │ │ │ + tsteq r2, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp r2, fp │ │ │ │ bcc 178f14 <__cxa_atexit@plt+0x16cf74> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -373733,20 +373733,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01223344 │ │ │ │ - @ instruction: 0x012233a0 │ │ │ │ + @ instruction: 0x01223324 │ │ │ │ + smlawbeq r2, r0, r3, r3 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - ldrdeq r3, [r2, -r8]! │ │ │ │ + @ instruction: 0x012233b8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r2, r0, ror #20 │ │ │ │ + tsteq r2, r0, asr #20 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -373784,17 +373784,17 @@ │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - smlawteq r2, ip, r2, r3 │ │ │ │ + @ instruction: 0x012232ac │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r2, r0, lsr #19 │ │ │ │ + tsteq r2, r0, lsl #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1790ac <__cxa_atexit@plt+0x16d10c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -373831,18 +373831,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - smlawbeq r2, r4, r1, r3 │ │ │ │ + @ instruction: 0x01223164 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r0, ror #17 │ │ │ │ + tsteq r2, r0, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1790fc <__cxa_atexit@plt+0x16d15c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -373864,16 +373864,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012230a4 │ │ │ │ - tsteq r2, r0, asr #30 │ │ │ │ + smlawbeq r2, r4, r0, r3 │ │ │ │ + tsteq r2, r0, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1791c8 <__cxa_atexit@plt+0x16d228> │ │ │ │ @@ -373899,15 +373899,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01124ebc │ │ │ │ + @ instruction: 0x01124e9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 179208 <__cxa_atexit@plt+0x16d268> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373930,16 +373930,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01223078 │ │ │ │ - tsteq r2, r8, lsr lr │ │ │ │ + qsubeq r3, r8, r2 │ │ │ │ + tsteq r2, r8, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 17931c <__cxa_atexit@plt+0x16d37c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -373988,17 +373988,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01222fe8 │ │ │ │ + smlawteq r2, r8, pc, r2 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r0, asr sp │ │ │ │ + tsteq r2, r0, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1793c0 <__cxa_atexit@plt+0x16d420> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -374024,15 +374024,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01222f34 │ │ │ │ + @ instruction: 0x01222f14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374046,16 +374046,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01222ea8 │ │ │ │ - tsteq r2, r8, ror #24 │ │ │ │ + smlawbeq r2, r8, lr, r2 │ │ │ │ + tsteq r2, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374124,16 +374124,16 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r2, r4, ror #10 │ │ │ │ - tsteq r2, r0, asr #10 │ │ │ │ + tsteq r2, r4, asr #10 │ │ │ │ + tsteq r2, r0, lsr #10 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 17963c <__cxa_atexit@plt+0x16d69c> │ │ │ │ @@ -374203,18 +374203,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tsteq r2, ip, asr #8 │ │ │ │ - tsteq r2, r4, ror r4 │ │ │ │ - @ instruction: 0x01222c28 │ │ │ │ - @ instruction: 0x01222c70 │ │ │ │ + tsteq r2, ip, lsr #8 │ │ │ │ + tsteq r2, r4, asr r4 │ │ │ │ + @ instruction: 0x01222c08 │ │ │ │ + @ instruction: 0x01222c50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1796ec <__cxa_atexit@plt+0x16d74c> │ │ │ │ @@ -374226,17 +374226,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01222b70 │ │ │ │ - @ instruction: 0x01222bb8 │ │ │ │ - @ instruction: 0x011253b4 │ │ │ │ + @ instruction: 0x01222b50 │ │ │ │ + @ instruction: 0x01222b98 │ │ │ │ + @ instruction: 0x01125394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 179738 <__cxa_atexit@plt+0x16d798> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -374244,15 +374244,15 @@ │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ b 179574 <__cxa_atexit@plt+0x16d5d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r3 │ │ │ │ + tsteq r2, ip, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -374313,17 +374313,17 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r8, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff18c │ │ │ │ @ instruction: 0xffffe99c │ │ │ │ @ instruction: 0xfffc3de0 │ │ │ │ - @ instruction: 0x01124798 │ │ │ │ - tsteq r2, ip, ror r2 │ │ │ │ - tsteq r2, r0, ror #2 │ │ │ │ + tsteq r2, r8, ror r7 │ │ │ │ + tsteq r2, ip, asr r2 │ │ │ │ + tsteq r2, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 179894 <__cxa_atexit@plt+0x16d8f4> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -374372,18 +374372,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 17994c <__cxa_atexit@plt+0x16d9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01222c00 │ │ │ │ + @ instruction: 0x01222be0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01125194 │ │ │ │ + tsteq r2, r4, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1799d0 <__cxa_atexit@plt+0x16da30> │ │ │ │ ldr lr, [pc, #124] @ 1799ec <__cxa_atexit@plt+0x16da4c> │ │ │ │ @@ -374416,18 +374416,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1799fc <__cxa_atexit@plt+0x16da5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0122285c │ │ │ │ - @ instruction: 0x01222864 │ │ │ │ + @ instruction: 0x0122283c │ │ │ │ + @ instruction: 0x01222844 │ │ │ │ @ instruction: 0xfffc3b98 │ │ │ │ - @ instruction: 0x011245f0 │ │ │ │ + @ instruction: 0x011245d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -374440,15 +374440,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012227a4 │ │ │ │ + smlawbeq r2, r4, r7, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374518,19 +374518,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 179b98 <__cxa_atexit@plt+0x16dbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r2, [r2, -r4]! │ │ │ │ + ldrdeq r2, [r2, -r4]! │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x012226e4 │ │ │ │ + smlawteq r2, r4, r6, r2 │ │ │ │ @ instruction: 0xfffc3a10 │ │ │ │ - tsteq r2, r8, asr r4 │ │ │ │ + tsteq r2, r8, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 179c10 <__cxa_atexit@plt+0x16dc70> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -374553,17 +374553,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 179c1c <__cxa_atexit@plt+0x16dc7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01222620 │ │ │ │ + @ instruction: 0x01222600 │ │ │ │ @ instruction: 0xfffc3968 │ │ │ │ - tsteq r2, ip, asr #7 │ │ │ │ + tsteq r2, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179c78 <__cxa_atexit@plt+0x16dcd8> │ │ │ │ @@ -374623,16 +374623,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01222528 │ │ │ │ - @ instruction: 0x0122250c │ │ │ │ + @ instruction: 0x01222508 │ │ │ │ + @ instruction: 0x012224ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179d78 <__cxa_atexit@plt+0x16ddd8> │ │ │ │ @@ -374645,15 +374645,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012224a0 │ │ │ │ + smlawbeq r2, r0, r4, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 179dfc <__cxa_atexit@plt+0x16de5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -374683,17 +374683,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01222418 │ │ │ │ + strdeq r2, [r2, -r8]! │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x01222408 │ │ │ │ + @ instruction: 0x012223e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179e68 <__cxa_atexit@plt+0x16dec8> │ │ │ │ @@ -374705,15 +374705,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0122245c │ │ │ │ + @ instruction: 0x0122243c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 179ed8 <__cxa_atexit@plt+0x16df38> │ │ │ │ ldr r2, [pc, #92] @ 179ef4 <__cxa_atexit@plt+0x16df54> │ │ │ │ @@ -374737,17 +374737,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 179efc <__cxa_atexit@plt+0x16df5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01222344 │ │ │ │ + @ instruction: 0x01222324 │ │ │ │ @ instruction: 0xfffc3690 │ │ │ │ - tsteq r2, r8, ror #1 │ │ │ │ + tsteq r2, r8, asr #1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 179fe4 <__cxa_atexit@plt+0x16e044> │ │ │ │ ldr lr, [pc, #224] @ 179ffc <__cxa_atexit@plt+0x16e05c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -374803,21 +374803,21 @@ │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012222bc │ │ │ │ + @ instruction: 0x0122229c │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r2, ip, lsr #3 │ │ │ │ + tsteq r2, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - strdeq r2, [r2, -r4]! │ │ │ │ + ldrdeq r2, [r2, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17a038 <__cxa_atexit@plt+0x16e098> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -374838,15 +374838,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01222230 │ │ │ │ + @ instruction: 0x01222210 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17a0cc <__cxa_atexit@plt+0x16e12c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -374857,15 +374857,15 @@ │ │ │ │ ldr r7, [r2, #12] │ │ │ │ mov r5, #0 │ │ │ │ mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ mov r5, r3 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01222128 │ │ │ │ + @ instruction: 0x01222108 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17a144 <__cxa_atexit@plt+0x16e1a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -374893,15 +374893,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlawteq r2, r4, r0, r2 │ │ │ │ + @ instruction: 0x012220a4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -374925,15 +374925,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01222038 │ │ │ │ + @ instruction: 0x01222018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -374990,15 +374990,15 @@ │ │ │ │ b 17a2d8 <__cxa_atexit@plt+0x16e338> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x01221f48 │ │ │ │ + @ instruction: 0x01221f28 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -375029,15 +375029,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x01221f50 │ │ │ │ + @ instruction: 0x01221f30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17a3dc <__cxa_atexit@plt+0x16e43c> │ │ │ │ ldr lr, [pc, #64] @ 17a3e8 <__cxa_atexit@plt+0x16e448> │ │ │ │ @@ -375055,15 +375055,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01221e20 │ │ │ │ + @ instruction: 0x01221e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ cmp r0, ip │ │ │ │ bcc 17a4e0 <__cxa_atexit@plt+0x16e540> │ │ │ │ mov r3, r6 │ │ │ │ @@ -375129,18 +375129,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldrdeq r1, [r2, -r4]! │ │ │ │ + @ instruction: 0x01221db4 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x01221e1c │ │ │ │ + strdeq r1, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -375153,16 +375153,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, ip, r1 │ │ │ │ - tsteq r2, ip, lsl fp │ │ │ │ + @ instruction: 0x01221c60 │ │ │ │ + @ instruction: 0x01123afc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17a5ec <__cxa_atexit@plt+0x16e64c> │ │ │ │ @@ -375188,15 +375188,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01123a98 │ │ │ │ + tsteq r2, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17a62c <__cxa_atexit@plt+0x16e68c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -375219,16 +375219,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01221c54 │ │ │ │ - tsteq r2, r4, lsl sl │ │ │ │ + @ instruction: 0x01221c34 │ │ │ │ + @ instruction: 0x011239f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 17a740 <__cxa_atexit@plt+0x16e7a0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -375277,17 +375277,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r2, r4, fp, r1 │ │ │ │ + @ instruction: 0x01221ba4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, ip, lsr #18 │ │ │ │ + tsteq r2, ip, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17a7e4 <__cxa_atexit@plt+0x16e844> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -375313,15 +375313,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01221b10 │ │ │ │ + strdeq r1, [r2, -r0]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -375335,16 +375335,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r2, r4, sl, r1 │ │ │ │ - tsteq r2, r4, asr #16 │ │ │ │ + @ instruction: 0x01221a64 │ │ │ │ + tsteq r2, r4, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -375374,15 +375374,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - tsteq r2, ip, lsr #15 │ │ │ │ + tsteq r2, ip, lsl #15 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -375422,16 +375422,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - tsteq r2, ip, asr #2 │ │ │ │ - tsteq r2, r4, lsr #2 │ │ │ │ + tsteq r2, ip, lsr #2 │ │ │ │ + tsteq r2, r4, lsl #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov lr, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17aa90 <__cxa_atexit@plt+0x16eaf0> │ │ │ │ @@ -375502,18 +375502,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ + tsteq r2, r4 │ │ │ │ tsteq r2, r4, lsr #32 │ │ │ │ - tsteq r2, r4, asr #32 │ │ │ │ - ldrdeq r1, [r2, -r4]! │ │ │ │ - @ instruction: 0x0122181c │ │ │ │ + @ instruction: 0x012217b4 │ │ │ │ + strdeq r1, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ab38 <__cxa_atexit@plt+0x16eb98> │ │ │ │ @@ -375525,16 +375525,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01221724 │ │ │ │ - @ instruction: 0x0122176c │ │ │ │ + @ instruction: 0x01221704 │ │ │ │ + @ instruction: 0x0122174c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 17acf4 <__cxa_atexit@plt+0x16ed54> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -375623,17 +375623,17 @@ │ │ │ │ stmib r7, {r6, r8} │ │ │ │ str r5, [r7, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r0 │ │ │ │ bx r2 │ │ │ │ - @ instruction: 0x01221600 │ │ │ │ + @ instruction: 0x012215e0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r2, ip, lsr lr │ │ │ │ + tsteq r2, ip, lsl lr │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -375675,15 +375675,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 17ad9c <__cxa_atexit@plt+0x16edfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r2, ip, asr sp │ │ │ │ + tsteq r2, ip, lsr sp │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -375715,17 +375715,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17ae44 <__cxa_atexit@plt+0x16eea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r2, -ip]! │ │ │ │ + ldrdeq r1, [r2, -ip]! │ │ │ │ @ instruction: 0xfffc27b8 │ │ │ │ - tsteq r2, r4, lsr #3 │ │ │ │ + tsteq r2, r4, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17aebc <__cxa_atexit@plt+0x16ef1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -375754,18 +375754,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122135c │ │ │ │ - @ instruction: 0x01221360 │ │ │ │ - @ instruction: 0x01221348 │ │ │ │ - @ instruction: 0x01123b94 │ │ │ │ + @ instruction: 0x0122133c │ │ │ │ + @ instruction: 0x01221340 │ │ │ │ + @ instruction: 0x01221328 │ │ │ │ + tsteq r2, r4, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17af58 <__cxa_atexit@plt+0x16efb8> │ │ │ │ ldr r1, [pc, #92] @ 17af64 <__cxa_atexit@plt+0x16efc4> │ │ │ │ @@ -375790,31 +375790,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlawteq r2, ip, r2, r1 │ │ │ │ - tsteq r2, r8, asr #22 │ │ │ │ - tsteq r2, r8, lsl #22 │ │ │ │ + @ instruction: 0x012212ac │ │ │ │ + tsteq r2, r8, lsr #22 │ │ │ │ + tsteq r2, r8, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #28] @ 17afa4 <__cxa_atexit@plt+0x16f004> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ movmi r3, r2 │ │ │ │ movmi r7, r2 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01123af0 │ │ │ │ - tsteq r2, r0, asr #22 │ │ │ │ + @ instruction: 0x01123ad0 │ │ │ │ + tsteq r2, r0, lsr #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17b058 <__cxa_atexit@plt+0x16f0b8> │ │ │ │ ldr lr, [pc, #152] @ 17b060 <__cxa_atexit@plt+0x16f0c0> │ │ │ │ ldr r2, [pc, #152] @ 17b064 <__cxa_atexit@plt+0x16f0c4> │ │ │ │ @@ -375853,19 +375853,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01221208 │ │ │ │ - @ instruction: 0x012214a0 │ │ │ │ + @ instruction: 0x012211e8 │ │ │ │ + smlawbeq r2, r0, r4, r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlawteq r2, r4, r4, r1 │ │ │ │ - tsteq r2, r4, ror sl │ │ │ │ + @ instruction: 0x012214a4 │ │ │ │ + tsteq r2, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 17b0a8 <__cxa_atexit@plt+0x16f108> │ │ │ │ ldr r3, [pc, #40] @ 17b0bc <__cxa_atexit@plt+0x16f11c> │ │ │ │ str r7, [r5] │ │ │ │ @@ -375876,16 +375876,16 @@ │ │ │ │ b 1120180 <__cxa_atexit@plt+0x11141e0> │ │ │ │ ldr r7, [pc, #20] @ 17b0c4 <__cxa_atexit@plt+0x16f124> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01221450 │ │ │ │ - @ instruction: 0x0122143c │ │ │ │ + @ instruction: 0x01221430 │ │ │ │ + @ instruction: 0x0122141c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 17b0fc <__cxa_atexit@plt+0x16f15c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -375994,17 +375994,17 @@ │ │ │ │ b 17b2c4 <__cxa_atexit@plt+0x16f324> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ bl 11151d4 <__cxa_atexit@plt+0x1109234> │ │ │ │ b 17b224 <__cxa_atexit@plt+0x16f284> │ │ │ │ - @ instruction: 0x012212e0 │ │ │ │ + smlawteq r2, r0, r2, r1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012212a4 │ │ │ │ + smlawbeq r2, r4, r2, r1 │ │ │ │ andeq r0, r0, r7, ror #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -376078,16 +376078,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r1 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r2, -r4]! │ │ │ │ - @ instruction: 0x012211ac │ │ │ │ + ldrdeq r1, [r2, -r4]! │ │ │ │ + smlawbeq r2, ip, r1, r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, ror #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -376123,17 +376123,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01221098 │ │ │ │ - @ instruction: 0x01221090 │ │ │ │ - tsteq r2, r0, asr #12 │ │ │ │ + @ instruction: 0x01221078 │ │ │ │ + @ instruction: 0x01221070 │ │ │ │ + tsteq r2, r0, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -376226,19 +376226,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - strdeq r0, [r2, -ip]! │ │ │ │ - @ instruction: 0x011234d4 │ │ │ │ - @ instruction: 0x01220bb4 │ │ │ │ + ldrdeq r0, [r2, -ip]! │ │ │ │ + @ instruction: 0x011234b4 │ │ │ │ + @ instruction: 0x01220b94 │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ - @ instruction: 0x01220c48 │ │ │ │ + @ instruction: 0x01220c28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [lr, #3] │ │ │ │ ldr r7, [r1, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -376288,20 +376288,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ - smulwteq r2, ip, sl │ │ │ │ - @ instruction: 0x011233dc │ │ │ │ - smlawteq r2, r4, sl, r0 │ │ │ │ + smlawteq r2, ip, sl, r0 │ │ │ │ + @ instruction: 0x011233bc │ │ │ │ + smulwbeq r2, r4, sl │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ - @ instruction: 0x01220b2c │ │ │ │ - @ instruction: 0x011233b0 │ │ │ │ + @ instruction: 0x01220b0c │ │ │ │ + @ instruction: 0x01123390 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -376358,16 +376358,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffd0fdc │ │ │ │ - @ instruction: 0x01122d98 │ │ │ │ - tsteq r2, r8, lsr #5 │ │ │ │ + tsteq r2, r8, ror sp │ │ │ │ + tsteq r2, r8, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -376385,15 +376385,15 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r2, r0, asr #4 │ │ │ │ + tsteq r2, r0, lsr #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -376436,17 +376436,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 17b980 <__cxa_atexit@plt+0x16f9e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ @ instruction: 0xfffc1c98 │ │ │ │ - tsteq r2, ip, ror #12 │ │ │ │ - @ instruction: 0x011231b4 │ │ │ │ - tsteq r2, r0, ror r1 │ │ │ │ + tsteq r2, ip, asr #12 │ │ │ │ + @ instruction: 0x01123194 │ │ │ │ + tsteq r2, r0, asr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17b9e0 <__cxa_atexit@plt+0x16fa40> │ │ │ │ @@ -376492,15 +376492,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq r2, r0, r7, r0 │ │ │ │ + smulwbeq r2, r0, r7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17ba88 <__cxa_atexit@plt+0x16fae8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -376524,17 +376524,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17bae4 <__cxa_atexit@plt+0x16fb44> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r0, [r2, -ip]! │ │ │ │ + ldrdeq r0, [r2, -ip]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r2, ip, ror #31 │ │ │ │ + tsteq r2, ip, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17bb50 <__cxa_atexit@plt+0x16fbb0> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -376555,17 +376555,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x012206bc │ │ │ │ + @ instruction: 0x0122069c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r2, r0, ror pc │ │ │ │ + tsteq r2, r0, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17bb88 <__cxa_atexit@plt+0x16fbe8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -376595,16 +376595,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012206bc │ │ │ │ - @ instruction: 0x01122ed4 │ │ │ │ + @ instruction: 0x0122069c │ │ │ │ + @ instruction: 0x01122eb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17bcac <__cxa_atexit@plt+0x16fd0c> │ │ │ │ ldr r2, [pc, #180] @ 17bcd4 <__cxa_atexit@plt+0x16fd34> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -376649,16 +376649,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012205b8 │ │ │ │ - tsteq r2, r4, lsl lr │ │ │ │ + @ instruction: 0x01220598 │ │ │ │ + @ instruction: 0x01122df4 │ │ │ │ @ instruction: 0xffffde58 │ │ │ │ @ instruction: 0xffffebe8 │ │ │ │ @ instruction: 0xffffe724 │ │ │ │ @ instruction: 0xffffe114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -376680,15 +376680,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r2, ip, r4, r0 │ │ │ │ + smulwbeq r2, ip, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -376709,15 +376709,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r2, r0, lsl sp │ │ │ │ + @ instruction: 0x01122cf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17be40 <__cxa_atexit@plt+0x16fea0> │ │ │ │ @@ -376748,17 +376748,17 @@ │ │ │ │ b 17be50 <__cxa_atexit@plt+0x16feb0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - ldrdeq r0, [r2, -r4]! │ │ │ │ + @ instruction: 0x012203b4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r2, r8, ror #24 │ │ │ │ + tsteq r2, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17bf38 <__cxa_atexit@plt+0x16ff98> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -376814,20 +376814,20 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01220320 │ │ │ │ - @ instruction: 0x0122037c │ │ │ │ + @ instruction: 0x01220300 │ │ │ │ + @ instruction: 0x0122035c │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0x012203b0 │ │ │ │ + @ instruction: 0x01220390 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r2, r8, asr fp │ │ │ │ + tsteq r2, r8, lsr fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -376861,17 +376861,17 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0x012202b4 │ │ │ │ + @ instruction: 0x01220294 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, r8, lsr #21 │ │ │ │ + tsteq r2, r8, lsl #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 17c0bc <__cxa_atexit@plt+0x17011c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -376907,18 +376907,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x01220170 │ │ │ │ + @ instruction: 0x01220150 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, ip, ror #19 │ │ │ │ + tsteq r2, ip, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c10c <__cxa_atexit@plt+0x17016c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -376940,16 +376940,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01220094 │ │ │ │ - tsteq r2, r0, lsr pc │ │ │ │ + @ instruction: 0x01220074 │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17c1d8 <__cxa_atexit@plt+0x170238> │ │ │ │ @@ -376975,15 +376975,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, ip, lsr #29 │ │ │ │ + tsteq r2, ip, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17c218 <__cxa_atexit@plt+0x170278> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377006,16 +377006,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01220068 │ │ │ │ - tsteq r2, r8, lsr #28 │ │ │ │ + @ instruction: 0x01220048 │ │ │ │ + tsteq r2, r8, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 17c32c <__cxa_atexit@plt+0x17038c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -377064,17 +377064,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq pc, [r1, -r8]! │ │ │ │ + msreq SP_irq, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r0, asr #26 │ │ │ │ + tsteq r2, r0, lsr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17c3d0 <__cxa_atexit@plt+0x170430> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -377123,15 +377123,15 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ msreq R9_usr, r8 │ │ │ │ - tsteq r2, r8, asr ip │ │ │ │ + tsteq r2, r8, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377200,16 +377200,16 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r2, r0, asr #11 │ │ │ │ - @ instruction: 0x0112259c │ │ │ │ + tsteq r2, r0, lsr #11 │ │ │ │ + tsteq r2, ip, ror r5 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c634 <__cxa_atexit@plt+0x170694> │ │ │ │ ldr r2, [pc, #220] @ 17c674 <__cxa_atexit@plt+0x1706d4> │ │ │ │ @@ -377269,18 +377269,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff42c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - tsteq r2, r4, asr #9 │ │ │ │ - tsteq r2, ip, ror #9 │ │ │ │ - msreq CPSR_c, r8, lsr #24 │ │ │ │ - msreq CPSR_c, r0, ror ip │ │ │ │ + tsteq r2, r4, lsr #9 │ │ │ │ + tsteq r2, ip, asr #9 │ │ │ │ + msreq CPSR_c, r8, lsl #24 │ │ │ │ + msreq CPSR_c, r0, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17c6d4 <__cxa_atexit@plt+0x170734> │ │ │ │ @@ -377292,17 +377292,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r1, r8, fp, pc @ │ │ │ │ - ldrdeq pc, [r1, -r0]! │ │ │ │ - tsteq r2, r8, lsr r4 │ │ │ │ + msreq SP_irq, r8 │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + tsteq r2, r8, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17c71c <__cxa_atexit@plt+0x17077c> │ │ │ │ @@ -377310,15 +377310,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ b 17c584 <__cxa_atexit@plt+0x1705e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #7 │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -377377,17 +377377,17 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r8, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ @ instruction: 0xffffe634 │ │ │ │ @ instruction: 0xfffc0e00 │ │ │ │ - @ instruction: 0x011217b8 │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ - @ instruction: 0x0112229c │ │ │ │ + @ instruction: 0x01121798 │ │ │ │ + tsteq r2, r8, ror #5 │ │ │ │ + tsteq r2, ip, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17c870 <__cxa_atexit@plt+0x1708d0> │ │ │ │ @@ -377438,18 +377438,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - msreq CPSR_c, ip, lsl ip │ │ │ │ + strdeq pc, [r1, -ip]! │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r2, ip, lsl r2 │ │ │ │ + @ instruction: 0x011221fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c970 <__cxa_atexit@plt+0x1709d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377458,15 +377458,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, ip, ror r8 │ │ │ │ + msreq CPSR_c, ip, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c9b4 <__cxa_atexit@plt+0x170a14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377475,15 +377475,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, r8, lsr r8 │ │ │ │ + msreq CPSR_c, r8, lsl r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ca24 <__cxa_atexit@plt+0x170a84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -377509,15 +377509,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq SP_irq, r0 │ │ │ │ + smlawteq r1, r0, r7, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ca80 <__cxa_atexit@plt+0x170ae0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377560,15 +377560,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq SP_irq, r4 │ │ │ │ + strdeq pc, [r1, -r4]! │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17cb84 <__cxa_atexit@plt+0x170be4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -377698,15 +377698,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq R9_usr, ip │ │ │ │ + msreq CPSR_c, ip, ror #11 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -377855,18 +377855,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 17cfb8 <__cxa_atexit@plt+0x171018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - smlawteq r1, ip, r2, pc @ │ │ │ │ + msreq R9_usr, ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - tsteq r2, r4, lsr #23 │ │ │ │ + tsteq r2, r4, lsl #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17cff4 <__cxa_atexit@plt+0x171054> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377875,15 +377875,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r1, -r8]! │ │ │ │ + ldrdeq pc, [r1, -r8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d038 <__cxa_atexit@plt+0x171098> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377926,15 +377926,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq CPSR_c, ip, asr r1 │ │ │ │ + msreq CPSR_c, ip, lsr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d104 <__cxa_atexit@plt+0x171164> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -377943,15 +377943,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, r8, ror #1 │ │ │ │ + smlawteq r1, r8, r0, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d174 <__cxa_atexit@plt+0x1711d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -377977,15 +377977,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq CPSR_c, r0 @ │ │ │ │ + msreq CPSR_c, r0, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d208 <__cxa_atexit@plt+0x171268> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -378014,15 +378014,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - msreq CPSR_c, ip │ │ │ │ + @ instruction: 0x0121efec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17d270 <__cxa_atexit@plt+0x1712d0> │ │ │ │ @@ -378038,15 +378038,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17d288 <__cxa_atexit@plt+0x1712e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, r8, asr #17 │ │ │ │ + tsteq r2, r8, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r1, #3 │ │ │ │ @@ -378175,15 +378175,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121ed50 │ │ │ │ + @ instruction: 0x0121ed30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -378241,15 +378241,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x0121ec7c │ │ │ │ + @ instruction: 0x0121ec5c │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d5fc <__cxa_atexit@plt+0x17165c> │ │ │ │ ldr r1, [pc, #44] @ 17d604 <__cxa_atexit@plt+0x171664> │ │ │ │ @@ -378262,15 +378262,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq lr, [r1, -r4]! │ │ │ │ + ldrdeq lr, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378287,15 +378287,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121eb90 │ │ │ │ + @ instruction: 0x0121eb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -378328,15 +378328,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x0121eb04 │ │ │ │ + @ instruction: 0x0121eae4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378393,15 +378393,15 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0121ea2c │ │ │ │ + @ instruction: 0x0121ea0c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d85c <__cxa_atexit@plt+0x1718bc> │ │ │ │ ldr r1, [pc, #44] @ 17d864 <__cxa_atexit@plt+0x1718c4> │ │ │ │ @@ -378414,15 +378414,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121e994 │ │ │ │ + @ instruction: 0x0121e974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378439,15 +378439,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121e930 │ │ │ │ + @ instruction: 0x0121e910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378464,15 +378464,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r1, ip, r8, lr │ │ │ │ + @ instruction: 0x0121e8ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -378505,15 +378505,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x0121e840 │ │ │ │ + @ instruction: 0x0121e820 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17da34 <__cxa_atexit@plt+0x171a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -378537,15 +378537,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - smlawteq r1, ip, r7, lr │ │ │ │ + @ instruction: 0x0121e7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378599,15 +378599,15 @@ │ │ │ │ b 17db3c <__cxa_atexit@plt+0x171b9c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0x0121e6e8 │ │ │ │ + smlawteq r1, r8, r6, lr │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17db94 <__cxa_atexit@plt+0x171bf4> │ │ │ │ ldr r1, [pc, #44] @ 17db9c <__cxa_atexit@plt+0x171bfc> │ │ │ │ @@ -378620,15 +378620,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121e65c │ │ │ │ + @ instruction: 0x0121e63c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378645,15 +378645,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq lr, [r1, -r8]! │ │ │ │ + ldrdeq lr, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378670,15 +378670,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121e594 │ │ │ │ + @ instruction: 0x0121e574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378695,15 +378695,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121e530 │ │ │ │ + @ instruction: 0x0121e510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -378736,15 +378736,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x0121e4a4 │ │ │ │ + smlawbeq r1, r4, r4, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ddd0 <__cxa_atexit@plt+0x171e30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -378768,15 +378768,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x0121e430 │ │ │ │ + @ instruction: 0x0121e410 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17de58 <__cxa_atexit@plt+0x171eb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -378802,15 +378802,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121e3b0 │ │ │ │ + @ instruction: 0x0121e390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378868,15 +378868,15 @@ │ │ │ │ b 17df70 <__cxa_atexit@plt+0x171fd0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - smlawteq r1, r0, r2, lr │ │ │ │ + @ instruction: 0x0121e2a0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r7, r6 │ │ │ │ cmp lr, fp │ │ │ │ @@ -379021,15 +379021,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121e228 │ │ │ │ + @ instruction: 0x0121e208 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @@ -379116,16 +379116,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121df08 │ │ │ │ - @ instruction: 0x0121df50 │ │ │ │ + @ instruction: 0x0121dee8 │ │ │ │ + @ instruction: 0x0121df30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -379184,16 +379184,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq sp, [r1, -r8]! │ │ │ │ - @ instruction: 0x0121de40 │ │ │ │ + ldrdeq sp, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121de20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -379238,16 +379238,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121dd20 │ │ │ │ - @ instruction: 0x0121dd68 │ │ │ │ + @ instruction: 0x0121dd00 │ │ │ │ + @ instruction: 0x0121dd48 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -379290,16 +379290,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121dc50 │ │ │ │ - @ instruction: 0x0121dc98 │ │ │ │ + @ instruction: 0x0121dc30 │ │ │ │ + @ instruction: 0x0121dc78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17e660 <__cxa_atexit@plt+0x1726c0> │ │ │ │ ldr r1, [pc, #44] @ 17e668 <__cxa_atexit@plt+0x1726c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -379311,15 +379311,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121db90 │ │ │ │ + @ instruction: 0x0121db70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379336,15 +379336,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121db2c │ │ │ │ + @ instruction: 0x0121db0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379367,15 +379367,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq sp, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121dab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -379405,15 +379405,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121da3c │ │ │ │ + @ instruction: 0x0121da1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379467,15 +379467,15 @@ │ │ │ │ b 17e8cc <__cxa_atexit@plt+0x17292c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0121d958 │ │ │ │ + @ instruction: 0x0121d938 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17e924 <__cxa_atexit@plt+0x172984> │ │ │ │ ldr r1, [pc, #44] @ 17e92c <__cxa_atexit@plt+0x17298c> │ │ │ │ @@ -379488,15 +379488,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r1, ip, r8, sp │ │ │ │ + @ instruction: 0x0121d8ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379513,15 +379513,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121d868 │ │ │ │ + @ instruction: 0x0121d848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379538,15 +379538,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121d804 │ │ │ │ + @ instruction: 0x0121d7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379569,15 +379569,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121d7a8 │ │ │ │ + smlawbeq r1, r8, r7, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -379607,15 +379607,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121d714 │ │ │ │ + strdeq sp, [r1, -r4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17eb74 <__cxa_atexit@plt+0x172bd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -379641,15 +379641,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121d694 │ │ │ │ + @ instruction: 0x0121d674 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379707,15 +379707,15 @@ │ │ │ │ b 17ec8c <__cxa_atexit@plt+0x172cec> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x0121d5a4 │ │ │ │ + smlawbeq r1, r4, r5, sp │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -379814,19 +379814,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - @ instruction: 0x0121d4b0 │ │ │ │ + @ instruction: 0x0121d490 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0x0121d524 │ │ │ │ + @ instruction: 0x0121d504 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379839,15 +379839,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121d40c │ │ │ │ + @ instruction: 0x0121d3ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17eef0 <__cxa_atexit@plt+0x172f50> │ │ │ │ @@ -379859,15 +379859,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121d3bc │ │ │ │ + @ instruction: 0x0121d39c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17efa8 <__cxa_atexit@plt+0x173008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -379915,18 +379915,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 17efe8 <__cxa_atexit@plt+0x173048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff054 │ │ │ │ - @ instruction: 0x0121d2a0 │ │ │ │ + smlawbeq r1, r0, r2, sp │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xffffe30c │ │ │ │ - tstpeq r1, r4, ror fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f044 <__cxa_atexit@plt+0x1730a4> │ │ │ │ ldr r1, [pc, #68] @ 17f04c <__cxa_atexit@plt+0x1730ac> │ │ │ │ ldr r0, [pc, #68] @ 17f050 <__cxa_atexit@plt+0x1730b0> │ │ │ │ @@ -379944,15 +379944,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r1, ip, r1, sp │ │ │ │ + @ instruction: 0x0121d1ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -379992,15 +379992,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121d0ec │ │ │ │ + smlawteq r1, ip, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380023,15 +380023,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121d090 │ │ │ │ + @ instruction: 0x0121d070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -380061,15 +380061,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq ip, [r1, -ip]! @ │ │ │ │ + ldrdeq ip, [r1, -ip]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380105,15 +380105,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121cf28 │ │ │ │ + @ instruction: 0x0121cf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380130,15 +380130,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r1, r4, lr, ip │ │ │ │ + @ instruction: 0x0121cea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380161,15 +380161,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121ce68 │ │ │ │ + @ instruction: 0x0121ce48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -380199,15 +380199,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq ip, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121cdb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f4b4 <__cxa_atexit@plt+0x173514> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -380233,15 +380233,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121cd54 │ │ │ │ + @ instruction: 0x0121cd34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380278,15 +380278,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121cc74 │ │ │ │ + @ instruction: 0x0121cc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380303,15 +380303,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121cc10 │ │ │ │ + strdeq ip, [r1, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380328,15 +380328,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0121cbac │ │ │ │ + smlawbeq r1, ip, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380359,15 +380359,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121cb50 │ │ │ │ + @ instruction: 0x0121cb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -380397,15 +380397,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121cabc │ │ │ │ + @ instruction: 0x0121ca9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f7cc <__cxa_atexit@plt+0x17382c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -380431,15 +380431,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121ca3c │ │ │ │ + @ instruction: 0x0121ca1c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f858 <__cxa_atexit@plt+0x1738b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -380466,15 +380466,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0121c9b4 │ │ │ │ + @ instruction: 0x0121c994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380516,15 +380516,15 @@ │ │ │ │ b 17f94c <__cxa_atexit@plt+0x1739ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r1, r4, r8, ip │ │ │ │ + @ instruction: 0x0121c8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 17f9ac <__cxa_atexit@plt+0x173a0c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -380574,21 +380574,21 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 17fa40 <__cxa_atexit@plt+0x173aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121c8ac │ │ │ │ + smlawbeq r1, ip, r8, ip │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0x0121c81c │ │ │ │ + strdeq ip, [r1, -ip]! @ │ │ │ │ @ instruction: 0xfffbdb64 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffbdbac │ │ │ │ - @ instruction: 0x0111e5b4 │ │ │ │ + @ instruction: 0x0111e594 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17fb40 <__cxa_atexit@plt+0x173ba0> │ │ │ │ @@ -380852,18 +380852,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0121c408 │ │ │ │ - @ instruction: 0x0111ecf8 │ │ │ │ - tsteq r1, r4, lsl sp │ │ │ │ - @ instruction: 0x0121c494 │ │ │ │ + @ instruction: 0x0121c3e8 │ │ │ │ + @ instruction: 0x0111ecd8 │ │ │ │ + @ instruction: 0x0111ecf4 │ │ │ │ + @ instruction: 0x0121c474 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 17fee4 <__cxa_atexit@plt+0x173f44> │ │ │ │ cmp r3, #3 │ │ │ │ bne 17fef0 <__cxa_atexit@plt+0x173f50> │ │ │ │ @@ -380889,17 +380889,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r1, r4, asr ip │ │ │ │ - tsteq r1, ip, ror #24 │ │ │ │ - @ instruction: 0x0121c3e4 │ │ │ │ + tsteq r1, r4, lsr ip │ │ │ │ + tsteq r1, ip, asr #24 │ │ │ │ + smlawteq r1, r4, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ff54 <__cxa_atexit@plt+0x173fb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -380907,16 +380907,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121c298 │ │ │ │ - tsteq r1, r4, lsr r1 │ │ │ │ + @ instruction: 0x0121c278 │ │ │ │ + tsteq r1, r4, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17ffd4 <__cxa_atexit@plt+0x174034> │ │ │ │ @@ -380942,15 +380942,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrheq lr, [r1, -r0] │ │ │ │ + @ instruction: 0x0111e090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 180014 <__cxa_atexit@plt+0x174074> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -380973,16 +380973,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121c26c │ │ │ │ - tsteq r1, ip, lsr #32 │ │ │ │ + @ instruction: 0x0121c24c │ │ │ │ + tsteq r1, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 180128 <__cxa_atexit@plt+0x174188> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -381031,17 +381031,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq ip, [r1, -ip]! @ │ │ │ │ + @ instruction: 0x0121c1bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r4, asr #30 │ │ │ │ + tsteq r1, r4, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1801cc <__cxa_atexit@plt+0x17422c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -381067,15 +381067,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121c128 │ │ │ │ + @ instruction: 0x0121c108 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381089,16 +381089,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121c09c │ │ │ │ - tsteq r1, ip, asr lr │ │ │ │ + @ instruction: 0x0121c07c │ │ │ │ + tsteq r1, ip, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381128,15 +381128,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r1, r4, asr #27 │ │ │ │ + tsteq r1, r4, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -381163,16 +381163,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - tsteq r1, ip, lsl r8 │ │ │ │ - @ instruction: 0x0111e7f8 │ │ │ │ + @ instruction: 0x0111e7fc │ │ │ │ + @ instruction: 0x0111e7d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 180414 <__cxa_atexit@plt+0x174474> │ │ │ │ ldr r7, [pc, #212] @ 180458 <__cxa_atexit@plt+0x1744b8> │ │ │ │ @@ -381230,18 +381230,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ + tsteq r1, ip, lsl #14 │ │ │ │ tsteq r1, ip, lsr #14 │ │ │ │ - tsteq r1, ip, asr #14 │ │ │ │ - @ instruction: 0x0121be48 │ │ │ │ - @ instruction: 0x0121be90 │ │ │ │ + @ instruction: 0x0121be28 │ │ │ │ + @ instruction: 0x0121be70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1804b8 <__cxa_atexit@plt+0x174518> │ │ │ │ @@ -381253,16 +381253,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121bda4 │ │ │ │ - @ instruction: 0x0121bdec │ │ │ │ + smlawbeq r1, r4, sp, fp │ │ │ │ + smlawteq r1, ip, sp, fp │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 18052c <__cxa_atexit@plt+0x17458c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ @@ -381285,15 +381285,15 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #16] @ 180544 <__cxa_atexit@plt+0x1745a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr r6 │ │ │ │ + tsteq r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18058c <__cxa_atexit@plt+0x1745ec> │ │ │ │ @@ -381345,15 +381345,15 @@ │ │ │ │ stmib r5, {r1, r7} │ │ │ │ mov r7, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ str r9, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr r5 │ │ │ │ + tsteq r1, r0, lsr r5 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -381386,15 +381386,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #9 │ │ │ │ + tsteq r1, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180740 <__cxa_atexit@plt+0x1747a0> │ │ │ │ @@ -381419,17 +381419,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 180764 <__cxa_atexit@plt+0x1747c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r1, -ip]! │ │ │ │ + @ instruction: 0x0121babc │ │ │ │ @ instruction: 0xfffbce98 │ │ │ │ - tsteq r1, r4, lsl #17 │ │ │ │ + tsteq r1, r4, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 180820 <__cxa_atexit@plt+0x174880> │ │ │ │ @@ -381485,19 +381485,19 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r7} │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq fp, [r1, -r4]! │ │ │ │ - tsteq r1, r4, lsr r3 │ │ │ │ - smlawteq r1, r4, ip, fp │ │ │ │ + ldrdeq fp, [r1, -r4]! │ │ │ │ + tsteq r1, r4, lsl r3 │ │ │ │ + @ instruction: 0x0121bca4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x0121bd2c │ │ │ │ + @ instruction: 0x0121bd0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldmib r5, {r2, r7, r8} │ │ │ │ mov r3, r6 │ │ │ │ @@ -381537,20 +381537,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121bc10 │ │ │ │ - tsteq r1, r8, asr r2 │ │ │ │ - @ instruction: 0x0121bbe8 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + tsteq r1, r8, lsr r2 │ │ │ │ + smlawteq r1, r8, fp, fp │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0x0121bc40 │ │ │ │ - tsteq r1, r4, ror ip │ │ │ │ + @ instruction: 0x0121bc20 │ │ │ │ + tsteq r1, r4, asr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -381589,17 +381589,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffcbe28 │ │ │ │ - @ instruction: 0x0111dbd8 │ │ │ │ - tsteq r1, r0, lsr #3 │ │ │ │ - tsteq r1, ip, ror #2 │ │ │ │ + @ instruction: 0x0111dbb8 │ │ │ │ + tsteq r1, r0, lsl #3 │ │ │ │ + tsteq r1, ip, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 180a70 <__cxa_atexit@plt+0x174ad0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -381619,17 +381619,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121b798 │ │ │ │ + @ instruction: 0x0121b778 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsheq lr, [r1, -r4] │ │ │ │ + ldrsbeq lr, [r1, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 180aa8 <__cxa_atexit@plt+0x174b08> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -381659,16 +381659,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121b79c │ │ │ │ - tsteq r1, ip, lsr r0 │ │ │ │ + @ instruction: 0x0121b77c │ │ │ │ + tsteq r1, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180ba8 <__cxa_atexit@plt+0x174c08> │ │ │ │ ldr r2, [pc, #140] @ 180bd0 <__cxa_atexit@plt+0x174c30> │ │ │ │ @@ -381704,16 +381704,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 180bd4 <__cxa_atexit@plt+0x174c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121b698 │ │ │ │ - @ instruction: 0x0111df9c │ │ │ │ + @ instruction: 0x0121b678 │ │ │ │ + tsteq r1, ip, ror pc │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -381734,15 +381734,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq fp, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121b5b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -381763,15 +381763,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180d30 <__cxa_atexit@plt+0x174d90> │ │ │ │ @@ -381800,17 +381800,17 @@ │ │ │ │ b 180d40 <__cxa_atexit@plt+0x174da0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x0121b4e0 │ │ │ │ + smlawteq r1, r0, r4, fp │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r1, r0, lsl #28 │ │ │ │ + tsteq r1, r0, ror #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 180e0c <__cxa_atexit@plt+0x174e6c> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -381861,21 +381861,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, r8, ror #26 │ │ │ │ - @ instruction: 0x0121b44c │ │ │ │ - @ instruction: 0x0121b4a8 │ │ │ │ + tsteq r1, r8, asr #26 │ │ │ │ + @ instruction: 0x0121b42c │ │ │ │ + smlawbeq r1, r8, r4, fp │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrdeq fp, [r1, -r4]! │ │ │ │ - tsteq r1, ip, lsl sp │ │ │ │ + @ instruction: 0x0121b4b4 │ │ │ │ + @ instruction: 0x0111dcfc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -381905,15 +381905,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0x0121b3e4 │ │ │ │ + smlawteq r1, r4, r3, fp │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180f5c <__cxa_atexit@plt+0x174fbc> │ │ │ │ @@ -381935,15 +381935,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0121b2b4 │ │ │ │ + @ instruction: 0x0121b294 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 180f94 <__cxa_atexit@plt+0x174ff4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -381967,17 +381967,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 180ff0 <__cxa_atexit@plt+0x175050> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ + ldrdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r1, r4, lsl #23 │ │ │ │ + tsteq r1, r4, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181058 <__cxa_atexit@plt+0x1750b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -381997,17 +381997,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121b1b0 │ │ │ │ + @ instruction: 0x0121b190 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, ip, lsl #22 │ │ │ │ + tsteq r1, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 181090 <__cxa_atexit@plt+0x1750f0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -382029,16 +382029,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121b110 │ │ │ │ - tsteq r1, ip, lsr #31 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + tsteq r1, ip, lsl #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18115c <__cxa_atexit@plt+0x1751bc> │ │ │ │ @@ -382064,15 +382064,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsr #30 │ │ │ │ + tsteq r1, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18119c <__cxa_atexit@plt+0x1751fc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -382095,16 +382095,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121b0e4 │ │ │ │ - tsteq r1, r4, lsr #29 │ │ │ │ + smlawteq r1, r4, r0, fp │ │ │ │ + tsteq r1, r4, lsl #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1812b0 <__cxa_atexit@plt+0x175310> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -382153,17 +382153,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - qsubeq fp, r4, r1 │ │ │ │ + @ instruction: 0x0121b034 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0111cdbc │ │ │ │ + @ instruction: 0x0111cd9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 181354 <__cxa_atexit@plt+0x1753b4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -382189,15 +382189,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121afa0 │ │ │ │ + smlawbeq r1, r0, pc, sl @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382211,16 +382211,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121af14 │ │ │ │ - @ instruction: 0x0111ccd4 │ │ │ │ + strdeq sl, [r1, -r4]! │ │ │ │ + @ instruction: 0x0111ccb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382285,16 +382285,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x0111d6b8 │ │ │ │ - @ instruction: 0x0111d694 │ │ │ │ + @ instruction: 0x0111d698 │ │ │ │ + tsteq r1, r4, ror r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 181598 <__cxa_atexit@plt+0x1755f8> │ │ │ │ ldr r7, [pc, #208] @ 1815dc <__cxa_atexit@plt+0x17563c> │ │ │ │ @@ -382351,18 +382351,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - tsteq r1, ip, asr #11 │ │ │ │ - @ instruction: 0x0111d5f4 │ │ │ │ - smlawteq r1, r4, ip, sl │ │ │ │ - @ instruction: 0x0121ad0c │ │ │ │ + tsteq r1, ip, lsr #11 │ │ │ │ + @ instruction: 0x0111d5d4 │ │ │ │ + @ instruction: 0x0121aca4 │ │ │ │ + @ instruction: 0x0121acec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18163c <__cxa_atexit@plt+0x17569c> │ │ │ │ @@ -382374,32 +382374,32 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121ac20 │ │ │ │ - @ instruction: 0x0121ac68 │ │ │ │ - tsteq r1, ip, lsr r5 │ │ │ │ + @ instruction: 0x0121ac00 │ │ │ │ + @ instruction: 0x0121ac48 │ │ │ │ + tsteq r1, ip, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1814f8 <__cxa_atexit@plt+0x175558> │ │ │ │ - tsteq r1, r0, lsl #10 │ │ │ │ + tsteq r1, r0, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 180958 <__cxa_atexit@plt+0x1749b8> │ │ │ │ - @ instruction: 0x0111d4d4 │ │ │ │ + @ instruction: 0x0111d4b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 180370 <__cxa_atexit@plt+0x1743d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -382437,17 +382437,17 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x0121adec │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ - tsteq r1, r0, ror #8 │ │ │ │ + smlawteq r1, ip, sp, sl │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ + tsteq r1, r0, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1817b8 <__cxa_atexit@plt+0x175818> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -382473,17 +382473,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1817dc <__cxa_atexit@plt+0x17583c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121aa68 │ │ │ │ + @ instruction: 0x0121aa48 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r1, r4, ror #7 │ │ │ │ + tsteq r1, r4, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 181860 <__cxa_atexit@plt+0x1758c0> │ │ │ │ ldr lr, [pc, #124] @ 18187c <__cxa_atexit@plt+0x1758dc> │ │ │ │ @@ -382516,18 +382516,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 18188c <__cxa_atexit@plt+0x1758ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlawteq r1, ip, r9, sl │ │ │ │ - ldrdeq sl, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121a9ac │ │ │ │ + @ instruction: 0x0121a9b4 │ │ │ │ @ instruction: 0xfffbbd08 │ │ │ │ - tsteq r1, r0, ror #14 │ │ │ │ + tsteq r1, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382550,15 +382550,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0121a914 │ │ │ │ + strdeq sl, [r1, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -382588,15 +382588,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlawbeq r1, r0, r8, sl │ │ │ │ + @ instruction: 0x0121a860 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181a54 <__cxa_atexit@plt+0x175ab4> │ │ │ │ ldr r0, [pc, #152] @ 181a5c <__cxa_atexit@plt+0x175abc> │ │ │ │ @@ -382636,15 +382636,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0121a804 │ │ │ │ + @ instruction: 0x0121a7e4 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -382665,16 +382665,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 181ad4 <__cxa_atexit@plt+0x175b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0121a774 │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ + @ instruction: 0x0121a754 │ │ │ │ + tsteq r1, r0, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181b30 <__cxa_atexit@plt+0x175b90> │ │ │ │ ldr r3, [pc, #60] @ 181b38 <__cxa_atexit@plt+0x175b98> │ │ │ │ @@ -382691,15 +382691,15 @@ │ │ │ │ b 181b48 <__cxa_atexit@plt+0x175ba8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r0, asr #11 │ │ │ │ + tsteq r1, r0, lsr #11 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ands r2, r1, #7 │ │ │ │ str r0, [r5, #-8] │ │ │ │ beq 181ba8 <__cxa_atexit@plt+0x175c08> │ │ │ │ @@ -382759,15 +382759,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - smlawteq r1, r8, r6, sl │ │ │ │ + @ instruction: 0x0121a6a8 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -382790,17 +382790,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 181ccc <__cxa_atexit@plt+0x175d2c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121a614 │ │ │ │ + strdeq sl, [r1, -r4]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r1, ip, lsr #8 │ │ │ │ + tsteq r1, ip, lsl #8 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -382846,15 +382846,15 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121a520 │ │ │ │ + @ instruction: 0x0121a500 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181e5c <__cxa_atexit@plt+0x175ebc> │ │ │ │ ldr r0, [pc, #152] @ 181e64 <__cxa_atexit@plt+0x175ec4> │ │ │ │ @@ -382894,15 +382894,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq sl, [r1, -ip]! │ │ │ │ + ldrdeq sl, [r1, -ip]! │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -382923,16 +382923,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 181edc <__cxa_atexit@plt+0x175f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0121a36c │ │ │ │ - tsteq r1, r8, lsl r2 │ │ │ │ + @ instruction: 0x0121a34c │ │ │ │ + @ instruction: 0x0111c1f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181f40 <__cxa_atexit@plt+0x175fa0> │ │ │ │ ldr r3, [pc, #68] @ 181f48 <__cxa_atexit@plt+0x175fa8> │ │ │ │ @@ -382951,15 +382951,15 @@ │ │ │ │ b 181f58 <__cxa_atexit@plt+0x175fb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0111c1b0 │ │ │ │ + @ instruction: 0x0111c190 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 182048 <__cxa_atexit@plt+0x1760a8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -383028,18 +383028,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0121a330 │ │ │ │ + @ instruction: 0x0121a310 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x0121a27c │ │ │ │ + @ instruction: 0x0121a25c │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -383063,15 +383063,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 182110 <__cxa_atexit@plt+0x176170> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq sl, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121a1b0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383085,16 +383085,16 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121a164 │ │ │ │ - @ instruction: 0x0111bf90 │ │ │ │ + @ instruction: 0x0121a144 │ │ │ │ + tsteq r1, r0, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383130,15 +383130,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - tsteq r1, r0, ror #29 │ │ │ │ + tsteq r1, r0, asr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 182260 <__cxa_atexit@plt+0x1762c0> │ │ │ │ @@ -383154,16 +383154,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 182278 <__cxa_atexit@plt+0x1762d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, asr #18 │ │ │ │ - tsteq r1, r0, lsr r9 │ │ │ │ + tsteq r1, r4, lsr #18 │ │ │ │ + tsteq r1, r0, lsl r9 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r6 │ │ │ │ mov r6, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r6, #8]! │ │ │ │ str r6, [sp] │ │ │ │ @@ -383268,17 +383268,17 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x01219f24 │ │ │ │ + @ instruction: 0x01219f04 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlawteq r1, r0, lr, r9 │ │ │ │ + @ instruction: 0x01219ea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -383294,17 +383294,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1824ac <__cxa_atexit@plt+0x17650c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01219e1c │ │ │ │ + strdeq r9, [r1, -ip]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r1, r4, lsl #14 │ │ │ │ + tsteq r1, r4, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1824ec <__cxa_atexit@plt+0x17654c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -383313,15 +383313,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 182efc <__cxa_atexit@plt+0x176f5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01219d00 │ │ │ │ + @ instruction: 0x01219ce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 182578 <__cxa_atexit@plt+0x1765d8> │ │ │ │ ldr lr, [pc, #124] @ 182594 <__cxa_atexit@plt+0x1765f4> │ │ │ │ @@ -383354,18 +383354,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1825a4 <__cxa_atexit@plt+0x176604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01219cb4 │ │ │ │ - @ instruction: 0x01219cbc │ │ │ │ + @ instruction: 0x01219c94 │ │ │ │ + @ instruction: 0x01219c9c │ │ │ │ @ instruction: 0xfffbaff0 │ │ │ │ - tsteq r1, r8, asr #20 │ │ │ │ + tsteq r1, r8, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383378,15 +383378,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r1, -ip]! │ │ │ │ + ldrdeq r9, [r1, -ip]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182658 <__cxa_atexit@plt+0x1766b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -383410,15 +383410,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01219ba8 │ │ │ │ + smlawbeq r1, r8, fp, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18272c <__cxa_atexit@plt+0x17678c> │ │ │ │ ldr r0, [pc, #152] @ 182734 <__cxa_atexit@plt+0x176794> │ │ │ │ @@ -383458,15 +383458,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01219b2c │ │ │ │ + @ instruction: 0x01219b0c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -383487,16 +383487,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 1827ac <__cxa_atexit@plt+0x17680c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01219a9c │ │ │ │ - tsteq r1, r8, asr #18 │ │ │ │ + @ instruction: 0x01219a7c │ │ │ │ + tsteq r1, r8, lsr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182808 <__cxa_atexit@plt+0x176868> │ │ │ │ ldr r3, [pc, #60] @ 182810 <__cxa_atexit@plt+0x176870> │ │ │ │ @@ -383513,15 +383513,15 @@ │ │ │ │ b 182820 <__cxa_atexit@plt+0x176880> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, ror #17 │ │ │ │ + tsteq r1, r8, asr #17 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ands r2, r1, #7 │ │ │ │ str r0, [r5, #-8] │ │ │ │ beq 182880 <__cxa_atexit@plt+0x1768e0> │ │ │ │ @@ -383581,15 +383581,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strdeq r9, [r1, -r0]! │ │ │ │ + ldrdeq r9, [r1, -r0]! │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -383612,17 +383612,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1829a4 <__cxa_atexit@plt+0x176a04> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121993c │ │ │ │ + @ instruction: 0x0121991c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r1, r4, asr r7 │ │ │ │ + tsteq r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -383668,15 +383668,15 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01219848 │ │ │ │ + @ instruction: 0x01219828 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182b34 <__cxa_atexit@plt+0x176b94> │ │ │ │ ldr r0, [pc, #152] @ 182b3c <__cxa_atexit@plt+0x176b9c> │ │ │ │ @@ -383716,15 +383716,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01219724 │ │ │ │ + @ instruction: 0x01219704 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -383745,16 +383745,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 182bb4 <__cxa_atexit@plt+0x176c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01219694 │ │ │ │ - tsteq r1, r0, asr #10 │ │ │ │ + @ instruction: 0x01219674 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182c18 <__cxa_atexit@plt+0x176c78> │ │ │ │ ldr r3, [pc, #68] @ 182c20 <__cxa_atexit@plt+0x176c80> │ │ │ │ @@ -383773,15 +383773,15 @@ │ │ │ │ b 182c30 <__cxa_atexit@plt+0x176c90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0111b4d8 │ │ │ │ + @ instruction: 0x0111b4b8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 182d20 <__cxa_atexit@plt+0x176d80> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -383850,18 +383850,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01219658 │ │ │ │ + @ instruction: 0x01219638 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x012195a4 │ │ │ │ + smlawbeq r1, r4, r5, r9 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -383885,15 +383885,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 182de8 <__cxa_atexit@plt+0x176e48> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r9, [r1, -r8]! │ │ │ │ + ldrdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383907,16 +383907,16 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r1, ip, r4, r9 │ │ │ │ - @ instruction: 0x0111b2b8 │ │ │ │ + @ instruction: 0x0121946c │ │ │ │ + @ instruction: 0x0111b298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383999,16 +383999,16 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r1, r4, lsr ip │ │ │ │ - @ instruction: 0x01219354 │ │ │ │ + tsteq r1, r4, lsl ip │ │ │ │ + @ instruction: 0x01219334 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -384023,15 +384023,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 183010 <__cxa_atexit@plt+0x177070> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012192ac │ │ │ │ + smlawbeq r1, ip, r2, r9 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov fp, r7 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp ip, r3 │ │ │ │ bcc 1830ac <__cxa_atexit@plt+0x17710c> │ │ │ │ @@ -384078,16 +384078,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01219208 │ │ │ │ - tsteq r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x012191e8 │ │ │ │ + @ instruction: 0x0111aff0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 183014 <__cxa_atexit@plt+0x177074> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -384109,15 +384109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 183168 <__cxa_atexit@plt+0x1771c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01219160 │ │ │ │ + @ instruction: 0x01219140 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -384155,17 +384155,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 18321c <__cxa_atexit@plt+0x17727c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff320 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - tsteq r1, r4, lsr #19 │ │ │ │ + tsteq r1, r4, lsl #19 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0111b990 │ │ │ │ + tsteq r1, r0, ror r9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 18316c <__cxa_atexit@plt+0x1771cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -384192,15 +384192,15 @@ │ │ │ │ b 375d84 <__cxa_atexit@plt+0x369de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01218f70 │ │ │ │ + @ instruction: 0x01218f50 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1832d8 <__cxa_atexit@plt+0x177338> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -384224,17 +384224,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 183334 <__cxa_atexit@plt+0x177394> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01218fac │ │ │ │ + smlawbeq r1, ip, pc, r8 @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r1, ip, ror r8 │ │ │ │ + tsteq r1, ip, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183388 <__cxa_atexit@plt+0x1773e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -384249,18 +384249,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 18339c <__cxa_atexit@plt+0x1773fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 182efc <__cxa_atexit@plt+0x176f5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01218e78 │ │ │ │ - smlawteq r1, ip, lr, r8 │ │ │ │ - @ instruction: 0x01218f28 │ │ │ │ - tsteq r1, r4, lsl r8 │ │ │ │ + @ instruction: 0x01218e58 │ │ │ │ + @ instruction: 0x01218eac │ │ │ │ + @ instruction: 0x01218f08 │ │ │ │ + @ instruction: 0x0111b7f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1833f0 <__cxa_atexit@plt+0x177450> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -384275,18 +384275,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 183404 <__cxa_atexit@plt+0x177464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 182efc <__cxa_atexit@plt+0x176f5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01218e10 │ │ │ │ - @ instruction: 0x01218e64 │ │ │ │ - smlawteq r1, r0, lr, r8 │ │ │ │ - tsteq r1, ip, lsr #15 │ │ │ │ + strdeq r8, [r1, -r0]! │ │ │ │ + @ instruction: 0x01218e44 │ │ │ │ + @ instruction: 0x01218ea0 │ │ │ │ + tsteq r1, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183460 <__cxa_atexit@plt+0x1774c0> │ │ │ │ ldr lr, [pc, #64] @ 18346c <__cxa_atexit@plt+0x1774cc> │ │ │ │ @@ -384304,16 +384304,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01218d9c │ │ │ │ - tsteq r1, r0, asr #14 │ │ │ │ + @ instruction: 0x01218d7c │ │ │ │ + tsteq r1, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ @@ -384399,22 +384399,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ - @ instruction: 0x0111b5f0 │ │ │ │ + @ instruction: 0x0111b5d0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - @ instruction: 0x0111b5dc │ │ │ │ + @ instruction: 0x0111b5bc │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x01218d18 │ │ │ │ - @ instruction: 0x01218d74 │ │ │ │ + strdeq r8, [r1, -r8]! @ │ │ │ │ + @ instruction: 0x01218d54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -384437,16 +384437,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01218b70 │ │ │ │ - tsteq r1, ip, lsl #20 │ │ │ │ + @ instruction: 0x01218b50 │ │ │ │ + tsteq r1, ip, ror #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1836fc <__cxa_atexit@plt+0x17775c> │ │ │ │ @@ -384472,15 +384472,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsl #19 │ │ │ │ + tsteq r1, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18373c <__cxa_atexit@plt+0x17779c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -384503,16 +384503,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01218b44 │ │ │ │ - tsteq r1, r4, lsl #18 │ │ │ │ + @ instruction: 0x01218b24 │ │ │ │ + tsteq r1, r4, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 183850 <__cxa_atexit@plt+0x1778b0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -384561,17 +384561,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01218ab4 │ │ │ │ + @ instruction: 0x01218a94 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, ip, lsl r8 │ │ │ │ + @ instruction: 0x0111a7fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1838f4 <__cxa_atexit@plt+0x177954> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -384597,15 +384597,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01218a00 │ │ │ │ + @ instruction: 0x012189e0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -384619,16 +384619,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01218974 │ │ │ │ - tsteq r1, r4, lsr r7 │ │ │ │ + @ instruction: 0x01218954 │ │ │ │ + tsteq r1, r4, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -384693,16 +384693,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - tsteq r1, ip, asr r1 │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ + tsteq r1, ip, lsr r1 │ │ │ │ + tsteq r1, r8, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 183b38 <__cxa_atexit@plt+0x177b98> │ │ │ │ ldr r7, [pc, #208] @ 183b7c <__cxa_atexit@plt+0x177bdc> │ │ │ │ @@ -384759,18 +384759,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - tsteq r1, r0, ror r0 │ │ │ │ - @ instruction: 0x0111b098 │ │ │ │ - @ instruction: 0x01218724 │ │ │ │ - @ instruction: 0x0121876c │ │ │ │ + tsteq r1, r0, asr r0 │ │ │ │ + tsteq r1, r8, ror r0 │ │ │ │ + @ instruction: 0x01218704 │ │ │ │ + @ instruction: 0x0121874c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 183bdc <__cxa_atexit@plt+0x177c3c> │ │ │ │ @@ -384782,17 +384782,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r1, r0, r6, r8 │ │ │ │ - smlawteq r1, r8, r6, r8 │ │ │ │ - tsteq r1, ip, ror #31 │ │ │ │ + @ instruction: 0x01218660 │ │ │ │ + @ instruction: 0x012186a8 │ │ │ │ + tsteq r1, ip, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 183c54 <__cxa_atexit@plt+0x177cb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -384816,17 +384816,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 183c78 <__cxa_atexit@plt+0x177cd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlawteq r1, r4, r5, r8 │ │ │ │ + @ instruction: 0x012185a4 │ │ │ │ andeq r1, r0, r8, asr #4 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ + tsteq r1, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 183cb0 <__cxa_atexit@plt+0x177d10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -384834,15 +384834,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121853c │ │ │ │ + @ instruction: 0x0121851c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 183d6c <__cxa_atexit@plt+0x177dcc> │ │ │ │ ldr r0, [pc, #152] @ 183d74 <__cxa_atexit@plt+0x177dd4> │ │ │ │ @@ -384882,15 +384882,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012184ec │ │ │ │ + smlawteq r1, ip, r4, r8 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -384911,16 +384911,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 183dec <__cxa_atexit@plt+0x177e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0121845c │ │ │ │ - tsteq r1, r8, lsl #6 │ │ │ │ + @ instruction: 0x0121843c │ │ │ │ + tsteq r1, r8, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 183e48 <__cxa_atexit@plt+0x177ea8> │ │ │ │ ldr r3, [pc, #60] @ 183e50 <__cxa_atexit@plt+0x177eb0> │ │ │ │ @@ -384937,15 +384937,15 @@ │ │ │ │ b 183e60 <__cxa_atexit@plt+0x177ec0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, lsr #5 │ │ │ │ + tsteq r1, r8, lsl #5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ands r2, r1, #7 │ │ │ │ str r0, [r5, #-8] │ │ │ │ beq 183ec0 <__cxa_atexit@plt+0x177f20> │ │ │ │ @@ -385005,15 +385005,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0x012183b0 │ │ │ │ + @ instruction: 0x01218390 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -385036,17 +385036,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 183fe4 <__cxa_atexit@plt+0x178044> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r8, [r1, -ip]! │ │ │ │ + ldrdeq r8, [r1, -ip]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r1, r4, lsl r1 │ │ │ │ + ldrsheq sl, [r1, -r4] │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -385092,15 +385092,15 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01218208 │ │ │ │ + @ instruction: 0x012181e8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184174 <__cxa_atexit@plt+0x1781d4> │ │ │ │ ldr r0, [pc, #152] @ 18417c <__cxa_atexit@plt+0x1781dc> │ │ │ │ @@ -385140,15 +385140,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012180e4 │ │ │ │ + smlawteq r1, r4, r0, r8 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -385169,16 +385169,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 1841f4 <__cxa_atexit@plt+0x178254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - qsubeq r8, r4, r1 │ │ │ │ - tsteq r1, r0, lsl #30 │ │ │ │ + @ instruction: 0x01218034 │ │ │ │ + tsteq r1, r0, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184258 <__cxa_atexit@plt+0x1782b8> │ │ │ │ ldr r3, [pc, #68] @ 184260 <__cxa_atexit@plt+0x1782c0> │ │ │ │ @@ -385197,15 +385197,15 @@ │ │ │ │ b 184270 <__cxa_atexit@plt+0x1782d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01119e98 │ │ │ │ + tsteq r1, r8, ror lr │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 184360 <__cxa_atexit@plt+0x1783c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -385274,18 +385274,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01218018 │ │ │ │ + strdeq r7, [r1, -r8]! │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x01217f64 │ │ │ │ + @ instruction: 0x01217f44 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -385309,15 +385309,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 184428 <__cxa_atexit@plt+0x178488> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01217eb8 │ │ │ │ + @ instruction: 0x01217e98 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -385331,16 +385331,16 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01217e4c │ │ │ │ - tsteq r1, r8, ror ip │ │ │ │ + @ instruction: 0x01217e2c │ │ │ │ + tsteq r1, r8, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -385399,15 +385399,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01217c90 │ │ │ │ + @ instruction: 0x01217c70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -385453,15 +385453,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01217c00 │ │ │ │ + @ instruction: 0x01217be0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -385482,16 +385482,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 1846d8 <__cxa_atexit@plt+0x178738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01217b70 │ │ │ │ - tsteq r1, ip, lsl sl │ │ │ │ + @ instruction: 0x01217b50 │ │ │ │ + @ instruction: 0x011199fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184734 <__cxa_atexit@plt+0x178794> │ │ │ │ ldr r3, [pc, #60] @ 18473c <__cxa_atexit@plt+0x17879c> │ │ │ │ @@ -385508,15 +385508,15 @@ │ │ │ │ b 18474c <__cxa_atexit@plt+0x1787ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011199bc │ │ │ │ + @ instruction: 0x0111999c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ands r2, r1, #7 │ │ │ │ str r0, [r5, #-8] │ │ │ │ beq 1847ac <__cxa_atexit@plt+0x17880c> │ │ │ │ @@ -385576,15 +385576,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - smlawteq r1, r4, sl, r7 │ │ │ │ + @ instruction: 0x01217aa4 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -385607,17 +385607,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1848d0 <__cxa_atexit@plt+0x178930> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01217a10 │ │ │ │ + strdeq r7, [r1, -r0]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ + tsteq r1, r8, lsl #16 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -385663,15 +385663,15 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121791c │ │ │ │ + strdeq r7, [r1, -ip]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184a60 <__cxa_atexit@plt+0x178ac0> │ │ │ │ ldr r0, [pc, #152] @ 184a68 <__cxa_atexit@plt+0x178ac8> │ │ │ │ @@ -385711,15 +385711,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq r7, [r1, -r8]! │ │ │ │ + ldrdeq r7, [r1, -r8]! │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -385740,16 +385740,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 184ae0 <__cxa_atexit@plt+0x178b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01217768 │ │ │ │ - tsteq r1, r4, lsl r6 │ │ │ │ + @ instruction: 0x01217748 │ │ │ │ + @ instruction: 0x011195f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184b44 <__cxa_atexit@plt+0x178ba4> │ │ │ │ ldr r3, [pc, #68] @ 184b4c <__cxa_atexit@plt+0x178bac> │ │ │ │ @@ -385768,15 +385768,15 @@ │ │ │ │ b 184b5c <__cxa_atexit@plt+0x178bbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, ip, lsr #11 │ │ │ │ + tsteq r1, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 184c4c <__cxa_atexit@plt+0x178cac> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -385845,18 +385845,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0121772c │ │ │ │ + @ instruction: 0x0121770c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x01217678 │ │ │ │ + @ instruction: 0x01217658 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -385880,15 +385880,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 184d14 <__cxa_atexit@plt+0x178d74> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r1, ip, r5, r7 │ │ │ │ + @ instruction: 0x012175ac │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -385902,16 +385902,16 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01217560 │ │ │ │ - tsteq r1, ip, lsl #7 │ │ │ │ + @ instruction: 0x01217540 │ │ │ │ + tsteq r1, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -385945,15 +385945,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - tsteq r1, r4, ror #5 │ │ │ │ + tsteq r1, r4, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 184e5c <__cxa_atexit@plt+0x178ebc> │ │ │ │ ldr r7, [pc, #52] @ 184e6c <__cxa_atexit@plt+0x178ecc> │ │ │ │ @@ -385968,16 +385968,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 184e70 <__cxa_atexit@plt+0x178ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, ror sp │ │ │ │ - tsteq r1, r8, ror #26 │ │ │ │ + tsteq r1, ip, asr sp │ │ │ │ + tsteq r1, r8, asr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr lr, [pc, #264] @ 184f94 <__cxa_atexit@plt+0x178ff4> │ │ │ │ ldr r8, [pc, #264] @ 184f98 <__cxa_atexit@plt+0x178ff8> │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -386149,27 +386149,27 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0x077cb531 │ │ │ │ rscseq fp, ip, r4, asr r7 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - smlawteq r1, r0, r2, r7 │ │ │ │ + @ instruction: 0x012172a0 │ │ │ │ ldrsbteq fp, [ip], #100 @ 0x64 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r1, r8, r1, r7 │ │ │ │ - tsteq r1, r0, lsr #31 │ │ │ │ + @ instruction: 0x012171a8 │ │ │ │ + tsteq r1, r0, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 184f9c <__cxa_atexit@plt+0x178ffc> │ │ │ │ - tsteq r1, r8, lsl #31 │ │ │ │ + tsteq r1, r8, ror #30 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp lr, r9 │ │ │ │ bcc 185258 <__cxa_atexit@plt+0x1792b8> │ │ │ │ str r7, [sp] │ │ │ │ @@ -386230,16 +386230,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x077cb531 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ rscseq fp, ip, r0, asr r5 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x0121704c │ │ │ │ - tsteq r1, r0, asr r9 │ │ │ │ + @ instruction: 0x0121702c │ │ │ │ + tsteq r1, r0, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1852f8 <__cxa_atexit@plt+0x179358> │ │ │ │ ldr r2, [pc, #116] @ 185320 <__cxa_atexit@plt+0x179380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -386268,20 +386268,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 185330 <__cxa_atexit@plt+0x179390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01216f30 │ │ │ │ + @ instruction: 0x01216f10 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r1, r8, lsl lr │ │ │ │ - tsteq r1, r0, ror #27 │ │ │ │ - tsteq r1, ip, asr #17 │ │ │ │ - tsteq r1, r8, lsr #17 │ │ │ │ + @ instruction: 0x01118df8 │ │ │ │ + tsteq r1, r0, asr #27 │ │ │ │ + tsteq r1, ip, lsr #17 │ │ │ │ + tsteq r1, r8, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1853a0 <__cxa_atexit@plt+0x179400> │ │ │ │ ldr r2, [pc, #116] @ 1853c8 <__cxa_atexit@plt+0x179428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -386310,20 +386310,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 1853d8 <__cxa_atexit@plt+0x179438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r1, r8, lr, r6 │ │ │ │ + @ instruction: 0x01216e68 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - tsteq r1, r0, ror sp │ │ │ │ - tsteq r1, r8, lsr sp │ │ │ │ - tsteq r1, r4, lsr #16 │ │ │ │ - tsteq r1, r0, lsl #16 │ │ │ │ + tsteq r1, r0, asr sp │ │ │ │ + tsteq r1, r8, lsl sp │ │ │ │ + tsteq r1, r4, lsl #16 │ │ │ │ + tsteq r1, r0, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18542c <__cxa_atexit@plt+0x17948c> │ │ │ │ ldr r2, [pc, #56] @ 185438 <__cxa_atexit@plt+0x179498> │ │ │ │ @@ -386339,16 +386339,16 @@ │ │ │ │ b 18544c <__cxa_atexit@plt+0x1794ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r6, [r1, -r0]! │ │ │ │ - @ instruction: 0x0111979c │ │ │ │ + @ instruction: 0x01216db0 │ │ │ │ + tsteq r1, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 1854d0 <__cxa_atexit@plt+0x179530> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -386443,25 +386443,25 @@ │ │ │ │ ldr r7, [pc, #60] @ 185604 <__cxa_atexit@plt+0x179664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - @ instruction: 0x01118bf0 │ │ │ │ - tsteq r1, r4, asr fp │ │ │ │ - tsteq r1, r4, asr #12 │ │ │ │ + @ instruction: 0x01118bd0 │ │ │ │ + tsteq r1, r4, lsr fp │ │ │ │ + tsteq r1, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - tsteq r1, ip, lsr #12 │ │ │ │ + tsteq r1, ip, lsl #12 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - tsteq r1, r4, lsl r6 │ │ │ │ + @ instruction: 0x011195f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -386497,15 +386497,15 @@ │ │ │ │ b 3f769c <__cxa_atexit@plt+0x3eb6fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01216b6c │ │ │ │ + @ instruction: 0x01216b4c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1856dc <__cxa_atexit@plt+0x17973c> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -386529,15 +386529,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 185738 <__cxa_atexit@plt+0x179798> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01216ba8 │ │ │ │ + smlawbeq r1, r8, fp, r6 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 185770 <__cxa_atexit@plt+0x1797d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -386546,16 +386546,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01216a7c │ │ │ │ - tsteq r1, r8, lsl r9 │ │ │ │ + @ instruction: 0x01216a5c │ │ │ │ + @ instruction: 0x011188f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1857f0 <__cxa_atexit@plt+0x179850> │ │ │ │ @@ -386581,15 +386581,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01118894 │ │ │ │ + tsteq r1, r4, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 185830 <__cxa_atexit@plt+0x179890> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -386612,16 +386612,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01216a50 │ │ │ │ - tsteq r1, r0, lsl r8 │ │ │ │ + @ instruction: 0x01216a30 │ │ │ │ + @ instruction: 0x011187f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 185944 <__cxa_atexit@plt+0x1799a4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -386670,17 +386670,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r1, r0, r9, r6 │ │ │ │ + @ instruction: 0x012169a0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r8, lsr #14 │ │ │ │ + tsteq r1, r8, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1859e8 <__cxa_atexit@plt+0x179a48> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -386706,15 +386706,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121690c │ │ │ │ + @ instruction: 0x012168ec │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386728,16 +386728,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r1, r0, r8, r6 │ │ │ │ - tsteq r1, r0, asr #12 │ │ │ │ + @ instruction: 0x01216860 │ │ │ │ + tsteq r1, r0, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386800,16 +386800,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0x01119090 │ │ │ │ - tsteq r1, ip, rrx │ │ │ │ + tsteq r1, r0, ror r0 │ │ │ │ + tsteq r1, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 185c24 <__cxa_atexit@plt+0x179c84> │ │ │ │ ldr r7, [pc, #208] @ 185c68 <__cxa_atexit@plt+0x179cc8> │ │ │ │ @@ -386866,18 +386866,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq r1, r4, lsr #31 │ │ │ │ - tsteq r1, ip, asr #31 │ │ │ │ - @ instruction: 0x01216638 │ │ │ │ - smlawbeq r1, r0, r6, r6 │ │ │ │ + tsteq r1, r4, lsl #31 │ │ │ │ + tsteq r1, ip, lsr #31 │ │ │ │ + @ instruction: 0x01216618 │ │ │ │ + @ instruction: 0x01216660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 185cc8 <__cxa_atexit@plt+0x179d28> │ │ │ │ @@ -386889,16 +386889,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01216594 │ │ │ │ - ldrdeq r6, [r1, -ip]! │ │ │ │ + @ instruction: 0x01216574 │ │ │ │ + @ instruction: 0x012165bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 185d60 <__cxa_atexit@plt+0x179dc0> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -386930,15 +386930,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r1, -r4]! │ │ │ │ + @ instruction: 0x012164b4 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 185e00 <__cxa_atexit@plt+0x179e60> │ │ │ │ @@ -386972,18 +386972,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 185e2c <__cxa_atexit@plt+0x179e8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0121642c │ │ │ │ - @ instruction: 0x01216434 │ │ │ │ + @ instruction: 0x0121640c │ │ │ │ + @ instruction: 0x01216414 │ │ │ │ @ instruction: 0xfffb7768 │ │ │ │ - tsteq r1, r0, asr #3 │ │ │ │ + tsteq r1, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -387021,18 +387021,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 185ef0 <__cxa_atexit@plt+0x179f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01216368 │ │ │ │ - @ instruction: 0x01216370 │ │ │ │ + @ instruction: 0x01216348 │ │ │ │ + @ instruction: 0x01216350 │ │ │ │ @ instruction: 0xfffb76a4 │ │ │ │ - ldrsheq r8, [r1, -ip] │ │ │ │ + ldrsbeq r8, [r1, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -387055,15 +387055,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012162b0 │ │ │ │ + @ instruction: 0x01216290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -387093,15 +387093,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0121621c │ │ │ │ + strdeq r6, [r1, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387154,17 +387154,17 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01216154 │ │ │ │ + @ instruction: 0x01216134 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x012161e0 │ │ │ │ + smlawteq r1, r0, r1, r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -387180,15 +387180,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 186164 <__cxa_atexit@plt+0x17a1c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01216164 │ │ │ │ + @ instruction: 0x01216144 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ @@ -387303,15 +387303,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0x0121603c │ │ │ │ + @ instruction: 0x0121601c │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -387372,19 +387372,19 @@ │ │ │ │ ldr r5, [pc, #36] @ 186470 <__cxa_atexit@plt+0x17a4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0x01215e38 │ │ │ │ + @ instruction: 0x01215e18 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r1, r8, lsl #26 │ │ │ │ + tsteq r1, r8, ror #25 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r1, r0, lsr #25 │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -387429,17 +387429,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01215d2c │ │ │ │ - tsteq r1, r4, ror r6 │ │ │ │ - @ instruction: 0x01215da4 │ │ │ │ + @ instruction: 0x01215d0c │ │ │ │ + tsteq r1, r4, asr r6 │ │ │ │ + smlawbeq r1, r4, sp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 186578 <__cxa_atexit@plt+0x17a5d8> │ │ │ │ ldr r7, [pc, #84] @ 1865c0 <__cxa_atexit@plt+0x17a620> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -387460,16 +387460,16 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011185dc │ │ │ │ - @ instruction: 0x01215d18 │ │ │ │ + @ instruction: 0x011185bc │ │ │ │ + strdeq r5, [r1, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1865fc <__cxa_atexit@plt+0x17a65c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -387477,16 +387477,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r1, -r0]! │ │ │ │ - tsteq r1, ip, lsl #21 │ │ │ │ + ldrdeq r5, [r1, -r0]! │ │ │ │ + tsteq r1, ip, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18667c <__cxa_atexit@plt+0x17a6dc> │ │ │ │ @@ -387512,15 +387512,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsl #20 │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1866bc <__cxa_atexit@plt+0x17a71c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387543,16 +387543,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r1, r4, fp, r5 │ │ │ │ - tsteq r1, r4, lsl #19 │ │ │ │ + @ instruction: 0x01215ba4 │ │ │ │ + tsteq r1, r4, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1867d0 <__cxa_atexit@plt+0x17a830> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -387601,17 +387601,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01215b34 │ │ │ │ + @ instruction: 0x01215b14 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0111789c │ │ │ │ + tsteq r1, ip, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 186874 <__cxa_atexit@plt+0x17a8d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -387637,15 +387637,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r1, r0, sl, r5 │ │ │ │ + @ instruction: 0x01215a60 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387659,16 +387659,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ - @ instruction: 0x011177b4 │ │ │ │ + ldrdeq r5, [r1, -r4]! │ │ │ │ + @ instruction: 0x01117794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387698,15 +387698,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r1, ip, lsl r7 │ │ │ │ + @ instruction: 0x011176fc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -387734,16 +387734,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - tsteq r1, r0, lsl r2 │ │ │ │ - tsteq r1, ip, ror #3 │ │ │ │ + @ instruction: 0x011181f0 │ │ │ │ + tsteq r1, ip, asr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 186ac4 <__cxa_atexit@plt+0x17ab24> │ │ │ │ ldr r7, [pc, #216] @ 186b08 <__cxa_atexit@plt+0x17ab68> │ │ │ │ @@ -387802,18 +387802,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ + ldrsheq r8, [r1, -ip] │ │ │ │ tsteq r1, ip, lsl r1 │ │ │ │ - tsteq r1, ip, lsr r1 │ │ │ │ - @ instruction: 0x01215798 │ │ │ │ - @ instruction: 0x012157e0 │ │ │ │ + @ instruction: 0x01215778 │ │ │ │ + smlawteq r1, r0, r7, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 186b68 <__cxa_atexit@plt+0x17abc8> │ │ │ │ @@ -387825,16 +387825,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ - @ instruction: 0x0121573c │ │ │ │ + ldrdeq r5, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121571c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 186be4 <__cxa_atexit@plt+0x17ac44> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -387860,17 +387860,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 186c08 <__cxa_atexit@plt+0x17ac68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121563c │ │ │ │ + @ instruction: 0x0121561c │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - tsteq r1, r8, lsl r0 │ │ │ │ + @ instruction: 0x01117ff8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 186c4c <__cxa_atexit@plt+0x17acac> │ │ │ │ ldr r1, [pc, #44] @ 186c54 <__cxa_atexit@plt+0x17acb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -387882,15 +387882,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012155a4 │ │ │ │ + smlawbeq r1, r4, r5, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -387913,15 +387913,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01215548 │ │ │ │ + @ instruction: 0x01215528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -387978,15 +387978,15 @@ │ │ │ │ b 186dc8 <__cxa_atexit@plt+0x17ae28> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01215458 │ │ │ │ + @ instruction: 0x01215438 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 186e20 <__cxa_atexit@plt+0x17ae80> │ │ │ │ ldr lr, [pc, #44] @ 186e28 <__cxa_atexit@plt+0x17ae88> │ │ │ │ @@ -387999,15 +387999,15 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r5, [r1, -r0]! │ │ │ │ + @ instruction: 0x012153b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 186e70 <__cxa_atexit@plt+0x17aed0> │ │ │ │ @@ -388019,15 +388019,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0121543c │ │ │ │ + @ instruction: 0x0121541c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 186ec4 <__cxa_atexit@plt+0x17af24> │ │ │ │ @@ -388043,15 +388043,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 186edc <__cxa_atexit@plt+0x17af3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r1, r0, asr #26 │ │ │ │ + tsteq r1, r0, lsr #26 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr ip, [pc, #276] @ 187010 <__cxa_atexit@plt+0x17b070> │ │ │ │ mov r2, #0 │ │ │ │ @@ -388121,15 +388121,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x01215348 │ │ │ │ + @ instruction: 0x01215328 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -388156,17 +388156,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1870a8 <__cxa_atexit@plt+0x17b108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01215198 │ │ │ │ + @ instruction: 0x01215178 │ │ │ │ @ instruction: 0xfffb64e4 │ │ │ │ - tsteq r1, ip, lsr pc │ │ │ │ + tsteq r1, ip, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18715c <__cxa_atexit@plt+0x17b1bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -388219,20 +388219,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ + ldrdeq r5, [r1, -r4]! │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r1, r8, asr #31 │ │ │ │ - tsteq r1, r8, ror #30 │ │ │ │ - tsteq r1, r4, lsl #21 │ │ │ │ + tsteq r1, r8, lsr #31 │ │ │ │ + tsteq r1, r8, asr #30 │ │ │ │ + tsteq r1, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -388277,17 +388277,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01214fec │ │ │ │ - tsteq r1, r4, lsr r9 │ │ │ │ - @ instruction: 0x01215064 │ │ │ │ + smlawteq r1, ip, pc, r4 @ │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ + @ instruction: 0x01215044 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1872b8 <__cxa_atexit@plt+0x17b318> │ │ │ │ ldr r7, [pc, #84] @ 187300 <__cxa_atexit@plt+0x17b360> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -388308,16 +388308,16 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0111789c │ │ │ │ - ldrdeq r4, [r1, -r8]! │ │ │ │ + tsteq r1, ip, ror r8 │ │ │ │ + @ instruction: 0x01214fb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18733c <__cxa_atexit@plt+0x17b39c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -388325,16 +388325,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01214eb0 │ │ │ │ - tsteq r1, ip, asr #26 │ │ │ │ + @ instruction: 0x01214e90 │ │ │ │ + tsteq r1, ip, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1873bc <__cxa_atexit@plt+0x17b41c> │ │ │ │ @@ -388360,15 +388360,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, asr #25 │ │ │ │ + tsteq r1, r8, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1873fc <__cxa_atexit@plt+0x17b45c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -388391,16 +388391,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r1, r4, lr, r4 │ │ │ │ - tsteq r1, r4, asr #24 │ │ │ │ + @ instruction: 0x01214e64 │ │ │ │ + tsteq r1, r4, lsr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 187510 <__cxa_atexit@plt+0x17b570> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -388449,17 +388449,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq r4, [r1, -r4]! @ │ │ │ │ + ldrdeq r4, [r1, -r4]! @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, ip, asr fp │ │ │ │ + tsteq r1, ip, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1875b4 <__cxa_atexit@plt+0x17b614> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -388485,15 +388485,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01214d40 │ │ │ │ + @ instruction: 0x01214d20 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -388507,16 +388507,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01214cb4 │ │ │ │ - tsteq r1, r4, ror sl │ │ │ │ + @ instruction: 0x01214c94 │ │ │ │ + tsteq r1, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -388546,15 +388546,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x011169dc │ │ │ │ + @ instruction: 0x011169bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -388581,16 +388581,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - tsteq r1, r8, ror #9 │ │ │ │ - tsteq r1, r4, asr #9 │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ + tsteq r1, r4, lsr #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1877fc <__cxa_atexit@plt+0x17b85c> │ │ │ │ ldr r7, [pc, #212] @ 187840 <__cxa_atexit@plt+0x17b8a0> │ │ │ │ @@ -388648,18 +388648,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0x011173d8 │ │ │ │ @ instruction: 0x011173f8 │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ - @ instruction: 0x01214a60 │ │ │ │ - @ instruction: 0x01214aa8 │ │ │ │ + @ instruction: 0x01214a40 │ │ │ │ + smlawbeq r1, r8, sl, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1878a0 <__cxa_atexit@plt+0x17b900> │ │ │ │ @@ -388671,16 +388671,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012149bc │ │ │ │ - @ instruction: 0x01214a04 │ │ │ │ + @ instruction: 0x0121499c │ │ │ │ + @ instruction: 0x012149e4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 187a9c <__cxa_atexit@plt+0x17bafc> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 187970 <__cxa_atexit@plt+0x17b9d0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -388786,17 +388786,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121487c │ │ │ │ + @ instruction: 0x0121485c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x012148e0 │ │ │ │ + smlawteq r1, r0, r8, r4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -388835,15 +388835,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r1, r0, lsl r1 │ │ │ │ + ldrsheq r7, [r1, -r0] │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -388902,16 +388902,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01214614 │ │ │ │ - @ instruction: 0x012146ac │ │ │ │ + strdeq r4, [r1, -r4]! @ │ │ │ │ + smlawbeq r1, ip, r6, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187c94 <__cxa_atexit@plt+0x17bcf4> │ │ │ │ @@ -388924,16 +388924,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01214630 │ │ │ │ - @ instruction: 0x011163f0 │ │ │ │ + @ instruction: 0x01214610 │ │ │ │ + @ instruction: 0x011163d0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 187d18 <__cxa_atexit@plt+0x17bd78> │ │ │ │ @@ -388959,15 +388959,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, ip, ror #6 │ │ │ │ + tsteq r1, ip, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 187d58 <__cxa_atexit@plt+0x17bdb8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -388978,15 +388978,15 @@ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 187a9c <__cxa_atexit@plt+0x17bafc> │ │ │ │ - tsteq r1, ip, lsl r3 │ │ │ │ + @ instruction: 0x011162fc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 187e68 <__cxa_atexit@plt+0x17bec8> │ │ │ │ ldr r7, [pc, #244] @ 187e90 <__cxa_atexit@plt+0x17bef0> │ │ │ │ @@ -389051,18 +389051,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x012144b0 │ │ │ │ - @ instruction: 0x01116db8 │ │ │ │ + @ instruction: 0x01214490 │ │ │ │ + @ instruction: 0x01116d98 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x011161f0 │ │ │ │ + @ instruction: 0x011161d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187f58 <__cxa_atexit@plt+0x17bfb8> │ │ │ │ @@ -389103,32 +389103,32 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x012143a8 │ │ │ │ + smlawbeq r1, r8, r3, r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ b 187a9c <__cxa_atexit@plt+0x17bafc> │ │ │ │ - @ instruction: 0x01116c90 │ │ │ │ + tsteq r1, r0, ror ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 187d88 <__cxa_atexit@plt+0x17bde8> │ │ │ │ - tsteq r1, r0, ror ip │ │ │ │ + tsteq r1, r0, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 188028 <__cxa_atexit@plt+0x17c088> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -389169,17 +389169,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r1, ip, ror #23 │ │ │ │ - @ instruction: 0x01214234 │ │ │ │ - @ instruction: 0x0121427c │ │ │ │ + tsteq r1, ip, asr #23 │ │ │ │ + @ instruction: 0x01214214 │ │ │ │ + @ instruction: 0x0121425c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -389195,16 +389195,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1880e4 <__cxa_atexit@plt+0x17c144> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01214198 │ │ │ │ - @ instruction: 0x012141e0 │ │ │ │ + @ instruction: 0x01214178 │ │ │ │ + smlawteq r1, r0, r1, r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 188164 <__cxa_atexit@plt+0x17c1c4> │ │ │ │ @@ -389236,17 +389236,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012140a4 │ │ │ │ - strdeq r4, [r1, -r4]! @ │ │ │ │ - smlawteq r1, r0, r3, r4 │ │ │ │ + smlawbeq r1, r4, r0, r4 │ │ │ │ + ldrdeq r4, [r1, -r4]! @ │ │ │ │ + @ instruction: 0x012143a0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1881dc <__cxa_atexit@plt+0x17c23c> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #56] @ 1881e4 <__cxa_atexit@plt+0x17c244> │ │ │ │ @@ -389262,15 +389262,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01214024 │ │ │ │ + @ instruction: 0x01214004 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 188230 <__cxa_atexit@plt+0x17c290> │ │ │ │ @@ -389283,15 +389283,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012142ec │ │ │ │ + smlawteq r1, ip, r2, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1882f0 <__cxa_atexit@plt+0x17c350> │ │ │ │ @@ -389339,15 +389339,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x01213fe8 │ │ │ │ + smlawteq r1, r8, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 188390 <__cxa_atexit@plt+0x17c3f0> │ │ │ │ @@ -389372,15 +389372,15 @@ │ │ │ │ str r2, [r9, #24] │ │ │ │ str r0, [r9, #28] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x01213f2c │ │ │ │ + @ instruction: 0x01213f0c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1883f4 <__cxa_atexit@plt+0x17c454> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #56] @ 1883fc <__cxa_atexit@plt+0x17c45c> │ │ │ │ @@ -389396,15 +389396,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01213e0c │ │ │ │ + @ instruction: 0x01213dec │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 188448 <__cxa_atexit@plt+0x17c4a8> │ │ │ │ @@ -389417,16 +389417,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r4, [r1, -r4]! @ │ │ │ │ - tsteq r1, r8, ror #15 │ │ │ │ + strheq r4, [r1, -r4]! @ │ │ │ │ + tsteq r1, r8, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1884f4 <__cxa_atexit@plt+0x17c554> │ │ │ │ @@ -389462,16 +389462,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r1, r8, asr r7 │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ble 18854c <__cxa_atexit@plt+0x17c5ac> │ │ │ │ ldr r2, [pc, #60] @ 18856c <__cxa_atexit@plt+0x17c5cc> │ │ │ │ @@ -389488,16 +389488,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r0, ror #13 │ │ │ │ - @ instruction: 0x01115abc │ │ │ │ + tsteq r1, r0, asr #13 │ │ │ │ + @ instruction: 0x01115a9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18864c <__cxa_atexit@plt+0x17c6ac> │ │ │ │ @@ -389547,19 +389547,19 @@ │ │ │ │ mov r9, r1 │ │ │ │ str r2, [r1, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x01213c78 │ │ │ │ + @ instruction: 0x01213c58 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ - tsteq r1, ip, lsr #20 │ │ │ │ + tsteq r1, r0, asr #20 │ │ │ │ + tsteq r1, r0, lsl #20 │ │ │ │ + tsteq r1, ip, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -389590,17 +389590,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 188708 <__cxa_atexit@plt+0x17c768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffc4118 │ │ │ │ - tsteq r1, ip, asr #29 │ │ │ │ - tsteq r1, r4, ror r5 │ │ │ │ + tsteq r1, ip, lsr #29 │ │ │ │ tsteq r1, r4, asr r5 │ │ │ │ + tsteq r1, r4, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 188768 <__cxa_atexit@plt+0x17c7c8> │ │ │ │ ldr r3, [pc, #64] @ 188770 <__cxa_atexit@plt+0x17c7d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -389617,17 +389617,17 @@ │ │ │ │ b 18890c <__cxa_atexit@plt+0x17c96c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01213a98 │ │ │ │ + @ instruction: 0x01213a78 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, r8, ror #9 │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18879c <__cxa_atexit@plt+0x17c7fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18890c <__cxa_atexit@plt+0x17c96c> │ │ │ │ @@ -389656,15 +389656,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01213aa8 │ │ │ │ + smlawbeq r1, r8, sl, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18886c <__cxa_atexit@plt+0x17c8cc> │ │ │ │ ldr r1, [pc, #68] @ 188874 <__cxa_atexit@plt+0x17c8d4> │ │ │ │ ldr r0, [pc, #68] @ 188878 <__cxa_atexit@plt+0x17c8d8> │ │ │ │ @@ -389682,22 +389682,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012139a4 │ │ │ │ + smlawbeq r1, r4, r9, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r1, ip, lsl #7 │ │ │ │ + tsteq r1, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -389714,16 +389714,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, r8, asr r3 │ │ │ │ - tsteq r1, r4, lsr #6 │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ + tsteq r1, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1889a4 <__cxa_atexit@plt+0x17ca04> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -389770,21 +389770,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x011162bc │ │ │ │ - @ instruction: 0x012138b4 │ │ │ │ - @ instruction: 0x01213910 │ │ │ │ + @ instruction: 0x0111629c │ │ │ │ + @ instruction: 0x01213894 │ │ │ │ + strdeq r3, [r1, -r0]! │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01213930 │ │ │ │ - tsteq r1, r4, ror r2 │ │ │ │ + @ instruction: 0x01213910 │ │ │ │ + tsteq r1, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -389812,17 +389812,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01213858 │ │ │ │ + @ instruction: 0x01213838 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x011161dc │ │ │ │ + @ instruction: 0x011161bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 188ae8 <__cxa_atexit@plt+0x17cb48> │ │ │ │ ldr r2, [pc, #72] @ 188af4 <__cxa_atexit@plt+0x17cb54> │ │ │ │ @@ -389842,17 +389842,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01213724 │ │ │ │ + @ instruction: 0x01213704 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r4, ror #2 │ │ │ │ + tsteq r1, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 188b20 <__cxa_atexit@plt+0x17cb80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18890c <__cxa_atexit@plt+0x17c96c> │ │ │ │ @@ -389886,15 +389886,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01213678 │ │ │ │ + @ instruction: 0x01213658 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 188bd0 <__cxa_atexit@plt+0x17cc30> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389918,15 +389918,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 188c2c <__cxa_atexit@plt+0x17cc8c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012136b4 │ │ │ │ + @ instruction: 0x01213694 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 188c64 <__cxa_atexit@plt+0x17ccc4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -389935,16 +389935,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r1, r8, r5, r3 │ │ │ │ - tsteq r1, r4, lsr #8 │ │ │ │ + @ instruction: 0x01213568 │ │ │ │ + tsteq r1, r4, lsl #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 188ce4 <__cxa_atexit@plt+0x17cd44> │ │ │ │ @@ -389970,15 +389970,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r0, lsr #7 │ │ │ │ + tsteq r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 188d24 <__cxa_atexit@plt+0x17cd84> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -390001,16 +390001,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121355c │ │ │ │ - tsteq r1, ip, lsl r3 │ │ │ │ + @ instruction: 0x0121353c │ │ │ │ + @ instruction: 0x011152fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 188e38 <__cxa_atexit@plt+0x17ce98> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -390059,17 +390059,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r1, ip, r4, r3 │ │ │ │ + @ instruction: 0x012134ac │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r4, lsr r2 │ │ │ │ + tsteq r1, r4, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 188edc <__cxa_atexit@plt+0x17cf3c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -390095,15 +390095,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01213418 │ │ │ │ + strdeq r3, [r1, -r8]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390117,16 +390117,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r1, ip, r3, r3 │ │ │ │ - tsteq r1, ip, asr #2 │ │ │ │ + @ instruction: 0x0121336c │ │ │ │ + tsteq r1, ip, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390189,16 +390189,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r1, r4, lsr #24 │ │ │ │ - tsteq r1, r0, lsl #24 │ │ │ │ + tsteq r1, r4, lsl #24 │ │ │ │ + tsteq r1, r0, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 189118 <__cxa_atexit@plt+0x17d178> │ │ │ │ ldr r7, [pc, #208] @ 18915c <__cxa_atexit@plt+0x17d1bc> │ │ │ │ @@ -390255,18 +390255,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq r1, r8, lsr fp │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ - @ instruction: 0x01213144 │ │ │ │ - smlawbeq r1, ip, r1, r3 │ │ │ │ + tsteq r1, r8, lsl fp │ │ │ │ + tsteq r1, r0, asr #22 │ │ │ │ + @ instruction: 0x01213124 │ │ │ │ + @ instruction: 0x0121316c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1891bc <__cxa_atexit@plt+0x17d21c> │ │ │ │ @@ -390278,16 +390278,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012130a0 │ │ │ │ - @ instruction: 0x012130e8 │ │ │ │ + smlawbeq r1, r0, r0, r3 │ │ │ │ + smlawteq r1, r8, r0, r3 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 189228 <__cxa_atexit@plt+0x17d288> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -390342,16 +390342,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - tsteq r1, r4, lsl #20 │ │ │ │ - @ instruction: 0x0121303c │ │ │ │ + tsteq r1, r4, ror #19 │ │ │ │ + @ instruction: 0x0121301c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ add r7, r5, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -390464,17 +390464,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlawteq r1, r0, r0, r3 │ │ │ │ - ldrdeq r2, [r1, -r0]! │ │ │ │ - @ instruction: 0x01212f28 │ │ │ │ + @ instruction: 0x012130a0 │ │ │ │ + @ instruction: 0x01212eb0 │ │ │ │ + @ instruction: 0x01212f08 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1892d0 <__cxa_atexit@plt+0x17d330> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -390504,15 +390504,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01212d94 │ │ │ │ + @ instruction: 0x01212d74 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -390529,15 +390529,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1895b8 <__cxa_atexit@plt+0x17d618> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01212d24 │ │ │ │ + @ instruction: 0x01212d04 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -390594,15 +390594,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1896b8 <__cxa_atexit@plt+0x17d718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x011155f8 │ │ │ │ + @ instruction: 0x011155d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18970c <__cxa_atexit@plt+0x17d76c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -390716,16 +390716,16 @@ │ │ │ │ mov r6, ip │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x01212c9c │ │ │ │ - @ instruction: 0x01212aac │ │ │ │ + @ instruction: 0x01212c7c │ │ │ │ + smlawbeq r1, ip, sl, r2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ b 189228 <__cxa_atexit@plt+0x17d288> │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -390733,15 +390733,15 @@ │ │ │ │ bcc 1898d4 <__cxa_atexit@plt+0x17d934> │ │ │ │ mov r7, fp │ │ │ │ b 189928 <__cxa_atexit@plt+0x17d988> │ │ │ │ ldr r7, [pc, #8] @ 1898e4 <__cxa_atexit@plt+0x17d944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #7 │ │ │ │ + tsteq r1, r8, lsr #7 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -390749,15 +390749,15 @@ │ │ │ │ bcc 189914 <__cxa_atexit@plt+0x17d974> │ │ │ │ mov r7, fp │ │ │ │ b 189928 <__cxa_atexit@plt+0x17d988> │ │ │ │ ldr r7, [pc, #8] @ 189924 <__cxa_atexit@plt+0x17d984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #7 │ │ │ │ + tsteq r1, r8, ror #6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 189984 <__cxa_atexit@plt+0x17d9e4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -390799,15 +390799,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01212908 │ │ │ │ + @ instruction: 0x012128e8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r7, fp │ │ │ │ b 189928 <__cxa_atexit@plt+0x17d988> │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ @@ -390829,15 +390829,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 189a68 <__cxa_atexit@plt+0x17dac8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01212874 │ │ │ │ + @ instruction: 0x01212854 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189ae0 <__cxa_atexit@plt+0x17db40> │ │ │ │ @@ -390868,32 +390868,32 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 189b04 <__cxa_atexit@plt+0x17db64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01212738 │ │ │ │ - @ instruction: 0x011151b0 │ │ │ │ + @ instruction: 0x01212718 │ │ │ │ + @ instruction: 0x01115190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ sub r7, r5, #12 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 189b30 <__cxa_atexit@plt+0x17db90> │ │ │ │ mov r7, fp │ │ │ │ b 189928 <__cxa_atexit@plt+0x17d988> │ │ │ │ ldr r7, [pc, #8] @ 189b40 <__cxa_atexit@plt+0x17dba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #2 │ │ │ │ - tsteq r1, r0, asr r5 │ │ │ │ + tsteq r1, ip, asr #2 │ │ │ │ + tsteq r1, r0, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189bbc <__cxa_atexit@plt+0x17dc1c> │ │ │ │ @@ -390920,15 +390920,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, asr #9 │ │ │ │ + tsteq r1, r8, lsr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 189bfc <__cxa_atexit@plt+0x17dc5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -390955,15 +390955,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ b 189228 <__cxa_atexit@plt+0x17d288> │ │ │ │ - tsteq r1, r8, lsr r4 │ │ │ │ + tsteq r1, r8, lsl r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 189d2c <__cxa_atexit@plt+0x17dd8c> │ │ │ │ ldr r2, [pc, #204] @ 189d4c <__cxa_atexit@plt+0x17ddac> │ │ │ │ @@ -391017,17 +391017,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x012125e4 │ │ │ │ + smlawteq r1, r4, r5, r2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, ip, lsr r3 │ │ │ │ + tsteq r1, ip, lsl r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 189dec <__cxa_atexit@plt+0x17de4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -391060,15 +391060,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0x01212510 │ │ │ │ + strdeq r2, [r1, -r0]! │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #44] @ 189e48 <__cxa_atexit@plt+0x17dea8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -391085,15 +391085,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ b 189228 <__cxa_atexit@plt+0x17d288> │ │ │ │ - tsteq r1, r0, lsr r2 │ │ │ │ + tsteq r1, r0, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -391114,16 +391114,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - tsteq r1, r4, ror #27 │ │ │ │ tsteq r1, r4, asr #27 │ │ │ │ + tsteq r1, r4, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 189f78 <__cxa_atexit@plt+0x17dfd8> │ │ │ │ ldr r7, [pc, #188] @ 189fbc <__cxa_atexit@plt+0x17e01c> │ │ │ │ @@ -391174,18 +391174,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x01114cf0 │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ - tsteq r1, r0, lsr sp │ │ │ │ - @ instruction: 0x012122e4 │ │ │ │ - @ instruction: 0x0121232c │ │ │ │ + smlawteq r1, r4, r2, r2 │ │ │ │ + @ instruction: 0x0121230c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18a018 <__cxa_atexit@plt+0x17e078> │ │ │ │ @@ -391197,16 +391197,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01212244 │ │ │ │ - smlawbeq r1, ip, r2, r2 │ │ │ │ + @ instruction: 0x01212224 │ │ │ │ + @ instruction: 0x0121226c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18a060 <__cxa_atexit@plt+0x17e0c0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ @@ -391245,15 +391245,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r1, r8, ror #23 │ │ │ │ + tsteq r1, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #36] @ 18a11c <__cxa_atexit@plt+0x17e17c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -391312,16 +391312,16 @@ │ │ │ │ stmdb r6, {r3, r9} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x012122ec │ │ │ │ - @ instruction: 0x012120e0 │ │ │ │ + smlawteq r1, ip, r2, r2 │ │ │ │ + smlawteq r1, r0, r0, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18a278 <__cxa_atexit@plt+0x17e2d8> │ │ │ │ ldr r1, [pc, #128] @ 18a298 <__cxa_atexit@plt+0x17e2f8> │ │ │ │ @@ -391355,16 +391355,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01211fbc │ │ │ │ - qsubeq r2, r8, r1 │ │ │ │ + @ instruction: 0x01211f9c │ │ │ │ + @ instruction: 0x01212038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18a2e4 <__cxa_atexit@plt+0x17e344> │ │ │ │ @@ -391376,16 +391376,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01211fe0 │ │ │ │ - tsteq r1, r0, lsr #27 │ │ │ │ + smlawteq r1, r0, pc, r1 @ │ │ │ │ + tsteq r1, r0, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18a368 <__cxa_atexit@plt+0x17e3c8> │ │ │ │ @@ -391411,15 +391411,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, ip, lsl sp │ │ │ │ + @ instruction: 0x01113cfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18a3a8 <__cxa_atexit@plt+0x17e408> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -391459,16 +391459,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x01114894 │ │ │ │ - tsteq r1, r4, asr ip │ │ │ │ + tsteq r1, r4, ror r8 │ │ │ │ + tsteq r1, r4, lsr ip │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18a530 <__cxa_atexit@plt+0x17e590> │ │ │ │ ldr r7, [pc, #244] @ 18a558 <__cxa_atexit@plt+0x17e5b8> │ │ │ │ @@ -391533,18 +391533,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0x01211de8 │ │ │ │ - tsteq r1, r4, lsl #15 │ │ │ │ + smlawteq r1, r8, sp, r1 │ │ │ │ + tsteq r1, r4, ror #14 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r1, r8, lsr #22 │ │ │ │ + tsteq r1, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18a620 <__cxa_atexit@plt+0x17e680> │ │ │ │ @@ -391585,15 +391585,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0x01211ce0 │ │ │ │ + smlawteq r1, r0, ip, r1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ @@ -391624,24 +391624,24 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - tsteq r1, r0, lsl #12 │ │ │ │ tsteq r1, r0, ror #11 │ │ │ │ + tsteq r1, r0, asr #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 18a450 <__cxa_atexit@plt+0x17e4b0> │ │ │ │ - tsteq r1, r0, asr #11 │ │ │ │ + tsteq r1, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18a76c <__cxa_atexit@plt+0x17e7cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -391682,17 +391682,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r1, ip, lsr r5 │ │ │ │ - strdeq r1, [r1, -r0]! │ │ │ │ - @ instruction: 0x01211b38 │ │ │ │ + tsteq r1, ip, lsl r5 │ │ │ │ + ldrdeq r1, [r1, -r0]! │ │ │ │ + @ instruction: 0x01211b18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -391708,16 +391708,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 18a828 <__cxa_atexit@plt+0x17e888> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01211a54 │ │ │ │ - @ instruction: 0x01211a9c │ │ │ │ + @ instruction: 0x01211a34 │ │ │ │ + @ instruction: 0x01211a7c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ @@ -391762,15 +391762,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01211a00 │ │ │ │ + @ instruction: 0x012119e0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18a968 <__cxa_atexit@plt+0x17e9c8> │ │ │ │ @@ -391793,16 +391793,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ stm sl, {r0, r2, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01211978 │ │ │ │ - @ instruction: 0x011136b4 │ │ │ │ + @ instruction: 0x01211958 │ │ │ │ + @ instruction: 0x01113694 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18aa18 <__cxa_atexit@plt+0x17ea78> │ │ │ │ ldr r1, [pc, #132] @ 18aa20 <__cxa_atexit@plt+0x17ea80> │ │ │ │ @@ -391838,16 +391838,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01211898 │ │ │ │ - tsteq r1, r4, lsl #12 │ │ │ │ + @ instruction: 0x01211878 │ │ │ │ + tsteq r1, r4, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ble 18aa6c <__cxa_atexit@plt+0x17eacc> │ │ │ │ ldr r2, [pc, #64] @ 18aa90 <__cxa_atexit@plt+0x17eaf0> │ │ │ │ @@ -391865,16 +391865,16 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01211824 │ │ │ │ - @ instruction: 0x01113598 │ │ │ │ + @ instruction: 0x01211804 │ │ │ │ + tsteq r1, r8, ror r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 18ab64 <__cxa_atexit@plt+0x17ebc4> │ │ │ │ mov r1, r5 │ │ │ │ @@ -391921,19 +391921,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01211768 │ │ │ │ + @ instruction: 0x01211748 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq r1, r0, asr #10 │ │ │ │ - tsteq r1, r0, lsl #10 │ │ │ │ - tsteq r1, ip, lsl #10 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ + tsteq r1, r0, ror #9 │ │ │ │ + tsteq r1, ip, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -391964,17 +391964,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18ac20 <__cxa_atexit@plt+0x17ec80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffc1c00 │ │ │ │ - @ instruction: 0x011139b4 │ │ │ │ - ldrsbeq r4, [r1, -r0] │ │ │ │ + @ instruction: 0x01113994 │ │ │ │ ldrheq r4, [r1, -r0] │ │ │ │ + @ instruction: 0x01114090 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ac80 <__cxa_atexit@plt+0x17ece0> │ │ │ │ ldr r3, [pc, #64] @ 18ac88 <__cxa_atexit@plt+0x17ece8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -391991,17 +391991,17 @@ │ │ │ │ b 18ae24 <__cxa_atexit@plt+0x17ee84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawbeq r1, r0, r5, r1 │ │ │ │ + @ instruction: 0x01211560 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, r4, asr #32 │ │ │ │ + tsteq r1, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18acb4 <__cxa_atexit@plt+0x17ed14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18ae24 <__cxa_atexit@plt+0x17ee84> │ │ │ │ @@ -392030,15 +392030,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01211590 │ │ │ │ + @ instruction: 0x01211570 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ad84 <__cxa_atexit@plt+0x17ede4> │ │ │ │ ldr r1, [pc, #68] @ 18ad8c <__cxa_atexit@plt+0x17edec> │ │ │ │ ldr r0, [pc, #68] @ 18ad90 <__cxa_atexit@plt+0x17edf0> │ │ │ │ @@ -392056,22 +392056,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawbeq r1, ip, r4, r1 │ │ │ │ + @ instruction: 0x0121146c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ + tsteq r1, r8, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -392088,16 +392088,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01113ed4 │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ + @ instruction: 0x01113eb4 │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18aebc <__cxa_atexit@plt+0x17ef1c> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -392144,21 +392144,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, r8, lsl lr │ │ │ │ - @ instruction: 0x0121139c │ │ │ │ - strdeq r1, [r1, -r8]! │ │ │ │ + @ instruction: 0x01113df8 │ │ │ │ + @ instruction: 0x0121137c │ │ │ │ + ldrdeq r1, [r1, -r8]! │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01211418 │ │ │ │ - @ instruction: 0x01113dd0 │ │ │ │ + strdeq r1, [r1, -r8]! │ │ │ │ + @ instruction: 0x01113db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -392186,17 +392186,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01211340 │ │ │ │ + @ instruction: 0x01211320 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r1, r8, lsr sp │ │ │ │ + tsteq r1, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18b000 <__cxa_atexit@plt+0x17f060> │ │ │ │ ldr r2, [pc, #72] @ 18b00c <__cxa_atexit@plt+0x17f06c> │ │ │ │ @@ -392216,17 +392216,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0121120c │ │ │ │ + @ instruction: 0x012111ec │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r0, asr #25 │ │ │ │ + tsteq r1, r0, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18b038 <__cxa_atexit@plt+0x17f098> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18ae24 <__cxa_atexit@plt+0x17ee84> │ │ │ │ @@ -392260,15 +392260,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01211160 │ │ │ │ + @ instruction: 0x01211140 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18b0e8 <__cxa_atexit@plt+0x17f148> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392292,15 +392292,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 18b144 <__cxa_atexit@plt+0x17f1a4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0121119c │ │ │ │ + @ instruction: 0x0121117c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18b17c <__cxa_atexit@plt+0x17f1dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -392309,16 +392309,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01211070 │ │ │ │ - tsteq r1, ip, lsl #30 │ │ │ │ + qsubeq r1, r0, r1 │ │ │ │ + tsteq r1, ip, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18b1fc <__cxa_atexit@plt+0x17f25c> │ │ │ │ @@ -392344,15 +392344,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsl #29 │ │ │ │ + tsteq r1, r8, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18b23c <__cxa_atexit@plt+0x17f29c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392375,16 +392375,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01211044 │ │ │ │ - tsteq r1, r4, lsl #28 │ │ │ │ + @ instruction: 0x01211024 │ │ │ │ + tsteq r1, r4, ror #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 18b350 <__cxa_atexit@plt+0x17f3b0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -392433,17 +392433,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01210fb4 │ │ │ │ + @ instruction: 0x01210f94 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, ip, lsl sp │ │ │ │ + @ instruction: 0x01112cfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 18b3f4 <__cxa_atexit@plt+0x17f454> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -392469,15 +392469,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01210f00 │ │ │ │ + smulwteq r1, r0, lr │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -392491,16 +392491,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01210e74 │ │ │ │ - tsteq r1, r4, lsr ip │ │ │ │ + @ instruction: 0x01210e54 │ │ │ │ + tsteq r1, r4, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -392563,16 +392563,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r1, r0, lsl #15 │ │ │ │ - tsteq r1, ip, asr r7 │ │ │ │ + tsteq r1, r0, ror #14 │ │ │ │ + tsteq r1, ip, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 18b630 <__cxa_atexit@plt+0x17f690> │ │ │ │ ldr r7, [pc, #208] @ 18b674 <__cxa_atexit@plt+0x17f6d4> │ │ │ │ @@ -392629,18 +392629,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0x01113694 │ │ │ │ - @ instruction: 0x011136bc │ │ │ │ - @ instruction: 0x01210c2c │ │ │ │ - @ instruction: 0x01210c74 │ │ │ │ + tsteq r1, r4, ror r6 │ │ │ │ + @ instruction: 0x0111369c │ │ │ │ + @ instruction: 0x01210c0c │ │ │ │ + @ instruction: 0x01210c54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18b6d4 <__cxa_atexit@plt+0x17f734> │ │ │ │ @@ -392652,19 +392652,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r1, r8, fp, r0 │ │ │ │ - ldrdeq r0, [r1, -r0]! @ │ │ │ │ + @ instruction: 0x01210b68 │ │ │ │ + @ instruction: 0x01210bb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - tsteq r1, r8, lsl r6 │ │ │ │ + @ instruction: 0x011135f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 18b780 <__cxa_atexit@plt+0x17f7e0> │ │ │ │ @@ -392702,16 +392702,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq r1, ip, sl, r0 │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ + @ instruction: 0x01210a6c │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18b7f4 <__cxa_atexit@plt+0x17f854> │ │ │ │ @@ -392724,18 +392724,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r0, [r1, -ip]! │ │ │ │ + ldrdeq r0, [r1, -ip]! │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, ip, ror #16 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18b8a4 <__cxa_atexit@plt+0x17f904> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -392785,28 +392785,28 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq r1, r0, lsr #15 │ │ │ │ + tsteq r1, r0, lsl #15 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ + tsteq r1, r0, lsr r4 │ │ │ │ @ instruction: 0xfffb3600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18ba54 <__cxa_atexit@plt+0x17fab4> │ │ │ │ - tsteq r1, r8, ror #7 │ │ │ │ + tsteq r1, r8, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 18b9b8 <__cxa_atexit@plt+0x17fa18> │ │ │ │ @@ -392844,16 +392844,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01210854 │ │ │ │ - tsteq r1, r0, lsr r3 │ │ │ │ + @ instruction: 0x01210834 │ │ │ │ + tsteq r1, r0, lsl r3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ba2c <__cxa_atexit@plt+0x17fa8c> │ │ │ │ @@ -392866,18 +392866,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 18ba54 <__cxa_atexit@plt+0x17fab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r1, r4, r7, r0 │ │ │ │ + smulwbeq r1, r4, r7 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, ror fp │ │ │ │ + tsteq r1, r8, asr fp │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18bae4 <__cxa_atexit@plt+0x17fb44> │ │ │ │ @@ -392922,15 +392922,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffc0d40 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, r8, lsl r2 │ │ │ │ + @ instruction: 0x011131f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ @@ -392977,16 +392977,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01210674 │ │ │ │ - strdeq r0, [r1, -r0]! @ │ │ │ │ + @ instruction: 0x01210654 │ │ │ │ + ldrdeq r0, [r1, -r0]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18bc48 <__cxa_atexit@plt+0x17fca8> │ │ │ │ @@ -393001,16 +393001,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01210678 │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ + @ instruction: 0x01210658 │ │ │ │ + tsteq r1, r8, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18bc9c <__cxa_atexit@plt+0x17fcfc> │ │ │ │ ldr lr, [pc, #40] @ 18bca4 <__cxa_atexit@plt+0x17fd04> │ │ │ │ @@ -393022,15 +393022,15 @@ │ │ │ │ stmdb r5, {r0, r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ b 678504 <__cxa_atexit@plt+0x66c564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, ip, ror r0 │ │ │ │ + tsteq r1, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18bd58 <__cxa_atexit@plt+0x17fdb8> │ │ │ │ @@ -393077,21 +393077,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - smulwteq r1, r8, r4 │ │ │ │ + smlawteq r1, r8, r4, r0 │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - @ instruction: 0x01112fb4 │ │ │ │ + @ instruction: 0x01112f94 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ - tsteq r1, r4, lsl #31 │ │ │ │ + tsteq r1, r4, ror #30 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18bf54 <__cxa_atexit@plt+0x17ffb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -393195,23 +393195,23 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r8, r6, #137 @ 0x89 │ │ │ │ mov r6, r1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r1, r6 │ │ │ │ b 18be74 <__cxa_atexit@plt+0x17fed4> │ │ │ │ - smulwteq r1, r4, r3 │ │ │ │ - @ instruction: 0x0121053c │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ - tsteq r1, r0, asr r1 │ │ │ │ + smlawteq r1, r4, r3, r0 │ │ │ │ + @ instruction: 0x0121051c │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - tsteq r1, r8, lsl #2 │ │ │ │ - ldrsheq r2, [r1, -r0] │ │ │ │ - smulwbeq r1, r0, r3 │ │ │ │ - @ instruction: 0x0121033c │ │ │ │ + tsteq r1, r8, ror #1 │ │ │ │ + ldrsbeq r2, [r1, -r0] │ │ │ │ + smlawbeq r1, r0, r3, r0 │ │ │ │ + @ instruction: 0x0121031c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -393230,15 +393230,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str lr, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r0, [r1, -r8]! │ │ │ │ + @ instruction: 0x012102b8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18c044 <__cxa_atexit@plt+0x1800a4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ beq 18c028 <__cxa_atexit@plt+0x180088> │ │ │ │ @@ -393259,15 +393259,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18c05c <__cxa_atexit@plt+0x1800bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0x01112cdc │ │ │ │ + @ instruction: 0x01112cbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c0f0 <__cxa_atexit@plt+0x180150> │ │ │ │ ldr r1, [pc, #144] @ 18c110 <__cxa_atexit@plt+0x180170> │ │ │ │ @@ -393305,16 +393305,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01210154 │ │ │ │ - ldrdeq r0, [r1, -r0]! @ │ │ │ │ + @ instruction: 0x01210134 │ │ │ │ + @ instruction: 0x012101b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18c168 <__cxa_atexit@plt+0x1801c8> │ │ │ │ @@ -393329,16 +393329,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01210158 │ │ │ │ - tsteq r1, r8, lsr #23 │ │ │ │ + @ instruction: 0x01210138 │ │ │ │ + tsteq r1, r8, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c1bc <__cxa_atexit@plt+0x18021c> │ │ │ │ ldr lr, [pc, #40] @ 18c1c4 <__cxa_atexit@plt+0x180224> │ │ │ │ @@ -393350,15 +393350,15 @@ │ │ │ │ stmdb r5, {r0, r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ b 678504 <__cxa_atexit@plt+0x66c564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, ip, asr fp │ │ │ │ + tsteq r1, ip, lsr fp │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18c278 <__cxa_atexit@plt+0x1802d8> │ │ │ │ @@ -393405,18 +393405,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - smlawteq r0, r8, pc, pc @ │ │ │ │ + msreq LR_irq, r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01112a94 │ │ │ │ + tsteq r1, r4, ror sl │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -393444,23 +393444,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 18c340 <__cxa_atexit@plt+0x1803a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011129f8 │ │ │ │ + @ instruction: 0x011129d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r1, r4, asr #19 │ │ │ │ + tsteq r1, r4, lsr #19 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r5, r3 │ │ │ │ bcc 18c43c <__cxa_atexit@plt+0x18049c> │ │ │ │ @@ -393515,19 +393515,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ msreq R8_usr, r0 │ │ │ │ msreq LR_irq, r4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r1, r8, lsr #24 │ │ │ │ - @ instruction: 0x01111bd8 │ │ │ │ - tsteq r1, r4, ror #23 │ │ │ │ + tsteq r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x01111bb8 │ │ │ │ + tsteq r1, r4, asr #23 │ │ │ │ msreq R8_usr, r8 │ │ │ │ - @ instruction: 0x011128b4 │ │ │ │ + @ instruction: 0x01112894 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18c4b4 <__cxa_atexit@plt+0x180514> │ │ │ │ @@ -393543,16 +393543,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18c4cc <__cxa_atexit@plt+0x18052c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, ror r8 │ │ │ │ - tsteq r1, r4, asr r8 │ │ │ │ + tsteq r1, ip, asr r8 │ │ │ │ + tsteq r1, r4, lsr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r5, fp │ │ │ │ bcc 18c534 <__cxa_atexit@plt+0x180594> │ │ │ │ @@ -393577,16 +393577,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq r1, r8, ror #15 │ │ │ │ - tsteq r1, r8, ror #15 │ │ │ │ + tsteq r1, r8, asr #15 │ │ │ │ + tsteq r1, r8, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c5b0 <__cxa_atexit@plt+0x180610> │ │ │ │ ldr r3, [pc, #64] @ 18c5b8 <__cxa_atexit@plt+0x180618> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -393603,17 +393603,17 @@ │ │ │ │ b 18c880 <__cxa_atexit@plt+0x1808e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - msreq CPSR_, r0, asr ip │ │ │ │ + msreq CPSR_, r0, lsr ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, ip, ror r7 │ │ │ │ + tsteq r1, ip, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18c5e4 <__cxa_atexit@plt+0x180644> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18c880 <__cxa_atexit@plt+0x1808e0> │ │ │ │ @@ -393642,16 +393642,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_, r0, ror #24 │ │ │ │ - tsteq r1, r8, ror #20 │ │ │ │ + msreq CPSR_, r0, asr #24 │ │ │ │ + tsteq r1, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18c6c8 <__cxa_atexit@plt+0x180728> │ │ │ │ ldr r2, [pc, #112] @ 18c6f0 <__cxa_atexit@plt+0x180750> │ │ │ │ @@ -393681,15 +393681,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ msreq LR_irq, ip │ │ │ │ - tsteq r1, r4, ror #19 │ │ │ │ + tsteq r1, r4, asr #19 │ │ │ │ @ instruction: 0xfffb4448 │ │ │ │ @ instruction: 0xfffb46c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c758 <__cxa_atexit@plt+0x1807b8> │ │ │ │ @@ -393738,15 +393738,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r1, ip, ror #17 │ │ │ │ + tsteq r1, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18c848 <__cxa_atexit@plt+0x1808a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -393774,17 +393774,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - smlawteq r0, r8, r9, pc @ │ │ │ │ + msreq CPSR_, r8, lsr #19 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, r0, asr r8 │ │ │ │ + tsteq r1, r0, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c91c <__cxa_atexit@plt+0x18097c> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -393833,21 +393833,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, r0, lsr #8 │ │ │ │ - msreq CPSR_, ip, lsr r9 │ │ │ │ - msreq CPSR_, r8 @ │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ + msreq CPSR_, ip, lsl r9 │ │ │ │ + msreq CPSR_, r8, ror r9 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - smlawteq r0, r4, r9, pc @ │ │ │ │ - @ instruction: 0x011123d4 │ │ │ │ + msreq CPSR_, r4, lsr #19 │ │ │ │ + @ instruction: 0x011123b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -393874,17 +393874,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - msreq CPSR_, r0, ror #17 │ │ │ │ + smlawteq r0, r0, r8, pc @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r1, r0, asr #6 │ │ │ │ + tsteq r1, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18ca60 <__cxa_atexit@plt+0x180ac0> │ │ │ │ ldr r2, [pc, #72] @ 18ca6c <__cxa_atexit@plt+0x180acc> │ │ │ │ @@ -393904,17 +393904,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - msreq LR_irq, ip │ │ │ │ + smlawbeq r0, ip, r7, pc @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r8, asr #5 │ │ │ │ + tsteq r1, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18ca98 <__cxa_atexit@plt+0x180af8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 18c880 <__cxa_atexit@plt+0x1808e0> │ │ │ │ @@ -393948,15 +393948,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - msreq LR_irq, r0 │ │ │ │ + msreq R8_usr, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18cb48 <__cxa_atexit@plt+0x180ba8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393997,16 +393997,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq R8_usr, r0 │ │ │ │ - tsteq r1, ip, lsr #9 │ │ │ │ + strdeq pc, [r0, -r0]! │ │ │ │ + tsteq r1, ip, lsl #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18cc5c <__cxa_atexit@plt+0x180cbc> │ │ │ │ @@ -394032,15 +394032,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsr #8 │ │ │ │ + tsteq r1, r8, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18cc9c <__cxa_atexit@plt+0x180cfc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394063,16 +394063,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_, r4, ror #11 │ │ │ │ - tsteq r1, r4, lsr #7 │ │ │ │ + smlawteq r0, r4, r5, pc @ │ │ │ │ + tsteq r1, r4, lsl #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 18cdb0 <__cxa_atexit@plt+0x180e10> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -394121,17 +394121,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - msreq CPSR_, r4, asr r5 │ │ │ │ + msreq CPSR_, r4, lsr r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011112bc │ │ │ │ + @ instruction: 0x0111129c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 18ce54 <__cxa_atexit@plt+0x180eb4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -394157,15 +394157,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - msreq CPSR_, r0, lsr #9 │ │ │ │ + smlawbeq r0, r0, r4, pc @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -394179,16 +394179,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - msreq CPSR_, r4, lsl r4 │ │ │ │ - @ instruction: 0x011111d4 │ │ │ │ + strdeq pc, [r0, -r4]! │ │ │ │ + @ instruction: 0x011111b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -394251,15 +394251,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r1, r8, lsl #27 │ │ │ │ + tsteq r1, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d040 <__cxa_atexit@plt+0x1810a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -394279,15 +394279,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlawteq r0, r8, r1, pc @ │ │ │ │ + msreq CPSR_, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18d074 <__cxa_atexit@plt+0x1810d4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394318,15 +394318,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq pc, [r0, -r0]! │ │ │ │ + msreq CPSR_, r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d12c <__cxa_atexit@plt+0x18118c> │ │ │ │ ldr r1, [pc, #44] @ 18d134 <__cxa_atexit@plt+0x181194> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -394338,15 +394338,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawteq r0, r4, r0, pc @ │ │ │ │ + msreq CPSR_, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -394369,15 +394369,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - msreq CPSR_, r8, rrx │ │ │ │ + msreq CPSR_, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -394434,15 +394434,15 @@ │ │ │ │ b 18d2a8 <__cxa_atexit@plt+0x181308> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x0120ef78 │ │ │ │ + @ instruction: 0x0120ef58 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d370 <__cxa_atexit@plt+0x1813d0> │ │ │ │ @@ -394494,20 +394494,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, r4, ror #19 │ │ │ │ - @ instruction: 0x0120eee8 │ │ │ │ - @ instruction: 0x0120ef44 │ │ │ │ + tsteq r1, r4, asr #19 │ │ │ │ + smlawteq r0, r8, lr, lr │ │ │ │ + @ instruction: 0x0120ef24 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x0120ef70 │ │ │ │ + @ instruction: 0x0120ef50 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -394537,15 +394537,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - smlawbeq r0, r4, lr, lr │ │ │ │ + @ instruction: 0x0120ee64 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18d4bc <__cxa_atexit@plt+0x18151c> │ │ │ │ @@ -394567,15 +394567,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0120ed54 │ │ │ │ + @ instruction: 0x0120ed34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18d4f4 <__cxa_atexit@plt+0x181554> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394599,15 +394599,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 18d550 <__cxa_atexit@plt+0x1815b0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120ed90 │ │ │ │ + @ instruction: 0x0120ed70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18d5b4 <__cxa_atexit@plt+0x181614> │ │ │ │ @@ -394632,17 +394632,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18d5d8 <__cxa_atexit@plt+0x181638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120ec68 │ │ │ │ + @ instruction: 0x0120ec48 │ │ │ │ @ instruction: 0xfffb0094 │ │ │ │ - tsteq r1, r4, lsl sl │ │ │ │ + @ instruction: 0x011109f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d660 <__cxa_atexit@plt+0x1816c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -394676,15 +394676,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - smlawteq r0, r8, fp, lr │ │ │ │ + @ instruction: 0x0120eba8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18d6ac <__cxa_atexit@plt+0x18170c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ @@ -394708,16 +394708,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r0, -r4]! │ │ │ │ - @ instruction: 0x01110990 │ │ │ │ + ldrdeq lr, [r0, -r4]! │ │ │ │ + tsteq r1, r0, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18d778 <__cxa_atexit@plt+0x1817d8> │ │ │ │ @@ -394743,15 +394743,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, ip, lsl #18 │ │ │ │ + tsteq r1, ip, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18d7b8 <__cxa_atexit@plt+0x181818> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394774,16 +394774,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r0, r8, sl, lr │ │ │ │ - tsteq r1, r8, lsl #17 │ │ │ │ + @ instruction: 0x0120eaa8 │ │ │ │ + tsteq r1, r8, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 18d8cc <__cxa_atexit@plt+0x18192c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -394832,17 +394832,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0120ea38 │ │ │ │ + @ instruction: 0x0120ea18 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r0, lsr #15 │ │ │ │ + tsteq r1, r0, lsl #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 18d970 <__cxa_atexit@plt+0x1819d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -394868,15 +394868,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r0, r4, r9, lr │ │ │ │ + @ instruction: 0x0120e964 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -394890,16 +394890,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - strdeq lr, [r0, -r8]! │ │ │ │ - @ instruction: 0x011106b8 │ │ │ │ + ldrdeq lr, [r0, -r8]! │ │ │ │ + @ instruction: 0x01110698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -394929,15 +394929,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ + tsteq r1, r0, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -394965,16 +394965,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tsteq r1, r4, ror r2 │ │ │ │ - tsteq r1, r0, asr r2 │ │ │ │ + tsteq r1, r4, asr r2 │ │ │ │ + tsteq r1, r0, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 18dbbc <__cxa_atexit@plt+0x181c1c> │ │ │ │ ldr r7, [pc, #212] @ 18dc00 <__cxa_atexit@plt+0x181c60> │ │ │ │ @@ -395032,18 +395032,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ + tsteq r1, r4, ror #2 │ │ │ │ tsteq r1, r4, lsl #3 │ │ │ │ - tsteq r1, r4, lsr #3 │ │ │ │ - @ instruction: 0x0120e6a0 │ │ │ │ - @ instruction: 0x0120e6e8 │ │ │ │ + smlawbeq r0, r0, r6, lr │ │ │ │ + smlawteq r0, r8, r6, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18dc60 <__cxa_atexit@plt+0x181cc0> │ │ │ │ @@ -395055,16 +395055,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq lr, [r0, -ip]! │ │ │ │ - @ instruction: 0x0120e644 │ │ │ │ + ldrdeq lr, [r0, -ip]! │ │ │ │ + @ instruction: 0x0120e624 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18dcf0 <__cxa_atexit@plt+0x181d50> │ │ │ │ ldr r2, [pc, #124] @ 18dd10 <__cxa_atexit@plt+0x181d70> │ │ │ │ @@ -395097,15 +395097,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120e5e4 │ │ │ │ + smlawteq r0, r4, r5, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18dd64 <__cxa_atexit@plt+0x181dc4> │ │ │ │ @@ -395120,15 +395120,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120e55c │ │ │ │ + @ instruction: 0x0120e53c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18de34 <__cxa_atexit@plt+0x181e94> │ │ │ │ ldr r7, [pc, #200] @ 18de5c <__cxa_atexit@plt+0x181ebc> │ │ │ │ @@ -395181,17 +395181,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120e4a4 │ │ │ │ - tsteq r1, r4, lsr pc │ │ │ │ - ldrdeq lr, [r0, -ip]! │ │ │ │ + smlawbeq r0, r4, r4, lr │ │ │ │ + tsteq r1, r4, lsl pc │ │ │ │ + @ instruction: 0x0120e4bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18df08 <__cxa_atexit@plt+0x181f68> │ │ │ │ @@ -395226,16 +395226,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldrdeq lr, [r0, -r4]! │ │ │ │ - strdeq lr, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120e3b4 │ │ │ │ + ldrdeq lr, [r0, -r0]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18df9c <__cxa_atexit@plt+0x181ffc> │ │ │ │ ldr r2, [pc, #124] @ 18dfbc <__cxa_atexit@plt+0x18201c> │ │ │ │ @@ -395268,15 +395268,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120e338 │ │ │ │ + @ instruction: 0x0120e318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e010 <__cxa_atexit@plt+0x182070> │ │ │ │ @@ -395291,15 +395291,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120e2b0 │ │ │ │ + @ instruction: 0x0120e290 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e0e0 <__cxa_atexit@plt+0x182140> │ │ │ │ ldr r7, [pc, #200] @ 18e108 <__cxa_atexit@plt+0x182168> │ │ │ │ @@ -395352,17 +395352,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strdeq lr, [r0, -r8]! │ │ │ │ - tsteq r1, ip, lsl #25 │ │ │ │ - @ instruction: 0x0120e230 │ │ │ │ + ldrdeq lr, [r0, -r8]! │ │ │ │ + tsteq r1, ip, ror #24 │ │ │ │ + @ instruction: 0x0120e210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e1b4 <__cxa_atexit@plt+0x182214> │ │ │ │ @@ -395397,16 +395397,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120e128 │ │ │ │ - @ instruction: 0x0120e144 │ │ │ │ + @ instruction: 0x0120e108 │ │ │ │ + @ instruction: 0x0120e124 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e248 <__cxa_atexit@plt+0x1822a8> │ │ │ │ ldr r2, [pc, #124] @ 18e268 <__cxa_atexit@plt+0x1822c8> │ │ │ │ @@ -395439,15 +395439,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, ip, r0, lr │ │ │ │ + @ instruction: 0x0120e06c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e2bc <__cxa_atexit@plt+0x18231c> │ │ │ │ @@ -395462,15 +395462,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120e004 │ │ │ │ + @ instruction: 0x0120dfe4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e38c <__cxa_atexit@plt+0x1823ec> │ │ │ │ ldr r7, [pc, #200] @ 18e3b4 <__cxa_atexit@plt+0x182414> │ │ │ │ @@ -395523,17 +395523,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120df4c │ │ │ │ - tsteq r1, r4, ror #19 │ │ │ │ - smlawbeq r0, r4, pc, sp @ │ │ │ │ + @ instruction: 0x0120df2c │ │ │ │ + tsteq r1, r4, asr #19 │ │ │ │ + @ instruction: 0x0120df64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e460 <__cxa_atexit@plt+0x1824c0> │ │ │ │ @@ -395568,16 +395568,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120de7c │ │ │ │ - @ instruction: 0x0120de98 │ │ │ │ + @ instruction: 0x0120de5c │ │ │ │ + @ instruction: 0x0120de78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e4f4 <__cxa_atexit@plt+0x182554> │ │ │ │ ldr r2, [pc, #124] @ 18e514 <__cxa_atexit@plt+0x182574> │ │ │ │ @@ -395610,15 +395610,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120dde0 │ │ │ │ + smlawteq r0, r0, sp, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e568 <__cxa_atexit@plt+0x1825c8> │ │ │ │ @@ -395633,15 +395633,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120dd58 │ │ │ │ + @ instruction: 0x0120dd38 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e638 <__cxa_atexit@plt+0x182698> │ │ │ │ ldr r7, [pc, #200] @ 18e660 <__cxa_atexit@plt+0x1826c0> │ │ │ │ @@ -395694,17 +395694,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120dca0 │ │ │ │ - tsteq r1, ip, lsr r7 │ │ │ │ - ldrdeq sp, [r0, -r8]! │ │ │ │ + smlawbeq r0, r0, ip, sp │ │ │ │ + tsteq r1, ip, lsl r7 │ │ │ │ + @ instruction: 0x0120dcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e70c <__cxa_atexit@plt+0x18276c> │ │ │ │ @@ -395739,16 +395739,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldrdeq sp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120dbec │ │ │ │ + @ instruction: 0x0120dbb0 │ │ │ │ + smlawteq r0, ip, fp, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e7a0 <__cxa_atexit@plt+0x182800> │ │ │ │ ldr r2, [pc, #124] @ 18e7c0 <__cxa_atexit@plt+0x182820> │ │ │ │ @@ -395781,15 +395781,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120db34 │ │ │ │ + @ instruction: 0x0120db14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e814 <__cxa_atexit@plt+0x182874> │ │ │ │ @@ -395804,15 +395804,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120daac │ │ │ │ + smlawbeq r0, ip, sl, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e8e4 <__cxa_atexit@plt+0x182944> │ │ │ │ ldr r7, [pc, #200] @ 18e90c <__cxa_atexit@plt+0x18296c> │ │ │ │ @@ -395865,17 +395865,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strdeq sp, [r0, -r4]! │ │ │ │ - @ instruction: 0x01110494 │ │ │ │ - @ instruction: 0x0120da2c │ │ │ │ + ldrdeq sp, [r0, -r4]! │ │ │ │ + tsteq r1, r4, ror r4 │ │ │ │ + @ instruction: 0x0120da0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18e9b8 <__cxa_atexit@plt+0x182a18> │ │ │ │ @@ -395910,16 +395910,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120d924 │ │ │ │ - @ instruction: 0x0120d940 │ │ │ │ + @ instruction: 0x0120d904 │ │ │ │ + @ instruction: 0x0120d920 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ea4c <__cxa_atexit@plt+0x182aac> │ │ │ │ ldr r2, [pc, #124] @ 18ea6c <__cxa_atexit@plt+0x182acc> │ │ │ │ @@ -395952,15 +395952,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, r8, r8, sp │ │ │ │ + @ instruction: 0x0120d868 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18eac0 <__cxa_atexit@plt+0x182b20> │ │ │ │ @@ -395975,15 +395975,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120d800 │ │ │ │ + @ instruction: 0x0120d7e0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18eb90 <__cxa_atexit@plt+0x182bf0> │ │ │ │ ldr r7, [pc, #200] @ 18ebb8 <__cxa_atexit@plt+0x182c18> │ │ │ │ @@ -396036,17 +396036,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120d748 │ │ │ │ - tsteq r1, ip, ror #3 │ │ │ │ - smlawbeq r0, r0, r7, sp │ │ │ │ + @ instruction: 0x0120d728 │ │ │ │ + tsteq r1, ip, asr #3 │ │ │ │ + @ instruction: 0x0120d760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ec64 <__cxa_atexit@plt+0x182cc4> │ │ │ │ @@ -396081,16 +396081,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120d678 │ │ │ │ - @ instruction: 0x0120d694 │ │ │ │ + @ instruction: 0x0120d658 │ │ │ │ + @ instruction: 0x0120d674 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ecf8 <__cxa_atexit@plt+0x182d58> │ │ │ │ ldr r2, [pc, #124] @ 18ed18 <__cxa_atexit@plt+0x182d78> │ │ │ │ @@ -396123,15 +396123,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq sp, [r0, -ip]! │ │ │ │ + @ instruction: 0x0120d5bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ed6c <__cxa_atexit@plt+0x182dcc> │ │ │ │ @@ -396146,15 +396146,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120d554 │ │ │ │ + @ instruction: 0x0120d534 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ee3c <__cxa_atexit@plt+0x182e9c> │ │ │ │ ldr r7, [pc, #200] @ 18ee64 <__cxa_atexit@plt+0x182ec4> │ │ │ │ @@ -396207,17 +396207,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120d49c │ │ │ │ - tstpeq r0, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq sp, [r0, -r4]! │ │ │ │ + @ instruction: 0x0120d47c │ │ │ │ + tstpeq r0, r4, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120d4b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ef10 <__cxa_atexit@plt+0x182f70> │ │ │ │ @@ -396252,16 +396252,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - smlawteq r0, ip, r3, sp │ │ │ │ - @ instruction: 0x0120d3e8 │ │ │ │ + @ instruction: 0x0120d3ac │ │ │ │ + smlawteq r0, r8, r3, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18efa4 <__cxa_atexit@plt+0x183004> │ │ │ │ ldr r2, [pc, #124] @ 18efc4 <__cxa_atexit@plt+0x183024> │ │ │ │ @@ -396294,15 +396294,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120d330 │ │ │ │ + @ instruction: 0x0120d310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f018 <__cxa_atexit@plt+0x183078> │ │ │ │ @@ -396317,15 +396317,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120d2a8 │ │ │ │ + smlawbeq r0, r8, r2, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f0e8 <__cxa_atexit@plt+0x183148> │ │ │ │ ldr r7, [pc, #200] @ 18f110 <__cxa_atexit@plt+0x183170> │ │ │ │ @@ -396378,17 +396378,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strdeq sp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0110fc9c │ │ │ │ - @ instruction: 0x0120d228 │ │ │ │ + ldrdeq sp, [r0, -r0]! │ │ │ │ + tstpeq r0, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120d208 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f1bc <__cxa_atexit@plt+0x18321c> │ │ │ │ @@ -396423,16 +396423,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120d120 │ │ │ │ - @ instruction: 0x0120d13c │ │ │ │ + @ instruction: 0x0120d100 │ │ │ │ + @ instruction: 0x0120d11c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f250 <__cxa_atexit@plt+0x1832b0> │ │ │ │ ldr r2, [pc, #124] @ 18f270 <__cxa_atexit@plt+0x1832d0> │ │ │ │ @@ -396465,15 +396465,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, r4, r0, sp │ │ │ │ + @ instruction: 0x0120d064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f2c4 <__cxa_atexit@plt+0x183324> │ │ │ │ @@ -396488,15 +396488,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq ip, [r0, -ip]! @ │ │ │ │ + ldrdeq ip, [r0, -ip]! @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f394 <__cxa_atexit@plt+0x1833f4> │ │ │ │ ldr r7, [pc, #200] @ 18f3bc <__cxa_atexit@plt+0x18341c> │ │ │ │ @@ -396549,17 +396549,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120cf44 │ │ │ │ - @ instruction: 0x0110f9f4 │ │ │ │ - @ instruction: 0x0120cf7c │ │ │ │ + @ instruction: 0x0120cf24 │ │ │ │ + @ instruction: 0x0110f9d4 │ │ │ │ + @ instruction: 0x0120cf5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f468 <__cxa_atexit@plt+0x1834c8> │ │ │ │ @@ -396594,16 +396594,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120ce74 │ │ │ │ - @ instruction: 0x0120ce90 │ │ │ │ + @ instruction: 0x0120ce54 │ │ │ │ + @ instruction: 0x0120ce70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f4fc <__cxa_atexit@plt+0x18355c> │ │ │ │ ldr r2, [pc, #124] @ 18f51c <__cxa_atexit@plt+0x18357c> │ │ │ │ @@ -396636,15 +396636,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq ip, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120cdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f570 <__cxa_atexit@plt+0x1835d0> │ │ │ │ @@ -396659,15 +396659,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120cd50 │ │ │ │ + @ instruction: 0x0120cd30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f640 <__cxa_atexit@plt+0x1836a0> │ │ │ │ ldr r7, [pc, #200] @ 18f668 <__cxa_atexit@plt+0x1836c8> │ │ │ │ @@ -396720,17 +396720,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120cc98 │ │ │ │ - tstpeq r0, ip, asr #14 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq ip, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120cc78 │ │ │ │ + tstpeq r0, ip, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120ccb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f714 <__cxa_atexit@plt+0x183774> │ │ │ │ @@ -396765,16 +396765,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - smlawteq r0, r8, fp, ip │ │ │ │ - @ instruction: 0x0120cbe4 │ │ │ │ + @ instruction: 0x0120cba8 │ │ │ │ + smlawteq r0, r4, fp, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f7a8 <__cxa_atexit@plt+0x183808> │ │ │ │ ldr r2, [pc, #124] @ 18f7c8 <__cxa_atexit@plt+0x183828> │ │ │ │ @@ -396807,15 +396807,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120cb2c │ │ │ │ + @ instruction: 0x0120cb0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f81c <__cxa_atexit@plt+0x18387c> │ │ │ │ @@ -396830,15 +396830,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120caa4 │ │ │ │ + smlawbeq r0, r4, sl, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f8ec <__cxa_atexit@plt+0x18394c> │ │ │ │ ldr r7, [pc, #200] @ 18f914 <__cxa_atexit@plt+0x183974> │ │ │ │ @@ -396891,17 +396891,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120c9ec │ │ │ │ - tstpeq r0, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0120ca24 │ │ │ │ + smlawteq r0, ip, r9, ip │ │ │ │ + tstpeq r0, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120ca04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f9c0 <__cxa_atexit@plt+0x183a20> │ │ │ │ @@ -396936,16 +396936,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120c91c │ │ │ │ - @ instruction: 0x0120c938 │ │ │ │ + strdeq ip, [r0, -ip]! @ │ │ │ │ + @ instruction: 0x0120c918 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18fa54 <__cxa_atexit@plt+0x183ab4> │ │ │ │ ldr r2, [pc, #124] @ 18fa74 <__cxa_atexit@plt+0x183ad4> │ │ │ │ @@ -396978,15 +396978,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, r0, r8, ip │ │ │ │ + @ instruction: 0x0120c860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18fac8 <__cxa_atexit@plt+0x183b28> │ │ │ │ @@ -397001,15 +397001,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq ip, [r0, -r8]! │ │ │ │ + ldrdeq ip, [r0, -r8]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18fb98 <__cxa_atexit@plt+0x183bf8> │ │ │ │ ldr r7, [pc, #200] @ 18fbc0 <__cxa_atexit@plt+0x183c20> │ │ │ │ @@ -397062,17 +397062,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120c740 │ │ │ │ - @ instruction: 0x0110f1fc │ │ │ │ - @ instruction: 0x0120c778 │ │ │ │ + @ instruction: 0x0120c720 │ │ │ │ + @ instruction: 0x0110f1dc │ │ │ │ + @ instruction: 0x0120c758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18fc6c <__cxa_atexit@plt+0x183ccc> │ │ │ │ @@ -397107,16 +397107,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120c670 │ │ │ │ - smlawbeq r0, ip, r6, ip │ │ │ │ + @ instruction: 0x0120c650 │ │ │ │ + @ instruction: 0x0120c66c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18fd00 <__cxa_atexit@plt+0x183d60> │ │ │ │ ldr r2, [pc, #124] @ 18fd20 <__cxa_atexit@plt+0x183d80> │ │ │ │ @@ -397149,15 +397149,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq ip, [r0, -r4]! │ │ │ │ + @ instruction: 0x0120c5b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18fd74 <__cxa_atexit@plt+0x183dd4> │ │ │ │ @@ -397172,15 +397172,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120c54c │ │ │ │ + @ instruction: 0x0120c52c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18fe44 <__cxa_atexit@plt+0x183ea4> │ │ │ │ ldr r7, [pc, #200] @ 18fe6c <__cxa_atexit@plt+0x183ecc> │ │ │ │ @@ -397233,17 +397233,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120c494 │ │ │ │ - tsteq r0, r4, asr pc │ │ │ │ - smlawteq r0, ip, r4, ip │ │ │ │ + @ instruction: 0x0120c474 │ │ │ │ + tsteq r0, r4, lsr pc │ │ │ │ + @ instruction: 0x0120c4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ff18 <__cxa_atexit@plt+0x183f78> │ │ │ │ @@ -397278,16 +397278,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - smlawteq r0, r4, r3, ip │ │ │ │ - @ instruction: 0x0120c3e0 │ │ │ │ + @ instruction: 0x0120c3a4 │ │ │ │ + smlawteq r0, r0, r3, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18ffac <__cxa_atexit@plt+0x18400c> │ │ │ │ ldr r2, [pc, #124] @ 18ffcc <__cxa_atexit@plt+0x18402c> │ │ │ │ @@ -397320,15 +397320,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120c328 │ │ │ │ + @ instruction: 0x0120c308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190020 <__cxa_atexit@plt+0x184080> │ │ │ │ @@ -397343,15 +397343,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120c2a0 │ │ │ │ + smlawbeq r0, r0, r2, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1900f0 <__cxa_atexit@plt+0x184150> │ │ │ │ ldr r7, [pc, #200] @ 190118 <__cxa_atexit@plt+0x184178> │ │ │ │ @@ -397404,17 +397404,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120c1e8 │ │ │ │ - tsteq r0, ip, lsr #25 │ │ │ │ - @ instruction: 0x0120c220 │ │ │ │ + smlawteq r0, r8, r1, ip │ │ │ │ + tsteq r0, ip, lsl #25 │ │ │ │ + @ instruction: 0x0120c200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1901c4 <__cxa_atexit@plt+0x184224> │ │ │ │ @@ -397449,16 +397449,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120c118 │ │ │ │ - @ instruction: 0x0120c134 │ │ │ │ + strdeq ip, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120c114 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190258 <__cxa_atexit@plt+0x1842b8> │ │ │ │ ldr r2, [pc, #124] @ 190278 <__cxa_atexit@plt+0x1842d8> │ │ │ │ @@ -397491,15 +397491,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120c07c │ │ │ │ + qsubeq ip, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1902cc <__cxa_atexit@plt+0x18432c> │ │ │ │ @@ -397514,15 +397514,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq fp, [r0, -r4]! │ │ │ │ + ldrdeq fp, [r0, -r4]! │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19039c <__cxa_atexit@plt+0x1843fc> │ │ │ │ ldr r7, [pc, #200] @ 1903c4 <__cxa_atexit@plt+0x184424> │ │ │ │ @@ -397575,17 +397575,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0120bf3c │ │ │ │ - tsteq r0, r4, lsl #20 │ │ │ │ - @ instruction: 0x0120bf74 │ │ │ │ + @ instruction: 0x0120bf1c │ │ │ │ + tsteq r0, r4, ror #19 │ │ │ │ + @ instruction: 0x0120bf54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190470 <__cxa_atexit@plt+0x1844d0> │ │ │ │ @@ -397620,17 +397620,17 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x0120be6c │ │ │ │ - smlawbeq r0, r8, lr, fp │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ + @ instruction: 0x0120be4c │ │ │ │ + @ instruction: 0x0120be68 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1904e0 <__cxa_atexit@plt+0x184540> │ │ │ │ ldr r3, [pc, #64] @ 1904e8 <__cxa_atexit@plt+0x184548> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -397647,17 +397647,17 @@ │ │ │ │ b 1907b8 <__cxa_atexit@plt+0x184818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0120bd20 │ │ │ │ + @ instruction: 0x0120bd00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0110e8b4 │ │ │ │ + @ instruction: 0x0110e894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 190514 <__cxa_atexit@plt+0x184574> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1907b8 <__cxa_atexit@plt+0x184818> │ │ │ │ @@ -397686,16 +397686,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120bd30 │ │ │ │ - tsteq r0, ip, lsl r8 │ │ │ │ + @ instruction: 0x0120bd10 │ │ │ │ + @ instruction: 0x0110e7fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1905ec <__cxa_atexit@plt+0x18464c> │ │ │ │ ldr r2, [pc, #72] @ 1905f8 <__cxa_atexit@plt+0x184658> │ │ │ │ @@ -397715,17 +397715,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0120bc20 │ │ │ │ + @ instruction: 0x0120bc00 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r4, lsr #15 │ │ │ │ + tsteq r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 190624 <__cxa_atexit@plt+0x184684> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 191b4c <__cxa_atexit@plt+0x185bac> │ │ │ │ @@ -397756,15 +397756,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120bb7c │ │ │ │ + @ instruction: 0x0120bb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -397785,15 +397785,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x0110e694 │ │ │ │ + tsteq r0, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 190784 <__cxa_atexit@plt+0x1847e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -397821,15 +397821,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - smlawbeq r0, ip, sl, fp │ │ │ │ + @ instruction: 0x0120ba6c │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190854 <__cxa_atexit@plt+0x1848b4> │ │ │ │ @@ -397879,21 +397879,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, r0, asr r5 │ │ │ │ - @ instruction: 0x0120ba04 │ │ │ │ - @ instruction: 0x0120ba60 │ │ │ │ + tsteq r0, r0, lsr r5 │ │ │ │ + @ instruction: 0x0120b9e4 │ │ │ │ + @ instruction: 0x0120ba40 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - smlawbeq r0, ip, sl, fp │ │ │ │ - tsteq r0, r4, lsl #10 │ │ │ │ + @ instruction: 0x0120ba6c │ │ │ │ + tsteq r0, r4, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -397920,15 +397920,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x0120b9a8 │ │ │ │ + smlawbeq r0, r8, r9, fp │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -397972,18 +397972,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 190a04 <__cxa_atexit@plt+0x184a64> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r0, r0, r8, fp │ │ │ │ + @ instruction: 0x0120b860 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0120b9a8 │ │ │ │ + smlawbeq r0, r8, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -398000,15 +398000,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 190a74 <__cxa_atexit@plt+0x184ad4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120b900 │ │ │ │ + @ instruction: 0x0120b8e0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -398023,15 +398023,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 190ad0 <__cxa_atexit@plt+0x184b30> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120b8a4 │ │ │ │ + smlawbeq r0, r4, r8, fp │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -398075,18 +398075,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 190ba0 <__cxa_atexit@plt+0x184c00> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120b6e4 │ │ │ │ + smlawteq r0, r4, r6, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0120b80c │ │ │ │ + @ instruction: 0x0120b7ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -398103,15 +398103,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 190c10 <__cxa_atexit@plt+0x184c70> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120b764 │ │ │ │ + @ instruction: 0x0120b744 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -398126,15 +398126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 190c6c <__cxa_atexit@plt+0x184ccc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120b708 │ │ │ │ + @ instruction: 0x0120b6e8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190cc8 <__cxa_atexit@plt+0x184d28> │ │ │ │ @@ -398203,15 +398203,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x0120b550 │ │ │ │ + @ instruction: 0x0120b530 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #132] @ 190e34 <__cxa_atexit@plt+0x184e94> │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -398242,15 +398242,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0120b4a8 │ │ │ │ + smlawbeq r0, r8, r4, fp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190e90 <__cxa_atexit@plt+0x184ef0> │ │ │ │ @@ -398267,15 +398267,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120b434 │ │ │ │ + @ instruction: 0x0120b414 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190ef4 <__cxa_atexit@plt+0x184f54> │ │ │ │ ldr r3, [pc, #60] @ 190efc <__cxa_atexit@plt+0x184f5c> │ │ │ │ @@ -398371,16 +398371,16 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - @ instruction: 0x0120b370 │ │ │ │ - smlawteq r0, r8, r2, fp │ │ │ │ + @ instruction: 0x0120b350 │ │ │ │ + @ instruction: 0x0120b2a8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #132] @ 1910d8 <__cxa_atexit@plt+0x185138> │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -398411,15 +398411,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0120b204 │ │ │ │ + @ instruction: 0x0120b1e4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191134 <__cxa_atexit@plt+0x185194> │ │ │ │ @@ -398436,16 +398436,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120b190 │ │ │ │ - tsteq r0, r4, ror #24 │ │ │ │ + @ instruction: 0x0120b170 │ │ │ │ + tsteq r0, r4, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 191200 <__cxa_atexit@plt+0x185260> │ │ │ │ ldr r3, [pc, #216] @ 19123c <__cxa_atexit@plt+0x18529c> │ │ │ │ ldr r2, [pc, #216] @ 191240 <__cxa_atexit@plt+0x1852a0> │ │ │ │ @@ -398500,21 +398500,21 @@ │ │ │ │ bx r1 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0120b070 │ │ │ │ + qsubeq fp, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl pc │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ - @ instruction: 0x0110dbb4 │ │ │ │ - qsubeq fp, r8, r0 │ │ │ │ - @ instruction: 0x0120b0a0 │ │ │ │ + @ instruction: 0x0110db94 │ │ │ │ + @ instruction: 0x0120b038 │ │ │ │ + smlawbeq r0, r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19129c <__cxa_atexit@plt+0x1852fc> │ │ │ │ @@ -398526,16 +398526,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r0, r0, pc, sl @ │ │ │ │ - @ instruction: 0x0120b008 │ │ │ │ + @ instruction: 0x0120afa0 │ │ │ │ + @ instruction: 0x0120afe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 191308 <__cxa_atexit@plt+0x185368> │ │ │ │ ldr r1, [pc, #68] @ 191310 <__cxa_atexit@plt+0x185370> │ │ │ │ ldr r0, [pc, #68] @ 191314 <__cxa_atexit@plt+0x185374> │ │ │ │ @@ -398553,15 +398553,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120af08 │ │ │ │ + @ instruction: 0x0120aee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -398600,15 +398600,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120af28 │ │ │ │ + @ instruction: 0x0120af08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191420 <__cxa_atexit@plt+0x185480> │ │ │ │ @@ -398623,15 +398623,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120aea0 │ │ │ │ + smlawbeq r0, r0, lr, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1914f0 <__cxa_atexit@plt+0x185550> │ │ │ │ @@ -398682,16 +398682,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0120ade4 │ │ │ │ - @ instruction: 0x0120ae08 │ │ │ │ + smlawteq r0, r4, sp, sl │ │ │ │ + @ instruction: 0x0120ade8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1915a8 <__cxa_atexit@plt+0x185608> │ │ │ │ @@ -398721,16 +398721,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x0120ad10 │ │ │ │ @ instruction: 0x0120ad30 │ │ │ │ - @ instruction: 0x0120ad50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -398756,15 +398756,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r0, r8, ror #14 │ │ │ │ + tsteq r0, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1916fc <__cxa_atexit@plt+0x18575c> │ │ │ │ ldr r3, [pc, #216] @ 191738 <__cxa_atexit@plt+0x185798> │ │ │ │ ldr r2, [pc, #216] @ 19173c <__cxa_atexit@plt+0x18579c> │ │ │ │ @@ -398819,21 +398819,21 @@ │ │ │ │ bx r1 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0120ab74 │ │ │ │ + @ instruction: 0x0120ab54 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, ip, asr #29 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ - @ instruction: 0x0110d6b8 │ │ │ │ - @ instruction: 0x0120ab5c │ │ │ │ - @ instruction: 0x0120aba4 │ │ │ │ + @ instruction: 0x0110d698 │ │ │ │ + @ instruction: 0x0120ab3c │ │ │ │ + smlawbeq r0, r4, fp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191798 <__cxa_atexit@plt+0x1857f8> │ │ │ │ @@ -398845,16 +398845,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r0, r4, sl, sl │ │ │ │ - @ instruction: 0x0120ab0c │ │ │ │ + @ instruction: 0x0120aaa4 │ │ │ │ + @ instruction: 0x0120aaec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 191804 <__cxa_atexit@plt+0x185864> │ │ │ │ ldr r1, [pc, #68] @ 19180c <__cxa_atexit@plt+0x18586c> │ │ │ │ ldr r0, [pc, #68] @ 191810 <__cxa_atexit@plt+0x185870> │ │ │ │ @@ -398872,15 +398872,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120aa0c │ │ │ │ + @ instruction: 0x0120a9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -398919,15 +398919,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0120aa2c │ │ │ │ + @ instruction: 0x0120aa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19191c <__cxa_atexit@plt+0x18597c> │ │ │ │ @@ -398942,15 +398942,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120a9a4 │ │ │ │ + smlawbeq r0, r4, r9, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1919ec <__cxa_atexit@plt+0x185a4c> │ │ │ │ @@ -399001,16 +399001,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0120a8e8 │ │ │ │ - @ instruction: 0x0120a90c │ │ │ │ + smlawteq r0, r8, r8, sl │ │ │ │ + @ instruction: 0x0120a8ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191aa4 <__cxa_atexit@plt+0x185b04> │ │ │ │ @@ -399040,16 +399040,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x0120a814 │ │ │ │ @ instruction: 0x0120a834 │ │ │ │ - @ instruction: 0x0120a854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399075,15 +399075,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ + tsteq r0, r8, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 191dd0 <__cxa_atexit@plt+0x185e30> │ │ │ │ @@ -399263,42 +399263,42 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #32] @ 191e3c <__cxa_atexit@plt+0x185e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ b 191dec <__cxa_atexit@plt+0x185e4c> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - @ instruction: 0x0120a648 │ │ │ │ + @ instruction: 0x0120a628 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - @ instruction: 0x0110d1b8 │ │ │ │ - tsteq r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0120a640 │ │ │ │ + @ instruction: 0x0110d198 │ │ │ │ + tsteq r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x0120a620 │ │ │ │ + tsteq r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0120a49c │ │ │ │ tsteq r0, ip, rrx │ │ │ │ - @ instruction: 0x0120a4bc │ │ │ │ - tsteq r0, ip, lsl #1 │ │ │ │ - tsteq r0, ip, ror r0 │ │ │ │ - tsteq r0, r8, lsr #1 │ │ │ │ - tsteq r0, r0, asr r0 │ │ │ │ - tsteq r0, r4, lsr r0 │ │ │ │ - tsteq r0, r0, rrx │ │ │ │ + tsteq r0, ip, asr r0 │ │ │ │ + tsteq r0, r8, lsl #1 │ │ │ │ + tsteq r0, r0, lsr r0 │ │ │ │ tsteq r0, r4, lsl r0 │ │ │ │ - tsteq r0, ip, ror r0 │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0110d098 │ │ │ │ - tsteq r0, ip, ror r0 │ │ │ │ - tsteq r0, r4, lsr #32 │ │ │ │ - tsteq r0, r4, ror #31 │ │ │ │ + tsteq r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0110cff4 │ │ │ │ + tsteq r0, ip, asr r0 │ │ │ │ + @ instruction: 0x0110cff8 │ │ │ │ + tsteq r0, r8, ror r0 │ │ │ │ + tsteq r0, ip, asr r0 │ │ │ │ + tsteq r0, r4 │ │ │ │ + tsteq r0, r4, asr #31 │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ @ instruction: 0xfffff1fc │ │ │ │ @ instruction: 0xffffee30 │ │ │ │ - @ instruction: 0x0120a574 │ │ │ │ + @ instruction: 0x0120a554 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 191edc <__cxa_atexit@plt+0x185f3c> │ │ │ │ ldr r1, [pc, #48] @ 191ee0 <__cxa_atexit@plt+0x185f40> │ │ │ │ ldr r3, [pc, #48] @ 191ee4 <__cxa_atexit@plt+0x185f44> │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -399307,18 +399307,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r8, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r8, r1, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0110cef8 │ │ │ │ - tsteq r0, ip, ror #29 │ │ │ │ - smlawbeq r0, r0, r3, sl │ │ │ │ - tsteq r0, r0, asr #29 │ │ │ │ + @ instruction: 0x0110ced8 │ │ │ │ + tsteq r0, ip, asr #29 │ │ │ │ + @ instruction: 0x0120a360 │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -399344,17 +399344,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0x0120a368 │ │ │ │ + @ instruction: 0x0120a348 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + tsteq r0, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -399380,15 +399380,15 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120a2b8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399421,17 +399421,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ @ instruction: 0xffffee58 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a1b0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0110ccfc │ │ │ │ + @ instruction: 0x0110ccdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19210c <__cxa_atexit@plt+0x18616c> │ │ │ │ ldr r2, [pc, #72] @ 192118 <__cxa_atexit@plt+0x186178> │ │ │ │ @@ -399451,17 +399451,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0120a100 │ │ │ │ + @ instruction: 0x0120a0e0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r4, lsl #25 │ │ │ │ + tsteq r0, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 192144 <__cxa_atexit@plt+0x1861a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1907b8 <__cxa_atexit@plt+0x184818> │ │ │ │ @@ -399495,15 +399495,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - qsubeq sl, r4, r0 │ │ │ │ + @ instruction: 0x0120a034 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1921f4 <__cxa_atexit@plt+0x186254> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399527,15 +399527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 192250 <__cxa_atexit@plt+0x1862b0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120a090 │ │ │ │ + @ instruction: 0x0120a070 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 192288 <__cxa_atexit@plt+0x1862e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -399544,16 +399544,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01209f64 │ │ │ │ - tsteq r0, r0, lsl #28 │ │ │ │ + @ instruction: 0x01209f44 │ │ │ │ + tsteq r0, r0, ror #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 192308 <__cxa_atexit@plt+0x186368> │ │ │ │ @@ -399579,15 +399579,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r0, ip, ror sp │ │ │ │ + tsteq r0, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 192348 <__cxa_atexit@plt+0x1863a8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399610,16 +399610,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01209f38 │ │ │ │ - @ instruction: 0x0110bcf8 │ │ │ │ + @ instruction: 0x01209f18 │ │ │ │ + @ instruction: 0x0110bcd8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 19245c <__cxa_atexit@plt+0x1864bc> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -399668,17 +399668,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01209ea8 │ │ │ │ + smlawbeq r0, r8, lr, r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, r0, lsl ip │ │ │ │ + @ instruction: 0x0110bbf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 192500 <__cxa_atexit@plt+0x186560> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -399704,15 +399704,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r9, [r0, -r4]! │ │ │ │ + ldrdeq r9, [r0, -r4]! │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399726,16 +399726,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01209d68 │ │ │ │ - tsteq r0, r8, lsr #22 │ │ │ │ + @ instruction: 0x01209d48 │ │ │ │ + tsteq r0, r8, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399765,15 +399765,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r0, r0, lsr #15 │ │ │ │ + tsteq r0, r0, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -399799,16 +399799,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r0, r4, asr r7 │ │ │ │ - tsteq r0, r0, lsr r7 │ │ │ │ + tsteq r0, r4, lsr r7 │ │ │ │ + tsteq r0, r0, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 192740 <__cxa_atexit@plt+0x1867a0> │ │ │ │ ldr r7, [pc, #208] @ 192784 <__cxa_atexit@plt+0x1867e4> │ │ │ │ @@ -399865,18 +399865,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ - tsteq r0, r8, lsl #13 │ │ │ │ - @ instruction: 0x01209b1c │ │ │ │ - @ instruction: 0x01209b64 │ │ │ │ + strdeq r9, [r0, -ip]! │ │ │ │ + @ instruction: 0x01209b44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1927e4 <__cxa_atexit@plt+0x186844> │ │ │ │ @@ -399888,17 +399888,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209a78 │ │ │ │ - smlawteq r0, r0, sl, r9 │ │ │ │ - tsteq r0, r0, asr #11 │ │ │ │ + @ instruction: 0x01209a58 │ │ │ │ + @ instruction: 0x01209aa0 │ │ │ │ + tsteq r0, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 192844 <__cxa_atexit@plt+0x1868a4> │ │ │ │ ldr r7, [pc, #56] @ 192854 <__cxa_atexit@plt+0x1868b4> │ │ │ │ @@ -399915,16 +399915,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19285c <__cxa_atexit@plt+0x1868bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r0, ip, lsl #11 │ │ │ │ - tsteq r0, ip, asr r5 │ │ │ │ + tsteq r0, ip, ror #10 │ │ │ │ + tsteq r0, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 192880 <__cxa_atexit@plt+0x1868e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 191b4c <__cxa_atexit@plt+0x185bac> │ │ │ │ @@ -399953,16 +399953,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawteq r0, r4, r9, r9 │ │ │ │ - tsteq r0, ip, asr #15 │ │ │ │ + @ instruction: 0x012099a4 │ │ │ │ + tsteq r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1929a0 <__cxa_atexit@plt+0x186a00> │ │ │ │ ldr r3, [pc, #196] @ 1929dc <__cxa_atexit@plt+0x186a3c> │ │ │ │ ldr r2, [pc, #196] @ 1929e0 <__cxa_atexit@plt+0x186a40> │ │ │ │ @@ -400012,20 +400012,20 @@ │ │ │ │ bx r1 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x012098bc │ │ │ │ + @ instruction: 0x0120989c │ │ │ │ @ instruction: 0xfffae19c │ │ │ │ @ instruction: 0xfffae41c │ │ │ │ - tsteq r0, r4, lsl r7 │ │ │ │ - @ instruction: 0x012098b8 │ │ │ │ - @ instruction: 0x01209900 │ │ │ │ + @ instruction: 0x0110b6f4 │ │ │ │ + @ instruction: 0x01209898 │ │ │ │ + @ instruction: 0x012098e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 192a38 <__cxa_atexit@plt+0x186a98> │ │ │ │ @@ -400037,16 +400037,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209824 │ │ │ │ - @ instruction: 0x0120986c │ │ │ │ + @ instruction: 0x01209804 │ │ │ │ + @ instruction: 0x0120984c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 192aa4 <__cxa_atexit@plt+0x186b04> │ │ │ │ ldr r1, [pc, #68] @ 192aac <__cxa_atexit@plt+0x186b0c> │ │ │ │ ldr r0, [pc, #68] @ 192ab0 <__cxa_atexit@plt+0x186b10> │ │ │ │ @@ -400064,15 +400064,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120976c │ │ │ │ + @ instruction: 0x0120974c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -400111,15 +400111,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, ip, r7, r9 │ │ │ │ + @ instruction: 0x0120976c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 192bbc <__cxa_atexit@plt+0x186c1c> │ │ │ │ @@ -400134,15 +400134,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209704 │ │ │ │ + @ instruction: 0x012096e4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 192c48 <__cxa_atexit@plt+0x186ca8> │ │ │ │ ldr r2, [pc, #124] @ 192c68 <__cxa_atexit@plt+0x186cc8> │ │ │ │ @@ -400175,15 +400175,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, ip, r6, r9 │ │ │ │ + @ instruction: 0x0120966c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 192cbc <__cxa_atexit@plt+0x186d1c> │ │ │ │ @@ -400198,15 +400198,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209604 │ │ │ │ + @ instruction: 0x012095e4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 192d48 <__cxa_atexit@plt+0x186da8> │ │ │ │ ldr r2, [pc, #124] @ 192d68 <__cxa_atexit@plt+0x186dc8> │ │ │ │ @@ -400239,15 +400239,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlawbeq r0, ip, r5, r9 │ │ │ │ + @ instruction: 0x0120956c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 192dbc <__cxa_atexit@plt+0x186e1c> │ │ │ │ @@ -400262,15 +400262,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209504 │ │ │ │ + @ instruction: 0x012094e4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 192e6c <__cxa_atexit@plt+0x186ecc> │ │ │ │ @@ -400400,18 +400400,18 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r7, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01209330 │ │ │ │ - @ instruction: 0x01209300 │ │ │ │ @ instruction: 0x01209310 │ │ │ │ - @ instruction: 0x01209320 │ │ │ │ + @ instruction: 0x012092e0 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x01209300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193068 <__cxa_atexit@plt+0x1870c8> │ │ │ │ @@ -400475,15 +400475,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r9, [r0, -ip]! │ │ │ │ + @ instruction: 0x012091bc │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov lr, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -400551,18 +400551,18 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r7, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r9, [r0, -r4]! │ │ │ │ - @ instruction: 0x012090a4 │ │ │ │ strheq r9, [r0, -r4]! │ │ │ │ - smlawteq r0, r4, r0, r9 │ │ │ │ + smlawbeq r0, r4, r0, r9 │ │ │ │ + @ instruction: 0x01209094 │ │ │ │ + @ instruction: 0x012090a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ mov sl, fp │ │ │ │ @@ -400618,15 +400618,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -400651,17 +400651,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - tsteq r0, r0, lsr sl │ │ │ │ - tsteq r0, r8, lsr #20 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ + tsteq r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19343c <__cxa_atexit@plt+0x18749c> │ │ │ │ ldr r3, [pc, #64] @ 193444 <__cxa_atexit@plt+0x1874a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -400678,17 +400678,17 @@ │ │ │ │ b 193714 <__cxa_atexit@plt+0x187774> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawteq r0, r4, sp, r8 │ │ │ │ + @ instruction: 0x01208da4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0110b9bc │ │ │ │ + @ instruction: 0x0110b99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 193470 <__cxa_atexit@plt+0x1874d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 193714 <__cxa_atexit@plt+0x187774> │ │ │ │ @@ -400717,16 +400717,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r8, [r0, -r4]! │ │ │ │ - tsteq r0, r4, lsr #18 │ │ │ │ + @ instruction: 0x01208db4 │ │ │ │ + tsteq r0, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193548 <__cxa_atexit@plt+0x1875a8> │ │ │ │ ldr r2, [pc, #72] @ 193554 <__cxa_atexit@plt+0x1875b4> │ │ │ │ @@ -400746,17 +400746,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq r0, r4, ip, r8 │ │ │ │ + @ instruction: 0x01208ca4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, ip, lsr #17 │ │ │ │ + tsteq r0, ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 193580 <__cxa_atexit@plt+0x1875e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -400787,15 +400787,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01208c20 │ │ │ │ + @ instruction: 0x01208c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -400816,15 +400816,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x0110b79c │ │ │ │ + tsteq r0, ip, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1936e0 <__cxa_atexit@plt+0x187740> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -400852,15 +400852,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x01208b30 │ │ │ │ + @ instruction: 0x01208b10 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1937b0 <__cxa_atexit@plt+0x187810> │ │ │ │ @@ -400910,21 +400910,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ - @ instruction: 0x01208aa8 │ │ │ │ - @ instruction: 0x01208b04 │ │ │ │ + tsteq r0, r8, lsr r6 │ │ │ │ + smlawbeq r0, r8, sl, r8 │ │ │ │ + @ instruction: 0x01208ae4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x01208b30 │ │ │ │ - tsteq r0, ip, lsl #12 │ │ │ │ + @ instruction: 0x01208b10 │ │ │ │ + tsteq r0, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -400951,17 +400951,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x01208a4c │ │ │ │ + @ instruction: 0x01208a2c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ + tsteq r0, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 193950 <__cxa_atexit@plt+0x1879b0> │ │ │ │ ldr r3, [pc, #216] @ 19398c <__cxa_atexit@plt+0x1879ec> │ │ │ │ ldr r2, [pc, #216] @ 193990 <__cxa_atexit@plt+0x1879f0> │ │ │ │ @@ -401016,21 +401016,21 @@ │ │ │ │ bx r1 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01208920 │ │ │ │ + @ instruction: 0x01208900 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, r8, lsl #17 │ │ │ │ - @ instruction: 0x0110b4d8 │ │ │ │ - @ instruction: 0x01208908 │ │ │ │ - @ instruction: 0x01208950 │ │ │ │ + @ instruction: 0x0110b4b8 │ │ │ │ + @ instruction: 0x012088e8 │ │ │ │ + @ instruction: 0x01208930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1939ec <__cxa_atexit@plt+0x187a4c> │ │ │ │ @@ -401042,17 +401042,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01208870 │ │ │ │ - @ instruction: 0x012088b8 │ │ │ │ - tsteq r0, ip, lsl #8 │ │ │ │ + @ instruction: 0x01208850 │ │ │ │ + @ instruction: 0x01208898 │ │ │ │ + tsteq r0, ip, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 193ac8 <__cxa_atexit@plt+0x187b28> │ │ │ │ ldr r6, [pc, #204] @ 193af0 <__cxa_atexit@plt+0x187b50> │ │ │ │ @@ -401105,22 +401105,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012087b0 │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ + @ instruction: 0x01208790 │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ muleq r0, r8, sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r0, lsl #14 │ │ │ │ - @ instruction: 0x01208830 │ │ │ │ + @ instruction: 0x01208810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -401143,15 +401143,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01208690 │ │ │ │ + @ instruction: 0x01208670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -401181,15 +401181,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r8, [r0, -ip]! │ │ │ │ + ldrdeq r8, [r0, -ip]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 193ca4 <__cxa_atexit@plt+0x187d04> │ │ │ │ ldr r2, [pc, #124] @ 193cc4 <__cxa_atexit@plt+0x187d24> │ │ │ │ @@ -401222,15 +401222,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01208630 │ │ │ │ + @ instruction: 0x01208610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 193d18 <__cxa_atexit@plt+0x187d78> │ │ │ │ @@ -401245,15 +401245,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012085a8 │ │ │ │ + smlawbeq r0, r8, r5, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 193de8 <__cxa_atexit@plt+0x187e48> │ │ │ │ @@ -401304,16 +401304,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x012084ec │ │ │ │ - @ instruction: 0x01208510 │ │ │ │ + smlawteq r0, ip, r4, r8 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 193ea0 <__cxa_atexit@plt+0x187f00> │ │ │ │ @@ -401343,16 +401343,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x01208418 │ │ │ │ @ instruction: 0x01208438 │ │ │ │ - @ instruction: 0x01208458 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401380,15 +401380,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq r0, ip, asr #29 │ │ │ │ + tsteq r0, ip, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 193fb0 <__cxa_atexit@plt+0x188010> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -401416,15 +401416,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0x01208260 │ │ │ │ + @ instruction: 0x01208240 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194088 <__cxa_atexit@plt+0x1880e8> │ │ │ │ @@ -401465,15 +401465,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x012081b0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -401494,15 +401494,15 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 194108 <__cxa_atexit@plt+0x188168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01208140 │ │ │ │ + @ instruction: 0x01208120 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1941bc <__cxa_atexit@plt+0x18821c> │ │ │ │ ldr r0, [pc, #152] @ 1941c4 <__cxa_atexit@plt+0x188224> │ │ │ │ @@ -401542,15 +401542,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0120809c │ │ │ │ + @ instruction: 0x0120807c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -401571,16 +401571,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 19423c <__cxa_atexit@plt+0x18829c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0120800c │ │ │ │ - @ instruction: 0x01109eb8 │ │ │ │ + @ instruction: 0x01207fec │ │ │ │ + @ instruction: 0x01109e98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194298 <__cxa_atexit@plt+0x1882f8> │ │ │ │ ldr r3, [pc, #60] @ 1942a0 <__cxa_atexit@plt+0x188300> │ │ │ │ @@ -401597,15 +401597,15 @@ │ │ │ │ b 1942b0 <__cxa_atexit@plt+0x188310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ + tsteq r0, r8, lsr lr │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r0], #1 │ │ │ │ @@ -401670,15 +401670,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0x01207f4c │ │ │ │ + @ instruction: 0x01207f2c │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -401701,17 +401701,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 194448 <__cxa_atexit@plt+0x1884a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01207e98 │ │ │ │ + @ instruction: 0x01207e78 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01109cb0 │ │ │ │ + @ instruction: 0x01109c90 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -401756,16 +401756,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01207dac │ │ │ │ - @ instruction: 0x01109bd4 │ │ │ │ + smlawbeq r0, ip, sp, r7 │ │ │ │ + @ instruction: 0x01109bb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194570 <__cxa_atexit@plt+0x1885d0> │ │ │ │ ldr r3, [pc, #48] @ 194578 <__cxa_atexit@plt+0x1885d8> │ │ │ │ @@ -401779,15 +401779,15 @@ │ │ │ │ b 194588 <__cxa_atexit@plt+0x1885e8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r0, r0, lsl #23 │ │ │ │ + tsteq r0, r0, ror #22 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1946a0 <__cxa_atexit@plt+0x188700> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -401875,18 +401875,18 @@ │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - strdeq r7, [r0, -r4]! │ │ │ │ + ldrdeq r7, [r0, -r4]! │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - @ instruction: 0x01207c24 │ │ │ │ + @ instruction: 0x01207c04 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -401909,17 +401909,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 194788 <__cxa_atexit@plt+0x1887e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01207b58 │ │ │ │ + @ instruction: 0x01207b38 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r0, r0, ror r9 │ │ │ │ + tsteq r0, r0, asr r9 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -401964,16 +401964,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01207a6c │ │ │ │ - tsteq r0, r8, lsr #11 │ │ │ │ + @ instruction: 0x01207a4c │ │ │ │ + tsteq r0, r8, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1948bc <__cxa_atexit@plt+0x18891c> │ │ │ │ ldr r3, [pc, #64] @ 1948c4 <__cxa_atexit@plt+0x188924> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -401990,17 +401990,17 @@ │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01207944 │ │ │ │ + @ instruction: 0x01207924 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, ip, lsr r5 │ │ │ │ + tsteq r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1948f0 <__cxa_atexit@plt+0x188950> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -402029,16 +402029,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01207954 │ │ │ │ - tsteq r0, r4, lsr #9 │ │ │ │ + @ instruction: 0x01207934 │ │ │ │ + tsteq r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1949c8 <__cxa_atexit@plt+0x188a28> │ │ │ │ ldr r2, [pc, #72] @ 1949d4 <__cxa_atexit@plt+0x188a34> │ │ │ │ @@ -402058,17 +402058,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01207844 │ │ │ │ + @ instruction: 0x01207824 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, ip, lsr #8 │ │ │ │ + tsteq r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 194a00 <__cxa_atexit@plt+0x188a60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -402099,15 +402099,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012077a0 │ │ │ │ + smlawbeq r0, r0, r7, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -402137,15 +402137,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0120770c │ │ │ │ + @ instruction: 0x012076ec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194b94 <__cxa_atexit@plt+0x188bf4> │ │ │ │ ldr r2, [pc, #124] @ 194bb4 <__cxa_atexit@plt+0x188c14> │ │ │ │ @@ -402178,15 +402178,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01207740 │ │ │ │ + @ instruction: 0x01207720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 194c08 <__cxa_atexit@plt+0x188c68> │ │ │ │ @@ -402201,15 +402201,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012076b8 │ │ │ │ + @ instruction: 0x01207698 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 194cd8 <__cxa_atexit@plt+0x188d38> │ │ │ │ @@ -402260,16 +402260,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r7, [r0, -ip]! │ │ │ │ - @ instruction: 0x01207620 │ │ │ │ + ldrdeq r7, [r0, -ip]! │ │ │ │ + @ instruction: 0x01207600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 194d90 <__cxa_atexit@plt+0x188df0> │ │ │ │ @@ -402299,16 +402299,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x01207528 │ │ │ │ @ instruction: 0x01207548 │ │ │ │ - @ instruction: 0x01207568 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402336,15 +402336,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x01109fdc │ │ │ │ + @ instruction: 0x01109fbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 194ea0 <__cxa_atexit@plt+0x188f00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -402372,17 +402372,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - @ instruction: 0x01207370 │ │ │ │ + @ instruction: 0x01207350 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r0, r4, asr #30 │ │ │ │ + tsteq r0, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194f20 <__cxa_atexit@plt+0x188f80> │ │ │ │ ldr r3, [pc, #64] @ 194f28 <__cxa_atexit@plt+0x188f88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -402399,17 +402399,17 @@ │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x012072e0 │ │ │ │ + smlawteq r0, r0, r2, r7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01109ed8 │ │ │ │ + @ instruction: 0x01109eb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 194f54 <__cxa_atexit@plt+0x188fb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -402438,16 +402438,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - tsteq r0, r0, asr #28 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19502c <__cxa_atexit@plt+0x18908c> │ │ │ │ ldr r2, [pc, #72] @ 195038 <__cxa_atexit@plt+0x189098> │ │ │ │ @@ -402467,17 +402467,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012071e0 │ │ │ │ + smlawteq r0, r0, r1, r7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r8, asr #27 │ │ │ │ + tsteq r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 195064 <__cxa_atexit@plt+0x1890c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -402508,15 +402508,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120713c │ │ │ │ + @ instruction: 0x0120711c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -402546,15 +402546,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x012070a8 │ │ │ │ + smlawbeq r0, r8, r0, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1951f8 <__cxa_atexit@plt+0x189258> │ │ │ │ ldr r2, [pc, #124] @ 195218 <__cxa_atexit@plt+0x189278> │ │ │ │ @@ -402587,15 +402587,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r7, [r0, -ip]! │ │ │ │ + strheq r7, [r0, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19526c <__cxa_atexit@plt+0x1892cc> │ │ │ │ @@ -402610,15 +402610,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - qsubeq r7, r4, r0 │ │ │ │ + @ instruction: 0x01207034 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19533c <__cxa_atexit@plt+0x18939c> │ │ │ │ @@ -402669,16 +402669,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01206f98 │ │ │ │ - @ instruction: 0x01206fbc │ │ │ │ + @ instruction: 0x01206f78 │ │ │ │ + @ instruction: 0x01206f9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1953f4 <__cxa_atexit@plt+0x189454> │ │ │ │ @@ -402708,16 +402708,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + smlawteq r0, r4, lr, r6 │ │ │ │ @ instruction: 0x01206ee4 │ │ │ │ - @ instruction: 0x01206f04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402745,15 +402745,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 195504 <__cxa_atexit@plt+0x189564> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -402781,17 +402781,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - @ instruction: 0x01206d0c │ │ │ │ + @ instruction: 0x01206cec │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01109890 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 195564 <__cxa_atexit@plt+0x1895c4> │ │ │ │ ldr r3, [pc, #32] @ 19556c <__cxa_atexit@plt+0x1895cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -402800,15 +402800,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 195570 <__cxa_atexit@plt+0x1895d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 191b4c <__cxa_atexit@plt+0x185bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlawbeq r0, r0, ip, r6 │ │ │ │ + @ instruction: 0x01206c60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 195594 <__cxa_atexit@plt+0x1895f4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -402829,15 +402829,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r6, [r0, -r4]! │ │ │ │ + @ instruction: 0x01206cb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 195640 <__cxa_atexit@plt+0x1896a0> │ │ │ │ ldr r1, [pc, #68] @ 195648 <__cxa_atexit@plt+0x1896a8> │ │ │ │ ldr r0, [pc, #68] @ 19564c <__cxa_atexit@plt+0x1896ac> │ │ │ │ @@ -402855,15 +402855,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01206bb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -402902,15 +402902,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 195758 <__cxa_atexit@plt+0x1897b8> │ │ │ │ @@ -402925,15 +402925,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01206b68 │ │ │ │ + @ instruction: 0x01206b48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 195828 <__cxa_atexit@plt+0x189888> │ │ │ │ @@ -402984,16 +402984,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01206aac │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ + smlawbeq r0, ip, sl, r6 │ │ │ │ + @ instruction: 0x01206ab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1958e0 <__cxa_atexit@plt+0x189940> │ │ │ │ @@ -403023,16 +403023,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01206a18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403072,16 +403072,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106c480 <__cxa_atexit@plt+0x10604e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01206844 │ │ │ │ - tsteq r0, r4, asr r4 │ │ │ │ + @ instruction: 0x01206824 │ │ │ │ + tsteq r0, r4, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 195c2c <__cxa_atexit@plt+0x189c8c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -403276,35 +403276,35 @@ │ │ │ │ b 195c54 <__cxa_atexit@plt+0x189cb4> │ │ │ │ @ instruction: 0xffffddf0 │ │ │ │ @ instruction: 0xffffe498 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffec84 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ - @ instruction: 0x01206694 │ │ │ │ + @ instruction: 0x01206674 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffcdfc │ │ │ │ @ instruction: 0xffffd75c │ │ │ │ - @ instruction: 0x0120674c │ │ │ │ + @ instruction: 0x0120672c │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffcdc8 │ │ │ │ @ instruction: 0xffffd728 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ - tsteq r0, r0, lsl #4 │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ + tsteq r0, r0, ror #3 │ │ │ │ @ instruction: 0xffffeac8 │ │ │ │ - smlawteq r0, r0, r7, r6 │ │ │ │ + @ instruction: 0x012067a0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - strdeq r6, [r0, -r4]! │ │ │ │ - tsteq r0, r4, asr #1 │ │ │ │ + ldrdeq r6, [r0, -r4]! │ │ │ │ + tsteq r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403346,20 +403346,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 195df8 <__cxa_atexit@plt+0x189e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x01108ff0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffcb70 │ │ │ │ @ instruction: 0xffffd4cc │ │ │ │ - strdeq r6, [r0, -r4]! │ │ │ │ - @ instruction: 0x01108fb0 │ │ │ │ + ldrdeq r6, [r0, -r4]! │ │ │ │ + @ instruction: 0x01108f90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403385,17 +403385,17 @@ │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - @ instruction: 0x01206444 │ │ │ │ + @ instruction: 0x01206424 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, r0, ror pc │ │ │ │ + tsteq r0, r0, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403422,17 +403422,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ - @ instruction: 0x012063b0 │ │ │ │ + @ instruction: 0x01206390 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01108edc │ │ │ │ + @ instruction: 0x01108ebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403459,17 +403459,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe908 │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ - @ instruction: 0x0120631c │ │ │ │ + strdeq r6, [r0, -ip]! │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403489,17 +403489,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 196038 <__cxa_atexit@plt+0x18a098> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe534 │ │ │ │ - @ instruction: 0x01206230 │ │ │ │ + @ instruction: 0x01206210 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x01108dd0 │ │ │ │ + @ instruction: 0x01108db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -403526,17 +403526,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffd82c │ │ │ │ @ instruction: 0xffffdeb0 │ │ │ │ - @ instruction: 0x01206210 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r0, ip, lsr sp │ │ │ │ + tsteq r0, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 196130 <__cxa_atexit@plt+0x18a190> │ │ │ │ ldr r2, [pc, #72] @ 19613c <__cxa_atexit@plt+0x18a19c> │ │ │ │ @@ -403556,17 +403556,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r6, [r0, -ip]! │ │ │ │ + strheq r6, [r0, -ip]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r4, asr #25 │ │ │ │ + tsteq r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 196168 <__cxa_atexit@plt+0x18a1c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 193714 <__cxa_atexit@plt+0x187774> │ │ │ │ @@ -403600,15 +403600,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01206030 │ │ │ │ + @ instruction: 0x01206010 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 196218 <__cxa_atexit@plt+0x18a278> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -403632,15 +403632,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 196274 <__cxa_atexit@plt+0x18a2d4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120606c │ │ │ │ + @ instruction: 0x0120604c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1962ac <__cxa_atexit@plt+0x18a30c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -403649,16 +403649,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205f40 │ │ │ │ - @ instruction: 0x01107ddc │ │ │ │ + @ instruction: 0x01205f20 │ │ │ │ + @ instruction: 0x01107dbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19632c <__cxa_atexit@plt+0x18a38c> │ │ │ │ @@ -403684,15 +403684,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r0, r8, asr sp │ │ │ │ + tsteq r0, r8, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 19636c <__cxa_atexit@plt+0x18a3cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -403715,16 +403715,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01205f14 │ │ │ │ - @ instruction: 0x01107cd4 │ │ │ │ + strdeq r5, [r0, -r4]! │ │ │ │ + @ instruction: 0x01107cb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 196480 <__cxa_atexit@plt+0x18a4e0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -403773,17 +403773,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawbeq r0, r4, lr, r5 │ │ │ │ + @ instruction: 0x01205e64 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, ip, ror #23 │ │ │ │ + tsteq r0, ip, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 196524 <__cxa_atexit@plt+0x18a584> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -403809,15 +403809,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205db0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403831,16 +403831,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01205d44 │ │ │ │ - tsteq r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x01205d24 │ │ │ │ + tsteq r0, r4, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403870,15 +403870,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r0, r0, ror #15 │ │ │ │ + tsteq r0, r0, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -403904,31 +403904,31 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r0, r4, lsr #15 │ │ │ │ + tsteq r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1966e4 <__cxa_atexit@plt+0x18a744> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1966ec <__cxa_atexit@plt+0x18a74c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f8db1c <__cxa_atexit@plt+0xf81b7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205b08 │ │ │ │ - @ instruction: 0x011079d4 │ │ │ │ + @ instruction: 0x01205ae8 │ │ │ │ + @ instruction: 0x011079b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19677c <__cxa_atexit@plt+0x18a7dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -403971,16 +403971,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01205aac │ │ │ │ - tsteq r0, ip, lsl r9 │ │ │ │ + smlawbeq r0, ip, sl, r5 │ │ │ │ + @ instruction: 0x011078fc │ │ │ │ @ instruction: 0xfffaa394 │ │ │ │ @ instruction: 0xfffaa614 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1967fc <__cxa_atexit@plt+0x18a85c> │ │ │ │ @@ -403989,16 +403989,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f8dd5c <__cxa_atexit@plt+0xf81dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x011078bc │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x0110789c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 196894 <__cxa_atexit@plt+0x18a8f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -404041,19 +404041,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01205994 │ │ │ │ - tsteq r0, r4, lsl #16 │ │ │ │ + @ instruction: 0x01205974 │ │ │ │ + tsteq r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffaa27c │ │ │ │ @ instruction: 0xfffaa4fc │ │ │ │ - tsteq r0, r8, lsr #10 │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196960 <__cxa_atexit@plt+0x18a9c0> │ │ │ │ ldr r2, [pc, #100] @ 196968 <__cxa_atexit@plt+0x18a9c8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -404079,18 +404079,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlawteq r0, r4, r8, r5 │ │ │ │ + @ instruction: 0x012058a4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01108494 │ │ │ │ + tsteq r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1969b8 <__cxa_atexit@plt+0x18aa18> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -404100,15 +404100,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, ip, asr #8 │ │ │ │ + tsteq r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1969e0 <__cxa_atexit@plt+0x18aa40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -404137,15 +404137,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01205864 │ │ │ │ + @ instruction: 0x01205844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196ad8 <__cxa_atexit@plt+0x18ab38> │ │ │ │ ldr r1, [pc, #128] @ 196af8 <__cxa_atexit@plt+0x18ab58> │ │ │ │ @@ -404179,16 +404179,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0120575c │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120573c │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 196b44 <__cxa_atexit@plt+0x18aba4> │ │ │ │ @@ -404200,31 +404200,31 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r0, r0, r7, r5 │ │ │ │ + @ instruction: 0x01205760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196b84 <__cxa_atexit@plt+0x18abe4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 196b8c <__cxa_atexit@plt+0x18abec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f8daac <__cxa_atexit@plt+0xf81b0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205668 │ │ │ │ - tsteq r0, r4, lsr r5 │ │ │ │ + @ instruction: 0x01205648 │ │ │ │ + tsteq r0, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 196c1c <__cxa_atexit@plt+0x18ac7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -404267,16 +404267,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x0120560c │ │ │ │ - tsteq r0, ip, ror r4 │ │ │ │ + @ instruction: 0x012055ec │ │ │ │ + tsteq r0, ip, asr r4 │ │ │ │ @ instruction: 0xfffa9ef4 │ │ │ │ @ instruction: 0xfffaa174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196cc4 <__cxa_atexit@plt+0x18ad24> │ │ │ │ @@ -404296,22 +404296,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0120554c │ │ │ │ + @ instruction: 0x0120552c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r0, r8, lsr #7 │ │ │ │ + tsteq r0, r8, lsl #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 196d60 <__cxa_atexit@plt+0x18adc0> │ │ │ │ @@ -404337,15 +404337,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r0, r4, lsr #6 │ │ │ │ + tsteq r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 196da0 <__cxa_atexit@plt+0x18ae00> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404368,16 +404368,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012054e0 │ │ │ │ - tsteq r0, r0, lsr #5 │ │ │ │ + smlawteq r0, r0, r4, r5 │ │ │ │ + tsteq r0, r0, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 196eb4 <__cxa_atexit@plt+0x18af14> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -404426,17 +404426,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01205450 │ │ │ │ + @ instruction: 0x01205430 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011071b8 │ │ │ │ + @ instruction: 0x01107198 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 196f58 <__cxa_atexit@plt+0x18afb8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -404462,15 +404462,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120539c │ │ │ │ + @ instruction: 0x0120537c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -404484,16 +404484,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01205310 │ │ │ │ - ldrsbeq r7, [r0, -r4] │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + ldrheq r7, [r0, -r4] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 197060 <__cxa_atexit@plt+0x18b0c0> │ │ │ │ @@ -404532,18 +404532,18 @@ │ │ │ │ b 197070 <__cxa_atexit@plt+0x18b0d0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x012051b8 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r0, ip │ │ │ │ + tsteq r0, ip, ror #31 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1970f8 <__cxa_atexit@plt+0x18b158> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -404570,16 +404570,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x01205114 │ │ │ │ - tsteq r0, r8, ror pc │ │ │ │ + strdeq r5, [r0, -r4]! │ │ │ │ + tsteq r0, r8, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -404599,15 +404599,15 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r0, r0, ror ip │ │ │ │ + tsteq r0, r0, asr ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19720c <__cxa_atexit@plt+0x18b26c> │ │ │ │ @@ -404639,17 +404639,17 @@ │ │ │ │ b 19721c <__cxa_atexit@plt+0x18b27c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - @ instruction: 0x0120500c │ │ │ │ + @ instruction: 0x01204fec │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01107bd4 │ │ │ │ + @ instruction: 0x01107bb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -404695,17 +404695,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrdeq r4, [r0, -ip]! │ │ │ │ - tsteq r0, r8, asr fp │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + @ instruction: 0x01204fbc │ │ │ │ + tsteq r0, r8, lsr fp │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1973c4 <__cxa_atexit@plt+0x18b424> │ │ │ │ ldr r7, [pc, #208] @ 197408 <__cxa_atexit@plt+0x18b468> │ │ │ │ @@ -404762,18 +404762,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - tsteq r0, r8, asr sl │ │ │ │ - tsteq r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x01204e98 │ │ │ │ - @ instruction: 0x01204ee0 │ │ │ │ + tsteq r0, r8, lsr sl │ │ │ │ + tsteq r0, r0, ror #20 │ │ │ │ + @ instruction: 0x01204e78 │ │ │ │ + smlawteq r0, r0, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 197468 <__cxa_atexit@plt+0x18b4c8> │ │ │ │ @@ -404785,17 +404785,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - strdeq r4, [r0, -r4]! @ │ │ │ │ - @ instruction: 0x01204e3c │ │ │ │ - tsteq r0, r0, asr #19 │ │ │ │ + ldrdeq r4, [r0, -r4]! @ │ │ │ │ + @ instruction: 0x01204e1c │ │ │ │ + tsteq r0, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 197554 <__cxa_atexit@plt+0x18b5b4> │ │ │ │ @@ -404853,23 +404853,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 197584 <__cxa_atexit@plt+0x18b5e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x011078d0 │ │ │ │ - @ instruction: 0x011078f4 │ │ │ │ + @ instruction: 0x011078b0 │ │ │ │ + @ instruction: 0x011078d4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - smlawbeq r0, r4, sp, r4 │ │ │ │ + @ instruction: 0x01204d64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1975c8 <__cxa_atexit@plt+0x18b628> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -404890,16 +404890,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01204ca0 │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ + smlawbeq r0, r0, ip, r4 │ │ │ │ + @ instruction: 0x011077f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 197668 <__cxa_atexit@plt+0x18b6c8> │ │ │ │ ldr r7, [pc, #56] @ 197678 <__cxa_atexit@plt+0x18b6d8> │ │ │ │ @@ -404916,16 +404916,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 197680 <__cxa_atexit@plt+0x18b6e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r0, ip, ror #15 │ │ │ │ - tsteq r0, ip, lsr #15 │ │ │ │ + tsteq r0, ip, asr #15 │ │ │ │ + tsteq r0, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1976a4 <__cxa_atexit@plt+0x18b704> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1959c4 <__cxa_atexit@plt+0x189a24> │ │ │ │ @@ -404954,24 +404954,24 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01204ba0 │ │ │ │ + smlawbeq r0, r0, fp, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 197738 <__cxa_atexit@plt+0x18b798> │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ rscseq r8, fp, ip, ror #31 │ │ │ │ - tsteq r0, r8, lsr #14 │ │ │ │ + tsteq r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197794 <__cxa_atexit@plt+0x18b7f4> │ │ │ │ ldr r3, [pc, #64] @ 19779c <__cxa_atexit@plt+0x18b7fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -404988,17 +404988,17 @@ │ │ │ │ b 197af0 <__cxa_atexit@plt+0x18bb50> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01204a6c │ │ │ │ + @ instruction: 0x01204a4c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011076bc │ │ │ │ + @ instruction: 0x0110769c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1977c8 <__cxa_atexit@plt+0x18b828> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 197af0 <__cxa_atexit@plt+0x18bb50> │ │ │ │ @@ -405027,16 +405027,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01204a7c │ │ │ │ - tsteq r0, r4, lsr #12 │ │ │ │ + @ instruction: 0x01204a5c │ │ │ │ + tsteq r0, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1978c8 <__cxa_atexit@plt+0x18b928> │ │ │ │ ldr r2, [pc, #132] @ 1978e4 <__cxa_atexit@plt+0x18b944> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -405070,20 +405070,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1978f0 <__cxa_atexit@plt+0x18b950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01204970 │ │ │ │ + @ instruction: 0x01204950 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011075b0 │ │ │ │ + @ instruction: 0x01107590 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ - tsteq r0, r4, ror #23 │ │ │ │ - tsteq r0, r8, ror #10 │ │ │ │ + tsteq r0, r4, asr #23 │ │ │ │ + tsteq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 197950 <__cxa_atexit@plt+0x18b9b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-8 │ │ │ │ @@ -405098,16 +405098,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 19795c <__cxa_atexit@plt+0x18b9bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ - tsteq r0, r0, ror #22 │ │ │ │ - tsteq r0, r4, asr #10 │ │ │ │ + tsteq r0, r0, asr #22 │ │ │ │ + tsteq r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -405130,15 +405130,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01204844 │ │ │ │ + @ instruction: 0x01204824 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -405159,15 +405159,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ + @ instruction: 0x011073f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 197abc <__cxa_atexit@plt+0x18bb1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -405195,15 +405195,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0x01204754 │ │ │ │ + @ instruction: 0x01204734 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197b8c <__cxa_atexit@plt+0x18bbec> │ │ │ │ @@ -405253,21 +405253,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011072d4 │ │ │ │ - smlawteq r0, ip, r6, r4 │ │ │ │ - @ instruction: 0x01204728 │ │ │ │ + @ instruction: 0x011072b4 │ │ │ │ + @ instruction: 0x012046ac │ │ │ │ + @ instruction: 0x01204708 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x01204754 │ │ │ │ - tsteq r0, r8, lsl #5 │ │ │ │ + @ instruction: 0x01204734 │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -405294,17 +405294,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x01204670 │ │ │ │ + @ instruction: 0x01204650 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x011071f4 │ │ │ │ + @ instruction: 0x011071d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 197cf8 <__cxa_atexit@plt+0x18bd58> │ │ │ │ ldr r1, [pc, #132] @ 197d14 <__cxa_atexit@plt+0x18bd74> │ │ │ │ mov r3, r5 │ │ │ │ @@ -405338,20 +405338,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 197d20 <__cxa_atexit@plt+0x18bd80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01204534 │ │ │ │ + @ instruction: 0x01204514 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r0, r0, lsl #3 │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #27 │ │ │ │ - @ instruction: 0x011067b8 │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x01106798 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 197d84 <__cxa_atexit@plt+0x18bde4> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -405367,16 +405367,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 197d90 <__cxa_atexit@plt+0x18bdf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ - tsteq r0, ip, lsr #14 │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ + tsteq r0, ip, lsl #14 │ │ │ │ + ldrsheq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 197db4 <__cxa_atexit@plt+0x18be14> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -405397,16 +405397,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012044b4 │ │ │ │ - tsteq r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01204494 │ │ │ │ + tsteq r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197e94 <__cxa_atexit@plt+0x18bef4> │ │ │ │ ldr r2, [pc, #136] @ 197eb0 <__cxa_atexit@plt+0x18bf10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -405441,20 +405441,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 197ebc <__cxa_atexit@plt+0x18bf1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x012043a8 │ │ │ │ + smlawbeq r0, r8, r3, r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r0, r4, ror #31 │ │ │ │ + tsteq r0, r4, asr #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x01106f9c │ │ │ │ + @ instruction: 0x011065fc │ │ │ │ + tsteq r0, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 197f20 <__cxa_atexit@plt+0x18bf80> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -405470,16 +405470,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 197f2c <__cxa_atexit@plt+0x18bf8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ - @ instruction: 0x01106590 │ │ │ │ - tsteq r0, r4, ror pc │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ + tsteq r0, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -405502,15 +405502,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01204274 │ │ │ │ + @ instruction: 0x01204254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -405540,15 +405540,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x012041e0 │ │ │ │ + smlawteq r0, r0, r1, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1980c0 <__cxa_atexit@plt+0x18c120> │ │ │ │ ldr r2, [pc, #124] @ 1980e0 <__cxa_atexit@plt+0x18c140> │ │ │ │ @@ -405581,15 +405581,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01204214 │ │ │ │ + strdeq r4, [r0, -r4]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 198134 <__cxa_atexit@plt+0x18c194> │ │ │ │ @@ -405604,15 +405604,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlawbeq r0, ip, r1, r4 │ │ │ │ + @ instruction: 0x0120416c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 198204 <__cxa_atexit@plt+0x18c264> │ │ │ │ @@ -405663,16 +405663,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - strdeq r4, [r0, -r4]! @ │ │ │ │ + strheq r4, [r0, -r0]! │ │ │ │ + ldrdeq r4, [r0, -r4]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1982bc <__cxa_atexit@plt+0x18c31c> │ │ │ │ @@ -405702,16 +405702,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + strdeq r3, [r0, -ip]! │ │ │ │ @ instruction: 0x0120401c │ │ │ │ - @ instruction: 0x0120403c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -405739,15 +405739,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq r0, r8, lsl #22 │ │ │ │ + tsteq r0, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 198418 <__cxa_atexit@plt+0x18c478> │ │ │ │ ldr r3, [pc, #216] @ 198454 <__cxa_atexit@plt+0x18c4b4> │ │ │ │ ldr r2, [pc, #216] @ 198458 <__cxa_atexit@plt+0x18c4b8> │ │ │ │ @@ -405802,21 +405802,21 @@ │ │ │ │ bx r1 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01203e58 │ │ │ │ + @ instruction: 0x01203e38 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ - tsteq r0, r8, ror #20 │ │ │ │ - @ instruction: 0x01203e40 │ │ │ │ - smlawbeq r0, r8, lr, r3 │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ + @ instruction: 0x01203e20 │ │ │ │ + @ instruction: 0x01203e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1984b4 <__cxa_atexit@plt+0x18c514> │ │ │ │ @@ -405828,17 +405828,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01203da8 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + smlawbeq r0, r8, sp, r3 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 198590 <__cxa_atexit@plt+0x18c5f0> │ │ │ │ ldr r6, [pc, #204] @ 1985b8 <__cxa_atexit@plt+0x18c618> │ │ │ │ @@ -405891,22 +405891,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01203ce8 │ │ │ │ - @ instruction: 0x01106898 │ │ │ │ + smlawteq r0, r8, ip, r3 │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ @ instruction: 0xffffe1d4 │ │ │ │ @ instruction: 0xffffe3b0 │ │ │ │ @ instruction: 0xffffe2d0 │ │ │ │ @ instruction: 0xffffe50c │ │ │ │ @ instruction: 0xffffec38 │ │ │ │ - @ instruction: 0x01203d68 │ │ │ │ + @ instruction: 0x01203d48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -405929,15 +405929,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlawteq r0, r8, fp, r3 │ │ │ │ + @ instruction: 0x01203ba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -405967,15 +405967,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01203b34 │ │ │ │ + @ instruction: 0x01203b14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19876c <__cxa_atexit@plt+0x18c7cc> │ │ │ │ ldr r2, [pc, #124] @ 19878c <__cxa_atexit@plt+0x18c7ec> │ │ │ │ @@ -406008,15 +406008,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01203b68 │ │ │ │ + @ instruction: 0x01203b48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1987e0 <__cxa_atexit@plt+0x18c840> │ │ │ │ @@ -406031,15 +406031,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01203ae0 │ │ │ │ + smlawteq r0, r0, sl, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1988b0 <__cxa_atexit@plt+0x18c910> │ │ │ │ @@ -406090,16 +406090,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01203a24 │ │ │ │ - @ instruction: 0x01203a48 │ │ │ │ + @ instruction: 0x01203a04 │ │ │ │ + @ instruction: 0x01203a28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 198968 <__cxa_atexit@plt+0x18c9c8> │ │ │ │ @@ -406129,16 +406129,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + @ instruction: 0x01203950 │ │ │ │ @ instruction: 0x01203970 │ │ │ │ - @ instruction: 0x01203990 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406166,15 +406166,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq r0, r8, asr r4 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 198a40 <__cxa_atexit@plt+0x18caa0> │ │ │ │ ldr r2, [pc, #36] @ 198a50 <__cxa_atexit@plt+0x18cab0> │ │ │ │ @@ -406185,17 +406185,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #16] @ 198a58 <__cxa_atexit@plt+0x18cab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r0, r0, ror #20 │ │ │ │ - tsteq r0, r4, asr #8 │ │ │ │ - tsteq r0, r8, lsl #8 │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ + tsteq r0, r4, lsr #8 │ │ │ │ + tsteq r0, r8, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 198a94 <__cxa_atexit@plt+0x18caf4> │ │ │ │ ldr r3, [pc, #48] @ 198aac <__cxa_atexit@plt+0x18cb0c> │ │ │ │ ldr r7, [pc, #48] @ 198ab0 <__cxa_atexit@plt+0x18cb10> │ │ │ │ @@ -406207,17 +406207,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 198aa8 <__cxa_atexit@plt+0x18cb08> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b fa38b0 <__cxa_atexit@plt+0xf97910> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r0, r8, asr #20 │ │ │ │ - @ instruction: 0x012037b8 │ │ │ │ - @ instruction: 0x011063b0 │ │ │ │ + tsteq r0, r8, lsr #20 │ │ │ │ + @ instruction: 0x01203798 │ │ │ │ + @ instruction: 0x01106390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -406261,19 +406261,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff154 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ - @ instruction: 0x0120374c │ │ │ │ + @ instruction: 0x0120372c │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0x011062d0 │ │ │ │ + @ instruction: 0x011062b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 198bf4 <__cxa_atexit@plt+0x18cc54> │ │ │ │ ldr r2, [pc, #72] @ 198c00 <__cxa_atexit@plt+0x18cc60> │ │ │ │ @@ -406293,17 +406293,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01203618 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 198c2c <__cxa_atexit@plt+0x18cc8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 197af0 <__cxa_atexit@plt+0x18bb50> │ │ │ │ @@ -406337,15 +406337,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0120356c │ │ │ │ + @ instruction: 0x0120354c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 198cdc <__cxa_atexit@plt+0x18cd3c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -406369,15 +406369,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 198d38 <__cxa_atexit@plt+0x18cd98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x012035a8 │ │ │ │ + smlawbeq r0, r8, r5, r3 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 198d70 <__cxa_atexit@plt+0x18cdd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -406386,16 +406386,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120347c │ │ │ │ - tsteq r0, r8, lsl r3 │ │ │ │ + @ instruction: 0x0120345c │ │ │ │ + @ instruction: 0x011052f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 198df0 <__cxa_atexit@plt+0x18ce50> │ │ │ │ @@ -406421,15 +406421,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01105294 │ │ │ │ + tsteq r0, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 198e30 <__cxa_atexit@plt+0x18ce90> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -406452,16 +406452,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01203450 │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ + @ instruction: 0x01203430 │ │ │ │ + @ instruction: 0x011051f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 198f44 <__cxa_atexit@plt+0x18cfa4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -406510,17 +406510,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlawteq r0, r0, r3, r3 │ │ │ │ + @ instruction: 0x012033a0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, r8, lsr #2 │ │ │ │ + tsteq r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 198fe8 <__cxa_atexit@plt+0x18d048> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -406546,15 +406546,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0120330c │ │ │ │ + @ instruction: 0x012032ec │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406568,16 +406568,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawbeq r0, r0, r2, r3 │ │ │ │ - tsteq r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01203260 │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406607,15 +406607,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r0, r4, ror sp │ │ │ │ + tsteq r0, r4, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -406641,16 +406641,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r0, r8, lsr sp │ │ │ │ - tsteq r0, r4, lsl sp │ │ │ │ + tsteq r0, r8, lsl sp │ │ │ │ + @ instruction: 0x01105cf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 199228 <__cxa_atexit@plt+0x18d288> │ │ │ │ ldr r7, [pc, #208] @ 19926c <__cxa_atexit@plt+0x18d2cc> │ │ │ │ @@ -406707,18 +406707,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq r0, ip, lsr #24 │ │ │ │ tsteq r0, ip, asr #24 │ │ │ │ - tsteq r0, ip, ror #24 │ │ │ │ - @ instruction: 0x01203034 │ │ │ │ - @ instruction: 0x0120307c │ │ │ │ + @ instruction: 0x01203014 │ │ │ │ + qsubeq r3, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1992cc <__cxa_atexit@plt+0x18d32c> │ │ │ │ @@ -406730,17 +406730,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01202f90 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - tsteq r0, r4, lsr #23 │ │ │ │ + @ instruction: 0x01202f70 │ │ │ │ + @ instruction: 0x01202fb8 │ │ │ │ + tsteq r0, r4, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 19935c <__cxa_atexit@plt+0x18d3bc> │ │ │ │ ldr r2, [pc, #124] @ 199380 <__cxa_atexit@plt+0x18d3e0> │ │ │ │ @@ -406774,19 +406774,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 199388 <__cxa_atexit@plt+0x18d3e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r0, r4, lsl fp │ │ │ │ - tsteq r0, r0, asr #22 │ │ │ │ + @ instruction: 0x01105af4 │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ - @ instruction: 0x01105af0 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x01105ad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1993f0 <__cxa_atexit@plt+0x18d450> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -406802,16 +406802,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 1993fc <__cxa_atexit@plt+0x18d45c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - tsteq r0, r0, asr #1 │ │ │ │ - tsteq r0, r4, lsr #21 │ │ │ │ + tsteq r0, r0, lsr #1 │ │ │ │ + tsteq r0, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 199420 <__cxa_atexit@plt+0x18d480> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -406832,16 +406832,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01202e48 │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ + @ instruction: 0x01202e28 │ │ │ │ + @ instruction: 0x011059f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1994f8 <__cxa_atexit@plt+0x18d558> │ │ │ │ ldr r3, [pc, #136] @ 199520 <__cxa_atexit@plt+0x18d580> │ │ │ │ @@ -406878,19 +406878,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ - tsteq r0, ip, lsr #19 │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ + tsteq r0, ip, lsl #19 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - tsteq r0, r0, asr #31 │ │ │ │ - tsteq r0, r0, asr r9 │ │ │ │ + tsteq r0, r0, lsr #31 │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 19958c <__cxa_atexit@plt+0x18d5ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-8 │ │ │ │ @@ -406905,16 +406905,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 199598 <__cxa_atexit@plt+0x18d5f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ - tsteq r0, r4, lsr #30 │ │ │ │ - tsteq r0, r8, lsl #18 │ │ │ │ + tsteq r0, r4, lsl #30 │ │ │ │ + tsteq r0, r8, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1995bc <__cxa_atexit@plt+0x18d61c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -406935,16 +406935,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01202cac │ │ │ │ - tsteq r0, r0, lsl #29 │ │ │ │ + smlawbeq r0, ip, ip, r2 │ │ │ │ + tsteq r0, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 199678 <__cxa_atexit@plt+0x18d6d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -406965,17 +406965,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01202b7c │ │ │ │ - tsteq r0, ip, lsr #28 │ │ │ │ + tsteq r0, r8, lsr #28 │ │ │ │ + @ instruction: 0x01202b5c │ │ │ │ + tsteq r0, ip, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1996c4 <__cxa_atexit@plt+0x18d724> │ │ │ │ @@ -406984,16 +406984,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01202e5c │ │ │ │ - tsteq r0, ip, ror #15 │ │ │ │ + @ instruction: 0x01202e3c │ │ │ │ + tsteq r0, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 19973c <__cxa_atexit@plt+0x18d79c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -407014,28 +407014,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r4, lsl #27 │ │ │ │ - @ instruction: 0x01202ab8 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ - tsteq r0, ip, asr r7 │ │ │ │ + tsteq r0, r4, ror #26 │ │ │ │ + @ instruction: 0x01202a98 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ + tsteq r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 199778 <__cxa_atexit@plt+0x18d7d8> │ │ │ │ ldr r0, [pc, #16] @ 19977c <__cxa_atexit@plt+0x18d7dc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, asr #14 │ │ │ │ - tsteq r0, r4, asr #14 │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ + tsteq r0, r4, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1997e0 <__cxa_atexit@plt+0x18d840> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -407054,18 +407054,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011056b4 │ │ │ │ - @ instruction: 0x01202a14 │ │ │ │ - @ instruction: 0x01202a0c │ │ │ │ - tsteq r0, r0, lsl r7 │ │ │ │ + @ instruction: 0x01105694 │ │ │ │ + strdeq r2, [r0, -r4]! │ │ │ │ + @ instruction: 0x012029ec │ │ │ │ + @ instruction: 0x011056f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 19984c <__cxa_atexit@plt+0x18d8ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -407081,16 +407081,16 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b f73cd0 <__cxa_atexit@plt+0xf67d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0120299c │ │ │ │ + tsteq r0, r0, asr #13 │ │ │ │ + @ instruction: 0x0120297c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1998bc <__cxa_atexit@plt+0x18d91c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -407109,18 +407109,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011055d8 │ │ │ │ - @ instruction: 0x01202938 │ │ │ │ - @ instruction: 0x01202930 │ │ │ │ - tsteq r0, r8, ror r6 │ │ │ │ + @ instruction: 0x011055b8 │ │ │ │ + @ instruction: 0x01202918 │ │ │ │ + @ instruction: 0x01202910 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 199928 <__cxa_atexit@plt+0x18d988> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -407136,19 +407136,19 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b f73cd0 <__cxa_atexit@plt+0xf67d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ - smlawteq r0, r0, r8, r2 │ │ │ │ + tsteq r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x012028a0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 199b1c <__cxa_atexit@plt+0x18db7c> │ │ │ │ - tsteq r0, r4, lsr #12 │ │ │ │ + tsteq r0, r4, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1999d0 <__cxa_atexit@plt+0x18da30> │ │ │ │ @@ -407186,16 +407186,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0120283c │ │ │ │ - tsteq r0, ip, ror #10 │ │ │ │ + @ instruction: 0x0120281c │ │ │ │ + tsteq r0, ip, asr #10 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 199a44 <__cxa_atexit@plt+0x18daa4> │ │ │ │ @@ -407208,16 +407208,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 199b1c <__cxa_atexit@plt+0x18db7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x012027ac │ │ │ │ - @ instruction: 0x011052b4 │ │ │ │ + smlawbeq r0, ip, r7, r2 │ │ │ │ + @ instruction: 0x01105294 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 199ac0 <__cxa_atexit@plt+0x18db20> │ │ │ │ @@ -407240,27 +407240,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0120273c │ │ │ │ - tsteq r0, r8, lsr r2 │ │ │ │ + @ instruction: 0x0120271c │ │ │ │ + tsteq r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 199b00 <__cxa_atexit@plt+0x18db60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - @ instruction: 0x012026e0 │ │ │ │ + smlawteq r0, r0, r6, r2 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -407314,23 +407314,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffb2c74 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01105390 │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r0, ip, asr r3 │ │ │ │ + tsteq r0, ip, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 199c54 <__cxa_atexit@plt+0x18dcb4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -407339,15 +407339,15 @@ │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ b f8a204 <__cxa_atexit@plt+0xf7e264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl r3 │ │ │ │ + @ instruction: 0x011052f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407363,15 +407363,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r0, ip, asr #32 │ │ │ │ + tsteq r0, ip, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 199d28 <__cxa_atexit@plt+0x18dd88> │ │ │ │ @@ -407394,28 +407394,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r2, [r0, -r4]! │ │ │ │ - @ instruction: 0x01104fd0 │ │ │ │ + @ instruction: 0x012024b4 │ │ │ │ + @ instruction: 0x01104fb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 199d68 <__cxa_atexit@plt+0x18ddc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - @ instruction: 0x01202478 │ │ │ │ - tsteq r0, r4, lsl r2 │ │ │ │ + @ instruction: 0x01202458 │ │ │ │ + @ instruction: 0x011051f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407455,16 +407455,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 199e2c <__cxa_atexit@plt+0x18de8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffb29f0 │ │ │ │ - tsteq r0, ip, lsr #15 │ │ │ │ - @ instruction: 0x01104ed8 │ │ │ │ + tsteq r0, ip, lsl #15 │ │ │ │ + @ instruction: 0x01104eb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 199e9c <__cxa_atexit@plt+0x18defc> │ │ │ │ @@ -407487,28 +407487,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01202360 │ │ │ │ - tsteq r0, ip, asr lr │ │ │ │ + @ instruction: 0x01202340 │ │ │ │ + tsteq r0, ip, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 199edc <__cxa_atexit@plt+0x18df3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - @ instruction: 0x01202304 │ │ │ │ - tsteq r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x012022e4 │ │ │ │ + tsteq r0, r0, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407545,16 +407545,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 199f94 <__cxa_atexit@plt+0x18dff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffb2888 │ │ │ │ - tsteq r0, r4, asr #12 │ │ │ │ - tsteq r0, r0, ror sp │ │ │ │ + tsteq r0, r4, lsr #12 │ │ │ │ + tsteq r0, r0, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19a004 <__cxa_atexit@plt+0x18e064> │ │ │ │ @@ -407577,28 +407577,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01104cf4 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01104cd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19a044 <__cxa_atexit@plt+0x18e0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - @ instruction: 0x0120219c │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ + @ instruction: 0x0120217c │ │ │ │ + tsteq r0, r8, lsl pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -407635,17 +407635,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 19a0fc <__cxa_atexit@plt+0x18e15c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffb2728 │ │ │ │ - @ instruction: 0x011044dc │ │ │ │ - tsteq r0, r8, asr #29 │ │ │ │ - tsteq r0, r4, ror r0 │ │ │ │ + @ instruction: 0x011044bc │ │ │ │ + tsteq r0, r8, lsr #29 │ │ │ │ + tsteq r0, r4, asr r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19a154 <__cxa_atexit@plt+0x18e1b4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -407660,16 +407660,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ b c0e680 <__cxa_atexit@plt+0xc026e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120235c │ │ │ │ + @ instruction: 0x01202090 │ │ │ │ + @ instruction: 0x0120233c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407682,15 +407682,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120237c │ │ │ │ + @ instruction: 0x0120235c │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ uxtb r9, r9 │ │ │ │ @@ -407712,18 +407712,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01104d9c │ │ │ │ + tsteq r0, ip, ror sp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19a368 <__cxa_atexit@plt+0x18e3c8> │ │ │ │ - tsteq r0, ip, lsr #27 │ │ │ │ + tsteq r0, ip, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 19a2cc <__cxa_atexit@plt+0x18e32c> │ │ │ │ @@ -407761,16 +407761,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01201f40 │ │ │ │ - @ instruction: 0x01104cf4 │ │ │ │ + @ instruction: 0x01201f20 │ │ │ │ + @ instruction: 0x01104cd4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19a340 <__cxa_atexit@plt+0x18e3a0> │ │ │ │ @@ -407783,15 +407783,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 19a368 <__cxa_atexit@plt+0x18e3c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01201eb0 │ │ │ │ + @ instruction: 0x01201e90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -407839,23 +407839,23 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01104bdc │ │ │ │ + @ instruction: 0x01104bbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r0, r4, ror #22 │ │ │ │ + tsteq r0, r4, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19a498 <__cxa_atexit@plt+0x18e4f8> │ │ │ │ @@ -407870,15 +407870,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r0, ip, lsl #22 │ │ │ │ + tsteq r0, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 19a538 <__cxa_atexit@plt+0x18e598> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -407917,16 +407917,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 19a568 <__cxa_atexit@plt+0x18e5c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01201db0 │ │ │ │ - tsteq r0, r0, ror #20 │ │ │ │ + @ instruction: 0x01201d90 │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -407939,16 +407939,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01201f78 │ │ │ │ - tsteq r0, r8, lsr #20 │ │ │ │ + @ instruction: 0x01201f58 │ │ │ │ + tsteq r0, r8, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19a62c <__cxa_atexit@plt+0x18e68c> │ │ │ │ @@ -407971,27 +407971,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - tsteq r0, ip, lsr #19 │ │ │ │ + @ instruction: 0x01201bb0 │ │ │ │ + tsteq r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19a66c <__cxa_atexit@plt+0x18e6cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19a368 <__cxa_atexit@plt+0x18e3c8> │ │ │ │ - @ instruction: 0x01201b74 │ │ │ │ + @ instruction: 0x01201b54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408002,16 +408002,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #1 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r0, r0, lr, r1 │ │ │ │ - tsteq r0, ip, lsr #18 │ │ │ │ + @ instruction: 0x01201e60 │ │ │ │ + tsteq r0, ip, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19a728 <__cxa_atexit@plt+0x18e788> │ │ │ │ @@ -408034,36 +408034,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r1, [r0, -r4]! │ │ │ │ - @ instruction: 0x011048b0 │ │ │ │ + @ instruction: 0x01201ab4 │ │ │ │ + @ instruction: 0x01104890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19a768 <__cxa_atexit@plt+0x18e7c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19a368 <__cxa_atexit@plt+0x18e3c8> │ │ │ │ - @ instruction: 0x01201a78 │ │ │ │ + @ instruction: 0x01201a58 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 19a79c <__cxa_atexit@plt+0x18e7fc> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ + tsteq r0, r8, lsr #16 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldrb r2, [r7], #-24 @ 0xffffffe8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -408518,61 +408518,61 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x011043b0 │ │ │ │ - @ instruction: 0x0120185c │ │ │ │ + @ instruction: 0x01104390 │ │ │ │ + @ instruction: 0x0120183c │ │ │ │ andeq r0, r0, ip, lsl #18 │ │ │ │ - tsteq r0, ip, asr #9 │ │ │ │ + tsteq r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ - @ instruction: 0x01201770 │ │ │ │ - @ instruction: 0x012019e0 │ │ │ │ + @ instruction: 0x01201750 │ │ │ │ + smlawteq r0, r0, r9, r1 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x01201964 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201944 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x01201814 │ │ │ │ - smlawbeq r0, ip, sl, r1 │ │ │ │ + strdeq r1, [r0, -r4]! │ │ │ │ + @ instruction: 0x01201a6c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01201614 │ │ │ │ - @ instruction: 0x01201890 │ │ │ │ + strdeq r1, [r0, -r4]! │ │ │ │ + @ instruction: 0x01201870 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - @ instruction: 0x0120190c │ │ │ │ - smlawbeq r0, ip, fp, r1 │ │ │ │ + @ instruction: 0x012018ec │ │ │ │ + @ instruction: 0x01201b6c │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ - @ instruction: 0x01201654 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201634 │ │ │ │ + @ instruction: 0x012018b8 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - @ instruction: 0x012019b8 │ │ │ │ - @ instruction: 0x01201c40 │ │ │ │ + @ instruction: 0x01201998 │ │ │ │ + @ instruction: 0x01201c20 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x0120194c │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120192c │ │ │ │ + @ instruction: 0x01201bb8 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - @ instruction: 0x01201730 │ │ │ │ - smlawteq r0, r0, r9, r1 │ │ │ │ + @ instruction: 0x01201710 │ │ │ │ + @ instruction: 0x012019a0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - smlawbeq r0, ip, ip, r1 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201c6c │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x012018a8 │ │ │ │ - @ instruction: 0x01201b40 │ │ │ │ + smlawbeq r0, r8, r8, r1 │ │ │ │ + @ instruction: 0x01201b20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01201a38 │ │ │ │ - ldrdeq r1, [r0, -r4]! │ │ │ │ + @ instruction: 0x01201a18 │ │ │ │ + @ instruction: 0x01201cb4 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - @ instruction: 0x012017b0 │ │ │ │ - @ instruction: 0x01201a50 │ │ │ │ + @ instruction: 0x01201790 │ │ │ │ + @ instruction: 0x01201a30 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x011043b8 │ │ │ │ - @ instruction: 0x0120169c │ │ │ │ - @ instruction: 0x012016a0 │ │ │ │ + @ instruction: 0x01104398 │ │ │ │ + @ instruction: 0x0120167c │ │ │ │ + smlawbeq r0, r0, r6, r1 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -408595,16 +408595,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b004 <__cxa_atexit@plt+0x18f064> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201574 │ │ │ │ + @ instruction: 0x012012b8 │ │ │ │ + @ instruction: 0x01201554 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408628,16 +408628,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b088 <__cxa_atexit@plt+0x18f0e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01201254 │ │ │ │ - @ instruction: 0x012014ec │ │ │ │ + @ instruction: 0x01201234 │ │ │ │ + smlawteq r0, ip, r4, r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408661,16 +408661,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b10c <__cxa_atexit@plt+0x18f16c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x01201464 │ │ │ │ + @ instruction: 0x012011b0 │ │ │ │ + @ instruction: 0x01201444 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408694,16 +408694,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b190 <__cxa_atexit@plt+0x18f1f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0120114c │ │ │ │ - ldrdeq r1, [r0, -ip]! │ │ │ │ + @ instruction: 0x0120112c │ │ │ │ + @ instruction: 0x012013bc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408727,16 +408727,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b214 <__cxa_atexit@plt+0x18f274> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r0, r8, r0, r1 │ │ │ │ - @ instruction: 0x01201354 │ │ │ │ + @ instruction: 0x012010a8 │ │ │ │ + @ instruction: 0x01201334 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408760,16 +408760,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b298 <__cxa_atexit@plt+0x18f2f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01201044 │ │ │ │ - smlawteq r0, ip, r2, r1 │ │ │ │ + @ instruction: 0x01201024 │ │ │ │ + @ instruction: 0x012012ac │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408793,16 +408793,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b31c <__cxa_atexit@plt+0x18f37c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smlawteq r0, r0, pc, r0 @ │ │ │ │ - @ instruction: 0x01201244 │ │ │ │ + smulwbeq r0, r0, pc @ │ │ │ │ + @ instruction: 0x01201224 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408826,16 +408826,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b3a0 <__cxa_atexit@plt+0x18f400> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01200f3c │ │ │ │ - @ instruction: 0x012011bc │ │ │ │ + @ instruction: 0x01200f1c │ │ │ │ + @ instruction: 0x0120119c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408859,16 +408859,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b424 <__cxa_atexit@plt+0x18f484> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01200eb8 │ │ │ │ - @ instruction: 0x01201134 │ │ │ │ + @ instruction: 0x01200e98 │ │ │ │ + @ instruction: 0x01201114 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408892,16 +408892,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b4a8 <__cxa_atexit@plt+0x18f508> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01200e34 │ │ │ │ - @ instruction: 0x012010ac │ │ │ │ + @ instruction: 0x01200e14 │ │ │ │ + smlawbeq r0, ip, r0, r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408925,16 +408925,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b52c <__cxa_atexit@plt+0x18f58c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01200db0 │ │ │ │ - @ instruction: 0x01201024 │ │ │ │ + @ instruction: 0x01200d90 │ │ │ │ + @ instruction: 0x01201004 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408958,16 +408958,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b5b0 <__cxa_atexit@plt+0x18f610> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01200d2c │ │ │ │ - @ instruction: 0x01200f9c │ │ │ │ + @ instruction: 0x01200d0c │ │ │ │ + @ instruction: 0x01200f7c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408991,16 +408991,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b634 <__cxa_atexit@plt+0x18f694> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - smulwbeq r0, r8, ip │ │ │ │ - @ instruction: 0x01200f14 │ │ │ │ + smlawbeq r0, r8, ip, r0 │ │ │ │ + strdeq r0, [r0, -r4]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409024,16 +409024,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b6b8 <__cxa_atexit@plt+0x18f718> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r0, ip, ror r7 │ │ │ │ - @ instruction: 0x01200c1c │ │ │ │ + tsteq r0, ip, asr r7 │ │ │ │ + strdeq r0, [r0, -ip]! │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409057,16 +409057,16 @@ │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r3, [pc, #24] @ 19b73c <__cxa_atexit@plt+0x18f79c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r0, ip, ror #13 │ │ │ │ - @ instruction: 0x01200b98 │ │ │ │ + tsteq r0, ip, asr #13 │ │ │ │ + @ instruction: 0x01200b78 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19b7b8 <__cxa_atexit@plt+0x18f818> │ │ │ │ @@ -409102,19 +409102,19 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #20] @ 19b7f0 <__cxa_atexit@plt+0x18f850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200b34 │ │ │ │ + @ instruction: 0x01200b14 │ │ │ │ @ instruction: 0xfffb1038 │ │ │ │ - tsteq r0, r4, ror #27 │ │ │ │ + tsteq r0, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, r8, asr #27 │ │ │ │ + tsteq r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 19b740 <__cxa_atexit@plt+0x18f7a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -409155,19 +409155,19 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #20] @ 19b8c4 <__cxa_atexit@plt+0x18f924> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200a60 │ │ │ │ + @ instruction: 0x01200a40 │ │ │ │ @ instruction: 0xfffb0f64 │ │ │ │ - tsteq r0, r0, lsl sp │ │ │ │ + @ instruction: 0x01102cf0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01102cf4 │ │ │ │ + @ instruction: 0x01102cd4 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 19b814 <__cxa_atexit@plt+0x18f874> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -409240,32 +409240,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 19ba14 <__cxa_atexit@plt+0x18fa74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200968 │ │ │ │ - @ instruction: 0x011035b4 │ │ │ │ + @ instruction: 0x01200948 │ │ │ │ + @ instruction: 0x01103594 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01102698 │ │ │ │ - tsteq r0, r8, ror #12 │ │ │ │ - tsteq r0, r4, ror r6 │ │ │ │ - @ instruction: 0x01200900 │ │ │ │ - smulwbeq r0, ip, r8 │ │ │ │ + tsteq r0, r8, ror r6 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ + tsteq r0, r4, asr r6 │ │ │ │ + smulwteq r0, r0, r8 │ │ │ │ + smlawbeq r0, ip, r8, r0 │ │ │ │ @ instruction: 0xffffe7b8 │ │ │ │ @ instruction: 0xffffe814 │ │ │ │ - tsteq r0, ip, lsl #11 │ │ │ │ + tsteq r0, ip, ror #10 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 19b8e8 <__cxa_atexit@plt+0x18f948> │ │ │ │ - tsteq r0, ip, asr #10 │ │ │ │ + tsteq r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -409292,19 +409292,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 19baec <__cxa_atexit@plt+0x18fb4c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ - @ instruction: 0x01200810 │ │ │ │ - strdeq r0, [r0, -ip]! │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ + ldrdeq r0, [r0, -ip]! │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r0, r4, ror #9 │ │ │ │ + tsteq r0, r4, asr #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19bb58 <__cxa_atexit@plt+0x18fbb8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -409325,26 +409325,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r4, ror r4 │ │ │ │ + tsteq r0, r4, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 19a79c <__cxa_atexit@plt+0x18e7fc> │ │ │ │ - tsteq r0, r8, asr r4 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 19bbd8 <__cxa_atexit@plt+0x18fc38> │ │ │ │ ldr r7, [pc, #52] @ 19bbe8 <__cxa_atexit@plt+0x18fc48> │ │ │ │ @@ -409359,16 +409359,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 19bbec <__cxa_atexit@plt+0x18fc4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x011033fc │ │ │ │ + tsteq r0, r0, lsl #8 │ │ │ │ + @ instruction: 0x011033dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ mov ip, r5 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -409452,21 +409452,21 @@ │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ @ instruction: 0xffffe950 │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ @ instruction: 0xffffe7d4 │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq r0, r0, lsr r3 │ │ │ │ - tsteq r0, r8, ror #5 │ │ │ │ - @ instruction: 0x011022f4 │ │ │ │ - @ instruction: 0x01200558 │ │ │ │ + tsteq r0, r0, lsl r3 │ │ │ │ + tsteq r0, r8, asr #5 │ │ │ │ + @ instruction: 0x011022d4 │ │ │ │ + @ instruction: 0x01200538 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19bea4 <__cxa_atexit@plt+0x18ff04> │ │ │ │ - @ instruction: 0x011032b0 │ │ │ │ + @ instruction: 0x01103290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 19be08 <__cxa_atexit@plt+0x18fe68> │ │ │ │ @@ -409504,16 +409504,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01200404 │ │ │ │ - @ instruction: 0x011031f8 │ │ │ │ + smulwteq r0, r4, r3 │ │ │ │ + @ instruction: 0x011031d8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19be7c <__cxa_atexit@plt+0x18fedc> │ │ │ │ @@ -409526,15 +409526,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 19bea4 <__cxa_atexit@plt+0x18ff04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01200374 │ │ │ │ + @ instruction: 0x01200354 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -409582,15 +409582,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r0, r0, ror #1 │ │ │ │ + tsteq r0, r0, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ @@ -409605,15 +409605,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200230 │ │ │ │ + @ instruction: 0x01200210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19bffc <__cxa_atexit@plt+0x19005c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -409621,15 +409621,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409642,16 +409642,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120051c │ │ │ │ - tsteq r0, ip, asr #31 │ │ │ │ + strdeq r0, [r0, -ip]! │ │ │ │ + tsteq r0, ip, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c0c8 <__cxa_atexit@plt+0x190128> │ │ │ │ @@ -409674,28 +409674,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01200134 │ │ │ │ - tsteq r0, r0, asr pc │ │ │ │ + @ instruction: 0x01200114 │ │ │ │ + tsteq r0, r0, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19c108 <__cxa_atexit@plt+0x190168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19bea4 <__cxa_atexit@plt+0x18ff04> │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ - tsteq r0, ip, lsl pc │ │ │ │ + strheq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01102efc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409739,16 +409739,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffb0644 │ │ │ │ - tsteq r0, r0, lsl #8 │ │ │ │ - tsteq r0, r8, asr #28 │ │ │ │ + tsteq r0, r0, ror #7 │ │ │ │ + tsteq r0, r8, lsr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409786,16 +409786,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 19c298 <__cxa_atexit@plt+0x1902f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ - @ instruction: 0x01102dd4 │ │ │ │ - tsteq r0, ip, lsl #27 │ │ │ │ + @ instruction: 0x01102db4 │ │ │ │ + tsteq r0, ip, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409825,30 +409825,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19c334 <__cxa_atexit@plt+0x190394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffb04e4 │ │ │ │ - tsteq r0, r0, lsr #5 │ │ │ │ + tsteq r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c368 <__cxa_atexit@plt+0x1903c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 19c370 <__cxa_atexit@plt+0x1903d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10e8894 <__cxa_atexit@plt+0x10dc8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r4, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409881,16 +409881,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200164 │ │ │ │ - tsteq r0, r0, lsl ip │ │ │ │ + @ instruction: 0x01200144 │ │ │ │ + @ instruction: 0x01102bf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409920,15 +409920,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19c4b0 <__cxa_atexit@plt+0x190510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ - @ instruction: 0x01102bb8 │ │ │ │ + @ instruction: 0x01102b98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409941,16 +409941,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01200078 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + qsubeq r0, r8, r0 │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409980,30 +409980,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19c5a0 <__cxa_atexit@plt+0x190600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ + tsteq r0, r8, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c5d4 <__cxa_atexit@plt+0x190634> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 19c5dc <__cxa_atexit@plt+0x19063c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10e8980 <__cxa_atexit@plt+0x10dc9e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r8, lsl ip @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0x011ffbf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410036,16 +410036,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r4, lsl #13 │ │ │ │ + tstpeq pc, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r4, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c6f0 <__cxa_atexit@plt+0x190750> │ │ │ │ @@ -410068,28 +410068,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq pc, ip, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r8, lsl #12 │ │ │ │ + tstpeq pc, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19c730 <__cxa_atexit@plt+0x190790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18b81c <__cxa_atexit@plt+0x17f87c> │ │ │ │ - @ instruction: 0x011ffab0 │ │ │ │ - tsteq r0, r0, lsr r8 │ │ │ │ + @ instruction: 0x011ffa90 │ │ │ │ + tsteq r0, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410125,16 +410125,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 19c7e4 <__cxa_atexit@plt+0x190844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffb0038 │ │ │ │ - @ instruction: 0x01101df4 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ + @ instruction: 0x01101dd4 │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c93c <__cxa_atexit@plt+0x19099c> │ │ │ │ uxtb r2, r9 │ │ │ │ @@ -410229,17 +410229,17 @@ │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffaff18 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffadeb8 │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ - tstpeq pc, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, ip, lsl #13 │ │ │ │ + tsteq r0, r0, ror #13 │ │ │ │ + tstpeq pc, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, ip, ror #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -410257,18 +410257,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 19c9fc <__cxa_atexit@plt+0x190a5c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r0, r0, ror #12 │ │ │ │ - tstpeq pc, ip, asr #17 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ + tstpeq pc, ip, lsr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19ca88 <__cxa_atexit@plt+0x190ae8> │ │ │ │ ldr r2, [pc, #132] @ 19caa8 <__cxa_atexit@plt+0x190b08> │ │ │ │ @@ -410303,16 +410303,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tstpeq pc, r8, lsr r8 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, ip, ror r5 │ │ │ │ + tstpeq pc, r8, lsl r8 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, ip, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19cb08 <__cxa_atexit@plt+0x190b68> │ │ │ │ @@ -410329,16 +410329,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 19c7f8 <__cxa_atexit@plt+0x190858> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq pc, r4, lsr #15 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r0, lsl r5 │ │ │ │ + tstpeq pc, r4, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011024f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 19cb60 <__cxa_atexit@plt+0x190bc0> │ │ │ │ ldr r7, [pc, #52] @ 19cb70 <__cxa_atexit@plt+0x190bd0> │ │ │ │ @@ -410353,16 +410353,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 19cb74 <__cxa_atexit@plt+0x190bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011024f0 │ │ │ │ - @ instruction: 0x011024b4 │ │ │ │ + @ instruction: 0x011024d0 │ │ │ │ + @ instruction: 0x01102494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 19cce4 <__cxa_atexit@plt+0x190d44> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -410456,23 +410456,23 @@ │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - tstpeq pc, r8, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r0, r8, lsl #7 │ │ │ │ - tsteq r0, r4, lsr r3 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ - tstpeq pc, r4, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ + tsteq r0, r4, lsl r3 │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ + tstpeq pc, r4, lsl #11 @ p-variant is OBSOLETE │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19ce5c <__cxa_atexit@plt+0x190ebc> │ │ │ │ - @ instruction: 0x011023d4 │ │ │ │ + @ instruction: 0x011023b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 19cdc0 <__cxa_atexit@plt+0x190e20> │ │ │ │ @@ -410510,16 +410510,16 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq pc, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, ip, lsl r3 │ │ │ │ + tstpeq pc, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011022fc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ce34 <__cxa_atexit@plt+0x190e94> │ │ │ │ @@ -410532,15 +410532,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ b 19ce5c <__cxa_atexit@plt+0x190ebc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ff3bc │ │ │ │ + @ instruction: 0x011ff39c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -410588,15 +410588,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r0, r4, lsl #4 │ │ │ │ + tsteq r0, r4, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ @@ -410611,15 +410611,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r8, ror r2 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, asr r2 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19cfb4 <__cxa_atexit@plt+0x191014> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -410627,16 +410627,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r8, lsr r2 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, ip, asr r4 │ │ │ │ + tstpeq pc, r8, lsl r2 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d000 <__cxa_atexit@plt+0x191060> │ │ │ │ ldr r2, [pc, #40] @ 19d008 <__cxa_atexit@plt+0x191068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -410647,15 +410647,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f90174 <__cxa_atexit@plt+0xf841d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq pc, ip, ror #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, asr #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19d044 <__cxa_atexit@plt+0x1910a4> │ │ │ │ @@ -410664,16 +410664,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ff4dc │ │ │ │ - tsteq r0, r4, asr #7 │ │ │ │ + @ instruction: 0x011ff4bc │ │ │ │ + tsteq r0, r4, lsr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410688,15 +410688,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r0, r4, asr r0 │ │ │ │ + tsteq r0, r4, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d11c <__cxa_atexit@plt+0x19117c> │ │ │ │ @@ -410719,28 +410719,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq pc, r0, ror #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01101fd8 │ │ │ │ + tstpeq pc, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01101fb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 19d15c <__cxa_atexit@plt+0x1911bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19ce5c <__cxa_atexit@plt+0x190ebc> │ │ │ │ - tstpeq pc, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r4, lsr #31 │ │ │ │ + tstpeq pc, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r4, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410785,16 +410785,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffaf5ec │ │ │ │ - tsteq r0, r8, lsr #7 │ │ │ │ - tsteq r0, ip, asr #29 │ │ │ │ + tsteq r0, r8, lsl #7 │ │ │ │ + tsteq r0, ip, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410832,16 +410832,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 19d2f0 <__cxa_atexit@plt+0x191350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - tsteq r0, ip, ror sp │ │ │ │ - tsteq r0, r0, lsl lr │ │ │ │ + tsteq r0, ip, asr sp │ │ │ │ + @ instruction: 0x01101df0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410871,16 +410871,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19d38c <__cxa_atexit@plt+0x1913ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffaf48c │ │ │ │ - tsteq r0, r8, asr #4 │ │ │ │ - tsteq r0, r4, lsl sp │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ + @ instruction: 0x01101cf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d3d0 <__cxa_atexit@plt+0x191430> │ │ │ │ ldr r2, [pc, #40] @ 19d3d8 <__cxa_atexit@plt+0x191438> │ │ │ │ mov r8, #0 │ │ │ │ @@ -410890,17 +410890,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #28 │ │ │ │ - tsteq pc, ip, lsr #28 │ │ │ │ - tsteq r0, r4, asr #25 │ │ │ │ + tsteq pc, r4, lsl #28 │ │ │ │ + tsteq pc, ip, lsl #28 │ │ │ │ + tsteq r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d43c <__cxa_atexit@plt+0x19149c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -410924,16 +410924,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r3, fp, r7, lsr r2 │ │ │ │ - @ instruction: 0x011fedb8 │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ + @ instruction: 0x011fed98 │ │ │ │ + tsteq r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d4a4 <__cxa_atexit@plt+0x191504> │ │ │ │ ldr r2, [pc, #40] @ 19d4ac <__cxa_atexit@plt+0x19150c> │ │ │ │ mov r8, #0 │ │ │ │ @@ -410943,17 +410943,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ - tsteq pc, r8, asr sp @ │ │ │ │ - @ instruction: 0x01101bf0 │ │ │ │ + tsteq pc, r0, lsr sp @ │ │ │ │ + tsteq pc, r8, lsr sp @ │ │ │ │ + @ instruction: 0x01101bd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d510 <__cxa_atexit@plt+0x191570> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -410977,16 +410977,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r3, fp, r2, ror r1 │ │ │ │ - tsteq pc, r4, ror #25 │ │ │ │ - tsteq r0, ip, ror #22 │ │ │ │ + tsteq pc, r4, asr #25 │ │ │ │ + tsteq r0, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19d5cc <__cxa_atexit@plt+0x19162c> │ │ │ │ @@ -411023,18 +411023,18 @@ │ │ │ │ b 19d5dc <__cxa_atexit@plt+0x19163c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, r4, ror #24 │ │ │ │ - @ instruction: 0x011018d4 │ │ │ │ tsteq pc, r4, asr #24 │ │ │ │ - tsteq pc, r4, lsr ip @ │ │ │ │ + @ instruction: 0x011018b4 │ │ │ │ + tsteq pc, r4, lsr #24 │ │ │ │ + tsteq pc, r4, lsl ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d62c <__cxa_atexit@plt+0x19168c> │ │ │ │ ldr r8, [pc, #28] @ 19d634 <__cxa_atexit@plt+0x191694> │ │ │ │ ldr r2, [pc, #28] @ 19d638 <__cxa_atexit@plt+0x191698> │ │ │ │ @@ -411042,16 +411042,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 106b108 <__cxa_atexit@plt+0x105f168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlalseq r3, fp, r0, r2 │ │ │ │ - @ instruction: 0x011febbc │ │ │ │ - tsteq r0, r8, ror #20 │ │ │ │ + @ instruction: 0x011feb9c │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19d6bc <__cxa_atexit@plt+0x19171c> │ │ │ │ @@ -411083,18 +411083,18 @@ │ │ │ │ b 19d6cc <__cxa_atexit@plt+0x19172c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq pc, r0, ror #22 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ tsteq pc, r0, asr #22 │ │ │ │ - @ instruction: 0x011019bc │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + tsteq pc, r0, lsr #22 │ │ │ │ + @ instruction: 0x0110199c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d728 <__cxa_atexit@plt+0x191788> │ │ │ │ ldr r2, [pc, #40] @ 19d730 <__cxa_atexit@plt+0x191790> │ │ │ │ mov r8, #0 │ │ │ │ @@ -411104,17 +411104,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #21 │ │ │ │ - @ instruction: 0x011fead4 │ │ │ │ - tsteq r0, ip, ror #18 │ │ │ │ + tsteq pc, ip, lsr #21 │ │ │ │ + @ instruction: 0x011feab4 │ │ │ │ + tsteq r0, ip, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d794 <__cxa_atexit@plt+0x1917f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -411138,16 +411138,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r2, fp, r9, lsr pc │ │ │ │ - tsteq pc, r0, ror #20 │ │ │ │ - tsteq r0, r8, ror #17 │ │ │ │ + tsteq pc, r0, asr #20 │ │ │ │ + tsteq r0, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d7fc <__cxa_atexit@plt+0x19185c> │ │ │ │ ldr r2, [pc, #40] @ 19d804 <__cxa_atexit@plt+0x191864> │ │ │ │ mov r8, #0 │ │ │ │ @@ -411157,17 +411157,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fe9f8 │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ - @ instruction: 0x01101898 │ │ │ │ + @ instruction: 0x011fe9d8 │ │ │ │ + tsteq pc, r0, ror #19 │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d868 <__cxa_atexit@plt+0x1918c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -411191,16 +411191,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r2, fp, r7, asr #28 │ │ │ │ - tsteq pc, ip, lsl #19 │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ + tsteq pc, ip, ror #18 │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19d994 <__cxa_atexit@plt+0x1919f4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -411260,41 +411260,41 @@ │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fe898 │ │ │ │ - tsteq pc, r0, lsr #17 │ │ │ │ - tsteq pc, ip, lsl #24 │ │ │ │ - tsteq pc, ip, lsr #17 │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ + tsteq pc, r8, ror r8 @ │ │ │ │ + tsteq pc, r0, lsl #17 │ │ │ │ + tsteq pc, ip, ror #23 │ │ │ │ + tsteq pc, ip, lsl #17 │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, ip, ror ip @ │ │ │ │ - @ instruction: 0x011fe8d8 │ │ │ │ - @ instruction: 0x011fe8dc │ │ │ │ - tsteq pc, ip, asr #24 │ │ │ │ - @ instruction: 0x011016d8 │ │ │ │ + tsteq pc, ip, asr ip @ │ │ │ │ + @ instruction: 0x011fe8b8 │ │ │ │ + @ instruction: 0x011fe8bc │ │ │ │ + tsteq pc, ip, lsr #24 │ │ │ │ + @ instruction: 0x011016b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 19da00 <__cxa_atexit@plt+0x191a60> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 19da04 <__cxa_atexit@plt+0x191a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ - @ instruction: 0x011fe7f0 │ │ │ │ - @ instruction: 0x011fe7f4 │ │ │ │ - tsteq r0, r8, lsr #13 │ │ │ │ + @ instruction: 0x011fe7d0 │ │ │ │ + @ instruction: 0x011fe7d4 │ │ │ │ + tsteq r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19da64 <__cxa_atexit@plt+0x191ac4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -411318,16 +411318,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ rscseq r2, fp, sp, lsr #24 │ │ │ │ - @ instruction: 0x011fe790 │ │ │ │ - tsteq r0, r4, lsr #12 │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ + tsteq r0, r4, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19db60 <__cxa_atexit@plt+0x191bc0> │ │ │ │ @@ -411380,20 +411380,20 @@ │ │ │ │ b 19db70 <__cxa_atexit@plt+0x191bd0> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - tsteq pc, r8, lsl #14 │ │ │ │ + tsteq pc, r8, ror #13 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x011fe6dc │ │ │ │ - @ instruction: 0x011fe6d4 │ │ │ │ + @ instruction: 0x011fe6bc │ │ │ │ + @ instruction: 0x011fe6b4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq r0, r0, lsl r3 │ │ │ │ + @ instruction: 0x011012f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19dbc8 <__cxa_atexit@plt+0x191c28> │ │ │ │ ldr r8, [pc, #28] @ 19dbd0 <__cxa_atexit@plt+0x191c30> │ │ │ │ ldr r2, [pc, #28] @ 19dbd4 <__cxa_atexit@plt+0x191c34> │ │ │ │ @@ -411401,16 +411401,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 106b108 <__cxa_atexit@plt+0x105f168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, fp, sl, lsr #26 │ │ │ │ - tsteq pc, r0, lsr #12 │ │ │ │ - @ instruction: 0x011014d8 │ │ │ │ + tsteq pc, r0, lsl #12 │ │ │ │ + @ instruction: 0x011014b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19dc64 <__cxa_atexit@plt+0x191cc4> │ │ │ │ @@ -411445,18 +411445,18 @@ │ │ │ │ b 19dc74 <__cxa_atexit@plt+0x191cd4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq pc, r4, asr #11 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ tsteq pc, r4, lsr #11 │ │ │ │ - tsteq r0, r0, ror #7 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + tsteq pc, r4, lsl #11 │ │ │ │ + tsteq r0, r0, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19dcd0 <__cxa_atexit@plt+0x191d30> │ │ │ │ ldr r2, [pc, #40] @ 19dcd8 <__cxa_atexit@plt+0x191d38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -411467,15 +411467,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fa11a4 <__cxa_atexit@plt+0xf95204> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, lsl r5 @ │ │ │ │ + @ instruction: 0x011fe4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19dd14 <__cxa_atexit@plt+0x191d74> │ │ │ │ @@ -411484,16 +411484,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsl #16 │ │ │ │ - tsteq r0, ip, asr #6 │ │ │ │ + tsteq pc, ip, ror #15 │ │ │ │ + tsteq r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19dd64 <__cxa_atexit@plt+0x191dc4> │ │ │ │ ldr r2, [pc, #40] @ 19dd6c <__cxa_atexit@plt+0x191dcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -411504,15 +411504,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fa11a4 <__cxa_atexit@plt+0xf95204> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r8, lsl #9 │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19dda8 <__cxa_atexit@plt+0x191e08> │ │ │ │ @@ -411521,16 +411521,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0x011012b8 │ │ │ │ + tsteq pc, r8, asr r7 @ │ │ │ │ + @ instruction: 0x01101298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19ddf8 <__cxa_atexit@plt+0x191e58> │ │ │ │ ldr r2, [pc, #40] @ 19de00 <__cxa_atexit@plt+0x191e60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -411541,15 +411541,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fa11a4 <__cxa_atexit@plt+0xf95204> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011fe3f4 │ │ │ │ + @ instruction: 0x011fe3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19de3c <__cxa_atexit@plt+0x191e9c> │ │ │ │ @@ -411558,16 +411558,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, ror #13 │ │ │ │ - tsteq r0, r4, lsr #4 │ │ │ │ + tsteq pc, r4, asr #13 │ │ │ │ + tsteq r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19de8c <__cxa_atexit@plt+0x191eec> │ │ │ │ ldr r2, [pc, #40] @ 19de94 <__cxa_atexit@plt+0x191ef4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -411578,15 +411578,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fa11a4 <__cxa_atexit@plt+0xf95204> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, ror #6 │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ded0 <__cxa_atexit@plt+0x191f30> │ │ │ │ @@ -411595,16 +411595,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ - tsteq r0, r4, lsl r2 │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ + @ instruction: 0x011011f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19df34 <__cxa_atexit@plt+0x191f94> │ │ │ │ ldr r3, [pc, #56] @ 19df3c <__cxa_atexit@plt+0x191f9c> │ │ │ │ @@ -411620,15 +411620,15 @@ │ │ │ │ b 19df4c <__cxa_atexit@plt+0x191fac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011011b8 │ │ │ │ + @ instruction: 0x01101198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 19dfa0 <__cxa_atexit@plt+0x192000> │ │ │ │ @@ -411705,20 +411705,20 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r1, r0, r0, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, r0, lsl #11 │ │ │ │ + tsteq pc, r0, ror #10 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x011fe5d4 │ │ │ │ + @ instruction: 0x011fe5b4 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - tsteq pc, ip, asr #4 │ │ │ │ - tsteq r0, r0, asr r0 │ │ │ │ + tsteq pc, ip, lsr #4 │ │ │ │ + tsteq r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 19e0fc <__cxa_atexit@plt+0x19215c> │ │ │ │ @@ -411771,18 +411771,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq pc, ip, ror r4 @ │ │ │ │ + tsteq pc, ip, asr r4 @ │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ - tsteq pc, r4, asr #2 │ │ │ │ - tsteq r0, r0, asr #30 │ │ │ │ + tsteq pc, r4, lsr #2 │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, #14 │ │ │ │ ldrd r8, [r7, #14] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -412038,29 +412038,29 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq pc, r8, asr #1 │ │ │ │ + tsteq pc, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #29 │ │ │ │ - tsteq pc, r8, ror #1 │ │ │ │ - tsteq pc, r4, lsr #4 │ │ │ │ + tsteq pc, r8, asr #1 │ │ │ │ + tsteq pc, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ + tsteq pc, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - tsteq pc, r8, lsr #32 │ │ │ │ + tsteq pc, r8 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - tsteq pc, r8, lsl r3 @ │ │ │ │ + @ instruction: 0x011fe2f8 │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ - @ instruction: 0x011fdff0 │ │ │ │ - tsteq r0, r0, asr #21 │ │ │ │ + @ instruction: 0x011fdfd0 │ │ │ │ + tsteq r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19e668 <__cxa_atexit@plt+0x1926c8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -412139,26 +412139,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ - smlabbeq pc, r0, sp, pc @ │ │ │ │ - tsteq pc, r8, asr #28 │ │ │ │ + tstpeq pc, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r8, lsr #28 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - smlatbeq pc, r0, sp, pc @ │ │ │ │ + smlabbeq pc, r0, sp, pc @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - tstpeq pc, r8, lsr lr @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r4, lsl #30 │ │ │ │ + tstpeq pc, r8, lsl lr @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r4, ror #29 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ - @ instruction: 0x011fdbd8 │ │ │ │ + @ instruction: 0x011fdbb8 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ - tstpeq pc, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r0, asr r9 │ │ │ │ + tstpeq pc, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -412283,29 +412283,29 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq pc, r8, ror #24 │ │ │ │ + tsteq pc, r8, asr #24 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r8, lsr lr │ │ │ │ - tstpeq pc, ip, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r4, lsl #24 │ │ │ │ + tstpeq pc, ip, lsl fp @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r4, ror #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tstpeq pc, ip, asr fp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, ip, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - tstpeq pc, ip, lsl ip @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r8, ror #25 │ │ │ │ + strdeq pc, [pc, -ip] │ │ │ │ + tsteq pc, r8, asr #25 │ │ │ │ @ instruction: 0xfffff324 │ │ │ │ - @ instruction: 0x011fd9bc │ │ │ │ + @ instruction: 0x011fd99c │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ - tstpeq pc, ip, lsl fp @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, ip, ror #13 │ │ │ │ + strdeq pc, [pc, -ip] │ │ │ │ + tsteq r0, ip, asr #13 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -412396,26 +412396,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ - tstpeq pc, ip, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r4, asr #20 │ │ │ │ + tstpeq pc, ip, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl ip │ │ │ │ - @ instruction: 0x010ff99c │ │ │ │ + tstpeq pc, ip, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x00000bbc │ │ │ │ - tstpeq pc, r4, lsr sl @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ + tstpeq pc, r4, lsl sl @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r0, ror #21 │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ - @ instruction: 0x011fd7d4 │ │ │ │ + @ instruction: 0x011fd7b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - tstpeq pc, ip, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, ip, asr #10 │ │ │ │ + tstpeq pc, ip, lsr r9 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -412540,29 +412540,29 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq pc, r4, ror #16 │ │ │ │ + tsteq pc, r4, asr #16 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ - tstpeq pc, r8, lsr r7 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ + tstpeq pc, r8, lsl r7 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r0, ror #15 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq pc, r8, asr r7 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsr r7 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ - tstpeq pc, r8, lsl r8 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r4, ror #17 │ │ │ │ + strdeq pc, [pc, -r8] │ │ │ │ + tsteq pc, r4, asr #17 │ │ │ │ @ instruction: 0xffffef20 │ │ │ │ - @ instruction: 0x011fd5b8 │ │ │ │ + @ instruction: 0x011fd598 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - tstpeq pc, r8, lsl r7 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, r8, ror #5 │ │ │ │ + strdeq pc, [pc, -r8] │ │ │ │ + tsteq r0, r8, asr #5 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -412653,26 +412653,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - tstpeq pc, r8, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ + tstpeq pc, r8, asr r5 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r0, lsr #12 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ - @ instruction: 0x010ff598 │ │ │ │ + tstpeq pc, r8, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - tstpeq pc, r0, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ - @ instruction: 0x011fd6fc │ │ │ │ + tstpeq pc, r0, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0x011fd6dc │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ - @ instruction: 0x011fd3d0 │ │ │ │ + @ instruction: 0x011fd3b0 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - tstpeq pc, r8, asr r5 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ + tstpeq pc, r8, lsr r5 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, r0, lsl r1 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -412763,26 +412763,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ - smlabteq pc, r0, r3, pc @ │ │ │ │ - tsteq pc, r8, lsl #9 │ │ │ │ + smlatbeq pc, r0, r3, pc @ │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ - smlatteq pc, r0, r3, pc @ │ │ │ │ + smlabteq pc, r0, r3, pc @ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - tstpeq pc, r8, ror r4 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r4, asr #10 │ │ │ │ + tstpeq pc, r8, asr r4 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq pc, r4, lsr #10 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x011fd1f8 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - smlatbeq pc, r0, r3, pc @ │ │ │ │ - tstpeq pc, r8, ror pc @ p-variant is OBSOLETE @ │ │ │ │ + smlabbeq pc, r0, r3, pc @ │ │ │ │ + tstpeq pc, r8, asr pc @ p-variant is OBSOLETE @ │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -412873,26 +412873,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ - tstpeq pc, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011fd2d0 │ │ │ │ + smlatteq pc, r8, r1, pc @ │ │ │ │ + @ instruction: 0x011fd2b0 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - tstpeq pc, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ - smlabteq pc, r0, r2, pc @ │ │ │ │ - tsteq pc, ip, lsl #7 │ │ │ │ + smlatbeq pc, r0, r2, pc @ │ │ │ │ + tsteq pc, ip, ror #6 │ │ │ │ @ instruction: 0xffffe9c8 │ │ │ │ - tsteq pc, r0, rrx │ │ │ │ + tsteq pc, r0, asr #32 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ - smlatteq pc, r8, r1, pc @ │ │ │ │ - smlabteq pc, r0, sp, pc @ │ │ │ │ + smlabteq pc, r8, r1, pc @ │ │ │ │ + smlatbeq pc, r0, sp, pc @ │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -412983,26 +412983,26 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ - qaddeq pc, r0, pc @ │ │ │ │ - tsteq pc, r8, lsl r1 @ │ │ │ │ + tstpeq pc, r0, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ + ldrsheq sp, [pc, -r8] │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - tstpeq pc, r0, ror r0 @ p-variant is OBSOLETE @ │ │ │ │ + qaddeq pc, r0, pc @ │ │ │ │ muleq r0, r0, r2 │ │ │ │ - tstpeq pc, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011fd1d4 │ │ │ │ + smlatteq pc, r8, r0, pc @ │ │ │ │ + @ instruction: 0x011fd1b4 │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ - tsteq pc, r8, lsr #29 │ │ │ │ + tsteq pc, r8, lsl #29 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - tstpeq pc, r0, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ - strdeq pc, [pc, -r8] │ │ │ │ + tstpeq pc, r0, lsl r0 @ p-variant is OBSOLETE @ │ │ │ │ + ldrdeq pc, [pc, -r8] │ │ │ │ andeq r0, r0, r7, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f518 <__cxa_atexit@plt+0x193578> │ │ │ │ @@ -413022,16 +413022,16 @@ │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - @ instruction: 0x011fcd94 │ │ │ │ - tstpeq pc, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r4, ror sp @ │ │ │ │ + tstpeq pc, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 19f588 <__cxa_atexit@plt+0x1935e8> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -413070,24 +413070,24 @@ │ │ │ │ ldr r9, [pc, #40] @ 19f5fc <__cxa_atexit@plt+0x19365c> │ │ │ │ ldr r8, [r3, #9] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq lr, [pc, -ip] │ │ │ │ - tsteq pc, r4, lsr #31 │ │ │ │ + @ instruction: 0x010feebc │ │ │ │ + tsteq pc, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strdeq lr, [pc, -ip] │ │ │ │ + ldrdeq lr, [pc, -ip] │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x010feebc │ │ │ │ + @ instruction: 0x010fee9c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq pc, r8, lsl pc @ │ │ │ │ - tsteq pc, r4, ror #31 │ │ │ │ - tstpeq pc, r0, ror sl @ p-variant is OBSOLETE @ │ │ │ │ + strdeq lr, [pc, -r8] │ │ │ │ + tsteq pc, r4, asr #31 │ │ │ │ + tstpeq pc, r0, asr sl @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19f660 <__cxa_atexit@plt+0x1936c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -413108,17 +413108,17 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ add r9, pc, r9 │ │ │ │ b 12cc70 <__cxa_atexit@plt+0x120cd0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatbeq pc, ip, r8, pc @ │ │ │ │ + smlabbeq pc, ip, r8, pc @ │ │ │ │ @ instruction: 0xffffe80c │ │ │ │ - strdeq pc, [pc, -r4] │ │ │ │ + ldrdeq pc, [pc, -r4] │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19f6dc <__cxa_atexit@plt+0x19373c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -413139,17 +413139,17 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ add r9, pc, r9 │ │ │ │ b 12cc70 <__cxa_atexit@plt+0x120cd0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq pc, r0, lsr r8 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, lsl r8 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - tstpeq pc, r8, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19f758 <__cxa_atexit@plt+0x1937b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -413170,17 +413170,17 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ add r9, pc, r9 │ │ │ │ b 12cc70 <__cxa_atexit@plt+0x120cd0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x010ff7b4 │ │ │ │ + @ instruction: 0x010ff794 │ │ │ │ @ instruction: 0xffffe5ec │ │ │ │ - strdeq pc, [pc, -ip] │ │ │ │ + ldrdeq pc, [pc, -ip] │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19f7d4 <__cxa_atexit@plt+0x193834> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -413201,17 +413201,17 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ add r9, pc, r9 │ │ │ │ b 12cc70 <__cxa_atexit@plt+0x120cd0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq pc, r8, lsr r7 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsl r7 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ - smlatbeq pc, r8, r8, pc @ │ │ │ │ + smlabbeq pc, r8, r8, pc @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f854 <__cxa_atexit@plt+0x1938b4> │ │ │ │ @@ -413229,16 +413229,16 @@ │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffde1c │ │ │ │ - tsteq pc, r0, asr sl @ │ │ │ │ - @ instruction: 0x010ff89c │ │ │ │ + tsteq pc, r0, lsr sl @ │ │ │ │ + tstpeq pc, ip, ror r8 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19f8b4 <__cxa_atexit@plt+0x193914> │ │ │ │ @@ -413253,15 +413253,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq pc, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f954 <__cxa_atexit@plt+0x1939b4> │ │ │ │ @@ -413300,16 +413300,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdaf0 │ │ │ │ @ instruction: 0xffffe5e8 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - ldrdeq pc, [pc, -r0] │ │ │ │ - smlabbeq pc, r0, r7, pc @ │ │ │ │ + @ instruction: 0x010ff7b0 │ │ │ │ + tstpeq pc, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ uxtb r3, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 19f9e8 <__cxa_atexit@plt+0x193a48> │ │ │ │ cmp r3, #1 │ │ │ │ @@ -413340,19 +413340,19 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19fa2c <__cxa_atexit@plt+0x193a8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - smlatteq pc, r4, r4, pc @ │ │ │ │ + tstpeq pc, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ + smlabteq pc, r4, r4, pc @ │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - tstpeq pc, r4, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [pc, -r4] │ │ │ │ + tstpeq pc, r4, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010ff6b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19fab8 <__cxa_atexit@plt+0x193b18> │ │ │ │ ldr r2, [pc, #132] @ 19fad8 <__cxa_atexit@plt+0x193b38> │ │ │ │ @@ -413387,16 +413387,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ - tstpeq pc, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r8, ror #15 │ │ │ │ + tstpeq pc, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19fb38 <__cxa_atexit@plt+0x193b98> │ │ │ │ @@ -413413,16 +413413,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 19f994 <__cxa_atexit@plt+0x1939f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, ror r7 @ │ │ │ │ - @ instruction: 0x010ff5bc │ │ │ │ + tsteq pc, r4, asr r7 @ │ │ │ │ + @ instruction: 0x010ff59c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 19fb90 <__cxa_atexit@plt+0x193bf0> │ │ │ │ ldr r7, [pc, #52] @ 19fba0 <__cxa_atexit@plt+0x193c00> │ │ │ │ @@ -413437,16 +413437,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 19fba4 <__cxa_atexit@plt+0x193c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq pc, r4, r5, pc @ │ │ │ │ - tstpeq pc, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq pc, r4, r5, pc @ │ │ │ │ + tstpeq pc, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 19fcb0 <__cxa_atexit@plt+0x193d10> │ │ │ │ str fp, [sp] │ │ │ │ @@ -413511,20 +413511,20 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffd708 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tsteq pc, r0, ror #12 │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0x010fe3bc │ │ │ │ - tsteq pc, r4, ror #6 │ │ │ │ - tsteq pc, r8, ror r3 @ │ │ │ │ - @ instruction: 0x011fc5d8 │ │ │ │ + @ instruction: 0x010fe39c │ │ │ │ + tsteq pc, r4, asr #6 │ │ │ │ + tsteq pc, r8, asr r3 @ │ │ │ │ + @ instruction: 0x011fc5b8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19fe8c <__cxa_atexit@plt+0x193eec> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -413613,17 +413613,17 @@ │ │ │ │ stmib r7, {r6, r8} │ │ │ │ str r5, [r7, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r0 │ │ │ │ bx r2 │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ + tsteq pc, r8, asr #8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tstpeq pc, r4, lsl r3 @ p-variant is OBSOLETE @ │ │ │ │ + strdeq pc, [pc, -r4] │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -413665,15 +413665,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 19ff34 <__cxa_atexit@plt+0x193f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tstpeq pc, r4, lsr r2 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, lsl r2 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -413705,17 +413705,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19ffdc <__cxa_atexit@plt+0x19403c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #4 │ │ │ │ + tsteq pc, r4, asr #4 │ │ │ │ @ instruction: 0xfff9d620 │ │ │ │ - tsteq pc, ip │ │ │ │ + smlatteq pc, ip, pc, sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a00bc <__cxa_atexit@plt+0x19411c> │ │ │ │ @@ -413783,19 +413783,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq pc, r8, lsr #2 │ │ │ │ - tstpeq pc, r0, ror r0 @ p-variant is OBSOLETE @ │ │ │ │ - tsteq pc, r0, ror #1 │ │ │ │ + tsteq pc, r8, lsl #2 │ │ │ │ + qaddeq pc, r0, pc @ │ │ │ │ + tsteq pc, r0, asr #1 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq pc, r4, ror r1 @ │ │ │ │ + tsteq pc, r4, asr r1 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov lr, r7 │ │ │ │ ldr r2, [r1, #4]! │ │ │ │ ldr r9, [lr, #3] │ │ │ │ mov r3, r6 │ │ │ │ @@ -413845,20 +413845,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ - tsteq pc, r8, ror pc @ │ │ │ │ - @ instruction: 0x011fbff0 │ │ │ │ + @ instruction: 0x011fbff8 │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ + @ instruction: 0x011fbfd0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - tsteq pc, r8, asr r0 @ │ │ │ │ - smlatbeq pc, r4, r3, lr @ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ + smlabbeq pc, r4, r3, lr @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413897,24 +413897,24 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffac558 │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ - @ instruction: 0x010feeb8 │ │ │ │ - smlabbeq pc, r4, sl, lr @ │ │ │ │ + smlatteq pc, r8, r2, lr │ │ │ │ + @ instruction: 0x010fee98 │ │ │ │ + tsteq pc, r4, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 18db18 <__cxa_atexit@plt+0x181b78> │ │ │ │ - tsteq pc, ip, asr lr @ │ │ │ │ + tsteq pc, ip, lsr lr @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1a0228 <__cxa_atexit@plt+0x194288> │ │ │ │ @@ -413945,17 +413945,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1a039c <__cxa_atexit@plt+0x1943fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #29 │ │ │ │ + tsteq pc, r4, lsl #29 │ │ │ │ @ instruction: 0xfff9d2d0 │ │ │ │ - tsteq pc, r0, asr ip @ │ │ │ │ + tsteq pc, r0, lsr ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413988,16 +413988,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq pc, r8, ror #1 │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ + tsteq pc, r8, asr #1 │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -414048,22 +414048,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1a0544 <__cxa_atexit@plt+0x1945a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ - tsteq pc, ip │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ - @ instruction: 0x011fbdfc │ │ │ │ + tsteq pc, r8, asr #26 │ │ │ │ + tsteq pc, ip, ror #31 │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ + @ instruction: 0x011fbddc │ │ │ │ @ instruction: 0xfff9d14c │ │ │ │ - @ instruction: 0x010fdab4 │ │ │ │ - tsteq pc, ip, asr ip @ │ │ │ │ - tsteq pc, r4, lsr #24 │ │ │ │ + @ instruction: 0x010fda94 │ │ │ │ + tsteq pc, ip, lsr ip @ │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a0598 <__cxa_atexit@plt+0x1945f8> │ │ │ │ @@ -414078,15 +414078,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabteq pc, ip, fp, lr @ │ │ │ │ + smlatbeq pc, ip, fp, lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 1a0608 <__cxa_atexit@plt+0x194668> │ │ │ │ @@ -414136,18 +414136,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq pc, r4, asr #22 │ │ │ │ - tsteq pc, r4, asr ip @ │ │ │ │ - @ instruction: 0x011fbf90 │ │ │ │ - ldrdeq lr, [pc, -r8] │ │ │ │ + tsteq pc, r4, lsr #22 │ │ │ │ + tsteq pc, r4, lsr ip @ │ │ │ │ + tsteq pc, r0, ror pc @ │ │ │ │ + @ instruction: 0x010feab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a06e0 <__cxa_atexit@plt+0x194740> │ │ │ │ @@ -414159,16 +414159,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x010feab4 │ │ │ │ - tsteq pc, r4, asr #23 │ │ │ │ + @ instruction: 0x010fea94 │ │ │ │ + tsteq pc, r4, lsr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -414181,15 +414181,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a0744 <__cxa_atexit@plt+0x1947a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq pc, r8, asr sl @ │ │ │ │ + tsteq pc, r8, lsr sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a07a8 <__cxa_atexit@plt+0x194808> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -414209,15 +414209,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq pc, r0, ror #20 │ │ │ │ + tsteq pc, r0, asr #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a07dc <__cxa_atexit@plt+0x19483c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -414248,15 +414248,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ + tsteq pc, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a0928 <__cxa_atexit@plt+0x194988> │ │ │ │ @@ -414314,21 +414314,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1a0970 <__cxa_atexit@plt+0x1949d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq pc, r8, asr #18 │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ - tsteq pc, r0, ror #23 │ │ │ │ - tsteq pc, r0, lsl r9 @ │ │ │ │ - @ instruction: 0x011fb9d0 │ │ │ │ + tsteq pc, r8, lsr #18 │ │ │ │ + tsteq pc, r8, lsl r9 @ │ │ │ │ + tsteq pc, r0, asr #23 │ │ │ │ + @ instruction: 0x011fb8f0 │ │ │ │ + @ instruction: 0x011fb9b0 │ │ │ │ @ instruction: 0xfff9cd20 │ │ │ │ - @ instruction: 0x010fd690 │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -414351,15 +414351,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ + tsteq pc, r0, lsl r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -414416,15 +414416,15 @@ │ │ │ │ b 1a0ae0 <__cxa_atexit@plt+0x194b40> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq pc, r0, asr #14 │ │ │ │ + tsteq pc, r0, lsr #14 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a0ba8 <__cxa_atexit@plt+0x194c08> │ │ │ │ @@ -414476,20 +414476,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatteq pc, ip, r5, lr │ │ │ │ - @ instruction: 0x011fb6b0 │ │ │ │ - tsteq pc, ip, lsl #14 │ │ │ │ + smlabteq pc, ip, r5, lr @ │ │ │ │ + @ instruction: 0x011fb690 │ │ │ │ + tsteq pc, ip, ror #13 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq pc, r8, lsr r7 @ │ │ │ │ + tsteq pc, r8, lsl r7 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -414519,15 +414519,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq pc, ip, asr #12 │ │ │ │ + tsteq pc, ip, lsr #12 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a0cf4 <__cxa_atexit@plt+0x194d54> │ │ │ │ @@ -414549,15 +414549,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, ip, lsl r5 @ │ │ │ │ + @ instruction: 0x011fb4fc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a0d2c <__cxa_atexit@plt+0x194d8c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -414581,15 +414581,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a0d88 <__cxa_atexit@plt+0x194de8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, asr r5 @ │ │ │ │ + tsteq pc, r8, lsr r5 @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a0dec <__cxa_atexit@plt+0x194e4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -414610,15 +414610,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq pc, ip, lsl r4 @ │ │ │ │ + @ instruction: 0x011fb3fc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a0e20 <__cxa_atexit@plt+0x194e80> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -414641,16 +414641,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl #7 │ │ │ │ - tsteq pc, ip, lsl r2 @ │ │ │ │ + tsteq pc, r0, ror #6 │ │ │ │ + strdeq sp, [pc, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a0eec <__cxa_atexit@plt+0x194f4c> │ │ │ │ @@ -414676,15 +414676,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010fd198 │ │ │ │ + tsteq pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a0f2c <__cxa_atexit@plt+0x194f8c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -414707,16 +414707,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, asr r3 @ │ │ │ │ - tsteq pc, r4, lsl r1 @ │ │ │ │ + tsteq pc, r4, lsr r3 @ │ │ │ │ + strdeq sp, [pc, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a1040 <__cxa_atexit@plt+0x1950a0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -414765,17 +414765,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r4, asr #5 │ │ │ │ + tsteq pc, r4, lsr #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, ip, lsr #32 │ │ │ │ + tsteq pc, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a10e4 <__cxa_atexit@plt+0x195144> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -414801,15 +414801,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, lsl r2 @ │ │ │ │ + @ instruction: 0x011fb1f0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414823,16 +414823,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, lsl #3 │ │ │ │ - tsteq pc, r4, asr #30 │ │ │ │ + tsteq pc, r4, ror #2 │ │ │ │ + tsteq pc, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414862,15 +414862,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - smlatbeq pc, ip, lr, ip @ │ │ │ │ + smlabbeq pc, ip, lr, ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -414898,16 +414898,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq pc, r0, asr #30 │ │ │ │ - tsteq pc, ip, lsl pc @ │ │ │ │ + tsteq pc, r0, lsr #30 │ │ │ │ + strdeq sp, [pc, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a132c <__cxa_atexit@plt+0x19538c> │ │ │ │ ldr r7, [pc, #208] @ 1a1370 <__cxa_atexit@plt+0x1953d0> │ │ │ │ @@ -414964,18 +414964,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ + tsteq pc, r4, lsr lr @ │ │ │ │ tsteq pc, r4, asr lr @ │ │ │ │ - tsteq pc, r4, ror lr @ │ │ │ │ - tsteq pc, r0, lsr pc @ │ │ │ │ - tsteq pc, r8, ror pc @ │ │ │ │ + tsteq pc, r0, lsl pc @ │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a13d0 <__cxa_atexit@plt+0x195430> │ │ │ │ @@ -414987,24 +414987,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsl #29 │ │ │ │ - @ instruction: 0x011faed4 │ │ │ │ - @ instruction: 0x010fddbc │ │ │ │ + tsteq pc, ip, ror #28 │ │ │ │ + @ instruction: 0x011faeb4 │ │ │ │ + @ instruction: 0x010fdd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a128c <__cxa_atexit@plt+0x1952ec> │ │ │ │ - smlabbeq pc, r4, sp, sp @ │ │ │ │ + tsteq pc, r4, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -415020,15 +415020,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a1460 <__cxa_atexit@plt+0x1954c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a0454 <__cxa_atexit@plt+0x1944b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -415066,16 +415066,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ - @ instruction: 0x010fdcb0 │ │ │ │ + @ instruction: 0x011faff8 │ │ │ │ + @ instruction: 0x010fdc90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a15a0 <__cxa_atexit@plt+0x195600> │ │ │ │ ldr lr, [pc, #124] @ 1a15bc <__cxa_atexit@plt+0x19561c> │ │ │ │ @@ -415108,24 +415108,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1a15cc <__cxa_atexit@plt+0x19562c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq pc, ip, lsl #25 │ │ │ │ - @ instruction: 0x011fac94 │ │ │ │ + tsteq pc, ip, ror #24 │ │ │ │ + tsteq pc, r4, ror ip @ │ │ │ │ @ instruction: 0xfff9bfc8 │ │ │ │ - tsteq pc, r0, lsr #20 │ │ │ │ + tsteq pc, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [pc, -r8] │ │ │ │ + @ instruction: 0x010fdbb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a1668 <__cxa_atexit@plt+0x1956c8> │ │ │ │ ldr r2, [pc, #136] @ 1a1690 <__cxa_atexit@plt+0x1956f0> │ │ │ │ @@ -415160,16 +415160,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a1694 <__cxa_atexit@plt+0x1956f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fabd4 │ │ │ │ - tsteq pc, ip, asr #22 │ │ │ │ + @ instruction: 0x011fabb4 │ │ │ │ + tsteq pc, ip, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -415180,15 +415180,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl fp @ │ │ │ │ + @ instruction: 0x011faaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415241,15 +415241,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq pc, r4, lsl #20 │ │ │ │ + smlatteq pc, r4, r9, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a1838 <__cxa_atexit@plt+0x195898> │ │ │ │ ldr r2, [pc, #76] @ 1a1844 <__cxa_atexit@plt+0x1958a4> │ │ │ │ @@ -415270,15 +415270,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011fa9d8 │ │ │ │ + @ instruction: 0x011fa9b8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a1870 <__cxa_atexit@plt+0x1958d0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415302,17 +415302,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a18cc <__cxa_atexit@plt+0x19592c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, lsl sl @ │ │ │ │ + @ instruction: 0x011fa9f4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlatteq pc, ip, r8, sp │ │ │ │ + smlabteq pc, ip, r8, sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1938 <__cxa_atexit@plt+0x195998> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -415333,17 +415333,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011fa8d4 │ │ │ │ + @ instruction: 0x011fa8b4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a1970 <__cxa_atexit@plt+0x1959d0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -415373,16 +415373,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011fa8d4 │ │ │ │ - ldrdeq sp, [pc, -r4] │ │ │ │ + @ instruction: 0x011fa8b4 │ │ │ │ + @ instruction: 0x010fd7b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1aa0 <__cxa_atexit@plt+0x195b00> │ │ │ │ ldr r2, [pc, #188] @ 1a1ac4 <__cxa_atexit@plt+0x195b24> │ │ │ │ ldr r1, [pc, #188] @ 1a1ac8 <__cxa_atexit@plt+0x195b28> │ │ │ │ @@ -415430,20 +415430,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, ip, asr #15 │ │ │ │ - tsteq pc, r8, lsl #14 │ │ │ │ + tsteq pc, ip, lsr #15 │ │ │ │ + smlatteq pc, r8, r6, sp │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - smlatteq pc, r0, r6, sp │ │ │ │ + smlabteq pc, r0, r6, sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -415476,15 +415476,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - tsteq pc, r8, asr r6 @ │ │ │ │ + tsteq pc, r8, lsr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1bdc <__cxa_atexit@plt+0x195c3c> │ │ │ │ ldr r1, [pc, #68] @ 1a1be4 <__cxa_atexit@plt+0x195c44> │ │ │ │ ldr r0, [pc, #68] @ 1a1be8 <__cxa_atexit@plt+0x195c48> │ │ │ │ @@ -415502,15 +415502,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r4, lsr r6 @ │ │ │ │ + tsteq pc, r4, lsl r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -415531,15 +415531,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r0, ror #10 │ │ │ │ + tsteq pc, r0, asr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a1cd0 <__cxa_atexit@plt+0x195d30> │ │ │ │ @@ -415568,17 +415568,17 @@ │ │ │ │ b 1a1ce0 <__cxa_atexit@plt+0x195d40> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq pc, r0, asr #10 │ │ │ │ + tsteq pc, r0, lsr #10 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - smlabteq pc, r0, r4, sp @ │ │ │ │ + smlatbeq pc, r0, r4, sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a1db8 <__cxa_atexit@plt+0x195e18> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -415630,20 +415630,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, r0, lsr #9 │ │ │ │ - @ instruction: 0x011fa4fc │ │ │ │ + tsteq pc, r0, lsl #9 │ │ │ │ + @ instruction: 0x011fa4dc │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq pc, r8, lsr #10 │ │ │ │ - smlabteq pc, r0, r3, sp @ │ │ │ │ + tsteq pc, r8, lsl #10 │ │ │ │ + smlatbeq pc, r0, r3, sp @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -415675,17 +415675,17 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq pc, ip, lsr r4 @ │ │ │ │ + tsteq pc, ip, lsl r4 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq pc, r8, lsl r3 @ │ │ │ │ + strdeq sp, [pc, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1f30 <__cxa_atexit@plt+0x195f90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -415720,18 +415720,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x011fa2fc │ │ │ │ + @ instruction: 0x011fa2dc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r0, ror #4 │ │ │ │ + tsteq pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a1f80 <__cxa_atexit@plt+0x195fe0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -415753,16 +415753,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #4 │ │ │ │ - strheq ip, [pc, -ip] │ │ │ │ + tsteq pc, r0, lsl #4 │ │ │ │ + swpeq ip, ip, [pc] @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a204c <__cxa_atexit@plt+0x1960ac> │ │ │ │ @@ -415788,15 +415788,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a208c <__cxa_atexit@plt+0x1960ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415819,16 +415819,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011fa1f4 │ │ │ │ - @ instruction: 0x010fbfb4 │ │ │ │ + @ instruction: 0x011fa1d4 │ │ │ │ + @ instruction: 0x010fbf94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a21a0 <__cxa_atexit@plt+0x196200> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -415877,17 +415877,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r4, ror #2 │ │ │ │ + tsteq pc, r4, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabteq pc, ip, lr, fp @ │ │ │ │ + smlatbeq pc, ip, lr, fp @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a2244 <__cxa_atexit@plt+0x1962a4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -415913,15 +415913,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrheq sl, [pc, -r0] │ │ │ │ + @ instruction: 0x011fa090 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415935,16 +415935,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, lsr #32 │ │ │ │ - smlatteq pc, r4, sp, fp │ │ │ │ + tsteq pc, r4 │ │ │ │ + smlabteq pc, r4, sp, fp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415974,15 +415974,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq pc, r0, ror lr @ │ │ │ │ + tsteq pc, r0, asr lr @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -416010,16 +416010,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ - smlatteq pc, ip, sp, ip │ │ │ │ + strdeq ip, [pc, -r0] │ │ │ │ + smlabteq pc, ip, sp, ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a248c <__cxa_atexit@plt+0x1964ec> │ │ │ │ ldr r7, [pc, #208] @ 1a24d0 <__cxa_atexit@plt+0x196530> │ │ │ │ @@ -416076,18 +416076,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tsteq pc, r4, lsl #26 │ │ │ │ tsteq pc, r4, lsr #26 │ │ │ │ - tsteq pc, r4, asr #26 │ │ │ │ - @ instruction: 0x011f9dd0 │ │ │ │ - tsteq pc, r8, lsl lr @ │ │ │ │ + @ instruction: 0x011f9db0 │ │ │ │ + @ instruction: 0x011f9df8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2530 <__cxa_atexit@plt+0x196590> │ │ │ │ @@ -416099,17 +416099,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsr #26 │ │ │ │ - tsteq pc, r4, ror sp @ │ │ │ │ - tsteq pc, r4, ror ip @ │ │ │ │ + tsteq pc, ip, lsl #26 │ │ │ │ + tsteq pc, r4, asr sp @ │ │ │ │ + tsteq pc, r4, asr ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a2630 <__cxa_atexit@plt+0x196690> │ │ │ │ ldr r3, [pc, #268] @ 1a2674 <__cxa_atexit@plt+0x1966d4> │ │ │ │ @@ -416182,19 +416182,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @ instruction: 0xffffef7c │ │ │ │ @ instruction: 0xfffff130 │ │ │ │ @ instruction: 0xfffff024 │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ - smlatbeq pc, r8, fp, ip @ │ │ │ │ - tsteq pc, ip, lsr ip @ │ │ │ │ - tsteq pc, r4, lsl #25 │ │ │ │ - tsteq pc, r4, lsr #22 │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ + smlabbeq pc, r8, fp, ip @ │ │ │ │ + tsteq pc, ip, lsl ip @ │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ + tsteq pc, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #212] @ 1a2788 <__cxa_atexit@plt+0x1967e8> │ │ │ │ ldr r8, [r1, #4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -416250,17 +416250,17 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ @ instruction: 0xffffeef0 │ │ │ │ - tsteq pc, ip, asr sl @ │ │ │ │ - tsteq pc, r8, lsl #22 │ │ │ │ - tsteq pc, r0, asr fp @ │ │ │ │ + tsteq pc, ip, lsr sl @ │ │ │ │ + tsteq pc, r8, ror #21 │ │ │ │ + tsteq pc, r0, lsr fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a27e4 <__cxa_atexit@plt+0x196844> │ │ │ │ @@ -416275,25 +416275,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a2804 <__cxa_atexit@plt+0x196864> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, ror sl @ │ │ │ │ - tsteq pc, r0, asr #21 │ │ │ │ + tsteq pc, r8, asr sl @ │ │ │ │ + tsteq pc, r0, lsr #21 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlabteq pc, r8, r9, ip @ │ │ │ │ + smlatbeq pc, r8, r9, ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a23ec <__cxa_atexit@plt+0x19644c> │ │ │ │ - smlabteq pc, r0, r9, ip @ │ │ │ │ + smlatbeq pc, r0, r9, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a28a0 <__cxa_atexit@plt+0x196900> │ │ │ │ ldr r2, [pc, #128] @ 1a28c8 <__cxa_atexit@plt+0x196928> │ │ │ │ @@ -416326,20 +416326,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a28cc <__cxa_atexit@plt+0x19692c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f9994 │ │ │ │ - tsteq pc, r4, asr #18 │ │ │ │ + tsteq pc, r4, ror r9 @ │ │ │ │ + tsteq pc, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq ip, [pc, -ip] │ │ │ │ + ldrdeq ip, [pc, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a2554 <__cxa_atexit@plt+0x1965b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -416377,17 +416377,17 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x011f9b90 │ │ │ │ - tsteq pc, ip, ror #16 │ │ │ │ - tsteq pc, r8, asr #16 │ │ │ │ + tsteq pc, r0, ror fp @ │ │ │ │ + tsteq pc, ip, asr #16 │ │ │ │ + tsteq pc, r8, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a2a2c <__cxa_atexit@plt+0x196a8c> │ │ │ │ ldr r2, [pc, #148] @ 1a2a54 <__cxa_atexit@plt+0x196ab4> │ │ │ │ @@ -416425,20 +416425,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a2a58 <__cxa_atexit@plt+0x196ab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl r8 @ │ │ │ │ - smlatbeq pc, r0, r7, ip @ │ │ │ │ + @ instruction: 0x011f97fc │ │ │ │ + smlabbeq pc, r0, r7, ip @ │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x011f9ad4 │ │ │ │ + @ instruction: 0x011f9ab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a2acc <__cxa_atexit@plt+0x196b2c> │ │ │ │ ldr r2, [pc, #92] @ 1a2ae8 <__cxa_atexit@plt+0x196b48> │ │ │ │ @@ -416462,17 +416462,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1a2af0 <__cxa_atexit@plt+0x196b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ + tsteq pc, r0, lsr r7 @ │ │ │ │ @ instruction: 0xfff9ab0c │ │ │ │ - strdeq fp, [pc, -r8] │ │ │ │ + ldrdeq fp, [pc, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416485,16 +416485,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr sl @ │ │ │ │ - tsteq pc, ip, lsl #12 │ │ │ │ + tsteq pc, r4, lsr sl @ │ │ │ │ + smlatteq pc, ip, r5, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ @@ -416512,15 +416512,15 @@ │ │ │ │ b 1a0228 <__cxa_atexit@plt+0x194288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - smlatbeq pc, r4, r5, ip @ │ │ │ │ + smlabbeq pc, r4, r5, ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416534,15 +416534,15 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrdeq ip, [pc, -r8] │ │ │ │ + @ instruction: 0x010fc5b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -416569,30 +416569,30 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlabbeq pc, r4, r5, ip @ │ │ │ │ + tsteq pc, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a2cc8 <__cxa_atexit@plt+0x196d28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a2cd0 <__cxa_atexit@plt+0x196d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 38f924 <__cxa_atexit@plt+0x383984> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #10 │ │ │ │ + tsteq pc, r4, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416605,15 +416605,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq pc, r0, lsr r4 @ │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -416703,23 +416703,23 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffc0958 │ │ │ │ - tsteq pc, r8, lsr #16 │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + tsteq pc, r8, lsl #16 │ │ │ │ + tsteq pc, r0, ror #13 │ │ │ │ @ instruction: 0xfffc0938 │ │ │ │ @ instruction: 0xfffc0968 │ │ │ │ - smlabbeq pc, r0, r7, fp @ │ │ │ │ - tsteq pc, r4, lsr #20 │ │ │ │ - smlatbeq pc, ip, r3, ip @ │ │ │ │ + tsteq pc, r0, ror #14 │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ + smlabbeq pc, ip, r3, ip @ │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - smlabbeq pc, ip, r2, ip @ │ │ │ │ + tsteq pc, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2f04 <__cxa_atexit@plt+0x196f64> │ │ │ │ @@ -416729,15 +416729,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq pc, r4, lsl #6 │ │ │ │ + smlatteq pc, r4, r2, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a2f78 <__cxa_atexit@plt+0x196fd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -416757,17 +416757,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011f9290 │ │ │ │ + tsteq pc, r0, ror r2 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlabbeq pc, ip, r2, ip @ │ │ │ │ + tsteq pc, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a2fb0 <__cxa_atexit@plt+0x197010> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -416797,16 +416797,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f9294 │ │ │ │ - @ instruction: 0x010fbb9c │ │ │ │ + tsteq pc, r4, ror r2 @ │ │ │ │ + tsteq pc, ip, ror fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a30ac <__cxa_atexit@plt+0x19710c> │ │ │ │ ldr r2, [pc, #136] @ 1a30d4 <__cxa_atexit@plt+0x197134> │ │ │ │ @@ -416841,16 +416841,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a30d8 <__cxa_atexit@plt+0x197138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f9190 │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ + tsteq pc, r0, ror r1 @ │ │ │ │ + smlatteq pc, r0, sl, fp │ │ │ │ @ instruction: 0xfffe01cc │ │ │ │ @ instruction: 0xfffe08e4 │ │ │ │ @ instruction: 0xfffe038c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -416871,15 +416871,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq r9, [pc, -r0] │ │ │ │ + ldrheq r9, [pc, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -416900,15 +416900,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, lsl #20 │ │ │ │ + smlatteq pc, r4, r9, fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3234 <__cxa_atexit@plt+0x197294> │ │ │ │ @@ -416937,17 +416937,17 @@ │ │ │ │ b 1a3244 <__cxa_atexit@plt+0x1972a4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0x011f8fdc │ │ │ │ + @ instruction: 0x011f8fbc │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, r4, ror #18 │ │ │ │ + tsteq pc, r4, asr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3310 <__cxa_atexit@plt+0x197370> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -416998,21 +416998,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq pc, r4, lsl #30 │ │ │ │ - tsteq pc, r8, asr #30 │ │ │ │ - tsteq pc, r4, lsr #31 │ │ │ │ + smlatteq pc, r4, lr, fp │ │ │ │ + tsteq pc, r8, lsr #30 │ │ │ │ + tsteq pc, r4, lsl #31 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x011f8fd0 │ │ │ │ - @ instruction: 0x010fbeb8 │ │ │ │ + @ instruction: 0x011f8fb0 │ │ │ │ + @ instruction: 0x010fbe98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -417042,15 +417042,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq pc, r0, ror #29 │ │ │ │ + tsteq pc, r0, asr #29 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3460 <__cxa_atexit@plt+0x1974c0> │ │ │ │ @@ -417072,15 +417072,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011f8db0 │ │ │ │ + @ instruction: 0x011f8d90 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a3498 <__cxa_atexit@plt+0x1974f8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -417104,17 +417104,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a34f4 <__cxa_atexit@plt+0x197554> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, ip, ror #27 │ │ │ │ + tsteq pc, ip, asr #27 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq pc, r0, lsr #26 │ │ │ │ + tsteq pc, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a355c <__cxa_atexit@plt+0x1975bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -417134,17 +417134,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, ip, lsr #25 │ │ │ │ + tsteq pc, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatbeq pc, r8, ip, fp @ │ │ │ │ + smlabbeq pc, r8, ip, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a3594 <__cxa_atexit@plt+0x1975f4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -417166,16 +417166,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #24 │ │ │ │ - smlatbeq pc, r8, sl, sl @ │ │ │ │ + tsteq pc, ip, ror #23 │ │ │ │ + smlabbeq pc, r8, sl, sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3660 <__cxa_atexit@plt+0x1976c0> │ │ │ │ @@ -417201,15 +417201,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r4, lsr #20 │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a36a0 <__cxa_atexit@plt+0x197700> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -417232,16 +417232,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, ror #23 │ │ │ │ - smlatbeq pc, r0, r9, sl @ │ │ │ │ + tsteq pc, r0, asr #23 │ │ │ │ + smlabbeq pc, r0, r9, sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a37b4 <__cxa_atexit@plt+0x197814> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -417290,17 +417290,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r0, asr fp @ │ │ │ │ + tsteq pc, r0, lsr fp @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x010fa8b8 │ │ │ │ + @ instruction: 0x010fa898 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a3858 <__cxa_atexit@plt+0x1978b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -417326,15 +417326,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f8a9c │ │ │ │ + tsteq pc, ip, ror sl @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417348,16 +417348,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, lsl sl @ │ │ │ │ - ldrdeq sl, [pc, -r0] │ │ │ │ + @ instruction: 0x011f89f0 │ │ │ │ + @ instruction: 0x010fa7b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417422,16 +417422,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq pc, r4, asr r8 @ │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ + tsteq pc, r4, lsr r8 @ │ │ │ │ + tsteq pc, r0, lsl r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a3a9c <__cxa_atexit@plt+0x197afc> │ │ │ │ ldr r7, [pc, #208] @ 1a3ae0 <__cxa_atexit@plt+0x197b40> │ │ │ │ @@ -417488,18 +417488,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - tsteq pc, r8, ror #14 │ │ │ │ - @ instruction: 0x010fb790 │ │ │ │ - tsteq pc, r0, asr #15 │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ + tsteq pc, r8, asr #14 │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ + tsteq pc, r0, lsr #15 │ │ │ │ + tsteq pc, r8, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3b40 <__cxa_atexit@plt+0x197ba0> │ │ │ │ @@ -417511,40 +417511,40 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsl r7 @ │ │ │ │ - tsteq pc, r4, ror #14 │ │ │ │ - ldrdeq fp, [pc, -r8] │ │ │ │ + @ instruction: 0x011f86fc │ │ │ │ + tsteq pc, r4, asr #14 │ │ │ │ + @ instruction: 0x010fb6b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a39fc <__cxa_atexit@plt+0x197a5c> │ │ │ │ - @ instruction: 0x010fb694 │ │ │ │ + tsteq pc, r4, ror r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3ba4 <__cxa_atexit@plt+0x197c04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a3bac <__cxa_atexit@plt+0x197c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1a2d8c <__cxa_atexit@plt+0x196dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ + tsteq pc, r8, lsr #12 │ │ │ │ + mrseq fp, CPSR │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 183a98 <__cxa_atexit@plt+0x177af8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -417582,31 +417582,31 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x011f88bc │ │ │ │ - smlatteq pc, ip, r5, fp │ │ │ │ + @ instruction: 0x011f889c │ │ │ │ + smlabteq pc, ip, r5, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3ca0 <__cxa_atexit@plt+0x197d00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a3ca8 <__cxa_atexit@plt+0x197d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fe588 <__cxa_atexit@plt+0x3f25e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #10 │ │ │ │ + tsteq pc, ip, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417619,15 +417619,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq pc, r4, lsl r0 @ │ │ │ │ + strdeq sl, [pc, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3d68 <__cxa_atexit@plt+0x197dc8> │ │ │ │ @@ -417650,27 +417650,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x011f8494 │ │ │ │ - @ instruction: 0x010faf98 │ │ │ │ + tsteq pc, r4, ror r4 @ │ │ │ │ + tsteq pc, r8, ror pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1a3da8 <__cxa_atexit@plt+0x197e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18ba54 <__cxa_atexit@plt+0x17fab4> │ │ │ │ - tsteq pc, r8, lsr r4 @ │ │ │ │ + tsteq pc, r8, lsl r4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -417707,17 +417707,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a3e5c <__cxa_atexit@plt+0x197ebc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffa89c8 │ │ │ │ - tsteq pc, ip, ror r7 @ │ │ │ │ - tsteq pc, ip, lsl r4 @ │ │ │ │ - strdeq fp, [pc, -r8] │ │ │ │ + tsteq pc, ip, asr r7 @ │ │ │ │ + strdeq fp, [pc, -ip] │ │ │ │ + ldrdeq fp, [pc, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3ebc <__cxa_atexit@plt+0x197f1c> │ │ │ │ ldr r3, [pc, #64] @ 1a3ec4 <__cxa_atexit@plt+0x197f24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -417734,17 +417734,17 @@ │ │ │ │ b 1a41a4 <__cxa_atexit@plt+0x198204> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r4, asr #6 │ │ │ │ + tsteq pc, r4, lsr #6 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlabbeq pc, ip, r3, fp @ │ │ │ │ + tsteq pc, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a3ef0 <__cxa_atexit@plt+0x197f50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a41a4 <__cxa_atexit@plt+0x198204> │ │ │ │ @@ -417773,16 +417773,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, asr r3 @ │ │ │ │ - tsteq pc, ip, ror ip @ │ │ │ │ + tsteq pc, r4, lsr r3 @ │ │ │ │ + tsteq pc, ip, asr ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3fe8 <__cxa_atexit@plt+0x198048> │ │ │ │ ldr r2, [pc, #132] @ 1a4010 <__cxa_atexit@plt+0x198070> │ │ │ │ @@ -417816,16 +417816,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a4014 <__cxa_atexit@plt+0x198074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ - smlatteq pc, r4, fp, sl │ │ │ │ + tsteq pc, r0, lsr r2 @ │ │ │ │ + smlabteq pc, r4, fp, sl @ │ │ │ │ @ instruction: 0xfffe1430 │ │ │ │ @ instruction: 0xfffe1a9c │ │ │ │ @ instruction: 0xfffe1688 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -417846,15 +417846,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011f8194 │ │ │ │ + tsteq pc, r4, ror r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -417875,15 +417875,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlatteq pc, r8, sl, sl │ │ │ │ + smlabteq pc, r8, sl, sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a416c <__cxa_atexit@plt+0x1981cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -417911,17 +417911,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq pc, r4, lsr #1 │ │ │ │ + tsteq pc, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ + tsteq pc, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a4240 <__cxa_atexit@plt+0x1982a0> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -417970,21 +417970,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ - tsteq pc, r8, lsl r0 @ │ │ │ │ - tsteq pc, r4, ror r0 @ │ │ │ │ + strdeq sl, [pc, -r8] │ │ │ │ + @ instruction: 0x011f7ff8 │ │ │ │ + tsteq pc, r4, asr r0 @ │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq pc, r0, lsr #1 │ │ │ │ - smlabteq pc, ip, pc, sl @ │ │ │ │ + tsteq pc, r0, lsl #1 │ │ │ │ + smlatbeq pc, ip, pc, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -418011,17 +418011,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0x011f7fbc │ │ │ │ + @ instruction: 0x011f7f9c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq pc, r8, lsr pc @ │ │ │ │ + tsteq pc, r8, lsl pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a4384 <__cxa_atexit@plt+0x1983e4> │ │ │ │ ldr r2, [pc, #72] @ 1a4390 <__cxa_atexit@plt+0x1983f0> │ │ │ │ @@ -418041,17 +418041,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r8, lsl #29 │ │ │ │ + tsteq pc, r8, ror #28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabteq pc, r0, lr, sl @ │ │ │ │ + smlatbeq pc, r0, lr, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a43bc <__cxa_atexit@plt+0x19841c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a41a4 <__cxa_atexit@plt+0x198204> │ │ │ │ @@ -418085,15 +418085,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011f7ddc │ │ │ │ + @ instruction: 0x011f7dbc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a446c <__cxa_atexit@plt+0x1984cc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -418117,15 +418117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a44c8 <__cxa_atexit@plt+0x198528> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, lsl lr @ │ │ │ │ + @ instruction: 0x011f7df8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a4500 <__cxa_atexit@plt+0x198560> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -418134,16 +418134,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #25 │ │ │ │ - smlabbeq pc, r8, fp, r9 @ │ │ │ │ + tsteq pc, ip, asr #25 │ │ │ │ + tsteq pc, r8, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a4580 <__cxa_atexit@plt+0x1985e0> │ │ │ │ @@ -418169,15 +418169,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r4, lsl #22 │ │ │ │ + smlatteq pc, r4, sl, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a45c0 <__cxa_atexit@plt+0x198620> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -418200,16 +418200,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - smlabbeq pc, r0, sl, r9 @ │ │ │ │ + tsteq pc, r0, lsr #25 │ │ │ │ + tsteq pc, r0, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a46d4 <__cxa_atexit@plt+0x198734> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -418258,17 +418258,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r0, lsr ip @ │ │ │ │ + tsteq pc, r0, lsl ip @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x010f9998 │ │ │ │ + tsteq pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a4778 <__cxa_atexit@plt+0x1987d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -418294,15 +418294,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, ror fp @ │ │ │ │ + tsteq pc, ip, asr fp @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418316,16 +418316,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f7af0 │ │ │ │ - @ instruction: 0x010f98b0 │ │ │ │ + @ instruction: 0x011f7ad0 │ │ │ │ + @ instruction: 0x010f9890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418388,16 +418388,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - smlabbeq pc, r0, r9, sl @ │ │ │ │ - tsteq pc, ip, asr r9 @ │ │ │ │ + tsteq pc, r0, ror #18 │ │ │ │ + tsteq pc, ip, lsr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a49b4 <__cxa_atexit@plt+0x198a14> │ │ │ │ ldr r7, [pc, #208] @ 1a49f8 <__cxa_atexit@plt+0x198a58> │ │ │ │ @@ -418454,18 +418454,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0x010fa894 │ │ │ │ - @ instruction: 0x010fa8bc │ │ │ │ - tsteq pc, r8, lsr #17 │ │ │ │ - @ instruction: 0x011f78f0 │ │ │ │ + tsteq pc, r4, ror r8 @ │ │ │ │ + @ instruction: 0x010fa89c │ │ │ │ + tsteq pc, r8, lsl #17 │ │ │ │ + @ instruction: 0x011f78d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a4a58 <__cxa_atexit@plt+0x198ab8> │ │ │ │ @@ -418477,33 +418477,33 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ + tsteq pc, r4, ror #15 │ │ │ │ + tsteq pc, ip, lsr #16 │ │ │ │ tsteq pc, r4, lsl #16 │ │ │ │ - tsteq pc, ip, asr #16 │ │ │ │ - tsteq pc, r4, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a4aa0 <__cxa_atexit@plt+0x198b00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a4aa8 <__cxa_atexit@plt+0x198b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 455f04 <__cxa_atexit@plt+0x449f64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #14 │ │ │ │ - smlatteq pc, r0, r7, sl │ │ │ │ + tsteq pc, ip, lsr #14 │ │ │ │ + smlabteq pc, r0, r7, sl @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418516,15 +418516,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x010fa798 │ │ │ │ + tsteq pc, r8, ror r7 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -418606,21 +418606,21 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffbeb88 │ │ │ │ - tsteq pc, ip, lsr #18 │ │ │ │ + tsteq pc, ip, lsl #18 │ │ │ │ @ instruction: 0xfffbeb68 │ │ │ │ @ instruction: 0xfffbeb98 │ │ │ │ - tsteq pc, r8, ror #24 │ │ │ │ - smlabbeq pc, ip, r6, sl @ │ │ │ │ + tsteq pc, r8, asr #24 │ │ │ │ + tsteq pc, ip, ror #12 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq pc, ip, lsl r6 @ │ │ │ │ + strdeq sl, [pc, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a4cb8 <__cxa_atexit@plt+0x198d18> │ │ │ │ @@ -418658,15 +418658,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r8, ror #9 │ │ │ │ + tsteq pc, r8, asr #9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a4d60 <__cxa_atexit@plt+0x198dc0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -418690,17 +418690,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a4dbc <__cxa_atexit@plt+0x198e1c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, lsr #10 │ │ │ │ + tsteq pc, r4, lsl #10 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq pc, ip, lsr lr @ │ │ │ │ + tsteq pc, ip, lsl lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a4e28 <__cxa_atexit@plt+0x198e88> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -418721,17 +418721,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r4, ror #7 │ │ │ │ + tsteq pc, r4, asr #7 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlabteq pc, r0, sp, r9 @ │ │ │ │ + smlatbeq pc, r0, sp, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a4e60 <__cxa_atexit@plt+0x198ec0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -418761,16 +418761,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, ror #7 │ │ │ │ - tsteq pc, r4, lsr #26 │ │ │ │ + tsteq pc, r4, asr #7 │ │ │ │ + tsteq pc, r4, lsl #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a4f64 <__cxa_atexit@plt+0x198fc4> │ │ │ │ ldr r2, [pc, #144] @ 1a4f8c <__cxa_atexit@plt+0x198fec> │ │ │ │ @@ -418807,16 +418807,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a4f90 <__cxa_atexit@plt+0x198ff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f72dc │ │ │ │ - smlabbeq pc, r0, ip, r9 @ │ │ │ │ + @ instruction: 0x011f72bc │ │ │ │ + tsteq pc, r0, ror #24 │ │ │ │ @ instruction: 0xfffe1440 │ │ │ │ @ instruction: 0xfffe19b4 │ │ │ │ @ instruction: 0xfffe1558 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -418837,15 +418837,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x011f71f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -418866,15 +418866,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlabbeq pc, r4, fp, r9 @ │ │ │ │ + tsteq pc, r4, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a50ec <__cxa_atexit@plt+0x19914c> │ │ │ │ @@ -418903,17 +418903,17 @@ │ │ │ │ b 1a50fc <__cxa_atexit@plt+0x19915c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq pc, r4, lsr #2 │ │ │ │ + tsteq pc, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlatteq pc, r4, sl, r9 │ │ │ │ + smlabteq pc, r4, sl, r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a51d8 <__cxa_atexit@plt+0x199238> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -418966,20 +418966,20 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq pc, r0, lsl #1 │ │ │ │ - ldrsbeq r7, [pc, -ip] │ │ │ │ + tsteq pc, r0, rrx │ │ │ │ + ldrheq r7, [pc, -ip] │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq pc, r8, lsl #2 │ │ │ │ - smlatteq pc, r0, r9, r9 │ │ │ │ + tsteq pc, r8, ror #1 │ │ │ │ + smlabteq pc, r0, r9, r9 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -419013,17 +419013,17 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq pc, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x011f6ff4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq pc, r0, lsr r9 @ │ │ │ │ + tsteq pc, r0, lsl r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a535c <__cxa_atexit@plt+0x1993bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -419059,18 +419059,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0x011f6ed0 │ │ │ │ + @ instruction: 0x011f6eb0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r4, ror r8 @ │ │ │ │ + tsteq pc, r4, asr r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a53ac <__cxa_atexit@plt+0x19940c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -419092,16 +419092,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f6df4 │ │ │ │ - @ instruction: 0x010f8c90 │ │ │ │ + @ instruction: 0x011f6dd4 │ │ │ │ + tsteq pc, r0, ror ip @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a5478 <__cxa_atexit@plt+0x1994d8> │ │ │ │ @@ -419127,15 +419127,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, ip, lsl #24 │ │ │ │ + smlatteq pc, ip, fp, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a54b8 <__cxa_atexit@plt+0x199518> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -419158,16 +419158,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, asr #27 │ │ │ │ - smlabbeq pc, r8, fp, r8 @ │ │ │ │ + tsteq pc, r8, lsr #27 │ │ │ │ + tsteq pc, r8, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a55cc <__cxa_atexit@plt+0x19962c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -419216,17 +419216,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ + tsteq pc, r8, lsl sp @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlatbeq pc, r0, sl, r8 @ │ │ │ │ + smlabbeq pc, r0, sl, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a5670 <__cxa_atexit@plt+0x1996d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -419252,15 +419252,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, lsl #25 │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419274,16 +419274,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f6bf8 │ │ │ │ - @ instruction: 0x010f89b8 │ │ │ │ + @ instruction: 0x011f6bd8 │ │ │ │ + @ instruction: 0x010f8998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419348,16 +419348,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - ldrdeq r9, [pc, -r8] │ │ │ │ - @ instruction: 0x010f9ab4 │ │ │ │ + @ instruction: 0x010f9ab8 │ │ │ │ + @ instruction: 0x010f9a94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a58b4 <__cxa_atexit@plt+0x199914> │ │ │ │ ldr r7, [pc, #208] @ 1a58f8 <__cxa_atexit@plt+0x199958> │ │ │ │ @@ -419414,18 +419414,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - smlatteq pc, ip, r9, r9 │ │ │ │ - tsteq pc, r4, lsl sl @ │ │ │ │ - tsteq pc, r8, lsr #19 │ │ │ │ - @ instruction: 0x011f69f0 │ │ │ │ + smlabteq pc, ip, r9, r9 @ │ │ │ │ + strdeq r9, [pc, -r4] │ │ │ │ + tsteq pc, r8, lsl #19 │ │ │ │ + @ instruction: 0x011f69d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a5958 <__cxa_atexit@plt+0x1999b8> │ │ │ │ @@ -419437,41 +419437,41 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, lsl #18 │ │ │ │ - tsteq pc, ip, asr #18 │ │ │ │ - tsteq pc, ip, asr r9 @ │ │ │ │ + tsteq pc, r4, ror #17 │ │ │ │ + tsteq pc, ip, lsr #18 │ │ │ │ + tsteq pc, ip, lsr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 1a5814 <__cxa_atexit@plt+0x199874> │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ + tsteq pc, r0, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a59c0 <__cxa_atexit@plt+0x199a20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a59c8 <__cxa_atexit@plt+0x199a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a4b68 <__cxa_atexit@plt+0x198bc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #16 │ │ │ │ - tsteq pc, r4, lsr r2 @ │ │ │ │ + tsteq pc, r8, lsl #16 │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 186a1c <__cxa_atexit@plt+0x17aa7c> │ │ │ │ @@ -419510,33 +419510,33 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011f6a94 │ │ │ │ - tsteq pc, r8, ror #16 │ │ │ │ - tsteq pc, r8, asr r8 @ │ │ │ │ + tsteq pc, r4, ror sl @ │ │ │ │ + tsteq pc, r8, asr #16 │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5ac4 <__cxa_atexit@plt+0x199b24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a5acc <__cxa_atexit@plt+0x199b2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4900d4 <__cxa_atexit@plt+0x484134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #14 │ │ │ │ - tsteq pc, r4, lsl r8 @ │ │ │ │ + tsteq pc, r8, lsl #14 │ │ │ │ + strdeq r9, [pc, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419569,16 +419569,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a5b74 <__cxa_atexit@plt+0x199bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x010f9794 │ │ │ │ - smlabbeq pc, ip, r7, r9 @ │ │ │ │ + tsteq pc, r4, ror r7 @ │ │ │ │ + tsteq pc, ip, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5bdc <__cxa_atexit@plt+0x199c3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -419598,17 +419598,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, ip, lsr #12 │ │ │ │ + tsteq pc, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq pc, r4, lsl r7 @ │ │ │ │ + strdeq r9, [pc, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a5c14 <__cxa_atexit@plt+0x199c74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -419638,16 +419638,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, lsr r6 @ │ │ │ │ - smlabbeq pc, r4, pc, r8 @ │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ + tsteq pc, r4, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a5d14 <__cxa_atexit@plt+0x199d74> │ │ │ │ ldr r2, [pc, #140] @ 1a5d3c <__cxa_atexit@plt+0x199d9c> │ │ │ │ @@ -419683,16 +419683,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a5d40 <__cxa_atexit@plt+0x199da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr #10 │ │ │ │ - smlatteq pc, r4, lr, r8 │ │ │ │ + tsteq pc, ip, lsl #10 │ │ │ │ + smlabteq pc, r4, lr, r8 @ │ │ │ │ @ instruction: 0xfffe13d4 │ │ │ │ @ instruction: 0xfffe1940 │ │ │ │ @ instruction: 0xfffe14e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -419713,15 +419713,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ + tsteq pc, r8, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -419742,15 +419742,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlatteq pc, r8, sp, r8 │ │ │ │ + smlabteq pc, r8, sp, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a5e9c <__cxa_atexit@plt+0x199efc> │ │ │ │ @@ -419779,17 +419779,17 @@ │ │ │ │ b 1a5eac <__cxa_atexit@plt+0x199f0c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq pc, r4, ror r3 @ │ │ │ │ + tsteq pc, r4, asr r3 @ │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, r8, asr #26 │ │ │ │ + tsteq pc, r8, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5f78 <__cxa_atexit@plt+0x199fd8> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -419840,21 +419840,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabbeq pc, r8, r3, r9 @ │ │ │ │ - tsteq pc, r0, ror #5 │ │ │ │ - tsteq pc, ip, lsr r3 @ │ │ │ │ + tsteq pc, r8, ror #6 │ │ │ │ + tsteq pc, r0, asr #5 │ │ │ │ + tsteq pc, ip, lsl r3 @ │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq pc, r8, ror #6 │ │ │ │ - tsteq pc, ip, lsr r3 @ │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ + tsteq pc, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -419884,15 +419884,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq pc, r8, ror r2 @ │ │ │ │ + tsteq pc, r8, asr r2 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a60c8 <__cxa_atexit@plt+0x19a128> │ │ │ │ @@ -419914,15 +419914,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r8, asr #2 │ │ │ │ + tsteq pc, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a6100 <__cxa_atexit@plt+0x19a160> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -419946,17 +419946,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a615c <__cxa_atexit@plt+0x19a1bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, lsl #3 │ │ │ │ + tsteq pc, r4, ror #2 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlatbeq pc, r4, r1, r9 @ │ │ │ │ + smlabbeq pc, r4, r1, r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a61c4 <__cxa_atexit@plt+0x19a224> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -419976,17 +419976,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r4, asr #32 │ │ │ │ + tsteq pc, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq pc, ip, lsr #2 │ │ │ │ + tsteq pc, ip, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a61fc <__cxa_atexit@plt+0x19a25c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -420008,16 +420008,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #31 │ │ │ │ - tsteq pc, r0, asr #28 │ │ │ │ + tsteq pc, r4, lsl #31 │ │ │ │ + tsteq pc, r0, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a62c8 <__cxa_atexit@plt+0x19a328> │ │ │ │ @@ -420043,15 +420043,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010f7dbc │ │ │ │ + @ instruction: 0x010f7d9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a6308 <__cxa_atexit@plt+0x19a368> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420074,16 +420074,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, ror pc @ │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ + tsteq pc, r8, asr pc @ │ │ │ │ + tsteq pc, r8, lsl sp @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a641c <__cxa_atexit@plt+0x19a47c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -420132,17 +420132,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r8, ror #29 │ │ │ │ + tsteq pc, r8, asr #29 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, r0, asr ip @ │ │ │ │ + tsteq pc, r0, lsr ip @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a64c0 <__cxa_atexit@plt+0x19a520> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -420168,15 +420168,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, lsr lr @ │ │ │ │ + tsteq pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420190,16 +420190,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, lsr #27 │ │ │ │ - tsteq pc, r8, ror #22 │ │ │ │ + tsteq pc, r8, lsl #27 │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420264,16 +420264,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - ldrdeq r8, [pc, -r8] │ │ │ │ - @ instruction: 0x010f8cb4 │ │ │ │ + @ instruction: 0x010f8cb8 │ │ │ │ + @ instruction: 0x010f8c94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a6704 <__cxa_atexit@plt+0x19a764> │ │ │ │ ldr r7, [pc, #208] @ 1a6748 <__cxa_atexit@plt+0x19a7a8> │ │ │ │ @@ -420330,18 +420330,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - smlatteq pc, ip, fp, r8 │ │ │ │ - tsteq pc, r4, lsl ip @ │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ - tsteq pc, r0, lsr #23 │ │ │ │ + smlabteq pc, ip, fp, r8 @ │ │ │ │ + strdeq r8, [pc, -r4] │ │ │ │ + tsteq pc, r8, lsr fp @ │ │ │ │ + tsteq pc, r0, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a67a8 <__cxa_atexit@plt+0x19a808> │ │ │ │ @@ -420353,24 +420353,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f5ab4 │ │ │ │ - @ instruction: 0x011f5afc │ │ │ │ - tsteq pc, ip, asr fp @ │ │ │ │ + @ instruction: 0x011f5a94 │ │ │ │ + @ instruction: 0x011f5adc │ │ │ │ + tsteq pc, ip, lsr fp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a6664 <__cxa_atexit@plt+0x19a6c4> │ │ │ │ - tsteq pc, r8, lsl fp @ │ │ │ │ + strdeq r8, [pc, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -420386,16 +420386,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a6838 <__cxa_atexit@plt+0x19a898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ - ldrdeq r8, [pc, -r0] │ │ │ │ - ldrdeq r8, [pc, -r8] │ │ │ │ + @ instruction: 0x010f8ab0 │ │ │ │ + @ instruction: 0x010f83b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 187758 <__cxa_atexit@plt+0x17b7b8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -420433,16 +420433,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq pc, ip, lsr ip @ │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ + tsteq pc, ip, lsl ip @ │ │ │ │ + tsteq pc, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a696c <__cxa_atexit@plt+0x19a9cc> │ │ │ │ ldr r3, [pc, #120] @ 1a6994 <__cxa_atexit@plt+0x19a9f4> │ │ │ │ @@ -420474,16 +420474,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabteq pc, r8, r9, r8 @ │ │ │ │ - tsteq pc, ip, lsr fp @ │ │ │ │ + smlatbeq pc, r8, r9, r8 @ │ │ │ │ + tsteq pc, ip, lsl fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a69e0 <__cxa_atexit@plt+0x19aa40> │ │ │ │ @@ -420495,18 +420495,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f5ab8 │ │ │ │ + @ instruction: 0x011f5a98 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1a6ddc <__cxa_atexit@plt+0x19ae3c> │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + smlatteq pc, r0, r6, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -420554,16 +420554,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - smlabbeq pc, r4, r8, r8 @ │ │ │ │ - tsteq pc, r0, lsr #12 │ │ │ │ + tsteq pc, r4, ror #16 │ │ │ │ + tsteq pc, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1a6b68 <__cxa_atexit@plt+0x19abc8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -420591,16 +420591,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatteq pc, ip, r7, r8 │ │ │ │ - smlabbeq pc, ip, r5, r7 @ │ │ │ │ + smlabteq pc, ip, r7, r8 @ │ │ │ │ + tsteq pc, ip, ror #10 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -420613,15 +420613,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a6bc4 <__cxa_atexit@plt+0x19ac24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, ip, r7, r8 @ │ │ │ │ + tsteq pc, ip, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a6c9c <__cxa_atexit@plt+0x19acfc> │ │ │ │ @@ -420672,15 +420672,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq pc, r8, asr #11 │ │ │ │ + tsteq pc, r8, lsr #11 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 1a6d48 <__cxa_atexit@plt+0x19ada8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -420711,15 +420711,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a6d4c <__cxa_atexit@plt+0x19adac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq pc, r8, lsl #10 │ │ │ │ + tsteq pc, r8, ror #9 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ @@ -420740,18 +420740,18 @@ │ │ │ │ strb r1, [r2, #4]! │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r7, [r2, #2] │ │ │ │ ldr r7, [pc, #8] @ 1a6dc0 <__cxa_atexit@plt+0x19ae20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq pc, r8, lsl #9 │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq pc, ip, lsr #6 │ │ │ │ + tsteq pc, ip, lsl #6 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -420761,15 +420761,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1a6e18 <__cxa_atexit@plt+0x19ae78> │ │ │ │ ldr r7, [pc, #12] @ 1a6e14 <__cxa_atexit@plt+0x19ae74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr r5 @ │ │ │ │ + tsteq pc, r4, lsl r5 @ │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1a7014 <__cxa_atexit@plt+0x19b074> │ │ │ │ ldr r9, [pc, #488] @ 1a7018 <__cxa_atexit@plt+0x19b078> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -420894,20 +420894,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011f53d4 │ │ │ │ + @ instruction: 0x011f53b4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0x011f5394 │ │ │ │ - smlabteq pc, r0, r0, r7 @ │ │ │ │ + tsteq pc, r4, ror r3 @ │ │ │ │ + smlatbeq pc, r0, r0, r7 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a70a0 <__cxa_atexit@plt+0x19b100> │ │ │ │ @@ -420931,17 +420931,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1a70c0 <__cxa_atexit@plt+0x19b120> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - tsteq pc, r4, asr #4 │ │ │ │ + tsteq pc, r4, lsr #4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 1a7120 <__cxa_atexit@plt+0x19b180> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -420957,22 +420957,22 @@ │ │ │ │ beq 1a7118 <__cxa_atexit@plt+0x19b178> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1a6e18 <__cxa_atexit@plt+0x19ae78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ + @ instruction: 0x010f6fb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a6e18 <__cxa_atexit@plt+0x19ae78> │ │ │ │ - @ instruction: 0x010f6fbc │ │ │ │ + @ instruction: 0x010f6f9c │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -420996,15 +420996,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq pc, ip, lsr pc @ │ │ │ │ + tsteq pc, ip, lsl pc @ │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1a7210 <__cxa_atexit@plt+0x19b270> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -421017,15 +421017,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1a6e18 <__cxa_atexit@plt+0x19ae78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq pc, r8, lr, r6 │ │ │ │ + smlabteq pc, r8, lr, r6 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a6e18 <__cxa_atexit@plt+0x19ae78> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -421048,15 +421048,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1a7294 <__cxa_atexit@plt+0x19b2f4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, ip, asr #32 │ │ │ │ + tsteq pc, ip, lsr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a72f8 <__cxa_atexit@plt+0x19b358> │ │ │ │ @@ -421078,15 +421078,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r8, lsl pc @ │ │ │ │ + @ instruction: 0x011f4ef8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a7330 <__cxa_atexit@plt+0x19b390> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -421110,15 +421110,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a738c <__cxa_atexit@plt+0x19b3ec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, asr pc @ │ │ │ │ + tsteq pc, r4, lsr pc @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a73c8 <__cxa_atexit@plt+0x19b428> │ │ │ │ ldr r2, [pc, #36] @ 1a73d0 <__cxa_atexit@plt+0x19b430> │ │ │ │ @@ -421128,17 +421128,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f7f90 │ │ │ │ - tsteq pc, r4, lsr #28 │ │ │ │ - tsteq pc, r8, ror #30 │ │ │ │ + tsteq pc, r0, ror pc @ │ │ │ │ + tsteq pc, r4, lsl #28 │ │ │ │ + tsteq pc, r8, asr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a744c <__cxa_atexit@plt+0x19b4ac> │ │ │ │ @@ -421164,27 +421164,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatteq pc, r4, lr, r7 │ │ │ │ + smlabteq pc, r4, lr, r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a748c <__cxa_atexit@plt+0x19b4ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatbeq pc, ip, lr, r7 @ │ │ │ │ + smlabbeq pc, ip, lr, r7 @ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1a7504 <__cxa_atexit@plt+0x19b564> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -421206,16 +421206,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq pc, ip, asr #28 │ │ │ │ - tsteq pc, r0, lsr lr @ │ │ │ │ + tsteq pc, ip, lsr #28 │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421226,16 +421226,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a7558 <__cxa_atexit@plt+0x19b5b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ - smlatteq pc, r4, sp, r7 │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ + smlabteq pc, r4, sp, r7 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a7638 <__cxa_atexit@plt+0x19b698> │ │ │ │ ldr r2, [pc, #216] @ 1a7658 <__cxa_atexit@plt+0x19b6b8> │ │ │ │ @@ -421292,17 +421292,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq pc, r0, ror #25 │ │ │ │ + tsteq pc, r0, asr #25 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r7, [pc, -ip] │ │ │ │ + @ instruction: 0x010f7cbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a76fc <__cxa_atexit@plt+0x19b75c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -421336,17 +421336,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq pc, r4, lsl #24 │ │ │ │ + tsteq pc, r4, ror #23 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r4, lsr #24 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1a778c <__cxa_atexit@plt+0x19b7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -421368,16 +421368,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabteq pc, r4, fp, r7 @ │ │ │ │ - smlatbeq pc, r8, fp, r7 @ │ │ │ │ + smlatbeq pc, r4, fp, r7 @ │ │ │ │ + smlabbeq pc, r8, fp, r7 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421388,16 +421388,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a77e0 <__cxa_atexit@plt+0x19b840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ - tsteq pc, ip, asr fp @ │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ + tsteq pc, ip, lsr fp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a788c <__cxa_atexit@plt+0x19b8ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -421452,17 +421452,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x010f7ab0 │ │ │ │ - @ instruction: 0x011f49d0 │ │ │ │ - tsteq pc, r8, lsl sl @ │ │ │ │ + @ instruction: 0x010f7a90 │ │ │ │ + @ instruction: 0x011f49b0 │ │ │ │ + @ instruction: 0x011f49f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -421478,20 +421478,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a7950 <__cxa_atexit@plt+0x19b9b0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsr #18 │ │ │ │ - tsteq pc, r4, ror r9 @ │ │ │ │ + tsteq pc, ip, lsl #18 │ │ │ │ + tsteq pc, r4, asr r9 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1a7d40 <__cxa_atexit@plt+0x19bda0> │ │ │ │ - @ instruction: 0x010f679c │ │ │ │ + tsteq pc, ip, ror r7 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -421539,16 +421539,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq pc, r0, asr #18 │ │ │ │ - @ instruction: 0x010f66bc │ │ │ │ + tsteq pc, r0, lsr #18 │ │ │ │ + @ instruction: 0x010f669c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1a7acc <__cxa_atexit@plt+0x19bb2c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -421576,16 +421576,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatbeq pc, r8, r8, r7 @ │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ + smlabbeq pc, r8, r8, r7 @ │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -421598,15 +421598,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a7b28 <__cxa_atexit@plt+0x19bb88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #16 │ │ │ │ + tsteq pc, r8, lsr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7c00 <__cxa_atexit@plt+0x19bc60> │ │ │ │ @@ -421657,15 +421657,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq pc, r4, ror #12 │ │ │ │ + tsteq pc, r4, asr #12 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 1a7cac <__cxa_atexit@plt+0x19bd0c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -421696,15 +421696,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1a7cb0 <__cxa_atexit@plt+0x19bd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq pc, r4, lsr #11 │ │ │ │ + tsteq pc, r4, lsl #11 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ @@ -421725,18 +421725,18 @@ │ │ │ │ strb r1, [r2, #4]! │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r7, [r2, #2] │ │ │ │ ldr r7, [pc, #8] @ 1a7d24 <__cxa_atexit@plt+0x19bd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq pc, r4, lsr #10 │ │ │ │ + tsteq pc, r4, lsl #10 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlabteq pc, r8, r3, r6 @ │ │ │ │ + smlatbeq pc, r8, r3, r6 @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -421746,15 +421746,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1a7d7c <__cxa_atexit@plt+0x19bddc> │ │ │ │ ldr r7, [pc, #12] @ 1a7d78 <__cxa_atexit@plt+0x19bdd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [pc, -r0] │ │ │ │ + ldrdeq r7, [pc, -r0] │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1a7f78 <__cxa_atexit@plt+0x19bfd8> │ │ │ │ ldr r9, [pc, #488] @ 1a7f7c <__cxa_atexit@plt+0x19bfdc> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -421879,20 +421879,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ + tsteq pc, r0, asr r4 @ │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq pc, r0, lsr r4 @ │ │ │ │ - tsteq pc, ip, asr r1 @ │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ + tsteq pc, ip, lsr r1 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a8004 <__cxa_atexit@plt+0x19c064> │ │ │ │ @@ -421916,17 +421916,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1a8024 <__cxa_atexit@plt+0x19c084> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - tsteq pc, r0, ror #5 │ │ │ │ + tsteq pc, r0, asr #5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r6, [pc, -r4] │ │ │ │ + strheq r6, [pc, -r4] │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 1a8084 <__cxa_atexit@plt+0x19c0e4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -421942,22 +421942,22 @@ │ │ │ │ beq 1a807c <__cxa_atexit@plt+0x19c0dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1a7d7c <__cxa_atexit@plt+0x19bddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq pc, r4, ror r0 @ │ │ │ │ + qaddeq r6, r4, pc @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a7d7c <__cxa_atexit@plt+0x19bddc> │ │ │ │ - qaddeq r6, r8, pc @ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -421981,15 +421981,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldrdeq r5, [pc, -r8] │ │ │ │ + @ instruction: 0x010f5fb8 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1a8174 <__cxa_atexit@plt+0x19c1d4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -422002,15 +422002,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1a7d7c <__cxa_atexit@plt+0x19bddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabbeq pc, r4, pc, r5 @ │ │ │ │ + tsteq pc, r4, ror #30 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a7d7c <__cxa_atexit@plt+0x19bddc> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -422033,15 +422033,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1a81f8 <__cxa_atexit@plt+0x19c258> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, ror #1 │ │ │ │ + tsteq pc, r8, asr #1 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a825c <__cxa_atexit@plt+0x19c2bc> │ │ │ │ @@ -422063,15 +422063,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011f3fb4 │ │ │ │ + @ instruction: 0x011f3f94 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a8294 <__cxa_atexit@plt+0x19c2f4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -422095,17 +422095,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a82f0 <__cxa_atexit@plt+0x19c350> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f3ff0 │ │ │ │ + @ instruction: 0x011f3fd0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq pc, ip, rrx │ │ │ │ + tsteq pc, ip, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a836c <__cxa_atexit@plt+0x19c3cc> │ │ │ │ @@ -422132,27 +422132,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatteq pc, r4, pc, r6 @ │ │ │ │ + smlabteq pc, r4, pc, r6 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a83ac <__cxa_atexit@plt+0x19c40c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatbeq pc, ip, pc, r6 @ │ │ │ │ + smlabbeq pc, ip, pc, r6 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1a8428 <__cxa_atexit@plt+0x19c488> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -422175,16 +422175,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r8, asr #30 │ │ │ │ - tsteq pc, ip, lsr #30 │ │ │ │ + tsteq pc, r8, lsr #30 │ │ │ │ + tsteq pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -422196,16 +422196,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a8480 <__cxa_atexit@plt+0x19c4e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [pc, -r0] │ │ │ │ - ldrdeq r6, [pc, -ip] │ │ │ │ + ldrdeq r6, [pc, -r0] │ │ │ │ + @ instruction: 0x010f6ebc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a855c <__cxa_atexit@plt+0x19c5bc> │ │ │ │ ldr r2, [pc, #212] @ 1a857c <__cxa_atexit@plt+0x19c5dc> │ │ │ │ @@ -422261,17 +422261,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x011f3dbc │ │ │ │ + @ instruction: 0x011f3d9c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ + @ instruction: 0x010f6db8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a8620 <__cxa_atexit@plt+0x19c680> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -422305,17 +422305,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq pc, r0, ror #25 │ │ │ │ + tsteq pc, r0, asr #25 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #26 │ │ │ │ + tsteq pc, r0, lsl #26 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1a86b4 <__cxa_atexit@plt+0x19c714> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -422338,16 +422338,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x010f6cbc │ │ │ │ - smlatbeq pc, r0, ip, r6 @ │ │ │ │ + @ instruction: 0x010f6c9c │ │ │ │ + smlabbeq pc, r0, ip, r6 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -422359,16 +422359,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a870c <__cxa_atexit@plt+0x19c76c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #24 │ │ │ │ - tsteq pc, r0, asr ip @ │ │ │ │ + tsteq pc, r4, asr #24 │ │ │ │ + tsteq pc, r0, lsr ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a87a4 <__cxa_atexit@plt+0x19c804> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -422417,17 +422417,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010f6bb8 │ │ │ │ - @ instruction: 0x011f3ab8 │ │ │ │ - tsteq pc, r0, lsl #22 │ │ │ │ + @ instruction: 0x010f6b98 │ │ │ │ + @ instruction: 0x011f3a98 │ │ │ │ + tsteq pc, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -422443,18 +422443,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a8864 <__cxa_atexit@plt+0x19c8c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, lsl sl @ │ │ │ │ - tsteq pc, r0, ror #20 │ │ │ │ + @ instruction: 0x011f39f8 │ │ │ │ + tsteq pc, r0, asr #20 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq pc, ip, lsr #16 │ │ │ │ + tsteq pc, ip, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a88dc <__cxa_atexit@plt+0x19c93c> │ │ │ │ @@ -422480,15 +422480,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlatbeq pc, r8, r7, r5 @ │ │ │ │ + smlabbeq pc, r8, r7, r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a891c <__cxa_atexit@plt+0x19c97c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -422511,16 +422511,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r4, ror #18 │ │ │ │ - tsteq pc, r4, lsr #14 │ │ │ │ + tsteq pc, r4, asr #18 │ │ │ │ + tsteq pc, r4, lsl #14 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a8a34 <__cxa_atexit@plt+0x19ca94> │ │ │ │ ldr r3, [pc, #200] @ 1a8a5c <__cxa_atexit@plt+0x19cabc> │ │ │ │ @@ -422573,18 +422573,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x011f38dc │ │ │ │ - tsteq pc, r4, asr #18 │ │ │ │ + @ instruction: 0x011f38bc │ │ │ │ + tsteq pc, r4, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a8afc <__cxa_atexit@plt+0x19cb5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -422616,15 +422616,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0x011f37fc │ │ │ │ + @ instruction: 0x011f37dc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -422637,24 +422637,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, ip, ror #14 │ │ │ │ - tsteq pc, r0, lsl r8 @ │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + strdeq r6, [pc, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1a8980 <__cxa_atexit@plt+0x19c9e0> │ │ │ │ - strdeq r6, [pc, -r0] │ │ │ │ + ldrdeq r6, [pc, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a8c00 <__cxa_atexit@plt+0x19cc60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -422695,17 +422695,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, ror #14 │ │ │ │ - tsteq pc, ip, asr r6 @ │ │ │ │ - tsteq pc, r4, lsr #13 │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + tsteq pc, ip, lsr r6 @ │ │ │ │ + tsteq pc, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -422721,16 +422721,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a8cbc <__cxa_atexit@plt+0x19cd1c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, asr #11 │ │ │ │ - tsteq pc, r8, lsl #12 │ │ │ │ + tsteq pc, r0, lsr #11 │ │ │ │ + tsteq pc, r8, ror #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -422800,17 +422800,17 @@ │ │ │ │ sub r9, r6, #23 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f34f4 │ │ │ │ - @ instruction: 0x011f34f4 │ │ │ │ - tsteq pc, r4, lsr r2 @ │ │ │ │ + @ instruction: 0x011f34d4 │ │ │ │ + @ instruction: 0x011f34d4 │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a8e40 <__cxa_atexit@plt+0x19cea0> │ │ │ │ ldr r7, [pc, #52] @ 1a8e50 <__cxa_atexit@plt+0x19ceb0> │ │ │ │ @@ -422825,16 +422825,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a8e54 <__cxa_atexit@plt+0x19ceb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r8, asr #10 │ │ │ │ - ldrdeq r5, [pc, -r8] │ │ │ │ + tsteq pc, r8, lsr #10 │ │ │ │ + @ instruction: 0x010f51b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1a8f84 <__cxa_atexit@plt+0x19cfe4> │ │ │ │ @@ -422906,22 +422906,22 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsr #7 │ │ │ │ - tsteq pc, r8, lsr #7 │ │ │ │ + tsteq pc, ip, lsl #7 │ │ │ │ + tsteq pc, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - smlatteq pc, r4, r0, r5 │ │ │ │ - swpeq r5, r0, [pc] @ │ │ │ │ - smlatbeq pc, r4, r0, r5 @ │ │ │ │ - tsteq pc, r4, lsl #6 │ │ │ │ - strdeq r6, [pc, -r0] │ │ │ │ + smlabteq pc, r4, r0, r5 @ │ │ │ │ + tsteq pc, r0, ror r0 @ │ │ │ │ + smlabbeq pc, r4, r0, r5 @ │ │ │ │ + tsteq pc, r4, ror #5 │ │ │ │ + ldrdeq r6, [pc, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a9000 <__cxa_atexit@plt+0x19d060> │ │ │ │ ldr r3, [pc, #48] @ 1a9008 <__cxa_atexit@plt+0x19d068> │ │ │ │ @@ -422935,15 +422935,15 @@ │ │ │ │ b 1a9018 <__cxa_atexit@plt+0x19d078> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x010f639c │ │ │ │ + tsteq pc, ip, ror r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a910c <__cxa_atexit@plt+0x19d16c> │ │ │ │ @@ -423002,20 +423002,20 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add sl, r4, #1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsr #4 │ │ │ │ - tsteq pc, r0, ror #3 │ │ │ │ - @ instruction: 0x011f349c │ │ │ │ - @ instruction: 0x011f3490 │ │ │ │ - tsteq pc, r8, lsl #9 │ │ │ │ - smlabbeq pc, r4, r2, r6 @ │ │ │ │ + tsteq pc, ip, lsl #4 │ │ │ │ + tsteq pc, r0, asr #3 │ │ │ │ + tsteq pc, ip, ror r4 @ │ │ │ │ + tsteq pc, r0, ror r4 @ │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ + tsteq pc, r4, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a9174 <__cxa_atexit@plt+0x19d1d4> │ │ │ │ ldr r7, [pc, #52] @ 1a9184 <__cxa_atexit@plt+0x19d1e4> │ │ │ │ @@ -423030,16 +423030,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a9188 <__cxa_atexit@plt+0x19d1e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ - tsteq pc, r8, lsr #4 │ │ │ │ + tsteq pc, r0, lsr r2 @ │ │ │ │ + tsteq pc, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a92e4 <__cxa_atexit@plt+0x19d344> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -423121,25 +423121,25 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, ip, lsr #1 │ │ │ │ - tsteq pc, r0, rrx │ │ │ │ - tsteq pc, ip, lsl r3 @ │ │ │ │ - tsteq pc, r0, lsl r3 @ │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ + tsteq pc, ip, lsl #1 │ │ │ │ + tsteq pc, r0, asr #32 │ │ │ │ + @ instruction: 0x011f32fc │ │ │ │ + @ instruction: 0x011f32f0 │ │ │ │ + tsteq pc, r8, ror #5 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - smlabbeq pc, r4, sp, r4 @ │ │ │ │ - tsteq pc, r0, lsr sp @ │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ - tsteq pc, r0, lsr #31 │ │ │ │ - strheq r6, [pc, -r4] │ │ │ │ + tsteq pc, r4, ror #26 │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ + tsteq pc, r0, lsl #31 │ │ │ │ + swpeq r6, r4, [pc] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a9374 <__cxa_atexit@plt+0x19d3d4> │ │ │ │ ldr r3, [pc, #64] @ 1a937c <__cxa_atexit@plt+0x19d3dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -423156,17 +423156,17 @@ │ │ │ │ b 1a9644 <__cxa_atexit@plt+0x19d6a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, ip, lsl #29 │ │ │ │ + tsteq pc, ip, ror #28 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r8, asr #32 │ │ │ │ + tsteq pc, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a93a8 <__cxa_atexit@plt+0x19d408> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a9644 <__cxa_atexit@plt+0x19d6a4> │ │ │ │ @@ -423195,16 +423195,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f2e9c │ │ │ │ - smlabbeq pc, r4, r8, r5 @ │ │ │ │ + tsteq pc, ip, ror lr @ │ │ │ │ + tsteq pc, r4, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a948c <__cxa_atexit@plt+0x19d4ec> │ │ │ │ ldr r2, [pc, #112] @ 1a94b4 <__cxa_atexit@plt+0x19d514> │ │ │ │ @@ -423233,16 +423233,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a94b8 <__cxa_atexit@plt+0x19d518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f2d98 │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ + tsteq pc, r8, ror sp @ │ │ │ │ + smlatteq pc, r0, r7, r5 │ │ │ │ @ instruction: 0xfffe0608 │ │ │ │ @ instruction: 0xfffe07f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a951c <__cxa_atexit@plt+0x19d57c> │ │ │ │ @@ -423262,15 +423262,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011f2cf4 │ │ │ │ + @ instruction: 0x011f2cd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -423291,15 +423291,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r8, lsl #14 │ │ │ │ + smlatteq pc, r8, r6, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a960c <__cxa_atexit@plt+0x19d66c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -423327,17 +423327,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq pc, r4, lsl #24 │ │ │ │ + tsteq pc, r4, ror #23 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, ror #12 │ │ │ │ + tsteq pc, ip, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a96e0 <__cxa_atexit@plt+0x19d740> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -423386,21 +423386,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlatteq pc, ip, ip, r5 │ │ │ │ - tsteq pc, r8, ror fp @ │ │ │ │ - @ instruction: 0x011f2bd4 │ │ │ │ + smlabteq pc, ip, ip, r5 @ │ │ │ │ + tsteq pc, r8, asr fp @ │ │ │ │ + @ instruction: 0x011f2bb4 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ - smlatbeq pc, r0, ip, r5 @ │ │ │ │ + tsteq pc, r0, ror #23 │ │ │ │ + smlabbeq pc, r0, ip, r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -423427,17 +423427,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq pc, ip, lsl fp @ │ │ │ │ + @ instruction: 0x011f2afc │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq pc, ip, lsl #24 │ │ │ │ + smlatteq pc, ip, fp, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a9824 <__cxa_atexit@plt+0x19d884> │ │ │ │ ldr r2, [pc, #72] @ 1a9830 <__cxa_atexit@plt+0x19d890> │ │ │ │ @@ -423457,17 +423457,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r8, ror #19 │ │ │ │ + tsteq pc, r8, asr #19 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x010f5b94 │ │ │ │ + tsteq pc, r4, ror fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a985c <__cxa_atexit@plt+0x19d8bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a9644 <__cxa_atexit@plt+0x19d6a4> │ │ │ │ @@ -423501,15 +423501,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, ip, lsr r9 @ │ │ │ │ + tsteq pc, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a990c <__cxa_atexit@plt+0x19d96c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -423533,15 +423533,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a9968 <__cxa_atexit@plt+0x19d9c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r8, ror r9 @ │ │ │ │ + tsteq pc, r8, asr r9 @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a99a0 <__cxa_atexit@plt+0x19da00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -423550,16 +423550,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #16 │ │ │ │ - smlatteq pc, r8, r6, r4 │ │ │ │ + tsteq pc, ip, lsr #16 │ │ │ │ + smlabteq pc, r8, r6, r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a9a20 <__cxa_atexit@plt+0x19da80> │ │ │ │ @@ -423585,15 +423585,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r4, ror #12 │ │ │ │ + tsteq pc, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a9a60 <__cxa_atexit@plt+0x19dac0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -423616,16 +423616,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, lsr #16 │ │ │ │ - smlatteq pc, r0, r5, r4 │ │ │ │ + tsteq pc, r0, lsl #16 │ │ │ │ + smlabteq pc, r0, r5, r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a9b74 <__cxa_atexit@plt+0x19dbd4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -423674,17 +423674,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011f2790 │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r4, [pc, -r8] │ │ │ │ + ldrdeq r4, [pc, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a9c18 <__cxa_atexit@plt+0x19dc78> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -423710,15 +423710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011f26dc │ │ │ │ + @ instruction: 0x011f26bc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423732,16 +423732,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, asr r6 @ │ │ │ │ - tsteq pc, r0, lsl r4 @ │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ + strdeq r4, [pc, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423804,16 +423804,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq pc, r4, asr r6 @ │ │ │ │ - tsteq pc, r0, lsr r6 @ │ │ │ │ + tsteq pc, r4, lsr r6 @ │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a9e54 <__cxa_atexit@plt+0x19deb4> │ │ │ │ ldr r7, [pc, #208] @ 1a9e98 <__cxa_atexit@plt+0x19def8> │ │ │ │ @@ -423870,18 +423870,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq pc, r8, ror #10 │ │ │ │ - @ instruction: 0x010f5590 │ │ │ │ - tsteq pc, r8, lsl #8 │ │ │ │ - tsteq pc, r0, asr r4 @ │ │ │ │ + tsteq pc, r8, asr #10 │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ + tsteq pc, r8, ror #7 │ │ │ │ + tsteq pc, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a9ef8 <__cxa_atexit@plt+0x19df58> │ │ │ │ @@ -423893,19 +423893,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r4, ror #6 │ │ │ │ - tsteq pc, ip, lsr #7 │ │ │ │ + tsteq pc, r4, asr #6 │ │ │ │ + tsteq pc, ip, lsl #7 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1aa288 <__cxa_atexit@plt+0x19e2e8> │ │ │ │ - smlatteq pc, r4, r1, r4 │ │ │ │ + smlabteq pc, r4, r1, r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -423953,16 +423953,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq pc, r0, lsr r4 @ │ │ │ │ - tsteq pc, r4, lsl #2 │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ + smlatteq pc, r4, r0, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1aa084 <__cxa_atexit@plt+0x19e0e4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -423990,16 +423990,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x010f5398 │ │ │ │ - tsteq pc, r0, ror r0 @ │ │ │ │ + tsteq pc, r8, ror r3 @ │ │ │ │ + qaddeq r4, r0, pc @ │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -424012,15 +424012,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1aa0e0 <__cxa_atexit@plt+0x19e140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr r3 @ │ │ │ │ + tsteq pc, r8, lsl r3 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aa190 <__cxa_atexit@plt+0x19e1f0> │ │ │ │ @@ -424061,15 +424061,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsbeq r2, [pc, -r4] │ │ │ │ + ldrheq r2, [pc, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 1aa218 <__cxa_atexit@plt+0x19e278> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -424091,15 +424091,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1aa21c <__cxa_atexit@plt+0x19e27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -424111,18 +424111,18 @@ │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1aa26c <__cxa_atexit@plt+0x19e2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x011f1fdc │ │ │ │ + @ instruction: 0x011f1fbc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlabbeq pc, r0, lr, r3 @ │ │ │ │ + tsteq pc, r0, ror #28 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -424132,15 +424132,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1aa2c4 <__cxa_atexit@plt+0x19e324> │ │ │ │ ldr r7, [pc, #12] @ 1aa2c0 <__cxa_atexit@plt+0x19e320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr r1 @ │ │ │ │ + tsteq pc, r0, lsr r1 @ │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #476] @ 1aa4b4 <__cxa_atexit@plt+0x19e514> │ │ │ │ ldr r9, [pc, #476] @ 1aa4b8 <__cxa_atexit@plt+0x19e518> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #3 │ │ │ │ @@ -424262,20 +424262,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r4, lsr pc @ │ │ │ │ + tsteq pc, r4, lsl pc @ │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0x011f1ef4 │ │ │ │ - tsteq pc, r0, lsr #24 │ │ │ │ + @ instruction: 0x011f1ed4 │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aa540 <__cxa_atexit@plt+0x19e5a0> │ │ │ │ @@ -424299,17 +424299,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1aa560 <__cxa_atexit@plt+0x19e5c0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - tsteq pc, r4, lsr #27 │ │ │ │ + tsteq pc, r4, lsl #27 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x010f3b98 │ │ │ │ + tsteq pc, r8, ror fp @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 1aa5b4 <__cxa_atexit@plt+0x19e614> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -424322,22 +424322,22 @@ │ │ │ │ beq 1aa5ac <__cxa_atexit@plt+0x19e60c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1aa2c4 <__cxa_atexit@plt+0x19e324> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, r4, asr #22 │ │ │ │ + tsteq pc, r4, lsr #22 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1aa2c4 <__cxa_atexit@plt+0x19e324> │ │ │ │ - tsteq pc, r8, lsr #22 │ │ │ │ + tsteq pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -424361,15 +424361,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq pc, r8, sl, r3 @ │ │ │ │ + smlabbeq pc, r8, sl, r3 @ │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1aa6a4 <__cxa_atexit@plt+0x19e704> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -424382,15 +424382,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1aa2c4 <__cxa_atexit@plt+0x19e324> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq pc, r4, asr sl @ │ │ │ │ + tsteq pc, r4, lsr sl @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1aa2c4 <__cxa_atexit@plt+0x19e324> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -424413,15 +424413,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1aa728 <__cxa_atexit@plt+0x19e788> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f1bb8 │ │ │ │ + @ instruction: 0x011f1b98 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aa78c <__cxa_atexit@plt+0x19e7ec> │ │ │ │ @@ -424443,15 +424443,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r4, lsl #21 │ │ │ │ + tsteq pc, r4, ror #20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1aa7c4 <__cxa_atexit@plt+0x19e824> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424475,17 +424475,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1aa820 <__cxa_atexit@plt+0x19e880> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq pc, r0, asr #21 │ │ │ │ + tsteq pc, r0, lsr #21 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlatteq pc, r4, fp, r4 │ │ │ │ + smlabteq pc, r4, fp, r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aa89c <__cxa_atexit@plt+0x19e8fc> │ │ │ │ @@ -424512,27 +424512,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq pc, ip, asr fp @ │ │ │ │ + tsteq pc, ip, lsr fp @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1aa8dc <__cxa_atexit@plt+0x19e93c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq pc, r4, lsr #22 │ │ │ │ + tsteq pc, r4, lsl #22 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1aa958 <__cxa_atexit@plt+0x19e9b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -424555,16 +424555,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlabteq pc, r0, sl, r4 @ │ │ │ │ - smlatbeq pc, r4, sl, r4 @ │ │ │ │ + smlatbeq pc, r0, sl, r4 @ │ │ │ │ + smlabbeq pc, r4, sl, r4 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -424576,16 +424576,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1aa9b0 <__cxa_atexit@plt+0x19ea10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ - tsteq pc, r4, asr sl @ │ │ │ │ + tsteq pc, r8, asr #20 │ │ │ │ + tsteq pc, r4, lsr sl @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1aaa8c <__cxa_atexit@plt+0x19eaec> │ │ │ │ ldr r2, [pc, #212] @ 1aaaac <__cxa_atexit@plt+0x19eb0c> │ │ │ │ @@ -424641,17 +424641,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq pc, ip, lsl #17 │ │ │ │ + tsteq pc, ip, ror #16 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq pc, r0, asr r9 @ │ │ │ │ + tsteq pc, r0, lsr r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1aab50 <__cxa_atexit@plt+0x19ebb0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -424685,17 +424685,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x011f17b0 │ │ │ │ + @ instruction: 0x011f1790 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010f4898 │ │ │ │ + tsteq pc, r8, ror r8 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1aabe4 <__cxa_atexit@plt+0x19ec44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -424718,16 +424718,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r4, lsr r8 @ │ │ │ │ - tsteq pc, r8, lsl r8 @ │ │ │ │ + tsteq pc, r4, lsl r8 @ │ │ │ │ + strdeq r4, [pc, -r8] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -424739,16 +424739,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1aac3c <__cxa_atexit@plt+0x19ec9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [pc, -ip] │ │ │ │ - smlabteq pc, r8, r7, r4 @ │ │ │ │ + @ instruction: 0x010f47bc │ │ │ │ + smlatbeq pc, r8, r7, r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aacd4 <__cxa_atexit@plt+0x19ed34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -424797,17 +424797,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r0, lsr r7 @ │ │ │ │ - tsteq pc, r8, lsl #11 │ │ │ │ - @ instruction: 0x011f15d0 │ │ │ │ + tsteq pc, r0, lsl r7 @ │ │ │ │ + tsteq pc, r8, ror #10 │ │ │ │ + @ instruction: 0x011f15b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -424823,16 +424823,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1aad94 <__cxa_atexit@plt+0x19edf4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, ror #9 │ │ │ │ - tsteq pc, r0, lsr r5 @ │ │ │ │ + tsteq pc, r8, asr #9 │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -424876,15 +424876,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, r8, lsl r4 @ │ │ │ │ + @ instruction: 0x011f13f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 1aaed0 <__cxa_atexit@plt+0x19ef30> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -424905,15 +424905,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1aaed4 <__cxa_atexit@plt+0x19ef34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, lsl #7 │ │ │ │ + tsteq pc, r0, ror #6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -424925,16 +424925,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1aaf24 <__cxa_atexit@plt+0x19ef84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq pc, r4, lsr #6 │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ + tsteq pc, r4, lsl #6 │ │ │ │ + @ instruction: 0x010f31b0 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aafd8 <__cxa_atexit@plt+0x19f038> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -424985,26 +424985,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq pc, r8, asr #8 │ │ │ │ + tsteq pc, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - strheq r3, [pc, -ip] │ │ │ │ + swpeq r3, ip, [pc] @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -425034,15 +425034,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #6 │ │ │ │ + tsteq pc, r8, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ab14c <__cxa_atexit@plt+0x19f1ac> │ │ │ │ @@ -425068,15 +425068,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabteq pc, r4, r2, r4 @ │ │ │ │ + smlatbeq pc, r4, r2, r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ab18c <__cxa_atexit@plt+0x19f1ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425099,16 +425099,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - ldrsheq r1, [pc, -r4] │ │ │ │ - tsteq pc, r0, asr #4 │ │ │ │ + ldrsbeq r1, [pc, -r4] │ │ │ │ + tsteq pc, r0, lsr #4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ab2a4 <__cxa_atexit@plt+0x19f304> │ │ │ │ ldr r3, [pc, #200] @ 1ab2cc <__cxa_atexit@plt+0x19f32c> │ │ │ │ @@ -425161,18 +425161,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq pc, ip, rrx │ │ │ │ - smlabbeq pc, r4, r1, r4 @ │ │ │ │ + tsteq pc, ip, asr #32 │ │ │ │ + tsteq pc, r4, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, r4, asr #2 │ │ │ │ + tsteq pc, r4, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ab36c <__cxa_atexit@plt+0x19f3cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -425204,15 +425204,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1aaf38 <__cxa_atexit@plt+0x19ef98> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq pc, ip, lsl #31 │ │ │ │ + tsteq pc, ip, ror #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425225,24 +425225,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f0efc │ │ │ │ - qaddeq r4, r0, pc @ │ │ │ │ + @ instruction: 0x011f0edc │ │ │ │ + tsteq pc, r0, lsr r0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1ab1f0 <__cxa_atexit@plt+0x19f250> │ │ │ │ - tsteq pc, r0, lsr r0 @ │ │ │ │ + tsteq pc, r0, lsl r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ab470 <__cxa_atexit@plt+0x19f4d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -425283,17 +425283,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq pc, ip, pc, r3 @ │ │ │ │ - tsteq pc, ip, ror #27 │ │ │ │ - tsteq pc, r4, lsr lr @ │ │ │ │ + smlabbeq pc, ip, pc, r3 @ │ │ │ │ + tsteq pc, ip, asr #27 │ │ │ │ + tsteq pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -425309,16 +425309,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ab52c <__cxa_atexit@plt+0x19f58c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, asr sp @ │ │ │ │ - @ instruction: 0x011f0d98 │ │ │ │ + tsteq pc, r0, lsr sp @ │ │ │ │ + tsteq pc, r8, ror sp @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ab5e0 <__cxa_atexit@plt+0x19f640> │ │ │ │ @@ -425365,16 +425365,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011f0cf4 │ │ │ │ - tsteq pc, r4, lsr #28 │ │ │ │ + @ instruction: 0x011f0cd4 │ │ │ │ + tsteq pc, r4, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ab694 <__cxa_atexit@plt+0x19f6f4> │ │ │ │ @@ -425404,17 +425404,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r8, lsr ip @ │ │ │ │ - tsteq pc, r4, ror #26 │ │ │ │ - smlabbeq pc, r4, r9, r2 @ │ │ │ │ + tsteq pc, r8, lsl ip @ │ │ │ │ + tsteq pc, r4, asr #26 │ │ │ │ + tsteq pc, r4, ror #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ab6f0 <__cxa_atexit@plt+0x19f750> │ │ │ │ ldr r7, [pc, #52] @ 1ab700 <__cxa_atexit@plt+0x19f760> │ │ │ │ @@ -425429,16 +425429,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ab704 <__cxa_atexit@plt+0x19f764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r8, asr #26 │ │ │ │ - tsteq pc, r8, lsr #18 │ │ │ │ + tsteq pc, r8, lsr #26 │ │ │ │ + tsteq pc, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ab7f4 <__cxa_atexit@plt+0x19f854> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -425493,24 +425493,24 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq pc, r0, lsr fp @ │ │ │ │ - tsteq pc, r0, ror #24 │ │ │ │ + tsteq pc, r0, lsl fp @ │ │ │ │ + tsteq pc, r0, asr #24 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq pc, r4, ror r8 @ │ │ │ │ - tsteq pc, ip, lsl r8 @ │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ - @ instruction: 0x011f0a90 │ │ │ │ + tsteq pc, r4, asr r8 @ │ │ │ │ + strdeq r2, [pc, -ip] │ │ │ │ + tsteq pc, r0, lsl r8 @ │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1abb84 <__cxa_atexit@plt+0x19fbe4> │ │ │ │ - ldrdeq r2, [pc, -r0] │ │ │ │ + @ instruction: 0x010f28b0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -425558,16 +425558,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ - strdeq r2, [pc, -r0] │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ + ldrdeq r2, [pc, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1ab998 <__cxa_atexit@plt+0x19f9f8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -425595,16 +425595,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq r3, [pc, -r8] │ │ │ │ - tsteq pc, ip, asr r7 @ │ │ │ │ + @ instruction: 0x010f3ab8 │ │ │ │ + tsteq pc, ip, lsr r7 @ │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -425617,15 +425617,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ab9f4 <__cxa_atexit@plt+0x19fa54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror sl @ │ │ │ │ + tsteq pc, r8, asr sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aba9c <__cxa_atexit@plt+0x19fafc> │ │ │ │ @@ -425664,15 +425664,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq pc, r8, asr #15 │ │ │ │ + tsteq pc, r8, lsr #15 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 1abb1c <__cxa_atexit@plt+0x19fb7c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -425692,15 +425692,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1abb20 <__cxa_atexit@plt+0x19fb80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq pc, r4, lsr r7 @ │ │ │ │ + tsteq pc, r4, lsl r7 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -425710,18 +425710,18 @@ │ │ │ │ strh r7, [r0] │ │ │ │ strb r2, [r1, #1] │ │ │ │ strb r3, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1abb68 <__cxa_atexit@plt+0x19fbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq pc, r0, ror #13 │ │ │ │ + tsteq pc, r0, asr #13 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlabbeq pc, r4, r5, r2 @ │ │ │ │ + tsteq pc, r4, ror #10 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -425731,15 +425731,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1abbc0 <__cxa_atexit@plt+0x19fc20> │ │ │ │ ldr r7, [pc, #12] @ 1abbbc <__cxa_atexit@plt+0x19fc1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r8, r8, r3 @ │ │ │ │ + smlabbeq pc, r8, r8, r3 @ │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1abdbc <__cxa_atexit@plt+0x19fe1c> │ │ │ │ ldr r9, [pc, #488] @ 1abdc0 <__cxa_atexit@plt+0x19fe20> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #1 │ │ │ │ @@ -425864,20 +425864,20 @@ │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r8, lsr r6 @ │ │ │ │ + tsteq pc, r8, lsl r6 @ │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - @ instruction: 0x011f05f8 │ │ │ │ - tsteq pc, r8, lsl r3 @ │ │ │ │ + @ instruction: 0x011f05d8 │ │ │ │ + strdeq r2, [pc, -r8] │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1abe48 <__cxa_atexit@plt+0x19fea8> │ │ │ │ @@ -425901,17 +425901,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1abe68 <__cxa_atexit@plt+0x19fec8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0x011f049c │ │ │ │ + tsteq pc, ip, ror r4 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x010f2290 │ │ │ │ + tsteq pc, r0, ror r2 @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 1abebc <__cxa_atexit@plt+0x19ff1c> │ │ │ │ ldrh r3, [r3, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -425924,22 +425924,22 @@ │ │ │ │ beq 1abeb4 <__cxa_atexit@plt+0x19ff14> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1abbc0 <__cxa_atexit@plt+0x19fc20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, ip, lsr r2 @ │ │ │ │ + tsteq pc, ip, lsl r2 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1abbc0 <__cxa_atexit@plt+0x19fc20> │ │ │ │ - tsteq pc, r0, lsr #4 │ │ │ │ + mrseq r2, (UNDEF: 47) │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -425963,15 +425963,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq pc, r0, r1, r2 @ │ │ │ │ + smlabbeq pc, r0, r1, r2 @ │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1abfac <__cxa_atexit@plt+0x1a000c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -425984,15 +425984,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1abbc0 <__cxa_atexit@plt+0x19fc20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ + tsteq pc, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1abbc0 <__cxa_atexit@plt+0x19fc20> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -426015,15 +426015,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1ac030 <__cxa_atexit@plt+0x1a0090> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f02b0 │ │ │ │ + @ instruction: 0x011f0290 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ac094 <__cxa_atexit@plt+0x1a00f4> │ │ │ │ @@ -426045,15 +426045,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, ip, ror r1 @ │ │ │ │ + tsteq pc, ip, asr r1 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ac0cc <__cxa_atexit@plt+0x1a012c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -426077,17 +426077,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ac128 <__cxa_atexit@plt+0x1a0188> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011f01b8 │ │ │ │ + @ instruction: 0x011f0198 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq pc, r0, lsr r3 @ │ │ │ │ + tsteq pc, r0, lsl r3 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ac1a4 <__cxa_atexit@plt+0x1a0204> │ │ │ │ @@ -426114,27 +426114,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatbeq pc, r8, r2, r3 @ │ │ │ │ + smlabbeq pc, r8, r2, r3 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ac1e4 <__cxa_atexit@plt+0x1a0244> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq pc, r0, ror r2 @ │ │ │ │ + tsteq pc, r0, asr r2 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1ac260 <__cxa_atexit@plt+0x1a02c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -426157,16 +426157,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, ip, lsl #4 │ │ │ │ - strdeq r3, [pc, -r0] │ │ │ │ + smlatteq pc, ip, r1, r3 │ │ │ │ + ldrdeq r3, [pc, -r0] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -426178,16 +426178,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ac2b8 <__cxa_atexit@plt+0x1a0318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f31b4 │ │ │ │ - smlatbeq pc, r0, r1, r3 @ │ │ │ │ + @ instruction: 0x010f3194 │ │ │ │ + smlabbeq pc, r0, r1, r3 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1ac394 <__cxa_atexit@plt+0x1a03f4> │ │ │ │ ldr r2, [pc, #212] @ 1ac3b4 <__cxa_atexit@plt+0x1a0414> │ │ │ │ @@ -426243,17 +426243,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tstpeq lr, r4, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - swpeq r3, ip, [pc] @ │ │ │ │ + tsteq pc, ip, ror r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ac458 <__cxa_atexit@plt+0x1a04b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -426287,17 +426287,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tstpeq lr, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatteq pc, r4, pc, r2 @ │ │ │ │ + smlabteq pc, r4, pc, r2 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1ac4ec <__cxa_atexit@plt+0x1a054c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -426320,16 +426320,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlabbeq pc, r0, pc, r2 @ │ │ │ │ - tsteq pc, r4, ror #30 │ │ │ │ + tsteq pc, r0, ror #30 │ │ │ │ + tsteq pc, r4, asr #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -426341,16 +426341,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ac544 <__cxa_atexit@plt+0x1a05a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #30 │ │ │ │ - tsteq pc, r4, lsl pc @ │ │ │ │ + tsteq pc, r8, lsl #30 │ │ │ │ + strdeq r2, [pc, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ac5dc <__cxa_atexit@plt+0x1a063c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -426399,17 +426399,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, ip, ror lr @ │ │ │ │ - tstpeq lr, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, ip, asr lr @ │ │ │ │ + tstpeq lr, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -426425,16 +426425,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ac69c <__cxa_atexit@plt+0x1a06fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq lr, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -426476,15 +426476,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tstpeq lr, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011efaf8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 1ac7c8 <__cxa_atexit@plt+0x1a0828> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -426503,15 +426503,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ac7cc <__cxa_atexit@plt+0x1a082c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq lr, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -426521,16 +426521,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 1ac814 <__cxa_atexit@plt+0x1a0874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tstpeq lr, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ - smlatteq pc, r0, r8, r1 │ │ │ │ + tstpeq lr, r4, lsl sl @ p-variant is OBSOLETE │ │ │ │ + smlabteq pc, r0, r8, r1 @ │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ac8cc <__cxa_atexit@plt+0x1a092c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -426582,26 +426582,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlatbeq pc, r8, fp, r2 @ │ │ │ │ + smlabbeq pc, r8, fp, r2 @ │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - smlabteq pc, r8, r7, r1 @ │ │ │ │ + smlatbeq pc, r8, r7, r1 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -426631,15 +426631,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r8, sl, r2 @ │ │ │ │ + smlabbeq pc, r8, sl, r2 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aca40 <__cxa_atexit@plt+0x1a0aa0> │ │ │ │ @@ -426665,15 +426665,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r4, lsr #20 │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1aca80 <__cxa_atexit@plt+0x1a0ae0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -426696,16 +426696,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tstpeq lr, r0, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq pc, r0, r9, r2 @ │ │ │ │ + tstpeq lr, r0, ror #15 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq pc, r0, r9, r2 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1acb98 <__cxa_atexit@plt+0x1a0bf8> │ │ │ │ ldr r3, [pc, #200] @ 1acbc0 <__cxa_atexit@plt+0x1a0c20> │ │ │ │ @@ -426758,18 +426758,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tstpeq lr, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ - smlatteq pc, r4, r8, r2 │ │ │ │ + tstpeq lr, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ + smlabteq pc, r4, r8, r2 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - smlatbeq pc, r4, r8, r2 @ │ │ │ │ + smlabbeq pc, r4, r8, r2 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1acc60 <__cxa_atexit@plt+0x1a0cc0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -426801,15 +426801,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1ac828 <__cxa_atexit@plt+0x1a0888> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0x011ef698 │ │ │ │ + tstpeq lr, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426822,24 +426822,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tstpeq lr, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010f27b0 │ │ │ │ + tstpeq lr, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010f2790 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1acae4 <__cxa_atexit@plt+0x1a0b44> │ │ │ │ - @ instruction: 0x010f2790 │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1acd64 <__cxa_atexit@plt+0x1a0dc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -426880,17 +426880,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, lsl #14 │ │ │ │ - @ instruction: 0x011ef4f8 │ │ │ │ - tstpeq lr, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ + smlatteq pc, ip, r6, r2 │ │ │ │ + @ instruction: 0x011ef4d8 │ │ │ │ + tstpeq lr, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -426906,16 +426906,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ace20 <__cxa_atexit@plt+0x1a0e80> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq lr, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1acecc <__cxa_atexit@plt+0x1a0f2c> │ │ │ │ @@ -426960,16 +426960,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tstpeq lr, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ef3f4 │ │ │ │ + tstpeq lr, r0, asr #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1acf70 <__cxa_atexit@plt+0x1a0fd0> │ │ │ │ @@ -426995,17 +426995,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq lr, ip, asr r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq pc, r8, r0, r1 @ │ │ │ │ + tstpeq lr, ip, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq pc, r8, r0, r1 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1acfcc <__cxa_atexit@plt+0x1a102c> │ │ │ │ ldr r7, [pc, #52] @ 1acfdc <__cxa_atexit@plt+0x1a103c> │ │ │ │ @@ -427020,16 +427020,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1acfe0 <__cxa_atexit@plt+0x1a1040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq pc, r0, r4, r2 @ │ │ │ │ - tsteq pc, ip, asr #32 │ │ │ │ + smlatbeq pc, r0, r4, r2 @ │ │ │ │ + tsteq pc, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ad0c0 <__cxa_atexit@plt+0x1a1120> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -427080,21 +427080,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq lr, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - smlatbeq pc, r8, pc, r0 @ │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ - tsteq pc, r4, ror #30 │ │ │ │ - tstpeq lr, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq pc, r8, pc, r0 @ │ │ │ │ + tsteq pc, r0, lsr pc @ │ │ │ │ + tsteq pc, r4, asr #30 │ │ │ │ + tstpeq lr, r4, lsr #3 @ p-variant is OBSOLETE │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a1330> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -427144,15 +427144,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strdeq r2, [pc, -ip] │ │ │ │ + ldrdeq r2, [pc, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1ad25c <__cxa_atexit@plt+0x1a12bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -427180,15 +427180,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq pc, r8, ror #4 │ │ │ │ + tsteq pc, r8, asr #4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -427201,15 +427201,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ad2b4 <__cxa_atexit@plt+0x1a1314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #4 │ │ │ │ + smlatteq pc, ip, r1, r2 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -427222,15 +427222,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1ad30c <__cxa_atexit@plt+0x1a136c> │ │ │ │ ldr r7, [pc, #12] @ 1ad308 <__cxa_atexit@plt+0x1a1368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f21b0 │ │ │ │ + @ instruction: 0x010f2190 │ │ │ │ mov r9, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r8, [pc, #340] @ 1ad474 <__cxa_atexit@plt+0x1a14d4> │ │ │ │ ldr lr, [pc, #340] @ 1ad478 <__cxa_atexit@plt+0x1a14d8> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -427317,17 +427317,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r9 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq lr, r0, lsl #30 │ │ │ │ + tsteq lr, r0, ror #29 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0x011eeebc │ │ │ │ + @ instruction: 0x011eee9c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ad4f0 <__cxa_atexit@plt+0x1a1550> │ │ │ │ @@ -427351,15 +427351,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1ad510 <__cxa_atexit@plt+0x1a1570> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - @ instruction: 0x011eedf4 │ │ │ │ + @ instruction: 0x011eedd4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 1ad55c <__cxa_atexit@plt+0x1a15bc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -427402,15 +427402,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1ad5dc <__cxa_atexit@plt+0x1a163c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, lsl #26 │ │ │ │ + tsteq lr, r4, ror #25 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ad640 <__cxa_atexit@plt+0x1a16a0> │ │ │ │ @@ -427432,15 +427432,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011eebd0 │ │ │ │ + @ instruction: 0x011eebb0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ad678 <__cxa_atexit@plt+0x1a16d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427464,17 +427464,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ad6d4 <__cxa_atexit@plt+0x1a1734> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, ip, lsl #24 │ │ │ │ + tsteq lr, ip, ror #23 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x010f09bc │ │ │ │ + @ instruction: 0x010f099c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ad750 <__cxa_atexit@plt+0x1a17b0> │ │ │ │ @@ -427501,15 +427501,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, r4, lsr r9 @ │ │ │ │ + tsteq pc, r4, lsl r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ad790 <__cxa_atexit@plt+0x1a17f0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427543,15 +427543,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x010f1cb8 │ │ │ │ + @ instruction: 0x010f1c98 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -427563,16 +427563,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ad85c <__cxa_atexit@plt+0x1a18bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #24 │ │ │ │ - tsteq pc, r4, lsr r8 @ │ │ │ │ + tsteq pc, r4, asr #24 │ │ │ │ + tsteq pc, r4, lsl r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1ad938 <__cxa_atexit@plt+0x1a1998> │ │ │ │ ldr r2, [pc, #212] @ 1ad958 <__cxa_atexit@plt+0x1a19b8> │ │ │ │ @@ -427628,17 +427628,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq lr, r0, ror #19 │ │ │ │ + tsteq lr, r0, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, r0, lsr r7 @ │ │ │ │ + tsteq pc, r0, lsl r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ad9fc <__cxa_atexit@plt+0x1a1a5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -427672,15 +427672,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq lr, r4, lsl #18 │ │ │ │ + tsteq lr, r4, ror #17 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1ada8c <__cxa_atexit@plt+0x1a1aec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -427704,15 +427704,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq pc, r4, lsr sl @ │ │ │ │ + tsteq pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -427724,16 +427724,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1adae0 <__cxa_atexit@plt+0x1a1b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r0, r9, r1 │ │ │ │ - @ instruction: 0x010f05b0 │ │ │ │ + smlabteq pc, r0, r9, r1 @ │ │ │ │ + @ instruction: 0x010f0590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1adb78 <__cxa_atexit@plt+0x1a1bd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -427782,17 +427782,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ - tsteq lr, r4, ror #13 │ │ │ │ - tsteq lr, ip, lsr #14 │ │ │ │ + tsteq pc, r0, lsl #18 │ │ │ │ + tsteq lr, r4, asr #13 │ │ │ │ + tsteq lr, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -427808,16 +427808,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1adc38 <__cxa_atexit@plt+0x1a1c98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr #12 │ │ │ │ - tsteq lr, ip, lsl #13 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ + tsteq lr, ip, ror #12 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1adcb8 <__cxa_atexit@plt+0x1a1d18> │ │ │ │ @@ -427851,16 +427851,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq lr, r8, ror r5 │ │ │ │ - @ instruction: 0x011ee6b0 │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ + @ instruction: 0x011ee690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1add20 <__cxa_atexit@plt+0x1a1d80> │ │ │ │ @@ -427871,15 +427871,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1addf0 <__cxa_atexit@plt+0x1a1e50> │ │ │ │ @@ -427931,15 +427931,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x011ee4f8 │ │ │ │ + @ instruction: 0x011ee4d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 1adeb4 <__cxa_atexit@plt+0x1a1f14> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -427970,15 +427970,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq lr, r4, lsr r4 │ │ │ │ + tsteq lr, r4, lsl r4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1adf0c <__cxa_atexit@plt+0x1a1f6c> │ │ │ │ @@ -427994,15 +427994,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ee3bc │ │ │ │ + @ instruction: 0x011ee39c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1adf60 <__cxa_atexit@plt+0x1a1fc0> │ │ │ │ ldr r7, [pc, #52] @ 1adf70 <__cxa_atexit@plt+0x1a1fd0> │ │ │ │ @@ -428017,15 +428017,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1adf74 <__cxa_atexit@plt+0x1a1fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq pc, r4, asr r5 @ │ │ │ │ + tsteq pc, r4, lsr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 1ae0d4 <__cxa_atexit@plt+0x1a2134> │ │ │ │ ldr r2, [pc, #392] @ 1ae120 <__cxa_atexit@plt+0x1a2180> │ │ │ │ @@ -428127,19 +428127,19 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - tsteq lr, r0, ror #2 │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - tsteq lr, r4, lsl #5 │ │ │ │ - @ instruction: 0x011ee29c │ │ │ │ - tsteq lr, ip, lsr #5 │ │ │ │ + tsteq lr, r4, ror #4 │ │ │ │ + tsteq lr, ip, ror r2 │ │ │ │ + tsteq lr, ip, lsl #5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae194 <__cxa_atexit@plt+0x1a21f4> │ │ │ │ @@ -428156,15 +428156,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, lsr r1 │ │ │ │ + tsteq lr, r4, lsl r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -428182,15 +428182,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ae208 <__cxa_atexit@plt+0x1a2268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - smlabteq pc, r0, r2, r1 @ │ │ │ │ + smlatbeq pc, r0, r2, r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ae280 <__cxa_atexit@plt+0x1a22e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -428231,17 +428231,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r4, lsr #4 │ │ │ │ - @ instruction: 0x011edfdc │ │ │ │ - tsteq lr, r4, lsr #32 │ │ │ │ + tsteq pc, r4, lsl #4 │ │ │ │ + @ instruction: 0x011edfbc │ │ │ │ + tsteq lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -428257,16 +428257,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ae33c <__cxa_atexit@plt+0x1a239c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr #30 │ │ │ │ - tsteq lr, r8, lsl #31 │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ + tsteq lr, r8, ror #30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ae3dc <__cxa_atexit@plt+0x1a243c> │ │ │ │ @@ -428308,16 +428308,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x011edefc │ │ │ │ - @ instruction: 0x011ee1d0 │ │ │ │ + @ instruction: 0x011ededc │ │ │ │ + @ instruction: 0x011ee1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae474 <__cxa_atexit@plt+0x1a24d4> │ │ │ │ @@ -428340,17 +428340,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ strb lr, [r3, #8] │ │ │ │ str r0, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ - tsteq lr, r4, lsr #2 │ │ │ │ - smlatbeq lr, r4, fp, pc @ │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ + tsteq lr, r4, lsl #2 │ │ │ │ + smlabbeq lr, r4, fp, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ae59c <__cxa_atexit@plt+0x1a25fc> │ │ │ │ ldr r3, [pc, #280] @ 1ae5c4 <__cxa_atexit@plt+0x1a2624> │ │ │ │ @@ -428422,23 +428422,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq lr, r4, lsr #27 │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ - tsteq pc, r0, lsr #30 │ │ │ │ + tsteq lr, r4, lsl #27 │ │ │ │ + tsteq lr, r0, asr r0 │ │ │ │ + tsteq pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - ldrdeq pc, [lr, -r8] │ │ │ │ - smlabbeq lr, r4, sl, pc @ │ │ │ │ - @ instruction: 0x010efa90 │ │ │ │ - @ instruction: 0x011edcf4 │ │ │ │ - tstpeq lr, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010efab8 │ │ │ │ + tstpeq lr, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011edcd4 │ │ │ │ + tstpeq lr, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ae6b8 <__cxa_atexit@plt+0x1a2718> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -428486,24 +428486,24 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, ror #24 │ │ │ │ - tsteq lr, r8, lsr pc │ │ │ │ + tsteq lr, r4, asr #24 │ │ │ │ + tsteq lr, r8, lsl pc │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0x010ef9b0 │ │ │ │ - tstpeq lr, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, ip, asr #23 │ │ │ │ + @ instruction: 0x010ef990 │ │ │ │ + tstpeq lr, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, lsr #23 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1aead0 <__cxa_atexit@plt+0x1a2b30> │ │ │ │ - tstpeq lr, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + smlatteq lr, ip, r9, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -428551,16 +428551,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq pc, r0, lsr sp @ │ │ │ │ - tstpeq lr, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ + tstpeq lr, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1ae85c <__cxa_atexit@plt+0x1a28bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -428588,16 +428588,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x010f0c98 │ │ │ │ - @ instruction: 0x010ef898 │ │ │ │ + tsteq pc, r8, ror ip @ │ │ │ │ + tstpeq lr, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -428610,15 +428610,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ae8b8 <__cxa_atexit@plt+0x1a2918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr ip @ │ │ │ │ + tsteq pc, r8, lsl ip @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ae990 <__cxa_atexit@plt+0x1a29f0> │ │ │ │ @@ -428669,15 +428669,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x011ed8d4 │ │ │ │ + @ instruction: 0x011ed8b4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 1aea3c <__cxa_atexit@plt+0x1a2a9c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -428708,15 +428708,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1aea40 <__cxa_atexit@plt+0x1a2aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq lr, r4, lsl r8 │ │ │ │ + @ instruction: 0x011ed7f4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ @@ -428737,18 +428737,18 @@ │ │ │ │ strb r1, [r2, #4]! │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r7, [r2, #2] │ │ │ │ ldr r7, [pc, #8] @ 1aeab4 <__cxa_atexit@plt+0x1a2b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x011ed794 │ │ │ │ + tsteq lr, r4, ror r7 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tstpeq lr, r8, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -428758,15 +428758,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1aeb0c <__cxa_atexit@plt+0x1a2b6c> │ │ │ │ ldr r7, [pc, #12] @ 1aeb08 <__cxa_atexit@plt+0x1a2b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r0, r9, r0 │ │ │ │ + smlabteq pc, r0, r9, r0 @ │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1aed08 <__cxa_atexit@plt+0x1a2d68> │ │ │ │ ldr r9, [pc, #488] @ 1aed0c <__cxa_atexit@plt+0x1a2d6c> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -428891,20 +428891,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq lr, r0, ror #13 │ │ │ │ + tsteq lr, r0, asr #13 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq lr, r0, lsr #13 │ │ │ │ - smlabteq lr, ip, r3, pc @ │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ + smlatbeq lr, ip, r3, pc @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aed94 <__cxa_atexit@plt+0x1a2df4> │ │ │ │ @@ -428928,17 +428928,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1aedb4 <__cxa_atexit@plt+0x1a2e14> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ + tsteq lr, r0, lsr r5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tstpeq lr, r4, asr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 1aee14 <__cxa_atexit@plt+0x1a2e74> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -428954,22 +428954,22 @@ │ │ │ │ beq 1aee0c <__cxa_atexit@plt+0x1a2e6c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1aeb0c <__cxa_atexit@plt+0x1a2b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq lr, r4, r2, pc @ │ │ │ │ + smlabteq lr, r4, r2, pc @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1aeb0c <__cxa_atexit@plt+0x1a2b6c> │ │ │ │ - smlabteq lr, r8, r2, pc @ │ │ │ │ + smlatbeq lr, r8, r2, pc @ │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -428993,15 +428993,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tstpeq lr, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1aef04 <__cxa_atexit@plt+0x1a2f64> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -429014,15 +429014,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1aeb0c <__cxa_atexit@plt+0x1a2b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq pc, [lr, -r4] │ │ │ │ + ldrdeq pc, [lr, -r4] │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1aeb0c <__cxa_atexit@plt+0x1a2b6c> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -429045,15 +429045,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1aef88 <__cxa_atexit@plt+0x1a2fe8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, asr r3 │ │ │ │ + tsteq lr, r8, lsr r3 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aefec <__cxa_atexit@plt+0x1a304c> │ │ │ │ @@ -429075,15 +429075,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r4, lsr #4 │ │ │ │ + tsteq lr, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1af024 <__cxa_atexit@plt+0x1a3084> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -429107,17 +429107,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1af080 <__cxa_atexit@plt+0x1a30e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, ror #4 │ │ │ │ + tsteq lr, r0, asr #4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq pc, ip, asr r4 @ │ │ │ │ + tsteq pc, ip, lsr r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1af0fc <__cxa_atexit@plt+0x1a315c> │ │ │ │ @@ -429144,27 +429144,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r0, [pc, -r4] │ │ │ │ + @ instruction: 0x010f03b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1af13c <__cxa_atexit@plt+0x1a319c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010f039c │ │ │ │ + tsteq pc, ip, ror r3 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1af1b8 <__cxa_atexit@plt+0x1a3218> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -429187,16 +429187,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r8, lsr r3 @ │ │ │ │ - tsteq pc, ip, lsl r3 @ │ │ │ │ + tsteq pc, r8, lsl r3 @ │ │ │ │ + strdeq r0, [pc, -ip] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -429208,16 +429208,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af210 <__cxa_atexit@plt+0x1a3270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r0, r2, r0 │ │ │ │ - smlabteq pc, ip, r2, r0 @ │ │ │ │ + smlabteq pc, r0, r2, r0 @ │ │ │ │ + smlatbeq pc, ip, r2, r0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1af2ec <__cxa_atexit@plt+0x1a334c> │ │ │ │ ldr r2, [pc, #212] @ 1af30c <__cxa_atexit@plt+0x1a336c> │ │ │ │ @@ -429273,17 +429273,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq lr, ip, lsr #32 │ │ │ │ + tsteq lr, ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq pc, r8, r1, r0 @ │ │ │ │ + smlatbeq pc, r8, r1, r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1af3b0 <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -429317,17 +429317,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq lr, r0, asr pc │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r0, lsl r1 @ │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1af444 <__cxa_atexit@plt+0x1a34a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -429350,16 +429350,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq pc, ip, r0, r0 @ │ │ │ │ - swpeq r0, r0, [pc] @ │ │ │ │ + smlabbeq pc, ip, r0, r0 @ │ │ │ │ + tsteq pc, r0, ror r0 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -429371,16 +429371,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af49c <__cxa_atexit@plt+0x1a34fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - qaddeq r0, r4, pc @ │ │ │ │ - tsteq pc, r0, asr #32 │ │ │ │ + tsteq pc, r4, lsr r0 @ │ │ │ │ + tsteq pc, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1af534 <__cxa_atexit@plt+0x1a3594> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -429429,17 +429429,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq lr, r8, pc, pc @ │ │ │ │ - tsteq lr, r8, lsr #26 │ │ │ │ - tsteq lr, r0, ror sp │ │ │ │ + smlabbeq lr, r8, pc, pc @ │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ + tsteq lr, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -429455,18 +429455,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1af5f4 <__cxa_atexit@plt+0x1a3654> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, lsl #25 │ │ │ │ - @ instruction: 0x011eccd0 │ │ │ │ + tsteq lr, r8, ror #24 │ │ │ │ + @ instruction: 0x011eccb0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq lr, ip, lsl #22 │ │ │ │ + smlatteq lr, ip, sl, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1af66c <__cxa_atexit@plt+0x1a36cc> │ │ │ │ @@ -429492,15 +429492,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabbeq lr, r8, sl, lr │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1af6ac <__cxa_atexit@plt+0x1a370c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -429523,16 +429523,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ecbd4 │ │ │ │ - tsteq lr, r4, lsl #20 │ │ │ │ + @ instruction: 0x011ecbb4 │ │ │ │ + smlatteq lr, r4, r9, lr │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1af7c4 <__cxa_atexit@plt+0x1a3824> │ │ │ │ ldr r3, [pc, #200] @ 1af7ec <__cxa_atexit@plt+0x1a384c> │ │ │ │ @@ -429585,18 +429585,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq lr, ip, asr #22 │ │ │ │ - tstpeq lr, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, lsr #22 │ │ │ │ + tstpeq lr, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, r8, lsl #18 │ │ │ │ + smlatteq lr, r8, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1af88c <__cxa_atexit@plt+0x1a38ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -429628,15 +429628,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 141450 <__cxa_atexit@plt+0x1354b0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq lr, ip, ror #20 │ │ │ │ + tsteq lr, ip, asr #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -429649,24 +429649,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ec9dc │ │ │ │ - tstpeq lr, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ec9bc │ │ │ │ + smlatteq lr, r0, fp, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1af710 <__cxa_atexit@plt+0x1a3770> │ │ │ │ - smlatteq lr, r0, fp, pc @ │ │ │ │ + smlabteq lr, r0, fp, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1af990 <__cxa_atexit@plt+0x1a39f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -429707,17 +429707,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq lr, ip, asr fp @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, ip, asr #17 │ │ │ │ - tsteq lr, r4, lsl r9 │ │ │ │ + tstpeq lr, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, lsr #17 │ │ │ │ + @ instruction: 0x011ec8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -429733,16 +429733,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1afa4c <__cxa_atexit@plt+0x1a3aac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, lsr r8 │ │ │ │ - tsteq lr, r8, ror r8 │ │ │ │ + tsteq lr, r0, lsl r8 │ │ │ │ + tsteq lr, r8, asr r8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -429812,17 +429812,17 @@ │ │ │ │ sub r9, r6, #23 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, ror #14 │ │ │ │ - tsteq lr, ip, lsr r9 │ │ │ │ - smlatbeq lr, r4, r4, lr │ │ │ │ + tsteq lr, r4, asr #14 │ │ │ │ + tsteq lr, ip, lsl r9 │ │ │ │ + smlabbeq lr, r4, r4, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1afbd0 <__cxa_atexit@plt+0x1a3c30> │ │ │ │ ldr r7, [pc, #52] @ 1afbe0 <__cxa_atexit@plt+0x1a3c40> │ │ │ │ @@ -429837,16 +429837,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1afbe4 <__cxa_atexit@plt+0x1a3c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq lr, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ + tstpeq lr, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1afd14 <__cxa_atexit@plt+0x1a3d74> │ │ │ │ @@ -429918,21 +429918,21 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, lsl r6 │ │ │ │ - @ instruction: 0x011ec7f0 │ │ │ │ + @ instruction: 0x011ec5fc │ │ │ │ + @ instruction: 0x011ec7d0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ - mrseq lr, ELR_hyp │ │ │ │ - tsteq lr, r4, lsl r3 │ │ │ │ - tsteq lr, r4, ror r5 │ │ │ │ + tsteq lr, r4, lsr r3 │ │ │ │ + smlatteq lr, r0, r2, lr │ │ │ │ + strdeq lr, [lr, -r4] │ │ │ │ + tsteq lr, r4, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1afe20 <__cxa_atexit@plt+0x1a3e80> │ │ │ │ @@ -429985,15 +429985,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r4, asr #8 │ │ │ │ + tsteq lr, r4, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1afec8 <__cxa_atexit@plt+0x1a3f28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -430023,15 +430023,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1afecc <__cxa_atexit@plt+0x1a3f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r8, lsl #7 │ │ │ │ + tsteq lr, r8, ror #6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -430052,15 +430052,15 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1aff40 <__cxa_atexit@plt+0x1a3fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r8, lsl #6 │ │ │ │ + tsteq lr, r8, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0020 <__cxa_atexit@plt+0x1a4080> │ │ │ │ @@ -430113,15 +430113,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r4, asr #4 │ │ │ │ + tsteq lr, r4, lsr #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b00c8 <__cxa_atexit@plt+0x1a4128> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -430151,15 +430151,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b00cc <__cxa_atexit@plt+0x1a412c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r8, lsl #3 │ │ │ │ + tsteq lr, r8, ror #2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -430180,16 +430180,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b0140 <__cxa_atexit@plt+0x1a41a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r8, lsl #2 │ │ │ │ - @ instruction: 0x010edfb4 │ │ │ │ + tsteq lr, r8, ror #1 │ │ │ │ + @ instruction: 0x010edf94 │ │ │ │ andeq r0, r4, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0210 <__cxa_atexit@plt+0x1a4270> │ │ │ │ ands r1, sl, #7 │ │ │ │ @@ -430247,32 +430247,32 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tstpeq lr, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [lr, -r4] │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - smlatbeq lr, r4, lr, sp │ │ │ │ + smlabbeq lr, r4, lr, sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ rev r2, r1 │ │ │ │ rev r1, r0 │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b0334 <__cxa_atexit@plt+0x1a4394> │ │ │ │ - tsteq lr, ip, ror #28 │ │ │ │ + tsteq lr, ip, asr #28 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -430296,15 +430296,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatteq lr, ip, sp, sp │ │ │ │ + smlabteq lr, ip, sp, sp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ mov r8, fp │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r3, r3, #8 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -430367,15 +430367,15 @@ │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [lr, -r0] │ │ │ │ + @ instruction: 0x010edcb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -430424,16 +430424,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b0510 <__cxa_atexit@plt+0x1a4570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - tstpeq lr, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ tstpeq lr, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + strdeq lr, [lr, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b0584 <__cxa_atexit@plt+0x1a45e4> │ │ │ │ @@ -430458,15 +430458,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x010eef90 │ │ │ │ + tsteq lr, r0, ror pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1b05c8 <__cxa_atexit@plt+0x1a4628> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -430491,18 +430491,18 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ebcb4 │ │ │ │ + @ instruction: 0x011ebc94 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ - strdeq lr, [lr, -ip] │ │ │ │ + ldrdeq lr, [lr, -ip] │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b066c <__cxa_atexit@plt+0x1a46cc> │ │ │ │ @@ -430517,16 +430517,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b0684 <__cxa_atexit@plt+0x1a46e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x010eeebc │ │ │ │ - smlatbeq lr, r0, lr, lr │ │ │ │ + @ instruction: 0x010eee9c │ │ │ │ + smlabbeq lr, r0, lr, lr │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b074c <__cxa_atexit@plt+0x1a47ac> │ │ │ │ @@ -430570,17 +430570,17 @@ │ │ │ │ str r6, [r5, #16]! │ │ │ │ add r6, r3, #24 │ │ │ │ str ip, [r5, #8] │ │ │ │ b 1b0154 <__cxa_atexit@plt+0x1a41b4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ebdd0 │ │ │ │ + @ instruction: 0x011ebdb0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq lr, ip, lsr #23 │ │ │ │ + tsteq lr, ip, lsl #23 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -430594,16 +430594,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, lsl fp │ │ │ │ - tsteq lr, r0, ror sp │ │ │ │ + @ instruction: 0x011ebaf8 │ │ │ │ + tsteq lr, r0, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b0828 <__cxa_atexit@plt+0x1a4888> │ │ │ │ @@ -430630,16 +430630,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b0848 <__cxa_atexit@plt+0x1a48a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strdeq lr, [lr, -r8] │ │ │ │ - smlatteq lr, r0, ip, lr │ │ │ │ + ldrdeq lr, [lr, -r8] │ │ │ │ + smlabteq lr, r0, ip, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0900 <__cxa_atexit@plt+0x1a4960> │ │ │ │ ldr r7, [pc, #216] @ 1b0948 <__cxa_atexit@plt+0x1a49a8> │ │ │ │ @@ -430697,18 +430697,18 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq lr, r4, lsr ip │ │ │ │ - tsteq lr, ip, ror #18 │ │ │ │ - @ instruction: 0x011eb9b4 │ │ │ │ - ldrdeq lr, [lr, -r0] │ │ │ │ + tsteq lr, r4, lsl ip │ │ │ │ + tsteq lr, ip, asr #18 │ │ │ │ + @ instruction: 0x011eb994 │ │ │ │ + @ instruction: 0x010eebb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b09d8 <__cxa_atexit@plt+0x1a4a38> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -430743,16 +430743,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq lr, r4, lsl #17 │ │ │ │ - tsteq lr, ip, asr #17 │ │ │ │ + tsteq lr, r4, ror #16 │ │ │ │ + tsteq lr, ip, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -430768,16 +430768,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0a78 <__cxa_atexit@plt+0x1a4ad8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, lsl #16 │ │ │ │ - tsteq lr, ip, asr #16 │ │ │ │ + tsteq lr, r4, ror #15 │ │ │ │ + tsteq lr, ip, lsr #16 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ b 1b0c1c <__cxa_atexit@plt+0x1a4c7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -430867,19 +430867,19 @@ │ │ │ │ orr r7, r7, r3 │ │ │ │ str r7, [r2, #12] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, lsl sl │ │ │ │ - tsteq lr, r4, ror #13 │ │ │ │ + @ instruction: 0x011eb9f4 │ │ │ │ + tsteq lr, r4, asr #13 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ - tsteq lr, r0, lsr #8 │ │ │ │ + tsteq lr, r0, lsl #8 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov lr, fp │ │ │ │ cmp r3, sl │ │ │ │ @@ -430980,24 +430980,24 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011eb8f0 │ │ │ │ - @ instruction: 0x011eb5bc │ │ │ │ - @ instruction: 0x010ee798 │ │ │ │ + @ instruction: 0x011eb8d0 │ │ │ │ + @ instruction: 0x011eb59c │ │ │ │ + tsteq lr, r8, ror r7 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq lr, r4, asr r5 │ │ │ │ - smlabteq lr, r4, r2, sp │ │ │ │ - tsteq lr, r0, lsl #10 │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ - tsteq lr, r8, asr r7 │ │ │ │ + tsteq lr, r4, lsr r5 │ │ │ │ + smlatbeq lr, r4, r2, sp │ │ │ │ + tsteq lr, r0, ror #9 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0eac <__cxa_atexit@plt+0x1a4f0c> │ │ │ │ ldr r2, [pc, #172] @ 1b0eb4 <__cxa_atexit@plt+0x1a4f14> │ │ │ │ @@ -431042,15 +431042,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlabbeq lr, r8, r6, lr │ │ │ │ + tsteq lr, r8, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ ldrb r1, [r2, #4] │ │ │ │ @@ -431072,15 +431072,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ orr r3, r3, sl │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1b0c1c <__cxa_atexit@plt+0x1a4c7c> │ │ │ │ - tsteq lr, r4, lsl r6 │ │ │ │ + strdeq lr, [lr, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b0f78 <__cxa_atexit@plt+0x1a4fd8> │ │ │ │ ldr r7, [pc, #52] @ 1b0f88 <__cxa_atexit@plt+0x1a4fe8> │ │ │ │ @@ -431095,16 +431095,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b0f8c <__cxa_atexit@plt+0x1a4fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq lr, r0, r5, lr │ │ │ │ - @ instruction: 0x010ee5b8 │ │ │ │ + smlabteq lr, r0, r5, lr │ │ │ │ + @ instruction: 0x010ee598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b107c <__cxa_atexit@plt+0x1a50dc> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -431160,19 +431160,19 @@ │ │ │ │ add r8, r1, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - smlatteq lr, ip, pc, ip @ │ │ │ │ - @ instruction: 0x010ecf9c │ │ │ │ - smlatbeq lr, r8, pc, ip @ │ │ │ │ - tsteq lr, ip, lsl #4 │ │ │ │ - smlabteq lr, r4, r4, lr │ │ │ │ + smlabteq lr, ip, pc, ip @ │ │ │ │ + tsteq lr, ip, ror pc │ │ │ │ + smlabbeq lr, r8, pc, ip @ │ │ │ │ + tsteq lr, ip, ror #3 │ │ │ │ + smlatbeq lr, r4, r4, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b10f8 <__cxa_atexit@plt+0x1a5158> │ │ │ │ ldr r3, [pc, #64] @ 1b1100 <__cxa_atexit@plt+0x1a5160> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -431189,17 +431189,17 @@ │ │ │ │ b 1b15e4 <__cxa_atexit@plt+0x1a5644> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq lr, r8, lsl #2 │ │ │ │ + tsteq lr, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq lr, r8, asr r4 │ │ │ │ + tsteq lr, r8, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b112c <__cxa_atexit@plt+0x1a518c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b15e4 <__cxa_atexit@plt+0x1a5644> │ │ │ │ @@ -431228,15 +431228,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ + ldrsheq fp, [lr, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b11fc <__cxa_atexit@plt+0x1a525c> │ │ │ │ ldr r1, [pc, #68] @ 1b1204 <__cxa_atexit@plt+0x1a5264> │ │ │ │ ldr r0, [pc, #68] @ 1b1208 <__cxa_atexit@plt+0x1a5268> │ │ │ │ @@ -431254,22 +431254,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, r4, lsl r0 │ │ │ │ + @ instruction: 0x011eaff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - mrseq lr, ELR_hyp │ │ │ │ + smlatteq lr, r0, r2, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b1294 <__cxa_atexit@plt+0x1a52f4> │ │ │ │ @@ -431294,15 +431294,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabbeq lr, r0, r2, lr │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1b12d8 <__cxa_atexit@plt+0x1a5338> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -431327,16 +431327,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, lsr #31 │ │ │ │ - strdeq lr, [lr, -r4] │ │ │ │ + tsteq lr, r4, lsl #31 │ │ │ │ + ldrdeq lr, [lr, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b13c0 <__cxa_atexit@plt+0x1a5420> │ │ │ │ @@ -431369,15 +431369,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq lr, r4, asr r1 │ │ │ │ + tsteq lr, r4, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #60] @ 1b1424 <__cxa_atexit@plt+0x1a5484> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ @@ -431390,15 +431390,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ beq 1b141c <__cxa_atexit@plt+0x1a547c> │ │ │ │ b 1b1434 <__cxa_atexit@plt+0x1a5494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mrseq lr, (UNDEF: 30) │ │ │ │ + smlatteq lr, r0, r0, lr │ │ │ │ andeq r0, r0, r7, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b14ec <__cxa_atexit@plt+0x1a554c> │ │ │ │ @@ -431442,17 +431442,17 @@ │ │ │ │ str r6, [r5, #20]! │ │ │ │ add r6, r3, #24 │ │ │ │ str ip, [r5, #8] │ │ │ │ b 1b0154 <__cxa_atexit@plt+0x1a41b4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, lsr r0 │ │ │ │ + tsteq lr, r0, lsl r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq lr, ip, lsl #28 │ │ │ │ + tsteq lr, ip, ror #27 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431466,16 +431466,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, ror sp │ │ │ │ - smlabteq lr, r8, pc, sp @ │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ + smlatbeq lr, r8, pc, sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431497,15 +431497,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq lr, r0, asr pc │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b167c <__cxa_atexit@plt+0x1a56dc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -431552,21 +431552,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatteq lr, r4, lr, sp │ │ │ │ - @ instruction: 0x011eabdc │ │ │ │ - tsteq lr, r8, lsr ip │ │ │ │ + smlabteq lr, r4, lr, sp │ │ │ │ + @ instruction: 0x011eabbc │ │ │ │ + tsteq lr, r8, lsl ip │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq lr, r8, asr ip │ │ │ │ - @ instruction: 0x010ede9c │ │ │ │ + tsteq lr, r8, lsr ip │ │ │ │ + tsteq lr, ip, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -431594,17 +431594,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq lr, r0, lsl #23 │ │ │ │ + tsteq lr, r0, ror #22 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq lr, r4, lsl #28 │ │ │ │ + smlatteq lr, r4, sp, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b17c0 <__cxa_atexit@plt+0x1a5820> │ │ │ │ ldr r2, [pc, #72] @ 1b17cc <__cxa_atexit@plt+0x1a582c> │ │ │ │ @@ -431624,17 +431624,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, ip, asr #20 │ │ │ │ + tsteq lr, ip, lsr #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabbeq lr, ip, sp, sp │ │ │ │ + tsteq lr, ip, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b17f8 <__cxa_atexit@plt+0x1a5858> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b15e4 <__cxa_atexit@plt+0x1a5644> │ │ │ │ @@ -431668,15 +431668,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r0, lsr #19 │ │ │ │ + tsteq lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b18a8 <__cxa_atexit@plt+0x1a5908> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -431700,15 +431700,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1904 <__cxa_atexit@plt+0x1a5964> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ea9dc │ │ │ │ + @ instruction: 0x011ea9bc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b193c <__cxa_atexit@plt+0x1a599c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -431717,16 +431717,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ea8b0 │ │ │ │ - tsteq lr, ip, asr #14 │ │ │ │ + @ instruction: 0x011ea890 │ │ │ │ + tsteq lr, ip, lsr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b19bc <__cxa_atexit@plt+0x1a5a1c> │ │ │ │ @@ -431752,15 +431752,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabteq lr, r8, r6, ip │ │ │ │ + smlatbeq lr, r8, r6, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b19fc <__cxa_atexit@plt+0x1a5a5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -431783,16 +431783,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, lsl #17 │ │ │ │ - tsteq lr, r4, asr #12 │ │ │ │ + tsteq lr, r4, ror #16 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b1b10 <__cxa_atexit@plt+0x1a5b70> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -431841,17 +431841,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011ea7f4 │ │ │ │ + @ instruction: 0x011ea7d4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq lr, ip, asr r5 │ │ │ │ + tsteq lr, ip, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b1bb4 <__cxa_atexit@plt+0x1a5c14> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -431877,15 +431877,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr #14 │ │ │ │ + tsteq lr, r0, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431899,16 +431899,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ea6b4 │ │ │ │ - tsteq lr, r4, ror r4 │ │ │ │ + @ instruction: 0x011ea694 │ │ │ │ + tsteq lr, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431971,16 +431971,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq lr, ip, asr #16 │ │ │ │ - tsteq lr, r8, lsr #16 │ │ │ │ + tsteq lr, ip, lsr #16 │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b1df0 <__cxa_atexit@plt+0x1a5e50> │ │ │ │ ldr r7, [pc, #208] @ 1b1e34 <__cxa_atexit@plt+0x1a5e94> │ │ │ │ @@ -432037,18 +432037,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq lr, r0, ror #14 │ │ │ │ - smlabbeq lr, r8, r7, sp │ │ │ │ - tsteq lr, ip, ror #8 │ │ │ │ - @ instruction: 0x011ea4b4 │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ + tsteq lr, r8, ror #14 │ │ │ │ + tsteq lr, ip, asr #8 │ │ │ │ + @ instruction: 0x011ea494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1e94 <__cxa_atexit@plt+0x1a5ef4> │ │ │ │ @@ -432060,19 +432060,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, asr #7 │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ + tsteq lr, r8, lsr #7 │ │ │ │ + @ instruction: 0x011ea3f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1b2224 <__cxa_atexit@plt+0x1a6284> │ │ │ │ - tsteq lr, r8, asr #4 │ │ │ │ + tsteq lr, r8, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -432120,16 +432120,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ - tsteq lr, r8, ror #2 │ │ │ │ + tsteq lr, r8, lsl #12 │ │ │ │ + tsteq lr, r8, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1b2020 <__cxa_atexit@plt+0x1a6080> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -432157,16 +432157,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x010ed590 │ │ │ │ - ldrdeq ip, [lr, -r4] │ │ │ │ + tsteq lr, r0, ror r5 │ │ │ │ + strheq ip, [lr, -r4] │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -432179,15 +432179,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b207c <__cxa_atexit@plt+0x1a60dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ + tsteq lr, r0, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b212c <__cxa_atexit@plt+0x1a618c> │ │ │ │ @@ -432228,15 +432228,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, r8, lsr r1 │ │ │ │ + tsteq lr, r8, lsl r1 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 1b21b4 <__cxa_atexit@plt+0x1a6214> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -432258,15 +432258,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b21b8 <__cxa_atexit@plt+0x1a6218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011ea09c │ │ │ │ + tsteq lr, ip, ror r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -432278,18 +432278,18 @@ │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1b2208 <__cxa_atexit@plt+0x1a6268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r0, asr #32 │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlatteq lr, r4, lr, fp │ │ │ │ + smlabteq lr, r4, lr, fp │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -432299,15 +432299,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b2260 <__cxa_atexit@plt+0x1a62c0> │ │ │ │ ldr r7, [pc, #12] @ 1b225c <__cxa_atexit@plt+0x1a62bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #6 │ │ │ │ + tsteq lr, r8, lsr #6 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #476] @ 1b2450 <__cxa_atexit@plt+0x1a64b0> │ │ │ │ ldr r9, [pc, #476] @ 1b2454 <__cxa_atexit@plt+0x1a64b4> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #3 │ │ │ │ @@ -432429,20 +432429,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011e9f98 │ │ │ │ + tsteq lr, r8, ror pc │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - tsteq lr, r8, asr pc │ │ │ │ - smlabbeq lr, r4, ip, fp │ │ │ │ + tsteq lr, r8, lsr pc │ │ │ │ + tsteq lr, r4, ror #24 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b24dc <__cxa_atexit@plt+0x1a653c> │ │ │ │ @@ -432466,17 +432466,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b24fc <__cxa_atexit@plt+0x1a655c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ + tsteq lr, r8, ror #27 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq fp, [lr, -ip] │ │ │ │ + ldrdeq fp, [lr, -ip] │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 1b2550 <__cxa_atexit@plt+0x1a65b0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -432489,22 +432489,22 @@ │ │ │ │ beq 1b2548 <__cxa_atexit@plt+0x1a65a8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1b2260 <__cxa_atexit@plt+0x1a62c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatbeq lr, r8, fp, fp │ │ │ │ + smlabbeq lr, r8, fp, fp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b2260 <__cxa_atexit@plt+0x1a62c0> │ │ │ │ - smlabbeq lr, ip, fp, fp │ │ │ │ + tsteq lr, ip, ror #22 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -432528,15 +432528,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq lr, ip, lsl #22 │ │ │ │ + smlatteq lr, ip, sl, fp │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1b2640 <__cxa_atexit@plt+0x1a66a0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -432549,15 +432549,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1b2260 <__cxa_atexit@plt+0x1a62c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x010ebab8 │ │ │ │ + @ instruction: 0x010eba98 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b2260 <__cxa_atexit@plt+0x1a62c0> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -432580,15 +432580,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1b26c4 <__cxa_atexit@plt+0x1a6724> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, ip, lsl ip │ │ │ │ + @ instruction: 0x011e9bfc │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b2728 <__cxa_atexit@plt+0x1a6788> │ │ │ │ @@ -432610,15 +432610,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r8, ror #21 │ │ │ │ + tsteq lr, r8, asr #21 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b2760 <__cxa_atexit@plt+0x1a67c0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -432642,17 +432642,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b27bc <__cxa_atexit@plt+0x1a681c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, lsr #22 │ │ │ │ + tsteq lr, r4, lsl #22 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrdeq ip, [lr, -ip] │ │ │ │ + @ instruction: 0x010ecdbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b2838 <__cxa_atexit@plt+0x1a6898> │ │ │ │ @@ -432679,27 +432679,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq lr, r4, asr sp │ │ │ │ + tsteq lr, r4, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2878 <__cxa_atexit@plt+0x1a68d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq lr, ip, lsl sp │ │ │ │ + strdeq ip, [lr, -ip] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1b28f4 <__cxa_atexit@plt+0x1a6954> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -432722,16 +432722,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x010eccb8 │ │ │ │ - @ instruction: 0x010ecc9c │ │ │ │ + @ instruction: 0x010ecc98 │ │ │ │ + tsteq lr, ip, ror ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432743,16 +432743,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b294c <__cxa_atexit@plt+0x1a69ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ - tsteq lr, ip, asr #24 │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ + tsteq lr, ip, lsr #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b2a28 <__cxa_atexit@plt+0x1a6a88> │ │ │ │ ldr r2, [pc, #212] @ 1b2a48 <__cxa_atexit@plt+0x1a6aa8> │ │ │ │ @@ -432808,17 +432808,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x011e98f0 │ │ │ │ + @ instruction: 0x011e98d0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ + tsteq lr, r8, lsr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b2aec <__cxa_atexit@plt+0x1a6b4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -432852,17 +432852,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq lr, r4, lsl r8 │ │ │ │ + @ instruction: 0x011e97f4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010eca90 │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1b2b80 <__cxa_atexit@plt+0x1a6be0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -432885,16 +432885,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, ip, lsr #20 │ │ │ │ - tsteq lr, r0, lsl sl │ │ │ │ + tsteq lr, ip, lsl #20 │ │ │ │ + strdeq ip, [lr, -r0] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432906,16 +432906,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b2bd8 <__cxa_atexit@plt+0x1a6c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [lr, -r4] │ │ │ │ - smlabteq lr, r0, r9, ip │ │ │ │ + @ instruction: 0x010ec9b4 │ │ │ │ + smlatbeq lr, r0, r9, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b2c70 <__cxa_atexit@plt+0x1a6cd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -432964,17 +432964,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, r8, lsr #18 │ │ │ │ - tsteq lr, ip, ror #11 │ │ │ │ - tsteq lr, r4, lsr r6 │ │ │ │ + tsteq lr, r8, lsl #18 │ │ │ │ + tsteq lr, ip, asr #11 │ │ │ │ + tsteq lr, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -432990,16 +432990,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2d30 <__cxa_atexit@plt+0x1a6d90> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, asr #10 │ │ │ │ - @ instruction: 0x011e9594 │ │ │ │ + tsteq lr, ip, lsr #10 │ │ │ │ + tsteq lr, r4, ror r5 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -433043,15 +433043,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq lr, ip, ror r4 │ │ │ │ + tsteq lr, ip, asr r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 1b2e6c <__cxa_atexit@plt+0x1a6ecc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -433072,15 +433072,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b2e70 <__cxa_atexit@plt+0x1a6ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq lr, r4, ror #7 │ │ │ │ + tsteq lr, r4, asr #7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -433092,16 +433092,16 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1b2ec0 <__cxa_atexit@plt+0x1a6f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r8, lsl #7 │ │ │ │ - tsteq lr, r4, lsr r2 │ │ │ │ + tsteq lr, r8, ror #6 │ │ │ │ + tsteq lr, r4, lsl r2 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b2f74 <__cxa_atexit@plt+0x1a6fd4> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -433152,26 +433152,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r7], #4 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr #2 │ │ │ │ + mrseq fp, (UNDEF: 30) │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -433201,15 +433201,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b30e8 <__cxa_atexit@plt+0x1a7148> │ │ │ │ @@ -433235,15 +433235,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010ec4bc │ │ │ │ + @ instruction: 0x010ec49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b3128 <__cxa_atexit@plt+0x1a7188> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -433266,16 +433266,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, asr r1 │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ + tsteq lr, r8, lsr r1 │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b3240 <__cxa_atexit@plt+0x1a72a0> │ │ │ │ ldr r3, [pc, #200] @ 1b3268 <__cxa_atexit@plt+0x1a72c8> │ │ │ │ @@ -433328,18 +433328,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrsbeq r9, [lr, -r0] │ │ │ │ - tsteq lr, ip, ror r3 │ │ │ │ + ldrheq r9, [lr, -r0] │ │ │ │ + tsteq lr, ip, asr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, ip, lsr r3 │ │ │ │ + tsteq lr, ip, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b3308 <__cxa_atexit@plt+0x1a7368> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -433371,15 +433371,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b2ed4 <__cxa_atexit@plt+0x1a6f34> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0x011e8ff0 │ │ │ │ + @ instruction: 0x011e8fd0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -433392,24 +433392,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, ror #30 │ │ │ │ - tsteq lr, r8, asr #4 │ │ │ │ + tsteq lr, r0, asr #30 │ │ │ │ + tsteq lr, r8, lsr #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1b318c <__cxa_atexit@plt+0x1a71ec> │ │ │ │ - tsteq lr, r8, lsr #4 │ │ │ │ + tsteq lr, r8, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b340c <__cxa_atexit@plt+0x1a746c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -433450,17 +433450,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq lr, r4, r1, ip │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ - @ instruction: 0x011e8e98 │ │ │ │ + smlabbeq lr, r4, r1, ip │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ + tsteq lr, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -433476,16 +433476,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b34c8 <__cxa_atexit@plt+0x1a7528> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e8db4 │ │ │ │ - @ instruction: 0x011e8dfc │ │ │ │ + @ instruction: 0x011e8d94 │ │ │ │ + @ instruction: 0x011e8ddc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b357c <__cxa_atexit@plt+0x1a75dc> │ │ │ │ @@ -433532,16 +433532,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ - @ instruction: 0x011e8e90 │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b3630 <__cxa_atexit@plt+0x1a7690> │ │ │ │ @@ -433571,17 +433571,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e8c9c │ │ │ │ - @ instruction: 0x011e8dd0 │ │ │ │ - smlatteq lr, r8, r9, sl │ │ │ │ + tsteq lr, ip, ror ip │ │ │ │ + @ instruction: 0x011e8db0 │ │ │ │ + smlabteq lr, r8, r9, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b368c <__cxa_atexit@plt+0x1a76ec> │ │ │ │ ldr r7, [pc, #52] @ 1b369c <__cxa_atexit@plt+0x1a76fc> │ │ │ │ @@ -433596,16 +433596,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b36a0 <__cxa_atexit@plt+0x1a7700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq lr, r0, asr #30 │ │ │ │ - smlabbeq lr, ip, r9, sl │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ + tsteq lr, ip, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b3790 <__cxa_atexit@plt+0x1a77f0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -433660,24 +433660,24 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e8b94 │ │ │ │ - tsteq lr, ip, asr #25 │ │ │ │ + tsteq lr, r4, ror fp │ │ │ │ + tsteq lr, ip, lsr #25 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldrdeq sl, [lr, -r8] │ │ │ │ - smlabbeq lr, r0, r8, sl │ │ │ │ - @ instruction: 0x010ea894 │ │ │ │ - @ instruction: 0x011e8af4 │ │ │ │ + @ instruction: 0x010ea8b8 │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ + tsteq lr, r4, ror r8 │ │ │ │ + @ instruction: 0x011e8ad4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1b3b20 <__cxa_atexit@plt+0x1a7b80> │ │ │ │ - tsteq lr, r4, lsr r9 │ │ │ │ + tsteq lr, r4, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -433725,16 +433725,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq lr, r8, ror #26 │ │ │ │ - tsteq lr, r4, asr r8 │ │ │ │ + tsteq lr, r8, asr #26 │ │ │ │ + tsteq lr, r4, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1b3934 <__cxa_atexit@plt+0x1a7994> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -433762,16 +433762,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq fp, [lr, -r0] │ │ │ │ - smlabteq lr, r0, r7, sl │ │ │ │ + @ instruction: 0x010ebcb0 │ │ │ │ + smlatbeq lr, r0, r7, sl │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -433784,15 +433784,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b3990 <__cxa_atexit@plt+0x1a79f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror ip │ │ │ │ + tsteq lr, r0, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b3a38 <__cxa_atexit@plt+0x1a7a98> │ │ │ │ @@ -433831,15 +433831,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq lr, ip, lsr #16 │ │ │ │ + tsteq lr, ip, lsl #16 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 1b3ab8 <__cxa_atexit@plt+0x1a7b18> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -433859,15 +433859,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b3abc <__cxa_atexit@plt+0x1a7b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x011e8798 │ │ │ │ + tsteq lr, r8, ror r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -433877,18 +433877,18 @@ │ │ │ │ strh r7, [r0] │ │ │ │ strb r2, [r1, #1] │ │ │ │ strb r3, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1b3b04 <__cxa_atexit@plt+0x1a7b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #14 │ │ │ │ + tsteq lr, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlatteq lr, r8, r5, sl │ │ │ │ + smlabteq lr, r8, r5, sl │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -433898,15 +433898,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b3b5c <__cxa_atexit@plt+0x1a7bbc> │ │ │ │ ldr r7, [pc, #12] @ 1b3b58 <__cxa_atexit@plt+0x1a7bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq lr, r0, sl, fp │ │ │ │ + smlabbeq lr, r0, sl, fp │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1b3d58 <__cxa_atexit@plt+0x1a7db8> │ │ │ │ ldr r9, [pc, #488] @ 1b3d5c <__cxa_atexit@plt+0x1a7dbc> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #1 │ │ │ │ @@ -434031,20 +434031,20 @@ │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011e869c │ │ │ │ + tsteq lr, ip, ror r6 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - tsteq lr, ip, asr r6 │ │ │ │ - tsteq lr, ip, ror r3 │ │ │ │ + tsteq lr, ip, lsr r6 │ │ │ │ + tsteq lr, ip, asr r3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b3de4 <__cxa_atexit@plt+0x1a7e44> │ │ │ │ @@ -434068,17 +434068,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b3e04 <__cxa_atexit@plt+0x1a7e64> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - tsteq lr, r0, lsl #10 │ │ │ │ + tsteq lr, r0, ror #9 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq sl, [lr, -r4] │ │ │ │ + ldrdeq sl, [lr, -r4] │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 1b3e58 <__cxa_atexit@plt+0x1a7eb8> │ │ │ │ ldrh r3, [r3, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -434091,22 +434091,22 @@ │ │ │ │ beq 1b3e50 <__cxa_atexit@plt+0x1a7eb0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1b3b5c <__cxa_atexit@plt+0x1a7bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatbeq lr, r0, r2, sl │ │ │ │ + smlabbeq lr, r0, r2, sl │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b3b5c <__cxa_atexit@plt+0x1a7bbc> │ │ │ │ - smlabbeq lr, r4, r2, sl │ │ │ │ + tsteq lr, r4, ror #4 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -434130,15 +434130,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq lr, r4, lsl #4 │ │ │ │ + smlatteq lr, r4, r1, sl │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1b3f48 <__cxa_atexit@plt+0x1a7fa8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -434151,15 +434151,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1b3b5c <__cxa_atexit@plt+0x1a7bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x010ea1b0 │ │ │ │ + @ instruction: 0x010ea190 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b3b5c <__cxa_atexit@plt+0x1a7bbc> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -434182,15 +434182,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1b3fcc <__cxa_atexit@plt+0x1a802c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, lsl r3 │ │ │ │ + @ instruction: 0x011e82f4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b4030 <__cxa_atexit@plt+0x1a8090> │ │ │ │ @@ -434212,15 +434212,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r0, ror #3 │ │ │ │ + tsteq lr, r0, asr #3 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b4068 <__cxa_atexit@plt+0x1a80c8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -434244,17 +434244,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b40c4 <__cxa_atexit@plt+0x1a8124> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, ip, lsl r2 │ │ │ │ + @ instruction: 0x011e81fc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b4140 <__cxa_atexit@plt+0x1a81a0> │ │ │ │ @@ -434281,27 +434281,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatbeq lr, r0, r4, fp │ │ │ │ + smlabbeq lr, r0, r4, fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4180 <__cxa_atexit@plt+0x1a81e0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq lr, r8, ror #8 │ │ │ │ + tsteq lr, r8, asr #8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1b41fc <__cxa_atexit@plt+0x1a825c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -434324,16 +434324,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r4, lsl #8 │ │ │ │ - smlatteq lr, r8, r3, fp │ │ │ │ + smlatteq lr, r4, r3, fp │ │ │ │ + smlabteq lr, r8, r3, fp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -434345,16 +434345,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b4254 <__cxa_atexit@plt+0x1a82b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - smlatbeq lr, ip, r3, fp │ │ │ │ - @ instruction: 0x010eb398 │ │ │ │ + smlabbeq lr, ip, r3, fp │ │ │ │ + tsteq lr, r8, ror r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b4330 <__cxa_atexit@plt+0x1a8390> │ │ │ │ ldr r2, [pc, #212] @ 1b4350 <__cxa_atexit@plt+0x1a83b0> │ │ │ │ @@ -434410,17 +434410,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq lr, r8, ror #31 │ │ │ │ + tsteq lr, r8, asr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x010eb294 │ │ │ │ + tsteq lr, r4, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b43f4 <__cxa_atexit@plt+0x1a8454> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -434454,17 +434454,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq lr, ip, lsl #30 │ │ │ │ + tsteq lr, ip, ror #29 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq fp, [lr, -ip] │ │ │ │ + @ instruction: 0x010eb1bc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1b4488 <__cxa_atexit@plt+0x1a84e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -434487,16 +434487,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r8, ror r1 │ │ │ │ - tsteq lr, ip, asr r1 │ │ │ │ + tsteq lr, r8, asr r1 │ │ │ │ + tsteq lr, ip, lsr r1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -434508,16 +434508,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b44e0 <__cxa_atexit@plt+0x1a8540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr #2 │ │ │ │ - tsteq lr, ip, lsl #2 │ │ │ │ + mrseq fp, (UNDEF: 30) │ │ │ │ + smlatteq lr, ip, r0, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b4578 <__cxa_atexit@plt+0x1a85d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -434566,17 +434566,17 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, r4, ror r0 │ │ │ │ - tsteq lr, r4, ror #25 │ │ │ │ - tsteq lr, ip, lsr #26 │ │ │ │ + qaddeq fp, r4, lr │ │ │ │ + tsteq lr, r4, asr #25 │ │ │ │ + tsteq lr, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -434592,16 +434592,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4638 <__cxa_atexit@plt+0x1a8698> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr #24 │ │ │ │ - tsteq lr, ip, lsl #25 │ │ │ │ + tsteq lr, r4, lsr #24 │ │ │ │ + tsteq lr, ip, ror #24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -434643,15 +434643,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, ip, ror fp │ │ │ │ + tsteq lr, ip, asr fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 1b4764 <__cxa_atexit@plt+0x1a87c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -434670,15 +434670,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b4768 <__cxa_atexit@plt+0x1a87c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, ip, ror #21 │ │ │ │ + tsteq lr, ip, asr #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r3, r7 │ │ │ │ @@ -434688,16 +434688,16 @@ │ │ │ │ strh r7, [r1] │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r3, [r0] │ │ │ │ ldr r7, [pc, #8] @ 1b47b0 <__cxa_atexit@plt+0x1a8810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x011e7a98 │ │ │ │ - tsteq lr, r4, asr #18 │ │ │ │ + tsteq lr, r8, ror sl │ │ │ │ + tsteq lr, r4, lsr #18 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b4868 <__cxa_atexit@plt+0x1a88c8> │ │ │ │ tst r9, #1 │ │ │ │ @@ -434749,26 +434749,26 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlatbeq lr, r0, sp, sl │ │ │ │ + smlabbeq lr, r0, sp, sl │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r7], #2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #16 │ │ │ │ + tsteq lr, ip, lsl #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -434798,15 +434798,15 @@ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlatbeq lr, r0, ip, sl │ │ │ │ + smlabbeq lr, r0, ip, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b49dc <__cxa_atexit@plt+0x1a8a3c> │ │ │ │ @@ -434832,15 +434832,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, ip, lsl ip │ │ │ │ + strdeq sl, [lr, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4a1c <__cxa_atexit@plt+0x1a8a7c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -434863,16 +434863,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r4, ror #16 │ │ │ │ - @ instruction: 0x010eab98 │ │ │ │ + tsteq lr, r4, asr #16 │ │ │ │ + tsteq lr, r8, ror fp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b4b34 <__cxa_atexit@plt+0x1a8b94> │ │ │ │ ldr r3, [pc, #200] @ 1b4b5c <__cxa_atexit@plt+0x1a8bbc> │ │ │ │ @@ -434925,18 +434925,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x011e77dc │ │ │ │ - ldrdeq sl, [lr, -ip] │ │ │ │ + @ instruction: 0x011e77bc │ │ │ │ + @ instruction: 0x010eaabc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x010eaa9c │ │ │ │ + tsteq lr, ip, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b4bfc <__cxa_atexit@plt+0x1a8c5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -434968,15 +434968,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b47c4 <__cxa_atexit@plt+0x1a8824> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0x011e76fc │ │ │ │ + @ instruction: 0x011e76dc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -434989,24 +434989,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, ip, ror #12 │ │ │ │ - smlatbeq lr, r8, r9, sl │ │ │ │ + tsteq lr, ip, asr #12 │ │ │ │ + smlabbeq lr, r8, r9, sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1b4a80 <__cxa_atexit@plt+0x1a8ae0> │ │ │ │ - smlabbeq lr, r8, r9, sl │ │ │ │ + tsteq lr, r8, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b4d00 <__cxa_atexit@plt+0x1a8d60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -435047,17 +435047,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq lr, r4, lsl #18 │ │ │ │ - tsteq lr, ip, asr r5 │ │ │ │ - tsteq lr, r4, lsr #11 │ │ │ │ + smlatteq lr, r4, r8, sl │ │ │ │ + tsteq lr, ip, lsr r5 │ │ │ │ + tsteq lr, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -435073,16 +435073,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4dbc <__cxa_atexit@plt+0x1a8e1c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr #9 │ │ │ │ - tsteq lr, r8, lsl #10 │ │ │ │ + tsteq lr, r0, lsr #9 │ │ │ │ + tsteq lr, r8, ror #9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b4e68 <__cxa_atexit@plt+0x1a8ec8> │ │ │ │ @@ -435127,16 +435127,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq lr, r8, ror r4 │ │ │ │ - tsteq lr, ip, asr #10 │ │ │ │ + tsteq lr, r8, asr r4 │ │ │ │ + tsteq lr, ip, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b4f0c <__cxa_atexit@plt+0x1a8f6c> │ │ │ │ @@ -435162,17 +435162,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, asr #7 │ │ │ │ - @ instruction: 0x011e7494 │ │ │ │ - tsteq lr, ip, lsl #2 │ │ │ │ + tsteq lr, r0, lsr #7 │ │ │ │ + tsteq lr, r4, ror r4 │ │ │ │ + smlatteq lr, ip, r0, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b4f68 <__cxa_atexit@plt+0x1a8fc8> │ │ │ │ ldr r7, [pc, #52] @ 1b4f78 <__cxa_atexit@plt+0x1a8fd8> │ │ │ │ @@ -435187,16 +435187,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b4f7c <__cxa_atexit@plt+0x1a8fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010ea6b8 │ │ │ │ - strheq r9, [lr, -r0] │ │ │ │ + @ instruction: 0x010ea698 │ │ │ │ + swpeq r9, r0, [lr] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b505c <__cxa_atexit@plt+0x1a90bc> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -435247,21 +435247,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, asr #5 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ + tsteq lr, ip, lsr #5 │ │ │ │ + tsteq lr, r0, lsl #7 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq lr, ip │ │ │ │ - @ instruction: 0x010e8fb4 │ │ │ │ - smlabteq lr, r8, pc, r8 @ │ │ │ │ - tsteq lr, r8, lsr #4 │ │ │ │ + smlatteq lr, ip, pc, r8 @ │ │ │ │ + @ instruction: 0x010e8f94 │ │ │ │ + smlatbeq lr, r8, pc, r8 @ │ │ │ │ + tsteq lr, r8, lsl #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5164 <__cxa_atexit@plt+0x1a91c4> │ │ │ │ @@ -435314,15 +435314,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, lsl #2 │ │ │ │ + tsteq lr, r0, ror #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b520c <__cxa_atexit@plt+0x1a926c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -435352,15 +435352,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b5210 <__cxa_atexit@plt+0x1a9270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, asr #32 │ │ │ │ + tsteq lr, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -435381,16 +435381,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b5284 <__cxa_atexit@plt+0x1a92e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #31 │ │ │ │ - tsteq lr, r0, ror lr │ │ │ │ + tsteq lr, r4, lsr #31 │ │ │ │ + tsteq lr, r0, asr lr │ │ │ │ andeq r0, r4, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5344 <__cxa_atexit@plt+0x1a93a4> │ │ │ │ mov r0, sl │ │ │ │ @@ -435445,28 +435445,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq sl, [lr, -r4] │ │ │ │ + ldrdeq sl, [lr, -r4] │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #26 │ │ │ │ + tsteq lr, r4, lsr #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -435553,15 +435553,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq lr, r4, lsr r1 │ │ │ │ + tsteq lr, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1b55c0 <__cxa_atexit@plt+0x1a9620> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -435589,15 +435589,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatbeq lr, r0, r0, sl │ │ │ │ + smlabbeq lr, r0, r0, sl │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -435610,15 +435610,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b5618 <__cxa_atexit@plt+0x1a9678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #32 │ │ │ │ + tsteq lr, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -435631,15 +435631,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b5670 <__cxa_atexit@plt+0x1a96d0> │ │ │ │ ldr r7, [pc, #12] @ 1b566c <__cxa_atexit@plt+0x1a96cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq lr, r8, pc, r9 @ │ │ │ │ + smlabteq lr, r8, pc, r9 @ │ │ │ │ mov r9, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r8, [pc, #340] @ 1b57d8 <__cxa_atexit@plt+0x1a9838> │ │ │ │ ldr lr, [pc, #340] @ 1b57dc <__cxa_atexit@plt+0x1a983c> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -435726,17 +435726,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r9 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x011e6b9c │ │ │ │ + tsteq lr, ip, ror fp │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq lr, r8, asr fp │ │ │ │ + tsteq lr, r8, lsr fp │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b5854 <__cxa_atexit@plt+0x1a98b4> │ │ │ │ @@ -435760,15 +435760,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b5874 <__cxa_atexit@plt+0x1a98d4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - @ instruction: 0x011e6a90 │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 1b58c0 <__cxa_atexit@plt+0x1a9920> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -435811,17 +435811,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1b5940 <__cxa_atexit@plt+0x1a99a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, lsr #19 │ │ │ │ + tsteq lr, r0, lsl #19 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ + smlatteq lr, r8, ip, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5984 <__cxa_atexit@plt+0x1a99e4> │ │ │ │ ldr r2, [pc, #40] @ 1b598c <__cxa_atexit@plt+0x1a99ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -435832,15 +435832,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1056640 <__cxa_atexit@plt+0x104a6a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, ip, ror #16 │ │ │ │ + tsteq lr, ip, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b59b0 <__cxa_atexit@plt+0x1a9a10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066794 <__cxa_atexit@plt+0x105a7f4> │ │ │ │ @@ -435861,15 +435861,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ - @ instruction: 0x011e6ab0 │ │ │ │ + @ instruction: 0x011e6a90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5ae4 <__cxa_atexit@plt+0x1a9b44> │ │ │ │ @@ -435922,15 +435922,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, lsl #15 │ │ │ │ + tsteq lr, r0, ror #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b5b8c <__cxa_atexit@plt+0x1a9bec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -435960,15 +435960,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b5b90 <__cxa_atexit@plt+0x1a9bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, asr #13 │ │ │ │ + tsteq lr, r4, lsr #13 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -435989,15 +435989,15 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b5c04 <__cxa_atexit@plt+0x1a9c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #12 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5ce4 <__cxa_atexit@plt+0x1a9d44> │ │ │ │ @@ -436050,15 +436050,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, lsl #11 │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b5d8c <__cxa_atexit@plt+0x1a9dec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -436088,15 +436088,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b5d90 <__cxa_atexit@plt+0x1a9df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, asr #9 │ │ │ │ + tsteq lr, r4, lsr #9 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -436117,16 +436117,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b5e04 <__cxa_atexit@plt+0x1a9e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #8 │ │ │ │ - strdeq r8, [lr, -r0] │ │ │ │ + tsteq lr, r4, lsr #8 │ │ │ │ + ldrdeq r8, [lr, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5e58 <__cxa_atexit@plt+0x1a9eb8> │ │ │ │ ldr r3, [pc, #52] @ 1b5e60 <__cxa_atexit@plt+0x1a9ec0> │ │ │ │ @@ -436141,15 +436141,15 @@ │ │ │ │ b 1b5e70 <__cxa_atexit@plt+0x1a9ed0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x010e8298 │ │ │ │ + tsteq lr, r8, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r2, r1 │ │ │ │ mov lr, #0 │ │ │ │ @@ -436219,15 +436219,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b6000 <__cxa_atexit@plt+0x1aa060> │ │ │ │ @@ -436247,16 +436247,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr #5 │ │ │ │ - smlatteq lr, ip, r0, r8 │ │ │ │ + tsteq lr, r4, lsr #5 │ │ │ │ + smlabteq lr, ip, r0, r8 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -436301,16 +436301,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, ror #3 │ │ │ │ - tsteq lr, r0, lsl r0 │ │ │ │ + tsteq lr, r8, asr #3 │ │ │ │ + strdeq r7, [lr, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b6134 <__cxa_atexit@plt+0x1aa194> │ │ │ │ ldr r3, [pc, #48] @ 1b613c <__cxa_atexit@plt+0x1aa19c> │ │ │ │ @@ -436324,15 +436324,15 @@ │ │ │ │ b 1b614c <__cxa_atexit@plt+0x1aa1ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x010e7fbc │ │ │ │ + @ instruction: 0x010e7f9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp r8, r2 │ │ │ │ bcc 1b6288 <__cxa_atexit@plt+0x1aa2e8> │ │ │ │ @@ -436427,18 +436427,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq lr, r8, lsr #2 │ │ │ │ + tsteq lr, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - tsteq lr, r4, asr #32 │ │ │ │ + tsteq lr, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b634c <__cxa_atexit@plt+0x1aa3ac> │ │ │ │ @@ -436458,16 +436458,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, ror pc │ │ │ │ - smlatbeq lr, r0, sp, r7 │ │ │ │ + tsteq lr, r8, asr pc │ │ │ │ + smlabbeq lr, r0, sp, r7 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -436512,16 +436512,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e5e9c │ │ │ │ - smlabbeq lr, r4, r0, r8 │ │ │ │ + tsteq lr, ip, ror lr │ │ │ │ + tsteq lr, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b64b4 <__cxa_atexit@plt+0x1aa514> │ │ │ │ ldr r2, [pc, #132] @ 1b64dc <__cxa_atexit@plt+0x1aa53c> │ │ │ │ @@ -436555,19 +436555,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 1b64e0 <__cxa_atexit@plt+0x1aa540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #27 │ │ │ │ - smlatteq lr, ip, pc, r7 @ │ │ │ │ + tsteq lr, r4, ror #26 │ │ │ │ + smlabteq lr, ip, pc, r7 @ │ │ │ │ @ instruction: 0xfff90840 │ │ │ │ @ instruction: 0xfff908d4 │ │ │ │ - tsteq lr, r0, asr sp │ │ │ │ + tsteq lr, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b6550 <__cxa_atexit@plt+0x1aa5b0> │ │ │ │ ldr r2, [pc, #76] @ 1b655c <__cxa_atexit@plt+0x1aa5bc> │ │ │ │ @@ -436588,15 +436588,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r0, asr #25 │ │ │ │ + tsteq lr, r0, lsr #25 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b6588 <__cxa_atexit@plt+0x1aa5e8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -436620,17 +436620,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b65e4 <__cxa_atexit@plt+0x1aa644> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011e5cfc │ │ │ │ + @ instruction: 0x011e5cdc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - qaddeq r9, r4, lr │ │ │ │ + tsteq lr, r4, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b6664 <__cxa_atexit@plt+0x1aa6c4> │ │ │ │ @@ -436658,15 +436658,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabteq lr, r8, pc, r8 @ │ │ │ │ + smlatbeq lr, r8, pc, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1b66a8 <__cxa_atexit@plt+0x1aa708> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, #1 │ │ │ │ @@ -436701,15 +436701,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq lr, ip, lsr pc │ │ │ │ + tsteq lr, ip, lsl pc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -436721,16 +436721,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b6774 <__cxa_atexit@plt+0x1aa7d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - smlatteq lr, r8, lr, r8 │ │ │ │ - smlabteq lr, r4, lr, r8 │ │ │ │ + smlabteq lr, r8, lr, r8 │ │ │ │ + smlatbeq lr, r4, lr, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b67cc <__cxa_atexit@plt+0x1aa82c> │ │ │ │ @@ -436747,15 +436747,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r4, ror #28 │ │ │ │ + tsteq lr, r4, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b6878 <__cxa_atexit@plt+0x1aa8d8> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ @@ -436791,15 +436791,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b5298 <__cxa_atexit@plt+0x1a92f8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x011e5a90 │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1b6908 <__cxa_atexit@plt+0x1aa968> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -436823,15 +436823,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq lr, r4, asr sp │ │ │ │ + tsteq lr, r4, lsr sp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -436843,16 +436843,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1b695c <__cxa_atexit@plt+0x1aa9bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl #26 │ │ │ │ - tsteq lr, r8, lsl sp │ │ │ │ + smlatteq lr, r0, ip, r8 │ │ │ │ + strdeq r8, [lr, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b69a8 <__cxa_atexit@plt+0x1aaa08> │ │ │ │ ldr r7, [pc, #52] @ 1b69b8 <__cxa_atexit@plt+0x1aaa18> │ │ │ │ @@ -436867,16 +436867,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b69bc <__cxa_atexit@plt+0x1aaa1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq lr, r0, ip, r8 │ │ │ │ - @ instruction: 0x010e8cbc │ │ │ │ + smlabteq lr, r0, ip, r8 │ │ │ │ + @ instruction: 0x010e8c9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b6a4c <__cxa_atexit@plt+0x1aaaac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -436957,31 +436957,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ muleq r0, r8, r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011e5794 │ │ │ │ - @ instruction: 0x011e57dc │ │ │ │ + tsteq lr, r4, ror r7 │ │ │ │ + @ instruction: 0x011e57bc │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x011e57d4 │ │ │ │ - tsteq lr, ip, asr #15 │ │ │ │ - @ instruction: 0x011e58b8 │ │ │ │ - tsteq lr, ip, lsr #22 │ │ │ │ + @ instruction: 0x011e57b4 │ │ │ │ + tsteq lr, ip, lsr #15 │ │ │ │ + @ instruction: 0x011e5898 │ │ │ │ + tsteq lr, ip, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b6b60 <__cxa_atexit@plt+0x1aabc0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1042280 <__cxa_atexit@plt+0x10362e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq lr, r4, lsl #22 │ │ │ │ + smlatteq lr, r4, sl, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ mov r8, fp │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -437081,25 +437081,25 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - @ instruction: 0x011e55d0 │ │ │ │ - tsteq lr, r8, lsl r6 │ │ │ │ + @ instruction: 0x011e55b0 │ │ │ │ + @ instruction: 0x011e55f8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffed80 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - tsteq lr, r4, asr #12 │ │ │ │ - tsteq lr, ip, lsl #13 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ + tsteq lr, ip, ror #12 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq lr, ip, lsr #18 │ │ │ │ + tsteq lr, ip, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1b6b88 <__cxa_atexit@plt+0x1aabe8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -437120,18 +437120,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b6db8 <__cxa_atexit@plt+0x1aae18> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr #9 │ │ │ │ - tsteq lr, ip, lsl #10 │ │ │ │ + tsteq lr, r4, lsr #9 │ │ │ │ + tsteq lr, ip, ror #9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x010e889c │ │ │ │ + tsteq lr, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1b6e44 <__cxa_atexit@plt+0x1aaea4> │ │ │ │ ldr r8, [pc, #160] @ 1b6e80 <__cxa_atexit@plt+0x1aaee0> │ │ │ │ @@ -437176,16 +437176,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffeb58 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ - tsteq lr, r0, ror #8 │ │ │ │ + @ instruction: 0x011e53f8 │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -437201,16 +437201,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b6efc <__cxa_atexit@plt+0x1aaf5c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, lsl #7 │ │ │ │ - tsteq lr, r8, asr #7 │ │ │ │ + tsteq lr, r0, ror #6 │ │ │ │ + tsteq lr, r8, lsr #7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1b707c <__cxa_atexit@plt+0x1ab0dc> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -437260,15 +437260,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrdeq r8, [lr, -r8] │ │ │ │ + @ instruction: 0x010e86b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r3, {r0, r7} │ │ │ │ str r5, [r3, #8] │ │ │ │ @@ -437292,15 +437292,15 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ stm r3, {r0, r1} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq lr, ip, asr #12 │ │ │ │ + tsteq lr, ip, lsr #12 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -437323,15 +437323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b70dc <__cxa_atexit@plt+0x1ab13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlabteq lr, r8, r5, r8 │ │ │ │ + smlatbeq lr, r8, r5, r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1b70fc <__cxa_atexit@plt+0x1ab15c> │ │ │ │ @@ -437450,19 +437450,19 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r5, [lr, -ip] │ │ │ │ + ldrsbeq r5, [lr, -ip] │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq lr, r0, ror #2 │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b734c <__cxa_atexit@plt+0x1ab3ac> │ │ │ │ @@ -437486,15 +437486,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b736c <__cxa_atexit@plt+0x1ab3cc> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0x011e4f98 │ │ │ │ + tsteq lr, r8, ror pc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #60] @ 1b73bc <__cxa_atexit@plt+0x1ab41c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ @@ -437539,15 +437539,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1b7440 <__cxa_atexit@plt+0x1ab4a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, lsr #29 │ │ │ │ + tsteq lr, r0, lsl #29 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b74e0 <__cxa_atexit@plt+0x1ab540> │ │ │ │ @@ -437595,16 +437595,16 @@ │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x010e81b4 │ │ │ │ - tsteq lr, r8, ror #27 │ │ │ │ + @ instruction: 0x010e8194 │ │ │ │ + tsteq lr, r8, asr #27 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 1b7578 <__cxa_atexit@plt+0x1ab5d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -437641,15 +437641,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq lr, r4, lsl sp │ │ │ │ + @ instruction: 0x011e4cf4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -437665,15 +437665,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b7638 <__cxa_atexit@plt+0x1ab698> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, lsr #25 │ │ │ │ + tsteq lr, r4, lsl #25 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1b765c <__cxa_atexit@plt+0x1ab6bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -437699,16 +437699,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b76bc <__cxa_atexit@plt+0x1ab71c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - smlatteq lr, r8, pc, r7 @ │ │ │ │ - tsteq lr, r4 │ │ │ │ + smlabteq lr, r8, pc, r7 @ │ │ │ │ + smlatteq lr, r4, pc, r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7718 <__cxa_atexit@plt+0x1ab778> │ │ │ │ ldr r3, [pc, #64] @ 1b7720 <__cxa_atexit@plt+0x1ab780> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -437725,17 +437725,17 @@ │ │ │ │ b 1b8be8 <__cxa_atexit@plt+0x1acc48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq lr, r8, ror #21 │ │ │ │ + tsteq lr, r8, asr #21 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x010e7f98 │ │ │ │ + tsteq lr, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b774c <__cxa_atexit@plt+0x1ab7ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b8be8 <__cxa_atexit@plt+0x1acc48> │ │ │ │ @@ -437764,16 +437764,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e4af8 │ │ │ │ - smlabbeq lr, r8, lr, r7 │ │ │ │ + @ instruction: 0x011e4ad8 │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7804 <__cxa_atexit@plt+0x1ab864> │ │ │ │ ldr r2, [pc, #40] @ 1b780c <__cxa_atexit@plt+0x1ab86c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -437784,15 +437784,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1056640 <__cxa_atexit@plt+0x104a6a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, ip, ror #19 │ │ │ │ + tsteq lr, ip, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b7830 <__cxa_atexit@plt+0x1ab890> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1066794 <__cxa_atexit@plt+0x105a7f4> │ │ │ │ @@ -437813,15 +437813,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6fc <__cxa_atexit@plt+0x111375c> │ │ │ │ - tsteq lr, r0, lsr ip │ │ │ │ + tsteq lr, r0, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7964 <__cxa_atexit@plt+0x1ab9c4> │ │ │ │ @@ -437874,15 +437874,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ + tsteq lr, r0, ror #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b7a0c <__cxa_atexit@plt+0x1aba6c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -437912,15 +437912,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b7a10 <__cxa_atexit@plt+0x1aba70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, asr #16 │ │ │ │ + tsteq lr, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -437941,15 +437941,15 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b7a84 <__cxa_atexit@plt+0x1abae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #15 │ │ │ │ + tsteq lr, r4, lsr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7b64 <__cxa_atexit@plt+0x1abbc4> │ │ │ │ @@ -438002,15 +438002,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, lsl #14 │ │ │ │ + tsteq lr, r0, ror #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1b7c0c <__cxa_atexit@plt+0x1abc6c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -438040,15 +438040,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b7c10 <__cxa_atexit@plt+0x1abc70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, asr #12 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -438069,16 +438069,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1b7c84 <__cxa_atexit@plt+0x1abce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, asr #11 │ │ │ │ - tsteq lr, r0, ror r4 │ │ │ │ + tsteq lr, r4, lsr #11 │ │ │ │ + tsteq lr, r0, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7cd8 <__cxa_atexit@plt+0x1abd38> │ │ │ │ ldr r3, [pc, #52] @ 1b7ce0 <__cxa_atexit@plt+0x1abd40> │ │ │ │ @@ -438093,15 +438093,15 @@ │ │ │ │ b 1b7cf0 <__cxa_atexit@plt+0x1abd50> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ + strdeq r6, [lr, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r2, r1 │ │ │ │ mov lr, #0 │ │ │ │ @@ -438171,15 +438171,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011e44f8 │ │ │ │ + @ instruction: 0x011e44d8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b7e80 <__cxa_atexit@plt+0x1abee0> │ │ │ │ @@ -438199,16 +438199,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr #8 │ │ │ │ - tsteq lr, ip, ror #4 │ │ │ │ + tsteq lr, r4, lsr #8 │ │ │ │ + tsteq lr, ip, asr #4 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -438253,16 +438253,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r8, ror #6 │ │ │ │ - @ instruction: 0x010e6190 │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ + tsteq lr, r0, ror r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7fb4 <__cxa_atexit@plt+0x1ac014> │ │ │ │ ldr r3, [pc, #48] @ 1b7fbc <__cxa_atexit@plt+0x1ac01c> │ │ │ │ @@ -438276,15 +438276,15 @@ │ │ │ │ b 1b7fcc <__cxa_atexit@plt+0x1ac02c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, ip, lsr r1 │ │ │ │ + tsteq lr, ip, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp r8, r2 │ │ │ │ bcc 1b8108 <__cxa_atexit@plt+0x1ac168> │ │ │ │ @@ -438379,18 +438379,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq lr, r8, lsr #5 │ │ │ │ + tsteq lr, r8, lsl #5 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - tsteq lr, r4, asr #3 │ │ │ │ + tsteq lr, r4, lsr #3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b81cc <__cxa_atexit@plt+0x1ac22c> │ │ │ │ @@ -438410,16 +438410,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrsheq r4, [lr, -r8] │ │ │ │ - tsteq lr, r0, lsr #30 │ │ │ │ + ldrsbeq r4, [lr, -r8] │ │ │ │ + tsteq lr, r0, lsl #30 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -438464,16 +438464,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, lsl r0 │ │ │ │ - tsteq lr, r4, lsl #4 │ │ │ │ + @ instruction: 0x011e3ffc │ │ │ │ + smlatteq lr, r4, r1, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b8334 <__cxa_atexit@plt+0x1ac394> │ │ │ │ ldr r2, [pc, #132] @ 1b835c <__cxa_atexit@plt+0x1ac3bc> │ │ │ │ @@ -438507,19 +438507,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 1b8360 <__cxa_atexit@plt+0x1ac3c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #30 │ │ │ │ - tsteq lr, ip, ror #2 │ │ │ │ + tsteq lr, r4, ror #29 │ │ │ │ + tsteq lr, ip, asr #2 │ │ │ │ @ instruction: 0xfff8e9c0 │ │ │ │ @ instruction: 0xfff8ea54 │ │ │ │ - @ instruction: 0x011e3ed0 │ │ │ │ + @ instruction: 0x011e3eb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b83c4 <__cxa_atexit@plt+0x1ac424> │ │ │ │ ldr r2, [pc, #64] @ 1b83cc <__cxa_atexit@plt+0x1ac42c> │ │ │ │ ldr r1, [pc, #64] @ 1b83d0 <__cxa_atexit@plt+0x1ac430> │ │ │ │ @@ -438536,22 +438536,22 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, r8, asr #28 │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ b 1b7450 <__cxa_atexit@plt+0x1ab4b0> │ │ │ │ - smlatbeq lr, r8, ip, r5 │ │ │ │ + smlabbeq lr, r8, ip, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b846c <__cxa_atexit@plt+0x1ac4cc> │ │ │ │ @@ -438580,15 +438580,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq lr, r8, lsl ip │ │ │ │ + strdeq r5, [lr, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1b84b4 <__cxa_atexit@plt+0x1ac514> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -438624,16 +438624,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffebf4 │ │ │ │ - tsteq lr, ip, ror r1 │ │ │ │ - tsteq lr, r0, ror #22 │ │ │ │ + tsteq lr, ip, asr r1 │ │ │ │ + tsteq lr, r0, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b85fc <__cxa_atexit@plt+0x1ac65c> │ │ │ │ ldr lr, [pc, #196] @ 1b861c <__cxa_atexit@plt+0x1ac67c> │ │ │ │ @@ -438684,17 +438684,17 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq lr, r0, lsl sp │ │ │ │ + @ instruction: 0x011e3cf0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r0, ror sl │ │ │ │ + tsteq lr, r0, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b86a8 <__cxa_atexit@plt+0x1ac708> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -438722,15 +438722,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9], #1 │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, asr ip │ │ │ │ + tsteq lr, r4, lsr ip │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r1, [r2, #12] │ │ │ │ @@ -438750,16 +438750,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b8728 <__cxa_atexit@plt+0x1ac788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r2, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r2, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe9f8 │ │ │ │ - smlabbeq lr, r0, pc, r6 @ │ │ │ │ - tsteq lr, r8, ror #18 │ │ │ │ + tsteq lr, r0, ror #30 │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -438783,15 +438783,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ + smlatteq lr, r8, lr, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b8804 <__cxa_atexit@plt+0x1ac864> │ │ │ │ ldr r2, [pc, #64] @ 1b880c <__cxa_atexit@plt+0x1ac86c> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -438808,16 +438808,16 @@ │ │ │ │ b 1b8820 <__cxa_atexit@plt+0x1ac880> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011e39fc │ │ │ │ - smlatbeq lr, r0, lr, r6 │ │ │ │ + @ instruction: 0x011e39dc │ │ │ │ + smlabbeq lr, r0, lr, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b88a0 <__cxa_atexit@plt+0x1ac900> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -438875,28 +438875,28 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r0, lsl #19 │ │ │ │ - tsteq lr, r8, ror r9 │ │ │ │ - tsteq lr, r4, ror #20 │ │ │ │ - tsteq lr, r8, ror sp │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ + tsteq lr, r4, asr #20 │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b894c <__cxa_atexit@plt+0x1ac9ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1042280 <__cxa_atexit@plt+0x10362e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq lr, r0, asr sp │ │ │ │ + tsteq lr, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ mov r8, fp │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -438962,21 +438962,21 @@ │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r8, lsr #24 │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1b8974 <__cxa_atexit@plt+0x1ac9d4> │ │ │ │ - smlabteq lr, r8, fp, r6 │ │ │ │ + smlatbeq lr, r8, fp, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b8adc <__cxa_atexit@plt+0x1acb3c> │ │ │ │ @@ -439021,15 +439021,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011e36b8 │ │ │ │ + @ instruction: 0x011e3698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -439050,15 +439050,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r6, [lr, -r8] │ │ │ │ + @ instruction: 0x010e6ab8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b8c94 <__cxa_atexit@plt+0x1accf4> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -439110,22 +439110,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq lr, ip, lsr #20 │ │ │ │ - tsteq lr, r4, asr #11 │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ + tsteq lr, ip, lsl #20 │ │ │ │ + tsteq lr, r4, lsr #11 │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ @ instruction: 0xffffeaa0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ - smlatteq lr, r0, r9, r6 │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ + smlabteq lr, r0, r9, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -439159,17 +439159,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe9b0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ + tsteq lr, r0, lsr r5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r0, lsr r9 │ │ │ │ + tsteq lr, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b8df4 <__cxa_atexit@plt+0x1ace54> │ │ │ │ ldr r2, [pc, #72] @ 1b8e00 <__cxa_atexit@plt+0x1ace60> │ │ │ │ @@ -439189,17 +439189,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ + @ instruction: 0x011e33f8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x010e68b8 │ │ │ │ + @ instruction: 0x010e6898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8e2c <__cxa_atexit@plt+0x1ace8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b8be8 <__cxa_atexit@plt+0x1acc48> │ │ │ │ @@ -439233,15 +439233,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, ip, ror #6 │ │ │ │ + tsteq lr, ip, asr #6 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b8edc <__cxa_atexit@plt+0x1acf3c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -439265,15 +439265,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b8f38 <__cxa_atexit@plt+0x1acf98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, lsr #7 │ │ │ │ + tsteq lr, r8, lsl #7 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b8f70 <__cxa_atexit@plt+0x1acfd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -439282,16 +439282,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror r2 │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ + tsteq lr, ip, asr r2 │ │ │ │ + strdeq r5, [lr, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b8ff0 <__cxa_atexit@plt+0x1ad050> │ │ │ │ @@ -439317,15 +439317,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - swpeq r5, r4, [lr] │ │ │ │ + tsteq lr, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b9030 <__cxa_atexit@plt+0x1ad090> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -439348,16 +439348,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, asr r2 │ │ │ │ - tsteq lr, r0, lsl r0 │ │ │ │ + tsteq lr, r0, lsr r2 │ │ │ │ + strdeq r4, [lr, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b9144 <__cxa_atexit@plt+0x1ad1a4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -439406,17 +439406,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq lr, r0, asr #3 │ │ │ │ + tsteq lr, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq lr, r8, lsr #30 │ │ │ │ + tsteq lr, r8, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b91e8 <__cxa_atexit@plt+0x1ad248> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -439442,15 +439442,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, lsl #2 │ │ │ │ + tsteq lr, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -439464,16 +439464,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r0, lsl #1 │ │ │ │ - tsteq lr, r0, asr #28 │ │ │ │ + tsteq lr, r0, rrx │ │ │ │ + tsteq lr, r0, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -439536,16 +439536,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ + tsteq lr, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b9424 <__cxa_atexit@plt+0x1ad484> │ │ │ │ ldr r7, [pc, #208] @ 1b9468 <__cxa_atexit@plt+0x1ad4c8> │ │ │ │ @@ -439602,18 +439602,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - smlabbeq lr, ip, r2, r6 │ │ │ │ - @ instruction: 0x010e62b4 │ │ │ │ - tsteq lr, r8, lsr lr │ │ │ │ - tsteq lr, r0, lsl #29 │ │ │ │ + tsteq lr, ip, ror #4 │ │ │ │ + @ instruction: 0x010e6294 │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ + tsteq lr, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b94c8 <__cxa_atexit@plt+0x1ad528> │ │ │ │ @@ -439625,17 +439625,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011e2d94 │ │ │ │ - @ instruction: 0x011e2ddc │ │ │ │ - tsteq lr, r4, lsl r2 │ │ │ │ + tsteq lr, r4, ror sp │ │ │ │ + @ instruction: 0x011e2dbc │ │ │ │ + strdeq r6, [lr, -r4] │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b9558 <__cxa_atexit@plt+0x1ad5b8> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -439661,22 +439661,22 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011e2c9c │ │ │ │ - tsteq lr, ip, ror r1 │ │ │ │ + tsteq lr, ip, ror ip │ │ │ │ + tsteq lr, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 10586dc <__cxa_atexit@plt+0x104c73c> │ │ │ │ - tsteq lr, ip, ror #2 │ │ │ │ + tsteq lr, ip, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b95cc <__cxa_atexit@plt+0x1ad62c> │ │ │ │ @@ -439691,15 +439691,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r4, lsl r1 │ │ │ │ + strdeq r6, [lr, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov r8, r5 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -439745,16 +439745,16 @@ │ │ │ │ strb ip, [r9, #10] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq lr, r8, asr #24 │ │ │ │ - smlabbeq lr, r0, fp, r4 │ │ │ │ + tsteq lr, r8, lsr #24 │ │ │ │ + tsteq lr, r0, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b9720 <__cxa_atexit@plt+0x1ad780> │ │ │ │ @@ -439781,24 +439781,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b9744 <__cxa_atexit@plt+0x1ad7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r8, lsl #22 │ │ │ │ + smlatteq lr, r8, sl, r4 │ │ │ │ @ instruction: 0xfff8cc60 │ │ │ │ - tsteq lr, r8, asr #21 │ │ │ │ + tsteq lr, r8, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - @ instruction: 0x010e55b8 │ │ │ │ + @ instruction: 0x010e5598 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b97b4 <__cxa_atexit@plt+0x1ad814> │ │ │ │ @@ -439813,15 +439813,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r0, ror #10 │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -439859,26 +439859,26 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, r0, #1 │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffd2b64 │ │ │ │ - @ instruction: 0x011e29d0 │ │ │ │ + @ instruction: 0x011e29b0 │ │ │ │ @ instruction: 0xfffd2b20 │ │ │ │ - tsteq lr, r4, lsr #19 │ │ │ │ - ldrdeq r5, [lr, -r0] │ │ │ │ - tsteq lr, r8, ror r9 │ │ │ │ + tsteq lr, r4, lsl #19 │ │ │ │ + @ instruction: 0x010e54b0 │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1b9964 <__cxa_atexit@plt+0x1ad9c4> │ │ │ │ - tsteq lr, r8, asr #28 │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b9924 <__cxa_atexit@plt+0x1ad984> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -439904,24 +439904,24 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011e28d0 │ │ │ │ - @ instruction: 0x010e5db0 │ │ │ │ + @ instruction: 0x011e28b0 │ │ │ │ + @ instruction: 0x010e5d90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 10586dc <__cxa_atexit@plt+0x104c73c> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x010e5dbc │ │ │ │ + @ instruction: 0x010e5d9c │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b99c4 <__cxa_atexit@plt+0x1ada24> │ │ │ │ @@ -440028,22 +440028,22 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq lr, r0, asr r8 │ │ │ │ + tsteq lr, r0, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r0, ror r5 │ │ │ │ - tsteq lr, ip, lsr r5 │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ - @ instruction: 0x011e27d8 │ │ │ │ - tsteq lr, r8, lsl #15 │ │ │ │ - smlabteq lr, r4, fp, r5 │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ + tsteq lr, ip, lsl r5 │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ + @ instruction: 0x011e27b8 │ │ │ │ + tsteq lr, r8, ror #14 │ │ │ │ + smlatbeq lr, r4, fp, r5 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b99d8 <__cxa_atexit@plt+0x1ada38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -440084,26 +440084,26 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #20] @ 1b9c08 <__cxa_atexit@plt+0x1adc68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsl r7 │ │ │ │ + @ instruction: 0x011e26fc │ │ │ │ @ instruction: 0xfff92c20 │ │ │ │ - smlabteq lr, ip, r9, r4 │ │ │ │ + smlatbeq lr, ip, r9, r4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x010e49b0 │ │ │ │ + @ instruction: 0x010e4990 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1b9b58 <__cxa_atexit@plt+0x1adbb8> │ │ │ │ - smlatteq lr, r4, sl, r5 │ │ │ │ + smlabteq lr, r4, sl, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b9c94 <__cxa_atexit@plt+0x1adcf4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -440124,26 +440124,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, r4, ror sl │ │ │ │ + tsteq lr, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 1b9964 <__cxa_atexit@plt+0x1ad9c4> │ │ │ │ - tsteq lr, r4, asr sl │ │ │ │ + tsteq lr, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b9d14 <__cxa_atexit@plt+0x1add74> │ │ │ │ ldr r7, [pc, #52] @ 1b9d24 <__cxa_atexit@plt+0x1add84> │ │ │ │ @@ -440158,16 +440158,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b9d28 <__cxa_atexit@plt+0x1add88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ - strdeq r5, [lr, -r8] │ │ │ │ + tsteq lr, r0, lsl #20 │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b9e38 <__cxa_atexit@plt+0x1ade98> │ │ │ │ @@ -440234,18 +440234,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq lr, r4, lsr r2 │ │ │ │ - smlatteq lr, r0, r1, r4 │ │ │ │ - smlatteq lr, ip, r1, r4 │ │ │ │ - tsteq lr, r0, asr r4 │ │ │ │ + tsteq lr, r4, lsl r2 │ │ │ │ + smlabteq lr, r0, r1, r4 │ │ │ │ + smlabteq lr, ip, r1, r4 │ │ │ │ + tsteq lr, r0, lsr r4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1ba04c <__cxa_atexit@plt+0x1ae0ac> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -440295,15 +440295,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ str r2, [r1, #-12] │ │ │ │ str r0, [r1, #-8] │ │ │ │ bx r3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq lr, r8, lsr #16 │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ 1b9fd8 <__cxa_atexit@plt+0x1ae038> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -440331,15 +440331,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x010e5794 │ │ │ │ + tsteq lr, r4, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -440352,15 +440352,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ba030 <__cxa_atexit@plt+0x1ae090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ + tsteq lr, r8, lsl r7 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -440373,15 +440373,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1ba088 <__cxa_atexit@plt+0x1ae0e8> │ │ │ │ ldr r7, [pc, #12] @ 1ba084 <__cxa_atexit@plt+0x1ae0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [lr, -ip] │ │ │ │ + @ instruction: 0x010e56bc │ │ │ │ mov r9, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r8, [pc, #340] @ 1ba1f0 <__cxa_atexit@plt+0x1ae250> │ │ │ │ ldr lr, [pc, #340] @ 1ba1f4 <__cxa_atexit@plt+0x1ae254> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -440468,17 +440468,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r9 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq lr, r4, lsl #3 │ │ │ │ + tsteq lr, r4, ror #2 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq lr, r0, asr #2 │ │ │ │ + tsteq lr, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ba26c <__cxa_atexit@plt+0x1ae2cc> │ │ │ │ @@ -440502,15 +440502,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1ba28c <__cxa_atexit@plt+0x1ae2ec> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ + tsteq lr, r8, asr r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 1ba2d8 <__cxa_atexit@plt+0x1ae338> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -440553,15 +440553,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1ba358 <__cxa_atexit@plt+0x1ae3b8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, lsl #31 │ │ │ │ + tsteq lr, r8, ror #30 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba418 <__cxa_atexit@plt+0x1ae478> │ │ │ │ @@ -440611,18 +440611,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq lr, r8, asr lr │ │ │ │ - @ instruction: 0x010e5390 │ │ │ │ - @ instruction: 0x010e53b4 │ │ │ │ - tsteq lr, ip, asr #30 │ │ │ │ + tsteq lr, r8, lsr lr │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ + @ instruction: 0x010e5394 │ │ │ │ + tsteq lr, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1ba474 <__cxa_atexit@plt+0x1ae4d4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1ba488 <__cxa_atexit@plt+0x1ae4e8> │ │ │ │ @@ -440651,18 +440651,18 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatteq lr, r4, r2, r5 │ │ │ │ - strdeq r5, [lr, -r8] │ │ │ │ - @ instruction: 0x011e1e9c │ │ │ │ - smlabbeq lr, r0, r2, r5 │ │ │ │ + smlabteq lr, r4, r2, r5 │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ + tsteq lr, ip, ror lr │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba528 <__cxa_atexit@plt+0x1ae588> │ │ │ │ ldr r2, [pc, #40] @ 1ba530 <__cxa_atexit@plt+0x1ae590> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -440673,16 +440673,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 105ffcc <__cxa_atexit@plt+0x105402c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq lr, r8, asr #25 │ │ │ │ - tsteq lr, r8, ror #30 │ │ │ │ + tsteq lr, r8, lsr #25 │ │ │ │ + tsteq lr, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146714 <__cxa_atexit@plt+0x13a774> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -440708,15 +440708,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ba5e8 <__cxa_atexit@plt+0x1ae648> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -440740,15 +440740,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ba644 <__cxa_atexit@plt+0x1ae6a4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011e1c9c │ │ │ │ + tsteq lr, ip, ror ip │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -440802,15 +440802,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, asr #22 │ │ │ │ + tsteq lr, r0, lsr #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1ba7cc <__cxa_atexit@plt+0x1ae82c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -440840,15 +440840,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ba7d0 <__cxa_atexit@plt+0x1ae830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, lsl #21 │ │ │ │ + tsteq lr, r4, ror #20 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -440869,15 +440869,15 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1ba844 <__cxa_atexit@plt+0x1ae8a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, lsl #20 │ │ │ │ + tsteq lr, r4, ror #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba924 <__cxa_atexit@plt+0x1ae984> │ │ │ │ @@ -440930,15 +440930,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq lr, r0, asr #18 │ │ │ │ + tsteq lr, r0, lsr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1ba9cc <__cxa_atexit@plt+0x1aea2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -440968,15 +440968,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ba9d0 <__cxa_atexit@plt+0x1aea30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, lsl #17 │ │ │ │ + tsteq lr, r4, ror #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -440997,16 +440997,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1baa44 <__cxa_atexit@plt+0x1aeaa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r4, lsl #16 │ │ │ │ - @ instruction: 0x010e36b0 │ │ │ │ + tsteq lr, r4, ror #15 │ │ │ │ + @ instruction: 0x010e3690 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1baae0 <__cxa_atexit@plt+0x1aeb40> │ │ │ │ @@ -441041,15 +441041,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq lr, r8, lsl #12 │ │ │ │ + smlatteq lr, r8, r5, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1bab30 <__cxa_atexit@plt+0x1aeb90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -441057,15 +441057,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1bab28 <__cxa_atexit@plt+0x1aeb88> │ │ │ │ b 1bab40 <__cxa_atexit@plt+0x1aeba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq lr, r8, r5, r3 │ │ │ │ + smlatbeq lr, r8, r5, r3 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ strb r1, [r0, #1] │ │ │ │ @@ -441140,15 +441140,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strdeq r4, [lr, -r8] │ │ │ │ + ldrdeq r4, [lr, -r8] │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrd r0, [r3, #3] │ │ │ │ @@ -441181,15 +441181,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq lr, ip, asr #20 │ │ │ │ + tsteq lr, ip, lsr #20 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ ldr r1, [r2, #16] │ │ │ │ str r3, [r2, #16] │ │ │ │ @@ -441204,16 +441204,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - smlatteq lr, ip, r9, r4 │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ + smlabteq lr, ip, r9, r4 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1baddc <__cxa_atexit@plt+0x1aee3c> │ │ │ │ @@ -441269,15 +441269,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq lr, ip, r8, r4 │ │ │ │ + smlabteq lr, ip, r8, r4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ ldr r1, [r2, #16] │ │ │ │ str r3, [r2, #16] │ │ │ │ @@ -441292,16 +441292,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - smlabbeq lr, ip, r8, r4 │ │ │ │ - tsteq lr, r4, lsl r2 │ │ │ │ + tsteq lr, ip, ror #16 │ │ │ │ + strdeq r3, [lr, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1baf40 <__cxa_atexit@plt+0x1aefa0> │ │ │ │ ldr r3, [pc, #64] @ 1baf48 <__cxa_atexit@plt+0x1aefa8> │ │ │ │ @@ -441319,15 +441319,15 @@ │ │ │ │ b 1baf58 <__cxa_atexit@plt+0x1aefb8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x010e31b0 │ │ │ │ + @ instruction: 0x010e3190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1baff0 <__cxa_atexit@plt+0x1af050> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -441366,16 +441366,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - tsteq lr, ip, lsl r3 │ │ │ │ - strdeq r3, [lr, -r0] │ │ │ │ + @ instruction: 0x011e12fc │ │ │ │ + ldrdeq r3, [lr, -r0] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ strb r1, [r0, #1] │ │ │ │ @@ -441450,15 +441450,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq lr, r0, lsr #12 │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrd r0, [r3, #3] │ │ │ │ @@ -441491,15 +441491,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq lr, r4, ror r5 │ │ │ │ + tsteq lr, r4, asr r5 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ ldr r1, [r2, #16] │ │ │ │ str r3, [r2, #16] │ │ │ │ @@ -441514,16 +441514,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl r5 │ │ │ │ - smlatbeq lr, r0, lr, r2 │ │ │ │ + strdeq r4, [lr, -r4] │ │ │ │ + smlabbeq lr, r0, lr, r2 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bb2b4 <__cxa_atexit@plt+0x1af314> │ │ │ │ @@ -441579,15 +441579,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r4, lsl r4 │ │ │ │ + strdeq r4, [lr, -r4] │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ ldr r1, [r2, #16] │ │ │ │ str r3, [r2, #16] │ │ │ │ @@ -441602,15 +441602,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010e43b4 │ │ │ │ + @ instruction: 0x010e4394 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb444 <__cxa_atexit@plt+0x1af4a4> │ │ │ │ ldr r1, [pc, #112] @ 1bb44c <__cxa_atexit@plt+0x1af4ac> │ │ │ │ @@ -441640,15 +441640,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq lr, r4, lsl lr │ │ │ │ + @ instruction: 0x011e0df4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -441660,15 +441660,15 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bb4a0 <__cxa_atexit@plt+0x1af500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r8, lsr #27 │ │ │ │ + tsteq lr, r8, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb52c <__cxa_atexit@plt+0x1af58c> │ │ │ │ ldr r1, [pc, #112] @ 1bb534 <__cxa_atexit@plt+0x1af594> │ │ │ │ @@ -441698,15 +441698,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq lr, ip, lsr #26 │ │ │ │ + tsteq lr, ip, lsl #26 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -441718,16 +441718,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bb588 <__cxa_atexit@plt+0x1af5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq lr, r0, asr #25 │ │ │ │ - tsteq lr, ip, ror #22 │ │ │ │ + tsteq lr, r0, lsr #25 │ │ │ │ + tsteq lr, ip, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb5e0 <__cxa_atexit@plt+0x1af640> │ │ │ │ ldr r3, [pc, #56] @ 1bb5e8 <__cxa_atexit@plt+0x1af648> │ │ │ │ @@ -441743,15 +441743,15 @@ │ │ │ │ b 1bb5f8 <__cxa_atexit@plt+0x1af658> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r0, lsl fp │ │ │ │ + strdeq r2, [lr, -r0] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ @@ -441807,15 +441807,15 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq lr, ip, lsl ip │ │ │ │ + @ instruction: 0x011e0bfc │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -441837,17 +441837,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1bb768 <__cxa_atexit@plt+0x1af7c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, r8, ror fp │ │ │ │ + tsteq lr, r8, asr fp │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x010e2990 │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -441891,16 +441891,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x010e28b8 │ │ │ │ + tsteq lr, ip, ror #20 │ │ │ │ + @ instruction: 0x010e2898 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb88c <__cxa_atexit@plt+0x1af8ec> │ │ │ │ ldr r3, [pc, #48] @ 1bb894 <__cxa_atexit@plt+0x1af8f4> │ │ │ │ @@ -441914,15 +441914,15 @@ │ │ │ │ b 1bb8a4 <__cxa_atexit@plt+0x1af904> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r4, ror #16 │ │ │ │ + tsteq lr, r4, asr #16 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 1bb9b0 <__cxa_atexit@plt+0x1afa10> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -442007,18 +442007,18 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0x011e09d8 │ │ │ │ + @ instruction: 0x011e09b8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - tsteq lr, r4, lsl r9 │ │ │ │ + @ instruction: 0x011e08f4 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -442040,17 +442040,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1bba94 <__cxa_atexit@plt+0x1afaf4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq lr, ip, asr #16 │ │ │ │ + tsteq lr, ip, lsr #16 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq lr, r4, ror #12 │ │ │ │ + tsteq lr, r4, asr #12 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -442094,16 +442094,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r0, ror #14 │ │ │ │ - tsteq lr, r8, lsl #24 │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ + smlatteq lr, r8, fp, r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bbbb4 <__cxa_atexit@plt+0x1afc14> │ │ │ │ @@ -442119,16 +442119,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1bbbcc <__cxa_atexit@plt+0x1afc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq lr, ip, fp, r3 │ │ │ │ - smlatbeq lr, r8, fp, r3 │ │ │ │ + smlatbeq lr, ip, fp, r3 │ │ │ │ + smlabbeq lr, r8, fp, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1bbc48 <__cxa_atexit@plt+0x1afca8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -442228,19 +442228,19 @@ │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xffffe6e4 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ @ instruction: 0xffffe85c │ │ │ │ @ instruction: 0xffffe8bc │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, r4, lsl r6 │ │ │ │ - tsteq lr, ip, asr r6 │ │ │ │ - tsteq lr, r8, ror #10 │ │ │ │ - @ instruction: 0x011e05b0 │ │ │ │ - smlatteq lr, r8, r9, r3 │ │ │ │ + @ instruction: 0x011e05f4 │ │ │ │ + tsteq lr, ip, lsr r6 │ │ │ │ + tsteq lr, r8, asr #10 │ │ │ │ + @ instruction: 0x011e0590 │ │ │ │ + smlabteq lr, r8, r9, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp ip, r2 │ │ │ │ bcc 1bbe48 <__cxa_atexit@plt+0x1afea8> │ │ │ │ ldr sl, [pc, #208] @ 1bbe84 <__cxa_atexit@plt+0x1afee4> │ │ │ │ @@ -442299,16 +442299,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe590 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @ instruction: 0xffffe768 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq lr, r4, lsl r4 │ │ │ │ - tsteq lr, ip, asr r4 │ │ │ │ + @ instruction: 0x011e03f4 │ │ │ │ + tsteq lr, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -442324,16 +442324,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1bbf08 <__cxa_atexit@plt+0x1aff68> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, r4, ror r3 │ │ │ │ - @ instruction: 0x011e03bc │ │ │ │ + tsteq lr, r4, asr r3 │ │ │ │ + @ instruction: 0x011e039c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -442350,16 +442350,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1bbf70 <__cxa_atexit@plt+0x1affd0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq lr, ip, lsl #6 │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ + tsteq lr, ip, ror #5 │ │ │ │ + tsteq lr, r4, lsr r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1bc0f0 <__cxa_atexit@plt+0x1b0150> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -442409,15 +442409,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq lr, r0, ror #14 │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r3, {r0, r7} │ │ │ │ str r5, [r3, #8] │ │ │ │ @@ -442441,15 +442441,15 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ stm r3, {r0, r1} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r3, [lr, -r4] │ │ │ │ + @ instruction: 0x010e36b4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -442472,15 +442472,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1bc150 <__cxa_atexit@plt+0x1b01b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, r0, asr r6 │ │ │ │ + tsteq lr, r0, lsr r6 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc170 <__cxa_atexit@plt+0x1b01d0> │ │ │ │ @@ -442599,19 +442599,19 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq lr, r8, lsl #1 │ │ │ │ + tsteq lr, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq lr, ip, ror #1 │ │ │ │ + tsteq lr, ip, asr #1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bc3c0 <__cxa_atexit@plt+0x1b0420> │ │ │ │ @@ -442635,15 +442635,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1bc3e0 <__cxa_atexit@plt+0x1b0440> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tstpeq sp, r4, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #60] @ 1bc430 <__cxa_atexit@plt+0x1b0490> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ @@ -442688,17 +442688,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1bc4b4 <__cxa_atexit@plt+0x1b0514> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tstpeq sp, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, lsl #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldrdeq r3, [lr, -ip] │ │ │ │ + @ instruction: 0x010e32bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bc510 <__cxa_atexit@plt+0x1b0570> │ │ │ │ ldr r3, [pc, #64] @ 1bc518 <__cxa_atexit@plt+0x1b0578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -442715,17 +442715,17 @@ │ │ │ │ b 1bdf88 <__cxa_atexit@plt+0x1b1fe8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011dfcf0 │ │ │ │ + @ instruction: 0x011dfcd0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq lr, r0, ror r2 │ │ │ │ + tsteq lr, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bc544 <__cxa_atexit@plt+0x1b05a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bdf88 <__cxa_atexit@plt+0x1b1fe8> │ │ │ │ @@ -442754,15 +442754,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq sp, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, ror #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bc678 <__cxa_atexit@plt+0x1b06d8> │ │ │ │ ldr r1, [pc, #188] @ 1bc698 <__cxa_atexit@plt+0x1b06f8> │ │ │ │ @@ -442811,18 +442811,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011dfbf8 │ │ │ │ - tsteq lr, r0, lsr r1 │ │ │ │ - tsteq lr, r4, asr r1 │ │ │ │ - tstpeq sp, ip, ror #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011dfbd8 │ │ │ │ + tsteq lr, r0, lsl r1 │ │ │ │ + tsteq lr, r4, lsr r1 │ │ │ │ + tstpeq sp, ip, asr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1bc6d4 <__cxa_atexit@plt+0x1b0734> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1bc6e8 <__cxa_atexit@plt+0x1b0748> │ │ │ │ @@ -442851,18 +442851,18 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlabbeq lr, r4, r0, r3 │ │ │ │ - swpeq r3, r8, [lr] │ │ │ │ - tstpeq sp, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ + tsteq lr, r4, rrx │ │ │ │ + tsteq lr, r8, ror r0 │ │ │ │ + tstpeq sp, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ + mrseq r3, (UNDEF: 14) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bc788 <__cxa_atexit@plt+0x1b07e8> │ │ │ │ ldr r2, [pc, #40] @ 1bc790 <__cxa_atexit@plt+0x1b07f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -442873,16 +442873,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 105ffcc <__cxa_atexit@plt+0x105402c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq sp, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ + tstpeq sp, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ + smlatteq lr, r8, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146714 <__cxa_atexit@plt+0x13a774> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -442904,15 +442904,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sp, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ b 1b7450 <__cxa_atexit@plt+0x1ab4b0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -442971,15 +442971,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tstpeq sp, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1bc9b0 <__cxa_atexit@plt+0x1b0a10> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -443009,15 +443009,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bc9b4 <__cxa_atexit@plt+0x1b0a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tstpeq sp, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -443038,16 +443038,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1bca28 <__cxa_atexit@plt+0x1b0a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tstpeq sp, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - smlabteq lr, ip, r6, r1 │ │ │ │ + tstpeq sp, r0, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq lr, ip, r6, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bcac4 <__cxa_atexit@plt+0x1b0b24> │ │ │ │ @@ -443082,15 +443082,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq lr, r4, lsr #12 │ │ │ │ + tsteq lr, r4, lsl #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1bcb14 <__cxa_atexit@plt+0x1b0b74> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -443098,15 +443098,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1bcb0c <__cxa_atexit@plt+0x1b0b6c> │ │ │ │ b 1bcb24 <__cxa_atexit@plt+0x1b0b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq lr, r4, r5, r1 │ │ │ │ + smlabteq lr, r4, r5, r1 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ strb r1, [r0, #1] │ │ │ │ @@ -443185,15 +443185,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ - tsteq lr, r4, asr #22 │ │ │ │ + tsteq lr, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ @@ -443230,16 +443230,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ - smlabbeq lr, r8, sl, r2 │ │ │ │ - ldrdeq r1, [lr, -r0] │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ + @ instruction: 0x010e13b0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bcd84 <__cxa_atexit@plt+0x1b0de4> │ │ │ │ @@ -443296,15 +443296,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ - tsteq lr, ip, ror r9 │ │ │ │ + tsteq lr, ip, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bcf10 <__cxa_atexit@plt+0x1b0f70> │ │ │ │ @@ -443357,15 +443357,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tstpeq sp, r4, asr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1bcfb8 <__cxa_atexit@plt+0x1b1018> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -443395,15 +443395,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bcfbc <__cxa_atexit@plt+0x1b101c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011df298 │ │ │ │ + tstpeq sp, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -443424,16 +443424,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1bd030 <__cxa_atexit@plt+0x1b1090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tstpeq sp, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - smlabteq lr, r4, r0, r1 │ │ │ │ + @ instruction: 0x011df1f8 │ │ │ │ + smlatbeq lr, r4, r0, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bd0a0 <__cxa_atexit@plt+0x1b1100> │ │ │ │ @@ -443456,15 +443456,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, ip, asr #32 │ │ │ │ + tsteq lr, ip, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1bd13c <__cxa_atexit@plt+0x1b119c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -443496,16 +443496,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq sp, ip, asr #3 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq lr, r8, pc, r0 @ │ │ │ │ + tstpeq sp, ip, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq lr, r8, pc, r0 @ │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ add r0, r2, #2 │ │ │ │ @@ -443583,15 +443583,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffef28 │ │ │ │ - tsteq lr, r0, lsl #10 │ │ │ │ + smlatteq lr, r0, r4, r2 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ @@ -443624,16 +443624,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bd350 <__cxa_atexit@plt+0x1b13b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ - tsteq lr, r4, asr r4 │ │ │ │ - smlatbeq lr, r8, sp, r0 │ │ │ │ + tsteq lr, r4, lsr r4 │ │ │ │ + smlabbeq lr, r8, sp, r0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bd3ac <__cxa_atexit@plt+0x1b140c> │ │ │ │ @@ -443688,16 +443688,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bd450 <__cxa_atexit@plt+0x1b14b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ - smlatbeq lr, r4, ip, r0 │ │ │ │ + tsteq lr, r4, lsr r3 │ │ │ │ + smlabbeq lr, r4, ip, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -443763,15 +443763,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, r8, ror #25 │ │ │ │ + tsteq sp, r8, asr #25 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -443783,15 +443783,15 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bd5cc <__cxa_atexit@plt+0x1b162c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, ip, ror ip │ │ │ │ + tsteq sp, ip, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd658 <__cxa_atexit@plt+0x1b16b8> │ │ │ │ ldr r1, [pc, #112] @ 1bd660 <__cxa_atexit@plt+0x1b16c0> │ │ │ │ @@ -443821,15 +443821,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, r0, lsl #24 │ │ │ │ + tsteq sp, r0, ror #23 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -443841,16 +443841,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bd6b4 <__cxa_atexit@plt+0x1b1714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x011deb94 │ │ │ │ - tsteq lr, r0, asr #20 │ │ │ │ + tsteq sp, r4, ror fp │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd70c <__cxa_atexit@plt+0x1b176c> │ │ │ │ ldr r3, [pc, #56] @ 1bd714 <__cxa_atexit@plt+0x1b1774> │ │ │ │ @@ -443866,15 +443866,15 @@ │ │ │ │ b 1bd724 <__cxa_atexit@plt+0x1b1784> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatteq lr, r4, r9, r0 │ │ │ │ + smlabteq lr, r4, r9, r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ @@ -443930,15 +443930,15 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0x011deaf0 │ │ │ │ + @ instruction: 0x011dead0 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -443960,17 +443960,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1bd894 <__cxa_atexit@plt+0x1b18f4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, asr #20 │ │ │ │ + tsteq sp, ip, lsr #20 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq lr, r4, ror #16 │ │ │ │ + tsteq lr, r4, asr #16 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -444014,16 +444014,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, ror #18 │ │ │ │ - smlabbeq lr, ip, r7, r0 │ │ │ │ + tsteq sp, r0, asr #18 │ │ │ │ + tsteq lr, ip, ror #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd9b8 <__cxa_atexit@plt+0x1b1a18> │ │ │ │ ldr r3, [pc, #48] @ 1bd9c0 <__cxa_atexit@plt+0x1b1a20> │ │ │ │ @@ -444037,15 +444037,15 @@ │ │ │ │ b 1bd9d0 <__cxa_atexit@plt+0x1b1a30> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ + tsteq lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 1bdadc <__cxa_atexit@plt+0x1b1b3c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -444130,18 +444130,18 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq sp, ip, lsr #17 │ │ │ │ + tsteq sp, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - tsteq sp, r8, ror #15 │ │ │ │ + tsteq sp, r8, asr #15 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -444163,17 +444163,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1bdbc0 <__cxa_atexit@plt+0x1b1c20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsr #14 │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ + tsteq lr, r8, lsl r5 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -444217,16 +444217,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r4, lsr r6 │ │ │ │ - smlatteq lr, r0, sl, r1 │ │ │ │ + tsteq sp, r4, lsl r6 │ │ │ │ + smlabteq lr, r0, sl, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bdcec <__cxa_atexit@plt+0x1b1d4c> │ │ │ │ ldr r2, [pc, #60] @ 1bdcf8 <__cxa_atexit@plt+0x1b1d58> │ │ │ │ @@ -444243,16 +444243,16 @@ │ │ │ │ b 1bdd0c <__cxa_atexit@plt+0x1b1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ - tsteq lr, r8, ror sl │ │ │ │ + @ instruction: 0x011de4f4 │ │ │ │ + tsteq lr, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1bdd44 <__cxa_atexit@plt+0x1b1da4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -444306,15 +444306,15 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xffffe85c │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xffffe9d8 │ │ │ │ @ instruction: 0xffffea28 │ │ │ │ - smlabbeq lr, r0, r9, r1 │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bde74 <__cxa_atexit@plt+0x1b1ed4> │ │ │ │ @@ -444373,15 +444373,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r8, lsl r3 │ │ │ │ + @ instruction: 0x011de2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -444402,15 +444402,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strdeq r1, [lr, -ip] │ │ │ │ + ldrdeq r1, [lr, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1be034 <__cxa_atexit@plt+0x1b2094> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -444462,22 +444462,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq lr, ip, asr r7 │ │ │ │ - tsteq sp, r4, lsr #4 │ │ │ │ - tsteq sp, r0, lsl #5 │ │ │ │ + tsteq lr, ip, lsr r7 │ │ │ │ + tsteq sp, r4, lsl #4 │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ @ instruction: 0xffffe4f8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq sp, r0, lsr #5 │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ + tsteq sp, r0, lsl #5 │ │ │ │ + strdeq r1, [lr, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -444511,17 +444511,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffe408 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x011de1b0 │ │ │ │ + @ instruction: 0x011de190 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r0, ror #12 │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1be194 <__cxa_atexit@plt+0x1b21f4> │ │ │ │ ldr r2, [pc, #72] @ 1be1a0 <__cxa_atexit@plt+0x1b2200> │ │ │ │ @@ -444541,17 +444541,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r8, ror r0 │ │ │ │ + tsteq sp, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlatteq lr, r8, r5, r1 │ │ │ │ + smlabteq lr, r8, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be1cc <__cxa_atexit@plt+0x1b222c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bdf88 <__cxa_atexit@plt+0x1b1fe8> │ │ │ │ @@ -444585,15 +444585,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, ip, asr #31 │ │ │ │ + tsteq sp, ip, lsr #31 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1be27c <__cxa_atexit@plt+0x1b22dc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -444617,15 +444617,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1be2d8 <__cxa_atexit@plt+0x1b2338> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r8 │ │ │ │ + tsteq sp, r8, ror #31 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1be310 <__cxa_atexit@plt+0x1b2370> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -444634,16 +444634,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ddedc │ │ │ │ - tstpeq sp, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ddebc │ │ │ │ + tstpeq sp, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1be390 <__cxa_atexit@plt+0x1b23f0> │ │ │ │ @@ -444669,15 +444669,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq pc, [sp, -r4] │ │ │ │ + ldrdeq pc, [sp, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1be3d0 <__cxa_atexit@plt+0x1b2430> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -444700,16 +444700,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011ddeb0 │ │ │ │ - tstpeq sp, r0, ror ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011dde90 │ │ │ │ + tstpeq sp, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1be4e4 <__cxa_atexit@plt+0x1b2544> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -444758,17 +444758,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, r0, lsr #28 │ │ │ │ + tsteq sp, r0, lsl #28 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq sp, r8, fp, pc @ │ │ │ │ + tstpeq sp, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1be588 <__cxa_atexit@plt+0x1b25e8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -444794,15 +444794,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, ror #26 │ │ │ │ + tsteq sp, ip, asr #26 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444816,16 +444816,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, ror #25 │ │ │ │ - smlatbeq sp, r0, sl, pc @ │ │ │ │ + tsteq sp, r0, asr #25 │ │ │ │ + smlabbeq sp, r0, sl, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444888,16 +444888,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - smlatbeq lr, r8, r0, r1 │ │ │ │ - smlabbeq lr, r4, r0, r1 │ │ │ │ + smlabbeq lr, r8, r0, r1 │ │ │ │ + tsteq lr, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1be7c4 <__cxa_atexit@plt+0x1b2824> │ │ │ │ ldr r7, [pc, #208] @ 1be808 <__cxa_atexit@plt+0x1b2868> │ │ │ │ @@ -444954,18 +444954,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0x010e0fbc │ │ │ │ - smlatteq lr, r4, pc, r0 @ │ │ │ │ - @ instruction: 0x011dda98 │ │ │ │ - tsteq sp, r0, ror #21 │ │ │ │ + @ instruction: 0x010e0f9c │ │ │ │ + smlabteq lr, r4, pc, r0 @ │ │ │ │ + tsteq sp, r8, ror sl │ │ │ │ + tsteq sp, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1be868 <__cxa_atexit@plt+0x1b28c8> │ │ │ │ @@ -444977,16 +444977,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011dd9f4 │ │ │ │ - tsteq sp, ip, lsr sl │ │ │ │ + @ instruction: 0x011dd9d4 │ │ │ │ + tsteq sp, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1be8e4 <__cxa_atexit@plt+0x1b2944> │ │ │ │ ldr r2, [pc, #104] @ 1be900 <__cxa_atexit@plt+0x1b2960> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -445013,15 +445013,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, ip, ror #23 │ │ │ │ + tsteq sp, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1be940 <__cxa_atexit@plt+0x1b29a0> │ │ │ │ @@ -445031,16 +445031,16 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, lsl #23 │ │ │ │ - tsteq lr, r4, ror lr │ │ │ │ + tsteq sp, r0, ror #22 │ │ │ │ + tsteq lr, r4, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1be9e8 <__cxa_atexit@plt+0x1b2a48> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -445079,26 +445079,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bea0c <__cxa_atexit@plt+0x1b2a6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tstpeq sp, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sp, -ip] │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq sp, r0, lsl #16 │ │ │ │ + tsteq sp, r0, ror #15 │ │ │ │ @ instruction: 0xfff87750 │ │ │ │ - tsteq sp, r4, lsr #16 │ │ │ │ + tsteq sp, r4, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq lr, ip, ror sp │ │ │ │ + tsteq lr, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1bead4 <__cxa_atexit@plt+0x1b2b34> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -445129,20 +445129,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 1bead8 <__cxa_atexit@plt+0x1b2b38> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlabbeq sp, r8, r7, pc @ │ │ │ │ + tstpeq sp, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabteq lr, ip, ip, r0 │ │ │ │ + smlatbeq lr, ip, ip, r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -445165,25 +445165,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r0, asr ip │ │ │ │ + tsteq lr, r0, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1beb88 <__cxa_atexit@plt+0x1b2be8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq lr, r8, lsr #24 │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #176] @ 1bec50 <__cxa_atexit@plt+0x1b2cb0> │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -445229,15 +445229,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ @@ -445278,15 +445278,15 @@ │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - strdeq pc, [sp, -r8] │ │ │ │ + ldrdeq pc, [sp, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bed74 <__cxa_atexit@plt+0x1b2dd4> │ │ │ │ @@ -445301,15 +445301,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatbeq sp, r0, pc, pc @ │ │ │ │ + smlabbeq sp, r0, pc, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -445347,20 +445347,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, r0, #1 │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffcd5a4 │ │ │ │ - tsteq sp, r0, lsl r4 │ │ │ │ + @ instruction: 0x011dd3f0 │ │ │ │ @ instruction: 0xfffcd560 │ │ │ │ - tsteq sp, r4, ror #7 │ │ │ │ - tstpeq sp, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011dd3b8 │ │ │ │ - smlabbeq lr, r4, r9, r0 │ │ │ │ + tsteq sp, r4, asr #7 │ │ │ │ + strdeq pc, [sp, -r0] │ │ │ │ + @ instruction: 0x011dd398 │ │ │ │ + tsteq lr, r4, ror #18 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ uxtb r9, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1beea0 <__cxa_atexit@plt+0x1b2f00> │ │ │ │ @@ -445376,17 +445376,17 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1beebc <__cxa_atexit@plt+0x1b2f1c> │ │ │ │ ldr r7, [pc, #16] @ 1beeb8 <__cxa_atexit@plt+0x1b2f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #7 │ │ │ │ - @ instruction: 0x011dd398 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ + tsteq sp, r4, lsl #7 │ │ │ │ + tsteq sp, r8, ror r3 │ │ │ │ + tsteq lr, r8, lsr #18 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1bef44 <__cxa_atexit@plt+0x1b2fa4> │ │ │ │ @@ -445427,17 +445427,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfff8d8b0 │ │ │ │ - tstpeq sp, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq lr, r4, asr r8 │ │ │ │ + tsteq lr, r4, lsr r8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1beebc <__cxa_atexit@plt+0x1b2f1c> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -445489,16 +445489,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sp, r4, lsl #5 │ │ │ │ - tsteq sp, r4, lsl #9 │ │ │ │ + tsteq sp, r4, ror #4 │ │ │ │ + tsteq sp, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bf104 <__cxa_atexit@plt+0x1b3164> │ │ │ │ @@ -445528,17 +445528,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, asr #3 │ │ │ │ - tsteq sp, r4, asr #7 │ │ │ │ - ldrdeq r0, [lr, -r0] │ │ │ │ + tsteq sp, r8, lsr #3 │ │ │ │ + tsteq sp, r4, lsr #7 │ │ │ │ + @ instruction: 0x010e06b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bf164 <__cxa_atexit@plt+0x1b31c4> │ │ │ │ @@ -445553,15 +445553,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ + tsteq lr, r8, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bf200 <__cxa_atexit@plt+0x1b3260> │ │ │ │ @@ -445596,27 +445596,27 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 1bf224 <__cxa_atexit@plt+0x1b3284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror #1 │ │ │ │ - ldrdeq r0, [lr, -r8] │ │ │ │ - tsteq sp, r4, asr #32 │ │ │ │ - tsteq sp, r8, lsr r0 │ │ │ │ + tsteq sp, r8, asr #1 │ │ │ │ + @ instruction: 0x010e05b8 │ │ │ │ + tsteq sp, r4, lsr #32 │ │ │ │ + tsteq sp, r8, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1bf260 <__cxa_atexit@plt+0x1b32c0> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x010e05b4 │ │ │ │ + @ instruction: 0x010e0594 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf2cc <__cxa_atexit@plt+0x1b332c> │ │ │ │ @@ -445709,23 +445709,23 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r4, ror #30 │ │ │ │ - tsteq sp, r4, ror #2 │ │ │ │ + tsteq sp, r4, asr #30 │ │ │ │ + tsteq sp, r4, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlatbeq sp, r8, ip, lr │ │ │ │ - tsteq sp, r4, ror ip │ │ │ │ - tsteq sp, r0, ror #24 │ │ │ │ - tsteq sp, r0, lsl pc │ │ │ │ - tsteq sp, r0, asr #29 │ │ │ │ - tsteq sp, ip, lsr #24 │ │ │ │ + smlabbeq sp, r8, ip, lr │ │ │ │ + tsteq sp, r4, asr ip │ │ │ │ + tsteq sp, r0, asr #24 │ │ │ │ + @ instruction: 0x011dcef0 │ │ │ │ + tsteq sp, r0, lsr #29 │ │ │ │ + tsteq sp, ip, lsl #24 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bf2e0 <__cxa_atexit@plt+0x1b3340> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -445796,32 +445796,32 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #16] @ 1bf544 <__cxa_atexit@plt+0x1b35a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsr #28 │ │ │ │ - @ instruction: 0x010e02b8 │ │ │ │ + tsteq sp, ip, lsl #28 │ │ │ │ + @ instruction: 0x010e0298 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r0, ror #22 │ │ │ │ - tsteq sp, r0, lsr fp │ │ │ │ - tsteq sp, ip, lsr fp │ │ │ │ - tsteq sp, r8, asr #27 │ │ │ │ + tsteq sp, r0, asr #22 │ │ │ │ + tsteq sp, r0, lsl fp │ │ │ │ + tsteq sp, ip, lsl fp │ │ │ │ + tsteq sp, r8, lsr #27 │ │ │ │ + tsteq sp, r4, asr sp │ │ │ │ tsteq sp, r4, ror sp │ │ │ │ - @ instruction: 0x011dcd94 │ │ │ │ - tsteq sp, r8, lsl #27 │ │ │ │ - smlabbeq lr, ip, r2, r0 │ │ │ │ + tsteq sp, r8, ror #26 │ │ │ │ + tsteq lr, ip, ror #4 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bf420 <__cxa_atexit@plt+0x1b3480> │ │ │ │ - smlabbeq lr, r0, r2, r0 │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf5ec <__cxa_atexit@plt+0x1b364c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -445842,26 +445842,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, r0, lsl r2 │ │ │ │ + strdeq r0, [lr, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 1bf260 <__cxa_atexit@plt+0x1b32c0> │ │ │ │ - smlatteq lr, r0, r1, r0 │ │ │ │ + smlabteq lr, r0, r1, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1bf66c <__cxa_atexit@plt+0x1b36cc> │ │ │ │ ldr r7, [pc, #52] @ 1bf67c <__cxa_atexit@plt+0x1b36dc> │ │ │ │ @@ -445876,16 +445876,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bf680 <__cxa_atexit@plt+0x1b36e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq lr, r8, r1, r0 │ │ │ │ - smlabbeq lr, r4, r1, r0 │ │ │ │ + smlabbeq lr, r8, r1, r0 │ │ │ │ + tsteq lr, r4, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1bf780 <__cxa_atexit@plt+0x1b37e0> │ │ │ │ @@ -445947,18 +445947,18 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - smlatteq sp, ip, r8, lr │ │ │ │ - @ instruction: 0x010de898 │ │ │ │ - smlatbeq sp, r4, r8, lr │ │ │ │ - tsteq sp, r8, lsl #22 │ │ │ │ + smlabteq sp, ip, r8, lr │ │ │ │ + tsteq sp, r8, ror r8 │ │ │ │ + smlabbeq sp, r4, r8, lr │ │ │ │ + tsteq sp, r8, ror #21 │ │ │ │ ldrb r8, [r5] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bfd64 <__cxa_atexit@plt+0x1b3dc4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -446005,15 +446005,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011dc9f4 │ │ │ │ + @ instruction: 0x011dc9d4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 1bf8f4 <__cxa_atexit@plt+0x1b3954> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -446034,15 +446034,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bf8f8 <__cxa_atexit@plt+0x1b3958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sp, ip, asr r9 │ │ │ │ + tsteq sp, ip, lsr r9 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ rev r7, r7 │ │ │ │ @@ -446054,15 +446054,15 @@ │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r3, [r1, #1] │ │ │ │ strb r7, [r1] │ │ │ │ ldr r7, [pc, #8] @ 1bf948 <__cxa_atexit@plt+0x1b39a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r0, lsl #18 │ │ │ │ + tsteq sp, r0, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bfa28 <__cxa_atexit@plt+0x1b3a88> │ │ │ │ @@ -446115,15 +446115,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, ip, lsr r8 │ │ │ │ + tsteq sp, ip, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1bfad0 <__cxa_atexit@plt+0x1b3b30> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -446153,15 +446153,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bfad4 <__cxa_atexit@plt+0x1b3b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r0, lsl #15 │ │ │ │ + tsteq sp, r0, ror #14 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -446182,15 +446182,15 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1bfb48 <__cxa_atexit@plt+0x1b3ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ + tsteq sp, r0, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bfc28 <__cxa_atexit@plt+0x1b3c88> │ │ │ │ @@ -446243,15 +446243,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, ip, lsr r6 │ │ │ │ + tsteq sp, ip, lsl r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1bfcd0 <__cxa_atexit@plt+0x1b3d30> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -446281,15 +446281,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1bfcd4 <__cxa_atexit@plt+0x1b3d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r0, lsl #11 │ │ │ │ + tsteq sp, r0, ror #10 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -446310,18 +446310,18 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1bfd48 <__cxa_atexit@plt+0x1b3da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r0, lsl #10 │ │ │ │ + tsteq sp, r0, ror #9 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - smlatbeq sp, r4, r3, lr │ │ │ │ + smlabbeq sp, r4, r3, lr │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bfe00 <__cxa_atexit@plt+0x1b3e60> │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -446374,18 +446374,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq sp, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlatbeq sp, r8, r2, lr │ │ │ │ + smlabbeq sp, r8, r2, lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r3, #4] │ │ │ │ rev r0, r0 │ │ │ │ @@ -446449,15 +446449,15 @@ │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - smlabbeq sp, r8, r1, lr │ │ │ │ + tsteq sp, r8, ror #2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -446489,15 +446489,15 @@ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - smlatteq sp, r8, r0, lr │ │ │ │ + smlabteq sp, r8, r0, lr │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -446521,15 +446521,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq sp, r8, rrx │ │ │ │ + tsteq sp, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, r2, #5 │ │ │ │ ands r1, r0, #7 │ │ │ │ beq 1c0108 <__cxa_atexit@plt+0x1b4168> │ │ │ │ @@ -446589,15 +446589,15 @@ │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r9, r2 │ │ │ │ strd r8, [r7] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, asr pc │ │ │ │ + tsteq sp, r8, lsr pc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r3, #12]! │ │ │ │ @@ -446629,15 +446629,15 @@ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - smlatteq sp, ip, r5, pc @ │ │ │ │ + smlabteq sp, ip, r5, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c02bc <__cxa_atexit@plt+0x1b431c> │ │ │ │ @@ -446664,15 +446664,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq sp, r4, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1c0300 <__cxa_atexit@plt+0x1b4360> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r8, #0 │ │ │ │ @@ -446696,16 +446696,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsl #31 │ │ │ │ - ldrdeq pc, [sp, -ip] │ │ │ │ + tsteq sp, r0, ror #30 │ │ │ │ + @ instruction: 0x010df4bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c03a8 <__cxa_atexit@plt+0x1b4408> │ │ │ │ @@ -446722,15 +446722,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq sp, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c044c <__cxa_atexit@plt+0x1b44ac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -446764,15 +446764,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1bfd64 <__cxa_atexit@plt+0x1b3dc4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0x011dbeb4 │ │ │ │ + @ instruction: 0x011dbe94 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446785,16 +446785,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, lsl lr │ │ │ │ - tstpeq sp, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011dbdfc │ │ │ │ + tstpeq sp, r8, asr r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c04e4 <__cxa_atexit@plt+0x1b4544> │ │ │ │ ldr r3, [pc, #24] @ 1c04f4 <__cxa_atexit@plt+0x1b4554> │ │ │ │ @@ -446802,16 +446802,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11218e8 <__cxa_atexit@plt+0x1115948> │ │ │ │ ldr r7, [pc, #12] @ 1c04f8 <__cxa_atexit@plt+0x1b4558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq sp, r4, asr r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -446840,18 +446840,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c0598 <__cxa_atexit@plt+0x1b45f8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq sp, r8, ror sp │ │ │ │ - @ instruction: 0x011dbe94 │ │ │ │ + tsteq sp, r8, asr sp │ │ │ │ + tsteq sp, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x010df298 │ │ │ │ + tstpeq sp, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c0610 <__cxa_atexit@plt+0x1b4670> │ │ │ │ @@ -446879,18 +446879,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c0634 <__cxa_atexit@plt+0x1b4694> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq sp, r0, lsl #28 │ │ │ │ - tsteq sp, r4, asr #25 │ │ │ │ + tsteq sp, r0, ror #27 │ │ │ │ + tsteq sp, r4, lsr #25 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mrseq pc, SP_fiq @ │ │ │ │ + smlatteq sp, r0, r1, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c06ac <__cxa_atexit@plt+0x1b470c> │ │ │ │ ldr r7, [pc, #116] @ 1c06d0 <__cxa_atexit@plt+0x1b4730> │ │ │ │ @@ -446922,18 +446922,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c06d8 <__cxa_atexit@plt+0x1b4738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq sp, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010df194 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ tstpeq sp, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + tstpeq sp, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1c0730 <__cxa_atexit@plt+0x1b4790> │ │ │ │ add r2, r7, #3 │ │ │ │ vldr s16, [r2] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -446946,15 +446946,15 @@ │ │ │ │ b 11218e8 <__cxa_atexit@plt+0x1115948> │ │ │ │ ldr r7, [pc, #16] @ 1c0738 <__cxa_atexit@plt+0x1b4798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tstpeq sp, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sp, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c077c <__cxa_atexit@plt+0x1b47dc> │ │ │ │ @@ -446966,16 +446966,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, ror #21 │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ + tsteq sp, r0, asr #21 │ │ │ │ + tsteq sp, r8, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c07f8 <__cxa_atexit@plt+0x1b4858> │ │ │ │ @@ -447027,16 +447027,16 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq sp, ip, lsr #26 │ │ │ │ - tsteq sp, ip, lsr sp │ │ │ │ + tsteq sp, ip, lsl #26 │ │ │ │ + tsteq sp, ip, lsl sp │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -447073,18 +447073,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c093c <__cxa_atexit@plt+0x1b499c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x011dbbf4 │ │ │ │ + @ instruction: 0x011dbbd4 │ │ │ │ @ instruction: 0xfff8beec │ │ │ │ - @ instruction: 0x010ddc9c │ │ │ │ - tsteq sp, r0, asr #30 │ │ │ │ + tsteq sp, ip, ror ip │ │ │ │ + tsteq sp, r0, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c09ac <__cxa_atexit@plt+0x1b4a0c> │ │ │ │ @@ -447136,15 +447136,15 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq sp, r8, ror fp │ │ │ │ + tsteq sp, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c0a9c <__cxa_atexit@plt+0x1b4afc> │ │ │ │ ldr r2, [pc, #104] @ 1c0ab8 <__cxa_atexit@plt+0x1b4b18> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -447171,15 +447171,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, r4, lsr sl │ │ │ │ + tsteq sp, r4, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c0af8 <__cxa_atexit@plt+0x1b4b58> │ │ │ │ @@ -447189,15 +447189,15 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, asr #19 │ │ │ │ + tsteq sp, r8, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c0b70 <__cxa_atexit@plt+0x1b4bd0> │ │ │ │ @@ -447249,16 +447249,16 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - @ instruction: 0x011db9b4 │ │ │ │ - tsteq sp, r0, ror ip │ │ │ │ + @ instruction: 0x011db994 │ │ │ │ + tsteq sp, r0, asr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c0c90 <__cxa_atexit@plt+0x1b4cf0> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -447297,20 +447297,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c0cb4 <__cxa_atexit@plt+0x1b4d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq sp, r4, ror r5 │ │ │ │ + tsteq sp, r4, asr r5 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq sp, r8, asr r5 │ │ │ │ + tsteq sp, r8, lsr r5 │ │ │ │ @ instruction: 0xfff854a8 │ │ │ │ - tsteq sp, ip, ror r5 │ │ │ │ - strdeq sp, [sp, -r8] │ │ │ │ + tsteq sp, ip, asr r5 │ │ │ │ + ldrdeq sp, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c0d44 <__cxa_atexit@plt+0x1b4da4> │ │ │ │ @@ -447343,16 +447343,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c0d6c <__cxa_atexit@plt+0x1b4dcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfff8bab0 │ │ │ │ - tsteq sp, r8, ror #16 │ │ │ │ - smlatteq sp, r4, sl, lr │ │ │ │ + tsteq sp, r8, asr #16 │ │ │ │ + smlabteq sp, r4, sl, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c0e0c <__cxa_atexit@plt+0x1b4e6c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -447383,20 +447383,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 1c0e10 <__cxa_atexit@plt+0x1b4e70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, asr r4 │ │ │ │ + tsteq sp, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq sp, r4, lsr sl │ │ │ │ + tsteq sp, r4, lsl sl │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -447419,25 +447419,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x010de9b8 │ │ │ │ + @ instruction: 0x010de998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c0ec0 <__cxa_atexit@plt+0x1b4f20> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x010de990 │ │ │ │ + tsteq sp, r0, ror r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #176] @ 1c0f88 <__cxa_atexit@plt+0x1b4fe8> │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -447483,15 +447483,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0x010de8b8 │ │ │ │ + @ instruction: 0x010de898 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ @@ -447526,15 +447526,15 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq sp, r8, ror r5 │ │ │ │ + tsteq sp, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c10c4 <__cxa_atexit@plt+0x1b5124> │ │ │ │ @@ -447567,16 +447567,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c10ec <__cxa_atexit@plt+0x1b514c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfff8b730 │ │ │ │ - smlatteq sp, r8, r4, sp │ │ │ │ - tsteq sp, r0, lsr ip │ │ │ │ + smlabteq sp, r8, r4, sp │ │ │ │ + tsteq sp, r0, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c113c <__cxa_atexit@plt+0x1b519c> │ │ │ │ @@ -447591,15 +447591,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sp, [sp, -r8] │ │ │ │ + @ instruction: 0x010ddbb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -447637,20 +447637,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, r0, #1 │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffcb1dc │ │ │ │ - tsteq sp, r8, asr #32 │ │ │ │ + tsteq sp, r8, lsr #32 │ │ │ │ @ instruction: 0xfffcb198 │ │ │ │ - tsteq sp, ip, lsl r0 │ │ │ │ - tsteq sp, r8, asr #22 │ │ │ │ - @ instruction: 0x011daff0 │ │ │ │ - tsteq sp, r0, ror #12 │ │ │ │ + @ instruction: 0x011daffc │ │ │ │ + tsteq sp, r8, lsr #22 │ │ │ │ + @ instruction: 0x011dafd0 │ │ │ │ + tsteq sp, r0, asr #12 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ uxtb r9, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c1268 <__cxa_atexit@plt+0x1b52c8> │ │ │ │ @@ -447666,17 +447666,17 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1c1284 <__cxa_atexit@plt+0x1b52e4> │ │ │ │ ldr r7, [pc, #16] @ 1c1280 <__cxa_atexit@plt+0x1b52e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dafdc │ │ │ │ - @ instruction: 0x011dafd0 │ │ │ │ - tsteq sp, r0, lsr #12 │ │ │ │ + @ instruction: 0x011dafbc │ │ │ │ + @ instruction: 0x011dafb0 │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c130c <__cxa_atexit@plt+0x1b536c> │ │ │ │ @@ -447717,24 +447717,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfff8b4e8 │ │ │ │ - @ instruction: 0x010dd294 │ │ │ │ + tsteq sp, r4, ror r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sp, r0, lsr r5 │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1c1284 <__cxa_atexit@plt+0x1b52e4> │ │ │ │ - smlatteq sp, r0, r4, lr │ │ │ │ + smlabteq sp, r0, r4, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1410 <__cxa_atexit@plt+0x1b5470> │ │ │ │ ldr r2, [pc, #164] @ 1c1430 <__cxa_atexit@plt+0x1b5490> │ │ │ │ @@ -447777,16 +447777,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x011daeb0 │ │ │ │ - tsteq sp, r4, lsl r4 │ │ │ │ + @ instruction: 0x011dae90 │ │ │ │ + strdeq lr, [sp, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c14b0 <__cxa_atexit@plt+0x1b5510> │ │ │ │ @@ -447811,16 +447811,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ b 1c0890 <__cxa_atexit@plt+0x1b48f0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011dadfc │ │ │ │ - smlabteq sp, r8, r3, lr │ │ │ │ + @ instruction: 0x011daddc │ │ │ │ + smlatbeq sp, r8, r3, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c150c <__cxa_atexit@plt+0x1b556c> │ │ │ │ @@ -447835,15 +447835,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r0, ror r3 │ │ │ │ + tsteq sp, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c15a8 <__cxa_atexit@plt+0x1b5608> │ │ │ │ @@ -447878,27 +447878,27 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 1c15cc <__cxa_atexit@plt+0x1b562c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, asr #26 │ │ │ │ - ldrdeq lr, [sp, -r0] │ │ │ │ - @ instruction: 0x011dac9c │ │ │ │ - @ instruction: 0x011dac90 │ │ │ │ + tsteq sp, r0, lsr #26 │ │ │ │ + @ instruction: 0x010de2b0 │ │ │ │ + tsteq sp, ip, ror ip │ │ │ │ + tsteq sp, r0, ror ip │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c1608 <__cxa_atexit@plt+0x1b5668> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - smlabteq sp, r0, r2, lr │ │ │ │ + smlatbeq sp, r0, r2, lr │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1674 <__cxa_atexit@plt+0x1b56d4> │ │ │ │ @@ -447986,22 +447986,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 1c177c <__cxa_atexit@plt+0x1b57dc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011dabb0 │ │ │ │ + @ instruction: 0x011dab90 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, r4, lsl r9 │ │ │ │ - smlatteq sp, r4, r8, ip │ │ │ │ - strdeq ip, [sp, -r0] │ │ │ │ - tsteq sp, ip, ror fp │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ - tsteq sp, r4, lsl r1 │ │ │ │ + strdeq ip, [sp, -r4] │ │ │ │ + smlabteq sp, r4, r8, ip │ │ │ │ + ldrdeq ip, [sp, -r0] │ │ │ │ + tsteq sp, ip, asr fp │ │ │ │ + tsteq sp, r8, lsl #22 │ │ │ │ + strdeq lr, [sp, -r4] │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c1688 <__cxa_atexit@plt+0x1b56e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -448072,32 +448072,32 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #16] @ 1c18d4 <__cxa_atexit@plt+0x1b5934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011daa9c │ │ │ │ - smlabteq sp, r8, pc, sp @ │ │ │ │ + tsteq sp, ip, ror sl │ │ │ │ + smlatbeq sp, r8, pc, sp @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq ip, [sp, -r0] │ │ │ │ - smlatbeq sp, r0, r7, ip │ │ │ │ - smlatbeq sp, ip, r7, ip │ │ │ │ - tsteq sp, r8, lsr sl │ │ │ │ + @ instruction: 0x010dc7b0 │ │ │ │ + smlabbeq sp, r0, r7, ip │ │ │ │ + smlabbeq sp, ip, r7, ip │ │ │ │ + tsteq sp, r8, lsl sl │ │ │ │ + tsteq sp, r4, asr #19 │ │ │ │ tsteq sp, r4, ror #19 │ │ │ │ - tsteq sp, r4, lsl #20 │ │ │ │ - @ instruction: 0x011da9f8 │ │ │ │ - @ instruction: 0x010ddf9c │ │ │ │ + @ instruction: 0x011da9d8 │ │ │ │ + tsteq sp, ip, ror pc │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c17b0 <__cxa_atexit@plt+0x1b5810> │ │ │ │ - smlatbeq sp, r4, pc, sp @ │ │ │ │ + smlabbeq sp, r4, pc, sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c197c <__cxa_atexit@plt+0x1b59dc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -448118,26 +448118,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r4, lsr pc │ │ │ │ + tsteq sp, r4, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 1c1608 <__cxa_atexit@plt+0x1b5668> │ │ │ │ - tsteq sp, r4, lsl #30 │ │ │ │ + smlatteq sp, r4, lr, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c19fc <__cxa_atexit@plt+0x1b5a5c> │ │ │ │ ldr r7, [pc, #52] @ 1c1a0c <__cxa_atexit@plt+0x1b5a6c> │ │ │ │ @@ -448152,16 +448152,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c1a10 <__cxa_atexit@plt+0x1b5a70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq sp, ip, lr, sp │ │ │ │ - smlatbeq sp, r8, lr, sp │ │ │ │ + smlatbeq sp, ip, lr, sp │ │ │ │ + smlabbeq sp, r8, lr, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c1b10 <__cxa_atexit@plt+0x1b5b70> │ │ │ │ @@ -448223,19 +448223,19 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq sp, ip, asr r5 │ │ │ │ - tsteq sp, r8, lsl #10 │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ - tsteq sp, r8, ror r7 │ │ │ │ - @ instruction: 0x010ddd98 │ │ │ │ + tsteq sp, ip, lsr r5 │ │ │ │ + smlatteq sp, r8, r4, ip │ │ │ │ + strdeq ip, [sp, -r4] │ │ │ │ + tsteq sp, r8, asr r7 │ │ │ │ + tsteq sp, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1b94 <__cxa_atexit@plt+0x1b5bf4> │ │ │ │ ldr r3, [pc, #64] @ 1c1b9c <__cxa_atexit@plt+0x1b5bfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -448252,17 +448252,17 @@ │ │ │ │ b 1c1eb8 <__cxa_atexit@plt+0x1b5f18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, ip, ror #12 │ │ │ │ + tsteq sp, ip, asr #12 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, ip, lsr #26 │ │ │ │ + tsteq sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1bc8 <__cxa_atexit@plt+0x1b5c28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c1eb8 <__cxa_atexit@plt+0x1b5f18> │ │ │ │ @@ -448291,16 +448291,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, ror r6 │ │ │ │ - strdeq sp, [sp, -ip] │ │ │ │ + tsteq sp, ip, asr r6 │ │ │ │ + ldrdeq sp, [sp, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c1cb8 <__cxa_atexit@plt+0x1b5d18> │ │ │ │ @@ -448332,18 +448332,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c1ce4 <__cxa_atexit@plt+0x1b5d44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r8, ror #10 │ │ │ │ - tsteq sp, ip, ror #22 │ │ │ │ + tsteq sp, r8, asr #10 │ │ │ │ + tsteq sp, ip, asr #22 │ │ │ │ @ instruction: 0xffffe85c │ │ │ │ - tsteq sp, r0, asr fp │ │ │ │ + tsteq sp, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #3 │ │ │ │ vldr s16, [r3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1d1c <__cxa_atexit@plt+0x1b5d7c> │ │ │ │ @@ -448353,15 +448353,15 @@ │ │ │ │ b 11218e8 <__cxa_atexit@plt+0x1115948> │ │ │ │ ldr r7, [pc, #16] @ 1c1d34 <__cxa_atexit@plt+0x1b5d94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe7f0 │ │ │ │ - tsteq sp, r8, lsl fp │ │ │ │ + strdeq sp, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1d90 <__cxa_atexit@plt+0x1b5df0> │ │ │ │ ldr r1, [pc, #68] @ 1c1d98 <__cxa_atexit@plt+0x1b5df8> │ │ │ │ ldr r0, [pc, #68] @ 1c1d9c <__cxa_atexit@plt+0x1b5dfc> │ │ │ │ @@ -448379,15 +448379,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r0, lsl #9 │ │ │ │ + tsteq sp, r0, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -448408,15 +448408,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, lsr #20 │ │ │ │ + tsteq sp, ip, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c1e80 <__cxa_atexit@plt+0x1b5ee0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -448444,17 +448444,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0x011da390 │ │ │ │ + tsteq sp, r0, ror r3 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x010dd990 │ │ │ │ + tsteq sp, r0, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1f54 <__cxa_atexit@plt+0x1b5fb4> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -448503,21 +448503,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sp, ip, ror r9 │ │ │ │ - tsteq sp, r4, lsl #6 │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ + tsteq sp, ip, asr r9 │ │ │ │ + tsteq sp, r4, ror #5 │ │ │ │ + tsteq sp, r0, asr #6 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq sp, ip, lsl #7 │ │ │ │ - tsteq sp, r0, lsr r9 │ │ │ │ + tsteq sp, ip, ror #6 │ │ │ │ + tsteq sp, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -448544,17 +448544,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq sp, r8, lsr #5 │ │ │ │ + tsteq sp, r8, lsl #5 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x010dd89c │ │ │ │ + tsteq sp, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c2098 <__cxa_atexit@plt+0x1b60f8> │ │ │ │ ldr r2, [pc, #72] @ 1c20a4 <__cxa_atexit@plt+0x1b6104> │ │ │ │ @@ -448574,17 +448574,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r4, ror r1 │ │ │ │ + tsteq sp, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r4, lsr #16 │ │ │ │ + tsteq sp, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c20d0 <__cxa_atexit@plt+0x1b6130> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c1eb8 <__cxa_atexit@plt+0x1b5f18> │ │ │ │ @@ -448618,15 +448618,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r8, asr #1 │ │ │ │ + tsteq sp, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c2180 <__cxa_atexit@plt+0x1b61e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -448650,15 +448650,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c21dc <__cxa_atexit@plt+0x1b623c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r4, lsl #2 │ │ │ │ + tsteq sp, r4, ror #1 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c2214 <__cxa_atexit@plt+0x1b6274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -448667,16 +448667,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d9fd8 │ │ │ │ - tsteq sp, r4, ror lr │ │ │ │ + @ instruction: 0x011d9fb8 │ │ │ │ + tsteq sp, r4, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c2294 <__cxa_atexit@plt+0x1b62f4> │ │ │ │ @@ -448702,15 +448702,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq fp, [sp, -r0] │ │ │ │ + ldrdeq fp, [sp, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c22d4 <__cxa_atexit@plt+0x1b6334> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -448733,16 +448733,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, lsr #31 │ │ │ │ - tsteq sp, ip, ror #26 │ │ │ │ + tsteq sp, ip, lsl #31 │ │ │ │ + tsteq sp, ip, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1c23e8 <__cxa_atexit@plt+0x1b6448> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -448791,17 +448791,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, ip, lsl pc │ │ │ │ + @ instruction: 0x011d9efc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq sp, r4, ip, fp │ │ │ │ + tsteq sp, r4, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c248c <__cxa_atexit@plt+0x1b64ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -448827,15 +448827,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, ror #28 │ │ │ │ + tsteq sp, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -448849,16 +448849,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d9ddc │ │ │ │ - @ instruction: 0x010dbb9c │ │ │ │ + @ instruction: 0x011d9dbc │ │ │ │ + tsteq sp, ip, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -448921,16 +448921,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - smlatteq sp, r4, r2, sp │ │ │ │ - smlabteq sp, r0, r2, sp │ │ │ │ + smlabteq sp, r4, r2, sp │ │ │ │ + smlatbeq sp, r0, r2, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c26c8 <__cxa_atexit@plt+0x1b6728> │ │ │ │ ldr r7, [pc, #208] @ 1c270c <__cxa_atexit@plt+0x1b676c> │ │ │ │ @@ -448987,18 +448987,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - strdeq sp, [sp, -r8] │ │ │ │ - tsteq sp, r0, lsr #4 │ │ │ │ - @ instruction: 0x011d9b94 │ │ │ │ - @ instruction: 0x011d9bdc │ │ │ │ + ldrdeq sp, [sp, -r8] │ │ │ │ + mrseq sp, SP_fiq │ │ │ │ + tsteq sp, r4, ror fp │ │ │ │ + @ instruction: 0x011d9bbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c276c <__cxa_atexit@plt+0x1b67cc> │ │ │ │ @@ -449010,16 +449010,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d9af0 │ │ │ │ - tsteq sp, r8, lsr fp │ │ │ │ + @ instruction: 0x011d9ad0 │ │ │ │ + tsteq sp, r8, lsl fp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1c28fc <__cxa_atexit@plt+0x1b695c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -449068,15 +449068,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlabteq sp, ip, r0, sp │ │ │ │ + smlatbeq sp, ip, r0, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r3, {r0, r7} │ │ │ │ str r5, [r3, #8] │ │ │ │ @@ -449100,15 +449100,15 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ stm r3, {r0, r1} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq sp, r0, asr #32 │ │ │ │ + tsteq sp, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -449131,15 +449131,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1c295c <__cxa_atexit@plt+0x1b69bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x010dcfbc │ │ │ │ + @ instruction: 0x010dcf9c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1c297c <__cxa_atexit@plt+0x1b69dc> │ │ │ │ @@ -449258,19 +449258,19 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sp, ip, ror r8 │ │ │ │ + tsteq sp, ip, asr r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq sp, r0, ror #17 │ │ │ │ + tsteq sp, r0, asr #17 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c2bcc <__cxa_atexit@plt+0x1b6c2c> │ │ │ │ @@ -449294,15 +449294,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1c2bec <__cxa_atexit@plt+0x1b6c4c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq sp, r8, lsl r7 │ │ │ │ + @ instruction: 0x011d96f8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #60] @ 1c2c3c <__cxa_atexit@plt+0x1b6c9c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ @@ -449347,15 +449347,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c2cc0 <__cxa_atexit@plt+0x1b6d20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsr #12 │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c2d68 <__cxa_atexit@plt+0x1b6dc8> │ │ │ │ @@ -449401,19 +449401,19 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d94f8 │ │ │ │ + @ instruction: 0x011d94d8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, r4, asr #20 │ │ │ │ - tsteq sp, ip, asr sl │ │ │ │ - @ instruction: 0x011d95fc │ │ │ │ + tsteq sp, r4, lsr #20 │ │ │ │ + tsteq sp, ip, lsr sl │ │ │ │ + @ instruction: 0x011d95dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -449432,17 +449432,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c2e14 <__cxa_atexit@plt+0x1b6e74> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, ror #10 │ │ │ │ + tsteq sp, ip, asr #10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq sp, r0, asr r9 │ │ │ │ + tsteq sp, r0, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c2e58 <__cxa_atexit@plt+0x1b6eb8> │ │ │ │ ldr r2, [pc, #40] @ 1c2e60 <__cxa_atexit@plt+0x1b6ec0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -449453,16 +449453,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 105ffcc <__cxa_atexit@plt+0x105402c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x011d9398 │ │ │ │ - tsteq sp, r8, lsr r6 │ │ │ │ + tsteq sp, r8, ror r3 │ │ │ │ + tsteq sp, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146714 <__cxa_atexit@plt+0x13a774> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -449488,15 +449488,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r0, lsr r3 │ │ │ │ + tsteq sp, r0, lsl r3 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c2f18 <__cxa_atexit@plt+0x1b6f78> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -449520,15 +449520,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c2f74 <__cxa_atexit@plt+0x1b6fd4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, ror #6 │ │ │ │ + tsteq sp, ip, asr #6 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -449582,15 +449582,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, r0, lsl r2 │ │ │ │ + @ instruction: 0x011d91f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1c30fc <__cxa_atexit@plt+0x1b715c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -449620,15 +449620,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c3100 <__cxa_atexit@plt+0x1b7160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r4, asr r1 │ │ │ │ + tsteq sp, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -449649,16 +449649,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c3174 <__cxa_atexit@plt+0x1b71d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrsbeq r9, [sp, -r4] │ │ │ │ - smlabbeq sp, r0, pc, sl @ │ │ │ │ + ldrheq r9, [sp, -r4] │ │ │ │ + tsteq sp, r0, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c3210 <__cxa_atexit@plt+0x1b7270> │ │ │ │ @@ -449693,15 +449693,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq sl, [sp, -r8] │ │ │ │ + @ instruction: 0x010daeb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1c3260 <__cxa_atexit@plt+0x1b72c0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -449709,15 +449709,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1c3258 <__cxa_atexit@plt+0x1b72b8> │ │ │ │ b 1c3270 <__cxa_atexit@plt+0x1b72d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x010dae98 │ │ │ │ + tsteq sp, r8, ror lr │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ strb r1, [r0, #1] │ │ │ │ @@ -449796,15 +449796,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ - tsteq sp, r0, ror r5 │ │ │ │ + tsteq sp, r0, asr r5 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ @@ -449841,16 +449841,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ - @ instruction: 0x010dc4b4 │ │ │ │ - smlabbeq sp, r4, ip, sl │ │ │ │ + @ instruction: 0x010dc494 │ │ │ │ + tsteq sp, r4, ror #24 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c34d0 <__cxa_atexit@plt+0x1b7530> │ │ │ │ @@ -449907,15 +449907,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ - smlatbeq sp, r8, r3, ip │ │ │ │ + smlabbeq sp, r8, r3, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c365c <__cxa_atexit@plt+0x1b76bc> │ │ │ │ @@ -449968,15 +449968,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, r8, lsl #24 │ │ │ │ + tsteq sp, r8, ror #23 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1c3704 <__cxa_atexit@plt+0x1b7764> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -450006,15 +450006,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c3708 <__cxa_atexit@plt+0x1b7768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, ip, asr #22 │ │ │ │ + tsteq sp, ip, lsr #22 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -450035,16 +450035,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c377c <__cxa_atexit@plt+0x1b77dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, ip, asr #21 │ │ │ │ - tsteq sp, r8, ror r9 │ │ │ │ + tsteq sp, ip, lsr #21 │ │ │ │ + tsteq sp, r8, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c37ec <__cxa_atexit@plt+0x1b784c> │ │ │ │ @@ -450067,15 +450067,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r0, lsl #18 │ │ │ │ + smlatteq sp, r0, r8, sl │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c3888 <__cxa_atexit@plt+0x1b78e8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -450107,16 +450107,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, r0, lsl #21 │ │ │ │ - tsteq sp, ip, asr r8 │ │ │ │ + tsteq sp, r0, ror #20 │ │ │ │ + tsteq sp, ip, lsr r8 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ add r0, r2, #2 │ │ │ │ @@ -450194,15 +450194,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffefe8 │ │ │ │ - tsteq sp, ip, lsr #30 │ │ │ │ + tsteq sp, ip, lsl #30 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ @@ -450235,16 +450235,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c3a9c <__cxa_atexit@plt+0x1b7afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ - smlabbeq sp, r0, lr, fp │ │ │ │ - tsteq sp, ip, asr r6 │ │ │ │ + tsteq sp, r0, ror #28 │ │ │ │ + tsteq sp, ip, lsr r6 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c3af8 <__cxa_atexit@plt+0x1b7b58> │ │ │ │ @@ -450299,16 +450299,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c3b9c <__cxa_atexit@plt+0x1b7bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ - smlabbeq sp, r0, sp, fp │ │ │ │ - tsteq sp, r8, asr r5 │ │ │ │ + tsteq sp, r0, ror #26 │ │ │ │ + tsteq sp, r8, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -450374,15 +450374,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x011d859c │ │ │ │ + tsteq sp, ip, ror r5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -450394,15 +450394,15 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c3d18 <__cxa_atexit@plt+0x1b7d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r0, lsr r5 │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c3da4 <__cxa_atexit@plt+0x1b7e04> │ │ │ │ ldr r1, [pc, #112] @ 1c3dac <__cxa_atexit@plt+0x1b7e0c> │ │ │ │ @@ -450432,15 +450432,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x011d84b4 │ │ │ │ + @ instruction: 0x011d8494 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -450452,16 +450452,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c3e00 <__cxa_atexit@plt+0x1b7e60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r8, asr #8 │ │ │ │ - strdeq sl, [sp, -r4] │ │ │ │ + tsteq sp, r8, lsr #8 │ │ │ │ + ldrdeq sl, [sp, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c3e58 <__cxa_atexit@plt+0x1b7eb8> │ │ │ │ ldr r3, [pc, #56] @ 1c3e60 <__cxa_atexit@plt+0x1b7ec0> │ │ │ │ @@ -450477,15 +450477,15 @@ │ │ │ │ b 1c3e70 <__cxa_atexit@plt+0x1b7ed0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x010da298 │ │ │ │ + tsteq sp, r8, ror r2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ @@ -450541,15 +450541,15 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq sp, r4, lsr #7 │ │ │ │ + tsteq sp, r4, lsl #7 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -450571,17 +450571,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c3fe0 <__cxa_atexit@plt+0x1b8040> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsl #6 │ │ │ │ + tsteq sp, r0, ror #5 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ + strdeq sl, [sp, -r8] │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -450625,16 +450625,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ - tsteq sp, r0, asr #32 │ │ │ │ + @ instruction: 0x011d81f4 │ │ │ │ + tsteq sp, r0, lsr #32 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4104 <__cxa_atexit@plt+0x1b8164> │ │ │ │ ldr r3, [pc, #48] @ 1c410c <__cxa_atexit@plt+0x1b816c> │ │ │ │ @@ -450648,15 +450648,15 @@ │ │ │ │ b 1c411c <__cxa_atexit@plt+0x1b817c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatteq sp, ip, pc, r9 @ │ │ │ │ + smlabteq sp, ip, pc, r9 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 1c4228 <__cxa_atexit@plt+0x1b8288> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -450741,18 +450741,18 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq sp, r0, ror #2 │ │ │ │ + tsteq sp, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - @ instruction: 0x011d809c │ │ │ │ + tsteq sp, ip, ror r0 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -450774,17 +450774,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c430c <__cxa_atexit@plt+0x1b836c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d7fd4 │ │ │ │ + @ instruction: 0x011d7fb4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlatteq sp, ip, sp, r9 │ │ │ │ + smlabteq sp, ip, sp, r9 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -450828,16 +450828,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, ror #29 │ │ │ │ - tsteq sp, r8, lsr #10 │ │ │ │ + tsteq sp, r8, asr #29 │ │ │ │ + tsteq sp, r8, lsl #10 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4424 <__cxa_atexit@plt+0x1b8484> │ │ │ │ ldr lr, [pc, #40] @ 1c442c <__cxa_atexit@plt+0x1b848c> │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ @@ -450848,16 +450848,16 @@ │ │ │ │ strd r0, [r3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, ip, asr #27 │ │ │ │ - tsteq sp, r4, asr #6 │ │ │ │ + tsteq sp, ip, lsr #27 │ │ │ │ + tsteq sp, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 1c447c <__cxa_atexit@plt+0x1b84dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -450915,15 +450915,15 @@ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xffffe82c │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xffffe974 │ │ │ │ @ instruction: 0xffffe9c8 │ │ │ │ - tsteq sp, ip, lsr r2 │ │ │ │ + tsteq sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c45b8 <__cxa_atexit@plt+0x1b8618> │ │ │ │ @@ -450957,15 +450957,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq sp, r8, lsl fp │ │ │ │ + strdeq r9, [sp, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -451028,15 +451028,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq sp, r4, ror #22 │ │ │ │ + tsteq sp, r4, asr #22 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -451057,16 +451057,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c4774 <__cxa_atexit@plt+0x1b87d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x011d7ad4 │ │ │ │ - smlabbeq sp, r0, r9, r9 │ │ │ │ + @ instruction: 0x011d7ab4 │ │ │ │ + tsteq sp, r0, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c47d0 <__cxa_atexit@plt+0x1b8830> │ │ │ │ ldr r3, [pc, #60] @ 1c47d8 <__cxa_atexit@plt+0x1b8838> │ │ │ │ @@ -451083,15 +451083,15 @@ │ │ │ │ b 1c47e8 <__cxa_atexit@plt+0x1b8848> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, r0, lsr #18 │ │ │ │ + tsteq sp, r0, lsl #18 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ands r2, r1, #7 │ │ │ │ str r0, [r5, #-8] │ │ │ │ beq 1c4848 <__cxa_atexit@plt+0x1b88a8> │ │ │ │ @@ -451151,15 +451151,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -451182,17 +451182,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c496c <__cxa_atexit@plt+0x1b89cc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r4, ror r9 │ │ │ │ + tsteq sp, r4, asr r9 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabbeq sp, ip, r7, r9 │ │ │ │ + tsteq sp, ip, ror #14 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -451238,15 +451238,15 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, lsl #17 │ │ │ │ + tsteq sp, r0, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4afc <__cxa_atexit@plt+0x1b8b5c> │ │ │ │ ldr r0, [pc, #152] @ 1c4b04 <__cxa_atexit@plt+0x1b8b64> │ │ │ │ @@ -451286,15 +451286,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq sp, ip, asr r7 │ │ │ │ + tsteq sp, ip, lsr r7 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -451315,16 +451315,16 @@ │ │ │ │ strb r3, [r1, #4]! │ │ │ │ strb r2, [r1, #3] │ │ │ │ strb r7, [r1, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c4b7c <__cxa_atexit@plt+0x1b8bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, ip, asr #13 │ │ │ │ - tsteq sp, r8, ror r5 │ │ │ │ + tsteq sp, ip, lsr #13 │ │ │ │ + tsteq sp, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4be0 <__cxa_atexit@plt+0x1b8c40> │ │ │ │ ldr r3, [pc, #68] @ 1c4be8 <__cxa_atexit@plt+0x1b8c48> │ │ │ │ @@ -451343,15 +451343,15 @@ │ │ │ │ b 1c4bf8 <__cxa_atexit@plt+0x1b8c58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, r0, lsl r5 │ │ │ │ + strdeq r9, [sp, -r0] │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c4ce8 <__cxa_atexit@plt+0x1b8d48> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -451420,18 +451420,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011d7690 │ │ │ │ + tsteq sp, r0, ror r6 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x011d75dc │ │ │ │ + @ instruction: 0x011d75bc │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -451455,15 +451455,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c4db0 <__cxa_atexit@plt+0x1b8e10> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsr r5 │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -451477,16 +451477,16 @@ │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r4, asr #9 │ │ │ │ - strdeq r9, [sp, -r0] │ │ │ │ + tsteq sp, r4, lsr #9 │ │ │ │ + ldrdeq r9, [sp, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -451514,15 +451514,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - tsteq sp, r0, ror sl │ │ │ │ + tsteq sp, r0, asr sl │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4ec4 <__cxa_atexit@plt+0x1b8f24> │ │ │ │ ldr r3, [pc, #24] @ 1c4ed4 <__cxa_atexit@plt+0x1b8f34> │ │ │ │ @@ -451530,16 +451530,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1121a18 <__cxa_atexit@plt+0x1115a78> │ │ │ │ ldr r7, [pc, #12] @ 1c4ed8 <__cxa_atexit@plt+0x1b8f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, r4, asr sl │ │ │ │ - tsteq sp, r0, lsr sl │ │ │ │ + tsteq sp, r4, lsr sl │ │ │ │ + tsteq sp, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c4f3c <__cxa_atexit@plt+0x1b8f9c> │ │ │ │ @@ -451564,15 +451564,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlatbeq sp, ip, r9, sl │ │ │ │ + smlabbeq sp, ip, r9, sl │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c4fc4 <__cxa_atexit@plt+0x1b9024> │ │ │ │ @@ -451598,15 +451598,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq sp, r0, lsr r9 │ │ │ │ + tsteq sp, r0, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c505c <__cxa_atexit@plt+0x1b90bc> │ │ │ │ ldr r7, [pc, #116] @ 1c5080 <__cxa_atexit@plt+0x1b90e0> │ │ │ │ @@ -451638,18 +451638,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c5088 <__cxa_atexit@plt+0x1b90e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlatbeq sp, r8, r8, sl │ │ │ │ - smlabteq sp, r4, r8, sl │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ smlabbeq sp, r8, r8, sl │ │ │ │ + smlatbeq sp, r4, r8, sl │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + tsteq sp, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1c50e0 <__cxa_atexit@plt+0x1b9140> │ │ │ │ add r2, r7, #3 │ │ │ │ vldr d8, [r2] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -451662,15 +451662,15 @@ │ │ │ │ b 1121a18 <__cxa_atexit@plt+0x1115a78> │ │ │ │ ldr r7, [pc, #16] @ 1c50e8 <__cxa_atexit@plt+0x1b9148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq sp, r8, asr #16 │ │ │ │ + tsteq sp, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c512c <__cxa_atexit@plt+0x1b918c> │ │ │ │ @@ -451682,16 +451682,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, lsr r1 │ │ │ │ - tsteq sp, r8, ror r1 │ │ │ │ + tsteq sp, r0, lsl r1 │ │ │ │ + tsteq sp, r8, asr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c51a8 <__cxa_atexit@plt+0x1b9208> │ │ │ │ @@ -451743,16 +451743,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq sp, r0, lsl #7 │ │ │ │ - smlabbeq sp, ip, r3, r9 │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ + tsteq sp, ip, ror #6 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -451789,18 +451789,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c52ec <__cxa_atexit@plt+0x1b934c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sp, r4, asr #4 │ │ │ │ + tsteq sp, r4, lsr #4 │ │ │ │ @ instruction: 0xfff8753c │ │ │ │ - smlatteq sp, ip, r2, r9 │ │ │ │ - tsteq sp, r0, ror r6 │ │ │ │ + smlabteq sp, ip, r2, r9 │ │ │ │ + tsteq sp, r0, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c535c <__cxa_atexit@plt+0x1b93bc> │ │ │ │ @@ -451852,15 +451852,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq sp, ip, asr #3 │ │ │ │ + tsteq sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c544c <__cxa_atexit@plt+0x1b94ac> │ │ │ │ ldr r2, [pc, #104] @ 1c5468 <__cxa_atexit@plt+0x1b94c8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -451887,15 +451887,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, r4, lsl #1 │ │ │ │ + tsteq sp, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c54a8 <__cxa_atexit@plt+0x1b9508> │ │ │ │ @@ -451905,15 +451905,15 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, lsl r0 │ │ │ │ + @ instruction: 0x011d6ff8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c5520 <__cxa_atexit@plt+0x1b9580> │ │ │ │ @@ -451965,16 +451965,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq sp, r8 │ │ │ │ - smlabteq sp, r0, r2, sl │ │ │ │ + tsteq sp, r8, ror #31 │ │ │ │ + smlatbeq sp, r0, r2, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c5640 <__cxa_atexit@plt+0x1b96a0> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -452013,20 +452013,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c5664 <__cxa_atexit@plt+0x1b96c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlabteq sp, r4, fp, r8 │ │ │ │ + smlatbeq sp, r4, fp, r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq sp, r8, lsr #23 │ │ │ │ + tsteq sp, r8, lsl #23 │ │ │ │ @ instruction: 0xfff80af8 │ │ │ │ - tsteq sp, ip, asr #23 │ │ │ │ - tsteq sp, r8, asr #30 │ │ │ │ + tsteq sp, ip, lsr #23 │ │ │ │ + tsteq sp, r8, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c56f4 <__cxa_atexit@plt+0x1b9754> │ │ │ │ @@ -452059,16 +452059,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c571c <__cxa_atexit@plt+0x1b977c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfff87100 │ │ │ │ - @ instruction: 0x010d8eb8 │ │ │ │ - tsteq sp, r4, lsr r1 │ │ │ │ + @ instruction: 0x010d8e98 │ │ │ │ + tsteq sp, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c57bc <__cxa_atexit@plt+0x1b981c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -452099,20 +452099,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 1c57c0 <__cxa_atexit@plt+0x1b9820> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatbeq sp, r0, sl, r8 │ │ │ │ + smlabbeq sp, r0, sl, r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabbeq sp, r4, r0, sl │ │ │ │ + tsteq sp, r4, rrx │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -452135,25 +452135,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq sp, r8 │ │ │ │ + smlatteq sp, r8, pc, r9 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c5870 <__cxa_atexit@plt+0x1b98d0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq sp, r0, pc, r9 @ │ │ │ │ + smlabteq sp, r0, pc, r9 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #176] @ 1c5938 <__cxa_atexit@plt+0x1b9998> │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -452199,15 +452199,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - tsteq sp, r8, lsl #30 │ │ │ │ + smlatteq sp, r8, lr, r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ @@ -452242,15 +452242,15 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - smlabteq sp, r8, fp, r8 │ │ │ │ + smlatbeq sp, r8, fp, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c5a74 <__cxa_atexit@plt+0x1b9ad4> │ │ │ │ @@ -452283,16 +452283,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c5a9c <__cxa_atexit@plt+0x1b9afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfff86d80 │ │ │ │ - tsteq sp, r8, lsr fp │ │ │ │ - smlabbeq sp, r0, r2, r9 │ │ │ │ + tsteq sp, r8, lsl fp │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c5aec <__cxa_atexit@plt+0x1b9b4c> │ │ │ │ @@ -452307,15 +452307,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r8, lsr #4 │ │ │ │ + tsteq sp, r8, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -452353,20 +452353,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, r0, #1 │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffc682c │ │ │ │ - @ instruction: 0x011d6698 │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ @ instruction: 0xfffc67e8 │ │ │ │ - tsteq sp, ip, ror #12 │ │ │ │ - @ instruction: 0x010d9198 │ │ │ │ - tsteq sp, r0, asr #12 │ │ │ │ - @ instruction: 0x010d9cb0 │ │ │ │ + tsteq sp, ip, asr #12 │ │ │ │ + tsteq sp, r8, ror r1 │ │ │ │ + tsteq sp, r0, lsr #12 │ │ │ │ + @ instruction: 0x010d9c90 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ uxtb r9, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c5c18 <__cxa_atexit@plt+0x1b9c78> │ │ │ │ @@ -452382,17 +452382,17 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1c5c34 <__cxa_atexit@plt+0x1b9c94> │ │ │ │ ldr r7, [pc, #16] @ 1c5c30 <__cxa_atexit@plt+0x1b9c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsr #12 │ │ │ │ - tsteq sp, r0, lsr #12 │ │ │ │ - tsteq sp, r8, lsl sp │ │ │ │ + tsteq sp, ip, lsl #12 │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ + strdeq r9, [sp, -r8] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c5cbc <__cxa_atexit@plt+0x1b9d1c> │ │ │ │ @@ -452433,24 +452433,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfff86b38 │ │ │ │ - smlatteq sp, r4, r8, r8 │ │ │ │ + smlabteq sp, r4, r8, r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabbeq sp, r0, fp, r9 │ │ │ │ + tsteq sp, r0, ror #22 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1c5c34 <__cxa_atexit@plt+0x1b9c94> │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ + strdeq r9, [sp, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c5dc0 <__cxa_atexit@plt+0x1b9e20> │ │ │ │ ldr r2, [pc, #164] @ 1c5de0 <__cxa_atexit@plt+0x1b9e40> │ │ │ │ @@ -452493,16 +452493,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sp, r0, lsl #10 │ │ │ │ - tsteq sp, r4, asr #22 │ │ │ │ + tsteq sp, r0, ror #9 │ │ │ │ + tsteq sp, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5e60 <__cxa_atexit@plt+0x1b9ec0> │ │ │ │ @@ -452527,16 +452527,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ b 1c5240 <__cxa_atexit@plt+0x1b92a0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, asr #8 │ │ │ │ - smlabteq sp, r0, sl, r9 │ │ │ │ + tsteq sp, ip, lsr #8 │ │ │ │ + smlatbeq sp, r0, sl, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c5ebc <__cxa_atexit@plt+0x1b9f1c> │ │ │ │ @@ -452551,15 +452551,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ + tsteq sp, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5f58 <__cxa_atexit@plt+0x1b9fb8> │ │ │ │ @@ -452594,27 +452594,27 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 1c5f7c <__cxa_atexit@plt+0x1b9fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d6390 │ │ │ │ - smlabteq sp, r8, r9, r9 │ │ │ │ - tsteq sp, ip, ror #5 │ │ │ │ - tsteq sp, r0, ror #5 │ │ │ │ + tsteq sp, r0, ror r3 │ │ │ │ + smlatbeq sp, r8, r9, r9 │ │ │ │ + tsteq sp, ip, asr #5 │ │ │ │ + tsteq sp, r0, asr #5 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c5fb8 <__cxa_atexit@plt+0x1ba018> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x010d99b8 │ │ │ │ + @ instruction: 0x010d9998 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6024 <__cxa_atexit@plt+0x1ba084> │ │ │ │ @@ -452702,22 +452702,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 1c612c <__cxa_atexit@plt+0x1ba18c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsl #4 │ │ │ │ + tsteq sp, r0, ror #3 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, r4, ror #30 │ │ │ │ - tsteq sp, r4, lsr pc │ │ │ │ - tsteq sp, r0, asr #30 │ │ │ │ - tsteq sp, ip, asr #3 │ │ │ │ - tsteq sp, r8, ror r1 │ │ │ │ - tsteq sp, ip, lsl #16 │ │ │ │ + tsteq sp, r4, asr #30 │ │ │ │ + tsteq sp, r4, lsl pc │ │ │ │ + tsteq sp, r0, lsr #30 │ │ │ │ + tsteq sp, ip, lsr #3 │ │ │ │ + tsteq sp, r8, asr r1 │ │ │ │ + smlatteq sp, ip, r7, r9 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c6038 <__cxa_atexit@plt+0x1ba098> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -452788,32 +452788,32 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #16] @ 1c6284 <__cxa_atexit@plt+0x1ba2e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, ror #1 │ │ │ │ - smlabteq sp, r0, r6, r9 │ │ │ │ + tsteq sp, ip, asr #1 │ │ │ │ + smlatbeq sp, r0, r6, r9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r0, lsr #28 │ │ │ │ - strdeq r7, [sp, -r0] │ │ │ │ - strdeq r7, [sp, -ip] │ │ │ │ - tsteq sp, r8, lsl #1 │ │ │ │ + tsteq sp, r0, lsl #28 │ │ │ │ + ldrdeq r7, [sp, -r0] │ │ │ │ + ldrdeq r7, [sp, -ip] │ │ │ │ + tsteq sp, r8, rrx │ │ │ │ + tsteq sp, r4, lsl r0 │ │ │ │ tsteq sp, r4, lsr r0 │ │ │ │ - tsteq sp, r4, asr r0 │ │ │ │ - tsteq sp, r8, asr #32 │ │ │ │ - @ instruction: 0x010d9694 │ │ │ │ + tsteq sp, r8, lsr #32 │ │ │ │ + tsteq sp, r4, ror r6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c6160 <__cxa_atexit@plt+0x1ba1c0> │ │ │ │ - @ instruction: 0x010d969c │ │ │ │ + tsteq sp, ip, ror r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c632c <__cxa_atexit@plt+0x1ba38c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -452834,26 +452834,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, ip, lsr #12 │ │ │ │ + tsteq sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 1c5fb8 <__cxa_atexit@plt+0x1ba018> │ │ │ │ - strdeq r9, [sp, -ip] │ │ │ │ + ldrdeq r9, [sp, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c63ac <__cxa_atexit@plt+0x1ba40c> │ │ │ │ ldr r7, [pc, #52] @ 1c63bc <__cxa_atexit@plt+0x1ba41c> │ │ │ │ @@ -452868,16 +452868,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c63c0 <__cxa_atexit@plt+0x1ba420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq sp, r4, r5, r9 │ │ │ │ - smlatbeq sp, r0, r5, r9 │ │ │ │ + smlatbeq sp, r4, r5, r9 │ │ │ │ + smlabbeq sp, r0, r5, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c64c0 <__cxa_atexit@plt+0x1ba520> │ │ │ │ @@ -452939,19 +452939,19 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - smlatbeq sp, ip, fp, r7 │ │ │ │ - tsteq sp, r8, asr fp │ │ │ │ - tsteq sp, r4, ror #22 │ │ │ │ - tsteq sp, r8, asr #27 │ │ │ │ - @ instruction: 0x010d9490 │ │ │ │ + smlabbeq sp, ip, fp, r7 │ │ │ │ + tsteq sp, r8, lsr fp │ │ │ │ + tsteq sp, r4, asr #22 │ │ │ │ + tsteq sp, r8, lsr #27 │ │ │ │ + tsteq sp, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6544 <__cxa_atexit@plt+0x1ba5a4> │ │ │ │ ldr r3, [pc, #64] @ 1c654c <__cxa_atexit@plt+0x1ba5ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -452968,17 +452968,17 @@ │ │ │ │ b 1c6868 <__cxa_atexit@plt+0x1ba8c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011d5cbc │ │ │ │ + @ instruction: 0x011d5c9c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r4, lsr #8 │ │ │ │ + tsteq sp, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c6578 <__cxa_atexit@plt+0x1ba5d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c6868 <__cxa_atexit@plt+0x1ba8c8> │ │ │ │ @@ -453007,16 +453007,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, asr #25 │ │ │ │ - tsteq sp, ip, lsr #6 │ │ │ │ + tsteq sp, ip, lsr #25 │ │ │ │ + tsteq sp, ip, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6668 <__cxa_atexit@plt+0x1ba6c8> │ │ │ │ @@ -453048,18 +453048,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c6694 <__cxa_atexit@plt+0x1ba6f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011d5bb8 │ │ │ │ - @ instruction: 0x010d929c │ │ │ │ + @ instruction: 0x011d5b98 │ │ │ │ + tsteq sp, ip, ror r2 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ - smlabbeq sp, r0, r2, r9 │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #3 │ │ │ │ vldr d8, [r3] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c66cc <__cxa_atexit@plt+0x1ba72c> │ │ │ │ @@ -453069,15 +453069,15 @@ │ │ │ │ b 1121a18 <__cxa_atexit@plt+0x1115a78> │ │ │ │ ldr r7, [pc, #16] @ 1c66e4 <__cxa_atexit@plt+0x1ba744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe820 │ │ │ │ - tsteq sp, r8, asr #4 │ │ │ │ + tsteq sp, r8, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6740 <__cxa_atexit@plt+0x1ba7a0> │ │ │ │ ldr r1, [pc, #68] @ 1c6748 <__cxa_atexit@plt+0x1ba7a8> │ │ │ │ ldr r0, [pc, #68] @ 1c674c <__cxa_atexit@plt+0x1ba7ac> │ │ │ │ @@ -453095,15 +453095,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011d5ad0 │ │ │ │ + @ instruction: 0x011d5ab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -453124,15 +453124,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, asr r1 │ │ │ │ + tsteq sp, ip, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c6830 <__cxa_atexit@plt+0x1ba890> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -453160,17 +453160,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq sp, r0, ror #19 │ │ │ │ + tsteq sp, r0, asr #19 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - smlabteq sp, r0, r0, r9 │ │ │ │ + smlatbeq sp, r0, r0, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6904 <__cxa_atexit@plt+0x1ba964> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -453219,21 +453219,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sp, r4, ror r0 │ │ │ │ - tsteq sp, r4, asr r9 │ │ │ │ - @ instruction: 0x011d59b0 │ │ │ │ + qaddeq r9, r4, sp │ │ │ │ + tsteq sp, r4, lsr r9 │ │ │ │ + @ instruction: 0x011d5990 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x011d59dc │ │ │ │ - tsteq sp, r8, lsr #32 │ │ │ │ + @ instruction: 0x011d59bc │ │ │ │ + tsteq sp, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -453260,17 +453260,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0x011d58f8 │ │ │ │ + @ instruction: 0x011d58d8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x010d8f94 │ │ │ │ + tsteq sp, r4, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6a48 <__cxa_atexit@plt+0x1baaa8> │ │ │ │ ldr r2, [pc, #72] @ 1c6a54 <__cxa_atexit@plt+0x1baab4> │ │ │ │ @@ -453290,17 +453290,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r4, asr #15 │ │ │ │ + tsteq sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, ip, lsl pc │ │ │ │ + strdeq r8, [sp, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c6a80 <__cxa_atexit@plt+0x1baae0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c6868 <__cxa_atexit@plt+0x1ba8c8> │ │ │ │ @@ -453334,15 +453334,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r8, lsl r7 │ │ │ │ + @ instruction: 0x011d56f8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c6b30 <__cxa_atexit@plt+0x1bab90> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -453366,15 +453366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c6b8c <__cxa_atexit@plt+0x1babec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r4, asr r7 │ │ │ │ + tsteq sp, r4, lsr r7 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6bc4 <__cxa_atexit@plt+0x1bac24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -453383,16 +453383,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsr #12 │ │ │ │ - smlabteq sp, r4, r4, r7 │ │ │ │ + tsteq sp, r8, lsl #12 │ │ │ │ + smlatbeq sp, r4, r4, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6c44 <__cxa_atexit@plt+0x1baca4> │ │ │ │ @@ -453418,15 +453418,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sp, r0, asr #8 │ │ │ │ + tsteq sp, r0, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c6c84 <__cxa_atexit@plt+0x1bace4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -453449,16 +453449,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d55fc │ │ │ │ - @ instruction: 0x010d73bc │ │ │ │ + @ instruction: 0x011d55dc │ │ │ │ + @ instruction: 0x010d739c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1c6d98 <__cxa_atexit@plt+0x1badf8> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -453507,17 +453507,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, ip, ror #10 │ │ │ │ + tsteq sp, ip, asr #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r7, [sp, -r4] │ │ │ │ + @ instruction: 0x010d72b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c6e3c <__cxa_atexit@plt+0x1bae9c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -453543,15 +453543,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d54b8 │ │ │ │ + @ instruction: 0x011d5498 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -453565,16 +453565,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, lsr #8 │ │ │ │ - smlatteq sp, ip, r1, r7 │ │ │ │ + tsteq sp, ip, lsl #8 │ │ │ │ + smlabteq sp, ip, r1, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -453637,16 +453637,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - ldrdeq r8, [sp, -ip] │ │ │ │ - @ instruction: 0x010d89b8 │ │ │ │ + @ instruction: 0x010d89bc │ │ │ │ + @ instruction: 0x010d8998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c7078 <__cxa_atexit@plt+0x1bb0d8> │ │ │ │ ldr r7, [pc, #208] @ 1c70bc <__cxa_atexit@plt+0x1bb11c> │ │ │ │ @@ -453703,18 +453703,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - strdeq r8, [sp, -r0] │ │ │ │ - tsteq sp, r8, lsl r9 │ │ │ │ - tsteq sp, r4, ror #3 │ │ │ │ - tsteq sp, ip, lsr #4 │ │ │ │ + ldrdeq r8, [sp, -r0] │ │ │ │ + strdeq r8, [sp, -r8] │ │ │ │ + tsteq sp, r4, asr #3 │ │ │ │ + tsteq sp, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c711c <__cxa_atexit@plt+0x1bb17c> │ │ │ │ @@ -453726,16 +453726,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, asr #2 │ │ │ │ - tsteq sp, r8, lsl #3 │ │ │ │ + tsteq sp, r0, lsr #2 │ │ │ │ + tsteq sp, r8, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7198 <__cxa_atexit@plt+0x1bb1f8> │ │ │ │ ldr r2, [pc, #104] @ 1c71b4 <__cxa_atexit@plt+0x1bb214> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -453762,15 +453762,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, r8, lsr r3 │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c71f4 <__cxa_atexit@plt+0x1bb254> │ │ │ │ @@ -453780,16 +453780,16 @@ │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, asr #5 │ │ │ │ - smlabteq sp, r0, r5, r8 │ │ │ │ + tsteq sp, ip, lsr #5 │ │ │ │ + smlatbeq sp, r0, r5, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c729c <__cxa_atexit@plt+0x1bb2fc> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -453828,26 +453828,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c72c0 <__cxa_atexit@plt+0x1bb320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sp, r8, ror #30 │ │ │ │ + tsteq sp, r8, asr #30 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq sp, ip, asr #30 │ │ │ │ + tsteq sp, ip, lsr #30 │ │ │ │ @ instruction: 0xfff7ee9c │ │ │ │ - tsteq sp, r0, ror pc │ │ │ │ + tsteq sp, r0, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - smlabteq sp, r8, r4, r8 │ │ │ │ + smlatbeq sp, r8, r4, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c7388 <__cxa_atexit@plt+0x1bb3e8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -453878,20 +453878,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 1c738c <__cxa_atexit@plt+0x1bb3ec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrdeq r6, [sp, -r4] │ │ │ │ + @ instruction: 0x010d6eb4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq sp, r8, lsl r4 │ │ │ │ + strdeq r8, [sp, -r8] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -453914,25 +453914,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x010d839c │ │ │ │ + tsteq sp, ip, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c743c <__cxa_atexit@plt+0x1bb49c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1053f50 <__cxa_atexit@plt+0x1047fb0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sp, r4, ror r3 │ │ │ │ + tsteq sp, r4, asr r3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #176] @ 1c7504 <__cxa_atexit@plt+0x1bb564> │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -453978,15 +453978,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x010d829c │ │ │ │ + tsteq sp, ip, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ @@ -454027,15 +454027,15 @@ │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq sp, r4, asr #14 │ │ │ │ + tsteq sp, r4, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c7628 <__cxa_atexit@plt+0x1bb688> │ │ │ │ @@ -454050,15 +454050,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatteq sp, ip, r6, r7 │ │ │ │ + smlabteq sp, ip, r6, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r1, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -454096,20 +454096,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, r0, #1 │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffc4cf0 │ │ │ │ - tsteq sp, ip, asr fp │ │ │ │ + tsteq sp, ip, lsr fp │ │ │ │ @ instruction: 0xfffc4cac │ │ │ │ - tsteq sp, r0, lsr fp │ │ │ │ - tsteq sp, ip, asr r6 │ │ │ │ - tsteq sp, r4, lsl #22 │ │ │ │ - ldrdeq r8, [sp, -r0] │ │ │ │ + tsteq sp, r0, lsl fp │ │ │ │ + tsteq sp, ip, lsr r6 │ │ │ │ + tsteq sp, r4, ror #21 │ │ │ │ + strheq r8, [sp, -r0] │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ uxtb r9, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c7754 <__cxa_atexit@plt+0x1bb7b4> │ │ │ │ @@ -454125,17 +454125,17 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bb7d0> │ │ │ │ ldr r7, [pc, #16] @ 1c776c <__cxa_atexit@plt+0x1bb7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d4af0 │ │ │ │ - tsteq sp, r4, ror #21 │ │ │ │ - tsteq sp, r8, asr r2 │ │ │ │ + @ instruction: 0x011d4ad0 │ │ │ │ + tsteq sp, r4, asr #21 │ │ │ │ + tsteq sp, r8, lsr r2 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c77f8 <__cxa_atexit@plt+0x1bb858> │ │ │ │ @@ -454176,17 +454176,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfff84ffc │ │ │ │ - smlatbeq sp, r8, sp, r6 │ │ │ │ + smlabbeq sp, r8, sp, r6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlatbeq sp, r0, pc, r7 @ │ │ │ │ + smlabbeq sp, r0, pc, r7 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bb7d0> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -454238,16 +454238,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011d49d0 │ │ │ │ - @ instruction: 0x011d4bd0 │ │ │ │ + @ instruction: 0x011d49b0 │ │ │ │ + @ instruction: 0x011d4bb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c79b8 <__cxa_atexit@plt+0x1bba18> │ │ │ │ @@ -454277,17 +454277,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r4, lsl r9 │ │ │ │ - tsteq sp, r0, lsl fp │ │ │ │ - smlatteq sp, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x011d48f4 │ │ │ │ + @ instruction: 0x011d4af0 │ │ │ │ + smlabteq sp, r0, pc, r7 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c7a18 <__cxa_atexit@plt+0x1bba78> │ │ │ │ @@ -454302,15 +454302,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabbeq sp, r8, pc, r7 @ │ │ │ │ + tsteq sp, r8, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c7ab4 <__cxa_atexit@plt+0x1bbb14> │ │ │ │ @@ -454345,27 +454345,27 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 1c7ad8 <__cxa_atexit@plt+0x1bbb38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr r8 │ │ │ │ - smlatteq sp, r8, lr, r7 │ │ │ │ - @ instruction: 0x011d4790 │ │ │ │ - tsteq sp, r4, lsl #15 │ │ │ │ + tsteq sp, r4, lsl r8 │ │ │ │ + smlabteq sp, r8, lr, r7 │ │ │ │ + tsteq sp, r0, ror r7 │ │ │ │ + tsteq sp, r4, ror #14 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c7b14 <__cxa_atexit@plt+0x1bbb74> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - smlabteq sp, r4, lr, r7 │ │ │ │ + smlatbeq sp, r4, lr, r7 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7b80 <__cxa_atexit@plt+0x1bbbe0> │ │ │ │ @@ -454458,23 +454458,23 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d46b0 │ │ │ │ - @ instruction: 0x011d48b0 │ │ │ │ + @ instruction: 0x011d4690 │ │ │ │ + @ instruction: 0x011d4890 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r6, [sp, -r4] │ │ │ │ - smlabteq sp, r0, r3, r6 │ │ │ │ - smlatbeq sp, ip, r3, r6 │ │ │ │ - tsteq sp, ip, asr r6 │ │ │ │ - tsteq sp, ip, lsl #12 │ │ │ │ - tsteq sp, r8, ror r3 │ │ │ │ + ldrdeq r6, [sp, -r4] │ │ │ │ + smlatbeq sp, r0, r3, r6 │ │ │ │ + smlabbeq sp, ip, r3, r6 │ │ │ │ + tsteq sp, ip, lsr r6 │ │ │ │ + tsteq sp, ip, ror #11 │ │ │ │ + tsteq sp, r8, asr r3 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c7b94 <__cxa_atexit@plt+0x1bbbf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -454545,32 +454545,32 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldr r7, [pc, #16] @ 1c7df8 <__cxa_atexit@plt+0x1bbe58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror r5 │ │ │ │ - smlabteq sp, r8, fp, r7 │ │ │ │ + tsteq sp, r8, asr r5 │ │ │ │ + smlatbeq sp, r8, fp, r7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq sp, ip, r2, r6 │ │ │ │ - tsteq sp, ip, ror r2 │ │ │ │ - smlabbeq sp, r8, r2, r6 │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ + smlabbeq sp, ip, r2, r6 │ │ │ │ + tsteq sp, ip, asr r2 │ │ │ │ + tsteq sp, r8, ror #4 │ │ │ │ + @ instruction: 0x011d44f4 │ │ │ │ + tsteq sp, r0, lsr #9 │ │ │ │ tsteq sp, r0, asr #9 │ │ │ │ - tsteq sp, r0, ror #9 │ │ │ │ - @ instruction: 0x011d44d4 │ │ │ │ - @ instruction: 0x010d7b9c │ │ │ │ + @ instruction: 0x011d44b4 │ │ │ │ + tsteq sp, ip, ror fp │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c7cd4 <__cxa_atexit@plt+0x1bbd34> │ │ │ │ - @ instruction: 0x010d7b90 │ │ │ │ + tsteq sp, r0, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7ea0 <__cxa_atexit@plt+0x1bbf00> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -454591,26 +454591,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, r0, lsr #22 │ │ │ │ + tsteq sp, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ b 1c7b14 <__cxa_atexit@plt+0x1bbb74> │ │ │ │ - strdeq r7, [sp, -r0] │ │ │ │ + ldrdeq r7, [sp, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c7f20 <__cxa_atexit@plt+0x1bbf80> │ │ │ │ ldr r7, [pc, #52] @ 1c7f30 <__cxa_atexit@plt+0x1bbf90> │ │ │ │ @@ -454625,16 +454625,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c7f34 <__cxa_atexit@plt+0x1bbf94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010d7ab8 │ │ │ │ - @ instruction: 0x010d7a94 │ │ │ │ + @ instruction: 0x010d7a98 │ │ │ │ + tsteq sp, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c8034 <__cxa_atexit@plt+0x1bc094> │ │ │ │ @@ -454696,18 +454696,18 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq sp, r8, lsr r0 │ │ │ │ - smlatteq sp, r4, pc, r5 @ │ │ │ │ - strdeq r5, [sp, -r0] │ │ │ │ - tsteq sp, r4, asr r2 │ │ │ │ + tsteq sp, r8, lsl r0 │ │ │ │ + smlabteq sp, r4, pc, r5 @ │ │ │ │ + ldrdeq r5, [sp, -r0] │ │ │ │ + tsteq sp, r4, lsr r2 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1c81dc <__cxa_atexit@plt+0x1bc23c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -454756,15 +454756,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlabteq sp, r8, r8, r7 │ │ │ │ + smlatbeq sp, r8, r8, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r3, {r0, r7} │ │ │ │ str r5, [r3, #8] │ │ │ │ @@ -454788,15 +454788,15 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ stm r3, {r0, r1} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq sp, ip, lsr r8 │ │ │ │ + tsteq sp, ip, lsl r8 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -454819,15 +454819,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1c823c <__cxa_atexit@plt+0x1bc29c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x010d77b8 │ │ │ │ + @ instruction: 0x010d7798 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1c825c <__cxa_atexit@plt+0x1bc2bc> │ │ │ │ @@ -454946,19 +454946,19 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011d3f9c │ │ │ │ + tsteq sp, ip, ror pc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq sp, r0 │ │ │ │ + tsteq sp, r0, ror #31 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c84ac <__cxa_atexit@plt+0x1bc50c> │ │ │ │ @@ -454982,15 +454982,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1c84cc <__cxa_atexit@plt+0x1bc52c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq sp, r8, lsr lr │ │ │ │ + tsteq sp, r8, lsl lr │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #60] @ 1c851c <__cxa_atexit@plt+0x1bc57c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ @@ -455035,17 +455035,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c85a0 <__cxa_atexit@plt+0x1bc600> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, asr #26 │ │ │ │ + tsteq sp, r0, lsr #26 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq sp, r4, asr #8 │ │ │ │ + tsteq sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c85dc <__cxa_atexit@plt+0x1bc63c> │ │ │ │ ldr r3, [pc, #32] @ 1c85e4 <__cxa_atexit@plt+0x1bc644> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -455054,15 +455054,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1c85e8 <__cxa_atexit@plt+0x1bc648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1ca0a8 <__cxa_atexit@plt+0x1be108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, r8, lsl #24 │ │ │ │ + tsteq sp, r8, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c860c <__cxa_atexit@plt+0x1bc66c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -455083,15 +455083,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, asr ip │ │ │ │ + tsteq sp, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c871c <__cxa_atexit@plt+0x1bc77c> │ │ │ │ ldr r1, [pc, #188] @ 1c873c <__cxa_atexit@plt+0x1bc79c> │ │ │ │ @@ -455140,18 +455140,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq sp, r4, asr fp │ │ │ │ - smlabbeq sp, ip, r0, r7 │ │ │ │ - strheq r7, [sp, -r0] │ │ │ │ - tsteq sp, r8, asr #24 │ │ │ │ + tsteq sp, r4, lsr fp │ │ │ │ + tsteq sp, ip, rrx │ │ │ │ + swpeq r7, r0, [sp] │ │ │ │ + tsteq sp, r8, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1c8778 <__cxa_atexit@plt+0x1bc7d8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1c878c <__cxa_atexit@plt+0x1bc7ec> │ │ │ │ @@ -455180,18 +455180,18 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatteq sp, r0, pc, r6 @ │ │ │ │ - strdeq r6, [sp, -r4] │ │ │ │ - @ instruction: 0x011d3b98 │ │ │ │ - tsteq sp, ip, ror pc │ │ │ │ + smlabteq sp, r0, pc, r6 @ │ │ │ │ + ldrdeq r6, [sp, -r4] │ │ │ │ + tsteq sp, r8, ror fp │ │ │ │ + tsteq sp, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c882c <__cxa_atexit@plt+0x1bc88c> │ │ │ │ ldr r2, [pc, #40] @ 1c8834 <__cxa_atexit@plt+0x1bc894> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -455202,16 +455202,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 105ffcc <__cxa_atexit@plt+0x105402c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, r4, asr #19 │ │ │ │ - tsteq sp, r4, ror #24 │ │ │ │ + tsteq sp, r4, lsr #19 │ │ │ │ + tsteq sp, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 146714 <__cxa_atexit@plt+0x13a774> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -455237,15 +455237,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, ip, asr r9 │ │ │ │ + tsteq sp, ip, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c88ec <__cxa_atexit@plt+0x1bc94c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -455269,15 +455269,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c8948 <__cxa_atexit@plt+0x1bc9a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d3998 │ │ │ │ + tsteq sp, r8, ror r9 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -455331,15 +455331,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, ip, lsr r8 │ │ │ │ + tsteq sp, ip, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1c8ad0 <__cxa_atexit@plt+0x1bcb30> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -455369,15 +455369,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c8ad4 <__cxa_atexit@plt+0x1bcb34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r0, lsl #15 │ │ │ │ + tsteq sp, r0, ror #14 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -455398,16 +455398,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c8b48 <__cxa_atexit@plt+0x1bcba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ - smlatbeq sp, ip, r5, r5 │ │ │ │ + tsteq sp, r0, ror #13 │ │ │ │ + smlabbeq sp, ip, r5, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c8be4 <__cxa_atexit@plt+0x1bcc44> │ │ │ │ @@ -455442,15 +455442,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq sp, r4, lsl #10 │ │ │ │ + smlatteq sp, r4, r4, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1c8c34 <__cxa_atexit@plt+0x1bcc94> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -455458,15 +455458,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1c8c2c <__cxa_atexit@plt+0x1bcc8c> │ │ │ │ b 1c8c44 <__cxa_atexit@plt+0x1bcca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq sp, r4, r4, r5 │ │ │ │ + smlatbeq sp, r4, r4, r5 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ strb r1, [r0, #1] │ │ │ │ @@ -455545,15 +455545,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ - tsteq sp, r8, ror ip │ │ │ │ + tsteq sp, r8, asr ip │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ @@ -455590,16 +455590,16 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ - @ instruction: 0x010d6bbc │ │ │ │ - @ instruction: 0x010d52b0 │ │ │ │ + @ instruction: 0x010d6b9c │ │ │ │ + @ instruction: 0x010d5290 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c8ea4 <__cxa_atexit@plt+0x1bcf04> │ │ │ │ @@ -455656,15 +455656,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ - @ instruction: 0x010d6ab0 │ │ │ │ + @ instruction: 0x010d6a90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9030 <__cxa_atexit@plt+0x1bd090> │ │ │ │ @@ -455717,15 +455717,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sp, r4, lsr r2 │ │ │ │ + tsteq sp, r4, lsl r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 1c90d8 <__cxa_atexit@plt+0x1bd138> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -455755,15 +455755,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c90dc <__cxa_atexit@plt+0x1bd13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r8, ror r1 │ │ │ │ + tsteq sp, r8, asr r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -455784,16 +455784,16 @@ │ │ │ │ strb r1, [r0, #4]! │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r7, [r0, #2] │ │ │ │ ldr r7, [pc, #8] @ 1c9150 <__cxa_atexit@plt+0x1bd1b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrsheq r3, [sp, -r8] │ │ │ │ - smlatbeq sp, r4, pc, r4 @ │ │ │ │ + ldrsbeq r3, [sp, -r8] │ │ │ │ + smlabbeq sp, r4, pc, r4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c91c0 <__cxa_atexit@plt+0x1bd220> │ │ │ │ @@ -455816,15 +455816,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, ip, lsr #30 │ │ │ │ + tsteq sp, ip, lsl #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c925c <__cxa_atexit@plt+0x1bd2bc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -455856,16 +455856,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, ip, lsr #1 │ │ │ │ - smlabbeq sp, r8, lr, r4 │ │ │ │ + tsteq sp, ip, lsl #1 │ │ │ │ + tsteq sp, r8, ror #28 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ add r0, r2, #2 │ │ │ │ @@ -455943,15 +455943,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - tsteq sp, r4, lsr r6 │ │ │ │ + tsteq sp, r4, lsl r6 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ @@ -455984,16 +455984,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c9470 <__cxa_atexit@plt+0x1bd4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee14 │ │ │ │ - smlabbeq sp, r8, r5, r6 │ │ │ │ - smlabbeq sp, r8, ip, r4 │ │ │ │ + tsteq sp, r8, ror #10 │ │ │ │ + tsteq sp, r8, ror #24 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c94cc <__cxa_atexit@plt+0x1bd52c> │ │ │ │ @@ -456048,16 +456048,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c9570 <__cxa_atexit@plt+0x1bd5d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ - smlabbeq sp, r8, r4, r6 │ │ │ │ - smlabbeq sp, r4, fp, r4 │ │ │ │ + tsteq sp, r8, ror #8 │ │ │ │ + tsteq sp, r4, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -456123,15 +456123,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, r8, asr #23 │ │ │ │ + tsteq sp, r8, lsr #23 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -456143,15 +456143,15 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c96ec <__cxa_atexit@plt+0x1bd74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, ip, asr fp │ │ │ │ + tsteq sp, ip, lsr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9778 <__cxa_atexit@plt+0x1bd7d8> │ │ │ │ ldr r1, [pc, #112] @ 1c9780 <__cxa_atexit@plt+0x1bd7e0> │ │ │ │ @@ -456181,15 +456181,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, r0, ror #21 │ │ │ │ + tsteq sp, r0, asr #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ rev r3, r3 │ │ │ │ @@ -456201,16 +456201,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c97d4 <__cxa_atexit@plt+0x1bd834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r4, ror sl │ │ │ │ - tsteq sp, r0, lsr #18 │ │ │ │ + tsteq sp, r4, asr sl │ │ │ │ + tsteq sp, r0, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c982c <__cxa_atexit@plt+0x1bd88c> │ │ │ │ ldr r3, [pc, #56] @ 1c9834 <__cxa_atexit@plt+0x1bd894> │ │ │ │ @@ -456226,15 +456226,15 @@ │ │ │ │ b 1c9844 <__cxa_atexit@plt+0x1bd8a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq sp, r4, r8, r4 │ │ │ │ + smlatbeq sp, r4, r8, r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ @@ -456290,15 +456290,15 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0x011d29d0 │ │ │ │ + @ instruction: 0x011d29b0 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -456320,17 +456320,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c99b4 <__cxa_atexit@plt+0x1bda14> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, lsr #18 │ │ │ │ + tsteq sp, ip, lsl #18 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, r4, asr #14 │ │ │ │ + tsteq sp, r4, lsr #14 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -456374,16 +456374,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r0, asr #16 │ │ │ │ - tsteq sp, ip, ror #12 │ │ │ │ + tsteq sp, r0, lsr #16 │ │ │ │ + tsteq sp, ip, asr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9ad8 <__cxa_atexit@plt+0x1bdb38> │ │ │ │ ldr r3, [pc, #48] @ 1c9ae0 <__cxa_atexit@plt+0x1bdb40> │ │ │ │ @@ -456397,15 +456397,15 @@ │ │ │ │ b 1c9af0 <__cxa_atexit@plt+0x1bdb50> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r8, lsl r6 │ │ │ │ + strdeq r4, [sp, -r8] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 1c9bfc <__cxa_atexit@plt+0x1bdc5c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -456490,18 +456490,18 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq sp, ip, lsl #15 │ │ │ │ + tsteq sp, ip, ror #14 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - tsteq sp, r8, asr #13 │ │ │ │ + tsteq sp, r8, lsr #13 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -456523,17 +456523,17 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1c9ce0 <__cxa_atexit@plt+0x1bdd40> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ + tsteq sp, r0, ror #11 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, r8, lsl r4 │ │ │ │ + strdeq r4, [sp, -r8] │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -456577,16 +456577,16 @@ │ │ │ │ add r1, r1, #5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ - smlabteq sp, r0, r9, r5 │ │ │ │ + @ instruction: 0x011d24f4 │ │ │ │ + smlatbeq sp, r0, r9, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c9e0c <__cxa_atexit@plt+0x1bde6c> │ │ │ │ ldr r2, [pc, #60] @ 1c9e18 <__cxa_atexit@plt+0x1bde78> │ │ │ │ @@ -456603,16 +456603,16 @@ │ │ │ │ b 1c9e2c <__cxa_atexit@plt+0x1bde8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011d23f4 │ │ │ │ - tsteq sp, r8, asr r9 │ │ │ │ + @ instruction: 0x011d23d4 │ │ │ │ + tsteq sp, r8, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1c9e64 <__cxa_atexit@plt+0x1bdec4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -456666,15 +456666,15 @@ │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xffffe7e0 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xffffe95c │ │ │ │ @ instruction: 0xffffe9ac │ │ │ │ - tsteq sp, r0, ror #16 │ │ │ │ + tsteq sp, r0, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c9f94 <__cxa_atexit@plt+0x1bdff4> │ │ │ │ @@ -456733,15 +456733,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011d21f8 │ │ │ │ + @ instruction: 0x011d21d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -456762,15 +456762,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r5, [sp, -ip] │ │ │ │ + @ instruction: 0x010d56bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca170 <__cxa_atexit@plt+0x1be1d0> │ │ │ │ ldr r7, [pc, #216] @ 1ca194 <__cxa_atexit@plt+0x1be1f4> │ │ │ │ @@ -456826,22 +456826,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq sp, r4, ror r8 │ │ │ │ - tsteq sp, r8, ror #1 │ │ │ │ - tsteq sp, r4, asr #2 │ │ │ │ + tsteq sp, r4, asr r8 │ │ │ │ + tsteq sp, r8, asr #1 │ │ │ │ + tsteq sp, r4, lsr #2 │ │ │ │ @ instruction: 0xffffe4b8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq sp, r4, ror r1 │ │ │ │ - tsteq sp, r4, lsr r8 │ │ │ │ + tsteq sp, r4, asr r1 │ │ │ │ + tsteq sp, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ca240 <__cxa_atexit@plt+0x1be2a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -456879,21 +456879,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d1ff8 │ │ │ │ - tsteq sp, r4, asr r0 │ │ │ │ + @ instruction: 0x011d1fd8 │ │ │ │ + tsteq sp, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe3b0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - tsteq sp, r4, ror r0 │ │ │ │ - tsteq sp, r4, ror #14 │ │ │ │ + tsteq sp, r4, asr r0 │ │ │ │ + tsteq sp, r4, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca2c4 <__cxa_atexit@plt+0x1be324> │ │ │ │ ldr r2, [pc, #40] @ 1ca2cc <__cxa_atexit@plt+0x1be32c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -456904,15 +456904,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ca0a8 <__cxa_atexit@plt+0x1be108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, ip, lsr #30 │ │ │ │ + tsteq sp, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -456938,15 +456938,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r8, asr #29 │ │ │ │ + tsteq sp, r8, lsr #29 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ca380 <__cxa_atexit@plt+0x1be3e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -456970,15 +456970,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ca3dc <__cxa_atexit@plt+0x1be43c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r4, lsl #30 │ │ │ │ + tsteq sp, r4, ror #29 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca414 <__cxa_atexit@plt+0x1be474> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -456987,16 +456987,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d1dd8 │ │ │ │ - tsteq sp, r4, ror ip │ │ │ │ + @ instruction: 0x011d1db8 │ │ │ │ + tsteq sp, r4, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ca494 <__cxa_atexit@plt+0x1be4f4> │ │ │ │ @@ -457022,15 +457022,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq r3, [sp, -r0] │ │ │ │ + ldrdeq r3, [sp, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ca4d4 <__cxa_atexit@plt+0x1be534> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -457053,16 +457053,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, ip, lsr #27 │ │ │ │ - tsteq sp, ip, ror #22 │ │ │ │ + tsteq sp, ip, lsl #27 │ │ │ │ + tsteq sp, ip, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1ca5e8 <__cxa_atexit@plt+0x1be648> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -457111,17 +457111,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, ip, lsl sp │ │ │ │ + @ instruction: 0x011d1cfc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq sp, r4, sl, r3 │ │ │ │ + tsteq sp, r4, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ca68c <__cxa_atexit@plt+0x1be6ec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -457147,15 +457147,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, ror #24 │ │ │ │ + tsteq sp, r8, asr #24 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457169,16 +457169,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d1bdc │ │ │ │ - @ instruction: 0x010d399c │ │ │ │ + @ instruction: 0x011d1bbc │ │ │ │ + tsteq sp, ip, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457241,16 +457241,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - strdeq r5, [sp, -r8] │ │ │ │ - ldrdeq r5, [sp, -r4] │ │ │ │ + ldrdeq r5, [sp, -r8] │ │ │ │ + @ instruction: 0x010d51b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ca8c8 <__cxa_atexit@plt+0x1be928> │ │ │ │ ldr r7, [pc, #208] @ 1ca90c <__cxa_atexit@plt+0x1be96c> │ │ │ │ @@ -457307,18 +457307,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq sp, ip, lsl #2 │ │ │ │ - tsteq sp, r4, lsr r1 │ │ │ │ - @ instruction: 0x011d1994 │ │ │ │ - @ instruction: 0x011d19dc │ │ │ │ + smlatteq sp, ip, r0, r5 │ │ │ │ + tsteq sp, r4, lsl r1 │ │ │ │ + tsteq sp, r4, ror r9 │ │ │ │ + @ instruction: 0x011d19bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ca96c <__cxa_atexit@plt+0x1be9cc> │ │ │ │ @@ -457330,17 +457330,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d18f0 │ │ │ │ - tsteq sp, r8, lsr r9 │ │ │ │ - swpeq r5, ip, [sp] │ │ │ │ + @ instruction: 0x011d18d0 │ │ │ │ + tsteq sp, r8, lsl r9 │ │ │ │ + tsteq sp, ip, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca9d8 <__cxa_atexit@plt+0x1bea38> │ │ │ │ ldr r3, [pc, #64] @ 1ca9e0 <__cxa_atexit@plt+0x1bea40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -457357,17 +457357,17 @@ │ │ │ │ b 1cad2c <__cxa_atexit@plt+0x1bed8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r8, lsr #16 │ │ │ │ + tsteq sp, r8, lsl #16 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r0, lsr r0 │ │ │ │ + tsteq sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caa0c <__cxa_atexit@plt+0x1bea6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cad2c <__cxa_atexit@plt+0x1bed8c> │ │ │ │ @@ -457396,16 +457396,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, r8, lsr r8 │ │ │ │ - @ instruction: 0x010d43bc │ │ │ │ + tsteq sp, r8, lsl r8 │ │ │ │ + @ instruction: 0x010d439c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cab4c <__cxa_atexit@plt+0x1bebac> │ │ │ │ ldr r6, [pc, #204] @ 1cab74 <__cxa_atexit@plt+0x1bebd4> │ │ │ │ @@ -457458,22 +457458,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq sp, ip, lsr #14 │ │ │ │ - ldrdeq r4, [sp, -ip] │ │ │ │ + tsteq sp, ip, lsl #14 │ │ │ │ + @ instruction: 0x010d42bc │ │ │ │ @ instruction: 0xfffcbc18 │ │ │ │ @ instruction: 0xfffcbdf4 │ │ │ │ @ instruction: 0xfffcbd14 │ │ │ │ @ instruction: 0xfffcbf50 │ │ │ │ @ instruction: 0xfffcc67c │ │ │ │ - tsteq sp, ip, lsr #15 │ │ │ │ + tsteq sp, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -457496,15 +457496,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, ip, lsl #12 │ │ │ │ + tsteq sp, ip, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -457525,15 +457525,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x010d41bc │ │ │ │ + @ instruction: 0x010d419c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cacf4 <__cxa_atexit@plt+0x1bed54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -457561,17 +457561,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq sp, ip, lsl r5 │ │ │ │ + @ instruction: 0x011d14fc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, r0, lsr #2 │ │ │ │ + mrseq r4, (UNDEF: 29) │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cadc8 <__cxa_atexit@plt+0x1bee28> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -457620,21 +457620,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sp, r0, asr ip │ │ │ │ - @ instruction: 0x011d1490 │ │ │ │ - tsteq sp, ip, ror #9 │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ + tsteq sp, r0, ror r4 │ │ │ │ + tsteq sp, ip, asr #9 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq sp, r8, lsl r5 │ │ │ │ - tsteq sp, r4, lsl #24 │ │ │ │ + @ instruction: 0x011d14f8 │ │ │ │ + smlatteq sp, r4, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -457661,17 +457661,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq sp, r4, lsr r4 │ │ │ │ + tsteq sp, r4, lsl r4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq sp, r0, ror fp │ │ │ │ + tsteq sp, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1caf0c <__cxa_atexit@plt+0x1bef6c> │ │ │ │ ldr r2, [pc, #72] @ 1caf18 <__cxa_atexit@plt+0x1bef78> │ │ │ │ @@ -457691,17 +457691,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r0, lsl #6 │ │ │ │ + tsteq sp, r0, ror #5 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r4, [sp, -r8] │ │ │ │ + ldrdeq r4, [sp, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caf44 <__cxa_atexit@plt+0x1befa4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cad2c <__cxa_atexit@plt+0x1bed8c> │ │ │ │ @@ -457735,15 +457735,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r4, asr r2 │ │ │ │ + tsteq sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1caff4 <__cxa_atexit@plt+0x1bf054> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -457767,15 +457767,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cb050 <__cxa_atexit@plt+0x1bf0b0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011d1290 │ │ │ │ + tsteq sp, r0, ror r2 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb088 <__cxa_atexit@plt+0x1bf0e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -457784,16 +457784,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, ror #2 │ │ │ │ - mrseq r3, (UNDEF: 13) │ │ │ │ + tsteq sp, r4, asr #2 │ │ │ │ + smlatteq sp, r0, pc, r2 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cb108 <__cxa_atexit@plt+0x1bf168> │ │ │ │ @@ -457819,15 +457819,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sp, ip, ror pc │ │ │ │ + tsteq sp, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cb148 <__cxa_atexit@plt+0x1bf1a8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -457850,16 +457850,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r8, lsr r1 │ │ │ │ - strdeq r2, [sp, -r8] │ │ │ │ + tsteq sp, r8, lsl r1 │ │ │ │ + ldrdeq r2, [sp, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1cb25c <__cxa_atexit@plt+0x1bf2bc> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -457908,17 +457908,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, r8, lsr #1 │ │ │ │ + tsteq sp, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq sp, r0, lsl lr │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cb300 <__cxa_atexit@plt+0x1bf360> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -457944,15 +457944,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011d0ff4 │ │ │ │ + @ instruction: 0x011d0fd4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457966,16 +457966,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r8, ror #30 │ │ │ │ - tsteq sp, r8, lsr #26 │ │ │ │ + tsteq sp, r8, asr #30 │ │ │ │ + tsteq sp, r8, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458038,16 +458038,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0x010d45b8 │ │ │ │ - @ instruction: 0x010d4594 │ │ │ │ + @ instruction: 0x010d4598 │ │ │ │ + tsteq sp, r4, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cb53c <__cxa_atexit@plt+0x1bf59c> │ │ │ │ ldr r7, [pc, #208] @ 1cb580 <__cxa_atexit@plt+0x1bf5e0> │ │ │ │ @@ -458104,18 +458104,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - smlabteq sp, ip, r4, r4 │ │ │ │ - strdeq r4, [sp, -r4] │ │ │ │ - tsteq sp, r0, lsr #26 │ │ │ │ - tsteq sp, r8, ror #26 │ │ │ │ + smlatbeq sp, ip, r4, r4 │ │ │ │ + ldrdeq r4, [sp, -r4] │ │ │ │ + tsteq sp, r0, lsl #26 │ │ │ │ + tsteq sp, r8, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cb5e0 <__cxa_atexit@plt+0x1bf640> │ │ │ │ @@ -458127,16 +458127,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sp, ip, ror ip │ │ │ │ - tsteq sp, r4, asr #25 │ │ │ │ + tsteq sp, ip, asr ip │ │ │ │ + tsteq sp, r4, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb628 <__cxa_atexit@plt+0x1bf688> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -458144,15 +458144,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr #23 │ │ │ │ + tsteq sp, r4, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb668 <__cxa_atexit@plt+0x1bf6c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -458160,15 +458160,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl #23 │ │ │ │ + tsteq sp, r4, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458184,15 +458184,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabbeq sp, r0, r9, r3 │ │ │ │ + tsteq sp, r0, ror #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458230,16 +458230,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cb788 <__cxa_atexit@plt+0x1bf7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffd1444 │ │ │ │ - smlatteq sp, r4, r8, r3 │ │ │ │ - smlatbeq sp, ip, r2, r4 │ │ │ │ + smlabteq sp, r4, r8, r3 │ │ │ │ + smlabbeq sp, ip, r2, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458269,15 +458269,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1cb824 <__cxa_atexit@plt+0x1bf884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfff80ff4 │ │ │ │ - @ instruction: 0x010d2db0 │ │ │ │ + @ instruction: 0x010d2d90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -458290,15 +458290,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cb878 <__cxa_atexit@plt+0x1bf8d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - smlatteq sp, r8, r1, r4 │ │ │ │ + smlabteq sp, r8, r1, r4 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cb8bc <__cxa_atexit@plt+0x1bf91c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1cb8cc <__cxa_atexit@plt+0x1bf92c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -458312,16 +458312,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1cb8d0 <__cxa_atexit@plt+0x1bf930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x010d41b0 │ │ │ │ - tsteq sp, r4, lsr #16 │ │ │ │ + @ instruction: 0x010d4190 │ │ │ │ + tsteq sp, r4, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb978 <__cxa_atexit@plt+0x1bf9d8> │ │ │ │ @@ -458368,16 +458368,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - smlatteq sp, r4, r0, r4 │ │ │ │ - tsteq sp, r8, asr #14 │ │ │ │ + smlabteq sp, r4, r0, r4 │ │ │ │ + tsteq sp, r8, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r3, {r0, r7} │ │ │ │ str r5, [r3, #8] │ │ │ │ @@ -458401,15 +458401,15 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, lr │ │ │ │ stm r3, {r0, r1} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - qaddeq r4, r4, sp │ │ │ │ + tsteq sp, r4, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cbb0c <__cxa_atexit@plt+0x1bfb6c> │ │ │ │ @@ -458460,15 +458460,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq sp, r8, asr r7 │ │ │ │ + tsteq sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 1cbbb8 <__cxa_atexit@plt+0x1bfc18> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -458499,15 +458499,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cbbbc <__cxa_atexit@plt+0x1bfc1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x011d0698 │ │ │ │ + tsteq sp, r8, ror r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ rev r8, r3 │ │ │ │ rev r1, r2 │ │ │ │ @@ -458528,18 +458528,18 @@ │ │ │ │ strb r1, [r2, #4]! │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r7, [r2, #2] │ │ │ │ ldr r7, [pc, #8] @ 1cbc30 <__cxa_atexit@plt+0x1bfc90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq sp, r8, lsl r6 │ │ │ │ + @ instruction: 0x011d05f8 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x010d24bc │ │ │ │ + @ instruction: 0x010d249c │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -458559,16 +458559,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1cbcac <__cxa_atexit@plt+0x1bfd0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r3, [sp, -r4] │ │ │ │ - tsteq sp, ip, asr #8 │ │ │ │ + @ instruction: 0x010d3db4 │ │ │ │ + tsteq sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cbcd0 <__cxa_atexit@plt+0x1bfd30> │ │ │ │ @@ -458703,20 +458703,20 @@ │ │ │ │ mov r7, r1 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ + @ instruction: 0x011d04f4 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0x011d04dc │ │ │ │ - strdeq r2, [sp, -ip] │ │ │ │ + @ instruction: 0x011d04bc │ │ │ │ + ldrdeq r2, [sp, -ip] │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cbf64 <__cxa_atexit@plt+0x1bffc4> │ │ │ │ @@ -458740,17 +458740,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1cbf84 <__cxa_atexit@plt+0x1bffe4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - tsteq sp, r0, lsl #7 │ │ │ │ + tsteq sp, r0, ror #6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq sp, r4, ror r1 │ │ │ │ + tsteq sp, r4, asr r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 1cbfe8 <__cxa_atexit@plt+0x1c0048> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -458767,23 +458767,23 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ b 1cbcd0 <__cxa_atexit@plt+0x1bfd30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, r0, lsl r1 │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cbcd0 <__cxa_atexit@plt+0x1bfd30> │ │ │ │ - strdeq r2, [sp, -r0] │ │ │ │ + ldrdeq r2, [sp, -r0] │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -458807,15 +458807,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq sp, r0, ror r0 │ │ │ │ + qaddeq r2, r0, sp │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #56] @ 1cc0d8 <__cxa_atexit@plt+0x1c0138> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -458827,15 +458827,15 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ b 1cbcd0 <__cxa_atexit@plt+0x1bfd30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sp, r0, lsr #32 │ │ │ │ + mrseq r2, (UNDEF: 13) │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cbcd0 <__cxa_atexit@plt+0x1bfd30> │ │ │ │ @@ -458859,21 +458859,21 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r3, [pc, #20] @ 1cc160 <__cxa_atexit@plt+0x1c01c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq sp, r0, lsl #3 │ │ │ │ + tsteq sp, r0, ror #2 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1cc184 <__cxa_atexit@plt+0x1c01e4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strdeq r3, [sp, -r8] │ │ │ │ + ldrdeq r3, [sp, -r8] │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r3, #24 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -458893,16 +458893,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1cc1e4 <__cxa_atexit@plt+0x1c0244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - @ instruction: 0x010d389c │ │ │ │ - tsteq sp, r0, ror #22 │ │ │ │ + tsteq sp, ip, ror r8 │ │ │ │ + tsteq sp, r0, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cc268 <__cxa_atexit@plt+0x1c02c8> │ │ │ │ ldr r2, [pc, #132] @ 1cc290 <__cxa_atexit@plt+0x1c02f0> │ │ │ │ @@ -458936,16 +458936,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1cc294 <__cxa_atexit@plt+0x1c02f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011cffd0 │ │ │ │ - smlabteq sp, r8, sl, r2 │ │ │ │ + @ instruction: 0x011cffb0 │ │ │ │ + smlatbeq sp, r8, sl, r2 │ │ │ │ @ instruction: 0xfffc07d4 │ │ │ │ @ instruction: 0xfffc0c88 │ │ │ │ @ instruction: 0xfffc0874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -458969,15 +458969,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq ip, ip, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, ip, ror #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cc33c <__cxa_atexit@plt+0x1c039c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -459001,15 +459001,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cc398 <__cxa_atexit@plt+0x1c03f8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tstpeq ip, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cc3d4 <__cxa_atexit@plt+0x1c0434> │ │ │ │ ldr r2, [pc, #36] @ 1cc3dc <__cxa_atexit@plt+0x1c043c> │ │ │ │ @@ -459019,16 +459019,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ - tstpeq ip, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ + strdeq r2, [sp, -r4] │ │ │ │ + @ instruction: 0x011cfdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cc418 <__cxa_atexit@plt+0x1c0478> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -459036,16 +459036,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011cfdd4 │ │ │ │ - tsteq sp, r8, asr r6 │ │ │ │ + @ instruction: 0x011cfdb4 │ │ │ │ + tsteq sp, r8, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cc498 <__cxa_atexit@plt+0x1c04f8> │ │ │ │ @@ -459071,27 +459071,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r3, [sp, -r4] │ │ │ │ + @ instruction: 0x010d35b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cc4d8 <__cxa_atexit@plt+0x1c0538> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010d359c │ │ │ │ + tsteq sp, ip, ror r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -459113,16 +459113,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - tsteq sp, r4, lsr r5 │ │ │ │ - tsteq sp, r4, lsr #10 │ │ │ │ + tsteq sp, r4, lsl r5 │ │ │ │ + tsteq sp, r4, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1cc61c <__cxa_atexit@plt+0x1c067c> │ │ │ │ add lr, r7, #2 │ │ │ │ @@ -459172,17 +459172,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tstpeq ip, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq sp, r8, lsr r4 │ │ │ │ + tsteq sp, r8, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cc6c0 <__cxa_atexit@plt+0x1c0720> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -459208,17 +459208,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq ip, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq sp, r0, r3, r3 │ │ │ │ + smlabbeq sp, r0, r3, r3 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -459239,16 +459239,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - tsteq sp, ip, lsr r3 │ │ │ │ - tsteq sp, ip, lsr #6 │ │ │ │ + tsteq sp, ip, lsl r3 │ │ │ │ + tsteq sp, ip, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459320,16 +459320,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - tsteq sp, r0, lsr #4 │ │ │ │ - strdeq r3, [sp, -r8] │ │ │ │ + mrseq r3, SP_fiq │ │ │ │ + ldrdeq r3, [sp, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cc988 <__cxa_atexit@plt+0x1c09e8> │ │ │ │ ldr r7, [pc, #276] @ 1cc9cc <__cxa_atexit@plt+0x1c0a2c> │ │ │ │ @@ -459405,19 +459405,19 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strdeq r3, [sp, -r0] │ │ │ │ - tsteq sp, r4, lsl r1 │ │ │ │ - tstpeq ip, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ - tstpeq ip, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ - swpeq r3, ip, [sp] │ │ │ │ + ldrdeq r3, [sp, -r0] │ │ │ │ + strdeq r3, [sp, -r4] │ │ │ │ + tstpeq ip, r4, asr #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #216] @ 1ccae0 <__cxa_atexit@plt+0x1c0b40> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ @@ -459473,17 +459473,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - ldrdeq r2, [sp, -r0] │ │ │ │ - tstpeq ip, r8, lsr #15 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011cf7f0 │ │ │ │ + @ instruction: 0x010d2fb0 │ │ │ │ + tstpeq ip, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011cf7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ccb40 <__cxa_atexit@plt+0x1c0ba0> │ │ │ │ @@ -459495,16 +459495,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq ip, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - tstpeq ip, r4, ror #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011cf6fc │ │ │ │ + tstpeq ip, r4, asr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459517,16 +459517,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq ip, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010d23bc │ │ │ │ + @ instruction: 0x011cf9f8 │ │ │ │ + @ instruction: 0x010d239c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ccc14 <__cxa_atexit@plt+0x1c0c74> │ │ │ │ @@ -459549,28 +459549,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq ip, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r0, asr #6 │ │ │ │ + tstpeq ip, r8, asr #11 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1ccc54 <__cxa_atexit@plt+0x1c0cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 199b1c <__cxa_atexit@plt+0x18db7c> │ │ │ │ - tstpeq ip, ip, lsl #11 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, ip, lsl #6 │ │ │ │ + tstpeq ip, ip, ror #10 @ p-variant is OBSOLETE │ │ │ │ + smlatteq sp, ip, r2, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459606,16 +459606,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ccd08 <__cxa_atexit@plt+0x1c0d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfff7fb14 │ │ │ │ - ldrdeq r1, [sp, -r0] │ │ │ │ - tsteq sp, r4 │ │ │ │ + @ instruction: 0x010d18b0 │ │ │ │ + smlatteq sp, r4, pc, r1 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ccd78 <__cxa_atexit@plt+0x1c0dd8> │ │ │ │ @@ -459638,27 +459638,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq ip, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq sp, r8, pc, r1 @ │ │ │ │ + tstpeq ip, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, r8, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1ccdb8 <__cxa_atexit@plt+0x1c0e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 18ba54 <__cxa_atexit@plt+0x17fab4> │ │ │ │ - tstpeq ip, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -459695,17 +459695,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cce6c <__cxa_atexit@plt+0x1c0ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfff7f9b8 │ │ │ │ - tsteq sp, ip, ror #14 │ │ │ │ - tsteq sp, r8, ror #24 │ │ │ │ - tsteq sp, r4, asr #24 │ │ │ │ + tsteq sp, ip, asr #14 │ │ │ │ + tsteq sp, r8, asr #24 │ │ │ │ + tsteq sp, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ccecc <__cxa_atexit@plt+0x1c0f2c> │ │ │ │ ldr r3, [pc, #64] @ 1cced4 <__cxa_atexit@plt+0x1c0f34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -459722,17 +459722,17 @@ │ │ │ │ b 1cd2b0 <__cxa_atexit@plt+0x1c1310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tstpeq ip, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r2, [sp, -r8] │ │ │ │ + @ instruction: 0x010d2bb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ccf00 <__cxa_atexit@plt+0x1c0f60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cd2b0 <__cxa_atexit@plt+0x1c1310> │ │ │ │ @@ -459761,16 +459761,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq ip, r4, asr #6 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r8, lsl fp │ │ │ │ + tstpeq ip, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + strdeq r2, [sp, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd03c <__cxa_atexit@plt+0x1c109c> │ │ │ │ ldr r1, [pc, #200] @ 1cd060 <__cxa_atexit@plt+0x1c10c0> │ │ │ │ ldr r2, [pc, #200] @ 1cd064 <__cxa_atexit@plt+0x1c10c4> │ │ │ │ @@ -459821,21 +459821,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tstpeq ip, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ + tstpeq ip, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, r0, lsr #20 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ @ instruction: 0xfffff3a4 │ │ │ │ - tsteq sp, r4, lsl sl │ │ │ │ + strdeq r2, [sp, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -459871,15 +459871,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ - smlabbeq sp, r4, r9, r2 │ │ │ │ + tsteq sp, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd188 <__cxa_atexit@plt+0x1c11e8> │ │ │ │ ldr r1, [pc, #68] @ 1cd190 <__cxa_atexit@plt+0x1c11f0> │ │ │ │ ldr r0, [pc, #68] @ 1cd194 <__cxa_atexit@plt+0x1c11f4> │ │ │ │ @@ -459897,15 +459897,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r8, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -459926,15 +459926,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlabbeq sp, r8, r8, r2 │ │ │ │ + tsteq sp, r8, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cd278 <__cxa_atexit@plt+0x1c12d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -459962,17 +459962,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x011cef98 │ │ │ │ + tsteq ip, r8, ror pc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - smlatteq sp, ip, r7, r2 │ │ │ │ + smlabteq sp, ip, r7, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd34c <__cxa_atexit@plt+0x1c13ac> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -460021,21 +460021,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sp, r8, ror #14 │ │ │ │ - tsteq ip, ip, lsl #30 │ │ │ │ - tsteq ip, r8, ror #30 │ │ │ │ + tsteq sp, r8, asr #14 │ │ │ │ + tsteq ip, ip, ror #29 │ │ │ │ + tsteq ip, r8, asr #30 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x011cef94 │ │ │ │ - tsteq sp, ip, lsl r7 │ │ │ │ + tsteq ip, r4, ror pc │ │ │ │ + strdeq r2, [sp, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -460062,17 +460062,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0x011ceeb0 │ │ │ │ + @ instruction: 0x011cee90 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - smlabbeq sp, r8, r6, r2 │ │ │ │ + tsteq sp, r8, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cd490 <__cxa_atexit@plt+0x1c14f0> │ │ │ │ ldr r2, [pc, #72] @ 1cd49c <__cxa_atexit@plt+0x1c14fc> │ │ │ │ @@ -460092,17 +460092,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, ip, ror sp │ │ │ │ + tsteq ip, ip, asr sp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, r0, lsl r6 │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cd4c8 <__cxa_atexit@plt+0x1c1528> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cd2b0 <__cxa_atexit@plt+0x1c1310> │ │ │ │ @@ -460136,15 +460136,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011cecd0 │ │ │ │ + @ instruction: 0x011cecb0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cd578 <__cxa_atexit@plt+0x1c15d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -460168,15 +460168,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cd5d4 <__cxa_atexit@plt+0x1c1634> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, ip, lsl #26 │ │ │ │ + tsteq ip, ip, ror #25 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd60c <__cxa_atexit@plt+0x1c166c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -460185,16 +460185,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, ror #23 │ │ │ │ - tsteq sp, ip, ror sl │ │ │ │ + tsteq ip, r0, asr #23 │ │ │ │ + tsteq sp, ip, asr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cd68c <__cxa_atexit@plt+0x1c16ec> │ │ │ │ @@ -460220,15 +460220,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq r0, [sp, -r8] │ │ │ │ + ldrdeq r0, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cd6cc <__cxa_atexit@plt+0x1c172c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -460251,16 +460251,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011cebb4 │ │ │ │ - tsteq sp, r4, ror r9 │ │ │ │ + @ instruction: 0x011ceb94 │ │ │ │ + tsteq sp, r4, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1cd7e0 <__cxa_atexit@plt+0x1c1840> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -460309,17 +460309,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, r4, lsr #22 │ │ │ │ + tsteq ip, r4, lsl #22 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq sp, ip, r8, r0 │ │ │ │ + tsteq sp, ip, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cd884 <__cxa_atexit@plt+0x1c18e4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -460345,15 +460345,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, ror sl │ │ │ │ + tsteq ip, r0, asr sl │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460367,16 +460367,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, ror #19 │ │ │ │ - smlatbeq sp, r4, r7, r0 │ │ │ │ + tsteq ip, r4, asr #19 │ │ │ │ + smlabbeq sp, r4, r7, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460439,16 +460439,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - ldrdeq r2, [sp, -r0] │ │ │ │ - smlatbeq sp, ip, r0, r2 │ │ │ │ + strheq r2, [sp, -r0] │ │ │ │ + smlabbeq sp, ip, r0, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cdac0 <__cxa_atexit@plt+0x1c1b20> │ │ │ │ ldr r7, [pc, #208] @ 1cdb04 <__cxa_atexit@plt+0x1c1b64> │ │ │ │ @@ -460505,18 +460505,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - smlatteq sp, r4, pc, r1 @ │ │ │ │ - tsteq sp, ip │ │ │ │ - @ instruction: 0x011ce79c │ │ │ │ - tsteq ip, r4, ror #15 │ │ │ │ + smlabteq sp, r4, pc, r1 @ │ │ │ │ + smlatteq sp, ip, pc, r1 @ │ │ │ │ + tsteq ip, ip, ror r7 │ │ │ │ + tsteq ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cdb64 <__cxa_atexit@plt+0x1c1bc4> │ │ │ │ @@ -460528,16 +460528,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ce6f8 │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ + @ instruction: 0x011ce6d8 │ │ │ │ + tsteq ip, r0, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cdc28 <__cxa_atexit@plt+0x1c1c88> │ │ │ │ ldr r3, [pc, #176] @ 1cdc48 <__cxa_atexit@plt+0x1c1ca8> │ │ │ │ @@ -460583,16 +460583,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq ip, ip, lsr #13 │ │ │ │ - @ instruction: 0x011ce6d4 │ │ │ │ + tsteq ip, ip, lsl #13 │ │ │ │ + @ instruction: 0x011ce6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cdcdc <__cxa_atexit@plt+0x1c1d3c> │ │ │ │ @@ -460622,17 +460622,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ce5f0 │ │ │ │ - tsteq ip, r4, lsl r6 │ │ │ │ - tsteq sp, ip, lsr r3 │ │ │ │ + @ instruction: 0x011ce5d0 │ │ │ │ + @ instruction: 0x011ce5f4 │ │ │ │ + tsteq sp, ip, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cdd38 <__cxa_atexit@plt+0x1c1d98> │ │ │ │ ldr r7, [pc, #52] @ 1cdd48 <__cxa_atexit@plt+0x1c1da8> │ │ │ │ @@ -460647,16 +460647,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1cdd4c <__cxa_atexit@plt+0x1c1dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010d1db0 │ │ │ │ - smlatteq sp, r0, r2, r0 │ │ │ │ + @ instruction: 0x010d1d90 │ │ │ │ + smlabteq sp, r0, r2, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cde3c <__cxa_atexit@plt+0x1c1e9c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -460711,22 +460711,22 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, ror #9 │ │ │ │ - tsteq ip, r0, lsl r5 │ │ │ │ + tsteq ip, r8, asr #9 │ │ │ │ + @ instruction: 0x011ce4f0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq sp, ip, lsr #4 │ │ │ │ - ldrdeq r0, [sp, -r4] │ │ │ │ - smlatteq sp, r8, r1, r0 │ │ │ │ - tsteq ip, r8, asr #8 │ │ │ │ - smlatbeq sp, r0, ip, r1 │ │ │ │ + tsteq sp, ip, lsl #4 │ │ │ │ + @ instruction: 0x010d01b4 │ │ │ │ + smlabteq sp, r8, r1, r0 │ │ │ │ + tsteq ip, r8, lsr #8 │ │ │ │ + smlabbeq sp, r0, ip, r1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cdea8 <__cxa_atexit@plt+0x1c1f08> │ │ │ │ ldr r3, [pc, #40] @ 1cdeb4 <__cxa_atexit@plt+0x1c1f14> │ │ │ │ @@ -460738,25 +460738,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, r0, asr #6 │ │ │ │ - tsteq sp, ip, asr #24 │ │ │ │ + tsteq ip, r0, lsr #6 │ │ │ │ + tsteq sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1cdedc <__cxa_atexit@plt+0x1c1f3c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - tsteq sp, r8, lsr ip │ │ │ │ - tsteq sp, r8, lsr #24 │ │ │ │ + tsteq sp, r8, lsl ip │ │ │ │ + tsteq sp, r8, lsl #24 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cdf3c <__cxa_atexit@plt+0x1c1f9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -460780,16 +460780,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq r2, r8, pc, lsl #14 │ │ │ │ - @ instruction: 0x011ce2b8 │ │ │ │ - smlatbeq sp, r0, fp, r1 │ │ │ │ + @ instruction: 0x011ce298 │ │ │ │ + smlabbeq sp, r0, fp, r1 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ce040 <__cxa_atexit@plt+0x1c20a0> │ │ │ │ uxtb r2, sl │ │ │ │ @@ -460848,21 +460848,21 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x011ce390 │ │ │ │ - tsteq ip, r8, lsr #7 │ │ │ │ - @ instruction: 0x011ce3b4 │ │ │ │ - ldrdeq r1, [sp, -r4] │ │ │ │ + tsteq ip, r0, ror r3 │ │ │ │ + tsteq ip, r8, lsl #7 │ │ │ │ + @ instruction: 0x011ce394 │ │ │ │ + @ instruction: 0x010d1ab4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq ip, r4, ror r2 │ │ │ │ - smlabbeq sp, r0, sl, r1 │ │ │ │ + tsteq ip, r4, asr r2 │ │ │ │ + tsteq sp, r0, ror #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce0dc <__cxa_atexit@plt+0x1c213c> │ │ │ │ @@ -460879,16 +460879,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq ip, ip, asr #3 │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ + tsteq ip, ip, lsr #3 │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ce178 <__cxa_atexit@plt+0x1c21d8> │ │ │ │ ldr r3, [pc, #132] @ 1ce198 <__cxa_atexit@plt+0x1c21f8> │ │ │ │ @@ -460923,16 +460923,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, r8, asr #2 │ │ │ │ - tsteq sp, ip, ror r9 │ │ │ │ + tsteq ip, r8, lsr #2 │ │ │ │ + tsteq sp, ip, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce1f8 <__cxa_atexit@plt+0x1c2258> │ │ │ │ @@ -460949,16 +460949,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 1cdf74 <__cxa_atexit@plt+0x1c1fd4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - ldrheq lr, [ip, -r4] │ │ │ │ - tsteq sp, r8, lsl r9 │ │ │ │ + @ instruction: 0x011ce094 │ │ │ │ + strdeq r1, [sp, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ce250 <__cxa_atexit@plt+0x1c22b0> │ │ │ │ ldr r7, [pc, #52] @ 1ce260 <__cxa_atexit@plt+0x1c22c0> │ │ │ │ @@ -460973,16 +460973,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ce264 <__cxa_atexit@plt+0x1c22c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq sp, r4, r8, r1 │ │ │ │ - @ instruction: 0x010d18bc │ │ │ │ + smlabteq sp, r4, r8, r1 │ │ │ │ + @ instruction: 0x010d189c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ce318 <__cxa_atexit@plt+0x1c2378> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -461022,20 +461022,20 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r1, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, ror #31 │ │ │ │ + tsteq ip, r8, asr #31 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tstpeq ip, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [ip, -ip] │ │ │ │ - tstpeq ip, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, ip, ror #30 │ │ │ │ + tstpeq ip, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [ip, -ip] │ │ │ │ + smlatteq ip, r8, ip, pc @ │ │ │ │ + tsteq ip, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce394 <__cxa_atexit@plt+0x1c23f4> │ │ │ │ ldr r3, [pc, #64] @ 1ce39c <__cxa_atexit@plt+0x1c23fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -461052,15 +461052,15 @@ │ │ │ │ b 1ce52c <__cxa_atexit@plt+0x1c258c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, ip, ror #28 │ │ │ │ + tsteq ip, ip, asr #28 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ce3c4 <__cxa_atexit@plt+0x1c2424> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -461090,15 +461090,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsl #29 │ │ │ │ + tsteq ip, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce494 <__cxa_atexit@plt+0x1c24f4> │ │ │ │ ldr r1, [pc, #68] @ 1ce49c <__cxa_atexit@plt+0x1c24fc> │ │ │ │ ldr r0, [pc, #68] @ 1ce4a0 <__cxa_atexit@plt+0x1c2500> │ │ │ │ @@ -461116,15 +461116,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, ip, ror sp │ │ │ │ + tsteq ip, ip, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -461147,15 +461147,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq sp, r8, asr #32 │ │ │ │ + tsteq sp, r8, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce5c4 <__cxa_atexit@plt+0x1c2624> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -461202,20 +461202,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, r8, ror r5 │ │ │ │ - @ instruction: 0x011cdc94 │ │ │ │ - @ instruction: 0x011cdcf0 │ │ │ │ + tsteq sp, r8, asr r5 │ │ │ │ + tsteq ip, r4, ror ip │ │ │ │ + @ instruction: 0x011cdcd0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq ip, r0, lsl sp │ │ │ │ + @ instruction: 0x011cdcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -461243,15 +461243,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq ip, ip, lsr ip │ │ │ │ + tsteq ip, ip, lsl ip │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ce700 <__cxa_atexit@plt+0x1c2760> │ │ │ │ @@ -461272,15 +461272,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, ip, lsl #22 │ │ │ │ + tsteq ip, ip, ror #21 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ce734 <__cxa_atexit@plt+0x1c2794> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -461315,15 +461315,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r4, ror #20 │ │ │ │ + tsteq ip, r4, asr #20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ce7e4 <__cxa_atexit@plt+0x1c2844> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -461347,15 +461347,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ce840 <__cxa_atexit@plt+0x1c28a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r0, lsr #21 │ │ │ │ + tsteq ip, r0, lsl #21 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce878 <__cxa_atexit@plt+0x1c28d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -461364,16 +461364,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, ror r9 │ │ │ │ - tstpeq ip, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r4, asr r9 │ │ │ │ + strdeq pc, [ip, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ce8f8 <__cxa_atexit@plt+0x1c2958> │ │ │ │ @@ -461399,15 +461399,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabbeq ip, ip, r7, pc @ │ │ │ │ + tstpeq ip, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ce938 <__cxa_atexit@plt+0x1c2998> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -461430,16 +461430,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r8, asr #18 │ │ │ │ - tstpeq ip, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r8, lsr #18 │ │ │ │ + smlatteq ip, r8, r6, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1cea4c <__cxa_atexit@plt+0x1c2aac> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -461488,17 +461488,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011cd8b8 │ │ │ │ + @ instruction: 0x011cd898 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tstpeq ip, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ceaf0 <__cxa_atexit@plt+0x1c2b50> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -461524,15 +461524,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl #16 │ │ │ │ + tsteq ip, r4, ror #15 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461546,16 +461546,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r8, ror r7 │ │ │ │ - tstpeq ip, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r8, asr r7 │ │ │ │ + tstpeq ip, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461585,15 +461585,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - smlatbeq ip, r0, r4, pc @ │ │ │ │ + smlabbeq ip, r0, r4, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -461619,16 +461619,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - smlatteq sp, r4, lr, r0 │ │ │ │ - smlabteq sp, r0, lr, r0 │ │ │ │ + smlabteq sp, r4, lr, r0 │ │ │ │ + smlatbeq sp, r0, lr, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ced30 <__cxa_atexit@plt+0x1c2d90> │ │ │ │ ldr r7, [pc, #208] @ 1ced74 <__cxa_atexit@plt+0x1c2dd4> │ │ │ │ @@ -461685,18 +461685,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + ldrdeq r0, [sp, -r8] │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ - tsteq sp, r8, lsl lr │ │ │ │ - tsteq ip, ip, lsr #10 │ │ │ │ - tsteq ip, r4, ror r5 │ │ │ │ + tsteq ip, ip, lsl #10 │ │ │ │ + tsteq ip, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cedd4 <__cxa_atexit@plt+0x1c2e34> │ │ │ │ @@ -461708,17 +461708,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, lsl #9 │ │ │ │ - @ instruction: 0x011cd4d0 │ │ │ │ - smlabbeq sp, r0, sp, r0 │ │ │ │ + tsteq ip, r8, ror #8 │ │ │ │ + @ instruction: 0x011cd4b0 │ │ │ │ + tsteq sp, r0, ror #26 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cee28 <__cxa_atexit@plt+0x1c2e88> │ │ │ │ ldr r3, [pc, #40] @ 1cee34 <__cxa_atexit@plt+0x1c2e94> │ │ │ │ @@ -461730,25 +461730,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, r0, asr #7 │ │ │ │ - tsteq sp, ip, lsr #26 │ │ │ │ + tsteq ip, r0, lsr #7 │ │ │ │ + tsteq sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1cee5c <__cxa_atexit@plt+0x1c2ebc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - tsteq sp, r8, lsl sp │ │ │ │ - tsteq sp, r8, lsl #26 │ │ │ │ + strdeq r0, [sp, -r8] │ │ │ │ + smlatteq sp, r8, ip, r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ceebc <__cxa_atexit@plt+0x1c2f1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -461772,16 +461772,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq r1, r8, pc, lsl #15 │ │ │ │ - tsteq ip, r8, lsr r3 │ │ │ │ - smlabbeq sp, r0, ip, r0 │ │ │ │ + tsteq ip, r8, lsl r3 │ │ │ │ + tsteq sp, r0, ror #24 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cefa8 <__cxa_atexit@plt+0x1c3008> │ │ │ │ uxtb r2, sl │ │ │ │ @@ -461834,20 +461834,20 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x011cd2f0 │ │ │ │ - tsteq ip, r4, lsl #6 │ │ │ │ - smlabteq sp, ip, fp, r0 │ │ │ │ + @ instruction: 0x011cd2d0 │ │ │ │ + tsteq ip, r4, ror #5 │ │ │ │ + smlatbeq sp, ip, fp, r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq ip, ip, lsl #6 │ │ │ │ - tsteq sp, ip, ror fp │ │ │ │ + tsteq ip, ip, ror #5 │ │ │ │ + tsteq sp, ip, asr fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cf040 <__cxa_atexit@plt+0x1c30a0> │ │ │ │ @@ -461864,16 +461864,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq ip, r8, ror #4 │ │ │ │ - tsteq sp, r4, lsr #22 │ │ │ │ + tsteq ip, r8, asr #4 │ │ │ │ + tsteq sp, r4, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cf0dc <__cxa_atexit@plt+0x1c313c> │ │ │ │ ldr r3, [pc, #132] @ 1cf0fc <__cxa_atexit@plt+0x1c315c> │ │ │ │ @@ -461908,16 +461908,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, r4, ror #3 │ │ │ │ - tsteq sp, r8, ror sl │ │ │ │ + tsteq ip, r4, asr #3 │ │ │ │ + tsteq sp, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cf15c <__cxa_atexit@plt+0x1c31bc> │ │ │ │ @@ -461934,16 +461934,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 1ceef4 <__cxa_atexit@plt+0x1c2f54> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, asr r1 │ │ │ │ - tsteq sp, r4, lsl sl │ │ │ │ + tsteq ip, r0, lsr r1 │ │ │ │ + strdeq r0, [sp, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cf1b4 <__cxa_atexit@plt+0x1c3214> │ │ │ │ ldr r7, [pc, #52] @ 1cf1c4 <__cxa_atexit@plt+0x1c3224> │ │ │ │ @@ -461958,16 +461958,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1cf1c8 <__cxa_atexit@plt+0x1c3228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq sp, r0, r9, r0 │ │ │ │ - @ instruction: 0x010d09b8 │ │ │ │ + smlabteq sp, r0, r9, r0 │ │ │ │ + @ instruction: 0x010d0998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cf27c <__cxa_atexit@plt+0x1c32dc> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -462007,20 +462007,20 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r1, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl #1 │ │ │ │ + tsteq ip, r4, rrx │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlatteq ip, ip, sp, lr │ │ │ │ - @ instruction: 0x010ced98 │ │ │ │ - smlatbeq ip, r4, sp, lr │ │ │ │ - tsteq ip, r8 │ │ │ │ + smlabteq ip, ip, sp, lr │ │ │ │ + tsteq ip, r8, ror sp │ │ │ │ + smlabbeq ip, r4, sp, lr │ │ │ │ + tsteq ip, r8, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cf2f8 <__cxa_atexit@plt+0x1c3358> │ │ │ │ ldr r3, [pc, #64] @ 1cf300 <__cxa_atexit@plt+0x1c3360> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -462037,15 +462037,15 @@ │ │ │ │ b 1cf850 <__cxa_atexit@plt+0x1c38b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r8, lsl #30 │ │ │ │ + tsteq ip, r8, ror #29 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cf328 <__cxa_atexit@plt+0x1c3388> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -462075,15 +462075,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsl pc │ │ │ │ + @ instruction: 0x011ccefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cf3f8 <__cxa_atexit@plt+0x1c3458> │ │ │ │ ldr r1, [pc, #68] @ 1cf400 <__cxa_atexit@plt+0x1c3460> │ │ │ │ ldr r0, [pc, #68] @ 1cf404 <__cxa_atexit@plt+0x1c3464> │ │ │ │ @@ -462101,15 +462101,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r8, lsl lr │ │ │ │ + @ instruction: 0x011ccdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -462177,15 +462177,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x011ccdb0 │ │ │ │ + @ instruction: 0x011ccd90 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -462210,15 +462210,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsl sp │ │ │ │ + @ instruction: 0x011cccfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cf610 <__cxa_atexit@plt+0x1c3670> │ │ │ │ @@ -462301,16 +462301,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, ip, asr #23 │ │ │ │ - tsteq ip, r0, lsr #24 │ │ │ │ + tsteq ip, ip, lsr #23 │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -462335,15 +462335,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, lsr #22 │ │ │ │ + tsteq ip, r8, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462427,20 +462427,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x010d02b4 │ │ │ │ - tsteq ip, r0, ror r9 │ │ │ │ - tsteq ip, ip, asr #19 │ │ │ │ + @ instruction: 0x010d0294 │ │ │ │ + tsteq ip, r0, asr r9 │ │ │ │ + tsteq ip, ip, lsr #19 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq ip, ip, ror #19 │ │ │ │ + tsteq ip, ip, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -462468,15 +462468,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq ip, r8, lsl r9 │ │ │ │ + @ instruction: 0x011cc8f8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cfa24 <__cxa_atexit@plt+0x1c3a84> │ │ │ │ @@ -462497,15 +462497,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, r8, ror #15 │ │ │ │ + tsteq ip, r8, asr #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cfa58 <__cxa_atexit@plt+0x1c3ab8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -462540,15 +462540,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ + tsteq ip, r0, lsr #14 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cfb08 <__cxa_atexit@plt+0x1c3b68> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -462572,15 +462572,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cfb64 <__cxa_atexit@plt+0x1c3bc4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, ip, ror r7 │ │ │ │ + tsteq ip, ip, asr r7 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cfb9c <__cxa_atexit@plt+0x1c3bfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -462589,16 +462589,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, asr r6 │ │ │ │ - smlatteq ip, ip, r4, lr │ │ │ │ + tsteq ip, r0, lsr r6 │ │ │ │ + smlabteq ip, ip, r4, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cfc1c <__cxa_atexit@plt+0x1c3c7c> │ │ │ │ @@ -462624,15 +462624,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq ip, r8, ror #8 │ │ │ │ + tsteq ip, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cfc5c <__cxa_atexit@plt+0x1c3cbc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -462655,16 +462655,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, lsr #12 │ │ │ │ - smlatteq ip, r4, r3, lr │ │ │ │ + tsteq ip, r4, lsl #12 │ │ │ │ + smlabteq ip, r4, r3, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1cfd70 <__cxa_atexit@plt+0x1c3dd0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -462713,17 +462713,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011cc594 │ │ │ │ + tsteq ip, r4, ror r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq lr, [ip, -ip] │ │ │ │ + ldrdeq lr, [ip, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cfe14 <__cxa_atexit@plt+0x1c3e74> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -462749,15 +462749,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, ror #9 │ │ │ │ + tsteq ip, r0, asr #9 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462771,16 +462771,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, asr r4 │ │ │ │ - tsteq ip, r4, lsl r2 │ │ │ │ + tsteq ip, r4, lsr r4 │ │ │ │ + strdeq lr, [ip, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462810,15 +462810,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq ip, ip, ror r1 │ │ │ │ + tsteq ip, ip, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -462844,16 +462844,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tstpeq ip, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [ip, -ip] │ │ │ │ + tstpeq ip, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [ip, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d0054 <__cxa_atexit@plt+0x1c40b4> │ │ │ │ ldr r7, [pc, #208] @ 1d0098 <__cxa_atexit@plt+0x1c40f8> │ │ │ │ @@ -462910,18 +462910,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + tstpeq ip, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq ip, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, r8, lsl #4 │ │ │ │ - tsteq ip, r0, asr r2 │ │ │ │ + tsteq ip, r8, ror #3 │ │ │ │ + tsteq ip, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d00f8 <__cxa_atexit@plt+0x1c4158> │ │ │ │ @@ -462933,16 +462933,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, ror #2 │ │ │ │ - tsteq ip, ip, lsr #3 │ │ │ │ + tsteq ip, r4, asr #2 │ │ │ │ + tsteq ip, ip, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d015c <__cxa_atexit@plt+0x1c41bc> │ │ │ │ ldr r3, [pc, #56] @ 1d0164 <__cxa_atexit@plt+0x1c41c4> │ │ │ │ @@ -463004,15 +463004,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq ip, r4, asr #1 │ │ │ │ + tsteq ip, r4, lsr #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463037,15 +463037,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsr r0 │ │ │ │ + tsteq ip, r0, lsl r0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d02ec <__cxa_atexit@plt+0x1c434c> │ │ │ │ ldr r7, [pc, #52] @ 1d02fc <__cxa_atexit@plt+0x1c435c> │ │ │ │ @@ -463060,15 +463060,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d0300 <__cxa_atexit@plt+0x1c4360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq pc, [ip, -r8] │ │ │ │ + @ instruction: 0x010cf8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 1d03fc <__cxa_atexit@plt+0x1c445c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -463133,17 +463133,17 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq ip, ip, asr #29 │ │ │ │ + tsteq ip, ip, lsr #29 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq ip, ip, lsr #30 │ │ │ │ + tsteq ip, ip, lsl #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463168,15 +463168,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsr #28 │ │ │ │ + tsteq ip, r4, lsl #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -463194,15 +463194,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d0518 <__cxa_atexit@plt+0x1c4578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - smlabteq ip, r0, r6, pc @ │ │ │ │ + smlatbeq ip, r0, r6, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d0590 <__cxa_atexit@plt+0x1c45f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463243,17 +463243,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq ip, r4, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, ip, asr #25 │ │ │ │ - tsteq ip, r4, lsl sp │ │ │ │ + tstpeq ip, r4, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, ip, lsr #25 │ │ │ │ + @ instruction: 0x011cbcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -463269,18 +463269,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d064c <__cxa_atexit@plt+0x1c46ac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsr ip │ │ │ │ - tsteq ip, r8, ror ip │ │ │ │ + tsteq ip, r0, lsl ip │ │ │ │ + tsteq ip, r8, asr ip │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tstpeq ip, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [ip, -r8] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d0690 <__cxa_atexit@plt+0x1c46f0> │ │ │ │ ldr r3, [pc, #40] @ 1d069c <__cxa_atexit@plt+0x1c46fc> │ │ │ │ @@ -463292,25 +463292,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, r8, asr fp │ │ │ │ - smlabteq ip, r4, r4, pc @ │ │ │ │ + tsteq ip, r8, lsr fp │ │ │ │ + smlatbeq ip, r4, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1d06c4 <__cxa_atexit@plt+0x1c4724> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x010cf4b0 │ │ │ │ - smlatbeq ip, r0, r4, pc @ │ │ │ │ + @ instruction: 0x010cf490 │ │ │ │ + smlabbeq ip, r0, r4, pc @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0724 <__cxa_atexit@plt+0x1c4784> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -463334,16 +463334,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq pc, r7, r7, lsr #30 │ │ │ │ - @ instruction: 0x011cbad0 │ │ │ │ - tstpeq ip, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011cbab0 │ │ │ │ + strdeq pc, [ip, -r8] │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d0810 <__cxa_atexit@plt+0x1c4870> │ │ │ │ uxtb r2, sl │ │ │ │ @@ -463396,20 +463396,20 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq ip, r8, lsl #21 │ │ │ │ - @ instruction: 0x011cba9c │ │ │ │ - @ instruction: 0x010cf3b8 │ │ │ │ + tsteq ip, r8, ror #20 │ │ │ │ + tsteq ip, ip, ror sl │ │ │ │ + @ instruction: 0x010cf398 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq ip, r4, lsr #21 │ │ │ │ - tstpeq ip, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r4, lsl #21 │ │ │ │ + strdeq pc, [ip, -r4] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d08a8 <__cxa_atexit@plt+0x1c4908> │ │ │ │ @@ -463426,16 +463426,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq ip, r0, lsl #20 │ │ │ │ - tstpeq ip, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r0, ror #19 │ │ │ │ + strdeq pc, [ip, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d0944 <__cxa_atexit@plt+0x1c49a4> │ │ │ │ ldr r3, [pc, #132] @ 1d0964 <__cxa_atexit@plt+0x1c49c4> │ │ │ │ @@ -463470,16 +463470,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, ip, ror r9 │ │ │ │ - tstpeq ip, r4, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, ip, asr r9 │ │ │ │ + tstpeq ip, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d09c4 <__cxa_atexit@plt+0x1c4a24> │ │ │ │ @@ -463496,16 +463496,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 1d075c <__cxa_atexit@plt+0x1c47bc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, ror #17 │ │ │ │ - mrseq pc, R12_fiq @ │ │ │ │ + tsteq ip, r8, asr #17 │ │ │ │ + smlatteq ip, r0, r1, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d0a1c <__cxa_atexit@plt+0x1c4a7c> │ │ │ │ ldr r7, [pc, #52] @ 1d0a2c <__cxa_atexit@plt+0x1c4a8c> │ │ │ │ @@ -463520,16 +463520,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d0a30 <__cxa_atexit@plt+0x1c4a90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq ip, ip, r1, pc @ │ │ │ │ - smlatbeq ip, r4, r1, pc @ │ │ │ │ + smlatbeq ip, ip, r1, pc @ │ │ │ │ + smlabbeq ip, r4, r1, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d0ae4 <__cxa_atexit@plt+0x1c4b44> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -463569,20 +463569,20 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r1, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsl r8 │ │ │ │ + @ instruction: 0x011cb7fc │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlabbeq ip, r4, r5, sp │ │ │ │ - tsteq ip, r0, lsr r5 │ │ │ │ - tsteq ip, ip, lsr r5 │ │ │ │ - tsteq ip, r0, lsr #15 │ │ │ │ + tsteq ip, r4, ror #10 │ │ │ │ + tsteq ip, r0, lsl r5 │ │ │ │ + tsteq ip, ip, lsl r5 │ │ │ │ + tsteq ip, r0, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0b60 <__cxa_atexit@plt+0x1c4bc0> │ │ │ │ ldr r3, [pc, #64] @ 1d0b68 <__cxa_atexit@plt+0x1c4bc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -463599,15 +463599,15 @@ │ │ │ │ b 1d10b8 <__cxa_atexit@plt+0x1c5118> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r0, lsr #13 │ │ │ │ + tsteq ip, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d0b90 <__cxa_atexit@plt+0x1c4bf0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -463637,15 +463637,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011cb6b4 │ │ │ │ + @ instruction: 0x011cb694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0c60 <__cxa_atexit@plt+0x1c4cc0> │ │ │ │ ldr r1, [pc, #68] @ 1d0c68 <__cxa_atexit@plt+0x1c4cc8> │ │ │ │ ldr r0, [pc, #68] @ 1d0c6c <__cxa_atexit@plt+0x1c4ccc> │ │ │ │ @@ -463663,15 +463663,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011cb5b0 │ │ │ │ + @ instruction: 0x011cb590 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -463739,15 +463739,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq ip, r8, asr #10 │ │ │ │ + tsteq ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463772,15 +463772,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011cb4b4 │ │ │ │ + @ instruction: 0x011cb494 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d0e78 <__cxa_atexit@plt+0x1c4ed8> │ │ │ │ @@ -463863,16 +463863,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, r4, ror #6 │ │ │ │ - @ instruction: 0x011cb3b8 │ │ │ │ + tsteq ip, r4, asr #6 │ │ │ │ + @ instruction: 0x011cb398 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463897,15 +463897,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, asr #5 │ │ │ │ + tsteq ip, r0, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463989,20 +463989,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq ip, r0, sl, lr │ │ │ │ - tsteq ip, r8, lsl #2 │ │ │ │ - tsteq ip, r4, ror #2 │ │ │ │ + smlabbeq ip, r0, sl, lr │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ + tsteq ip, r4, asr #2 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq ip, r4, lsl #3 │ │ │ │ + tsteq ip, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -464030,15 +464030,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - ldrheq fp, [ip, -r0] │ │ │ │ + @ instruction: 0x011cb090 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d128c <__cxa_atexit@plt+0x1c52ec> │ │ │ │ @@ -464059,15 +464059,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, r0, lsl #31 │ │ │ │ + tsteq ip, r0, ror #30 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d12c0 <__cxa_atexit@plt+0x1c5320> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -464102,15 +464102,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011caed8 │ │ │ │ + @ instruction: 0x011caeb8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d1370 <__cxa_atexit@plt+0x1c53d0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -464134,15 +464134,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d13cc <__cxa_atexit@plt+0x1c542c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, lsl pc │ │ │ │ + @ instruction: 0x011caef4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d1404 <__cxa_atexit@plt+0x1c5464> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -464151,16 +464151,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, ror #27 │ │ │ │ - smlabbeq ip, r4, ip, ip │ │ │ │ + tsteq ip, r8, asr #27 │ │ │ │ + tsteq ip, r4, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d1484 <__cxa_atexit@plt+0x1c54e4> │ │ │ │ @@ -464186,15 +464186,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq ip, r0, lsl #24 │ │ │ │ + smlatteq ip, r0, fp, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1d14c4 <__cxa_atexit@plt+0x1c5524> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -464217,16 +464217,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011cadbc │ │ │ │ - tsteq ip, ip, ror fp │ │ │ │ + @ instruction: 0x011cad9c │ │ │ │ + tsteq ip, ip, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1d15d8 <__cxa_atexit@plt+0x1c5638> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -464275,17 +464275,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, ip, lsr #26 │ │ │ │ + tsteq ip, ip, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x010cca94 │ │ │ │ + tsteq ip, r4, ror sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d167c <__cxa_atexit@plt+0x1c56dc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -464311,15 +464311,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, ror ip │ │ │ │ + tsteq ip, r8, asr ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -464333,16 +464333,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, ip, ror #23 │ │ │ │ - smlatbeq ip, ip, r9, ip │ │ │ │ + tsteq ip, ip, asr #23 │ │ │ │ + smlabbeq ip, ip, r9, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -464372,15 +464372,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq ip, r4, lsl r9 │ │ │ │ + strdeq ip, [ip, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -464406,16 +464406,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq ip, ip, lsl #8 │ │ │ │ - smlatteq ip, r8, r3, lr │ │ │ │ + smlatteq ip, ip, r3, lr │ │ │ │ + smlabteq ip, r8, r3, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d18bc <__cxa_atexit@plt+0x1c591c> │ │ │ │ ldr r7, [pc, #208] @ 1d1900 <__cxa_atexit@plt+0x1c5960> │ │ │ │ @@ -464472,18 +464472,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + mrseq lr, LR_mon │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ - tsteq ip, r0, asr #6 │ │ │ │ - tsteq ip, r0, lsr #19 │ │ │ │ - tsteq ip, r8, ror #19 │ │ │ │ + tsteq ip, r0, lsl #19 │ │ │ │ + tsteq ip, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d1960 <__cxa_atexit@plt+0x1c59c0> │ │ │ │ @@ -464495,16 +464495,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ca8fc │ │ │ │ - tsteq ip, r4, asr #18 │ │ │ │ + @ instruction: 0x011ca8dc │ │ │ │ + tsteq ip, r4, lsr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d19c4 <__cxa_atexit@plt+0x1c5a24> │ │ │ │ ldr r3, [pc, #56] @ 1d19cc <__cxa_atexit@plt+0x1c5a2c> │ │ │ │ @@ -464566,15 +464566,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq ip, ip, asr r8 │ │ │ │ + tsteq ip, ip, lsr r8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -464599,15 +464599,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, asr #15 │ │ │ │ + tsteq ip, r8, lsr #15 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d1b54 <__cxa_atexit@plt+0x1c5bb4> │ │ │ │ ldr r7, [pc, #52] @ 1d1b64 <__cxa_atexit@plt+0x1c5bc4> │ │ │ │ @@ -464622,15 +464622,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d1b68 <__cxa_atexit@plt+0x1c5bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq ip, r4, r0, lr │ │ │ │ + smlatbeq ip, r4, r0, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 1d1c64 <__cxa_atexit@plt+0x1c5cc4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -464695,17 +464695,17 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq ip, r4, ror #12 │ │ │ │ + tsteq ip, r4, asr #12 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq ip, r4, asr #13 │ │ │ │ + tsteq ip, r4, lsr #13 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -464730,15 +464730,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ca5bc │ │ │ │ + @ instruction: 0x011ca59c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -464756,15 +464756,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d1d80 <__cxa_atexit@plt+0x1c5de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - smlatbeq ip, ip, lr, sp │ │ │ │ + smlabbeq ip, ip, lr, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d1df8 <__cxa_atexit@plt+0x1c5e58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -464805,17 +464805,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq ip, r0, lsl lr │ │ │ │ - tsteq ip, r4, ror #8 │ │ │ │ - tsteq ip, ip, lsr #9 │ │ │ │ + strdeq sp, [ip, -r0] │ │ │ │ + tsteq ip, r4, asr #8 │ │ │ │ + tsteq ip, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -464831,18 +464831,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d1eb4 <__cxa_atexit@plt+0x1c5f14> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, asr #7 │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ + tsteq ip, r8, lsr #7 │ │ │ │ + @ instruction: 0x011ca3f0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x010cdcb0 │ │ │ │ + @ instruction: 0x010cdc90 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d1ef8 <__cxa_atexit@plt+0x1c5f58> │ │ │ │ ldr r3, [pc, #40] @ 1d1f04 <__cxa_atexit@plt+0x1c5f64> │ │ │ │ @@ -464854,25 +464854,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x011ca2f0 │ │ │ │ - tsteq ip, ip, asr ip │ │ │ │ + @ instruction: 0x011ca2d0 │ │ │ │ + tsteq ip, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1d1f2c <__cxa_atexit@plt+0x1c5f8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - tsteq ip, r8, asr #24 │ │ │ │ - tsteq ip, r8, lsr ip │ │ │ │ + tsteq ip, r8, lsr #24 │ │ │ │ + tsteq ip, r8, lsl ip │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d1f8c <__cxa_atexit@plt+0x1c5fec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -464896,16 +464896,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldrhteq lr, [r7], #111 @ 0x6f │ │ │ │ - tsteq ip, r8, ror #4 │ │ │ │ - @ instruction: 0x010cdbb0 │ │ │ │ + tsteq ip, r8, asr #4 │ │ │ │ + @ instruction: 0x010cdb90 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d2078 <__cxa_atexit@plt+0x1c60d8> │ │ │ │ uxtb r2, sl │ │ │ │ @@ -464958,20 +464958,20 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ - tsteq ip, r4, lsr r2 │ │ │ │ - smlatbeq ip, r4, fp, sp │ │ │ │ + tsteq ip, r0, lsl #4 │ │ │ │ + tsteq ip, r4, lsl r2 │ │ │ │ + smlabbeq ip, r4, fp, sp │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq ip, ip, lsr r2 │ │ │ │ - smlatbeq ip, ip, sl, sp │ │ │ │ + tsteq ip, ip, lsl r2 │ │ │ │ + smlabbeq ip, ip, sl, sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d2110 <__cxa_atexit@plt+0x1c6170> │ │ │ │ @@ -464988,16 +464988,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x011ca198 │ │ │ │ - strdeq sp, [ip, -ip] │ │ │ │ + tsteq ip, r8, ror r1 │ │ │ │ + ldrdeq sp, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d21ac <__cxa_atexit@plt+0x1c620c> │ │ │ │ ldr r3, [pc, #132] @ 1d21cc <__cxa_atexit@plt+0x1c622c> │ │ │ │ @@ -465032,16 +465032,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, r4, lsl r1 │ │ │ │ - tsteq ip, r0, asr sl │ │ │ │ + ldrsheq sl, [ip, -r4] │ │ │ │ + tsteq ip, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d222c <__cxa_atexit@plt+0x1c628c> │ │ │ │ @@ -465058,16 +465058,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 1d1fc4 <__cxa_atexit@plt+0x1c6024> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsl #1 │ │ │ │ - smlatteq ip, ip, r9, sp │ │ │ │ + tsteq ip, r0, rrx │ │ │ │ + smlabteq ip, ip, r9, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d2284 <__cxa_atexit@plt+0x1c62e4> │ │ │ │ ldr r7, [pc, #52] @ 1d2294 <__cxa_atexit@plt+0x1c62f4> │ │ │ │ @@ -465082,16 +465082,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d2298 <__cxa_atexit@plt+0x1c62f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010cd9b8 │ │ │ │ - @ instruction: 0x010cd990 │ │ │ │ + @ instruction: 0x010cd998 │ │ │ │ + tsteq ip, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d234c <__cxa_atexit@plt+0x1c63ac> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -465131,20 +465131,20 @@ │ │ │ │ add sl, lr, #1 │ │ │ │ add r8, r1, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c9fb4 │ │ │ │ + @ instruction: 0x011c9f94 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq ip, ip, lsl sp │ │ │ │ - smlabteq ip, r8, ip, fp │ │ │ │ - ldrdeq fp, [ip, -r4] │ │ │ │ - tsteq ip, r8, lsr pc │ │ │ │ + strdeq fp, [ip, -ip] │ │ │ │ + smlatbeq ip, r8, ip, fp │ │ │ │ + @ instruction: 0x010cbcb4 │ │ │ │ + tsteq ip, r8, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d23c8 <__cxa_atexit@plt+0x1c6428> │ │ │ │ ldr r3, [pc, #64] @ 1d23d0 <__cxa_atexit@plt+0x1c6430> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -465161,15 +465161,15 @@ │ │ │ │ b 1d2920 <__cxa_atexit@plt+0x1c6980> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r8, lsr lr │ │ │ │ + tsteq ip, r8, lsl lr │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d23f8 <__cxa_atexit@plt+0x1c6458> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -465199,15 +465199,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #28 │ │ │ │ + tsteq ip, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d24c8 <__cxa_atexit@plt+0x1c6528> │ │ │ │ ldr r1, [pc, #68] @ 1d24d0 <__cxa_atexit@plt+0x1c6530> │ │ │ │ ldr r0, [pc, #68] @ 1d24d4 <__cxa_atexit@plt+0x1c6534> │ │ │ │ @@ -465225,15 +465225,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r8, asr #26 │ │ │ │ + tsteq ip, r8, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -465301,15 +465301,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq ip, r0, ror #25 │ │ │ │ + tsteq ip, r0, asr #25 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -465334,15 +465334,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #24 │ │ │ │ + tsteq ip, ip, lsr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d26e0 <__cxa_atexit@plt+0x1c6740> │ │ │ │ @@ -465425,16 +465425,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011c9afc │ │ │ │ - tsteq ip, r0, asr fp │ │ │ │ + @ instruction: 0x011c9adc │ │ │ │ + tsteq ip, r0, lsr fp │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -465459,15 +465459,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, asr sl │ │ │ │ + tsteq ip, r8, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465551,20 +465551,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabbeq ip, ip, r2, sp │ │ │ │ - tsteq ip, r0, lsr #17 │ │ │ │ - @ instruction: 0x011c98fc │ │ │ │ + tsteq ip, ip, ror #4 │ │ │ │ + tsteq ip, r0, lsl #17 │ │ │ │ + @ instruction: 0x011c98dc │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq ip, ip, lsl r9 │ │ │ │ + @ instruction: 0x011c98fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -465592,15 +465592,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq ip, r8, asr #16 │ │ │ │ + tsteq ip, r8, lsr #16 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2af4 <__cxa_atexit@plt+0x1c6b54> │ │ │ │ @@ -465621,15 +465621,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ + @ instruction: 0x011c96f8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d2b28 <__cxa_atexit@plt+0x1c6b88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -465664,15 +465664,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r0, ror r6 │ │ │ │ + tsteq ip, r0, asr r6 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d2bd8 <__cxa_atexit@plt+0x1c6c38> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -465696,15 +465696,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d2c34 <__cxa_atexit@plt+0x1c6c94> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, ip, lsr #13 │ │ │ │ + tsteq ip, ip, lsl #13 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d2c6c <__cxa_atexit@plt+0x1c6ccc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -465713,16 +465713,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsl #11 │ │ │ │ - tsteq ip, ip, lsl r4 │ │ │ │ + tsteq ip, r0, ror #10 │ │ │ │ + strdeq fp, [ip, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2cec <__cxa_atexit@plt+0x1c6d4c> │ │ │ │ @@ -465748,15 +465748,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010cb398 │ │ │ │ + tsteq ip, r8, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1d2d2c <__cxa_atexit@plt+0x1c6d8c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -465779,16 +465779,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, asr r5 │ │ │ │ - tsteq ip, r4, lsl r3 │ │ │ │ + tsteq ip, r4, lsr r5 │ │ │ │ + strdeq fp, [ip, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1d2e40 <__cxa_atexit@plt+0x1c6ea0> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -465837,17 +465837,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, r4, asr #9 │ │ │ │ + tsteq ip, r4, lsr #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, ip, lsr #4 │ │ │ │ + tsteq ip, ip, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d2ee4 <__cxa_atexit@plt+0x1c6f44> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -465873,15 +465873,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ + @ instruction: 0x011c93f0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465895,16 +465895,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r4, lsl #7 │ │ │ │ - tsteq ip, r4, asr #2 │ │ │ │ + tsteq ip, r4, ror #6 │ │ │ │ + tsteq ip, r4, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465934,15 +465934,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - smlatbeq ip, ip, r0, fp │ │ │ │ + smlabbeq ip, ip, r0, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -465968,16 +465968,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - strdeq ip, [ip, -r8] │ │ │ │ - ldrdeq ip, [ip, -r4] │ │ │ │ + ldrdeq ip, [ip, -r8] │ │ │ │ + @ instruction: 0x010ccbb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d3124 <__cxa_atexit@plt+0x1c7184> │ │ │ │ ldr r7, [pc, #208] @ 1d3168 <__cxa_atexit@plt+0x1c71c8> │ │ │ │ @@ -466034,18 +466034,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + smlatteq ip, ip, sl, ip │ │ │ │ tsteq ip, ip, lsl #22 │ │ │ │ - tsteq ip, ip, lsr #22 │ │ │ │ - tsteq ip, r8, lsr r1 │ │ │ │ - tsteq ip, r0, lsl #3 │ │ │ │ + tsteq ip, r8, lsl r1 │ │ │ │ + tsteq ip, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d31c8 <__cxa_atexit@plt+0x1c7228> │ │ │ │ @@ -466057,25 +466057,25 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c9094 │ │ │ │ - ldrsbeq r9, [ip, -ip] │ │ │ │ + tsteq ip, r4, ror r0 │ │ │ │ + ldrheq r9, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 1d31fc <__cxa_atexit@plt+0x1c725c> │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq ip, ip, asr #32 │ │ │ │ + tsteq ip, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3254 <__cxa_atexit@plt+0x1c72b4> │ │ │ │ ldr r3, [pc, #64] @ 1d325c <__cxa_atexit@plt+0x1c72bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -466092,15 +466092,15 @@ │ │ │ │ b 1d3464 <__cxa_atexit@plt+0x1c74c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, ip, lsr #31 │ │ │ │ + tsteq ip, ip, lsl #31 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d3284 <__cxa_atexit@plt+0x1c72e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -466130,15 +466130,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, asr #31 │ │ │ │ + tsteq ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3354 <__cxa_atexit@plt+0x1c73b4> │ │ │ │ ldr r1, [pc, #68] @ 1d335c <__cxa_atexit@plt+0x1c73bc> │ │ │ │ ldr r0, [pc, #68] @ 1d3360 <__cxa_atexit@plt+0x1c73c0> │ │ │ │ @@ -466156,15 +466156,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011c8ebc │ │ │ │ + @ instruction: 0x011c8e9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -466272,20 +466272,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, r4, ror r7 │ │ │ │ - tsteq ip, ip, asr sp │ │ │ │ - @ instruction: 0x011c8db8 │ │ │ │ + tsteq ip, r4, asr r7 │ │ │ │ + tsteq ip, ip, lsr sp │ │ │ │ + @ instruction: 0x011c8d98 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x011c8dd8 │ │ │ │ + @ instruction: 0x011c8db8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -466313,15 +466313,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq ip, r4, lsl #26 │ │ │ │ + tsteq ip, r4, ror #25 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3638 <__cxa_atexit@plt+0x1c7698> │ │ │ │ @@ -466342,15 +466342,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011c8bd4 │ │ │ │ + @ instruction: 0x011c8bb4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d366c <__cxa_atexit@plt+0x1c76cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -466385,15 +466385,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, ip, lsr #22 │ │ │ │ + tsteq ip, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d371c <__cxa_atexit@plt+0x1c777c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -466417,15 +466417,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d3778 <__cxa_atexit@plt+0x1c77d8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r8, ror #22 │ │ │ │ + tsteq ip, r8, asr #22 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d37b0 <__cxa_atexit@plt+0x1c7810> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -466434,16 +466434,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, lsr sl │ │ │ │ - ldrdeq sl, [ip, -r8] │ │ │ │ + tsteq ip, ip, lsl sl │ │ │ │ + @ instruction: 0x010ca8b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3830 <__cxa_atexit@plt+0x1c7890> │ │ │ │ @@ -466469,15 +466469,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq ip, r4, asr r8 │ │ │ │ + tsteq ip, r4, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1d3870 <__cxa_atexit@plt+0x1c78d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -466500,16 +466500,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r0, lsl sl │ │ │ │ - ldrdeq sl, [ip, -r0] │ │ │ │ + @ instruction: 0x011c89f0 │ │ │ │ + @ instruction: 0x010ca7b0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1d3984 <__cxa_atexit@plt+0x1c79e4> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -466558,17 +466558,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, r0, lsl #19 │ │ │ │ + tsteq ip, r0, ror #18 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlatteq ip, r8, r6, sl │ │ │ │ + smlabteq ip, r8, r6, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d3a28 <__cxa_atexit@plt+0x1c7a88> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -466594,15 +466594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #17 │ │ │ │ + tsteq ip, ip, lsr #17 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -466616,16 +466616,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r0, asr #16 │ │ │ │ - tsteq ip, r0, lsl #12 │ │ │ │ + tsteq ip, r0, lsr #16 │ │ │ │ + smlatteq ip, r0, r5, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -466655,15 +466655,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - tsteq ip, r8, ror #10 │ │ │ │ + tsteq ip, r8, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -466689,16 +466689,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - smlatteq ip, r0, r0, ip │ │ │ │ - strheq ip, [ip, -ip] │ │ │ │ + smlabteq ip, r0, r0, ip │ │ │ │ + swpeq ip, ip, [ip] @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d3c68 <__cxa_atexit@plt+0x1c7cc8> │ │ │ │ ldr r7, [pc, #208] @ 1d3cac <__cxa_atexit@plt+0x1c7d0c> │ │ │ │ @@ -466755,18 +466755,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ + ldrdeq fp, [ip, -r4] │ │ │ │ strdeq fp, [ip, -r4] │ │ │ │ - tsteq ip, r4, lsl r0 │ │ │ │ - @ instruction: 0x011c85f4 │ │ │ │ - tsteq ip, ip, lsr r6 │ │ │ │ + @ instruction: 0x011c85d4 │ │ │ │ + tsteq ip, ip, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3d0c <__cxa_atexit@plt+0x1c7d6c> │ │ │ │ @@ -466778,17 +466778,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, asr r5 │ │ │ │ - @ instruction: 0x011c8598 │ │ │ │ - smlabbeq ip, r4, r3, fp │ │ │ │ + tsteq ip, r0, lsr r5 │ │ │ │ + tsteq ip, r8, ror r5 │ │ │ │ + tsteq ip, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3d84 <__cxa_atexit@plt+0x1c7de4> │ │ │ │ ldr r2, [pc, #76] @ 1d3d8c <__cxa_atexit@plt+0x1c7dec> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -466808,32 +466808,32 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq ip, r8, ror r4 │ │ │ │ - tsteq ip, ip, ror r4 │ │ │ │ - tsteq ip, ip, lsl #6 │ │ │ │ + tsteq ip, r8, asr r4 │ │ │ │ + tsteq ip, ip, asr r4 │ │ │ │ + smlatteq ip, ip, r2, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1d3dcc <__cxa_atexit@plt+0x1c7e2c> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1d3dd0 <__cxa_atexit@plt+0x1c7e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ - tsteq ip, r4, lsr #8 │ │ │ │ - tsteq ip, r8, lsr #8 │ │ │ │ - ldrdeq fp, [ip, -r0] │ │ │ │ + tsteq ip, r4, lsl #8 │ │ │ │ + tsteq ip, r8, lsl #8 │ │ │ │ + @ instruction: 0x010cb2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3e30 <__cxa_atexit@plt+0x1c7e90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -466857,16 +466857,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ rscseq ip, r7, pc, asr #15 │ │ │ │ - tsteq ip, r4, asr #7 │ │ │ │ - tsteq ip, ip, asr #4 │ │ │ │ + tsteq ip, r4, lsr #7 │ │ │ │ + tsteq ip, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3e98 <__cxa_atexit@plt+0x1c7ef8> │ │ │ │ ldr r2, [pc, #40] @ 1d3ea0 <__cxa_atexit@plt+0x1c7f00> │ │ │ │ mov r8, #0 │ │ │ │ @@ -466876,17 +466876,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b f930d4 <__cxa_atexit@plt+0xf87134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, asr r3 │ │ │ │ - tsteq ip, r4, ror #6 │ │ │ │ - strdeq fp, [ip, -ip] │ │ │ │ + tsteq ip, ip, lsr r3 │ │ │ │ + tsteq ip, r4, asr #6 │ │ │ │ + ldrdeq fp, [ip, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3f04 <__cxa_atexit@plt+0x1c7f64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -466910,16 +466910,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq ip, r7, r3, ror #13 │ │ │ │ - @ instruction: 0x011c82f0 │ │ │ │ - smlabbeq ip, r4, sp, fp │ │ │ │ + @ instruction: 0x011c82d0 │ │ │ │ + tsteq ip, r4, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3fb0 <__cxa_atexit@plt+0x1c8010> │ │ │ │ @@ -466952,18 +466952,18 @@ │ │ │ │ b 1d3fc0 <__cxa_atexit@plt+0x1c8020> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq ip, r0, ror r2 │ │ │ │ - tsteq ip, ip, lsl sp │ │ │ │ tsteq ip, r0, asr r2 │ │ │ │ - smlatteq ip, r0, ip, fp │ │ │ │ + strdeq fp, [ip, -ip] │ │ │ │ + tsteq ip, r0, lsr r2 │ │ │ │ + smlabteq ip, r0, ip, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d4050 <__cxa_atexit@plt+0x1c80b0> │ │ │ │ @@ -466989,25 +466989,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq ip, ip, asr ip │ │ │ │ + tsteq ip, ip, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d4088 <__cxa_atexit@plt+0x1c80e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq ip, r4, lsr #24 │ │ │ │ + tsteq ip, r4, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1d40b8 <__cxa_atexit@plt+0x1c8118> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -467045,16 +467045,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x011c8194 │ │ │ │ - tsteq ip, r8, ror #22 │ │ │ │ + tsteq ip, r4, ror r1 │ │ │ │ + tsteq ip, r8, asr #22 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d41a0 <__cxa_atexit@plt+0x1c8200> │ │ │ │ @@ -467072,15 +467072,15 @@ │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq ip, r4, lsl #2 │ │ │ │ + tsteq ip, r4, ror #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -467127,20 +467127,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq ip, r0, ror #31 │ │ │ │ - @ instruction: 0x011c7fdc │ │ │ │ + tsteq ip, r0, asr #31 │ │ │ │ + @ instruction: 0x011c7fbc │ │ │ │ @ instruction: 0xfffcb97c │ │ │ │ - smlabteq ip, r4, lr, sl │ │ │ │ - tsteq ip, r4, ror sl │ │ │ │ - tsteq ip, r0, asr #20 │ │ │ │ + smlatbeq ip, r4, lr, sl │ │ │ │ + tsteq ip, r4, asr sl │ │ │ │ + tsteq ip, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d42d8 <__cxa_atexit@plt+0x1c8338> │ │ │ │ ldr r3, [pc, #32] @ 1d42e0 <__cxa_atexit@plt+0x1c8340> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -467149,15 +467149,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1d42e4 <__cxa_atexit@plt+0x1c8344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1d4618 <__cxa_atexit@plt+0x1c8678> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq ip, ip, lsl #30 │ │ │ │ + tsteq ip, ip, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d4308 <__cxa_atexit@plt+0x1c8368> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -467178,16 +467178,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, ror #30 │ │ │ │ - tsteq ip, ip, lsr #22 │ │ │ │ + tsteq ip, r0, asr #30 │ │ │ │ + tsteq ip, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d43e8 <__cxa_atexit@plt+0x1c8448> │ │ │ │ ldr r2, [pc, #136] @ 1d4404 <__cxa_atexit@plt+0x1c8464> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -467222,20 +467222,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1d4410 <__cxa_atexit@plt+0x1c8470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq ip, r4, asr lr │ │ │ │ + tsteq ip, r4, lsr lr │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x010caa90 │ │ │ │ + tsteq ip, r0, ror sl │ │ │ │ @ instruction: 0xfffc46a0 │ │ │ │ - smlabteq ip, r8, r0, sl │ │ │ │ - tsteq ip, ip, ror #20 │ │ │ │ + smlatbeq ip, r8, r0, sl │ │ │ │ + tsteq ip, ip, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1d4474 <__cxa_atexit@plt+0x1c84d4> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -467251,16 +467251,16 @@ │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ ldr r7, [pc, #20] @ 1d4480 <__cxa_atexit@plt+0x1c84e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffc4614 │ │ │ │ - tsteq ip, ip, lsr r0 │ │ │ │ - tsteq ip, r0, lsr #20 │ │ │ │ + tsteq ip, ip, lsl r0 │ │ │ │ + tsteq ip, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -467283,15 +467283,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r0, lsr #26 │ │ │ │ + tsteq ip, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -467312,15 +467312,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq ip, r8, lsl r9 │ │ │ │ + strdeq sl, [ip, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d45e0 <__cxa_atexit@plt+0x1c8640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -467348,17 +467348,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - tsteq ip, r0, lsr ip │ │ │ │ + tsteq ip, r0, lsl ip │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq ip, ip, ror r8 │ │ │ │ + tsteq ip, ip, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d46d0 <__cxa_atexit@plt+0x1c8730> │ │ │ │ ldr r7, [pc, #204] @ 1d46f8 <__cxa_atexit@plt+0x1c8758> │ │ │ │ @@ -467411,21 +467411,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq ip, ip, lsl #12 │ │ │ │ - tsteq ip, r8, lsl #23 │ │ │ │ - tsteq ip, r4, ror #23 │ │ │ │ + smlatteq ip, ip, r5, fp │ │ │ │ + tsteq ip, r8, ror #22 │ │ │ │ + tsteq ip, r4, asr #23 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq ip, r0, lsr #24 │ │ │ │ - smlabteq ip, ip, r5, fp │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ + smlatbeq ip, ip, r5, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d4788 <__cxa_atexit@plt+0x1c87e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -467457,20 +467457,20 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c7ab0 │ │ │ │ - tsteq ip, ip, lsl #22 │ │ │ │ + @ instruction: 0x011c7a90 │ │ │ │ + tsteq ip, ip, ror #21 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq ip, r0, lsr fp │ │ │ │ - tsteq ip, r8, lsl r5 │ │ │ │ + tsteq ip, r0, lsl fp │ │ │ │ + strdeq fp, [ip, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d4808 <__cxa_atexit@plt+0x1c8868> │ │ │ │ ldr r2, [pc, #40] @ 1d4810 <__cxa_atexit@plt+0x1c8870> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -467481,15 +467481,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d4618 <__cxa_atexit@plt+0x1c8678> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, r8, ror #19 │ │ │ │ + tsteq ip, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -467515,15 +467515,15 @@ │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r4, lsl #19 │ │ │ │ + tsteq ip, r4, ror #18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d48c4 <__cxa_atexit@plt+0x1c8924> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -467547,15 +467547,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d4920 <__cxa_atexit@plt+0x1c8980> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r0, asr #19 │ │ │ │ + tsteq ip, r0, lsr #19 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d4958 <__cxa_atexit@plt+0x1c89b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -467564,16 +467564,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c7894 │ │ │ │ - tsteq ip, r0, lsr r7 │ │ │ │ + tsteq ip, r4, ror r8 │ │ │ │ + tsteq ip, r0, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d49d8 <__cxa_atexit@plt+0x1c8a38> │ │ │ │ @@ -467599,15 +467599,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlatbeq ip, ip, r6, r9 │ │ │ │ + smlabbeq ip, ip, r6, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1d4a18 <__cxa_atexit@plt+0x1c8a78> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -467630,16 +467630,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq ip, r8, ror #16 │ │ │ │ - tsteq ip, r8, lsr #12 │ │ │ │ + tsteq ip, r8, asr #16 │ │ │ │ + tsteq ip, r8, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1d4b2c <__cxa_atexit@plt+0x1c8b8c> │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -467688,17 +467688,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011c77d8 │ │ │ │ + @ instruction: 0x011c77b8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, r0, asr #10 │ │ │ │ + tsteq ip, r0, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d4bd0 <__cxa_atexit@plt+0x1c8c30> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -467724,15 +467724,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13a024 <__cxa_atexit@plt+0x12e084> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsr #14 │ │ │ │ + tsteq ip, r4, lsl #14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -467746,16 +467746,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ mov r7, r2 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011c7698 │ │ │ │ - tsteq ip, r8, asr r4 │ │ │ │ + tsteq ip, r8, ror r6 │ │ │ │ + tsteq ip, r8, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -467818,16 +467818,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - smlatbeq ip, ip, pc, sl @ │ │ │ │ - smlabbeq ip, r8, pc, sl @ │ │ │ │ + smlabbeq ip, ip, pc, sl @ │ │ │ │ + tsteq ip, r8, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d4e0c <__cxa_atexit@plt+0x1c8e6c> │ │ │ │ ldr r7, [pc, #212] @ 1d4e54 <__cxa_atexit@plt+0x1c8eb4> │ │ │ │ @@ -467885,18 +467885,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - smlabteq ip, r0, lr, sl │ │ │ │ - smlatteq ip, r8, lr, sl │ │ │ │ - tsteq ip, r0, asr r4 │ │ │ │ - @ instruction: 0x011c7498 │ │ │ │ + smlatbeq ip, r0, lr, sl │ │ │ │ + smlabteq ip, r8, lr, sl │ │ │ │ + tsteq ip, r0, lsr r4 │ │ │ │ + tsteq ip, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4eb4 <__cxa_atexit@plt+0x1c8f14> │ │ │ │ @@ -467908,24 +467908,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, lsr #7 │ │ │ │ - @ instruction: 0x011c73f0 │ │ │ │ - tsteq ip, ip, lsr #28 │ │ │ │ + tsteq ip, r8, lsl #7 │ │ │ │ + @ instruction: 0x011c73d0 │ │ │ │ + tsteq ip, ip, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1d4d6c <__cxa_atexit@plt+0x1c8dcc> │ │ │ │ - smlatteq ip, r8, sp, sl │ │ │ │ + smlabteq ip, r8, sp, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1d41c0 <__cxa_atexit@plt+0x1c8220> │ │ │ │ @@ -467962,18 +467962,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 1d4fa4 <__cxa_atexit@plt+0x1c9004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq ip, r0, ror pc │ │ │ │ + tsteq ip, r0, asr pc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x011c7590 │ │ │ │ - tsteq ip, ip, ror sp │ │ │ │ + tsteq ip, r0, ror r5 │ │ │ │ + tsteq ip, ip, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -467986,16 +467986,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1d4ffc <__cxa_atexit@plt+0x1c905c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, lsl #10 │ │ │ │ - tsteq ip, ip, lsr #26 │ │ │ │ + tsteq ip, r4, ror #9 │ │ │ │ + tsteq ip, ip, lsl #26 │ │ │ │ rscseq fp, r7, r7, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -468046,16 +468046,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq ip, ip, asr ip │ │ │ │ - tsteq ip, r0, lsr #10 │ │ │ │ + tsteq ip, ip, lsr ip │ │ │ │ + tsteq ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1d5170 <__cxa_atexit@plt+0x1c91d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -468081,15 +468081,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq ip, r8, ror #8 │ │ │ │ + tsteq ip, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d51c0 <__cxa_atexit@plt+0x1c9220> │ │ │ │ @@ -468103,15 +468103,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r0, lsl #8 │ │ │ │ + tsteq ip, r0, ror #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5270 <__cxa_atexit@plt+0x1c92d0> │ │ │ │ ldr r3, [pc, #168] @ 1d5298 <__cxa_atexit@plt+0x1c92f8> │ │ │ │ @@ -468156,16 +468156,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - smlatbeq ip, r8, sl, sl │ │ │ │ - tsteq ip, ip, ror #6 │ │ │ │ + smlabbeq ip, r8, sl, sl │ │ │ │ + tsteq ip, ip, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1d5328 <__cxa_atexit@plt+0x1c9388> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -468191,15 +468191,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011c72b4 │ │ │ │ + @ instruction: 0x011c7294 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d5378 <__cxa_atexit@plt+0x1c93d8> │ │ │ │ @@ -468213,15 +468213,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #13 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #4 │ │ │ │ + tsteq ip, ip, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5438 <__cxa_atexit@plt+0x1c9498> │ │ │ │ ldr r3, [pc, #184] @ 1d5460 <__cxa_atexit@plt+0x1c94c0> │ │ │ │ @@ -468269,18 +468269,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlatteq ip, r4, r8, sl │ │ │ │ - @ instruction: 0x011c6ed0 │ │ │ │ - tsteq ip, r4, asr pc │ │ │ │ + smlabteq ip, r4, r8, sl │ │ │ │ @ instruction: 0x011c6eb0 │ │ │ │ + tsteq ip, r4, lsr pc │ │ │ │ + @ instruction: 0x011c6e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d54d8 <__cxa_atexit@plt+0x1c9538> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -468307,18 +468307,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsl lr │ │ │ │ - tsteq ip, r4, lsl #29 │ │ │ │ - tsteq ip, r0, ror #27 │ │ │ │ - tsteq ip, r8, lsl r8 │ │ │ │ + @ instruction: 0x011c6dfc │ │ │ │ + tsteq ip, r4, ror #28 │ │ │ │ + tsteq ip, r0, asr #27 │ │ │ │ + strdeq sl, [ip, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5550 <__cxa_atexit@plt+0x1c95b0> │ │ │ │ ldr r7, [pc, #52] @ 1d5560 <__cxa_atexit@plt+0x1c95c0> │ │ │ │ @@ -468333,16 +468333,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d5564 <__cxa_atexit@plt+0x1c95c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sl, [ip, -ip] │ │ │ │ @ instruction: 0x010ca7bc │ │ │ │ + @ instruction: 0x010ca79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1d55ec <__cxa_atexit@plt+0x1c964c> │ │ │ │ @@ -468419,16 +468419,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq ip, r8, lsr #26 │ │ │ │ - tsteq ip, r4, ror #12 │ │ │ │ + tsteq ip, r8, lsl #26 │ │ │ │ + tsteq ip, r4, asr #12 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1d56f8 <__cxa_atexit@plt+0x1c9758> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -468471,16 +468471,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d5794 <__cxa_atexit@plt+0x1c97f4> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, ip, ror #22 │ │ │ │ - tsteq ip, r4, asr #28 │ │ │ │ + tsteq ip, ip, asr #22 │ │ │ │ + tsteq ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468507,18 +468507,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5824 <__cxa_atexit@plt+0x1c9884> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x011c6adc │ │ │ │ - tsteq ip, ip, lsr #27 │ │ │ │ + @ instruction: 0x011c6abc │ │ │ │ + tsteq ip, ip, lsl #27 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq sl, [ip, -ip] │ │ │ │ + ldrdeq sl, [ip, -ip] │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1d5860 <__cxa_atexit@plt+0x1c98c0> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -468561,16 +468561,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d58fc <__cxa_atexit@plt+0x1c995c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r4, lsl #20 │ │ │ │ - @ instruction: 0x011c6cd8 │ │ │ │ + tsteq ip, r4, ror #19 │ │ │ │ + @ instruction: 0x011c6cb8 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468597,33 +468597,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d598c <__cxa_atexit@plt+0x1c99ec> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r4, ror r9 │ │ │ │ - tsteq ip, r0, asr #24 │ │ │ │ + tsteq ip, r4, asr r9 │ │ │ │ + tsteq ip, r0, lsr #24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlatbeq ip, r4, r3, sl │ │ │ │ + smlabbeq ip, r4, r3, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d59bc <__cxa_atexit@plt+0x1c9a1c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 1d59d0 <__cxa_atexit@plt+0x1c9a30> │ │ │ │ ldr r7, [pc, #8] @ 1d59cc <__cxa_atexit@plt+0x1c9a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq ip, r4, r3, sl │ │ │ │ + tsteq ip, r4, ror #6 │ │ │ │ ldr r3, [pc, #108] @ 1d5a44 <__cxa_atexit@plt+0x1c9aa4> │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -468647,15 +468647,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlatteq ip, ip, r2, sl │ │ │ │ + smlabteq ip, ip, r2, sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1d5a90 <__cxa_atexit@plt+0x1c9af0> │ │ │ │ @@ -468669,15 +468669,15 @@ │ │ │ │ beq 1d5a98 <__cxa_atexit@plt+0x1c9af8> │ │ │ │ b 1d5ab0 <__cxa_atexit@plt+0x1c9b10> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010ca294 │ │ │ │ + tsteq ip, r4, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1d5af8 <__cxa_atexit@plt+0x1c9b58> │ │ │ │ @@ -468731,18 +468731,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - tsteq ip, r4, lsl #13 │ │ │ │ + tsteq ip, r4, ror #12 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq ip, r0, lsr #16 │ │ │ │ + tsteq ip, r0, lsl #16 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -468770,16 +468770,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5c40 <__cxa_atexit@plt+0x1c9ca0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r0, asr #13 │ │ │ │ - @ instruction: 0x011c6998 │ │ │ │ + tsteq ip, r0, lsr #13 │ │ │ │ + tsteq ip, r8, ror r9 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468807,18 +468807,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5cd4 <__cxa_atexit@plt+0x1c9d34> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r0, lsr r6 │ │ │ │ - @ instruction: 0x011c68fc │ │ │ │ + tsteq ip, r0, lsl r6 │ │ │ │ + @ instruction: 0x011c68dc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq ip, r0, rrx │ │ │ │ + tsteq ip, r0, asr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 1d59d0 <__cxa_atexit@plt+0x1c9a30> │ │ │ │ @@ -468853,16 +468853,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5d8c <__cxa_atexit@plt+0x1c9dec> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r4, ror r5 │ │ │ │ - tsteq ip, r8, asr #16 │ │ │ │ + tsteq ip, r4, asr r5 │ │ │ │ + tsteq ip, r8, lsr #16 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468890,18 +468890,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5e20 <__cxa_atexit@plt+0x1c9e80> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r4, ror #9 │ │ │ │ - tsteq ip, ip, lsr #15 │ │ │ │ + tsteq ip, r4, asr #9 │ │ │ │ + tsteq ip, ip, lsl #15 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq ip, ip, lsl pc │ │ │ │ + strdeq r9, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d5e58 <__cxa_atexit@plt+0x1c9eb8> │ │ │ │ ldr r2, [pc, #32] @ 1d5e68 <__cxa_atexit@plt+0x1c9ec8> │ │ │ │ @@ -468911,16 +468911,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 67a438 <__cxa_atexit@plt+0x66e498> │ │ │ │ ldr r7, [pc, #12] @ 1d5e6c <__cxa_atexit@plt+0x1c9ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r9, [ip, -r0] │ │ │ │ - ldrdeq r9, [ip, -r4] │ │ │ │ + ldrdeq r9, [ip, -r0] │ │ │ │ + @ instruction: 0x010c9eb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5e9c <__cxa_atexit@plt+0x1c9efc> │ │ │ │ @@ -468928,15 +468928,15 @@ │ │ │ │ stm r5, {r8, r9} │ │ │ │ b 1d59d0 <__cxa_atexit@plt+0x1c9a30> │ │ │ │ ldr r7, [pc, #12] @ 1d5eb0 <__cxa_atexit@plt+0x1c9f10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq ip, r0, lr, r9 │ │ │ │ + smlabbeq ip, r0, lr, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5f18 <__cxa_atexit@plt+0x1c9f78> │ │ │ │ ldr r3, [pc, #84] @ 1d5f28 <__cxa_atexit@plt+0x1c9f88> │ │ │ │ @@ -468959,39 +468959,39 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1d5f30 <__cxa_atexit@plt+0x1c9f90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq ip, ip, lsl #8 │ │ │ │ - tsteq ip, r8, lsr lr │ │ │ │ + tsteq ip, ip, ror #7 │ │ │ │ + tsteq ip, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d5f60 <__cxa_atexit@plt+0x1c9fc0> │ │ │ │ ldr r3, [pc, #24] @ 1d5f68 <__cxa_atexit@plt+0x1c9fc8> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r8, r3, #1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsr #7 │ │ │ │ + tsteq ip, r8, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1d5f8c <__cxa_atexit@plt+0x1c9fec> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [ip, -ip] │ │ │ │ + @ instruction: 0x010c9dbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5fd4 <__cxa_atexit@plt+0x1ca034> │ │ │ │ ldr r7, [pc, #52] @ 1d5fe4 <__cxa_atexit@plt+0x1ca044> │ │ │ │ @@ -469006,15 +469006,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d5fe8 <__cxa_atexit@plt+0x1ca048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x010c9d90 │ │ │ │ + tsteq ip, r0, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #220] @ 1d60d8 <__cxa_atexit@plt+0x1ca138> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -469067,19 +469067,19 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq ip, r0, lsl #4 │ │ │ │ - tsteq ip, r4, lsl #4 │ │ │ │ - tsteq ip, r8, asr r1 │ │ │ │ - tsteq ip, r4, lsr r2 │ │ │ │ - @ instruction: 0x011c61f4 │ │ │ │ + tsteq ip, r0, ror #3 │ │ │ │ + tsteq ip, r4, ror #3 │ │ │ │ + tsteq ip, r8, lsr r1 │ │ │ │ + tsteq ip, r4, lsl r2 │ │ │ │ + @ instruction: 0x011c61d4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d619c <__cxa_atexit@plt+0x1ca1fc> │ │ │ │ @@ -469118,20 +469118,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c6094 │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ - tsteq ip, r4, lsr #2 │ │ │ │ - tsteq ip, r0, asr r1 │ │ │ │ - tsteq ip, r8, lsl #2 │ │ │ │ - tsteq ip, r8, ror fp │ │ │ │ + tsteq ip, r4, ror r0 │ │ │ │ + tsteq ip, r0, lsl #2 │ │ │ │ + tsteq ip, r4, lsl #2 │ │ │ │ + tsteq ip, r0, lsr r1 │ │ │ │ + tsteq ip, r8, ror #1 │ │ │ │ + tsteq ip, r8, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d61f8 <__cxa_atexit@plt+0x1ca258> │ │ │ │ @@ -469144,17 +469144,17 @@ │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ ldr r7, [pc, #20] @ 1d6214 <__cxa_atexit@plt+0x1ca274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, r8, lsr #5 │ │ │ │ - tsteq ip, ip, ror #22 │ │ │ │ - tsteq ip, r0, lsr #22 │ │ │ │ + tsteq ip, r8, lsl #5 │ │ │ │ + tsteq ip, ip, asr #22 │ │ │ │ + tsteq ip, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d6238 <__cxa_atexit@plt+0x1ca298> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 6f6224 <__cxa_atexit@plt+0x6ea284> │ │ │ │ @@ -469178,15 +469178,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d629c <__cxa_atexit@plt+0x1ca2fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r4, lsr r0 │ │ │ │ + tsteq ip, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469204,15 +469204,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1d6304 <__cxa_atexit@plt+0x1ca364> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq ip, r8, asr #31 │ │ │ │ + tsteq ip, r8, lsr #31 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6334 <__cxa_atexit@plt+0x1ca394> │ │ │ │ @@ -469222,16 +469222,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 6f623c <__cxa_atexit@plt+0x6ea29c> │ │ │ │ ldr r7, [pc, #12] @ 1d6348 <__cxa_atexit@plt+0x1ca3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, r0, asr sl │ │ │ │ - tsteq ip, r8, lsr #20 │ │ │ │ + tsteq ip, r0, lsr sl │ │ │ │ + tsteq ip, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6390 <__cxa_atexit@plt+0x1ca3f0> │ │ │ │ @@ -469243,16 +469243,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl #20 │ │ │ │ - tsteq ip, r4, lsl pc │ │ │ │ + smlatteq ip, r4, r9, r9 │ │ │ │ + @ instruction: 0x011c5ef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6434 <__cxa_atexit@plt+0x1ca494> │ │ │ │ ldr r1, [pc, #144] @ 1d6454 <__cxa_atexit@plt+0x1ca4b4> │ │ │ │ @@ -469290,16 +469290,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq ip, r0, lsl lr │ │ │ │ - tsteq ip, ip, lsl #29 │ │ │ │ + @ instruction: 0x011c5df0 │ │ │ │ + tsteq ip, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d64ac <__cxa_atexit@plt+0x1ca50c> │ │ │ │ @@ -469314,15 +469314,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl lr │ │ │ │ + @ instruction: 0x011c5df4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d64f4 <__cxa_atexit@plt+0x1ca554> │ │ │ │ ldr r2, [pc, #32] @ 1d64fc <__cxa_atexit@plt+0x1ca55c> │ │ │ │ @@ -469353,15 +469353,15 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq ip, r0, asr #16 │ │ │ │ + tsteq ip, r0, lsr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d6668 <__cxa_atexit@plt+0x1ca6c8> │ │ │ │ ldr r3, [pc, #280] @ 1d6690 <__cxa_atexit@plt+0x1ca6f0> │ │ │ │ @@ -469433,23 +469433,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x011c5cd8 │ │ │ │ - tsteq ip, r0, ror #26 │ │ │ │ - tsteq ip, ip, lsr r7 │ │ │ │ + @ instruction: 0x011c5cb8 │ │ │ │ + tsteq ip, r0, asr #26 │ │ │ │ + tsteq ip, ip, lsl r7 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq ip, r4, ror r7 │ │ │ │ - tsteq ip, ip, lsr #14 │ │ │ │ - tsteq ip, ip, lsr #14 │ │ │ │ - tsteq ip, r8, lsr #24 │ │ │ │ - smlatteq ip, r4, r6, r9 │ │ │ │ + tsteq ip, r4, asr r7 │ │ │ │ + tsteq ip, ip, lsl #14 │ │ │ │ + tsteq ip, ip, lsl #14 │ │ │ │ + tsteq ip, r8, lsl #24 │ │ │ │ + smlabteq ip, r4, r6, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d6784 <__cxa_atexit@plt+0x1ca7e4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -469497,21 +469497,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c5b98 │ │ │ │ - tsteq ip, r8, lsr #24 │ │ │ │ + tsteq ip, r8, ror fp │ │ │ │ + tsteq ip, r8, lsl #24 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq ip, ip, asr #12 │ │ │ │ - tsteq ip, r0, lsl #12 │ │ │ │ - tsteq ip, r8, lsl #12 │ │ │ │ - tsteq ip, r0, lsl #22 │ │ │ │ + tsteq ip, ip, lsr #12 │ │ │ │ + smlatteq ip, r0, r5, r9 │ │ │ │ + smlatteq ip, r8, r5, r9 │ │ │ │ + tsteq ip, r0, ror #21 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6840 <__cxa_atexit@plt+0x1ca8a0> │ │ │ │ @@ -469547,17 +469547,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1d6850 <__cxa_atexit@plt+0x1ca8b0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c59f8 │ │ │ │ - @ instruction: 0x011c5a98 │ │ │ │ - tsteq ip, r4, ror sl │ │ │ │ + @ instruction: 0x011c59d8 │ │ │ │ + tsteq ip, r8, ror sl │ │ │ │ + tsteq ip, r4, asr sl │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, fp │ │ │ │ mov fp, sl │ │ │ │ add sl, r6, #60 @ 0x3c │ │ │ │ @@ -469613,20 +469613,20 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov sl, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsr #8 │ │ │ │ - tsteq ip, r4, asr r6 │ │ │ │ + tsteq ip, r8, lsl #8 │ │ │ │ + tsteq ip, r4, lsr r6 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x011c59b4 │ │ │ │ - tsteq ip, r8, lsl r9 │ │ │ │ - @ instruction: 0x011c59b4 │ │ │ │ + @ instruction: 0x011c5994 │ │ │ │ + @ instruction: 0x011c58f8 │ │ │ │ + @ instruction: 0x011c5994 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d69c8 <__cxa_atexit@plt+0x1caa28> │ │ │ │ ldr r3, [pc, #60] @ 1d69d8 <__cxa_atexit@plt+0x1caa38> │ │ │ │ @@ -469643,15 +469643,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d69dc <__cxa_atexit@plt+0x1caa3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq ip, r0, r5, r9 │ │ │ │ + smlabteq ip, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1d6874 <__cxa_atexit@plt+0x1ca8d4> │ │ │ │ @@ -469677,20 +469677,20 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #28] @ 1d6a74 <__cxa_atexit@plt+0x1caad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010c9590 │ │ │ │ - tsteq ip, r4, asr fp │ │ │ │ - tsteq ip, r4, lsl #16 │ │ │ │ - tsteq ip, ip, lsr fp │ │ │ │ - tsteq ip, r8, asr r5 │ │ │ │ - tsteq ip, r4, lsr r5 │ │ │ │ + tsteq ip, r0, ror r5 │ │ │ │ + tsteq ip, r4, lsr fp │ │ │ │ + tsteq ip, r4, ror #15 │ │ │ │ + tsteq ip, ip, lsl fp │ │ │ │ + tsteq ip, r8, lsr r5 │ │ │ │ + tsteq ip, r4, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6ad0 <__cxa_atexit@plt+0x1cab30> │ │ │ │ @@ -469709,34 +469709,34 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #28] @ 1d6af4 <__cxa_atexit@plt+0x1cab54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsl r5 │ │ │ │ - @ instruction: 0x011c5ad4 │ │ │ │ - tsteq ip, r4, lsl #15 │ │ │ │ - @ instruction: 0x011c5abc │ │ │ │ - ldrdeq r9, [ip, -r8] │ │ │ │ + strdeq r9, [ip, -r0] │ │ │ │ + @ instruction: 0x011c5ab4 │ │ │ │ + tsteq ip, r4, ror #14 │ │ │ │ + @ instruction: 0x011c5a9c │ │ │ │ + @ instruction: 0x010c94b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6b28 <__cxa_atexit@plt+0x1cab88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1d6b30 <__cxa_atexit@plt+0x1cab90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6a0b20 <__cxa_atexit@plt+0x694b80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, asr #13 │ │ │ │ + tsteq ip, r4, lsr #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -469752,15 +469752,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1d6b90 <__cxa_atexit@plt+0x1cabf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq ip, r8, asr #8 │ │ │ │ + tsteq ip, r8, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6be8 <__cxa_atexit@plt+0x1cac48> │ │ │ │ @@ -469779,19 +469779,19 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #28] @ 1d6c0c <__cxa_atexit@plt+0x1cac6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ - smlatbeq ip, r0, r1, r9 │ │ │ │ - tsteq ip, ip, ror #12 │ │ │ │ - tsteq ip, r4, lsr #19 │ │ │ │ - ldrdeq r9, [ip, -r8] │ │ │ │ + strdeq r9, [ip, -r0] │ │ │ │ + smlabbeq ip, r0, r1, r9 │ │ │ │ + tsteq ip, ip, asr #12 │ │ │ │ + tsteq ip, r4, lsl #19 │ │ │ │ + @ instruction: 0x010c93b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6c64 <__cxa_atexit@plt+0x1cacc4> │ │ │ │ @@ -469810,19 +469810,19 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #28] @ 1d6c88 <__cxa_atexit@plt+0x1cace8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010c9394 │ │ │ │ - tsteq ip, r4, lsr #2 │ │ │ │ - @ instruction: 0x011c55f0 │ │ │ │ - tsteq ip, r8, lsr #18 │ │ │ │ - tsteq ip, ip, asr r3 │ │ │ │ + tsteq ip, r4, ror r3 │ │ │ │ + tsteq ip, r4, lsl #2 │ │ │ │ + @ instruction: 0x011c55d0 │ │ │ │ + tsteq ip, r8, lsl #18 │ │ │ │ + tsteq ip, ip, lsr r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469837,15 +469837,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c55f8 │ │ │ │ + @ instruction: 0x011c55d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d6d84 <__cxa_atexit@plt+0x1cade4> │ │ │ │ ldr r3, [pc, #156] @ 1d6da4 <__cxa_atexit@plt+0x1cae04> │ │ │ │ @@ -469952,15 +469952,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, lsr #8 │ │ │ │ + tsteq ip, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -469980,15 +469980,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsr #7 │ │ │ │ + tsteq ip, r4, lsl #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470003,16 +470003,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, ror #6 │ │ │ │ - tsteq ip, r4, lsl lr │ │ │ │ + tsteq ip, r0, asr #6 │ │ │ │ + strdeq r8, [ip, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7080 <__cxa_atexit@plt+0x1cb0e0> │ │ │ │ ldr r7, [pc, #260] @ 1d70a8 <__cxa_atexit@plt+0x1cb108> │ │ │ │ @@ -470081,21 +470081,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq ip, ip, asr #30 │ │ │ │ + tsteq ip, ip, lsr #30 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq ip, r8, asr sp │ │ │ │ - tsteq ip, r4, lsl sp │ │ │ │ - tsteq ip, r4, lsl sp │ │ │ │ - tsteq ip, r0, asr #10 │ │ │ │ - smlabteq ip, ip, ip, r8 │ │ │ │ + tsteq ip, r8, lsr sp │ │ │ │ + strdeq r8, [ip, -r4] │ │ │ │ + strdeq r8, [ip, -r4] │ │ │ │ + tsteq ip, r0, lsr #10 │ │ │ │ + smlatbeq ip, ip, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d7184 <__cxa_atexit@plt+0x1cb1e4> │ │ │ │ @@ -470139,18 +470139,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - tsteq ip, ip, asr #24 │ │ │ │ - tsteq ip, r4, lsl #24 │ │ │ │ - tsteq ip, r4, lsl #24 │ │ │ │ - tsteq ip, r0, lsr r4 │ │ │ │ + tsteq ip, ip, lsr #24 │ │ │ │ + smlatteq ip, r4, fp, r8 │ │ │ │ + smlatteq ip, r4, fp, r8 │ │ │ │ + tsteq ip, r0, lsl r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d723c <__cxa_atexit@plt+0x1cb29c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470180,15 +470180,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c509c │ │ │ │ + tsteq ip, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470208,15 +470208,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl r0 │ │ │ │ + @ instruction: 0x011c4ff4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470229,15 +470229,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [ip, -ip] │ │ │ │ + ldrsbeq r5, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d73a4 <__cxa_atexit@plt+0x1cb404> │ │ │ │ ldr r3, [pc, #156] @ 1d73c4 <__cxa_atexit@plt+0x1cb424> │ │ │ │ @@ -470344,15 +470344,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, lsl #28 │ │ │ │ + tsteq ip, ip, ror #27 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470372,15 +470372,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl #27 │ │ │ │ + tsteq ip, r4, ror #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470393,16 +470393,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, ror #28 │ │ │ │ - strdeq r8, [ip, -ip] │ │ │ │ + tsteq ip, ip, asr #28 │ │ │ │ + ldrdeq r8, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7698 <__cxa_atexit@plt+0x1cb6f8> │ │ │ │ ldr r7, [pc, #260] @ 1d76c0 <__cxa_atexit@plt+0x1cb720> │ │ │ │ @@ -470471,21 +470471,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq ip, ip, lsr r9 │ │ │ │ + tsteq ip, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ - strdeq r8, [ip, -ip] │ │ │ │ - strdeq r8, [ip, -ip] │ │ │ │ - tsteq ip, ip, lsr #30 │ │ │ │ - @ instruction: 0x010c86b4 │ │ │ │ + tsteq ip, r0, lsr #14 │ │ │ │ + ldrdeq r8, [ip, -ip] │ │ │ │ + ldrdeq r8, [ip, -ip] │ │ │ │ + tsteq ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x010c8694 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d779c <__cxa_atexit@plt+0x1cb7fc> │ │ │ │ @@ -470529,18 +470529,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - tsteq ip, r4, lsr r6 │ │ │ │ - smlatteq ip, ip, r5, r8 │ │ │ │ - smlatteq ip, ip, r5, r8 │ │ │ │ - tsteq ip, ip, lsl lr │ │ │ │ + tsteq ip, r4, lsl r6 │ │ │ │ + smlabteq ip, ip, r5, r8 │ │ │ │ + smlabteq ip, ip, r5, r8 │ │ │ │ + @ instruction: 0x011c4dfc │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d7854 <__cxa_atexit@plt+0x1cb8b4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470570,15 +470570,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, r4, lsl #21 │ │ │ │ + tsteq ip, r4, ror #20 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470598,15 +470598,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c49fc │ │ │ │ + @ instruction: 0x011c49dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470620,15 +470620,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c4c90 │ │ │ │ + tsteq ip, r0, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d79c0 <__cxa_atexit@plt+0x1cba20> │ │ │ │ ldr r3, [pc, #156] @ 1d79e0 <__cxa_atexit@plt+0x1cba40> │ │ │ │ @@ -470735,15 +470735,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c47f0 │ │ │ │ + @ instruction: 0x011c47d0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470763,15 +470763,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r8, ror #14 │ │ │ │ + tsteq ip, r8, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470785,16 +470785,16 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c49fc │ │ │ │ - ldrdeq r8, [ip, -ip] │ │ │ │ + @ instruction: 0x011c49dc │ │ │ │ + @ instruction: 0x010c81bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7cb8 <__cxa_atexit@plt+0x1cbd18> │ │ │ │ ldr r7, [pc, #260] @ 1d7ce0 <__cxa_atexit@plt+0x1cbd40> │ │ │ │ @@ -470863,21 +470863,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq ip, r4, lsr #6 │ │ │ │ + tsteq ip, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq ip, r0, lsr #2 │ │ │ │ - ldrdeq r8, [ip, -ip] │ │ │ │ - ldrdeq r8, [ip, -ip] │ │ │ │ - tsteq ip, r0, lsl r9 │ │ │ │ - swpeq r8, r4, [ip] │ │ │ │ + mrseq r8, (UNDEF: 28) │ │ │ │ + strheq r8, [ip, -ip] │ │ │ │ + strheq r8, [ip, -ip] │ │ │ │ + @ instruction: 0x011c48f0 │ │ │ │ + tsteq ip, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d7dbc <__cxa_atexit@plt+0x1cbe1c> │ │ │ │ @@ -470921,18 +470921,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq ip, r4, lsl r0 │ │ │ │ - smlabteq ip, ip, pc, r7 @ │ │ │ │ - smlabteq ip, ip, pc, r7 @ │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ + strdeq r7, [ip, -r4] │ │ │ │ + smlatbeq ip, ip, pc, r7 @ │ │ │ │ + smlatbeq ip, ip, pc, r7 @ │ │ │ │ + tsteq ip, r0, ror #15 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d7e74 <__cxa_atexit@plt+0x1cbed4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470962,15 +470962,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, r4, ror #8 │ │ │ │ + tsteq ip, r4, asr #8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470990,15 +470990,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c43dc │ │ │ │ + @ instruction: 0x011c43bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471011,15 +471011,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsr r3 │ │ │ │ + tsteq ip, r0, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d7fdc <__cxa_atexit@plt+0x1cc03c> │ │ │ │ ldr r3, [pc, #156] @ 1d7ffc <__cxa_atexit@plt+0x1cc05c> │ │ │ │ @@ -471126,15 +471126,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c41d4 │ │ │ │ + @ instruction: 0x011c41b4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471154,15 +471154,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #2 │ │ │ │ + tsteq ip, ip, lsr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471175,16 +471175,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsr #1 │ │ │ │ - smlabteq ip, r4, fp, r7 │ │ │ │ + tsteq ip, r0, lsl #1 │ │ │ │ + smlatbeq ip, r4, fp, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d82d0 <__cxa_atexit@plt+0x1cc330> │ │ │ │ ldr r7, [pc, #260] @ 1d82f8 <__cxa_atexit@plt+0x1cc358> │ │ │ │ @@ -471253,21 +471253,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq ip, r4, lsl sp │ │ │ │ + strdeq r7, [ip, -r4] │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ - smlabteq ip, r4, sl, r7 │ │ │ │ - smlabteq ip, r4, sl, r7 │ │ │ │ - @ instruction: 0x011c42f4 │ │ │ │ - tsteq ip, ip, ror sl │ │ │ │ + smlatteq ip, r8, sl, r7 │ │ │ │ + smlatbeq ip, r4, sl, r7 │ │ │ │ + smlatbeq ip, r4, sl, r7 │ │ │ │ + @ instruction: 0x011c42d4 │ │ │ │ + tsteq ip, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d83d4 <__cxa_atexit@plt+0x1cc434> │ │ │ │ @@ -471311,18 +471311,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - strdeq r7, [ip, -ip] │ │ │ │ - @ instruction: 0x010c79b4 │ │ │ │ - @ instruction: 0x010c79b4 │ │ │ │ - tsteq ip, r4, ror #3 │ │ │ │ + ldrdeq r7, [ip, -ip] │ │ │ │ + @ instruction: 0x010c7994 │ │ │ │ + @ instruction: 0x010c7994 │ │ │ │ + tsteq ip, r4, asr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d848c <__cxa_atexit@plt+0x1cc4ec> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -471352,15 +471352,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, asr #28 │ │ │ │ + tsteq ip, ip, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471380,15 +471380,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, asr #27 │ │ │ │ + tsteq ip, r4, lsr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471403,15 +471403,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, asr pc │ │ │ │ + tsteq ip, r8, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d85fc <__cxa_atexit@plt+0x1cc65c> │ │ │ │ ldr r3, [pc, #156] @ 1d861c <__cxa_atexit@plt+0x1cc67c> │ │ │ │ @@ -471518,15 +471518,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c3bb4 │ │ │ │ + @ instruction: 0x011c3b94 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471546,15 +471546,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsr #22 │ │ │ │ + tsteq ip, ip, lsl #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471569,16 +471569,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, asr #25 │ │ │ │ - @ instruction: 0x010c759c │ │ │ │ + tsteq ip, r0, lsr #25 │ │ │ │ + tsteq ip, ip, ror r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d88f8 <__cxa_atexit@plt+0x1cc958> │ │ │ │ ldr r7, [pc, #260] @ 1d8920 <__cxa_atexit@plt+0x1cc980> │ │ │ │ @@ -471647,21 +471647,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strdeq r7, [ip, -r4] │ │ │ │ + ldrdeq r7, [ip, -r4] │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - smlatteq ip, r0, r4, r7 │ │ │ │ - @ instruction: 0x010c749c │ │ │ │ - @ instruction: 0x010c749c │ │ │ │ - tsteq ip, r8, asr #25 │ │ │ │ - tsteq ip, r4, asr r4 │ │ │ │ + smlabteq ip, r0, r4, r7 │ │ │ │ + tsteq ip, ip, ror r4 │ │ │ │ + tsteq ip, ip, ror r4 │ │ │ │ + tsteq ip, r8, lsr #25 │ │ │ │ + tsteq ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d89fc <__cxa_atexit@plt+0x1cca5c> │ │ │ │ @@ -471705,18 +471705,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - ldrdeq r7, [ip, -r4] │ │ │ │ - smlabbeq ip, ip, r3, r7 │ │ │ │ - smlabbeq ip, ip, r3, r7 │ │ │ │ - @ instruction: 0x011c3bb8 │ │ │ │ + @ instruction: 0x010c73b4 │ │ │ │ + tsteq ip, ip, ror #6 │ │ │ │ + tsteq ip, ip, ror #6 │ │ │ │ + @ instruction: 0x011c3b98 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d8ab4 <__cxa_atexit@plt+0x1ccb14> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -471746,15 +471746,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, r4, lsr #16 │ │ │ │ + tsteq ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471774,15 +471774,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c379c │ │ │ │ + tsteq ip, ip, ror r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471795,15 +471795,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, lsl #17 │ │ │ │ + tsteq ip, ip, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d8c1c <__cxa_atexit@plt+0x1ccc7c> │ │ │ │ ldr r3, [pc, #156] @ 1d8c3c <__cxa_atexit@plt+0x1ccc9c> │ │ │ │ @@ -471910,15 +471910,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c3594 │ │ │ │ + tsteq ip, r4, ror r5 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471938,15 +471938,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, lsl #10 │ │ │ │ + tsteq ip, ip, ror #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471959,16 +471959,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c35fc │ │ │ │ - smlabbeq ip, r4, pc, r6 @ │ │ │ │ + @ instruction: 0x011c35dc │ │ │ │ + tsteq ip, r4, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d8f10 <__cxa_atexit@plt+0x1ccf70> │ │ │ │ ldr r7, [pc, #260] @ 1d8f38 <__cxa_atexit@plt+0x1ccf98> │ │ │ │ @@ -472037,21 +472037,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - smlatteq ip, r4, r0, r7 │ │ │ │ + smlabteq ip, r4, r0, r7 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - smlabteq ip, r8, lr, r6 │ │ │ │ - smlabbeq ip, r4, lr, r6 │ │ │ │ - smlabbeq ip, r4, lr, r6 │ │ │ │ - @ instruction: 0x011c36b4 │ │ │ │ - tsteq ip, ip, lsr lr │ │ │ │ + smlatbeq ip, r8, lr, r6 │ │ │ │ + tsteq ip, r4, ror #28 │ │ │ │ + tsteq ip, r4, ror #28 │ │ │ │ + @ instruction: 0x011c3694 │ │ │ │ + tsteq ip, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9014 <__cxa_atexit@plt+0x1cd074> │ │ │ │ @@ -472095,18 +472095,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - @ instruction: 0x010c6dbc │ │ │ │ - tsteq ip, r4, ror sp │ │ │ │ - tsteq ip, r4, ror sp │ │ │ │ - tsteq ip, r4, lsr #11 │ │ │ │ + @ instruction: 0x010c6d9c │ │ │ │ + tsteq ip, r4, asr sp │ │ │ │ + tsteq ip, r4, asr sp │ │ │ │ + tsteq ip, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d90cc <__cxa_atexit@plt+0x1cd12c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472136,15 +472136,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, lsl #4 │ │ │ │ + tsteq ip, ip, ror #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472164,15 +472164,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, lsl #3 │ │ │ │ + tsteq ip, r4, ror #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472186,15 +472186,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ + tsteq ip, r0, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d9238 <__cxa_atexit@plt+0x1cd298> │ │ │ │ ldr r3, [pc, #156] @ 1d9258 <__cxa_atexit@plt+0x1cd2b8> │ │ │ │ @@ -472301,15 +472301,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, r8, ror pc │ │ │ │ + tsteq ip, r8, asr pc │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472329,15 +472329,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c2ef0 │ │ │ │ + @ instruction: 0x011c2ed0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472351,16 +472351,16 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, lsl #31 │ │ │ │ - tsteq ip, r4, ror #18 │ │ │ │ + tsteq ip, ip, ror #30 │ │ │ │ + tsteq ip, r4, asr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d9530 <__cxa_atexit@plt+0x1cd590> │ │ │ │ ldr r7, [pc, #260] @ 1d9558 <__cxa_atexit@plt+0x1cd5b8> │ │ │ │ @@ -472429,21 +472429,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - smlabteq ip, ip, sl, r6 │ │ │ │ + smlatbeq ip, ip, sl, r6 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - smlatbeq ip, r8, r8, r6 │ │ │ │ - tsteq ip, r4, ror #16 │ │ │ │ - tsteq ip, r4, ror #16 │ │ │ │ - @ instruction: 0x011c3098 │ │ │ │ - tsteq ip, ip, lsl r8 │ │ │ │ + smlabbeq ip, r8, r8, r6 │ │ │ │ + tsteq ip, r4, asr #16 │ │ │ │ + tsteq ip, r4, asr #16 │ │ │ │ + tsteq ip, r8, ror r0 │ │ │ │ + strdeq r6, [ip, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9634 <__cxa_atexit@plt+0x1cd694> │ │ │ │ @@ -472487,18 +472487,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0x010c679c │ │ │ │ - tsteq ip, r4, asr r7 │ │ │ │ - tsteq ip, r4, asr r7 │ │ │ │ - tsteq ip, r8, lsl #31 │ │ │ │ + tsteq ip, ip, ror r7 │ │ │ │ + tsteq ip, r4, lsr r7 │ │ │ │ + tsteq ip, r4, lsr r7 │ │ │ │ + tsteq ip, r8, ror #30 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d96ec <__cxa_atexit@plt+0x1cd74c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472528,15 +472528,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, ror #23 │ │ │ │ + tsteq ip, ip, asr #23 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472556,15 +472556,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, ror #22 │ │ │ │ + tsteq ip, r4, asr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472577,15 +472577,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, asr #22 │ │ │ │ + tsteq ip, r4, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d9854 <__cxa_atexit@plt+0x1cd8b4> │ │ │ │ ldr r3, [pc, #156] @ 1d9874 <__cxa_atexit@plt+0x1cd8d4> │ │ │ │ @@ -472692,15 +472692,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq ip, ip, asr r9 │ │ │ │ + tsteq ip, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472720,15 +472720,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c28d4 │ │ │ │ + @ instruction: 0x011c28b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472741,16 +472741,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c28b4 │ │ │ │ - tsteq ip, ip, asr #6 │ │ │ │ + @ instruction: 0x011c2894 │ │ │ │ + tsteq ip, ip, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d9b48 <__cxa_atexit@plt+0x1cdba8> │ │ │ │ ldr r7, [pc, #260] @ 1d9b70 <__cxa_atexit@plt+0x1cdbd0> │ │ │ │ @@ -472819,21 +472819,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0x010c64bc │ │ │ │ + @ instruction: 0x010c649c │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - @ instruction: 0x010c6290 │ │ │ │ - tsteq ip, ip, asr #4 │ │ │ │ - tsteq ip, ip, asr #4 │ │ │ │ - tsteq ip, ip, ror sl │ │ │ │ - tsteq ip, r4, lsl #4 │ │ │ │ + tsteq ip, r0, ror r2 │ │ │ │ + tsteq ip, ip, lsr #4 │ │ │ │ + tsteq ip, ip, lsr #4 │ │ │ │ + tsteq ip, ip, asr sl │ │ │ │ + smlatteq ip, r4, r1, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9c4c <__cxa_atexit@plt+0x1cdcac> │ │ │ │ @@ -472877,18 +472877,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - smlabbeq ip, r4, r1, r6 │ │ │ │ - tsteq ip, ip, lsr r1 │ │ │ │ - tsteq ip, ip, lsr r1 │ │ │ │ - tsteq ip, ip, ror #18 │ │ │ │ + tsteq ip, r4, ror #2 │ │ │ │ + tsteq ip, ip, lsl r1 │ │ │ │ + tsteq ip, ip, lsl r1 │ │ │ │ + tsteq ip, ip, asr #18 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #124] @ 1d9d04 <__cxa_atexit@plt+0x1cdd64> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472918,15 +472918,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x011c25d4 │ │ │ │ + @ instruction: 0x011c25b4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472946,24 +472946,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, asr #10 │ │ │ │ + tsteq ip, ip, lsr #10 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d9d8c <__cxa_atexit@plt+0x1cddec> │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #8] @ 1d9d9c <__cxa_atexit@plt+0x1cddfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq ip, r0, r2, r6 │ │ │ │ + tsteq ip, r0, ror #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d9df8 <__cxa_atexit@plt+0x1cde58> │ │ │ │ ldr lr, [pc, #68] @ 1d9e00 <__cxa_atexit@plt+0x1cde60> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -472981,28 +472981,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq ip, ip, lsl #8 │ │ │ │ - tsteq ip, r0, lsl r5 │ │ │ │ + tsteq ip, ip, ror #7 │ │ │ │ + @ instruction: 0x011c24f0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ cmp r5, fp │ │ │ │ str r7, [r5] │ │ │ │ bcc 1d9e28 <__cxa_atexit@plt+0x1cde88> │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #8] @ 1d9e38 <__cxa_atexit@plt+0x1cde98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq ip, r4, r1, r6 │ │ │ │ + smlabteq ip, r4, r1, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1d9ef8 <__cxa_atexit@plt+0x1cdf58> │ │ │ │ @@ -473103,15 +473103,15 @@ │ │ │ │ bcc 1d9fdc <__cxa_atexit@plt+0x1ce03c> │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #8] @ 1d9fec <__cxa_atexit@plt+0x1ce04c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsr r0 │ │ │ │ + tsteq ip, r0, lsl r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -473119,15 +473119,15 @@ │ │ │ │ bcc 1da01c <__cxa_atexit@plt+0x1ce07c> │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #8] @ 1da02c <__cxa_atexit@plt+0x1ce08c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [ip, -r0] │ │ │ │ + ldrdeq r5, [ip, -r0] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ add sl, r6, #8 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1da0b8 <__cxa_atexit@plt+0x1ce118> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -473241,21 +473241,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, r0, asr #8 │ │ │ │ + tsteq ip, r0, lsr #8 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0x011c24b8 │ │ │ │ - @ instruction: 0x011c23fc │ │ │ │ + @ instruction: 0x011c2498 │ │ │ │ + @ instruction: 0x011c23dc │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - tsteq ip, ip, lsr #4 │ │ │ │ + tsteq ip, ip, lsl #4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1da290 <__cxa_atexit@plt+0x1ce2f0> │ │ │ │ @@ -473279,15 +473279,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1da2b0 <__cxa_atexit@plt+0x1ce310> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r8, asr #32 │ │ │ │ + tsteq ip, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -473316,15 +473316,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1da344 <__cxa_atexit@plt+0x1ce3a4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011c2298 │ │ │ │ + tsteq ip, r8, ror r2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473356,15 +473356,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - tsteq ip, r8, lsl r2 │ │ │ │ + @ instruction: 0x011c21f8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473388,15 +473388,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1da464 <__cxa_atexit@plt+0x1ce4c4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, ror r1 │ │ │ │ + tsteq ip, r4, asr r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1da4b0 <__cxa_atexit@plt+0x1ce510> │ │ │ │ @@ -473413,17 +473413,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #20] @ 1da4cc <__cxa_atexit@plt+0x1ce52c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, r4, lsl #28 │ │ │ │ - tsteq ip, r8, lsl r1 │ │ │ │ - tsteq ip, r0, ror #22 │ │ │ │ + tsteq ip, r4, ror #27 │ │ │ │ + ldrsheq r2, [ip, -r8] │ │ │ │ + tsteq ip, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1da4ec <__cxa_atexit@plt+0x1ce54c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 130dc4 <__cxa_atexit@plt+0x124e24> │ │ │ │ @@ -473438,15 +473438,15 @@ │ │ │ │ bcc 1da518 <__cxa_atexit@plt+0x1ce578> │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #8] @ 1da528 <__cxa_atexit@plt+0x1ce588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [ip, -r4] │ │ │ │ + ldrdeq r5, [ip, -r4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1da584 <__cxa_atexit@plt+0x1ce5e4> │ │ │ │ ldr r2, [pc, #84] @ 1da59c <__cxa_atexit@plt+0x1ce5fc> │ │ │ │ ldr r1, [pc, #84] @ 1da5a0 <__cxa_atexit@plt+0x1ce600> │ │ │ │ @@ -473470,23 +473470,23 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrshteq r6, [r7], #52 @ 0x34 │ │ │ │ - tsteq ip, r8, asr #22 │ │ │ │ + tsteq ip, r8, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1da5c4 <__cxa_atexit@plt+0x1ce624> │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ smlalseq r6, r7, sp, r3 │ │ │ │ - strdeq r5, [ip, -ip] │ │ │ │ + ldrdeq r5, [ip, -ip] │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1da628 <__cxa_atexit@plt+0x1ce688> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -473511,28 +473511,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq ip, ip, ror #20 │ │ │ │ + tsteq ip, ip, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1da67c <__cxa_atexit@plt+0x1ce6dc> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1da680 <__cxa_atexit@plt+0x1ce6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq ip, r4, ror #22 │ │ │ │ + tsteq ip, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @@ -473568,25 +473568,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ rscseq r6, r7, ip, ror #4 │ │ │ │ - smlabteq ip, r0, r9, r5 │ │ │ │ - tsteq ip, r4, ror r9 │ │ │ │ + smlatbeq ip, r0, r9, r5 │ │ │ │ + tsteq ip, r4, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1da758 <__cxa_atexit@plt+0x1ce7b8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq ip, ip, asr #18 │ │ │ │ + tsteq ip, ip, lsr #18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1da7f4 <__cxa_atexit@plt+0x1ce854> │ │ │ │ ldr lr, [pc, #152] @ 1da814 <__cxa_atexit@plt+0x1ce874> │ │ │ │ @@ -473626,16 +473626,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq ip, r8, asr sl │ │ │ │ - tsteq ip, r0, ror #21 │ │ │ │ + tsteq ip, r8, lsr sl │ │ │ │ + tsteq ip, r0, asr #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1da870 <__cxa_atexit@plt+0x1ce8d0> │ │ │ │ @@ -473651,15 +473651,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, r4, asr sl │ │ │ │ + tsteq ip, r4, lsr sl │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1da900 <__cxa_atexit@plt+0x1ce960> │ │ │ │ @@ -473691,16 +473691,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1da910 <__cxa_atexit@plt+0x1ce970> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsr #18 │ │ │ │ - tsteq ip, r4, ror #25 │ │ │ │ + tsteq ip, r8, lsl #18 │ │ │ │ + tsteq ip, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1da99c <__cxa_atexit@plt+0x1ce9fc> │ │ │ │ ldr r1, [pc, #100] @ 1da9a4 <__cxa_atexit@plt+0x1cea04> │ │ │ │ ldr r2, [pc, #100] @ 1da9a8 <__cxa_atexit@plt+0x1cea08> │ │ │ │ @@ -473726,16 +473726,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1da9ac <__cxa_atexit@plt+0x1cea0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x011c1894 │ │ │ │ - tsteq ip, ip, lsr #24 │ │ │ │ + tsteq ip, r4, ror r8 │ │ │ │ + tsteq ip, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1da9d8 <__cxa_atexit@plt+0x1cea38> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -473743,31 +473743,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1da9ec <__cxa_atexit@plt+0x1cea4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, ror #23 │ │ │ │ + tsteq ip, r0, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1daa20 <__cxa_atexit@plt+0x1cea80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1daa28 <__cxa_atexit@plt+0x1cea88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d5394 <__cxa_atexit@plt+0x1c93f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, asr #15 │ │ │ │ - smlatbeq ip, r4, r6, r5 │ │ │ │ + tsteq ip, ip, lsr #15 │ │ │ │ + smlabbeq ip, r4, r6, r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1daa7c <__cxa_atexit@plt+0x1ceadc> │ │ │ │ ldr r7, [pc, #60] @ 1daa8c <__cxa_atexit@plt+0x1ceaec> │ │ │ │ @@ -473784,27 +473784,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #20] @ 1daa98 <__cxa_atexit@plt+0x1ceaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, r8, lsr r8 │ │ │ │ - tsteq ip, ip, asr #22 │ │ │ │ - tsteq ip, r4, ror #12 │ │ │ │ - tsteq ip, r8, lsr r6 │ │ │ │ + tsteq ip, r8, lsl r8 │ │ │ │ + tsteq ip, ip, lsr #22 │ │ │ │ + tsteq ip, r4, asr #12 │ │ │ │ + tsteq ip, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1daabc <__cxa_atexit@plt+0x1ceb1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 130dc4 <__cxa_atexit@plt+0x124e24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq ip, r4, lsl r6 │ │ │ │ + strdeq r5, [ip, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1dab04 <__cxa_atexit@plt+0x1ceb64> │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -473814,16 +473814,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #12] @ 1dab08 <__cxa_atexit@plt+0x1ceb68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq ip, r8, lsl r5 │ │ │ │ - smlabteq ip, r8, r5, r5 │ │ │ │ + strdeq r5, [ip, -r8] │ │ │ │ + smlatbeq ip, r8, r5, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1dab28 <__cxa_atexit@plt+0x1ceb88> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -473928,15 +473928,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1dacd0 <__cxa_atexit@plt+0x1ced30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsl r4 │ │ │ │ + strdeq r5, [ip, -r8] │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ rscseq r5, r7, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @@ -473981,15 +473981,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq ip, r0, lsr r3 │ │ │ │ + tsteq ip, r0, lsl r3 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -474014,22 +474014,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq ip, ip, r2, r5 │ │ │ │ + smlabbeq ip, ip, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1dab28 <__cxa_atexit@plt+0x1ceb88> │ │ │ │ - @ instruction: 0x010c529c │ │ │ │ + tsteq ip, ip, ror r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dae78 <__cxa_atexit@plt+0x1ceed8> │ │ │ │ ldr r3, [pc, #32] @ 1dae88 <__cxa_atexit@plt+0x1ceee8> │ │ │ │ @@ -474039,16 +474039,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #12] @ 1dae8c <__cxa_atexit@plt+0x1ceeec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, r0, ror r2 │ │ │ │ - tsteq ip, r4, asr r2 │ │ │ │ + tsteq ip, r0, asr r2 │ │ │ │ + tsteq ip, r4, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 1daf0c <__cxa_atexit@plt+0x1cef6c> │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ ldr r9, [r2, #-4] │ │ │ │ @@ -474073,17 +474073,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x011c13bc │ │ │ │ - @ instruction: 0x011c16d0 │ │ │ │ - smlatteq ip, r8, r1, r5 │ │ │ │ + @ instruction: 0x011c139c │ │ │ │ + @ instruction: 0x011c16b0 │ │ │ │ + smlabteq ip, r8, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1daf54 <__cxa_atexit@plt+0x1cefb4> │ │ │ │ @@ -474092,15 +474092,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f748 <__cxa_atexit@plt+0x11137a8> │ │ │ │ - tsteq ip, ip, lsr #8 │ │ │ │ + tsteq ip, ip, lsl #8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dafe4 <__cxa_atexit@plt+0x1cf044> │ │ │ │ @@ -474132,16 +474132,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1daff4 <__cxa_atexit@plt+0x1cf054> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, asr #4 │ │ │ │ - tsteq ip, r0, lsl #12 │ │ │ │ + tsteq ip, r4, lsr #4 │ │ │ │ + tsteq ip, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db080 <__cxa_atexit@plt+0x1cf0e0> │ │ │ │ ldr r1, [pc, #100] @ 1db088 <__cxa_atexit@plt+0x1cf0e8> │ │ │ │ ldr r2, [pc, #100] @ 1db08c <__cxa_atexit@plt+0x1cf0ec> │ │ │ │ @@ -474167,16 +474167,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1db090 <__cxa_atexit@plt+0x1cf0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x011c11b0 │ │ │ │ - tsteq ip, r8, asr #10 │ │ │ │ + @ instruction: 0x011c1190 │ │ │ │ + tsteq ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1db0bc <__cxa_atexit@plt+0x1cf11c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -474184,30 +474184,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1db0d0 <__cxa_atexit@plt+0x1cf130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c14fc │ │ │ │ + @ instruction: 0x011c14dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db104 <__cxa_atexit@plt+0x1cf164> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1db10c <__cxa_atexit@plt+0x1cf16c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d5394 <__cxa_atexit@plt+0x1c93f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, ror #1 │ │ │ │ + tsteq ip, r8, asr #1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1db190 <__cxa_atexit@plt+0x1cf1f0> │ │ │ │ @@ -474239,16 +474239,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1db1a0 <__cxa_atexit@plt+0x1cf200> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c1098 │ │ │ │ - tsteq ip, r4, asr r4 │ │ │ │ + tsteq ip, r8, ror r0 │ │ │ │ + tsteq ip, r4, lsr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1db1f8 <__cxa_atexit@plt+0x1cf258> │ │ │ │ @@ -474264,15 +474264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1db210 <__cxa_atexit@plt+0x1cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r4, [ip, -r4] │ │ │ │ + ldrdeq r4, [ip, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -474364,21 +474364,21 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq ip, r8, asr #30 │ │ │ │ - tsteq ip, r4, ror #30 │ │ │ │ - tsteq ip, ip │ │ │ │ + tsteq ip, r8, lsr #30 │ │ │ │ + tsteq ip, r4, asr #30 │ │ │ │ + tsteq ip, ip, ror #31 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq ip, r0, lsl r0 │ │ │ │ - tsteq ip, r0, lsr #32 │ │ │ │ - tsteq ip, r8, asr #1 │ │ │ │ + @ instruction: 0x011c0ff0 │ │ │ │ + tsteq ip, r0 │ │ │ │ + tsteq ip, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1db3f0 <__cxa_atexit@plt+0x1cf450> │ │ │ │ tst r7, #3 │ │ │ │ @@ -474409,17 +474409,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #20] @ 1db45c <__cxa_atexit@plt+0x1cf4bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, r4, ror lr │ │ │ │ - tsteq ip, r8, lsl #3 │ │ │ │ - @ instruction: 0x010c4cb4 │ │ │ │ + tsteq ip, r4, asr lr │ │ │ │ + tsteq ip, r8, ror #2 │ │ │ │ + @ instruction: 0x010c4c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1db47c <__cxa_atexit@plt+0x1cf4dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 130dc4 <__cxa_atexit@plt+0x124e24> │ │ │ │ @@ -474437,15 +474437,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #12] @ 1db4c4 <__cxa_atexit@plt+0x1cf524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq ip, ip, asr fp │ │ │ │ + tsteq ip, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1db504 <__cxa_atexit@plt+0x1cf564> │ │ │ │ ldr r7, [pc, #56] @ 1db51c <__cxa_atexit@plt+0x1cf57c> │ │ │ │ tst r8, #3 │ │ │ │ @@ -474460,24 +474460,24 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 1db520 <__cxa_atexit@plt+0x1cf580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - smlatteq ip, r4, fp, r4 │ │ │ │ + smlabteq ip, r4, fp, r4 │ │ │ │ b 1db630 <__cxa_atexit@plt+0x1cf690> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1db540 <__cxa_atexit@plt+0x1cf5a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ rscseq r5, r7, r1, lsr #8 │ │ │ │ - smlabbeq ip, r0, fp, r4 │ │ │ │ + tsteq ip, r0, ror #22 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1db5a4 <__cxa_atexit@plt+0x1cf604> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -474502,28 +474502,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strdeq r4, [ip, -r0] │ │ │ │ + ldrdeq r4, [ip, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1db5f8 <__cxa_atexit@plt+0x1cf658> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1db5fc <__cxa_atexit@plt+0x1cf65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq ip, r8, ror #23 │ │ │ │ + tsteq ip, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @@ -474559,25 +474559,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ rscseq r5, r7, r9, asr #5 │ │ │ │ - @ instruction: 0x010c4abc │ │ │ │ - smlabbeq ip, ip, sl, r4 │ │ │ │ + @ instruction: 0x010c4a9c │ │ │ │ + tsteq ip, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1db6d4 <__cxa_atexit@plt+0x1cf734> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq ip, r4, ror #20 │ │ │ │ + tsteq ip, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db750 <__cxa_atexit@plt+0x1cf7b0> │ │ │ │ ldr r1, [pc, #100] @ 1db758 <__cxa_atexit@plt+0x1cf7b8> │ │ │ │ ldr r2, [pc, #100] @ 1db75c <__cxa_atexit@plt+0x1cf7bc> │ │ │ │ @@ -474603,16 +474603,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1db760 <__cxa_atexit@plt+0x1cf7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq ip, r0, ror #21 │ │ │ │ - tsteq ip, r8, ror lr │ │ │ │ + tsteq ip, r0, asr #21 │ │ │ │ + tsteq ip, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1db78c <__cxa_atexit@plt+0x1cf7ec> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -474620,31 +474620,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1db7a0 <__cxa_atexit@plt+0x1cf800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, lsr #28 │ │ │ │ + tsteq ip, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db7d4 <__cxa_atexit@plt+0x1cf834> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1db7dc <__cxa_atexit@plt+0x1cf83c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d5394 <__cxa_atexit@plt+0x1c93f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsl sl │ │ │ │ - tsteq ip, r8, ror #18 │ │ │ │ + @ instruction: 0x011c09f8 │ │ │ │ + tsteq ip, r8, asr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db828 <__cxa_atexit@plt+0x1cf888> │ │ │ │ ldr r7, [pc, #52] @ 1db838 <__cxa_atexit@plt+0x1cf898> │ │ │ │ @@ -474659,16 +474659,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1db83c <__cxa_atexit@plt+0x1cf89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, r0, lsr r9 │ │ │ │ - tsteq ip, ip, lsl #18 │ │ │ │ + tsteq ip, r0, lsl r9 │ │ │ │ + smlatteq ip, ip, r8, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1db874 <__cxa_atexit@plt+0x1cf8d4> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -474725,34 +474725,34 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 1db944 <__cxa_atexit@plt+0x1cf9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsl r8 │ │ │ │ + strdeq r4, [ip, -r8] │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ rscseq r5, r7, sp, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - smlatteq ip, ip, r7, r4 │ │ │ │ + smlabteq ip, ip, r7, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1db98c <__cxa_atexit@plt+0x1cf9ec> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1db984 <__cxa_atexit@plt+0x1cf9e4> │ │ │ │ b 1db84c <__cxa_atexit@plt+0x1cf8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - smlabteq ip, r8, r7, r4 │ │ │ │ + smlatbeq ip, r8, r7, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db9e0 <__cxa_atexit@plt+0x1cfa40> │ │ │ │ ldr r7, [pc, #60] @ 1db9f0 <__cxa_atexit@plt+0x1cfa50> │ │ │ │ @@ -474769,27 +474769,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r7, [pc, #20] @ 1db9fc <__cxa_atexit@plt+0x1cfa5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011c08d4 │ │ │ │ - tsteq ip, r8, ror #23 │ │ │ │ - smlabbeq ip, r0, r7, r4 │ │ │ │ - tsteq ip, ip, asr r7 │ │ │ │ + @ instruction: 0x011c08b4 │ │ │ │ + tsteq ip, r8, asr #23 │ │ │ │ + tsteq ip, r0, ror #14 │ │ │ │ + tsteq ip, ip, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1dba20 <__cxa_atexit@plt+0x1cfa80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 130dc4 <__cxa_atexit@plt+0x124e24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq ip, r8, lsr r7 │ │ │ │ + tsteq ip, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1dba68 <__cxa_atexit@plt+0x1cfac8> │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -474799,16 +474799,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1da030 <__cxa_atexit@plt+0x1ce090> │ │ │ │ ldr r7, [pc, #12] @ 1dba6c <__cxa_atexit@plt+0x1cfacc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x010c45b4 │ │ │ │ - smlatteq ip, ip, r6, r4 │ │ │ │ + @ instruction: 0x010c4594 │ │ │ │ + smlabteq ip, ip, r6, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dbab4 <__cxa_atexit@plt+0x1cfb14> │ │ │ │ ldr r7, [pc, #56] @ 1dbacc <__cxa_atexit@plt+0x1cfb2c> │ │ │ │ @@ -474824,15 +474824,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 1dbad0 <__cxa_atexit@plt+0x1cfb30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0x010c469c │ │ │ │ + tsteq ip, ip, ror r6 │ │ │ │ b 1dbc24 <__cxa_atexit@plt+0x1cfc84> │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dbbd0 <__cxa_atexit@plt+0x1cfc30> │ │ │ │ @@ -474896,21 +474896,21 @@ │ │ │ │ b 1dbbe0 <__cxa_atexit@plt+0x1cfc40> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011c06d4 │ │ │ │ - tsteq ip, r8, ror #13 │ │ │ │ - tsteq ip, r8, lsr r6 │ │ │ │ - tsteq ip, r8, lsl #14 │ │ │ │ - tsteq ip, ip, asr r6 │ │ │ │ @ instruction: 0x011c06b4 │ │ │ │ - tsteq ip, r4, asr #14 │ │ │ │ + tsteq ip, r8, asr #13 │ │ │ │ + tsteq ip, r8, lsl r6 │ │ │ │ + tsteq ip, r8, ror #13 │ │ │ │ + tsteq ip, ip, lsr r6 │ │ │ │ + @ instruction: 0x011c0694 │ │ │ │ + tsteq ip, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -474959,18 +474959,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1dbcf0 <__cxa_atexit@plt+0x1cfd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq ip, ip, asr #11 │ │ │ │ - @ instruction: 0x010c4494 │ │ │ │ - tsteq ip, ip, lsr r6 │ │ │ │ - tsteq ip, r0, lsl #12 │ │ │ │ + tsteq ip, ip, lsr #11 │ │ │ │ + tsteq ip, r4, ror r4 │ │ │ │ + tsteq ip, ip, lsl r6 │ │ │ │ + tsteq ip, r0, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dbd78 <__cxa_atexit@plt+0x1cfdd8> │ │ │ │ @@ -475001,15 +475001,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1dbd94 <__cxa_atexit@plt+0x1cfdf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r4, [ip, -r0] │ │ │ │ + ldrdeq r4, [ip, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #44] @ 1dbdd8 <__cxa_atexit@plt+0x1cfe38> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -475024,15 +475024,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 1dbc24 <__cxa_atexit@plt+0x1cfc84> │ │ │ │ - @ instruction: 0x010c41bc │ │ │ │ + @ instruction: 0x010c419c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbe3c <__cxa_atexit@plt+0x1cfe9c> │ │ │ │ ldr r2, [pc, #56] @ 1dbe4c <__cxa_atexit@plt+0x1cfeac> │ │ │ │ @@ -475047,19 +475047,19 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #20] @ 1dbe58 <__cxa_atexit@plt+0x1cfeb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, ror #6 │ │ │ │ - tsteq ip, r0, ror #14 │ │ │ │ - tsteq ip, r4, asr r7 │ │ │ │ - tsteq ip, r4, lsr r3 │ │ │ │ + tsteq ip, r0, asr #6 │ │ │ │ + tsteq ip, r0, asr #14 │ │ │ │ + tsteq ip, r4, lsr r7 │ │ │ │ tsteq ip, r4, lsl r3 │ │ │ │ + strdeq r4, [ip, -r4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbea8 <__cxa_atexit@plt+0x1cff08> │ │ │ │ ldr r2, [pc, #56] @ 1dbeb8 <__cxa_atexit@plt+0x1cff18> │ │ │ │ @@ -475074,27 +475074,27 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ ldr r7, [pc, #20] @ 1dbec4 <__cxa_atexit@plt+0x1cff24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [ip, -r4] │ │ │ │ - @ instruction: 0x011c06f4 │ │ │ │ - tsteq ip, r8, ror #13 │ │ │ │ - smlabteq ip, r8, r2, r4 │ │ │ │ + ldrdeq r4, [ip, -r4] │ │ │ │ + @ instruction: 0x011c06d4 │ │ │ │ + tsteq ip, r8, asr #13 │ │ │ │ + smlatbeq ip, r8, r2, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1dbee8 <__cxa_atexit@plt+0x1cff48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, ror #6 │ │ │ │ + tsteq ip, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbf6c <__cxa_atexit@plt+0x1cffcc> │ │ │ │ ldr r1, [pc, #128] @ 1dbf8c <__cxa_atexit@plt+0x1cffec> │ │ │ │ @@ -475128,16 +475128,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, r8, asr #5 │ │ │ │ - tsteq ip, r4, ror #6 │ │ │ │ + tsteq ip, r8, lsr #5 │ │ │ │ + tsteq ip, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dbfd8 <__cxa_atexit@plt+0x1d0038> │ │ │ │ @@ -475149,16 +475149,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq ip, ip, ror #5 │ │ │ │ - smlabteq ip, r4, pc, r3 @ │ │ │ │ + tsteq ip, ip, asr #5 │ │ │ │ + smlatbeq ip, r4, pc, r3 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dc05c <__cxa_atexit@plt+0x1d00bc> │ │ │ │ @@ -475187,20 +475187,20 @@ │ │ │ │ b 1dc06c <__cxa_atexit@plt+0x1d00cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1dc07c <__cxa_atexit@plt+0x1d00dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r8, lsl r1 │ │ │ │ + strdeq r4, [ip, -r8] │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq ip, r8, asr #2 │ │ │ │ - tsteq ip, r8, asr r1 │ │ │ │ - tsteq ip, r4, asr #10 │ │ │ │ - strdeq r4, [ip, -r4] │ │ │ │ + tsteq ip, r8, lsr #2 │ │ │ │ + tsteq ip, r8, lsr r1 │ │ │ │ + tsteq ip, r4, lsr #10 │ │ │ │ + ldrdeq r4, [ip, -r4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dc104 <__cxa_atexit@plt+0x1d0164> │ │ │ │ @@ -475229,19 +475229,19 @@ │ │ │ │ b 1dc114 <__cxa_atexit@plt+0x1d0174> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1dc124 <__cxa_atexit@plt+0x1d0184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, ror r0 │ │ │ │ + qaddeq r4, r0, ip │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlatbeq ip, r0, r0, r4 │ │ │ │ - strheq r4, [ip, -r0] │ │ │ │ - @ instruction: 0x011c049c │ │ │ │ + smlabbeq ip, r0, r0, r4 │ │ │ │ + swpeq r4, r0, [ip] │ │ │ │ + tsteq ip, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475254,15 +475254,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r0, lsl #5 │ │ │ │ + tsteq ip, r0, ror #4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc1c8 <__cxa_atexit@plt+0x1d0228> │ │ │ │ ldr r2, [pc, #40] @ 1dc1d0 <__cxa_atexit@plt+0x1d0230> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -475273,15 +475273,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, r8, lsr #32 │ │ │ │ + tsteq ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dc210 <__cxa_atexit@plt+0x1d0270> │ │ │ │ @@ -475291,15 +475291,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - @ instruction: 0x011c0394 │ │ │ │ + tsteq ip, r4, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1dc2bc <__cxa_atexit@plt+0x1d031c> │ │ │ │ ldr r3, [pc, #156] @ 1dc2dc <__cxa_atexit@plt+0x1d033c> │ │ │ │ @@ -475408,15 +475408,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x011bfef8 │ │ │ │ + @ instruction: 0x011bfed8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dc45c <__cxa_atexit@plt+0x1d04bc> │ │ │ │ @@ -475439,15 +475439,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tstpeq fp, ip, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475460,15 +475460,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq fp, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc500 <__cxa_atexit@plt+0x1d0560> │ │ │ │ ldr r2, [pc, #40] @ 1dc508 <__cxa_atexit@plt+0x1d0568> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -475479,15 +475479,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011bfcf0 │ │ │ │ + @ instruction: 0x011bfcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dc548 <__cxa_atexit@plt+0x1d05a8> │ │ │ │ @@ -475497,16 +475497,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq ip, ip, asr r0 │ │ │ │ - tsteq ip, ip, lsr r8 │ │ │ │ + tsteq ip, ip, lsr r0 │ │ │ │ + tsteq ip, ip, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc658 <__cxa_atexit@plt+0x1d06b8> │ │ │ │ ldr r7, [pc, #260] @ 1dc680 <__cxa_atexit@plt+0x1d06e0> │ │ │ │ @@ -475575,21 +475575,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq ip, ip, lsr fp │ │ │ │ + tsteq ip, ip, lsl fp │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - smlabbeq ip, r0, r7, r3 │ │ │ │ - tsteq ip, ip, lsr r7 │ │ │ │ - tsteq ip, ip, lsr r7 │ │ │ │ - tstpeq fp, ip, ror #30 @ p-variant is OBSOLETE │ │ │ │ - strdeq r3, [ip, -r4] │ │ │ │ + tsteq ip, r0, ror #14 │ │ │ │ + tsteq ip, ip, lsl r7 │ │ │ │ + tsteq ip, ip, lsl r7 │ │ │ │ + tstpeq fp, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r3, [ip, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dc75c <__cxa_atexit@plt+0x1d07bc> │ │ │ │ @@ -475633,18 +475633,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - tsteq ip, r4, ror r6 │ │ │ │ - tsteq ip, ip, lsr #12 │ │ │ │ - tsteq ip, ip, lsr #12 │ │ │ │ - tstpeq fp, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r4, asr r6 │ │ │ │ + tsteq ip, ip, lsl #12 │ │ │ │ + tsteq ip, ip, lsl #12 │ │ │ │ + tstpeq fp, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #128] @ 1dc818 <__cxa_atexit@plt+0x1d0878> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -475676,15 +475676,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tstpeq fp, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dc88c <__cxa_atexit@plt+0x1d08ec> │ │ │ │ @@ -475707,15 +475707,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - tstpeq fp, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475730,15 +475730,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011bfbbc │ │ │ │ + @ instruction: 0x011bfb9c │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc938 <__cxa_atexit@plt+0x1d0998> │ │ │ │ ldr lr, [pc, #40] @ 1dc940 <__cxa_atexit@plt+0x1d09a0> │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ @@ -475749,15 +475749,15 @@ │ │ │ │ strd r0, [r3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011bf8b8 │ │ │ │ + @ instruction: 0x011bf898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dc980 <__cxa_atexit@plt+0x1d09e0> │ │ │ │ @@ -475767,15 +475767,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tstpeq fp, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1dca2c <__cxa_atexit@plt+0x1d0a8c> │ │ │ │ ldr r3, [pc, #156] @ 1dca4c <__cxa_atexit@plt+0x1d0aac> │ │ │ │ @@ -475887,15 +475887,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tstpeq fp, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r0, asr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dcbe4 <__cxa_atexit@plt+0x1d0c44> │ │ │ │ @@ -475921,15 +475921,15 @@ │ │ │ │ str r1, [r9, #24] │ │ │ │ str r2, [r9, #28] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x011bf6d8 │ │ │ │ + @ instruction: 0x011bf6b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475944,15 +475944,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq fp, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dcc90 <__cxa_atexit@plt+0x1d0cf0> │ │ │ │ ldr lr, [pc, #40] @ 1dcc98 <__cxa_atexit@plt+0x1d0cf8> │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ @@ -475963,15 +475963,15 @@ │ │ │ │ strd r0, [r3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq fp, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dccd8 <__cxa_atexit@plt+0x1d0d38> │ │ │ │ @@ -475981,16 +475981,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - @ instruction: 0x011bf8d0 │ │ │ │ - smlatbeq ip, ip, r0, r3 │ │ │ │ + @ instruction: 0x011bf8b0 │ │ │ │ + smlabbeq ip, ip, r0, r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dcde8 <__cxa_atexit@plt+0x1d0e48> │ │ │ │ ldr r7, [pc, #260] @ 1dce10 <__cxa_atexit@plt+0x1d0e70> │ │ │ │ @@ -476059,21 +476059,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0x010c33b4 │ │ │ │ + @ instruction: 0x010c3394 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - strdeq r2, [ip, -r0] │ │ │ │ - smlatbeq ip, ip, pc, r2 @ │ │ │ │ - smlatbeq ip, ip, pc, r2 @ │ │ │ │ - @ instruction: 0x011bf7d8 │ │ │ │ - tsteq ip, r4, ror #30 │ │ │ │ + ldrdeq r2, [ip, -r0] │ │ │ │ + smlabbeq ip, ip, pc, r2 @ │ │ │ │ + smlabbeq ip, ip, pc, r2 @ │ │ │ │ + @ instruction: 0x011bf7b8 │ │ │ │ + tsteq ip, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dceec <__cxa_atexit@plt+0x1d0f4c> │ │ │ │ @@ -476117,18 +476117,18 @@ │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - smlatteq ip, r4, lr, r2 │ │ │ │ - @ instruction: 0x010c2e9c │ │ │ │ - @ instruction: 0x010c2e9c │ │ │ │ - tstpeq fp, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ + smlabteq ip, r4, lr, r2 │ │ │ │ + tsteq ip, ip, ror lr │ │ │ │ + tsteq ip, ip, ror lr │ │ │ │ + tstpeq fp, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #140] @ 1dcfb4 <__cxa_atexit@plt+0x1d1014> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -476163,15 +476163,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tstpeq fp, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dd034 <__cxa_atexit@plt+0x1d1094> │ │ │ │ @@ -476197,15 +476197,15 @@ │ │ │ │ str r1, [r9, #24] │ │ │ │ str r2, [r9, #28] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tstpeq fp, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd100 <__cxa_atexit@plt+0x1d1160> │ │ │ │ ldr r3, [pc, #184] @ 1dd120 <__cxa_atexit@plt+0x1d1180> │ │ │ │ @@ -476253,16 +476253,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tstpeq fp, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq fp, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, asr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011bf2fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd1b4 <__cxa_atexit@plt+0x1d1214> │ │ │ │ @@ -476292,17 +476292,17 @@ │ │ │ │ stm r2, {r0, ip, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq fp, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq fp, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ - smlabteq ip, ip, fp, r2 │ │ │ │ + tstpeq fp, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq ip, ip, fp, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd210 <__cxa_atexit@plt+0x1d1270> │ │ │ │ ldr r7, [pc, #52] @ 1dd220 <__cxa_atexit@plt+0x1d1280> │ │ │ │ @@ -476317,16 +476317,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dd224 <__cxa_atexit@plt+0x1d1284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010c2f94 │ │ │ │ - tsteq ip, r0, ror fp │ │ │ │ + tsteq ip, r4, ror pc │ │ │ │ + tsteq ip, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dd314 <__cxa_atexit@plt+0x1d1374> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -476381,21 +476381,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq fp, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq fp, ip, asr #2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011beff8 │ │ │ │ + tstpeq fp, ip, lsr #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0x010c2abc │ │ │ │ - tsteq ip, r0, ror sl │ │ │ │ - tsteq ip, r8, ror sl │ │ │ │ - tsteq fp, r0, ror pc │ │ │ │ + @ instruction: 0x010c2a9c │ │ │ │ + tsteq ip, r0, asr sl │ │ │ │ + tsteq ip, r8, asr sl │ │ │ │ + tsteq fp, r0, asr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd3f8 <__cxa_atexit@plt+0x1d1458> │ │ │ │ ldr r3, [pc, #184] @ 1dd418 <__cxa_atexit@plt+0x1d1478> │ │ │ │ @@ -476443,16 +476443,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x011beef0 │ │ │ │ - tstpeq fp, ip, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011beed0 │ │ │ │ + @ instruction: 0x011beffc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd4ac <__cxa_atexit@plt+0x1d150c> │ │ │ │ @@ -476482,17 +476482,17 @@ │ │ │ │ stm r2, {r0, ip, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ - tsteq fp, r8, asr pc │ │ │ │ - ldrdeq r2, [ip, -r4] │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ + tsteq fp, r8, lsr pc │ │ │ │ + @ instruction: 0x010c28b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd508 <__cxa_atexit@plt+0x1d1568> │ │ │ │ ldr r7, [pc, #52] @ 1dd518 <__cxa_atexit@plt+0x1d1578> │ │ │ │ @@ -476507,16 +476507,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dd51c <__cxa_atexit@plt+0x1d157c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq ip, r4, ip, r2 │ │ │ │ - tsteq ip, r8, ror r8 │ │ │ │ + smlabbeq ip, r4, ip, r2 │ │ │ │ + tsteq ip, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dd60c <__cxa_atexit@plt+0x1d166c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -476571,21 +476571,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ - tsteq fp, ip, asr #28 │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ + tsteq fp, ip, lsr #28 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - smlabteq ip, r4, r7, r2 │ │ │ │ - tsteq ip, r8, ror r7 │ │ │ │ - smlabbeq ip, r0, r7, r2 │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ + smlatbeq ip, r4, r7, r2 │ │ │ │ + tsteq ip, r8, asr r7 │ │ │ │ + tsteq ip, r0, ror #14 │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dd690 <__cxa_atexit@plt+0x1d16f0> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ @@ -476603,15 +476603,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, r0, ror #22 │ │ │ │ + tsteq fp, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd6d8 <__cxa_atexit@plt+0x1d1738> │ │ │ │ @@ -476621,15 +476621,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq fp, ip, asr #29 │ │ │ │ + tsteq fp, ip, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd7a0 <__cxa_atexit@plt+0x1d1800> │ │ │ │ ldr r3, [pc, #184] @ 1dd7c0 <__cxa_atexit@plt+0x1d1820> │ │ │ │ @@ -476678,15 +476678,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq fp, ip, lsr fp │ │ │ │ + tsteq fp, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dd850 <__cxa_atexit@plt+0x1d18b0> │ │ │ │ @@ -476716,15 +476716,15 @@ │ │ │ │ strb r3, [r9, #9] │ │ │ │ strb sl, [r9, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq fp, ip, ror sl │ │ │ │ + tsteq fp, ip, asr sl │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dd8bc <__cxa_atexit@plt+0x1d191c> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ @@ -476742,15 +476742,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, r4, lsr r9 │ │ │ │ + tsteq fp, r4, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd904 <__cxa_atexit@plt+0x1d1964> │ │ │ │ @@ -476760,16 +476760,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq fp, r0, lsr #25 │ │ │ │ - smlabbeq ip, r0, r4, r2 │ │ │ │ + tsteq fp, r0, lsl #25 │ │ │ │ + tsteq ip, r0, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd95c <__cxa_atexit@plt+0x1d19bc> │ │ │ │ ldr r7, [pc, #52] @ 1dd96c <__cxa_atexit@plt+0x1d19cc> │ │ │ │ @@ -476784,16 +476784,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dd970 <__cxa_atexit@plt+0x1d19d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, r8, asr r8 │ │ │ │ - tsteq ip, r4, lsr #8 │ │ │ │ + tsteq ip, r8, lsr r8 │ │ │ │ + tsteq ip, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dda64 <__cxa_atexit@plt+0x1d1ac4> │ │ │ │ @@ -476849,20 +476849,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq fp, r0, asr #17 │ │ │ │ + tsteq fp, r0, lsr #17 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq ip, r0, ror r3 │ │ │ │ - tsteq ip, r4, lsr #6 │ │ │ │ - tsteq ip, ip, lsr #6 │ │ │ │ - tsteq fp, r4, lsr #16 │ │ │ │ + tsteq ip, r0, asr r3 │ │ │ │ + tsteq ip, r4, lsl #6 │ │ │ │ + tsteq ip, ip, lsl #6 │ │ │ │ + tsteq fp, r4, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ddb3c <__cxa_atexit@plt+0x1d1b9c> │ │ │ │ ldr r3, [pc, #176] @ 1ddb5c <__cxa_atexit@plt+0x1d1bbc> │ │ │ │ @@ -476908,16 +476908,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011be798 │ │ │ │ - @ instruction: 0x011be8d0 │ │ │ │ + tsteq fp, r8, ror r7 │ │ │ │ + @ instruction: 0x011be8b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ddbf0 <__cxa_atexit@plt+0x1d1c50> │ │ │ │ @@ -476947,17 +476947,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011be6dc │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ - @ instruction: 0x010c2190 │ │ │ │ + @ instruction: 0x011be6bc │ │ │ │ + @ instruction: 0x011be7f0 │ │ │ │ + tsteq ip, r0, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ddc4c <__cxa_atexit@plt+0x1d1cac> │ │ │ │ ldr r7, [pc, #52] @ 1ddc5c <__cxa_atexit@plt+0x1d1cbc> │ │ │ │ @@ -476972,16 +476972,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ddc60 <__cxa_atexit@plt+0x1d1cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, r0, ror r5 │ │ │ │ - tsteq ip, r4, lsr r1 │ │ │ │ + tsteq ip, r0, asr r5 │ │ │ │ + tsteq ip, r4, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ddd50 <__cxa_atexit@plt+0x1d1db0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477036,21 +477036,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011be5d4 │ │ │ │ - tsteq fp, ip, lsl #14 │ │ │ │ + @ instruction: 0x011be5b4 │ │ │ │ + tsteq fp, ip, ror #13 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - smlabbeq ip, r0, r0, r2 │ │ │ │ - tsteq ip, r4, lsr r0 │ │ │ │ - tsteq ip, ip, lsr r0 │ │ │ │ - tsteq fp, r4, lsr r5 │ │ │ │ + tsteq ip, r0, rrx │ │ │ │ + tsteq ip, r4, lsl r0 │ │ │ │ + tsteq ip, ip, lsl r0 │ │ │ │ + tsteq fp, r4, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dde2c <__cxa_atexit@plt+0x1d1e8c> │ │ │ │ ldr r3, [pc, #176] @ 1dde4c <__cxa_atexit@plt+0x1d1eac> │ │ │ │ @@ -477096,16 +477096,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq fp, r8, lsr #9 │ │ │ │ - @ instruction: 0x011be5d8 │ │ │ │ + tsteq fp, r8, lsl #9 │ │ │ │ + @ instruction: 0x011be5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ddee0 <__cxa_atexit@plt+0x1d1f40> │ │ │ │ @@ -477135,17 +477135,17 @@ │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, ror #7 │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ - smlatbeq ip, r0, lr, r1 │ │ │ │ + tsteq fp, ip, asr #7 │ │ │ │ + @ instruction: 0x011be4f8 │ │ │ │ + smlabbeq ip, r0, lr, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ddf3c <__cxa_atexit@plt+0x1d1f9c> │ │ │ │ ldr r7, [pc, #52] @ 1ddf4c <__cxa_atexit@plt+0x1d1fac> │ │ │ │ @@ -477160,16 +477160,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ddf50 <__cxa_atexit@plt+0x1d1fb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq ip, r8, r2, r2 │ │ │ │ - tsteq ip, r4, asr #28 │ │ │ │ + tsteq ip, r8, ror #4 │ │ │ │ + tsteq ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1de040 <__cxa_atexit@plt+0x1d20a0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477224,21 +477224,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, ror #5 │ │ │ │ - tsteq fp, r4, lsl r4 │ │ │ │ + tsteq fp, r4, asr #5 │ │ │ │ + @ instruction: 0x011be3f4 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0x010c1d90 │ │ │ │ - tsteq ip, r4, asr #26 │ │ │ │ - tsteq ip, ip, asr #26 │ │ │ │ - tsteq fp, r4, asr #4 │ │ │ │ + tsteq ip, r0, ror sp │ │ │ │ + tsteq ip, r4, lsr #26 │ │ │ │ + tsteq ip, ip, lsr #26 │ │ │ │ + tsteq fp, r4, lsr #4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1de0c4 <__cxa_atexit@plt+0x1d2124> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ @@ -477256,15 +477256,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, ip, lsr #2 │ │ │ │ + tsteq fp, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de10c <__cxa_atexit@plt+0x1d216c> │ │ │ │ @@ -477274,15 +477274,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - @ instruction: 0x011be498 │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de1d4 <__cxa_atexit@plt+0x1d2234> │ │ │ │ ldr r3, [pc, #184] @ 1de1f4 <__cxa_atexit@plt+0x1d2254> │ │ │ │ @@ -477331,15 +477331,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq fp, r8, lsl #2 │ │ │ │ + tsteq fp, r8, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1de284 <__cxa_atexit@plt+0x1d22e4> │ │ │ │ @@ -477369,15 +477369,15 @@ │ │ │ │ strb r0, [r9, #10] │ │ │ │ strb sl, [r9, #9] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq fp, r8, asr #32 │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1de2f0 <__cxa_atexit@plt+0x1d2350> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ @@ -477395,15 +477395,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 9692ec <__cxa_atexit@plt+0x95d34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ + tsteq fp, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de338 <__cxa_atexit@plt+0x1d2398> │ │ │ │ @@ -477413,16 +477413,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6cc <__cxa_atexit@plt+0x111372c> │ │ │ │ - tsteq fp, ip, ror #4 │ │ │ │ - tsteq ip, ip, asr #20 │ │ │ │ + tsteq fp, ip, asr #4 │ │ │ │ + tsteq ip, ip, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de390 <__cxa_atexit@plt+0x1d23f0> │ │ │ │ ldr r7, [pc, #52] @ 1de3a0 <__cxa_atexit@plt+0x1d2400> │ │ │ │ @@ -477437,16 +477437,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1de3a4 <__cxa_atexit@plt+0x1d2404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, ip, lsr lr │ │ │ │ - strdeq r1, [ip, -r0] │ │ │ │ + tsteq ip, ip, lsl lr │ │ │ │ + ldrdeq r1, [ip, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1de498 <__cxa_atexit@plt+0x1d24f8> │ │ │ │ @@ -477502,20 +477502,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq fp, ip, lsl #29 │ │ │ │ + tsteq fp, ip, ror #28 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq ip, ip, lsr r9 │ │ │ │ - strdeq r1, [ip, -r0] │ │ │ │ - strdeq r1, [ip, -r8] │ │ │ │ - @ instruction: 0x011bddf0 │ │ │ │ + tsteq ip, ip, lsl r9 │ │ │ │ + ldrdeq r1, [ip, -r0] │ │ │ │ + ldrdeq r1, [ip, -r8] │ │ │ │ + @ instruction: 0x011bddd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de568 <__cxa_atexit@plt+0x1d25c8> │ │ │ │ ldr r3, [pc, #168] @ 1de588 <__cxa_atexit@plt+0x1d25e8> │ │ │ │ @@ -477559,16 +477559,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ - tsteq fp, ip, asr #28 │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ + tsteq fp, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de60c <__cxa_atexit@plt+0x1d266c> │ │ │ │ @@ -477594,17 +477594,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, asr #25 │ │ │ │ - @ instruction: 0x011bdd94 │ │ │ │ - tsteq ip, r4, ror r7 │ │ │ │ + tsteq fp, r0, lsr #25 │ │ │ │ + tsteq fp, r4, ror sp │ │ │ │ + tsteq ip, r4, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de668 <__cxa_atexit@plt+0x1d26c8> │ │ │ │ ldr r7, [pc, #52] @ 1de678 <__cxa_atexit@plt+0x1d26d8> │ │ │ │ @@ -477619,16 +477619,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1de67c <__cxa_atexit@plt+0x1d26dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, ip, ror #22 │ │ │ │ - tsteq ip, r8, lsl r7 │ │ │ │ + tsteq ip, ip, asr #22 │ │ │ │ + strdeq r1, [ip, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1de75c <__cxa_atexit@plt+0x1d27bc> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477679,21 +477679,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, asr #23 │ │ │ │ - tsteq fp, r0, lsr #25 │ │ │ │ + tsteq fp, ip, lsr #23 │ │ │ │ + tsteq fp, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq ip, r4, ror r6 │ │ │ │ - tsteq ip, r8, lsr #12 │ │ │ │ - tsteq ip, r0, lsr r6 │ │ │ │ - tsteq fp, r8, lsr #22 │ │ │ │ + tsteq ip, r4, asr r6 │ │ │ │ + tsteq ip, r8, lsl #12 │ │ │ │ + tsteq ip, r0, lsl r6 │ │ │ │ + tsteq fp, r8, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de830 <__cxa_atexit@plt+0x1d2890> │ │ │ │ ldr r3, [pc, #168] @ 1de850 <__cxa_atexit@plt+0x1d28b0> │ │ │ │ @@ -477737,16 +477737,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011bdab0 │ │ │ │ - tsteq fp, ip, ror sp │ │ │ │ + @ instruction: 0x011bda90 │ │ │ │ + tsteq fp, ip, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de8d4 <__cxa_atexit@plt+0x1d2934> │ │ │ │ @@ -477772,17 +477772,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011bd9f8 │ │ │ │ - tsteq fp, r4, asr #25 │ │ │ │ - smlatbeq ip, ip, r4, r1 │ │ │ │ + @ instruction: 0x011bd9d8 │ │ │ │ + tsteq fp, r4, lsr #25 │ │ │ │ + smlabbeq ip, ip, r4, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de930 <__cxa_atexit@plt+0x1d2990> │ │ │ │ ldr r7, [pc, #52] @ 1de940 <__cxa_atexit@plt+0x1d29a0> │ │ │ │ @@ -477797,16 +477797,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1de944 <__cxa_atexit@plt+0x1d29a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq ip, ip, r8, r1 │ │ │ │ - tsteq ip, r0, asr r4 │ │ │ │ + smlabbeq ip, ip, r8, r1 │ │ │ │ + tsteq ip, r0, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dea24 <__cxa_atexit@plt+0x1d2a84> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477857,21 +477857,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, lsl #18 │ │ │ │ - @ instruction: 0x011bdbd0 │ │ │ │ + tsteq fp, r4, ror #17 │ │ │ │ + @ instruction: 0x011bdbb0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - smlatbeq ip, ip, r3, r1 │ │ │ │ - tsteq ip, r0, ror #6 │ │ │ │ - tsteq ip, r8, ror #6 │ │ │ │ - tsteq fp, r0, ror #16 │ │ │ │ + smlabbeq ip, ip, r3, r1 │ │ │ │ + tsteq ip, r0, asr #6 │ │ │ │ + tsteq ip, r8, asr #6 │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1deaf8 <__cxa_atexit@plt+0x1d2b58> │ │ │ │ ldr r3, [pc, #168] @ 1deb18 <__cxa_atexit@plt+0x1d2b78> │ │ │ │ @@ -477915,16 +477915,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq fp, r8, ror #15 │ │ │ │ - @ instruction: 0x011bd8bc │ │ │ │ + tsteq fp, r8, asr #15 │ │ │ │ + @ instruction: 0x011bd89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1deb9c <__cxa_atexit@plt+0x1d2bfc> │ │ │ │ @@ -477950,17 +477950,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, lsr r7 │ │ │ │ - tsteq fp, r4, lsl #16 │ │ │ │ - smlatteq ip, r4, r1, r1 │ │ │ │ + tsteq fp, r0, lsl r7 │ │ │ │ + tsteq fp, r4, ror #15 │ │ │ │ + smlabteq ip, r4, r1, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1debf8 <__cxa_atexit@plt+0x1d2c58> │ │ │ │ ldr r7, [pc, #52] @ 1dec08 <__cxa_atexit@plt+0x1d2c68> │ │ │ │ @@ -477975,16 +477975,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dec0c <__cxa_atexit@plt+0x1d2c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq ip, ip, r5, r1 │ │ │ │ - smlabbeq ip, r8, r1, r1 │ │ │ │ + smlabteq ip, ip, r5, r1 │ │ │ │ + tsteq ip, r8, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1decec <__cxa_atexit@plt+0x1d2d4c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478035,21 +478035,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, lsr r6 │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ + tsteq fp, ip, lsl r6 │ │ │ │ + @ instruction: 0x011bd6f0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - smlatteq ip, r4, r0, r1 │ │ │ │ - swpeq r1, r8, [ip] │ │ │ │ - smlatbeq ip, r0, r0, r1 │ │ │ │ - @ instruction: 0x011bd598 │ │ │ │ + smlabteq ip, r4, r0, r1 │ │ │ │ + tsteq ip, r8, ror r0 │ │ │ │ + smlabbeq ip, r0, r0, r1 │ │ │ │ + tsteq fp, r8, ror r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dedc0 <__cxa_atexit@plt+0x1d2e20> │ │ │ │ ldr r3, [pc, #168] @ 1dede0 <__cxa_atexit@plt+0x1d2e40> │ │ │ │ @@ -478093,16 +478093,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ - tsteq fp, ip, ror #15 │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ + tsteq fp, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dee64 <__cxa_atexit@plt+0x1d2ec4> │ │ │ │ @@ -478128,17 +478128,17 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ strh r2, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, ror #8 │ │ │ │ - tsteq fp, r4, lsr r7 │ │ │ │ - tsteq ip, ip, lsl pc │ │ │ │ + tsteq fp, r8, asr #8 │ │ │ │ + tsteq fp, r4, lsl r7 │ │ │ │ + strdeq r0, [ip, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1deec0 <__cxa_atexit@plt+0x1d2f20> │ │ │ │ ldr r7, [pc, #52] @ 1deed0 <__cxa_atexit@plt+0x1d2f30> │ │ │ │ @@ -478153,16 +478153,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1deed4 <__cxa_atexit@plt+0x1d2f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, ip, lsr #6 │ │ │ │ - smlabteq ip, r0, lr, r0 │ │ │ │ + tsteq ip, ip, lsl #6 │ │ │ │ + smlatbeq ip, r0, lr, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1defb4 <__cxa_atexit@plt+0x1d3014> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478213,21 +478213,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, ror r3 │ │ │ │ - tsteq fp, r0, asr #12 │ │ │ │ + tsteq fp, r4, asr r3 │ │ │ │ + tsteq fp, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq ip, ip, lsl lr │ │ │ │ - ldrdeq r0, [ip, -r0] │ │ │ │ - ldrdeq r0, [ip, -r8] │ │ │ │ - @ instruction: 0x011bd2d0 │ │ │ │ + strdeq r0, [ip, -ip] │ │ │ │ + @ instruction: 0x010c0db0 │ │ │ │ + @ instruction: 0x010c0db8 │ │ │ │ + @ instruction: 0x011bd2b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1df07c <__cxa_atexit@plt+0x1d30dc> │ │ │ │ ldr r3, [pc, #156] @ 1df09c <__cxa_atexit@plt+0x1d30fc> │ │ │ │ @@ -478268,16 +478268,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq fp, ip, asr r2 │ │ │ │ - tsteq fp, r0, lsr r5 │ │ │ │ + tsteq fp, ip, lsr r2 │ │ │ │ + tsteq fp, r0, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1df114 <__cxa_atexit@plt+0x1d3174> │ │ │ │ @@ -478300,17 +478300,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ strb lr, [r3, #8] │ │ │ │ str r0, [r3, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011bd1b0 │ │ │ │ - tsteq fp, r4, lsl #9 │ │ │ │ - tsteq ip, ip, ror #24 │ │ │ │ + @ instruction: 0x011bd190 │ │ │ │ + tsteq fp, r4, ror #8 │ │ │ │ + tsteq ip, ip, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df23c <__cxa_atexit@plt+0x1d329c> │ │ │ │ ldr r3, [pc, #280] @ 1df264 <__cxa_atexit@plt+0x1d32c4> │ │ │ │ @@ -478382,23 +478382,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq fp, r4, lsl #2 │ │ │ │ - @ instruction: 0x011bd3d0 │ │ │ │ - @ instruction: 0x010c0fb8 │ │ │ │ + tsteq fp, r4, ror #1 │ │ │ │ + @ instruction: 0x011bd3b0 │ │ │ │ + @ instruction: 0x010c0f98 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - smlatbeq ip, r0, fp, r0 │ │ │ │ - tsteq ip, r8, asr fp │ │ │ │ - tsteq ip, r8, asr fp │ │ │ │ - tsteq fp, r4, asr r0 │ │ │ │ - tsteq ip, r0, lsl fp │ │ │ │ + smlabbeq ip, r0, fp, r0 │ │ │ │ + tsteq ip, r8, lsr fp │ │ │ │ + tsteq ip, r8, lsr fp │ │ │ │ + tsteq fp, r4, lsr r0 │ │ │ │ + strdeq r0, [ip, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1df358 <__cxa_atexit@plt+0x1d33b8> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478446,21 +478446,21 @@ │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, asr #31 │ │ │ │ - @ instruction: 0x011bd298 │ │ │ │ + tsteq fp, r4, lsr #31 │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq ip, r8, ror sl │ │ │ │ - tsteq ip, ip, lsr #20 │ │ │ │ - tsteq ip, r4, lsr sl │ │ │ │ - tsteq fp, ip, lsr #30 │ │ │ │ + tsteq ip, r8, asr sl │ │ │ │ + tsteq ip, ip, lsl #20 │ │ │ │ + tsteq ip, r4, lsl sl │ │ │ │ + tsteq fp, ip, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df3cc <__cxa_atexit@plt+0x1d342c> │ │ │ │ @@ -478529,17 +478529,17 @@ │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r4, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, lsr lr │ │ │ │ - tsteq fp, r4 │ │ │ │ - ldrdeq r0, [ip, -r8] │ │ │ │ + tsteq fp, r4, lsl lr │ │ │ │ + tsteq fp, r4, ror #31 │ │ │ │ + @ instruction: 0x010c08b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df504 <__cxa_atexit@plt+0x1d3564> │ │ │ │ ldr r7, [pc, #52] @ 1df514 <__cxa_atexit@plt+0x1d3574> │ │ │ │ @@ -478554,16 +478554,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1df518 <__cxa_atexit@plt+0x1d3578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r0, [ip, -r8] │ │ │ │ - tsteq ip, ip, ror r8 │ │ │ │ + ldrdeq r0, [ip, -r8] │ │ │ │ + tsteq ip, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1df64c <__cxa_atexit@plt+0x1d36ac> │ │ │ │ @@ -478636,21 +478636,21 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, ror #25 │ │ │ │ - @ instruction: 0x011bceb8 │ │ │ │ + tsteq fp, r8, asr #25 │ │ │ │ + @ instruction: 0x011bce98 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - smlabbeq ip, r4, r7, r0 │ │ │ │ - tsteq ip, ip, lsr r7 │ │ │ │ - tsteq ip, r4, asr #14 │ │ │ │ - tsteq fp, ip, lsr ip │ │ │ │ + tsteq ip, r4, ror #14 │ │ │ │ + tsteq ip, ip, lsl r7 │ │ │ │ + tsteq ip, r4, lsr #14 │ │ │ │ + tsteq fp, ip, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df6c4 <__cxa_atexit@plt+0x1d3724> │ │ │ │ @@ -478719,17 +478719,17 @@ │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r4, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, lsr fp │ │ │ │ - tsteq fp, r4, lsr fp │ │ │ │ - smlatteq ip, r0, r5, r0 │ │ │ │ + tsteq fp, ip, lsl fp │ │ │ │ + tsteq fp, r4, lsl fp │ │ │ │ + smlabteq ip, r0, r5, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df7fc <__cxa_atexit@plt+0x1d385c> │ │ │ │ ldr r7, [pc, #52] @ 1df80c <__cxa_atexit@plt+0x1d386c> │ │ │ │ @@ -478744,16 +478744,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1df810 <__cxa_atexit@plt+0x1d3870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, r8, lsl #20 │ │ │ │ - smlabbeq ip, r4, r5, r0 │ │ │ │ + smlatteq ip, r8, r9, r0 │ │ │ │ + tsteq ip, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1df944 <__cxa_atexit@plt+0x1d39a4> │ │ │ │ @@ -478826,21 +478826,21 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011bc9f0 │ │ │ │ - tsteq fp, r8, ror #19 │ │ │ │ + @ instruction: 0x011bc9d0 │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - smlabbeq ip, ip, r4, r0 │ │ │ │ - tsteq ip, r4, asr #8 │ │ │ │ - tsteq ip, ip, asr #8 │ │ │ │ - tsteq fp, r4, asr #18 │ │ │ │ + tsteq ip, ip, ror #8 │ │ │ │ + tsteq ip, r4, lsr #8 │ │ │ │ + tsteq ip, ip, lsr #8 │ │ │ │ + tsteq fp, r4, lsr #18 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1df9ec <__cxa_atexit@plt+0x1d3a4c> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -478866,15 +478866,15 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq fp, r8, lsl #16 │ │ │ │ + tsteq fp, r8, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dfa34 <__cxa_atexit@plt+0x1d3a94> │ │ │ │ @@ -478884,15 +478884,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq fp, r4, ror fp │ │ │ │ + tsteq fp, r4, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dfa8c <__cxa_atexit@plt+0x1d3aec> │ │ │ │ @@ -478959,15 +478959,15 @@ │ │ │ │ strb lr, [r9, #10] │ │ │ │ strb r3, [r9, #8] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq fp, ip, lsl #15 │ │ │ │ + tsteq fp, ip, ror #14 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dfbe8 <__cxa_atexit@plt+0x1d3c48> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -478993,15 +478993,15 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq fp, ip, lsl #12 │ │ │ │ + tsteq fp, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dfc30 <__cxa_atexit@plt+0x1d3c90> │ │ │ │ @@ -479011,16 +479011,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq fp, r8, ror r9 │ │ │ │ - tsteq ip, r4, asr r1 │ │ │ │ + tsteq fp, r8, asr r9 │ │ │ │ + tsteq ip, r4, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dfc88 <__cxa_atexit@plt+0x1d3ce8> │ │ │ │ ldr r7, [pc, #52] @ 1dfc98 <__cxa_atexit@plt+0x1d3cf8> │ │ │ │ @@ -479035,16 +479035,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dfc9c <__cxa_atexit@plt+0x1d3cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq ip, r4, r5, r0 │ │ │ │ - strdeq r0, [ip, -r8] │ │ │ │ + tsteq ip, r4, ror #10 │ │ │ │ + ldrdeq r0, [ip, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -479117,20 +479117,20 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq fp, r0, ror r5 │ │ │ │ + tsteq fp, r0, asr r5 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq ip, r4 │ │ │ │ - @ instruction: 0x010bffbc │ │ │ │ - smlabteq fp, r4, pc, pc @ │ │ │ │ - @ instruction: 0x011bc4bc │ │ │ │ + smlatteq fp, r4, pc, pc @ │ │ │ │ + @ instruction: 0x010bff9c │ │ │ │ + smlatbeq fp, r4, pc, pc @ │ │ │ │ + @ instruction: 0x011bc49c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dfe44 <__cxa_atexit@plt+0x1d3ea4> │ │ │ │ @@ -479199,17 +479199,17 @@ │ │ │ │ sub r9, r6, #23 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011bc3b8 │ │ │ │ - @ instruction: 0x011bc590 │ │ │ │ - tstpeq fp, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011bc398 │ │ │ │ + tsteq fp, r0, ror r5 │ │ │ │ + tstpeq fp, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dff7c <__cxa_atexit@plt+0x1d3fdc> │ │ │ │ ldr r7, [pc, #52] @ 1dff8c <__cxa_atexit@plt+0x1d3fec> │ │ │ │ @@ -479224,16 +479224,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1dff90 <__cxa_atexit@plt+0x1d3ff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010c0298 │ │ │ │ - tstpeq fp, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r8, ror r2 │ │ │ │ + smlatteq fp, r4, sp, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1e00c0 <__cxa_atexit@plt+0x1d4120> │ │ │ │ @@ -479305,21 +479305,21 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, ror r2 │ │ │ │ - tsteq fp, r4, asr #8 │ │ │ │ + tsteq fp, r0, asr r2 │ │ │ │ + tsteq fp, r4, lsr #8 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tstpeq fp, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ - smlabteq fp, r8, ip, pc @ │ │ │ │ - ldrdeq pc, [fp, -r0] │ │ │ │ - tsteq fp, r8, asr #3 │ │ │ │ + strdeq pc, [fp, -r0] │ │ │ │ + smlatbeq fp, r8, ip, pc @ │ │ │ │ + @ instruction: 0x010bfcb0 │ │ │ │ + tsteq fp, r8, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0138 <__cxa_atexit@plt+0x1d4198> │ │ │ │ @@ -479388,17 +479388,17 @@ │ │ │ │ sub r9, r6, #23 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, asr #1 │ │ │ │ - tsteq fp, r4, asr #1 │ │ │ │ - tstpeq fp, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, r4, lsr #1 │ │ │ │ + tsteq fp, r4, lsr #1 │ │ │ │ + tstpeq fp, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e0270 <__cxa_atexit@plt+0x1d42d0> │ │ │ │ ldr r7, [pc, #52] @ 1e0280 <__cxa_atexit@plt+0x1d42e0> │ │ │ │ @@ -479413,16 +479413,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e0284 <__cxa_atexit@plt+0x1d42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq fp, ip, pc, pc @ │ │ │ │ - tstpeq fp, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + smlabbeq fp, ip, pc, pc @ │ │ │ │ + strdeq pc, [fp, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1e03b4 <__cxa_atexit@plt+0x1d4414> │ │ │ │ @@ -479494,21 +479494,21 @@ │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, ror pc │ │ │ │ - tsteq fp, r8, ror pc │ │ │ │ + tsteq fp, ip, asr pc │ │ │ │ + tsteq fp, r8, asr pc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tstpeq fp, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [fp, -r4] │ │ │ │ - ldrdeq pc, [fp, -ip] │ │ │ │ - @ instruction: 0x011bbed4 │ │ │ │ + strdeq pc, [fp, -ip] │ │ │ │ + @ instruction: 0x010bf9b4 │ │ │ │ + @ instruction: 0x010bf9bc │ │ │ │ + @ instruction: 0x011bbeb4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e045c <__cxa_atexit@plt+0x1d44bc> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -479534,15 +479534,15 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011bbd98 │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e04a4 <__cxa_atexit@plt+0x1d4504> │ │ │ │ @@ -479552,15 +479552,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq fp, r4, lsl #2 │ │ │ │ + tsteq fp, r4, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e04fc <__cxa_atexit@plt+0x1d455c> │ │ │ │ @@ -479628,15 +479628,15 @@ │ │ │ │ strb ip, [r9, #10] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq fp, ip, lsl sp │ │ │ │ + @ instruction: 0x011bbcfc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e065c <__cxa_atexit@plt+0x1d46bc> │ │ │ │ ldrb r1, [r7, #9] │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ @@ -479662,15 +479662,15 @@ │ │ │ │ orr r1, r8, lr │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ b 9692d0 <__cxa_atexit@plt+0x95d330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011bbb98 │ │ │ │ + tsteq fp, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e06a4 <__cxa_atexit@plt+0x1d4704> │ │ │ │ @@ -479680,16 +479680,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6e4 <__cxa_atexit@plt+0x1113744> │ │ │ │ - tsteq fp, r4, lsl #30 │ │ │ │ - smlatteq fp, r0, r6, pc @ │ │ │ │ + tsteq fp, r4, ror #29 │ │ │ │ + smlabteq fp, r0, r6, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e06fc <__cxa_atexit@plt+0x1d475c> │ │ │ │ ldr r7, [pc, #52] @ 1e070c <__cxa_atexit@plt+0x1d476c> │ │ │ │ @@ -479704,16 +479704,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e0710 <__cxa_atexit@plt+0x1d4770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq fp, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq fp, r4, r6, pc @ │ │ │ │ + tstpeq fp, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r4, ror #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -479788,20 +479788,20 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 12de7c <__cxa_atexit@plt+0x121edc> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x011bbaf8 │ │ │ │ + @ instruction: 0x011bbad8 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - smlabbeq fp, r8, r5, pc @ │ │ │ │ - tstpeq fp, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ - tstpeq fp, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, r0, asr #20 │ │ │ │ + tstpeq fp, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, r0, lsr #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e08ec <__cxa_atexit@plt+0x1d494c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2], #4 │ │ │ │ ldr r3, [pc, #124] @ 1e090c <__cxa_atexit@plt+0x1d496c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -479832,16 +479832,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tstpeq fp, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, r4, ror #25 │ │ │ │ + tstpeq fp, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, r4, asr #25 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -479883,16 +479883,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - smlabbeq fp, r0, r8, pc @ │ │ │ │ - tsteq fp, ip, lsr #24 │ │ │ │ + tstpeq fp, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, ip, lsl #24 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e0a2c <__cxa_atexit@plt+0x1d4a8c> │ │ │ │ @@ -479906,15 +479906,15 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, lsl #23 │ │ │ │ + tsteq fp, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -479927,16 +479927,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e0a90 <__cxa_atexit@plt+0x1d4af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, asr fp │ │ │ │ - @ instruction: 0x010bf7b8 │ │ │ │ + tsteq fp, r0, lsr fp │ │ │ │ + @ instruction: 0x010bf798 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0b08 <__cxa_atexit@plt+0x1d4b68> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2], #4 │ │ │ │ ldr r3, [pc, #124] @ 1e0b28 <__cxa_atexit@plt+0x1d4b88> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -479967,16 +479967,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tstpeq fp, ip, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, ip, asr #21 │ │ │ │ + tstpeq fp, ip, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, ip, lsr #21 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -480018,16 +480018,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tstpeq fp, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, r4, lsl sl │ │ │ │ + tstpeq fp, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011bb9f4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e0c48 <__cxa_atexit@plt+0x1d4ca8> │ │ │ │ @@ -480041,15 +480041,15 @@ │ │ │ │ sub r7, r6, #13 │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, ror r9 │ │ │ │ + tsteq fp, r0, asr r9 │ │ │ │ rscseq pc, r6, r4, lsr #27 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrhteq pc, [r6], #208 @ 0xd0 @ │ │ │ │ @@ -480068,15 +480068,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1e0cc0 <__cxa_atexit@plt+0x1d4d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #10 │ │ │ │ + tsteq fp, r8, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -480089,16 +480089,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e0d18 <__cxa_atexit@plt+0x1d4d78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011bb4f4 │ │ │ │ - tstpeq fp, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011bb4d4 │ │ │ │ + tstpeq fp, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e0d94 <__cxa_atexit@plt+0x1d4df4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -480127,15 +480127,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011bb498 │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -480205,15 +480205,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e0ee4 <__cxa_atexit@plt+0x1d4f44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlabbeq fp, r4, r3, pc @ │ │ │ │ + tstpeq fp, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0f2c <__cxa_atexit@plt+0x1d4f8c> │ │ │ │ @@ -480229,15 +480229,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e0f44 <__cxa_atexit@plt+0x1d4fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq fp, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + mrseq pc, (UNDEF: 59) @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e0f78 <__cxa_atexit@plt+0x1d4fd8> │ │ │ │ @@ -480318,15 +480318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011bb19c │ │ │ │ + tsteq fp, ip, ror r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -480396,15 +480396,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e11e0 <__cxa_atexit@plt+0x1d5240> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlabbeq fp, ip, r0, pc @ │ │ │ │ + tstpeq fp, ip, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e1228 <__cxa_atexit@plt+0x1d5288> │ │ │ │ @@ -480420,15 +480420,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e1240 <__cxa_atexit@plt+0x1d52a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq fp, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e1274 <__cxa_atexit@plt+0x1d52d4> │ │ │ │ @@ -480487,15 +480487,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e13ec <__cxa_atexit@plt+0x1d544c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #29 │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e13b8 <__cxa_atexit@plt+0x1d5418> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -480521,17 +480521,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e13dc <__cxa_atexit@plt+0x1d543c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ + tsteq fp, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - @ instruction: 0x010bee94 │ │ │ │ + tsteq fp, r4, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e14a8 <__cxa_atexit@plt+0x1d5508> │ │ │ │ ldr r2, [pc, #200] @ 1e14c8 <__cxa_atexit@plt+0x1d5528> │ │ │ │ @@ -480583,18 +480583,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq fp, ip, lsr sp │ │ │ │ + tsteq fp, ip, lsl sp │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq fp, r0, lsl #27 │ │ │ │ + tsteq fp, r0, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e1560 <__cxa_atexit@plt+0x1d55c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -480629,18 +480629,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ + tsteq fp, r0, asr ip │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x011bacb0 │ │ │ │ + @ instruction: 0x011bac90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e15e8 <__cxa_atexit@plt+0x1d5648> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -480662,15 +480662,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq fp, r0, lsl ip │ │ │ │ + @ instruction: 0x011babf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1640 <__cxa_atexit@plt+0x1d56a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -480678,15 +480678,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr #23 │ │ │ │ + tsteq fp, ip, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e1690 <__cxa_atexit@plt+0x1d56f0> │ │ │ │ @@ -480702,15 +480702,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e16a8 <__cxa_atexit@plt+0x1d5708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq fp, r4, fp, lr │ │ │ │ + smlatbeq fp, r4, fp, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e171c <__cxa_atexit@plt+0x1d577c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -480757,17 +480757,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq fp, r8, asr #29 │ │ │ │ + tsteq fp, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq fp, ip, ror lr │ │ │ │ + tsteq fp, ip, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e17d4 <__cxa_atexit@plt+0x1d5834> │ │ │ │ ldr r7, [pc, #52] @ 1e17e4 <__cxa_atexit@plt+0x1d5844> │ │ │ │ @@ -480782,15 +480782,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e17e8 <__cxa_atexit@plt+0x1d5848> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq fp, r4, sl, lr │ │ │ │ + tsteq fp, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e181c <__cxa_atexit@plt+0x1d587c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e1840 <__cxa_atexit@plt+0x1d58a0> │ │ │ │ @@ -480811,15 +480811,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e185c <__cxa_atexit@plt+0x1d58bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ba9d4 │ │ │ │ + @ instruction: 0x011ba9b4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e1878 <__cxa_atexit@plt+0x1d58d8> │ │ │ │ mov fp, r7 │ │ │ │ @@ -480857,16 +480857,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e1914 <__cxa_atexit@plt+0x1d5974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq fp, r0, ror #18 │ │ │ │ - tsteq fp, ip, lsr r9 │ │ │ │ + tsteq fp, r0, asr #18 │ │ │ │ + tsteq fp, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e1944 <__cxa_atexit@plt+0x1d59a4> │ │ │ │ ldr r7, [pc, #60] @ 1e1974 <__cxa_atexit@plt+0x1d59d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -480881,15 +480881,15 @@ │ │ │ │ beq 1e1968 <__cxa_atexit@plt+0x1d59c8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e1878 <__cxa_atexit@plt+0x1d58d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq fp, r8, ror #17 │ │ │ │ + tsteq fp, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e1878 <__cxa_atexit@plt+0x1d58d8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -480908,17 +480908,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ - tsteq fp, r4, lsr #16 │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ + tsteq fp, r4, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1a20 <__cxa_atexit@plt+0x1d5a80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -480926,15 +480926,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e1ac8 <__cxa_atexit@plt+0x1d5b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, asr #15 │ │ │ │ + tsteq fp, ip, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1a94 <__cxa_atexit@plt+0x1d5af4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -480960,17 +480960,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e1ab8 <__cxa_atexit@plt+0x1d5b18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsl #15 │ │ │ │ + tsteq fp, ip, ror #14 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - smlabteq fp, r0, r7, lr │ │ │ │ + smlatbeq fp, r0, r7, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1ba4 <__cxa_atexit@plt+0x1d5c04> │ │ │ │ ldr lr, [pc, #232] @ 1e1bc4 <__cxa_atexit@plt+0x1d5c24> │ │ │ │ @@ -481030,18 +481030,18 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq fp, r4, lsr r7 │ │ │ │ + tsteq fp, r4, lsl r7 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x011ba9b8 │ │ │ │ + @ instruction: 0x011ba998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e1c6c <__cxa_atexit@plt+0x1d5ccc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -481078,18 +481078,18 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, asr #12 │ │ │ │ + tsteq fp, ip, lsr #12 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x011ba8d0 │ │ │ │ + @ instruction: 0x011ba8b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e1d0c <__cxa_atexit@plt+0x1d5d6c> │ │ │ │ @@ -481119,15 +481119,15 @@ │ │ │ │ b 1e1d1c <__cxa_atexit@plt+0x1d5d7c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - tsteq fp, r8, lsl #10 │ │ │ │ + tsteq fp, r8, ror #9 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -481140,15 +481140,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, ror #16 │ │ │ │ + tsteq fp, r4, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1db8 <__cxa_atexit@plt+0x1d5e18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -481156,15 +481156,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsr r4 │ │ │ │ + tsteq fp, r4, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -481176,15 +481176,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ba7d0 │ │ │ │ + @ instruction: 0x011ba7b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e1e58 <__cxa_atexit@plt+0x1d5eb8> │ │ │ │ @@ -481200,15 +481200,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e1e70 <__cxa_atexit@plt+0x1d5ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r4, lsl #8 │ │ │ │ + smlatteq fp, r4, r3, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -481266,37 +481266,37 @@ │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ mov r6, #24 │ │ │ │ b 1e1f6c <__cxa_atexit@plt+0x1d5fcc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ba298 │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e1fb0 <__cxa_atexit@plt+0x1d6010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - tsteq fp, ip, asr r2 │ │ │ │ + tsteq fp, ip, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e1fd0 <__cxa_atexit@plt+0x1d6030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - tsteq fp, ip, lsr r2 │ │ │ │ + tsteq fp, ip, lsl r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e2048 <__cxa_atexit@plt+0x1d60a8> │ │ │ │ ldr r3, [pc, #124] @ 1e2070 <__cxa_atexit@plt+0x1d60d0> │ │ │ │ @@ -481329,16 +481329,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq fp, r8, lsl r2 │ │ │ │ - tsteq fp, r0, lsr r2 │ │ │ │ + strdeq lr, [fp, -r8] │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e20c0 <__cxa_atexit@plt+0x1d6120> │ │ │ │ @@ -481351,15 +481351,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, lsr #3 │ │ │ │ + tsteq fp, r8, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e2160 <__cxa_atexit@plt+0x1d61c0> │ │ │ │ @@ -481404,23 +481404,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 1e21bc <__cxa_atexit@plt+0x1d621c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl #3 │ │ │ │ - tsteq fp, ip, ror #1 │ │ │ │ - tsteq fp, r0, asr r1 │ │ │ │ + tsteq fp, r4, ror #2 │ │ │ │ + tsteq fp, ip, asr #1 │ │ │ │ + tsteq fp, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ - tsteq fp, r4, lsr #9 │ │ │ │ - ldrdeq lr, [fp, -ip] │ │ │ │ + tsteq fp, r4, lsl #9 │ │ │ │ + strheq lr, [fp, -ip] │ │ │ │ + smlabteq fp, r4, r0, lr │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ smlatteq fp, r4, r0, lr │ │ │ │ - tsteq fp, r0, asr #8 │ │ │ │ - tsteq fp, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e2230 <__cxa_atexit@plt+0x1d6290> │ │ │ │ @@ -481450,20 +481450,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 1e226c <__cxa_atexit@plt+0x1d62cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - qaddeq lr, ip, fp │ │ │ │ + tsteq fp, ip, lsr r0 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - tsteq fp, r8, lsr #32 │ │ │ │ - tsteq fp, ip, lsl r0 │ │ │ │ - tsteq fp, r4 │ │ │ │ - @ instruction: 0x011b9fd8 │ │ │ │ + tsteq fp, r8 │ │ │ │ + strdeq sp, [fp, -ip] │ │ │ │ + smlatteq fp, r4, pc, sp @ │ │ │ │ + @ instruction: 0x011b9fb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e229c <__cxa_atexit@plt+0x1d62fc> │ │ │ │ ldr r5, [pc, #28] @ 1e22ac <__cxa_atexit@plt+0x1d630c> │ │ │ │ @@ -481472,25 +481472,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r7, [pc, #12] @ 1e22b0 <__cxa_atexit@plt+0x1d6310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sp, [fp, -r0] │ │ │ │ + @ instruction: 0x010bdfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 1e22d4 <__cxa_atexit@plt+0x1d6334> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, r7, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - @ instruction: 0x010bdf9c │ │ │ │ - @ instruction: 0x010bdf98 │ │ │ │ + tsteq fp, ip, ror pc │ │ │ │ + tsteq fp, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2330 <__cxa_atexit@plt+0x1d6390> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481506,17 +481506,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, asr #29 │ │ │ │ - @ instruction: 0x011ba2b4 │ │ │ │ - tsteq fp, r8, lsr pc │ │ │ │ + tsteq fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x011ba294 │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e23b0 <__cxa_atexit@plt+0x1d6410> │ │ │ │ ldr r7, [pc, #128] @ 1e23e4 <__cxa_atexit@plt+0x1d6444> │ │ │ │ @@ -481549,20 +481549,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e23f4 <__cxa_atexit@plt+0x1d6454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ + tsteq fp, r8, ror #28 │ │ │ │ + smlatteq fp, r8, lr, sp │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0x010bde9c │ │ │ │ - @ instruction: 0x010bdeb4 │ │ │ │ - ldrdeq sp, [fp, -ip] │ │ │ │ + tsteq fp, ip, ror lr │ │ │ │ + @ instruction: 0x010bde94 │ │ │ │ + @ instruction: 0x010bdebc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -481575,17 +481575,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e2450 <__cxa_atexit@plt+0x1d64b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b9dbc │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ - tsteq fp, r4, lsr #28 │ │ │ │ + @ instruction: 0x011b9d9c │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ + tsteq fp, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e24e4 <__cxa_atexit@plt+0x1d6544> │ │ │ │ @@ -481628,24 +481628,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #44] @ 1e253c <__cxa_atexit@plt+0x1d659c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, asr sp │ │ │ │ - tsteq fp, r4, ror #26 │ │ │ │ - smlatteq fp, r4, sp, sp │ │ │ │ + tsteq fp, ip, lsr sp │ │ │ │ + tsteq fp, r4, asr #26 │ │ │ │ + smlabteq fp, r4, sp, sp │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - smlatteq fp, ip, sp, sp │ │ │ │ - @ instruction: 0x010bdd9c │ │ │ │ - tsteq fp, ip, asr sp │ │ │ │ - tsteq fp, r4, ror sp │ │ │ │ - @ instruction: 0x010bddb4 │ │ │ │ - tsteq fp, ip, lsr #26 │ │ │ │ + smlabteq fp, ip, sp, sp │ │ │ │ + tsteq fp, ip, ror sp │ │ │ │ + tsteq fp, ip, lsr sp │ │ │ │ + tsteq fp, r4, asr sp │ │ │ │ + @ instruction: 0x010bdd94 │ │ │ │ + tsteq fp, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e259c <__cxa_atexit@plt+0x1d65fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481661,17 +481661,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, asr ip │ │ │ │ - tsteq fp, r8, asr #32 │ │ │ │ - tsteq fp, r8, lsl sp │ │ │ │ + tsteq fp, r8, lsr ip │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ + strdeq sp, [fp, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2600 <__cxa_atexit@plt+0x1d6660> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481686,16 +481686,16 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b c1a37c <__cxa_atexit@plt+0xc0e3dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [fp, -r8] │ │ │ │ - tsteq fp, r8, ror #23 │ │ │ │ + @ instruction: 0x010bdcb8 │ │ │ │ + tsteq fp, r8, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e2690 <__cxa_atexit@plt+0x1d66f0> │ │ │ │ ldr lr, [pc, #108] @ 1e2698 <__cxa_atexit@plt+0x1d66f8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -481723,15 +481723,15 @@ │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq fp, r0, lsr #23 │ │ │ │ + tsteq fp, r0, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e26cc <__cxa_atexit@plt+0x1d672c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -481765,15 +481765,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq fp, r0, lsr ip │ │ │ │ + tsteq fp, r0, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -481827,33 +481827,33 @@ │ │ │ │ ldr r8, [pc, #40] @ 1e2850 <__cxa_atexit@plt+0x1d68b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq fp, ip, ror #22 │ │ │ │ - tsteq fp, r0, asr sl │ │ │ │ - smlatteq fp, r8, sl, sp │ │ │ │ + tsteq fp, ip, asr #22 │ │ │ │ + tsteq fp, r0, lsr sl │ │ │ │ + smlabteq fp, r8, sl, sp │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - tsteq fp, r4, asr #20 │ │ │ │ - smlabbeq fp, r0, sl, sp │ │ │ │ - smlatteq fp, r0, sl, sp │ │ │ │ - tsteq fp, ip, ror sl │ │ │ │ + tsteq fp, r4, lsr #20 │ │ │ │ + tsteq fp, r0, ror #20 │ │ │ │ + smlabteq fp, r0, sl, sp │ │ │ │ + tsteq fp, ip, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e2880 <__cxa_atexit@plt+0x1d68e0> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - tsteq fp, r4, ror #20 │ │ │ │ - smlatteq fp, ip, r9, sp │ │ │ │ + tsteq fp, r4, asr #20 │ │ │ │ + smlabteq fp, ip, r9, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e28dc <__cxa_atexit@plt+0x1d693c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481869,17 +481869,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b f7749c <__cxa_atexit@plt+0xf6b4fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl r9 │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ + @ instruction: 0x011b98f8 │ │ │ │ + tsteq fp, r8, ror #25 │ │ │ │ + smlatteq fp, r8, r9, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2940 <__cxa_atexit@plt+0x1d69a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481894,25 +481894,25 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [fp, -ip] │ │ │ │ - tsteq fp, r8, lsr #17 │ │ │ │ + @ instruction: 0x010bd9bc │ │ │ │ + tsteq fp, r8, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - @ instruction: 0x010bd990 │ │ │ │ + tsteq fp, r0, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e2a04 <__cxa_atexit@plt+0x1d6a64> │ │ │ │ @@ -481957,21 +481957,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #32] @ 1e2a54 <__cxa_atexit@plt+0x1d6ab4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq fp, ip, lsr r8 │ │ │ │ - tsteq fp, ip, lsr r9 │ │ │ │ + tsteq fp, ip, lsl r8 │ │ │ │ + tsteq fp, ip, lsl r9 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ - ldrdeq sp, [fp, -r8] │ │ │ │ - tsteq fp, r0, lsl #18 │ │ │ │ - tsteq fp, r4, lsl r8 │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ + @ instruction: 0x010bd8b8 │ │ │ │ + smlatteq fp, r0, r8, sp │ │ │ │ + strdeq sp, [fp, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2ab4 <__cxa_atexit@plt+0x1d6b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481987,17 +481987,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b f7749c <__cxa_atexit@plt+0xf6b4fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, asr #14 │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ - tsteq fp, r8, asr r8 │ │ │ │ + tsteq fp, r0, lsr #14 │ │ │ │ + tsteq fp, r0, lsl fp │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2b18 <__cxa_atexit@plt+0x1d6b78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482012,16 +482012,16 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr #16 │ │ │ │ - @ instruction: 0x011b96d0 │ │ │ │ + tsteq fp, ip, lsl #16 │ │ │ │ + @ instruction: 0x011b96b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2b60 <__cxa_atexit@plt+0x1d6bc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -482030,15 +482030,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsl #13 │ │ │ │ + tsteq fp, ip, ror #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2ba8 <__cxa_atexit@plt+0x1d6c08> │ │ │ │ ldr r2, [pc, #36] @ 1e2bb0 <__cxa_atexit@plt+0x1d6c10> │ │ │ │ @@ -482072,15 +482072,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ + strdeq sp, [fp, -r8] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e2cb0 <__cxa_atexit@plt+0x1d6d10> │ │ │ │ @@ -482128,22 +482128,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #36] @ 1e2d04 <__cxa_atexit@plt+0x1d6d64> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq fp, ip, ror r9 │ │ │ │ - tsteq fp, r4, lsr #11 │ │ │ │ - @ instruction: 0x010bd6b8 │ │ │ │ + tsteq fp, ip, asr r9 │ │ │ │ + tsteq fp, r4, lsl #11 │ │ │ │ + @ instruction: 0x010bd698 │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ - smlabbeq fp, ip, r5, sp │ │ │ │ - tsteq fp, r4, asr r6 │ │ │ │ - tsteq fp, ip, ror r6 │ │ │ │ - tsteq fp, r4, ror #10 │ │ │ │ + tsteq fp, ip, ror #10 │ │ │ │ + tsteq fp, r4, lsr r6 │ │ │ │ + tsteq fp, ip, asr r6 │ │ │ │ + tsteq fp, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2d64 <__cxa_atexit@plt+0x1d6dc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482159,17 +482159,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b f7749c <__cxa_atexit@plt+0xf6b4fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b9490 │ │ │ │ - tsteq fp, r0, lsl #17 │ │ │ │ - ldrdeq sp, [fp, -r0] │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ + tsteq fp, r0, ror #16 │ │ │ │ + @ instruction: 0x010bd5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2dc8 <__cxa_atexit@plt+0x1d6e28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482184,17 +482184,17 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq fp, r4, r5, sp │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ - smlatbeq fp, r0, r5, sp │ │ │ │ + smlabbeq fp, r4, r5, sp │ │ │ │ + tsteq fp, r0, lsl #8 │ │ │ │ + smlabbeq fp, r0, r5, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2e2c <__cxa_atexit@plt+0x1d6e8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482209,16 +482209,16 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b c1a37c <__cxa_atexit@plt+0xc0e3dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, ror #10 │ │ │ │ - @ instruction: 0x011b93bc │ │ │ │ + tsteq fp, r0, asr #10 │ │ │ │ + @ instruction: 0x011b939c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e2ebc <__cxa_atexit@plt+0x1d6f1c> │ │ │ │ ldr lr, [pc, #108] @ 1e2ec4 <__cxa_atexit@plt+0x1d6f24> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -482246,15 +482246,15 @@ │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq fp, r4, ror r3 │ │ │ │ + tsteq fp, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e2ef8 <__cxa_atexit@plt+0x1d6f58> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -482288,15 +482288,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq fp, r4, lsl #8 │ │ │ │ + tsteq fp, r4, ror #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -482350,32 +482350,32 @@ │ │ │ │ ldr r8, [pc, #40] @ 1e307c <__cxa_atexit@plt+0x1d70dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq fp, r0, asr #6 │ │ │ │ - tsteq fp, r4, lsr #4 │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ + tsteq fp, r4, lsl #4 │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ @ instruction: 0xffffee84 │ │ │ │ - tsteq fp, r8, lsl r2 │ │ │ │ - tsteq fp, r8, lsl #6 │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ - tsteq fp, r4, lsl #6 │ │ │ │ + strdeq sp, [fp, -r8] │ │ │ │ + smlatteq fp, r8, r2, sp │ │ │ │ + tsteq fp, r8, asr #6 │ │ │ │ + smlatteq fp, r4, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e30ac <__cxa_atexit@plt+0x1d710c> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - smlatteq fp, ip, r2, sp │ │ │ │ + smlabteq fp, ip, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e30f0 <__cxa_atexit@plt+0x1d7150> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -482386,16 +482386,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl #2 │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ + tsteq fp, r8, ror #1 │ │ │ │ + ldrsheq r9, [fp, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -482413,16 +482413,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1e3168 <__cxa_atexit@plt+0x1d71c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq fp, r0, lsr r1 │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ + tsteq fp, r0, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -482459,17 +482459,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e321c <__cxa_atexit@plt+0x1d727c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ - qaddeq sp, r0, fp │ │ │ │ - smlabteq fp, r0, r1, sp │ │ │ │ - tsteq fp, ip, asr #32 │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ + smlatbeq fp, r0, r1, sp │ │ │ │ + tsteq fp, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e327c <__cxa_atexit@plt+0x1d72dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482485,16 +482485,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror pc │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ + tsteq fp, r8, asr pc │ │ │ │ + tsteq fp, r8, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e32c4 <__cxa_atexit@plt+0x1d7324> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -482503,15 +482503,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #30 │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e330c <__cxa_atexit@plt+0x1d736c> │ │ │ │ ldr r2, [pc, #36] @ 1e3314 <__cxa_atexit@plt+0x1d7374> │ │ │ │ @@ -482545,15 +482545,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq fp, r8, asr #32 │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e3414 <__cxa_atexit@plt+0x1d7474> │ │ │ │ @@ -482601,51 +482601,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #36] @ 1e3468 <__cxa_atexit@plt+0x1d74c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq fp, r8, lsl r2 │ │ │ │ - tsteq fp, r0, asr #28 │ │ │ │ - smlatteq fp, r8, pc, ip @ │ │ │ │ + @ instruction: 0x011b91f8 │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ + smlabteq fp, r8, pc, ip @ │ │ │ │ @ instruction: 0xffffea90 │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ - smlabbeq fp, r4, pc, ip @ │ │ │ │ - smlatbeq fp, ip, pc, ip @ │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ + tsteq fp, r4, ror #30 │ │ │ │ + smlabbeq fp, ip, pc, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e34a0 <__cxa_atexit@plt+0x1d7500> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e34a8 <__cxa_atexit@plt+0x1d7508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba3fec <__cxa_atexit@plt+0xb9804c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, asr #26 │ │ │ │ + tsteq fp, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e34dc <__cxa_atexit@plt+0x1d753c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e34e4 <__cxa_atexit@plt+0x1d7544> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ba406c <__cxa_atexit@plt+0xb980cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ + @ instruction: 0x011b8cf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e351c <__cxa_atexit@plt+0x1d757c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -482653,15 +482653,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b8cd0 │ │ │ │ + @ instruction: 0x011b8cb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1e35a0 <__cxa_atexit@plt+0x1d7600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -482692,16 +482692,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ - tsteq fp, r0, lsl #25 │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3608 <__cxa_atexit@plt+0x1d7668> │ │ │ │ ldr r2, [pc, #40] @ 1e3610 <__cxa_atexit@plt+0x1d7670> │ │ │ │ @@ -482737,15 +482737,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e3748 <__cxa_atexit@plt+0x1d77a8> │ │ │ │ @@ -482808,21 +482808,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ - @ instruction: 0x010bccb4 │ │ │ │ + tsteq fp, r8, ror #29 │ │ │ │ + tsteq fp, r0, lsl fp │ │ │ │ + @ instruction: 0x010bcc94 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ - strdeq ip, [fp, -r4] │ │ │ │ - tsteq fp, r0, asr ip │ │ │ │ - smlabbeq fp, r0, ip, ip │ │ │ │ + ldrdeq ip, [fp, -r4] │ │ │ │ + tsteq fp, r0, lsr ip │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e37f8 <__cxa_atexit@plt+0x1d7858> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1e3800 <__cxa_atexit@plt+0x1d7860> │ │ │ │ @@ -482836,17 +482836,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsl sl │ │ │ │ - @ instruction: 0x011b8dfc │ │ │ │ - tsteq fp, r4, lsl #20 │ │ │ │ + @ instruction: 0x011b89f0 │ │ │ │ + @ instruction: 0x011b8ddc │ │ │ │ + tsteq fp, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3858 <__cxa_atexit@plt+0x1d78b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -482860,16 +482860,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b e0dfe4 <__cxa_atexit@plt+0xe02044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #19 │ │ │ │ - tsteq fp, r4, asr #19 │ │ │ │ + tsteq fp, r8, lsl #19 │ │ │ │ + tsteq fp, r4, lsr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e38a4 <__cxa_atexit@plt+0x1d7904> │ │ │ │ ldr r2, [pc, #36] @ 1e38ac <__cxa_atexit@plt+0x1d790c> │ │ │ │ @@ -482903,15 +482903,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x010bcab0 │ │ │ │ + @ instruction: 0x010bca90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -482968,21 +482968,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1e3a24 <__cxa_atexit@plt+0x1d7a84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq fp, r4, ror ip │ │ │ │ - @ instruction: 0x011b889c │ │ │ │ - tsteq fp, r4, lsr sl │ │ │ │ + tsteq fp, r4, asr ip │ │ │ │ + tsteq fp, ip, ror r8 │ │ │ │ + tsteq fp, r4, lsl sl │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ - smlabteq fp, ip, r9, ip │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ + smlatbeq fp, ip, r9, ip │ │ │ │ + smlatteq fp, r8, r9, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3a78 <__cxa_atexit@plt+0x1d7ad8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1e3a80 <__cxa_atexit@plt+0x1d7ae0> │ │ │ │ @@ -482996,17 +482996,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b8790 │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ - tsteq fp, r4, lsl #15 │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ + tsteq fp, r0, ror #22 │ │ │ │ + tsteq fp, r4, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3ad8 <__cxa_atexit@plt+0x1d7b38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -483020,16 +483020,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b e0e0c4 <__cxa_atexit@plt+0xe02124> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #14 │ │ │ │ - tsteq fp, r4, asr #14 │ │ │ │ + tsteq fp, r8, lsl #14 │ │ │ │ + tsteq fp, r4, lsr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3b24 <__cxa_atexit@plt+0x1d7b84> │ │ │ │ ldr r2, [pc, #36] @ 1e3b2c <__cxa_atexit@plt+0x1d7b8c> │ │ │ │ @@ -483063,15 +483063,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ + tsteq fp, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -483128,22 +483128,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 1e3ca4 <__cxa_atexit@plt+0x1d7d04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x011b89f4 │ │ │ │ - tsteq fp, ip, lsl r6 │ │ │ │ - @ instruction: 0x010bc7b4 │ │ │ │ + @ instruction: 0x011b89d4 │ │ │ │ + @ instruction: 0x011b85fc │ │ │ │ + @ instruction: 0x010bc794 │ │ │ │ @ instruction: 0xffffe25c │ │ │ │ - strdeq ip, [fp, -r0] │ │ │ │ - tsteq fp, ip, asr #14 │ │ │ │ - @ instruction: 0x010bc790 │ │ │ │ - smlabteq fp, r4, r5, ip │ │ │ │ + ldrdeq ip, [fp, -r0] │ │ │ │ + tsteq fp, ip, lsr #14 │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ + smlatbeq fp, r4, r5, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e3d04 <__cxa_atexit@plt+0x1d7d64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483159,17 +483159,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b84f0 │ │ │ │ - tsteq fp, r0, ror #17 │ │ │ │ - tsteq fp, r0, lsl #14 │ │ │ │ + @ instruction: 0x011b84d0 │ │ │ │ + tsteq fp, r0, asr #17 │ │ │ │ + smlatteq fp, r0, r6, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e3d68 <__cxa_atexit@plt+0x1d7dc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483184,16 +483184,16 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b c1a37c <__cxa_atexit@plt+0xc0e3dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq fp, r0, r6, ip │ │ │ │ - tsteq fp, r0, lsl #9 │ │ │ │ + smlatbeq fp, r0, r6, ip │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3e1c <__cxa_atexit@plt+0x1d7e7c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ @@ -483237,19 +483237,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, asr #8 │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, r4, asr #8 │ │ │ │ - tsteq fp, r4, lsr r5 │ │ │ │ + tsteq fp, r4, lsr #8 │ │ │ │ + tsteq fp, r4, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e3e78 <__cxa_atexit@plt+0x1d7ed8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -483266,15 +483266,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, lsr #9 │ │ │ │ + tsteq fp, r0, lsl #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -483289,15 +483289,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1e3f18 <__cxa_atexit@plt+0x1d7f78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, asr #8 │ │ │ │ + tsteq fp, ip, lsr #8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ @@ -483424,34 +483424,34 @@ │ │ │ │ ldr r8, [pc, #44] @ 1e4148 <__cxa_atexit@plt+0x1d81a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq fp, r8, lsl #5 │ │ │ │ - tsteq fp, ip, asr #10 │ │ │ │ - tsteq fp, r4, ror r1 │ │ │ │ - tsteq fp, r4, asr #6 │ │ │ │ + tsteq fp, r8, ror #4 │ │ │ │ + tsteq fp, ip, lsr #10 │ │ │ │ + tsteq fp, r4, asr r1 │ │ │ │ + tsteq fp, r4, lsr #6 │ │ │ │ @ instruction: 0xffffddbc │ │ │ │ - tsteq fp, r0, asr r1 │ │ │ │ - ldrdeq ip, [fp, -ip] │ │ │ │ - tsteq fp, ip, lsr r3 │ │ │ │ - ldrdeq ip, [fp, -r4] │ │ │ │ + tsteq fp, r0, lsr r1 │ │ │ │ + @ instruction: 0x010bc2bc │ │ │ │ + tsteq fp, ip, lsl r3 │ │ │ │ + @ instruction: 0x010bc2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e4178 <__cxa_atexit@plt+0x1d81d8> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - @ instruction: 0x010bc2bc │ │ │ │ - strdeq ip, [fp, -r4] │ │ │ │ + @ instruction: 0x010bc29c │ │ │ │ + ldrdeq ip, [fp, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e41d4 <__cxa_atexit@plt+0x1d8234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483467,17 +483467,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ - smlabbeq fp, r4, r2, ip │ │ │ │ + tsteq fp, r0 │ │ │ │ + @ instruction: 0x011b83f0 │ │ │ │ + tsteq fp, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e4238 <__cxa_atexit@plt+0x1d8298> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483492,16 +483492,16 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b c1a37c <__cxa_atexit@plt+0xc0e3dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, asr #4 │ │ │ │ - @ instruction: 0x011b7fb0 │ │ │ │ + tsteq fp, r4, lsr #4 │ │ │ │ + @ instruction: 0x011b7f90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e42ec <__cxa_atexit@plt+0x1d834c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ @@ -483545,19 +483545,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r0, ror pc │ │ │ │ + tsteq fp, r0, asr pc │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, r4, ror pc │ │ │ │ - tsteq fp, r4, rrx │ │ │ │ + tsteq fp, r4, asr pc │ │ │ │ + tsteq fp, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e4348 <__cxa_atexit@plt+0x1d83a8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -483574,15 +483574,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011b7fd0 │ │ │ │ + @ instruction: 0x011b7fb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -483597,15 +483597,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1e43e8 <__cxa_atexit@plt+0x1d8448> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, ip, ror pc │ │ │ │ + tsteq fp, ip, asr pc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ @@ -483732,33 +483732,33 @@ │ │ │ │ ldr r8, [pc, #44] @ 1e4618 <__cxa_atexit@plt+0x1d8678> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011b7db8 │ │ │ │ - tsteq fp, ip, ror r0 │ │ │ │ - tsteq fp, r4, lsr #25 │ │ │ │ - smlabteq fp, r8, lr, fp │ │ │ │ + @ instruction: 0x011b7d98 │ │ │ │ + tsteq fp, ip, asr r0 │ │ │ │ + tsteq fp, r4, lsl #25 │ │ │ │ + smlatbeq fp, r8, lr, fp │ │ │ │ @ instruction: 0xffffd8ec │ │ │ │ - smlabbeq fp, r0, ip, fp │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ - smlabteq fp, r0, lr, fp │ │ │ │ - tsteq fp, r8, asr lr │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ + smlatbeq fp, r0, lr, fp │ │ │ │ + tsteq fp, r8, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e4648 <__cxa_atexit@plt+0x1d86a8> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - tsteq fp, r0, asr #28 │ │ │ │ + tsteq fp, r0, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4678 <__cxa_atexit@plt+0x1d86d8> │ │ │ │ ldr r5, [pc, #28] @ 1e4688 <__cxa_atexit@plt+0x1d86e8> │ │ │ │ @@ -483767,28 +483767,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ada12c <__cxa_atexit@plt+0xace18c> │ │ │ │ ldr r7, [pc, #12] @ 1e468c <__cxa_atexit@plt+0x1d86ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq fp, r0, lsr #28 │ │ │ │ + tsteq fp, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #24] @ 1e46bc <__cxa_atexit@plt+0x1d871c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ 1e46c0 <__cxa_atexit@plt+0x1d8720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, r7, #3 │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - smlabteq fp, r0, fp, fp │ │ │ │ - tsteq fp, r0, lsr #30 │ │ │ │ + smlatbeq fp, r0, fp, fp │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -483813,17 +483813,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 1e474c <__cxa_atexit@plt+0x1d87ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd78c │ │ │ │ - @ instruction: 0x011b7ed8 │ │ │ │ - tsteq fp, ip, lsr fp │ │ │ │ - @ instruction: 0x011b7e9c │ │ │ │ + @ instruction: 0x011b7eb8 │ │ │ │ + tsteq fp, ip, lsl fp │ │ │ │ + tsteq fp, ip, ror lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e477c <__cxa_atexit@plt+0x1d87dc> │ │ │ │ ldr r2, [pc, #28] @ 1e478c <__cxa_atexit@plt+0x1d87ec> │ │ │ │ @@ -483832,15 +483832,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ba472c <__cxa_atexit@plt+0xb9878c> │ │ │ │ ldr r7, [pc, #12] @ 1e4790 <__cxa_atexit@plt+0x1d87f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e47d4 <__cxa_atexit@plt+0x1d8834> │ │ │ │ ldr r7, [pc, #52] @ 1e47e8 <__cxa_atexit@plt+0x1d8848> │ │ │ │ @@ -483855,15 +483855,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e47ec <__cxa_atexit@plt+0x1d884c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd6c4 │ │ │ │ - smlabbeq fp, r8, sl, fp │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e481c <__cxa_atexit@plt+0x1d887c> │ │ │ │ ldr r2, [pc, #28] @ 1e482c <__cxa_atexit@plt+0x1d888c> │ │ │ │ @@ -483872,15 +483872,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ba472c <__cxa_atexit@plt+0xb9878c> │ │ │ │ ldr r7, [pc, #12] @ 1e4830 <__cxa_atexit@plt+0x1d8890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq fp, [fp, -r4] │ │ │ │ + @ instruction: 0x010bbcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -483904,17 +483904,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 1e48b8 <__cxa_atexit@plt+0x1d8918> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd61c │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ - ldrdeq fp, [fp, -r0] │ │ │ │ - tsteq fp, r0, lsr sp │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ + @ instruction: 0x010bb9b0 │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4924 <__cxa_atexit@plt+0x1d8984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -483940,17 +483940,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e4948 <__cxa_atexit@plt+0x1d89a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b78fc │ │ │ │ + @ instruction: 0x011b78dc │ │ │ │ @ instruction: 0xffffcdb8 │ │ │ │ - tsteq fp, r8, lsr #18 │ │ │ │ + tsteq fp, r8, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e49dc <__cxa_atexit@plt+0x1d8a3c> │ │ │ │ ldr r7, [pc, #152] @ 1e4a04 <__cxa_atexit@plt+0x1d8a64> │ │ │ │ @@ -483990,17 +483990,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq fp, r8, lsr fp │ │ │ │ + tsteq fp, r8, lsl fp │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq fp, r0, lsr ip │ │ │ │ + tsteq fp, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4a6c <__cxa_atexit@plt+0x1d8acc> │ │ │ │ @@ -484019,15 +484019,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq fp, r8, lsl #23 │ │ │ │ + tsteq fp, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -484073,17 +484073,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1e4b5c <__cxa_atexit@plt+0x1d8bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ + @ instruction: 0x011b76f0 │ │ │ │ @ instruction: 0xffffcbbc │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ + strdeq fp, [fp, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4bec <__cxa_atexit@plt+0x1d8c4c> │ │ │ │ ldr r7, [pc, #148] @ 1e4c14 <__cxa_atexit@plt+0x1d8c74> │ │ │ │ @@ -484122,17 +484122,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, ip, lsr #18 │ │ │ │ + tsteq fp, ip, lsl #18 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq fp, ip, lsl sl │ │ │ │ + @ instruction: 0x011b79fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4c80 <__cxa_atexit@plt+0x1d8ce0> │ │ │ │ @@ -484152,15 +484152,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq fp, r8, ror r9 │ │ │ │ + tsteq fp, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1e4cac <__cxa_atexit@plt+0x1d8d0c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldrsbteq fp, [r6], #234 @ 0xea │ │ │ │ @@ -484296,17 +484296,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq fp, r4, asr r3 │ │ │ │ + tsteq fp, r4, lsr r3 │ │ │ │ ldrsbteq fp, [r6], #205 @ 0xcd │ │ │ │ - tsteq fp, r4, asr r6 │ │ │ │ + tsteq fp, r4, lsr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e4f5c <__cxa_atexit@plt+0x1d8fbc> │ │ │ │ @@ -484339,18 +484339,18 @@ │ │ │ │ b 1e4f6c <__cxa_atexit@plt+0x1d8fcc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq fp, r4, asr #5 │ │ │ │ - tsteq fp, r4, ror r4 │ │ │ │ - tsteq fp, r0, lsr #5 │ │ │ │ - smlatbeq fp, r0, r5, fp │ │ │ │ + tsteq fp, r4, lsr #5 │ │ │ │ + tsteq fp, r4, asr r4 │ │ │ │ + tsteq fp, r0, lsl #5 │ │ │ │ + smlabbeq fp, r0, r5, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484377,17 +484377,17 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ rscseq fp, r6, sp, lsr #23 │ │ │ │ - @ instruction: 0x011b73d8 │ │ │ │ - tsteq fp, r4, lsl #4 │ │ │ │ - tsteq fp, r0, lsl r5 │ │ │ │ + @ instruction: 0x011b73b8 │ │ │ │ + tsteq fp, r4, ror #3 │ │ │ │ + strdeq fp, [fp, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -484415,17 +484415,17 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ rscseq fp, r6, r5, lsl fp │ │ │ │ - tsteq fp, r0, asr #6 │ │ │ │ - tsteq fp, ip, ror #2 │ │ │ │ - tsteq fp, r4, ror r4 │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ + tsteq fp, ip, asr #2 │ │ │ │ + tsteq fp, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -484442,15 +484442,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ rscseq fp, r6, pc, asr #21 │ │ │ │ - tsteq fp, r4, lsl r4 │ │ │ │ + strdeq fp, [fp, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 1e51bc <__cxa_atexit@plt+0x1d921c> │ │ │ │ @@ -484494,20 +484494,20 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, ror r2 │ │ │ │ - tsteq fp, ip, lsl #1 │ │ │ │ + tsteq fp, r0, asr r2 │ │ │ │ + tsteq fp, ip, rrx │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ rscseq fp, r6, r9, ror #19 │ │ │ │ - tsteq fp, r4, lsl r2 │ │ │ │ - tsteq fp, r0, lsr r3 │ │ │ │ + @ instruction: 0x011b71f4 │ │ │ │ + tsteq fp, r0, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e5260 <__cxa_atexit@plt+0x1d92c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -484532,17 +484532,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq fp, r4, lsr #31 │ │ │ │ + tsteq fp, r4, lsl #31 │ │ │ │ rscseq fp, r6, fp, ror #18 │ │ │ │ - smlatbeq fp, r0, r2, fp │ │ │ │ + smlabbeq fp, r0, r2, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484565,17 +484565,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrsheq r7, [fp, -r8] │ │ │ │ - tsteq fp, ip, lsl #30 │ │ │ │ - tsteq fp, r8, lsr #4 │ │ │ │ + ldrsbeq r7, [fp, -r8] │ │ │ │ + tsteq fp, ip, ror #29 │ │ │ │ + tsteq fp, r8, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e536c <__cxa_atexit@plt+0x1d93cc> │ │ │ │ @@ -484595,26 +484595,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011b6e9c │ │ │ │ - @ instruction: 0x010bb1b8 │ │ │ │ + tsteq fp, ip, ror lr │ │ │ │ + @ instruction: 0x010bb198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 1e53a8 <__cxa_atexit@plt+0x1d9408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ - tsteq fp, r4, asr lr │ │ │ │ + tsteq fp, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e53e4 <__cxa_atexit@plt+0x1d9444> │ │ │ │ ldr r8, [pc, #36] @ 1e53ec <__cxa_atexit@plt+0x1d944c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -484624,15 +484624,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrhteq fp, [r6], #122 @ 0x7a │ │ │ │ - tsteq fp, r8, lsl #28 │ │ │ │ + tsteq fp, r8, ror #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e5430 <__cxa_atexit@plt+0x1d9490> │ │ │ │ @@ -484679,17 +484679,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ ldrshteq fp, [r6], #109 @ 0x6d │ │ │ │ - qaddeq fp, r8, fp │ │ │ │ + tsteq fp, r8, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5560 <__cxa_atexit@plt+0x1d95c0> │ │ │ │ @@ -484724,18 +484724,18 @@ │ │ │ │ b 1e5570 <__cxa_atexit@plt+0x1d95d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq fp, r8, asr #25 │ │ │ │ - tsteq fp, r4, ror lr │ │ │ │ - tsteq fp, r0, lsr #25 │ │ │ │ - @ instruction: 0x010baf9c │ │ │ │ + tsteq fp, r8, lsr #25 │ │ │ │ + tsteq fp, r4, asr lr │ │ │ │ + tsteq fp, r0, lsl #25 │ │ │ │ + tsteq fp, ip, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484762,17 +484762,17 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrhteq fp, [r6], #92 @ 0x5c │ │ │ │ - @ instruction: 0x011b6dd4 │ │ │ │ - tsteq fp, r0, lsl #24 │ │ │ │ - tsteq fp, ip, lsl #30 │ │ │ │ + @ instruction: 0x011b6db4 │ │ │ │ + tsteq fp, r0, ror #23 │ │ │ │ + smlatteq fp, ip, lr, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e56dc <__cxa_atexit@plt+0x1d973c> │ │ │ │ @@ -484825,21 +484825,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl #23 │ │ │ │ - tsteq fp, ip, asr #26 │ │ │ │ - tsteq fp, r8, ror #22 │ │ │ │ + tsteq fp, r4, ror #22 │ │ │ │ + tsteq fp, ip, lsr #26 │ │ │ │ + tsteq fp, r8, asr #22 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ ldrsbteq fp, [r6], #72 @ 0x48 │ │ │ │ - @ instruction: 0x011b6cf0 │ │ │ │ - strdeq sl, [fp, -ip] │ │ │ │ + @ instruction: 0x011b6cd0 │ │ │ │ + ldrdeq sl, [fp, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484862,16 +484862,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq fp, r4, asr ip │ │ │ │ - tsteq fp, r8, ror #20 │ │ │ │ + tsteq fp, r4, lsr ip │ │ │ │ + tsteq fp, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e5800 <__cxa_atexit@plt+0x1d9860> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -484886,17 +484886,17 @@ │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b e7e86c <__cxa_atexit@plt+0xe728cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ - @ instruction: 0x011b6a9c │ │ │ │ - tsteq fp, r8, lsl sl │ │ │ │ + tsteq fp, r8, ror #19 │ │ │ │ + tsteq fp, ip, ror sl │ │ │ │ + @ instruction: 0x011b69f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e584c <__cxa_atexit@plt+0x1d98ac> │ │ │ │ ldr r8, [pc, #36] @ 1e5854 <__cxa_atexit@plt+0x1d98b4> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -484906,15 +484906,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r6, r2, asr r3 │ │ │ │ - tsteq fp, r0, lsr #19 │ │ │ │ + tsteq fp, r0, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e5898 <__cxa_atexit@plt+0x1d98f8> │ │ │ │ @@ -484959,17 +484959,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x011b68f8 │ │ │ │ + @ instruction: 0x011b68d8 │ │ │ │ ldrhteq fp, [r6], #37 @ 0x25 │ │ │ │ - strdeq sl, [fp, -r8] │ │ │ │ + ldrdeq sl, [fp, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e59b8 <__cxa_atexit@plt+0x1d9a18> │ │ │ │ @@ -485002,18 +485002,18 @@ │ │ │ │ b 1e59c8 <__cxa_atexit@plt+0x1d9a28> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ - tsteq fp, r8, lsl sl │ │ │ │ - tsteq fp, r4, asr #16 │ │ │ │ - tsteq fp, r4, asr #22 │ │ │ │ + tsteq fp, r8, asr #16 │ │ │ │ + @ instruction: 0x011b69f8 │ │ │ │ + tsteq fp, r4, lsr #16 │ │ │ │ + tsteq fp, r4, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485041,16 +485041,16 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ rscseq fp, r6, pc, ror r1 │ │ │ │ - tsteq fp, ip, ror r9 │ │ │ │ - tsteq fp, r8, lsr #15 │ │ │ │ + tsteq fp, ip, asr r9 │ │ │ │ + tsteq fp, r8, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e5ae4 <__cxa_atexit@plt+0x1d9b44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -485077,17 +485077,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbteq fp, [r6], #6 │ │ │ │ - tsteq fp, r8, lsr #14 │ │ │ │ - @ instruction: 0x011b68f0 │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ + tsteq fp, r8, lsl #14 │ │ │ │ + @ instruction: 0x011b68d0 │ │ │ │ + @ instruction: 0x011b66f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e5b4c <__cxa_atexit@plt+0x1d9bac> │ │ │ │ @@ -485132,17 +485132,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq fp, r4, asr #12 │ │ │ │ + tsteq fp, r4, lsr #12 │ │ │ │ rscseq fp, r6, r1 │ │ │ │ - tsteq fp, r4, asr #18 │ │ │ │ + tsteq fp, r4, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5c6c <__cxa_atexit@plt+0x1d9ccc> │ │ │ │ @@ -485175,18 +485175,18 @@ │ │ │ │ b 1e5c7c <__cxa_atexit@plt+0x1d9cdc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011b65b4 │ │ │ │ - tsteq fp, r4, ror #14 │ │ │ │ - @ instruction: 0x011b6590 │ │ │ │ - @ instruction: 0x010ba894 │ │ │ │ + @ instruction: 0x011b6594 │ │ │ │ + tsteq fp, r4, asr #14 │ │ │ │ + tsteq fp, r0, ror r5 │ │ │ │ + tsteq fp, r4, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5d28 <__cxa_atexit@plt+0x1d9d88> │ │ │ │ @@ -485222,19 +485222,19 @@ │ │ │ │ b 1e5d38 <__cxa_atexit@plt+0x1d9d98> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq fp, r4, lsl #10 │ │ │ │ + tsteq fp, r4, ror #9 │ │ │ │ rscseq sl, r6, pc, lsr #29 │ │ │ │ - tsteq fp, ip, lsr #13 │ │ │ │ - @ instruction: 0x011b64d8 │ │ │ │ - ldrdeq sl, [fp, -r0] │ │ │ │ + tsteq fp, ip, lsl #13 │ │ │ │ + @ instruction: 0x011b64b8 │ │ │ │ + @ instruction: 0x010ba7b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485259,17 +485259,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq fp, r8, lsr #12 │ │ │ │ - tsteq fp, r8, lsr r4 │ │ │ │ - tsteq fp, r4, asr #14 │ │ │ │ + tsteq fp, r8, lsl #12 │ │ │ │ + tsteq fp, r8, lsl r4 │ │ │ │ + tsteq fp, r4, lsr #14 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e5f70 <__cxa_atexit@plt+0x1d9fd0> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -485398,16 +485398,16 @@ │ │ │ │ @ instruction: 0xfffff488 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlabteq fp, r8, r5, sl │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ + smlatbeq fp, r8, r5, sl │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -485441,15 +485441,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlabbeq fp, r4, r4, sl │ │ │ │ + tsteq fp, r4, ror #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -485487,15 +485487,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - smlabteq fp, r0, r3, sl │ │ │ │ + smlatbeq fp, r0, r3, sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485527,15 +485527,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffedfc │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq fp, r8, lsr #6 │ │ │ │ + tsteq fp, r8, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e6284 <__cxa_atexit@plt+0x1da2e4> │ │ │ │ ldr r3, [pc, #100] @ 1e6294 <__cxa_atexit@plt+0x1da2f4> │ │ │ │ @@ -485563,16 +485563,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e629c <__cxa_atexit@plt+0x1da2fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x010ba2bc │ │ │ │ - @ instruction: 0x010ba298 │ │ │ │ + @ instruction: 0x010ba29c │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1e62e4 <__cxa_atexit@plt+0x1da344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -485582,22 +485582,22 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq fp, r0, asr r2 │ │ │ │ + tsteq fp, r0, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ - tsteq fp, r0, lsr r2 │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e6358 <__cxa_atexit@plt+0x1da3b8> │ │ │ │ @@ -485614,23 +485614,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq sl, [fp, -r0] │ │ │ │ + @ instruction: 0x010ba1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ - smlatbeq fp, ip, r1, sl │ │ │ │ + smlabbeq fp, ip, r1, sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485643,16 +485643,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e63dc <__cxa_atexit@plt+0x1da43c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlabbeq fp, r8, r1, sl │ │ │ │ - tsteq fp, r4, asr r1 │ │ │ │ + tsteq fp, r8, ror #2 │ │ │ │ + tsteq fp, r4, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -485678,34 +485678,34 @@ │ │ │ │ ldr r7, [pc, #28] @ 1e6470 <__cxa_atexit@plt+0x1da4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq fp, ip, asr #27 │ │ │ │ tsteq fp, ip, lsr #27 │ │ │ │ - tsteq fp, r4, lsl #2 │ │ │ │ - smlabteq fp, r4, r0, sl │ │ │ │ + tsteq fp, ip, lsl #27 │ │ │ │ + smlatteq fp, r4, r0, sl │ │ │ │ + smlatbeq fp, r4, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1e64ac <__cxa_atexit@plt+0x1da50c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1e64b0 <__cxa_atexit@plt+0x1da510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ - tsteq fp, r4, ror #26 │ │ │ │ tsteq fp, r4, asr #26 │ │ │ │ - swpeq sl, r0, [fp] │ │ │ │ + tsteq fp, r4, lsr #26 │ │ │ │ + tsteq fp, r0, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -485721,16 +485721,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e6514 <__cxa_atexit@plt+0x1da574> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - qaddeq sl, r0, fp │ │ │ │ - tsteq fp, r4, lsr r0 │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ + tsteq fp, r4, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -485755,18 +485755,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1e65a4 <__cxa_atexit@plt+0x1da604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq fp, r0, lsl #25 │ │ │ │ - tsteq fp, r8, lsl #25 │ │ │ │ - smlabteq fp, ip, pc, r9 @ │ │ │ │ - @ instruction: 0x010b9f94 │ │ │ │ + tsteq fp, r0, ror #24 │ │ │ │ + tsteq fp, r8, ror #24 │ │ │ │ + smlatbeq fp, ip, pc, r9 @ │ │ │ │ + tsteq fp, r4, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1e621c <__cxa_atexit@plt+0x1da27c> │ │ │ │ @@ -485805,16 +485805,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x011b5e94 │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ + tsteq fp, r4, ror lr │ │ │ │ + strdeq r9, [fp, -r8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e66dc <__cxa_atexit@plt+0x1da73c> │ │ │ │ @@ -485846,16 +485846,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ - @ instruction: 0x010b9e90 │ │ │ │ - tsteq fp, ip, lsr #28 │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ + tsteq fp, ip, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e6770 <__cxa_atexit@plt+0x1da7d0> │ │ │ │ ldr r2, [pc, #76] @ 1e6778 <__cxa_atexit@plt+0x1da7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -485875,16 +485875,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq fp, r0, lsr #21 │ │ │ │ - @ instruction: 0x010b9db8 │ │ │ │ + tsteq fp, r0, lsl #21 │ │ │ │ + @ instruction: 0x010b9d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5df4 <__cxa_atexit@plt+0x1d9e54> │ │ │ │ @@ -485901,15 +485901,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, r6, asr #7 │ │ │ │ - tsteq fp, r4, lsl sl │ │ │ │ + @ instruction: 0x011b59f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e6824 <__cxa_atexit@plt+0x1da884> │ │ │ │ @@ -485954,17 +485954,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq fp, ip, ror #18 │ │ │ │ + tsteq fp, ip, asr #18 │ │ │ │ ldrsbteq sl, [r6], #32 │ │ │ │ - tsteq fp, ip, ror #24 │ │ │ │ + tsteq fp, ip, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6944 <__cxa_atexit@plt+0x1da9a4> │ │ │ │ @@ -485997,18 +485997,18 @@ │ │ │ │ b 1e6954 <__cxa_atexit@plt+0x1da9b4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011b58dc │ │ │ │ - tsteq fp, ip, lsl #21 │ │ │ │ - @ instruction: 0x011b58b8 │ │ │ │ - @ instruction: 0x010b9bb8 │ │ │ │ + @ instruction: 0x011b58bc │ │ │ │ + tsteq fp, ip, ror #20 │ │ │ │ + @ instruction: 0x011b5898 │ │ │ │ + @ instruction: 0x010b9b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486036,16 +486036,16 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ ldrhteq sl, [r6], #21 │ │ │ │ - @ instruction: 0x011b59f0 │ │ │ │ - tsteq fp, ip, lsl r8 │ │ │ │ + @ instruction: 0x011b59d0 │ │ │ │ + @ instruction: 0x011b57fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e6a70 <__cxa_atexit@plt+0x1daad0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -486072,17 +486072,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, sl, asr #2 │ │ │ │ - @ instruction: 0x011b579c │ │ │ │ - tsteq fp, r4, ror #18 │ │ │ │ - tsteq fp, r4, lsl #15 │ │ │ │ + tsteq fp, ip, ror r7 │ │ │ │ + tsteq fp, r4, asr #18 │ │ │ │ + tsteq fp, r4, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e6ad8 <__cxa_atexit@plt+0x1dab38> │ │ │ │ @@ -486127,17 +486127,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x011b56b8 │ │ │ │ + @ instruction: 0x011b5698 │ │ │ │ rscseq sl, r6, ip, lsl r0 │ │ │ │ - @ instruction: 0x010b99b8 │ │ │ │ + @ instruction: 0x010b9998 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6bf8 <__cxa_atexit@plt+0x1dac58> │ │ │ │ @@ -486170,18 +486170,18 @@ │ │ │ │ b 1e6c08 <__cxa_atexit@plt+0x1dac68> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq fp, r8, lsr #12 │ │ │ │ - @ instruction: 0x011b57d8 │ │ │ │ - tsteq fp, r4, lsl #12 │ │ │ │ - tsteq fp, r8, lsl #18 │ │ │ │ + tsteq fp, r8, lsl #12 │ │ │ │ + @ instruction: 0x011b57b8 │ │ │ │ + tsteq fp, r4, ror #11 │ │ │ │ + smlatteq fp, r8, r8, r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6cb4 <__cxa_atexit@plt+0x1dad14> │ │ │ │ @@ -486217,19 +486217,19 @@ │ │ │ │ b 1e6cc4 <__cxa_atexit@plt+0x1dad24> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq fp, r8, ror r5 │ │ │ │ + tsteq fp, r8, asr r5 │ │ │ │ rscseq r9, r6, r5, ror #29 │ │ │ │ - tsteq fp, r0, lsr #14 │ │ │ │ - tsteq fp, ip, asr #10 │ │ │ │ - tsteq fp, r4, asr #16 │ │ │ │ + tsteq fp, r0, lsl #14 │ │ │ │ + tsteq fp, ip, lsr #10 │ │ │ │ + tsteq fp, r4, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486254,16 +486254,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x011b569c │ │ │ │ - tsteq fp, ip, lsr #9 │ │ │ │ + tsteq fp, ip, ror r6 │ │ │ │ + tsteq fp, ip, lsl #9 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -486298,16 +486298,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - smlabbeq fp, r0, r7, r9 │ │ │ │ - tsteq fp, ip, asr #14 │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ + tsteq fp, ip, lsr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6e64 <__cxa_atexit@plt+0x1daec4> │ │ │ │ @@ -486323,16 +486323,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e6e7c <__cxa_atexit@plt+0x1daedc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ - smlatteq fp, ip, r6, r9 │ │ │ │ + strdeq r9, [fp, -r8] │ │ │ │ + smlabteq fp, ip, r6, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #184] @ 1e6f4c <__cxa_atexit@plt+0x1dafac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -486379,16 +486379,16 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq fp, r4, asr #12 │ │ │ │ - tsteq fp, ip, lsl #12 │ │ │ │ + tsteq fp, r4, lsr #12 │ │ │ │ + smlatteq fp, ip, r5, r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -486424,16 +486424,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - smlabbeq fp, r8, r5, r9 │ │ │ │ - tsteq fp, r4, asr r5 │ │ │ │ + tsteq fp, r8, ror #10 │ │ │ │ + tsteq fp, r4, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e70ac <__cxa_atexit@plt+0x1db10c> │ │ │ │ ldr r2, [pc, #168] @ 1e70e0 <__cxa_atexit@plt+0x1db140> │ │ │ │ @@ -486477,18 +486477,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010b94b8 │ │ │ │ + @ instruction: 0x010b9498 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ - tsteq fp, ip, ror r4 │ │ │ │ + tsteq fp, ip, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -486516,16 +486516,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - tsteq fp, ip, lsl r4 │ │ │ │ - smlatteq fp, r4, r3, r9 │ │ │ │ + strdeq r9, [fp, -ip] │ │ │ │ + smlabteq fp, r4, r3, r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486538,16 +486538,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e71d8 <__cxa_atexit@plt+0x1db238> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - smlabteq fp, r8, r3, r9 │ │ │ │ - smlabbeq fp, ip, r3, r9 │ │ │ │ + smlatbeq fp, r8, r3, r9 │ │ │ │ + tsteq fp, ip, ror #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7294 <__cxa_atexit@plt+0x1db2f4> │ │ │ │ ldr r7, [pc, #204] @ 1e72cc <__cxa_atexit@plt+0x1db32c> │ │ │ │ @@ -486600,21 +486600,21 @@ │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011b4fd0 │ │ │ │ - tsteq fp, r8, lsr #31 │ │ │ │ - smlabteq fp, r8, r2, r9 │ │ │ │ - strdeq r9, [fp, -r8] │ │ │ │ + @ instruction: 0x011b4fb0 │ │ │ │ + tsteq fp, r8, lsl #31 │ │ │ │ + smlatbeq fp, r8, r2, r9 │ │ │ │ + ldrdeq r9, [fp, -r8] │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - smlabbeq fp, r4, r2, r9 │ │ │ │ + tsteq fp, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #140] @ 1e738c <__cxa_atexit@plt+0x1db3ec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -486647,20 +486647,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, ror #29 │ │ │ │ - tsteq fp, r4, asr #29 │ │ │ │ + tsteq fp, ip, asr #29 │ │ │ │ + tsteq fp, r4, lsr #29 │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - tsteq fp, r8, lsl #4 │ │ │ │ - smlatteq fp, r0, r1, r9 │ │ │ │ + smlatteq fp, r8, r1, r9 │ │ │ │ + smlabteq fp, r0, r1, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -486676,23 +486676,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e7400 <__cxa_atexit@plt+0x1db460> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - smlatbeq fp, r0, r1, r9 │ │ │ │ - smlabbeq fp, r4, r1, r9 │ │ │ │ + smlabbeq fp, r0, r1, r9 │ │ │ │ + tsteq fp, r4, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1e71ec <__cxa_atexit@plt+0x1db24c> │ │ │ │ - tsteq fp, r8, asr r1 │ │ │ │ + tsteq fp, r8, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -486711,15 +486711,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e748c <__cxa_atexit@plt+0x1db4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - tsteq fp, r8, lsl #2 │ │ │ │ + smlatteq fp, r8, r0, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -486751,17 +486751,17 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq fp, ip, asr #31 │ │ │ │ - smlabbeq fp, ip, r0, r9 │ │ │ │ - tsteq fp, r4, ror r0 │ │ │ │ + tsteq fp, ip, lsr #31 │ │ │ │ + tsteq fp, ip, rrx │ │ │ │ + qaddeq r9, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e7588 <__cxa_atexit@plt+0x1db5e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486777,16 +486777,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d288 <__cxa_atexit@plt+0x9612e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r9, r6, r7, ror #11 │ │ │ │ - tsteq fp, r0, ror #24 │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ + tsteq fp, r0, asr #24 │ │ │ │ + strdeq r8, [fp, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e75f8 <__cxa_atexit@plt+0x1db658> │ │ │ │ ldr r3, [pc, #76] @ 1e7608 <__cxa_atexit@plt+0x1db668> │ │ │ │ @@ -486807,28 +486807,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r7, [pc, #16] @ 1e7610 <__cxa_atexit@plt+0x1db670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabteq fp, r8, pc, r8 @ │ │ │ │ - smlabteq fp, ip, pc, r8 @ │ │ │ │ - smlatbeq fp, r0, pc, r8 @ │ │ │ │ + smlatbeq fp, r8, pc, r8 @ │ │ │ │ + smlatbeq fp, ip, pc, r8 @ │ │ │ │ + smlabbeq fp, r0, pc, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ ldreq r7, [r7, #5] │ │ │ │ ldrne r7, [pc, #8] @ 1e763c <__cxa_atexit@plt+0x1db69c> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ - smlabbeq fp, r8, pc, r8 @ │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ + tsteq fp, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e7694 <__cxa_atexit@plt+0x1db6f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486844,16 +486844,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d288 <__cxa_atexit@plt+0x9612e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbteq r9, [r6], #66 @ 0x42 │ │ │ │ - tsteq fp, r4, asr fp │ │ │ │ - tsteq fp, r4, lsr #30 │ │ │ │ + tsteq fp, r4, lsr fp │ │ │ │ + tsteq fp, r4, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7714 <__cxa_atexit@plt+0x1db774> │ │ │ │ ldr r3, [pc, #92] @ 1e7724 <__cxa_atexit@plt+0x1db784> │ │ │ │ @@ -486878,18 +486878,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e7730 <__cxa_atexit@plt+0x1db790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlabteq fp, ip, lr, r8 │ │ │ │ - smlabteq fp, r4, lr, r8 │ │ │ │ - smlabteq fp, r8, lr, r8 │ │ │ │ - @ instruction: 0x010b8e98 │ │ │ │ + smlatbeq fp, ip, lr, r8 │ │ │ │ + smlatbeq fp, r4, lr, r8 │ │ │ │ + smlatbeq fp, r8, lr, r8 │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e7760 <__cxa_atexit@plt+0x1db7c0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -486898,17 +486898,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e7778 <__cxa_atexit@plt+0x1db7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 1e777c <__cxa_atexit@plt+0x1db7dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, ror #28 │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ + tsteq fp, ip, asr #28 │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e77d4 <__cxa_atexit@plt+0x1db834> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486924,16 +486924,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d288 <__cxa_atexit@plt+0x9612e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r9, r6, lr, lsl #7 │ │ │ │ - tsteq fp, r4, lsl sl │ │ │ │ - strdeq r8, [fp, -ip] │ │ │ │ + @ instruction: 0x011b49f4 │ │ │ │ + ldrdeq r8, [fp, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7854 <__cxa_atexit@plt+0x1db8b4> │ │ │ │ ldr r3, [pc, #92] @ 1e7864 <__cxa_atexit@plt+0x1db8c4> │ │ │ │ @@ -486958,18 +486958,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e7870 <__cxa_atexit@plt+0x1db8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatbeq fp, r4, sp, r8 │ │ │ │ - @ instruction: 0x010b8d9c │ │ │ │ - smlatbeq fp, r0, sp, r8 │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ + smlabbeq fp, r4, sp, r8 │ │ │ │ + tsteq fp, ip, ror sp │ │ │ │ + smlabbeq fp, r0, sp, r8 │ │ │ │ + tsteq fp, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1e78a0 <__cxa_atexit@plt+0x1db900> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -486978,16 +486978,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e78b8 <__cxa_atexit@plt+0x1db918> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 1e78bc <__cxa_atexit@plt+0x1db91c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, asr #26 │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ + tsteq fp, r4, lsr #26 │ │ │ │ + tsteq fp, r8, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7930 <__cxa_atexit@plt+0x1db990> │ │ │ │ ldr r3, [pc, #96] @ 1e7940 <__cxa_atexit@plt+0x1db9a0> │ │ │ │ @@ -487013,15 +487013,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e7944 <__cxa_atexit@plt+0x1db9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabteq fp, ip, ip, r8 │ │ │ │ + smlatbeq fp, ip, ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r2 │ │ │ │ movne r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -487051,15 +487051,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e79dc <__cxa_atexit@plt+0x1dba3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -487083,15 +487083,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e7a5c <__cxa_atexit@plt+0x1dbabc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x010b8bbc │ │ │ │ + @ instruction: 0x010b8b9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -487124,32 +487124,32 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e7b08 <__cxa_atexit@plt+0x1dbb68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq fp, ip, lsr r7 │ │ │ │ - tsteq fp, r4, asr r7 │ │ │ │ - tsteq fp, ip, lsl fp │ │ │ │ + tsteq fp, ip, lsl r7 │ │ │ │ + tsteq fp, r4, lsr r7 │ │ │ │ + strdeq r8, [fp, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e7b40 <__cxa_atexit@plt+0x1dbba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e7b44 <__cxa_atexit@plt+0x1dbba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl #14 │ │ │ │ - @ instruction: 0x011b46f8 │ │ │ │ + tsteq fp, r4, ror #13 │ │ │ │ + @ instruction: 0x011b46d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e7b8c <__cxa_atexit@plt+0x1dbbec> │ │ │ │ @@ -487165,15 +487165,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e7ba4 <__cxa_atexit@plt+0x1dbc04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq fp, r0, sl, r8 │ │ │ │ + tsteq fp, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r3, #3 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -487224,17 +487224,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq fp, r0, ror #13 │ │ │ │ + tsteq fp, r0, asr #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq fp, ip, lsr #14 │ │ │ │ + tsteq fp, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e7cc4 <__cxa_atexit@plt+0x1dbd24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -487242,15 +487242,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e7cd8 <__cxa_atexit@plt+0x1dbd38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsl #13 │ │ │ │ + tsteq fp, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e7d0c <__cxa_atexit@plt+0x1dbd6c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e7d1c <__cxa_atexit@plt+0x1dbd7c> │ │ │ │ @@ -487264,30 +487264,30 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e7d30 <__cxa_atexit@plt+0x1dbd90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + tsteq fp, r4, lsl r6 │ │ │ │ tsteq fp, r4, lsr r6 │ │ │ │ - tsteq fp, r4, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1e7d58 <__cxa_atexit@plt+0x1dbdb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e7d6c <__cxa_atexit@plt+0x1dbdcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b45f4 │ │ │ │ + @ instruction: 0x011b45d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7db4 <__cxa_atexit@plt+0x1dbe14> │ │ │ │ ldr r7, [pc, #52] @ 1e7dc4 <__cxa_atexit@plt+0x1dbe24> │ │ │ │ @@ -487302,15 +487302,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e7dc8 <__cxa_atexit@plt+0x1dbe28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, ip, asr r8 │ │ │ │ + tsteq fp, ip, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e7e1c <__cxa_atexit@plt+0x1dbe7c> │ │ │ │ @@ -487373,17 +487373,17 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0x011b44b0 │ │ │ │ + @ instruction: 0x011b4490 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x011b44fc │ │ │ │ + @ instruction: 0x011b44dc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e7f1c <__cxa_atexit@plt+0x1dbf7c> │ │ │ │ @@ -487392,15 +487392,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e7f30 <__cxa_atexit@plt+0x1dbf90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsr r4 │ │ │ │ + tsteq fp, r4, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e7f64 <__cxa_atexit@plt+0x1dbfc4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e7f84 <__cxa_atexit@plt+0x1dbfe4> │ │ │ │ @@ -487418,17 +487418,17 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e7f98 <__cxa_atexit@plt+0x1dbff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, asr #7 │ │ │ │ + tsteq fp, ip, lsr #7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011b43fc │ │ │ │ + @ instruction: 0x011b43dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e7fd8 <__cxa_atexit@plt+0x1dc038> │ │ │ │ ldr r3, [pc, #32] @ 1e7fe0 <__cxa_atexit@plt+0x1dc040> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -487437,27 +487437,27 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, ip, asr #12 │ │ │ │ + tsteq fp, ip, lsr #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1e8010 <__cxa_atexit@plt+0x1dc070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #16] @ 1e8014 <__cxa_atexit@plt+0x1dc074> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq fp, r0, lsl r6 │ │ │ │ + strdeq r8, [fp, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e805c <__cxa_atexit@plt+0x1dc0bc> │ │ │ │ @@ -487473,29 +487473,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e8074 <__cxa_atexit@plt+0x1dc0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x010b85b8 │ │ │ │ + @ instruction: 0x010b8598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1e8098 <__cxa_atexit@plt+0x1dc0f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1e80ac <__cxa_atexit@plt+0x1dc10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b42b4 │ │ │ │ + @ instruction: 0x011b4294 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e80f4 <__cxa_atexit@plt+0x1dc154> │ │ │ │ ldr r7, [pc, #52] @ 1e8104 <__cxa_atexit@plt+0x1dc164> │ │ │ │ @@ -487510,15 +487510,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e8108 <__cxa_atexit@plt+0x1dc168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -487552,16 +487552,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e81b0 <__cxa_atexit@plt+0x1dc210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x011b41bc │ │ │ │ - tsteq fp, r8, asr #3 │ │ │ │ + @ instruction: 0x011b419c │ │ │ │ + tsteq fp, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8218 <__cxa_atexit@plt+0x1dc278> │ │ │ │ ldr r3, [pc, #112] @ 1e8248 <__cxa_atexit@plt+0x1dc2a8> │ │ │ │ @@ -487592,16 +487592,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e8250 <__cxa_atexit@plt+0x1dc2b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - ldrdeq r8, [fp, -r8] │ │ │ │ - tsteq fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x010b83b8 │ │ │ │ + tsteq fp, r8, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8288 <__cxa_atexit@plt+0x1dc2e8> │ │ │ │ ldr r3, [pc, #36] @ 1e8298 <__cxa_atexit@plt+0x1dc2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -487624,16 +487624,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ + tsteq fp, r8, lsl #1 │ │ │ │ + tsteq fp, r8, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8334 <__cxa_atexit@plt+0x1dc394> │ │ │ │ ldr r7, [pc, #96] @ 1e8358 <__cxa_atexit@plt+0x1dc3b8> │ │ │ │ @@ -487660,31 +487660,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e8360 <__cxa_atexit@plt+0x1dc3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - smlabteq fp, ip, r2, r8 │ │ │ │ - smlatteq fp, r4, r2, r8 │ │ │ │ + smlatbeq fp, ip, r2, r8 │ │ │ │ + smlabteq fp, r4, r2, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e839c <__cxa_atexit@plt+0x1dc3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e83a0 <__cxa_atexit@plt+0x1dc400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #29 │ │ │ │ - @ instruction: 0x011b3e9c │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ + tsteq fp, ip, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e83f0 <__cxa_atexit@plt+0x1dc450> │ │ │ │ ldr r3, [pc, #60] @ 1e8400 <__cxa_atexit@plt+0x1dc460> │ │ │ │ @@ -487701,16 +487701,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e8404 <__cxa_atexit@plt+0x1dc464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - tsteq fp, r0, lsl r2 │ │ │ │ - tsteq fp, r4, lsr r2 │ │ │ │ + strdeq r8, [fp, -r0] │ │ │ │ + tsteq fp, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8448 <__cxa_atexit@plt+0x1dc4a8> │ │ │ │ ldr r2, [pc, #40] @ 1e8450 <__cxa_atexit@plt+0x1dc4b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -487721,16 +487721,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 2a57f4 <__cxa_atexit@plt+0x299854> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq fp, r8, lsr #27 │ │ │ │ - ldrdeq r8, [fp, -r8] │ │ │ │ + tsteq fp, r8, lsl #27 │ │ │ │ + @ instruction: 0x010b81b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 29e044 <__cxa_atexit@plt+0x2920a4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -487742,16 +487742,16 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e84a8 <__cxa_atexit@plt+0x1dc508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ - @ instruction: 0x010b819c │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ + tsteq fp, ip, ror r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e84f8 <__cxa_atexit@plt+0x1dc558> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -487766,16 +487766,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 1e8508 <__cxa_atexit@plt+0x1dc568> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, ror #2 │ │ │ │ - tsteq fp, r0, lsl lr │ │ │ │ + tsteq fp, r4, asr #2 │ │ │ │ + @ instruction: 0x011b3df0 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e85cc <__cxa_atexit@plt+0x1dc62c> │ │ │ │ @@ -487825,23 +487825,23 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ - qaddeq r8, r4, fp │ │ │ │ + tsteq fp, r8, lsr #26 │ │ │ │ + tsteq fp, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e8510 <__cxa_atexit@plt+0x1dc570> │ │ │ │ - tsteq fp, ip │ │ │ │ + smlatteq fp, ip, pc, r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8658 <__cxa_atexit@plt+0x1dc6b8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -487858,16 +487858,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011b3c9c │ │ │ │ - smlatbeq fp, r4, pc, r7 @ │ │ │ │ + tsteq fp, ip, ror ip │ │ │ │ + smlabbeq fp, r4, pc, r7 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e86ac <__cxa_atexit@plt+0x1dc70c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e86bc <__cxa_atexit@plt+0x1dc71c> │ │ │ │ @@ -487892,61 +487892,61 @@ │ │ │ │ b 2a57f4 <__cxa_atexit@plt+0x299854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq fp, r0, lsr #30 │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e8720 <__cxa_atexit@plt+0x1dc780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 2a57f4 <__cxa_atexit@plt+0x299854> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r7, [fp, -ip] │ │ │ │ + ldrdeq r7, [fp, -ip] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e8744 <__cxa_atexit@plt+0x1dc7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 2a57f4 <__cxa_atexit@plt+0x299854> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r7, [fp, -r8] │ │ │ │ + @ instruction: 0x010b7eb8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e8768 <__cxa_atexit@plt+0x1dc7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 2a57f4 <__cxa_atexit@plt+0x299854> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010b7eb4 │ │ │ │ + @ instruction: 0x010b7e94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e878c <__cxa_atexit@plt+0x1dc7ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 29e044 <__cxa_atexit@plt+0x2920a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010b7e90 │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e87b4 <__cxa_atexit@plt+0x1dc814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ + tsteq fp, r8, asr #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e8834 <__cxa_atexit@plt+0x1dc894> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -488010,18 +488010,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq fp, r4, ror #20 │ │ │ │ + tsteq fp, r4, asr #20 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq fp, ip, lsr #22 │ │ │ │ - tsteq fp, r8, asr #27 │ │ │ │ + tsteq fp, ip, lsl #22 │ │ │ │ + tsteq fp, r8, lsr #27 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488047,18 +488047,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1e8974 <__cxa_atexit@plt+0x1dc9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - tsteq fp, ip, lsl #20 │ │ │ │ - tsteq fp, r8, lsr #25 │ │ │ │ + tsteq fp, ip, ror #19 │ │ │ │ + tsteq fp, r8, lsl #25 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlatbeq fp, r8, ip, r7 │ │ │ │ + smlabbeq fp, r8, ip, r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e89bc <__cxa_atexit@plt+0x1dca1c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -488075,16 +488075,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ - tsteq fp, r8, ror ip │ │ │ │ + tsteq fp, r8, lsl r9 │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e8a28 <__cxa_atexit@plt+0x1dca88> │ │ │ │ ldr r7, [pc, #52] @ 1e8a38 <__cxa_atexit@plt+0x1dca98> │ │ │ │ @@ -488099,16 +488099,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e8a3c <__cxa_atexit@plt+0x1dca9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq fp, ip, lsr ip │ │ │ │ tsteq fp, ip, lsl ip │ │ │ │ + strdeq r7, [fp, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #132] @ 1e8ae0 <__cxa_atexit@plt+0x1dcb40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -488141,17 +488141,17 @@ │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r7, [pc, #16] @ 1e8ae4 <__cxa_atexit@plt+0x1dcb44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x010b7b90 │ │ │ │ - tsteq fp, r4, asr #16 │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ + tsteq fp, r4, lsr #16 │ │ │ │ + tsteq fp, r0, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -488170,16 +488170,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 1e8b58 <__cxa_atexit@plt+0x1dcbb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl fp │ │ │ │ - tsteq fp, r0, asr #15 │ │ │ │ + strdeq r7, [fp, -r4] │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1e8b9c <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -488224,16 +488224,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e8c30 <__cxa_atexit@plt+0x1dcc90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq fp, r4, asr sl │ │ │ │ - @ instruction: 0x011b35d4 │ │ │ │ + tsteq fp, r4, lsr sl │ │ │ │ + @ instruction: 0x011b35b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8c74 <__cxa_atexit@plt+0x1dccd4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -488249,15 +488249,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq fp, ip, asr r5 │ │ │ │ + tsteq fp, ip, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -488303,34 +488303,34 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0x011b3498 │ │ │ │ + tsteq fp, r8, ror r4 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0x011b34f0 │ │ │ │ - @ instruction: 0x011b38d4 │ │ │ │ + @ instruction: 0x011b34d0 │ │ │ │ + @ instruction: 0x011b38b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8db0 <__cxa_atexit@plt+0x1dce10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e8db8 <__cxa_atexit@plt+0x1dce18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e8b9c <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr r4 │ │ │ │ + tsteq fp, ip, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8e00 <__cxa_atexit@plt+0x1dce60> │ │ │ │ @@ -488346,15 +488346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e8e18 <__cxa_atexit@plt+0x1dce78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8ea0 <__cxa_atexit@plt+0x1dcf00> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -488400,35 +488400,35 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e8ee4 <__cxa_atexit@plt+0x1dcf44> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, lsr #6 │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ + tsteq fp, r4, lsl #6 │ │ │ │ + tsteq fp, r0, lsl #6 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq fp, ip, ror r3 │ │ │ │ - tsteq fp, ip, ror #6 │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ + tsteq fp, ip, asr r3 │ │ │ │ + tsteq fp, ip, asr #6 │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8f38 <__cxa_atexit@plt+0x1dcf98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e8f40 <__cxa_atexit@plt+0x1dcfa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e8b9c <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b32b4 │ │ │ │ + @ instruction: 0x011b3294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8f88 <__cxa_atexit@plt+0x1dcfe8> │ │ │ │ @@ -488444,15 +488444,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e8fa0 <__cxa_atexit@plt+0x1dd000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq fp, ip, r6, r7 │ │ │ │ + smlabteq fp, ip, r6, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e9034 <__cxa_atexit@plt+0x1dd094> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -488504,37 +488504,37 @@ │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e9084 <__cxa_atexit@plt+0x1dd0e4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlabteq fp, r8, r5, r7 │ │ │ │ - tsteq fp, r8, lsl #3 │ │ │ │ - tsteq fp, r4, lsl #3 │ │ │ │ + smlatbeq fp, r8, r5, r7 │ │ │ │ + tsteq fp, r8, ror #2 │ │ │ │ + tsteq fp, r4, ror #2 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ - @ instruction: 0x011b31f0 │ │ │ │ - tsteq fp, r0, ror #3 │ │ │ │ - tsteq fp, r4, asr #11 │ │ │ │ + tsteq fp, r0, lsl r6 │ │ │ │ + @ instruction: 0x011b31d0 │ │ │ │ + tsteq fp, r0, asr #3 │ │ │ │ + tsteq fp, r4, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e90e0 <__cxa_atexit@plt+0x1dd140> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e90e8 <__cxa_atexit@plt+0x1dd148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e8b9c <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsl #2 │ │ │ │ + tsteq fp, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e9130 <__cxa_atexit@plt+0x1dd190> │ │ │ │ @@ -488550,15 +488550,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e9148 <__cxa_atexit@plt+0x1dd1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r8, asr #10 │ │ │ │ + tsteq fp, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e91e4 <__cxa_atexit@plt+0x1dd244> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -488614,69 +488614,69 @@ │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e923c <__cxa_atexit@plt+0x1dd29c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, lsl r4 │ │ │ │ + strdeq r7, [fp, -r8] │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011b2fd0 │ │ │ │ - tsteq fp, ip, asr #31 │ │ │ │ + @ instruction: 0x011b2fb0 │ │ │ │ + tsteq fp, ip, lsr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq fp, r4, asr #32 │ │ │ │ - tsteq fp, r4, lsr r0 │ │ │ │ - tsteq fp, r0, ror #8 │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ + tsteq fp, r4, lsr #32 │ │ │ │ + tsteq fp, r4, lsl r0 │ │ │ │ + tsteq fp, r0, asr #8 │ │ │ │ + @ instruction: 0x011b33f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e92a4 <__cxa_atexit@plt+0x1dd304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e92a8 <__cxa_atexit@plt+0x1dd308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b2f9c │ │ │ │ - @ instruction: 0x011b2f98 │ │ │ │ + tsteq fp, ip, ror pc │ │ │ │ + tsteq fp, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e92e0 <__cxa_atexit@plt+0x1dd340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e92e4 <__cxa_atexit@plt+0x1dd344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, ror #30 │ │ │ │ - tsteq fp, ip, asr pc │ │ │ │ + tsteq fp, r0, asr #30 │ │ │ │ + tsteq fp, ip, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9318 <__cxa_atexit@plt+0x1dd378> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e9320 <__cxa_atexit@plt+0x1dd380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e8b9c <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b2ed4 │ │ │ │ + @ instruction: 0x011b2eb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e9368 <__cxa_atexit@plt+0x1dd3c8> │ │ │ │ @@ -488692,15 +488692,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e9380 <__cxa_atexit@plt+0x1dd3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r4, lsl r3 │ │ │ │ + strdeq r7, [fp, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e941c <__cxa_atexit@plt+0x1dd47c> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -488756,54 +488756,54 @@ │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e9474 <__cxa_atexit@plt+0x1dd4d4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatteq fp, r0, r1, r7 │ │ │ │ + smlabteq fp, r0, r1, r7 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011b2d98 │ │ │ │ - @ instruction: 0x011b2d94 │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ + tsteq fp, r4, ror sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq fp, ip, lsl #28 │ │ │ │ - @ instruction: 0x011b2dfc │ │ │ │ - tsteq fp, r8, lsr #4 │ │ │ │ - @ instruction: 0x011b31d8 │ │ │ │ + tsteq fp, ip, ror #27 │ │ │ │ + @ instruction: 0x011b2ddc │ │ │ │ + tsteq fp, r8, lsl #4 │ │ │ │ + @ instruction: 0x011b31b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e94dc <__cxa_atexit@plt+0x1dd53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e94e0 <__cxa_atexit@plt+0x1dd540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #26 │ │ │ │ - tsteq fp, ip, asr sp │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ + tsteq fp, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e9518 <__cxa_atexit@plt+0x1dd578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1e951c <__cxa_atexit@plt+0x1dd57c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr #26 │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ + tsteq fp, ip, lsl #26 │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9554 <__cxa_atexit@plt+0x1dd5b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -488811,15 +488811,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b2c98 │ │ │ │ + tsteq fp, r8, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e95f0 <__cxa_atexit@plt+0x1dd650> │ │ │ │ ldr r2, [pc, #144] @ 1e9610 <__cxa_atexit@plt+0x1dd670> │ │ │ │ @@ -488858,15 +488858,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq fp, r8, lsl r0 │ │ │ │ + @ instruction: 0x011b2ff8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e9678 <__cxa_atexit@plt+0x1dd6d8> │ │ │ │ @@ -488886,15 +488886,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ + tsteq fp, r0, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e96dc <__cxa_atexit@plt+0x1dd73c> │ │ │ │ @@ -488915,32 +488915,32 @@ │ │ │ │ b 1e96ec <__cxa_atexit@plt+0x1dd74c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e96fc <__cxa_atexit@plt+0x1dd75c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010b6f94 │ │ │ │ + tsteq fp, r4, ror pc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq fp, r4, lsr #22 │ │ │ │ + tsteq fp, r4, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9738 <__cxa_atexit@plt+0x1dd798> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e9740 <__cxa_atexit@plt+0x1dd7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b2ab0 │ │ │ │ + @ instruction: 0x011b2a90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -488958,15 +488958,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e97a8 <__cxa_atexit@plt+0x1dd808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strdeq r6, [fp, -r4] │ │ │ │ + ldrdeq r6, [fp, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e9818 <__cxa_atexit@plt+0x1dd878> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -488994,15 +488994,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011b29f8 │ │ │ │ + @ instruction: 0x011b29d8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9870 <__cxa_atexit@plt+0x1dd8d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -489010,15 +489010,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e9878 <__cxa_atexit@plt+0x1dd8d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror r9 │ │ │ │ + tsteq fp, r8, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e98c0 <__cxa_atexit@plt+0x1dd920> │ │ │ │ @@ -489034,15 +489034,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e98d8 <__cxa_atexit@plt+0x1dd938> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq fp, r4, sp, r6 │ │ │ │ + smlatbeq fp, r4, sp, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e9960 <__cxa_atexit@plt+0x1dd9c0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -489098,18 +489098,18 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 1e99c8 <__cxa_atexit@plt+0x1dda28> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011b2c94 │ │ │ │ - tsteq fp, r0, asr #17 │ │ │ │ + tsteq fp, r4, ror ip │ │ │ │ + tsteq fp, r0, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e9a6c <__cxa_atexit@plt+0x1ddacc> │ │ │ │ ldr r3, [pc, #136] @ 1e9a90 <__cxa_atexit@plt+0x1ddaf0> │ │ │ │ @@ -489146,16 +489146,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e9a98 <__cxa_atexit@plt+0x1ddaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ - tsteq fp, ip, lsl ip │ │ │ │ + smlatteq fp, r8, fp, r6 │ │ │ │ + strdeq r6, [fp, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -489172,15 +489172,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e9b00 <__cxa_atexit@plt+0x1ddb60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0x010b6b9c │ │ │ │ + tsteq fp, ip, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -489193,15 +489193,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 1e9b54 <__cxa_atexit@plt+0x1ddbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq fp, ip, asr #22 │ │ │ │ + tsteq fp, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e9bac <__cxa_atexit@plt+0x1ddc0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -489223,15 +489223,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq fp, ip, asr #12 │ │ │ │ + tsteq fp, ip, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e9c04 <__cxa_atexit@plt+0x1ddc64> │ │ │ │ ldr r3, [pc, #36] @ 1e9c14 <__cxa_atexit@plt+0x1ddc74> │ │ │ │ @@ -489242,15 +489242,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 1e9c18 <__cxa_atexit@plt+0x1ddc78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabbeq fp, r8, sl, r6 │ │ │ │ + tsteq fp, r8, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e9c80 <__cxa_atexit@plt+0x1ddce0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -489275,30 +489275,30 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq fp, r4, ror #18 │ │ │ │ + tsteq fp, r4, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9cd0 <__cxa_atexit@plt+0x1ddd30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e9cd8 <__cxa_atexit@plt+0x1ddd38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ + @ instruction: 0x011b24f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e9d84 <__cxa_atexit@plt+0x1ddde4> │ │ │ │ ldr r3, [pc, #168] @ 1e9da4 <__cxa_atexit@plt+0x1dde04> │ │ │ │ @@ -489343,15 +489343,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq fp, r0, lsl #17 │ │ │ │ + tsteq fp, r0, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e9e14 <__cxa_atexit@plt+0x1dde74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -489376,15 +489376,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x011b27d0 │ │ │ │ + @ instruction: 0x011b27b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -489410,16 +489410,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e9eb8 <__cxa_atexit@plt+0x1ddf18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - smlatteq fp, r8, r7, r6 │ │ │ │ - tsteq fp, r4, lsl #16 │ │ │ │ + smlabteq fp, r8, r7, r6 │ │ │ │ + smlatteq fp, r4, r7, r6 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -489436,15 +489436,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e9f20 <__cxa_atexit@plt+0x1ddf80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq fp, ip, r7, r6 │ │ │ │ + tsteq fp, ip, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1e9f7c <__cxa_atexit@plt+0x1ddfdc> │ │ │ │ ldr r3, [pc, #100] @ 1e9fa4 <__cxa_atexit@plt+0x1de004> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -489471,16 +489471,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e9fac <__cxa_atexit@plt+0x1de00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq fp, r4, lsl #5 │ │ │ │ - @ instruction: 0x011b229c │ │ │ │ + tsteq fp, r4, ror #4 │ │ │ │ + tsteq fp, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 1ea010 <__cxa_atexit@plt+0x1de070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -489497,31 +489497,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1ea014 <__cxa_atexit@plt+0x1de074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq fp, ip, lsl r2 │ │ │ │ - tsteq fp, ip, lsr #4 │ │ │ │ + @ instruction: 0x011b21fc │ │ │ │ + tsteq fp, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ea050 <__cxa_atexit@plt+0x1de0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1ea054 <__cxa_atexit@plt+0x1de0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b21f0 │ │ │ │ - tsteq fp, ip, ror #3 │ │ │ │ + @ instruction: 0x011b21d0 │ │ │ │ + tsteq fp, ip, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea090 <__cxa_atexit@plt+0x1de0f0> │ │ │ │ ldr r2, [pc, #36] @ 1ea098 <__cxa_atexit@plt+0x1de0f8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -489530,16 +489530,16 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq fp, r4, r5, r6 │ │ │ │ - tsteq fp, r0, ror #2 │ │ │ │ + smlabbeq fp, r4, r5, r6 │ │ │ │ + tsteq fp, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ea13c <__cxa_atexit@plt+0x1de19c> │ │ │ │ ldr r3, [pc, #164] @ 1ea164 <__cxa_atexit@plt+0x1de1c4> │ │ │ │ @@ -489582,17 +489582,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq fp, ip, asr r5 │ │ │ │ + tsteq fp, ip, lsr r5 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq fp, r4, asr #9 │ │ │ │ + tsteq fp, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ea1d4 <__cxa_atexit@plt+0x1de234> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -489616,15 +489616,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq fp, r0, lsl r4 │ │ │ │ + @ instruction: 0x011b23f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea234 <__cxa_atexit@plt+0x1de294> │ │ │ │ @@ -489641,17 +489641,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 1ea25c <__cxa_atexit@plt+0x1de2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - smlabbeq fp, r0, r4, r6 │ │ │ │ - tsteq fp, r4, ror #8 │ │ │ │ - tsteq fp, r0, asr r4 │ │ │ │ + tsteq fp, r0, ror #8 │ │ │ │ + tsteq fp, r4, asr #8 │ │ │ │ + tsteq fp, r0, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea2c8 <__cxa_atexit@plt+0x1de328> │ │ │ │ ldr r2, [pc, #80] @ 1ea2d0 <__cxa_atexit@plt+0x1de330> │ │ │ │ @@ -489718,16 +489718,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ea388 <__cxa_atexit@plt+0x1de3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq fp, r8, lsl r3 │ │ │ │ - tsteq fp, r4, asr #6 │ │ │ │ + strdeq r6, [fp, -r8] │ │ │ │ + tsteq fp, r4, lsr #6 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea3c8 <__cxa_atexit@plt+0x1de428> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -489736,15 +489736,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsr #28 │ │ │ │ + tsteq fp, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489756,15 +489756,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, asr #3 │ │ │ │ + tsteq fp, r4, lsr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ea4e8 <__cxa_atexit@plt+0x1de548> │ │ │ │ @@ -489817,16 +489817,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x010b61bc │ │ │ │ - tsteq fp, r4, lsl sp │ │ │ │ + @ instruction: 0x010b619c │ │ │ │ + @ instruction: 0x011b1cf4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -489861,26 +489861,26 @@ │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r4, asr #24 │ │ │ │ + tsteq fp, r4, lsr #24 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ea5f0 <__cxa_atexit@plt+0x1de650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - tsteq fp, ip, lsl ip │ │ │ │ + @ instruction: 0x011b1bfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea628 <__cxa_atexit@plt+0x1de688> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -489888,15 +489888,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, asr #23 │ │ │ │ + tsteq fp, r4, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489908,15 +489908,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, ror pc │ │ │ │ + tsteq fp, ip, asr pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ea748 <__cxa_atexit@plt+0x1de7a8> │ │ │ │ @@ -489969,16 +489969,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x011b1ab4 │ │ │ │ - tsteq fp, r0, ror #30 │ │ │ │ + @ instruction: 0x011b1a94 │ │ │ │ + tsteq fp, r0, asr #30 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -490012,26 +490012,26 @@ │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, ror #19 │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ea84c <__cxa_atexit@plt+0x1de8ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - tsteq fp, r0, asr #19 │ │ │ │ + tsteq fp, r0, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea884 <__cxa_atexit@plt+0x1de8e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -490039,15 +490039,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #18 │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490059,15 +490059,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl #26 │ │ │ │ + tsteq fp, r4, ror #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ea9a4 <__cxa_atexit@plt+0x1dea04> │ │ │ │ @@ -490120,16 +490120,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq fp, r8, lsl #26 │ │ │ │ - tsteq fp, r8, asr r8 │ │ │ │ + smlatteq fp, r8, ip, r5 │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -490164,26 +490164,26 @@ │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq fp, r8, lsl #15 │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1eaaac <__cxa_atexit@plt+0x1deb0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ + tsteq fp, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eaae4 <__cxa_atexit@plt+0x1deb44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -490191,15 +490191,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl #14 │ │ │ │ + tsteq fp, r8, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490212,15 +490212,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, asr #21 │ │ │ │ + tsteq fp, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eab78 <__cxa_atexit@plt+0x1debd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -490228,15 +490228,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, ror r6 │ │ │ │ + tsteq fp, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490249,15 +490249,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsl sl │ │ │ │ + @ instruction: 0x011b19f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eac0c <__cxa_atexit@plt+0x1dec6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -490265,15 +490265,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, ror #11 │ │ │ │ + tsteq fp, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490286,15 +490286,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, ror r9 │ │ │ │ + tsteq fp, ip, asr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eacb0 <__cxa_atexit@plt+0x1ded10> │ │ │ │ @@ -490310,15 +490310,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1eacc8 <__cxa_atexit@plt+0x1ded28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, r0, lsl #20 │ │ │ │ + smlatteq fp, r0, r9, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r0, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -490370,21 +490370,21 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - tsteq fp, ip, lsl #9 │ │ │ │ + tsteq fp, ip, ror #8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x011b14b8 │ │ │ │ + @ instruction: 0x011b1498 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq fp, r4, ror #9 │ │ │ │ + tsteq fp, r4, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eae08 <__cxa_atexit@plt+0x1dee68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -490392,15 +490392,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, ror #7 │ │ │ │ + tsteq fp, r4, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490413,15 +490413,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b1798 │ │ │ │ + tsteq fp, r8, ror r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eaf08 <__cxa_atexit@plt+0x1def68> │ │ │ │ @@ -490465,17 +490465,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlatbeq fp, ip, r7, r5 │ │ │ │ + smlabbeq fp, ip, r7, r5 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq fp, r8, asr #6 │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490498,15 +490498,15 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x011b1290 │ │ │ │ + tsteq fp, r0, ror r2 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eaff4 <__cxa_atexit@plt+0x1df054> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -490515,15 +490515,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b11f8 │ │ │ │ + @ instruction: 0x011b11d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490535,15 +490535,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr #11 │ │ │ │ + tsteq fp, ip, lsl #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eb0f4 <__cxa_atexit@plt+0x1df154> │ │ │ │ @@ -490588,17 +490588,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabteq fp, r4, r5, r5 │ │ │ │ + smlatbeq fp, r4, r5, r5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq fp, r0, ror #2 │ │ │ │ + tsteq fp, r0, asr #2 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490621,17 +490621,17 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq fp, r4, lsr #1 │ │ │ │ + tsteq fp, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - smlabbeq fp, r0, r8, r5 │ │ │ │ + tsteq fp, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1eb204 <__cxa_atexit@plt+0x1df264> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -490647,17 +490647,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ b e04ff4 <__cxa_atexit@plt+0xdf9054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, asr #16 │ │ │ │ - tsteq fp, r8, ror #31 │ │ │ │ - smlabbeq fp, ip, r8, r5 │ │ │ │ + tsteq fp, r0, lsr #16 │ │ │ │ + tsteq fp, r8, asr #31 │ │ │ │ + tsteq fp, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1eb26c <__cxa_atexit@plt+0x1df2cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -490673,16 +490673,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ b e04c10 <__cxa_atexit@plt+0xdf8c70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, asr #16 │ │ │ │ - tsteq fp, r0, lsl #31 │ │ │ │ + tsteq fp, ip, lsr #16 │ │ │ │ + tsteq fp, r0, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eb2a8 <__cxa_atexit@plt+0x1df308> │ │ │ │ ldr r5, [pc, #28] @ 1eb2b8 <__cxa_atexit@plt+0x1df318> │ │ │ │ @@ -490691,16 +490691,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r7, [pc, #12] @ 1eb2bc <__cxa_atexit@plt+0x1df31c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq fp, r8, lsl r8 │ │ │ │ - strdeq r5, [fp, -r0] │ │ │ │ + strdeq r5, [fp, -r8] │ │ │ │ + ldrdeq r5, [fp, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eb2f0 <__cxa_atexit@plt+0x1df350> │ │ │ │ ldr r3, [pc, #48] @ 1eb310 <__cxa_atexit@plt+0x1df370> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -490710,16 +490710,16 @@ │ │ │ │ b e04d94 <__cxa_atexit@plt+0xdf8df4> │ │ │ │ ldr r7, [pc, #16] @ 1eb308 <__cxa_atexit@plt+0x1df368> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 1eb30c <__cxa_atexit@plt+0x1df36c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - smlabteq fp, r0, r7, r5 │ │ │ │ - @ instruction: 0x010b57b4 │ │ │ │ + smlatbeq fp, r0, r7, r5 │ │ │ │ + @ instruction: 0x010b5794 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2a29d8 <__cxa_atexit@plt+0x296a38> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -490760,17 +490760,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq fp, ip, lsr #29 │ │ │ │ - tsteq fp, r4, lsr #14 │ │ │ │ - tsteq fp, r4, lsr r7 │ │ │ │ + tsteq fp, ip, lsl #29 │ │ │ │ + tsteq fp, r4, lsl #14 │ │ │ │ + tsteq fp, r4, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1eb418 <__cxa_atexit@plt+0x1df478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1eb41c <__cxa_atexit@plt+0x1df47c> │ │ │ │ @@ -490778,16 +490778,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ - tsteq fp, r4, lsr #28 │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ + tsteq fp, r4, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eb494 <__cxa_atexit@plt+0x1df4f4> │ │ │ │ ldr r2, [pc, #124] @ 1eb4bc <__cxa_atexit@plt+0x1df51c> │ │ │ │ @@ -490819,19 +490819,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 1eb4c0 <__cxa_atexit@plt+0x1df520> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b0d9c │ │ │ │ - tsteq fp, r8, lsr r6 │ │ │ │ + tsteq fp, ip, ror sp │ │ │ │ + tsteq fp, r8, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - @ instruction: 0x011b0ff4 │ │ │ │ + @ instruction: 0x011b0fd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eb524 <__cxa_atexit@plt+0x1df584> │ │ │ │ @@ -490918,15 +490918,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0x011b0bf8 │ │ │ │ + @ instruction: 0x011b0bd8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -490942,15 +490942,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ ldr r7, [pc, #12] @ 1eb6a8 <__cxa_atexit@plt+0x1df708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsl #23 │ │ │ │ + tsteq fp, r0, ror #22 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eb6d8 <__cxa_atexit@plt+0x1df738> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -490959,16 +490959,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r7, [pc, #12] @ 1eb6ec <__cxa_atexit@plt+0x1df74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr fp │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ + tsteq fp, ip, lsl fp │ │ │ │ + tsteq fp, r0, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eb728 <__cxa_atexit@plt+0x1df788> │ │ │ │ ldr r3, [pc, #48] @ 1eb740 <__cxa_atexit@plt+0x1df7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -490979,15 +490979,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b bc948c <__cxa_atexit@plt+0xbbd4ec> │ │ │ │ ldr r7, [pc, #12] @ 1eb73c <__cxa_atexit@plt+0x1df79c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, ror #21 │ │ │ │ + tsteq fp, ip, asr #21 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eb778 <__cxa_atexit@plt+0x1df7d8> │ │ │ │ ldr r3, [pc, #48] @ 1eb790 <__cxa_atexit@plt+0x1df7f0> │ │ │ │ @@ -490999,30 +490999,30 @@ │ │ │ │ add r8, r2, #2 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ ldr r7, [pc, #12] @ 1eb78c <__cxa_atexit@plt+0x1df7ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b0a9c │ │ │ │ + tsteq fp, ip, ror sl │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatbeq fp, ip, lr, r4 │ │ │ │ + smlabbeq fp, ip, lr, r4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1eb7c4 <__cxa_atexit@plt+0x1df824> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 1eb7c8 <__cxa_atexit@plt+0x1df828> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ + tsteq fp, r0, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 10a7524 <__cxa_atexit@plt+0x109b584> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -491037,30 +491037,30 @@ │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #16] @ 1eb824 <__cxa_atexit@plt+0x1df884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq fp, r8, lsl #20 │ │ │ │ + tsteq fp, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1eb85c <__cxa_atexit@plt+0x1df8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1eb860 <__cxa_atexit@plt+0x1df8c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #19 │ │ │ │ - @ instruction: 0x011b09dc │ │ │ │ + tsteq fp, r8, asr #19 │ │ │ │ + @ instruction: 0x011b09bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -491080,15 +491080,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq fp, r4, lsr #4 │ │ │ │ + tsteq fp, r4, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -491126,17 +491126,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - @ instruction: 0x011b08f4 │ │ │ │ - tsteq fp, ip, ror #2 │ │ │ │ - tsteq fp, ip, ror r1 │ │ │ │ + @ instruction: 0x011b08d4 │ │ │ │ + tsteq fp, ip, asr #2 │ │ │ │ + tsteq fp, ip, asr r1 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -491166,16 +491166,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1eba2c <__cxa_atexit@plt+0x1dfa8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, lsr #16 │ │ │ │ - smlabteq fp, r8, r0, r5 │ │ │ │ + tsteq fp, r0, lsl #16 │ │ │ │ + smlatbeq fp, r8, r0, r5 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -491202,16 +491202,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x011b09f0 │ │ │ │ - tsteq fp, r0, asr #32 │ │ │ │ + @ instruction: 0x011b09d0 │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ebb5c <__cxa_atexit@plt+0x1dfbbc> │ │ │ │ ldr r3, [pc, #140] @ 1ebb6c <__cxa_atexit@plt+0x1dfbcc> │ │ │ │ @@ -491250,15 +491250,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ebb78 <__cxa_atexit@plt+0x1dfbd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlabbeq fp, r0, pc, r4 @ │ │ │ │ + tsteq fp, r0, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 1ebbe0 <__cxa_atexit@plt+0x1dfc40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -491327,17 +491327,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ebcb0 <__cxa_atexit@plt+0x1dfd10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b05d0 │ │ │ │ - tsteq fp, r4, asr #28 │ │ │ │ - @ instruction: 0x011b0598 │ │ │ │ + @ instruction: 0x011b05b0 │ │ │ │ + tsteq fp, r4, lsr #28 │ │ │ │ + tsteq fp, r8, ror r5 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ @@ -491378,15 +491378,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ebd78 <__cxa_atexit@plt+0x1dfdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlabbeq fp, r4, sp, r4 │ │ │ │ + tsteq fp, r4, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 1ebde0 <__cxa_atexit@plt+0x1dfe40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -491459,17 +491459,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq fp, r8, asr #7 │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ - @ instruction: 0x011b0390 │ │ │ │ + tsteq fp, r8, lsr #7 │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ebf04 <__cxa_atexit@plt+0x1dff64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1ebf08 <__cxa_atexit@plt+0x1dff68> │ │ │ │ @@ -491477,16 +491477,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsr r3 │ │ │ │ - tsteq fp, r8, lsr r3 │ │ │ │ + tsteq fp, ip, lsl r3 │ │ │ │ + tsteq fp, r8, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1ebccc <__cxa_atexit@plt+0x1dfd2c> │ │ │ │ @@ -491525,31 +491525,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x011b04f0 │ │ │ │ - tsteq fp, r0, asr #22 │ │ │ │ + @ instruction: 0x011b04d0 │ │ │ │ + tsteq fp, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ebffc <__cxa_atexit@plt+0x1e005c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1ec004 <__cxa_atexit@plt+0x1e0064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011b01f0 │ │ │ │ + @ instruction: 0x011b01d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -491592,19 +491592,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq fp, r4, lsr sl │ │ │ │ - tsteq fp, r8, asr sl │ │ │ │ + tsteq fp, r4, lsl sl │ │ │ │ + tsteq fp, r8, lsr sl │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq fp, ip, lsl #8 │ │ │ │ + tsteq fp, ip, ror #7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ec180 <__cxa_atexit@plt+0x1e01e0> │ │ │ │ @@ -491649,17 +491649,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq fp, ip, ror #1 │ │ │ │ - tsteq fp, ip, asr r9 │ │ │ │ - tsteq fp, ip, ror #18 │ │ │ │ + tsteq fp, ip, asr #1 │ │ │ │ + tsteq fp, ip, lsr r9 │ │ │ │ + tsteq fp, ip, asr #18 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ec200 <__cxa_atexit@plt+0x1e0260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -491668,16 +491668,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, asr #32 │ │ │ │ - tsteq fp, ip, lsr r0 │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ + tsteq fp, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ec294 <__cxa_atexit@plt+0x1e02f4> │ │ │ │ ldr r2, [pc, #148] @ 1ec2bc <__cxa_atexit@plt+0x1e031c> │ │ │ │ @@ -491715,16 +491715,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ec2c0 <__cxa_atexit@plt+0x1e0320> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011affb4 │ │ │ │ - tsteq fp, r0, asr r8 │ │ │ │ + @ instruction: 0x011aff94 │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -491734,15 +491734,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ec308 <__cxa_atexit@plt+0x1e0368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1ece30 <__cxa_atexit@plt+0x1e0e90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ec364 <__cxa_atexit@plt+0x1e03c4> │ │ │ │ @@ -491839,19 +491839,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb9a4 │ │ │ │ - smlabbeq fp, r8, r1, r4 │ │ │ │ + tsteq fp, r8, ror #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tstpeq sl, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, ror #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tstpeq sl, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 1ec4fc <__cxa_atexit@plt+0x1e055c> │ │ │ │ @@ -491864,29 +491864,29 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1ec510 <__cxa_atexit@plt+0x1e0570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, r4, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ec540 <__cxa_atexit@plt+0x1e05a0> │ │ │ │ ldr r3, [pc, #20] @ 1ec548 <__cxa_atexit@plt+0x1e05a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b 10a553c <__cxa_atexit@plt+0x109959c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, ip, asr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1ec57c <__cxa_atexit@plt+0x1e05dc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1ec59c <__cxa_atexit@plt+0x1e05fc> │ │ │ │ @@ -491904,17 +491904,17 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1ec5b0 <__cxa_atexit@plt+0x1e0610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011afdb4 │ │ │ │ + @ instruction: 0x011afd94 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq sl, r4, ror #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, asr #27 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ec5e8 <__cxa_atexit@plt+0x1e0648> │ │ │ │ ldr r3, [pc, #24] @ 1ec5f0 <__cxa_atexit@plt+0x1e0650> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -491972,15 +491972,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - tsteq fp, r4, asr r4 │ │ │ │ + tsteq fp, r4, lsr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -492038,17 +492038,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - @ instruction: 0x011afaf0 │ │ │ │ - tsteq fp, r8, asr #6 │ │ │ │ - tsteq fp, r4, ror #6 │ │ │ │ + @ instruction: 0x011afad0 │ │ │ │ + tsteq fp, r8, lsr #6 │ │ │ │ + tsteq fp, r4, asr #6 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ @@ -492109,17 +492109,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ - @ instruction: 0x011af9d4 │ │ │ │ - tsteq fp, ip, lsr #4 │ │ │ │ - tsteq fp, r4, asr r2 │ │ │ │ + @ instruction: 0x011af9b4 │ │ │ │ + tsteq fp, ip, lsl #4 │ │ │ │ + tsteq fp, r4, lsr r2 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r9 │ │ │ │ @@ -492179,17 +492179,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0x011af8b8 │ │ │ │ - tsteq fp, r4, lsl r1 │ │ │ │ - tsteq fp, r4, lsr #2 │ │ │ │ + @ instruction: 0x011af898 │ │ │ │ + strdeq r4, [fp, -r4] │ │ │ │ + tsteq fp, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ @@ -492249,17 +492249,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ - tstpeq sl, r0, lsr #15 @ p-variant is OBSOLETE │ │ │ │ - strdeq r3, [fp, -ip] │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ + tstpeq sl, r0, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r3, [fp, -ip] │ │ │ │ + mrseq r4, (UNDEF: 11) │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ @@ -492319,17 +492319,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ - tstpeq sl, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - smlatteq fp, r4, lr, r3 │ │ │ │ - strdeq r3, [fp, -r4] │ │ │ │ + tstpeq sl, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ + smlabteq fp, r4, lr, r3 │ │ │ │ + ldrdeq r3, [fp, -r4] │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ @@ -492389,17 +492389,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - tstpeq sl, r0, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq fp, ip, sp, r3 │ │ │ │ smlabteq fp, ip, sp, r3 │ │ │ │ - smlatteq fp, ip, sp, r3 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -492440,16 +492440,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ece14 <__cxa_atexit@plt+0x1e0e74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, r0, ror #8 @ p-variant is OBSOLETE │ │ │ │ - strdeq r3, [fp, -ip] │ │ │ │ + tstpeq sl, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r3, [fp, -ip] │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -492582,18 +492582,18 @@ │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xffffea7c │ │ │ │ @ instruction: 0xffffe9b0 │ │ │ │ - tstpeq sl, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, r0, lsl #22 │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ - tstpeq sl, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + smlatteq fp, r0, sl, r3 │ │ │ │ + tsteq fp, r0, lsl fp │ │ │ │ + tstpeq sl, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ed0c8 <__cxa_atexit@plt+0x1e1128> │ │ │ │ @@ -492617,15 +492617,15 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011af3d8 │ │ │ │ + @ instruction: 0x011af3b8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ed174 <__cxa_atexit@plt+0x1e11d4> │ │ │ │ @@ -492670,17 +492670,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrsheq pc, [sl, -ip] @ │ │ │ │ - tsteq fp, r8, ror #18 │ │ │ │ - smlabbeq fp, r4, r9, r3 │ │ │ │ + ldrsbeq pc, [sl, -ip] @ │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ + tsteq fp, r4, ror #18 │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ @@ -492740,17 +492740,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq sl, r4, ror #31 │ │ │ │ + tsteq sl, r4, asr #31 │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ed30c <__cxa_atexit@plt+0x1e136c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -492759,16 +492759,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr pc │ │ │ │ - tsteq sl, ip, lsr #30 │ │ │ │ + tsteq sl, r8, lsl pc │ │ │ │ + tsteq sl, ip, lsl #30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ed3b0 <__cxa_atexit@plt+0x1e1410> │ │ │ │ @@ -492813,17 +492813,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x011aeebc │ │ │ │ - tsteq fp, ip, lsr #14 │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ + @ instruction: 0x011aee9c │ │ │ │ + tsteq fp, ip, lsl #14 │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ @ instruction: 0xffffef5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ed430 <__cxa_atexit@plt+0x1e1490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -492832,16 +492832,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsl lr │ │ │ │ - tsteq sl, r8, lsl #28 │ │ │ │ + @ instruction: 0x011aedf4 │ │ │ │ + tsteq sl, r8, ror #27 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ed4d4 <__cxa_atexit@plt+0x1e1534> │ │ │ │ @@ -492886,17 +492886,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x011aed9c │ │ │ │ - tsteq fp, r8, lsl #12 │ │ │ │ - tsteq fp, r0, lsr r6 │ │ │ │ + tsteq sl, ip, ror sp │ │ │ │ + smlatteq fp, r8, r5, r3 │ │ │ │ + tsteq fp, r0, lsl r6 │ │ │ │ @ instruction: 0xffffed80 │ │ │ │ @ instruction: 0xffffee80 │ │ │ │ @ instruction: 0xffffee38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ @@ -492917,15 +492917,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror ip │ │ │ │ + tsteq sl, r0, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ed614 <__cxa_atexit@plt+0x1e1674> │ │ │ │ ldr r2, [pc, #148] @ 1ed63c <__cxa_atexit@plt+0x1e169c> │ │ │ │ @@ -492963,16 +492963,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ed640 <__cxa_atexit@plt+0x1e16a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr ip │ │ │ │ - ldrdeq r3, [fp, -r0] │ │ │ │ + tsteq sl, r4, lsl ip │ │ │ │ + @ instruction: 0x010b34b0 │ │ │ │ @ instruction: 0xffffec40 │ │ │ │ @ instruction: 0xffffed40 │ │ │ │ @ instruction: 0xffffecf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -492982,15 +492982,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ed688 <__cxa_atexit@plt+0x1e16e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f73108 <__cxa_atexit@plt+0xf67168> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror #22 │ │ │ │ + tsteq sl, r8, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ed734 <__cxa_atexit@plt+0x1e1794> │ │ │ │ ldr r3, [pc, #168] @ 1ed754 <__cxa_atexit@plt+0x1e17b4> │ │ │ │ @@ -493035,15 +493035,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x011aeed0 │ │ │ │ + @ instruction: 0x011aeeb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ed7c4 <__cxa_atexit@plt+0x1e1824> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -493068,15 +493068,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq sl, r0, lsr #28 │ │ │ │ + tsteq sl, r0, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -493089,15 +493089,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 1ed834 <__cxa_atexit@plt+0x1e1894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc414 │ │ │ │ - tsteq fp, ip, ror #28 │ │ │ │ + tsteq fp, ip, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -493130,30 +493130,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq fp, r8, asr r2 │ │ │ │ + tsteq fp, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ed90c <__cxa_atexit@plt+0x1e196c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1ed914 <__cxa_atexit@plt+0x1e1974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror #17 │ │ │ │ + tsteq sl, r0, asr #17 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ed954 <__cxa_atexit@plt+0x1e19b4> │ │ │ │ ldr r2, [pc, #44] @ 1ed964 <__cxa_atexit@plt+0x1e19c4> │ │ │ │ @@ -493166,15 +493166,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1ed968 <__cxa_atexit@plt+0x1e19c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x010b31b8 │ │ │ │ + @ instruction: 0x010b3198 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eda18 <__cxa_atexit@plt+0x1e1a78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -493224,16 +493224,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq sl, ip, asr r8 │ │ │ │ - smlabteq fp, r0, r0, r3 │ │ │ │ + tsteq sl, ip, lsr r8 │ │ │ │ + smlatbeq fp, r0, r0, r3 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffe93c │ │ │ │ @ instruction: 0xffffe8f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -493265,15 +493265,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1edaf4 <__cxa_atexit@plt+0x1e1b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq fp, r4, lsr r0 │ │ │ │ + tsteq fp, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 1edb34 <__cxa_atexit@plt+0x1e1b94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -493330,15 +493330,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1edbf8 <__cxa_atexit@plt+0x1e1c58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #108] @ 1edc80 <__cxa_atexit@plt+0x1e1ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -493365,15 +493365,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1edc84 <__cxa_atexit@plt+0x1e1ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x010b2e9c │ │ │ │ + tsteq fp, ip, ror lr │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #-8]! │ │ │ │ @@ -493393,30 +493393,30 @@ │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #16] @ 1edcf4 <__cxa_atexit@plt+0x1e1d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - tsteq fp, r0, lsr lr │ │ │ │ + tsteq fp, r0, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1edd28 <__cxa_atexit@plt+0x1e1d88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1edd30 <__cxa_atexit@plt+0x1e1d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr #9 │ │ │ │ + tsteq sl, r4, lsr #9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1edd70 <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ ldr r2, [pc, #44] @ 1edd80 <__cxa_atexit@plt+0x1e1de0> │ │ │ │ @@ -493429,15 +493429,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1edd84 <__cxa_atexit@plt+0x1e1de4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlatbeq fp, r4, sp, r2 │ │ │ │ + smlabbeq fp, r4, sp, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1eddb8 <__cxa_atexit@plt+0x1e1e18> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1ede5c <__cxa_atexit@plt+0x1e1ebc> │ │ │ │ @@ -493499,20 +493499,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 1edeac <__cxa_atexit@plt+0x1e1f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ae3bc │ │ │ │ + @ instruction: 0x011ae39c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq sl, r0, lsr #8 │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ - tsteq sl, r0, ror r4 │ │ │ │ + tsteq sl, r0, lsl #8 │ │ │ │ + tsteq fp, r0, asr ip │ │ │ │ + tsteq sl, r0, asr r4 │ │ │ │ @ instruction: 0xffffe3f8 │ │ │ │ @ instruction: 0xffffe4f8 │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1edef4 <__cxa_atexit@plt+0x1e1f54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -493521,16 +493521,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, asr r3 │ │ │ │ - tsteq sl, r4, asr #6 │ │ │ │ + tsteq sl, r0, lsr r3 │ │ │ │ + tsteq sl, r4, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1edf74 <__cxa_atexit@plt+0x1e1fd4> │ │ │ │ ldr r3, [pc, #104] @ 1edf84 <__cxa_atexit@plt+0x1e1fe4> │ │ │ │ @@ -493559,15 +493559,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1edf8c <__cxa_atexit@plt+0x1e1fec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlatbeq fp, r4, fp, r2 │ │ │ │ + smlabbeq fp, r4, fp, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 1edfcc <__cxa_atexit@plt+0x1e202c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -493624,15 +493624,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ee090 <__cxa_atexit@plt+0x1e20f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - smlatbeq fp, r0, sl, r2 │ │ │ │ + smlabbeq fp, r0, sl, r2 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #108] @ 1ee118 <__cxa_atexit@plt+0x1e2178> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -493659,15 +493659,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ee11c <__cxa_atexit@plt+0x1e217c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq fp, ip, lsl #20 │ │ │ │ + smlatteq fp, ip, r9, r2 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #-8]! │ │ │ │ @@ -493687,30 +493687,30 @@ │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #16] @ 1ee18c <__cxa_atexit@plt+0x1e21ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - smlatbeq fp, r0, r9, r2 │ │ │ │ + smlabbeq fp, r0, r9, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee1c0 <__cxa_atexit@plt+0x1e2220> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1ee1c8 <__cxa_atexit@plt+0x1e2228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr #32 │ │ │ │ + tsteq sl, ip │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee204 <__cxa_atexit@plt+0x1e2264> │ │ │ │ ldr r2, [pc, #40] @ 1ee214 <__cxa_atexit@plt+0x1e2274> │ │ │ │ @@ -493722,15 +493722,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1ee218 <__cxa_atexit@plt+0x1e2278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq fp, r8, lsl r9 │ │ │ │ + strdeq r2, [fp, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1ee24c <__cxa_atexit@plt+0x1e22ac> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1ee2f0 <__cxa_atexit@plt+0x1e2350> │ │ │ │ @@ -493792,20 +493792,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 1ee340 <__cxa_atexit@plt+0x1e23a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr #30 │ │ │ │ + tsteq sl, r4, lsl #30 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq sl, ip, lsl #31 │ │ │ │ - ldrdeq r2, [fp, -ip] │ │ │ │ - tsteq sl, r0, ror #31 │ │ │ │ + tsteq sl, ip, ror #30 │ │ │ │ + @ instruction: 0x010b27bc │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ @ instruction: 0xffffdf64 │ │ │ │ @ instruction: 0xffffe064 │ │ │ │ @ instruction: 0xffffe01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1ee388 <__cxa_atexit@plt+0x1e23e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -493814,16 +493814,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011adeb8 │ │ │ │ - @ instruction: 0x011adeb4 │ │ │ │ + @ instruction: 0x011ade98 │ │ │ │ + @ instruction: 0x011ade94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ee408 <__cxa_atexit@plt+0x1e2468> │ │ │ │ ldr r3, [pc, #104] @ 1ee418 <__cxa_atexit@plt+0x1e2478> │ │ │ │ @@ -493852,15 +493852,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1ee420 <__cxa_atexit@plt+0x1e2480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ + strdeq r2, [fp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 1ee460 <__cxa_atexit@plt+0x1e24c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -493916,15 +493916,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ee520 <__cxa_atexit@plt+0x1e2580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq fp, r8, lsl r6 │ │ │ │ + strdeq r2, [fp, -r8] │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #104] @ 1ee5a4 <__cxa_atexit@plt+0x1e2604> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -493950,15 +493950,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ee5a8 <__cxa_atexit@plt+0x1e2608> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq fp, r8, r5, r2 │ │ │ │ + tsteq fp, r8, ror #10 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #-8]! │ │ │ │ @@ -493977,30 +493977,30 @@ │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #16] @ 1ee614 <__cxa_atexit@plt+0x1e2674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - tsteq fp, r0, lsr #10 │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee648 <__cxa_atexit@plt+0x1e26a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1ee650 <__cxa_atexit@plt+0x1e26b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr #23 │ │ │ │ + tsteq sl, r4, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ee6f4 <__cxa_atexit@plt+0x1e2754> │ │ │ │ ldr r3, [pc, #144] @ 1ee704 <__cxa_atexit@plt+0x1e2764> │ │ │ │ @@ -494040,15 +494040,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ee710 <__cxa_atexit@plt+0x1e2770> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq fp, r0, lsr r4 │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 1ee77c <__cxa_atexit@plt+0x1e27dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -494145,16 +494145,16 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq sl, r0, ror #19 │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ + tsteq sl, r0, asr #19 │ │ │ │ + tsteq fp, r0, asr #4 │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ @ instruction: 0xffffdad4 │ │ │ │ @ instruction: 0xffffda8c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ @@ -494173,15 +494173,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ad8d0 │ │ │ │ + @ instruction: 0x011ad8b0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee964 <__cxa_atexit@plt+0x1e29c4> │ │ │ │ ldr r2, [pc, #44] @ 1ee974 <__cxa_atexit@plt+0x1e29d4> │ │ │ │ @@ -494194,15 +494194,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #12] @ 1ee978 <__cxa_atexit@plt+0x1e29d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabteq fp, r4, r1, r2 │ │ │ │ + smlatbeq fp, r4, r1, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1ee9ac <__cxa_atexit@plt+0x1e2a0c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1eea50 <__cxa_atexit@plt+0x1e2ab0> │ │ │ │ @@ -494264,20 +494264,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 1eeaa0 <__cxa_atexit@plt+0x1e2b00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr #15 │ │ │ │ + tsteq sl, r4, lsr #15 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq sl, ip, lsr #16 │ │ │ │ - tsteq fp, ip, ror r0 │ │ │ │ - tsteq sl, r0, lsl #17 │ │ │ │ + tsteq sl, ip, lsl #16 │ │ │ │ + qaddeq r2, ip, fp │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ @ instruction: 0xffffd804 │ │ │ │ @ instruction: 0xffffd904 │ │ │ │ @ instruction: 0xffffd8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1eeae8 <__cxa_atexit@plt+0x1e2b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -494286,16 +494286,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ - tsteq sl, r4, asr r7 │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ + tsteq sl, r4, lsr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eeb68 <__cxa_atexit@plt+0x1e2bc8> │ │ │ │ ldr r3, [pc, #104] @ 1eeb78 <__cxa_atexit@plt+0x1e2bd8> │ │ │ │ @@ -494324,15 +494324,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1eeb80 <__cxa_atexit@plt+0x1e2be0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlabteq fp, r4, pc, r1 @ │ │ │ │ + smlatbeq fp, r4, pc, r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 1eebc0 <__cxa_atexit@plt+0x1e2c20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -494389,15 +494389,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1eec84 <__cxa_atexit@plt+0x1e2ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - smlabteq fp, r0, lr, r1 │ │ │ │ + smlatbeq fp, r0, lr, r1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #108] @ 1eed0c <__cxa_atexit@plt+0x1e2d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -494424,15 +494424,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1eed10 <__cxa_atexit@plt+0x1e2d70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq fp, ip, lsr #28 │ │ │ │ + tsteq fp, ip, lsl #28 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #-8]! │ │ │ │ @@ -494452,30 +494452,30 @@ │ │ │ │ b 10d834c <__cxa_atexit@plt+0x10cc3ac> │ │ │ │ ldr r7, [pc, #16] @ 1eed80 <__cxa_atexit@plt+0x1e2de0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - smlabteq fp, r0, sp, r1 │ │ │ │ + smlatbeq fp, r0, sp, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eedb4 <__cxa_atexit@plt+0x1e2e14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1eedbc <__cxa_atexit@plt+0x1e2e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a54bc <__cxa_atexit@plt+0x109951c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr r4 │ │ │ │ + tsteq sl, r8, lsl r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eee60 <__cxa_atexit@plt+0x1e2ec0> │ │ │ │ ldr r3, [pc, #144] @ 1eee70 <__cxa_atexit@plt+0x1e2ed0> │ │ │ │ @@ -494515,15 +494515,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1eee7c <__cxa_atexit@plt+0x1e2edc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r1, [fp, -r0] │ │ │ │ + @ instruction: 0x010b1cb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 1eeee8 <__cxa_atexit@plt+0x1e2f48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -494620,16 +494620,16 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq sl, r4, ror r2 │ │ │ │ - strdeq r1, [fp, -r4] │ │ │ │ + tsteq sl, r4, asr r2 │ │ │ │ + ldrdeq r1, [fp, -r4] │ │ │ │ @ instruction: 0xffffd268 │ │ │ │ @ instruction: 0xffffd368 │ │ │ │ @ instruction: 0xffffd320 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #12 │ │ │ │ @@ -494739,21 +494739,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 1ef204 <__cxa_atexit@plt+0x1e3264> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr #1 │ │ │ │ + tsteq sl, r4, lsl #1 │ │ │ │ @ instruction: 0xffffce78 │ │ │ │ - tsteq fp, r4, lsl #18 │ │ │ │ - tsteq fp, r8, lsr #18 │ │ │ │ + smlatteq fp, r4, r8, r1 │ │ │ │ + tsteq fp, r8, lsl #18 │ │ │ │ @ instruction: 0xffffcd9c │ │ │ │ @ instruction: 0xffffcdb0 │ │ │ │ - tsteq sl, r4, ror #5 │ │ │ │ + tsteq sl, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -494817,17 +494817,17 @@ │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x011ad190 │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ - strdeq r1, [fp, -r8] │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ + ldrdeq r1, [fp, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef3ac <__cxa_atexit@plt+0x1e340c> │ │ │ │ ldr r3, [pc, #84] @ 1ef3b4 <__cxa_atexit@plt+0x1e3414> │ │ │ │ @@ -494851,37 +494851,37 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq fp, ip, ror r7 │ │ │ │ + tsteq fp, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 1ef3e4 <__cxa_atexit@plt+0x1e3444> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ef410 <__cxa_atexit@plt+0x1e3470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1ef414 <__cxa_atexit@plt+0x1e3474> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x011ad1dc │ │ │ │ + @ instruction: 0x011ad1bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ef460 <__cxa_atexit@plt+0x1e34c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -494899,31 +494899,31 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ad190 │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef4b0 <__cxa_atexit@plt+0x1e3510> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1ef4b8 <__cxa_atexit@plt+0x1e3518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr sp │ │ │ │ - smlabbeq fp, r8, r6, r1 │ │ │ │ + tsteq sl, r8, lsl sp │ │ │ │ + tsteq fp, r8, ror #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ef510 <__cxa_atexit@plt+0x1e3570> │ │ │ │ @@ -494940,15 +494940,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq fp, r8, lsr #12 │ │ │ │ + tsteq fp, r8, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1ef598 <__cxa_atexit@plt+0x1e35f8> │ │ │ │ ldr r1, [pc, #132] @ 1ef5c8 <__cxa_atexit@plt+0x1e3628> │ │ │ │ @@ -494984,16 +494984,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ - tsteq fp, r4, ror r5 │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ + tsteq fp, r4, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #96] @ 1ef650 <__cxa_atexit@plt+0x1e36b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -495037,16 +495037,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ - @ instruction: 0x010b149c │ │ │ │ + tsteq sl, r0, asr #22 │ │ │ │ + tsteq fp, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef728 <__cxa_atexit@plt+0x1e3788> │ │ │ │ @@ -495079,29 +495079,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ - strdeq r1, [fp, -r8] │ │ │ │ + @ instruction: 0x011acaf0 │ │ │ │ + ldrdeq r1, [fp, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ef77c <__cxa_atexit@plt+0x1e37dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ef780 <__cxa_atexit@plt+0x1e37e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1ff89c <__cxa_atexit@plt+0x1f38fc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011acab0 │ │ │ │ - smlabteq fp, r4, r3, r1 │ │ │ │ + @ instruction: 0x011aca90 │ │ │ │ + smlatbeq fp, r4, r3, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1ef820 <__cxa_atexit@plt+0x1e3880> │ │ │ │ @@ -495160,16 +495160,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, asr sp │ │ │ │ - smlatbeq fp, r0, r2, r1 │ │ │ │ + tsteq sl, ip, lsr sp │ │ │ │ + smlabbeq fp, r0, r2, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef904 <__cxa_atexit@plt+0x1e3964> │ │ │ │ ldr r3, [pc, #84] @ 1ef90c <__cxa_atexit@plt+0x1e396c> │ │ │ │ @@ -495193,37 +495193,37 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq fp, r4, lsr #4 │ │ │ │ + tsteq fp, r4, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 1ef93c <__cxa_atexit@plt+0x1e399c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r1, [fp, -r8] │ │ │ │ + ldrdeq r1, [fp, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ef968 <__cxa_atexit@plt+0x1e39c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1ef96c <__cxa_atexit@plt+0x1e39cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sl, r4, lsl #25 │ │ │ │ + tsteq sl, r4, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ef9b8 <__cxa_atexit@plt+0x1e3a18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -495241,30 +495241,30 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1efa08 <__cxa_atexit@plt+0x1e3a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1efa10 <__cxa_atexit@plt+0x1e3a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror #15 │ │ │ │ + tsteq sl, r0, asr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1efa80 <__cxa_atexit@plt+0x1e3ae0> │ │ │ │ @@ -495312,16 +495312,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011acaf8 │ │ │ │ - qaddeq r1, r0, fp │ │ │ │ + @ instruction: 0x011acad8 │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1efb4c <__cxa_atexit@plt+0x1e3bac> │ │ │ │ @@ -495339,15 +495339,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlatteq fp, ip, pc, r0 @ │ │ │ │ + smlabteq fp, ip, pc, r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1efbcc <__cxa_atexit@plt+0x1e3c2c> │ │ │ │ @@ -495398,15 +495398,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strdeq r0, [fp, -ip] │ │ │ │ + ldrdeq r0, [fp, -ip] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1efcdc <__cxa_atexit@plt+0x1e3d3c> │ │ │ │ @@ -495451,22 +495451,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq fp, r4, ror lr │ │ │ │ + tsteq fp, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r4, lsr #28 │ │ │ │ + tsteq fp, r4, lsl #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1efdcc <__cxa_atexit@plt+0x1e3e2c> │ │ │ │ ldr r3, [pc, #128] @ 1efddc <__cxa_atexit@plt+0x1e3e3c> │ │ │ │ @@ -495502,16 +495502,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1efde8 <__cxa_atexit@plt+0x1e3e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x010b0d9c │ │ │ │ - tsteq fp, r4, ror sp │ │ │ │ + tsteq fp, ip, ror sp │ │ │ │ + tsteq fp, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #68] @ 1efe4c <__cxa_atexit@plt+0x1e3eac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -495529,15 +495529,15 @@ │ │ │ │ b 1efc58 <__cxa_atexit@plt+0x1e3cb8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq fp, ip, lsl #26 │ │ │ │ + smlatteq fp, ip, ip, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 1efe7c <__cxa_atexit@plt+0x1e3edc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -495559,22 +495559,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1efed0 <__cxa_atexit@plt+0x1e3f30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq sl, r8, lsr r7 │ │ │ │ + tsteq sl, r8, lsl r7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x010b0c90 │ │ │ │ + tsteq fp, r0, ror ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1efd48 <__cxa_atexit@plt+0x1e3da8> │ │ │ │ - smlabbeq fp, ip, ip, r0 │ │ │ │ + tsteq fp, ip, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eff78 <__cxa_atexit@plt+0x1e3fd8> │ │ │ │ ldr r3, [pc, #124] @ 1eff88 <__cxa_atexit@plt+0x1e3fe8> │ │ │ │ @@ -495609,17 +495609,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1eff98 <__cxa_atexit@plt+0x1e3ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x011ac698 │ │ │ │ - tsteq fp, r0, lsl ip │ │ │ │ - ldrdeq r0, [fp, -ip] │ │ │ │ + tsteq sl, r8, ror r6 │ │ │ │ + strdeq r0, [fp, -r0] │ │ │ │ + @ instruction: 0x010b0bbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #68] @ 1efffc <__cxa_atexit@plt+0x1e405c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -495637,29 +495637,29 @@ │ │ │ │ b 1efc58 <__cxa_atexit@plt+0x1e3cb8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sl, r4, lsl #12 │ │ │ │ - tsteq fp, r0, ror fp │ │ │ │ + tsteq sl, r4, ror #11 │ │ │ │ + tsteq fp, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f0038 <__cxa_atexit@plt+0x1e4098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f003c <__cxa_atexit@plt+0x1e409c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r7 │ │ │ │ b 1efc58 <__cxa_atexit@plt+0x1e3cb8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011ac5bc │ │ │ │ + @ instruction: 0x011ac59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0074 <__cxa_atexit@plt+0x1e40d4> │ │ │ │ @@ -495671,17 +495671,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f0090 <__cxa_atexit@plt+0x1e40f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ + tsteq sl, r8, asr r5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strdeq r0, [fp, -r0] │ │ │ │ + ldrdeq r0, [fp, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1efef8 <__cxa_atexit@plt+0x1e3f58> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -495735,15 +495735,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, ror r0 │ │ │ │ + tsteq sl, r8, asr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f0228 <__cxa_atexit@plt+0x1e4288> │ │ │ │ ldr r3, [pc, #160] @ 1f0250 <__cxa_atexit@plt+0x1e42b0> │ │ │ │ @@ -495785,16 +495785,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq fp, r0, ror r9 │ │ │ │ - @ instruction: 0x011abfbc │ │ │ │ + tsteq fp, r0, asr r9 │ │ │ │ + @ instruction: 0x011abf9c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f02b8 <__cxa_atexit@plt+0x1e4318> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -495819,23 +495819,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011abef8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r0, ror #16 │ │ │ │ + tsteq fp, r0, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f038c <__cxa_atexit@plt+0x1e43ec> │ │ │ │ ldr r3, [pc, #124] @ 1f039c <__cxa_atexit@plt+0x1e43fc> │ │ │ │ @@ -495870,17 +495870,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f03ac <__cxa_atexit@plt+0x1e440c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq fp, r4, asr #16 │ │ │ │ - tsteq fp, r4, lsl r8 │ │ │ │ - @ instruction: 0x010b07b0 │ │ │ │ + tsteq fp, r4, lsr #16 │ │ │ │ + strdeq r0, [fp, -r4] │ │ │ │ + @ instruction: 0x010b0790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #68] @ 1f0410 <__cxa_atexit@plt+0x1e4470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -495898,29 +495898,29 @@ │ │ │ │ b 1efc58 <__cxa_atexit@plt+0x1e3cb8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x010b07b4 │ │ │ │ - tsteq fp, r4, asr #14 │ │ │ │ + @ instruction: 0x010b0794 │ │ │ │ + tsteq fp, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f044c <__cxa_atexit@plt+0x1e44ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 1f0450 <__cxa_atexit@plt+0x1e44b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #3 │ │ │ │ mov sl, r7 │ │ │ │ b 1efc58 <__cxa_atexit@plt+0x1e3cb8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ + tsteq fp, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0488 <__cxa_atexit@plt+0x1e44e8> │ │ │ │ @@ -495932,17 +495932,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f04a4 <__cxa_atexit@plt+0x1e4504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq sl, r4, ror #2 │ │ │ │ + tsteq sl, r4, asr #2 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strdeq r0, [fp, -r4] │ │ │ │ + ldrdeq r0, [fp, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1f030c <__cxa_atexit@plt+0x1e436c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -495970,16 +495970,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f053c <__cxa_atexit@plt+0x1e459c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sl, r4, ror #1 │ │ │ │ - @ instruction: 0x010b0690 │ │ │ │ + tsteq sl, r4, asr #1 │ │ │ │ + tsteq fp, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 1f05ac <__cxa_atexit@plt+0x1e460c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ @@ -496001,15 +496001,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - tsteq sl, ip, asr r0 │ │ │ │ + tsteq sl, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f05fc <__cxa_atexit@plt+0x1e465c> │ │ │ │ @@ -496023,16 +496023,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b f64ab8 <__cxa_atexit@plt+0xf58b18> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x011abff8 │ │ │ │ - smlatbeq fp, r4, r5, r0 │ │ │ │ + @ instruction: 0x011abfd8 │ │ │ │ + smlabbeq fp, r4, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0684 <__cxa_atexit@plt+0x1e46e4> │ │ │ │ ldr r2, [pc, #92] @ 1f068c <__cxa_atexit@plt+0x1e46ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -496056,32 +496056,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #24] @ 1f0698 <__cxa_atexit@plt+0x1e46f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r0, lsr #23 │ │ │ │ - tsteq fp, r4, asr #10 │ │ │ │ - tsteq fp, ip, lsr r5 │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ + tsteq sl, r0, lsl #23 │ │ │ │ + tsteq fp, r4, lsr #10 │ │ │ │ + tsteq fp, ip, lsl r5 │ │ │ │ + strdeq r0, [fp, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 1f06d0 <__cxa_atexit@plt+0x1e4730> │ │ │ │ add r1, pc, r1 │ │ │ │ and r2, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r1 │ │ │ │ moveq r3, r5 │ │ │ │ movne r7, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, ip, lsl #10 │ │ │ │ - tsteq fp, r8, lsl r5 │ │ │ │ + smlatteq fp, ip, r4, r0 │ │ │ │ + strdeq r0, [fp, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f0774 <__cxa_atexit@plt+0x1e47d4> │ │ │ │ ldr r2, [pc, #172] @ 1f07a4 <__cxa_atexit@plt+0x1e4804> │ │ │ │ @@ -496126,21 +496126,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r3, #8 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011abad8 │ │ │ │ - tsteq fp, ip, ror #8 │ │ │ │ - tsteq fp, r8, lsr #8 │ │ │ │ - smlabteq fp, r8, r4, r0 │ │ │ │ + @ instruction: 0x011abab8 │ │ │ │ + tsteq fp, ip, asr #8 │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ + smlatbeq fp, r8, r4, r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x011abe94 │ │ │ │ - tsteq fp, ip, lsr #8 │ │ │ │ + tsteq sl, r4, ror lr │ │ │ │ + tsteq fp, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ ldr r3, [pc, #88] @ 1f0834 <__cxa_atexit@plt+0x1e4894> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, fp │ │ │ │ @@ -496161,18 +496161,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 1f0840 <__cxa_atexit@plt+0x1e48a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, lsl r4 │ │ │ │ + strdeq r0, [fp, -r8] │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq sl, r4, ror #27 │ │ │ │ - @ instruction: 0x010b0398 │ │ │ │ + tsteq sl, r4, asr #27 │ │ │ │ + tsteq fp, r8, ror r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1f08a4 <__cxa_atexit@plt+0x1e4904> │ │ │ │ @@ -496197,37 +496197,37 @@ │ │ │ │ b 1f08b4 <__cxa_atexit@plt+0x1e4914> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f08c4 <__cxa_atexit@plt+0x1e4924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ + tsteq fp, r8, asr #6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x011ab998 │ │ │ │ - tsteq fp, r8, lsr r3 │ │ │ │ + tsteq sl, r8, ror r9 │ │ │ │ + tsteq fp, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f08f4 <__cxa_atexit@plt+0x1e4954> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1fa45c <__cxa_atexit@plt+0x1ee4bc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq fp, r4, lsl #6 │ │ │ │ + smlatteq fp, r4, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f0918 <__cxa_atexit@plt+0x1e4978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1f5928 <__cxa_atexit@plt+0x1e9988> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r0, [fp, -r0] │ │ │ │ + @ instruction: 0x010b02b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0958 <__cxa_atexit@plt+0x1e49b8> │ │ │ │ @@ -496252,15 +496252,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1f09a4 <__cxa_atexit@plt+0x1e4a04> │ │ │ │ ldr r7, [pc, #8] @ 1f09a0 <__cxa_atexit@plt+0x1e4a00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlatbeq fp, r4, r2, r0 │ │ │ │ + smlabbeq fp, r4, r2, r0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #76] @ 1f09fc <__cxa_atexit@plt+0x1e4a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1f09e0 <__cxa_atexit@plt+0x1e4a40> │ │ │ │ @@ -496281,15 +496281,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f09a4 <__cxa_atexit@plt+0x1e4a04> │ │ │ │ - tsteq fp, r0, lsr r2 │ │ │ │ + tsteq fp, r0, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0a54 <__cxa_atexit@plt+0x1e4ab4> │ │ │ │ ldr r2, [pc, #40] @ 1f0a5c <__cxa_atexit@plt+0x1e4abc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -496300,16 +496300,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011ab79c │ │ │ │ - ldrdeq pc, [sl, -r8] │ │ │ │ + tsteq sl, ip, ror r7 │ │ │ │ + @ instruction: 0x010affb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f0a9c <__cxa_atexit@plt+0x1e4afc> │ │ │ │ ldr r3, [pc, #48] @ 1f0ab8 <__cxa_atexit@plt+0x1e4b18> │ │ │ │ @@ -496322,18 +496322,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f0abc <__cxa_atexit@plt+0x1e4b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 1f0ac0 <__cxa_atexit@plt+0x1e4b20> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010affbc │ │ │ │ - @ instruction: 0x010b0198 │ │ │ │ - @ instruction: 0x010aff98 │ │ │ │ - tsteq fp, r0, ror r0 │ │ │ │ + @ instruction: 0x010aff9c │ │ │ │ + tsteq fp, r8, ror r1 │ │ │ │ + tstpeq sl, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ + qaddeq r0, r0, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0b34 <__cxa_atexit@plt+0x1e4b94> │ │ │ │ ldr r3, [pc, #84] @ 1f0b3c <__cxa_atexit@plt+0x1e4b9c> │ │ │ │ @@ -496357,37 +496357,37 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq pc, [sl, -r4] │ │ │ │ + ldrdeq pc, [sl, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 1f0b6c <__cxa_atexit@plt+0x1e4bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabteq sl, r8, pc, pc @ │ │ │ │ + smlatbeq sl, r8, pc, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1f0b98 <__cxa_atexit@plt+0x1e4bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1f0b9c <__cxa_atexit@plt+0x1e4bfc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sl, r4, asr sl │ │ │ │ + tsteq sl, r4, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f0be8 <__cxa_atexit@plt+0x1e4c48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -496405,15 +496405,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, lsl #20 │ │ │ │ + tsteq sl, r8, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0c84 <__cxa_atexit@plt+0x1e4ce4> │ │ │ │ ldr r2, [pc, #104] @ 1f0c8c <__cxa_atexit@plt+0x1e4cec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -496440,33 +496440,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq sl, ip, lsr #11 │ │ │ │ - tsteq sl, r8, lsr #11 │ │ │ │ - @ instruction: 0x011ab5b8 │ │ │ │ + tsteq sl, ip, lsl #11 │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ + @ instruction: 0x011ab598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1f0cd0 <__cxa_atexit@plt+0x1e4d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1f0cd4 <__cxa_atexit@plt+0x1e4d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ - tsteq sl, ip, ror #10 │ │ │ │ - tstpeq sl, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r0, asr r5 │ │ │ │ + tsteq sl, ip, asr #10 │ │ │ │ + tstpeq sl, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f0d0c <__cxa_atexit@plt+0x1e4d6c> │ │ │ │ @@ -496507,16 +496507,16 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f0d9c <__cxa_atexit@plt+0x1e4dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr r4 │ │ │ │ - @ instruction: 0x010afeb0 │ │ │ │ + tsteq sl, r4, lsr r4 │ │ │ │ + @ instruction: 0x010afe90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -496559,19 +496559,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tstpeq sl, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + smlatteq sl, r8, sp, pc @ │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - ldrdeq pc, [sl, -r4] │ │ │ │ + @ instruction: 0x010afdb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0ed0 <__cxa_atexit@plt+0x1e4f30> │ │ │ │ ldr r2, [pc, #56] @ 1f0ed8 <__cxa_atexit@plt+0x1e4f38> │ │ │ │ @@ -496587,16 +496587,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, r8, ror #6 │ │ │ │ - tstpeq sl, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r8, asr #6 │ │ │ │ + tstpeq sl, r4, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0f2c <__cxa_atexit@plt+0x1e4f8c> │ │ │ │ @@ -496612,16 +496612,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011ab6d0 │ │ │ │ - tstpeq sl, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ab6b0 │ │ │ │ + strdeq pc, [sl, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #192] @ 1f1018 <__cxa_atexit@plt+0x1e5078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1f0f8c <__cxa_atexit@plt+0x1e4fec> │ │ │ │ @@ -496668,20 +496668,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f1020 <__cxa_atexit@plt+0x1e5080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tstpeq sl, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sl, -r8] │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - tsteq sl, ip, asr #4 │ │ │ │ - tstpeq sl, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, ip, lsr #4 │ │ │ │ + tstpeq sl, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1f106c <__cxa_atexit@plt+0x1e50cc> │ │ │ │ @@ -496721,19 +496721,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1f10f4 <__cxa_atexit@plt+0x1e5154> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tstpeq sl, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - tsteq sl, r4, ror r1 │ │ │ │ + tsteq sl, r4, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1148 <__cxa_atexit@plt+0x1e51a8> │ │ │ │ @@ -496745,16 +496745,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011ab494 │ │ │ │ - strdeq pc, [sl, -ip] │ │ │ │ + tsteq sl, r4, ror r4 │ │ │ │ + ldrdeq pc, [sl, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f11ac <__cxa_atexit@plt+0x1e520c> │ │ │ │ @@ -496791,15 +496791,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r0, ror #7 │ │ │ │ + tsteq sl, r0, asr #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -496825,15 +496825,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - smlatteq sl, r4, r9, pc @ │ │ │ │ + smlabteq sl, r4, r9, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f12d0 <__cxa_atexit@plt+0x1e5330> │ │ │ │ ldr r2, [pc, #36] @ 1f12d8 <__cxa_atexit@plt+0x1e5338> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -496842,16 +496842,16 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r8, r3, pc @ │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ + smlabteq sl, r8, r3, pc @ │ │ │ │ + tsteq sl, r0, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f137c <__cxa_atexit@plt+0x1e53dc> │ │ │ │ ldr r3, [pc, #164] @ 1f13a4 <__cxa_atexit@plt+0x1e5404> │ │ │ │ @@ -496894,17 +496894,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strdeq pc, [sl, -r4] │ │ │ │ + ldrdeq pc, [sl, -r4] │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, r4, lsl #5 │ │ │ │ + tsteq sl, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1414 <__cxa_atexit@plt+0x1e5474> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -496928,15 +496928,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0x011ab1d0 │ │ │ │ + @ instruction: 0x011ab1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f148c <__cxa_atexit@plt+0x1e54ec> │ │ │ │ ldr r2, [pc, #100] @ 1f14b4 <__cxa_atexit@plt+0x1e5514> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -496961,20 +496961,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f14bc <__cxa_atexit@plt+0x1e551c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsl #27 │ │ │ │ - ldrdeq pc, [sl, -ip] │ │ │ │ - strdeq pc, [sl, -r0] │ │ │ │ + tsteq sl, ip, ror #26 │ │ │ │ + @ instruction: 0x010af7bc │ │ │ │ + ldrdeq pc, [sl, -r0] │ │ │ │ @ instruction: 0xffff87b4 │ │ │ │ - tstpeq sl, r4, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [sl, -r8] │ │ │ │ + smlatteq sl, r4, r7, pc @ │ │ │ │ + ldrdeq pc, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f1514 <__cxa_atexit@plt+0x1e5574> │ │ │ │ ldr r2, [pc, #68] @ 1f1530 <__cxa_atexit@plt+0x1e5590> │ │ │ │ @@ -496992,16 +496992,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f1534 <__cxa_atexit@plt+0x1e5594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011aacf0 │ │ │ │ - smlatbeq sl, r0, r5, pc @ │ │ │ │ + @ instruction: 0x011aacd0 │ │ │ │ + smlabbeq sl, r0, r5, pc @ │ │ │ │ @ instruction: 0xffff9dc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -497039,20 +497039,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - smlabbeq sl, r8, r6, pc @ │ │ │ │ - @ instruction: 0x010af6bc │ │ │ │ + tstpeq sl, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010af69c │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ - smlabteq sl, r0, r4, pc @ │ │ │ │ + smlatbeq sl, r0, r4, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1668 <__cxa_atexit@plt+0x1e56c8> │ │ │ │ @@ -497075,16 +497075,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x011aaf94 │ │ │ │ - strdeq pc, [sl, -r0] │ │ │ │ + tsteq sl, r4, ror pc │ │ │ │ + ldrdeq pc, [sl, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f1700 <__cxa_atexit@plt+0x1e5760> │ │ │ │ @@ -497121,16 +497121,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tstpeq sl, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r4, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, asr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff358 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -497140,15 +497140,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1f1784 <__cxa_atexit@plt+0x1e57e4> │ │ │ │ ldr r7, [pc, #8] @ 1f1780 <__cxa_atexit@plt+0x1e57e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sl, -ip] │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #76] @ 1f17dc <__cxa_atexit@plt+0x1e583c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1f17c0 <__cxa_atexit@plt+0x1e5820> │ │ │ │ @@ -497169,15 +497169,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f1784 <__cxa_atexit@plt+0x1e57e4> │ │ │ │ - tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1834 <__cxa_atexit@plt+0x1e5894> │ │ │ │ ldr r2, [pc, #40] @ 1f183c <__cxa_atexit@plt+0x1e589c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -497188,16 +497188,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 29ede0 <__cxa_atexit@plt+0x292e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011aa9bc │ │ │ │ - strdeq pc, [sl, -r8] │ │ │ │ + @ instruction: 0x011aa99c │ │ │ │ + ldrdeq pc, [sl, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f187c <__cxa_atexit@plt+0x1e58dc> │ │ │ │ ldr r3, [pc, #48] @ 1f1898 <__cxa_atexit@plt+0x1e58f8> │ │ │ │ @@ -497210,18 +497210,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f189c <__cxa_atexit@plt+0x1e58fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 1f18a0 <__cxa_atexit@plt+0x1e5900> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [sl, -ip] │ │ │ │ - tstpeq sl, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010af1b8 │ │ │ │ - @ instruction: 0x010af290 │ │ │ │ + @ instruction: 0x010af1bc │ │ │ │ + strdeq pc, [sl, -r0] │ │ │ │ + @ instruction: 0x010af198 │ │ │ │ + tstpeq sl, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1914 <__cxa_atexit@plt+0x1e5974> │ │ │ │ ldr r3, [pc, #84] @ 1f191c <__cxa_atexit@plt+0x1e597c> │ │ │ │ @@ -497245,37 +497245,37 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq sl, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sl, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 1f194c <__cxa_atexit@plt+0x1e59ac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatteq sl, r8, r1, pc @ │ │ │ │ + smlabteq sl, r8, r1, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1f1978 <__cxa_atexit@plt+0x1e59d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1f197c <__cxa_atexit@plt+0x1e59dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sl, r4, ror ip │ │ │ │ + tsteq sl, r4, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f19c8 <__cxa_atexit@plt+0x1e5a28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -497293,15 +497293,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, lsr #24 │ │ │ │ + tsteq sl, r8, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1a64 <__cxa_atexit@plt+0x1e5ac4> │ │ │ │ ldr r2, [pc, #104] @ 1f1a6c <__cxa_atexit@plt+0x1e5acc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -497328,33 +497328,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq sl, ip, asr #15 │ │ │ │ - tsteq sl, r8, asr #15 │ │ │ │ - @ instruction: 0x011aa7d8 │ │ │ │ + tsteq sl, ip, lsr #15 │ │ │ │ + tsteq sl, r8, lsr #15 │ │ │ │ + @ instruction: 0x011aa7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1f1ab0 <__cxa_atexit@plt+0x1e5b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1f1ab4 <__cxa_atexit@plt+0x1e5b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011aa790 │ │ │ │ - tsteq sl, ip, lsl #15 │ │ │ │ - tstpeq sl, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r0, ror r7 │ │ │ │ + tsteq sl, ip, ror #14 │ │ │ │ + tstpeq sl, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f1aec <__cxa_atexit@plt+0x1e5b4c> │ │ │ │ @@ -497395,16 +497395,16 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f1b7c <__cxa_atexit@plt+0x1e5bdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a2124 <__cxa_atexit@plt+0x296184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, ror r6 │ │ │ │ - ldrdeq pc, [sl, -r0] │ │ │ │ + tsteq sl, r4, asr r6 │ │ │ │ + strheq pc, [sl, -r0] @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f1bd8 <__cxa_atexit@plt+0x1e5c38> │ │ │ │ @@ -497422,15 +497422,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sl, ip, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1c98 <__cxa_atexit@plt+0x1e5cf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -497484,20 +497484,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrdeq lr, [sl, -r4] │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x010aefb4 │ │ │ │ + tsteq sl, r8, lsl r5 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #100] @ 1f1d74 <__cxa_atexit@plt+0x1e5dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -497542,16 +497542,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, lsr r4 │ │ │ │ - smlabbeq sl, r4, lr, lr │ │ │ │ + tsteq sl, ip, lsl r4 │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1e20 <__cxa_atexit@plt+0x1e5e80> │ │ │ │ ldr r2, [pc, #56] @ 1f1e28 <__cxa_atexit@plt+0x1e5e88> │ │ │ │ @@ -497567,16 +497567,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, r8, lsl r4 │ │ │ │ - tsteq sl, r4, lsr #28 │ │ │ │ + @ instruction: 0x011aa3f8 │ │ │ │ + tsteq sl, r4, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1e7c <__cxa_atexit@plt+0x1e5edc> │ │ │ │ @@ -497592,16 +497592,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ - smlabteq sl, r0, sp, lr │ │ │ │ + tsteq sl, r0, ror #14 │ │ │ │ + smlatbeq sl, r0, sp, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #192] @ 1f1f68 <__cxa_atexit@plt+0x1e5fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1f1edc <__cxa_atexit@plt+0x1e5f3c> │ │ │ │ @@ -497648,20 +497648,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f1f70 <__cxa_atexit@plt+0x1e5fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - smlabteq sl, r8, ip, lr │ │ │ │ + smlatbeq sl, r8, ip, lr │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffffe9c8 │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - @ instruction: 0x011aa2fc │ │ │ │ - ldrdeq lr, [sl, -r0] │ │ │ │ + @ instruction: 0x011aa2dc │ │ │ │ + @ instruction: 0x010aecb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1f1fbc <__cxa_atexit@plt+0x1e601c> │ │ │ │ @@ -497701,19 +497701,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1f2044 <__cxa_atexit@plt+0x1e60a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq lr, [sl, -r0] │ │ │ │ + ldrdeq lr, [sl, -r0] │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ @ instruction: 0xffffe624 │ │ │ │ - tsteq sl, r4, lsr #4 │ │ │ │ + tsteq sl, r4, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2098 <__cxa_atexit@plt+0x1e60f8> │ │ │ │ @@ -497725,16 +497725,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r4, asr #10 │ │ │ │ - smlatbeq sl, ip, fp, lr │ │ │ │ + tsteq sl, r4, lsr #10 │ │ │ │ + smlabbeq sl, ip, fp, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -497794,16 +497794,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r4, lsr r4 │ │ │ │ - @ instruction: 0x010aea94 │ │ │ │ + tsteq sl, r4, lsl r4 │ │ │ │ + tsteq sl, r4, ror sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -497829,15 +497829,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - tsteq sl, r0, ror sl │ │ │ │ + tsteq sl, r0, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f22a0 <__cxa_atexit@plt+0x1e6300> │ │ │ │ ldr r2, [pc, #100] @ 1f22c8 <__cxa_atexit@plt+0x1e6328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -497862,20 +497862,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f22d0 <__cxa_atexit@plt+0x1e6330> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ - smlabteq sl, r8, r9, lr │ │ │ │ - ldrdeq lr, [sl, -ip] │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ + smlatbeq sl, r8, r9, lr │ │ │ │ + @ instruction: 0x010ae3bc │ │ │ │ @ instruction: 0xffff79a0 │ │ │ │ - strdeq lr, [sl, -r0] │ │ │ │ - smlatteq sl, r4, r7, lr │ │ │ │ + ldrdeq lr, [sl, -r0] │ │ │ │ + smlabteq sl, r4, r7, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f2328 <__cxa_atexit@plt+0x1e6388> │ │ │ │ ldr r2, [pc, #68] @ 1f2344 <__cxa_atexit@plt+0x1e63a4> │ │ │ │ @@ -497893,16 +497893,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f2348 <__cxa_atexit@plt+0x1e63a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a9edc │ │ │ │ - smlabbeq sl, ip, r7, lr │ │ │ │ + @ instruction: 0x011a9ebc │ │ │ │ + tsteq sl, ip, ror #14 │ │ │ │ @ instruction: 0xffff8fac │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -497940,20 +497940,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x010ae8b0 │ │ │ │ - smlabteq sl, ip, r8, lr │ │ │ │ + @ instruction: 0x010ae890 │ │ │ │ + smlatbeq sl, ip, r8, lr │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ - smlatbeq sl, ip, r6, lr │ │ │ │ + smlabbeq sl, ip, r6, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f247c <__cxa_atexit@plt+0x1e64dc> │ │ │ │ @@ -497976,16 +497976,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq sl, r0, lsl #3 │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ + smlatteq sl, r0, r7, lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f2514 <__cxa_atexit@plt+0x1e6574> │ │ │ │ @@ -498022,16 +498022,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ - smlabbeq sl, r4, r7, lr │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ + tsteq sl, r4, ror #14 │ │ │ │ @ instruction: 0xfffff324 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498043,16 +498043,16 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr #2 │ │ │ │ - tsteq sl, ip, asr ip │ │ │ │ + tsteq sl, r4, lsl #2 │ │ │ │ + tsteq sl, ip, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f2640 <__cxa_atexit@plt+0x1e66a0> │ │ │ │ ldr r3, [pc, #164] @ 1f2668 <__cxa_atexit@plt+0x1e66c8> │ │ │ │ @@ -498095,17 +498095,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sl, r0, ror r6 │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, r0, asr #31 │ │ │ │ + tsteq sl, r0, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f26d8 <__cxa_atexit@plt+0x1e6738> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -498129,16 +498129,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq sl, ip, lsl #30 │ │ │ │ - @ instruction: 0x010ae5b8 │ │ │ │ + tsteq sl, ip, ror #29 │ │ │ │ + @ instruction: 0x010ae598 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b d3f274 <__cxa_atexit@plt+0xd332d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -498168,20 +498168,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f2798 <__cxa_atexit@plt+0x1e67f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a9ab0 │ │ │ │ - tsteq sl, r0, asr #10 │ │ │ │ - tsteq sl, r4, lsl pc │ │ │ │ + @ instruction: 0x011a9a90 │ │ │ │ + tsteq sl, r0, lsr #10 │ │ │ │ + strdeq sp, [sl, -r4] │ │ │ │ @ instruction: 0xffff74d8 │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ - tsteq sl, ip, lsl r3 │ │ │ │ + tsteq sl, r8, asr #10 │ │ │ │ + strdeq lr, [sl, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f27f0 <__cxa_atexit@plt+0x1e6850> │ │ │ │ ldr r2, [pc, #68] @ 1f280c <__cxa_atexit@plt+0x1e686c> │ │ │ │ @@ -498199,16 +498199,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f2810 <__cxa_atexit@plt+0x1e6870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsl sl │ │ │ │ - smlabteq sl, r4, r2, lr │ │ │ │ + @ instruction: 0x011a99f4 │ │ │ │ + smlatbeq sl, r4, r2, lr │ │ │ │ @ instruction: 0xffff8ae4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -498261,20 +498261,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x010ae3b8 │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ + @ instruction: 0x010ae398 │ │ │ │ + smlatteq sl, r0, r3, lr │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ @ instruction: 0xfffff02c │ │ │ │ - smlatbeq sl, r8, r1, lr │ │ │ │ + smlabbeq sl, r8, r1, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2980 <__cxa_atexit@plt+0x1e69e0> │ │ │ │ @@ -498297,16 +498297,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq sl, ip, ror ip │ │ │ │ - tsteq sl, r4, lsr #6 │ │ │ │ + tsteq sl, ip, asr ip │ │ │ │ + tsteq sl, r4, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f2a34 <__cxa_atexit@plt+0x1e6a94> │ │ │ │ @@ -498358,16 +498358,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq sl, r4, lsr r2 │ │ │ │ - tsteq sl, ip, ror r2 │ │ │ │ + tsteq sl, r4, lsl r2 │ │ │ │ + tsteq sl, ip, asr r2 │ │ │ │ @ instruction: 0xffffee04 │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ @ instruction: 0xffffeea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498379,16 +498379,16 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r4, fp, sp │ │ │ │ - tsteq sl, ip, lsl r7 │ │ │ │ + smlabteq sl, r4, fp, sp │ │ │ │ + @ instruction: 0x011a96fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f2b80 <__cxa_atexit@plt+0x1e6be0> │ │ │ │ ldr r3, [pc, #164] @ 1f2ba8 <__cxa_atexit@plt+0x1e6c08> │ │ │ │ @@ -498431,17 +498431,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sl, ip, asr r1 │ │ │ │ + tsteq sl, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, r0, lsl #21 │ │ │ │ + tsteq sl, r0, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f2c18 <__cxa_atexit@plt+0x1e6c78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -498465,15 +498465,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq sl, ip, asr #19 │ │ │ │ + tsteq sl, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2c90 <__cxa_atexit@plt+0x1e6cf0> │ │ │ │ ldr r2, [pc, #100] @ 1f2cb8 <__cxa_atexit@plt+0x1e6d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -498498,20 +498498,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f2cc0 <__cxa_atexit@plt+0x1e6d20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ - tsteq sl, r4, asr #32 │ │ │ │ - smlatteq sl, ip, r9, sp │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ + tsteq sl, r4, lsr #32 │ │ │ │ + smlabteq sl, ip, r9, sp │ │ │ │ @ instruction: 0xffff6fb0 │ │ │ │ - tsteq sl, ip, rrx │ │ │ │ - strdeq sp, [sl, -r4] │ │ │ │ + tsteq sl, ip, asr #32 │ │ │ │ + ldrdeq sp, [sl, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f2d18 <__cxa_atexit@plt+0x1e6d78> │ │ │ │ ldr r2, [pc, #68] @ 1f2d34 <__cxa_atexit@plt+0x1e6d94> │ │ │ │ @@ -498529,16 +498529,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f2d38 <__cxa_atexit@plt+0x1e6d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, ror #9 │ │ │ │ - @ instruction: 0x010add9c │ │ │ │ + tsteq sl, ip, asr #9 │ │ │ │ + tsteq sl, ip, ror sp │ │ │ │ @ instruction: 0xffff85bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -498584,22 +498584,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f2e14 <__cxa_atexit@plt+0x1e6e74> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlatbeq sl, ip, lr, sp │ │ │ │ - @ instruction: 0x011a93f8 │ │ │ │ - tsteq sl, r4, lsl pc │ │ │ │ + smlabbeq sl, ip, lr, sp │ │ │ │ + @ instruction: 0x011a93d8 │ │ │ │ + strdeq sp, [sl, -r4] │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ @ instruction: 0xffffeb1c │ │ │ │ - tsteq sl, r4, asr r4 │ │ │ │ - @ instruction: 0x010adc94 │ │ │ │ + tsteq sl, r4, lsr r4 │ │ │ │ + tsteq sl, r4, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2e94 <__cxa_atexit@plt+0x1e6ef4> │ │ │ │ @@ -498622,16 +498622,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ + tsteq sl, r0, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -498676,21 +498676,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f2f84 <__cxa_atexit@plt+0x1e6fe4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, ip, lsr sp │ │ │ │ - tsteq sl, r8, lsl #5 │ │ │ │ - smlatbeq sl, r4, sp, sp │ │ │ │ + tsteq sl, ip, lsl sp │ │ │ │ + tsteq sl, r8, ror #4 │ │ │ │ + smlabbeq sl, r4, sp, sp │ │ │ │ @ instruction: 0xffffe908 │ │ │ │ @ instruction: 0xffffeedc │ │ │ │ @ instruction: 0xffffe9ac │ │ │ │ - tsteq sl, r4, ror #5 │ │ │ │ + tsteq sl, r4, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2ff4 <__cxa_atexit@plt+0x1e7054> │ │ │ │ ldr r2, [pc, #100] @ 1f301c <__cxa_atexit@plt+0x1e707c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -498715,20 +498715,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f3024 <__cxa_atexit@plt+0x1e7084> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr #4 │ │ │ │ - smlatteq sl, r0, ip, sp │ │ │ │ - smlabbeq sl, r8, r6, sp │ │ │ │ + tsteq sl, r4, lsl #4 │ │ │ │ + smlabteq sl, r0, ip, sp │ │ │ │ + tsteq sl, r8, ror #12 │ │ │ │ @ instruction: 0xffff6c4c │ │ │ │ - tsteq sl, r8, lsl #26 │ │ │ │ - @ instruction: 0x010ada90 │ │ │ │ + smlatteq sl, r8, ip, sp │ │ │ │ + tsteq sl, r0, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f307c <__cxa_atexit@plt+0x1e70dc> │ │ │ │ ldr r2, [pc, #68] @ 1f3098 <__cxa_atexit@plt+0x1e70f8> │ │ │ │ @@ -498746,18 +498746,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f309c <__cxa_atexit@plt+0x1e70fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsl #3 │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ + tsteq sl, r8, ror #2 │ │ │ │ + tsteq sl, r8, lsl sl │ │ │ │ @ instruction: 0xffff8258 │ │ │ │ - smlabteq sl, ip, fp, sp │ │ │ │ + smlatbeq sl, ip, fp, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -498802,22 +498802,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f317c <__cxa_atexit@plt+0x1e71dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq sl, r8, lsl #22 │ │ │ │ - @ instruction: 0x011a9490 │ │ │ │ - smlabteq sl, r8, fp, sp │ │ │ │ + smlatteq sl, r8, sl, sp │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ + smlatbeq sl, r8, fp, sp │ │ │ │ @ instruction: 0xffffd930 │ │ │ │ @ instruction: 0xffffdd94 │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ - tsteq sl, ip, ror #9 │ │ │ │ - tsteq sl, ip, lsr #18 │ │ │ │ + tsteq sl, ip, asr #9 │ │ │ │ + tsteq sl, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f31fc <__cxa_atexit@plt+0x1e725c> │ │ │ │ @@ -498840,16 +498840,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ - smlatteq sl, r4, sl, sp │ │ │ │ + tsteq sl, r0, ror #7 │ │ │ │ + smlabteq sl, r4, sl, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -498894,21 +498894,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f32ec <__cxa_atexit@plt+0x1e734c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x010ad998 │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ - tsteq sl, r8, asr sl │ │ │ │ + tsteq sl, r8, ror r9 │ │ │ │ + tsteq sl, r0, lsl #6 │ │ │ │ + tsteq sl, r8, lsr sl │ │ │ │ @ instruction: 0xffffd7c0 │ │ │ │ @ instruction: 0xffffdc24 │ │ │ │ @ instruction: 0xffffd864 │ │ │ │ - tsteq sl, ip, ror r3 │ │ │ │ + tsteq sl, ip, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f335c <__cxa_atexit@plt+0x1e73bc> │ │ │ │ ldr r2, [pc, #100] @ 1f3384 <__cxa_atexit@plt+0x1e73e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -498933,20 +498933,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1f338c <__cxa_atexit@plt+0x1e73ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a8ebc │ │ │ │ - tsteq sl, r8, ror r9 │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ + @ instruction: 0x011a8e9c │ │ │ │ + tsteq sl, r8, asr r9 │ │ │ │ + mrseq sp, (UNDEF: 58) │ │ │ │ @ instruction: 0xffff68e4 │ │ │ │ - smlatbeq sl, r0, r9, sp │ │ │ │ - tsteq sl, r8, lsr #14 │ │ │ │ + smlabbeq sl, r0, r9, sp │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f33e4 <__cxa_atexit@plt+0x1e7444> │ │ │ │ ldr r2, [pc, #68] @ 1f3400 <__cxa_atexit@plt+0x1e7460> │ │ │ │ @@ -498964,18 +498964,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f3404 <__cxa_atexit@plt+0x1e7464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #28 │ │ │ │ - ldrdeq sp, [sl, -r0] │ │ │ │ + tsteq sl, r0, lsl #28 │ │ │ │ + @ instruction: 0x010ad6b0 │ │ │ │ @ instruction: 0xffff7ef0 │ │ │ │ - smlabbeq sl, r8, r8, sp │ │ │ │ + tsteq sl, r8, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -499020,22 +499020,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f34e4 <__cxa_atexit@plt+0x1e7544> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq sp, [sl, -ip] │ │ │ │ - tsteq sl, r8, lsr #2 │ │ │ │ - tsteq sl, r0, ror r8 │ │ │ │ + @ instruction: 0x010ad7bc │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ @ instruction: 0xffffe3a8 │ │ │ │ @ instruction: 0xffffe97c │ │ │ │ @ instruction: 0xffffe44c │ │ │ │ - tsteq sl, r4, lsl #3 │ │ │ │ - smlabteq sl, r4, r5, sp │ │ │ │ + tsteq sl, r4, ror #2 │ │ │ │ + smlatbeq sl, r4, r5, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3564 <__cxa_atexit@plt+0x1e75c4> │ │ │ │ @@ -499058,16 +499058,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x011a9098 │ │ │ │ - smlabbeq sl, ip, r7, sp │ │ │ │ + tsteq sl, r8, ror r0 │ │ │ │ + tsteq sl, ip, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -499112,21 +499112,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 1f3654 <__cxa_atexit@plt+0x1e76b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, ip, ror #12 │ │ │ │ - @ instruction: 0x011a8fb8 │ │ │ │ - tsteq sl, r0, lsl #14 │ │ │ │ + tsteq sl, ip, asr #12 │ │ │ │ + @ instruction: 0x011a8f98 │ │ │ │ + smlatteq sl, r0, r6, sp │ │ │ │ @ instruction: 0xffffe238 │ │ │ │ @ instruction: 0xffffe80c │ │ │ │ @ instruction: 0xffffe2dc │ │ │ │ - tsteq sl, r4, lsl r0 │ │ │ │ + @ instruction: 0x011a8ff4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -499139,16 +499139,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f36c0 <__cxa_atexit@plt+0x1e7720> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, asr #30 │ │ │ │ - tsteq sl, r8, ror r6 │ │ │ │ + tsteq sl, r8, lsr #30 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -499161,16 +499161,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f3718 <__cxa_atexit@plt+0x1e7778> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a8ef4 │ │ │ │ - tsteq sl, r4, lsr #12 │ │ │ │ + @ instruction: 0x011a8ed4 │ │ │ │ + tsteq sl, r4, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -499183,16 +499183,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f3770 <__cxa_atexit@plt+0x1e77d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsl #29 │ │ │ │ - ldrdeq sp, [sl, -r0] │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ + @ instruction: 0x010ad5b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -499205,16 +499205,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f37c8 <__cxa_atexit@plt+0x1e7828> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ - tsteq sl, ip, ror r5 │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ + tsteq sl, ip, asr r5 │ │ │ │ rscseq sp, r5, lr, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ rscseq sp, r5, ip, ror r4 │ │ │ │ @@ -499274,16 +499274,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x010ad494 │ │ │ │ - tsteq sl, r8, ror sp │ │ │ │ + tsteq sl, r4, ror r4 │ │ │ │ + tsteq sl, r8, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3928 <__cxa_atexit@plt+0x1e7988> │ │ │ │ @@ -499297,15 +499297,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a8cf0 │ │ │ │ + @ instruction: 0x011a8cd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f39b4 <__cxa_atexit@plt+0x1e7a14> │ │ │ │ ldr r3, [pc, #132] @ 1f39dc <__cxa_atexit@plt+0x1e7a3c> │ │ │ │ @@ -499340,16 +499340,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x010ad390 │ │ │ │ - tsteq sl, ip, ror #24 │ │ │ │ + tsteq sl, r0, ror r3 │ │ │ │ + tsteq sl, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3a38 <__cxa_atexit@plt+0x1e7a98> │ │ │ │ @@ -499365,15 +499365,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, ror #23 │ │ │ │ + tsteq sl, ip, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f3ac8 <__cxa_atexit@plt+0x1e7b28> │ │ │ │ ldr r3, [pc, #136] @ 1f3af0 <__cxa_atexit@plt+0x1e7b50> │ │ │ │ @@ -499409,16 +499409,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlabbeq sl, r0, r2, sp │ │ │ │ - tsteq sl, ip, asr fp │ │ │ │ + tsteq sl, r0, ror #4 │ │ │ │ + tsteq sl, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3b50 <__cxa_atexit@plt+0x1e7bb0> │ │ │ │ @@ -499435,15 +499435,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a8ad8 │ │ │ │ + @ instruction: 0x011a8ab8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f3be0 <__cxa_atexit@plt+0x1e7c40> │ │ │ │ ldr r3, [pc, #136] @ 1f3c08 <__cxa_atexit@plt+0x1e7c68> │ │ │ │ @@ -499479,16 +499479,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq sl, ip, ror #2 │ │ │ │ - tsteq sl, r4, asr #20 │ │ │ │ + tsteq sl, ip, asr #2 │ │ │ │ + tsteq sl, r4, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3c60 <__cxa_atexit@plt+0x1e7cc0> │ │ │ │ @@ -499503,16 +499503,16 @@ │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a89bc │ │ │ │ - smlatteq sl, r4, r0, sp │ │ │ │ + @ instruction: 0x011a899c │ │ │ │ + smlabteq sl, r4, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f3cc4 <__cxa_atexit@plt+0x1e7d24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -499527,16 +499527,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 225918 <__cxa_atexit@plt+0x219978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr #10 │ │ │ │ - tsteq sl, r4, asr #18 │ │ │ │ + tsteq sl, ip, lsl #10 │ │ │ │ + tsteq sl, r4, lsr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3d00 <__cxa_atexit@plt+0x1e7d60> │ │ │ │ ldr r5, [pc, #28] @ 1f3d10 <__cxa_atexit@plt+0x1e7d70> │ │ │ │ @@ -499545,22 +499545,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 23417c <__cxa_atexit@plt+0x2281dc> │ │ │ │ ldr r7, [pc, #12] @ 1f3d14 <__cxa_atexit@plt+0x1e7d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - swpeq sp, ip, [sl] │ │ │ │ tsteq sl, ip, ror r0 │ │ │ │ + qaddeq sp, ip, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - tsteq sl, ip, rrx │ │ │ │ + tsteq sl, ip, asr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3d60 <__cxa_atexit@plt+0x1e7dc0> │ │ │ │ ldr r5, [pc, #28] @ 1f3d70 <__cxa_atexit@plt+0x1e7dd0> │ │ │ │ @@ -499569,15 +499569,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 23417c <__cxa_atexit@plt+0x2281dc> │ │ │ │ ldr r7, [pc, #12] @ 1f3d74 <__cxa_atexit@plt+0x1e7dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - tsteq sl, ip, lsr r0 │ │ │ │ + tsteq sl, ip, lsl r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3db0 <__cxa_atexit@plt+0x1e7e10> │ │ │ │ ldr r2, [pc, #40] @ 1f3dc0 <__cxa_atexit@plt+0x1e7e20> │ │ │ │ @@ -499589,24 +499589,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f3dc8 <__cxa_atexit@plt+0x1e7e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r8, lsl #9 │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ - smlatteq sl, ip, pc, ip @ │ │ │ │ + tsteq sl, r8, ror #8 │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ + smlabteq sl, ip, pc, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 203a04 <__cxa_atexit@plt+0x1f7a64> │ │ │ │ - ldrdeq ip, [sl, -r8] │ │ │ │ + @ instruction: 0x010acfb8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3e24 <__cxa_atexit@plt+0x1e7e84> │ │ │ │ ldr r2, [pc, #40] @ 1f3e34 <__cxa_atexit@plt+0x1e7e94> │ │ │ │ @@ -499618,16 +499618,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f3e3c <__cxa_atexit@plt+0x1e7e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r4, lsl r4 │ │ │ │ - @ instruction: 0x010acf9c │ │ │ │ + @ instruction: 0x011a83f4 │ │ │ │ + tsteq sl, ip, ror pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f3e84 <__cxa_atexit@plt+0x1e7ee4> │ │ │ │ @@ -499643,24 +499643,24 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f3ea4 <__cxa_atexit@plt+0x1e7f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011a8790 │ │ │ │ - tsteq sl, r8, lsl #15 │ │ │ │ - tsteq sl, r4, asr pc │ │ │ │ - smlatteq sl, ip, lr, ip │ │ │ │ + tsteq sl, r0, ror r7 │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ + tsteq sl, r4, lsr pc │ │ │ │ + smlabteq sl, ip, lr, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - tsteq sl, ip, lsl pc │ │ │ │ + strdeq ip, [sl, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f3f08 <__cxa_atexit@plt+0x1e7f68> │ │ │ │ @@ -499676,18 +499676,18 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f3f28 <__cxa_atexit@plt+0x1e7f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, ip, lsl #14 │ │ │ │ - tsteq sl, r4, lsl #14 │ │ │ │ - ldrdeq ip, [sl, -r0] │ │ │ │ - smlabteq sl, ip, lr, ip │ │ │ │ + tsteq sl, ip, ror #13 │ │ │ │ + tsteq sl, r4, ror #13 │ │ │ │ + @ instruction: 0x010aceb0 │ │ │ │ + smlatbeq sl, ip, lr, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 232c44 <__cxa_atexit@plt+0x226ca4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -499705,17 +499705,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f3f98 <__cxa_atexit@plt+0x1e7ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a82b8 │ │ │ │ - @ instruction: 0x010ace98 │ │ │ │ - tsteq sl, ip, ror #28 │ │ │ │ + @ instruction: 0x011a8298 │ │ │ │ + tsteq sl, r8, ror lr │ │ │ │ + tsteq sl, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3fe8 <__cxa_atexit@plt+0x1e8048> │ │ │ │ @@ -499731,22 +499731,22 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sl, r8, lsr #12 │ │ │ │ - @ instruction: 0x010acd94 │ │ │ │ + tsteq sl, r8, lsl #12 │ │ │ │ + tsteq sl, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - tsteq sl, r0, lsl #28 │ │ │ │ + smlatteq sl, r0, sp, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4054 <__cxa_atexit@plt+0x1e80b4> │ │ │ │ @@ -499759,17 +499759,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4070 <__cxa_atexit@plt+0x1e80d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq sl, r0, ror #3 │ │ │ │ - smlabteq sl, r0, sp, ip │ │ │ │ - smlabteq sl, r0, sp, ip │ │ │ │ + tsteq sl, r0, asr #3 │ │ │ │ + smlatbeq sl, r0, sp, ip │ │ │ │ + smlatbeq sl, r0, sp, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -499797,18 +499797,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr r1 │ │ │ │ - tsteq sl, r4, ror r1 │ │ │ │ - tsteq sl, r0, ror r1 │ │ │ │ - tsteq sl, r4, lsr #26 │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ + tsteq sl, r4, asr r1 │ │ │ │ + tsteq sl, r0, asr r1 │ │ │ │ + tsteq sl, r4, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f41c4 <__cxa_atexit@plt+0x1e8224> │ │ │ │ ldr r2, [pc, #160] @ 1f41d4 <__cxa_atexit@plt+0x1e8234> │ │ │ │ @@ -499852,17 +499852,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f41e0 <__cxa_atexit@plt+0x1e8240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sl, ip, ror ip │ │ │ │ - tsteq sl, ip, lsr #32 │ │ │ │ tsteq sl, ip, asr ip │ │ │ │ + tsteq sl, ip │ │ │ │ + tsteq sl, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f4248 <__cxa_atexit@plt+0x1e82a8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -499888,28 +499888,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r8, lsl #31 │ │ │ │ - ldrdeq ip, [sl, -r0] │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ + @ instruction: 0x010acbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f42a0 <__cxa_atexit@plt+0x1e8300> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq sl, r0, fp, ip │ │ │ │ + smlabbeq sl, r0, fp, ip │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f42f8 <__cxa_atexit@plt+0x1e8358> │ │ │ │ @@ -499927,15 +499927,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f4330 <__cxa_atexit@plt+0x1e8390> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -499956,15 +499956,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r4, lsl #29 │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f43b0 <__cxa_atexit@plt+0x1e8410> │ │ │ │ ldr r5, [pc, #28] @ 1f43c0 <__cxa_atexit@plt+0x1e8420> │ │ │ │ @@ -499973,22 +499973,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2035a0 <__cxa_atexit@plt+0x1f7600> │ │ │ │ ldr r7, [pc, #12] @ 1f43c4 <__cxa_atexit@plt+0x1e8424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010aca98 │ │ │ │ - tsteq sl, ip, ror sl │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ + tsteq sl, ip, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f4120 <__cxa_atexit@plt+0x1e8180> │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ + tsteq sl, r8, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4410 <__cxa_atexit@plt+0x1e8470> │ │ │ │ ldr r5, [pc, #28] @ 1f4420 <__cxa_atexit@plt+0x1e8480> │ │ │ │ @@ -499997,15 +499997,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2035a0 <__cxa_atexit@plt+0x1f7600> │ │ │ │ ldr r7, [pc, #12] @ 1f4424 <__cxa_atexit@plt+0x1e8484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ + tsteq sl, r8, lsl sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4468 <__cxa_atexit@plt+0x1e84c8> │ │ │ │ ldr r2, [pc, #48] @ 1f4478 <__cxa_atexit@plt+0x1e84d8> │ │ │ │ @@ -500019,33 +500019,33 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4480 <__cxa_atexit@plt+0x1e84e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011a7dd4 │ │ │ │ - tsteq sl, r8, lsl #20 │ │ │ │ - smlatteq sl, r0, r9, ip │ │ │ │ + @ instruction: 0x011a7db4 │ │ │ │ + smlatteq sl, r8, r9, ip │ │ │ │ + smlabteq sl, r0, r9, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f44a8 <__cxa_atexit@plt+0x1e8508> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2046c8 <__cxa_atexit@plt+0x1f8728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq sl, r8, r8, ip │ │ │ │ + smlabteq sl, r8, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - smlatbeq sl, ip, r9, ip │ │ │ │ + smlabbeq sl, ip, r9, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4508 <__cxa_atexit@plt+0x1e8568> │ │ │ │ ldr r2, [pc, #48] @ 1f4518 <__cxa_atexit@plt+0x1e8578> │ │ │ │ @@ -500059,17 +500059,17 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4520 <__cxa_atexit@plt+0x1e8580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq sl, r4, lsr sp │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ - @ instruction: 0x010ac8b8 │ │ │ │ + tsteq sl, r4, lsl sp │ │ │ │ + tsteq sl, r8, asr #18 │ │ │ │ + @ instruction: 0x010ac898 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f456c <__cxa_atexit@plt+0x1e85cc> │ │ │ │ @@ -500085,24 +500085,24 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f458c <__cxa_atexit@plt+0x1e85ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrheq r8, [sl, -r4] │ │ │ │ - tsteq sl, r0, lsr #1 │ │ │ │ - tsteq sl, ip, lsl r9 │ │ │ │ - tsteq sl, r4, lsl #16 │ │ │ │ + @ instruction: 0x011a8094 │ │ │ │ + tsteq sl, r0, lsl #1 │ │ │ │ + strdeq ip, [sl, -ip] │ │ │ │ + smlatteq sl, r4, r7, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - smlatteq sl, r4, r8, ip │ │ │ │ + smlabteq sl, r4, r8, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f45f0 <__cxa_atexit@plt+0x1e8650> │ │ │ │ @@ -500118,17 +500118,17 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f4610 <__cxa_atexit@plt+0x1e8670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ - tsteq sl, ip, lsl r0 │ │ │ │ - @ instruction: 0x010ac898 │ │ │ │ + tsteq sl, r0, lsl r0 │ │ │ │ + @ instruction: 0x011a7ffc │ │ │ │ + tsteq sl, r8, ror r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f464c <__cxa_atexit@plt+0x1e86ac> │ │ │ │ ldr r2, [pc, #40] @ 1f465c <__cxa_atexit@plt+0x1e86bc> │ │ │ │ @@ -500140,24 +500140,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4664 <__cxa_atexit@plt+0x1e86c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, ror #23 │ │ │ │ - tsteq sl, ip, asr r8 │ │ │ │ - tsteq sl, r8, lsr r8 │ │ │ │ + tsteq sl, ip, asr #23 │ │ │ │ + tsteq sl, ip, lsr r8 │ │ │ │ + tsteq sl, r8, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 205c14 <__cxa_atexit@plt+0x1f9c74> │ │ │ │ - tsteq sl, r4, lsr #16 │ │ │ │ + tsteq sl, r4, lsl #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f46c0 <__cxa_atexit@plt+0x1e8720> │ │ │ │ ldr r2, [pc, #40] @ 1f46d0 <__cxa_atexit@plt+0x1e8730> │ │ │ │ @@ -500169,16 +500169,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f46d8 <__cxa_atexit@plt+0x1e8738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ - smlatteq sl, r8, r7, ip │ │ │ │ + tsteq sl, r8, asr fp │ │ │ │ + smlabteq sl, r8, r7, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4714 <__cxa_atexit@plt+0x1e8774> │ │ │ │ ldr r2, [pc, #40] @ 1f4724 <__cxa_atexit@plt+0x1e8784> │ │ │ │ @@ -500190,24 +500190,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f472c <__cxa_atexit@plt+0x1e878c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsr #22 │ │ │ │ - @ instruction: 0x010ac7bc │ │ │ │ - @ instruction: 0x010ac798 │ │ │ │ + tsteq sl, r4, lsl #22 │ │ │ │ + @ instruction: 0x010ac79c │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 205fe0 <__cxa_atexit@plt+0x1fa040> │ │ │ │ - smlabbeq sl, r4, r7, ip │ │ │ │ + tsteq sl, r4, ror #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4788 <__cxa_atexit@plt+0x1e87e8> │ │ │ │ ldr r2, [pc, #40] @ 1f4798 <__cxa_atexit@plt+0x1e87f8> │ │ │ │ @@ -500219,16 +500219,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f47a0 <__cxa_atexit@plt+0x1e8800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x011a7ab0 │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ + @ instruction: 0x011a7a90 │ │ │ │ + tsteq sl, r8, lsr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f47dc <__cxa_atexit@plt+0x1e883c> │ │ │ │ @@ -500241,23 +500241,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f47f8 <__cxa_atexit@plt+0x1e8858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r8, asr sl │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ - strdeq ip, [sl, -r4] │ │ │ │ + tsteq sl, r8, lsr sl │ │ │ │ + strdeq ip, [sl, -r8] │ │ │ │ + ldrdeq ip, [sl, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1fce4c <__cxa_atexit@plt+0x1f0eac> │ │ │ │ - smlatteq sl, r4, r6, ip │ │ │ │ + smlabteq sl, r4, r6, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4850 <__cxa_atexit@plt+0x1e88b0> │ │ │ │ @@ -500270,16 +500270,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f486c <__cxa_atexit@plt+0x1e88cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r4, ror #19 │ │ │ │ - smlatbeq sl, r4, r6, ip │ │ │ │ + tsteq sl, r4, asr #19 │ │ │ │ + smlabbeq sl, r4, r6, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f48a8 <__cxa_atexit@plt+0x1e8908> │ │ │ │ @@ -500292,23 +500292,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f48c4 <__cxa_atexit@plt+0x1e8924> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, lsl #19 │ │ │ │ - tsteq sl, r4, ror r6 │ │ │ │ - tsteq sl, r0, asr r6 │ │ │ │ + tsteq sl, ip, ror #18 │ │ │ │ + tsteq sl, r4, asr r6 │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1fda0c <__cxa_atexit@plt+0x1f1a6c> │ │ │ │ - tsteq sl, r0, asr #12 │ │ │ │ + tsteq sl, r0, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f491c <__cxa_atexit@plt+0x1e897c> │ │ │ │ @@ -500321,17 +500321,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4938 <__cxa_atexit@plt+0x1e8998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r8, lsl r9 │ │ │ │ - tsteq sl, r0, lsl #12 │ │ │ │ - tsteq sl, r0, lsl #12 │ │ │ │ + @ instruction: 0x011a78f8 │ │ │ │ + smlatteq sl, r0, r5, ip │ │ │ │ + smlatteq sl, r0, r5, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4970 <__cxa_atexit@plt+0x1e89d0> │ │ │ │ @@ -500364,17 +500364,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f49e4 <__cxa_atexit@plt+0x1e8a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, ror #16 │ │ │ │ - @ instruction: 0x010ac590 │ │ │ │ - tsteq sl, r4, ror #10 │ │ │ │ + tsteq sl, ip, asr #16 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ + tsteq sl, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f4a34 <__cxa_atexit@plt+0x1e8a94> │ │ │ │ @@ -500390,22 +500390,22 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sl, r4, ror #23 │ │ │ │ - tsteq sl, r8, asr #6 │ │ │ │ + tsteq sl, r4, asr #23 │ │ │ │ + tsteq sl, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - strdeq ip, [sl, -r8] │ │ │ │ + ldrdeq ip, [sl, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4aa0 <__cxa_atexit@plt+0x1e8b00> │ │ │ │ @@ -500418,16 +500418,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4abc <__cxa_atexit@plt+0x1e8b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x011a7794 │ │ │ │ - @ instruction: 0x010ac4b8 │ │ │ │ + tsteq sl, r4, ror r7 │ │ │ │ + @ instruction: 0x010ac498 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4af8 <__cxa_atexit@plt+0x1e8b58> │ │ │ │ @@ -500440,23 +500440,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4b14 <__cxa_atexit@plt+0x1e8b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, lsr r7 │ │ │ │ - smlabbeq sl, r8, r4, ip │ │ │ │ - tsteq sl, r4, ror #8 │ │ │ │ + tsteq sl, ip, lsl r7 │ │ │ │ + tsteq sl, r8, ror #8 │ │ │ │ + tsteq sl, r4, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1fe0b8 <__cxa_atexit@plt+0x1f2118> │ │ │ │ - tsteq sl, r4, asr r4 │ │ │ │ + tsteq sl, r4, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4b6c <__cxa_atexit@plt+0x1e8bcc> │ │ │ │ @@ -500469,17 +500469,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4b88 <__cxa_atexit@plt+0x1e8be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r8, asr #13 │ │ │ │ - tsteq sl, r4, lsl r4 │ │ │ │ - strdeq ip, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsr #13 │ │ │ │ + strdeq ip, [sl, -r4] │ │ │ │ + ldrdeq ip, [sl, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4bc8 <__cxa_atexit@plt+0x1e8c28> │ │ │ │ @@ -500492,16 +500492,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4be4 <__cxa_atexit@plt+0x1e8c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq sl, ip, ror #12 │ │ │ │ - @ instruction: 0x010ac3b8 │ │ │ │ + tsteq sl, ip, asr #12 │ │ │ │ + @ instruction: 0x010ac398 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4c20 <__cxa_atexit@plt+0x1e8c80> │ │ │ │ @@ -500514,23 +500514,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4c3c <__cxa_atexit@plt+0x1e8c9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsl r6 │ │ │ │ - @ instruction: 0x010ac390 │ │ │ │ - tsteq sl, ip, ror #6 │ │ │ │ + @ instruction: 0x011a75f4 │ │ │ │ + tsteq sl, r0, ror r3 │ │ │ │ + tsteq sl, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1fb54c <__cxa_atexit@plt+0x1ef5ac> │ │ │ │ - tsteq sl, ip, asr r3 │ │ │ │ + tsteq sl, ip, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4c94 <__cxa_atexit@plt+0x1e8cf4> │ │ │ │ @@ -500543,17 +500543,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4cb0 <__cxa_atexit@plt+0x1e8d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r0, lsr #11 │ │ │ │ - tsteq sl, ip, lsl r3 │ │ │ │ - tsteq sl, r8, lsr #6 │ │ │ │ + tsteq sl, r0, lsl #11 │ │ │ │ + strdeq ip, [sl, -ip] │ │ │ │ + tsteq sl, r8, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4cf0 <__cxa_atexit@plt+0x1e8d50> │ │ │ │ ldr r2, [pc, #40] @ 1f4d00 <__cxa_atexit@plt+0x1e8d60> │ │ │ │ @@ -500565,38 +500565,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4d08 <__cxa_atexit@plt+0x1e8d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r8, asr #10 │ │ │ │ - mrseq ip, (UNDEF: 58) │ │ │ │ - ldrdeq ip, [sl, -r4] │ │ │ │ + tsteq sl, r8, lsr #10 │ │ │ │ + smlatteq sl, r0, r2, ip │ │ │ │ + @ instruction: 0x010ac2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f4d3c <__cxa_atexit@plt+0x1e8d9c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f4d40 <__cxa_atexit@plt+0x1e8da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x011a74f8 │ │ │ │ - @ instruction: 0x010ac290 │ │ │ │ + @ instruction: 0x011a74d8 │ │ │ │ + tsteq sl, r0, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1fb1d0 <__cxa_atexit@plt+0x1ef230> │ │ │ │ - @ instruction: 0x010ac290 │ │ │ │ + tsteq sl, r0, ror r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4d9c <__cxa_atexit@plt+0x1e8dfc> │ │ │ │ ldr r2, [pc, #40] @ 1f4dac <__cxa_atexit@plt+0x1e8e0c> │ │ │ │ @@ -500608,17 +500608,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4db4 <__cxa_atexit@plt+0x1e8e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011a749c │ │ │ │ - tsteq sl, r4, asr r2 │ │ │ │ - tsteq sl, r4, asr r2 │ │ │ │ + tsteq sl, ip, ror r4 │ │ │ │ + tsteq sl, r4, lsr r2 │ │ │ │ + tsteq sl, r4, lsr r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4df4 <__cxa_atexit@plt+0x1e8e54> │ │ │ │ ldr r2, [pc, #40] @ 1f4e04 <__cxa_atexit@plt+0x1e8e64> │ │ │ │ @@ -500630,38 +500630,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4e0c <__cxa_atexit@plt+0x1e8e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, asr #8 │ │ │ │ - tsteq sl, ip, lsr #4 │ │ │ │ - mrseq ip, R10_fiq │ │ │ │ + tsteq sl, r4, lsr #8 │ │ │ │ + tsteq sl, ip, lsl #4 │ │ │ │ + smlatteq sl, r0, r1, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f4e40 <__cxa_atexit@plt+0x1e8ea0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f4e44 <__cxa_atexit@plt+0x1e8ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x011a73f4 │ │ │ │ - @ instruction: 0x010ac1bc │ │ │ │ + @ instruction: 0x011a73d4 │ │ │ │ + @ instruction: 0x010ac19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1fae4c <__cxa_atexit@plt+0x1eeeac> │ │ │ │ - @ instruction: 0x010ac1bc │ │ │ │ + @ instruction: 0x010ac19c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4ea0 <__cxa_atexit@plt+0x1e8f00> │ │ │ │ ldr r2, [pc, #40] @ 1f4eb0 <__cxa_atexit@plt+0x1e8f10> │ │ │ │ @@ -500673,16 +500673,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f4eb8 <__cxa_atexit@plt+0x1e8f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011a7398 │ │ │ │ - smlabbeq sl, r0, r1, ip │ │ │ │ + tsteq sl, r8, ror r3 │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4ef4 <__cxa_atexit@plt+0x1e8f54> │ │ │ │ @@ -500695,23 +500695,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4f10 <__cxa_atexit@plt+0x1e8f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ - tsteq sl, r4, asr #2 │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ + tsteq sl, r4, lsr #2 │ │ │ │ + mrseq ip, (UNDEF: 26) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 201684 <__cxa_atexit@plt+0x1f56e4> │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4f68 <__cxa_atexit@plt+0x1e8fc8> │ │ │ │ @@ -500724,17 +500724,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4f84 <__cxa_atexit@plt+0x1e8fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, ip, asr #5 │ │ │ │ - ldrdeq ip, [sl, -r0] │ │ │ │ - ldrdeq ip, [sl, -r0] │ │ │ │ + tsteq sl, ip, lsr #5 │ │ │ │ + strheq ip, [sl, -r0] │ │ │ │ + strheq ip, [sl, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1fe658 <__cxa_atexit@plt+0x1f26b8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -500752,17 +500752,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f4ff4 <__cxa_atexit@plt+0x1e9054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, asr r2 │ │ │ │ - swpeq ip, r8, [sl] │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ + tsteq sl, ip, lsr r2 │ │ │ │ + tsteq sl, r8, ror r0 │ │ │ │ + qaddeq ip, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f503c <__cxa_atexit@plt+0x1e909c> │ │ │ │ @@ -500775,16 +500775,16 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, r0, asr #11 │ │ │ │ - tsteq sl, r4, lsr #32 │ │ │ │ + tsteq sl, r0, lsr #11 │ │ │ │ + tsteq sl, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f508c <__cxa_atexit@plt+0x1e90ec> │ │ │ │ @@ -500797,16 +500797,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f50a8 <__cxa_atexit@plt+0x1e9108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq sl, r8, lsr #3 │ │ │ │ - smlatteq sl, r4, pc, fp @ │ │ │ │ + tsteq sl, r8, lsl #3 │ │ │ │ + smlabteq sl, r4, pc, fp @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f50e4 <__cxa_atexit@plt+0x1e9144> │ │ │ │ @@ -500819,23 +500819,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5100 <__cxa_atexit@plt+0x1e9160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, asr r1 │ │ │ │ - @ instruction: 0x010abfb4 │ │ │ │ - @ instruction: 0x010abf90 │ │ │ │ + tsteq sl, r0, lsr r1 │ │ │ │ + @ instruction: 0x010abf94 │ │ │ │ + tsteq sl, r0, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 202b34 <__cxa_atexit@plt+0x1f6b94> │ │ │ │ - smlabbeq sl, r0, pc, fp @ │ │ │ │ + tsteq sl, r0, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5158 <__cxa_atexit@plt+0x1e91b8> │ │ │ │ @@ -500848,16 +500848,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5174 <__cxa_atexit@plt+0x1e91d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrsbeq r7, [sl, -ip] │ │ │ │ - tsteq sl, r0, asr #30 │ │ │ │ + ldrheq r7, [sl, -ip] │ │ │ │ + tsteq sl, r0, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f51b0 <__cxa_atexit@plt+0x1e9210> │ │ │ │ @@ -500870,23 +500870,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f51cc <__cxa_atexit@plt+0x1e922c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsl #1 │ │ │ │ - tsteq sl, r0, lsl pc │ │ │ │ - smlatteq sl, ip, lr, fp │ │ │ │ + tsteq sl, r4, rrx │ │ │ │ + strdeq fp, [sl, -r0] │ │ │ │ + smlabteq sl, ip, lr, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 200264 <__cxa_atexit@plt+0x1f42c4> │ │ │ │ - ldrdeq fp, [sl, -ip] │ │ │ │ + @ instruction: 0x010abebc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5224 <__cxa_atexit@plt+0x1e9284> │ │ │ │ @@ -500899,16 +500899,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5240 <__cxa_atexit@plt+0x1e92a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ - @ instruction: 0x010abe9c │ │ │ │ + @ instruction: 0x011a6ff0 │ │ │ │ + tsteq sl, ip, ror lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f527c <__cxa_atexit@plt+0x1e92dc> │ │ │ │ @@ -500921,23 +500921,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5298 <__cxa_atexit@plt+0x1e92f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a6fb8 │ │ │ │ - tsteq sl, ip, ror #28 │ │ │ │ - tsteq sl, r8, asr #28 │ │ │ │ + @ instruction: 0x011a6f98 │ │ │ │ + tsteq sl, ip, asr #28 │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 249888 <__cxa_atexit@plt+0x23d8e8> │ │ │ │ - tsteq sl, r8, lsr lr │ │ │ │ + tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f52f0 <__cxa_atexit@plt+0x1e9350> │ │ │ │ @@ -500950,16 +500950,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f530c <__cxa_atexit@plt+0x1e936c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r4, asr #30 │ │ │ │ - strdeq fp, [sl, -r8] │ │ │ │ + tsteq sl, r4, lsr #30 │ │ │ │ + ldrdeq fp, [sl, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5354 <__cxa_atexit@plt+0x1e93b4> │ │ │ │ @@ -500975,24 +500975,24 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f5374 <__cxa_atexit@plt+0x1e93d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sl, r0, lsl pc │ │ │ │ - tsteq sl, r8, lsl #30 │ │ │ │ - @ instruction: 0x010abdb0 │ │ │ │ - tsteq sl, ip, lsl sl │ │ │ │ + @ instruction: 0x011a6ef0 │ │ │ │ + tsteq sl, r8, ror #29 │ │ │ │ + @ instruction: 0x010abd90 │ │ │ │ + strdeq fp, [sl, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - tsteq sl, r8, ror sp │ │ │ │ + tsteq sl, r8, asr sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f53d8 <__cxa_atexit@plt+0x1e9438> │ │ │ │ @@ -501008,18 +501008,18 @@ │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #24] @ 1f53f8 <__cxa_atexit@plt+0x1e9458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, ip, lsl #29 │ │ │ │ - tsteq sl, r4, lsl #29 │ │ │ │ - tsteq sl, ip, lsr #26 │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ + tsteq sl, ip, ror #28 │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ + tsteq sl, ip, lsl #26 │ │ │ │ + tsteq sl, r8, lsl sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -501047,31 +501047,31 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr #27 │ │ │ │ - tsteq sl, ip, ror #27 │ │ │ │ - tsteq sl, r8, ror #27 │ │ │ │ + tsteq sl, r8, lsl #27 │ │ │ │ + tsteq sl, ip, asr #27 │ │ │ │ + tsteq sl, r8, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f54bc <__cxa_atexit@plt+0x1e951c> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1f54d0 <__cxa_atexit@plt+0x1e9530> │ │ │ │ ldr r7, [pc, #8] @ 1f54cc <__cxa_atexit@plt+0x1e952c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ + tsteq sl, r8, asr #24 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #128] @ 1f555c <__cxa_atexit@plt+0x1e95bc> │ │ │ │ ldr r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 1f5530 <__cxa_atexit@plt+0x1e9590> │ │ │ │ @@ -501102,16 +501102,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011a6c94 │ │ │ │ - @ instruction: 0x010abbbc │ │ │ │ + tsteq sl, r4, ror ip │ │ │ │ + @ instruction: 0x010abb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f55c4 <__cxa_atexit@plt+0x1e9624> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -501135,26 +501135,26 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sl, ip, lsl #24 │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ + tsteq sl, ip, ror #23 │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 1f5614 <__cxa_atexit@plt+0x1e9674> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 200418 <__cxa_atexit@plt+0x1f4478> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ + strdeq fp, [sl, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f564c <__cxa_atexit@plt+0x1e96ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ @@ -501163,15 +501163,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 1f54d0 <__cxa_atexit@plt+0x1e9530> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlabteq sl, ip, sl, fp │ │ │ │ + smlatbeq sl, ip, sl, fp │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f56b0 <__cxa_atexit@plt+0x1e9710> │ │ │ │ @@ -501189,15 +501189,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r4, ror #20 │ │ │ │ + tsteq sl, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1f570c <__cxa_atexit@plt+0x1e976c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -501208,15 +501208,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1f54d0 <__cxa_atexit@plt+0x1e9530> │ │ │ │ ldr r7, [pc, #12] @ 1f5710 <__cxa_atexit@plt+0x1e9770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r8, lsr #20 │ │ │ │ + tsteq sl, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5754 <__cxa_atexit@plt+0x1e97b4> │ │ │ │ @@ -501228,15 +501228,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r4, lsr #21 │ │ │ │ + tsteq sl, r4, lsl #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f579c <__cxa_atexit@plt+0x1e97fc> │ │ │ │ @@ -501249,42 +501249,42 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f57b8 <__cxa_atexit@plt+0x1e9818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a6a98 │ │ │ │ - smlatbeq sl, r4, r9, fp │ │ │ │ - tsteq sl, ip, ror r9 │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ + smlabbeq sl, r4, r9, fp │ │ │ │ + tsteq sl, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f57dc <__cxa_atexit@plt+0x1e983c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1fa45c <__cxa_atexit@plt+0x1ee4bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, asr #18 │ │ │ │ + tsteq sl, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f5808 <__cxa_atexit@plt+0x1e9868> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 1f54d0 <__cxa_atexit@plt+0x1e9530> │ │ │ │ ldr r7, [pc, #12] @ 1f581c <__cxa_atexit@plt+0x1e987c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsl r9 │ │ │ │ - tsteq sl, r4, lsr #18 │ │ │ │ + strdeq fp, [sl, -r8] │ │ │ │ + tsteq sl, r4, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f585c <__cxa_atexit@plt+0x1e98bc> │ │ │ │ @@ -501297,17 +501297,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5878 <__cxa_atexit@plt+0x1e98d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x011a69d8 │ │ │ │ - smlatteq sl, r4, r8, fp │ │ │ │ - @ instruction: 0x010ab5b8 │ │ │ │ + @ instruction: 0x011a69b8 │ │ │ │ + smlabteq sl, r4, r8, fp │ │ │ │ + @ instruction: 0x010ab598 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -501335,18 +501335,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr #18 │ │ │ │ - tsteq sl, ip, ror #18 │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ - tsteq sl, ip, lsl r5 │ │ │ │ + tsteq sl, r8, lsl #18 │ │ │ │ + tsteq sl, ip, asr #18 │ │ │ │ + tsteq sl, r8, asr #18 │ │ │ │ + strdeq fp, [sl, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f59cc <__cxa_atexit@plt+0x1e9a2c> │ │ │ │ ldr r2, [pc, #160] @ 1f59dc <__cxa_atexit@plt+0x1e9a3c> │ │ │ │ @@ -501390,17 +501390,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f59e8 <__cxa_atexit@plt+0x1e9a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x010ab794 │ │ │ │ - tsteq sl, r4, lsr #16 │ │ │ │ tsteq sl, r4, ror r7 │ │ │ │ + tsteq sl, r4, lsl #16 │ │ │ │ + tsteq sl, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5a50 <__cxa_atexit@plt+0x1e9ab0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -501426,28 +501426,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ - smlatteq sl, r8, r6, fp │ │ │ │ + tsteq sl, r0, ror #14 │ │ │ │ + smlabteq sl, r8, r6, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f5aa8 <__cxa_atexit@plt+0x1e9b08> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x010ab6b8 │ │ │ │ + @ instruction: 0x010ab698 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5b00 <__cxa_atexit@plt+0x1e9b60> │ │ │ │ @@ -501465,15 +501465,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r0, asr r6 │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f5b38 <__cxa_atexit@plt+0x1e9b98> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -501494,15 +501494,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, ror r6 │ │ │ │ + tsteq sl, ip, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5bc4 <__cxa_atexit@plt+0x1e9c24> │ │ │ │ @@ -501515,32 +501515,32 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5be0 <__cxa_atexit@plt+0x1e9c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, ror r6 │ │ │ │ - @ instruction: 0x010ab5b0 │ │ │ │ - smlabbeq sl, r8, r5, fp │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ + @ instruction: 0x010ab590 │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f5c04 <__cxa_atexit@plt+0x1e9c64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1fa45c <__cxa_atexit@plt+0x1ee4bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, ip, asr r5 │ │ │ │ + tsteq sl, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f5928 <__cxa_atexit@plt+0x1e9988> │ │ │ │ - tsteq sl, r8, asr r5 │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5c5c <__cxa_atexit@plt+0x1e9cbc> │ │ │ │ @@ -501553,16 +501553,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f5c78 <__cxa_atexit@plt+0x1e9cd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x011a65d8 │ │ │ │ - tsteq sl, r8, lsl r5 │ │ │ │ + @ instruction: 0x011a65b8 │ │ │ │ + strdeq fp, [sl, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f5d0c <__cxa_atexit@plt+0x1e9d6c> │ │ │ │ ldr r2, [pc, #128] @ 1f5d1c <__cxa_atexit@plt+0x1e9d7c> │ │ │ │ @@ -501597,18 +501597,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f5d28 <__cxa_atexit@plt+0x1e9d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq sl, r8, asr r5 │ │ │ │ - smlabbeq sl, r8, r4, fp │ │ │ │ - @ instruction: 0x011a64d8 │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ + @ instruction: 0x011a64b8 │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5d70 <__cxa_atexit@plt+0x1e9dd0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -501621,18 +501621,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #12] @ 1f5d84 <__cxa_atexit@plt+0x1e9de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror #8 │ │ │ │ + tsteq sl, r0, asr #8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, asr #9 │ │ │ │ - tsteq sl, r8, lsl #8 │ │ │ │ + tsteq sl, r4, lsr #9 │ │ │ │ + smlatteq sl, r8, r3, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #228] @ 1f5e88 <__cxa_atexit@plt+0x1e9ee8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -501688,20 +501688,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f5e90 <__cxa_atexit@plt+0x1e9ef0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, r8, asr r3 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - tsteq sl, ip, lsr #8 │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ - tsteq sl, r4, lsr #7 │ │ │ │ - tsteq sl, r0, lsr #7 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + tsteq sl, ip, lsl #8 │ │ │ │ + tsteq sl, r8, lsl r3 │ │ │ │ + tsteq sl, r4, lsl #7 │ │ │ │ + tsteq sl, r0, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5ee8 <__cxa_atexit@plt+0x1e9f48> │ │ │ │ @@ -501713,16 +501713,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ - tsteq sl, ip, lsr pc │ │ │ │ + @ instruction: 0x011a62f0 │ │ │ │ + tsteq sl, ip, lsl pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -501750,18 +501750,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr #5 │ │ │ │ - @ instruction: 0x011a62f0 │ │ │ │ - tsteq sl, ip, ror #5 │ │ │ │ - smlatbeq sl, r0, lr, sl │ │ │ │ + tsteq sl, ip, lsl #5 │ │ │ │ + @ instruction: 0x011a62d0 │ │ │ │ + tsteq sl, ip, asr #5 │ │ │ │ + smlabbeq sl, r0, lr, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6048 <__cxa_atexit@plt+0x1ea0a8> │ │ │ │ ldr r2, [pc, #160] @ 1f6058 <__cxa_atexit@plt+0x1ea0b8> │ │ │ │ @@ -501805,17 +501805,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f6064 <__cxa_atexit@plt+0x1ea0c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sl, ip, asr r1 │ │ │ │ - tsteq sl, r8, lsr #3 │ │ │ │ tsteq sl, ip, lsr r1 │ │ │ │ + tsteq sl, r8, lsl #3 │ │ │ │ + tsteq sl, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f60cc <__cxa_atexit@plt+0x1ea12c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -501841,28 +501841,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r4, lsl #2 │ │ │ │ - strheq fp, [sl, -r0] │ │ │ │ + tsteq sl, r4, ror #1 │ │ │ │ + swpeq fp, r0, [sl] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f6124 <__cxa_atexit@plt+0x1ea184> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq sl, r0, r0, fp │ │ │ │ + tsteq sl, r0, rrx │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f617c <__cxa_atexit@plt+0x1ea1dc> │ │ │ │ @@ -501880,15 +501880,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r8, lsl r0 │ │ │ │ + strdeq sl, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f61b4 <__cxa_atexit@plt+0x1ea214> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -501909,16 +501909,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r0 │ │ │ │ - tsteq sl, ip, lsr #24 │ │ │ │ + tsteq sl, r0, ror #31 │ │ │ │ + tsteq sl, ip, lsl #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -501946,18 +501946,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a5f9c │ │ │ │ - tsteq sl, r0, ror #31 │ │ │ │ - @ instruction: 0x011a5fdc │ │ │ │ - @ instruction: 0x010aab90 │ │ │ │ + tsteq sl, ip, ror pc │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ + @ instruction: 0x011a5fbc │ │ │ │ + tsteq sl, r0, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6314 <__cxa_atexit@plt+0x1ea374> │ │ │ │ ldr r2, [pc, #84] @ 1f631c <__cxa_atexit@plt+0x1ea37c> │ │ │ │ @@ -501981,27 +501981,27 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sl, r4, lsl fp │ │ │ │ + strdeq sl, [sl, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f6350 <__cxa_atexit@plt+0x1ea3b0> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq sl, r4, sl, sl │ │ │ │ + smlabteq sl, r4, sl, sl │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f63a8 <__cxa_atexit@plt+0x1ea408> │ │ │ │ @@ -502025,15 +502025,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ - ldrdeq sl, [sl, -r8] │ │ │ │ + @ instruction: 0x010aadb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 20221c <__cxa_atexit@plt+0x1f627c> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ @@ -502095,35 +502095,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - tsteq sl, r4, asr #27 │ │ │ │ - smlabteq sl, r4, ip, sl │ │ │ │ - tsteq sl, r4, lsr #26 │ │ │ │ + tsteq sl, r4, lsr #27 │ │ │ │ + smlatbeq sl, r4, ip, sl │ │ │ │ + tsteq sl, r4, lsl #26 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sl, ip, lsr sp │ │ │ │ - tsteq sl, ip, ror sp │ │ │ │ - smlabteq sl, ip, ip, sl │ │ │ │ + tsteq sl, ip, lsl sp │ │ │ │ + tsteq sl, ip, asr sp │ │ │ │ + smlatbeq sl, ip, ip, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f6534 <__cxa_atexit@plt+0x1ea594> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f6538 <__cxa_atexit@plt+0x1ea598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r0, lsl #26 │ │ │ │ - smlabbeq sl, r0, ip, sl │ │ │ │ + tsteq sl, r0, ror #25 │ │ │ │ + tsteq sl, r0, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f65bc <__cxa_atexit@plt+0x1ea61c> │ │ │ │ @@ -502153,59 +502153,59 @@ │ │ │ │ b 219c9c <__cxa_atexit@plt+0x20dcfc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sl, ip, lsl #29 │ │ │ │ - tsteq sl, ip, asr lr │ │ │ │ - smlabteq sl, ip, fp, sl │ │ │ │ + tsteq sl, ip, ror #28 │ │ │ │ + tsteq sl, ip, lsr lr │ │ │ │ + smlatbeq sl, ip, fp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f5fa4 <__cxa_atexit@plt+0x1ea004> │ │ │ │ - smlatteq sl, ip, fp, sl │ │ │ │ + smlabteq sl, ip, fp, sl │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1f63fc <__cxa_atexit@plt+0x1ea45c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1f6628 <__cxa_atexit@plt+0x1ea688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsl #24 │ │ │ │ - @ instruction: 0x010aabb4 │ │ │ │ + tsteq sl, r4, ror #23 │ │ │ │ + @ instruction: 0x010aab94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #16] @ 1f6654 <__cxa_atexit@plt+0x1ea6b4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ b 1f63fc <__cxa_atexit@plt+0x1ea45c> │ │ │ │ - @ instruction: 0x010aabb8 │ │ │ │ - smlatbeq sl, r4, fp, sl │ │ │ │ + @ instruction: 0x010aab98 │ │ │ │ + smlabbeq sl, r4, fp, sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #16] @ 1f6680 <__cxa_atexit@plt+0x1ea6e0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ b 1f63fc <__cxa_atexit@plt+0x1ea45c> │ │ │ │ - smlabbeq sl, ip, fp, sl │ │ │ │ - @ instruction: 0x010aa7b0 │ │ │ │ + tsteq sl, ip, ror #22 │ │ │ │ + @ instruction: 0x010aa790 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -502233,18 +502233,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ - tsteq sl, r4, ror #22 │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ - tsteq sl, r4, lsl r7 │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ + tsteq sl, r4, asr #22 │ │ │ │ + tsteq sl, r0, asr #22 │ │ │ │ + strdeq sl, [sl, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6790 <__cxa_atexit@plt+0x1ea7f0> │ │ │ │ ldr r2, [pc, #84] @ 1f6798 <__cxa_atexit@plt+0x1ea7f8> │ │ │ │ @@ -502268,27 +502268,27 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010aa698 │ │ │ │ + tsteq sl, r8, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f67cc <__cxa_atexit@plt+0x1ea82c> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, ror #12 │ │ │ │ + tsteq sl, r8, asr #12 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6824 <__cxa_atexit@plt+0x1ea884> │ │ │ │ @@ -502312,15 +502312,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ - smlatteq sl, r4, r5, sl │ │ │ │ + smlabteq sl, r4, r5, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -502348,17 +502348,17 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr r9 │ │ │ │ - @ instruction: 0x011a5998 │ │ │ │ - @ instruction: 0x011a5994 │ │ │ │ + tsteq sl, r4, lsr r9 │ │ │ │ + tsteq sl, r8, ror r9 │ │ │ │ + tsteq sl, r4, ror r9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f69b4 <__cxa_atexit@plt+0x1eaa14> │ │ │ │ @@ -502414,35 +502414,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - tsteq sl, r8, asr #17 │ │ │ │ - smlabteq sl, r8, r7, sl │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ + tsteq sl, r8, lsr #17 │ │ │ │ + smlatbeq sl, r8, r7, sl │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sl, r0, asr #16 │ │ │ │ - tsteq sl, r0, lsl #17 │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f6a30 <__cxa_atexit@plt+0x1eaa90> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f6a34 <__cxa_atexit@plt+0x1eaa94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r4, lsl #16 │ │ │ │ - ldrdeq sl, [sl, -r8] │ │ │ │ + tsteq sl, r4, ror #15 │ │ │ │ + @ instruction: 0x010aa7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6a88 <__cxa_atexit@plt+0x1eaae8> │ │ │ │ @@ -502459,15 +502459,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 20221c <__cxa_atexit@plt+0x1f627c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010aa39c │ │ │ │ + tsteq sl, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f6b04 <__cxa_atexit@plt+0x1eab64> │ │ │ │ ldr r3, [pc, #100] @ 1f6b20 <__cxa_atexit@plt+0x1eab80> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -502495,16 +502495,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x011a57f0 │ │ │ │ - tsteq sl, r8, lsl #6 │ │ │ │ + @ instruction: 0x011a57d0 │ │ │ │ + smlatteq sl, r8, r2, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1f6b7c <__cxa_atexit@plt+0x1eabdc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -502517,27 +502517,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x010aa2b4 │ │ │ │ + @ instruction: 0x010aa294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f6bb0 <__cxa_atexit@plt+0x1eac10> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq sl, r4, r2, sl │ │ │ │ + tsteq sl, r4, ror #4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6c08 <__cxa_atexit@plt+0x1eac68> │ │ │ │ @@ -502571,43 +502571,43 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a56f8 │ │ │ │ - ldrdeq sl, [sl, -r0] │ │ │ │ + @ instruction: 0x011a56d8 │ │ │ │ + @ instruction: 0x010aa5b0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1f68f8 <__cxa_atexit@plt+0x1ea958> │ │ │ │ - @ instruction: 0x010aa5bc │ │ │ │ + @ instruction: 0x010aa59c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #16] @ 1f6c9c <__cxa_atexit@plt+0x1eacfc> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ b 1f68f8 <__cxa_atexit@plt+0x1ea958> │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ - smlatbeq sl, r8, r5, sl │ │ │ │ + tsteq sl, r0, asr r5 │ │ │ │ + smlabbeq sl, r8, r5, sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #16] @ 1f6cc8 <__cxa_atexit@plt+0x1ead28> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ b 1f68f8 <__cxa_atexit@plt+0x1ea958> │ │ │ │ - tsteq sl, r4, asr #10 │ │ │ │ - tsteq sl, r8, ror #2 │ │ │ │ + tsteq sl, r4, lsr #10 │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -502635,18 +502635,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a54d8 │ │ │ │ - tsteq sl, ip, lsl r5 │ │ │ │ - tsteq sl, r8, lsl r5 │ │ │ │ - smlabteq sl, ip, r0, sl │ │ │ │ + @ instruction: 0x011a54b8 │ │ │ │ + @ instruction: 0x011a54fc │ │ │ │ + @ instruction: 0x011a54f8 │ │ │ │ + smlatbeq sl, ip, r0, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6e1c <__cxa_atexit@plt+0x1eae7c> │ │ │ │ ldr r2, [pc, #160] @ 1f6e2c <__cxa_atexit@plt+0x1eae8c> │ │ │ │ @@ -502690,17 +502690,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f6e38 <__cxa_atexit@plt+0x1eae98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sl, ip, lsr r4 │ │ │ │ - @ instruction: 0x011a53d4 │ │ │ │ tsteq sl, ip, lsl r4 │ │ │ │ + @ instruction: 0x011a53b4 │ │ │ │ + strdeq sl, [sl, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f6ea0 <__cxa_atexit@plt+0x1eaf00> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -502726,28 +502726,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r0, lsr r3 │ │ │ │ - @ instruction: 0x010aa390 │ │ │ │ + tsteq sl, r0, lsl r3 │ │ │ │ + tsteq sl, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f6ef8 <__cxa_atexit@plt+0x1eaf58> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r0, ror #6 │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6f50 <__cxa_atexit@plt+0x1eafb0> │ │ │ │ @@ -502765,15 +502765,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq sl, [sl, -r8] │ │ │ │ + ldrdeq sl, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f6f88 <__cxa_atexit@plt+0x1eafe8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -502794,16 +502794,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, lsr #4 │ │ │ │ - smlabbeq sl, r4, r2, sl │ │ │ │ + tsteq sl, ip, lsl #4 │ │ │ │ + tsteq sl, r4, ror #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 202674 <__cxa_atexit@plt+0x1f66d4> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -502864,35 +502864,35 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f70f4 <__cxa_atexit@plt+0x1eb154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffed00 │ │ │ │ @ instruction: 0xffffed3c │ │ │ │ - @ instruction: 0x011a51bc │ │ │ │ - smlabteq sl, r0, r0, sl │ │ │ │ - smlabteq sl, ip, r1, sl │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq sl, r4, lsr r1 │ │ │ │ - tsteq sl, r8, ror r1 │ │ │ │ - tsteq sl, r8, ror r1 │ │ │ │ + @ instruction: 0x011a519c │ │ │ │ + smlatbeq sl, r0, r0, sl │ │ │ │ + smlatbeq sl, ip, r1, sl │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tsteq sl, r4, lsl r1 │ │ │ │ + tsteq sl, r8, asr r1 │ │ │ │ + tsteq sl, r8, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f7138 <__cxa_atexit@plt+0x1eb198> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f713c <__cxa_atexit@plt+0x1eb19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r5, [sl, -ip] │ │ │ │ - tsteq sl, r0, lsr r1 │ │ │ │ + ldrsbeq r5, [sl, -ip] │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f71a4 <__cxa_atexit@plt+0x1eb204> │ │ │ │ @@ -502914,28 +502914,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 219c9c <__cxa_atexit@plt+0x20dcfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011a5290 │ │ │ │ - tsteq sl, r4, ror r2 │ │ │ │ - swpeq sl, ip, [sl] @ │ │ │ │ + tsteq sl, r0, ror r2 │ │ │ │ + tsteq sl, r4, asr r2 │ │ │ │ + tsteq sl, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f6d78 <__cxa_atexit@plt+0x1eadd8> │ │ │ │ - strheq sl, [sl, -r8] │ │ │ │ + swpeq sl, r8, [sl] @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1f7004 <__cxa_atexit@plt+0x1eb064> │ │ │ │ - tsteq sl, r8, asr #24 │ │ │ │ + tsteq sl, r8, lsr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -502963,18 +502963,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a4fb8 │ │ │ │ - @ instruction: 0x011a4ffc │ │ │ │ - @ instruction: 0x011a4ff8 │ │ │ │ - smlatbeq sl, ip, fp, r9 │ │ │ │ + @ instruction: 0x011a4f98 │ │ │ │ + @ instruction: 0x011a4fdc │ │ │ │ + @ instruction: 0x011a4fd8 │ │ │ │ + smlabbeq sl, ip, fp, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f733c <__cxa_atexit@plt+0x1eb39c> │ │ │ │ ldr r2, [pc, #160] @ 1f734c <__cxa_atexit@plt+0x1eb3ac> │ │ │ │ @@ -503018,17 +503018,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f7358 <__cxa_atexit@plt+0x1eb3b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sl, ip, ror #30 │ │ │ │ - @ instruction: 0x011a4eb4 │ │ │ │ tsteq sl, ip, asr #30 │ │ │ │ + @ instruction: 0x011a4e94 │ │ │ │ + tsteq sl, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f73c0 <__cxa_atexit@plt+0x1eb420> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -503054,28 +503054,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, r0, lsl lr │ │ │ │ - smlabteq sl, r0, lr, r9 │ │ │ │ + @ instruction: 0x011a4df0 │ │ │ │ + smlatbeq sl, r0, lr, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f7418 <__cxa_atexit@plt+0x1eb478> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x010a9e90 │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7470 <__cxa_atexit@plt+0x1eb4d0> │ │ │ │ @@ -503093,15 +503093,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f74a8 <__cxa_atexit@plt+0x1eb508> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -503122,16 +503122,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, lsl #26 │ │ │ │ - @ instruction: 0x010a9db4 │ │ │ │ + tsteq sl, ip, ror #25 │ │ │ │ + @ instruction: 0x010a9d94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7534 <__cxa_atexit@plt+0x1eb594> │ │ │ │ ldr r2, [pc, #28] @ 1f753c <__cxa_atexit@plt+0x1eb59c> │ │ │ │ @@ -503140,15 +503140,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 233210 <__cxa_atexit@plt+0x227270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r4, lsr #26 │ │ │ │ + tsteq sl, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 202674 <__cxa_atexit@plt+0x1f66d4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -503165,17 +503165,17 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f75a8 <__cxa_atexit@plt+0x1eb608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq sl, r4, lsr #25 │ │ │ │ - tsteq sl, r0, asr #26 │ │ │ │ - tsteq sl, r8, lsl sp │ │ │ │ + tsteq sl, r4, lsl #25 │ │ │ │ + tsteq sl, r0, lsr #26 │ │ │ │ + strdeq r9, [sl, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7604 <__cxa_atexit@plt+0x1eb664> │ │ │ │ @@ -503194,23 +503194,23 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 219c9c <__cxa_atexit@plt+0x20dcfc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, ip, lsl lr │ │ │ │ - tsteq sl, r4, lsl lr │ │ │ │ - smlabbeq sl, ip, ip, r9 │ │ │ │ + @ instruction: 0x011a4dfc │ │ │ │ + @ instruction: 0x011a4df4 │ │ │ │ + tsteq sl, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f7298 <__cxa_atexit@plt+0x1eb2f8> │ │ │ │ - @ instruction: 0x010a9c98 │ │ │ │ + tsteq sl, r8, ror ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7670 <__cxa_atexit@plt+0x1eb6d0> │ │ │ │ ldr r3, [pc, #36] @ 1f7680 <__cxa_atexit@plt+0x1eb6e0> │ │ │ │ @@ -503221,17 +503221,17 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7688 <__cxa_atexit@plt+0x1eb6e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sl, r4, asr #23 │ │ │ │ - tsteq sl, r0, ror #24 │ │ │ │ - tsteq sl, r4, ror #24 │ │ │ │ + tsteq sl, r4, lsr #23 │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ + tsteq sl, r4, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f76c4 <__cxa_atexit@plt+0x1eb724> │ │ │ │ ldr r2, [pc, #32] @ 1f76cc <__cxa_atexit@plt+0x1eb72c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -503239,17 +503239,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [pc, #20] @ 1f76d0 <__cxa_atexit@plt+0x1eb730> │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 2ae118 <__cxa_atexit@plt+0x2a2178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr fp │ │ │ │ - tsteq sl, ip, lsr pc │ │ │ │ - tsteq sl, r0, ror #14 │ │ │ │ + tsteq sl, r0, lsl fp │ │ │ │ + tsteq sl, ip, lsl pc │ │ │ │ + tsteq sl, r0, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -503277,17 +503277,17 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a4ad0 │ │ │ │ - tsteq sl, r4, lsl fp │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ + @ instruction: 0x011a4ab0 │ │ │ │ + @ instruction: 0x011a4af4 │ │ │ │ + @ instruction: 0x011a4af0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f77a4 <__cxa_atexit@plt+0x1eb804> │ │ │ │ ldr r3, [pc, #36] @ 1f77b4 <__cxa_atexit@plt+0x1eb814> │ │ │ │ @@ -503298,26 +503298,26 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f77bc <__cxa_atexit@plt+0x1eb81c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011a4a90 │ │ │ │ - smlabbeq sl, r0, fp, r9 │ │ │ │ - tsteq sl, r8, asr fp │ │ │ │ + tsteq sl, r0, ror sl │ │ │ │ + tsteq sl, r0, ror #22 │ │ │ │ + tsteq sl, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f77e0 <__cxa_atexit@plt+0x1eb840> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 233210 <__cxa_atexit@plt+0x227270> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, ip, lsl fp │ │ │ │ + strdeq r9, [sl, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1f7838 <__cxa_atexit@plt+0x1eb898> │ │ │ │ @@ -503335,16 +503335,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 20221c <__cxa_atexit@plt+0x1f627c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, ror #27 │ │ │ │ - smlatteq sl, r8, r5, r9 │ │ │ │ + tsteq sl, r4, asr #27 │ │ │ │ + smlabteq sl, r8, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f78b8 <__cxa_atexit@plt+0x1eb918> │ │ │ │ ldr r3, [pc, #100] @ 1f78d4 <__cxa_atexit@plt+0x1eb934> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -503372,16 +503372,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq sl, ip, lsr sl │ │ │ │ - tsteq sl, r4, asr r5 │ │ │ │ + tsteq sl, ip, lsl sl │ │ │ │ + tsteq sl, r4, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1f7930 <__cxa_atexit@plt+0x1eb990> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -503394,27 +503394,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ + smlatteq sl, r0, r4, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f7964 <__cxa_atexit@plt+0x1eb9c4> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r9, [sl, -r0] │ │ │ │ + @ instruction: 0x010a94b0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f79bc <__cxa_atexit@plt+0x1eba1c> │ │ │ │ @@ -503448,16 +503448,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r4, asr #18 │ │ │ │ - tsteq sl, r0, lsl r9 │ │ │ │ + tsteq sl, r4, lsr #18 │ │ │ │ + strdeq r9, [sl, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7a4c <__cxa_atexit@plt+0x1ebaac> │ │ │ │ ldr r3, [pc, #36] @ 1f7a5c <__cxa_atexit@plt+0x1ebabc> │ │ │ │ @@ -503468,17 +503468,17 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7a64 <__cxa_atexit@plt+0x1ebac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq sl, r8, ror #15 │ │ │ │ - ldrdeq r9, [sl, -r8] │ │ │ │ - smlabteq sl, ip, r3, r9 │ │ │ │ + tsteq sl, r8, asr #15 │ │ │ │ + @ instruction: 0x010a98b8 │ │ │ │ + smlatbeq sl, ip, r3, r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -503506,17 +503506,17 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr r7 │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ - tsteq sl, ip, ror r7 │ │ │ │ + tsteq sl, ip, lsl r7 │ │ │ │ + tsteq sl, r0, ror #14 │ │ │ │ + tsteq sl, ip, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7b38 <__cxa_atexit@plt+0x1ebb98> │ │ │ │ ldr r3, [pc, #36] @ 1f7b48 <__cxa_atexit@plt+0x1ebba8> │ │ │ │ @@ -503527,56 +503527,56 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7b50 <__cxa_atexit@plt+0x1ebbb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011a46fc │ │ │ │ - tsteq sl, ip, lsr #16 │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ + @ instruction: 0x011a46dc │ │ │ │ + tsteq sl, ip, lsl #16 │ │ │ │ + smlatteq sl, r0, r7, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1f7b8c <__cxa_atexit@plt+0x1ebbec> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 1f7b90 <__cxa_atexit@plt+0x1ebbf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 1f7b94 <__cxa_atexit@plt+0x1ebbf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x011a46d8 │ │ │ │ - @ instruction: 0x011a46d0 │ │ │ │ - smlatbeq sl, ip, r7, r9 │ │ │ │ + @ instruction: 0x011a46b8 │ │ │ │ + @ instruction: 0x011a46b0 │ │ │ │ + smlabbeq sl, ip, r7, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f7bbc <__cxa_atexit@plt+0x1ebc1c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b6b04 <__cxa_atexit@plt+0x2aab64> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, ror r2 │ │ │ │ + tsteq sl, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1f7bec <__cxa_atexit@plt+0x1ebc4c> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, asr #4 │ │ │ │ + tsteq sl, r8, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7c3c <__cxa_atexit@plt+0x1ebc9c> │ │ │ │ @@ -503591,15 +503591,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ + strdeq r9, [sl, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7c84 <__cxa_atexit@plt+0x1ebce4> │ │ │ │ ldr r3, [pc, #36] @ 1f7c94 <__cxa_atexit@plt+0x1ebcf4> │ │ │ │ @@ -503610,16 +503610,16 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7c9c <__cxa_atexit@plt+0x1ebcfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x011a45b0 │ │ │ │ - smlatteq sl, r0, r6, r9 │ │ │ │ + @ instruction: 0x011a4590 │ │ │ │ + smlabteq sl, r0, r6, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f7cd8 <__cxa_atexit@plt+0x1ebd38> │ │ │ │ @@ -503632,32 +503632,32 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f7cf4 <__cxa_atexit@plt+0x1ebd54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, asr r5 │ │ │ │ - @ instruction: 0x010a96b4 │ │ │ │ - smlabbeq sl, ip, r6, r9 │ │ │ │ + tsteq sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x010a9694 │ │ │ │ + tsteq sl, ip, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f7d18 <__cxa_atexit@plt+0x1ebd78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 20120c <__cxa_atexit@plt+0x1f526c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, ror r0 │ │ │ │ + qaddeq r9, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - tsteq sl, ip, asr r6 │ │ │ │ + tsteq sl, ip, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f7d70 <__cxa_atexit@plt+0x1ebdd0> │ │ │ │ @@ -503670,16 +503670,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f7d8c <__cxa_atexit@plt+0x1ebdec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq sl, r4, asr #9 │ │ │ │ - tsteq sl, ip, lsl r6 │ │ │ │ + tsteq sl, r4, lsr #9 │ │ │ │ + strdeq r9, [sl, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f7dc8 <__cxa_atexit@plt+0x1ebe28> │ │ │ │ @@ -503692,32 +503692,32 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f7de4 <__cxa_atexit@plt+0x1ebe44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, ror #8 │ │ │ │ - strdeq r9, [sl, -r0] │ │ │ │ - smlabteq sl, r8, r5, r9 │ │ │ │ + tsteq sl, ip, asr #8 │ │ │ │ + ldrdeq r9, [sl, -r0] │ │ │ │ + smlatbeq sl, r8, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f7e08 <__cxa_atexit@plt+0x1ebe68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2088b0 <__cxa_atexit@plt+0x1fc910> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq sl, r8, pc, r8 @ │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2c5c8c <__cxa_atexit@plt+0x2b9cec> │ │ │ │ - @ instruction: 0x010a9598 │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f7e60 <__cxa_atexit@plt+0x1ebec0> │ │ │ │ @@ -503730,17 +503730,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f7e7c <__cxa_atexit@plt+0x1ebedc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x011a43d4 │ │ │ │ - tsteq sl, r8, asr r5 │ │ │ │ - tsteq sl, r4, ror #10 │ │ │ │ + @ instruction: 0x011a43b4 │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ + tsteq sl, r4, asr #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7ebc <__cxa_atexit@plt+0x1ebf1c> │ │ │ │ ldr r2, [pc, #40] @ 1f7ecc <__cxa_atexit@plt+0x1ebf2c> │ │ │ │ @@ -503752,38 +503752,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7ed4 <__cxa_atexit@plt+0x1ebf34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, ror r3 │ │ │ │ - tsteq sl, ip, lsr r5 │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ + tsteq sl, ip, asr r3 │ │ │ │ + tsteq sl, ip, lsl r5 │ │ │ │ + strdeq r9, [sl, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f7f08 <__cxa_atexit@plt+0x1ebf68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f7f0c <__cxa_atexit@plt+0x1ebf6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, ip, lsr #6 │ │ │ │ - smlabteq sl, ip, r4, r9 │ │ │ │ + tsteq sl, ip, lsl #6 │ │ │ │ + smlatbeq sl, ip, r4, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 2064b8 <__cxa_atexit@plt+0x1fa518> │ │ │ │ - smlabteq sl, ip, r4, r9 │ │ │ │ + smlatbeq sl, ip, r4, r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7f68 <__cxa_atexit@plt+0x1ebfc8> │ │ │ │ ldr r2, [pc, #40] @ 1f7f78 <__cxa_atexit@plt+0x1ebfd8> │ │ │ │ @@ -503795,17 +503795,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7f80 <__cxa_atexit@plt+0x1ebfe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011a42d0 │ │ │ │ - @ instruction: 0x010a9490 │ │ │ │ - @ instruction: 0x010a9490 │ │ │ │ + @ instruction: 0x011a42b0 │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7fc0 <__cxa_atexit@plt+0x1ec020> │ │ │ │ ldr r2, [pc, #40] @ 1f7fd0 <__cxa_atexit@plt+0x1ec030> │ │ │ │ @@ -503817,38 +503817,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f7fd8 <__cxa_atexit@plt+0x1ec038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r8, ror r2 │ │ │ │ - tsteq sl, r8, ror #8 │ │ │ │ - tsteq sl, ip, lsr r4 │ │ │ │ + tsteq sl, r8, asr r2 │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ + tsteq sl, ip, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f800c <__cxa_atexit@plt+0x1ec06c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8010 <__cxa_atexit@plt+0x1ec070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r8, lsr #4 │ │ │ │ - strdeq r9, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsl #4 │ │ │ │ + ldrdeq r9, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 20f320 <__cxa_atexit@plt+0x203380> │ │ │ │ - strdeq r9, [sl, -r8] │ │ │ │ + ldrdeq r9, [sl, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f806c <__cxa_atexit@plt+0x1ec0cc> │ │ │ │ ldr r2, [pc, #40] @ 1f807c <__cxa_atexit@plt+0x1ec0dc> │ │ │ │ @@ -503860,17 +503860,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8084 <__cxa_atexit@plt+0x1ec0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sl, ip, asr #3 │ │ │ │ - @ instruction: 0x010a93bc │ │ │ │ - @ instruction: 0x010a93bc │ │ │ │ + tsteq sl, ip, lsr #3 │ │ │ │ + @ instruction: 0x010a939c │ │ │ │ + @ instruction: 0x010a939c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f80c4 <__cxa_atexit@plt+0x1ec124> │ │ │ │ ldr r2, [pc, #40] @ 1f80d4 <__cxa_atexit@plt+0x1ec134> │ │ │ │ @@ -503882,38 +503882,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f80dc <__cxa_atexit@plt+0x1ec13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, ror r1 │ │ │ │ - @ instruction: 0x010a9394 │ │ │ │ - tsteq sl, r8, ror #6 │ │ │ │ + tsteq sl, r4, asr r1 │ │ │ │ + tsteq sl, r4, ror r3 │ │ │ │ + tsteq sl, r8, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f8110 <__cxa_atexit@plt+0x1ec170> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8114 <__cxa_atexit@plt+0x1ec174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r4, lsr #2 │ │ │ │ - tsteq sl, r4, lsr #6 │ │ │ │ + tsteq sl, r4, lsl #2 │ │ │ │ + tsteq sl, r4, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1f9fe0 <__cxa_atexit@plt+0x1ee040> │ │ │ │ - tsteq sl, r4, lsr #6 │ │ │ │ + tsteq sl, r4, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8170 <__cxa_atexit@plt+0x1ec1d0> │ │ │ │ ldr r2, [pc, #40] @ 1f8180 <__cxa_atexit@plt+0x1ec1e0> │ │ │ │ @@ -503925,17 +503925,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8188 <__cxa_atexit@plt+0x1ec1e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sl, r8, asr #1 │ │ │ │ - smlatteq sl, r8, r2, r9 │ │ │ │ - smlatteq sl, r8, r2, r9 │ │ │ │ + tsteq sl, r8, lsr #1 │ │ │ │ + smlabteq sl, r8, r2, r9 │ │ │ │ + smlabteq sl, r8, r2, r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f81c8 <__cxa_atexit@plt+0x1ec228> │ │ │ │ ldr r2, [pc, #40] @ 1f81d8 <__cxa_atexit@plt+0x1ec238> │ │ │ │ @@ -503947,38 +503947,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f81e0 <__cxa_atexit@plt+0x1ec240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ - smlabteq sl, r0, r2, r9 │ │ │ │ - @ instruction: 0x010a9294 │ │ │ │ + tsteq sl, r0, asr r0 │ │ │ │ + smlatbeq sl, r0, r2, r9 │ │ │ │ + tsteq sl, r4, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f8214 <__cxa_atexit@plt+0x1ec274> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8218 <__cxa_atexit@plt+0x1ec278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r0, lsr #32 │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ + tsteq sl, r0 │ │ │ │ + tsteq sl, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 20959c <__cxa_atexit@plt+0x1fd5fc> │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ + tsteq sl, r0, lsr r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8274 <__cxa_atexit@plt+0x1ec2d4> │ │ │ │ ldr r2, [pc, #40] @ 1f8284 <__cxa_atexit@plt+0x1ec2e4> │ │ │ │ @@ -503990,17 +503990,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f828c <__cxa_atexit@plt+0x1ec2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sl, r4, asr #31 │ │ │ │ - tsteq sl, r4, lsl r2 │ │ │ │ - tsteq sl, r4, lsl r2 │ │ │ │ + tsteq sl, r4, lsr #31 │ │ │ │ + strdeq r9, [sl, -r4] │ │ │ │ + strdeq r9, [sl, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f82cc <__cxa_atexit@plt+0x1ec32c> │ │ │ │ ldr r2, [pc, #40] @ 1f82dc <__cxa_atexit@plt+0x1ec33c> │ │ │ │ @@ -504012,38 +504012,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f82e4 <__cxa_atexit@plt+0x1ec344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, ip, ror #30 │ │ │ │ - smlatteq sl, ip, r1, r9 │ │ │ │ - smlabteq sl, r0, r1, r9 │ │ │ │ + tsteq sl, ip, asr #30 │ │ │ │ + smlabteq sl, ip, r1, r9 │ │ │ │ + smlatbeq sl, r0, r1, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f8318 <__cxa_atexit@plt+0x1ec378> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f831c <__cxa_atexit@plt+0x1ec37c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, ip, lsl pc │ │ │ │ - tsteq sl, ip, ror r1 │ │ │ │ + @ instruction: 0x011a3efc │ │ │ │ + tsteq sl, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 209d38 <__cxa_atexit@plt+0x1fdd98> │ │ │ │ - tsteq sl, ip, ror r1 │ │ │ │ + tsteq sl, ip, asr r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8378 <__cxa_atexit@plt+0x1ec3d8> │ │ │ │ ldr r2, [pc, #40] @ 1f8388 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ @@ -504055,16 +504055,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8390 <__cxa_atexit@plt+0x1ec3f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ + tsteq sl, r0, lsr #29 │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f83cc <__cxa_atexit@plt+0x1ec42c> │ │ │ │ @@ -504077,23 +504077,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f83e8 <__cxa_atexit@plt+0x1ec448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r8, ror #28 │ │ │ │ - tsteq sl, r4, lsl #2 │ │ │ │ - smlatteq sl, r0, r0, r9 │ │ │ │ + tsteq sl, r8, asr #28 │ │ │ │ + smlatteq sl, r4, r0, r9 │ │ │ │ + smlabteq sl, r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ - ldrdeq r9, [sl, -r0] │ │ │ │ + strheq r9, [sl, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8440 <__cxa_atexit@plt+0x1ec4a0> │ │ │ │ @@ -504106,16 +504106,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f845c <__cxa_atexit@plt+0x1ec4bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x011a3df4 │ │ │ │ - swpeq r9, r0, [sl] │ │ │ │ + @ instruction: 0x011a3dd4 │ │ │ │ + tsteq sl, r0, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8498 <__cxa_atexit@plt+0x1ec4f8> │ │ │ │ @@ -504128,23 +504128,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f84b4 <__cxa_atexit@plt+0x1ec514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a3d9c │ │ │ │ - tsteq sl, r0, rrx │ │ │ │ - tsteq sl, ip, lsr r0 │ │ │ │ + tsteq sl, ip, ror sp │ │ │ │ + tsteq sl, r0, asr #32 │ │ │ │ + tsteq sl, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 210830 <__cxa_atexit@plt+0x204890> │ │ │ │ - tsteq sl, ip, lsr #32 │ │ │ │ + tsteq sl, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f850c <__cxa_atexit@plt+0x1ec56c> │ │ │ │ @@ -504157,16 +504157,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f8528 <__cxa_atexit@plt+0x1ec588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r8, lsr #26 │ │ │ │ - smlatteq sl, ip, pc, r8 @ │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ + smlabteq sl, ip, pc, r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8564 <__cxa_atexit@plt+0x1ec5c4> │ │ │ │ @@ -504179,23 +504179,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f8580 <__cxa_atexit@plt+0x1ec5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a3cd0 │ │ │ │ - @ instruction: 0x010a8fbc │ │ │ │ - @ instruction: 0x010a8f98 │ │ │ │ + @ instruction: 0x011a3cb0 │ │ │ │ + @ instruction: 0x010a8f9c │ │ │ │ + tsteq sl, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 20b20c <__cxa_atexit@plt+0x1ff26c> │ │ │ │ - smlabbeq sl, r8, pc, r8 @ │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f85d8 <__cxa_atexit@plt+0x1ec638> │ │ │ │ @@ -504208,16 +504208,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f85f4 <__cxa_atexit@plt+0x1ec654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, ip, asr ip │ │ │ │ - tsteq sl, r8, asr #30 │ │ │ │ + tsteq sl, ip, lsr ip │ │ │ │ + tsteq sl, r8, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8630 <__cxa_atexit@plt+0x1ec690> │ │ │ │ @@ -504230,23 +504230,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f864c <__cxa_atexit@plt+0x1ec6ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsl #24 │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ - strdeq r8, [sl, -r4] │ │ │ │ + tsteq sl, r4, ror #23 │ │ │ │ + strdeq r8, [sl, -r8] │ │ │ │ + ldrdeq r8, [sl, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 249638 <__cxa_atexit@plt+0x23d698> │ │ │ │ - smlatteq sl, r4, lr, r8 │ │ │ │ + smlabteq sl, r4, lr, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f86a4 <__cxa_atexit@plt+0x1ec704> │ │ │ │ @@ -504259,16 +504259,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f86c0 <__cxa_atexit@plt+0x1ec720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x011a3b90 │ │ │ │ - smlatbeq sl, r4, lr, r8 │ │ │ │ + tsteq sl, r0, ror fp │ │ │ │ + smlabbeq sl, r4, lr, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8704 <__cxa_atexit@plt+0x1ec764> │ │ │ │ ldr r2, [pc, #48] @ 1f8714 <__cxa_atexit@plt+0x1ec774> │ │ │ │ @@ -504282,24 +504282,24 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f871c <__cxa_atexit@plt+0x1ec77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ - tsteq sl, ip, asr #28 │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ + tsteq sl, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1ff89c <__cxa_atexit@plt+0x1f38fc> │ │ │ │ - tsteq sl, r8, lsr lr │ │ │ │ + tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8780 <__cxa_atexit@plt+0x1ec7e0> │ │ │ │ ldr r2, [pc, #48] @ 1f8790 <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ @@ -504313,16 +504313,16 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8798 <__cxa_atexit@plt+0x1ec7f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x011a3abc │ │ │ │ - strdeq r8, [sl, -r4] │ │ │ │ + @ instruction: 0x011a3a9c │ │ │ │ + ldrdeq r8, [sl, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f87d4 <__cxa_atexit@plt+0x1ec834> │ │ │ │ @@ -504335,27 +504335,27 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f87f0 <__cxa_atexit@plt+0x1ec850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, ror #20 │ │ │ │ - smlabteq sl, r4, sp, r8 │ │ │ │ - smlatbeq sl, r0, sp, r8 │ │ │ │ + tsteq sl, r0, asr #20 │ │ │ │ + smlatbeq sl, r4, sp, r8 │ │ │ │ + smlabbeq sl, r0, sp, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f8818 <__cxa_atexit@plt+0x1ec878> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 249ba4 <__cxa_atexit@plt+0x23dc04> │ │ │ │ - tsteq sl, r0, lsr #20 │ │ │ │ - smlabbeq sl, r0, sp, r8 │ │ │ │ + tsteq sl, r0, lsl #20 │ │ │ │ + tsteq sl, r0, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8858 <__cxa_atexit@plt+0x1ec8b8> │ │ │ │ @@ -504368,17 +504368,17 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f8874 <__cxa_atexit@plt+0x1ec8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x011a39dc │ │ │ │ - tsteq sl, r0, asr #26 │ │ │ │ - tsteq sl, ip, asr #26 │ │ │ │ + @ instruction: 0x011a39bc │ │ │ │ + tsteq sl, r0, lsr #26 │ │ │ │ + tsteq sl, ip, lsr #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f88b4 <__cxa_atexit@plt+0x1ec914> │ │ │ │ ldr r2, [pc, #40] @ 1f88c4 <__cxa_atexit@plt+0x1ec924> │ │ │ │ @@ -504390,38 +504390,38 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f88cc <__cxa_atexit@plt+0x1ec92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsl #19 │ │ │ │ - tsteq sl, r4, lsr #26 │ │ │ │ - strdeq r8, [sl, -r8] │ │ │ │ + tsteq sl, r4, ror #18 │ │ │ │ + tsteq sl, r4, lsl #26 │ │ │ │ + ldrdeq r8, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f8900 <__cxa_atexit@plt+0x1ec960> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8904 <__cxa_atexit@plt+0x1ec964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r4, lsr r9 │ │ │ │ - @ instruction: 0x010a8cb4 │ │ │ │ + tsteq sl, r4, lsl r9 │ │ │ │ + @ instruction: 0x010a8c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 20b810 <__cxa_atexit@plt+0x1ff870> │ │ │ │ - @ instruction: 0x010a8cb4 │ │ │ │ + @ instruction: 0x010a8c94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8960 <__cxa_atexit@plt+0x1ec9c0> │ │ │ │ ldr r2, [pc, #40] @ 1f8970 <__cxa_atexit@plt+0x1ec9d0> │ │ │ │ @@ -504433,16 +504433,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8978 <__cxa_atexit@plt+0x1ec9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011a38d8 │ │ │ │ - tsteq sl, r8, ror ip │ │ │ │ + @ instruction: 0x011a38b8 │ │ │ │ + tsteq sl, r8, asr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f89b4 <__cxa_atexit@plt+0x1eca14> │ │ │ │ ldr r2, [pc, #40] @ 1f89c4 <__cxa_atexit@plt+0x1eca24> │ │ │ │ @@ -504454,24 +504454,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f89cc <__cxa_atexit@plt+0x1eca2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsl #17 │ │ │ │ - tsteq sl, r0, asr #24 │ │ │ │ - tsteq sl, ip, lsl ip │ │ │ │ + tsteq sl, r4, ror #16 │ │ │ │ + tsteq sl, r0, lsr #24 │ │ │ │ + strdeq r8, [sl, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1f9a4c <__cxa_atexit@plt+0x1edaac> │ │ │ │ - tsteq sl, r8, lsl #24 │ │ │ │ + smlatteq sl, r8, fp, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8a28 <__cxa_atexit@plt+0x1eca88> │ │ │ │ ldr r2, [pc, #40] @ 1f8a38 <__cxa_atexit@plt+0x1eca98> │ │ │ │ @@ -504483,16 +504483,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #16] @ 1f8a40 <__cxa_atexit@plt+0x1ecaa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ - smlabteq sl, ip, fp, r8 │ │ │ │ + @ instruction: 0x011a37f0 │ │ │ │ + smlatbeq sl, ip, fp, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8a7c <__cxa_atexit@plt+0x1ecadc> │ │ │ │ @@ -504505,23 +504505,23 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f8a98 <__cxa_atexit@plt+0x1ecaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011a37b8 │ │ │ │ - @ instruction: 0x010a8b9c │ │ │ │ - tsteq sl, r8, ror fp │ │ │ │ + @ instruction: 0x011a3798 │ │ │ │ + tsteq sl, ip, ror fp │ │ │ │ + tsteq sl, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f9474 <__cxa_atexit@plt+0x1ed4d4> │ │ │ │ - tsteq sl, r8, ror #22 │ │ │ │ + tsteq sl, r8, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8af0 <__cxa_atexit@plt+0x1ecb50> │ │ │ │ @@ -504534,16 +504534,16 @@ │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ ldr r7, [pc, #20] @ 1f8b0c <__cxa_atexit@plt+0x1ecb6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq sl, r4, asr #14 │ │ │ │ - tsteq sl, r8, lsr #22 │ │ │ │ + tsteq sl, r4, lsr #14 │ │ │ │ + tsteq sl, r8, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f8b90 <__cxa_atexit@plt+0x1ecbf0> │ │ │ │ ldr r3, [pc, #136] @ 1f8bb8 <__cxa_atexit@plt+0x1ecc18> │ │ │ │ @@ -504579,16 +504579,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlabteq sl, r0, sl, r8 │ │ │ │ - @ instruction: 0x011a3a94 │ │ │ │ + smlatbeq sl, r0, sl, r8 │ │ │ │ + tsteq sl, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8c0c <__cxa_atexit@plt+0x1ecc6c> │ │ │ │ @@ -504602,15 +504602,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, lsl #20 │ │ │ │ + tsteq sl, ip, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f8c98 <__cxa_atexit@plt+0x1eccf8> │ │ │ │ ldr r3, [pc, #132] @ 1f8cc0 <__cxa_atexit@plt+0x1ecd20> │ │ │ │ @@ -504645,16 +504645,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x010a89bc │ │ │ │ - tsteq sl, r8, lsl #19 │ │ │ │ + @ instruction: 0x010a899c │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8d1c <__cxa_atexit@plt+0x1ecd7c> │ │ │ │ @@ -504670,15 +504670,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, r8, lsl #18 │ │ │ │ + tsteq sl, r8, ror #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f8dac <__cxa_atexit@plt+0x1ece0c> │ │ │ │ ldr r3, [pc, #136] @ 1f8dd4 <__cxa_atexit@plt+0x1ece34> │ │ │ │ @@ -504714,16 +504714,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlatbeq sl, ip, r8, r8 │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ + smlabbeq sl, ip, r8, r8 │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8e34 <__cxa_atexit@plt+0x1ece94> │ │ │ │ @@ -504740,15 +504740,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a37f4 │ │ │ │ + @ instruction: 0x011a37d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f8ec4 <__cxa_atexit@plt+0x1ecf24> │ │ │ │ ldr r3, [pc, #136] @ 1f8eec <__cxa_atexit@plt+0x1ecf4c> │ │ │ │ @@ -504784,16 +504784,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x010a8798 │ │ │ │ - tsteq sl, r0, ror #14 │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ + tsteq sl, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8f44 <__cxa_atexit@plt+0x1ecfa4> │ │ │ │ @@ -504808,15 +504808,15 @@ │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011a36d8 │ │ │ │ + @ instruction: 0x011a36b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8fbc <__cxa_atexit@plt+0x1ed01c> │ │ │ │ ldr r2, [pc, #84] @ 1f8fc4 <__cxa_atexit@plt+0x1ed024> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -504838,15 +504838,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r8, lsr #4 │ │ │ │ + tsteq sl, r8, lsl #4 │ │ │ │ rscseq r8, r5, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f8ff8 <__cxa_atexit@plt+0x1ed058> │ │ │ │ @@ -504855,15 +504855,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1f900c <__cxa_atexit@plt+0x1ed06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a31d8 │ │ │ │ + @ instruction: 0x011a31b8 │ │ │ │ rscseq r8, r5, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f906c <__cxa_atexit@plt+0x1ed0cc> │ │ │ │ @@ -504888,15 +504888,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r8, r5, r6, lsl #1 │ │ │ │ - tsteq sl, r8, lsl #3 │ │ │ │ + tsteq sl, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f913c <__cxa_atexit@plt+0x1ed19c> │ │ │ │ ldr r7, [pc, #176] @ 1f9164 <__cxa_atexit@plt+0x1ed1c4> │ │ │ │ @@ -504942,17 +504942,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq sl, r4, lsr #10 │ │ │ │ + tsteq sl, r4, lsl #10 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r8, lsl r5 │ │ │ │ + @ instruction: 0x011a34f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f91d8 <__cxa_atexit@plt+0x1ed238> │ │ │ │ @@ -504974,16 +504974,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, ip, asr r4 │ │ │ │ - @ instruction: 0x010a8494 │ │ │ │ + tsteq sl, ip, lsr r4 │ │ │ │ + tsteq sl, r4, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f925c <__cxa_atexit@plt+0x1ed2bc> │ │ │ │ @@ -505007,32 +505007,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011a33f8 │ │ │ │ + @ instruction: 0x011a33d8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ + smlatteq sl, r0, r3, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1f92ac <__cxa_atexit@plt+0x1ed30c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 1f92a4 <__cxa_atexit@plt+0x1ed304> │ │ │ │ b 1f92bc <__cxa_atexit@plt+0x1ed31c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq sl, r4, r3, r8 │ │ │ │ + smlatbeq sl, r4, r3, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -505067,18 +505067,18 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 23949c <__cxa_atexit@plt+0x22d4fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x011a32fc │ │ │ │ + @ instruction: 0x011a32dc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq sl, r0, ror #5 │ │ │ │ - mrseq r8, (UNDEF: 58) │ │ │ │ + tsteq sl, r0, asr #5 │ │ │ │ + smlatteq sl, r0, r2, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f9388 <__cxa_atexit@plt+0x1ed3e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 23949c <__cxa_atexit@plt+0x22d4fc> │ │ │ │ @@ -505098,15 +505098,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f93dc <__cxa_atexit@plt+0x1ed43c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f774 <__cxa_atexit@plt+0x11137d4> │ │ │ │ - tsteq sl, r8, asr #4 │ │ │ │ + tsteq sl, r8, lsr #4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505116,15 +505116,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f774 <__cxa_atexit@plt+0x11137d4> │ │ │ │ - @ instruction: 0x011a31f4 │ │ │ │ + @ instruction: 0x011a31d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9458 <__cxa_atexit@plt+0x1ed4b8> │ │ │ │ @@ -505133,15 +505133,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f774 <__cxa_atexit@plt+0x11137d4> │ │ │ │ - @ instruction: 0x011a31b0 │ │ │ │ + @ instruction: 0x011a3190 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505157,17 +505157,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f94c8 <__cxa_atexit@plt+0x1ed528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldrdeq r8, [sl, -r0] │ │ │ │ - smlatteq sl, r4, r1, r8 │ │ │ │ + @ instruction: 0x010a81b0 │ │ │ │ smlabteq sl, r4, r1, r8 │ │ │ │ + smlatbeq sl, r4, r1, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505183,16 +505183,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f9530 <__cxa_atexit@plt+0x1ed590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - tsteq sl, r8, ror #2 │ │ │ │ - tsteq sl, ip, ror r1 │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ + tsteq sl, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f959c <__cxa_atexit@plt+0x1ed5fc> │ │ │ │ ldr r2, [pc, #84] @ 1f95a4 <__cxa_atexit@plt+0x1ed604> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -505214,15 +505214,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r8, asr #24 │ │ │ │ + tsteq sl, r8, lsr #24 │ │ │ │ rscseq r7, r5, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f95d8 <__cxa_atexit@plt+0x1ed638> │ │ │ │ @@ -505231,15 +505231,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1f95ec <__cxa_atexit@plt+0x1ed64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a2bf8 │ │ │ │ + @ instruction: 0x011a2bd8 │ │ │ │ rscseq r7, r5, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f964c <__cxa_atexit@plt+0x1ed6ac> │ │ │ │ @@ -505264,15 +505264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ smlalseq r7, r5, r5, sl │ │ │ │ - tsteq sl, r8, lsr #23 │ │ │ │ + tsteq sl, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f971c <__cxa_atexit@plt+0x1ed77c> │ │ │ │ ldr r7, [pc, #176] @ 1f9744 <__cxa_atexit@plt+0x1ed7a4> │ │ │ │ @@ -505318,17 +505318,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabbeq sl, ip, pc, r7 @ │ │ │ │ + tsteq sl, ip, ror #30 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r8, lsr pc │ │ │ │ + tsteq sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f97b8 <__cxa_atexit@plt+0x1ed818> │ │ │ │ @@ -505350,16 +505350,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, ip, ror lr │ │ │ │ - strdeq r7, [sl, -ip] │ │ │ │ + tsteq sl, ip, asr lr │ │ │ │ + ldrdeq r7, [sl, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -505406,17 +505406,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x011a2dd8 │ │ │ │ + @ instruction: 0x011a2db8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sl, ip, lsl lr │ │ │ │ + strdeq r7, [sl, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -505439,32 +505439,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ beq 1f9920 <__cxa_atexit@plt+0x1ed980> │ │ │ │ b 1f997c <__cxa_atexit@plt+0x1ed9dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq sl, r8, lsr #26 │ │ │ │ + tsteq sl, r8, lsl #26 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabbeq sl, r8, sp, r7 │ │ │ │ + tsteq sl, r8, ror #26 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1f996c <__cxa_atexit@plt+0x1ed9cc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #20] │ │ │ │ beq 1f9964 <__cxa_atexit@plt+0x1ed9c4> │ │ │ │ b 1f997c <__cxa_atexit@plt+0x1ed9dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sl, ip, asr #26 │ │ │ │ + tsteq sl, ip, lsr #26 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldmdb r5, {sl, ip, lr} │ │ │ │ @@ -505496,16 +505496,16 @@ │ │ │ │ str lr, [r8, #20] │ │ │ │ mov r8, r7 │ │ │ │ b 23536c <__cxa_atexit@plt+0x2293cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ - @ instruction: 0x010a7c9c │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ + tsteq sl, ip, ror ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -505531,17 +505531,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f9aa0 <__cxa_atexit@plt+0x1edb00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq sl, r4, asr #24 │ │ │ │ - tsteq sl, r4, asr ip │ │ │ │ + tsteq sl, r4, lsr #24 │ │ │ │ tsteq sl, r4, lsr ip │ │ │ │ + tsteq sl, r4, lsl ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505557,16 +505557,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f9b08 <__cxa_atexit@plt+0x1edb68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - ldrdeq r7, [sl, -ip] │ │ │ │ - smlatteq sl, ip, fp, r7 │ │ │ │ + @ instruction: 0x010a7bbc │ │ │ │ + smlabteq sl, ip, fp, r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505579,15 +505579,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr #17 │ │ │ │ + tsteq sl, ip, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9b90 <__cxa_atexit@plt+0x1edbf0> │ │ │ │ ldr r2, [pc, #28] @ 1f9b98 <__cxa_atexit@plt+0x1edbf8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -505679,15 +505679,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f9cec <__cxa_atexit@plt+0x1edd4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq sl, ip, lsl sl │ │ │ │ + strdeq r7, [sl, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 23602c <__cxa_atexit@plt+0x22a08c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -505721,15 +505721,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, ip, asr r4 │ │ │ │ + tsteq sl, ip, lsr r4 │ │ │ │ rscseq r7, r5, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f9dc4 <__cxa_atexit@plt+0x1ede24> │ │ │ │ @@ -505738,15 +505738,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1f9dd8 <__cxa_atexit@plt+0x1ede38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsl #8 │ │ │ │ + tsteq sl, ip, ror #7 │ │ │ │ rscseq r7, r5, r4, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9e38 <__cxa_atexit@plt+0x1ede98> │ │ │ │ @@ -505771,15 +505771,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ smlalseq r7, r5, lr, r2 │ │ │ │ - @ instruction: 0x011a23bc │ │ │ │ + @ instruction: 0x011a239c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9f08 <__cxa_atexit@plt+0x1edf68> │ │ │ │ ldr r7, [pc, #176] @ 1f9f30 <__cxa_atexit@plt+0x1edf90> │ │ │ │ @@ -505825,17 +505825,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ + strdeq r7, [sl, -r8] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, ip, asr #14 │ │ │ │ + tsteq sl, ip, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9fa4 <__cxa_atexit@plt+0x1ee004> │ │ │ │ @@ -505857,16 +505857,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011a2690 │ │ │ │ - tsteq sl, ip, ror #14 │ │ │ │ + tsteq sl, r0, ror r6 │ │ │ │ + tsteq sl, ip, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 24cf0c <__cxa_atexit@plt+0x240f6c> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -505888,17 +505888,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fa034 <__cxa_atexit@plt+0x1ee094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - tsteq sl, r8, lsr #14 │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ strdeq r7, [sl, -r8] │ │ │ │ + ldrdeq r7, [sl, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505914,23 +505914,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fa09c <__cxa_atexit@plt+0x1ee0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlabteq sl, r0, r6, r7 │ │ │ │ - @ instruction: 0x010a76b0 │ │ │ │ - ldrdeq r7, [sl, -r8] │ │ │ │ + smlatbeq sl, r0, r6, r7 │ │ │ │ + @ instruction: 0x010a7690 │ │ │ │ + @ instruction: 0x010a76b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23a94c <__cxa_atexit@plt+0x22e9ac> │ │ │ │ - @ instruction: 0x010a76b0 │ │ │ │ + @ instruction: 0x010a7690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa104 <__cxa_atexit@plt+0x1ee164> │ │ │ │ ldr r2, [pc, #52] @ 1fa10c <__cxa_atexit@plt+0x1ee16c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -505944,17 +505944,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq r2, [sl, -r8] │ │ │ │ - tsteq sl, ip, lsr #10 │ │ │ │ - tsteq sl, r4, asr #12 │ │ │ │ + ldrsbeq r2, [sl, -r8] │ │ │ │ + tsteq sl, ip, lsl #10 │ │ │ │ + tsteq sl, r4, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa144 <__cxa_atexit@plt+0x1ee1a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -505989,15 +505989,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, ip, lsr #32 │ │ │ │ + tsteq sl, ip │ │ │ │ rscseq r6, r5, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa1f4 <__cxa_atexit@plt+0x1ee254> │ │ │ │ @@ -506006,15 +506006,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fa208 <__cxa_atexit@plt+0x1ee268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a1fdc │ │ │ │ + @ instruction: 0x011a1fbc │ │ │ │ rscseq r6, r5, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa268 <__cxa_atexit@plt+0x1ee2c8> │ │ │ │ @@ -506039,16 +506039,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r5, r9, asr lr │ │ │ │ - tsteq sl, ip, lsl #31 │ │ │ │ - ldrdeq r7, [sl, -r4] │ │ │ │ + tsteq sl, ip, ror #30 │ │ │ │ + @ instruction: 0x010a74b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa360 <__cxa_atexit@plt+0x1ee3c0> │ │ │ │ ldr r2, [pc, #204] @ 1fa380 <__cxa_atexit@plt+0x1ee3e0> │ │ │ │ @@ -506103,17 +506103,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq sl, r4, lsl #6 │ │ │ │ - tsteq sl, r0 │ │ │ │ - ldrdeq r7, [sl, -r4] │ │ │ │ + tsteq sl, r4, ror #5 │ │ │ │ + tsteq sl, r0, ror #31 │ │ │ │ + @ instruction: 0x010a73b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa434 <__cxa_atexit@plt+0x1ee494> │ │ │ │ @@ -506150,16 +506150,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq sl, r0, lsr #4 │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsl #4 │ │ │ │ + @ instruction: 0x011a1ef8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506178,16 +506178,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - smlatteq sl, r8, r2, r7 │ │ │ │ smlabteq sl, r8, r2, r7 │ │ │ │ + smlatbeq sl, r8, r2, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506206,15 +506206,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - tsteq sl, r8, ror r2 │ │ │ │ + tsteq sl, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa594 <__cxa_atexit@plt+0x1ee5f4> │ │ │ │ ldr r2, [pc, #84] @ 1fa59c <__cxa_atexit@plt+0x1ee5fc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -506236,15 +506236,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r0, asr ip │ │ │ │ + tsteq sl, r0, lsr ip │ │ │ │ rscseq r6, r5, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa5d0 <__cxa_atexit@plt+0x1ee630> │ │ │ │ @@ -506253,15 +506253,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fa5e4 <__cxa_atexit@plt+0x1ee644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsl #24 │ │ │ │ + tsteq sl, r0, ror #23 │ │ │ │ rscseq r6, r5, r8, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa644 <__cxa_atexit@plt+0x1ee6a4> │ │ │ │ @@ -506286,15 +506286,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r5, r9, ror #20 │ │ │ │ - @ instruction: 0x011a1bb0 │ │ │ │ + @ instruction: 0x011a1b90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa714 <__cxa_atexit@plt+0x1ee774> │ │ │ │ ldr r7, [pc, #176] @ 1fa73c <__cxa_atexit@plt+0x1ee79c> │ │ │ │ @@ -506340,17 +506340,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabbeq sl, ip, r0, r7 │ │ │ │ + tsteq sl, ip, rrx │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, asr #30 │ │ │ │ + tsteq sl, r0, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa7b0 <__cxa_atexit@plt+0x1ee810> │ │ │ │ @@ -506372,15 +506372,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, lsl #29 │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa7f4 <__cxa_atexit@plt+0x1ee854> │ │ │ │ ldr r5, [pc, #32] @ 1fa804 <__cxa_atexit@plt+0x1ee864> │ │ │ │ @@ -506390,15 +506390,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 248abc <__cxa_atexit@plt+0x23cb1c> │ │ │ │ ldr r7, [pc, #12] @ 1fa808 <__cxa_atexit@plt+0x1ee868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq sl, r4, pc, r6 @ │ │ │ │ + smlatbeq sl, r4, pc, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa840 <__cxa_atexit@plt+0x1ee8a0> │ │ │ │ @@ -506407,31 +506407,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq sl, ip, asr sl │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ + tsteq sl, ip, lsr sl │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa884 <__cxa_atexit@plt+0x1ee8e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1fa88c <__cxa_atexit@plt+0x1ee8ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ + tsteq sl, r8, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1fa8d0 <__cxa_atexit@plt+0x1ee930> │ │ │ │ ldr r7, [pc, #48] @ 1fa8e0 <__cxa_atexit@plt+0x1ee940> │ │ │ │ @@ -506445,30 +506445,30 @@ │ │ │ │ add r7, r3, #1 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ ldr r7, [pc, #20] @ 1fa8ec <__cxa_atexit@plt+0x1ee94c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sl, r4, lsl #30 │ │ │ │ - tsteq sl, r4, ror #26 │ │ │ │ - tsteq sl, r4, lsl pc │ │ │ │ smlatteq sl, r4, lr, r6 │ │ │ │ + tsteq sl, r4, asr #26 │ │ │ │ + strdeq r6, [sl, -r4] │ │ │ │ + smlabteq sl, r4, lr, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fa91c <__cxa_atexit@plt+0x1ee97c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fa914 <__cxa_atexit@plt+0x1ee974> │ │ │ │ b 1fa92c <__cxa_atexit@plt+0x1ee98c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x010a6eb4 │ │ │ │ + @ instruction: 0x010a6e94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa944 <__cxa_atexit@plt+0x1ee9a4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -506514,17 +506514,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq sl, r0, lsr #28 │ │ │ │ + tsteq sl, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrdeq r6, [sl, -r4] │ │ │ │ + @ instruction: 0x010a6db4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 1faa98 <__cxa_atexit@plt+0x1eeaf8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -506555,17 +506555,17 @@ │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq sl, ip, ror #26 │ │ │ │ + tsteq sl, ip, asr #26 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq sl, r0, lsr sp │ │ │ │ + tsteq sl, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1faad0 <__cxa_atexit@plt+0x1eeb30> │ │ │ │ ldr r9, [pc, #72] @ 1fab10 <__cxa_atexit@plt+0x1eeb70> │ │ │ │ @@ -506584,41 +506584,41 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatteq sl, r4, ip, r6 │ │ │ │ + smlabteq sl, r4, ip, r6 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 1fab40 <__cxa_atexit@plt+0x1eeba0> │ │ │ │ ldr r2, [pc, #20] @ 1fab44 <__cxa_atexit@plt+0x1eeba4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq sl, ip, ror ip │ │ │ │ - @ instruction: 0x010a6cbc │ │ │ │ - @ instruction: 0x010a6cb0 │ │ │ │ + tsteq sl, ip, asr ip │ │ │ │ + @ instruction: 0x010a6c9c │ │ │ │ + @ instruction: 0x010a6c90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1fab74 <__cxa_atexit@plt+0x1eebd4> │ │ │ │ ldr r2, [pc, #20] @ 1fab78 <__cxa_atexit@plt+0x1eebd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq sl, r8, asr #24 │ │ │ │ - smlabbeq sl, r8, ip, r6 │ │ │ │ + tsteq sl, r8, lsr #24 │ │ │ │ + tsteq sl, r8, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 249888 <__cxa_atexit@plt+0x23d8e8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -506644,15 +506644,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011a15f0 │ │ │ │ + @ instruction: 0x011a15d0 │ │ │ │ ldrshteq r6, [r5], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fac30 <__cxa_atexit@plt+0x1eec90> │ │ │ │ @@ -506661,15 +506661,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fac44 <__cxa_atexit@plt+0x1eeca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #11 │ │ │ │ + tsteq sl, r0, lsl #11 │ │ │ │ rscseq r6, r5, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1faca4 <__cxa_atexit@plt+0x1eed04> │ │ │ │ @@ -506694,15 +506694,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r5, pc, asr #7 │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ + tsteq sl, r0, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fad74 <__cxa_atexit@plt+0x1eedd4> │ │ │ │ ldr r7, [pc, #176] @ 1fad9c <__cxa_atexit@plt+0x1eedfc> │ │ │ │ @@ -506748,17 +506748,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatbeq sl, r8, sl, r6 │ │ │ │ + smlabbeq sl, r8, sl, r6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, ror #17 │ │ │ │ + tsteq sl, r0, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fae10 <__cxa_atexit@plt+0x1eee70> │ │ │ │ @@ -506780,16 +506780,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, lsr #16 │ │ │ │ - strdeq r6, [sl, -ip] │ │ │ │ + tsteq sl, r4, lsl #16 │ │ │ │ + ldrdeq r6, [sl, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 24d28c <__cxa_atexit@plt+0x2412ec> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -506811,17 +506811,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1faea0 <__cxa_atexit@plt+0x1eef00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x010a69b8 │ │ │ │ - smlatbeq sl, r8, r9, r6 │ │ │ │ + @ instruction: 0x010a6998 │ │ │ │ smlabbeq sl, r8, r9, r6 │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506837,16 +506837,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1faf08 <__cxa_atexit@plt+0x1eef68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, r0, asr r9 │ │ │ │ - tsteq sl, r0, asr #18 │ │ │ │ + tsteq sl, r0, lsr r9 │ │ │ │ + tsteq sl, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1faf74 <__cxa_atexit@plt+0x1eefd4> │ │ │ │ ldr r2, [pc, #84] @ 1faf7c <__cxa_atexit@plt+0x1eefdc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -506868,15 +506868,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r0, ror r2 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ rscseq r6, r5, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fafb0 <__cxa_atexit@plt+0x1ef010> │ │ │ │ @@ -506885,15 +506885,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fafc4 <__cxa_atexit@plt+0x1ef024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #4 │ │ │ │ + tsteq sl, r0, lsl #4 │ │ │ │ rscseq r6, r5, r8, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb024 <__cxa_atexit@plt+0x1ef084> │ │ │ │ @@ -506918,15 +506918,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r5, fp, lsr r0 │ │ │ │ - @ instruction: 0x011a11d0 │ │ │ │ + @ instruction: 0x011a11b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb0f4 <__cxa_atexit@plt+0x1ef154> │ │ │ │ ldr r7, [pc, #176] @ 1fb11c <__cxa_atexit@plt+0x1ef17c> │ │ │ │ @@ -506972,17 +506972,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq sl, r0, asr r7 │ │ │ │ + tsteq sl, r0, lsr r7 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, ror #10 │ │ │ │ + tsteq sl, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb190 <__cxa_atexit@plt+0x1ef1f0> │ │ │ │ @@ -507004,23 +507004,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, lsr #9 │ │ │ │ - tsteq sl, ip, ror r6 │ │ │ │ + tsteq sl, r4, lsl #9 │ │ │ │ + tsteq sl, ip, asr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 24d28c <__cxa_atexit@plt+0x2412ec> │ │ │ │ - tsteq sl, ip, ror #12 │ │ │ │ + tsteq sl, ip, asr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507036,17 +507036,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb224 <__cxa_atexit@plt+0x1ef284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq sl, ip, asr r6 │ │ │ │ - tsteq sl, r0, asr #12 │ │ │ │ + tsteq sl, ip, lsr r6 │ │ │ │ tsteq sl, r0, lsr #12 │ │ │ │ + tsteq sl, r0, lsl #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507062,16 +507062,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb28c <__cxa_atexit@plt+0x1ef2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r6, [sl, -r4] │ │ │ │ - ldrdeq r6, [sl, -r8] │ │ │ │ + ldrdeq r6, [sl, -r4] │ │ │ │ + @ instruction: 0x010a65b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb2f8 <__cxa_atexit@plt+0x1ef358> │ │ │ │ ldr r2, [pc, #84] @ 1fb300 <__cxa_atexit@plt+0x1ef360> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507093,15 +507093,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, ip, ror #29 │ │ │ │ + tsteq sl, ip, asr #29 │ │ │ │ ldrshteq r5, [r5], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb334 <__cxa_atexit@plt+0x1ef394> │ │ │ │ @@ -507110,15 +507110,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fb348 <__cxa_atexit@plt+0x1ef3a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011a0e9c │ │ │ │ + tsteq sl, ip, ror lr │ │ │ │ rscseq r5, r5, r4, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb3a8 <__cxa_atexit@plt+0x1ef408> │ │ │ │ @@ -507143,15 +507143,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r5, r3, lsr #25 │ │ │ │ - tsteq sl, ip, asr #28 │ │ │ │ + tsteq sl, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb478 <__cxa_atexit@plt+0x1ef4d8> │ │ │ │ ldr r7, [pc, #176] @ 1fb4a0 <__cxa_atexit@plt+0x1ef500> │ │ │ │ @@ -507197,17 +507197,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatteq sl, r0, r3, r6 │ │ │ │ + smlabteq sl, r0, r3, r6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x011a11dc │ │ │ │ + @ instruction: 0x011a11bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb514 <__cxa_atexit@plt+0x1ef574> │ │ │ │ @@ -507229,16 +507229,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ - smlatteq sl, ip, r1, r6 │ │ │ │ + tsteq sl, r0, lsl #2 │ │ │ │ + smlabteq sl, ip, r1, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -507259,17 +507259,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb5a0 <__cxa_atexit@plt+0x1ef600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strdeq r6, [sl, -r0] │ │ │ │ - ldrdeq r6, [sl, -r8] │ │ │ │ + ldrdeq r6, [sl, -r0] │ │ │ │ @ instruction: 0x010a62b8 │ │ │ │ + @ instruction: 0x010a6298 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507285,16 +507285,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb608 <__cxa_atexit@plt+0x1ef668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlabbeq sl, r8, r2, r6 │ │ │ │ - tsteq sl, r0, ror r2 │ │ │ │ + tsteq sl, r8, ror #4 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb674 <__cxa_atexit@plt+0x1ef6d4> │ │ │ │ ldr r2, [pc, #84] @ 1fb67c <__cxa_atexit@plt+0x1ef6dc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507316,15 +507316,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r0, ror fp │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ rscseq r5, r5, r8, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb6b0 <__cxa_atexit@plt+0x1ef710> │ │ │ │ @@ -507333,15 +507333,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fb6c4 <__cxa_atexit@plt+0x1ef724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ rscseq r5, r5, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb724 <__cxa_atexit@plt+0x1ef784> │ │ │ │ @@ -507366,15 +507366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r5, r1, lsl r9 │ │ │ │ - @ instruction: 0x011a0ad0 │ │ │ │ + @ instruction: 0x011a0ab0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb7f4 <__cxa_atexit@plt+0x1ef854> │ │ │ │ ldr r7, [pc, #176] @ 1fb81c <__cxa_atexit@plt+0x1ef87c> │ │ │ │ @@ -507420,17 +507420,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabbeq sl, r0, r0, r6 │ │ │ │ + tsteq sl, r0, rrx │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb890 <__cxa_atexit@plt+0x1ef8f0> │ │ │ │ @@ -507452,16 +507452,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, lsr #27 │ │ │ │ - ldrdeq r5, [sl, -r4] │ │ │ │ + tsteq sl, r4, lsl #27 │ │ │ │ + @ instruction: 0x010a5fb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fb8d8 <__cxa_atexit@plt+0x1ef938> │ │ │ │ @@ -507497,17 +507497,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb958 <__cxa_atexit@plt+0x1ef9b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq sl, r4, asr pc │ │ │ │ - tsteq sl, r8, asr #30 │ │ │ │ + tsteq sl, r4, lsr pc │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ + tsteq sl, r8, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507523,16 +507523,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fb9c0 <__cxa_atexit@plt+0x1efa20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlatteq sl, ip, lr, r5 │ │ │ │ - smlatteq sl, r0, lr, r5 │ │ │ │ + smlabteq sl, ip, lr, r5 │ │ │ │ + smlabteq sl, r0, lr, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fba2c <__cxa_atexit@plt+0x1efa8c> │ │ │ │ ldr r2, [pc, #84] @ 1fba34 <__cxa_atexit@plt+0x1efa94> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507554,15 +507554,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011a07b8 │ │ │ │ + @ instruction: 0x011a0798 │ │ │ │ rscseq r5, r5, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fba68 <__cxa_atexit@plt+0x1efac8> │ │ │ │ @@ -507571,15 +507571,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fba7c <__cxa_atexit@plt+0x1efadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ rscseq r5, r5, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbadc <__cxa_atexit@plt+0x1efb3c> │ │ │ │ @@ -507604,15 +507604,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r5, r8, asr #10 │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ + @ instruction: 0x011a06f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbbac <__cxa_atexit@plt+0x1efc0c> │ │ │ │ ldr r7, [pc, #176] @ 1fbbd4 <__cxa_atexit@plt+0x1efc34> │ │ │ │ @@ -507658,17 +507658,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq r5, [sl, -r0] │ │ │ │ + ldrdeq r5, [sl, -r0] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r8, lsr #21 │ │ │ │ + tsteq sl, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fbc48 <__cxa_atexit@plt+0x1efca8> │ │ │ │ @@ -507690,40 +507690,40 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, ip, ror #19 │ │ │ │ + tsteq sl, ip, asr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 1fbc84 <__cxa_atexit@plt+0x1efce4> │ │ │ │ ldr r2, [pc, #20] @ 1fbc88 <__cxa_atexit@plt+0x1efce8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq sl, r4, lsr ip │ │ │ │ - tsteq sl, r8, lsl #19 │ │ │ │ tsteq sl, r4, lsl ip │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ + strdeq r5, [sl, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1fbcb8 <__cxa_atexit@plt+0x1efd18> │ │ │ │ ldr r2, [pc, #20] @ 1fbcbc <__cxa_atexit@plt+0x1efd1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq sl, r0, lsl #24 │ │ │ │ - tsteq sl, r4, asr r9 │ │ │ │ + smlatteq sl, r0, fp, r5 │ │ │ │ + tsteq sl, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbd28 <__cxa_atexit@plt+0x1efd88> │ │ │ │ ldr r2, [pc, #84] @ 1fbd30 <__cxa_atexit@plt+0x1efd90> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507745,15 +507745,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011a04bc │ │ │ │ + @ instruction: 0x011a049c │ │ │ │ rscseq r5, r5, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fbd64 <__cxa_atexit@plt+0x1efdc4> │ │ │ │ @@ -507762,15 +507762,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fbd78 <__cxa_atexit@plt+0x1efdd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, ror #8 │ │ │ │ + tsteq sl, ip, asr #8 │ │ │ │ rscseq r5, r5, r4, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbdd8 <__cxa_atexit@plt+0x1efe38> │ │ │ │ @@ -507795,15 +507795,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r5, r4, lsr r2 │ │ │ │ - tsteq sl, ip, lsl r4 │ │ │ │ + @ instruction: 0x011a03fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbea8 <__cxa_atexit@plt+0x1eff08> │ │ │ │ ldr r7, [pc, #176] @ 1fbed0 <__cxa_atexit@plt+0x1eff30> │ │ │ │ @@ -507849,17 +507849,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq sl, r0, lsl sl │ │ │ │ + strdeq r5, [sl, -r0] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, ip, lsr #15 │ │ │ │ + tsteq sl, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fbf44 <__cxa_atexit@plt+0x1effa4> │ │ │ │ @@ -507881,16 +507881,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011a06f0 │ │ │ │ - tsteq sl, r4, ror #18 │ │ │ │ + @ instruction: 0x011a06d0 │ │ │ │ + tsteq sl, r4, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 232c44 <__cxa_atexit@plt+0x226ca4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -507911,17 +507911,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fbfd0 <__cxa_atexit@plt+0x1f0030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - tsteq sl, r0, lsr #18 │ │ │ │ - tsteq sl, r4, lsl r9 │ │ │ │ + tsteq sl, r0, lsl #18 │ │ │ │ strdeq r5, [sl, -r4] │ │ │ │ + ldrdeq r5, [sl, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507937,16 +507937,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fc038 <__cxa_atexit@plt+0x1f0098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x010a58b8 │ │ │ │ - smlatbeq sl, ip, r8, r5 │ │ │ │ + @ instruction: 0x010a5898 │ │ │ │ + smlabbeq sl, ip, r8, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc0a4 <__cxa_atexit@plt+0x1f0104> │ │ │ │ ldr r2, [pc, #84] @ 1fc0ac <__cxa_atexit@plt+0x1f010c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507968,15 +507968,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ rscseq r5, r5, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fc0e0 <__cxa_atexit@plt+0x1f0140> │ │ │ │ @@ -507985,15 +507985,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fc0f4 <__cxa_atexit@plt+0x1f0154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [sl, -r0] │ │ │ │ + ldrsbeq r0, [sl, -r0] │ │ │ │ ldrshteq r4, [r5], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc154 <__cxa_atexit@plt+0x1f01b4> │ │ │ │ @@ -508018,15 +508018,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ smlalseq r4, r5, lr, lr │ │ │ │ - tsteq sl, r0, lsr #1 │ │ │ │ + tsteq sl, r0, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc224 <__cxa_atexit@plt+0x1f0284> │ │ │ │ ldr r7, [pc, #176] @ 1fc24c <__cxa_atexit@plt+0x1f02ac> │ │ │ │ @@ -508072,17 +508072,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010a56bc │ │ │ │ + @ instruction: 0x010a569c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ + tsteq sl, r0, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fc2c0 <__cxa_atexit@plt+0x1f0320> │ │ │ │ @@ -508104,41 +508104,41 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, ror r3 │ │ │ │ - smlabteq sl, ip, r5, r5 │ │ │ │ + tsteq sl, r4, asr r3 │ │ │ │ + smlatbeq sl, ip, r5, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1fc300 <__cxa_atexit@plt+0x1f0360> │ │ │ │ ldr r2, [pc, #20] @ 1fc304 <__cxa_atexit@plt+0x1f0364> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - strdeq r5, [sl, -ip] │ │ │ │ - tsteq sl, ip, lsl #6 │ │ │ │ ldrdeq r5, [sl, -ip] │ │ │ │ + tsteq sl, ip, ror #5 │ │ │ │ + @ instruction: 0x010a55bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1fc334 <__cxa_atexit@plt+0x1f0394> │ │ │ │ ldr r2, [pc, #20] @ 1fc338 <__cxa_atexit@plt+0x1f0398> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - smlabteq sl, r8, r5, r5 │ │ │ │ - @ instruction: 0x011a02d8 │ │ │ │ + smlatbeq sl, r8, r5, r5 │ │ │ │ + @ instruction: 0x011a02b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 23417c <__cxa_atexit@plt+0x2281dc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -508164,15 +508164,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r9, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ rscseq r4, r5, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fc3f0 <__cxa_atexit@plt+0x1f0450> │ │ │ │ @@ -508181,15 +508181,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fc404 <__cxa_atexit@plt+0x1f0464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, r0, ror #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ rscseq r4, r5, r8, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc464 <__cxa_atexit@plt+0x1f04c4> │ │ │ │ @@ -508214,15 +508214,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r4, r5, r0, asr fp │ │ │ │ - @ instruction: 0x0119fd90 │ │ │ │ + tstpeq r9, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc534 <__cxa_atexit@plt+0x1f0594> │ │ │ │ ldr r7, [pc, #176] @ 1fc55c <__cxa_atexit@plt+0x1f05bc> │ │ │ │ @@ -508268,17 +508268,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatteq sl, ip, r3, r5 │ │ │ │ + smlabteq sl, ip, r3, r5 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ + tsteq sl, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fc5d0 <__cxa_atexit@plt+0x1f0630> │ │ │ │ @@ -508300,16 +508300,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq sl, r4, rrx │ │ │ │ - tsteq sl, r4, asr #6 │ │ │ │ + tsteq sl, r4, asr #32 │ │ │ │ + tsteq sl, r4, lsr #6 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fc644 <__cxa_atexit@plt+0x1f06a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -508332,17 +508332,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0119fc9c │ │ │ │ - smlabteq sl, ip, r2, r5 │ │ │ │ + tstpeq r9, r0, lsr #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + smlatbeq sl, ip, r2, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc6dc <__cxa_atexit@plt+0x1f073c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -508371,15 +508371,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r9, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508389,16 +508389,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - smlatteq sl, r0, r1, r5 │ │ │ │ + tstpeq r9, r4, ror #29 @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fc7a8 <__cxa_atexit@plt+0x1f0808> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -508421,17 +508421,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r8, ror #2 │ │ │ │ + tstpeq r9, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc840 <__cxa_atexit@plt+0x1f08a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -508460,15 +508460,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0119f9d0 │ │ │ │ + @ instruction: 0x0119f9b0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508478,16 +508478,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, ip, ror r0 │ │ │ │ + tstpeq r9, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + qaddeq r5, ip, sl │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fc90c <__cxa_atexit@plt+0x1f096c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -508510,17 +508510,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119f8f8 │ │ │ │ - @ instruction: 0x0119f9d4 │ │ │ │ - tsteq sl, r4 │ │ │ │ + @ instruction: 0x0119f8d8 │ │ │ │ + @ instruction: 0x0119f9b4 │ │ │ │ + smlatteq sl, r4, pc, r4 @ │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc9a4 <__cxa_atexit@plt+0x1f0a04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -508549,15 +508549,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r9, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508567,16 +508567,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r0, asr pc │ │ │ │ + tstpeq r9, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r0, lsr pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fca88 <__cxa_atexit@plt+0x1f0ae8> │ │ │ │ @@ -508602,32 +508602,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r9, ip, asr #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsr #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x010a4eb4 │ │ │ │ + @ instruction: 0x010a4e94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1fcad8 <__cxa_atexit@plt+0x1f0b38> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 1fcad0 <__cxa_atexit@plt+0x1f0b30> │ │ │ │ b 1fcae8 <__cxa_atexit@plt+0x1f0b48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sl, r8, ror lr │ │ │ │ + tsteq sl, r8, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -508662,27 +508662,27 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0119fad0 │ │ │ │ + @ instruction: 0x0119fab0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0119fab4 │ │ │ │ - @ instruction: 0x010a4db0 │ │ │ │ + @ instruction: 0x0119fa94 │ │ │ │ + @ instruction: 0x010a4d90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fcbb4 <__cxa_atexit@plt+0x1f0c14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, ip, ror sp │ │ │ │ + tsteq sl, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -508701,15 +508701,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq sl, r0, lsl sp │ │ │ │ + strdeq r4, [sl, -r0] │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fcc70 <__cxa_atexit@plt+0x1f0cd0> │ │ │ │ @@ -508728,15 +508728,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlatbeq sl, r4, ip, r4 │ │ │ │ + smlabbeq sl, r4, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -508755,15 +508755,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ + tsteq sl, r8, lsl ip │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fcd48 <__cxa_atexit@plt+0x1f0da8> │ │ │ │ @@ -508782,15 +508782,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlabteq sl, ip, fp, r4 │ │ │ │ + smlatbeq sl, ip, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -508809,15 +508809,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ + tsteq sl, r0, asr #22 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fce20 <__cxa_atexit@plt+0x1f0e80> │ │ │ │ @@ -508859,17 +508859,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fcea0 <__cxa_atexit@plt+0x1f0f00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0x010a4ab8 │ │ │ │ - smlatteq sl, ip, sl, r4 │ │ │ │ + @ instruction: 0x010a4a98 │ │ │ │ smlabteq sl, ip, sl, r4 │ │ │ │ + smlatbeq sl, ip, sl, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508885,16 +508885,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fcf08 <__cxa_atexit@plt+0x1f0f68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - tsteq sl, r0, asr sl │ │ │ │ - smlabbeq sl, r4, sl, r4 │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ + tsteq sl, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fcf74 <__cxa_atexit@plt+0x1f0fd4> │ │ │ │ ldr r2, [pc, #84] @ 1fcf7c <__cxa_atexit@plt+0x1f0fdc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -508916,15 +508916,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r9, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ rscseq r4, r5, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fcfb0 <__cxa_atexit@plt+0x1f1010> │ │ │ │ @@ -508933,15 +508933,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fcfc4 <__cxa_atexit@plt+0x1f1024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ rscseq r4, r5, r8, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd024 <__cxa_atexit@plt+0x1f1084> │ │ │ │ @@ -508966,15 +508966,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r3, r5, r2, lsl #31 │ │ │ │ - @ instruction: 0x0119f1d0 │ │ │ │ + @ instruction: 0x0119f1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd0f4 <__cxa_atexit@plt+0x1f1154> │ │ │ │ ldr r7, [pc, #176] @ 1fd11c <__cxa_atexit@plt+0x1f117c> │ │ │ │ @@ -509020,17 +509020,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010a4894 │ │ │ │ + tsteq sl, r4, ror r8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tstpeq r9, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd190 <__cxa_atexit@plt+0x1f11f0> │ │ │ │ @@ -509052,16 +509052,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tstpeq r9, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - smlatteq sl, ip, r7, r4 │ │ │ │ + tstpeq r9, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, ip, r7, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fd204 <__cxa_atexit@plt+0x1f1264> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -509084,17 +509084,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, r0 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [r9, -ip] @ │ │ │ │ - tsteq sl, r4, ror r7 │ │ │ │ + tsteq r9, r0, ror #31 │ │ │ │ + ldrheq pc, [r9, -ip] @ │ │ │ │ + tsteq sl, r4, asr r7 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd29c <__cxa_atexit@plt+0x1f12fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -509123,15 +509123,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, r4, ror pc │ │ │ │ + tsteq r9, r4, asr pc │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -509141,16 +509141,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, r4, asr #6 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq sl, r8, r6, r4 │ │ │ │ + tstpeq r9, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r8, ror #12 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fd368 <__cxa_atexit@plt+0x1f13c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -509173,17 +509173,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119ee9c │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ - tsteq sl, r0, lsl r6 │ │ │ │ + tsteq r9, ip, ror lr │ │ │ │ + tsteq r9, r8, asr pc │ │ │ │ + strdeq r4, [sl, -r0] │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd400 <__cxa_atexit@plt+0x1f1460> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -509212,15 +509212,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ + @ instruction: 0x0119edf0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -509230,16 +509230,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r4, lsr #10 │ │ │ │ + tstpeq r9, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r4, lsl #10 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fd4cc <__cxa_atexit@plt+0x1f152c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -509262,17 +509262,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr sp │ │ │ │ - tsteq r9, r4, lsl lr │ │ │ │ - smlatbeq sl, ip, r4, r4 │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ + @ instruction: 0x0119edf4 │ │ │ │ + smlabbeq sl, ip, r4, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd564 <__cxa_atexit@plt+0x1f15c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -509301,15 +509301,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, ip, lsr #25 │ │ │ │ + tsteq r9, ip, lsl #25 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -509319,16 +509319,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r9, ip, ror r0 @ p-variant is OBSOLETE │ │ │ │ - strdeq r4, [sl, -r8] │ │ │ │ + tstpeq r9, ip, asr r0 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r4, [sl, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fd648 <__cxa_atexit@plt+0x1f16a8> │ │ │ │ @@ -509354,32 +509354,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r9, ip @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, ip, ror #31 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq sl, ip, asr r3 │ │ │ │ + tsteq sl, ip, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1fd698 <__cxa_atexit@plt+0x1f16f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 1fd690 <__cxa_atexit@plt+0x1f16f0> │ │ │ │ b 1fd6a8 <__cxa_atexit@plt+0x1f1708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ + mrseq r4, (UNDEF: 58) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -509414,27 +509414,27 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r9, r0, lsl pc │ │ │ │ + @ instruction: 0x0119eef0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0119eef4 │ │ │ │ - tsteq sl, r8, asr r2 │ │ │ │ + @ instruction: 0x0119eed4 │ │ │ │ + tsteq sl, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fd774 <__cxa_atexit@plt+0x1f17d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r4, lsr #4 │ │ │ │ + tsteq sl, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -509453,15 +509453,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010a41b8 │ │ │ │ + @ instruction: 0x010a4198 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd830 <__cxa_atexit@plt+0x1f1890> │ │ │ │ @@ -509480,15 +509480,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq sl, ip, asr #2 │ │ │ │ + tsteq sl, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -509507,15 +509507,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatteq sl, r0, r0, r4 │ │ │ │ + smlabteq sl, r0, r0, r4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd908 <__cxa_atexit@plt+0x1f1968> │ │ │ │ @@ -509534,15 +509534,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq sl, r4, ror r0 │ │ │ │ + qaddeq r4, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -509561,15 +509561,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq sl, r8 │ │ │ │ + smlatteq sl, r8, pc, r3 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd9e0 <__cxa_atexit@plt+0x1f1a40> │ │ │ │ @@ -509611,17 +509611,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fda60 <__cxa_atexit@plt+0x1f1ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ - @ instruction: 0x010a3f94 │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ tsteq sl, r4, ror pc │ │ │ │ + tsteq sl, r4, asr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -509637,16 +509637,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fdac8 <__cxa_atexit@plt+0x1f1b28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - strdeq r3, [sl, -r8] │ │ │ │ - tsteq sl, ip, lsr #30 │ │ │ │ + ldrdeq r3, [sl, -r8] │ │ │ │ + tsteq sl, ip, lsl #30 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fdb38 <__cxa_atexit@plt+0x1f1b98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -509674,16 +509674,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0119e6d0 │ │ │ │ - @ instruction: 0x0119e7b4 │ │ │ │ + @ instruction: 0x0119e6b0 │ │ │ │ + @ instruction: 0x0119e794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1fdb90 <__cxa_atexit@plt+0x1f1bf0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1fdba4 <__cxa_atexit@plt+0x1f1c04> │ │ │ │ @@ -509698,17 +509698,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1fdbbc <__cxa_atexit@plt+0x1f1c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #13 │ │ │ │ - tsteq r9, r0, ror r6 │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ + tsteq r9, r8, ror #12 │ │ │ │ + tsteq r9, r0, asr r6 │ │ │ │ + tsteq sl, r0, lsl lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fdc10 <__cxa_atexit@plt+0x1f1c70> │ │ │ │ ldr r3, [pc, #52] @ 1fdc18 <__cxa_atexit@plt+0x1f1c78> │ │ │ │ @@ -509724,15 +509724,15 @@ │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r3, [sl, -r4] │ │ │ │ + @ instruction: 0x010a3db4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fdc40 <__cxa_atexit@plt+0x1f1ca0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ @@ -509785,15 +509785,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq sl, r4, asr sl │ │ │ │ + tsteq sl, r4, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fdd60 <__cxa_atexit@plt+0x1f1dc0> │ │ │ │ ldr r2, [pc, #52] @ 1fdd68 <__cxa_atexit@plt+0x1f1dc8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -509807,17 +509807,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0119e49c │ │ │ │ - @ instruction: 0x0119e8d0 │ │ │ │ - smlatteq sl, r8, r9, r3 │ │ │ │ + tsteq r9, ip, ror r4 │ │ │ │ + @ instruction: 0x0119e8b0 │ │ │ │ + smlabteq sl, r8, r9, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fdda0 <__cxa_atexit@plt+0x1f1e00> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -509852,15 +509852,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0119e3d0 │ │ │ │ + @ instruction: 0x0119e3b0 │ │ │ │ ldrsbteq r3, [r5], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fde50 <__cxa_atexit@plt+0x1f1eb0> │ │ │ │ @@ -509869,15 +509869,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fde64 <__cxa_atexit@plt+0x1f1ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #7 │ │ │ │ + tsteq r9, r0, ror #6 │ │ │ │ rscseq r3, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fdec4 <__cxa_atexit@plt+0x1f1f24> │ │ │ │ @@ -509902,16 +509902,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r3, r5, pc, asr #1 │ │ │ │ - tsteq r9, r0, lsr r3 │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ + tsteq r9, r0, lsl r3 │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fdfbc <__cxa_atexit@plt+0x1f201c> │ │ │ │ ldr r2, [pc, #204] @ 1fdfdc <__cxa_atexit@plt+0x1f203c> │ │ │ │ @@ -509966,17 +509966,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ - tsteq r9, r4, lsr #7 │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ + tsteq r9, r4, lsl #7 │ │ │ │ + tsteq sl, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe090 <__cxa_atexit@plt+0x1f20f0> │ │ │ │ @@ -510013,16 +510013,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r9, r4, asr #11 │ │ │ │ - @ instruction: 0x0119e2bc │ │ │ │ + tsteq r9, r4, lsr #11 │ │ │ │ + @ instruction: 0x0119e29c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510041,16 +510041,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - tsteq sl, r4, lsl #18 │ │ │ │ smlatteq sl, r4, r8, r3 │ │ │ │ + smlabteq sl, r4, r8, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510069,15 +510069,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0x010a3894 │ │ │ │ + tsteq sl, r4, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe1f0 <__cxa_atexit@plt+0x1f2250> │ │ │ │ ldr r2, [pc, #84] @ 1fe1f8 <__cxa_atexit@plt+0x1f2258> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -510099,15 +510099,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0119dff4 │ │ │ │ + @ instruction: 0x0119dfd4 │ │ │ │ ldrshteq r2, [r5], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fe22c <__cxa_atexit@plt+0x1f228c> │ │ │ │ @@ -510116,15 +510116,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1fe240 <__cxa_atexit@plt+0x1f22a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #31 │ │ │ │ + tsteq r9, r4, lsl #31 │ │ │ │ rscseq r2, r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe2a0 <__cxa_atexit@plt+0x1f2300> │ │ │ │ @@ -510149,15 +510149,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r2, r5, r3, ror #25 │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe370 <__cxa_atexit@plt+0x1f23d0> │ │ │ │ ldr r7, [pc, #176] @ 1fe398 <__cxa_atexit@plt+0x1f23f8> │ │ │ │ @@ -510203,17 +510203,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatbeq sl, r8, r6, r3 │ │ │ │ + smlabbeq sl, r8, r6, r3 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r4, ror #5 │ │ │ │ + tsteq r9, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe40c <__cxa_atexit@plt+0x1f246c> │ │ │ │ @@ -510235,15 +510235,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r8, lsr #4 │ │ │ │ + tsteq r9, r8, lsl #4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fe48c <__cxa_atexit@plt+0x1f24ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -510271,16 +510271,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ + tsteq r9, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #36] @ 1fe4f0 <__cxa_atexit@plt+0x1f2550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 1fe4f4 <__cxa_atexit@plt+0x1f2554> │ │ │ │ @@ -510288,17 +510288,17 @@ │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ bic r2, r1, #1 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr sp │ │ │ │ - tsteq r9, r8, asr #26 │ │ │ │ - tsteq sl, r4, lsr #10 │ │ │ │ + tsteq r9, r4, lsr sp │ │ │ │ + tsteq r9, r8, lsr #26 │ │ │ │ + tsteq sl, r4, lsl #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe548 <__cxa_atexit@plt+0x1f25a8> │ │ │ │ ldr r3, [pc, #52] @ 1fe550 <__cxa_atexit@plt+0x1f25b0> │ │ │ │ @@ -510314,15 +510314,15 @@ │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlabteq sl, r8, r4, r3 │ │ │ │ + smlatbeq sl, r8, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fe578 <__cxa_atexit@plt+0x1f25d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ @@ -510398,17 +510398,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fe6ac <__cxa_atexit@plt+0x1f270c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - smlatbeq sl, r4, r3, r3 │ │ │ │ - @ instruction: 0x010a3398 │ │ │ │ - smlatbeq sl, ip, r3, r3 │ │ │ │ + smlabbeq sl, r4, r3, r3 │ │ │ │ + tsteq sl, r8, ror r3 │ │ │ │ + smlabbeq sl, ip, r3, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fe6f0 <__cxa_atexit@plt+0x1f2750> │ │ │ │ @@ -510420,15 +510420,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 249ba4 <__cxa_atexit@plt+0x23dc04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r8, asr #22 │ │ │ │ + tsteq r9, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe738 <__cxa_atexit@plt+0x1f2798> │ │ │ │ @@ -510437,15 +510437,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, ror #22 │ │ │ │ + tsteq r9, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fe7a0 <__cxa_atexit@plt+0x1f2800> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -510463,18 +510463,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 1fe7b4 <__cxa_atexit@plt+0x1f2814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + tsteq r9, r4, asr #20 │ │ │ │ + tsteq r9, r8, ror sl │ │ │ │ tsteq r9, r4, ror #20 │ │ │ │ - @ instruction: 0x0119da98 │ │ │ │ - tsteq r9, r4, lsl #21 │ │ │ │ - smlabbeq sl, r0, r2, r3 │ │ │ │ + tsteq sl, r0, ror #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe820 <__cxa_atexit@plt+0x1f2880> │ │ │ │ ldr r2, [pc, #76] @ 1fe828 <__cxa_atexit@plt+0x1f2888> │ │ │ │ @@ -510496,36 +510496,36 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sl, ip, lsl #4 │ │ │ │ + smlatteq sl, ip, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fe854 <__cxa_atexit@plt+0x1f28b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq sl, r4, r1, r3 │ │ │ │ + smlabteq sl, r4, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1fe880 <__cxa_atexit@plt+0x1f28e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 1fe884 <__cxa_atexit@plt+0x1f28e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fe8d0 <__cxa_atexit@plt+0x1f2930> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -510544,15 +510544,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq sl, r8, lsr r1 │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -510569,48 +510569,48 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fe958 <__cxa_atexit@plt+0x1f29b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - strdeq r3, [sl, -r8] │ │ │ │ - smlatteq sl, ip, r0, r3 │ │ │ │ - tsteq sl, ip, ror #28 │ │ │ │ + ldrdeq r3, [sl, -r8] │ │ │ │ + smlabteq sl, ip, r0, r3 │ │ │ │ + tsteq sl, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe990 <__cxa_atexit@plt+0x1f29f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1fe998 <__cxa_atexit@plt+0x1f29f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r8 │ │ │ │ - tsteq sl, ip, lsr #28 │ │ │ │ + tsteq r9, ip, lsr r8 │ │ │ │ + tsteq sl, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe9d0 <__cxa_atexit@plt+0x1f2a30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1fe9d8 <__cxa_atexit@plt+0x1f2a38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r8 │ │ │ │ + @ instruction: 0x0119d7fc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1fea38 <__cxa_atexit@plt+0x1f2a98> │ │ │ │ @@ -510634,31 +510634,31 @@ │ │ │ │ b 1fea48 <__cxa_atexit@plt+0x1f2aa8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1fea58 <__cxa_atexit@plt+0x1f2ab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #32 │ │ │ │ + mrseq r3, (UNDEF: 10) │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0119dbfc │ │ │ │ - smlatteq sl, r4, pc, r2 @ │ │ │ │ + @ instruction: 0x0119dbdc │ │ │ │ + smlabteq sl, r4, pc, r2 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fea94 <__cxa_atexit@plt+0x1f2af4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fea8c <__cxa_atexit@plt+0x1f2aec> │ │ │ │ b 1feaa4 <__cxa_atexit@plt+0x1f2b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x010a2fb4 │ │ │ │ + @ instruction: 0x010a2f94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1feae0 <__cxa_atexit@plt+0x1f2b40> │ │ │ │ ldr r2, [pc, #124] @ 1feb34 <__cxa_atexit@plt+0x1f2b94> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -510690,38 +510690,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, ip, ror #14 │ │ │ │ + tsteq r9, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1feb58 <__cxa_atexit@plt+0x1f2bb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119d6f4 │ │ │ │ - strdeq r2, [sl, -r0] │ │ │ │ + @ instruction: 0x0119d6d4 │ │ │ │ + ldrdeq r2, [sl, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1feb90 <__cxa_atexit@plt+0x1f2bf0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1feb88 <__cxa_atexit@plt+0x1f2be8> │ │ │ │ b 1feba0 <__cxa_atexit@plt+0x1f2c00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x010a2eb8 │ │ │ │ + @ instruction: 0x010a2e98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 1febd0 <__cxa_atexit@plt+0x1f2c30> │ │ │ │ cmp r3, #2 │ │ │ │ beq 1fec54 <__cxa_atexit@plt+0x1f2cb4> │ │ │ │ @@ -510785,15 +510785,15 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x010a2d98 │ │ │ │ + tsteq sl, r8, ror sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fed14 <__cxa_atexit@plt+0x1f2d74> │ │ │ │ @@ -510819,15 +510819,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlabbeq sl, ip, sl, r2 │ │ │ │ + tsteq sl, ip, ror #20 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 1fedc4 <__cxa_atexit@plt+0x1f2e24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1fed78 <__cxa_atexit@plt+0x1f2dd8> │ │ │ │ @@ -510854,17 +510854,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119d4d4 │ │ │ │ + @ instruction: 0x0119d4b4 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - strdeq r2, [sl, -r8] │ │ │ │ + ldrdeq r2, [sl, -r8] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fedfc <__cxa_atexit@plt+0x1f2e5c> │ │ │ │ ldr r7, [pc, #80] @ 1fee40 <__cxa_atexit@plt+0x1f2ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -510884,17 +510884,17 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - smlabbeq sl, r0, r9, r2 │ │ │ │ + tsteq sl, r0, ror #18 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -510911,15 +510911,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatteq sl, r0, fp, r2 │ │ │ │ + smlabteq sl, r0, fp, r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fef08 <__cxa_atexit@plt+0x1f2f68> │ │ │ │ @@ -510939,25 +510939,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq sl, r4, ror fp │ │ │ │ + tsteq sl, r4, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fef40 <__cxa_atexit@plt+0x1f2fa0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ff008 <__cxa_atexit@plt+0x1f3068> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, ip, lsr fp │ │ │ │ + tsteq sl, ip, lsl fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1fefb0 <__cxa_atexit@plt+0x1f3010> │ │ │ │ @@ -510988,21 +510988,21 @@ │ │ │ │ ldr r3, [pc, #24] @ 1fefe4 <__cxa_atexit@plt+0x1f3044> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - smlatbeq sl, r4, sl, r2 │ │ │ │ - tsteq r9, ip, asr r6 │ │ │ │ + smlabbeq sl, r4, sl, r2 │ │ │ │ + tsteq r9, ip, lsr r6 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq r9, r4, lsr #13 │ │ │ │ tsteq r9, r4, lsl #13 │ │ │ │ - smlabbeq sl, r4, sl, r2 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ + tsteq sl, r4, ror #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1ff104 <__cxa_atexit@plt+0x1f3164> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -511093,26 +511093,26 @@ │ │ │ │ ldr r7, [pc, #52] @ 1ff1a4 <__cxa_atexit@plt+0x1f3204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r9, ip, asr r5 │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ - tsteq sl, r0, lsr #18 │ │ │ │ - @ instruction: 0x0119d4d8 │ │ │ │ + tsteq r9, ip, lsr r5 │ │ │ │ + tsteq r9, r8, lsl r5 │ │ │ │ + tsteq sl, r0, lsl #18 │ │ │ │ + @ instruction: 0x0119d4b8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - @ instruction: 0x0119d590 │ │ │ │ - tsteq sl, r4, lsl #18 │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ + smlatteq sl, r4, r8, r2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabbeq sl, r8, r9, r2 │ │ │ │ - smlatteq sl, r0, r8, r2 │ │ │ │ + tsteq sl, r8, ror #18 │ │ │ │ + smlabteq sl, r0, r8, r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -511155,20 +511155,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1ff27c <__cxa_atexit@plt+0x1f32dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ + smlatteq sl, r0, r7, r2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0x0119d3f0 │ │ │ │ - tsteq sl, r4, lsl #16 │ │ │ │ + @ instruction: 0x0119d3d0 │ │ │ │ + smlatteq sl, r4, r7, r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ff2ec <__cxa_atexit@plt+0x1f334c> │ │ │ │ @@ -511188,25 +511188,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x010a2798 │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ff324 <__cxa_atexit@plt+0x1f3384> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ff008 <__cxa_atexit@plt+0x1f3068> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1ff394 <__cxa_atexit@plt+0x1f33f4> │ │ │ │ @@ -511237,21 +511237,21 @@ │ │ │ │ ldr r3, [pc, #24] @ 1ff3c8 <__cxa_atexit@plt+0x1f3428> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r0, r6, r2 │ │ │ │ - tsteq r9, r8, ror r2 │ │ │ │ + smlatbeq sl, r0, r6, r2 │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ - tsteq r9, r0, asr #5 │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ - @ instruction: 0x010a26b8 │ │ │ │ + tsteq r9, r0, lsl #5 │ │ │ │ + @ instruction: 0x010a2698 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ff470 <__cxa_atexit@plt+0x1f34d0> │ │ │ │ @@ -511287,17 +511287,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ff48c <__cxa_atexit@plt+0x1f34ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq sl, r0, lsr r6 │ │ │ │ - tsteq r9, r4, ror #27 │ │ │ │ - tsteq sl, r4, lsl #12 │ │ │ │ + tsteq sl, r0, lsl r6 │ │ │ │ + tsteq r9, r4, asr #27 │ │ │ │ + smlatteq sl, r4, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff4d0 <__cxa_atexit@plt+0x1f3530> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -511312,16 +511312,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ - smlatbeq sl, r4, r5, r2 │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ + smlabbeq sl, r4, r5, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff570 <__cxa_atexit@plt+0x1f35d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -511393,22 +511393,22 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ - tsteq r9, ip, lsl #1 │ │ │ │ - tsteq sl, r4, ror r4 │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ + tsteq r9, ip, rrx │ │ │ │ + tsteq sl, r4, asr r4 │ │ │ │ + tsteq r9, ip │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ - tsteq sl, r4, asr r4 │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ + tsteq sl, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 1ff6ac <__cxa_atexit@plt+0x1f370c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -511425,17 +511425,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #22 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - strdeq r2, [sl, -r4] │ │ │ │ + tsteq r9, ip, lsr #22 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + ldrdeq r2, [sl, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 1ff724 <__cxa_atexit@plt+0x1f3784> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -511456,24 +511456,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x010a23bc │ │ │ │ - @ instruction: 0x0119cad0 │ │ │ │ - smlatbeq sl, r0, r3, r2 │ │ │ │ + @ instruction: 0x010a239c │ │ │ │ + @ instruction: 0x0119cab0 │ │ │ │ + smlabbeq sl, r0, r3, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b dffa58 <__cxa_atexit@plt+0xdf3ab8> │ │ │ │ - smlabbeq sl, r8, r3, r2 │ │ │ │ + tsteq sl, r8, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff7a0 <__cxa_atexit@plt+0x1f3800> │ │ │ │ ldr r2, [pc, #52] @ 1ff7a8 <__cxa_atexit@plt+0x1f3808> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -511487,32 +511487,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b e05ccc <__cxa_atexit@plt+0xdf9d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ - tsteq r9, r0, lsr #29 │ │ │ │ - tsteq sl, ip, lsl r3 │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ + strdeq r2, [sl, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff7d8 <__cxa_atexit@plt+0x1f3838> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1ff7e0 <__cxa_atexit@plt+0x1f3840> │ │ │ │ ldr r7, [pc, #12] @ 1ff7ec <__cxa_atexit@plt+0x1f384c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ - smlatteq sl, ip, r2, r2 │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ + smlabteq sl, ip, r2, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff83c <__cxa_atexit@plt+0x1f389c> │ │ │ │ ldr r2, [pc, #52] @ 1ff844 <__cxa_atexit@plt+0x1f38a4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -511526,32 +511526,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b e05ccc <__cxa_atexit@plt+0xdf9d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0119c9bc │ │ │ │ - tsteq r9, r4, lsl #28 │ │ │ │ - smlabbeq sl, r0, r2, r2 │ │ │ │ + @ instruction: 0x0119c99c │ │ │ │ + tsteq r9, r4, ror #27 │ │ │ │ + tsteq sl, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff874 <__cxa_atexit@plt+0x1f38d4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1ff87c <__cxa_atexit@plt+0x1f38dc> │ │ │ │ ldr r7, [pc, #12] @ 1ff888 <__cxa_atexit@plt+0x1f38e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119cdbc │ │ │ │ - smlabteq sl, r4, r2, r2 │ │ │ │ + @ instruction: 0x0119cd9c │ │ │ │ + smlatbeq sl, r4, r2, r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ff8f8 <__cxa_atexit@plt+0x1f3958> │ │ │ │ ldr r3, [pc, #88] @ 1ff908 <__cxa_atexit@plt+0x1f3968> │ │ │ │ @@ -511577,53 +511577,53 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ff914 <__cxa_atexit@plt+0x1f3974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - tsteq sl, ip, ror #4 │ │ │ │ - tsteq sl, ip, lsr r2 │ │ │ │ + tsteq sl, ip, asr #4 │ │ │ │ + tsteq sl, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1ff94c <__cxa_atexit@plt+0x1f39ac> │ │ │ │ ldr r2, [pc, #32] @ 1ff950 <__cxa_atexit@plt+0x1f39b0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x010a21bc │ │ │ │ + @ instruction: 0x010a219c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ff974 <__cxa_atexit@plt+0x1f39d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq sl, r8, r1, r2 │ │ │ │ + tsteq sl, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ff9a4 <__cxa_atexit@plt+0x1f3a04> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ff9a8 <__cxa_atexit@plt+0x1f3a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #25 │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ + tsteq r9, r0, lsl #25 │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ffa24 <__cxa_atexit@plt+0x1f3a84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -511667,52 +511667,52 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ffa7c <__cxa_atexit@plt+0x1f3adc> │ │ │ │ ldr r8, [pc, #20] @ 1ffa80 <__cxa_atexit@plt+0x1f3ae0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, asr #32 │ │ │ │ - tsteq sl, r4, asr #32 │ │ │ │ + tsteq sl, r0, lsr #32 │ │ │ │ + tsteq sl, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ - tsteq sl, ip, rrx │ │ │ │ + qaddeq r2, r0, sl │ │ │ │ + tsteq sl, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0119c7dc │ │ │ │ - tsteq r9, r0, asr #15 │ │ │ │ - tsteq sl, r8 │ │ │ │ + @ instruction: 0x0119c7bc │ │ │ │ + tsteq r9, r0, lsr #15 │ │ │ │ + smlatteq sl, r8, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1ff3ec <__cxa_atexit@plt+0x1f344c> │ │ │ │ - smlabbeq sl, ip, r0, r2 │ │ │ │ + tsteq sl, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ffad8 <__cxa_atexit@plt+0x1f3b38> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - qaddeq r2, r8, sl │ │ │ │ + tsteq sl, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ffb08 <__cxa_atexit@plt+0x1f3b68> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ffb0c <__cxa_atexit@plt+0x1f3b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, lsr fp │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ + tsteq r9, ip, lsl fp │ │ │ │ + strdeq r1, [sl, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ffb88 <__cxa_atexit@plt+0x1f3be8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -511756,40 +511756,40 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ffbe0 <__cxa_atexit@plt+0x1f3c40> │ │ │ │ ldr r8, [pc, #20] @ 1ffbe4 <__cxa_atexit@plt+0x1f3c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [sl, -ip] │ │ │ │ - strdeq r1, [sl, -r0] │ │ │ │ + @ instruction: 0x010a1ebc │ │ │ │ + ldrdeq r1, [sl, -r0] │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - tsteq sl, ip, lsl pc │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ + strdeq r1, [sl, -ip] │ │ │ │ + strdeq r1, [sl, -r8] │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - tsteq r9, r8, ror r6 │ │ │ │ - tsteq r9, ip, asr r6 │ │ │ │ - smlatbeq sl, r4, lr, r1 │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ + tsteq r9, ip, lsr r6 │ │ │ │ + smlabbeq sl, r4, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ffc28 <__cxa_atexit@plt+0x1f3c88> │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b dffa58 <__cxa_atexit@plt+0xdf3ab8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq sl, ip, ror lr │ │ │ │ + tsteq sl, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1ff3ec <__cxa_atexit@plt+0x1f344c> │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ + tsteq sl, r0, lsl #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ffcb0 <__cxa_atexit@plt+0x1f3d10> │ │ │ │ ldr r3, [pc, #88] @ 1ffcc0 <__cxa_atexit@plt+0x1f3d20> │ │ │ │ @@ -511815,15 +511815,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ffccc <__cxa_atexit@plt+0x1f3d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0x010a1eb4 │ │ │ │ + @ instruction: 0x010a1e94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ffd38 <__cxa_atexit@plt+0x1f3d98> │ │ │ │ ldr r2, [pc, #84] @ 1ffd40 <__cxa_atexit@plt+0x1f3da0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -511845,15 +511845,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, lsr #9 │ │ │ │ + tsteq r9, ip, lsl #9 │ │ │ │ ldrhteq r1, [r5], #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ffd74 <__cxa_atexit@plt+0x1f3dd4> │ │ │ │ @@ -511862,15 +511862,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 1ffd88 <__cxa_atexit@plt+0x1f3de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r4 │ │ │ │ + tsteq r9, ip, lsr r4 │ │ │ │ rscseq r1, r5, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ffde8 <__cxa_atexit@plt+0x1f3e48> │ │ │ │ @@ -511895,15 +511895,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r1, r5, pc, lsl #3 │ │ │ │ - tsteq r9, ip, lsl #8 │ │ │ │ + tsteq r9, ip, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ffeb8 <__cxa_atexit@plt+0x1f3f18> │ │ │ │ ldr r7, [pc, #176] @ 1ffee0 <__cxa_atexit@plt+0x1f3f40> │ │ │ │ @@ -511949,17 +511949,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010a1cbc │ │ │ │ + @ instruction: 0x010a1c9c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x0119c79c │ │ │ │ + tsteq r9, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fff54 <__cxa_atexit@plt+0x1f3fb4> │ │ │ │ @@ -511981,15 +511981,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, ror #13 │ │ │ │ + tsteq r9, r0, asr #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512004,16 +512004,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r3 │ │ │ │ - @ instruction: 0x010a1bb8 │ │ │ │ + @ instruction: 0x0119c2fc │ │ │ │ + @ instruction: 0x010a1b98 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200018 <__cxa_atexit@plt+0x1f4078> │ │ │ │ ldr lr, [pc, #60] @ 200020 <__cxa_atexit@plt+0x1f4080> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -512029,16 +512029,16 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r4, ror #3 │ │ │ │ - tsteq sl, r4, asr fp │ │ │ │ + tsteq r9, r4, asr #3 │ │ │ │ + tsteq sl, r4, lsr fp │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20008c <__cxa_atexit@plt+0x1f40ec> │ │ │ │ @@ -512060,38 +512060,38 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r9, r0, ror r2 │ │ │ │ - ldrdeq r1, [sl, -r8] │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ + @ instruction: 0x010a1ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2000dc <__cxa_atexit@plt+0x1f413c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2000d4 <__cxa_atexit@plt+0x1f4134> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010a1a9c │ │ │ │ + tsteq sl, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ - smlabbeq sl, r8, sl, r1 │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20014c <__cxa_atexit@plt+0x1f41ac> │ │ │ │ ldr r3, [pc, #52] @ 200154 <__cxa_atexit@plt+0x1f41b4> │ │ │ │ @@ -512107,24 +512107,24 @@ │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sl, ip, lsr #20 │ │ │ │ + tsteq sl, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20017c <__cxa_atexit@plt+0x1f41dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r1, [sl, -ip] │ │ │ │ + ldrdeq r1, [sl, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -512143,15 +512143,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010a1990 │ │ │ │ + tsteq sl, r0, ror r9 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200238 <__cxa_atexit@plt+0x1f4298> │ │ │ │ @@ -512193,17 +512193,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2002b8 <__cxa_atexit@plt+0x1f4318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strdeq r1, [sl, -r4] │ │ │ │ - strdeq r1, [sl, -r8] │ │ │ │ + ldrdeq r1, [sl, -r4] │ │ │ │ ldrdeq r1, [sl, -r8] │ │ │ │ + @ instruction: 0x010a18b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512219,17 +512219,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 200320 <__cxa_atexit@plt+0x1f4380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - smlabbeq sl, ip, r8, r1 │ │ │ │ - @ instruction: 0x010a1890 │ │ │ │ - smlatbeq sl, r0, r8, r1 │ │ │ │ + tsteq sl, ip, ror #16 │ │ │ │ + tsteq sl, r0, ror r8 │ │ │ │ + smlabbeq sl, r0, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 200384 <__cxa_atexit@plt+0x1f43e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -512247,18 +512247,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, asr r8 │ │ │ │ - tsteq r9, r0, ror lr │ │ │ │ - @ instruction: 0x0119c2d0 │ │ │ │ - tsteq sl, r4, ror #16 │ │ │ │ + tsteq sl, ip, lsr r8 │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ + @ instruction: 0x0119c2b0 │ │ │ │ + tsteq sl, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2003f8 <__cxa_atexit@plt+0x1f4458> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -512276,17 +512276,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr #16 │ │ │ │ - @ instruction: 0x0119bdfc │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ + @ instruction: 0x0119bddc │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 200448 <__cxa_atexit@plt+0x1f44a8> │ │ │ │ ldr r3, [pc, #44] @ 200458 <__cxa_atexit@plt+0x1f44b8> │ │ │ │ @@ -512299,18 +512299,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 200464 <__cxa_atexit@plt+0x1f44c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + smlabteq sl, r0, r7, r1 │ │ │ │ + @ instruction: 0x010a17b4 │ │ │ │ smlatteq sl, r0, r7, r1 │ │ │ │ - ldrdeq r1, [sl, -r4] │ │ │ │ - tsteq sl, r0, lsl #16 │ │ │ │ - ldrdeq r1, [sl, -r4] │ │ │ │ + @ instruction: 0x010a17b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2004f4 <__cxa_atexit@plt+0x1f4554> │ │ │ │ ldr r3, [pc, #156] @ 200524 <__cxa_atexit@plt+0x1f4584> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -512350,20 +512350,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 200528 <__cxa_atexit@plt+0x1f4588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, r4, lsl #26 │ │ │ │ + tsteq r9, r4, ror #25 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r1, [sl, -r4] │ │ │ │ - strdeq r1, [sl, -r0] │ │ │ │ - tsteq sl, r0, lsl #14 │ │ │ │ + ldrdeq r1, [sl, -r4] │ │ │ │ + ldrdeq r1, [sl, -r0] │ │ │ │ + smlatteq sl, r0, r6, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cmp r8, r2 │ │ │ │ @@ -512386,19 +512386,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2005b8 <__cxa_atexit@plt+0x1f4618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror ip │ │ │ │ + tsteq r9, r0, asr ip │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq sl, r4, lsr #12 │ │ │ │ + tsteq sl, r0, lsr #12 │ │ │ │ tsteq sl, r4, asr #12 │ │ │ │ - tsteq sl, r0, asr #12 │ │ │ │ - tsteq sl, r4, ror #12 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 200640 <__cxa_atexit@plt+0x1f46a0> │ │ │ │ ldr r3, [pc, #136] @ 200670 <__cxa_atexit@plt+0x1f46d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -512433,17 +512433,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 200674 <__cxa_atexit@plt+0x1f46d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0119bbb8 │ │ │ │ + @ instruction: 0x0119bb98 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, ip, ror #23 │ │ │ │ + tsteq r9, ip, asr #23 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2006bc <__cxa_atexit@plt+0x1f471c> │ │ │ │ @@ -512461,17 +512461,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2006e4 <__cxa_atexit@plt+0x1f4744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - tsteq r9, ip, asr fp │ │ │ │ - tsteq sl, r4, lsr r5 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + tsteq r9, ip, lsr fp │ │ │ │ + tsteq sl, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 200738 <__cxa_atexit@plt+0x1f4798> │ │ │ │ mov r3, r5 │ │ │ │ @@ -512483,22 +512483,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq sl, r4, r4, r1 │ │ │ │ + smlabteq sl, r4, r4, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - smlabteq sl, r8, r4, r1 │ │ │ │ + smlatbeq sl, r8, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 2007a4 <__cxa_atexit@plt+0x1f4804> │ │ │ │ mov r3, r5 │ │ │ │ @@ -512510,22 +512510,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sl, r8, ror r4 │ │ │ │ + tsteq sl, r8, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - smlabbeq sl, r4, r4, r1 │ │ │ │ + tsteq sl, r4, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 200838 <__cxa_atexit@plt+0x1f4898> │ │ │ │ ldr r3, [pc, #112] @ 200858 <__cxa_atexit@plt+0x1f48b8> │ │ │ │ @@ -512555,20 +512555,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20085c <__cxa_atexit@plt+0x1f48bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ + smlatteq sl, r0, r3, r1 │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ - tsteq sl, r0, lsr #8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ - strdeq r1, [sl, -r4] │ │ │ │ - ldrdeq r1, [sl, -ip] │ │ │ │ + smlatteq sl, r0, r3, r1 │ │ │ │ + ldrdeq r1, [sl, -r4] │ │ │ │ + @ instruction: 0x010a13bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2008b0 <__cxa_atexit@plt+0x1f4910> │ │ │ │ ldr r3, [pc, #48] @ 2008c4 <__cxa_atexit@plt+0x1f4924> │ │ │ │ @@ -512582,18 +512582,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2008d0 <__cxa_atexit@plt+0x1f4930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - tsteq sl, r0, ror r3 │ │ │ │ - tsteq sl, ip, ror #6 │ │ │ │ - @ instruction: 0x010a1394 │ │ │ │ - smlabbeq sl, r8, r3, r1 │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ + tsteq sl, ip, asr #6 │ │ │ │ + tsteq sl, r4, ror r3 │ │ │ │ + tsteq sl, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200910 <__cxa_atexit@plt+0x1f4970> │ │ │ │ ldr r2, [pc, #36] @ 200918 <__cxa_atexit@plt+0x1f4978> │ │ │ │ ldr r1, [pc, #36] @ 20091c <__cxa_atexit@plt+0x1f497c> │ │ │ │ @@ -512602,16 +512602,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b dfce10 <__cxa_atexit@plt+0xdf0e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, ror #6 │ │ │ │ - @ instruction: 0x0119b8dc │ │ │ │ + tsteq sl, ip, asr #6 │ │ │ │ + @ instruction: 0x0119b8bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 200984 <__cxa_atexit@plt+0x1f49e4> │ │ │ │ @@ -512642,19 +512642,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq sl, r4, sp, r0 │ │ │ │ - ldrdeq r1, [sl, -r8] │ │ │ │ + smlabteq sl, r4, sp, r0 │ │ │ │ + @ instruction: 0x010a12b8 │ │ │ │ @ instruction: 0xffff9934 │ │ │ │ @ instruction: 0xffff9740 │ │ │ │ - @ instruction: 0x010a1294 │ │ │ │ + tsteq sl, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200a04 <__cxa_atexit@plt+0x1f4a64> │ │ │ │ @@ -512665,15 +512665,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, ip, asr #4 │ │ │ │ + tsteq sl, ip, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 200a7c <__cxa_atexit@plt+0x1f4adc> │ │ │ │ @@ -512704,34 +512704,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlatteq sl, ip, ip, r0 │ │ │ │ - smlatteq sl, r0, r1, r1 │ │ │ │ + smlabteq sl, ip, ip, r0 │ │ │ │ + smlabteq sl, r0, r1, r1 │ │ │ │ @ instruction: 0xffff983c │ │ │ │ @ instruction: 0xffff9648 │ │ │ │ - @ instruction: 0x010a11bc │ │ │ │ + @ instruction: 0x010a119c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200af4 <__cxa_atexit@plt+0x1f4b54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 200afc <__cxa_atexit@plt+0x1f4b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2b6b04 <__cxa_atexit@plt+0x2aab64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119b6f4 │ │ │ │ + @ instruction: 0x0119b6d4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200b44 <__cxa_atexit@plt+0x1f4ba4> │ │ │ │ ldr r2, [pc, #52] @ 200b54 <__cxa_atexit@plt+0x1f4bb4> │ │ │ │ @@ -512746,18 +512746,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #20] @ 200b60 <__cxa_atexit@plt+0x1f4bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabbeq sl, r0, ip, r0 │ │ │ │ - smlabteq sl, r0, ip, r0 │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ - tsteq sl, r8, lsl r1 │ │ │ │ + tsteq sl, r0, ror #24 │ │ │ │ + smlatbeq sl, r0, ip, r0 │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ + strdeq r1, [sl, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200ba8 <__cxa_atexit@plt+0x1f4c08> │ │ │ │ @@ -512770,15 +512770,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - smlabteq sl, ip, r0, r1 │ │ │ │ + smlatbeq sl, ip, r0, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200c00 <__cxa_atexit@plt+0x1f4c60> │ │ │ │ ldr r2, [pc, #52] @ 200c10 <__cxa_atexit@plt+0x1f4c70> │ │ │ │ @@ -512793,18 +512793,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r7, [pc, #20] @ 200c1c <__cxa_atexit@plt+0x1f4c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlabteq sl, r4, fp, r0 │ │ │ │ - tsteq sl, r4, lsl #24 │ │ │ │ - smlabbeq sl, r4, r0, r1 │ │ │ │ - swpeq r1, r0, [sl] │ │ │ │ + smlatbeq sl, r4, fp, r0 │ │ │ │ + smlatteq sl, r4, fp, r0 │ │ │ │ + tsteq sl, r4, rrx │ │ │ │ + tsteq sl, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 200cbc <__cxa_atexit@plt+0x1f4d1c> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -512839,19 +512839,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, r0, lsl #11 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrdeq r0, [sl, -r4] │ │ │ │ + @ instruction: 0x010a0fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 200d24 <__cxa_atexit@plt+0x1f4d84> │ │ │ │ @@ -512868,15 +512868,15 @@ │ │ │ │ ldr r3, [pc, #8] @ 200d34 <__cxa_atexit@plt+0x1f4d94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sl, r4, ror #30 │ │ │ │ + tsteq sl, r4, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -512898,22 +512898,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, ror r7 │ │ │ │ - smlatteq sl, r8, lr, r0 │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ + smlabteq sl, r8, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ - smlatteq sl, r8, lr, r0 │ │ │ │ + smlabteq sl, r8, lr, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200e08 <__cxa_atexit@plt+0x1f4e68> │ │ │ │ ldr r2, [pc, #24] @ 200e10 <__cxa_atexit@plt+0x1f4e70> │ │ │ │ @@ -512921,15 +512921,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ b 231ecc <__cxa_atexit@plt+0x225f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x010a0e9c │ │ │ │ + tsteq sl, ip, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200e58 <__cxa_atexit@plt+0x1f4eb8> │ │ │ │ @@ -512942,15 +512942,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq sl, r0, lsl #18 │ │ │ │ + smlatteq sl, r0, r8, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200eb4 <__cxa_atexit@plt+0x1f4f14> │ │ │ │ ldr r2, [pc, #52] @ 200ebc <__cxa_atexit@plt+0x1f4f1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -512964,17 +512964,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ - tsteq r9, ip, ror r7 │ │ │ │ - @ instruction: 0x010a0894 │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ + tsteq r9, ip, asr r7 │ │ │ │ + tsteq sl, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 200ef4 <__cxa_atexit@plt+0x1f4f54> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -513009,15 +513009,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, ror r2 │ │ │ │ + tsteq r9, ip, asr r2 │ │ │ │ rscseq r0, r5, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 200fa4 <__cxa_atexit@plt+0x1f5004> │ │ │ │ @@ -513026,15 +513026,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 200fb8 <__cxa_atexit@plt+0x1f5018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #4 │ │ │ │ + tsteq r9, ip, lsl #4 │ │ │ │ rscseq r0, r5, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201018 <__cxa_atexit@plt+0x1f5078> │ │ │ │ @@ -513059,16 +513059,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq pc, r4, sp, asr #30 │ │ │ │ - @ instruction: 0x0119b1dc │ │ │ │ - tsteq sl, r4, lsr #14 │ │ │ │ + @ instruction: 0x0119b1bc │ │ │ │ + tsteq sl, r4, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201110 <__cxa_atexit@plt+0x1f5170> │ │ │ │ ldr r2, [pc, #204] @ 201130 <__cxa_atexit@plt+0x1f5190> │ │ │ │ @@ -513123,17 +513123,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r9, r4, asr r5 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ - tsteq sl, r4, lsr #12 │ │ │ │ + tsteq r9, r4, lsr r5 │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ + tsteq sl, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2011e4 <__cxa_atexit@plt+0x1f5244> │ │ │ │ @@ -513170,16 +513170,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r9, r0, ror r4 │ │ │ │ - tsteq r9, r8, ror #2 │ │ │ │ + tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r8, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513198,16 +513198,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - smlabbeq sl, r0, sl, r0 │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ + tsteq sl, r0, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513226,16 +513226,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - tsteq sl, r0, lsl sl │ │ │ │ - @ instruction: 0x010a03b4 │ │ │ │ + strdeq r0, [sl, -r0] │ │ │ │ + @ instruction: 0x010a0394 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20133c <__cxa_atexit@plt+0x1f539c> │ │ │ │ @@ -513264,18 +513264,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq sl, r8, lsr r3 │ │ │ │ - smlatbeq sl, r8, r9, r0 │ │ │ │ + tsteq sl, r8, lsl r3 │ │ │ │ + smlabbeq sl, r8, r9, r0 │ │ │ │ @ instruction: 0xffff7ed0 │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2013b8 <__cxa_atexit@plt+0x1f5418> │ │ │ │ @@ -513285,16 +513285,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, lsr #5 │ │ │ │ - tsteq sl, r0, ror r6 │ │ │ │ + tsteq r9, r0, lsl #5 │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 201428 <__cxa_atexit@plt+0x1f5488> │ │ │ │ ldr r3, [pc, #76] @ 201438 <__cxa_atexit@plt+0x1f5498> │ │ │ │ @@ -513316,51 +513316,51 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 201440 <__cxa_atexit@plt+0x1f54a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabteq sl, r8, r8, r0 │ │ │ │ - strdeq r0, [sl, -r8] │ │ │ │ + smlatbeq sl, r8, r8, r0 │ │ │ │ + ldrdeq r0, [sl, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 201468 <__cxa_atexit@plt+0x1f54c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r0, [sl, -r0] │ │ │ │ + @ instruction: 0x010a05b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 201494 <__cxa_atexit@plt+0x1f54f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 201498 <__cxa_atexit@plt+0x1f54f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r4, asr r1 │ │ │ │ + tsteq r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2014c4 <__cxa_atexit@plt+0x1f5524> │ │ │ │ ldr r7, [pc, #24] @ 2014d0 <__cxa_atexit@plt+0x1f5530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, ror #26 │ │ │ │ + tsteq r9, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201540 <__cxa_atexit@plt+0x1f55a0> │ │ │ │ ldr r1, [pc, #88] @ 201548 <__cxa_atexit@plt+0x1f55a8> │ │ │ │ ldr r2, [pc, #88] @ 20154c <__cxa_atexit@plt+0x1f55ac> │ │ │ │ @@ -513383,33 +513383,33 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r4, ror #25 │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ - @ instruction: 0x0119acfc │ │ │ │ + tsteq r9, r4, asr #25 │ │ │ │ + tsteq r9, r0, ror #25 │ │ │ │ + @ instruction: 0x0119acdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 20158c <__cxa_atexit@plt+0x1f55ec> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 201590 <__cxa_atexit@plt+0x1f55f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #25 │ │ │ │ - tsteq r9, r8, lsr #25 │ │ │ │ - @ instruction: 0x010a0494 │ │ │ │ + tsteq r9, ip, lsl #25 │ │ │ │ + tsteq r9, r8, lsl #25 │ │ │ │ + tsteq sl, r4, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2015f8 <__cxa_atexit@plt+0x1f5658> │ │ │ │ @@ -513437,17 +513437,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sl, ip, lsl r4 │ │ │ │ + strdeq r0, [sl, -ip] │ │ │ │ @ instruction: 0xffffcf20 │ │ │ │ - tsteq sl, ip, lsr r4 │ │ │ │ + tsteq sl, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201668 <__cxa_atexit@plt+0x1f56c8> │ │ │ │ @@ -513481,17 +513481,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2016d8 <__cxa_atexit@plt+0x1f5738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq sl, r4, asr r6 │ │ │ │ - tsteq sl, ip, lsr r6 │ │ │ │ + tsteq sl, r4, lsr r6 │ │ │ │ tsteq sl, ip, lsl r6 │ │ │ │ + strdeq r0, [sl, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -513507,32 +513507,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 201740 <__cxa_atexit@plt+0x1f57a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - smlatteq sl, ip, r5, r0 │ │ │ │ - ldrdeq r0, [sl, -r4] │ │ │ │ - ldrdeq r0, [sl, -r0] │ │ │ │ + smlabteq sl, ip, r5, r0 │ │ │ │ + @ instruction: 0x010a05b4 │ │ │ │ + @ instruction: 0x010a05b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201778 <__cxa_atexit@plt+0x1f57d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 201780 <__cxa_atexit@plt+0x1f57e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror sl │ │ │ │ + tsteq r9, r0, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2017f0 <__cxa_atexit@plt+0x1f5850> │ │ │ │ ldr r1, [pc, #88] @ 2017f8 <__cxa_atexit@plt+0x1f5858> │ │ │ │ ldr r2, [pc, #88] @ 2017fc <__cxa_atexit@plt+0x1f585c> │ │ │ │ @@ -513555,33 +513555,33 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r4, lsr sl │ │ │ │ - tsteq r9, r0, asr sl │ │ │ │ - tsteq r9, ip, asr #20 │ │ │ │ + tsteq r9, r4, lsl sl │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ + tsteq r9, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 20183c <__cxa_atexit@plt+0x1f589c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 201840 <__cxa_atexit@plt+0x1f58a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119a9fc │ │ │ │ - @ instruction: 0x0119a9f8 │ │ │ │ - smlatteq sl, r4, r1, r0 │ │ │ │ + @ instruction: 0x0119a9dc │ │ │ │ + @ instruction: 0x0119a9d8 │ │ │ │ + smlabteq sl, r4, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2018a8 <__cxa_atexit@plt+0x1f5908> │ │ │ │ @@ -513609,17 +513609,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sl, ip, ror #2 │ │ │ │ + tsteq sl, ip, asr #2 │ │ │ │ @ instruction: 0xffffcc70 │ │ │ │ - smlabbeq sl, ip, r1, r0 │ │ │ │ + tsteq sl, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201918 <__cxa_atexit@plt+0x1f5978> │ │ │ │ @@ -513630,30 +513630,30 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strdeq r0, [sl, -r4] │ │ │ │ + ldrdeq r0, [sl, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20195c <__cxa_atexit@plt+0x1f59bc> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5, #4] │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010a03b8 │ │ │ │ + @ instruction: 0x010a0398 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201990 <__cxa_atexit@plt+0x1f59f0> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -513711,20 +513711,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0119a8b4 │ │ │ │ + @ instruction: 0x0119a894 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq r0, [sl, -r0] │ │ │ │ - smlatbeq sl, r0, r2, r0 │ │ │ │ + ldrdeq r0, [sl, -r0] │ │ │ │ + smlabbeq sl, r0, r2, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 201b04 <__cxa_atexit@plt+0x1f5b64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -513758,20 +513758,20 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0119a7f0 │ │ │ │ + @ instruction: 0x0119a7d0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sl, ip, lsr #4 │ │ │ │ - smlatteq sl, r4, r1, r0 │ │ │ │ + tsteq sl, ip, lsl #4 │ │ │ │ + smlabteq sl, r4, r1, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 201b9c <__cxa_atexit@plt+0x1f5bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -513789,15 +513789,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sl, ip, ror r1 │ │ │ │ + tsteq sl, ip, asr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 201bd4 <__cxa_atexit@plt+0x1f5c34> │ │ │ │ ldr r3, [pc, #36] @ 201be8 <__cxa_atexit@plt+0x1f5c48> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -513807,15 +513807,15 @@ │ │ │ │ b 112d5dc <__cxa_atexit@plt+0x112163c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sl, r4, lsr r1 │ │ │ │ + tsteq sl, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 201cac <__cxa_atexit@plt+0x1f5d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 201c80 <__cxa_atexit@plt+0x1f5ce0> │ │ │ │ @@ -513857,17 +513857,17 @@ │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0x0119a5bc │ │ │ │ - @ instruction: 0x0119a6f4 │ │ │ │ - tsteq sl, r4, rrx │ │ │ │ + @ instruction: 0x0119a59c │ │ │ │ + @ instruction: 0x0119a6d4 │ │ │ │ + tsteq sl, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 201d40 <__cxa_atexit@plt+0x1f5da0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -513902,32 +513902,32 @@ │ │ │ │ mov r7, fp │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - @ instruction: 0x0119a4fc │ │ │ │ - tsteq r9, r4, lsr r6 │ │ │ │ - smlatbeq r9, r4, pc, pc @ │ │ │ │ + @ instruction: 0x0119a4dc │ │ │ │ + tsteq r9, r4, lsl r6 │ │ │ │ + smlabbeq r9, r4, pc, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201da4 <__cxa_atexit@plt+0x1f5e04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 201dac <__cxa_atexit@plt+0x1f5e0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #8 │ │ │ │ + tsteq r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201e1c <__cxa_atexit@plt+0x1f5e7c> │ │ │ │ ldr r1, [pc, #88] @ 201e24 <__cxa_atexit@plt+0x1f5e84> │ │ │ │ ldr r2, [pc, #88] @ 201e28 <__cxa_atexit@plt+0x1f5e88> │ │ │ │ @@ -513950,33 +513950,33 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ - tsteq r9, r4, lsr #8 │ │ │ │ - tsteq r9, r0, lsr #8 │ │ │ │ + tsteq r9, r8, ror #7 │ │ │ │ + tsteq r9, r4, lsl #8 │ │ │ │ + tsteq r9, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 201e68 <__cxa_atexit@plt+0x1f5ec8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 201e6c <__cxa_atexit@plt+0x1f5ecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119a3d0 │ │ │ │ - tsteq r9, ip, asr #7 │ │ │ │ - @ instruction: 0x0109fbb8 │ │ │ │ + @ instruction: 0x0119a3b0 │ │ │ │ + tsteq r9, ip, lsr #7 │ │ │ │ + @ instruction: 0x0109fb98 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 201ed4 <__cxa_atexit@plt+0x1f5f34> │ │ │ │ @@ -514004,17 +514004,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq r9, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc644 │ │ │ │ - tstpeq r9, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201f44 <__cxa_atexit@plt+0x1f5fa4> │ │ │ │ @@ -514025,30 +514025,30 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - smlabteq r9, r8, sp, pc @ │ │ │ │ + smlatbeq r9, r8, sp, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201f88 <__cxa_atexit@plt+0x1f5fe8> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5, #4] │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r9, ip, sp, pc @ │ │ │ │ + tstpeq r9, ip, ror #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 20201c <__cxa_atexit@plt+0x1f607c> │ │ │ │ @@ -514085,16 +514085,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - smlatteq r9, ip, ip, pc @ │ │ │ │ - ldrdeq pc, [r9, -r8] │ │ │ │ + smlabteq r9, ip, ip, pc @ │ │ │ │ + @ instruction: 0x0109fcb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 2020b8 <__cxa_atexit@plt+0x1f6118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 202088 <__cxa_atexit@plt+0x1f60e8> │ │ │ │ @@ -514116,15 +514116,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tstpeq r9, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2020f0 <__cxa_atexit@plt+0x1f6150> │ │ │ │ ldr r3, [pc, #56] @ 202118 <__cxa_atexit@plt+0x1f6178> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -514139,27 +514139,27 @@ │ │ │ │ b 201998 <__cxa_atexit@plt+0x1f59f8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq r9, r4, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r9, r4, fp, pc @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 202148 <__cxa_atexit@plt+0x1f61a8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 202140 <__cxa_atexit@plt+0x1f61a0> │ │ │ │ b 202158 <__cxa_atexit@plt+0x1f61b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq pc, [r9, -r4] │ │ │ │ + @ instruction: 0x0109fbb4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2021cc <__cxa_atexit@plt+0x1f622c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -514198,16 +514198,16 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r9, ip, rrx │ │ │ │ - tsteq r9, r4, lsr #3 │ │ │ │ + tsteq r9, ip, asr #32 │ │ │ │ + tsteq r9, r4, lsl #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202240 <__cxa_atexit@plt+0x1f62a0> │ │ │ │ ldr r2, [pc, #32] @ 202250 <__cxa_atexit@plt+0x1f62b0> │ │ │ │ @@ -514217,28 +514217,28 @@ │ │ │ │ mov r8, sl │ │ │ │ b 2adae4 <__cxa_atexit@plt+0x2a1b44> │ │ │ │ ldr r7, [pc, #12] @ 202254 <__cxa_atexit@plt+0x1f62b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r9, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, ip, sl, pc @ │ │ │ │ + strdeq pc, [r9, -r0] │ │ │ │ + smlabteq r9, ip, sl, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 202284 <__cxa_atexit@plt+0x1f62e4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 20227c <__cxa_atexit@plt+0x1f62dc> │ │ │ │ b 202294 <__cxa_atexit@plt+0x1f62f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109fabc │ │ │ │ + @ instruction: 0x0109fa9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 202334 <__cxa_atexit@plt+0x1f6394> │ │ │ │ @@ -514283,15 +514283,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq pc, [r9, -r8] │ │ │ │ + @ instruction: 0x0109f9b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2023a0 <__cxa_atexit@plt+0x1f6400> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ @@ -514353,38 +514353,38 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r8, [pc, #20] @ 202478 <__cxa_atexit@plt+0x1f64d8> │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ - @ instruction: 0x0119a1b0 │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ + @ instruction: 0x0119a190 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0x01199df8 │ │ │ │ - strdeq pc, [r9, -ip] │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ + @ instruction: 0x01199dd8 │ │ │ │ + ldrdeq pc, [r9, -ip] │ │ │ │ + @ instruction: 0x0119a1f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2024c4 <__cxa_atexit@plt+0x1f6524> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2024cc <__cxa_atexit@plt+0x1f652c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 219790 <__cxa_atexit@plt+0x20d7f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ - smlabbeq r9, r0, r8, pc @ │ │ │ │ + tsteq r9, r8, lsl #26 │ │ │ │ + tstpeq r9, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202520 <__cxa_atexit@plt+0x1f6580> │ │ │ │ ldr r2, [pc, #80] @ 202544 <__cxa_atexit@plt+0x1f65a4> │ │ │ │ @@ -514406,16 +514406,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 202548 <__cxa_atexit@plt+0x1f65a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r9, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r9, -ip] │ │ │ │ + tstpeq r9, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514427,15 +514427,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - smlabteq r9, r4, r7, pc @ │ │ │ │ + smlatbeq r9, r4, r7, pc @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2025ec <__cxa_atexit@plt+0x1f664c> │ │ │ │ ldr r2, [pc, #80] @ 202610 <__cxa_atexit@plt+0x1f6670> │ │ │ │ @@ -514457,18 +514457,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 202614 <__cxa_atexit@plt+0x1f6674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tstpeq r9, r0, asr r7 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r4, ror r7 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ + tstpeq r9, r0, lsr r7 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r4, asr r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + tstpeq r9, r4, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202658 <__cxa_atexit@plt+0x1f66b8> │ │ │ │ ldr r2, [pc, #32] @ 202660 <__cxa_atexit@plt+0x1f66c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -514476,16 +514476,16 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [pc, #20] @ 202664 <__cxa_atexit@plt+0x1f66c4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 2ae118 <__cxa_atexit@plt+0x2a2178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199b9c │ │ │ │ - tsteq r9, r8, lsr #31 │ │ │ │ + tsteq r9, ip, ror fp │ │ │ │ + tsteq r9, r8, lsl #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -514519,20 +514519,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tstpeq r9, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0109f6b0 │ │ │ │ + smlatteq r9, r0, r5, pc @ │ │ │ │ + tstpeq r9, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0109f690 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - tstpeq r9, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202758 <__cxa_atexit@plt+0x1f67b8> │ │ │ │ ldr r2, [pc, #32] @ 202760 <__cxa_atexit@plt+0x1f67c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -514540,31 +514540,31 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [pc, #20] @ 202764 <__cxa_atexit@plt+0x1f67c4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 2ae118 <__cxa_atexit@plt+0x2a2178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199a9c │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ + tsteq r9, ip, ror sl │ │ │ │ + tsteq r9, r8, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202798 <__cxa_atexit@plt+0x1f67f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2027a0 <__cxa_atexit@plt+0x1f6800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 219790 <__cxa_atexit@plt+0x20d7f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr sl │ │ │ │ + tsteq r9, r4, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2027d0 <__cxa_atexit@plt+0x1f6830> │ │ │ │ ldr r2, [pc, #28] @ 2027e0 <__cxa_atexit@plt+0x1f6840> │ │ │ │ @@ -514573,16 +514573,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 233210 <__cxa_atexit@plt+0x227270> │ │ │ │ ldr r7, [pc, #12] @ 2027e4 <__cxa_atexit@plt+0x1f6844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r9, r4, r5, pc @ │ │ │ │ - @ instruction: 0x0109f59c │ │ │ │ + smlatbeq r9, r4, r5, pc @ │ │ │ │ + tstpeq r9, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -514620,18 +514620,18 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tstpeq r9, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ - smlabteq r9, ip, r4, pc @ │ │ │ │ + tstpeq r9, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r9, ip, r4, pc @ │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - smlatbeq r9, r4, r4, pc @ │ │ │ │ + smlabbeq r9, r4, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2028e8 <__cxa_atexit@plt+0x1f6948> │ │ │ │ @@ -514642,15 +514642,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x0109f49c │ │ │ │ + tstpeq r9, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202928 <__cxa_atexit@plt+0x1f6988> │ │ │ │ ldr r2, [pc, #28] @ 202938 <__cxa_atexit@plt+0x1f6998> │ │ │ │ @@ -514659,16 +514659,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 233210 <__cxa_atexit@plt+0x227270> │ │ │ │ ldr r7, [pc, #12] @ 20293c <__cxa_atexit@plt+0x1f699c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tstpeq r9, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, r8, r0, pc @ │ │ │ │ + tstpeq r9, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r9, r8, r0, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -514685,17 +514685,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2029a8 <__cxa_atexit@plt+0x1f6a08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbb8c │ │ │ │ - smlatbeq r9, r8, r0, pc @ │ │ │ │ - swpeq pc, ip, [r9] @ │ │ │ │ - tstpeq r9, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r9, r8, r0, pc @ │ │ │ │ + tstpeq r9, ip, ror r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -514711,17 +514711,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 202a10 <__cxa_atexit@plt+0x1f6a70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tstpeq r9, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0109f3b8 │ │ │ │ + strdeq pc, [r9, -ip] │ │ │ │ @ instruction: 0x0109f398 │ │ │ │ + tstpeq r9, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -514737,17 +514737,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 202a78 <__cxa_atexit@plt+0x1f6ad8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x0109f2b4 │ │ │ │ - tstpeq r9, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq r9, r0, pc, lr @ │ │ │ │ + @ instruction: 0x0109f294 │ │ │ │ + tstpeq r9, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r9, r0, pc, lr @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 202ad0 <__cxa_atexit@plt+0x1f6b30> │ │ │ │ @@ -514765,15 +514765,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, ip, lsr pc │ │ │ │ + tsteq r9, ip, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 202b04 <__cxa_atexit@plt+0x1f6b64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ @@ -514781,15 +514781,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 202b24 <__cxa_atexit@plt+0x1f6b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ + tsteq r9, r8, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -514805,17 +514805,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 202b88 <__cxa_atexit@plt+0x1f6be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - smlatbeq r9, r4, r1, pc @ │ │ │ │ - tstpeq r9, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r9, r4, r1, pc @ │ │ │ │ tstpeq r9, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -514831,41 +514831,41 @@ │ │ │ │ ldr r7, [pc, #24] @ 202bf0 <__cxa_atexit@plt+0x1f6c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tstpeq r9, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, r8, r1, pc @ │ │ │ │ + tstpeq r9, ip, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r9, r8, r1, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 202c14 <__cxa_atexit@plt+0x1f6c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ + @ instruction: 0x011995f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202c48 <__cxa_atexit@plt+0x1f6ca8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 202c50 <__cxa_atexit@plt+0x1f6cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 219790 <__cxa_atexit@plt+0x20d7f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #11 │ │ │ │ - strdeq pc, [r9, -ip] │ │ │ │ + tsteq r9, r4, lsl #11 │ │ │ │ + ldrdeq pc, [r9, -ip] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -514898,19 +514898,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq pc, [r9, -ip] │ │ │ │ - tstpeq r9, r0, ror r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r9, -ip] │ │ │ │ + qaddeq pc, r0, r9 @ │ │ │ │ + strdeq pc, [r9, -r8] │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ - tstpeq r9, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsl r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 202d44 <__cxa_atexit@plt+0x1f6da4> │ │ │ │ @@ -514921,15 +514921,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - smlabbeq r9, r4, r0, pc @ │ │ │ │ + tstpeq r9, r4, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -514962,19 +514962,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq lr, [r9, -ip] │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ - tstpeq r9, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq lr, [r9, -ip] │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ + strdeq lr, [r9, -r8] │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - tstpeq r9, ip, lsr r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsl r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202e74 <__cxa_atexit@plt+0x1f6ed4> │ │ │ │ ldr r2, [pc, #84] @ 202e7c <__cxa_atexit@plt+0x1f6edc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -514996,15 +514996,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r0, ror r3 │ │ │ │ + tsteq r9, r0, asr r3 │ │ │ │ rscseq lr, r4, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 202eb0 <__cxa_atexit@plt+0x1f6f10> │ │ │ │ @@ -515013,15 +515013,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 202ec4 <__cxa_atexit@plt+0x1f6f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ rscseq lr, r4, r8, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202f24 <__cxa_atexit@plt+0x1f6f84> │ │ │ │ @@ -515046,15 +515046,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq lr, r4, sp, lsr #32 │ │ │ │ - @ instruction: 0x011992d0 │ │ │ │ + @ instruction: 0x011992b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202ff4 <__cxa_atexit@plt+0x1f7054> │ │ │ │ ldr r7, [pc, #176] @ 20301c <__cxa_atexit@plt+0x1f707c> │ │ │ │ @@ -515100,17 +515100,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq lr, [r9, -r4] │ │ │ │ + ldrdeq lr, [r9, -r4] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ + tsteq r9, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203090 <__cxa_atexit@plt+0x1f70f0> │ │ │ │ @@ -515132,16 +515132,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r4, lsr #11 │ │ │ │ - smlabteq r9, r4, sp, lr │ │ │ │ + tsteq r9, r4, lsl #11 │ │ │ │ + smlatbeq r9, r4, sp, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203114 <__cxa_atexit@plt+0x1f7174> │ │ │ │ ldr r1, [pc, #88] @ 20311c <__cxa_atexit@plt+0x1f717c> │ │ │ │ ldr r2, [pc, #88] @ 203120 <__cxa_atexit@plt+0x1f7180> │ │ │ │ @@ -515164,34 +515164,34 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ - tsteq r9, r8, lsl sp │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ - tsteq r9, ip, lsr sp │ │ │ │ + ldrsheq r9, [r9, -r0] │ │ │ │ + strdeq lr, [r9, -r8] │ │ │ │ + smlatteq r9, r0, ip, lr │ │ │ │ + tsteq r9, ip, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 203164 <__cxa_atexit@plt+0x1f71c4> │ │ │ │ ldr r3, [pc, #36] @ 203168 <__cxa_atexit@plt+0x1f71c8> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r9, r4, ip, lr │ │ │ │ - smlatbeq r9, ip, ip, lr │ │ │ │ - @ instruction: 0x0109ecb8 │ │ │ │ + smlatbeq r9, r4, ip, lr │ │ │ │ + smlabbeq r9, ip, ip, lr │ │ │ │ + @ instruction: 0x0109ec98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2031dc <__cxa_atexit@plt+0x1f723c> │ │ │ │ ldr r1, [pc, #88] @ 2031e4 <__cxa_atexit@plt+0x1f7244> │ │ │ │ ldr r2, [pc, #88] @ 2031e8 <__cxa_atexit@plt+0x1f7248> │ │ │ │ @@ -515214,50 +515214,50 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, r8, asr #32 │ │ │ │ - @ instruction: 0x01199490 │ │ │ │ - tsteq r9, ip, lsl #9 │ │ │ │ - tsteq r9, r0, lsr ip │ │ │ │ + tsteq r9, r8, lsr #32 │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ + tsteq r9, ip, ror #8 │ │ │ │ + tsteq r9, r0, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 20322c <__cxa_atexit@plt+0x1f728c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 203230 <__cxa_atexit@plt+0x1f7290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr r4 │ │ │ │ - tsteq r9, r4, lsr r4 │ │ │ │ - smlatteq r9, r4, fp, lr │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ + tsteq r9, r4, lsl r4 │ │ │ │ + smlabteq r9, r4, fp, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203268 <__cxa_atexit@plt+0x1f72c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 203270 <__cxa_atexit@plt+0x1f72d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2a9f14 <__cxa_atexit@plt+0x29df74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #31 │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ + tsteq r9, r4, ror #30 │ │ │ │ + smlatteq r9, r0, fp, lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2032dc <__cxa_atexit@plt+0x1f733c> │ │ │ │ @@ -515284,16 +515284,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r9, r0, ror r3 │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ + tsteq r9, r0, asr r3 │ │ │ │ + tsteq r9, r0, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203348 <__cxa_atexit@plt+0x1f73a8> │ │ │ │ ldr r3, [pc, #64] @ 203364 <__cxa_atexit@plt+0x1f73c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -515312,24 +515312,24 @@ │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [r9, -r4] │ │ │ │ + @ instruction: 0x0109eab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 203390 <__cxa_atexit@plt+0x1f73f0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r9, r0, sl, lr │ │ │ │ + smlabbeq r9, r0, sl, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2033e8 <__cxa_atexit@plt+0x1f7448> │ │ │ │ mov r2, r5 │ │ │ │ @@ -515372,15 +515372,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x0109e9b8 │ │ │ │ + @ instruction: 0x0109e998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -515397,15 +515397,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -515422,15 +515422,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strdeq lr, [r9, -r8] │ │ │ │ + ldrdeq lr, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 203574 <__cxa_atexit@plt+0x1f75d4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -515442,15 +515442,15 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq r9, r8, r6, lr │ │ │ │ + smlabbeq r9, r8, r6, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -515472,17 +515472,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2035f4 <__cxa_atexit@plt+0x1f7654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r9, ip, lsr #16 │ │ │ │ - @ instruction: 0x0109e8b4 │ │ │ │ + tsteq r9, ip, lsl #16 │ │ │ │ @ instruction: 0x0109e894 │ │ │ │ + tsteq r9, r4, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515498,17 +515498,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20365c <__cxa_atexit@plt+0x1f76bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - smlabteq r9, r4, r7, lr │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ - @ instruction: 0x0109e1b0 │ │ │ │ + smlatbeq r9, r4, r7, lr │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ + @ instruction: 0x0109e190 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203698 <__cxa_atexit@plt+0x1f76f8> │ │ │ │ ldr r2, [pc, #28] @ 2036a0 <__cxa_atexit@plt+0x1f7700> │ │ │ │ @@ -515522,15 +515522,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r8, asr r1 │ │ │ │ + tsteq r9, r8, lsr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2036f4 <__cxa_atexit@plt+0x1f7754> │ │ │ │ ldr r2, [pc, #32] @ 2036fc <__cxa_atexit@plt+0x1f775c> │ │ │ │ @@ -515550,15 +515550,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - smlatteq r9, r8, r0, lr │ │ │ │ + smlabteq r9, r8, r0, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203760 <__cxa_atexit@plt+0x1f77c0> │ │ │ │ ldr r2, [pc, #28] @ 203768 <__cxa_atexit@plt+0x1f77c8> │ │ │ │ @@ -515572,15 +515572,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - swpeq lr, r0, [r9] │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2037bc <__cxa_atexit@plt+0x1f781c> │ │ │ │ ldr r2, [pc, #32] @ 2037c4 <__cxa_atexit@plt+0x1f7824> │ │ │ │ @@ -515600,15 +515600,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - @ instruction: 0x0109e6b4 │ │ │ │ + @ instruction: 0x0109e694 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203848 <__cxa_atexit@plt+0x1f78a8> │ │ │ │ ldr r2, [pc, #60] @ 203850 <__cxa_atexit@plt+0x1f78b0> │ │ │ │ @@ -515625,17 +515625,17 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r3 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r9, r4, pc, sp @ │ │ │ │ - smlabteq r9, r4, pc, sp @ │ │ │ │ - @ instruction: 0x0109dfb8 │ │ │ │ + tsteq r9, r4, ror #30 │ │ │ │ + smlatbeq r9, r4, pc, sp @ │ │ │ │ + @ instruction: 0x0109df98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2038d4 <__cxa_atexit@plt+0x1f7934> │ │ │ │ @@ -515664,30 +515664,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, lsr #30 │ │ │ │ + tsteq r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 203914 <__cxa_atexit@plt+0x1f7974> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 249888 <__cxa_atexit@plt+0x23d8e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r4, lr, sp │ │ │ │ + smlabteq r9, r4, lr, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203964 <__cxa_atexit@plt+0x1f79c4> │ │ │ │ ldr r2, [pc, #28] @ 20396c <__cxa_atexit@plt+0x1f79cc> │ │ │ │ @@ -515701,15 +515701,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabbeq r9, ip, lr, sp │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2039c0 <__cxa_atexit@plt+0x1f7a20> │ │ │ │ ldr r2, [pc, #32] @ 2039c8 <__cxa_atexit@plt+0x1f7a28> │ │ │ │ @@ -515729,15 +515729,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - @ instruction: 0x0109e4b0 │ │ │ │ + @ instruction: 0x0109e490 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203a24 <__cxa_atexit@plt+0x1f7a84> │ │ │ │ ldr r2, [pc, #28] @ 203a34 <__cxa_atexit@plt+0x1f7a94> │ │ │ │ @@ -515746,16 +515746,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 203a38 <__cxa_atexit@plt+0x1f7a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0109e494 │ │ │ │ - tsteq r9, ip, ror #8 │ │ │ │ + tsteq r9, r4, ror r4 │ │ │ │ + tsteq r9, ip, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 203ae8 <__cxa_atexit@plt+0x1f7b48> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -515795,21 +515795,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrdeq sp, [r9, -r8] │ │ │ │ - tsteq r9, r8, lsl sp │ │ │ │ + @ instruction: 0x0109dcb8 │ │ │ │ + strdeq sp, [r9, -r8] │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, r0, lsr sp │ │ │ │ - tsteq r9, r0, ror sp │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ + tsteq r9, r0, asr sp │ │ │ │ + smlatteq r9, r0, ip, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203b8c <__cxa_atexit@plt+0x1f7bec> │ │ │ │ @@ -515838,30 +515838,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, ror #24 │ │ │ │ + tsteq r9, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 203bcc <__cxa_atexit@plt+0x1f7c2c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 249888 <__cxa_atexit@plt+0x23d8e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr ip │ │ │ │ + tsteq r9, r0, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203c5c <__cxa_atexit@plt+0x1f7cbc> │ │ │ │ @@ -515890,30 +515890,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0109db9c │ │ │ │ + tsteq r9, ip, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 203c9c <__cxa_atexit@plt+0x1f7cfc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 249888 <__cxa_atexit@plt+0x23d8e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #4 │ │ │ │ + smlatteq r9, r4, r1, lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203ce4 <__cxa_atexit@plt+0x1f7d44> │ │ │ │ ldr r2, [pc, #28] @ 203cf4 <__cxa_atexit@plt+0x1f7d54> │ │ │ │ @@ -515922,15 +515922,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 203cf8 <__cxa_atexit@plt+0x1f7d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldrdeq lr, [r9, -r4] │ │ │ │ + @ instruction: 0x0109e1b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203d64 <__cxa_atexit@plt+0x1f7dc4> │ │ │ │ ldr r2, [pc, #84] @ 203d6c <__cxa_atexit@plt+0x1f7dcc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -515952,15 +515952,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r0, lsl #9 │ │ │ │ + tsteq r9, r0, ror #8 │ │ │ │ rscseq sp, r4, r8, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203da0 <__cxa_atexit@plt+0x1f7e00> │ │ │ │ @@ -515969,15 +515969,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 203db4 <__cxa_atexit@plt+0x1f7e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r4 │ │ │ │ + tsteq r9, r0, lsl r4 │ │ │ │ rscseq sp, r4, r8, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203e14 <__cxa_atexit@plt+0x1f7e74> │ │ │ │ @@ -516002,15 +516002,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq sp, r4, pc, lsl #2 │ │ │ │ - tsteq r9, r0, ror #7 │ │ │ │ + tsteq r9, r0, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203ee4 <__cxa_atexit@plt+0x1f7f44> │ │ │ │ ldr r7, [pc, #176] @ 203f0c <__cxa_atexit@plt+0x1f7f6c> │ │ │ │ @@ -516056,17 +516056,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatteq r9, r4, pc, sp @ │ │ │ │ + smlabteq r9, r4, pc, sp @ │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r0, ror r7 │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203f80 <__cxa_atexit@plt+0x1f7fe0> │ │ │ │ @@ -516088,16 +516088,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011986b4 │ │ │ │ - mrseq lr, (UNDEF: 9) │ │ │ │ + @ instruction: 0x01198694 │ │ │ │ + smlatteq r9, r0, pc, sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20403c <__cxa_atexit@plt+0x1f809c> │ │ │ │ ldr r1, [pc, #144] @ 204044 <__cxa_atexit@plt+0x1f80a4> │ │ │ │ ldr r2, [pc, #144] @ 204048 <__cxa_atexit@plt+0x1f80a8> │ │ │ │ @@ -516134,20 +516134,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r9, r0, lsr #4 │ │ │ │ - smlatteq r9, ip, lr, sp │ │ │ │ - smlatteq r9, r4, lr, sp │ │ │ │ - smlatteq r9, ip, lr, sp │ │ │ │ - ldrdeq sp, [r9, -r0] │ │ │ │ - tsteq r9, r8, lsr pc │ │ │ │ + tsteq r9, r0, lsl #4 │ │ │ │ + smlabteq r9, ip, lr, sp │ │ │ │ + smlabteq r9, r4, lr, sp │ │ │ │ + smlabteq r9, ip, lr, sp │ │ │ │ + @ instruction: 0x0109deb0 │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2040b0 <__cxa_atexit@plt+0x1f8110> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 2040c4 <__cxa_atexit@plt+0x1f8124> │ │ │ │ @@ -516165,19 +516165,19 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b 2040b8 <__cxa_atexit@plt+0x1f8118> │ │ │ │ ldr r7, [pc, #16] @ 2040c8 <__cxa_atexit@plt+0x1f8128> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr lr │ │ │ │ tsteq r9, r4, lsr lr │ │ │ │ - tsteq r9, r4, ror lr │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ + tsteq r9, r4, asr lr │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204114 <__cxa_atexit@plt+0x1f8174> │ │ │ │ ldr r2, [pc, #40] @ 20411c <__cxa_atexit@plt+0x1f817c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -516188,22 +516188,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbeq r8, [r9, -r8] │ │ │ │ - strdeq sp, [r9, -ip] │ │ │ │ + ldrheq r8, [r9, -r8] │ │ │ │ + ldrdeq sp, [r9, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ - strdeq sp, [r9, -r0] │ │ │ │ + ldrdeq sp, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20417c <__cxa_atexit@plt+0x1f81dc> │ │ │ │ ldr r2, [pc, #40] @ 204184 <__cxa_atexit@plt+0x1f81e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -516214,22 +516214,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ - @ instruction: 0x0109dd94 │ │ │ │ + tsteq r9, r0, asr r0 │ │ │ │ + tsteq r9, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ - smlabbeq r9, r8, sp, sp │ │ │ │ + tsteq r9, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2041e4 <__cxa_atexit@plt+0x1f8244> │ │ │ │ ldr r2, [pc, #40] @ 2041ec <__cxa_atexit@plt+0x1f824c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -516240,22 +516240,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r8 │ │ │ │ - tsteq r9, ip, lsr #26 │ │ │ │ + tsteq r9, r8, ror #31 │ │ │ │ + tsteq r9, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ - tsteq r9, r0, lsr #26 │ │ │ │ + tsteq r9, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20424c <__cxa_atexit@plt+0x1f82ac> │ │ │ │ ldr r2, [pc, #40] @ 204254 <__cxa_atexit@plt+0x1f82b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -516266,22 +516266,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #31 │ │ │ │ - smlabteq r9, r4, ip, sp │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ + smlatbeq r9, r4, ip, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ - tsteq r9, r4, lsr sp │ │ │ │ + tsteq r9, r4, lsl sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2042dc <__cxa_atexit@plt+0x1f833c> │ │ │ │ @@ -516308,16 +516308,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, ip, ror #6 │ │ │ │ - tsteq r9, ip, ror ip │ │ │ │ + tsteq r9, ip, asr #6 │ │ │ │ + tsteq r9, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204348 <__cxa_atexit@plt+0x1f83a8> │ │ │ │ ldr r3, [pc, #64] @ 204364 <__cxa_atexit@plt+0x1f83c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -516336,24 +516336,24 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ + smlatteq r9, r0, fp, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 204390 <__cxa_atexit@plt+0x1f83f0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r9, ip, fp, sp │ │ │ │ + smlatbeq r9, ip, fp, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2043c4 <__cxa_atexit@plt+0x1f8424> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #52] @ 2043ec <__cxa_atexit@plt+0x1f844c> │ │ │ │ @@ -516366,17 +516366,17 @@ │ │ │ │ ldr r2, [pc, #20] @ 2043e8 <__cxa_atexit@plt+0x1f8448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ b 234b70 <__cxa_atexit@plt+0x228bd0> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - ldrdeq sp, [r9, -r0] │ │ │ │ + @ instruction: 0x0109d4b0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 204458 <__cxa_atexit@plt+0x1f84b8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 204430 <__cxa_atexit@plt+0x1f8490> │ │ │ │ @@ -516396,17 +516396,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ b 234b70 <__cxa_atexit@plt+0x228bd0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, ip, asr r4 │ │ │ │ + tsteq r9, ip, lsr r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlatteq r9, r8, sl, sp │ │ │ │ + smlabteq r9, r8, sl, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 204494 <__cxa_atexit@plt+0x1f84f4> │ │ │ │ ldr r3, [pc, #40] @ 2044b4 <__cxa_atexit@plt+0x1f8514> │ │ │ │ @@ -516419,16 +516419,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ b 234b70 <__cxa_atexit@plt+0x228bd0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, lsl #8 │ │ │ │ - tsteq r9, ip, ror #20 │ │ │ │ + smlatteq r9, r0, r3, sp │ │ │ │ + tsteq r9, ip, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 204504 <__cxa_atexit@plt+0x1f8564> │ │ │ │ @@ -516441,15 +516441,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ + tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20454c <__cxa_atexit@plt+0x1f85ac> │ │ │ │ ldr r3, [pc, #100] @ 204598 <__cxa_atexit@plt+0x1f85f8> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ @@ -516475,17 +516475,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r8, ror #6 │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - smlabbeq r9, r8, r9, sp │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2045e8 <__cxa_atexit@plt+0x1f8648> │ │ │ │ @@ -516498,15 +516498,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - tsteq r9, r4, lsr r9 │ │ │ │ + tsteq r9, r4, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20463c <__cxa_atexit@plt+0x1f869c> │ │ │ │ @@ -516519,15 +516519,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldrdeq sp, [r9, -r4] │ │ │ │ + @ instruction: 0x0109d5b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 204698 <__cxa_atexit@plt+0x1f86f8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -516539,22 +516539,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabbeq r9, r4, r5, sp │ │ │ │ + tsteq r9, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - strdeq sp, [r9, -r0] │ │ │ │ + ldrdeq sp, [r9, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -516571,17 +516571,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 204720 <__cxa_atexit@plt+0x1f8780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - smlatteq r9, r4, r7, sp │ │ │ │ - @ instruction: 0x0109d8bc │ │ │ │ + smlabteq r9, r4, r7, sp │ │ │ │ @ instruction: 0x0109d89c │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -516598,33 +516598,33 @@ │ │ │ │ ldr r7, [pc, #24] @ 20478c <__cxa_atexit@plt+0x1f87ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - tsteq r9, r8, ror r7 │ │ │ │ - tsteq r9, r0, asr r8 │ │ │ │ - tsteq r9, r0, asr r8 │ │ │ │ + tsteq r9, r8, asr r7 │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2047c4 <__cxa_atexit@plt+0x1f8824> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2047cc <__cxa_atexit@plt+0x1f882c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ - tsteq r9, r0, lsl r8 │ │ │ │ + tsteq r9, r8, lsl #20 │ │ │ │ + strdeq sp, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20486c <__cxa_atexit@plt+0x1f88cc> │ │ │ │ ldr r2, [pc, #152] @ 204888 <__cxa_atexit@plt+0x1f88e8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -516663,18 +516663,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01197a9c │ │ │ │ + tsteq r9, ip, ror sl │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ + @ instruction: 0x01197af0 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2048f4 <__cxa_atexit@plt+0x1f8954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -516698,34 +516698,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, lsl #20 │ │ │ │ + tsteq r9, r0, ror #19 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ - @ instruction: 0x0109d6bc │ │ │ │ + tsteq r9, r8, asr #20 │ │ │ │ + @ instruction: 0x0109d69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204958 <__cxa_atexit@plt+0x1f89b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 204960 <__cxa_atexit@plt+0x1f89c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01197894 │ │ │ │ - tsteq r9, ip, ror r6 │ │ │ │ + tsteq r9, r4, ror r8 │ │ │ │ + tsteq r9, ip, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2049e8 <__cxa_atexit@plt+0x1f8a48> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -516761,18 +516761,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ - smlabteq r9, r0, r5, sp │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ + smlatbeq r9, r0, r5, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -516792,33 +516792,33 @@ │ │ │ │ ldr r3, [pc, #24] @ 204a94 <__cxa_atexit@plt+0x1f8af4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r9, r4, ror #17 │ │ │ │ + tsteq r9, r4, asr #17 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r9, r8, asr #10 │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204acc <__cxa_atexit@plt+0x1f8b2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 204ad4 <__cxa_atexit@plt+0x1f8b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ - tsteq r9, r8, lsl #10 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ + smlatteq r9, r8, r4, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204b74 <__cxa_atexit@plt+0x1f8bd4> │ │ │ │ ldr r2, [pc, #152] @ 204b90 <__cxa_atexit@plt+0x1f8bf0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -516857,18 +516857,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01197794 │ │ │ │ + tsteq r9, r4, ror r7 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r9, r8, lsl #16 │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ + tsteq r9, r8, ror #15 │ │ │ │ + tsteq r9, r0, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204bfc <__cxa_atexit@plt+0x1f8c5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -516892,34 +516892,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011976f8 │ │ │ │ + @ instruction: 0x011976d8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ - @ instruction: 0x0109d3b4 │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ + @ instruction: 0x0109d394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204c60 <__cxa_atexit@plt+0x1f8cc0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 204c68 <__cxa_atexit@plt+0x1f8cc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #11 │ │ │ │ - tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, ip, ror #10 │ │ │ │ + tsteq r9, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 204cf0 <__cxa_atexit@plt+0x1f8d50> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -516955,18 +516955,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ + @ instruction: 0x011975f8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r9, r0, lsl #13 │ │ │ │ - @ instruction: 0x0109d2b8 │ │ │ │ + tsteq r9, r0, ror #12 │ │ │ │ + @ instruction: 0x0109d298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -516986,33 +516986,33 @@ │ │ │ │ ldr r3, [pc, #24] @ 204d9c <__cxa_atexit@plt+0x1f8dfc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x011975dc │ │ │ │ + @ instruction: 0x011975bc │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204dd4 <__cxa_atexit@plt+0x1f8e34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 204ddc <__cxa_atexit@plt+0x1f8e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ - mrseq sp, R9_fiq │ │ │ │ + @ instruction: 0x011973f8 │ │ │ │ + smlatteq r9, r0, r1, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204e7c <__cxa_atexit@plt+0x1f8edc> │ │ │ │ ldr r2, [pc, #152] @ 204e98 <__cxa_atexit@plt+0x1f8ef8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -517051,18 +517051,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r9, ip, lsl #9 │ │ │ │ + tsteq r9, ip, ror #8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r9, r0, lsl #10 │ │ │ │ - tsteq r9, r8, lsr r1 │ │ │ │ + tsteq r9, r0, ror #9 │ │ │ │ + tsteq r9, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204f04 <__cxa_atexit@plt+0x1f8f64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -517086,34 +517086,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011973f0 │ │ │ │ + @ instruction: 0x011973d0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ - smlatbeq r9, ip, r0, sp │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ + smlabbeq r9, ip, r0, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204f68 <__cxa_atexit@plt+0x1f8fc8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 204f70 <__cxa_atexit@plt+0x1f8fd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 27f6d8 <__cxa_atexit@plt+0x273738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #5 │ │ │ │ - tsteq r9, ip, rrx │ │ │ │ + tsteq r9, r4, ror #4 │ │ │ │ + tsteq r9, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 204ff8 <__cxa_atexit@plt+0x1f9058> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -517149,18 +517149,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r0, lsl r3 │ │ │ │ + @ instruction: 0x011972f0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ - @ instruction: 0x0109cfb0 │ │ │ │ + tsteq r9, r8, asr r3 │ │ │ │ + @ instruction: 0x0109cf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -517180,17 +517180,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 2050a4 <__cxa_atexit@plt+0x1f9104> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x011972d4 │ │ │ │ + @ instruction: 0x011972b4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r9, r4, ror pc │ │ │ │ + tsteq r9, r4, asr pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 205130 <__cxa_atexit@plt+0x1f9190> │ │ │ │ @@ -517220,32 +517220,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, r8, lsr #10 │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlabteq r9, r8, lr, ip │ │ │ │ + smlatbeq r9, r8, lr, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 205180 <__cxa_atexit@plt+0x1f91e0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 205178 <__cxa_atexit@plt+0x1f91d8> │ │ │ │ b 205190 <__cxa_atexit@plt+0x1f91f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r9, ip, lr, ip │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 20529c <__cxa_atexit@plt+0x1f92fc> │ │ │ │ @@ -517317,23 +517317,23 @@ │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0x01197398 │ │ │ │ - tsteq r9, ip, lsl #26 │ │ │ │ + tsteq r9, r8, ror r3 │ │ │ │ + smlatteq r9, ip, ip, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 23b94c <__cxa_atexit@plt+0x22f9ac> │ │ │ │ - smlabbeq r9, r4, r4, ip │ │ │ │ + tsteq r9, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205330 <__cxa_atexit@plt+0x1f9390> │ │ │ │ ldr r2, [pc, #52] @ 205338 <__cxa_atexit@plt+0x1f9398> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -517347,17 +517347,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, asr #29 │ │ │ │ - tsteq r9, r0, lsl #6 │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ + tsteq r9, ip, lsr #29 │ │ │ │ + tsteq r9, r0, ror #5 │ │ │ │ + strdeq ip, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 205370 <__cxa_atexit@plt+0x1f93d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -517392,15 +517392,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r0, lsl #28 │ │ │ │ + tsteq r9, r0, ror #27 │ │ │ │ rscseq fp, r4, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 205420 <__cxa_atexit@plt+0x1f9480> │ │ │ │ @@ -517409,15 +517409,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 205434 <__cxa_atexit@plt+0x1f9494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01196db0 │ │ │ │ + @ instruction: 0x01196d90 │ │ │ │ ldrhteq fp, [r4], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205494 <__cxa_atexit@plt+0x1f94f4> │ │ │ │ @@ -517442,16 +517442,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq fp, r4, r6, asr #20 │ │ │ │ - tsteq r9, r0, ror #26 │ │ │ │ - smlatbeq r9, r8, r2, ip │ │ │ │ + tsteq r9, r0, asr #26 │ │ │ │ + smlabbeq r9, r8, r2, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20558c <__cxa_atexit@plt+0x1f95ec> │ │ │ │ ldr r2, [pc, #204] @ 2055ac <__cxa_atexit@plt+0x1f960c> │ │ │ │ @@ -517506,17 +517506,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldrsbeq r7, [r9, -r8] │ │ │ │ - @ instruction: 0x01196dd4 │ │ │ │ - smlatbeq r9, r8, r1, ip │ │ │ │ + ldrheq r7, [r9, -r8] │ │ │ │ + @ instruction: 0x01196db4 │ │ │ │ + smlabbeq r9, r8, r1, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 205660 <__cxa_atexit@plt+0x1f96c0> │ │ │ │ @@ -517553,17 +517553,17 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x01196ff4 │ │ │ │ - tsteq r9, ip, ror #25 │ │ │ │ - @ instruction: 0x0109c9b0 │ │ │ │ + @ instruction: 0x01196fd4 │ │ │ │ + tsteq r9, ip, asr #25 │ │ │ │ + @ instruction: 0x0109c990 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20576c <__cxa_atexit@plt+0x1f97cc> │ │ │ │ and r2, r9, #3 │ │ │ │ @@ -517639,21 +517639,21 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrdeq ip, [r9, -r4] │ │ │ │ - tsteq r9, r0, ror #21 │ │ │ │ + @ instruction: 0x0109c8b4 │ │ │ │ + tsteq r9, r0, asr #21 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20584c <__cxa_atexit@plt+0x1f98ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -517684,18 +517684,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, ror #19 │ │ │ │ + tsteq r9, ip, asr #19 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - smlatbeq r9, r4, r7, ip │ │ │ │ + smlabbeq r9, r4, r7, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2058e8 <__cxa_atexit@plt+0x1f9948> │ │ │ │ @@ -517748,15 +517748,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r0, ror r8 │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ rscseq fp, r4, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2059b0 <__cxa_atexit@plt+0x1f9a10> │ │ │ │ @@ -517765,15 +517765,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 2059c4 <__cxa_atexit@plt+0x1f9a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ rscseq fp, r4, r8, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205a24 <__cxa_atexit@plt+0x1f9a84> │ │ │ │ @@ -517798,15 +517798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq fp, r4, r2, lsr #9 │ │ │ │ - @ instruction: 0x011967d0 │ │ │ │ + @ instruction: 0x011967b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205af4 <__cxa_atexit@plt+0x1f9b54> │ │ │ │ ldr r7, [pc, #176] @ 205b1c <__cxa_atexit@plt+0x1f9b7c> │ │ │ │ @@ -517852,17 +517852,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r4, asr r5 │ │ │ │ + tsteq r9, r4, lsr r5 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 205b90 <__cxa_atexit@plt+0x1f9bf0> │ │ │ │ @@ -517884,16 +517884,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r4, lsr #21 │ │ │ │ - @ instruction: 0x0109c49c │ │ │ │ + tsteq r9, r4, lsl #21 │ │ │ │ + tsteq r9, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517908,16 +517908,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 20568c <__cxa_atexit@plt+0x1f96ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r7 │ │ │ │ - tsteq r9, r4, lsl r7 │ │ │ │ + tsteq r9, ip, lsr r7 │ │ │ │ + @ instruction: 0x011966f4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517933,17 +517933,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 205c68 <__cxa_atexit@plt+0x1f9cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq r9, ip, lsl r4 │ │ │ │ - tsteq r9, r0, lsl #8 │ │ │ │ + strdeq ip, [r9, -ip] │ │ │ │ smlatteq r9, r0, r3, ip │ │ │ │ + smlabteq r9, r0, r3, ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517959,16 +517959,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 205cd0 <__cxa_atexit@plt+0x1f9d30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x0109c3b4 │ │ │ │ - @ instruction: 0x0109c398 │ │ │ │ + @ instruction: 0x0109c394 │ │ │ │ + tsteq r9, r8, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205d3c <__cxa_atexit@plt+0x1f9d9c> │ │ │ │ ldr r2, [pc, #84] @ 205d44 <__cxa_atexit@plt+0x1f9da4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -517990,15 +517990,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r8, lsr #9 │ │ │ │ + tsteq r9, r8, lsl #9 │ │ │ │ ldrhteq fp, [r4], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 205d78 <__cxa_atexit@plt+0x1f9dd8> │ │ │ │ @@ -518007,15 +518007,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 205d8c <__cxa_atexit@plt+0x1f9dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ rscseq fp, r4, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205dec <__cxa_atexit@plt+0x1f9e4c> │ │ │ │ @@ -518040,15 +518040,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq fp, r4, ip, asr #1 │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ + tsteq r9, r8, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 205ebc <__cxa_atexit@plt+0x1f9f1c> │ │ │ │ ldr r7, [pc, #176] @ 205ee4 <__cxa_atexit@plt+0x1f9f44> │ │ │ │ @@ -518094,17 +518094,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatbeq r9, r8, r1, ip │ │ │ │ + smlabbeq r9, r8, r1, ip │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01196798 │ │ │ │ + tsteq r9, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 205f58 <__cxa_atexit@plt+0x1f9fb8> │ │ │ │ @@ -518126,16 +518126,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011966dc │ │ │ │ - ldrdeq ip, [r9, -r4] │ │ │ │ + @ instruction: 0x011966bc │ │ │ │ + strheq ip, [r9, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518150,17 +518150,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 20568c <__cxa_atexit@plt+0x1f96ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01196394 │ │ │ │ - tsteq r9, ip, asr #6 │ │ │ │ - tsteq r9, ip, ror r0 │ │ │ │ + tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, ip, lsr #6 │ │ │ │ + qaddeq ip, ip, r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518176,17 +518176,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 206034 <__cxa_atexit@plt+0x1fa094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r9, ip, rrx │ │ │ │ - qaddeq ip, r0, r9 │ │ │ │ + tsteq r9, ip, asr #32 │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ + tsteq r9, r0, lsl r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518202,48 +518202,48 @@ │ │ │ │ ldr r7, [pc, #24] @ 20609c <__cxa_atexit@plt+0x1fa0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r9, r4 │ │ │ │ - smlatteq r9, r8, pc, fp @ │ │ │ │ - smlatteq r9, r8, pc, fp @ │ │ │ │ + smlatteq r9, r4, pc, fp @ │ │ │ │ + smlabteq r9, r8, pc, fp @ │ │ │ │ + smlabteq r9, r8, pc, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2060d4 <__cxa_atexit@plt+0x1fa134> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2060dc <__cxa_atexit@plt+0x1fa13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 238b90 <__cxa_atexit@plt+0x22cbf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r1 │ │ │ │ - @ instruction: 0x0109bf9c │ │ │ │ + ldrsheq r6, [r9, -r8] │ │ │ │ + tsteq r9, ip, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206114 <__cxa_atexit@plt+0x1fa174> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 20611c <__cxa_atexit@plt+0x1fa17c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 238c94 <__cxa_atexit@plt+0x22ccf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [r9, -r8] │ │ │ │ + ldrheq r6, [r9, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518272,16 +518272,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x011961d4 │ │ │ │ - strdeq fp, [r9, -ip] │ │ │ │ + @ instruction: 0x011961b4 │ │ │ │ + ldrdeq fp, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206220 <__cxa_atexit@plt+0x1fa280> │ │ │ │ ldr r2, [pc, #84] @ 206228 <__cxa_atexit@plt+0x1fa288> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -518303,15 +518303,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, asr #31 │ │ │ │ + tsteq r9, r4, lsr #31 │ │ │ │ rscseq sl, r4, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20625c <__cxa_atexit@plt+0x1fa2bc> │ │ │ │ @@ -518320,15 +518320,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 206270 <__cxa_atexit@plt+0x1fa2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror pc │ │ │ │ + tsteq r9, r4, asr pc │ │ │ │ rscseq sl, r4, ip, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2062d0 <__cxa_atexit@plt+0x1fa330> │ │ │ │ @@ -518353,15 +518353,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrsbteq sl, [r4], #179 @ 0xb3 │ │ │ │ - tsteq r9, r4, lsr #30 │ │ │ │ + tsteq r9, r4, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2063a0 <__cxa_atexit@plt+0x1fa400> │ │ │ │ ldr r7, [pc, #176] @ 2063c8 <__cxa_atexit@plt+0x1fa428> │ │ │ │ @@ -518407,17 +518407,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r4, lsl #26 │ │ │ │ + smlatteq r9, r4, ip, fp │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x011962b4 │ │ │ │ + @ instruction: 0x01196294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20643c <__cxa_atexit@plt+0x1fa49c> │ │ │ │ @@ -518439,16 +518439,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011961f8 │ │ │ │ - tsteq r9, r8, asr ip │ │ │ │ + @ instruction: 0x011961d8 │ │ │ │ + tsteq r9, r8, lsr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 206498 <__cxa_atexit@plt+0x1fa4f8> │ │ │ │ @@ -518461,16 +518461,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ str r2, [r5] │ │ │ │ b 238824 <__cxa_atexit@plt+0x22c884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror r2 │ │ │ │ - tsteq r9, r0, lsl ip │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ + strdeq fp, [r9, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518486,17 +518486,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20650c <__cxa_atexit@plt+0x1fa56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq fp, [r9, -r4] │ │ │ │ - smlabteq r9, ip, fp, fp │ │ │ │ + @ instruction: 0x0109bbb4 │ │ │ │ smlatbeq r9, ip, fp, fp │ │ │ │ + smlabbeq r9, ip, fp, fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518512,17 +518512,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 206574 <__cxa_atexit@plt+0x1fa5d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r9, ip, ror #22 │ │ │ │ - tsteq r9, r4, ror #22 │ │ │ │ - ldrdeq fp, [r9, -r8] │ │ │ │ + tsteq r9, ip, asr #22 │ │ │ │ + tsteq r9, r4, asr #22 │ │ │ │ + @ instruction: 0x0109b7b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ sub r3, r5, #16 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ cmp r3, fp │ │ │ │ @@ -518534,16 +518534,16 @@ │ │ │ │ mov r8, sl │ │ │ │ b 2adae4 <__cxa_atexit@plt+0x2a1b44> │ │ │ │ ldr r7, [pc, #12] @ 2065c8 <__cxa_atexit@plt+0x1fa628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbcbc │ │ │ │ - @ instruction: 0x0109b79c │ │ │ │ - smlabbeq r9, r4, r7, fp │ │ │ │ + tsteq r9, ip, ror r7 │ │ │ │ + tsteq r9, r4, ror #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518559,17 +518559,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 206630 <__cxa_atexit@plt+0x1fa690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r9, r8, lsl #28 │ │ │ │ - smlabteq r9, r0, sl, fp │ │ │ │ - tsteq r9, ip, lsl r7 │ │ │ │ + tsteq r9, r8, ror #27 │ │ │ │ + smlatbeq r9, r0, sl, fp │ │ │ │ + strdeq fp, [r9, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -518588,18 +518588,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 2066a8 <__cxa_atexit@plt+0x1fa708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbbf8 │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ - smlabteq r9, r8, r6, fp │ │ │ │ - smlatbeq r9, r4, r6, fp │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ + smlatbeq r9, r8, r6, fp │ │ │ │ + smlabbeq r9, r4, r6, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518615,17 +518615,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 206710 <__cxa_atexit@plt+0x1fa770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ - smlatteq r9, r8, r9, fp │ │ │ │ - ldrdeq fp, [r9, -r4] │ │ │ │ + tsteq r9, r8, lsl #26 │ │ │ │ + smlabteq r9, r8, r9, fp │ │ │ │ + @ instruction: 0x0109b9b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20676c <__cxa_atexit@plt+0x1fa7cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -518641,17 +518641,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b b0b808 <__cxa_atexit@plt+0xaff868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ - @ instruction: 0x01195ef8 │ │ │ │ - smlabbeq r9, ip, r9, fp │ │ │ │ + tsteq r9, r8, ror #20 │ │ │ │ + @ instruction: 0x01195ed8 │ │ │ │ + tsteq r9, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2067f8 <__cxa_atexit@plt+0x1fa858> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -518677,19 +518677,19 @@ │ │ │ │ mov r9, r3 │ │ │ │ b dfe300 <__cxa_atexit@plt+0xdf2360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ - tsteq r9, r8, ror #28 │ │ │ │ - tsteq r9, r0, lsl #20 │ │ │ │ - tsteq r9, r4, lsr lr │ │ │ │ - smlatteq r9, r4, r8, fp │ │ │ │ + @ instruction: 0x011959f8 │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ + tsteq r9, r0, ror #19 │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ + smlabteq r9, r4, r8, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 206840 <__cxa_atexit@plt+0x1fa8a0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -518698,17 +518698,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 206858 <__cxa_atexit@plt+0x1fa8b8> │ │ │ │ ldr r0, [pc, #16] @ 20685c <__cxa_atexit@plt+0x1fa8bc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0109b8b0 │ │ │ │ - smlatbeq r9, ip, r8, fp │ │ │ │ - smlabteq r9, r0, r8, fp │ │ │ │ + @ instruction: 0x0109b890 │ │ │ │ + smlabbeq r9, ip, r8, fp │ │ │ │ + smlatbeq r9, r0, r8, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2068c0 <__cxa_atexit@plt+0x1fa920> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -518726,18 +518726,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b e02584 <__cxa_atexit@plt+0xdf65e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0109b890 │ │ │ │ - tsteq r9, r4, lsr r9 │ │ │ │ - tsteq r9, ip, lsr #18 │ │ │ │ - tsteq r9, ip, asr r8 │ │ │ │ + tsteq r9, r0, ror r8 │ │ │ │ + tsteq r9, r4, lsl r9 │ │ │ │ + tsteq r9, ip, lsl #18 │ │ │ │ + tsteq r9, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 206934 <__cxa_atexit@plt+0x1fa994> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -518755,50 +518755,50 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #16 │ │ │ │ - tsteq r9, r0, asr #17 │ │ │ │ - @ instruction: 0x011958b8 │ │ │ │ - smlabteq r9, ip, r3, fp │ │ │ │ + tsteq r9, ip, lsl #16 │ │ │ │ + tsteq r9, r0, lsr #17 │ │ │ │ + @ instruction: 0x01195898 │ │ │ │ + smlatbeq r9, ip, r3, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20697c <__cxa_atexit@plt+0x1fa9dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 206984 <__cxa_atexit@plt+0x1fa9e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror #16 │ │ │ │ - smlabbeq r9, ip, r3, fp │ │ │ │ + tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2069bc <__cxa_atexit@plt+0x1faa1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2069c4 <__cxa_atexit@plt+0x1faa24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #16 │ │ │ │ - smlatbeq r9, r4, r7, fp │ │ │ │ + tsteq r9, ip, lsl #16 │ │ │ │ + smlabbeq r9, r4, r7, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206a28 <__cxa_atexit@plt+0x1faa88> │ │ │ │ @@ -518827,15 +518827,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -518864,15 +518864,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sl, [r9, -r0] │ │ │ │ + @ instruction: 0x0109adb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206b28 <__cxa_atexit@plt+0x1fab88> │ │ │ │ @@ -518881,38 +518881,38 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ - ldrdeq fp, [r9, -ip] │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ + @ instruction: 0x0109b1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206b6c <__cxa_atexit@plt+0x1fabcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 206b74 <__cxa_atexit@plt+0x1fabd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror r6 │ │ │ │ - @ instruction: 0x0109b19c │ │ │ │ + tsteq r9, ip, asr r6 │ │ │ │ + tsteq r9, ip, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ - ldrdeq fp, [r9, -r0] │ │ │ │ + @ instruction: 0x0109b5b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206bd8 <__cxa_atexit@plt+0x1fac38> │ │ │ │ ldr lr, [pc, #48] @ 206be0 <__cxa_atexit@plt+0x1fac40> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -518925,16 +518925,16 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ - tsteq r9, ip, lsr #2 │ │ │ │ + @ instruction: 0x011955f8 │ │ │ │ + tsteq r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 206c30 <__cxa_atexit@plt+0x1fac90> │ │ │ │ @@ -518948,15 +518948,15 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldrdeq sl, [r9, -ip] │ │ │ │ + @ instruction: 0x0109adbc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 206c94 <__cxa_atexit@plt+0x1facf4> │ │ │ │ @@ -518974,15 +518974,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, ror sp │ │ │ │ + tsteq r9, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 206cc8 <__cxa_atexit@plt+0x1fad28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ @@ -518990,16 +518990,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 206ce8 <__cxa_atexit@plt+0x1fad48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #10 │ │ │ │ - tsteq r9, r0, ror #8 │ │ │ │ + tsteq r9, r4, lsr #10 │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 206d2c <__cxa_atexit@plt+0x1fad8c> │ │ │ │ @@ -519011,15 +519011,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r0, lsr r9 │ │ │ │ + tsteq r9, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206d74 <__cxa_atexit@plt+0x1fadd4> │ │ │ │ @@ -519028,16 +519028,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, lsr #10 │ │ │ │ - smlabbeq r9, r4, r3, fp │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ + tsteq r9, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 206dc8 <__cxa_atexit@plt+0x1fae28> │ │ │ │ ldr r3, [pc, #44] @ 206dd4 <__cxa_atexit@plt+0x1fae34> │ │ │ │ @@ -519050,17 +519050,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b dfe300 <__cxa_atexit@plt+0xdf2360> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ - tsteq r9, r8, lsl r3 │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ + tsteq r9, r8, lsr r8 │ │ │ │ + strdeq fp, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 206e0c <__cxa_atexit@plt+0x1fae6c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -519069,17 +519069,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 206e24 <__cxa_atexit@plt+0x1fae84> │ │ │ │ ldr r0, [pc, #16] @ 206e28 <__cxa_atexit@plt+0x1fae88> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r4, r2, fp │ │ │ │ - smlatteq r9, r0, r2, fp │ │ │ │ - @ instruction: 0x0109acb0 │ │ │ │ + smlabteq r9, r4, r2, fp │ │ │ │ + smlabteq r9, r0, r2, fp │ │ │ │ + @ instruction: 0x0109ac90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206e78 <__cxa_atexit@plt+0x1faed8> │ │ │ │ ldr r2, [pc, #52] @ 206e80 <__cxa_atexit@plt+0x1faee0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -519093,32 +519093,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b e05ccc <__cxa_atexit@plt+0xdf9d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r0, lsl #7 │ │ │ │ - tsteq r9, r8, asr #15 │ │ │ │ - tsteq r9, r4, asr #24 │ │ │ │ + tsteq r9, r0, ror #6 │ │ │ │ + tsteq r9, r8, lsr #15 │ │ │ │ + tsteq r9, r4, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 206eb0 <__cxa_atexit@plt+0x1faf10> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 206eb8 <__cxa_atexit@plt+0x1faf18> │ │ │ │ ldr r7, [pc, #12] @ 206ec4 <__cxa_atexit@plt+0x1faf24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #15 │ │ │ │ - smlabteq r9, r4, r2, fp │ │ │ │ + tsteq r9, r0, ror #14 │ │ │ │ + smlatbeq r9, r4, r2, fp │ │ │ │ andeq r0, r5, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206f10 <__cxa_atexit@plt+0x1faf70> │ │ │ │ cmp r9, #1 │ │ │ │ @@ -519132,30 +519132,30 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 206f20 <__cxa_atexit@plt+0x1faf80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0109b2b0 │ │ │ │ + @ instruction: 0x0109b290 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r8, ror #4 │ │ │ │ + tsteq r9, r8, asr #4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 206f54 <__cxa_atexit@plt+0x1fafb4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 206f58 <__cxa_atexit@plt+0x1fafb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x011956f0 │ │ │ │ - tsteq r9, r4, lsr r2 │ │ │ │ + @ instruction: 0x011956d0 │ │ │ │ + tsteq r9, r4, lsl r2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 206fdc <__cxa_atexit@plt+0x1fb03c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -519192,40 +519192,40 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r4, asr r1 │ │ │ │ - tsteq r9, ip, asr #2 │ │ │ │ + tsteq r9, r4, lsr r1 │ │ │ │ + tsteq r9, ip, lsr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, lsr #4 │ │ │ │ - tsteq r9, r8, ror #2 │ │ │ │ + tsteq r9, r0, lsl #4 │ │ │ │ + tsteq r9, r8, asr #2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 207054 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 207058 <__cxa_atexit@plt+0x1fb0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, lsl #3 │ │ │ │ - tsteq r9, r4, lsr r1 │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ + tsteq r9, r4, lsl r1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20708c <__cxa_atexit@plt+0x1fb0ec> │ │ │ │ - tsteq r9, ip, lsl r1 │ │ │ │ + strdeq fp, [r9, -ip] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20708c <__cxa_atexit@plt+0x1fb0ec> │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ @@ -519272,16 +519272,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r9, r4, lsl #24 │ │ │ │ - tsteq r9, ip, lsr r0 │ │ │ │ + smlatteq r9, r4, fp, sl │ │ │ │ + tsteq r9, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2071b4 <__cxa_atexit@plt+0x1fb214> │ │ │ │ @@ -519302,28 +519302,28 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r8, ror #22 │ │ │ │ - smlabteq r9, r4, pc, sl @ │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ + smlatbeq r9, r4, pc, sl @ │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2071f8 <__cxa_atexit@plt+0x1fb258> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2071f0 <__cxa_atexit@plt+0x1fb250> │ │ │ │ b 207208 <__cxa_atexit@plt+0x1fb268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109af94 │ │ │ │ + tsteq r9, r4, ror pc │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20725c <__cxa_atexit@plt+0x1fb2bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -519357,28 +519357,28 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x011953d8 │ │ │ │ - smlatteq r9, r8, lr, sl │ │ │ │ + @ instruction: 0x011953b8 │ │ │ │ + smlabteq r9, r8, lr, sl │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2072d4 <__cxa_atexit@plt+0x1fb334> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2072cc <__cxa_atexit@plt+0x1fb32c> │ │ │ │ b 2072e4 <__cxa_atexit@plt+0x1fb344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109aeb8 │ │ │ │ + @ instruction: 0x0109ae98 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ bne 207338 <__cxa_atexit@plt+0x1fb398> │ │ │ │ @@ -519411,40 +519411,40 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r4, lsl lr │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [pc, #20] @ 2073a8 <__cxa_atexit@plt+0x1fb408> │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatteq r9, r4, sp, sl │ │ │ │ + smlabteq r9, r4, sp, sl │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2073d8 <__cxa_atexit@plt+0x1fb438> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2073dc <__cxa_atexit@plt+0x1fb43c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ - @ instruction: 0x0109adb0 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ + @ instruction: 0x0109ad90 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20744c <__cxa_atexit@plt+0x1fb4ac> │ │ │ │ @@ -519485,28 +519485,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ - smlatteq r9, r8, ip, sl │ │ │ │ + tsteq r9, r8, asr #3 │ │ │ │ + smlabteq r9, r8, ip, sl │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2074d4 <__cxa_atexit@plt+0x1fb534> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2074cc <__cxa_atexit@plt+0x1fb52c> │ │ │ │ b 2074e4 <__cxa_atexit@plt+0x1fb544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109acb8 │ │ │ │ + @ instruction: 0x0109ac98 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -519554,27 +519554,27 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - ldrdeq sl, [r9, -r8] │ │ │ │ + @ instruction: 0x0109abb8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20708c <__cxa_atexit@plt+0x1fb0ec> │ │ │ │ - smlabteq r9, r0, fp, sl │ │ │ │ + smlatbeq r9, r0, fp, sl │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20708c <__cxa_atexit@plt+0x1fb0ec> │ │ │ │ - smlabteq r9, r8, r6, sl │ │ │ │ + smlatbeq r9, r8, r6, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207628 <__cxa_atexit@plt+0x1fb688> │ │ │ │ ldr r2, [pc, #40] @ 207630 <__cxa_atexit@plt+0x1fb690> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -519585,22 +519585,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, r8, asr #23 │ │ │ │ - tsteq r9, ip, ror #12 │ │ │ │ + tsteq r9, r8, lsr #23 │ │ │ │ + tsteq r9, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ - tsteq r9, ip, ror fp │ │ │ │ + tsteq r9, ip, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207690 <__cxa_atexit@plt+0x1fb6f0> │ │ │ │ ldr r2, [pc, #40] @ 207698 <__cxa_atexit@plt+0x1fb6f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -519611,47 +519611,47 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, ip, asr fp │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ + tsteq r9, ip, lsr fp │ │ │ │ + strdeq sl, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2076c0 <__cxa_atexit@plt+0x1fb720> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r9, r0, r5, sl │ │ │ │ + smlabteq r9, r0, r5, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207710 <__cxa_atexit@plt+0x1fb770> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 207718 <__cxa_atexit@plt+0x1fb778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01194ad8 │ │ │ │ - tsteq r9, r0, asr sl │ │ │ │ + @ instruction: 0x01194ab8 │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20777c <__cxa_atexit@plt+0x1fb7dc> │ │ │ │ @@ -519680,15 +519680,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smlabteq r9, ip, r9, sl │ │ │ │ + smlatbeq r9, ip, r9, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -519717,15 +519717,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, ror r0 │ │ │ │ + qaddeq sl, ip, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20787c <__cxa_atexit@plt+0x1fb8dc> │ │ │ │ @@ -519734,16 +519734,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r0, lsr #20 │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r0, lsl #20 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2078cc <__cxa_atexit@plt+0x1fb92c> │ │ │ │ ldr r2, [pc, #40] @ 2078d4 <__cxa_atexit@plt+0x1fb934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -519754,37 +519754,37 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ - ldrdeq sl, [r9, -r4] │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ + @ instruction: 0x0109a3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2078fc <__cxa_atexit@plt+0x1fb95c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r9, r4, r3, sl │ │ │ │ + smlabbeq r9, r4, r3, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ - strdeq sl, [r9, -ip] │ │ │ │ + ldrdeq sl, [r9, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ + tsteq r9, r0, lsl r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207978 <__cxa_atexit@plt+0x1fb9d8> │ │ │ │ ldr lr, [pc, #48] @ 207980 <__cxa_atexit@plt+0x1fb9e0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -519797,16 +519797,16 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, r8, ror r8 │ │ │ │ - smlabbeq r9, ip, r3, sl │ │ │ │ + tsteq r9, r8, asr r8 │ │ │ │ + tsteq r9, ip, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2079d0 <__cxa_atexit@plt+0x1fba30> │ │ │ │ @@ -519820,31 +519820,31 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207a14 <__cxa_atexit@plt+0x1fba74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 207a1c <__cxa_atexit@plt+0x1fba7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011947d4 │ │ │ │ - strdeq r9, [r9, -ip] │ │ │ │ + @ instruction: 0x011947b4 │ │ │ │ + ldrdeq r9, [r9, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 207a74 <__cxa_atexit@plt+0x1fbad4> │ │ │ │ @@ -519862,15 +519862,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01099f98 │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 207aa8 <__cxa_atexit@plt+0x1fbb08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ @@ -519878,16 +519878,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 207ac8 <__cxa_atexit@plt+0x1fbb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #14 │ │ │ │ - smlabbeq r9, r0, r6, sl │ │ │ │ + tsteq r9, r4, asr #14 │ │ │ │ + tsteq r9, r0, ror #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 207b0c <__cxa_atexit@plt+0x1fbb6c> │ │ │ │ @@ -519899,15 +519899,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ + tsteq r9, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 207b54 <__cxa_atexit@plt+0x1fbbb4> │ │ │ │ @@ -519916,16 +519916,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ - smlatbeq r9, r4, r5, sl │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + smlabbeq r9, r4, r5, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 207ba8 <__cxa_atexit@plt+0x1fbc08> │ │ │ │ ldr r3, [pc, #44] @ 207bb4 <__cxa_atexit@plt+0x1fbc14> │ │ │ │ @@ -519938,17 +519938,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b dfe300 <__cxa_atexit@plt+0xdf2360> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01194a9c │ │ │ │ - tsteq r9, r8, ror sl │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ + tsteq r9, ip, ror sl │ │ │ │ + tsteq r9, r8, asr sl │ │ │ │ + tsteq r9, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 207bec <__cxa_atexit@plt+0x1fbc4c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -519957,17 +519957,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 207c04 <__cxa_atexit@plt+0x1fbc64> │ │ │ │ ldr r0, [pc, #16] @ 207c08 <__cxa_atexit@plt+0x1fbc68> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #10 │ │ │ │ - tsteq r9, r0, lsl #10 │ │ │ │ - ldrdeq r9, [r9, -r0] │ │ │ │ + smlatteq r9, r4, r4, sl │ │ │ │ + smlatteq r9, r0, r4, sl │ │ │ │ + @ instruction: 0x01099eb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207c58 <__cxa_atexit@plt+0x1fbcb8> │ │ │ │ ldr r2, [pc, #52] @ 207c60 <__cxa_atexit@plt+0x1fbcc0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -519981,70 +519981,70 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b e05ccc <__cxa_atexit@plt+0xdf9d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ - tsteq r9, r4, ror #28 │ │ │ │ + tsteq r9, r0, lsl #11 │ │ │ │ + tsteq r9, r8, asr #19 │ │ │ │ + tsteq r9, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 207c90 <__cxa_atexit@plt+0x1fbcf0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 207c98 <__cxa_atexit@plt+0x1fbcf8> │ │ │ │ ldr r7, [pc, #12] @ 207ca4 <__cxa_atexit@plt+0x1fbd04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #19 │ │ │ │ - @ instruction: 0x0109a598 │ │ │ │ + tsteq r9, r0, lsl #19 │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207cd8 <__cxa_atexit@plt+0x1fbd38> │ │ │ │ ldr r3, [pc, #20] @ 207ce0 <__cxa_atexit@plt+0x1fbd40> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 231ecc <__cxa_atexit@plt+0x225f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r8, asr #10 │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 207d08 <__cxa_atexit@plt+0x1fbd68> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, lsr #10 │ │ │ │ + tsteq r9, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 207d38 <__cxa_atexit@plt+0x1fbd98> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 207d3c <__cxa_atexit@plt+0x1fbd9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, lsl #18 │ │ │ │ - smlatteq r9, ip, r4, sl │ │ │ │ + tsteq r9, ip, ror #17 │ │ │ │ + smlabteq r9, ip, r4, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 207dc0 <__cxa_atexit@plt+0x1fbe20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -520081,40 +520081,40 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r0, ror r3 │ │ │ │ - tsteq r9, r8, ror #6 │ │ │ │ + tsteq r9, r0, asr r3 │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq r9, ip, lsr r4 │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ + tsteq r9, ip, lsl r4 │ │ │ │ + smlatteq r9, r8, r3, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 207e38 <__cxa_atexit@plt+0x1fbe98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 207e3c <__cxa_atexit@plt+0x1fbe9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r8, lsr #7 │ │ │ │ - ldrdeq sl, [r9, -r4] │ │ │ │ + tsteq r9, r8, lsl #7 │ │ │ │ + @ instruction: 0x0109a3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e70 <__cxa_atexit@plt+0x1fbed0> │ │ │ │ - @ instruction: 0x0109a3bc │ │ │ │ + @ instruction: 0x0109a39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e70 <__cxa_atexit@plt+0x1fbed0> │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ @@ -520180,16 +520180,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r9, r0, lsr #28 │ │ │ │ - @ instruction: 0x0109a290 │ │ │ │ + tsteq r9, r0, lsl #28 │ │ │ │ + tsteq r9, r0, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 207fe4 <__cxa_atexit@plt+0x1fc044> │ │ │ │ @@ -520210,28 +520210,28 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r8, lsr sp │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ + strdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 208028 <__cxa_atexit@plt+0x1fc088> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 208020 <__cxa_atexit@plt+0x1fc080> │ │ │ │ b 208038 <__cxa_atexit@plt+0x1fc098> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatteq r9, r8, r1, sl │ │ │ │ + smlabteq r9, r8, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20808c <__cxa_atexit@plt+0x1fc0ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -520265,28 +520265,28 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, r8, lsr #11 │ │ │ │ - tsteq r9, ip, lsr r1 │ │ │ │ + tsteq r9, r8, lsl #11 │ │ │ │ + tsteq r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 208104 <__cxa_atexit@plt+0x1fc164> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2080fc <__cxa_atexit@plt+0x1fc15c> │ │ │ │ b 208114 <__cxa_atexit@plt+0x1fc174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, ip, lsl #2 │ │ │ │ + smlatteq r9, ip, r0, sl │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ bne 208164 <__cxa_atexit@plt+0x1fc1c4> │ │ │ │ @@ -520318,39 +520318,39 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - qaddeq sl, ip, r9 │ │ │ │ + tsteq r9, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 2081d0 <__cxa_atexit@plt+0x1fc230> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + strdeq r9, [r9, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 208200 <__cxa_atexit@plt+0x1fc260> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 208204 <__cxa_atexit@plt+0x1fc264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r4, asr #8 │ │ │ │ - smlatteq r9, r8, pc, r9 @ │ │ │ │ + tsteq r9, r4, lsr #8 │ │ │ │ + smlabteq r9, r8, pc, r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208274 <__cxa_atexit@plt+0x1fc2d4> │ │ │ │ @@ -520391,28 +520391,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, r0, asr #7 │ │ │ │ - tsteq r9, ip, lsl #30 │ │ │ │ + tsteq r9, r0, lsr #7 │ │ │ │ + smlatteq r9, ip, lr, r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2082fc <__cxa_atexit@plt+0x1fc35c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2082f4 <__cxa_atexit@plt+0x1fc354> │ │ │ │ b 20830c <__cxa_atexit@plt+0x1fc36c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r9, [r9, -ip] │ │ │ │ + @ instruction: 0x01099ebc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ mov sl, r6 │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ @@ -520472,18 +520472,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, #63 @ 0x3f │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - ldrdeq r9, [r9, -r0] │ │ │ │ + @ instruction: 0x01099db0 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ @ instruction: 0xffffeb98 │ │ │ │ - @ instruction: 0x01099894 │ │ │ │ + tsteq r9, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -520499,27 +520499,27 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01099d98 │ │ │ │ + tsteq r9, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e70 <__cxa_atexit@plt+0x1fbed0> │ │ │ │ - smlabbeq r9, r0, sp, r9 │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e70 <__cxa_atexit@plt+0x1fbed0> │ │ │ │ - tsteq r9, r4, lsl #16 │ │ │ │ + smlatteq r9, r4, r7, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -520535,15 +520535,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208558 <__cxa_atexit@plt+0x1fc5b8> │ │ │ │ ldr r2, [pc, #52] @ 208560 <__cxa_atexit@plt+0x1fc5c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -520557,17 +520557,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsr #25 │ │ │ │ - ldrsbeq r4, [r9, -r8] │ │ │ │ - strdeq r9, [r9, -r0] │ │ │ │ + tsteq r9, r4, lsl #25 │ │ │ │ + ldrheq r4, [r9, -r8] │ │ │ │ + ldrdeq r9, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208598 <__cxa_atexit@plt+0x1fc5f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -520602,15 +520602,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01193bd8 │ │ │ │ + @ instruction: 0x01193bb8 │ │ │ │ rscseq r8, r4, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208648 <__cxa_atexit@plt+0x1fc6a8> │ │ │ │ @@ -520619,15 +520619,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20865c <__cxa_atexit@plt+0x1fc6bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #23 │ │ │ │ + tsteq r9, r8, ror #22 │ │ │ │ smlalseq r8, r4, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2086bc <__cxa_atexit@plt+0x1fc71c> │ │ │ │ @@ -520652,16 +520652,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrsbteq r8, [r4], #118 @ 0x76 │ │ │ │ - tsteq r9, r8, lsr fp │ │ │ │ - smlabbeq r9, r0, r0, r9 │ │ │ │ + tsteq r9, r8, lsl fp │ │ │ │ + tsteq r9, r0, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2087b4 <__cxa_atexit@plt+0x1fc814> │ │ │ │ ldr r2, [pc, #204] @ 2087d4 <__cxa_atexit@plt+0x1fc834> │ │ │ │ @@ -520716,17 +520716,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x01193eb0 │ │ │ │ - tsteq r9, ip, lsr #23 │ │ │ │ - smlabbeq r9, r0, pc, r8 @ │ │ │ │ + @ instruction: 0x01193e90 │ │ │ │ + tsteq r9, ip, lsl #23 │ │ │ │ + tsteq r9, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 208888 <__cxa_atexit@plt+0x1fc8e8> │ │ │ │ @@ -520763,16 +520763,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r9, ip, asr #27 │ │ │ │ - tsteq r9, r4, asr #21 │ │ │ │ + tsteq r9, ip, lsr #27 │ │ │ │ + tsteq r9, r4, lsr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520791,16 +520791,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520819,16 +520819,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - strdeq r9, [r9, -r0] │ │ │ │ - smlatteq r9, r8, sp, r8 │ │ │ │ + ldrdeq r9, [r9, -r0] │ │ │ │ + smlabteq r9, r8, sp, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2089cc <__cxa_atexit@plt+0x1fca2c> │ │ │ │ ldr r2, [pc, #52] @ 2089d4 <__cxa_atexit@plt+0x1fca34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -520842,31 +520842,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ - tsteq r9, r4, ror #24 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ + tsteq r9, r0, lsl r8 │ │ │ │ + tsteq r9, r4, asr #24 │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208a0c <__cxa_atexit@plt+0x1fca6c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a878 <__cxa_atexit@plt+0x20e8d8> │ │ │ │ - tsteq r9, r8, ror #16 │ │ │ │ + tsteq r9, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 208ad0 <__cxa_atexit@plt+0x1fcb30> │ │ │ │ @@ -520912,22 +520912,22 @@ │ │ │ │ b 208ae0 <__cxa_atexit@plt+0x1fcb40> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r9, r8, lsl r8 │ │ │ │ - tsteq r9, ip, ror r7 │ │ │ │ - tsteq r9, r4, lsl #17 │ │ │ │ - tsteq r9, ip, asr #14 │ │ │ │ - tsteq r9, r0, asr #23 │ │ │ │ - tsteq r9, r4, ror fp │ │ │ │ - tsteq r9, ip, lsl #17 │ │ │ │ - tsteq r9, r0, ror r7 │ │ │ │ + strdeq r9, [r9, -r8] │ │ │ │ + tsteq r9, ip, asr r7 │ │ │ │ + tsteq r9, r4, ror #16 │ │ │ │ + tsteq r9, ip, lsr #14 │ │ │ │ + tsteq r9, r0, lsr #23 │ │ │ │ + tsteq r9, r4, asr fp │ │ │ │ + tsteq r9, ip, ror #16 │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -520940,16 +520940,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 208b60 <__cxa_atexit@plt+0x1fcbc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ - smlabbeq r9, ip, lr, r8 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208bb4 <__cxa_atexit@plt+0x1fcc14> │ │ │ │ ldr r3, [pc, #52] @ 208bbc <__cxa_atexit@plt+0x1fcc1c> │ │ │ │ @@ -520965,15 +520965,15 @@ │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 208be4 <__cxa_atexit@plt+0x1fcc44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ @@ -521006,17 +521006,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 208c74 <__cxa_atexit@plt+0x1fccd4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r9, r0, ror r6 │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ - tsteq r9, r4, lsr #13 │ │ │ │ + tsteq r9, r0, asr r6 │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ + tsteq r9, r4, lsl #13 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521043,17 +521043,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 208d08 <__cxa_atexit@plt+0x1fcd68> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r9, ip, lsr #12 │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ - @ instruction: 0x011935d8 │ │ │ │ + tsteq r9, ip, lsl #12 │ │ │ │ + tsteq r9, r0, lsl #12 │ │ │ │ + @ instruction: 0x011935b8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -521078,19 +521078,19 @@ │ │ │ │ b 208d78 <__cxa_atexit@plt+0x1fcdd8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 208d88 <__cxa_atexit@plt+0x1fcde8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #10 │ │ │ │ + tsteq r9, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r9, ip, asr #17 │ │ │ │ - strdeq r9, [r9, -ip] │ │ │ │ + tsteq r9, ip, lsr #17 │ │ │ │ + ldrdeq r9, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 208e00 <__cxa_atexit@plt+0x1fce60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 208df0 <__cxa_atexit@plt+0x1fce50> │ │ │ │ @@ -521111,15 +521111,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlabbeq r9, r8, r4, r9 │ │ │ │ + tsteq r9, r8, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208e54 <__cxa_atexit@plt+0x1fceb4> │ │ │ │ ldr r3, [pc, #56] @ 208e64 <__cxa_atexit@plt+0x1fcec4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -521135,25 +521135,25 @@ │ │ │ │ b 238e00 <__cxa_atexit@plt+0x22ce60> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ + tsteq r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 208e90 <__cxa_atexit@plt+0x1fcef0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 238e00 <__cxa_atexit@plt+0x22ce60> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, lsl #8 │ │ │ │ + smlatteq r9, r0, r3, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ bic r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -521174,15 +521174,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 208f08 <__cxa_atexit@plt+0x1fcf68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0109939c │ │ │ │ + tsteq r9, ip, ror r3 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208f78 <__cxa_atexit@plt+0x1fcfd8> │ │ │ │ ldr r2, [pc, #84] @ 208f80 <__cxa_atexit@plt+0x1fcfe0> │ │ │ │ @@ -521205,15 +521205,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ rscseq r8, r4, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208fb4 <__cxa_atexit@plt+0x1fd014> │ │ │ │ @@ -521222,15 +521222,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 208fc8 <__cxa_atexit@plt+0x1fd028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r2 │ │ │ │ + @ instruction: 0x011931fc │ │ │ │ rscseq r8, r4, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209028 <__cxa_atexit@plt+0x1fd088> │ │ │ │ @@ -521255,15 +521255,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r7, r4, r0, asr lr │ │ │ │ - tsteq r9, ip, asr #3 │ │ │ │ + tsteq r9, ip, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2090f8 <__cxa_atexit@plt+0x1fd158> │ │ │ │ ldr r7, [pc, #176] @ 209120 <__cxa_atexit@plt+0x1fd180> │ │ │ │ @@ -521309,17 +521309,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010991b4 │ │ │ │ + @ instruction: 0x01099194 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, ip, asr r5 │ │ │ │ + tsteq r9, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 209194 <__cxa_atexit@plt+0x1fd1f4> │ │ │ │ @@ -521341,32 +521341,32 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, lsr #9 │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ + tsteq r9, r0, lsl #9 │ │ │ │ + tsteq r9, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2091dc <__cxa_atexit@plt+0x1fd23c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2091e4 <__cxa_atexit@plt+0x1fd244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r0 │ │ │ │ - ldrdeq r9, [r9, -r8] │ │ │ │ + @ instruction: 0x01192ff0 │ │ │ │ + strheq r9, [r9, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209260 <__cxa_atexit@plt+0x1fd2c0> │ │ │ │ ldr r2, [pc, #92] @ 209268 <__cxa_atexit@plt+0x1fd2c8> │ │ │ │ @@ -521392,38 +521392,38 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - qaddeq r9, r4, r9 │ │ │ │ + tsteq r9, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 209298 <__cxa_atexit@plt+0x1fd2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ + tsteq r9, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2092c4 <__cxa_atexit@plt+0x1fd324> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 2092c8 <__cxa_atexit@plt+0x1fd328> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r4, lsr #6 │ │ │ │ - smlatteq r9, r8, pc, r8 @ │ │ │ │ + tsteq r9, r4, lsl #6 │ │ │ │ + smlabteq r9, r8, pc, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209344 <__cxa_atexit@plt+0x1fd3a4> │ │ │ │ ldr r7, [pc, #136] @ 209374 <__cxa_atexit@plt+0x1fd3d4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -521458,19 +521458,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 209378 <__cxa_atexit@plt+0x1fd3d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r9, r4, lsr pc │ │ │ │ + tsteq r9, r4, lsl pc │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - @ instruction: 0x011932f0 │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ + @ instruction: 0x011932d0 │ │ │ │ + tsteq r9, r0, lsr #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2093c8 <__cxa_atexit@plt+0x1fd428> │ │ │ │ @@ -521482,15 +521482,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r9, r8, asr r3 │ │ │ │ + tsteq r9, r8, lsr r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -521508,17 +521508,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 209444 <__cxa_atexit@plt+0x1fd4a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff0bb4 │ │ │ │ - tsteq r9, r8, lsl r3 │ │ │ │ - tsteq r9, r8, lsl #6 │ │ │ │ - smlabbeq r9, ip, lr, r8 │ │ │ │ + strdeq r8, [r9, -r8] │ │ │ │ + smlatteq r9, r8, r2, r8 │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2094d8 <__cxa_atexit@plt+0x1fd538> │ │ │ │ @@ -521559,19 +521559,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 20950c <__cxa_atexit@plt+0x1fd56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatbeq r9, r0, sp, r8 │ │ │ │ + smlabbeq r9, r0, sp, r8 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - tsteq r9, ip, asr r1 │ │ │ │ - @ instruction: 0x01098dbc │ │ │ │ + tsteq r9, ip, lsr r1 │ │ │ │ + @ instruction: 0x01098d9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 209578 <__cxa_atexit@plt+0x1fd5d8> │ │ │ │ @@ -521591,15 +521591,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r9, r8, asr #26 │ │ │ │ + tsteq r9, r8, lsr #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521616,17 +521616,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2095f4 <__cxa_atexit@plt+0x1fd654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strdeq r8, [r9, -r4] │ │ │ │ - tsteq r9, ip, lsl #26 │ │ │ │ + ldrdeq r8, [r9, -r4] │ │ │ │ smlatteq r9, ip, ip, r8 │ │ │ │ + smlabteq r9, ip, ip, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521643,16 +521643,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 209660 <__cxa_atexit@plt+0x1fd6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlabbeq r9, r8, ip, r8 │ │ │ │ - smlatbeq r9, r0, ip, r8 │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ + smlabbeq r9, r0, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2096cc <__cxa_atexit@plt+0x1fd72c> │ │ │ │ ldr r2, [pc, #84] @ 2096d4 <__cxa_atexit@plt+0x1fd734> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -521674,15 +521674,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r8, lsl fp │ │ │ │ + @ instruction: 0x01192af8 │ │ │ │ rscseq r7, r4, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209708 <__cxa_atexit@plt+0x1fd768> │ │ │ │ @@ -521691,15 +521691,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20971c <__cxa_atexit@plt+0x1fd77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #21 │ │ │ │ + tsteq r9, r8, lsr #21 │ │ │ │ ldrsbteq r7, [r4], #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20977c <__cxa_atexit@plt+0x1fd7dc> │ │ │ │ @@ -521724,15 +521724,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r7, r4, ip, ror #13 │ │ │ │ - tsteq r9, r8, ror sl │ │ │ │ + tsteq r9, r8, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20984c <__cxa_atexit@plt+0x1fd8ac> │ │ │ │ ldr r7, [pc, #176] @ 209874 <__cxa_atexit@plt+0x1fd8d4> │ │ │ │ @@ -521778,17 +521778,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatbeq r9, r8, sl, r8 │ │ │ │ + smlabbeq r9, r8, sl, r8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r8, lsl #28 │ │ │ │ + tsteq r9, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2098e8 <__cxa_atexit@plt+0x1fd948> │ │ │ │ @@ -521810,16 +521810,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, ip, asr #26 │ │ │ │ - tsteq r9, ip, ror #28 │ │ │ │ + tsteq r9, ip, lsr #26 │ │ │ │ + tsteq r9, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209948 <__cxa_atexit@plt+0x1fd9a8> │ │ │ │ ldr r2, [pc, #52] @ 209950 <__cxa_atexit@plt+0x1fd9b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -521833,31 +521833,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011928b4 │ │ │ │ - tsteq r9, r8, ror #25 │ │ │ │ - tsteq r9, r0, lsl #28 │ │ │ │ + @ instruction: 0x01192894 │ │ │ │ + tsteq r9, r8, asr #25 │ │ │ │ + smlatteq r9, r0, sp, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209988 <__cxa_atexit@plt+0x1fd9e8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a878 <__cxa_atexit@plt+0x20e8d8> │ │ │ │ - @ instruction: 0x01098990 │ │ │ │ + tsteq r9, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 209a48 <__cxa_atexit@plt+0x1fdaa8> │ │ │ │ @@ -521902,22 +521902,22 @@ │ │ │ │ b 209a58 <__cxa_atexit@plt+0x1fdab8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r9, r8, lsr r9 │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ - @ instruction: 0x011927f8 │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ - tsteq r9, r8, asr #24 │ │ │ │ - @ instruction: 0x01192bfc │ │ │ │ - tsteq r9, r4, lsl r9 │ │ │ │ - @ instruction: 0x0109889c │ │ │ │ + tsteq r9, r8, lsl r9 │ │ │ │ + tsteq r9, r8, lsl #18 │ │ │ │ + @ instruction: 0x011927d8 │ │ │ │ + tsteq r9, r0, ror #17 │ │ │ │ + tsteq r9, r8, lsr #24 │ │ │ │ + @ instruction: 0x01192bdc │ │ │ │ + @ instruction: 0x011928f4 │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -521930,16 +521930,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 209ad8 <__cxa_atexit@plt+0x1fdb38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq r9, r8, ror r8 │ │ │ │ - tsteq r9, r4, ror r8 │ │ │ │ + tsteq r9, r8, asr r8 │ │ │ │ + tsteq r9, r4, asr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 209b4c <__cxa_atexit@plt+0x1fdbac> │ │ │ │ @@ -521970,18 +521970,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabteq r9, r8, lr, r7 │ │ │ │ + smlatbeq r9, r8, lr, r7 │ │ │ │ @ instruction: 0xffff49cc │ │ │ │ - smlatteq r9, r8, lr, r7 │ │ │ │ - smlabteq r9, r0, r7, r8 │ │ │ │ + smlabteq r9, r8, lr, r7 │ │ │ │ + smlatbeq r9, r0, r7, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 209c4c <__cxa_atexit@plt+0x1fdcac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 209bec <__cxa_atexit@plt+0x1fdc4c> │ │ │ │ @@ -522024,20 +522024,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, ip, lsl #14 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ + smlatteq r9, ip, r6, r8 │ │ │ │ + strdeq r7, [r9, -r0] │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffff03f0 │ │ │ │ - tsteq r9, r4, asr fp │ │ │ │ - smlatteq r9, r0, r6, r8 │ │ │ │ + tsteq r9, r4, lsr fp │ │ │ │ + smlabteq r9, r0, r6, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209cbc <__cxa_atexit@plt+0x1fdd1c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -522073,20 +522073,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 209d14 <__cxa_atexit@plt+0x1fdd74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #12 │ │ │ │ - tsteq r9, r8, asr #20 │ │ │ │ + tsteq r9, r4, lsr #12 │ │ │ │ + tsteq r9, r8, lsr #20 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffff0320 │ │ │ │ - smlabbeq r9, r4, sl, r7 │ │ │ │ - tsteq r9, r8, lsr #12 │ │ │ │ + tsteq r9, r4, ror #20 │ │ │ │ + tsteq r9, r8, lsl #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -522102,17 +522102,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 209d8c <__cxa_atexit@plt+0x1fddec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - smlatbeq r9, r4, r5, r8 │ │ │ │ - strdeq r8, [r9, -r0] │ │ │ │ + smlabbeq r9, r4, r5, r8 │ │ │ │ ldrdeq r8, [r9, -r0] │ │ │ │ + @ instruction: 0x010985b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -522128,16 +522128,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 209df4 <__cxa_atexit@plt+0x1fde54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - tsteq r9, ip, lsr r5 │ │ │ │ - smlabbeq r9, r8, r5, r8 │ │ │ │ + tsteq r9, ip, lsl r5 │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209e60 <__cxa_atexit@plt+0x1fdec0> │ │ │ │ ldr r2, [pc, #84] @ 209e68 <__cxa_atexit@plt+0x1fdec8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -522159,15 +522159,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, lsl #7 │ │ │ │ + tsteq r9, r4, ror #6 │ │ │ │ rscseq r7, r4, ip, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209e9c <__cxa_atexit@plt+0x1fdefc> │ │ │ │ @@ -522176,15 +522176,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 209eb0 <__cxa_atexit@plt+0x1fdf10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ rscseq r7, r4, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209f10 <__cxa_atexit@plt+0x1fdf70> │ │ │ │ @@ -522209,15 +522209,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r4, r4, lsr pc │ │ │ │ - tsteq r9, r4, ror #5 │ │ │ │ + tsteq r9, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 209fe0 <__cxa_atexit@plt+0x1fe040> │ │ │ │ ldr r7, [pc, #176] @ 20a008 <__cxa_atexit@plt+0x1fe068> │ │ │ │ @@ -522263,17 +522263,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01098390 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r4, ror r6 │ │ │ │ + tsteq r9, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20a07c <__cxa_atexit@plt+0x1fe0dc> │ │ │ │ @@ -522295,15 +522295,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x011925b8 │ │ │ │ + @ instruction: 0x01192598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a0f8 <__cxa_atexit@plt+0x1fe158> │ │ │ │ ldr r2, [pc, #84] @ 20a100 <__cxa_atexit@plt+0x1fe160> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -522325,15 +522325,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, ror #1 │ │ │ │ + tsteq r9, ip, asr #1 │ │ │ │ ldrshteq r6, [r4], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20a134 <__cxa_atexit@plt+0x1fe194> │ │ │ │ @@ -522342,15 +522342,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20a148 <__cxa_atexit@plt+0x1fe1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119209c │ │ │ │ + tsteq r9, ip, ror r0 │ │ │ │ rscseq r6, r4, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a1a8 <__cxa_atexit@plt+0x1fe208> │ │ │ │ @@ -522375,15 +522375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r4, r4, lsl #25 │ │ │ │ - tsteq r9, ip, asr #32 │ │ │ │ + tsteq r9, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a278 <__cxa_atexit@plt+0x1fe2d8> │ │ │ │ ldr r7, [pc, #176] @ 20a2a0 <__cxa_atexit@plt+0x1fe300> │ │ │ │ @@ -522429,17 +522429,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq r8, [r9, -ip] │ │ │ │ + ldrdeq r8, [r9, -ip] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x011923dc │ │ │ │ + @ instruction: 0x011923bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20a314 <__cxa_atexit@plt+0x1fe374> │ │ │ │ @@ -522461,32 +522461,32 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ - smlatteq r9, ip, r9, r7 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + smlabteq r9, ip, r9, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a35c <__cxa_atexit@plt+0x1fe3bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 20a364 <__cxa_atexit@plt+0x1fe3c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #29 │ │ │ │ - tsteq r9, r0, lsl r0 │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ + strdeq r7, [r9, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a3bc <__cxa_atexit@plt+0x1fe41c> │ │ │ │ ldr r3, [pc, #56] @ 20a3c4 <__cxa_atexit@plt+0x1fe424> │ │ │ │ @@ -522503,24 +522503,24 @@ │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01097fb0 │ │ │ │ + @ instruction: 0x01097f90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20a3ec <__cxa_atexit@plt+0x1fe44c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r9, ip, pc, r7 @ │ │ │ │ + tsteq r9, ip, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -522538,17 +522538,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 20a45c <__cxa_atexit@plt+0x1fe4bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ + tsteq r9, r8, lsl #29 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, ip, lsl pc │ │ │ │ + strdeq r7, [r9, -ip] │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20a4b0 <__cxa_atexit@plt+0x1fe510> │ │ │ │ @@ -522567,17 +522567,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 20a4d0 <__cxa_atexit@plt+0x1fe530> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r8, lsr lr │ │ │ │ + tsteq r9, r8, lsl lr │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlatbeq r9, r8, lr, r7 │ │ │ │ + smlabbeq r9, r8, lr, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ add r5, r5, #8 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -522603,18 +522603,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 20a55c <__cxa_atexit@plt+0x1fe5bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r4, asr lr │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r9, r4, lsr lr │ │ │ │ + strdeq r7, [r9, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a5d4 <__cxa_atexit@plt+0x1fe634> │ │ │ │ ldr r3, [pc, #108] @ 20a5f8 <__cxa_atexit@plt+0x1fe658> │ │ │ │ @@ -522643,32 +522643,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatbeq r9, r0, r1, r7 │ │ │ │ + smlabbeq r9, r0, r1, r7 │ │ │ │ @ instruction: 0xfffefce4 │ │ │ │ @ instruction: 0xfffefaf0 │ │ │ │ - tsteq r9, r4, ror sp │ │ │ │ + tsteq r9, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 20a63c <__cxa_atexit@plt+0x1fe69c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 20a634 <__cxa_atexit@plt+0x1fe694> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 20a658 <__cxa_atexit@plt+0x1fe6b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, ip, lsr sp │ │ │ │ + tsteq r9, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 20a658 <__cxa_atexit@plt+0x1fe6b8> │ │ │ │ ldr r2, [r5] │ │ │ │ mov fp, r8 │ │ │ │ @@ -522711,19 +522711,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 20a70c <__cxa_atexit@plt+0x1fe76c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r9, r4, asr r5 │ │ │ │ + tsteq r9, r4, lsr r5 │ │ │ │ @ instruction: 0xffff5db0 │ │ │ │ - tsteq r9, r0, asr r5 │ │ │ │ - tsteq r9, r4, asr #10 │ │ │ │ - tsteq r9, r0, ror #24 │ │ │ │ + tsteq r9, r0, lsr r5 │ │ │ │ + tsteq r9, r4, lsr #10 │ │ │ │ + tsteq r9, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 20a784 <__cxa_atexit@plt+0x1fe7e4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -522743,18 +522743,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 20a794 <__cxa_atexit@plt+0x1fe7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff5d18 │ │ │ │ - @ instruction: 0x010974b8 │ │ │ │ - smlatbeq r9, ip, r4, r7 │ │ │ │ - ldrdeq r7, [r9, -r4] │ │ │ │ - smlatteq r9, r4, fp, r7 │ │ │ │ + @ instruction: 0x01097498 │ │ │ │ + smlabbeq r9, ip, r4, r7 │ │ │ │ + @ instruction: 0x010974b4 │ │ │ │ + smlabteq r9, r4, fp, r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20a810 <__cxa_atexit@plt+0x1fe870> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -522795,37 +522795,37 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - @ instruction: 0x01097b98 │ │ │ │ - tsteq r9, ip, lsl fp │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ + strdeq r7, [r9, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 20a898 <__cxa_atexit@plt+0x1fe8f8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 20a890 <__cxa_atexit@plt+0x1fe8f0> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 20a658 <__cxa_atexit@plt+0x1fe6b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatteq r9, r0, sl, r7 │ │ │ │ + smlabteq r9, r0, sl, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 20a658 <__cxa_atexit@plt+0x1fe6b8> │ │ │ │ - smlabteq r9, r8, sl, r7 │ │ │ │ + smlatbeq r9, r8, sl, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 20a658 <__cxa_atexit@plt+0x1fe6b8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -522846,16 +522846,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 20a92c <__cxa_atexit@plt+0x1fe98c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - smlabbeq r9, r0, sl, r7 │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ + tsteq r9, r0, ror #20 │ │ │ │ + tsteq r9, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20a998 <__cxa_atexit@plt+0x1fe9f8> │ │ │ │ ldr r2, [pc, #84] @ 20a9a0 <__cxa_atexit@plt+0x1fea00> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -522877,15 +522877,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ rscseq r6, r4, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20a9d4 <__cxa_atexit@plt+0x1fea34> │ │ │ │ @@ -522894,15 +522894,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20a9e8 <__cxa_atexit@plt+0x1fea48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011917fc │ │ │ │ + @ instruction: 0x011917dc │ │ │ │ rscseq r6, r4, r4, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20aa48 <__cxa_atexit@plt+0x1feaa8> │ │ │ │ @@ -522927,15 +522927,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r6, r4, fp, asr #7 │ │ │ │ - tsteq r9, ip, lsr #15 │ │ │ │ + tsteq r9, ip, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ab18 <__cxa_atexit@plt+0x1feb78> │ │ │ │ ldr r7, [pc, #176] @ 20ab40 <__cxa_atexit@plt+0x1feba0> │ │ │ │ @@ -522981,17 +522981,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabbeq r9, r0, r8, r7 │ │ │ │ + tsteq r9, r0, ror #16 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, ip, lsr fp │ │ │ │ + tsteq r9, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20abb4 <__cxa_atexit@plt+0x1fec14> │ │ │ │ @@ -523013,16 +523013,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, lsl #21 │ │ │ │ - smlatbeq r9, r0, fp, r6 │ │ │ │ + tsteq r9, r0, ror #20 │ │ │ │ + smlabbeq r9, r0, fp, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ac14 <__cxa_atexit@plt+0x1fec74> │ │ │ │ ldr r2, [pc, #52] @ 20ac1c <__cxa_atexit@plt+0x1fec7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -523036,31 +523036,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r8, ror #11 │ │ │ │ - tsteq r9, ip, lsl sl │ │ │ │ - tsteq r9, r4, lsr fp │ │ │ │ + tsteq r9, r8, asr #11 │ │ │ │ + @ instruction: 0x011919fc │ │ │ │ + tsteq r9, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20ac54 <__cxa_atexit@plt+0x1fecb4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a878 <__cxa_atexit@plt+0x20e8d8> │ │ │ │ - tsteq r9, r0, asr #14 │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20ad18 <__cxa_atexit@plt+0x1fed78> │ │ │ │ @@ -523106,22 +523106,22 @@ │ │ │ │ b 20ad28 <__cxa_atexit@plt+0x1fed88> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r9, r4, ror r6 │ │ │ │ - tsteq r9, r4, lsr r5 │ │ │ │ - tsteq r9, ip, lsr r6 │ │ │ │ - tsteq r9, r4, lsl #10 │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ - tsteq r9, ip, lsr #18 │ │ │ │ - tsteq r9, r4, asr #12 │ │ │ │ - tsteq r9, r8, asr #12 │ │ │ │ + tsteq r9, r4, asr r6 │ │ │ │ + tsteq r9, r4, lsl r5 │ │ │ │ + tsteq r9, ip, lsl r6 │ │ │ │ + tsteq r9, r4, ror #9 │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ + tsteq r9, ip, lsl #18 │ │ │ │ + tsteq r9, r4, lsr #12 │ │ │ │ + tsteq r9, r8, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -523134,16 +523134,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 20ada8 <__cxa_atexit@plt+0x1fee08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ - @ instruction: 0x010969bc │ │ │ │ + tsteq r9, r0, lsl #12 │ │ │ │ + @ instruction: 0x0109699c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20adf8 <__cxa_atexit@plt+0x1fee58> │ │ │ │ ldr r2, [pc, #52] @ 20ae00 <__cxa_atexit@plt+0x1fee60> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -523157,31 +523157,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsl #8 │ │ │ │ - tsteq r9, r8, lsr r8 │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ + tsteq r9, r4, ror #7 │ │ │ │ + tsteq r9, r8, lsl r8 │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20ae38 <__cxa_atexit@plt+0x1fee98> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a878 <__cxa_atexit@plt+0x20e8d8> │ │ │ │ - smlabbeq r9, ip, r5, r7 │ │ │ │ + tsteq r9, ip, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20aefc <__cxa_atexit@plt+0x1fef5c> │ │ │ │ @@ -523227,22 +523227,22 @@ │ │ │ │ b 20af0c <__cxa_atexit@plt+0x1fef6c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r9, ip, lsr r5 │ │ │ │ - tsteq r9, r0, asr r3 │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ - @ instruction: 0x01191794 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ - tsteq r9, r0, ror #8 │ │ │ │ - @ instruction: 0x01097494 │ │ │ │ + tsteq r9, ip, lsl r5 │ │ │ │ + tsteq r9, r0, lsr r3 │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + tsteq r9, r4, ror r7 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ + tsteq r9, r4, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -523255,16 +523255,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 20af8c <__cxa_atexit@plt+0x1fefec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r9, ip, ror #8 │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ + tsteq r9, ip, asr #8 │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20afe4 <__cxa_atexit@plt+0x1ff044> │ │ │ │ ldr r3, [pc, #56] @ 20afec <__cxa_atexit@plt+0x1ff04c> │ │ │ │ @@ -523281,24 +523281,24 @@ │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r7, [r9, -r8] │ │ │ │ + ldrdeq r7, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20b014 <__cxa_atexit@plt+0x1ff074> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r7, [r9, -r4] │ │ │ │ + @ instruction: 0x010973b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -523316,17 +523316,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 20b084 <__cxa_atexit@plt+0x1ff0e4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, r0, lsl #5 │ │ │ │ + tsteq r9, r0, ror #4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r4, ror #6 │ │ │ │ + tsteq r9, r4, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20b0d8 <__cxa_atexit@plt+0x1ff138> │ │ │ │ @@ -523345,17 +523345,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 20b0f8 <__cxa_atexit@plt+0x1ff158> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ + @ instruction: 0x011911f0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strdeq r7, [r9, -r0] │ │ │ │ + ldrdeq r7, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ add r5, r5, #8 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -523405,21 +523405,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - strdeq r7, [r9, -r0] │ │ │ │ - smlabteq r9, r4, r1, r7 │ │ │ │ + ldrdeq r7, [r9, -r0] │ │ │ │ + smlatbeq r9, r4, r1, r7 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq r9, ip, lsr r2 │ │ │ │ + tsteq r9, ip, lsl r2 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ - tsteq r9, r4, lsl r2 │ │ │ │ - smlatteq r9, ip, r1, r7 │ │ │ │ + strdeq r7, [r9, -r4] │ │ │ │ + smlabteq r9, ip, r1, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523435,17 +523435,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20b260 <__cxa_atexit@plt+0x1ff2c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ - @ instruction: 0x010971b8 │ │ │ │ + tsteq r9, r0, asr r1 │ │ │ │ @ instruction: 0x01097198 │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523461,16 +523461,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 20b2c8 <__cxa_atexit@plt+0x1ff328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq r9, r8, lsl #2 │ │ │ │ - tsteq r9, r0, asr r1 │ │ │ │ + smlatteq r9, r8, r0, r7 │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b334 <__cxa_atexit@plt+0x1ff394> │ │ │ │ ldr r2, [pc, #84] @ 20b33c <__cxa_atexit@plt+0x1ff39c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -523492,15 +523492,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01190eb0 │ │ │ │ + @ instruction: 0x01190e90 │ │ │ │ ldrhteq r5, [r4], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20b370 <__cxa_atexit@plt+0x1ff3d0> │ │ │ │ @@ -523509,15 +523509,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20b384 <__cxa_atexit@plt+0x1ff3e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ + tsteq r9, r0, asr #28 │ │ │ │ rscseq r5, r4, r8, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b3e4 <__cxa_atexit@plt+0x1ff444> │ │ │ │ @@ -523542,15 +523542,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r4, r2, lsl #20 │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ + @ instruction: 0x01190df0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b4b4 <__cxa_atexit@plt+0x1ff514> │ │ │ │ ldr r7, [pc, #176] @ 20b4dc <__cxa_atexit@plt+0x1ff53c> │ │ │ │ @@ -523596,17 +523596,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r8, asr pc │ │ │ │ + tsteq r9, r8, lsr pc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r0, lsr #3 │ │ │ │ + tsteq r9, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20b550 <__cxa_atexit@plt+0x1ff5b0> │ │ │ │ @@ -523628,15 +523628,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r4, ror #1 │ │ │ │ + tsteq r9, r4, asr #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523649,15 +523649,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr lr │ │ │ │ + tsteq r9, r4, lsr lr │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b5f8 <__cxa_atexit@plt+0x1ff658> │ │ │ │ ldr lr, [pc, #44] @ 20b600 <__cxa_atexit@plt+0x1ff660> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -523698,22 +523698,22 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01190c98 │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b6ec <__cxa_atexit@plt+0x1ff74c> │ │ │ │ ldr r3, [pc, #60] @ 20b6f4 <__cxa_atexit@plt+0x1ff754> │ │ │ │ @@ -523731,24 +523731,24 @@ │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, lsl sp │ │ │ │ + strdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20b71c <__cxa_atexit@plt+0x1ff77c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r5, [r9, -r4] │ │ │ │ + @ instruction: 0x01095fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -523769,15 +523769,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r0, ror #30 │ │ │ │ + tsteq r9, r0, asr #30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 20b7e4 <__cxa_atexit@plt+0x1ff844> │ │ │ │ @@ -523821,17 +523821,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20b868 <__cxa_atexit@plt+0x1ff8c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - smlatteq r9, r0, fp, r6 │ │ │ │ - ldrdeq r6, [r9, -r4] │ │ │ │ + smlabteq r9, r0, fp, r6 │ │ │ │ @ instruction: 0x01096bb4 │ │ │ │ + @ instruction: 0x01096b94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523848,16 +523848,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 20b8d4 <__cxa_atexit@plt+0x1ff934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq r9, r4, ror fp │ │ │ │ - tsteq r9, r8, ror #22 │ │ │ │ + tsteq r9, r4, asr fp │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b940 <__cxa_atexit@plt+0x1ff9a0> │ │ │ │ ldr r2, [pc, #84] @ 20b948 <__cxa_atexit@plt+0x1ff9a8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -523879,15 +523879,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, lsr #17 │ │ │ │ + tsteq r9, r4, lsl #17 │ │ │ │ rscseq r5, r4, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20b97c <__cxa_atexit@plt+0x1ff9dc> │ │ │ │ @@ -523896,15 +523896,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20b990 <__cxa_atexit@plt+0x1ff9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr r8 │ │ │ │ + tsteq r9, r4, lsr r8 │ │ │ │ rscseq r5, r4, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20b9f0 <__cxa_atexit@plt+0x1ffa50> │ │ │ │ @@ -523929,15 +523929,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r4, sp, ror #7 │ │ │ │ - tsteq r9, r4, lsl #16 │ │ │ │ + tsteq r9, r4, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bac0 <__cxa_atexit@plt+0x1ffb20> │ │ │ │ ldr r7, [pc, #176] @ 20bae8 <__cxa_atexit@plt+0x1ffb48> │ │ │ │ @@ -523983,17 +523983,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01190b94 │ │ │ │ + tsteq r9, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20bb5c <__cxa_atexit@plt+0x1ffbbc> │ │ │ │ @@ -524015,15 +524015,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x01190ad8 │ │ │ │ + @ instruction: 0x01190ab8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bbd8 <__cxa_atexit@plt+0x1ffc38> │ │ │ │ ldr r2, [pc, #84] @ 20bbe0 <__cxa_atexit@plt+0x1ffc40> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -524045,15 +524045,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, ip, lsl #12 │ │ │ │ + tsteq r9, ip, ror #11 │ │ │ │ rscseq r5, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20bc14 <__cxa_atexit@plt+0x1ffc74> │ │ │ │ @@ -524062,15 +524062,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20bc28 <__cxa_atexit@plt+0x1ffc88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011905bc │ │ │ │ + @ instruction: 0x0119059c │ │ │ │ rscseq r5, r4, r4, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bc88 <__cxa_atexit@plt+0x1ffce8> │ │ │ │ @@ -524095,15 +524095,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r5, r4, lr, lsr r1 │ │ │ │ - tsteq r9, ip, ror #10 │ │ │ │ + tsteq r9, ip, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bd58 <__cxa_atexit@plt+0x1ffdb8> │ │ │ │ ldr r7, [pc, #176] @ 20bd80 <__cxa_atexit@plt+0x1ffde0> │ │ │ │ @@ -524149,17 +524149,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatteq r9, r4, r6, r6 │ │ │ │ + smlabteq r9, r4, r6, r6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x011908fc │ │ │ │ + @ instruction: 0x011908dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20bdf4 <__cxa_atexit@plt+0x1ffe54> │ │ │ │ @@ -524181,15 +524181,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, asr #16 │ │ │ │ + tsteq r9, r0, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20be70 <__cxa_atexit@plt+0x1ffed0> │ │ │ │ ldr r2, [pc, #84] @ 20be78 <__cxa_atexit@plt+0x1ffed8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -524211,15 +524211,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, r4, asr r3 │ │ │ │ rscseq r5, r4, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20beac <__cxa_atexit@plt+0x1fff0c> │ │ │ │ @@ -524228,15 +524228,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20bec0 <__cxa_atexit@plt+0x1fff20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #6 │ │ │ │ + tsteq r9, r4, lsl #6 │ │ │ │ rscseq r5, r4, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bf20 <__cxa_atexit@plt+0x1fff80> │ │ │ │ @@ -524261,15 +524261,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ smlalseq r4, r4, r2, lr @ │ │ │ │ - @ instruction: 0x011902d4 │ │ │ │ + @ instruction: 0x011902b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bff0 <__cxa_atexit@plt+0x200050> │ │ │ │ ldr r7, [pc, #176] @ 20c018 <__cxa_atexit@plt+0x200078> │ │ │ │ @@ -524315,17 +524315,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, r4, ror #12 │ │ │ │ + tsteq r9, r4, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20c08c <__cxa_atexit@plt+0x2000ec> │ │ │ │ @@ -524347,15 +524347,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r8, lsr #11 │ │ │ │ + tsteq r9, r8, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c108 <__cxa_atexit@plt+0x200168> │ │ │ │ ldr r2, [pc, #84] @ 20c110 <__cxa_atexit@plt+0x200170> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -524377,15 +524377,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsbeq r0, [r9, -ip] │ │ │ │ + ldrheq r0, [r9, -ip] │ │ │ │ rscseq r4, r4, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20c144 <__cxa_atexit@plt+0x2001a4> │ │ │ │ @@ -524394,15 +524394,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20c158 <__cxa_atexit@plt+0x2001b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #1 │ │ │ │ + tsteq r9, ip, rrx │ │ │ │ smlalseq r4, r4, r4, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c1b8 <__cxa_atexit@plt+0x200218> │ │ │ │ @@ -524427,15 +524427,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r4, r4, r9, ror #23 │ │ │ │ - tsteq r9, ip, lsr r0 │ │ │ │ + tsteq r9, ip, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c288 <__cxa_atexit@plt+0x2002e8> │ │ │ │ ldr r7, [pc, #176] @ 20c2b0 <__cxa_atexit@plt+0x200310> │ │ │ │ @@ -524481,17 +524481,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x010961bc │ │ │ │ + @ instruction: 0x0109619c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, ip, asr #7 │ │ │ │ + tsteq r9, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20c324 <__cxa_atexit@plt+0x200384> │ │ │ │ @@ -524513,16 +524513,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r9, r0, lsl r3 │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ + @ instruction: 0x011902f0 │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -524550,24 +524550,24 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, ror #28 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0118feb0 │ │ │ │ - tstpeq r8, ip, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r0, asr #6 │ │ │ │ + tstpeq r8, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118fe90 │ │ │ │ + tstpeq r8, ip, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, lsr #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ - tsteq r9, r4, lsr r1 │ │ │ │ + tsteq r9, r4, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c450 <__cxa_atexit@plt+0x2004b0> │ │ │ │ @@ -524593,27 +524593,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ + @ instruction: 0x011901f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b d5547c <__cxa_atexit@plt+0xd494dc> │ │ │ │ - qaddeq r6, r8, r9 │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c508 <__cxa_atexit@plt+0x200568> │ │ │ │ @@ -524639,21 +524639,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ + tsteq r9, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20c59c <__cxa_atexit@plt+0x2005fc> │ │ │ │ @@ -524672,41 +524672,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatteq r9, ip, lr, r5 │ │ │ │ + smlabteq r9, ip, lr, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20c5d0 <__cxa_atexit@plt+0x200630> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - @ instruction: 0x01095ebc │ │ │ │ + @ instruction: 0x01095e9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - smlabbeq r9, r0, lr, r5 │ │ │ │ + tsteq r9, r0, ror #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20c670 <__cxa_atexit@plt+0x2006d0> │ │ │ │ @@ -524725,41 +524725,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ + strdeq r5, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20c6a4 <__cxa_atexit@plt+0x200704> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlatteq r9, r8, sp, r5 │ │ │ │ + smlabteq r9, r8, sp, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - smlatteq r9, r4, sp, r5 │ │ │ │ + smlabteq r9, r4, sp, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c724 <__cxa_atexit@plt+0x200784> │ │ │ │ ldr r3, [pc, #28] @ 20c72c <__cxa_atexit@plt+0x20078c> │ │ │ │ @@ -524768,29 +524768,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ b 23735c <__cxa_atexit@plt+0x22b3bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01095d94 │ │ │ │ + tsteq r9, r4, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20c760 <__cxa_atexit@plt+0x2007c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20c764 <__cxa_atexit@plt+0x2007c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r8, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, ip, asr #26 │ │ │ │ + tstpeq r8, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20c7d8 <__cxa_atexit@plt+0x200838> │ │ │ │ @@ -524817,15 +524817,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r9, r8, ip, r5 │ │ │ │ + smlabbeq r9, r8, ip, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20c838 <__cxa_atexit@plt+0x200898> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -524836,29 +524836,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, asr ip │ │ │ │ + tsteq r9, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20c860 <__cxa_atexit@plt+0x2008c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #24 │ │ │ │ + tsteq r9, r0, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20c8d0 <__cxa_atexit@plt+0x200930> │ │ │ │ @@ -524877,41 +524877,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01095bb8 │ │ │ │ + @ instruction: 0x01095b98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20c904 <__cxa_atexit@plt+0x200964> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabbeq r9, r8, fp, r5 │ │ │ │ + tsteq r9, r8, ror #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - smlabbeq r9, r4, fp, r5 │ │ │ │ + tsteq r9, r4, ror #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c988 <__cxa_atexit@plt+0x2009e8> │ │ │ │ ldr r2, [pc, #32] @ 20c990 <__cxa_atexit@plt+0x2009f0> │ │ │ │ @@ -524921,15 +524921,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, asr #22 │ │ │ │ + tsteq r9, r0, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 20ca1c <__cxa_atexit@plt+0x200a7c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -524962,29 +524962,29 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabbeq r9, ip, sl, r5 │ │ │ │ + tsteq r9, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20ca68 <__cxa_atexit@plt+0x200ac8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20ca6c <__cxa_atexit@plt+0x200acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r8, r0, asr #15 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r4, asr #20 │ │ │ │ + tstpeq r8, r0, lsr #15 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20cae0 <__cxa_atexit@plt+0x200b40> │ │ │ │ @@ -525011,15 +525011,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r9, r0, r9, r5 │ │ │ │ + smlabbeq r9, r0, r9, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20cb40 <__cxa_atexit@plt+0x200ba0> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525030,43 +525030,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, asr r9 │ │ │ │ + tsteq r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20cb68 <__cxa_atexit@plt+0x200bc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #18 │ │ │ │ + tsteq r9, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20cbb0 <__cxa_atexit@plt+0x200c10> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20cbb4 <__cxa_atexit@plt+0x200c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r8, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ - strdeq r5, [r9, -ip] │ │ │ │ + tstpeq r8, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r5, [r9, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20cc28 <__cxa_atexit@plt+0x200c88> │ │ │ │ @@ -525093,15 +525093,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ + tsteq r9, r8, lsr r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20cc88 <__cxa_atexit@plt+0x200ce8> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525112,29 +525112,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, lsl #16 │ │ │ │ + smlatteq r9, ip, r7, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20ccb0 <__cxa_atexit@plt+0x200d10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r8 │ │ │ │ + strdeq r5, [r9, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -525152,21 +525152,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - ldrdeq r5, [r9, -r8] │ │ │ │ + @ instruction: 0x010956b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -525185,17 +525185,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20cdb8 <__cxa_atexit@plt+0x200e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ - @ instruction: 0x01095690 │ │ │ │ - smlabbeq r9, r4, r6, r5 │ │ │ │ - smlatbeq r9, ip, r6, r5 │ │ │ │ + tsteq r9, r0, ror r6 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ + smlabbeq r9, ip, r6, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -525213,16 +525213,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tstpeq r8, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, r4, r6, r5 │ │ │ │ + tstpeq r8, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r9, r4, r6, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 20cec0 <__cxa_atexit@plt+0x200f20> │ │ │ │ @@ -525263,15 +525263,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r9, r0, r5, r5 │ │ │ │ + smlabbeq r9, r0, r5, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 20cf34 <__cxa_atexit@plt+0x200f94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -525283,24 +525283,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r0, asr r5 │ │ │ │ + tsteq r9, r0, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20cf5c <__cxa_atexit@plt+0x200fbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, ip, lsl r5 │ │ │ │ + strdeq r5, [r9, -ip] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20cfb0 <__cxa_atexit@plt+0x201010> │ │ │ │ @@ -525321,15 +525321,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r9, r4, lsl r3 │ │ │ │ + strdeq r5, [r9, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #88] @ 20d044 <__cxa_atexit@plt+0x2010a4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -525351,22 +525351,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffc43c │ │ │ │ - @ instruction: 0x0109529c │ │ │ │ - @ instruction: 0x010952b4 │ │ │ │ + tsteq r9, ip, ror r2 │ │ │ │ + @ instruction: 0x01095294 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r5 │ │ │ │ + strdeq r5, [r9, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -525394,24 +525394,24 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ + tstpeq r8, ip, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ + strdeq r4, [r9, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ - tsteq r9, r4, lsl #8 │ │ │ │ + smlatteq r9, r4, r3, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20d180 <__cxa_atexit@plt+0x2011e0> │ │ │ │ @@ -525437,27 +525437,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r8, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b d5547c <__cxa_atexit@plt+0xd494dc> │ │ │ │ - tsteq r9, r8, lsr #6 │ │ │ │ + tsteq r9, r8, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20d238 <__cxa_atexit@plt+0x201298> │ │ │ │ @@ -525483,21 +525483,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r8, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, lsr #4 │ │ │ │ + tsteq r9, r4, lsl #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20d2cc <__cxa_atexit@plt+0x20132c> │ │ │ │ @@ -525516,41 +525516,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010951bc │ │ │ │ + @ instruction: 0x0109519c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d300 <__cxa_atexit@plt+0x201360> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabbeq r9, ip, r1, r5 │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - tsteq r9, r0, asr r1 │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20d3a0 <__cxa_atexit@plt+0x201400> │ │ │ │ @@ -525569,41 +525569,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatteq r9, r8, r0, r5 │ │ │ │ + smlabteq r9, r8, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d3d4 <__cxa_atexit@plt+0x201434> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - strheq r5, [r9, -r8] │ │ │ │ + swpeq r5, r8, [r9] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - strheq r5, [r9, -r4] │ │ │ │ + swpeq r5, r4, [r9] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20d454 <__cxa_atexit@plt+0x2014b4> │ │ │ │ ldr r3, [pc, #28] @ 20d45c <__cxa_atexit@plt+0x2014bc> │ │ │ │ @@ -525612,29 +525612,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ b 23735c <__cxa_atexit@plt+0x22b3bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20d490 <__cxa_atexit@plt+0x2014f0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20d494 <__cxa_atexit@plt+0x2014f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0118ed98 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + tsteq r8, r8, ror sp │ │ │ │ + strdeq r4, [r9, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d508 <__cxa_atexit@plt+0x201568> │ │ │ │ @@ -525661,15 +525661,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ + tsteq r9, r8, asr pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20d568 <__cxa_atexit@plt+0x2015c8> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525680,29 +525680,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, lsr #30 │ │ │ │ + tsteq r9, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d590 <__cxa_atexit@plt+0x2015f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r9, -r0] │ │ │ │ + ldrdeq r4, [r9, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20d600 <__cxa_atexit@plt+0x201660> │ │ │ │ @@ -525721,41 +525721,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabbeq r9, r8, lr, r4 │ │ │ │ + tsteq r9, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d634 <__cxa_atexit@plt+0x201694> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r8, asr lr │ │ │ │ + tsteq r9, r8, lsr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r9, r4, asr lr │ │ │ │ + tsteq r9, r4, lsr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20d6b8 <__cxa_atexit@plt+0x201718> │ │ │ │ ldr r2, [pc, #32] @ 20d6c0 <__cxa_atexit@plt+0x201720> │ │ │ │ @@ -525765,15 +525765,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ + strdeq r4, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 20d74c <__cxa_atexit@plt+0x2017ac> │ │ │ │ mov r2, r5 │ │ │ │ @@ -525806,29 +525806,29 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, ip, asr sp │ │ │ │ + tsteq r9, ip, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20d798 <__cxa_atexit@plt+0x2017f8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20d79c <__cxa_atexit@plt+0x2017fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0118ea90 │ │ │ │ - tsteq r9, r4, lsl sp │ │ │ │ + tsteq r8, r0, ror sl │ │ │ │ + strdeq r4, [r9, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d810 <__cxa_atexit@plt+0x201870> │ │ │ │ @@ -525855,15 +525855,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r0, ror ip │ │ │ │ + tsteq r9, r0, asr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20d870 <__cxa_atexit@plt+0x2018d0> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525874,43 +525874,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsr #24 │ │ │ │ + tsteq r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d898 <__cxa_atexit@plt+0x2018f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl ip │ │ │ │ + strdeq r4, [r9, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20d8e0 <__cxa_atexit@plt+0x201940> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20d8e4 <__cxa_atexit@plt+0x201944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, r8, asr #18 │ │ │ │ - smlabteq r9, ip, fp, r4 │ │ │ │ + tsteq r8, r8, lsr #18 │ │ │ │ + smlatbeq r9, ip, fp, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d958 <__cxa_atexit@plt+0x2019b8> │ │ │ │ @@ -525937,15 +525937,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, lsr #22 │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20d9b8 <__cxa_atexit@plt+0x201a18> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525956,29 +525956,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r4, [r9, -ip] │ │ │ │ + @ instruction: 0x01094abc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20d9e0 <__cxa_atexit@plt+0x201a40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r8, sl, r4 │ │ │ │ + smlabteq r9, r8, sl, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -525996,21 +525996,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ + strdeq r4, [r9, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - smlatbeq r9, r8, r9, r4 │ │ │ │ + smlabbeq r9, r8, r9, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -526029,17 +526029,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20dae8 <__cxa_atexit@plt+0x201b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdbec │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ - tsteq r9, r4, asr r9 │ │ │ │ - tsteq r9, ip, ror r9 │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r4, lsr r9 │ │ │ │ + tsteq r9, ip, asr r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -526057,16 +526057,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r8, r8, lsr #22 │ │ │ │ - @ instruction: 0x010949b4 │ │ │ │ + tsteq r8, r8, lsl #22 │ │ │ │ + @ instruction: 0x01094994 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 20dbf0 <__cxa_atexit@plt+0x201c50> │ │ │ │ @@ -526107,15 +526107,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r0, ror r8 │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 20dc64 <__cxa_atexit@plt+0x201cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -526127,24 +526127,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20dc8c <__cxa_atexit@plt+0x201cec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r9, ip, r7, r4 │ │ │ │ + smlabteq r9, ip, r7, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20dce0 <__cxa_atexit@plt+0x201d40> │ │ │ │ @@ -526165,15 +526165,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlatteq r9, r4, r5, r4 │ │ │ │ + smlabteq r9, r4, r5, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #88] @ 20dd74 <__cxa_atexit@plt+0x201dd4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -526195,22 +526195,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffb70c │ │ │ │ - tsteq r9, ip, ror #10 │ │ │ │ - smlabbeq r9, r4, r5, r4 │ │ │ │ + tsteq r9, ip, asr #10 │ │ │ │ + tsteq r9, r4, ror #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #16 │ │ │ │ + smlatteq r9, ip, r7, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ddf0 <__cxa_atexit@plt+0x201e50> │ │ │ │ ldr r3, [pc, #60] @ 20ddf8 <__cxa_atexit@plt+0x201e58> │ │ │ │ @@ -526228,45 +526228,45 @@ │ │ │ │ b 2acf24 <__cxa_atexit@plt+0x2a0f84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r9, r8, r7, r4 │ │ │ │ + smlabbeq r9, r8, r7, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20de20 <__cxa_atexit@plt+0x201e80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2acf24 <__cxa_atexit@plt+0x2a0f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20de44 <__cxa_atexit@plt+0x201ea4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, asr #14 │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 20de74 <__cxa_atexit@plt+0x201ed4> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, lsl r7 │ │ │ │ + strdeq r4, [r9, -r0] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20decc <__cxa_atexit@plt+0x201f2c> │ │ │ │ @@ -526284,31 +526284,31 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabbeq r9, ip, r6, r4 │ │ │ │ + tsteq r9, ip, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20df14 <__cxa_atexit@plt+0x201f74> │ │ │ │ ldr r3, [pc, #32] @ 20df18 <__cxa_atexit@plt+0x201f78> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 20df1c <__cxa_atexit@plt+0x201f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, ip, asr #10 │ │ │ │ - tsteq r9, r4, asr #10 │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ + tsteq r9, ip, lsr #10 │ │ │ │ + tsteq r9, r4, lsr #10 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 20df6c <__cxa_atexit@plt+0x201fcc> │ │ │ │ ldr r2, [pc, #56] @ 20df70 <__cxa_atexit@plt+0x201fd0> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -526320,32 +526320,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 20df78 <__cxa_atexit@plt+0x201fd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ef857c <__cxa_atexit@plt+0xeec5dc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r0, lsr #14 │ │ │ │ - tsteq r8, r8, asr #5 │ │ │ │ - @ instruction: 0x0118e6fc │ │ │ │ - smlabteq r9, r8, r5, r4 │ │ │ │ + tsteq r8, r0, lsl #14 │ │ │ │ + tsteq r8, r8, lsr #5 │ │ │ │ + @ instruction: 0x0118e6dc │ │ │ │ + smlatbeq r9, r8, r5, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20dfac <__cxa_atexit@plt+0x20200c> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20dfb0 <__cxa_atexit@plt+0x202010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #5 │ │ │ │ - smlabbeq r9, r0, r5, r4 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e014 <__cxa_atexit@plt+0x202074> │ │ │ │ @@ -526366,15 +526366,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ - tsteq r9, r0, asr r5 │ │ │ │ + tsteq r9, r0, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -526402,24 +526402,24 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror r1 │ │ │ │ - tsteq r8, r0, asr #3 │ │ │ │ - @ instruction: 0x0118e1bc │ │ │ │ - tsteq r9, r0, asr r6 │ │ │ │ + tsteq r8, ip, asr r1 │ │ │ │ + tsteq r8, r0, lsr #3 │ │ │ │ + @ instruction: 0x0118e19c │ │ │ │ + tsteq r9, r0, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ - tsteq r9, r4, asr #8 │ │ │ │ + tsteq r9, r4, lsr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e140 <__cxa_atexit@plt+0x2021a0> │ │ │ │ @@ -526445,27 +526445,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, r4, asr r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b d5547c <__cxa_atexit@plt+0xd494dc> │ │ │ │ - tsteq r9, r8, ror #6 │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e1f8 <__cxa_atexit@plt+0x202258> │ │ │ │ @@ -526491,21 +526491,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r9, r4, ror #4 │ │ │ │ + tsteq r9, r4, asr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20e28c <__cxa_atexit@plt+0x2022ec> │ │ │ │ @@ -526524,41 +526524,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r4, [r9, -ip] │ │ │ │ + ldrdeq r4, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e2c0 <__cxa_atexit@plt+0x202320> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabteq r9, ip, r1, r4 │ │ │ │ + smlatbeq r9, ip, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - @ instruction: 0x01094190 │ │ │ │ + tsteq r9, r0, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20e360 <__cxa_atexit@plt+0x2023c0> │ │ │ │ @@ -526577,41 +526577,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e394 <__cxa_atexit@plt+0x2023f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - strdeq r4, [r9, -r8] │ │ │ │ + ldrdeq r4, [r9, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - strdeq r4, [r9, -r4] │ │ │ │ + ldrdeq r4, [r9, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e414 <__cxa_atexit@plt+0x202474> │ │ │ │ ldr r3, [pc, #28] @ 20e41c <__cxa_atexit@plt+0x20247c> │ │ │ │ @@ -526620,29 +526620,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ b 23735c <__cxa_atexit@plt+0x22b3bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatbeq r9, r4, r0, r4 │ │ │ │ + smlabbeq r9, r4, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20e450 <__cxa_atexit@plt+0x2024b0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20e454 <__cxa_atexit@plt+0x2024b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0118ddd8 │ │ │ │ - qaddeq r4, ip, r9 │ │ │ │ + @ instruction: 0x0118ddb8 │ │ │ │ + tsteq r9, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e4c8 <__cxa_atexit@plt+0x202528> │ │ │ │ @@ -526669,15 +526669,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01093fb8 │ │ │ │ + @ instruction: 0x01093f98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20e528 <__cxa_atexit@plt+0x202588> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -526688,29 +526688,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, ror #30 │ │ │ │ + tsteq r9, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e550 <__cxa_atexit@plt+0x2025b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr pc │ │ │ │ + tsteq r9, r0, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20e5c0 <__cxa_atexit@plt+0x202620> │ │ │ │ @@ -526729,41 +526729,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabteq r9, r8, lr, r3 │ │ │ │ + smlatbeq r9, r8, lr, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e5f4 <__cxa_atexit@plt+0x202654> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - @ instruction: 0x01093e98 │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - @ instruction: 0x01093e94 │ │ │ │ + tsteq r9, r4, ror lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e678 <__cxa_atexit@plt+0x2026d8> │ │ │ │ ldr r2, [pc, #32] @ 20e680 <__cxa_atexit@plt+0x2026e0> │ │ │ │ @@ -526773,15 +526773,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, asr lr │ │ │ │ + tsteq r9, r0, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 20e70c <__cxa_atexit@plt+0x20276c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -526814,29 +526814,29 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01093d9c │ │ │ │ + tsteq r9, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20e758 <__cxa_atexit@plt+0x2027b8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20e75c <__cxa_atexit@plt+0x2027bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0118dad0 │ │ │ │ - tsteq r9, r4, asr sp │ │ │ │ + @ instruction: 0x0118dab0 │ │ │ │ + tsteq r9, r4, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e7d0 <__cxa_atexit@plt+0x202830> │ │ │ │ @@ -526863,15 +526863,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01093cb0 │ │ │ │ + @ instruction: 0x01093c90 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20e830 <__cxa_atexit@plt+0x202890> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -526882,43 +526882,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, ror #24 │ │ │ │ + tsteq r9, r4, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e858 <__cxa_atexit@plt+0x2028b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr ip │ │ │ │ + tsteq r9, r4, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20e8a0 <__cxa_atexit@plt+0x202900> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20e8a4 <__cxa_atexit@plt+0x202904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ - tsteq r9, ip, lsl #24 │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ + smlatteq r9, ip, fp, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e918 <__cxa_atexit@plt+0x202978> │ │ │ │ @@ -526945,15 +526945,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, ror #22 │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 20e978 <__cxa_atexit@plt+0x2029d8> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -526964,29 +526964,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, lsl fp │ │ │ │ + strdeq r3, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20e9a0 <__cxa_atexit@plt+0x202a00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #22 │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -527004,21 +527004,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - smlatteq r9, r8, r9, r3 │ │ │ │ + smlabteq r9, r8, r9, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -527037,17 +527037,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20eaa8 <__cxa_atexit@plt+0x202b08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcc2c │ │ │ │ - smlatbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01093994 │ │ │ │ - @ instruction: 0x010939bc │ │ │ │ + smlabbeq r9, r0, r9, r3 │ │ │ │ + tsteq r9, r4, ror r9 │ │ │ │ + @ instruction: 0x0109399c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -527065,16 +527065,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r8, r8, ror #22 │ │ │ │ - strdeq r3, [r9, -r4] │ │ │ │ + tsteq r8, r8, asr #22 │ │ │ │ + ldrdeq r3, [r9, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 20ebb0 <__cxa_atexit@plt+0x202c10> │ │ │ │ @@ -527115,15 +527115,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010938b0 │ │ │ │ + @ instruction: 0x01093890 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 20ec24 <__cxa_atexit@plt+0x202c84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -527135,24 +527135,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r0, ror #16 │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20ec4c <__cxa_atexit@plt+0x202cac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, ip, lsr #16 │ │ │ │ + tsteq r9, ip, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20eca0 <__cxa_atexit@plt+0x202d00> │ │ │ │ @@ -527173,15 +527173,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r9, r4, lsr #12 │ │ │ │ + tsteq r9, r4, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #88] @ 20ed34 <__cxa_atexit@plt+0x202d94> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -527203,22 +527203,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffa74c │ │ │ │ - smlatbeq r9, ip, r5, r3 │ │ │ │ - smlabteq r9, r4, r5, r3 │ │ │ │ + smlabbeq r9, ip, r5, r3 │ │ │ │ + smlatbeq r9, r4, r5, r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ed94 <__cxa_atexit@plt+0x202df4> │ │ │ │ ldr r3, [pc, #32] @ 20ed9c <__cxa_atexit@plt+0x202dfc> │ │ │ │ @@ -527228,15 +527228,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r8, lsl #16 │ │ │ │ + smlatteq r9, r8, r7, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 20ee4c <__cxa_atexit@plt+0x202eac> │ │ │ │ @@ -527281,45 +527281,45 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, r4, lsr r7 │ │ │ │ + tsteq r9, r4, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20ee94 <__cxa_atexit@plt+0x202ef4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2acf24 <__cxa_atexit@plt+0x2a0f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r0, lsl #14 │ │ │ │ + smlatteq r9, r0, r6, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20eeb8 <__cxa_atexit@plt+0x202f18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r9, ip, r6, r3 │ │ │ │ + smlatbeq r9, ip, r6, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 20eee8 <__cxa_atexit@plt+0x202f48> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0109369c │ │ │ │ + tsteq r9, ip, ror r6 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ef40 <__cxa_atexit@plt+0x202fa0> │ │ │ │ @@ -527337,31 +527337,31 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff110 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ + strdeq r3, [r9, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20ef88 <__cxa_atexit@plt+0x202fe8> │ │ │ │ ldr r3, [pc, #32] @ 20ef8c <__cxa_atexit@plt+0x202fec> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 20ef90 <__cxa_atexit@plt+0x202ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r3, [r9, -r8] │ │ │ │ - ldrdeq r3, [r9, -r0] │ │ │ │ - smlabteq r9, r4, r5, r3 │ │ │ │ + @ instruction: 0x010934b8 │ │ │ │ + @ instruction: 0x010934b0 │ │ │ │ + smlatbeq r9, r4, r5, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 20efe0 <__cxa_atexit@plt+0x203040> │ │ │ │ ldr r2, [pc, #56] @ 20efe4 <__cxa_atexit@plt+0x203044> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -527373,32 +527373,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 20efec <__cxa_atexit@plt+0x20304c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ef857c <__cxa_atexit@plt+0xeec5dc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, ip, lsr #13 │ │ │ │ - tsteq r8, r4, asr r2 │ │ │ │ - tsteq r8, r8, lsl #13 │ │ │ │ - tsteq r9, r4, asr r5 │ │ │ │ + tsteq r8, ip, lsl #13 │ │ │ │ + tsteq r8, r4, lsr r2 │ │ │ │ + tsteq r8, r8, ror #12 │ │ │ │ + tsteq r9, r4, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20f020 <__cxa_atexit@plt+0x203080> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20f024 <__cxa_atexit@plt+0x203084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, r4, lsl r2 │ │ │ │ - tsteq r9, ip, lsl #10 │ │ │ │ + @ instruction: 0x0118d1f4 │ │ │ │ + smlatteq r9, ip, r4, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f088 <__cxa_atexit@plt+0x2030e8> │ │ │ │ @@ -527419,45 +527419,45 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ - tsteq r9, ip, lsl #10 │ │ │ │ + smlatteq r9, ip, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20f0bc <__cxa_atexit@plt+0x20311c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2acf24 <__cxa_atexit@plt+0x2a0f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r3, [r9, -r8] │ │ │ │ + @ instruction: 0x010934b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20f0e0 <__cxa_atexit@plt+0x203140> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r9, r4, r4, r3 │ │ │ │ + smlabbeq r9, r4, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 20f110 <__cxa_atexit@plt+0x203170> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r4, ror r4 │ │ │ │ + tsteq r9, r4, asr r4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f168 <__cxa_atexit@plt+0x2031c8> │ │ │ │ @@ -527475,31 +527475,31 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffd1f8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r3, [r9, -r0] │ │ │ │ + ldrdeq r3, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20f1b0 <__cxa_atexit@plt+0x203210> │ │ │ │ ldr r3, [pc, #32] @ 20f1b4 <__cxa_atexit@plt+0x203214> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 20f1b8 <__cxa_atexit@plt+0x203218> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010932b0 │ │ │ │ - smlatbeq r9, r8, r2, r3 │ │ │ │ - @ instruction: 0x0109339c │ │ │ │ + @ instruction: 0x01093290 │ │ │ │ + smlabbeq r9, r8, r2, r3 │ │ │ │ + tsteq r9, ip, ror r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 20f208 <__cxa_atexit@plt+0x203268> │ │ │ │ ldr r2, [pc, #56] @ 20f20c <__cxa_atexit@plt+0x20326c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -527511,32 +527511,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 20f214 <__cxa_atexit@plt+0x203274> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ef857c <__cxa_atexit@plt+0xeec5dc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ - tsteq r8, ip, lsr #32 │ │ │ │ - tsteq r8, r0, ror #8 │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ + tsteq r8, ip │ │ │ │ + tsteq r8, r0, asr #8 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20f248 <__cxa_atexit@plt+0x2032a8> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 20f24c <__cxa_atexit@plt+0x2032ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 2b8710 <__cxa_atexit@plt+0x2ac770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, ip, ror #31 │ │ │ │ - smlatteq r9, r4, r2, r3 │ │ │ │ + tsteq r8, ip, asr #31 │ │ │ │ + smlabteq r9, r4, r2, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f2b0 <__cxa_atexit@plt+0x203310> │ │ │ │ @@ -527557,34 +527557,34 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffdbb4 │ │ │ │ @ instruction: 0xffffd170 │ │ │ │ - @ instruction: 0x01093198 │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 20f2e8 <__cxa_atexit@plt+0x203348> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq r9, ip, ror #2 │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ + tsteq r9, ip, asr #2 │ │ │ │ + tsteq r9, r0, asr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 20f310 <__cxa_atexit@plt+0x203370> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b efc4c0 <__cxa_atexit@plt+0xef0520> │ │ │ │ - tsteq r9, r0, asr #2 │ │ │ │ + tsteq r9, r0, lsr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -527611,17 +527611,17 @@ │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - strdeq r3, [r9, -r4] │ │ │ │ - tsteq r9, r8, lsr r2 │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ + ldrdeq r3, [r9, -r4] │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ + strdeq r3, [r9, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -527648,16 +527648,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ - smlatbeq r9, r4, r1, r3 │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ + smlabbeq r9, r4, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f4a0 <__cxa_atexit@plt+0x203500> │ │ │ │ ldr r2, [pc, #84] @ 20f4a8 <__cxa_atexit@plt+0x203508> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -527679,15 +527679,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ rscseq r1, r4, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20f4dc <__cxa_atexit@plt+0x20353c> │ │ │ │ @@ -527696,15 +527696,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 20f4f0 <__cxa_atexit@plt+0x203550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118ccf4 │ │ │ │ + @ instruction: 0x0118ccd4 │ │ │ │ ldrshteq r1, [r4], #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f550 <__cxa_atexit@plt+0x2035b0> │ │ │ │ @@ -527729,15 +527729,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r1, r4, r0, lsr r8 │ │ │ │ - tsteq r8, r4, lsr #25 │ │ │ │ + tsteq r8, r4, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f620 <__cxa_atexit@plt+0x203680> │ │ │ │ ldr r7, [pc, #176] @ 20f648 <__cxa_atexit@plt+0x2036a8> │ │ │ │ @@ -527783,17 +527783,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatbeq r9, ip, pc, r2 @ │ │ │ │ + smlabbeq r9, ip, pc, r2 @ │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r8, r4, lsr r0 │ │ │ │ + tsteq r8, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f6bc <__cxa_atexit@plt+0x20371c> │ │ │ │ @@ -527815,16 +527815,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ - tsteq r9, r8, ror #6 │ │ │ │ + tsteq r8, r8, asr pc │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20f730 <__cxa_atexit@plt+0x203790> │ │ │ │ ldr r3, [pc, #76] @ 20f740 <__cxa_atexit@plt+0x2037a0> │ │ │ │ @@ -527846,51 +527846,51 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 20f748 <__cxa_atexit@plt+0x2037a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatbeq r9, r0, lr, r2 │ │ │ │ - strdeq r2, [r9, -r0] │ │ │ │ + smlabbeq r9, r0, lr, r2 │ │ │ │ + ldrdeq r2, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20f770 <__cxa_atexit@plt+0x2037d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r9, r8, r2, r2 │ │ │ │ + smlatbeq r9, r8, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 20f79c <__cxa_atexit@plt+0x2037fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 20f7a0 <__cxa_atexit@plt+0x203800> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, ip, asr #28 │ │ │ │ + tsteq r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20f7cc <__cxa_atexit@plt+0x20382c> │ │ │ │ ldr r7, [pc, #24] @ 20f7d8 <__cxa_atexit@plt+0x203838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r8, r0, lsl #21 │ │ │ │ + tsteq r8, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f85c <__cxa_atexit@plt+0x2038bc> │ │ │ │ ldr r2, [pc, #128] @ 20f878 <__cxa_atexit@plt+0x2038d8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -527923,16 +527923,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, r0, lsl #20 │ │ │ │ - tsteq r8, r4, asr #27 │ │ │ │ + tsteq r8, r0, ror #19 │ │ │ │ + tsteq r8, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f8d4 <__cxa_atexit@plt+0x203934> │ │ │ │ @@ -527948,17 +527948,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, ror r9 │ │ │ │ - tsteq r8, ip, lsr sp │ │ │ │ - tsteq r9, r8, lsl #26 │ │ │ │ + tsteq r8, r8, asr r9 │ │ │ │ + tsteq r8, ip, lsl sp │ │ │ │ + smlatteq r9, r8, ip, r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20f94c <__cxa_atexit@plt+0x2039ac> │ │ │ │ @@ -527986,18 +527986,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, r0, lsr sp │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ @ instruction: 0xfffe98c0 │ │ │ │ - tsteq r9, r0, lsr sp │ │ │ │ - tsteq r9, r8, asr sp │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ + tsteq r9, r8, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 20f9f0 <__cxa_atexit@plt+0x203a50> │ │ │ │ ldr r3, [pc, #116] @ 20fa1c <__cxa_atexit@plt+0x203a7c> │ │ │ │ @@ -528028,24 +528028,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldrdeq r1, [r9, -r0] │ │ │ │ + @ instruction: 0x01091cb0 │ │ │ │ @ instruction: 0xfffe9e00 │ │ │ │ - ldrdeq r1, [r9, -r8] │ │ │ │ - ldrdeq r1, [r9, -ip] │ │ │ │ + @ instruction: 0x01091cb8 │ │ │ │ + @ instruction: 0x01091cbc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 249638 <__cxa_atexit@plt+0x23d698> │ │ │ │ - smlabteq r9, r0, fp, r2 │ │ │ │ + smlatbeq r9, r0, fp, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 20fac0 <__cxa_atexit@plt+0x203b20> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -528074,33 +528074,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #14 │ │ │ │ + tsteq r8, ip, asr #14 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - tsteq r9, r4, lsr r2 │ │ │ │ + tsteq r9, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fb14 <__cxa_atexit@plt+0x203b74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 20fb1c <__cxa_atexit@plt+0x203b7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118c6d4 │ │ │ │ - smlatteq r9, r0, sl, r2 │ │ │ │ + @ instruction: 0x0118c6b4 │ │ │ │ + smlabteq r9, r0, sl, r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -528117,17 +528117,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 20fb88 <__cxa_atexit@plt+0x203be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - tsteq r9, ip, ror sl │ │ │ │ - @ instruction: 0x01092a94 │ │ │ │ + tsteq r9, ip, asr sl │ │ │ │ tsteq r9, r4, ror sl │ │ │ │ + tsteq r9, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fbe8 <__cxa_atexit@plt+0x203c48> │ │ │ │ ldr r3, [pc, #64] @ 20fbf0 <__cxa_atexit@plt+0x203c50> │ │ │ │ @@ -528145,15 +528145,15 @@ │ │ │ │ b 20fc00 <__cxa_atexit@plt+0x203c60> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ + strdeq r2, [r9, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20fc78 <__cxa_atexit@plt+0x203cd8> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #136] @ 20fca0 <__cxa_atexit@plt+0x203d00> │ │ │ │ @@ -528190,19 +528190,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 20fca8 <__cxa_atexit@plt+0x203d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01091fb8 │ │ │ │ + @ instruction: 0x01091f98 │ │ │ │ @ instruction: 0xffff0810 │ │ │ │ - @ instruction: 0x01091fb0 │ │ │ │ - smlatbeq r9, r4, pc, r1 @ │ │ │ │ - tsteq r9, ip, asr #18 │ │ │ │ + @ instruction: 0x01091f90 │ │ │ │ + smlabbeq r9, r4, pc, r1 @ │ │ │ │ + tsteq r9, ip, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 20fd20 <__cxa_atexit@plt+0x203d80> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -528222,18 +528222,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 20fd30 <__cxa_atexit@plt+0x203d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff077c │ │ │ │ - tsteq r9, ip, lsl pc │ │ │ │ - tsteq r9, r0, lsl pc │ │ │ │ - tsteq r9, r8, lsr pc │ │ │ │ - ldrdeq r2, [r9, -r0] │ │ │ │ + strdeq r1, [r9, -ip] │ │ │ │ + strdeq r1, [r9, -r0] │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ + @ instruction: 0x010928b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20fdcc <__cxa_atexit@plt+0x203e2c> │ │ │ │ @@ -528285,15 +528285,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r8, ip, asr #8 │ │ │ │ + tsteq r8, ip, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fea8 <__cxa_atexit@plt+0x203f08> │ │ │ │ ldr r2, [pc, #128] @ 20fec4 <__cxa_atexit@plt+0x203f24> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -528326,16 +528326,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0118c3b4 │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ + @ instruction: 0x0118c394 │ │ │ │ + tsteq r8, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ff20 <__cxa_atexit@plt+0x203f80> │ │ │ │ @@ -528351,17 +528351,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, lsr #6 │ │ │ │ - @ instruction: 0x0118c6f0 │ │ │ │ - @ instruction: 0x010926bc │ │ │ │ + tsteq r8, ip, lsl #6 │ │ │ │ + @ instruction: 0x0118c6d0 │ │ │ │ + @ instruction: 0x0109269c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20ff98 <__cxa_atexit@plt+0x203ff8> │ │ │ │ @@ -528389,18 +528389,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatteq r9, r4, r6, r1 │ │ │ │ + smlabteq r9, r4, r6, r1 │ │ │ │ @ instruction: 0xfffe9274 │ │ │ │ - smlatteq r9, r4, r6, r1 │ │ │ │ - tsteq r9, ip, lsl #14 │ │ │ │ + smlabteq r9, r4, r6, r1 │ │ │ │ + smlatteq r9, ip, r6, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 21003c <__cxa_atexit@plt+0x20409c> │ │ │ │ ldr r3, [pc, #116] @ 210068 <__cxa_atexit@plt+0x2040c8> │ │ │ │ @@ -528431,18 +528431,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - smlabbeq r9, r4, r6, r1 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ @ instruction: 0xfffe97b4 │ │ │ │ - smlabbeq r9, ip, r6, r1 │ │ │ │ - smlabbeq r9, r8, r5, r2 │ │ │ │ + tsteq r9, ip, ror #12 │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2100cc <__cxa_atexit@plt+0x20412c> │ │ │ │ ldr r3, [pc, #56] @ 2100d4 <__cxa_atexit@plt+0x204134> │ │ │ │ @@ -528459,24 +528459,24 @@ │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r8, lsr #10 │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2100fc <__cxa_atexit@plt+0x20415c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24aec8 <__cxa_atexit@plt+0x23ef28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r9, r4, lsl #10 │ │ │ │ + smlatteq r9, r4, r4, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -528494,17 +528494,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 21016c <__cxa_atexit@plt+0x2041cc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0118c198 │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01092494 │ │ │ │ + tsteq r9, r4, ror r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2101c0 <__cxa_atexit@plt+0x204220> │ │ │ │ @@ -528523,17 +528523,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 2101e0 <__cxa_atexit@plt+0x204240> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r8, lsr #2 │ │ │ │ + tsteq r8, r8, lsl #2 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r9, r0, lsr #8 │ │ │ │ + tsteq r9, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -528575,18 +528575,18 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, r4, asr r3 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, r4, asr r4 │ │ │ │ + tsteq r9, r4, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2102d8 <__cxa_atexit@plt+0x204338> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 249638 <__cxa_atexit@plt+0x23d698> │ │ │ │ @@ -528603,16 +528603,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, lsl #31 │ │ │ │ - smlatteq r9, r4, r2, r2 │ │ │ │ + tsteq r8, ip, ror #30 │ │ │ │ + smlabteq r9, r4, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #88] @ 210390 <__cxa_atexit@plt+0x2043f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -528635,16 +528635,16 @@ │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffe9f2c │ │ │ │ @ instruction: 0xfffe9d48 │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ - tsteq r9, r4, ror #4 │ │ │ │ + smlatteq r9, r8, r3, r1 │ │ │ │ + tsteq r9, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -528694,39 +528694,39 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ - @ instruction: 0x0118bdf8 │ │ │ │ - tsteq r8, ip, ror #27 │ │ │ │ + @ instruction: 0x0118bdd8 │ │ │ │ + tsteq r8, ip, asr #27 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - tsteq r9, r0, asr r1 │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2104c4 <__cxa_atexit@plt+0x204524> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2104c8 <__cxa_atexit@plt+0x204528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 224c10 <__cxa_atexit@plt+0x218c70> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, lsl #27 │ │ │ │ + tsteq r8, r4, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2104e8 <__cxa_atexit@plt+0x204548> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #2 │ │ │ │ + smlatteq r9, r4, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210520 <__cxa_atexit@plt+0x204580> │ │ │ │ @@ -528735,32 +528735,32 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, ror sp │ │ │ │ - @ instruction: 0x01091298 │ │ │ │ + tsteq r8, ip, asr sp │ │ │ │ + tsteq r9, r8, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 210564 <__cxa_atexit@plt+0x2045c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 21056c <__cxa_atexit@plt+0x2045cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #25 │ │ │ │ - swpeq r2, r0, [r9] │ │ │ │ + tsteq r8, r8, ror #24 │ │ │ │ + tsteq r9, r0, ror r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2105d0 <__cxa_atexit@plt+0x204630> │ │ │ │ @@ -528785,28 +528785,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ - ldrdeq r1, [r9, -r0] │ │ │ │ + tsteq r8, r4, asr #32 │ │ │ │ + @ instruction: 0x010911b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 210624 <__cxa_atexit@plt+0x204684> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 21061c <__cxa_atexit@plt+0x20467c> │ │ │ │ b 210634 <__cxa_atexit@plt+0x204694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatbeq r9, r0, r1, r1 │ │ │ │ + smlabbeq r9, r0, r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 210654 <__cxa_atexit@plt+0x2046b4> │ │ │ │ ldr r7, [pc, #180] @ 2106fc <__cxa_atexit@plt+0x20475c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -528851,17 +528851,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x0118bbf8 │ │ │ │ + @ instruction: 0x0118bbd8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - smlabteq r9, r4, r0, r1 │ │ │ │ + smlatbeq r9, r4, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #136] @ 2107a0 <__cxa_atexit@plt+0x204800> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -528893,17 +528893,17 @@ │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0118bafc │ │ │ │ + @ instruction: 0x0118badc │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + strdeq r0, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2107d8 <__cxa_atexit@plt+0x204838> │ │ │ │ ldr r7, [pc, #80] @ 21081c <__cxa_atexit@plt+0x20487c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -528923,15 +528923,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r4, ror sl │ │ │ │ + tsteq r8, r4, asr sl │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -528948,17 +528948,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 210884 <__cxa_atexit@plt+0x2048e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - smlabbeq r9, r0, sp, r1 │ │ │ │ - @ instruction: 0x01091d98 │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ + tsteq r9, r8, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -528974,17 +528974,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2108ec <__cxa_atexit@plt+0x20494c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq r9, r8, lsl sp │ │ │ │ - tsteq r9, r0, lsr sp │ │ │ │ - smlatbeq r9, r4, r4, r1 │ │ │ │ + strdeq r1, [r9, -r8] │ │ │ │ + tsteq r9, r0, lsl sp │ │ │ │ + smlabbeq r9, r4, r4, r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 210928 <__cxa_atexit@plt+0x204988> │ │ │ │ ldr r2, [pc, #28] @ 210930 <__cxa_atexit@plt+0x204990> │ │ │ │ @@ -528993,15 +528993,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 233210 <__cxa_atexit@plt+0x227270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r5 │ │ │ │ @@ -529040,20 +529040,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff1cbc │ │ │ │ - tsteq r9, r8, lsl r3 │ │ │ │ - tsteq r9, ip, ror r3 │ │ │ │ - smlabteq r9, ip, r3, r1 │ │ │ │ + strdeq r1, [r9, -r8] │ │ │ │ + tsteq r9, ip, asr r3 │ │ │ │ + smlatbeq r9, ip, r3, r1 │ │ │ │ @ instruction: 0xffff18d0 │ │ │ │ - tsteq r9, r0, ror #6 │ │ │ │ - @ instruction: 0x01091390 │ │ │ │ + tsteq r9, r0, asr #6 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529069,17 +529069,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 210a68 <__cxa_atexit@plt+0x204ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x0118b9d0 │ │ │ │ - strdeq r1, [r9, -r0] │ │ │ │ - tsteq r9, r4, lsl r3 │ │ │ │ + @ instruction: 0x0118b9b0 │ │ │ │ + ldrdeq r1, [r9, -r0] │ │ │ │ + strdeq r1, [r9, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -529115,20 +529115,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff1b88 │ │ │ │ - smlatteq r9, ip, r1, r1 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ - smlatbeq r9, r0, r2, r1 │ │ │ │ + smlabteq r9, ip, r1, r1 │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ + smlabbeq r9, r0, r2, r1 │ │ │ │ @ instruction: 0xffff179c │ │ │ │ - tsteq r9, ip, lsr #4 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ + tsteq r9, ip, lsl #4 │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529144,16 +529144,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 210b94 <__cxa_atexit@plt+0x204bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r8, r4, lsr #17 │ │ │ │ - smlabteq r9, ip, sl, r1 │ │ │ │ + tsteq r8, r4, lsl #17 │ │ │ │ + smlatbeq r9, ip, sl, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 210bec <__cxa_atexit@plt+0x204c4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -529169,16 +529169,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 10d7320 <__cxa_atexit@plt+0x10cb380> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ - @ instruction: 0x0118ba90 │ │ │ │ + tsteq r8, r8, ror #11 │ │ │ │ + tsteq r8, r0, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 210c68 <__cxa_atexit@plt+0x204cc8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -529226,19 +529226,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 210c40 <__cxa_atexit@plt+0x204ca0> │ │ │ │ - @ instruction: 0x0118b5d0 │ │ │ │ - tsteq r8, ip, asr #11 │ │ │ │ + @ instruction: 0x0118b5b0 │ │ │ │ + tsteq r8, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq r1, [r9, -r4] │ │ │ │ + ldrdeq r1, [r9, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -529264,16 +529264,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 210d18 <__cxa_atexit@plt+0x204d78> │ │ │ │ - @ instruction: 0x0118b4f8 │ │ │ │ - @ instruction: 0x0118b4f4 │ │ │ │ + @ instruction: 0x0118b4d8 │ │ │ │ + @ instruction: 0x0118b4d4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 210dc4 <__cxa_atexit@plt+0x204e24> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -529285,16 +529285,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addeq r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, ip, lsl #9 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ + tsteq r8, ip, ror #8 │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 210e34 <__cxa_atexit@plt+0x204e94> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -529341,18 +529341,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 210e10 <__cxa_atexit@plt+0x204e70> │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, ip, lsr #16 │ │ │ │ + tsteq r9, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -529376,15 +529376,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 210ee0 <__cxa_atexit@plt+0x204f40> │ │ │ │ - tsteq r8, r4, asr r4 │ │ │ │ + tsteq r8, r4, lsr r4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -529394,15 +529394,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, ror #7 │ │ │ │ + tsteq r8, r4, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 210fe8 <__cxa_atexit@plt+0x205048> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -529450,19 +529450,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 210fc0 <__cxa_atexit@plt+0x205020> │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabbeq r9, ip, r6, r1 │ │ │ │ + tsteq r9, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -529488,16 +529488,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 211098 <__cxa_atexit@plt+0x2050f8> │ │ │ │ - tsteq r8, r8, ror r1 │ │ │ │ - tsteq r8, r4, ror r1 │ │ │ │ + tsteq r8, r8, asr r1 │ │ │ │ + tsteq r8, r4, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 211144 <__cxa_atexit@plt+0x2051a4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -529509,16 +529509,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addeq r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, ip, lsl #2 │ │ │ │ - tsteq r8, r4, lsl #2 │ │ │ │ + tsteq r8, ip, ror #1 │ │ │ │ + tsteq r8, r4, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2111b4 <__cxa_atexit@plt+0x205214> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -529565,18 +529565,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 211190 <__cxa_atexit@plt+0x2051f0> │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ + tsteq r8, r8, lsl #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabteq r9, r4, r4, r1 │ │ │ │ + smlatbeq r9, r4, r4, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -529600,15 +529600,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 211260 <__cxa_atexit@plt+0x2052c0> │ │ │ │ - ldrsbeq fp, [r8, -r4] │ │ │ │ + ldrheq fp, [r8, -r4] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -529618,15 +529618,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ + tsteq r8, r4, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 211384 <__cxa_atexit@plt+0x2053e4> │ │ │ │ ldr r3, [pc, #120] @ 211394 <__cxa_atexit@plt+0x2053f4> │ │ │ │ @@ -529659,15 +529659,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21139c <__cxa_atexit@plt+0x2053fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, r8, lsl #6 │ │ │ │ + smlatteq r9, r8, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 2113e8 <__cxa_atexit@plt+0x205448> │ │ │ │ @@ -529811,15 +529811,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 211590 <__cxa_atexit@plt+0x2055f0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r4, ror ip │ │ │ │ + tsteq r8, r4, asr ip │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #28] │ │ │ │ @@ -529895,15 +529895,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2116d8 <__cxa_atexit@plt+0x205738> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, ip, lsr #22 │ │ │ │ + tsteq r8, ip, lsl #22 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -529984,18 +529984,18 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 211830 <__cxa_atexit@plt+0x205890> │ │ │ │ - tsteq r8, r8, lsl #22 │ │ │ │ + tsteq r8, r8, ror #21 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r4, asr #19 │ │ │ │ + tsteq r8, r4, lsr #19 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #24] │ │ │ │ @@ -530017,15 +530017,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2118f0 <__cxa_atexit@plt+0x205950> │ │ │ │ - tsteq r8, r8, asr #20 │ │ │ │ + tsteq r8, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -530035,15 +530035,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #19 │ │ │ │ + tsteq r8, r0, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 211a08 <__cxa_atexit@plt+0x205a68> │ │ │ │ ldr r3, [pc, #120] @ 211a18 <__cxa_atexit@plt+0x205a78> │ │ │ │ @@ -530076,15 +530076,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 211a20 <__cxa_atexit@plt+0x205a80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlabbeq r9, r8, ip, r0 │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 211a6c <__cxa_atexit@plt+0x205acc> │ │ │ │ @@ -530228,15 +530228,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 211c14 <__cxa_atexit@plt+0x205c74> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0118a5f4 │ │ │ │ + @ instruction: 0x0118a5d4 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #28] │ │ │ │ @@ -530312,15 +530312,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 211d5c <__cxa_atexit@plt+0x205dbc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, ip, lsr #9 │ │ │ │ + tsteq r8, ip, lsl #9 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -530403,19 +530403,19 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 211eb4 <__cxa_atexit@plt+0x205f14> │ │ │ │ - tsteq r8, ip, asr r3 │ │ │ │ - tsteq r8, r8, asr r3 │ │ │ │ + tsteq r8, ip, lsr r3 │ │ │ │ + tsteq r8, r8, lsr r3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, ip, lsr r3 │ │ │ │ + tsteq r8, ip, lsl r3 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #24] │ │ │ │ @@ -530439,16 +530439,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 211f80 <__cxa_atexit@plt+0x205fe0> │ │ │ │ - @ instruction: 0x0118a290 │ │ │ │ - tsteq r8, ip, lsl #5 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ + tsteq r8, ip, ror #4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 212020 <__cxa_atexit@plt+0x206080> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -530460,16 +530460,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addeq r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ + tsteq r8, r0, lsl r2 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212094 <__cxa_atexit@plt+0x2060f4> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -530517,19 +530517,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 21206c <__cxa_atexit@plt+0x2060cc> │ │ │ │ - tsteq r8, r4, lsr #3 │ │ │ │ - tsteq r8, r0, lsr #3 │ │ │ │ + tsteq r8, r4, lsl #3 │ │ │ │ + tsteq r8, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ + strdeq r0, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -530555,16 +530555,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 212144 <__cxa_atexit@plt+0x2061a4> │ │ │ │ - tsteq r8, ip, asr #1 │ │ │ │ - tsteq r8, r8, asr #1 │ │ │ │ + tsteq r8, ip, lsr #1 │ │ │ │ + tsteq r8, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 2121f0 <__cxa_atexit@plt+0x206250> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -530576,16 +530576,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addeq r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, r0, rrx │ │ │ │ - tsteq r8, r8, asr r0 │ │ │ │ + tsteq r8, r0, asr #32 │ │ │ │ + tsteq r8, r8, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212260 <__cxa_atexit@plt+0x2062c0> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -530632,18 +530632,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 21223c <__cxa_atexit@plt+0x20629c> │ │ │ │ - ldrsheq sl, [r8, -ip] │ │ │ │ + ldrsbeq sl, [r8, -ip] │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -530667,15 +530667,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 21230c <__cxa_atexit@plt+0x20636c> │ │ │ │ - tsteq r8, r8, lsr #32 │ │ │ │ + tsteq r8, r8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -530685,15 +530685,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01189fb8 │ │ │ │ + @ instruction: 0x01189f98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2123f0 <__cxa_atexit@plt+0x206450> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -530761,15 +530761,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrsbteq pc, [r3], #7 @ │ │ │ │ ldrshteq pc, [r3], #14 @ │ │ │ │ rscseq pc, r3, sl, asr #1 │ │ │ │ ldrsbteq pc, [r3], #0 @ │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ + strdeq r0, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 212508 <__cxa_atexit@plt+0x206568> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -530840,15 +530840,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ smlalseq lr, r3, fp, pc @ │ │ │ │ rscseq lr, r3, r2, asr #31 │ │ │ │ rscseq lr, r3, lr, lsl #31 │ │ │ │ smlalseq lr, r3, r4, pc @ │ │ │ │ - ldrdeq r0, [r9, -r8] │ │ │ │ + strheq r0, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 212644 <__cxa_atexit@plt+0x2066a4> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -530881,16 +530881,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 2126b4 <__cxa_atexit@plt+0x206714> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r9, r4, lsr #32 │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ + tsteq r9, r4 │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 212750 <__cxa_atexit@plt+0x2067b0> │ │ │ │ ldr r7, [pc, #132] @ 212760 <__cxa_atexit@plt+0x2067c0> │ │ │ │ @@ -530925,20 +530925,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 212774 <__cxa_atexit@plt+0x2067d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq pc, [r8, -r8] │ │ │ │ - ldrdeq pc, [r8, -r0] │ │ │ │ - ldrdeq pc, [r8, -r8] │ │ │ │ - @ instruction: 0x0108ffbc │ │ │ │ - smlatteq r8, r4, pc, pc @ │ │ │ │ - smlatbeq r8, r8, pc, pc @ │ │ │ │ + @ instruction: 0x0108ffb8 │ │ │ │ + @ instruction: 0x0108ffb0 │ │ │ │ + @ instruction: 0x0108ffb8 │ │ │ │ + @ instruction: 0x0108ff9c │ │ │ │ + smlabteq r8, r4, pc, pc @ │ │ │ │ + smlabbeq r8, r8, pc, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2127cc <__cxa_atexit@plt+0x20682c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 2127e0 <__cxa_atexit@plt+0x206840> │ │ │ │ @@ -530956,18 +530956,18 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b 2127d4 <__cxa_atexit@plt+0x206834> │ │ │ │ ldr r7, [pc, #16] @ 2127e4 <__cxa_atexit@plt+0x206844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r8, -r8] │ │ │ │ + tstpeq r8, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsl pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212858 <__cxa_atexit@plt+0x2068b8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -531014,18 +531014,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 212834 <__cxa_atexit@plt+0x206894> │ │ │ │ - tsteq r8, r4, lsl #22 │ │ │ │ + tsteq r8, r4, ror #21 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strdeq pc, [r8, -r8] │ │ │ │ + ldrdeq pc, [r8, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -531049,15 +531049,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 212904 <__cxa_atexit@plt+0x206964> │ │ │ │ - tsteq r8, r0, lsr sl │ │ │ │ + tsteq r8, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -531067,15 +531067,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addlt r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr #19 │ │ │ │ + tsteq r8, r0, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2129dc <__cxa_atexit@plt+0x206a3c> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -531100,15 +531100,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 2129cc <__cxa_atexit@plt+0x206a2c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r8, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -531144,18 +531144,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 212a60 <__cxa_atexit@plt+0x206ac0> │ │ │ │ - tsteq r8, r8, asr #17 │ │ │ │ - @ instruction: 0x011898dc │ │ │ │ + tsteq r8, r8, lsr #17 │ │ │ │ + @ instruction: 0x011898bc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011898b4 │ │ │ │ + @ instruction: 0x01189894 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -531172,17 +531172,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 212b48 <__cxa_atexit@plt+0x206ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr r8 │ │ │ │ - tsteq r8, r8, asr #16 │ │ │ │ - tsteq r8, r0, lsr #16 │ │ │ │ + tsteq r8, r4, lsl r8 │ │ │ │ + tsteq r8, r8, lsr #16 │ │ │ │ + tsteq r8, r0, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212bb8 <__cxa_atexit@plt+0x206c18> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -531230,19 +531230,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 212b90 <__cxa_atexit@plt+0x206bf0> │ │ │ │ - tsteq r8, r0, lsl #13 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlatbeq r8, r0, fp, pc @ │ │ │ │ + smlabbeq r8, r0, fp, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -531268,16 +531268,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 212c68 <__cxa_atexit@plt+0x206cc8> │ │ │ │ - tsteq r8, r8, lsr #11 │ │ │ │ - tsteq r8, r4, lsr #11 │ │ │ │ + tsteq r8, r8, lsl #11 │ │ │ │ + tsteq r8, r4, lsl #11 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 212d14 <__cxa_atexit@plt+0x206d74> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -531289,16 +531289,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addlt r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, ip, lsr r5 │ │ │ │ - tsteq r8, r4, lsr r5 │ │ │ │ + tsteq r8, ip, lsl r5 │ │ │ │ + tsteq r8, r4, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212d80 <__cxa_atexit@plt+0x206de0> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -531344,15 +531344,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 212d60 <__cxa_atexit@plt+0x206dc0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq pc, [r8, -ip] │ │ │ │ + @ instruction: 0x0108f9bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -531445,19 +531445,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 212eec <__cxa_atexit@plt+0x206f4c> │ │ │ │ - tsteq r8, r4, lsr #6 │ │ │ │ - tsteq r8, r0, lsr #6 │ │ │ │ + tsteq r8, r4, lsl #6 │ │ │ │ + tsteq r8, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r8, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -531483,16 +531483,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 212fc4 <__cxa_atexit@plt+0x207024> │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ - tsteq r8, r8, asr #4 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ + tsteq r8, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 213070 <__cxa_atexit@plt+0x2070d0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -531504,16 +531504,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addlt r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ - @ instruction: 0x011891d8 │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ + @ instruction: 0x011891b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2130e0 <__cxa_atexit@plt+0x207140> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -531560,18 +531560,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2130bc <__cxa_atexit@plt+0x20711c> │ │ │ │ - tsteq r8, ip, ror r2 │ │ │ │ + tsteq r8, ip, asr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabbeq r8, r4, r6, pc @ │ │ │ │ + tstpeq r8, r4, ror #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -531595,15 +531595,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 21318c <__cxa_atexit@plt+0x2071ec> │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ + tsteq r8, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -531613,15 +531613,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addlt r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr r1 │ │ │ │ + tsteq r8, r8, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21328c <__cxa_atexit@plt+0x2072ec> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -531667,15 +531667,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 21326c <__cxa_atexit@plt+0x2072cc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq pc, [r8, -ip] │ │ │ │ + @ instruction: 0x0108f4bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -531761,16 +531761,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlabbeq r8, r4, r3, pc @ │ │ │ │ - tsteq r8, ip, asr #28 │ │ │ │ + tstpeq r8, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -531786,15 +531786,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2134dc <__cxa_atexit@plt+0x20753c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01188d98 │ │ │ │ + tsteq r8, r8, ror sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -531808,15 +531808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 213534 <__cxa_atexit@plt+0x207594> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r8, r0, asr #26 │ │ │ │ + tsteq r8, r0, lsr #26 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 213590 <__cxa_atexit@plt+0x2075f0> │ │ │ │ ldr r2, [pc, #68] @ 213598 <__cxa_atexit@plt+0x2075f8> │ │ │ │ @@ -531918,31 +531918,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r8, r4, asr #31 │ │ │ │ - tsteq r8, r0, asr #31 │ │ │ │ + tsteq r8, r4, lsr #31 │ │ │ │ + tsteq r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #32] @ 213724 <__cxa_atexit@plt+0x207784> │ │ │ │ add r3, r5, #8 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #16] @ 213728 <__cxa_atexit@plt+0x207788> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ - tsteq r8, ip, asr pc │ │ │ │ - tsteq r8, r4, asr pc │ │ │ │ + tsteq r8, ip, lsr pc │ │ │ │ + tsteq r8, r4, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 213778 <__cxa_atexit@plt+0x2077d8> │ │ │ │ @@ -532004,31 +532004,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r8, ip, ror #28 │ │ │ │ - tsteq r8, r8, ror #28 │ │ │ │ + tsteq r8, ip, asr #28 │ │ │ │ + tsteq r8, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #32] @ 21387c <__cxa_atexit@plt+0x2078dc> │ │ │ │ add r3, r5, #8 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #16] @ 213880 <__cxa_atexit@plt+0x2078e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ - tsteq r8, r4, lsl #28 │ │ │ │ - @ instruction: 0x01188dfc │ │ │ │ + tsteq r8, r4, ror #27 │ │ │ │ + @ instruction: 0x01188ddc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2138d8 <__cxa_atexit@plt+0x207938> │ │ │ │ @@ -532094,31 +532094,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r8, r4, lsl #26 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ + tsteq r8, r4, ror #25 │ │ │ │ + tsteq r8, r0, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #32] @ 2139e4 <__cxa_atexit@plt+0x207a44> │ │ │ │ add r3, r5, #8 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #16] @ 2139e8 <__cxa_atexit@plt+0x207a48> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ - @ instruction: 0x01188c9c │ │ │ │ - @ instruction: 0x01188c94 │ │ │ │ + tsteq r8, ip, ror ip │ │ │ │ + tsteq r8, r4, ror ip │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -532139,15 +532139,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ rscseq sp, r3, r5, lsl fp │ │ │ │ - tsteq r8, r8, asr sp │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 213b7c <__cxa_atexit@plt+0x207bdc> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -532199,18 +532199,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 213b58 <__cxa_atexit@plt+0x207bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr r7 │ │ │ │ - tsteq r8, r0, lsl #18 │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ - tsteq r8, r0, ror #24 │ │ │ │ + tsteq r8, ip, lsl r7 │ │ │ │ + tsteq r8, r0, ror #17 │ │ │ │ + @ instruction: 0x011886f0 │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ rscseq sp, r3, sp, lsr sl │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -532279,19 +532279,19 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - tsteq r8, ip, lsr #22 │ │ │ │ + tsteq r8, ip, lsl #22 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0x011887f4 │ │ │ │ - tsteq r8, r4, lsl r6 │ │ │ │ - tsteq r8, ip, asr #22 │ │ │ │ + @ instruction: 0x011887d4 │ │ │ │ + @ instruction: 0x011885f4 │ │ │ │ + tsteq r8, ip, lsr #22 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ rscseq sp, r3, r9, lsl r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -532327,15 +532327,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 213d4c <__cxa_atexit@plt+0x207dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r8, ip, ror #20 │ │ │ │ + tsteq r8, ip, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 213d98 <__cxa_atexit@plt+0x207df8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -532427,17 +532427,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - smlatteq r8, r0, r8, lr │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ - tsteq r8, r0, lsr r9 │ │ │ │ + smlabteq r8, r0, r8, lr │ │ │ │ + smlatteq r8, r8, r8, lr │ │ │ │ + tsteq r8, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ ldrshteq sp, [r3], #101 @ 0x65 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -532477,28 +532477,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 213fa4 <__cxa_atexit@plt+0x208004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ - tsteq r8, r4, lsr #16 │ │ │ │ + smlatteq r8, r8, r7, lr │ │ │ │ + tsteq r8, r4, lsl #16 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ rscseq sp, r3, sp, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 213fd8 <__cxa_atexit@plt+0x208038> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - smlatteq r8, r0, r7, lr │ │ │ │ + smlabteq r8, r0, r7, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21409c <__cxa_atexit@plt+0x2080fc> │ │ │ │ ldr r3, [pc, #256] @ 2140fc <__cxa_atexit@plt+0x20815c> │ │ │ │ @@ -532564,18 +532564,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r8, r4, lsr #3 │ │ │ │ - @ instruction: 0x0108e6b8 │ │ │ │ - smlatteq r8, r0, r6, lr │ │ │ │ - tsteq r8, r8, lsl r7 │ │ │ │ + tsteq r8, r4, lsl #3 │ │ │ │ + @ instruction: 0x0108e698 │ │ │ │ + smlabteq r8, r0, r6, lr │ │ │ │ + strdeq lr, [r8, -r8] │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ rscseq sp, r3, sp, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #180] @ 2141e0 <__cxa_atexit@plt+0x208240> │ │ │ │ mov r2, r5 │ │ │ │ @@ -532620,17 +532620,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2141e4 <__cxa_atexit@plt+0x208244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ - smlabteq r8, ip, r5, lr │ │ │ │ - strdeq lr, [r8, -r0] │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ + smlatbeq r8, ip, r5, lr │ │ │ │ + ldrdeq lr, [r8, -r0] │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ ldrhteq sp, [r3], #49 @ 0x31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -532650,17 +532650,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 214260 <__cxa_atexit@plt+0x2082c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, ip, asr #8 │ │ │ │ - tsteq r8, r4, asr #8 │ │ │ │ - smlatteq r8, r0, r5, lr │ │ │ │ + tsteq r8, ip, lsr #8 │ │ │ │ + tsteq r8, r4, lsr #8 │ │ │ │ + smlabteq r8, r0, r5, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214298 <__cxa_atexit@plt+0x2082f8> │ │ │ │ @@ -532669,15 +532669,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, ror #31 │ │ │ │ + tsteq r8, ip, asr #31 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21430c <__cxa_atexit@plt+0x20836c> │ │ │ │ @@ -532702,17 +532702,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 21431c <__cxa_atexit@plt+0x20837c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01187efc │ │ │ │ - tsteq r8, r0, lsl #6 │ │ │ │ - @ instruction: 0x0108e5b8 │ │ │ │ + @ instruction: 0x01187edc │ │ │ │ + tsteq r8, r0, ror #5 │ │ │ │ + @ instruction: 0x0108e598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214374 <__cxa_atexit@plt+0x2083d4> │ │ │ │ ldr r2, [pc, #40] @ 21437c <__cxa_atexit@plt+0x2083dc> │ │ │ │ @@ -532724,15 +532724,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ + tsteq r8, r8, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2143ac <__cxa_atexit@plt+0x20840c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -532740,16 +532740,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2143c0 <__cxa_atexit@plt+0x208420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #5 │ │ │ │ - tsteq r8, r8, lsr r5 │ │ │ │ + tsteq r8, r8, lsr #5 │ │ │ │ + tsteq r8, r8, lsl r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214438 <__cxa_atexit@plt+0x208498> │ │ │ │ @@ -532778,30 +532778,30 @@ │ │ │ │ b 214448 <__cxa_atexit@plt+0x2084a8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0x01187dd4 │ │ │ │ + @ instruction: 0x01187db4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr r4 │ │ │ │ + tsteq r8, r0, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - tsteq r8, r4, ror r4 │ │ │ │ + tsteq r8, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -532835,17 +532835,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r8, ip, lsl #27 │ │ │ │ + tsteq r8, ip, ror #26 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldrdeq lr, [r8, -r8] │ │ │ │ + @ instruction: 0x0108e3b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 2145e0 <__cxa_atexit@plt+0x208640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -532884,19 +532884,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r8, r4, asr ip │ │ │ │ + tsteq r8, r4, lsr ip │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ - @ instruction: 0x0108e2b8 │ │ │ │ - tsteq r8, r4, lsr #25 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ + @ instruction: 0x0108e298 │ │ │ │ + tsteq r8, r4, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214648 <__cxa_atexit@plt+0x2086a8> │ │ │ │ @@ -532905,16 +532905,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, lsr ip │ │ │ │ - smlabbeq r8, r0, r2, lr │ │ │ │ + tsteq r8, ip, lsl ip │ │ │ │ + tsteq r8, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21469c <__cxa_atexit@plt+0x2086fc> │ │ │ │ ldr r2, [pc, #40] @ 2146a4 <__cxa_atexit@plt+0x208704> │ │ │ │ @@ -532926,15 +532926,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r8, r4, r1, lr │ │ │ │ + smlatbeq r8, r4, r1, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2146d4 <__cxa_atexit@plt+0x208734> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -532942,16 +532942,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2146e8 <__cxa_atexit@plt+0x208748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr #31 │ │ │ │ - tsteq r8, r8, asr #4 │ │ │ │ + tsteq r8, r0, lsl #31 │ │ │ │ + tsteq r8, r8, lsr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214760 <__cxa_atexit@plt+0x2087c0> │ │ │ │ @@ -532980,30 +532980,30 @@ │ │ │ │ b 214770 <__cxa_atexit@plt+0x2087d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r8, ip, lsr #21 │ │ │ │ + tsteq r8, ip, lsl #21 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ + smlatteq r8, r8, r0, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - tsteq r8, r4, ror r1 │ │ │ │ + tsteq r8, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -533035,16 +533035,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r8, r4, ror #20 │ │ │ │ - smlatteq r8, r4, r0, lr │ │ │ │ + tsteq r8, r4, asr #20 │ │ │ │ + smlabteq r8, r4, r0, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 2148fc <__cxa_atexit@plt+0x20895c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -533083,19 +533083,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r8, ip, lsr r9 │ │ │ │ + tsteq r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r8, r8, asr #30 │ │ │ │ - smlabbeq r8, r8, pc, sp @ │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ + tsteq r8, r8, lsr #30 │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214964 <__cxa_atexit@plt+0x2089c4> │ │ │ │ @@ -533104,16 +533104,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r0, lsr #18 │ │ │ │ - tsteq r8, r4, ror #30 │ │ │ │ + tsteq r8, r0, lsl #18 │ │ │ │ + tsteq r8, r4, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2149b8 <__cxa_atexit@plt+0x208a18> │ │ │ │ ldr r2, [pc, #40] @ 2149c0 <__cxa_atexit@plt+0x208a20> │ │ │ │ @@ -533125,15 +533125,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r8, r8, lr, sp │ │ │ │ + smlabbeq r8, r8, lr, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2149f0 <__cxa_atexit@plt+0x208a50> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -533141,16 +533141,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 214a04 <__cxa_atexit@plt+0x208a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl #25 │ │ │ │ - tsteq r8, ip, lsr pc │ │ │ │ + tsteq r8, r4, ror #24 │ │ │ │ + tsteq r8, ip, lsl pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214a7c <__cxa_atexit@plt+0x208adc> │ │ │ │ @@ -533179,30 +533179,30 @@ │ │ │ │ b 214a8c <__cxa_atexit@plt+0x208aec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x01187794 │ │ │ │ + tsteq r8, r4, ror r7 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, ip, sp, sp │ │ │ │ + smlabteq r8, ip, sp, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - tsteq r8, r8, ror #28 │ │ │ │ + tsteq r8, r8, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -533235,16 +533235,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, r0, asr #14 │ │ │ │ - ldrdeq sp, [r8, -r4] │ │ │ │ + tsteq r8, r0, lsr #14 │ │ │ │ + @ instruction: 0x0108ddb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 214c14 <__cxa_atexit@plt+0x208c74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -533282,18 +533282,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, r0, lsl r6 │ │ │ │ - tsteq r8, r0, lsr ip │ │ │ │ - tsteq r8, ip, asr ip │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ + @ instruction: 0x011875f0 │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ + tsteq r8, ip, lsr ip │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214c7c <__cxa_atexit@plt+0x208cdc> │ │ │ │ @@ -533302,16 +533302,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ - tsteq r8, ip, asr #24 │ │ │ │ + tsteq r8, r8, ror #11 │ │ │ │ + tsteq r8, ip, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214cd0 <__cxa_atexit@plt+0x208d30> │ │ │ │ ldr r2, [pc, #40] @ 214cd8 <__cxa_atexit@plt+0x208d38> │ │ │ │ @@ -533323,15 +533323,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0108db90 │ │ │ │ + tsteq r8, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 214d08 <__cxa_atexit@plt+0x208d68> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -533339,16 +533339,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 214d1c <__cxa_atexit@plt+0x208d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #18 │ │ │ │ - tsteq r8, r4, lsr ip │ │ │ │ + tsteq r8, ip, asr #18 │ │ │ │ + tsteq r8, r4, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 214d8c <__cxa_atexit@plt+0x208dec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -533375,30 +533375,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r8, ip, ror r4 │ │ │ │ + tsteq r8, ip, asr r4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r8, -ip] │ │ │ │ + @ instruction: 0x0108dabc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - tsteq r8, r8, ror #22 │ │ │ │ + tsteq r8, r8, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -533429,16 +533429,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r8, ip, lsr r4 │ │ │ │ - ldrdeq sp, [r8, -ip] │ │ │ │ + tsteq r8, ip, lsl r4 │ │ │ │ + @ instruction: 0x0108dabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214f14 <__cxa_atexit@plt+0x208f74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -533474,18 +533474,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, r4, asr r9 │ │ │ │ - tsteq r8, r8, lsr r9 │ │ │ │ - tsteq r8, r0, lsl #6 │ │ │ │ - tsteq r8, ip, ror #6 │ │ │ │ + tsteq r8, r4, lsr r9 │ │ │ │ + tsteq r8, r8, lsl r9 │ │ │ │ + tsteq r8, r0, ror #5 │ │ │ │ + tsteq r8, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214f7c <__cxa_atexit@plt+0x208fdc> │ │ │ │ @@ -533494,16 +533494,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, lsl #6 │ │ │ │ - tsteq r8, ip, lsr r9 │ │ │ │ + tsteq r8, r8, ror #5 │ │ │ │ + tsteq r8, ip, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214fd0 <__cxa_atexit@plt+0x209030> │ │ │ │ ldr r2, [pc, #40] @ 214fd8 <__cxa_atexit@plt+0x209038> │ │ │ │ @@ -533515,15 +533515,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, ip, asr #16 │ │ │ │ + tsteq r8, ip, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215008 <__cxa_atexit@plt+0x209068> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -533531,16 +533531,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 21501c <__cxa_atexit@plt+0x20907c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #12 │ │ │ │ - tsteq r8, r4, asr r9 │ │ │ │ + tsteq r8, ip, asr #12 │ │ │ │ + tsteq r8, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 215088 <__cxa_atexit@plt+0x2090e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -533567,29 +533567,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, r4, ror r1 │ │ │ │ + tsteq r8, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, r0, r7, sp │ │ │ │ + smlabteq r8, r0, r7, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - ldrdeq sp, [r8, -r4] │ │ │ │ + @ instruction: 0x0108d7b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 215128 <__cxa_atexit@plt+0x209188> │ │ │ │ ldr r2, [pc, #40] @ 215130 <__cxa_atexit@plt+0x209190> │ │ │ │ @@ -533601,30 +533601,30 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq sp, [r8, -r4] │ │ │ │ + @ instruction: 0x0108d6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215158 <__cxa_atexit@plt+0x2091b8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 21516c <__cxa_atexit@plt+0x2091cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl r5 │ │ │ │ - tsteq r8, r4, lsl r8 │ │ │ │ + @ instruction: 0x011874fc │ │ │ │ + strdeq sp, [r8, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 215214 <__cxa_atexit@plt+0x209274> │ │ │ │ @@ -533668,30 +533668,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r8, r8, lsl r0 │ │ │ │ - tsteq r8, r8, lsl #1 │ │ │ │ + @ instruction: 0x01186ff8 │ │ │ │ + tsteq r8, r8, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #12 │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ - tsteq r8, r4, lsl #14 │ │ │ │ + smlatteq r8, r4, r6, sp │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -533729,18 +533729,18 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r8, r0, lsr #31 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ - tsteq r8, r8, ror r3 │ │ │ │ - tsteq r8, r0, asr r6 │ │ │ │ + tsteq r8, r0, lsl #31 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ + tsteq r8, r8, asr r3 │ │ │ │ + tsteq r8, r0, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 215404 <__cxa_atexit@plt+0x209464> │ │ │ │ ldr r3, [pc, #204] @ 215430 <__cxa_atexit@plt+0x209490> │ │ │ │ @@ -533796,19 +533796,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x01186ebc │ │ │ │ + @ instruction: 0x01186e9c │ │ │ │ + tsteq r8, r4, asr r5 │ │ │ │ tsteq r8, r4, ror r5 │ │ │ │ - @ instruction: 0x0108d594 │ │ │ │ - tsteq r8, r4, lsl #5 │ │ │ │ - tsteq r8, r4, asr #10 │ │ │ │ + tsteq r8, r4, ror #4 │ │ │ │ + tsteq r8, r4, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -533848,17 +533848,17 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r8, r4, asr #27 │ │ │ │ - smlatbeq r8, r0, r4, sp │ │ │ │ - @ instruction: 0x0118719c │ │ │ │ + tsteq r8, r4, lsr #27 │ │ │ │ + smlabbeq r8, r0, r4, sp │ │ │ │ + tsteq r8, ip, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -533875,16 +533875,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r4, asr r4 │ │ │ │ - tsteq r8, r0, asr #8 │ │ │ │ + tsteq r8, r4, lsr r4 │ │ │ │ + tsteq r8, r0, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2155b8 <__cxa_atexit@plt+0x209618> │ │ │ │ @@ -533893,16 +533893,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, asr #25 │ │ │ │ - ldrdeq sp, [r8, -ip] │ │ │ │ + tsteq r8, ip, lsr #25 │ │ │ │ + @ instruction: 0x0108d3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 215620 <__cxa_atexit@plt+0x209680> │ │ │ │ ldr r2, [pc, #64] @ 215628 <__cxa_atexit@plt+0x209688> │ │ │ │ ldr r1, [pc, #64] @ 21562c <__cxa_atexit@plt+0x20968c> │ │ │ │ @@ -533919,17 +533919,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0108d3b0 │ │ │ │ - @ instruction: 0x01186bdc │ │ │ │ - tsteq r8, r4, ror #24 │ │ │ │ + @ instruction: 0x0108d390 │ │ │ │ + @ instruction: 0x01186bbc │ │ │ │ + tsteq r8, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21566c <__cxa_atexit@plt+0x2096cc> │ │ │ │ @@ -533938,16 +533938,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r8, lsl ip │ │ │ │ - tsteq r8, r4, lsr #6 │ │ │ │ + @ instruction: 0x01186bf8 │ │ │ │ + tsteq r8, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -533964,17 +533964,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2156e4 <__cxa_atexit@plt+0x209744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r8, r4, asr #31 │ │ │ │ - smlatteq r8, r8, r2, sp │ │ │ │ - ldrdeq sp, [r8, -r4] │ │ │ │ + tsteq r8, r4, lsr #31 │ │ │ │ + smlabteq r8, r8, r2, sp │ │ │ │ + @ instruction: 0x0108d2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 215740 <__cxa_atexit@plt+0x2097a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -533990,17 +533990,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, ip, r2, sp │ │ │ │ - tsteq r8, r8, lsr #21 │ │ │ │ - tsteq r8, ip, ror r2 │ │ │ │ + tsteq r8, ip, ror #4 │ │ │ │ + tsteq r8, r8, lsl #21 │ │ │ │ + tsteq r8, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2157bc <__cxa_atexit@plt+0x20981c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -534021,27 +534021,27 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ - tsteq r8, r4, asr #20 │ │ │ │ - tsteq r8, r8, ror #29 │ │ │ │ - tsteq r8, r8, asr #21 │ │ │ │ - tsteq r8, r4, lsl #4 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ + tsteq r8, r4, lsr #20 │ │ │ │ + tsteq r8, r8, asr #29 │ │ │ │ + tsteq r8, r8, lsr #21 │ │ │ │ + smlatteq r8, r4, r1, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2157f4 <__cxa_atexit@plt+0x209854> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - strdeq sp, [r8, -r4] │ │ │ │ + ldrdeq sp, [r8, -r4] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 215818 <__cxa_atexit@plt+0x209878> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -534084,17 +534084,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 2158c8 <__cxa_atexit@plt+0x209928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x011869bc │ │ │ │ - @ instruction: 0x011869d4 │ │ │ │ - tsteq r8, r0, ror #2 │ │ │ │ + @ instruction: 0x0118699c │ │ │ │ + @ instruction: 0x011869b4 │ │ │ │ + tsteq r8, r0, asr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -534125,45 +534125,45 @@ │ │ │ │ b 2159e0 <__cxa_atexit@plt+0x209a40> │ │ │ │ ldr r7, [pc, #16] @ 215964 <__cxa_atexit@plt+0x2099c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, ip, asr #17 │ │ │ │ + tsteq r8, ip, lsr #17 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, ip, lsl #18 │ │ │ │ + tsteq r8, ip, ror #17 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215990 <__cxa_atexit@plt+0x2099f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2159e0 <__cxa_atexit@plt+0x209a40> │ │ │ │ ldr r7, [pc, #12] @ 2159a4 <__cxa_atexit@plt+0x209a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl #17 │ │ │ │ + tsteq r8, r4, ror #16 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2159d0 <__cxa_atexit@plt+0x209a30> │ │ │ │ ldr r7, [pc, #24] @ 2159dc <__cxa_atexit@plt+0x209a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2159e0 <__cxa_atexit@plt+0x209a40> │ │ │ │ - tsteq r8, ip, asr r8 │ │ │ │ + tsteq r8, ip, lsr r8 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #92] @ 215a48 <__cxa_atexit@plt+0x209aa8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -534245,15 +534245,15 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, ip, lsl #14 │ │ │ │ + tsteq r8, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215b8c <__cxa_atexit@plt+0x209bec> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #68] @ 215bac <__cxa_atexit@plt+0x209c0c> │ │ │ │ @@ -534272,23 +534272,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0118669c │ │ │ │ + tsteq r8, ip, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 215bd0 <__cxa_atexit@plt+0x209c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr r6 │ │ │ │ + tsteq r8, r8, lsr r6 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215bfc <__cxa_atexit@plt+0x209c5c> │ │ │ │ ldr r7, [pc, #140] @ 215c7c <__cxa_atexit@plt+0x209cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -534322,16 +534322,16 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x011865d8 │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + @ instruction: 0x011865b8 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215cc4 <__cxa_atexit@plt+0x209d24> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #68] @ 215ce4 <__cxa_atexit@plt+0x209d44> │ │ │ │ @@ -534350,23 +534350,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r8, r4, ror #10 │ │ │ │ + tsteq r8, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 215d08 <__cxa_atexit@plt+0x209d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr #10 │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 215d94 <__cxa_atexit@plt+0x209df4> │ │ │ │ ldr r3, [pc, #120] @ 215da4 <__cxa_atexit@plt+0x209e04> │ │ │ │ @@ -534399,15 +534399,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 215dac <__cxa_atexit@plt+0x209e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r8, ror ip │ │ │ │ + tsteq r8, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 215df8 <__cxa_atexit@plt+0x209e58> │ │ │ │ @@ -534547,17 +534547,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 216004 <__cxa_atexit@plt+0x20a064> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01186394 │ │ │ │ @ instruction: 0x011863b4 │ │ │ │ - @ instruction: 0x011863d4 │ │ │ │ - tsteq r8, ip, lsr #20 │ │ │ │ + tsteq r8, ip, lsl #20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -534597,18 +534597,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 2160b4 <__cxa_atexit@plt+0x20a114> │ │ │ │ b 216184 <__cxa_atexit@plt+0x20a1e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011862dc │ │ │ │ + @ instruction: 0x011862bc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r8, ip, asr #5 │ │ │ │ + tsteq r8, ip, lsr #5 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 216104 <__cxa_atexit@plt+0x20a164> │ │ │ │ ldr r3, [pc, #48] @ 216120 <__cxa_atexit@plt+0x20a180> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -534621,15 +534621,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 216150 <__cxa_atexit@plt+0x20a1b0> │ │ │ │ ldr r7, [pc, #52] @ 216178 <__cxa_atexit@plt+0x20a1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -534642,15 +534642,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 21616c <__cxa_atexit@plt+0x20a1cc> │ │ │ │ b 216184 <__cxa_atexit@plt+0x20a1e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, r0, lsl r2 │ │ │ │ + @ instruction: 0x011861f0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -534682,47 +534682,47 @@ │ │ │ │ b 10b6bac <__cxa_atexit@plt+0x10aac0c> │ │ │ │ ldr r7, [pc, #16] @ 216218 <__cxa_atexit@plt+0x20a278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, ip, asr #2 │ │ │ │ + tsteq r8, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01186198 │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 216248 <__cxa_atexit@plt+0x20a2a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 10b6bac <__cxa_atexit@plt+0x10aac0c> │ │ │ │ ldr r7, [pc, #12] @ 21625c <__cxa_atexit@plt+0x20a2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ + tsteq r8, r8, ror #1 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 216288 <__cxa_atexit@plt+0x20a2e8> │ │ │ │ ldr r7, [pc, #28] @ 216298 <__cxa_atexit@plt+0x20a2f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 10b6bac <__cxa_atexit@plt+0x10aac0c> │ │ │ │ - ldrsbeq r6, [r8, -r8] │ │ │ │ + ldrheq r6, [r8, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 216324 <__cxa_atexit@plt+0x20a384> │ │ │ │ ldr r3, [pc, #120] @ 216334 <__cxa_atexit@plt+0x20a394> │ │ │ │ @@ -534755,15 +534755,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21633c <__cxa_atexit@plt+0x20a39c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq ip, [r8, -r0] │ │ │ │ + ldrdeq ip, [r8, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 216388 <__cxa_atexit@plt+0x20a3e8> │ │ │ │ @@ -534893,15 +534893,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 216564 <__cxa_atexit@plt+0x20a5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlabteq r8, ip, r4, ip │ │ │ │ + smlatbeq r8, ip, r4, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 2165b0 <__cxa_atexit@plt+0x20a610> │ │ │ │ @@ -535016,16 +535016,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 216754 <__cxa_atexit@plt+0x20a7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror #21 │ │ │ │ - tsteq r8, r4, ror #21 │ │ │ │ + tsteq r8, r8, asr #21 │ │ │ │ + tsteq r8, r4, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2167e4 <__cxa_atexit@plt+0x20a844> │ │ │ │ ldr r3, [pc, #124] @ 2167f4 <__cxa_atexit@plt+0x20a854> │ │ │ │ @@ -535059,15 +535059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2167fc <__cxa_atexit@plt+0x20a85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, r8, lsr r2 │ │ │ │ + tsteq r8, r8, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 216850 <__cxa_atexit@plt+0x20a8b0> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -535220,15 +535220,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 216a80 <__cxa_atexit@plt+0x20aae0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0108bfb8 │ │ │ │ + @ instruction: 0x0108bf98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ 216acc <__cxa_atexit@plt+0x20ab2c> │ │ │ │ @@ -535343,16 +535343,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 216c70 <__cxa_atexit@plt+0x20acd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr #11 │ │ │ │ - tsteq r8, r8, asr #11 │ │ │ │ + tsteq r8, ip, lsr #11 │ │ │ │ + tsteq r8, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 215d18 <__cxa_atexit@plt+0x209d78> │ │ │ │ @@ -535393,15 +535393,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 216d34 <__cxa_atexit@plt+0x20ad94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, ip, lsl #26 │ │ │ │ + smlatteq r8, ip, ip, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 216d88 <__cxa_atexit@plt+0x20ade8> │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -535589,15 +535589,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rscseq sl, r3, ip, lsr #9 │ │ │ │ ldrsbteq sl, [r3], #70 @ 0x46 │ │ │ │ rscseq sl, r3, r8, lsr #9 │ │ │ │ rscseq sl, r3, r9, lsr #9 │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ + tsteq r8, r8, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 217078 <__cxa_atexit@plt+0x20b0d8> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -535668,15 +535668,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rscseq sl, r3, r0, ror r3 │ │ │ │ smlalseq sl, r3, sl, r3 │ │ │ │ rscseq sl, r3, ip, ror #6 │ │ │ │ rscseq sl, r3, sp, ror #6 │ │ │ │ - tsteq r8, r0, lsl #18 │ │ │ │ + smlatteq r8, r0, r8, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2171b4 <__cxa_atexit@plt+0x20b214> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -535709,16 +535709,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 217224 <__cxa_atexit@plt+0x20b284> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r8, ip, asr #16 │ │ │ │ - smlabbeq r8, ip, r8, fp │ │ │ │ + tsteq r8, ip, lsr #16 │ │ │ │ + tsteq r8, ip, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2172c0 <__cxa_atexit@plt+0x20b320> │ │ │ │ ldr r7, [pc, #132] @ 2172d0 <__cxa_atexit@plt+0x20b330> │ │ │ │ @@ -535753,20 +535753,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2172e4 <__cxa_atexit@plt+0x20b344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r8, r0, lsl #16 │ │ │ │ - strdeq fp, [r8, -r8] │ │ │ │ - tsteq r8, r0, lsl #16 │ │ │ │ - smlatteq r8, r4, r7, fp │ │ │ │ - tsteq r8, ip, lsl #16 │ │ │ │ - ldrdeq fp, [r8, -r0] │ │ │ │ + smlatteq r8, r0, r7, fp │ │ │ │ + ldrdeq fp, [r8, -r8] │ │ │ │ + smlatteq r8, r0, r7, fp │ │ │ │ + smlabteq r8, r4, r7, fp │ │ │ │ + smlatteq r8, ip, r7, fp │ │ │ │ + @ instruction: 0x0108b7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 21733c <__cxa_atexit@plt+0x20b39c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 217350 <__cxa_atexit@plt+0x20b3b0> │ │ │ │ @@ -535784,18 +535784,18 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b 217344 <__cxa_atexit@plt+0x20b3a4> │ │ │ │ ldr r7, [pc, #16] @ 217354 <__cxa_atexit@plt+0x20b3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #14 │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ - smlabbeq r8, r0, r7, fp │ │ │ │ - tsteq r8, r4, ror #14 │ │ │ │ + tsteq r8, r0, lsr #14 │ │ │ │ + tsteq r8, r0, ror #14 │ │ │ │ + tsteq r8, r4, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2173c8 <__cxa_atexit@plt+0x20b428> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -535842,18 +535842,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2173a4 <__cxa_atexit@plt+0x20b404> │ │ │ │ - @ instruction: 0x01184f94 │ │ │ │ + tsteq r8, r4, ror pc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r8, r0, lsr #14 │ │ │ │ + tsteq r8, r0, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -535877,15 +535877,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 217474 <__cxa_atexit@plt+0x20b4d4> │ │ │ │ - tsteq r8, r0, asr #29 │ │ │ │ + tsteq r8, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -535895,15 +535895,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addlt r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr lr │ │ │ │ + tsteq r8, r0, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21754c <__cxa_atexit@plt+0x20b5ac> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -535928,15 +535928,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 21753c <__cxa_atexit@plt+0x20b59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r8, r0, r5, fp │ │ │ │ + smlabbeq r8, r0, r5, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -535972,18 +535972,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2175d0 <__cxa_atexit@plt+0x20b630> │ │ │ │ - tsteq r8, r8, asr sp │ │ │ │ - tsteq r8, ip, ror #26 │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ + tsteq r8, ip, asr #26 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -536000,17 +536000,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2176b8 <__cxa_atexit@plt+0x20b718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr #25 │ │ │ │ - @ instruction: 0x01184cd8 │ │ │ │ - @ instruction: 0x01184cb0 │ │ │ │ + tsteq r8, r4, lsr #25 │ │ │ │ + @ instruction: 0x01184cb8 │ │ │ │ + @ instruction: 0x01184c90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 217728 <__cxa_atexit@plt+0x20b788> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -536058,19 +536058,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 217700 <__cxa_atexit@plt+0x20b760> │ │ │ │ - tsteq r8, r0, lsl fp │ │ │ │ - tsteq r8, ip, lsl #22 │ │ │ │ + @ instruction: 0x01184af0 │ │ │ │ + tsteq r8, ip, ror #21 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabteq r8, r8, r3, fp │ │ │ │ + smlatbeq r8, r8, r3, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -536096,16 +536096,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 2177d8 <__cxa_atexit@plt+0x20b838> │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ - tsteq r8, r4, lsr sl │ │ │ │ + tsteq r8, r8, lsl sl │ │ │ │ + tsteq r8, r4, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 217884 <__cxa_atexit@plt+0x20b8e4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -536117,16 +536117,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addlt r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, ip, asr #19 │ │ │ │ - tsteq r8, r4, asr #19 │ │ │ │ + tsteq r8, ip, lsr #19 │ │ │ │ + tsteq r8, r4, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2178f0 <__cxa_atexit@plt+0x20b950> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -536172,15 +536172,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 2178d0 <__cxa_atexit@plt+0x20b930> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r4, lsl #4 │ │ │ │ + smlatteq r8, r4, r1, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -536273,19 +536273,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 217a5c <__cxa_atexit@plt+0x20babc> │ │ │ │ - @ instruction: 0x011847b4 │ │ │ │ - @ instruction: 0x011847b0 │ │ │ │ + @ instruction: 0x01184794 │ │ │ │ + @ instruction: 0x01184790 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r8, r4, ror r0 │ │ │ │ + qaddeq fp, r4, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -536311,16 +536311,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 217b34 <__cxa_atexit@plt+0x20bb94> │ │ │ │ - @ instruction: 0x011846dc │ │ │ │ - @ instruction: 0x011846d8 │ │ │ │ + @ instruction: 0x011846bc │ │ │ │ + @ instruction: 0x011846b8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 217be0 <__cxa_atexit@plt+0x20bc40> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -536332,16 +536332,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ str r0, [r5] │ │ │ │ addlt r7, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ + tsteq r8, r8, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 217c50 <__cxa_atexit@plt+0x20bcb0> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -536388,18 +536388,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 217c2c <__cxa_atexit@plt+0x20bc8c> │ │ │ │ - tsteq r8, ip, lsl #14 │ │ │ │ + tsteq r8, ip, ror #13 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlatbeq r8, ip, lr, sl │ │ │ │ + smlabbeq r8, ip, lr, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -536423,15 +536423,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ b 217cfc <__cxa_atexit@plt+0x20bd5c> │ │ │ │ - tsteq r8, r8, lsr r6 │ │ │ │ + tsteq r8, r8, lsl r6 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ @@ -536441,15 +536441,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ addlt r7, r7, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #11 │ │ │ │ + tsteq r8, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 217dfc <__cxa_atexit@plt+0x20be5c> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -536495,15 +536495,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 217ddc <__cxa_atexit@plt+0x20be3c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, r4, lsl #26 │ │ │ │ + smlatteq r8, r4, ip, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -536589,16 +536589,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r8, ip, fp, sl │ │ │ │ - @ instruction: 0x011842dc │ │ │ │ + smlabbeq r8, ip, fp, sl │ │ │ │ + @ instruction: 0x011842bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -536614,15 +536614,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21804c <__cxa_atexit@plt+0x20c0ac> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536636,15 +536636,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2180a4 <__cxa_atexit@plt+0x20c104> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011841d0 │ │ │ │ + @ instruction: 0x011841b0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 218108 <__cxa_atexit@plt+0x20c168> │ │ │ │ @@ -536669,15 +536669,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 218124 <__cxa_atexit@plt+0x20c184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ rscseq r9, r3, r6, lsr #7 │ │ │ │ ldrhteq r9, [r3], #48 @ 0x30 │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 21815c <__cxa_atexit@plt+0x20c1bc> │ │ │ │ ldr r8, [pc, #36] @ 218160 <__cxa_atexit@plt+0x20c1c0> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -536716,15 +536716,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2181e0 <__cxa_atexit@plt+0x20c240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rscseq r9, r3, sl, ror #5 │ │ │ │ ldrshteq r9, [r3], #36 @ 0x24 │ │ │ │ - tsteq r8, r0, ror r9 │ │ │ │ + tsteq r8, r0, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 218218 <__cxa_atexit@plt+0x20c278> │ │ │ │ ldr r8, [pc, #36] @ 21821c <__cxa_atexit@plt+0x20c27c> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -536741,16 +536741,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 218244 <__cxa_atexit@plt+0x20c2a4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r8, r4, lsl #18 │ │ │ │ - tsteq r8, ip, lsl r9 │ │ │ │ + smlatteq r8, r4, r8, sl │ │ │ │ + strdeq sl, [r8, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2182a8 <__cxa_atexit@plt+0x20c308> │ │ │ │ ldr r3, [pc, #76] @ 2182b8 <__cxa_atexit@plt+0x20c318> │ │ │ │ @@ -536771,33 +536771,33 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2182c4 <__cxa_atexit@plt+0x20c324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq sl, [r8, -r4] │ │ │ │ - @ instruction: 0x0108a8bc │ │ │ │ - smlabteq r8, ip, r8, sl │ │ │ │ - smlatbeq r8, r0, r8, sl │ │ │ │ + @ instruction: 0x0108a8b4 │ │ │ │ + @ instruction: 0x0108a89c │ │ │ │ + smlatbeq r8, ip, r8, sl │ │ │ │ + smlabbeq r8, r0, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 218300 <__cxa_atexit@plt+0x20c360> │ │ │ │ ldr r3, [pc, #36] @ 218304 <__cxa_atexit@plt+0x20c364> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror r8 │ │ │ │ - tsteq r8, r0, ror #16 │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ + tsteq r8, r0, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2183c8 <__cxa_atexit@plt+0x20c428> │ │ │ │ ldr r2, [pc, #176] @ 2183d8 <__cxa_atexit@plt+0x20c438> │ │ │ │ @@ -536844,19 +536844,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 2183f0 <__cxa_atexit@plt+0x20c450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r8, r0, lsl #29 │ │ │ │ - tsteq r8, r4, ror lr │ │ │ │ + tsteq r8, r0, ror #28 │ │ │ │ + tsteq r8, r4, asr lr │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x01183eb8 │ │ │ │ - smlabteq r8, r8, r7, sl │ │ │ │ + @ instruction: 0x01183e98 │ │ │ │ + smlatbeq r8, r8, r7, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -536886,41 +536886,41 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r0, asr #27 │ │ │ │ - @ instruction: 0x01183db4 │ │ │ │ + tsteq r8, r0, lsr #27 │ │ │ │ + @ instruction: 0x01183d94 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r8, r8, ror #27 │ │ │ │ + tsteq r8, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2184b4 <__cxa_atexit@plt+0x20c514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, ror sp │ │ │ │ + tsteq r8, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2184ec <__cxa_atexit@plt+0x20c54c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 2184f0 <__cxa_atexit@plt+0x20c550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2185c4 <__cxa_atexit@plt+0x20c624> │ │ │ │ ldr r2, [pc, #192] @ 2185d4 <__cxa_atexit@plt+0x20c634> │ │ │ │ @@ -536971,20 +536971,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2185f0 <__cxa_atexit@plt+0x20c650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x01183db8 │ │ │ │ - @ instruction: 0x01183db8 │ │ │ │ + @ instruction: 0x01183d98 │ │ │ │ + @ instruction: 0x01183d98 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - tsteq r8, r8, lsl #28 │ │ │ │ - @ instruction: 0x01183dfc │ │ │ │ - ldrdeq sl, [r8, -r0] │ │ │ │ + tsteq r8, r8, ror #27 │ │ │ │ + @ instruction: 0x01183ddc │ │ │ │ + @ instruction: 0x0108a5b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -537018,49 +537018,49 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r8, r4, ror #25 │ │ │ │ - tsteq r8, r4, ror #25 │ │ │ │ + tsteq r8, r4, asr #25 │ │ │ │ + tsteq r8, r4, asr #25 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, r4, lsr #26 │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ + tsteq r8, r4, lsl #26 │ │ │ │ + @ instruction: 0x01183cf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2186e0 <__cxa_atexit@plt+0x20c740> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 2186e4 <__cxa_atexit@plt+0x20c744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01183c98 │ │ │ │ - tsteq r8, ip, lsl #25 │ │ │ │ + tsteq r8, r8, ror ip │ │ │ │ + tsteq r8, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 21871c <__cxa_atexit@plt+0x20c77c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 218720 <__cxa_atexit@plt+0x20c780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr ip │ │ │ │ - tsteq r8, r4, asr ip │ │ │ │ + tsteq r8, r4, lsr ip │ │ │ │ + tsteq r8, r4, lsr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2187e4 <__cxa_atexit@plt+0x20c844> │ │ │ │ ldr r2, [pc, #176] @ 2187f4 <__cxa_atexit@plt+0x20c854> │ │ │ │ @@ -537107,19 +537107,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 21880c <__cxa_atexit@plt+0x20c86c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r8, r0, ror #20 │ │ │ │ - tsteq r8, ip, asr sl │ │ │ │ + tsteq r8, r0, asr #20 │ │ │ │ + tsteq r8, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r8, r0, lsr #21 │ │ │ │ - @ instruction: 0x0108a3b4 │ │ │ │ + tsteq r8, r0, lsl #21 │ │ │ │ + @ instruction: 0x0108a394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -537149,41 +537149,41 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r0, lsr #19 │ │ │ │ - @ instruction: 0x0118399c │ │ │ │ + tsteq r8, r0, lsl #19 │ │ │ │ + tsteq r8, ip, ror r9 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x011839d0 │ │ │ │ + @ instruction: 0x011839b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2188d0 <__cxa_atexit@plt+0x20c930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr r9 │ │ │ │ + tsteq r8, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 218908 <__cxa_atexit@plt+0x20c968> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 21890c <__cxa_atexit@plt+0x20c96c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr r9 │ │ │ │ - tsteq r8, ip, lsr #18 │ │ │ │ + tsteq r8, r0, lsl r9 │ │ │ │ + tsteq r8, ip, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2189a0 <__cxa_atexit@plt+0x20ca00> │ │ │ │ ldr r2, [pc, #128] @ 2189b0 <__cxa_atexit@plt+0x20ca10> │ │ │ │ @@ -537218,16 +537218,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2189bc <__cxa_atexit@plt+0x20ca1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r8, r0, lsr #26 │ │ │ │ - strdeq sl, [r8, -ip] │ │ │ │ + tsteq r8, r0, lsl #26 │ │ │ │ + ldrdeq sl, [r8, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -537246,23 +537246,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, ip, lsl #25 │ │ │ │ + tsteq r8, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 218a48 <__cxa_atexit@plt+0x20caa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr #24 │ │ │ │ + tsteq r8, ip, lsr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 218b0c <__cxa_atexit@plt+0x20cb6c> │ │ │ │ ldr r2, [pc, #176] @ 218b1c <__cxa_atexit@plt+0x20cb7c> │ │ │ │ @@ -537309,19 +537309,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 218b34 <__cxa_atexit@plt+0x20cb94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r8, r8, lsr r7 │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ + tsteq r8, r8, lsl r7 │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ - swpeq sl, r4, [r8] │ │ │ │ + tsteq r8, r8, asr r7 │ │ │ │ + tsteq r8, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -537351,41 +537351,41 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r8, ror r6 │ │ │ │ - tsteq r8, r4, ror r6 │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ + tsteq r8, r4, asr r6 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r8, r8, lsr #13 │ │ │ │ + tsteq r8, r8, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 218bf8 <__cxa_atexit@plt+0x20cc58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 218c30 <__cxa_atexit@plt+0x20cc90> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 218c34 <__cxa_atexit@plt+0x20cc94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ - tsteq r8, r4, lsl #12 │ │ │ │ + tsteq r8, r8, ror #11 │ │ │ │ + tsteq r8, r4, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 218314 <__cxa_atexit@plt+0x20c374> │ │ │ │ @@ -537427,16 +537427,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 218d00 <__cxa_atexit@plt+0x20cd60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, asr #19 │ │ │ │ - smlabteq r8, r4, lr, r9 │ │ │ │ + tsteq r8, r4, lsr #19 │ │ │ │ + smlatbeq r8, r4, lr, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -537455,23 +537455,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r8, ip, lsr r9 │ │ │ │ + tsteq r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 218d8c <__cxa_atexit@plt+0x20cdec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl #18 │ │ │ │ + tsteq r8, ip, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 218dec <__cxa_atexit@plt+0x20ce4c> │ │ │ │ ands r7, r8, #3 │ │ │ │ @@ -537512,16 +537512,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatteq r8, r8, sp, r9 │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ + smlabteq r8, r8, sp, r9 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -537537,15 +537537,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218eb8 <__cxa_atexit@plt+0x20cf18> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x011833bc │ │ │ │ + @ instruction: 0x0118339c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537559,15 +537559,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218f10 <__cxa_atexit@plt+0x20cf70> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r8, r4, ror #6 │ │ │ │ + tsteq r8, r4, asr #6 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -537595,15 +537595,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 218f9c <__cxa_atexit@plt+0x20cffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, r8, asr ip │ │ │ │ + tsteq r8, r8, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -537627,15 +537627,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 21901c <__cxa_atexit@plt+0x20d07c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r9, [r8, -ip] │ │ │ │ + @ instruction: 0x01089bbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -537659,15 +537659,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 21909c <__cxa_atexit@plt+0x20d0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, r0, ror #22 │ │ │ │ + tsteq r8, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -537691,15 +537691,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 21911c <__cxa_atexit@plt+0x20d17c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq r8, r4, sl, r9 │ │ │ │ + smlabteq r8, r4, sl, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -537717,17 +537717,17 @@ │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r7, [pc, #16] @ 21918c <__cxa_atexit@plt+0x20d1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr #3 │ │ │ │ - tsteq r8, r4, lsl #1 │ │ │ │ - tsteq r8, ip, ror sl │ │ │ │ + tsteq r8, r0, lsl #3 │ │ │ │ + tsteq r8, r4, rrx │ │ │ │ + tsteq r8, ip, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2191c8 <__cxa_atexit@plt+0x20d228> │ │ │ │ ldr r2, [pc, #40] @ 2191d8 <__cxa_atexit@plt+0x20d238> │ │ │ │ @@ -537738,17 +537738,17 @@ │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r7, [pc, #16] @ 2191e0 <__cxa_atexit@plt+0x20d240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr #2 │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ + tsteq r8, ip, lsr #2 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219230 <__cxa_atexit@plt+0x20d290> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 219238 <__cxa_atexit@plt+0x20d298> │ │ │ │ @@ -537762,17 +537762,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba497c <__cxa_atexit@plt+0xb989dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01182fd8 │ │ │ │ - tsteq r8, ip, ror #1 │ │ │ │ - tsteq r8, ip, asr #31 │ │ │ │ + @ instruction: 0x01182fb8 │ │ │ │ + tsteq r8, ip, asr #1 │ │ │ │ + tsteq r8, ip, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2192e0 <__cxa_atexit@plt+0x20d340> │ │ │ │ ldr r3, [pc, #156] @ 219300 <__cxa_atexit@plt+0x20d360> │ │ │ │ @@ -537813,17 +537813,17 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r8, r8, lsr #32 │ │ │ │ - @ instruction: 0x01183098 │ │ │ │ - tsteq r8, r0, asr pc │ │ │ │ + tsteq r8, r8 │ │ │ │ + tsteq r8, r8, ror r0 │ │ │ │ + tsteq r8, r0, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 219374 <__cxa_atexit@plt+0x20d3d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -537850,17 +537850,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r0, lsl #31 │ │ │ │ - @ instruction: 0x01182eb8 │ │ │ │ - tsteq r8, r8, ror #31 │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ + @ instruction: 0x01182e98 │ │ │ │ + tsteq r8, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 21940c <__cxa_atexit@plt+0x20d46c> │ │ │ │ @@ -537887,26 +537887,26 @@ │ │ │ │ b 21941c <__cxa_atexit@plt+0x20d47c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21942c <__cxa_atexit@plt+0x20d48c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r8, -ip] │ │ │ │ + @ instruction: 0x010897bc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 219458 <__cxa_atexit@plt+0x20d4b8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ - @ instruction: 0x01182db0 │ │ │ │ + @ instruction: 0x01182d90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2194c4 <__cxa_atexit@plt+0x20d524> │ │ │ │ @@ -537933,15 +537933,15 @@ │ │ │ │ b 2194d4 <__cxa_atexit@plt+0x20d534> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2194e4 <__cxa_atexit@plt+0x20d544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr #14 │ │ │ │ + tsteq r8, r4, lsl #14 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -537970,17 +537970,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 219580 <__cxa_atexit@plt+0x20d5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr #25 │ │ │ │ + tsteq r8, r4, lsr #25 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01089698 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2195c8 <__cxa_atexit@plt+0x20d628> │ │ │ │ @@ -537996,15 +537996,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2195e0 <__cxa_atexit@plt+0x20d640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 219668 <__cxa_atexit@plt+0x20d6c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -538048,21 +538048,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #12] @ 2196b0 <__cxa_atexit@plt+0x20d710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ - tsteq r8, r4, lsl #25 │ │ │ │ - tsteq r8, r8, ror #22 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ + tsteq r8, r4, ror #24 │ │ │ │ + tsteq r8, r8, asr #22 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r8, ip, asr #23 │ │ │ │ - @ instruction: 0x01182cf8 │ │ │ │ - @ instruction: 0x01182bb0 │ │ │ │ + tsteq r8, ip, lsr #23 │ │ │ │ + @ instruction: 0x01182cd8 │ │ │ │ + @ instruction: 0x01182b90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21970c <__cxa_atexit@plt+0x20d76c> │ │ │ │ ldr r2, [pc, #48] @ 21971c <__cxa_atexit@plt+0x20d77c> │ │ │ │ @@ -538075,17 +538075,17 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ ldr r7, [pc, #16] @ 219724 <__cxa_atexit@plt+0x20d784> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r8, -r4] │ │ │ │ - tsteq r8, r8, lsl #22 │ │ │ │ - strdeq r9, [r8, -r8] │ │ │ │ + ldrdeq r9, [r8, -r4] │ │ │ │ + tsteq r8, r8, ror #21 │ │ │ │ + ldrdeq r9, [r8, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219768 <__cxa_atexit@plt+0x20d7c8> │ │ │ │ ldr r2, [pc, #48] @ 219778 <__cxa_atexit@plt+0x20d7d8> │ │ │ │ @@ -538098,17 +538098,17 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ ldr r7, [pc, #16] @ 219780 <__cxa_atexit@plt+0x20d7e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01089498 │ │ │ │ - tsteq r8, ip, lsr #21 │ │ │ │ - @ instruction: 0x0108949c │ │ │ │ + tsteq r8, r8, ror r4 │ │ │ │ + tsteq r8, ip, lsl #21 │ │ │ │ + tsteq r8, ip, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 219820 <__cxa_atexit@plt+0x20d880> │ │ │ │ ldr r3, [pc, #164] @ 219848 <__cxa_atexit@plt+0x20d8a8> │ │ │ │ @@ -538151,18 +538151,18 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlatteq r8, ip, r3, r9 │ │ │ │ - tsteq r8, r8, ror #21 │ │ │ │ - tsteq r8, r8, ror #22 │ │ │ │ - @ instruction: 0x01182ad4 │ │ │ │ + smlabteq r8, ip, r3, r9 │ │ │ │ + tsteq r8, r8, asr #21 │ │ │ │ + tsteq r8, r8, asr #22 │ │ │ │ + @ instruction: 0x01182ab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2198b4 <__cxa_atexit@plt+0x20d914> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -538186,17 +538186,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, r0, asr #20 │ │ │ │ - @ instruction: 0x01182ab0 │ │ │ │ - tsteq r8, ip, lsl sl │ │ │ │ + tsteq r8, r0, lsr #20 │ │ │ │ + @ instruction: 0x01182a90 │ │ │ │ + @ instruction: 0x011829fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21991c <__cxa_atexit@plt+0x20d97c> │ │ │ │ ldr r2, [pc, #40] @ 21992c <__cxa_atexit@plt+0x20d98c> │ │ │ │ @@ -538207,17 +538207,17 @@ │ │ │ │ stmdb r5, {r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ b ba4bac <__cxa_atexit@plt+0xb98c0c> │ │ │ │ ldr r7, [pc, #16] @ 219934 <__cxa_atexit@plt+0x20d994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsl r3 │ │ │ │ - @ instruction: 0x011828f0 │ │ │ │ - strdeq r9, [r8, -r4] │ │ │ │ + strdeq r9, [r8, -r0] │ │ │ │ + @ instruction: 0x011828d0 │ │ │ │ + ldrdeq r9, [r8, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219984 <__cxa_atexit@plt+0x20d9e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 21998c <__cxa_atexit@plt+0x20d9ec> │ │ │ │ @@ -538231,17 +538231,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba488c <__cxa_atexit@plt+0xb988ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl #17 │ │ │ │ - tsteq r8, r4, ror r8 │ │ │ │ - tsteq r8, r8, ror r8 │ │ │ │ + tsteq r8, r4, ror #16 │ │ │ │ + tsteq r8, r4, asr r8 │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2199fc <__cxa_atexit@plt+0x20da5c> │ │ │ │ @@ -538266,16 +538266,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ - tsteq r8, ip, lsl #16 │ │ │ │ + tsteq r8, r8, ror #15 │ │ │ │ + tsteq r8, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 219aac <__cxa_atexit@plt+0x20db0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -538315,19 +538315,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219ae0 <__cxa_atexit@plt+0x20db40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01182790 │ │ │ │ - tsteq r8, ip, asr #2 │ │ │ │ + tsteq r8, r0, ror r7 │ │ │ │ + tsteq r8, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r8, r0, lsl #15 │ │ │ │ + tsteq r8, r0, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 219b40 <__cxa_atexit@plt+0x20dba0> │ │ │ │ @@ -538391,15 +538391,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r8, ip, asr r6 │ │ │ │ + tsteq r8, ip, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 219c78 <__cxa_atexit@plt+0x20dcd8> │ │ │ │ @@ -538423,15 +538423,15 @@ │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ b ba47ac <__cxa_atexit@plt+0xb9880c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x011825bc │ │ │ │ + @ instruction: 0x0118259c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 219d00 <__cxa_atexit@plt+0x20dd60> │ │ │ │ @@ -538460,18 +538460,18 @@ │ │ │ │ b 219d10 <__cxa_atexit@plt+0x20dd70> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 219d20 <__cxa_atexit@plt+0x20dd80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl #30 │ │ │ │ + smlatteq r8, r4, lr, r8 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219d7c <__cxa_atexit@plt+0x20dddc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 219d84 <__cxa_atexit@plt+0x20dde4> │ │ │ │ @@ -538485,17 +538485,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b ba488c <__cxa_atexit@plt+0xb988ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl #9 │ │ │ │ - tsteq r8, r0, asr #9 │ │ │ │ - tsteq r8, r0, lsl #9 │ │ │ │ + tsteq r8, ip, ror #8 │ │ │ │ + tsteq r8, r0, lsr #9 │ │ │ │ + tsteq r8, r0, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219dec <__cxa_atexit@plt+0x20de4c> │ │ │ │ ldr r2, [pc, #68] @ 219df4 <__cxa_atexit@plt+0x20de54> │ │ │ │ @@ -538559,18 +538559,18 @@ │ │ │ │ b 219e9c <__cxa_atexit@plt+0x20defc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 219eac <__cxa_atexit@plt+0x20df0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror sp │ │ │ │ + tsteq r8, ip, asr sp │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x0118239c │ │ │ │ + tsteq r8, ip, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219f24 <__cxa_atexit@plt+0x20df84> │ │ │ │ ldr r2, [pc, #84] @ 219f2c <__cxa_atexit@plt+0x20df8c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -538592,15 +538592,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, r0, asr #5 │ │ │ │ + tsteq r8, r0, lsr #5 │ │ │ │ rscseq r7, r3, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 219f60 <__cxa_atexit@plt+0x20dfc0> │ │ │ │ @@ -538609,15 +538609,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 219f74 <__cxa_atexit@plt+0x20dfd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror r2 │ │ │ │ + tsteq r8, r0, asr r2 │ │ │ │ rscseq r7, r3, ip, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 219fd0 <__cxa_atexit@plt+0x20e030> │ │ │ │ @@ -538640,15 +538640,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a0a0 <__cxa_atexit@plt+0x20e100> │ │ │ │ ldr r7, [pc, #180] @ 21a0c8 <__cxa_atexit@plt+0x20e128> │ │ │ │ @@ -538695,17 +538695,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r8, ip, ror fp │ │ │ │ + tsteq r8, ip, asr fp │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x011825b4 │ │ │ │ + @ instruction: 0x01182594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21a140 <__cxa_atexit@plt+0x20e1a0> │ │ │ │ @@ -538728,15 +538728,15 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r8, ip, ror #9 │ │ │ │ + tsteq r8, ip, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a1bc <__cxa_atexit@plt+0x20e21c> │ │ │ │ ldr r2, [pc, #84] @ 21a1c4 <__cxa_atexit@plt+0x20e224> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -538758,15 +538758,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, r8, lsr #32 │ │ │ │ + tsteq r8, r8 │ │ │ │ rscseq r7, r3, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21a1f8 <__cxa_atexit@plt+0x20e258> │ │ │ │ @@ -538775,15 +538775,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 21a20c <__cxa_atexit@plt+0x20e26c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01181fd8 │ │ │ │ + @ instruction: 0x01181fb8 │ │ │ │ smlalseq r7, r3, r4, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a26c <__cxa_atexit@plt+0x20e2cc> │ │ │ │ @@ -538808,15 +538808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r7, r3, pc, lsr #4 │ │ │ │ - tsteq r8, r8, lsl #31 │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a33c <__cxa_atexit@plt+0x20e39c> │ │ │ │ ldr r7, [pc, #176] @ 21a364 <__cxa_atexit@plt+0x20e3c4> │ │ │ │ @@ -538862,17 +538862,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlatteq r8, ip, r8, r8 │ │ │ │ + smlabteq r8, ip, r8, r8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r8, r8, lsl r3 │ │ │ │ + @ instruction: 0x011822f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21a3d8 <__cxa_atexit@plt+0x20e438> │ │ │ │ @@ -538894,16 +538894,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r8, ip, asr r2 │ │ │ │ - tsteq r8, r0, asr #16 │ │ │ │ + tsteq r8, ip, lsr r2 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 21a468 <__cxa_atexit@plt+0x20e4c8> │ │ │ │ @@ -538934,17 +538934,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r8, [r8, -r0] │ │ │ │ - tsteq r8, r0, lsl #28 │ │ │ │ - smlatbeq r8, r0, r7, r8 │ │ │ │ + ldrdeq r8, [r8, -r0] │ │ │ │ + tsteq r8, r0, ror #27 │ │ │ │ + smlabbeq r8, r0, r7, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 21a504 <__cxa_atexit@plt+0x20e564> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 21a4e8 <__cxa_atexit@plt+0x20e548> │ │ │ │ @@ -538967,17 +538967,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 21a510 <__cxa_atexit@plt+0x20e570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, r4, asr #26 │ │ │ │ - tsteq r8, r8, asr #26 │ │ │ │ - tsteq r8, ip, lsl r7 │ │ │ │ + tsteq r8, r4, lsr #26 │ │ │ │ + tsteq r8, r8, lsr #26 │ │ │ │ + strdeq r8, [r8, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 21a558 <__cxa_atexit@plt+0x20e5b8> │ │ │ │ ldr r3, [pc, #60] @ 21a570 <__cxa_atexit@plt+0x20e5d0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -538991,32 +538991,32 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b d5aa64 <__cxa_atexit@plt+0xd4eac4> │ │ │ │ ldr r7, [pc, #12] @ 21a56c <__cxa_atexit@plt+0x20e5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #25 │ │ │ │ + tsteq r8, r0, asr #25 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01181cd4 │ │ │ │ - @ instruction: 0x010886b8 │ │ │ │ + @ instruction: 0x01181cb4 │ │ │ │ + @ instruction: 0x01088698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 21a5a8 <__cxa_atexit@plt+0x20e608> │ │ │ │ ldr r2, [pc, #28] @ 21a5ac <__cxa_atexit@plt+0x20e60c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d58eb8 <__cxa_atexit@plt+0xd4cf18> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01088694 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ + tsteq r8, r4, ror r6 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a5f4 <__cxa_atexit@plt+0x20e654> │ │ │ │ ldr r2, [pc, #40] @ 21a5fc <__cxa_atexit@plt+0x20e65c> │ │ │ │ @@ -539028,15 +539028,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #131072 @ 0x20000 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21a648 <__cxa_atexit@plt+0x20e6a8> │ │ │ │ @@ -539074,17 +539074,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 21a6bc <__cxa_atexit@plt+0x20e71c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - smlatbeq r8, r8, r5, r8 │ │ │ │ - @ instruction: 0x0108859c │ │ │ │ + smlabbeq r8, r8, r5, r8 │ │ │ │ tsteq r8, ip, ror r5 │ │ │ │ + tsteq r8, ip, asr r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539101,17 +539101,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 21a728 <__cxa_atexit@plt+0x20e788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r8, ip, lsr r5 │ │ │ │ - tsteq r8, r0, lsr r5 │ │ │ │ - @ instruction: 0x010885b0 │ │ │ │ + tsteq r8, ip, lsl r5 │ │ │ │ + tsteq r8, r0, lsl r5 │ │ │ │ + @ instruction: 0x01088590 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21a764 <__cxa_atexit@plt+0x20e7c4> │ │ │ │ ldr r5, [pc, #36] @ 21a774 <__cxa_atexit@plt+0x20e7d4> │ │ │ │ @@ -539122,26 +539122,26 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #12] @ 21a778 <__cxa_atexit@plt+0x20e7d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabbeq r8, r8, r5, r8 │ │ │ │ - tsteq r8, r4, ror #10 │ │ │ │ + tsteq r8, r8, ror #10 │ │ │ │ + tsteq r8, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21a7a0 <__cxa_atexit@plt+0x20e800> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r8, ip, lsr r5 │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ + tsteq r8, ip, lsl r5 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21a7fc <__cxa_atexit@plt+0x20e85c> │ │ │ │ ldr r3, [pc, #68] @ 21a80c <__cxa_atexit@plt+0x20e86c> │ │ │ │ @@ -539161,36 +539161,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21a814 <__cxa_atexit@plt+0x20e874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r8, r8, lsl #10 │ │ │ │ - smlatteq r8, r0, r4, r8 │ │ │ │ + smlatteq r8, r8, r4, r8 │ │ │ │ + smlabteq r8, r0, r4, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21a83c <__cxa_atexit@plt+0x20e89c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c054c <__cxa_atexit@plt+0x2b45ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r8, r0, r4, r8 │ │ │ │ + smlabbeq r8, r0, r4, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21a864 <__cxa_atexit@plt+0x20e8c4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r8, r8, ror r4 │ │ │ │ - @ instruction: 0x0108849c │ │ │ │ + tsteq r8, r8, asr r4 │ │ │ │ + tsteq r8, ip, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a8fc <__cxa_atexit@plt+0x20e95c> │ │ │ │ @@ -539233,17 +539233,17 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq r8, [r8, -r0] │ │ │ │ - tsteq r8, ip, lsl #8 │ │ │ │ - smlabteq r8, ip, r3, r8 │ │ │ │ + ldrdeq r8, [r8, -r0] │ │ │ │ + smlatteq r8, ip, r3, r8 │ │ │ │ + smlatbeq r8, ip, r3, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21a994 <__cxa_atexit@plt+0x20e9f4> │ │ │ │ @@ -539264,16 +539264,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 21a9b0 <__cxa_atexit@plt+0x20ea10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, ip, ror #6 │ │ │ │ - tsteq r8, r8, lsr #6 │ │ │ │ + tsteq r8, ip, asr #6 │ │ │ │ + tsteq r8, r8, lsl #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21a9f8 <__cxa_atexit@plt+0x20ea58> │ │ │ │ ldr r2, [pc, #48] @ 21aa08 <__cxa_atexit@plt+0x20ea68> │ │ │ │ @@ -539287,27 +539287,27 @@ │ │ │ │ mov r8, r9 │ │ │ │ b c1db18 <__cxa_atexit@plt+0xc11b78> │ │ │ │ ldr r7, [pc, #16] @ 21aa10 <__cxa_atexit@plt+0x20ea70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, ip, lsl #16 │ │ │ │ - tsteq r8, ip, lsl r3 │ │ │ │ - smlabteq r8, ip, r2, r8 │ │ │ │ + tsteq r8, ip, ror #15 │ │ │ │ + strdeq r8, [r8, -ip] │ │ │ │ + smlatbeq r8, ip, r2, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21aa38 <__cxa_atexit@plt+0x20ea98> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - smlatbeq r8, r4, r2, r8 │ │ │ │ - ldrdeq r8, [r8, -r8] │ │ │ │ + smlabbeq r8, r4, r2, r8 │ │ │ │ + @ instruction: 0x010882b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21aac4 <__cxa_atexit@plt+0x20eb24> │ │ │ │ ldr r3, [pc, #140] @ 21aaec <__cxa_atexit@plt+0x20eb4c> │ │ │ │ @@ -539344,19 +539344,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 21aaf0 <__cxa_atexit@plt+0x20eb50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ - tsteq r8, r8, asr r2 │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ + tsteq r8, r8, lsr r2 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, r0, asr #14 │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ + tsteq r8, r0, lsr #14 │ │ │ │ + strdeq r8, [r8, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21ab24 <__cxa_atexit@plt+0x20eb84> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -539376,17 +539376,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ b c1db18 <__cxa_atexit@plt+0xc11b78> │ │ │ │ ldr r7, [pc, #12] @ 21ab70 <__cxa_atexit@plt+0x20ebd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010881b4 │ │ │ │ + @ instruction: 0x01088194 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r8, r4, lsr #13 │ │ │ │ + tsteq r8, r4, lsl #13 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ac2c <__cxa_atexit@plt+0x20ec8c> │ │ │ │ @@ -539432,19 +539432,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ - @ instruction: 0x011815b4 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ + @ instruction: 0x01181594 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x011815f4 │ │ │ │ + @ instruction: 0x011815d4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 21acc4 <__cxa_atexit@plt+0x20ed24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -539468,16 +539468,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ - @ instruction: 0x01181698 │ │ │ │ + tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539510,18 +539510,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #8 │ │ │ │ + tsteq r8, ip, asr #8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0x011814b4 │ │ │ │ + @ instruction: 0x01181494 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21ae90 <__cxa_atexit@plt+0x20eef0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -539594,45 +539594,45 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, r8, asr r3 │ │ │ │ - smlabbeq r8, r0, lr, r7 │ │ │ │ + tsteq r8, r8, lsr r3 │ │ │ │ + tsteq r8, r0, ror #28 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x011813b8 │ │ │ │ - tsteq r8, r0, lsl #7 │ │ │ │ + @ instruction: 0x01181398 │ │ │ │ + tsteq r8, r0, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21af1c <__cxa_atexit@plt+0x20ef7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21af20 <__cxa_atexit@plt+0x20ef80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r4, asr #5 │ │ │ │ + tsteq r8, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21af4c <__cxa_atexit@plt+0x20efac> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21af50 <__cxa_atexit@plt+0x20efb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e00074 <__cxa_atexit@plt+0xdf40d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, ip, asr #14 │ │ │ │ + tsteq r8, ip, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 21b008 <__cxa_atexit@plt+0x20f068> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -539672,19 +539672,19 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r8, ip, ror #3 │ │ │ │ + tsteq r8, ip, asr #3 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x011816f4 │ │ │ │ - tsteq r8, r4, lsr r2 │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ + @ instruction: 0x011816d4 │ │ │ │ + tsteq r8, r4, lsl r2 │ │ │ │ + @ instruction: 0x011811f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21b08c <__cxa_atexit@plt+0x20f0ec> │ │ │ │ @@ -539716,19 +539716,19 @@ │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r8, lsr r1 │ │ │ │ + tsteq r8, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ - tsteq r8, r4, ror r1 │ │ │ │ - tsteq r8, r8, asr r1 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ + tsteq r8, r4, asr r1 │ │ │ │ + tsteq r8, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 6b0874 <__cxa_atexit@plt+0x6a48d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -539758,15 +539758,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 21b168 <__cxa_atexit@plt+0x20f1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r7, [r8, -r8] │ │ │ │ + @ instruction: 0x01087bb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21b188 <__cxa_atexit@plt+0x20f1e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21ada4 <__cxa_atexit@plt+0x20ee04> │ │ │ │ @@ -539783,15 +539783,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r8, ip, asr r3 │ │ │ │ + tsteq r8, ip, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b240 <__cxa_atexit@plt+0x20f2a0> │ │ │ │ ldr r3, [pc, #96] @ 21b250 <__cxa_atexit@plt+0x20f2b0> │ │ │ │ @@ -539817,17 +539817,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 21b25c <__cxa_atexit@plt+0x20f2bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r4, lsl r0 │ │ │ │ - @ instruction: 0x01180ffc │ │ │ │ - smlatteq r8, ip, sl, r7 │ │ │ │ + @ instruction: 0x01180ff4 │ │ │ │ + @ instruction: 0x01180fdc │ │ │ │ + smlabteq r8, ip, sl, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #36] @ 21b29c <__cxa_atexit@plt+0x20f2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 21b2a0 <__cxa_atexit@plt+0x20f300> │ │ │ │ @@ -539835,16 +539835,16 @@ │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ bic r2, r1, #1 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr #31 │ │ │ │ - @ instruction: 0x01180f9c │ │ │ │ + tsteq r8, r8, lsl #31 │ │ │ │ + tsteq r8, ip, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b32c <__cxa_atexit@plt+0x20f38c> │ │ │ │ ldr r3, [pc, #120] @ 21b33c <__cxa_atexit@plt+0x20f39c> │ │ │ │ @@ -539876,17 +539876,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21b344 <__cxa_atexit@plt+0x20f3a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r8, r4, lsr #30 │ │ │ │ - tsteq r8, r4, lsl #20 │ │ │ │ - @ instruction: 0x01180efc │ │ │ │ + tsteq r8, r4, lsl #30 │ │ │ │ + smlatteq r8, r4, r9, r7 │ │ │ │ + @ instruction: 0x01180edc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 21b37c <__cxa_atexit@plt+0x20f3dc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 21b390 <__cxa_atexit@plt+0x20f3f0> │ │ │ │ @@ -539901,45 +539901,45 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 21b3a8 <__cxa_atexit@plt+0x20f408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01180e9c │ │ │ │ - tsteq r8, r4, lsl #29 │ │ │ │ - smlabbeq r8, r8, r9, r7 │ │ │ │ + tsteq r8, ip, ror lr │ │ │ │ + tsteq r8, r4, ror #28 │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21b3dc <__cxa_atexit@plt+0x20f43c> │ │ │ │ ldr r3, [pc, #20] @ 21b3e4 <__cxa_atexit@plt+0x20f444> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r0, asr r9 │ │ │ │ + tsteq r8, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 21b418 <__cxa_atexit@plt+0x20f478> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 21b41c <__cxa_atexit@plt+0x20f47c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r0, lsl lr │ │ │ │ + @ instruction: 0x01180df0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -539962,17 +539962,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ - smlabteq r8, r4, r8, r7 │ │ │ │ - smlatbeq r8, r0, r8, r7 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ + smlatbeq r8, r4, r8, r7 │ │ │ │ + smlabbeq r8, r0, r8, r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov sl, r9 │ │ │ │ @@ -539990,17 +539990,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x011811b8 │ │ │ │ - tsteq r8, r4, asr r8 │ │ │ │ - smlatbeq r8, r0, r8, r7 │ │ │ │ + @ instruction: 0x01181198 │ │ │ │ + tsteq r8, r4, lsr r8 │ │ │ │ + smlabbeq r8, r0, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21b570 <__cxa_atexit@plt+0x20f5d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -540018,18 +540018,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr #16 │ │ │ │ - tsteq r8, r4, asr r8 │ │ │ │ - tsteq r8, r8, ror ip │ │ │ │ - tsteq r8, ip, lsr r8 │ │ │ │ + tsteq r8, r4, lsr #16 │ │ │ │ + tsteq r8, r4, lsr r8 │ │ │ │ + tsteq r8, r8, asr ip │ │ │ │ + tsteq r8, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b5ec <__cxa_atexit@plt+0x20f64c> │ │ │ │ ldr r3, [pc, #84] @ 21b5fc <__cxa_atexit@plt+0x20f65c> │ │ │ │ @@ -540052,18 +540052,18 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 21b608 <__cxa_atexit@plt+0x20f668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ - ldrheq r1, [r8, -ip] │ │ │ │ - smlatteq r8, r4, r7, r7 │ │ │ │ - @ instruction: 0x010877b8 │ │ │ │ + smlatteq r8, r8, r7, r7 │ │ │ │ + @ instruction: 0x0118109c │ │ │ │ + smlabteq r8, r4, r7, r7 │ │ │ │ + @ instruction: 0x01087798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #44] @ 21b64c <__cxa_atexit@plt+0x20f6ac> │ │ │ │ ldr r2, [pc, #44] @ 21b650 <__cxa_atexit@plt+0x20f6b0> │ │ │ │ and r7, r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -540071,17 +540071,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ moveq r3, r5 │ │ │ │ ldr r0, [r3] │ │ │ │ addeq r1, r2, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r8, r4, r7, r7 │ │ │ │ - tsteq r8, r4, asr r0 │ │ │ │ - @ instruction: 0x0108779c │ │ │ │ + smlabbeq r8, r4, r7, r7 │ │ │ │ + tsteq r8, r4, lsr r0 │ │ │ │ + tsteq r8, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21b6b4 <__cxa_atexit@plt+0x20f714> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -540099,18 +540099,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsl #14 │ │ │ │ - tsteq r8, r0, asr r7 │ │ │ │ - tsteq r8, r4, lsr fp │ │ │ │ - tsteq r8, r8, lsr r7 │ │ │ │ + smlatteq r8, r0, r6, r7 │ │ │ │ + tsteq r8, r0, lsr r7 │ │ │ │ + tsteq r8, r4, lsl fp │ │ │ │ + tsteq r8, r8, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b730 <__cxa_atexit@plt+0x20f790> │ │ │ │ ldr r3, [pc, #84] @ 21b740 <__cxa_atexit@plt+0x20f7a0> │ │ │ │ @@ -540133,18 +540133,18 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 21b74c <__cxa_atexit@plt+0x20f7ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r8, r4, lsl #14 │ │ │ │ - tsteq r8, r4, ror pc │ │ │ │ - smlatteq r8, r0, r6, r7 │ │ │ │ - @ instruction: 0x010876b4 │ │ │ │ + smlatteq r8, r4, r6, r7 │ │ │ │ + tsteq r8, r4, asr pc │ │ │ │ + smlabteq r8, r0, r6, r7 │ │ │ │ + @ instruction: 0x01087694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 21b790 <__cxa_atexit@plt+0x20f7f0> │ │ │ │ ldr r2, [pc, #44] @ 21b794 <__cxa_atexit@plt+0x20f7f4> │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -540152,17 +540152,17 @@ │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ addne r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01087698 │ │ │ │ - tsteq r8, ip, lsl #30 │ │ │ │ - smlabbeq r8, r4, r6, r7 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ + tsteq r8, ip, ror #29 │ │ │ │ + tsteq r8, r4, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 21b7f4 <__cxa_atexit@plt+0x20f854> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -540179,17 +540179,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r6 │ │ │ │ - @ instruction: 0x011809f8 │ │ │ │ - tsteq r8, ip, lsr #12 │ │ │ │ + tsteq r8, r0, lsr r6 │ │ │ │ + @ instruction: 0x011809d8 │ │ │ │ + tsteq r8, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21b860 <__cxa_atexit@plt+0x20f8c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -540207,25 +540207,25 @@ │ │ │ │ mov r5, sl │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r5, r3, r5, lsl fp │ │ │ │ - strdeq r7, [r8, -r4] │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ - smlabteq r8, ip, r5, r7 │ │ │ │ + ldrdeq r7, [r8, -r4] │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ + smlatbeq r8, ip, r5, r7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 21b894 <__cxa_atexit@plt+0x20f8f4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ - @ instruction: 0x010875b8 │ │ │ │ + @ instruction: 0x01087598 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21b8f4 <__cxa_atexit@plt+0x20f954> │ │ │ │ @@ -540249,29 +540249,29 @@ │ │ │ │ b 21b904 <__cxa_atexit@plt+0x20f964> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21b914 <__cxa_atexit@plt+0x20f974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr r5 │ │ │ │ + tsteq r8, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r5, r3, r3, asr sl │ │ │ │ - tsteq r8, ip, lsr #10 │ │ │ │ + tsteq r8, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21b948 <__cxa_atexit@plt+0x20f9a8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ - tsteq r8, r0, lsl r5 │ │ │ │ + tsteq r8, r0, lsr r4 │ │ │ │ + strdeq r7, [r8, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -540313,20 +540313,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, r4, ror #8 │ │ │ │ - @ instruction: 0x01087490 │ │ │ │ + tsteq r8, r4, asr #8 │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq r5, r3, r3, lsl #19 │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ba80 <__cxa_atexit@plt+0x20fae0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -540349,19 +540349,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21baa4 <__cxa_atexit@plt+0x20fb04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r8, r3, r7 │ │ │ │ + smlatbeq r8, r8, r3, r7 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ rscseq r5, r3, r3, asr #17 │ │ │ │ - smlatbeq r8, r8, r3, r7 │ │ │ │ + smlabbeq r8, r8, r3, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21bb68 <__cxa_atexit@plt+0x20fbc8> │ │ │ │ @@ -540411,21 +540411,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r7, [r8, -ip] │ │ │ │ - @ instruction: 0x01180b9c │ │ │ │ - tsteq r8, r8, lsl #6 │ │ │ │ + @ instruction: 0x010872bc │ │ │ │ + tsteq r8, ip, ror fp │ │ │ │ + smlatteq r8, r8, r2, r7 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ rscseq r5, r3, r7, ror #15 │ │ │ │ - smlatbeq r8, ip, r2, r7 │ │ │ │ + smlabbeq r8, ip, r2, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #2 │ │ │ │ bcs 21bbec <__cxa_atexit@plt+0x20fc4c> │ │ │ │ ldr r6, [pc, #128] @ 21bc58 <__cxa_atexit@plt+0x20fcb8> │ │ │ │ @@ -540457,16 +540457,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21bc54 <__cxa_atexit@plt+0x20fcb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ - tsteq r8, r0, asr #21 │ │ │ │ + strdeq r7, [r8, -r8] │ │ │ │ + tsteq r8, r0, lsr #21 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ rscseq r5, r3, r3, lsl r7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -540510,20 +540510,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 21bd2c <__cxa_atexit@plt+0x20fd8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ - tsteq r8, r8, ror #2 │ │ │ │ - tsteq r8, r4, lsr r5 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ + tsteq r8, r8, asr #2 │ │ │ │ + tsteq r8, r4, lsl r5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, r0, asr #19 │ │ │ │ - @ instruction: 0x011804f8 │ │ │ │ + tsteq r8, r0, lsr #19 │ │ │ │ + @ instruction: 0x011804d8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -540546,17 +540546,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 21bdc0 <__cxa_atexit@plt+0x20fe20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r8, ip, lsl r9 │ │ │ │ - tsteq r8, r4, asr r4 │ │ │ │ - ldrdeq r7, [r8, -ip] │ │ │ │ + @ instruction: 0x011808fc │ │ │ │ + tsteq r8, r4, lsr r4 │ │ │ │ + strheq r7, [r8, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21be48 <__cxa_atexit@plt+0x20fea8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -540611,21 +540611,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 21bebc <__cxa_atexit@plt+0x20ff1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r8, -r4] │ │ │ │ - tsteq r8, r4, asr #6 │ │ │ │ + @ instruction: 0x01086fb4 │ │ │ │ + tsteq r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r8, r8, lsr r0 │ │ │ │ + tsteq r8, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r8, ip, ror r8 │ │ │ │ - @ instruction: 0x011803b4 │ │ │ │ + tsteq r8, ip, asr r8 │ │ │ │ + @ instruction: 0x01180394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #1 │ │ │ │ @@ -540659,19 +540659,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 21bf7c <__cxa_atexit@plt+0x20ffdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl pc │ │ │ │ - @ instruction: 0x011802d8 │ │ │ │ + strdeq r6, [r8, -r4] │ │ │ │ + @ instruction: 0x011802b8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r8, r4, ror #14 │ │ │ │ - @ instruction: 0x0118029c │ │ │ │ + tsteq r8, r4, asr #14 │ │ │ │ + tsteq r8, ip, ror r2 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c054 <__cxa_atexit@plt+0x2100b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -540723,22 +540723,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c08c <__cxa_atexit@plt+0x2100ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl r2 │ │ │ │ - @ instruction: 0x011806b4 │ │ │ │ - tsteq r8, r4, ror #3 │ │ │ │ - @ instruction: 0x011801dc │ │ │ │ - tsteq r8, ip, lsl lr │ │ │ │ + @ instruction: 0x011801fc │ │ │ │ + @ instruction: 0x01180694 │ │ │ │ + tsteq r8, r4, asr #3 │ │ │ │ + @ instruction: 0x011801bc │ │ │ │ + strdeq r6, [r8, -ip] │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, ip, ror #12 │ │ │ │ - tsteq r8, r4, lsr #3 │ │ │ │ + tsteq r8, ip, asr #12 │ │ │ │ + tsteq r8, r4, lsl #3 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -540779,21 +540779,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21c168 <__cxa_atexit@plt+0x2101c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ - ldrsheq r0, [r8, -r8] │ │ │ │ - tsteq r8, ip, lsr sp │ │ │ │ + tsteq r8, r8, ror #1 │ │ │ │ + tsteq r8, r0, lsr #11 │ │ │ │ + ldrsbeq r0, [r8, -r8] │ │ │ │ + tsteq r8, ip, lsl sp │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r8, ip, ror r5 │ │ │ │ - ldrheq r0, [r8, -r4] │ │ │ │ + tsteq r8, ip, asr r5 │ │ │ │ + @ instruction: 0x01180094 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c23c <__cxa_atexit@plt+0x21029c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -540845,22 +540845,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c274 <__cxa_atexit@plt+0x2102d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr r0 │ │ │ │ - tsteq r8, ip, asr #9 │ │ │ │ - @ instruction: 0x0117fffc │ │ │ │ - @ instruction: 0x0117fff4 │ │ │ │ - tsteq r8, r8, lsr ip │ │ │ │ + tsteq r8, r4, lsl r0 │ │ │ │ + tsteq r8, ip, lsr #9 │ │ │ │ + @ instruction: 0x0117ffdc │ │ │ │ + @ instruction: 0x0117ffd4 │ │ │ │ + tsteq r8, r8, lsl ip │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ - @ instruction: 0x0117ffbc │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ + @ instruction: 0x0117ff9c │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -540901,21 +540901,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21c350 <__cxa_atexit@plt+0x2103b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011803d8 │ │ │ │ - tstpeq r7, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r8, asr fp │ │ │ │ + tstpeq r7, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011803b8 │ │ │ │ + @ instruction: 0x0117fef0 │ │ │ │ + tsteq r8, r8, lsr fp │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01180394 │ │ │ │ - tstpeq r7, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r4, ror r3 │ │ │ │ + tstpeq r7, ip, lsr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c424 <__cxa_atexit@plt+0x210484> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -540967,22 +540967,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c45c <__cxa_atexit@plt+0x2104bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r4, ror #5 │ │ │ │ - tstpeq r7, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, ip, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r4, asr sl │ │ │ │ + tstpeq r7, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r4, asr #5 │ │ │ │ + @ instruction: 0x0117fdf4 │ │ │ │ + tstpeq r7, ip, ror #27 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r4, lsr sl │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x0118029c │ │ │ │ - @ instruction: 0x0117fdd4 │ │ │ │ + tsteq r8, ip, ror r2 │ │ │ │ + @ instruction: 0x0117fdb4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -541023,21 +541023,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21c538 <__cxa_atexit@plt+0x210598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011801f0 │ │ │ │ - tstpeq r7, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r4, ror r9 │ │ │ │ + tstpeq r7, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011801d0 │ │ │ │ + tstpeq r7, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r4, asr r9 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r8, ip, lsr #3 │ │ │ │ - tstpeq r7, r4, ror #25 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, ip, lsl #3 │ │ │ │ + tstpeq r7, r4, asr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c60c <__cxa_atexit@plt+0x21066c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -541089,22 +541089,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c644 <__cxa_atexit@plt+0x2106a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r4, ror #24 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq r0, [r8, -ip] │ │ │ │ - tstpeq r7, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r0, ror r8 │ │ │ │ + tstpeq r7, r4, asr #24 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq r0, [r8, -ip] │ │ │ │ + tstpeq r7, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, asr r8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldrheq r0, [r8, -r4] │ │ │ │ - tstpeq r7, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01180094 │ │ │ │ + tstpeq r7, ip, asr #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -541145,21 +541145,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21c720 <__cxa_atexit@plt+0x210780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r8 │ │ │ │ - tstpeq r7, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01086790 │ │ │ │ + tstpeq r7, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, ror r7 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tstpeq r7, r4, asr #31 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117fafc │ │ │ │ + tstpeq r7, r4, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117fadc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c7f4 <__cxa_atexit@plt+0x210854> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -541211,22 +541211,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c82c <__cxa_atexit@plt+0x21088c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, ip, ror sl @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, lsl pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r8, r0, r6, r6 │ │ │ │ + tstpeq r7, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117fef4 │ │ │ │ + tstpeq r7, r4, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - tstpeq r7, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, ror #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c900 <__cxa_atexit@plt+0x210960> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -541278,22 +541278,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21c938 <__cxa_atexit@plt+0x210998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r0, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r8, ror r5 │ │ │ │ + tstpeq r7, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r8, asr r5 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - tstpeq r7, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f8f8 │ │ │ │ + tstpeq r7, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f8d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21c99c <__cxa_atexit@plt+0x2109fc> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -541337,15 +541337,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 21c98c <__cxa_atexit@plt+0x2109ec> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r6, [r8, -r8] │ │ │ │ + ldrdeq r6, [r8, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -541437,28 +541437,28 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - tstpeq r7, r4, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f6bc │ │ │ │ - tstpeq r7, r4, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, ror r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f69c │ │ │ │ + tstpeq r7, r4, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tstpeq r7, ip, ror #13 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, asr #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 21ca9c <__cxa_atexit@plt+0x210afc> │ │ │ │ - smlabteq r8, r4, r2, r6 │ │ │ │ + smlatbeq r8, r4, r2, r6 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21cc9c <__cxa_atexit@plt+0x210cfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -541509,23 +541509,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21ccd4 <__cxa_atexit@plt+0x210d34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117f5d0 │ │ │ │ + @ instruction: 0x0117f5b0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - @ instruction: 0x0117f59c │ │ │ │ - @ instruction: 0x0117f594 │ │ │ │ - smlatteq r8, r8, r1, r6 │ │ │ │ + tstpeq r7, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, ror r5 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r8, r8, r1, r6 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tstpeq r7, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, ip, ror r1 │ │ │ │ + tstpeq r7, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, ip, asr r1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21cd84 <__cxa_atexit@plt+0x210de4> │ │ │ │ @@ -541569,21 +541569,21 @@ │ │ │ │ b 21cda4 <__cxa_atexit@plt+0x210e04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21cdb8 <__cxa_atexit@plt+0x210e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, ip, asr #9 @ p-variant is OBSOLETE │ │ │ │ - strheq r6, [r8, -r8] │ │ │ │ - tstpeq r7, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + swpeq r6, r8, [r8] @ │ │ │ │ + tstpeq r7, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ @ instruction: 0xffffeb14 │ │ │ │ rscseq r4, r3, r3, asr #11 │ │ │ │ - swpeq r6, r4, [r8] │ │ │ │ + tsteq r8, r4, ror r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ce6c <__cxa_atexit@plt+0x210ecc> │ │ │ │ @@ -541627,21 +541627,21 @@ │ │ │ │ b 21ce8c <__cxa_atexit@plt+0x210eec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21cea0 <__cxa_atexit@plt+0x210f00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r4, ror #7 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r5, [r8, -r0] │ │ │ │ - tstpeq r7, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, asr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01085fb0 │ │ │ │ + tstpeq r7, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ ldrsbteq r4, [r3], #75 @ 0x4b │ │ │ │ - smlatbeq r8, r8, pc, r5 @ │ │ │ │ + smlabbeq r8, r8, pc, r5 @ │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -541682,21 +541682,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 21cf80 <__cxa_atexit@plt+0x210fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tstpeq r7, r4, ror #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f2d8 │ │ │ │ - tsteq r8, r8, lsr pc │ │ │ │ + tstpeq r7, r4, asr #5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f2b8 │ │ │ │ + tsteq r8, r8, lsl pc │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0x0117f29c │ │ │ │ - tsteq r8, r4, lsl pc │ │ │ │ + tstpeq r7, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ + strdeq r5, [r8, -r4] │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d054 <__cxa_atexit@plt+0x2110b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -541747,23 +541747,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21d08c <__cxa_atexit@plt+0x2110ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f1f8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - tstpeq r7, r4, ror #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f1dc │ │ │ │ - tsteq r8, r8, lsr lr │ │ │ │ + tstpeq r7, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f1bc │ │ │ │ + tsteq r8, r8, lsl lr │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tstpeq r7, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - smlabteq r8, r4, sp, r5 │ │ │ │ + tstpeq r7, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r8, r4, sp, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d13c <__cxa_atexit@plt+0x21119c> │ │ │ │ @@ -541807,21 +541807,21 @@ │ │ │ │ b 21d15c <__cxa_atexit@plt+0x2111bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d170 <__cxa_atexit@plt+0x2111d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ - @ instruction: 0x0117f5b8 │ │ │ │ + ldrsheq pc, [r7, -r4] @ │ │ │ │ + smlatteq r8, r0, ip, r5 │ │ │ │ + @ instruction: 0x0117f598 │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ rscseq r4, r3, fp, lsl #4 │ │ │ │ - ldrdeq r5, [r8, -ip] │ │ │ │ + @ instruction: 0x01085cbc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d224 <__cxa_atexit@plt+0x211284> │ │ │ │ @@ -541865,21 +541865,21 @@ │ │ │ │ b 21d244 <__cxa_atexit@plt+0x2112a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d258 <__cxa_atexit@plt+0x2112b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r8, lsl ip │ │ │ │ - @ instruction: 0x0117f4d0 │ │ │ │ + tstpeq r7, ip @ p-variant is OBSOLETE │ │ │ │ + strdeq r5, [r8, -r8] │ │ │ │ + @ instruction: 0x0117f4b0 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ rscseq r4, r3, r3, lsr #2 │ │ │ │ - strdeq r5, [r8, -r0] │ │ │ │ + ldrdeq r5, [r8, -r0] │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -541920,21 +541920,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 21d338 <__cxa_atexit@plt+0x211398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, ip, lsr #30 │ │ │ │ - tsteq r7, r0, lsr #30 │ │ │ │ - smlabbeq r8, r8, fp, r5 │ │ │ │ + tsteq r7, ip, lsl #30 │ │ │ │ + tsteq r7, r0, lsl #30 │ │ │ │ + tsteq r8, r8, ror #22 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r7, r4, ror #29 │ │ │ │ - tsteq r8, r4, asr fp │ │ │ │ + tsteq r7, r4, asr #29 │ │ │ │ + tsteq r8, r4, lsr fp │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d410 <__cxa_atexit@plt+0x211470> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -541986,23 +541986,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21d448 <__cxa_atexit@plt+0x2114a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr lr │ │ │ │ + tsteq r7, ip, lsr lr │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - tsteq r7, r8, lsr #28 │ │ │ │ - tsteq r7, r0, lsr #28 │ │ │ │ - tsteq r8, r4, ror sl │ │ │ │ + tsteq r7, r8, lsl #28 │ │ │ │ + tsteq r7, r0, lsl #28 │ │ │ │ + tsteq r8, r4, asr sl │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - tsteq r7, ip, ror #27 │ │ │ │ - tsteq r8, r8, lsl #20 │ │ │ │ + tsteq r7, ip, asr #27 │ │ │ │ + smlatteq r8, r8, r9, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d4f8 <__cxa_atexit@plt+0x211558> │ │ │ │ @@ -542046,21 +542046,21 @@ │ │ │ │ b 21d518 <__cxa_atexit@plt+0x211578> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d52c <__cxa_atexit@plt+0x21158c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr sp │ │ │ │ - tsteq r8, r4, asr #18 │ │ │ │ - @ instruction: 0x0117f1fc │ │ │ │ + tsteq r7, r8, lsr sp │ │ │ │ + tsteq r8, r4, lsr #18 │ │ │ │ + @ instruction: 0x0117f1dc │ │ │ │ @ instruction: 0xffffe454 │ │ │ │ @ instruction: 0xffffe3a0 │ │ │ │ rscseq r3, r3, pc, asr #28 │ │ │ │ - tsteq r8, r0, lsr #18 │ │ │ │ + tsteq r8, r0, lsl #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d5e0 <__cxa_atexit@plt+0x211640> │ │ │ │ @@ -542104,21 +542104,21 @@ │ │ │ │ b 21d600 <__cxa_atexit@plt+0x211660> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d614 <__cxa_atexit@plt+0x211674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror ip │ │ │ │ - tsteq r8, ip, asr r8 │ │ │ │ - tstpeq r7, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r0, asr ip │ │ │ │ + tsteq r8, ip, lsr r8 │ │ │ │ + ldrsheq pc, [r7, -r4] @ │ │ │ │ @ instruction: 0xffffe36c │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ rscseq r3, r3, r7, ror #26 │ │ │ │ - tsteq r8, ip, ror r8 │ │ │ │ + tsteq r8, ip, asr r8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d6f0 <__cxa_atexit@plt+0x211750> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -542170,23 +542170,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21d728 <__cxa_atexit@plt+0x211788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror fp │ │ │ │ + tsteq r7, ip, asr fp │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - tsteq r7, r8, asr #22 │ │ │ │ - tsteq r7, r0, asr #22 │ │ │ │ - @ instruction: 0x0108579c │ │ │ │ + tsteq r7, r8, lsr #22 │ │ │ │ + tsteq r7, r0, lsr #22 │ │ │ │ + tsteq r8, ip, ror r7 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - tsteq r7, ip, lsl #22 │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ + tsteq r7, ip, ror #21 │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d7d8 <__cxa_atexit@plt+0x211838> │ │ │ │ @@ -542230,21 +542230,21 @@ │ │ │ │ b 21d7f8 <__cxa_atexit@plt+0x211858> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d80c <__cxa_atexit@plt+0x21186c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror sl │ │ │ │ - tsteq r8, r4, ror #12 │ │ │ │ - tsteq r7, ip, lsl pc │ │ │ │ + tsteq r7, r8, asr sl │ │ │ │ + tsteq r8, r4, asr #12 │ │ │ │ + @ instruction: 0x0117eefc │ │ │ │ @ instruction: 0xffffe174 │ │ │ │ @ instruction: 0xffffe0c0 │ │ │ │ rscseq r3, r3, pc, ror #22 │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d8c0 <__cxa_atexit@plt+0x211920> │ │ │ │ @@ -542288,21 +542288,21 @@ │ │ │ │ b 21d8e0 <__cxa_atexit@plt+0x211940> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21d8f4 <__cxa_atexit@plt+0x211954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117e990 │ │ │ │ - tsteq r8, ip, ror r5 │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r0, ror r9 │ │ │ │ + tsteq r8, ip, asr r5 │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffdfd8 │ │ │ │ rscseq r3, r3, r7, lsl #21 │ │ │ │ - smlatbeq r8, r0, r5, r5 │ │ │ │ + smlabbeq r8, r0, r5, r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21d948 <__cxa_atexit@plt+0x2119a8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -542327,16 +542327,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 21d938 <__cxa_atexit@plt+0x211998> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, r4, ror r5 │ │ │ │ - tsteq r8, ip, lsl r5 │ │ │ │ + tsteq r8, r4, asr r5 │ │ │ │ + strdeq r5, [r8, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -542377,15 +542377,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21d9ec <__cxa_atexit@plt+0x211a4c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r8, r8, asr r4 │ │ │ │ + tsteq r8, r8, lsr r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -542404,15 +542404,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21da84 <__cxa_atexit@plt+0x211ae4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatteq r8, ip, r3, r5 │ │ │ │ + smlabteq r8, ip, r3, r5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -542488,30 +542488,30 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - tsteq r7, r8, ror #12 │ │ │ │ + tsteq r7, r8, asr #12 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - tsteq r7, r0, lsr #12 │ │ │ │ - @ instruction: 0x0117e5fc │ │ │ │ - @ instruction: 0x0117e698 │ │ │ │ + tsteq r7, r0, lsl #12 │ │ │ │ + @ instruction: 0x0117e5dc │ │ │ │ + tsteq r7, r8, ror r6 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, r8, ror r2 │ │ │ │ + tsteq r8, r8, asr r2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 21dae4 <__cxa_atexit@plt+0x211b44> │ │ │ │ - tsteq r8, ip, ror r2 │ │ │ │ + tsteq r8, ip, asr r2 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21dcf0 <__cxa_atexit@plt+0x211d50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -542554,21 +542554,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 21dd1c <__cxa_atexit@plt+0x211d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #10 │ │ │ │ - smlabteq r8, r0, r1, r5 │ │ │ │ - tsteq r7, ip, asr #10 │ │ │ │ + tsteq r7, r0, asr #10 │ │ │ │ + smlatbeq r8, r0, r1, r5 │ │ │ │ + tsteq r7, ip, lsr #10 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r7, r8, lsl r5 │ │ │ │ - tsteq r8, r0, lsr r1 │ │ │ │ + @ instruction: 0x0117e4f8 │ │ │ │ + tsteq r8, r0, lsl r1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ddd0 <__cxa_atexit@plt+0x211e30> │ │ │ │ @@ -542612,21 +542612,21 @@ │ │ │ │ b 21ddf0 <__cxa_atexit@plt+0x211e50> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21de04 <__cxa_atexit@plt+0x211e64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #9 │ │ │ │ - tsteq r8, ip, rrx │ │ │ │ - tsteq r7, r4, lsr #18 │ │ │ │ + tsteq r7, r0, ror #8 │ │ │ │ + tsteq r8, ip, asr #32 │ │ │ │ + tsteq r7, r4, lsl #18 │ │ │ │ @ instruction: 0xffffdb7c │ │ │ │ @ instruction: 0xffffdac8 │ │ │ │ rscseq r3, r3, r7, ror r5 │ │ │ │ - tsteq r8, r4, asr #32 │ │ │ │ + tsteq r8, r4, lsr #32 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -542652,17 +542652,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r7, ip, lsl #7 │ │ │ │ - tsteq r8, r0, asr #32 │ │ │ │ - tsteq r8, ip, lsl r0 │ │ │ │ + tsteq r7, ip, ror #6 │ │ │ │ + tsteq r8, r0, lsr #32 │ │ │ │ + strdeq r4, [r8, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21dee8 <__cxa_atexit@plt+0x211f48> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -542687,16 +542687,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 21ded8 <__cxa_atexit@plt+0x211f38> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq r8, r4, pc, r4 @ │ │ │ │ - @ instruction: 0x01084f98 │ │ │ │ + smlabteq r8, r4, pc, r4 @ │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -542751,21 +542751,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 21e02c <__cxa_atexit@plt+0x21208c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r8, ip, lr, r4 │ │ │ │ - tsteq r7, r0, asr r2 │ │ │ │ + smlabbeq r8, ip, lr, r4 │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq r7, r4, lsr #4 │ │ │ │ - smlabbeq r8, r4, lr, r4 │ │ │ │ + tsteq r7, r4, lsl #4 │ │ │ │ + tsteq r8, r4, ror #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #8 │ │ │ │ @@ -542801,20 +542801,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 21e0f4 <__cxa_atexit@plt+0x212154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, r4, sp, r4 │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ + smlabteq r8, r4, sp, r4 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - tsteq r7, r8, lsr r1 │ │ │ │ - tsteq r8, ip, asr #28 │ │ │ │ + tsteq r7, r8, lsl r1 │ │ │ │ + tsteq r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21e168 <__cxa_atexit@plt+0x2121c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -542832,18 +542832,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r8, -r0] │ │ │ │ - tsteq r8, r0, lsl #28 │ │ │ │ - tsteq r7, r0, lsl #1 │ │ │ │ - smlatteq r8, r8, sp, r4 │ │ │ │ + ldrdeq r4, [r8, -r0] │ │ │ │ + smlatteq r8, r0, sp, r4 │ │ │ │ + tsteq r7, r0, rrx │ │ │ │ + smlabteq r8, r8, sp, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21e1fc <__cxa_atexit@plt+0x21225c> │ │ │ │ ldr r3, [pc, #124] @ 21e21c <__cxa_atexit@plt+0x21227c> │ │ │ │ @@ -542876,19 +542876,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21e1e4 <__cxa_atexit@plt+0x212244> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0117e4b4 │ │ │ │ - @ instruction: 0x01084db0 │ │ │ │ - smlatbeq r8, ip, sp, r4 │ │ │ │ - tsteq r8, r8, ror sp │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ + @ instruction: 0x0117e494 │ │ │ │ + @ instruction: 0x01084d90 │ │ │ │ + smlabbeq r8, ip, sp, r4 │ │ │ │ + tsteq r8, r8, asr sp │ │ │ │ + tsteq r8, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 21e260 <__cxa_atexit@plt+0x2122c0> │ │ │ │ ldr r7, [pc, #72] @ 21e298 <__cxa_atexit@plt+0x2122f8> │ │ │ │ ldr r0, [pc, #72] @ 21e29c <__cxa_atexit@plt+0x2122fc> │ │ │ │ @@ -542905,18 +542905,18 @@ │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21e26c <__cxa_atexit@plt+0x2122cc> │ │ │ │ - tsteq r7, ip, lsr #8 │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ - tsteq r8, r4, lsl sp │ │ │ │ + tsteq r7, ip, lsl #8 │ │ │ │ + strdeq r4, [r8, -r8] │ │ │ │ strdeq r4, [r8, -r4] │ │ │ │ + ldrdeq r4, [r8, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21e300 <__cxa_atexit@plt+0x212360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -542934,18 +542934,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr ip │ │ │ │ - smlatbeq r8, r8, ip, r4 │ │ │ │ - tsteq r7, r8, ror #29 │ │ │ │ - @ instruction: 0x01084c90 │ │ │ │ + tsteq r8, r8, lsr ip │ │ │ │ + smlabbeq r8, r8, ip, r4 │ │ │ │ + tsteq r7, r8, asr #29 │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21e39c <__cxa_atexit@plt+0x2123fc> │ │ │ │ ldr r3, [pc, #116] @ 21e3ac <__cxa_atexit@plt+0x21240c> │ │ │ │ @@ -542976,19 +542976,19 @@ │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 21e3bc <__cxa_atexit@plt+0x21241c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, r0, lsl r3 │ │ │ │ - tsteq r8, ip, asr #24 │ │ │ │ - tsteq r8, r8, asr #24 │ │ │ │ - tsteq r8, r8, lsl ip │ │ │ │ - smlatteq r8, r8, fp, r4 │ │ │ │ + @ instruction: 0x0117e2f0 │ │ │ │ + tsteq r8, ip, lsr #24 │ │ │ │ + tsteq r8, r8, lsr #24 │ │ │ │ + strdeq r4, [r8, -r8] │ │ │ │ + smlabteq r8, r8, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 21e3f8 <__cxa_atexit@plt+0x212458> │ │ │ │ @@ -543003,18 +543003,18 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 21e41c <__cxa_atexit@plt+0x21247c> │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117e290 │ │ │ │ - smlabteq r8, r0, fp, r4 │ │ │ │ - @ instruction: 0x01084bbc │ │ │ │ - strdeq r4, [r8, -r4] │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ + smlatbeq r8, r0, fp, r4 │ │ │ │ + @ instruction: 0x01084b9c │ │ │ │ + ldrdeq r4, [r8, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 21e484 <__cxa_atexit@plt+0x2124e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -543031,17 +543031,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r0, r9, r4 │ │ │ │ - tsteq r7, r8, ror #26 │ │ │ │ - tsteq r8, ip, lsr #22 │ │ │ │ + smlatbeq r8, r0, r9, r4 │ │ │ │ + tsteq r7, r8, asr #26 │ │ │ │ + tsteq r8, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21e4f0 <__cxa_atexit@plt+0x212550> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -543059,25 +543059,25 @@ │ │ │ │ mov r5, sl │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, r3, r5, lsl #29 │ │ │ │ - strdeq r4, [r8, -r4] │ │ │ │ - @ instruction: 0x0117dcf8 │ │ │ │ - smlabteq r8, ip, sl, r4 │ │ │ │ + ldrdeq r4, [r8, -r4] │ │ │ │ + @ instruction: 0x0117dcd8 │ │ │ │ + smlatbeq r8, ip, sl, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 21e524 <__cxa_atexit@plt+0x212584> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ - @ instruction: 0x01084ab8 │ │ │ │ + @ instruction: 0x01084a98 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21e584 <__cxa_atexit@plt+0x2125e4> │ │ │ │ @@ -543101,29 +543101,29 @@ │ │ │ │ b 21e594 <__cxa_atexit@plt+0x2125f4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21e5a4 <__cxa_atexit@plt+0x212604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr sl │ │ │ │ + tsteq r8, r8, lsr sl │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r2, r3, lr, lsl sp │ │ │ │ - tsteq r8, ip, lsr #20 │ │ │ │ + tsteq r8, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21e5d8 <__cxa_atexit@plt+0x212638> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ - tsteq r8, r0, lsl sl │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ + strdeq r4, [r8, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -543165,20 +543165,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ - @ instruction: 0x01084990 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ + tsteq r8, r0, ror r9 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq r2, r3, lr, asr #24 │ │ │ │ - tsteq r8, r8, lsr r9 │ │ │ │ + tsteq r8, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21e710 <__cxa_atexit@plt+0x212770> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -543201,19 +543201,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21e734 <__cxa_atexit@plt+0x212794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r8, r8, r4 │ │ │ │ + smlatbeq r8, r8, r8, r4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ rscseq r2, r3, lr, lsl #23 │ │ │ │ - smlatbeq r8, r8, r8, r4 │ │ │ │ + smlabbeq r8, r8, r8, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21e7f8 <__cxa_atexit@plt+0x212858> │ │ │ │ @@ -543263,21 +543263,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r4, [r8, -ip] │ │ │ │ - tsteq r7, r0, lsl pc │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ + @ instruction: 0x010847bc │ │ │ │ + @ instruction: 0x0117def0 │ │ │ │ + smlatteq r8, r8, r7, r4 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ ldrhteq r2, [r3], #162 @ 0xa2 │ │ │ │ - smlatbeq r8, ip, r7, r4 │ │ │ │ + smlabbeq r8, ip, r7, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #4 │ │ │ │ bcs 21e87c <__cxa_atexit@plt+0x2128dc> │ │ │ │ ldr r6, [pc, #128] @ 21e8e8 <__cxa_atexit@plt+0x212948> │ │ │ │ @@ -543309,16 +543309,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21e8e4 <__cxa_atexit@plt+0x212944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl r7 │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + strdeq r4, [r8, -r8] │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ ldrsbteq r2, [r3], #158 @ 0x9e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -543362,20 +543362,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 21e9bc <__cxa_atexit@plt+0x212a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr #17 │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ - tsteq r7, r4, lsr #17 │ │ │ │ + tsteq r7, r0, lsr #17 │ │ │ │ + tsteq r8, r8, asr #12 │ │ │ │ + tsteq r7, r4, lsl #17 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ - tsteq r7, r8, ror #16 │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ + tsteq r7, r8, asr #16 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -543398,17 +543398,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 21ea50 <__cxa_atexit@plt+0x212ab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x0117dc90 │ │ │ │ - tsteq r7, r4, asr #15 │ │ │ │ - ldrdeq r4, [r8, -ip] │ │ │ │ + tsteq r7, r0, ror ip │ │ │ │ + tsteq r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x010845bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21ead8 <__cxa_atexit@plt+0x212b38> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -543463,21 +543463,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 21eb4c <__cxa_atexit@plt+0x212bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r8, -r4] │ │ │ │ - @ instruction: 0x0117d6b4 │ │ │ │ + @ instruction: 0x010844b4 │ │ │ │ + @ instruction: 0x0117d694 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r8, r8, lsr r5 │ │ │ │ + tsteq r8, r8, lsl r5 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0x0117dbf0 │ │ │ │ - tsteq r7, r4, lsr #14 │ │ │ │ + @ instruction: 0x0117dbd0 │ │ │ │ + tsteq r7, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #3 │ │ │ │ @@ -543511,19 +543511,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 21ec0c <__cxa_atexit@plt+0x212c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl r4 │ │ │ │ - tsteq r7, r8, asr #12 │ │ │ │ + strdeq r4, [r8, -r4] │ │ │ │ + tsteq r7, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0x0117dad8 │ │ │ │ - tsteq r7, ip, lsl #12 │ │ │ │ + @ instruction: 0x0117dab8 │ │ │ │ + tsteq r7, ip, ror #11 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ece4 <__cxa_atexit@plt+0x212d44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -543575,22 +543575,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21ed1c <__cxa_atexit@plt+0x212d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #11 │ │ │ │ - tsteq r7, r8, lsr #20 │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ - tsteq r7, ip, asr #10 │ │ │ │ - tsteq r8, ip, lsl r3 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ + tsteq r7, ip, lsr #10 │ │ │ │ + strdeq r4, [r8, -ip] │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r0, ror #19 │ │ │ │ - tsteq r7, r4, lsl r5 │ │ │ │ + tsteq r7, r0, asr #19 │ │ │ │ + @ instruction: 0x0117d4f4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -543631,21 +543631,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21edf8 <__cxa_atexit@plt+0x212e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror r4 │ │ │ │ - tsteq r7, r4, lsr r9 │ │ │ │ - tsteq r7, r8, ror #8 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ + tsteq r7, r8, asr r4 │ │ │ │ + tsteq r7, r4, lsl r9 │ │ │ │ + tsteq r7, r8, asr #8 │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0117d8f0 │ │ │ │ - tsteq r7, r4, lsr #8 │ │ │ │ + @ instruction: 0x0117d8d0 │ │ │ │ + tsteq r7, r4, lsl #8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21eecc <__cxa_atexit@plt+0x212f2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -543697,22 +543697,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21ef04 <__cxa_atexit@plt+0x212f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #7 │ │ │ │ - tsteq r7, r0, asr #16 │ │ │ │ - tsteq r7, ip, ror #6 │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ - tsteq r8, r8, lsr r1 │ │ │ │ + tsteq r7, r4, lsl #7 │ │ │ │ + tsteq r7, r0, lsr #16 │ │ │ │ + tsteq r7, ip, asr #6 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ + tsteq r8, r8, lsl r1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x0117d7f8 │ │ │ │ - tsteq r7, ip, lsr #6 │ │ │ │ + @ instruction: 0x0117d7d8 │ │ │ │ + tsteq r7, ip, lsl #6 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -543753,21 +543753,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21efe0 <__cxa_atexit@plt+0x213040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117d290 │ │ │ │ - tsteq r7, ip, asr #14 │ │ │ │ - tsteq r7, r0, lsl #5 │ │ │ │ - qaddeq r4, r8, r8 │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ + tsteq r7, ip, lsr #14 │ │ │ │ + tsteq r7, r0, ror #4 │ │ │ │ + tsteq r8, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r8, lsl #14 │ │ │ │ - tsteq r7, ip, lsr r2 │ │ │ │ + tsteq r7, r8, ror #13 │ │ │ │ + tsteq r7, ip, lsl r2 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21f0b4 <__cxa_atexit@plt+0x213114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -543819,22 +543819,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21f0ec <__cxa_atexit@plt+0x21314c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117d1bc │ │ │ │ - tsteq r7, r8, asr r6 │ │ │ │ - tsteq r7, r4, lsl #3 │ │ │ │ - tsteq r7, ip, ror r1 │ │ │ │ - tsteq r8, r4, asr pc │ │ │ │ + @ instruction: 0x0117d19c │ │ │ │ + tsteq r7, r8, lsr r6 │ │ │ │ + tsteq r7, r4, ror #2 │ │ │ │ + tsteq r7, ip, asr r1 │ │ │ │ + tsteq r8, r4, lsr pc │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ - tsteq r7, r4, asr #2 │ │ │ │ + @ instruction: 0x0117d5f0 │ │ │ │ + tsteq r7, r4, lsr #2 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -543875,21 +543875,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21f1c8 <__cxa_atexit@plt+0x213228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr #1 │ │ │ │ - tsteq r7, r4, ror #10 │ │ │ │ - @ instruction: 0x0117d098 │ │ │ │ - tsteq r8, r4, ror lr │ │ │ │ + tsteq r7, r8, lsl #1 │ │ │ │ + tsteq r7, r4, asr #10 │ │ │ │ + tsteq r7, r8, ror r0 │ │ │ │ + tsteq r8, r4, asr lr │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r0, lsr #10 │ │ │ │ - tsteq r7, r4, asr r0 │ │ │ │ + tsteq r7, r0, lsl #10 │ │ │ │ + tsteq r7, r4, lsr r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21f29c <__cxa_atexit@plt+0x2132fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -543941,22 +543941,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21f2d4 <__cxa_atexit@plt+0x213334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117cfd4 │ │ │ │ - tsteq r7, r0, ror r4 │ │ │ │ - @ instruction: 0x0117cf9c │ │ │ │ - @ instruction: 0x0117cf94 │ │ │ │ - tsteq r8, r0, ror sp │ │ │ │ + @ instruction: 0x0117cfb4 │ │ │ │ + tsteq r7, r0, asr r4 │ │ │ │ + tsteq r7, ip, ror pc │ │ │ │ + tsteq r7, r4, ror pc │ │ │ │ + tsteq r8, r0, asr sp │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r8, lsr #8 │ │ │ │ - tsteq r7, ip, asr pc │ │ │ │ + tsteq r7, r8, lsl #8 │ │ │ │ + tsteq r7, ip, lsr pc │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -543997,21 +543997,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 21f3b0 <__cxa_atexit@plt+0x213410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr #29 │ │ │ │ - tsteq r7, ip, ror r3 │ │ │ │ - @ instruction: 0x0117ceb0 │ │ │ │ - @ instruction: 0x01083c90 │ │ │ │ + tsteq r7, r0, lsr #29 │ │ │ │ + tsteq r7, ip, asr r3 │ │ │ │ + @ instruction: 0x0117ce90 │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r8, lsr r3 │ │ │ │ - tsteq r7, ip, ror #28 │ │ │ │ + tsteq r7, r8, lsl r3 │ │ │ │ + tsteq r7, ip, asr #28 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21f484 <__cxa_atexit@plt+0x2134e4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -544063,22 +544063,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21f4bc <__cxa_atexit@plt+0x21351c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #27 │ │ │ │ - tsteq r7, r8, lsl #5 │ │ │ │ - @ instruction: 0x0117cdb4 │ │ │ │ - tsteq r7, ip, lsr #27 │ │ │ │ - smlabbeq r8, r0, fp, r3 │ │ │ │ + tsteq r7, ip, asr #27 │ │ │ │ + tsteq r7, r8, ror #4 │ │ │ │ + @ instruction: 0x0117cd94 │ │ │ │ + tsteq r7, ip, lsl #27 │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - tsteq r7, r0, asr #4 │ │ │ │ - tsteq r7, r4, ror sp │ │ │ │ + tsteq r7, r0, lsr #4 │ │ │ │ + tsteq r7, r4, asr sp │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21f590 <__cxa_atexit@plt+0x2135f0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -544130,22 +544130,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 21f5c8 <__cxa_atexit@plt+0x213628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #25 │ │ │ │ - tsteq r7, ip, ror r1 │ │ │ │ - tsteq r7, r8, lsr #25 │ │ │ │ - tsteq r7, r0, lsr #25 │ │ │ │ - tsteq r8, r8, ror sl │ │ │ │ + tsteq r7, r0, asr #25 │ │ │ │ + tsteq r7, ip, asr r1 │ │ │ │ + tsteq r7, r8, lsl #25 │ │ │ │ + tsteq r7, r0, lsl #25 │ │ │ │ + tsteq r8, r8, asr sl │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - tsteq r7, r4, lsr r1 │ │ │ │ - tsteq r7, r8, ror #24 │ │ │ │ + tsteq r7, r4, lsl r1 │ │ │ │ + tsteq r7, r8, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21f62c <__cxa_atexit@plt+0x21368c> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -544189,15 +544189,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 21f61c <__cxa_atexit@plt+0x21367c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r3, [r8, -r8] │ │ │ │ + ldrdeq r3, [r8, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -544289,28 +544289,28 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0x0117cef8 │ │ │ │ - tsteq r7, ip, lsr #20 │ │ │ │ - @ instruction: 0x0117c9f4 │ │ │ │ - @ instruction: 0x0117ceb0 │ │ │ │ - tsteq r7, r4, ror #19 │ │ │ │ + @ instruction: 0x0117ced8 │ │ │ │ + tsteq r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x0117c9d4 │ │ │ │ + @ instruction: 0x0117ce90 │ │ │ │ + tsteq r7, r4, asr #19 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tsteq r7, ip, asr sl │ │ │ │ + tsteq r7, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 21f72c <__cxa_atexit@plt+0x21378c> │ │ │ │ - smlabteq r8, r4, r7, r3 │ │ │ │ + smlatbeq r8, r4, r7, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21f92c <__cxa_atexit@plt+0x21398c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -544361,23 +544361,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21f964 <__cxa_atexit@plt+0x2139c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr #18 │ │ │ │ + tsteq r7, r0, lsr #18 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - tsteq r7, ip, lsl #18 │ │ │ │ - tsteq r7, r4, lsl #18 │ │ │ │ - smlatteq r8, r8, r6, r3 │ │ │ │ + tsteq r7, ip, ror #17 │ │ │ │ + tsteq r7, r4, ror #17 │ │ │ │ + smlabteq r8, r8, r6, r3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x0117c8d0 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ + @ instruction: 0x0117c8b0 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21fa14 <__cxa_atexit@plt+0x213a74> │ │ │ │ @@ -544421,21 +544421,21 @@ │ │ │ │ b 21fa34 <__cxa_atexit@plt+0x213a94> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21fa48 <__cxa_atexit@plt+0x213aa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr r8 │ │ │ │ - @ instruction: 0x010835b8 │ │ │ │ - tsteq r7, r4, ror #25 │ │ │ │ + tsteq r7, ip, lsl r8 │ │ │ │ + @ instruction: 0x01083598 │ │ │ │ + tsteq r7, r4, asr #25 │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ @ instruction: 0xffffeb14 │ │ │ │ rscseq r1, r3, lr, lsl #17 │ │ │ │ - @ instruction: 0x01083594 │ │ │ │ + tsteq r8, r4, ror r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21fafc <__cxa_atexit@plt+0x213b5c> │ │ │ │ @@ -544479,21 +544479,21 @@ │ │ │ │ b 21fb1c <__cxa_atexit@plt+0x213b7c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21fb30 <__cxa_atexit@plt+0x213b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr r7 │ │ │ │ - ldrdeq r3, [r8, -r0] │ │ │ │ - @ instruction: 0x0117cbfc │ │ │ │ + tsteq r7, r4, lsr r7 │ │ │ │ + @ instruction: 0x010834b0 │ │ │ │ + @ instruction: 0x0117cbdc │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ rscseq r1, r3, r6, lsr #15 │ │ │ │ - smlatbeq r8, r8, r4, r3 │ │ │ │ + smlabbeq r8, r8, r4, r3 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -544534,21 +544534,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 21fc10 <__cxa_atexit@plt+0x213c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, r4, asr r6 │ │ │ │ - tsteq r7, r8, asr #12 │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ + tsteq r7, r4, lsr r6 │ │ │ │ + tsteq r7, r8, lsr #12 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r7, ip, lsl #12 │ │ │ │ - tsteq r8, r4, lsl r4 │ │ │ │ + tsteq r7, ip, ror #11 │ │ │ │ + strdeq r3, [r8, -r4] │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21fce4 <__cxa_atexit@plt+0x213d44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -544599,23 +544599,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 21fd1c <__cxa_atexit@plt+0x213d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #11 │ │ │ │ + tsteq r7, r8, ror #10 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ - tsteq r7, ip, asr #10 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ + tsteq r7, ip, lsr #10 │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r7, r8, lsl r5 │ │ │ │ - smlabteq r8, r4, r2, r3 │ │ │ │ + @ instruction: 0x0117c4f8 │ │ │ │ + smlatbeq r8, r4, r2, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21fdcc <__cxa_atexit@plt+0x213e2c> │ │ │ │ @@ -544659,21 +544659,21 @@ │ │ │ │ b 21fdec <__cxa_atexit@plt+0x213e4c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21fe00 <__cxa_atexit@plt+0x213e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #9 │ │ │ │ - mrseq r3, R8_fiq │ │ │ │ - tsteq r7, ip, lsr #18 │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ + smlatteq r8, r0, r1, r3 │ │ │ │ + tsteq r7, ip, lsl #18 │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ ldrsbteq r1, [r3], #70 @ 0x46 │ │ │ │ - ldrdeq r3, [r8, -ip] │ │ │ │ + @ instruction: 0x010831bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21feb4 <__cxa_atexit@plt+0x213f14> │ │ │ │ @@ -544717,21 +544717,21 @@ │ │ │ │ b 21fed4 <__cxa_atexit@plt+0x213f34> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21fee8 <__cxa_atexit@plt+0x213f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117c39c │ │ │ │ - tsteq r8, r8, lsl r1 │ │ │ │ - tsteq r7, r4, asr #16 │ │ │ │ + tsteq r7, ip, ror r3 │ │ │ │ + strdeq r3, [r8, -r8] │ │ │ │ + tsteq r7, r4, lsr #16 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ rscseq r1, r3, lr, ror #7 │ │ │ │ - strdeq r3, [r8, -r0] │ │ │ │ + ldrdeq r3, [r8, -r0] │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -544772,21 +544772,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 21ffc8 <__cxa_atexit@plt+0x214028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x0117c29c │ │ │ │ - @ instruction: 0x0117c290 │ │ │ │ - smlabbeq r8, r8, r0, r3 │ │ │ │ + tsteq r7, ip, ror r2 │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ + tsteq r8, r8, rrx │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r7, r4, asr r2 │ │ │ │ - qaddeq r3, r4, r8 │ │ │ │ + tsteq r7, r4, lsr r2 │ │ │ │ + tsteq r8, r4, lsr r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2200a0 <__cxa_atexit@plt+0x214100> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -544838,23 +544838,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 2200d8 <__cxa_atexit@plt+0x214138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr #3 │ │ │ │ + tsteq r7, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - @ instruction: 0x0117c198 │ │ │ │ - @ instruction: 0x0117c190 │ │ │ │ - tsteq r8, r4, ror pc │ │ │ │ + tsteq r7, r8, ror r1 │ │ │ │ + tsteq r7, r0, ror r1 │ │ │ │ + tsteq r8, r4, asr pc │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - tsteq r7, ip, asr r1 │ │ │ │ - tsteq r8, r8, lsl #30 │ │ │ │ + tsteq r7, ip, lsr r1 │ │ │ │ + smlatteq r8, r8, lr, r2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220188 <__cxa_atexit@plt+0x2141e8> │ │ │ │ @@ -544898,21 +544898,21 @@ │ │ │ │ b 2201a8 <__cxa_atexit@plt+0x214208> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2201bc <__cxa_atexit@plt+0x21421c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr #1 │ │ │ │ - tsteq r8, r4, asr #28 │ │ │ │ - tsteq r7, r0, ror r5 │ │ │ │ + tsteq r7, r8, lsr #1 │ │ │ │ + tsteq r8, r4, lsr #28 │ │ │ │ + tsteq r7, r0, asr r5 │ │ │ │ @ instruction: 0xffffe454 │ │ │ │ @ instruction: 0xffffe3a0 │ │ │ │ rscseq r1, r3, sl, lsl r1 │ │ │ │ - tsteq r8, r0, lsr #28 │ │ │ │ + tsteq r8, r0, lsl #28 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220270 <__cxa_atexit@plt+0x2142d0> │ │ │ │ @@ -544956,21 +544956,21 @@ │ │ │ │ b 220290 <__cxa_atexit@plt+0x2142f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2202a4 <__cxa_atexit@plt+0x214304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #31 │ │ │ │ - tsteq r8, ip, asr sp │ │ │ │ - tsteq r7, r8, lsl #9 │ │ │ │ + tsteq r7, r0, asr #31 │ │ │ │ + tsteq r8, ip, lsr sp │ │ │ │ + tsteq r7, r8, ror #8 │ │ │ │ @ instruction: 0xffffe36c │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ rscseq r1, r3, r2, lsr r0 │ │ │ │ - tsteq r8, ip, ror sp │ │ │ │ + tsteq r8, ip, asr sp │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220380 <__cxa_atexit@plt+0x2143e0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -545022,23 +545022,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 2203b8 <__cxa_atexit@plt+0x214418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #29 │ │ │ │ + tsteq r7, ip, asr #29 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0x0117beb8 │ │ │ │ - @ instruction: 0x0117beb0 │ │ │ │ - @ instruction: 0x01082c9c │ │ │ │ + @ instruction: 0x0117be98 │ │ │ │ + @ instruction: 0x0117be90 │ │ │ │ + tsteq r8, ip, ror ip │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - tsteq r7, ip, ror lr │ │ │ │ - tsteq r8, r8, lsr #24 │ │ │ │ + tsteq r7, ip, asr lr │ │ │ │ + tsteq r8, r8, lsl #24 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220468 <__cxa_atexit@plt+0x2144c8> │ │ │ │ @@ -545082,21 +545082,21 @@ │ │ │ │ b 220488 <__cxa_atexit@plt+0x2144e8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 22049c <__cxa_atexit@plt+0x2144fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror #27 │ │ │ │ - tsteq r8, r4, ror #22 │ │ │ │ - @ instruction: 0x0117c290 │ │ │ │ + tsteq r7, r8, asr #27 │ │ │ │ + tsteq r8, r4, asr #22 │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ @ instruction: 0xffffe174 │ │ │ │ @ instruction: 0xffffe0c0 │ │ │ │ rscseq r0, r3, sl, lsr lr │ │ │ │ - tsteq r8, r0, asr #22 │ │ │ │ + tsteq r8, r0, lsr #22 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220550 <__cxa_atexit@plt+0x2145b0> │ │ │ │ @@ -545140,21 +545140,21 @@ │ │ │ │ b 220570 <__cxa_atexit@plt+0x2145d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 220584 <__cxa_atexit@plt+0x2145e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #26 │ │ │ │ - tsteq r8, ip, ror sl │ │ │ │ - tsteq r7, r8, lsr #3 │ │ │ │ + tsteq r7, r0, ror #25 │ │ │ │ + tsteq r8, ip, asr sl │ │ │ │ + tsteq r7, r8, lsl #3 │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffdfd8 │ │ │ │ rscseq r0, r3, r2, asr sp │ │ │ │ - smlatbeq r8, r0, sl, r2 │ │ │ │ + smlabbeq r8, r0, sl, r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2205d8 <__cxa_atexit@plt+0x214638> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -545179,16 +545179,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 2205c8 <__cxa_atexit@plt+0x214628> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, r4, ror sl │ │ │ │ - tsteq r8, ip, lsl sl │ │ │ │ + tsteq r8, r4, asr sl │ │ │ │ + strdeq r2, [r8, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -545229,15 +545229,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 22067c <__cxa_atexit@plt+0x2146dc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r8, r8, asr r9 │ │ │ │ + tsteq r8, r8, lsr r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -545256,15 +545256,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 220714 <__cxa_atexit@plt+0x214774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatteq r8, ip, r8, r2 │ │ │ │ + smlabteq r8, ip, r8, r2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -545340,30 +545340,30 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - @ instruction: 0x0117b9d8 │ │ │ │ + @ instruction: 0x0117b9b8 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0x0117b990 │ │ │ │ - tsteq r7, ip, ror #18 │ │ │ │ - tsteq r7, r8, lsl #20 │ │ │ │ + tsteq r7, r0, ror r9 │ │ │ │ + tsteq r7, ip, asr #18 │ │ │ │ + tsteq r7, r8, ror #19 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ + tsteq r8, r8, asr r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 220774 <__cxa_atexit@plt+0x2147d4> │ │ │ │ - tsteq r8, ip, ror r7 │ │ │ │ + tsteq r8, ip, asr r7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220980 <__cxa_atexit@plt+0x2149e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -545406,21 +545406,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 2209ac <__cxa_atexit@plt+0x214a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117b8d0 │ │ │ │ - smlabteq r8, r0, r6, r2 │ │ │ │ - @ instruction: 0x0117b8bc │ │ │ │ + @ instruction: 0x0117b8b0 │ │ │ │ + smlatbeq r8, r0, r6, r2 │ │ │ │ + @ instruction: 0x0117b89c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r7, r8, lsl #17 │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + tsteq r7, r8, ror #16 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220a60 <__cxa_atexit@plt+0x214ac0> │ │ │ │ @@ -545464,21 +545464,21 @@ │ │ │ │ b 220a80 <__cxa_atexit@plt+0x214ae0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 220a94 <__cxa_atexit@plt+0x214af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117b7f0 │ │ │ │ - tsteq r8, ip, ror #10 │ │ │ │ - @ instruction: 0x0117bc98 │ │ │ │ + @ instruction: 0x0117b7d0 │ │ │ │ + tsteq r8, ip, asr #10 │ │ │ │ + tsteq r7, r8, ror ip │ │ │ │ @ instruction: 0xffffdb7c │ │ │ │ @ instruction: 0xffffdac8 │ │ │ │ rscseq r0, r3, r2, asr #16 │ │ │ │ - tsteq r8, r4, asr #10 │ │ │ │ + tsteq r8, r4, lsr #10 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -545504,17 +545504,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x0117b6fc │ │ │ │ - tsteq r8, r0, asr #10 │ │ │ │ - tsteq r8, ip, lsl r5 │ │ │ │ + @ instruction: 0x0117b6dc │ │ │ │ + tsteq r8, r0, lsr #10 │ │ │ │ + strdeq r2, [r8, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 220b78 <__cxa_atexit@plt+0x214bd8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -545539,16 +545539,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 220b68 <__cxa_atexit@plt+0x214bc8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq r8, r4, r4, r2 │ │ │ │ - @ instruction: 0x01082498 │ │ │ │ + smlabteq r8, r4, r4, r2 │ │ │ │ + tsteq r8, r8, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -545603,21 +545603,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 220cbc <__cxa_atexit@plt+0x214d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r8, ip, r3, r2 │ │ │ │ - tsteq r7, r0, asr #11 │ │ │ │ + smlabbeq r8, ip, r3, r2 │ │ │ │ + tsteq r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x0117b594 │ │ │ │ - smlabbeq r8, r4, r3, r2 │ │ │ │ + tsteq r7, r4, ror r5 │ │ │ │ + tsteq r8, r4, ror #6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #8 │ │ │ │ @@ -545653,20 +545653,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 220d84 <__cxa_atexit@plt+0x214de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, r4, r2, r2 │ │ │ │ - @ instruction: 0x0117b4d4 │ │ │ │ + smlabteq r8, r4, r2, r2 │ │ │ │ + @ instruction: 0x0117b4b4 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - tsteq r7, r8, lsr #9 │ │ │ │ - tsteq r8, r4, asr #6 │ │ │ │ + tsteq r7, r8, lsl #9 │ │ │ │ + tsteq r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220df8 <__cxa_atexit@plt+0x214e58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545684,18 +545684,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, r8, r2, r2 │ │ │ │ - strdeq r2, [r8, -r8] │ │ │ │ - @ instruction: 0x0117b3f0 │ │ │ │ - smlatteq r8, r0, r2, r2 │ │ │ │ + smlabteq r8, r8, r2, r2 │ │ │ │ + ldrdeq r2, [r8, -r8] │ │ │ │ + @ instruction: 0x0117b3d0 │ │ │ │ + smlabteq r8, r0, r2, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 220e8c <__cxa_atexit@plt+0x214eec> │ │ │ │ ldr r3, [pc, #124] @ 220eac <__cxa_atexit@plt+0x214f0c> │ │ │ │ @@ -545728,19 +545728,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 220e74 <__cxa_atexit@plt+0x214ed4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ - smlatbeq r8, r8, r2, r2 │ │ │ │ - smlatbeq r8, r4, r2, r2 │ │ │ │ - tsteq r8, r0, ror r2 │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ + smlabbeq r8, r8, r2, r2 │ │ │ │ + smlabbeq r8, r4, r2, r2 │ │ │ │ + tsteq r8, r0, asr r2 │ │ │ │ + tsteq r8, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 220ef0 <__cxa_atexit@plt+0x214f50> │ │ │ │ ldr r7, [pc, #72] @ 220f28 <__cxa_atexit@plt+0x214f88> │ │ │ │ ldr r0, [pc, #72] @ 220f2c <__cxa_atexit@plt+0x214f8c> │ │ │ │ @@ -545757,18 +545757,18 @@ │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 220efc <__cxa_atexit@plt+0x214f5c> │ │ │ │ - tsteq r7, r0, lsr #15 │ │ │ │ - tsteq r8, r0, lsl r2 │ │ │ │ - tsteq r8, ip, lsl #4 │ │ │ │ + tsteq r7, r0, lsl #15 │ │ │ │ + strdeq r2, [r8, -r0] │ │ │ │ smlatteq r8, ip, r1, r2 │ │ │ │ + smlabteq r8, ip, r1, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220f90 <__cxa_atexit@plt+0x214ff0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545786,18 +545786,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r1 │ │ │ │ - smlatbeq r8, r0, r1, r2 │ │ │ │ - tsteq r7, r8, asr r2 │ │ │ │ - smlabbeq r8, r8, r1, r2 │ │ │ │ + tsteq r8, r0, lsr r1 │ │ │ │ + smlabbeq r8, r0, r1, r2 │ │ │ │ + tsteq r7, r8, lsr r2 │ │ │ │ + tsteq r8, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22102c <__cxa_atexit@plt+0x21508c> │ │ │ │ ldr r3, [pc, #116] @ 22103c <__cxa_atexit@plt+0x21509c> │ │ │ │ @@ -545828,19 +545828,19 @@ │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 22104c <__cxa_atexit@plt+0x2150ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, r4, lsl #13 │ │ │ │ - tsteq r8, r4, asr #2 │ │ │ │ - tsteq r8, r0, asr #2 │ │ │ │ - tsteq r8, r0, lsl r1 │ │ │ │ - smlatteq r8, r0, r0, r2 │ │ │ │ + tsteq r7, r4, ror #12 │ │ │ │ + tsteq r8, r4, lsr #2 │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ + strdeq r2, [r8, -r0] │ │ │ │ + smlabteq r8, r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 221088 <__cxa_atexit@plt+0x2150e8> │ │ │ │ @@ -545855,26 +545855,26 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 2210ac <__cxa_atexit@plt+0x21510c> │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #12 │ │ │ │ - strheq r2, [r8, -r8] │ │ │ │ - strheq r2, [r8, -r4] │ │ │ │ - tsteq r8, r8, lsl pc │ │ │ │ + tsteq r7, r4, ror #11 │ │ │ │ + swpeq r2, r8, [r8] @ │ │ │ │ + swpeq r2, r4, [r8] │ │ │ │ + strdeq r1, [r8, -r8] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 2210d8 <__cxa_atexit@plt+0x215138> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ - tsteq r8, r4, lsl #30 │ │ │ │ + smlatteq r8, r4, lr, r1 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221138 <__cxa_atexit@plt+0x215198> │ │ │ │ @@ -545898,29 +545898,29 @@ │ │ │ │ b 221148 <__cxa_atexit@plt+0x2151a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 221158 <__cxa_atexit@plt+0x2151b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip │ │ │ │ + smlatteq r8, ip, pc, r1 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrsbteq r0, [r3], #1 │ │ │ │ - smlatteq r8, r0, pc, r1 @ │ │ │ │ + smlabteq r8, r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22118c <__cxa_atexit@plt+0x2151ec> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r8, r8, lsr pc │ │ │ │ - smlabteq r8, r4, pc, r1 @ │ │ │ │ + tsteq r8, r8, lsl pc │ │ │ │ + smlatbeq r8, r4, pc, r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -545962,20 +545962,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, r8, lsl pc │ │ │ │ - tsteq r8, r4, asr #30 │ │ │ │ + strdeq r1, [r8, -r8] │ │ │ │ + tsteq r8, r4, lsr #30 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq r0, r3, r1 │ │ │ │ - smlatteq r8, ip, lr, r1 │ │ │ │ + smlabteq r8, ip, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2212c4 <__cxa_atexit@plt+0x215324> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -545998,19 +545998,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2212e8 <__cxa_atexit@plt+0x215348> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror lr │ │ │ │ + tsteq r8, ip, asr lr │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ rscseq pc, r2, r1, asr #30 │ │ │ │ - tsteq r8, ip, asr lr │ │ │ │ + tsteq r8, ip, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2213ac <__cxa_atexit@plt+0x21540c> │ │ │ │ @@ -546060,21 +546060,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01081d90 │ │ │ │ - tsteq r7, r0, ror #6 │ │ │ │ - @ instruction: 0x01081dbc │ │ │ │ + tsteq r8, r0, ror sp │ │ │ │ + tsteq r7, r0, asr #6 │ │ │ │ + @ instruction: 0x01081d9c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ rscseq pc, r2, r5, ror #28 │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #4 │ │ │ │ bcs 221430 <__cxa_atexit@plt+0x215490> │ │ │ │ ldr r6, [pc, #128] @ 22149c <__cxa_atexit@plt+0x2154fc> │ │ │ │ @@ -546106,16 +546106,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 221498 <__cxa_atexit@plt+0x2154f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, ip, ip, r1 │ │ │ │ - tsteq r7, r4, lsl #5 │ │ │ │ + smlatbeq r8, ip, ip, r1 │ │ │ │ + tsteq r7, r4, ror #4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ smlalseq pc, r2, r1, sp @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -546159,20 +546159,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 221570 <__cxa_atexit@plt+0x2155d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #26 │ │ │ │ - tsteq r8, ip, lsl ip │ │ │ │ - @ instruction: 0x0117acf0 │ │ │ │ + tsteq r7, ip, ror #25 │ │ │ │ + strdeq r1, [r8, -ip] │ │ │ │ + @ instruction: 0x0117acd0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r7, r4, lsl #3 │ │ │ │ - @ instruction: 0x0117acb4 │ │ │ │ + tsteq r7, r4, ror #2 │ │ │ │ + @ instruction: 0x0117ac94 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -546195,17 +546195,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 221604 <__cxa_atexit@plt+0x215664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r7, r0, ror #1 │ │ │ │ - tsteq r7, r0, lsl ip │ │ │ │ - @ instruction: 0x01081b90 │ │ │ │ + tsteq r7, r0, asr #1 │ │ │ │ + @ instruction: 0x0117abf0 │ │ │ │ + tsteq r8, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22168c <__cxa_atexit@plt+0x2156ec> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -546260,21 +546260,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 221700 <__cxa_atexit@plt+0x215760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, r8, sl, r1 │ │ │ │ - tsteq r7, r0, lsl #22 │ │ │ │ + tsteq r8, r8, ror #20 │ │ │ │ + tsteq r7, r0, ror #21 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatteq r8, ip, sl, r1 │ │ │ │ + smlabteq r8, ip, sl, r1 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r7, r0, asr #32 │ │ │ │ - tsteq r7, r0, ror fp │ │ │ │ + tsteq r7, r0, lsr #32 │ │ │ │ + tsteq r7, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #3 │ │ │ │ @@ -546308,19 +546308,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 2217c0 <__cxa_atexit@plt+0x215820> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r8, r9, r1 │ │ │ │ - @ instruction: 0x0117aa94 │ │ │ │ + smlatbeq r8, r8, r9, r1 │ │ │ │ + tsteq r7, r4, ror sl │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r7, r8, lsr #30 │ │ │ │ - tsteq r7, r8, asr sl │ │ │ │ + tsteq r7, r8, lsl #30 │ │ │ │ + tsteq r7, r8, lsr sl │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 221898 <__cxa_atexit@plt+0x2158f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -546372,22 +546372,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 2218d0 <__cxa_atexit@plt+0x215930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117a9d8 │ │ │ │ - tsteq r7, r8, ror lr │ │ │ │ - tsteq r7, r0, lsr #19 │ │ │ │ - @ instruction: 0x0117a998 │ │ │ │ - ldrdeq r1, [r8, -r0] │ │ │ │ + @ instruction: 0x0117a9b8 │ │ │ │ + tsteq r7, r8, asr lr │ │ │ │ + tsteq r7, r0, lsl #19 │ │ │ │ + tsteq r7, r8, ror r9 │ │ │ │ + @ instruction: 0x010818b0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r0, lsr lr │ │ │ │ - tsteq r7, r0, ror #18 │ │ │ │ + tsteq r7, r0, lsl lr │ │ │ │ + tsteq r7, r0, asr #18 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -546428,21 +546428,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2219ac <__cxa_atexit@plt+0x215a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr #17 │ │ │ │ - tsteq r7, r4, lsl #27 │ │ │ │ - @ instruction: 0x0117a8b4 │ │ │ │ - strdeq r1, [r8, -r0] │ │ │ │ + tsteq r7, r4, lsr #17 │ │ │ │ + tsteq r7, r4, ror #26 │ │ │ │ + @ instruction: 0x0117a894 │ │ │ │ + ldrdeq r1, [r8, -r0] │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r0, asr #26 │ │ │ │ - tsteq r7, r0, ror r8 │ │ │ │ + tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, asr r8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 221a80 <__cxa_atexit@plt+0x215ae0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -546494,22 +546494,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 221ab8 <__cxa_atexit@plt+0x215b18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117a7f0 │ │ │ │ - @ instruction: 0x0117ac90 │ │ │ │ - @ instruction: 0x0117a7b8 │ │ │ │ - @ instruction: 0x0117a7b0 │ │ │ │ - smlatteq r8, ip, r6, r1 │ │ │ │ + @ instruction: 0x0117a7d0 │ │ │ │ + tsteq r7, r0, ror ip │ │ │ │ + @ instruction: 0x0117a798 │ │ │ │ + @ instruction: 0x0117a790 │ │ │ │ + smlabteq r8, ip, r6, r1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r8, asr #24 │ │ │ │ - tsteq r7, r8, ror r7 │ │ │ │ + tsteq r7, r8, lsr #24 │ │ │ │ + tsteq r7, r8, asr r7 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -546550,21 +546550,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 221b94 <__cxa_atexit@plt+0x215bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117a6dc │ │ │ │ - @ instruction: 0x0117ab9c │ │ │ │ - tsteq r7, ip, asr #13 │ │ │ │ - tsteq r8, ip, lsl #12 │ │ │ │ + @ instruction: 0x0117a6bc │ │ │ │ + tsteq r7, ip, ror fp │ │ │ │ + tsteq r7, ip, lsr #13 │ │ │ │ + smlatteq r8, ip, r5, r1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r8, asr fp │ │ │ │ - tsteq r7, r8, lsl #13 │ │ │ │ + tsteq r7, r8, lsr fp │ │ │ │ + tsteq r7, r8, ror #12 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 221c68 <__cxa_atexit@plt+0x215cc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -546616,22 +546616,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 221ca0 <__cxa_atexit@plt+0x215d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #12 │ │ │ │ - tsteq r7, r8, lsr #21 │ │ │ │ - @ instruction: 0x0117a5d0 │ │ │ │ - tsteq r7, r8, asr #11 │ │ │ │ - tsteq r8, r8, lsl #10 │ │ │ │ + tsteq r7, r8, ror #11 │ │ │ │ + tsteq r7, r8, lsl #21 │ │ │ │ + @ instruction: 0x0117a5b0 │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ + smlatteq r8, r8, r4, r1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r0, ror #20 │ │ │ │ - @ instruction: 0x0117a590 │ │ │ │ + tsteq r7, r0, asr #20 │ │ │ │ + tsteq r7, r0, ror r5 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -546672,21 +546672,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 221d7c <__cxa_atexit@plt+0x215ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0117a4f4 │ │ │ │ - @ instruction: 0x0117a9b4 │ │ │ │ - tsteq r7, r4, ror #9 │ │ │ │ - tsteq r8, r8, lsr #8 │ │ │ │ + @ instruction: 0x0117a4d4 │ │ │ │ + @ instruction: 0x0117a994 │ │ │ │ + tsteq r7, r4, asr #9 │ │ │ │ + tsteq r8, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r0, ror r9 │ │ │ │ - tsteq r7, r0, lsr #9 │ │ │ │ + tsteq r7, r0, asr r9 │ │ │ │ + tsteq r7, r0, lsl #9 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 221e50 <__cxa_atexit@plt+0x215eb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -546738,22 +546738,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 221e88 <__cxa_atexit@plt+0x215ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #8 │ │ │ │ - tsteq r7, r0, asr #17 │ │ │ │ - tsteq r7, r8, ror #7 │ │ │ │ - tsteq r7, r0, ror #7 │ │ │ │ - tsteq r8, r4, lsr #6 │ │ │ │ + tsteq r7, r0, lsl #8 │ │ │ │ + tsteq r7, r0, lsr #17 │ │ │ │ + tsteq r7, r8, asr #7 │ │ │ │ + tsteq r7, r0, asr #7 │ │ │ │ + tsteq r8, r4, lsl #6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ - tsteq r7, r8, lsr #7 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ + tsteq r7, r8, lsl #7 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -546794,21 +546794,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 221f64 <__cxa_atexit@plt+0x215fc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #6 │ │ │ │ - tsteq r7, ip, asr #15 │ │ │ │ - @ instruction: 0x0117a2fc │ │ │ │ - tsteq r8, r4, asr #4 │ │ │ │ + tsteq r7, ip, ror #5 │ │ │ │ + tsteq r7, ip, lsr #15 │ │ │ │ + @ instruction: 0x0117a2dc │ │ │ │ + tsteq r8, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r7, r8, lsl #15 │ │ │ │ - @ instruction: 0x0117a2b8 │ │ │ │ + tsteq r7, r8, ror #14 │ │ │ │ + @ instruction: 0x0117a298 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222038 <__cxa_atexit@plt+0x216098> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -546860,22 +546860,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 222070 <__cxa_atexit@plt+0x2160d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr r2 │ │ │ │ - @ instruction: 0x0117a6d8 │ │ │ │ - tsteq r7, r0, lsl #4 │ │ │ │ - @ instruction: 0x0117a1f8 │ │ │ │ - tsteq r8, r4, lsr r1 │ │ │ │ + tsteq r7, r8, lsl r2 │ │ │ │ + @ instruction: 0x0117a6b8 │ │ │ │ + tsteq r7, r0, ror #3 │ │ │ │ + @ instruction: 0x0117a1d8 │ │ │ │ + tsteq r8, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - @ instruction: 0x0117a690 │ │ │ │ - tsteq r7, r0, asr #3 │ │ │ │ + tsteq r7, r0, ror r6 │ │ │ │ + tsteq r7, r0, lsr #3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222144 <__cxa_atexit@plt+0x2161a4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -546927,22 +546927,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 22217c <__cxa_atexit@plt+0x2161dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #2 │ │ │ │ - tsteq r7, ip, asr #11 │ │ │ │ - ldrsheq sl, [r7, -r4] │ │ │ │ - tsteq r7, ip, ror #1 │ │ │ │ - tsteq r8, ip, lsr #32 │ │ │ │ + tsteq r7, ip, lsl #2 │ │ │ │ + tsteq r7, ip, lsr #11 │ │ │ │ + ldrsbeq sl, [r7, -r4] │ │ │ │ + tsteq r7, ip, asr #1 │ │ │ │ + tsteq r8, ip │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - tsteq r7, r4, lsl #11 │ │ │ │ - ldrheq sl, [r7, -r4] │ │ │ │ + tsteq r7, r4, ror #10 │ │ │ │ + @ instruction: 0x0117a094 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2221e0 <__cxa_atexit@plt+0x216240> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -546986,15 +546986,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 2221d0 <__cxa_atexit@plt+0x216230> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatbeq r8, ip, pc, r0 @ │ │ │ │ + smlabbeq r8, ip, pc, r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -547086,28 +547086,28 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ - tsteq r7, r8, ror lr │ │ │ │ - tsteq r7, r0, asr #28 │ │ │ │ - tsteq r7, r0, lsl #6 │ │ │ │ - tsteq r7, r0, lsr lr │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ + tsteq r7, r8, asr lr │ │ │ │ + tsteq r7, r0, lsr #28 │ │ │ │ + tsteq r7, r0, ror #5 │ │ │ │ + tsteq r7, r0, lsl lr │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tsteq r7, r8, lsr #29 │ │ │ │ + tsteq r7, r8, lsl #29 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2222e0 <__cxa_atexit@plt+0x216340> │ │ │ │ - tsteq r8, r8, ror sp │ │ │ │ + tsteq r8, r8, asr sp │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2224e0 <__cxa_atexit@plt+0x216540> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -547158,23 +547158,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 222518 <__cxa_atexit@plt+0x216578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #27 │ │ │ │ + tsteq r7, ip, ror #26 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - tsteq r7, r8, asr sp │ │ │ │ - tsteq r7, r0, asr sp │ │ │ │ - @ instruction: 0x01080c9c │ │ │ │ + tsteq r7, r8, lsr sp │ │ │ │ + tsteq r7, r0, lsr sp │ │ │ │ + tsteq r8, ip, ror ip │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r7, ip, lsl sp │ │ │ │ - tsteq r8, r0, lsr ip │ │ │ │ + @ instruction: 0x01179cfc │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2225c8 <__cxa_atexit@plt+0x216628> │ │ │ │ @@ -547218,21 +547218,21 @@ │ │ │ │ b 2225e8 <__cxa_atexit@plt+0x216648> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2225fc <__cxa_atexit@plt+0x21665c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #25 │ │ │ │ - tsteq r8, ip, ror #22 │ │ │ │ - tsteq r7, r4, lsr r1 │ │ │ │ + tsteq r7, r8, ror #24 │ │ │ │ + tsteq r8, ip, asr #22 │ │ │ │ + tsteq r7, r4, lsl r1 │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ @ instruction: 0xffffeb14 │ │ │ │ rscseq lr, r2, r1, asr #24 │ │ │ │ - tsteq r8, r8, asr #22 │ │ │ │ + tsteq r8, r8, lsr #22 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2226b0 <__cxa_atexit@plt+0x216710> │ │ │ │ @@ -547276,21 +547276,21 @@ │ │ │ │ b 2226d0 <__cxa_atexit@plt+0x216730> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2226e4 <__cxa_atexit@plt+0x216744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #23 │ │ │ │ - smlabbeq r8, r4, sl, r0 │ │ │ │ - tsteq r7, ip, asr #32 │ │ │ │ + tsteq r7, r0, lsl #23 │ │ │ │ + tsteq r8, r4, ror #20 │ │ │ │ + tsteq r7, ip, lsr #32 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ rscseq lr, r2, r9, asr fp │ │ │ │ - tsteq r8, ip, asr sl │ │ │ │ + tsteq r8, ip, lsr sl │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -547331,21 +547331,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 2227c4 <__cxa_atexit@plt+0x216824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, r0, lsr #21 │ │ │ │ - @ instruction: 0x01179a94 │ │ │ │ - smlatteq r8, ip, r9, r0 │ │ │ │ + tsteq r7, r0, lsl #21 │ │ │ │ + tsteq r7, r4, ror sl │ │ │ │ + smlabteq r8, ip, r9, r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r7, r8, asr sl │ │ │ │ - smlabteq r8, r8, r9, r0 │ │ │ │ + tsteq r7, r8, lsr sl │ │ │ │ + smlatbeq r8, r8, r9, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222898 <__cxa_atexit@plt+0x2168f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -547396,23 +547396,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 2228d0 <__cxa_atexit@plt+0x216930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011799d4 │ │ │ │ + @ instruction: 0x011799b4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - tsteq r7, r0, lsr #19 │ │ │ │ - @ instruction: 0x01179998 │ │ │ │ - smlatteq r8, ip, r8, r0 │ │ │ │ + tsteq r7, r0, lsl #19 │ │ │ │ + tsteq r7, r8, ror r9 │ │ │ │ + smlabteq r8, ip, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r7, r4, ror #18 │ │ │ │ - tsteq r8, r8, ror r8 │ │ │ │ + tsteq r7, r4, asr #18 │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222980 <__cxa_atexit@plt+0x2169e0> │ │ │ │ @@ -547456,21 +547456,21 @@ │ │ │ │ b 2229a0 <__cxa_atexit@plt+0x216a00> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2229b4 <__cxa_atexit@plt+0x216a14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011798d0 │ │ │ │ - @ instruction: 0x010807b4 │ │ │ │ - tsteq r7, ip, ror sp │ │ │ │ + @ instruction: 0x011798b0 │ │ │ │ + @ instruction: 0x01080794 │ │ │ │ + tsteq r7, ip, asr sp │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ rscseq lr, r2, r9, lsl #17 │ │ │ │ - @ instruction: 0x01080790 │ │ │ │ + tsteq r8, r0, ror r7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222a68 <__cxa_atexit@plt+0x216ac8> │ │ │ │ @@ -547514,21 +547514,21 @@ │ │ │ │ b 222a88 <__cxa_atexit@plt+0x216ae8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 222a9c <__cxa_atexit@plt+0x216afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror #15 │ │ │ │ - smlabteq r8, ip, r6, r0 │ │ │ │ - @ instruction: 0x01179c94 │ │ │ │ + tsteq r7, r8, asr #15 │ │ │ │ + smlatbeq r8, ip, r6, r0 │ │ │ │ + tsteq r7, r4, ror ip │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ rscseq lr, r2, r1, lsr #15 │ │ │ │ - smlatbeq r8, r4, r6, r0 │ │ │ │ + smlabbeq r8, r4, r6, r0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -547569,21 +547569,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 222b7c <__cxa_atexit@plt+0x216bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, r8, ror #13 │ │ │ │ - @ instruction: 0x011796dc │ │ │ │ - tsteq r8, ip, lsr r6 │ │ │ │ + tsteq r7, r8, asr #13 │ │ │ │ + @ instruction: 0x011796bc │ │ │ │ + tsteq r8, ip, lsl r6 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq r7, r0, lsr #13 │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ + tsteq r7, r0, lsl #13 │ │ │ │ + smlatteq r8, r8, r5, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222c54 <__cxa_atexit@plt+0x216cb4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -547635,23 +547635,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 222c8c <__cxa_atexit@plt+0x216cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl r6 │ │ │ │ + @ instruction: 0x011795f8 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - tsteq r7, r4, ror #11 │ │ │ │ - @ instruction: 0x011795dc │ │ │ │ - tsteq r8, r8, lsr #10 │ │ │ │ + tsteq r7, r4, asr #11 │ │ │ │ + @ instruction: 0x011795bc │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - tsteq r7, r8, lsr #11 │ │ │ │ - @ instruction: 0x010804bc │ │ │ │ + tsteq r7, r8, lsl #11 │ │ │ │ + @ instruction: 0x0108049c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222d3c <__cxa_atexit@plt+0x216d9c> │ │ │ │ @@ -547695,21 +547695,21 @@ │ │ │ │ b 222d5c <__cxa_atexit@plt+0x216dbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 222d70 <__cxa_atexit@plt+0x216dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl r5 │ │ │ │ - strdeq r0, [r8, -r8] │ │ │ │ - tsteq r7, r0, asr #19 │ │ │ │ + @ instruction: 0x011794f4 │ │ │ │ + ldrdeq r0, [r8, -r8] │ │ │ │ + tsteq r7, r0, lsr #19 │ │ │ │ @ instruction: 0xffffe454 │ │ │ │ @ instruction: 0xffffe3a0 │ │ │ │ rscseq lr, r2, sp, asr #9 │ │ │ │ - ldrdeq r0, [r8, -r4] │ │ │ │ + @ instruction: 0x010803b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222e24 <__cxa_atexit@plt+0x216e84> │ │ │ │ @@ -547753,21 +547753,21 @@ │ │ │ │ b 222e44 <__cxa_atexit@plt+0x216ea4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 222e58 <__cxa_atexit@plt+0x216eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #8 │ │ │ │ - tsteq r8, r0, lsl r3 │ │ │ │ - @ instruction: 0x011798d8 │ │ │ │ + tsteq r7, ip, lsl #8 │ │ │ │ + strdeq r0, [r8, -r0] │ │ │ │ + @ instruction: 0x011798b8 │ │ │ │ @ instruction: 0xffffe36c │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ rscseq lr, r2, r5, ror #7 │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222f34 <__cxa_atexit@plt+0x216f94> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -547819,23 +547819,23 @@ │ │ │ │ ldr r7, [pc, #36] @ 222f6c <__cxa_atexit@plt+0x216fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr r3 │ │ │ │ + tsteq r7, r8, lsl r3 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - tsteq r7, r4, lsl #6 │ │ │ │ - @ instruction: 0x011792fc │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ + tsteq r7, r4, ror #5 │ │ │ │ + @ instruction: 0x011792dc │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - tsteq r7, r8, asr #5 │ │ │ │ - ldrdeq r0, [r8, -ip] │ │ │ │ + tsteq r7, r8, lsr #5 │ │ │ │ + @ instruction: 0x010801bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22301c <__cxa_atexit@plt+0x21707c> │ │ │ │ @@ -547879,21 +547879,21 @@ │ │ │ │ b 22303c <__cxa_atexit@plt+0x21709c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 223050 <__cxa_atexit@plt+0x2170b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr r2 │ │ │ │ - tsteq r8, r8, lsl r1 │ │ │ │ - tsteq r7, r0, ror #13 │ │ │ │ + tsteq r7, r4, lsl r2 │ │ │ │ + strdeq r0, [r8, -r8] │ │ │ │ + tsteq r7, r0, asr #13 │ │ │ │ @ instruction: 0xffffe174 │ │ │ │ @ instruction: 0xffffe0c0 │ │ │ │ rscseq lr, r2, sp, ror #3 │ │ │ │ - strdeq r0, [r8, -r4] │ │ │ │ + ldrdeq r0, [r8, -r4] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 223104 <__cxa_atexit@plt+0x217164> │ │ │ │ @@ -547937,21 +547937,21 @@ │ │ │ │ b 223124 <__cxa_atexit@plt+0x217184> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 223138 <__cxa_atexit@plt+0x217198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr #2 │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ - @ instruction: 0x011795f8 │ │ │ │ + tsteq r7, ip, lsr #2 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ + @ instruction: 0x011795d8 │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffdfd8 │ │ │ │ rscseq lr, r2, r5, lsl #2 │ │ │ │ - qaddeq r0, r4, r8 │ │ │ │ + tsteq r8, r4, lsr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22318c <__cxa_atexit@plt+0x2171ec> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -547976,16 +547976,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 22317c <__cxa_atexit@plt+0x2171dc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, r8, lsr #32 │ │ │ │ - ldrdeq pc, [r7, -r0] │ │ │ │ + tsteq r8, r8 │ │ │ │ + @ instruction: 0x0107ffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -548026,15 +548026,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 223230 <__cxa_atexit@plt+0x217290> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tstpeq r7, ip, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r7, ip, lr, pc @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -548053,15 +548053,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2232c8 <__cxa_atexit@plt+0x217328> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatbeq r7, r0, lr, pc @ │ │ │ │ + smlabbeq r7, r0, lr, pc @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -548137,30 +548137,30 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - tsteq r7, r4, lsr #28 │ │ │ │ + tsteq r7, r4, lsl #28 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0x01178ddc │ │ │ │ - @ instruction: 0x01178db8 │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ + @ instruction: 0x01178dbc │ │ │ │ + @ instruction: 0x01178d98 │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq r7, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 223328 <__cxa_atexit@plt+0x217388> │ │ │ │ - tstpeq r7, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 223534 <__cxa_atexit@plt+0x217594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -548203,21 +548203,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 223560 <__cxa_atexit@plt+0x2175c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl sp │ │ │ │ - tstpeq r7, r4, ror ip @ p-variant is OBSOLETE │ │ │ │ - tsteq r7, r8, lsl #26 │ │ │ │ + @ instruction: 0x01178cfc │ │ │ │ + tstpeq r7, r4, asr ip @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r8, ror #25 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01178cd4 │ │ │ │ - smlatteq r7, r4, fp, pc @ │ │ │ │ + @ instruction: 0x01178cb4 │ │ │ │ + smlabteq r7, r4, fp, pc @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 223614 <__cxa_atexit@plt+0x217674> │ │ │ │ @@ -548261,21 +548261,21 @@ │ │ │ │ b 223634 <__cxa_atexit@plt+0x217694> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 223648 <__cxa_atexit@plt+0x2176a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr ip │ │ │ │ - tstpeq r7, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - tsteq r7, r8, ror #1 │ │ │ │ + tsteq r7, ip, lsl ip │ │ │ │ + tstpeq r7, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r8, asr #1 │ │ │ │ @ instruction: 0xffffdb7c │ │ │ │ @ instruction: 0xffffdac8 │ │ │ │ ldrshteq sp, [r2], #181 @ 0xb5 │ │ │ │ - strdeq pc, [r7, -r8] │ │ │ │ + ldrdeq pc, [r7, -r8] │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -548301,17 +548301,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r7, r8, asr #22 │ │ │ │ - strdeq pc, [r7, -r4] │ │ │ │ - ldrdeq pc, [r7, -r0] │ │ │ │ + tsteq r7, r8, lsr #22 │ │ │ │ + ldrdeq pc, [r7, -r4] │ │ │ │ + @ instruction: 0x0107fab0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22372c <__cxa_atexit@plt+0x21778c> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -548336,16 +548336,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 22371c <__cxa_atexit@plt+0x21777c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0107fa98 │ │ │ │ - tstpeq r7, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -548400,21 +548400,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 223870 <__cxa_atexit@plt+0x2178d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ - tsteq r7, ip, lsl #20 │ │ │ │ + tstpeq r7, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, ip, ror #19 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq r7, r0, ror #19 │ │ │ │ - tstpeq r7, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r0, asr #19 │ │ │ │ + tstpeq r7, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #8 │ │ │ │ @@ -548450,20 +548450,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 223938 <__cxa_atexit@plt+0x217998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107f898 │ │ │ │ - tsteq r7, r0, lsr #18 │ │ │ │ + tstpeq r7, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - @ instruction: 0x011788f4 │ │ │ │ - tstpeq r7, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011788d4 │ │ │ │ + tstpeq r7, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2239ac <__cxa_atexit@plt+0x217a0c> │ │ │ │ ldr r3, [pc, #76] @ 2239bc <__cxa_atexit@plt+0x217a1c> │ │ │ │ @@ -548485,71 +548485,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2239c4 <__cxa_atexit@plt+0x217a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq pc, [r7, -r8] │ │ │ │ - ldrdeq pc, [r7, -r0] │ │ │ │ + ldrdeq pc, [r7, -r8] │ │ │ │ + @ instruction: 0x0107fcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2239ec <__cxa_atexit@plt+0x217a4c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r7, r8, ip, pc @ │ │ │ │ + smlabbeq r7, r8, ip, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 223a18 <__cxa_atexit@plt+0x217a78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 223a1c <__cxa_atexit@plt+0x217a7c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01178bd0 │ │ │ │ + @ instruction: 0x01178bb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 223a48 <__cxa_atexit@plt+0x217aa8> │ │ │ │ ldr r7, [pc, #24] @ 223a54 <__cxa_atexit@plt+0x217ab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r7, r4, lsl #16 │ │ │ │ - tstpeq r7, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r4, ror #15 │ │ │ │ + tstpeq r7, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 223a7c <__cxa_atexit@plt+0x217adc> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ - tstpeq r7, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 223aa4 <__cxa_atexit@plt+0x217b04> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ - tstpeq r7, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r7, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 223ad8 <__cxa_atexit@plt+0x217b38> │ │ │ │ @@ -548574,31 +548574,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r0, lsl #15 │ │ │ │ - @ instruction: 0x0107fb94 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ + tstpeq r7, r4, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 223b60 <__cxa_atexit@plt+0x217bc0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 223b68 <__cxa_atexit@plt+0x217bc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #13 │ │ │ │ + tsteq r7, ip, ror #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 223bc8 <__cxa_atexit@plt+0x217c28> │ │ │ │ @@ -548622,19 +548622,19 @@ │ │ │ │ b 223bd8 <__cxa_atexit@plt+0x217c38> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 223be8 <__cxa_atexit@plt+0x217c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r7, -r0] │ │ │ │ + ldrdeq pc, [r7, -r0] │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, ip, ror #20 │ │ │ │ - smlabteq r7, r8, sl, pc @ │ │ │ │ + tsteq r7, ip, asr #20 │ │ │ │ + smlatbeq r7, r8, sl, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 223c5c <__cxa_atexit@plt+0x217cbc> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -548653,15 +548653,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r7, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 223c88 <__cxa_atexit@plt+0x217ce8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -548670,15 +548670,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tstpeq r7, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r7, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 223ccc <__cxa_atexit@plt+0x217d2c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -548697,15 +548697,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x0107f9b4 │ │ │ │ + @ instruction: 0x0107f994 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 223d74 <__cxa_atexit@plt+0x217dd4> │ │ │ │ @@ -548729,18 +548729,18 @@ │ │ │ │ b 223d84 <__cxa_atexit@plt+0x217de4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 223d94 <__cxa_atexit@plt+0x217df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r4, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r7, r0, asr #17 │ │ │ │ + tsteq r7, r0, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 223e48 <__cxa_atexit@plt+0x217ea8> │ │ │ │ ldr lr, [pc, #164] @ 223e68 <__cxa_atexit@plt+0x217ec8> │ │ │ │ @@ -548783,16 +548783,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ - tsteq r7, r0, lsl #16 │ │ │ │ + @ instruction: 0x011783f0 │ │ │ │ + tsteq r7, r0, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223ed4 <__cxa_atexit@plt+0x217f34> │ │ │ │ @@ -548812,16 +548812,16 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, ror #14 │ │ │ │ - ldrdeq pc, [r7, -ip] │ │ │ │ + tsteq r7, r8, asr #14 │ │ │ │ + @ instruction: 0x0107f7bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 223f40 <__cxa_atexit@plt+0x217fa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -548844,16 +548844,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x011782bc │ │ │ │ - tstpeq r7, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117829c │ │ │ │ + tstpeq r7, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -548867,15 +548867,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 223fbc <__cxa_atexit@plt+0x21801c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tstpeq r7, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 223ff0 <__cxa_atexit@plt+0x218050> │ │ │ │ @@ -548900,31 +548900,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, ror #4 │ │ │ │ - tstpeq r7, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r8, asr #4 │ │ │ │ + tstpeq r7, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224078 <__cxa_atexit@plt+0x2180d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 224080 <__cxa_atexit@plt+0x2180e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, ror r1 │ │ │ │ + tsteq r7, r4, asr r1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2240e0 <__cxa_atexit@plt+0x218140> │ │ │ │ @@ -548948,19 +548948,19 @@ │ │ │ │ b 2240f0 <__cxa_atexit@plt+0x218150> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 224100 <__cxa_atexit@plt+0x218160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r7, r8, r5, pc @ │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ - ldrdeq pc, [r7, -ip] │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ + @ instruction: 0x0107f5bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 224168 <__cxa_atexit@plt+0x2181c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 224144 <__cxa_atexit@plt+0x2181a4> │ │ │ │ @@ -548976,15 +548976,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r7, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 224194 <__cxa_atexit@plt+0x2181f4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -548993,15 +548993,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tstpeq r7, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 224208 <__cxa_atexit@plt+0x218268> │ │ │ │ @@ -549034,18 +549034,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - smlatbeq r7, r8, r4, pc @ │ │ │ │ + smlabbeq r7, r8, r4, pc @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0x0107f494 │ │ │ │ + tstpeq r7, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2242c4 <__cxa_atexit@plt+0x218324> │ │ │ │ @@ -549069,19 +549069,19 @@ │ │ │ │ b 2242d4 <__cxa_atexit@plt+0x218334> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2242e4 <__cxa_atexit@plt+0x218344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq r7, r0, ror r3 │ │ │ │ - tstpeq r7, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r0, asr r3 │ │ │ │ + tstpeq r7, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 224348 <__cxa_atexit@plt+0x2183a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -549097,31 +549097,31 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 96d184 <__cxa_atexit@plt+0x9611e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq ip, r2, r3, asr #27 │ │ │ │ - tsteq r7, r0, lsr #29 │ │ │ │ - tstpeq r7, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r0, lsl #29 │ │ │ │ + tstpeq r7, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22438c <__cxa_atexit@plt+0x2183ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 224394 <__cxa_atexit@plt+0x2183f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #28 │ │ │ │ + tsteq r7, r0, asr #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2243c8 <__cxa_atexit@plt+0x218428> │ │ │ │ @@ -549146,31 +549146,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01177e90 │ │ │ │ - smlatbeq r7, ip, r2, pc @ │ │ │ │ + tsteq r7, r0, ror lr │ │ │ │ + smlabbeq r7, ip, r2, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224448 <__cxa_atexit@plt+0x2184a8> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 22445c <__cxa_atexit@plt+0x2184bc> │ │ │ │ ldr r7, [pc, #8] @ 224458 <__cxa_atexit@plt+0x2184b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, r4, r2, pc @ │ │ │ │ + smlabteq r7, r4, r2, pc @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #188] @ 224524 <__cxa_atexit@plt+0x218584> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -549217,16 +549217,16 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq r7, r0, ror #2 │ │ │ │ - @ instruction: 0x0107f194 │ │ │ │ + tsteq r7, r0, asr #2 │ │ │ │ + tstpeq r7, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2245a0 <__cxa_atexit@plt+0x218600> │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -549265,16 +549265,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01178094 │ │ │ │ - ldrdeq pc, [r7, -r4] │ │ │ │ + tsteq r7, r4, ror r0 │ │ │ │ + strheq pc, [r7, -r4] @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 22445c <__cxa_atexit@plt+0x2184bc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -549304,47 +549304,47 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, lsl ip │ │ │ │ - tstpeq r7, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01177bf8 │ │ │ │ + tstpeq r7, ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2246c8 <__cxa_atexit@plt+0x218728> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2246d0 <__cxa_atexit@plt+0x218730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d153a0 <__cxa_atexit@plt+0xd09400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #22 │ │ │ │ - tstpeq r7, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r4, lsl #22 │ │ │ │ + tstpeq r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224700 <__cxa_atexit@plt+0x218760> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 224714 <__cxa_atexit@plt+0x218774> │ │ │ │ ldr r7, [pc, #8] @ 224710 <__cxa_atexit@plt+0x218770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2247a0 <__cxa_atexit@plt+0x218800> │ │ │ │ ldr r1, [pc, #388] @ 2248b4 <__cxa_atexit@plt+0x218914> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -549446,19 +549446,19 @@ │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - tsteq r7, ip, lsl #29 │ │ │ │ - tsteq r7, r0, ror #28 │ │ │ │ + tsteq r7, ip, ror #28 │ │ │ │ + tsteq r7, r0, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 224948 <__cxa_atexit@plt+0x2189a8> │ │ │ │ @@ -549491,16 +549491,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r7, ip, ror #25 │ │ │ │ - @ instruction: 0x0107edb8 │ │ │ │ + tsteq r7, ip, asr #25 │ │ │ │ + @ instruction: 0x0107ed98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -549524,17 +549524,17 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r7, r0, lsr sp │ │ │ │ + tsteq r7, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 224a68 <__cxa_atexit@plt+0x218ac8> │ │ │ │ @@ -549567,18 +549567,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r3, #8] │ │ │ │ ldr r7, [pc, #12] @ 224aac <__cxa_atexit@plt+0x218b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107ec90 │ │ │ │ + tsteq r7, r0, ror ip │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlabbeq r7, r0, ip, lr │ │ │ │ + tsteq r7, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #40] @ 224af8 <__cxa_atexit@plt+0x218b58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -549587,22 +549587,22 @@ │ │ │ │ beq 224af0 <__cxa_atexit@plt+0x218b50> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 224714 <__cxa_atexit@plt+0x218774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, ip, lsr ip │ │ │ │ + tsteq r7, ip, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 224714 <__cxa_atexit@plt+0x218774> │ │ │ │ - smlatbeq r7, r8, fp, lr │ │ │ │ + smlabbeq r7, r8, fp, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -549651,16 +549651,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, ip, lsr #13 │ │ │ │ - tsteq r7, r4, asr fp │ │ │ │ + tsteq r7, ip, lsl #13 │ │ │ │ + tsteq r7, r4, lsr fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 224c88 <__cxa_atexit@plt+0x218ce8> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -549699,19 +549699,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq lr, [r7, -ip] │ │ │ │ + @ instruction: 0x0107eabc │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x011779b4 │ │ │ │ - smlabbeq r7, ip, sl, lr │ │ │ │ + @ instruction: 0x01177994 │ │ │ │ + tsteq r7, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 224d28 <__cxa_atexit@plt+0x218d88> │ │ │ │ @@ -549734,17 +549734,17 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, ip, lsl #18 │ │ │ │ + tsteq r7, ip, ror #17 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r7, r0, lsl #20 │ │ │ │ + smlatteq r7, r0, r9, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 224dd4 <__cxa_atexit@plt+0x218e34> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -549771,16 +549771,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 224ddc <__cxa_atexit@plt+0x218e3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlabbeq r7, r8, r9, lr │ │ │ │ - tsteq r7, r0, ror r9 │ │ │ │ + tsteq r7, r8, ror #18 │ │ │ │ + tsteq r7, r0, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #76] @ 224e44 <__cxa_atexit@plt+0x218ea4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -549798,16 +549798,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 224e48 <__cxa_atexit@plt+0x218ea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r7, r8, lsl r9 │ │ │ │ - tsteq r7, r4, lsl #18 │ │ │ │ + strdeq lr, [r7, -r8] │ │ │ │ + smlatteq r7, r4, r8, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224e78 <__cxa_atexit@plt+0x218ed8> │ │ │ │ @@ -549815,16 +549815,16 @@ │ │ │ │ stm r5, {r8, r9} │ │ │ │ b 224714 <__cxa_atexit@plt+0x218774> │ │ │ │ ldr r7, [pc, #12] @ 224e8c <__cxa_atexit@plt+0x218eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r7, -r0] │ │ │ │ - @ instruction: 0x0107e8bc │ │ │ │ + @ instruction: 0x0107e8b0 │ │ │ │ + @ instruction: 0x0107e89c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224f28 <__cxa_atexit@plt+0x218f88> │ │ │ │ ldr r2, [pc, #152] @ 224f4c <__cxa_atexit@plt+0x218fac> │ │ │ │ @@ -549866,17 +549866,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r7, r0, lsl r8 │ │ │ │ - tsteq r7, r4, asr #16 │ │ │ │ strdeq lr, [r7, -r0] │ │ │ │ + tsteq r7, r4, lsr #16 │ │ │ │ + ldrdeq lr, [r7, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #92] @ 224fd8 <__cxa_atexit@plt+0x219038> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -549900,16 +549900,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 224fe0 <__cxa_atexit@plt+0x219040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlabbeq r7, r4, r7, lr │ │ │ │ - tsteq r7, ip, ror #14 │ │ │ │ + tsteq r7, r4, ror #14 │ │ │ │ + tsteq r7, ip, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #60] @ 225038 <__cxa_atexit@plt+0x219098> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -549923,24 +549923,24 @@ │ │ │ │ b 224714 <__cxa_atexit@plt+0x218774> │ │ │ │ ldr r7, [pc, #16] @ 22503c <__cxa_atexit@plt+0x21909c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r4, lsr #14 │ │ │ │ + tsteq r7, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 22505c <__cxa_atexit@plt+0x2190bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011771f0 │ │ │ │ - tsteq r7, r4, lsl #14 │ │ │ │ + @ instruction: 0x011771d0 │ │ │ │ + smlatteq r7, r4, r6, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2250a8 <__cxa_atexit@plt+0x219108> │ │ │ │ @@ -549956,16 +549956,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2250c0 <__cxa_atexit@plt+0x219120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq lr, [r7, -r4] │ │ │ │ - smlatbeq r7, r4, r6, lr │ │ │ │ + @ instruction: 0x0107e6b4 │ │ │ │ + smlabbeq r7, r4, r6, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #196] @ 2251a0 <__cxa_atexit@plt+0x219200> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2], #-8 │ │ │ │ @@ -550014,29 +550014,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - tsteq r7, r0, lsl #12 │ │ │ │ - tsteq r7, ip, asr #1 │ │ │ │ - tsteq r7, r8, ror #1 │ │ │ │ + smlatteq r7, r0, r5, lr │ │ │ │ + tsteq r7, ip, lsr #1 │ │ │ │ + tsteq r7, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - tsteq r7, r4, ror #9 │ │ │ │ + tsteq r7, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2251dc <__cxa_atexit@plt+0x21923c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror r0 │ │ │ │ - smlatbeq r7, r0, r5, lr │ │ │ │ + tsteq r7, r0, asr r0 │ │ │ │ + smlabbeq r7, r0, r5, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 225228 <__cxa_atexit@plt+0x219288> │ │ │ │ @@ -550052,15 +550052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 225240 <__cxa_atexit@plt+0x2192a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2252f4 <__cxa_atexit@plt+0x219354> │ │ │ │ @@ -550104,15 +550104,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 225310 <__cxa_atexit@plt+0x219370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0107e498 │ │ │ │ + tsteq r7, r8, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -550200,25 +550200,25 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, ip, ror r2 │ │ │ │ - tsteq r7, r0, lsr #27 │ │ │ │ + tsteq r7, ip, asr r2 │ │ │ │ + tsteq r7, r0, lsl #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2254b8 <__cxa_atexit@plt+0x219518> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r7, -r0] │ │ │ │ + ldrdeq lr, [r7, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22556c <__cxa_atexit@plt+0x2195cc> │ │ │ │ @@ -550262,15 +550262,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 225588 <__cxa_atexit@plt+0x2195e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r7, r4, asr #4 │ │ │ │ + tsteq r7, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add ip, r3, #15 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ @@ -550338,27 +550338,27 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, ip, asr #23 │ │ │ │ - tsteq r7, r8, asr #32 │ │ │ │ - tsteq r7, r0, ror #22 │ │ │ │ + tsteq r7, ip, lsr #23 │ │ │ │ + tsteq r7, r8, lsr #32 │ │ │ │ + tsteq r7, r0, asr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2256e4 <__cxa_atexit@plt+0x219744> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + smlabteq r7, r8, r0, lr │ │ │ │ smlatteq r7, r8, r0, lr │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225734 <__cxa_atexit@plt+0x219794> │ │ │ │ ldr r2, [pc, #52] @ 22573c <__cxa_atexit@plt+0x21979c> │ │ │ │ ldr r1, [pc, #52] @ 225740 <__cxa_atexit@plt+0x2197a0> │ │ │ │ @@ -550372,31 +550372,31 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq lr, [r7, -r0] │ │ │ │ - @ instruction: 0x01176abc │ │ │ │ - smlabteq r7, r8, r5, sp │ │ │ │ + strheq lr, [r7, -r0] │ │ │ │ + @ instruction: 0x01176a9c │ │ │ │ + smlatbeq r7, r8, r5, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 225774 <__cxa_atexit@plt+0x2197d4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a878 <__cxa_atexit@plt+0x20e8d8> │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225838 <__cxa_atexit@plt+0x219898> │ │ │ │ ldr r7, [pc, #188] @ 225860 <__cxa_atexit@plt+0x2198c0> │ │ │ │ @@ -550445,19 +550445,19 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabteq r7, r8, pc, sp @ │ │ │ │ + smlatbeq r7, r8, pc, sp @ │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, r0, lsr #28 │ │ │ │ - tsteq r7, r8, lsr fp │ │ │ │ - tsteq r7, ip, ror pc │ │ │ │ + tsteq r7, r0, lsl #28 │ │ │ │ + tsteq r7, r8, lsl fp │ │ │ │ + tsteq r7, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2258f4 <__cxa_atexit@plt+0x219954> │ │ │ │ @@ -550485,16 +550485,16 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq r7, ip, asr #26 │ │ │ │ - tsteq r7, r4, ror #20 │ │ │ │ + tsteq r7, ip, lsr #26 │ │ │ │ + tsteq r7, r4, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225944 <__cxa_atexit@plt+0x2199a4> │ │ │ │ @@ -550507,17 +550507,17 @@ │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r7, [pc, #20] @ 225960 <__cxa_atexit@plt+0x2199c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r4, lsl #26 │ │ │ │ - ldrdeq sp, [r7, -r0] │ │ │ │ - smlatbeq r7, r8, lr, sp │ │ │ │ + tsteq r7, r4, ror #25 │ │ │ │ + @ instruction: 0x0107deb0 │ │ │ │ + smlabbeq r7, r8, lr, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 225990 <__cxa_atexit@plt+0x2199f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -550526,15 +550526,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 2259a4 <__cxa_atexit@plt+0x219a04> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 225a20 <__cxa_atexit@plt+0x219a80> │ │ │ │ mov r3, r5 │ │ │ │ @@ -550557,17 +550557,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 225a24 <__cxa_atexit@plt+0x219a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq sp, [r7, -ip] │ │ │ │ + @ instruction: 0x0107d2bc │ │ │ │ @ instruction: 0xffff4d94 │ │ │ │ - smlabteq r7, r4, r2, sp │ │ │ │ + smlatbeq r7, r4, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 225a68 <__cxa_atexit@plt+0x219ac8> │ │ │ │ @@ -550580,15 +550580,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 225a80 <__cxa_atexit@plt+0x219ae0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4d30 │ │ │ │ - smlabbeq r7, r0, r2, sp │ │ │ │ + tsteq r7, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225abc <__cxa_atexit@plt+0x219b1c> │ │ │ │ @@ -550601,17 +550601,17 @@ │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 225ad8 <__cxa_atexit@plt+0x219b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, ip, lsl #23 │ │ │ │ - tsteq r7, ip, ror #26 │ │ │ │ - tsteq r7, r0, lsr sp │ │ │ │ + tsteq r7, ip, ror #22 │ │ │ │ + tsteq r7, ip, asr #26 │ │ │ │ + tsteq r7, r0, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 225b08 <__cxa_atexit@plt+0x219b68> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -550620,15 +550620,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 225b1c <__cxa_atexit@plt+0x219b7c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq sp, [r7, -r0] │ │ │ │ + @ instruction: 0x0107d1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 225b98 <__cxa_atexit@plt+0x219bf8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -550651,17 +550651,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 225b9c <__cxa_atexit@plt+0x219bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ @ instruction: 0xffff4c1c │ │ │ │ - tsteq r7, ip, asr #2 │ │ │ │ + tsteq r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 225be0 <__cxa_atexit@plt+0x219c40> │ │ │ │ @@ -550674,16 +550674,16 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 225bf8 <__cxa_atexit@plt+0x219c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4bb8 │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ - tsteq r7, ip, asr ip │ │ │ │ + smlatteq r7, r8, r0, sp │ │ │ │ + tsteq r7, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225c64 <__cxa_atexit@plt+0x219cc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -550704,18 +550704,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ - tsteq r7, ip, lsl #11 │ │ │ │ - tsteq r7, ip, ror #19 │ │ │ │ - @ instruction: 0x0107db90 │ │ │ │ + smlatteq r7, ip, fp, sp │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ + tsteq r7, ip, asr #19 │ │ │ │ + tsteq r7, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 225ca8 <__cxa_atexit@plt+0x219d08> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -550724,15 +550724,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 225cbc <__cxa_atexit@plt+0x219d1c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r0, lsr r0 │ │ │ │ + tsteq r7, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 225d38 <__cxa_atexit@plt+0x219d98> │ │ │ │ mov r3, r5 │ │ │ │ @@ -550755,17 +550755,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 225d3c <__cxa_atexit@plt+0x219d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabteq r7, r4, pc, ip @ │ │ │ │ + smlatbeq r7, r4, pc, ip @ │ │ │ │ @ instruction: 0xffff4a7c │ │ │ │ - smlatbeq r7, ip, pc, ip @ │ │ │ │ + smlabbeq r7, ip, pc, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 225d80 <__cxa_atexit@plt+0x219de0> │ │ │ │ @@ -550778,16 +550778,16 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 225d98 <__cxa_atexit@plt+0x219df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4a18 │ │ │ │ - tsteq r7, r8, ror #30 │ │ │ │ - strdeq sp, [r7, -r8] │ │ │ │ + tsteq r7, r8, asr #30 │ │ │ │ + ldrdeq sp, [r7, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225e04 <__cxa_atexit@plt+0x219e64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -550808,18 +550808,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r7, r8, sl, sp │ │ │ │ - tsteq r7, ip, ror #7 │ │ │ │ - tsteq r7, ip, asr #16 │ │ │ │ - strdeq sp, [r7, -r0] │ │ │ │ + smlabbeq r7, r8, sl, sp │ │ │ │ + tsteq r7, ip, asr #7 │ │ │ │ + tsteq r7, ip, lsr #16 │ │ │ │ + ldrdeq sp, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 225e48 <__cxa_atexit@plt+0x219ea8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -550828,15 +550828,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 225e5c <__cxa_atexit@plt+0x219ebc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0107ce90 │ │ │ │ + tsteq r7, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 225ed8 <__cxa_atexit@plt+0x219f38> │ │ │ │ mov r3, r5 │ │ │ │ @@ -550859,17 +550859,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 225edc <__cxa_atexit@plt+0x219f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r7, r4, lsr #28 │ │ │ │ + tsteq r7, r4, lsl #28 │ │ │ │ @ instruction: 0xffff48dc │ │ │ │ - tsteq r7, ip, lsl #28 │ │ │ │ + smlatteq r7, ip, sp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 225f20 <__cxa_atexit@plt+0x219f80> │ │ │ │ @@ -550882,16 +550882,16 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 225f38 <__cxa_atexit@plt+0x219f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4878 │ │ │ │ - smlabteq r7, r8, sp, ip │ │ │ │ - tsteq r7, ip, ror r9 │ │ │ │ + smlatbeq r7, r8, sp, ip │ │ │ │ + tsteq r7, ip, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 225fc4 <__cxa_atexit@plt+0x21a024> │ │ │ │ ldr r3, [pc, #116] @ 225fd4 <__cxa_atexit@plt+0x21a034> │ │ │ │ @@ -550923,18 +550923,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 225fe4 <__cxa_atexit@plt+0x21a044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq sp, [r7, -r8] │ │ │ │ - ldrdeq sp, [r7, -r4] │ │ │ │ - tsteq r7, r4, lsl #18 │ │ │ │ - ldrdeq sp, [r7, -r4] │ │ │ │ + @ instruction: 0x0107d8b8 │ │ │ │ + @ instruction: 0x0107d8b4 │ │ │ │ + smlatteq r7, r4, r8, sp │ │ │ │ + @ instruction: 0x0107d8b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22602c <__cxa_atexit@plt+0x21a08c> │ │ │ │ ldr r3, [pc, #56] @ 226040 <__cxa_atexit@plt+0x21a0a0> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -550949,32 +550949,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r7, r4, asr r8 │ │ │ │ - tsteq r7, r0, asr r8 │ │ │ │ - tsteq r7, r0, ror #16 │ │ │ │ + tsteq r7, r4, lsr r8 │ │ │ │ + tsteq r7, r0, lsr r8 │ │ │ │ + tsteq r7, r0, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 226084 <__cxa_atexit@plt+0x21a0e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 22607c <__cxa_atexit@plt+0x21a0dc> │ │ │ │ b 226094 <__cxa_atexit@plt+0x21a0f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r4, lsr #16 │ │ │ │ + tsteq r7, r4, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r9, r7 │ │ │ │ @@ -551025,17 +551025,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ - smlabteq r7, r4, r7, sp │ │ │ │ - smlabteq r7, r0, r7, sp │ │ │ │ - tsteq r7, r0, lsr r7 │ │ │ │ + smlatbeq r7, r4, r7, sp │ │ │ │ + smlatbeq r7, r0, r7, sp │ │ │ │ + tsteq r7, r0, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 2261c0 <__cxa_atexit@plt+0x21a220> │ │ │ │ mov r3, r7 │ │ │ │ @@ -551050,15 +551050,15 @@ │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq sp, [r7, -r4] │ │ │ │ + @ instruction: 0x0107d6b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ ldr r8, [r9, #4] │ │ │ │ ldr r6, [pc, #224] @ 2262dc <__cxa_atexit@plt+0x21a33c> │ │ │ │ @@ -551117,18 +551117,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ - tsteq r7, ip, lsl #12 │ │ │ │ + strdeq sp, [r7, -r0] │ │ │ │ + smlatteq r7, ip, r5, sp │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x0107d5bc │ │ │ │ + @ instruction: 0x0107d59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 226334 <__cxa_atexit@plt+0x21a394> │ │ │ │ mov r3, r7 │ │ │ │ @@ -551143,15 +551143,15 @@ │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r7, r0, ror #10 │ │ │ │ + tsteq r7, r0, asr #10 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -551204,15 +551204,15 @@ │ │ │ │ beq 22642c <__cxa_atexit@plt+0x21a48c> │ │ │ │ b 22644c <__cxa_atexit@plt+0x21a4ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, ror #8 │ │ │ │ + tsteq r7, ip, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 226480 <__cxa_atexit@plt+0x21a4e0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -551238,17 +551238,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - tsteq r7, r0, lsr sp │ │ │ │ + tsteq r7, r0, lsl sp │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq sp, [r7, -ip] │ │ │ │ + @ instruction: 0x0107d3bc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -551324,24 +551324,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabbeq r7, ip, r2, sp │ │ │ │ + tsteq r7, ip, ror #4 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - tsteq r7, r8, ror #4 │ │ │ │ + tsteq r7, r8, asr #4 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #24] │ │ │ │ @@ -551357,15 +551357,15 @@ │ │ │ │ beq 226698 <__cxa_atexit@plt+0x21a6f8> │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r7, r8, lsl #4 │ │ │ │ + smlatteq r7, r8, r1, sp │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #24] │ │ │ │ @@ -551381,37 +551381,37 @@ │ │ │ │ beq 2266f8 <__cxa_atexit@plt+0x21a758> │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - smlatbeq r7, r8, r1, sp │ │ │ │ + smlabbeq r7, r8, r1, sp │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #20] @ 226734 <__cxa_atexit@plt+0x21a794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r5, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - @ instruction: 0x01175ab8 │ │ │ │ - tsteq r7, r4, ror r1 │ │ │ │ + @ instruction: 0x01175a98 │ │ │ │ + tsteq r7, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - tsteq r7, r0, asr r1 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -551459,17 +551459,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ - @ instruction: 0x011759f8 │ │ │ │ - tsteq r7, r8, rrx │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ + @ instruction: 0x011759d8 │ │ │ │ + tsteq r7, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r9, #4] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r8, r7 │ │ │ │ @@ -551500,24 +551500,24 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, ip │ │ │ │ - tsteq r7, r8 │ │ │ │ - smlabteq r7, r4, pc, ip @ │ │ │ │ + smlatteq r7, ip, pc, ip @ │ │ │ │ + smlatteq r7, r8, pc, ip @ │ │ │ │ + smlatbeq r7, r4, pc, ip @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - smlatbeq r7, r8, pc, ip @ │ │ │ │ + smlabbeq r7, r8, pc, ip @ │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ mov r0, fp │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -551707,38 +551707,38 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ - tsteq r7, r0, asr #15 │ │ │ │ - tsteq r7, r4, ror #21 │ │ │ │ + tsteq r7, r0, lsr #15 │ │ │ │ + tsteq r7, r4, asr #21 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ - tsteq r7, r0, lsr r8 │ │ │ │ - tsteq r7, r4, asr fp │ │ │ │ + tsteq r7, r0, lsl r8 │ │ │ │ + tsteq r7, r4, lsr fp │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r7, r4, ror #12 │ │ │ │ - tsteq r7, r8, lsl #19 │ │ │ │ - tsteq r7, r4, ror #24 │ │ │ │ + tsteq r7, r4, asr #12 │ │ │ │ + tsteq r7, r8, ror #18 │ │ │ │ + tsteq r7, r4, asr #24 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - tsteq r7, r4, lsr ip │ │ │ │ + tsteq r7, r4, lsl ip │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -551755,15 +551755,15 @@ │ │ │ │ beq 226cd0 <__cxa_atexit@plt+0x21ad30> │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ add r5, r3, #20 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ - ldrdeq ip, [r7, -r0] │ │ │ │ + @ instruction: 0x0107cbb0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -551780,27 +551780,27 @@ │ │ │ │ beq 226d34 <__cxa_atexit@plt+0x21ad94> │ │ │ │ b 2261e4 <__cxa_atexit@plt+0x21a244> │ │ │ │ add r5, r3, #20 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ - tsteq r7, ip, ror #22 │ │ │ │ + tsteq r7, ip, asr #22 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ b 226780 <__cxa_atexit@plt+0x21a7e0> │ │ │ │ - tsteq r7, ip, lsr fp │ │ │ │ + tsteq r7, ip, lsl fp │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ @@ -551833,16 +551833,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 226e1c <__cxa_atexit@plt+0x21ae7c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r0, asr #14 │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ + tsteq r7, r0, lsr #14 │ │ │ │ + tsteq r7, ip, ror #7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -551921,15 +551921,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2293d0 <__cxa_atexit@plt+0x21d430> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r2, r0, r8, ror #8 │ │ │ │ - tsteq r7, r0, lsl #5 │ │ │ │ + tsteq r7, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -552059,16 +552059,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x011753d4 │ │ │ │ - @ instruction: 0x01175098 │ │ │ │ + @ instruction: 0x011753b4 │ │ │ │ + tsteq r7, r8, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -552284,25 +552284,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ - tsteq r7, ip, asr #3 │ │ │ │ - tsteq r7, ip, ror #28 │ │ │ │ + tsteq r7, ip, lsr #3 │ │ │ │ + tsteq r7, ip, asr #28 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - tsteq r7, r8, lsl #30 │ │ │ │ - tsteq r7, ip, lsr #4 │ │ │ │ + tsteq r7, r8, ror #29 │ │ │ │ + tsteq r7, ip, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, ip, asr #26 │ │ │ │ - tsteq r7, r0, ror r0 │ │ │ │ + tsteq r7, ip, lsr #26 │ │ │ │ + tsteq r7, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -552520,15 +552520,15 @@ │ │ │ │ b 2270dc <__cxa_atexit@plt+0x21b13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - tsteq r7, r8, lsr r9 │ │ │ │ + tsteq r7, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -552669,15 +552669,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #16] @ 227b24 <__cxa_atexit@plt+0x21bb84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 2270dc <__cxa_atexit@plt+0x21b13c> │ │ │ │ - tsteq r7, r4, asr #13 │ │ │ │ + tsteq r7, r4, lsr #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 2270dc <__cxa_atexit@plt+0x21b13c> │ │ │ │ @@ -552735,16 +552735,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 227c34 <__cxa_atexit@plt+0x21bc94> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, lsr #18 │ │ │ │ - @ instruction: 0x011745f4 │ │ │ │ + tsteq r7, r8, lsl #18 │ │ │ │ + @ instruction: 0x011745d4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -552926,15 +552926,15 @@ │ │ │ │ b 2281b8 <__cxa_atexit@plt+0x21c218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - tsteq r7, r0, ror #5 │ │ │ │ + tsteq r7, r0, asr #5 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -553075,15 +553075,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #16] @ 22817c <__cxa_atexit@plt+0x21c1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 2281b8 <__cxa_atexit@plt+0x21c218> │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 2281b8 <__cxa_atexit@plt+0x21c218> │ │ │ │ @@ -553138,16 +553138,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x011742f8 │ │ │ │ - @ instruction: 0x01173fbc │ │ │ │ + @ instruction: 0x011742d8 │ │ │ │ + @ instruction: 0x01173f9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -553363,25 +553363,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - ldrsheq r4, [r7, -r0] │ │ │ │ - @ instruction: 0x01173d90 │ │ │ │ + ldrsbeq r4, [r7, -r0] │ │ │ │ + tsteq r7, r0, ror sp │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ - tsteq r7, ip, lsr #28 │ │ │ │ - tsteq r7, r0, asr r1 │ │ │ │ + tsteq r7, ip, lsl #28 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, r0, ror ip │ │ │ │ - @ instruction: 0x01173f94 │ │ │ │ + tsteq r7, r0, asr ip │ │ │ │ + tsteq r7, r4, ror pc │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -553485,16 +553485,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2287ec <__cxa_atexit@plt+0x21c84c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r0, ror sp │ │ │ │ - tsteq r7, ip, lsr sl │ │ │ │ + tsteq r7, r0, asr sp │ │ │ │ + tsteq r7, ip, lsl sl │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -553676,15 +553676,15 @@ │ │ │ │ b 228d70 <__cxa_atexit@plt+0x21cdd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - tsteq r7, r8, lsr #14 │ │ │ │ + tsteq r7, r8, lsl #14 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -553825,15 +553825,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #16] @ 228d34 <__cxa_atexit@plt+0x21cd94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 228d70 <__cxa_atexit@plt+0x21cdd0> │ │ │ │ - @ instruction: 0x011734b4 │ │ │ │ + @ instruction: 0x01173494 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 228d70 <__cxa_atexit@plt+0x21cdd0> │ │ │ │ @@ -553888,16 +553888,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r7, r0, asr #14 │ │ │ │ - tsteq r7, r4, lsl #8 │ │ │ │ + tsteq r7, r0, lsr #14 │ │ │ │ + tsteq r7, r4, ror #7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -554113,25 +554113,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - tsteq r7, r8, lsr r5 │ │ │ │ - @ instruction: 0x011731d8 │ │ │ │ + tsteq r7, r8, lsl r5 │ │ │ │ + @ instruction: 0x011731b8 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ - tsteq r7, r4, ror r2 │ │ │ │ - @ instruction: 0x01173598 │ │ │ │ + tsteq r7, r4, asr r2 │ │ │ │ + tsteq r7, r8, ror r5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrheq r3, [r7, -r8] │ │ │ │ - @ instruction: 0x011733dc │ │ │ │ + @ instruction: 0x01173098 │ │ │ │ + @ instruction: 0x011733bc │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -554235,27 +554235,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2293a4 <__cxa_atexit@plt+0x21d404> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011731b8 │ │ │ │ - tsteq r7, r4, lsl #29 │ │ │ │ + @ instruction: 0x01173198 │ │ │ │ + tsteq r7, r4, ror #28 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 2293cc <__cxa_atexit@plt+0x21d42c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2293d0 <__cxa_atexit@plt+0x21d430> │ │ │ │ - tsteq r7, ip, lsl lr │ │ │ │ + @ instruction: 0x01172dfc │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22940c <__cxa_atexit@plt+0x21d46c> │ │ │ │ ldr r2, [pc, #160] @ 22948c <__cxa_atexit@plt+0x21d4ec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -554296,16 +554296,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r7, r0, ror #1 │ │ │ │ - tsteq r7, r4, lsr #27 │ │ │ │ + tsteq r7, r0, asr #1 │ │ │ │ + tsteq r7, r4, lsl #27 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -554521,25 +554521,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ - @ instruction: 0x01172ed8 │ │ │ │ - tsteq r7, r8, ror fp │ │ │ │ + @ instruction: 0x01172eb8 │ │ │ │ + tsteq r7, r8, asr fp │ │ │ │ muleq r0, r4, r8 │ │ │ │ - tsteq r7, r4, lsl ip │ │ │ │ - tsteq r7, r8, lsr pc │ │ │ │ + @ instruction: 0x01172bf4 │ │ │ │ + tsteq r7, r8, lsl pc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, r8, asr sl │ │ │ │ - tsteq r7, ip, ror sp │ │ │ │ + tsteq r7, r8, lsr sl │ │ │ │ + tsteq r7, ip, asr sp │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -554757,15 +554757,15 @@ │ │ │ │ b 2293d0 <__cxa_atexit@plt+0x21d430> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - tsteq r7, r4, asr #12 │ │ │ │ + tsteq r7, r4, lsr #12 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -554906,15 +554906,15 @@ │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #16] @ 229e18 <__cxa_atexit@plt+0x21de78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 2293d0 <__cxa_atexit@plt+0x21d430> │ │ │ │ - @ instruction: 0x011723d0 │ │ │ │ + @ instruction: 0x011723b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 2293d0 <__cxa_atexit@plt+0x21d430> │ │ │ │ @@ -554972,16 +554972,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 229f28 <__cxa_atexit@plt+0x21df88> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r4, lsr r6 │ │ │ │ - tsteq r7, r0, lsl #6 │ │ │ │ + tsteq r7, r4, lsl r6 │ │ │ │ + tsteq r7, r0, ror #5 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -555029,16 +555029,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, ip, ror #10 │ │ │ │ - tsteq r7, r0, lsr r2 │ │ │ │ + tsteq r7, ip, asr #10 │ │ │ │ + tsteq r7, r0, lsl r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -555255,25 +555255,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ - tsteq r7, r4 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ + tsteq r7, r4, ror #31 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ - tsteq r7, r0, lsr #1 │ │ │ │ - tsteq r7, r4, asr #7 │ │ │ │ + tsteq r7, r0, lsl #1 │ │ │ │ + tsteq r7, r4, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r4, ror #29 │ │ │ │ - tsteq r7, r8, lsl #4 │ │ │ │ + tsteq r7, r4, asr #29 │ │ │ │ + tsteq r7, r8, ror #3 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -555487,15 +555487,15 @@ │ │ │ │ b 229f48 <__cxa_atexit@plt+0x21dfa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - tsteq r7, r0, ror #21 │ │ │ │ + tsteq r7, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -555637,15 +555637,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #16] @ 22a984 <__cxa_atexit@plt+0x21e9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 229f48 <__cxa_atexit@plt+0x21dfa8> │ │ │ │ - tsteq r7, r4, ror #16 │ │ │ │ + tsteq r7, r4, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 229f48 <__cxa_atexit@plt+0x21dfa8> │ │ │ │ @@ -555703,16 +555703,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 22aa94 <__cxa_atexit@plt+0x21eaf4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, asr #21 │ │ │ │ - @ instruction: 0x01171794 │ │ │ │ + tsteq r7, r8, lsr #21 │ │ │ │ + tsteq r7, r4, ror r7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -555760,16 +555760,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r0, lsl #20 │ │ │ │ - tsteq r7, r4, asr #13 │ │ │ │ + tsteq r7, r0, ror #19 │ │ │ │ + tsteq r7, r4, lsr #13 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [sl, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -555986,25 +555986,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - @ instruction: 0x011717f8 │ │ │ │ - @ instruction: 0x01171498 │ │ │ │ + @ instruction: 0x011717d8 │ │ │ │ + tsteq r7, r8, ror r4 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ - tsteq r7, r4, lsr r5 │ │ │ │ - tsteq r7, r8, asr r8 │ │ │ │ + tsteq r7, r4, lsl r5 │ │ │ │ + tsteq r7, r8, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r8, ror r3 │ │ │ │ - @ instruction: 0x0117169c │ │ │ │ + tsteq r7, r8, asr r3 │ │ │ │ + tsteq r7, ip, ror r6 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -556218,15 +556218,15 @@ │ │ │ │ b 22aab4 <__cxa_atexit@plt+0x21eb14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - tsteq r7, r4, ror pc │ │ │ │ + tsteq r7, r4, asr pc │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -556368,15 +556368,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #16] @ 22b4f0 <__cxa_atexit@plt+0x21f550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 22aab4 <__cxa_atexit@plt+0x21eb14> │ │ │ │ - @ instruction: 0x01170cf8 │ │ │ │ + @ instruction: 0x01170cd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 22aab4 <__cxa_atexit@plt+0x21eb14> │ │ │ │ @@ -556434,18 +556434,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 22b600 <__cxa_atexit@plt+0x21f660> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, ip, asr pc │ │ │ │ - tsteq r7, r8, lsr #24 │ │ │ │ + tsteq r7, ip, lsr pc │ │ │ │ + tsteq r7, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlabteq r7, r4, r2, r8 │ │ │ │ + smlatbeq r7, r4, r2, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22b6b8 <__cxa_atexit@plt+0x21f718> │ │ │ │ @@ -556497,30 +556497,30 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffa9a4 │ │ │ │ - tsteq r7, r0, lsl #23 │ │ │ │ + tsteq r7, r0, ror #22 │ │ │ │ @ instruction: 0xffffa9d8 │ │ │ │ - smlatteq r7, r8, r1, r8 │ │ │ │ - smlatteq r7, r4, r1, r8 │ │ │ │ - strdeq r8, [r7, -ip] │ │ │ │ - @ instruction: 0x01170afc │ │ │ │ - tsteq r7, r4, lsl r2 │ │ │ │ + smlabteq r7, r8, r1, r8 │ │ │ │ + smlabteq r7, r4, r1, r8 │ │ │ │ + ldrdeq r8, [r7, -ip] │ │ │ │ + @ instruction: 0x01170adc │ │ │ │ + strdeq r8, [r7, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22b730 <__cxa_atexit@plt+0x21f790> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ - @ instruction: 0x01170ab0 │ │ │ │ + @ instruction: 0x01170a90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22b790 <__cxa_atexit@plt+0x21f7f0> │ │ │ │ ldr r3, [pc, #76] @ 22b7a0 <__cxa_atexit@plt+0x21f800> │ │ │ │ @@ -556541,26 +556541,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22b7a8 <__cxa_atexit@plt+0x21f808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, ip, lsr #30 │ │ │ │ - tsteq r7, r8, asr #2 │ │ │ │ + tsteq r7, ip, lsl #30 │ │ │ │ + tsteq r7, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 22b7d0 <__cxa_atexit@plt+0x21f830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01170ed8 │ │ │ │ + @ instruction: 0x01170eb8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22b884 <__cxa_atexit@plt+0x21f8e4> │ │ │ │ @@ -556606,19 +556606,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011709d8 │ │ │ │ - tsteq r7, ip, asr r9 │ │ │ │ + @ instruction: 0x011709b8 │ │ │ │ + tsteq r7, ip, lsr r9 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0117099c │ │ │ │ + tsteq r7, ip, ror r9 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22b91c <__cxa_atexit@plt+0x21f97c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -556642,16 +556642,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011708f0 │ │ │ │ - tsteq r7, r0, asr #20 │ │ │ │ + @ instruction: 0x011708d0 │ │ │ │ + tsteq r7, r0, lsr #20 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -556684,18 +556684,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl r8 │ │ │ │ + @ instruction: 0x011707f4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r7, ip, asr r8 │ │ │ │ + tsteq r7, ip, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22baf4 <__cxa_atexit@plt+0x21fb54> │ │ │ │ @@ -556772,34 +556772,34 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, r8, lsl #28 │ │ │ │ - @ instruction: 0x011706f0 │ │ │ │ - ldrdeq r7, [r7, -r4] │ │ │ │ + smlatteq r7, r8, sp, r7 │ │ │ │ + @ instruction: 0x011706d0 │ │ │ │ + @ instruction: 0x01077db4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tsteq r7, r0, ror #28 │ │ │ │ - tsteq r7, r8, asr r7 │ │ │ │ + tsteq r7, r0, asr #28 │ │ │ │ + tsteq r7, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22bb88 <__cxa_atexit@plt+0x21fbe8> │ │ │ │ ldr r2, [pc, #24] @ 22bb8c <__cxa_atexit@plt+0x21fbec> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, r8, ror #26 │ │ │ │ + tsteq r7, r8, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 6b0874 <__cxa_atexit@plt+0x6a48d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -556824,15 +556824,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 22bc10 <__cxa_atexit@plt+0x21fc70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatteq r7, r8, ip, r7 │ │ │ │ + smlabteq r7, r8, ip, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22bc30 <__cxa_atexit@plt+0x21fc90> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22b9fc <__cxa_atexit@plt+0x21fa5c> │ │ │ │ @@ -556849,15 +556849,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011708b4 │ │ │ │ + @ instruction: 0x01170894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22bcc8 <__cxa_atexit@plt+0x21fd28> │ │ │ │ @@ -556877,15 +556877,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 22bce4 <__cxa_atexit@plt+0x21fd44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r7, r4, lsl ip │ │ │ │ + strdeq r7, [r7, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22bd2c <__cxa_atexit@plt+0x21fd8c> │ │ │ │ ldr r7, [pc, #52] @ 22bd3c <__cxa_atexit@plt+0x21fd9c> │ │ │ │ @@ -556900,17 +556900,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22bd44 <__cxa_atexit@plt+0x21fda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r7, r4, lsl #18 │ │ │ │ - smlabteq r7, r8, fp, r7 │ │ │ │ - smlatbeq r7, r4, fp, r7 │ │ │ │ + tsteq r7, r4, ror #17 │ │ │ │ + smlatbeq r7, r8, fp, r7 │ │ │ │ + smlabbeq r7, r4, fp, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #132] @ 22bdf0 <__cxa_atexit@plt+0x21fe50> │ │ │ │ @@ -556947,15 +556947,15 @@ │ │ │ │ ldr r0, [r9, #8]! │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r7, [r7, -r0] │ │ │ │ + ldrdeq r7, [r7, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r8, r5, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -556995,15 +556995,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, ip, ror #12 │ │ │ │ + tsteq r7, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22bef4 <__cxa_atexit@plt+0x21ff54> │ │ │ │ @@ -557012,15 +557012,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r7, r8, lsr #12 │ │ │ │ + tsteq r7, r8, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22bf48 <__cxa_atexit@plt+0x21ffa8> │ │ │ │ @@ -557036,17 +557036,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 22bf64 <__cxa_atexit@plt+0x21ffc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r7, r8, ror #13 │ │ │ │ - @ instruction: 0x010779b8 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ + tsteq r7, r8, asr #13 │ │ │ │ + @ instruction: 0x01077998 │ │ │ │ + smlatteq r7, r8, r8, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #108] @ 22bfe8 <__cxa_atexit@plt+0x220048> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -557071,17 +557071,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 22bfec <__cxa_atexit@plt+0x22004c> │ │ │ │ ldr r0, [pc, #20] @ 22bff0 <__cxa_atexit@plt+0x220050> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01077898 │ │ │ │ - @ instruction: 0x01077894 │ │ │ │ - tsteq r7, ip, ror r8 │ │ │ │ + tsteq r7, r8, ror r8 │ │ │ │ + tsteq r7, r4, ror r8 │ │ │ │ + tsteq r7, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -557097,25 +557097,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22c054 <__cxa_atexit@plt+0x2200b4> │ │ │ │ ldr r0, [pc, #16] @ 22c058 <__cxa_atexit@plt+0x2200b8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + tsteq r7, ip, lsl #16 │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ tsteq r7, ip, lsr #16 │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ - tsteq r7, ip, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 22c078 <__cxa_atexit@plt+0x2200d8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 6ac158 <__cxa_atexit@plt+0x6a01b8> │ │ │ │ - tsteq r7, r0, asr #16 │ │ │ │ - smlatteq r7, r0, r8, r7 │ │ │ │ + tsteq r7, r0, lsr #16 │ │ │ │ + smlabteq r7, r0, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c0e4 <__cxa_atexit@plt+0x220144> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557136,18 +557136,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01077890 │ │ │ │ - tsteq r7, ip, lsl #2 │ │ │ │ - tsteq r7, ip, ror #10 │ │ │ │ - tsteq r7, r0, lsl r7 │ │ │ │ + tsteq r7, r0, ror r8 │ │ │ │ + tsteq r7, ip, ror #1 │ │ │ │ + tsteq r7, ip, asr #10 │ │ │ │ + strdeq r7, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22c128 <__cxa_atexit@plt+0x220188> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -557156,15 +557156,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 22c13c <__cxa_atexit@plt+0x22019c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01076bb0 │ │ │ │ + @ instruction: 0x01076b90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 22c1b8 <__cxa_atexit@plt+0x220218> │ │ │ │ mov r3, r5 │ │ │ │ @@ -557187,17 +557187,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22c1bc <__cxa_atexit@plt+0x22021c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r7, r4, asr #22 │ │ │ │ + tsteq r7, r4, lsr #22 │ │ │ │ @ instruction: 0xfffee5fc │ │ │ │ - tsteq r7, ip, lsr #22 │ │ │ │ + tsteq r7, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 22c200 <__cxa_atexit@plt+0x220260> │ │ │ │ @@ -557210,15 +557210,15 @@ │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r7, [pc, #16] @ 22c218 <__cxa_atexit@plt+0x220278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffee598 │ │ │ │ - smlatteq r7, r8, sl, r6 │ │ │ │ + smlabteq r7, r8, sl, r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22c2cc <__cxa_atexit@plt+0x22032c> │ │ │ │ @@ -557264,19 +557264,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116ff90 │ │ │ │ - tstpeq r6, r4, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116fef4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq r6, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22c364 <__cxa_atexit@plt+0x2203c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557300,16 +557300,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0116fff8 │ │ │ │ + tstpeq r6, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116ffd8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557342,19 +557342,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, ip, asr #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq r6, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ - tsteq r7, ip, asr #10 │ │ │ │ + @ instruction: 0x0116fdf4 │ │ │ │ + tsteq r7, ip, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c478 <__cxa_atexit@plt+0x2204d8> │ │ │ │ ldr r2, [pc, #40] @ 22c480 <__cxa_atexit@plt+0x2204e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -557365,15 +557365,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2b0ccc <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r6, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 22c544 <__cxa_atexit@plt+0x2205a4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -557424,49 +557424,49 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tstpeq r6, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - @ instruction: 0x0116fcf4 │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ + @ instruction: 0x0116fcd4 │ │ │ │ + strdeq r7, [r7, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c5b4 <__cxa_atexit@plt+0x220614> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 22c5bc <__cxa_atexit@plt+0x22061c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c5f0 <__cxa_atexit@plt+0x220650> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 22c5f8 <__cxa_atexit@plt+0x220658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2c7778 <__cxa_atexit@plt+0x2bb7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116fbfc │ │ │ │ + @ instruction: 0x0116fbdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22c6c0 <__cxa_atexit@plt+0x220720> │ │ │ │ @@ -557519,21 +557519,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlabteq r7, r8, r2, r7 │ │ │ │ - tstpeq r6, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r7, r8, r2, r7 │ │ │ │ + tstpeq r6, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - smlatteq r7, r0, r2, r7 │ │ │ │ - smlatteq r7, r8, pc, r5 @ │ │ │ │ - smlabbeq r7, ip, r2, r7 │ │ │ │ + smlabteq r7, r0, r2, r7 │ │ │ │ + smlabteq r7, r8, pc, r5 @ │ │ │ │ + tsteq r7, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 22c770 <__cxa_atexit@plt+0x2207d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -557561,20 +557561,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r6, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq r7, [r7, -r0] │ │ │ │ - strdeq r5, [r7, -r8] │ │ │ │ - smlatteq r7, r8, r1, r7 │ │ │ │ + ldrdeq r7, [r7, -r0] │ │ │ │ + ldrdeq r5, [r7, -r8] │ │ │ │ + smlabteq r7, r8, r1, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -557646,20 +557646,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - tstpeq r6, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - tsteq r7, ip, lsr #2 │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, ip, lsl #2 │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22c960 <__cxa_atexit@plt+0x2209c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557679,16 +557679,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 6b0874 <__cxa_atexit@plt+0x6a48d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r6, [r7, -r4] │ │ │ │ - tstpeq r6, ip, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r6, [r7, -r4] │ │ │ │ + tstpeq r6, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22c9a8 <__cxa_atexit@plt+0x220a08> │ │ │ │ @@ -557697,15 +557697,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r6, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116fcf4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22ca68 <__cxa_atexit@plt+0x220ac8> │ │ │ │ @@ -557751,19 +557751,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f7f4 │ │ │ │ - tstpeq r6, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f7d4 │ │ │ │ + tstpeq r6, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0116f7b8 │ │ │ │ + @ instruction: 0x0116f798 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22cb00 <__cxa_atexit@plt+0x220b60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557787,16 +557787,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, ip, lsl #14 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, ip, asr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, ror #13 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557829,18 +557829,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq r6, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22cc84 <__cxa_atexit@plt+0x220ce4> │ │ │ │ @@ -557886,19 +557886,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f5d8 │ │ │ │ - tstpeq r6, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f5b8 │ │ │ │ + tstpeq r6, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0116f59c │ │ │ │ + tstpeq r6, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22cd1c <__cxa_atexit@plt+0x220d7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557922,16 +557922,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f4f0 │ │ │ │ - tstpeq r6, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f4d0 │ │ │ │ + tstpeq r6, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557964,18 +557964,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f3f4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq r6, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22cea0 <__cxa_atexit@plt+0x220f00> │ │ │ │ @@ -558021,19 +558021,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f3bc │ │ │ │ - tstpeq r6, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f39c │ │ │ │ + tstpeq r6, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq r6, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22cf38 <__cxa_atexit@plt+0x220f98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558057,16 +558057,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f2d4 │ │ │ │ - tstpeq r6, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f2b4 │ │ │ │ + tstpeq r6, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -558099,18 +558099,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116f1f8 │ │ │ │ + @ instruction: 0x0116f1d8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq r6, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22d0bc <__cxa_atexit@plt+0x22111c> │ │ │ │ @@ -558156,19 +558156,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsr #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq r6, r4, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, asr #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22d154 <__cxa_atexit@plt+0x2211b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558192,16 +558192,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [r6, -r8] @ │ │ │ │ - tstpeq r6, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116f098 │ │ │ │ + tstpeq r6, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -558234,18 +558234,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116efdc │ │ │ │ + @ instruction: 0x0116efbc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq r6, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22d2d8 <__cxa_atexit@plt+0x221338> │ │ │ │ @@ -558291,19 +558291,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #31 │ │ │ │ - tsteq r6, r8, lsl #30 │ │ │ │ + tsteq r6, r4, ror #30 │ │ │ │ + tsteq r6, r8, ror #29 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, r8, asr #30 │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22d370 <__cxa_atexit@plt+0x2213d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558327,16 +558327,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116ee9c │ │ │ │ - tsteq r6, ip, ror #31 │ │ │ │ + tsteq r6, ip, ror lr │ │ │ │ + tsteq r6, ip, asr #31 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -558369,18 +558369,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #27 │ │ │ │ + tsteq r6, r0, lsr #27 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r6, r8, lsl #28 │ │ │ │ + tsteq r6, r8, ror #27 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22d480 <__cxa_atexit@plt+0x2214e0> │ │ │ │ ldr r2, [pc, #40] @ 22d488 <__cxa_atexit@plt+0x2214e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -558391,15 +558391,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b fbf824 <__cxa_atexit@plt+0xfb3884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r0, ror sp │ │ │ │ + tsteq r6, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22d4c8 <__cxa_atexit@plt+0x221528> │ │ │ │ @@ -558409,15 +558409,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0116ee90 │ │ │ │ + tsteq r6, r0, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22d51c <__cxa_atexit@plt+0x22157c> │ │ │ │ ldr r7, [pc, #52] @ 22d52c <__cxa_atexit@plt+0x22158c> │ │ │ │ @@ -558432,17 +558432,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 22d534 <__cxa_atexit@plt+0x221594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq r6, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r7, r4, r5, r6 │ │ │ │ - @ instruction: 0x010765bc │ │ │ │ + ldrsheq pc, [r6, -r4] @ │ │ │ │ + smlabteq r7, r4, r5, r6 │ │ │ │ + @ instruction: 0x0107659c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ 22d5d8 <__cxa_atexit@plt+0x221638> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r9, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -558476,17 +558476,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlabteq r7, r8, r3, r6 │ │ │ │ - smlabteq r7, r0, r3, r6 │ │ │ │ - tsteq r7, ip, lsl #10 │ │ │ │ + smlatbeq r7, r8, r3, r6 │ │ │ │ + smlatbeq r7, r0, r3, r6 │ │ │ │ + smlatteq r7, ip, r4, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -558509,28 +558509,28 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, r4, lsr r3 │ │ │ │ - tsteq r7, ip, lsr #6 │ │ │ │ - tsteq r7, r8, ror r4 │ │ │ │ + tsteq r7, r4, lsl r3 │ │ │ │ + tsteq r7, ip, lsl #6 │ │ │ │ + tsteq r7, r8, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 22d694 <__cxa_atexit@plt+0x2216f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 2adae4 <__cxa_atexit@plt+0x2a1b44> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r7, ip, lsr r4 │ │ │ │ + tsteq r7, ip, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 22d6e4 <__cxa_atexit@plt+0x221744> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -558543,34 +558543,34 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 22b9fc <__cxa_atexit@plt+0x21fa5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatteq r7, r8, r3, r6 │ │ │ │ + smlabteq r7, r8, r3, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [pc, #12] @ 22d710 <__cxa_atexit@plt+0x221770> │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 22b9fc <__cxa_atexit@plt+0x21fa5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, r0, r3, r6 │ │ │ │ + smlatbeq r7, r0, r3, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22d734 <__cxa_atexit@plt+0x221794> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21ada4 <__cxa_atexit@plt+0x20ee04> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0107639c │ │ │ │ + tsteq r7, ip, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 22d7f8 <__cxa_atexit@plt+0x221858> │ │ │ │ ldr r2, [pc, #196] @ 22d820 <__cxa_atexit@plt+0x221880> │ │ │ │ @@ -558622,19 +558622,19 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r6, r8, ror #19 │ │ │ │ + tsteq r6, r8, asr #19 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ @ instruction: 0xfffff2f4 │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ - @ instruction: 0x0107629c │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ + tsteq r7, ip, ror r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22d8c0 <__cxa_atexit@plt+0x221920> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -558673,15 +558673,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlatteq r7, r0, r1, r6 │ │ │ │ + smlabteq r7, r0, r1, r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22d94c <__cxa_atexit@plt+0x2219ac> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -558703,25 +558703,25 @@ │ │ │ │ mov r7, fp │ │ │ │ b 22dd18 <__cxa_atexit@plt+0x221d78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r7, r8, ror #2 │ │ │ │ + tsteq r7, r8, asr #2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 22d990 <__cxa_atexit@plt+0x2219f0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b ebf16c <__cxa_atexit@plt+0xeb31cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r0, lsr r1 │ │ │ │ + tsteq r7, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22d9f8 <__cxa_atexit@plt+0x221a58> │ │ │ │ ldr r3, [pc, #88] @ 22da0c <__cxa_atexit@plt+0x221a6c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -558745,15 +558745,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 22dd18 <__cxa_atexit@plt+0x221d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strheq r6, [r7, -r0] │ │ │ │ + swpeq r6, r0, [r7] │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ bne 22da54 <__cxa_atexit@plt+0x221ab4> │ │ │ │ ldr r3, [pc, #52] @ 22da68 <__cxa_atexit@plt+0x221ac8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -558767,15 +558767,15 @@ │ │ │ │ b 22da88 <__cxa_atexit@plt+0x221ae8> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 22dd18 <__cxa_atexit@plt+0x221d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r8, asr #32 │ │ │ │ + tsteq r7, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 22da88 <__cxa_atexit@plt+0x221ae8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -558857,20 +558857,20 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - smlabteq r7, r0, sp, r5 │ │ │ │ + smlatbeq r7, r0, sp, r5 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r6, r8, ror #12 │ │ │ │ + tsteq r6, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smlabteq r7, ip, lr, r5 │ │ │ │ + smlatbeq r7, ip, lr, r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bne 22dc24 <__cxa_atexit@plt+0x221c84> │ │ │ │ ldr r3, [pc, #48] @ 22dc38 <__cxa_atexit@plt+0x221c98> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -558883,22 +558883,22 @@ │ │ │ │ b 22da88 <__cxa_atexit@plt+0x221ae8> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 22dd18 <__cxa_atexit@plt+0x221d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, r8, ror lr │ │ │ │ + tsteq r7, r8, asr lr │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 22da88 <__cxa_atexit@plt+0x221ae8> │ │ │ │ - tsteq r7, ip, asr lr │ │ │ │ + tsteq r7, ip, lsr lr │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22dcd4 <__cxa_atexit@plt+0x221d34> │ │ │ │ @@ -558929,18 +558929,18 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabbeq r7, ip, ip, r5 │ │ │ │ - tsteq r6, r0, lsr r5 │ │ │ │ + tsteq r7, ip, ror #24 │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01075db4 │ │ │ │ + @ instruction: 0x01075d94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 22dd18 <__cxa_atexit@plt+0x221d78> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -559033,16 +559033,16 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, lsr #13 │ │ │ │ - tsteq r7, ip, lsl ip │ │ │ │ + tsteq r6, r0, lsl #13 │ │ │ │ + strdeq r5, [r7, -ip] │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 22def0 <__cxa_atexit@plt+0x221f50> │ │ │ │ @@ -559082,32 +559082,32 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [pc, #20] @ 22df5c <__cxa_atexit@plt+0x221fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 22dfa0 <__cxa_atexit@plt+0x222000> │ │ │ │ - @ instruction: 0x0116e2f8 │ │ │ │ - @ instruction: 0x0116e2d4 │ │ │ │ + @ instruction: 0x0116e2d8 │ │ │ │ + @ instruction: 0x0116e2b4 │ │ │ │ andeq r1, r0, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, ip, lsr fp │ │ │ │ + tsteq r7, ip, lsl fp │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22df98 <__cxa_atexit@plt+0x221ff8> │ │ │ │ ldr r7, [pc, #20] @ 22df9c <__cxa_atexit@plt+0x221ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 22dfa0 <__cxa_atexit@plt+0x222000> │ │ │ │ b 22ef48 <__cxa_atexit@plt+0x222fa8> │ │ │ │ - @ instruction: 0x0116e294 │ │ │ │ + tsteq r6, r4, ror r2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov fp, r7 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 22e080 <__cxa_atexit@plt+0x2220e0> │ │ │ │ ldr r7, [pc, #256] @ 22e0bc <__cxa_atexit@plt+0x22211c> │ │ │ │ mov r1, r5 │ │ │ │ @@ -559173,26 +559173,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ - tsteq r6, ip, ror #2 │ │ │ │ + tsteq r6, ip, asr #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff224 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ - @ instruction: 0x0116e1b4 │ │ │ │ - @ instruction: 0x010759b8 │ │ │ │ + @ instruction: 0x0116e194 │ │ │ │ + @ instruction: 0x01075998 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 22dfa0 <__cxa_atexit@plt+0x222000> │ │ │ │ - smlatbeq r7, r0, r9, r5 │ │ │ │ + smlabbeq r7, r0, r9, r5 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -559274,20 +559274,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r6, r4 │ │ │ │ + tsteq r6, r4, ror #31 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r6, r0, lsr r0 │ │ │ │ - tsteq r7, r4, lsr #16 │ │ │ │ + tsteq r6, r0, lsl r0 │ │ │ │ + tsteq r7, r4, lsl #16 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 22e2a8 <__cxa_atexit@plt+0x222308> │ │ │ │ ldr r3, [pc, #52] @ 22e2c0 <__cxa_atexit@plt+0x222320> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559301,16 +559301,16 @@ │ │ │ │ ldr r3, [pc, #12] @ 22e2bc <__cxa_atexit@plt+0x22231c> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, r8, lsl #31 │ │ │ │ - smlabteq r7, r8, r7, r5 │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ + smlatbeq r7, r8, r7, r5 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 22e304 <__cxa_atexit@plt+0x222364> │ │ │ │ ldr r3, [pc, #96] @ 22e348 <__cxa_atexit@plt+0x2223a8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559335,25 +559335,25 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22e114 <__cxa_atexit@plt+0x222174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, ip, lsr #30 │ │ │ │ - tsteq r7, r0, lsr r7 │ │ │ │ + tsteq r6, ip, lsl #30 │ │ │ │ + tsteq r7, r0, lsl r7 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22e370 <__cxa_atexit@plt+0x2223d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r5, [r7, -ip] │ │ │ │ + ldrdeq r5, [r7, -ip] │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 22e430 <__cxa_atexit@plt+0x222490> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -559394,34 +559394,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff7c44 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ @ instruction: 0xffff7c78 │ │ │ │ - smlabbeq r7, r8, r4, r5 │ │ │ │ - smlabbeq r7, r4, r4, r5 │ │ │ │ - @ instruction: 0x010754b4 │ │ │ │ - @ instruction: 0x0116ddb4 │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ + tsteq r7, r8, ror #8 │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ + @ instruction: 0x01075494 │ │ │ │ + @ instruction: 0x0116dd94 │ │ │ │ + strdeq r5, [r7, -r0] │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22e47c <__cxa_atexit@plt+0x2224dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 22e480 <__cxa_atexit@plt+0x2224e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r4, ror #26 │ │ │ │ - ldrdeq r5, [r7, -ip] │ │ │ │ + tsteq r6, r4, asr #26 │ │ │ │ + @ instruction: 0x010755bc │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22e4ac <__cxa_atexit@plt+0x22250c> │ │ │ │ ldr r3, [pc, #80] @ 22e4f8 <__cxa_atexit@plt+0x222558> │ │ │ │ @@ -559441,27 +559441,27 @@ │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ ldr r3, [pc, #24] @ 22e4fc <__cxa_atexit@plt+0x22255c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r4, asr r4 │ │ │ │ + tsteq r7, r4, lsr r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r7, r0, asr r5 │ │ │ │ + tsteq r7, r0, lsr r5 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22e520 <__cxa_atexit@plt+0x222580> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, ip, lsl r5 │ │ │ │ + strdeq r5, [r7, -ip] │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -559475,26 +559475,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22e6fc <__cxa_atexit@plt+0x22275c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r7, r8, asr #8 │ │ │ │ - tsteq r7, r4, asr #8 │ │ │ │ - smlabteq r7, ip, r4, r5 │ │ │ │ + tsteq r7, r8, lsr #8 │ │ │ │ + tsteq r7, r4, lsr #8 │ │ │ │ + smlatbeq r7, ip, r4, r5 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22e5a4 <__cxa_atexit@plt+0x222604> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01075498 │ │ │ │ + tsteq r7, r8, ror r4 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -559508,17 +559508,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22e6fc <__cxa_atexit@plt+0x22275c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlabteq r7, r4, r3, r5 │ │ │ │ - smlabteq r7, r0, r3, r5 │ │ │ │ - tsteq r7, r8, lsr r4 │ │ │ │ + smlatbeq r7, r4, r3, r5 │ │ │ │ + smlatbeq r7, r0, r3, r5 │ │ │ │ + tsteq r7, r8, lsl r4 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -559532,17 +559532,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22e6fc <__cxa_atexit@plt+0x22275c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ - tsteq r7, r0, ror #6 │ │ │ │ - tsteq r7, r8, lsl #4 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ + tsteq r7, r0, asr #6 │ │ │ │ + smlatteq r7, r8, r1, r5 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [pc, #32] @ 22e6a4 <__cxa_atexit@plt+0x222704> │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -559550,15 +559550,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r7, r1, r3 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlabteq r7, r8, r1, r5 │ │ │ │ + smlatbeq r7, r8, r1, r5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -559616,16 +559616,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 22e7b4 <__cxa_atexit@plt+0x222814> │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r5, [r7, -r8] │ │ │ │ - ldrdeq r5, [r7, -r0] │ │ │ │ + strheq r5, [r7, -r8] │ │ │ │ + strheq r5, [r7, -r0] │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -559689,15 +559689,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, asr ip │ │ │ │ + tsteq r6, r4, lsr ip │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22e8f8 <__cxa_atexit@plt+0x222958> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -559715,15 +559715,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, ror #23 │ │ │ │ + tsteq r6, ip, asr #23 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22e960 <__cxa_atexit@plt+0x2229c0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -559741,15 +559741,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsl #23 │ │ │ │ + tsteq r6, r4, ror #22 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22e9c8 <__cxa_atexit@plt+0x222a28> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -559767,34 +559767,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, lsl fp │ │ │ │ - smlabbeq r7, r0, r0, r5 │ │ │ │ + @ instruction: 0x0116dafc │ │ │ │ + tsteq r7, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 22e114 <__cxa_atexit@plt+0x222174> │ │ │ │ - strdeq r4, [r7, -ip] │ │ │ │ + ldrdeq r4, [r7, -ip] │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22ea54 <__cxa_atexit@plt+0x222ab4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, r8, pc, r4 @ │ │ │ │ + smlatbeq r7, r8, pc, r4 @ │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 22eb14 <__cxa_atexit@plt+0x222b74> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -559835,34 +559835,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff7560 │ │ │ │ - tsteq r6, ip, lsr r7 │ │ │ │ + tsteq r6, ip, lsl r7 │ │ │ │ @ instruction: 0xffff7594 │ │ │ │ - smlatbeq r7, r4, sp, r4 │ │ │ │ - smlatbeq r7, r0, sp, r4 │ │ │ │ - ldrdeq r4, [r7, -r0] │ │ │ │ - @ instruction: 0x0116d6d0 │ │ │ │ - ldrdeq r4, [r7, -ip] │ │ │ │ + smlabbeq r7, r4, sp, r4 │ │ │ │ + smlabbeq r7, r0, sp, r4 │ │ │ │ + @ instruction: 0x01074db0 │ │ │ │ + @ instruction: 0x0116d6b0 │ │ │ │ + @ instruction: 0x01074ebc │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22eb60 <__cxa_atexit@plt+0x222bc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 22eb64 <__cxa_atexit@plt+0x222bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r0, lsl #13 │ │ │ │ - smlatbeq r7, r8, lr, r4 │ │ │ │ + tsteq r6, r0, ror #12 │ │ │ │ + smlabbeq r7, r8, lr, r4 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22eba4 <__cxa_atexit@plt+0x222c04> │ │ │ │ ldr r3, [pc, #48] @ 22ebbc <__cxa_atexit@plt+0x222c1c> │ │ │ │ @@ -559876,33 +559876,33 @@ │ │ │ │ ldr r3, [pc, #12] @ 22ebb8 <__cxa_atexit@plt+0x222c18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01074d90 │ │ │ │ - tsteq r7, ip, lsr lr │ │ │ │ + tsteq r7, r0, ror sp │ │ │ │ + tsteq r7, ip, lsl lr │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22ebe4 <__cxa_atexit@plt+0x222c44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r7, r8, ip, r4 │ │ │ │ + tsteq r7, r8, ror #24 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 22ec28 <__cxa_atexit@plt+0x222c88> │ │ │ │ - tsteq r7, r8, ror #24 │ │ │ │ + tsteq r7, r8, asr #24 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 22ec28 <__cxa_atexit@plt+0x222c88> │ │ │ │ @@ -559947,16 +559947,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 22ece0 <__cxa_atexit@plt+0x222d40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r7, ip, fp, r4 │ │ │ │ - smlatbeq r7, r4, fp, r4 │ │ │ │ + smlabbeq r7, ip, fp, r4 │ │ │ │ + smlabbeq r7, r4, fp, r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -560020,15 +560020,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22ee24 <__cxa_atexit@plt+0x222e84> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -560046,15 +560046,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22ee8c <__cxa_atexit@plt+0x222eec> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -560072,15 +560072,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22eef4 <__cxa_atexit@plt+0x222f54> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -560098,16 +560098,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116d5f0 │ │ │ │ - @ instruction: 0x01074ab4 │ │ │ │ + @ instruction: 0x0116d5d0 │ │ │ │ + @ instruction: 0x01074a94 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 22f02c <__cxa_atexit@plt+0x22308c> │ │ │ │ mov r1, r5 │ │ │ │ @@ -560175,20 +560175,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r6, r4, asr #3 │ │ │ │ + tsteq r6, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffe064 │ │ │ │ @ instruction: 0xffffe12c │ │ │ │ - tsteq r6, r0, lsl r2 │ │ │ │ - tsteq r7, r0, ror r9 │ │ │ │ + @ instruction: 0x0116d1f0 │ │ │ │ + tsteq r7, r0, asr r9 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -560270,22 +560270,22 @@ │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, ror #1 │ │ │ │ + tsteq r6, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r6, ip, rrx │ │ │ │ + tsteq r6, ip, asr #32 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrheq sp, [r6, -r4] │ │ │ │ - tsteq r6, r8, lsr #1 │ │ │ │ - smlatteq r7, ip, r7, r4 │ │ │ │ + @ instruction: 0x0116d094 │ │ │ │ + tsteq r6, r8, lsl #1 │ │ │ │ + smlabteq r7, ip, r7, r4 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 22f248 <__cxa_atexit@plt+0x2232a8> │ │ │ │ ldr r2, [pc, #48] @ 22f24c <__cxa_atexit@plt+0x2232ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #40] @ 22f250 <__cxa_atexit@plt+0x2232b0> │ │ │ │ @@ -560295,17 +560295,17 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ addeq r1, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #12] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, r0 │ │ │ │ - @ instruction: 0x0116cff4 │ │ │ │ - @ instruction: 0x0107479c │ │ │ │ + tsteq r6, r0, ror #31 │ │ │ │ + @ instruction: 0x0116cfd4 │ │ │ │ + tsteq r7, ip, ror r7 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 22f290 <__cxa_atexit@plt+0x2232f0> │ │ │ │ ldr r3, [pc, #96] @ 22f2d4 <__cxa_atexit@plt+0x223334> │ │ │ │ ldr r2, [pc, #96] @ 22f2d8 <__cxa_atexit@plt+0x223338> │ │ │ │ @@ -560330,34 +560330,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22f0a4 <__cxa_atexit@plt+0x223104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ - tsteq r7, r4, lsl r7 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ + strdeq r4, [r7, -r4] │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 22f0a4 <__cxa_atexit@plt+0x223104> │ │ │ │ - smlatteq r7, r0, r6, r4 │ │ │ │ + smlabteq r7, r0, r6, r4 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22f320 <__cxa_atexit@plt+0x223380> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r7, ip, r6, r4 │ │ │ │ + smlabbeq r7, ip, r6, r4 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 22f3e0 <__cxa_atexit@plt+0x223440> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -560398,56 +560398,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ - tsteq r6, r0, ror lr │ │ │ │ + tsteq r6, r0, asr lr │ │ │ │ @ instruction: 0xffff6cc8 │ │ │ │ - ldrdeq r4, [r7, -r8] │ │ │ │ - ldrdeq r4, [r7, -r4] │ │ │ │ - tsteq r7, r4, lsl #10 │ │ │ │ - tsteq r6, r4, lsl #28 │ │ │ │ - smlabteq r7, r0, r5, r4 │ │ │ │ + @ instruction: 0x010744b8 │ │ │ │ + @ instruction: 0x010744b4 │ │ │ │ + smlatteq r7, r4, r4, r4 │ │ │ │ + tsteq r6, r4, ror #27 │ │ │ │ + smlatbeq r7, r0, r5, r4 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22f42c <__cxa_atexit@plt+0x22348c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 22f430 <__cxa_atexit@plt+0x223490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0116cdb4 │ │ │ │ - smlabbeq r7, ip, r5, r4 │ │ │ │ + @ instruction: 0x0116cd94 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22f460 <__cxa_atexit@plt+0x2234c0> │ │ │ │ ldr r2, [pc, #24] @ 22f464 <__cxa_atexit@plt+0x2234c4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r4, [r7, -r4] │ │ │ │ - tsteq r7, r8, asr #10 │ │ │ │ + @ instruction: 0x010744b4 │ │ │ │ + tsteq r7, r8, lsr #10 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22f488 <__cxa_atexit@plt+0x2234e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r4, lsl r5 │ │ │ │ + strdeq r4, [r7, -r4] │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22f4d0 <__cxa_atexit@plt+0x223530> │ │ │ │ @@ -560488,16 +560488,16 @@ │ │ │ │ str r5, [sl] │ │ │ │ mov r5, sl │ │ │ │ b 2aaf58 <__cxa_atexit@plt+0x29efb8> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - smlatteq r7, r0, r4, r4 │ │ │ │ - ldrdeq r4, [r7, -ip] │ │ │ │ + smlabteq r7, r0, r4, r4 │ │ │ │ + @ instruction: 0x010744bc │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [pc, #32] @ 22f590 <__cxa_atexit@plt+0x2235f0> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -560579,15 +560579,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, ror #28 │ │ │ │ + tsteq r6, ip, asr #28 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22f6e0 <__cxa_atexit@plt+0x223740> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -560605,15 +560605,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsl #28 │ │ │ │ + tsteq r6, r4, ror #27 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22f748 <__cxa_atexit@plt+0x2237a8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -560631,29 +560631,29 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116cd9c │ │ │ │ - tsteq r7, r4, lsl r3 │ │ │ │ + tsteq r6, ip, ror sp │ │ │ │ + strdeq r4, [r7, -r4] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22f7c0 <__cxa_atexit@plt+0x223820> │ │ │ │ ldr r7, [pc, #20] @ 22f7c4 <__cxa_atexit@plt+0x223824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 22f7c8 <__cxa_atexit@plt+0x223828> │ │ │ │ b 230728 <__cxa_atexit@plt+0x224788> │ │ │ │ - tsteq r6, ip, ror #20 │ │ │ │ + tsteq r6, ip, asr #20 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov fp, r7 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 22f8ac <__cxa_atexit@plt+0x22390c> │ │ │ │ ldr r7, [pc, #256] @ 22f8e8 <__cxa_atexit@plt+0x223948> │ │ │ │ @@ -560720,26 +560720,26 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffffd764 │ │ │ │ - tsteq r6, r0, asr #18 │ │ │ │ + tsteq r6, r0, lsr #18 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffd5c0 │ │ │ │ @ instruction: 0xffffd688 │ │ │ │ - tsteq r6, r8, lsl #19 │ │ │ │ - smlabbeq r7, ip, r1, r4 │ │ │ │ + tsteq r6, r8, ror #18 │ │ │ │ + tsteq r7, ip, ror #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 22f7c8 <__cxa_atexit@plt+0x223828> │ │ │ │ - tsteq r7, r4, ror r1 │ │ │ │ + tsteq r7, r4, asr r1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 22f93c <__cxa_atexit@plt+0x22399c> │ │ │ │ @@ -560821,20 +560821,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #17 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r6, r0, ror #15 │ │ │ │ + tsteq r6, r0, asr #15 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - tsteq r6, r0, lsl r8 │ │ │ │ - strdeq r3, [r7, -r8] │ │ │ │ + @ instruction: 0x0116c7f0 │ │ │ │ + ldrdeq r3, [r7, -r8] │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 22fad4 <__cxa_atexit@plt+0x223b34> │ │ │ │ ldr r3, [pc, #52] @ 22faec <__cxa_atexit@plt+0x223b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -560848,16 +560848,16 @@ │ │ │ │ ldr r3, [pc, #12] @ 22fae8 <__cxa_atexit@plt+0x223b48> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ - @ instruction: 0x01073f9c │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ + tsteq r7, ip, ror pc │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 22fb38 <__cxa_atexit@plt+0x223b98> │ │ │ │ @@ -560883,25 +560883,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #20] │ │ │ │ b 22f93c <__cxa_atexit@plt+0x22399c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0116c6f8 │ │ │ │ - tsteq r7, r0, lsl #30 │ │ │ │ + @ instruction: 0x0116c6d8 │ │ │ │ + smlatteq r7, r0, lr, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22fba0 <__cxa_atexit@plt+0x223c00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, ip, lr, r3 │ │ │ │ + smlatbeq r7, ip, lr, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 22fc60 <__cxa_atexit@plt+0x223cc0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -560942,34 +560942,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff6414 │ │ │ │ - @ instruction: 0x0116c5f0 │ │ │ │ + @ instruction: 0x0116c5d0 │ │ │ │ @ instruction: 0xffff6448 │ │ │ │ - tsteq r7, r8, asr ip │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ - smlabbeq r7, r4, ip, r3 │ │ │ │ - tsteq r6, r4, lsl #11 │ │ │ │ - smlatteq r7, r0, sp, r3 │ │ │ │ + tsteq r7, r8, lsr ip │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ + tsteq r7, r4, ror #24 │ │ │ │ + tsteq r6, r4, ror #10 │ │ │ │ + smlabteq r7, r0, sp, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22fcac <__cxa_atexit@plt+0x223d0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 22fcb0 <__cxa_atexit@plt+0x223d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r4, lsr r5 │ │ │ │ - smlatbeq r7, ip, sp, r3 │ │ │ │ + tsteq r6, r4, lsl r5 │ │ │ │ + smlabbeq r7, ip, sp, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22fcdc <__cxa_atexit@plt+0x223d3c> │ │ │ │ ldr r3, [pc, #80] @ 22fd28 <__cxa_atexit@plt+0x223d88> │ │ │ │ @@ -560989,27 +560989,27 @@ │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ ldr r3, [pc, #24] @ 22fd2c <__cxa_atexit@plt+0x223d8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r4, lsr #24 │ │ │ │ + tsteq r7, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22fd50 <__cxa_atexit@plt+0x223db0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r7, ip, ip, r3 │ │ │ │ + smlabteq r7, ip, ip, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -561023,26 +561023,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22ff28 <__cxa_atexit@plt+0x223f88> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r7, r8, lsl ip │ │ │ │ - tsteq r7, r4, lsl ip │ │ │ │ - @ instruction: 0x01073c9c │ │ │ │ + strdeq r3, [r7, -r8] │ │ │ │ + strdeq r3, [r7, -r4] │ │ │ │ + tsteq r7, ip, ror ip │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22fdd4 <__cxa_atexit@plt+0x223e34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r8, ror #24 │ │ │ │ + tsteq r7, r8, asr #24 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -561056,17 +561056,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22ff28 <__cxa_atexit@plt+0x223f88> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01073b94 │ │ │ │ - @ instruction: 0x01073b90 │ │ │ │ - tsteq r7, r8, lsl #24 │ │ │ │ + tsteq r7, r4, ror fp │ │ │ │ + tsteq r7, r0, ror fp │ │ │ │ + smlatteq r7, r8, fp, r3 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -561080,17 +561080,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 22ff28 <__cxa_atexit@plt+0x223f88> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, r4, lsr fp │ │ │ │ - tsteq r7, r0, lsr fp │ │ │ │ - ldrdeq r3, [r7, -r8] │ │ │ │ + tsteq r7, r4, lsl fp │ │ │ │ + tsteq r7, r0, lsl fp │ │ │ │ + @ instruction: 0x010739b8 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [pc, #32] @ 22fed4 <__cxa_atexit@plt+0x223f34> │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -561098,15 +561098,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ add r7, r1, r3 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01073998 │ │ │ │ + tsteq r7, r8, ror r9 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r7, #8 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -561191,16 +561191,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, ip, asr #16 │ │ │ │ - tsteq r7, r4, asr #16 │ │ │ │ + tsteq r7, ip, lsr #16 │ │ │ │ + tsteq r7, r4, lsr #16 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -561211,15 +561211,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, lsl #9 │ │ │ │ + tsteq r6, ip, ror #8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2300c0 <__cxa_atexit@plt+0x224120> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -561237,15 +561237,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23013c <__cxa_atexit@plt+0x22419c> │ │ │ │ @@ -561254,15 +561254,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, ror #7 │ │ │ │ + tsteq r6, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230180 <__cxa_atexit@plt+0x2241e0> │ │ │ │ @@ -561271,15 +561271,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116c39c │ │ │ │ + tsteq r6, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2301c4 <__cxa_atexit@plt+0x224224> │ │ │ │ @@ -561288,15 +561288,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, asr r3 │ │ │ │ + tsteq r6, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230208 <__cxa_atexit@plt+0x224268> │ │ │ │ @@ -561305,33 +561305,33 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsl r3 │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ + @ instruction: 0x0116c2f4 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 22f93c <__cxa_atexit@plt+0x22399c> │ │ │ │ - strdeq r3, [r7, -r8] │ │ │ │ + ldrdeq r3, [r7, -r8] │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 230258 <__cxa_atexit@plt+0x2242b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, r4, r7, r3 │ │ │ │ + smlatbeq r7, r4, r7, r3 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 230318 <__cxa_atexit@plt+0x224378> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -561372,34 +561372,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff5d5c │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ @ instruction: 0xffff5d90 │ │ │ │ - smlatbeq r7, r0, r5, r3 │ │ │ │ - @ instruction: 0x0107359c │ │ │ │ - smlabteq r7, ip, r5, r3 │ │ │ │ - tsteq r6, ip, asr #29 │ │ │ │ - ldrdeq r3, [r7, -r8] │ │ │ │ + smlabbeq r7, r0, r5, r3 │ │ │ │ + tsteq r7, ip, ror r5 │ │ │ │ + smlatbeq r7, ip, r5, r3 │ │ │ │ + tsteq r6, ip, lsr #29 │ │ │ │ + @ instruction: 0x010736b8 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 230364 <__cxa_atexit@plt+0x2243c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 230368 <__cxa_atexit@plt+0x2243c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, ip, ror lr │ │ │ │ - smlatbeq r7, r4, r6, r3 │ │ │ │ + tsteq r6, ip, asr lr │ │ │ │ + smlabbeq r7, r4, r6, r3 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2303a8 <__cxa_atexit@plt+0x224408> │ │ │ │ ldr r3, [pc, #48] @ 2303c0 <__cxa_atexit@plt+0x224420> │ │ │ │ @@ -561413,33 +561413,33 @@ │ │ │ │ ldr r3, [pc, #12] @ 2303bc <__cxa_atexit@plt+0x22441c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabbeq r7, ip, r5, r3 │ │ │ │ - tsteq r7, r8, lsr r6 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ + tsteq r7, r8, lsl r6 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2303e8 <__cxa_atexit@plt+0x224448> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r7, r4, r4, r3 │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ b 23042c <__cxa_atexit@plt+0x22448c> │ │ │ │ - tsteq r7, r4, ror #8 │ │ │ │ + tsteq r7, r4, asr #8 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ b 23042c <__cxa_atexit@plt+0x22448c> │ │ │ │ @@ -561512,16 +561512,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ - tsteq r7, r0, asr #6 │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ + tsteq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -561532,15 +561532,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, lsl #31 │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2305c4 <__cxa_atexit@plt+0x224624> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ @@ -561558,15 +561558,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, lsr #30 │ │ │ │ + tsteq r6, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230640 <__cxa_atexit@plt+0x2246a0> │ │ │ │ @@ -561575,15 +561575,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116bedc │ │ │ │ + @ instruction: 0x0116bebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230684 <__cxa_atexit@plt+0x2246e4> │ │ │ │ @@ -561592,15 +561592,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116be98 │ │ │ │ + tsteq r6, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2306c8 <__cxa_atexit@plt+0x224728> │ │ │ │ @@ -561609,15 +561609,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, asr lr │ │ │ │ + tsteq r6, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23070c <__cxa_atexit@plt+0x22476c> │ │ │ │ @@ -561626,16 +561626,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, lsl lr │ │ │ │ - ldrdeq r3, [r7, -r4] │ │ │ │ + @ instruction: 0x0116bdf0 │ │ │ │ + @ instruction: 0x010732b4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 23080c <__cxa_atexit@plt+0x22486c> │ │ │ │ ldr r7, [pc, #256] @ 230840 <__cxa_atexit@plt+0x2248a0> │ │ │ │ @@ -561702,20 +561702,20 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ - tsteq r6, r4, ror #19 │ │ │ │ + tsteq r6, r4, asr #19 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffc450 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ - tsteq r6, r4, lsr sl │ │ │ │ - @ instruction: 0x01073194 │ │ │ │ + tsteq r6, r4, lsl sl │ │ │ │ + tsteq r7, r4, ror r1 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -561798,22 +561798,22 @@ │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsl #18 │ │ │ │ + tsteq r6, r4, ror #17 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r6, ip, lsl #17 │ │ │ │ + tsteq r6, ip, ror #16 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0x0116b8d4 │ │ │ │ - tsteq r6, r8, asr #17 │ │ │ │ - tsteq r7, ip │ │ │ │ + @ instruction: 0x0116b8b4 │ │ │ │ + tsteq r6, r8, lsr #17 │ │ │ │ + smlatteq r7, ip, pc, r2 @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 230a28 <__cxa_atexit@plt+0x224a88> │ │ │ │ ldr r2, [pc, #48] @ 230a2c <__cxa_atexit@plt+0x224a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #40] @ 230a30 <__cxa_atexit@plt+0x224a90> │ │ │ │ @@ -561823,17 +561823,17 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ addeq r1, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ b 2b3124 <__cxa_atexit@plt+0x2a7184> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, r0, lsr #16 │ │ │ │ - tsteq r6, r4, lsl r8 │ │ │ │ - @ instruction: 0x01072fbc │ │ │ │ + tsteq r6, r0, lsl #16 │ │ │ │ + @ instruction: 0x0116b7f4 │ │ │ │ + @ instruction: 0x01072f9c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 230a70 <__cxa_atexit@plt+0x224ad0> │ │ │ │ ldr r3, [pc, #96] @ 230ab4 <__cxa_atexit@plt+0x224b14> │ │ │ │ ldr r2, [pc, #96] @ 230ab8 <__cxa_atexit@plt+0x224b18> │ │ │ │ @@ -561858,34 +561858,34 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 230880 <__cxa_atexit@plt+0x2248e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, asr #15 │ │ │ │ - tsteq r7, r4, lsr pc │ │ │ │ + tsteq r6, r4, lsr #15 │ │ │ │ + tsteq r7, r4, lsl pc │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 230880 <__cxa_atexit@plt+0x2248e0> │ │ │ │ - tsteq r7, r0, lsl #30 │ │ │ │ + smlatteq r7, r0, lr, r2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 230b00 <__cxa_atexit@plt+0x224b60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 22c608 <__cxa_atexit@plt+0x220668> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, ip, lr, r2 │ │ │ │ + smlatbeq r7, ip, lr, r2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #164] @ 230bc0 <__cxa_atexit@plt+0x224c20> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ @@ -561926,56 +561926,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff54b4 │ │ │ │ - @ instruction: 0x0116b690 │ │ │ │ + tsteq r6, r0, ror r6 │ │ │ │ @ instruction: 0xffff54e8 │ │ │ │ - strdeq r2, [r7, -r8] │ │ │ │ - strdeq r2, [r7, -r4] │ │ │ │ - tsteq r7, r4, lsr #26 │ │ │ │ - tsteq r6, r4, lsr #12 │ │ │ │ - smlatteq r7, r0, sp, r2 │ │ │ │ + ldrdeq r2, [r7, -r8] │ │ │ │ + ldrdeq r2, [r7, -r4] │ │ │ │ + tsteq r7, r4, lsl #26 │ │ │ │ + tsteq r6, r4, lsl #12 │ │ │ │ + smlabteq r7, r0, sp, r2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 230c0c <__cxa_atexit@plt+0x224c6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 230c10 <__cxa_atexit@plt+0x224c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e00824 <__cxa_atexit@plt+0xdf4884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0116b5d4 │ │ │ │ - smlatbeq r7, ip, sp, r2 │ │ │ │ + @ instruction: 0x0116b5b4 │ │ │ │ + smlabbeq r7, ip, sp, r2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 230c40 <__cxa_atexit@plt+0x224ca0> │ │ │ │ ldr r2, [pc, #24] @ 230c44 <__cxa_atexit@plt+0x224ca4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b dff848 <__cxa_atexit@plt+0xdf38a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r2, [r7, -r4] │ │ │ │ - tsteq r7, r8, ror #26 │ │ │ │ + ldrdeq r2, [r7, -r4] │ │ │ │ + tsteq r7, r8, asr #26 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 230c68 <__cxa_atexit@plt+0x224cc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2a8454 <__cxa_atexit@plt+0x29c4b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 230cb0 <__cxa_atexit@plt+0x224d10> │ │ │ │ @@ -561991,16 +561991,16 @@ │ │ │ │ ldr r3, [pc, #12] @ 230cc4 <__cxa_atexit@plt+0x224d24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ b 2aaf58 <__cxa_atexit@plt+0x29efb8> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r0, lsl #26 │ │ │ │ - strdeq r2, [r7, -ip] │ │ │ │ + smlatteq r7, r0, ip, r2 │ │ │ │ + ldrdeq r2, [r7, -ip] │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 230d08 <__cxa_atexit@plt+0x224d68> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -562048,15 +562048,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, ror r7 │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230de8 <__cxa_atexit@plt+0x224e48> │ │ │ │ @@ -562065,43 +562065,43 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr r7 │ │ │ │ + tsteq r6, r4, lsl r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 230e18 <__cxa_atexit@plt+0x224e78> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r7, ip, lsl #26 │ │ │ │ + smlatteq r7, ip, ip, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 230e3c <__cxa_atexit@plt+0x224e9c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r7, r0, lsl #26 │ │ │ │ + smlatteq r7, r0, ip, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 230e60 <__cxa_atexit@plt+0x224ec0> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e15008 <__cxa_atexit@plt+0xe09068> │ │ │ │ - tsteq r7, r4, lsl sp │ │ │ │ - tsteq r7, r0, lsr #26 │ │ │ │ + strdeq r2, [r7, -r4] │ │ │ │ + tsteq r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 230ebc <__cxa_atexit@plt+0x224f1c> │ │ │ │ ldr r2, [pc, #64] @ 230ec4 <__cxa_atexit@plt+0x224f24> │ │ │ │ ldr r1, [pc, #64] @ 230ec8 <__cxa_atexit@plt+0x224f28> │ │ │ │ @@ -562118,17 +562118,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq r7, ip, ip, r2 │ │ │ │ - tsteq r6, r0, asr #6 │ │ │ │ - tsteq r6, r8, asr #7 │ │ │ │ + smlabteq r7, ip, ip, r2 │ │ │ │ + tsteq r6, r0, lsr #6 │ │ │ │ + tsteq r6, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230f08 <__cxa_atexit@plt+0x224f68> │ │ │ │ @@ -562137,16 +562137,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, ror r3 │ │ │ │ - tsteq r7, r8, ror #24 │ │ │ │ + tsteq r6, ip, asr r3 │ │ │ │ + tsteq r7, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -562163,17 +562163,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 230f80 <__cxa_atexit@plt+0x224fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ - tsteq r7, ip, lsr #24 │ │ │ │ - strdeq r2, [r7, -ip] │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ + tsteq r7, ip, lsl #24 │ │ │ │ + ldrdeq r2, [r7, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -562190,16 +562190,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r7, r0, fp, r2 │ │ │ │ - smlabteq r7, ip, fp, r2 │ │ │ │ + smlatbeq r7, r0, fp, r2 │ │ │ │ + smlatbeq r7, ip, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 231024 <__cxa_atexit@plt+0x225084> │ │ │ │ @@ -562208,16 +562208,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, ror #4 │ │ │ │ - tsteq r7, r0, ror fp │ │ │ │ + tsteq r6, r0, asr #4 │ │ │ │ + tsteq r7, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23108c <__cxa_atexit@plt+0x2250ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562233,17 +562233,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr fp │ │ │ │ - tsteq r6, ip, asr r1 │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ + tsteq r6, ip, lsr r1 │ │ │ │ + strdeq r2, [r7, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 231108 <__cxa_atexit@plt+0x225168> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562264,73 +562264,73 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, r8, sl, r2 │ │ │ │ - ldrsheq fp, [r6, -r8] │ │ │ │ - @ instruction: 0x0116b59c │ │ │ │ - tsteq r6, ip, ror r1 │ │ │ │ - smlatbeq r7, r0, sl, r2 │ │ │ │ + smlabteq r7, r8, sl, r2 │ │ │ │ + ldrsbeq fp, [r6, -r8] │ │ │ │ + tsteq r6, ip, ror r5 │ │ │ │ + tsteq r6, ip, asr r1 │ │ │ │ + smlabbeq r7, r0, sl, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 231140 <__cxa_atexit@plt+0x2251a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - @ instruction: 0x01072a90 │ │ │ │ + tsteq r7, r0, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 231164 <__cxa_atexit@plt+0x2251c4> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlatbeq r7, r0, sl, r2 │ │ │ │ + smlabbeq r7, r0, sl, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 231188 <__cxa_atexit@plt+0x2251e8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - @ instruction: 0x01072a94 │ │ │ │ + tsteq r7, r4, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2311ac <__cxa_atexit@plt+0x22520c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlabbeq r7, r8, sl, r2 │ │ │ │ + tsteq r7, r8, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2311d0 <__cxa_atexit@plt+0x225230> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - tsteq r7, ip, ror sl │ │ │ │ + tsteq r7, ip, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2311f4 <__cxa_atexit@plt+0x225254> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e15008 <__cxa_atexit@plt+0xe09068> │ │ │ │ - @ instruction: 0x01072ab0 │ │ │ │ - @ instruction: 0x01072abc │ │ │ │ + @ instruction: 0x01072a90 │ │ │ │ + @ instruction: 0x01072a9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231250 <__cxa_atexit@plt+0x2252b0> │ │ │ │ ldr r2, [pc, #64] @ 231258 <__cxa_atexit@plt+0x2252b8> │ │ │ │ ldr r1, [pc, #64] @ 23125c <__cxa_atexit@plt+0x2252bc> │ │ │ │ @@ -562347,17 +562347,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabbeq r7, r8, sl, r2 │ │ │ │ - tsteq r6, ip, lsr #31 │ │ │ │ - tsteq r6, r4, lsr r0 │ │ │ │ + tsteq r7, r8, ror #20 │ │ │ │ + tsteq r6, ip, lsl #31 │ │ │ │ + tsteq r6, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23129c <__cxa_atexit@plt+0x2252fc> │ │ │ │ @@ -562366,16 +562366,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, ror #31 │ │ │ │ - tsteq r7, r4, lsl #20 │ │ │ │ + tsteq r6, r8, asr #31 │ │ │ │ + smlatteq r7, r4, r9, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -562392,17 +562392,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 231314 <__cxa_atexit@plt+0x225374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x0116b394 │ │ │ │ - smlabteq r7, r8, r9, r2 │ │ │ │ - @ instruction: 0x01072998 │ │ │ │ + tsteq r6, r4, ror r3 │ │ │ │ + smlatbeq r7, r8, r9, r2 │ │ │ │ + tsteq r7, r8, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -562419,16 +562419,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, ip, asr r9 │ │ │ │ - tsteq r7, r8, ror #18 │ │ │ │ + tsteq r7, ip, lsr r9 │ │ │ │ + tsteq r7, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2313b8 <__cxa_atexit@plt+0x225418> │ │ │ │ @@ -562437,16 +562437,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, asr #29 │ │ │ │ - tsteq r7, ip, lsl #18 │ │ │ │ + tsteq r6, ip, lsr #29 │ │ │ │ + smlatteq r7, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 231420 <__cxa_atexit@plt+0x225480> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562462,17 +562462,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r7, -r4] │ │ │ │ - tsteq r6, r8, asr #27 │ │ │ │ @ instruction: 0x010728b4 │ │ │ │ + tsteq r6, r8, lsr #27 │ │ │ │ + @ instruction: 0x01072894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 23149c <__cxa_atexit@plt+0x2254fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562493,27 +562493,27 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r7, r4, r8, r2 │ │ │ │ - tsteq r6, r4, ror #26 │ │ │ │ - tsteq r6, r8, lsl #4 │ │ │ │ - tsteq r6, r8, ror #27 │ │ │ │ - tsteq r7, ip, lsr r8 │ │ │ │ + tsteq r7, r4, ror #16 │ │ │ │ + tsteq r6, r4, asr #26 │ │ │ │ + tsteq r6, r8, ror #3 │ │ │ │ + tsteq r6, r8, asr #27 │ │ │ │ + tsteq r7, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2314d4 <__cxa_atexit@plt+0x225534> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - tsteq r7, ip, lsr #16 │ │ │ │ + tsteq r7, ip, lsl #16 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -562528,62 +562528,62 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 231534 <__cxa_atexit@plt+0x225594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq fp, [r6, -r8] │ │ │ │ - tsteq r7, r4, lsl #16 │ │ │ │ + ldrsbeq fp, [r6, -r8] │ │ │ │ + smlatteq r7, r4, r7, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 231558 <__cxa_atexit@plt+0x2255b8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlatteq r7, r0, r7, r2 │ │ │ │ + smlabteq r7, r0, r7, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 23157c <__cxa_atexit@plt+0x2255dc> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - ldrdeq r2, [r7, -r4] │ │ │ │ + @ instruction: 0x010727b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2315a0 <__cxa_atexit@plt+0x225600> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - smlabteq r7, r8, r7, r2 │ │ │ │ + smlatbeq r7, r8, r7, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2315c4 <__cxa_atexit@plt+0x225624> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ - @ instruction: 0x010727bc │ │ │ │ + @ instruction: 0x0107279c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2315e8 <__cxa_atexit@plt+0x225648> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e15008 <__cxa_atexit@plt+0xe09068> │ │ │ │ - strdeq r2, [r7, -r0] │ │ │ │ - strdeq r2, [r7, -ip] │ │ │ │ + ldrdeq r2, [r7, -r0] │ │ │ │ + ldrdeq r2, [r7, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231644 <__cxa_atexit@plt+0x2256a4> │ │ │ │ ldr r2, [pc, #64] @ 23164c <__cxa_atexit@plt+0x2256ac> │ │ │ │ ldr r1, [pc, #64] @ 231650 <__cxa_atexit@plt+0x2256b0> │ │ │ │ @@ -562600,17 +562600,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq r7, r8, r7, r2 │ │ │ │ - @ instruction: 0x0116abb8 │ │ │ │ - tsteq r6, r0, asr #24 │ │ │ │ + smlatbeq r7, r8, r7, r2 │ │ │ │ + @ instruction: 0x0116ab98 │ │ │ │ + tsteq r6, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 231690 <__cxa_atexit@plt+0x2256f0> │ │ │ │ @@ -562619,16 +562619,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116abf4 │ │ │ │ - tsteq r7, r4, asr #14 │ │ │ │ + @ instruction: 0x0116abd4 │ │ │ │ + tsteq r7, r4, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -562645,17 +562645,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 231708 <__cxa_atexit@plt+0x225768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r6, r0, lsr #31 │ │ │ │ - tsteq r7, r8, lsl #14 │ │ │ │ - ldrdeq r2, [r7, -r8] │ │ │ │ + tsteq r6, r0, lsl #31 │ │ │ │ + smlatteq r7, r8, r6, r2 │ │ │ │ + @ instruction: 0x010726b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -562672,16 +562672,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0107269c │ │ │ │ - smlatbeq r7, r8, r6, r2 │ │ │ │ + tsteq r7, ip, ror r6 │ │ │ │ + smlabbeq r7, r8, r6, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2317ac <__cxa_atexit@plt+0x22580c> │ │ │ │ @@ -562690,16 +562690,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0116aad8 │ │ │ │ - tsteq r7, ip, asr #12 │ │ │ │ + @ instruction: 0x0116aab8 │ │ │ │ + tsteq r7, ip, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 231814 <__cxa_atexit@plt+0x225874> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562715,17 +562715,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl r6 │ │ │ │ - @ instruction: 0x0116a9d4 │ │ │ │ strdeq r2, [r7, -r4] │ │ │ │ + @ instruction: 0x0116a9b4 │ │ │ │ + ldrdeq r2, [r7, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 231890 <__cxa_atexit@plt+0x2258f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562746,27 +562746,27 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r4, r5, r2 │ │ │ │ - tsteq r6, r0, ror r9 │ │ │ │ - tsteq r6, r4, lsl lr │ │ │ │ - @ instruction: 0x0116a9f4 │ │ │ │ - tsteq r7, ip, ror r5 │ │ │ │ + smlatbeq r7, r4, r5, r2 │ │ │ │ + tsteq r6, r0, asr r9 │ │ │ │ + @ instruction: 0x0116adf4 │ │ │ │ + @ instruction: 0x0116a9d4 │ │ │ │ + tsteq r7, ip, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2318c8 <__cxa_atexit@plt+0x225928> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - tsteq r7, ip, ror #10 │ │ │ │ + tsteq r7, ip, asr #10 │ │ │ │ rscseq pc, r1, ip, lsr #25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrsbteq pc, [r1], #195 @ 0xc3 @ │ │ │ │ @@ -562825,15 +562825,15 @@ │ │ │ │ bx r0 │ │ │ │ rscseq pc, r1, r0, lsr #28 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r7, ip, r4, r2 │ │ │ │ + smlabbeq r7, ip, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 231a2c <__cxa_atexit@plt+0x225a8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562849,37 +562849,37 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 225a90 <__cxa_atexit@plt+0x219af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #15 │ │ │ │ - tsteq r6, r0, asr #15 │ │ │ │ + tsteq r6, r8, lsr #15 │ │ │ │ + tsteq r6, r0, lsr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b ba5a20 <__cxa_atexit@plt+0xb99a80> │ │ │ │ - @ instruction: 0x01072494 │ │ │ │ + tsteq r7, r4, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231a80 <__cxa_atexit@plt+0x225ae0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 231a88 <__cxa_atexit@plt+0x225ae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ - tsteq r7, ip, asr r4 │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ + tsteq r7, ip, lsr r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231ac8 <__cxa_atexit@plt+0x225b28> │ │ │ │ ldr r2, [pc, #32] @ 231ad0 <__cxa_atexit@plt+0x225b30> │ │ │ │ @@ -562889,15 +562889,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 248abc <__cxa_atexit@plt+0x23cb1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ + smlatteq r7, ip, r3, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 231b18 <__cxa_atexit@plt+0x225b78> │ │ │ │ @@ -562910,15 +562910,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlatbeq r7, r4, r3, r2 │ │ │ │ + smlabbeq r7, r4, r3, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231b74 <__cxa_atexit@plt+0x225bd4> │ │ │ │ ldr r2, [pc, #52] @ 231b7c <__cxa_atexit@plt+0x225bdc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -562932,17 +562932,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2d0ba4 <__cxa_atexit@plt+0x2c4c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r8, lsl #13 │ │ │ │ - @ instruction: 0x0116aabc │ │ │ │ - tsteq r7, r8, lsr r3 │ │ │ │ + tsteq r6, r8, ror #12 │ │ │ │ + @ instruction: 0x0116aa9c │ │ │ │ + tsteq r7, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 231bb4 <__cxa_atexit@plt+0x225c14> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -562977,15 +562977,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0116a5bc │ │ │ │ + @ instruction: 0x0116a59c │ │ │ │ rscseq pc, r1, r1, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 231c64 <__cxa_atexit@plt+0x225cc4> │ │ │ │ @@ -562994,15 +562994,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 231c78 <__cxa_atexit@plt+0x225cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #10 │ │ │ │ + tsteq r6, ip, asr #10 │ │ │ │ ldrsbteq pc, [r1], #193 @ 0xc1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231cd8 <__cxa_atexit@plt+0x225d38> │ │ │ │ @@ -563027,16 +563027,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq pc, r1, sp, asr ip @ │ │ │ │ - tsteq r6, ip, lsl r5 │ │ │ │ - smlabteq r7, r8, r1, r2 │ │ │ │ + @ instruction: 0x0116a4fc │ │ │ │ + smlatbeq r7, r8, r1, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231dd0 <__cxa_atexit@plt+0x225e30> │ │ │ │ ldr r2, [pc, #204] @ 231df0 <__cxa_atexit@plt+0x225e50> │ │ │ │ @@ -563091,17 +563091,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x0116a894 │ │ │ │ - @ instruction: 0x0116a590 │ │ │ │ - smlabteq r7, r8, r0, r2 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ + smlatbeq r7, r8, r0, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 231ea4 <__cxa_atexit@plt+0x225f04> │ │ │ │ @@ -563138,16 +563138,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x0116a7b0 │ │ │ │ - tsteq r6, r8, lsr #9 │ │ │ │ + @ instruction: 0x0116a790 │ │ │ │ + tsteq r6, r8, lsl #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 231eec <__cxa_atexit@plt+0x225f4c> │ │ │ │ ldr r2, [pc, #28] @ 231efc <__cxa_atexit@plt+0x225f5c> │ │ │ │ @@ -563156,16 +563156,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2adae4 <__cxa_atexit@plt+0x2a1b44> │ │ │ │ ldr r7, [pc, #12] @ 231f00 <__cxa_atexit@plt+0x225f60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, lsr r0 │ │ │ │ - tsteq r7, ip │ │ │ │ + tsteq r7, r0, lsl r0 │ │ │ │ + smlatteq r7, ip, pc, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 231fb0 <__cxa_atexit@plt+0x226010> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 231f44 <__cxa_atexit@plt+0x225fa4> │ │ │ │ @@ -563205,15 +563205,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r7, ip, asr #30 │ │ │ │ + tsteq r7, ip, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 231ff0 <__cxa_atexit@plt+0x226050> │ │ │ │ ldr r3, [pc, #112] @ 232058 <__cxa_atexit@plt+0x2260b8> │ │ │ │ @@ -563245,15 +563245,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0x01071e98 │ │ │ │ + tsteq r7, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2320c4 <__cxa_atexit@plt+0x226124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -563282,15 +563282,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tsteq r7, r4, lsl #28 │ │ │ │ + smlatteq r7, r4, sp, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23214c <__cxa_atexit@plt+0x2261ac> │ │ │ │ @@ -563312,15 +563312,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - smlatbeq r7, ip, sp, r1 │ │ │ │ + smlabbeq r7, ip, sp, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2321a0 <__cxa_atexit@plt+0x226200> │ │ │ │ ldr r2, [pc, #28] @ 2321b0 <__cxa_atexit@plt+0x226210> │ │ │ │ @@ -563329,16 +563329,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2adae4 <__cxa_atexit@plt+0x2a1b44> │ │ │ │ ldr r7, [pc, #12] @ 2321b4 <__cxa_atexit@plt+0x226214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq r7, ip, ror sp │ │ │ │ - @ instruction: 0x01071d94 │ │ │ │ + tsteq r7, ip, asr sp │ │ │ │ + tsteq r7, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 232218 <__cxa_atexit@plt+0x226278> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -563356,18 +563356,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr sp │ │ │ │ - @ instruction: 0x01169fdc │ │ │ │ - tsteq r6, ip, lsr r4 │ │ │ │ - tsteq r7, r8, asr sp │ │ │ │ + tsteq r7, r0, lsr sp │ │ │ │ + @ instruction: 0x01169fbc │ │ │ │ + tsteq r6, ip, lsl r4 │ │ │ │ + tsteq r7, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 23228c <__cxa_atexit@plt+0x2262ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -563385,17 +563385,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl sp │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ - tsteq r6, r8, asr #7 │ │ │ │ + strdeq r1, [r7, -r4] │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ + tsteq r6, r8, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 23233c <__cxa_atexit@plt+0x22639c> │ │ │ │ ldr r0, [pc, #136] @ 232344 <__cxa_atexit@plt+0x2263a4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -563430,15 +563430,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, r8, lsl #30 │ │ │ │ + tsteq r6, r8, ror #29 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2323a0 <__cxa_atexit@plt+0x226400> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -563486,15 +563486,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, lsl #2 │ │ │ │ + tsteq r6, r0, ror #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232468 <__cxa_atexit@plt+0x2264c8> │ │ │ │ ldr r3, [pc, #44] @ 232478 <__cxa_atexit@plt+0x2264d8> │ │ │ │ @@ -563507,18 +563507,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 232484 <__cxa_atexit@plt+0x2264e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r4, asr fp │ │ │ │ - tsteq r6, r0, ror #3 │ │ │ │ - smlabbeq r7, ip, fp, r1 │ │ │ │ - tsteq r7, ip, asr fp │ │ │ │ + tsteq r7, r4, lsr fp │ │ │ │ + tsteq r6, r0, asr #3 │ │ │ │ + tsteq r7, ip, ror #22 │ │ │ │ + tsteq r7, ip, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2324cc <__cxa_atexit@plt+0x22652c> │ │ │ │ ldr r3, [pc, #64] @ 2324e8 <__cxa_atexit@plt+0x226548> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -563537,24 +563537,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - smlatteq r7, r0, sl, r1 │ │ │ │ + smlabteq r7, r0, sl, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 232514 <__cxa_atexit@plt+0x226574> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01071ab0 │ │ │ │ + @ instruction: 0x01071a90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23253c <__cxa_atexit@plt+0x22659c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -563579,16 +563579,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ - tsteq r7, r8, lsr #20 │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2325e8 <__cxa_atexit@plt+0x226648> │ │ │ │ @@ -563605,15 +563605,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 232608 <__cxa_atexit@plt+0x226668> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r0, lsl lr │ │ │ │ + @ instruction: 0x01169df0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -563625,15 +563625,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - tsteq r7, r8, ror #18 │ │ │ │ + tsteq r7, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 2326a0 <__cxa_atexit@plt+0x226700> │ │ │ │ mov r3, r5 │ │ │ │ @@ -563645,22 +563645,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, r8, lsl r9 │ │ │ │ + strdeq r1, [r7, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tsteq r7, r4, lsr r9 │ │ │ │ + tsteq r7, r4, lsl r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232700 <__cxa_atexit@plt+0x226760> │ │ │ │ ldr r3, [pc, #44] @ 232710 <__cxa_atexit@plt+0x226770> │ │ │ │ @@ -563673,18 +563673,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 23271c <__cxa_atexit@plt+0x22677c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0x010718bc │ │ │ │ - tsteq r6, r8, asr #30 │ │ │ │ - strdeq r1, [r7, -r4] │ │ │ │ - tsteq r7, r8, lsl r9 │ │ │ │ + @ instruction: 0x0107189c │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ + ldrdeq r1, [r7, -r4] │ │ │ │ + strdeq r1, [r7, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23279c <__cxa_atexit@plt+0x2267fc> │ │ │ │ ldr r1, [pc, #100] @ 2327a4 <__cxa_atexit@plt+0x226804> │ │ │ │ mov r2, r5 │ │ │ │ @@ -563710,35 +563710,35 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r0, lsl #21 │ │ │ │ + tsteq r6, r0, ror #20 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlatteq r7, ip, r7, r1 │ │ │ │ - smlatteq r7, r0, r7, r1 │ │ │ │ - smlabbeq r7, r0, r8, r1 │ │ │ │ + smlabteq r7, ip, r7, r1 │ │ │ │ + smlabteq r7, r0, r7, r1 │ │ │ │ + tsteq r7, r0, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2327ec <__cxa_atexit@plt+0x22684c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #28] @ 2327f0 <__cxa_atexit@plt+0x226850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 2327f4 <__cxa_atexit@plt+0x226854> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabbeq r7, r4, r7, r1 │ │ │ │ - smlabbeq r7, r0, r7, r1 │ │ │ │ - tsteq r7, r0, lsr r8 │ │ │ │ + tsteq r7, r4, ror #14 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ + tsteq r7, r0, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 232850 <__cxa_atexit@plt+0x2268b0> │ │ │ │ ldr r3, [pc, #84] @ 23286c <__cxa_atexit@plt+0x2268cc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -563762,29 +563762,29 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ - @ instruction: 0x010717b0 │ │ │ │ + @ instruction: 0x01071790 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #24] @ 2328ac <__cxa_atexit@plt+0x22690c> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, r1, r3 │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, r8, ror r7 │ │ │ │ + tsteq r7, r8, asr r7 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ str fp, [sp, #4] │ │ │ │ ldmdb r5, {r8, fp} │ │ │ │ add sl, r7, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -563803,17 +563803,17 @@ │ │ │ │ ldr r0, [pc, #24] @ 232920 <__cxa_atexit@plt+0x226980> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01071698 │ │ │ │ - @ instruction: 0x01071690 │ │ │ │ - strdeq r1, [r7, -r4] │ │ │ │ + tsteq r7, r8, ror r6 │ │ │ │ + tsteq r7, r0, ror r6 │ │ │ │ + ldrdeq r1, [r7, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23297c <__cxa_atexit@plt+0x2269dc> │ │ │ │ ldr r3, [pc, #84] @ 232998 <__cxa_atexit@plt+0x2269f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -563947,16 +563947,16 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011699d8 │ │ │ │ - tsteq r7, ip, asr r4 │ │ │ │ + @ instruction: 0x011699b8 │ │ │ │ + tsteq r7, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 232bac <__cxa_atexit@plt+0x226c0c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -563968,22 +563968,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ + smlatteq r7, ip, r3, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - strdeq r1, [r7, -r0] │ │ │ │ + ldrdeq r1, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 232c18 <__cxa_atexit@plt+0x226c78> │ │ │ │ mov r3, r5 │ │ │ │ @@ -563995,15 +563995,15 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq r7, r0, r3, r1 │ │ │ │ + smlabbeq r7, r0, r3, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -564033,20 +564033,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 232cb4 <__cxa_atexit@plt+0x226d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r7, r4, asr r3 │ │ │ │ - @ instruction: 0x010713b8 │ │ │ │ + tsteq r7, r4, lsr r3 │ │ │ │ + @ instruction: 0x01071398 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - tsteq r7, r0, lsr r3 │ │ │ │ - @ instruction: 0x011699bc │ │ │ │ - tsteq r7, r0, ror r3 │ │ │ │ + tsteq r7, r0, lsl r3 │ │ │ │ + @ instruction: 0x0116999c │ │ │ │ + tsteq r7, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232d0c <__cxa_atexit@plt+0x226d6c> │ │ │ │ @@ -564059,15 +564059,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - tsteq r7, r8, lsr #6 │ │ │ │ + tsteq r7, r8, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232d74 <__cxa_atexit@plt+0x226dd4> │ │ │ │ ldr r2, [pc, #88] @ 232d98 <__cxa_atexit@plt+0x226df8> │ │ │ │ @@ -564091,20 +564091,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 232d9c <__cxa_atexit@plt+0x226dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, ip, ror #4 │ │ │ │ - ldrdeq r1, [r7, -r0] │ │ │ │ + tsteq r7, ip, asr #4 │ │ │ │ + @ instruction: 0x010712b0 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - tsteq r7, r8, asr #4 │ │ │ │ - @ instruction: 0x011698d4 │ │ │ │ - tsteq r7, r4, asr #4 │ │ │ │ + tsteq r7, r8, lsr #4 │ │ │ │ + @ instruction: 0x011698b4 │ │ │ │ + tsteq r7, r4, lsr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232df0 <__cxa_atexit@plt+0x226e50> │ │ │ │ ldr r3, [pc, #44] @ 232e00 <__cxa_atexit@plt+0x226e60> │ │ │ │ @@ -564117,18 +564117,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 232e0c <__cxa_atexit@plt+0x226e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - smlabteq r7, ip, r1, r1 │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ - tsteq r7, r4, lsl #4 │ │ │ │ - tsteq r7, ip, ror #4 │ │ │ │ + smlatbeq r7, ip, r1, r1 │ │ │ │ + tsteq r6, r8, lsr r8 │ │ │ │ + smlatteq r7, r4, r1, r1 │ │ │ │ + tsteq r7, ip, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 232e4c <__cxa_atexit@plt+0x226eac> │ │ │ │ ldr r3, [pc, #36] @ 232e58 <__cxa_atexit@plt+0x226eb8> │ │ │ │ @@ -564139,25 +564139,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 6b70ac <__cxa_atexit@plt+0x6ab10c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01169394 │ │ │ │ - tsteq r7, r8, lsl #4 │ │ │ │ + tsteq r6, r4, ror r3 │ │ │ │ + smlatteq r7, r8, r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 232e80 <__cxa_atexit@plt+0x226ee0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - strdeq r1, [r7, -r4] │ │ │ │ - strdeq r1, [r7, -r8] │ │ │ │ + ldrdeq r1, [r7, -r4] │ │ │ │ + ldrdeq r1, [r7, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232ee0 <__cxa_atexit@plt+0x226f40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -564181,16 +564181,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ rscseq lr, r1, r8, lsr sl │ │ │ │ - tsteq r6, r4, lsl r3 │ │ │ │ - smlabbeq r7, r4, r1, r1 │ │ │ │ + @ instruction: 0x011692f4 │ │ │ │ + tsteq r7, r4, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 232fa4 <__cxa_atexit@plt+0x227004> │ │ │ │ @@ -564229,20 +564229,20 @@ │ │ │ │ b 232fb4 <__cxa_atexit@plt+0x227014> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01169294 │ │ │ │ - tsteq r6, r0, lsr #7 │ │ │ │ - tsteq r6, r0, ror r2 │ │ │ │ - tsteq r6, ip, lsr r7 │ │ │ │ - @ instruction: 0x01169698 │ │ │ │ - strheq r1, [r7, -r0] │ │ │ │ + tsteq r6, r4, ror r2 │ │ │ │ + tsteq r6, r0, lsl #7 │ │ │ │ + tsteq r6, r0, asr r2 │ │ │ │ + tsteq r6, ip, lsl r7 │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ + swpeq r1, r0, [r7] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564255,16 +564255,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23302c <__cxa_atexit@plt+0x22708c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - smlabbeq r7, r4, r0, r1 │ │ │ │ - tsteq r7, r0, ror r0 │ │ │ │ + tsteq r7, r4, rrx │ │ │ │ + qaddeq r1, r0, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 233090 <__cxa_atexit@plt+0x2270f0> │ │ │ │ ldr r3, [pc, #76] @ 2330a0 <__cxa_atexit@plt+0x227100> │ │ │ │ @@ -564286,26 +564286,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2330a8 <__cxa_atexit@plt+0x227108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, r0, lsr #32 │ │ │ │ - strdeq r0, [r7, -r8] │ │ │ │ + mrseq r1, (UNDEF: 7) │ │ │ │ + ldrdeq r0, [r7, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2330d0 <__cxa_atexit@plt+0x227130> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, r8, pc, r0 @ │ │ │ │ + smlatbeq r7, r8, pc, r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2330f8 <__cxa_atexit@plt+0x227158> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -564324,17 +564324,17 @@ │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ ldr r7, [pc, #16] @ 233140 <__cxa_atexit@plt+0x2271a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #30 │ │ │ │ + tsteq r7, ip, asr #30 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r7, r8, ror #30 │ │ │ │ + tsteq r7, r8, asr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2331a8 <__cxa_atexit@plt+0x227208> │ │ │ │ ldr r3, [pc, #76] @ 2331b8 <__cxa_atexit@plt+0x227218> │ │ │ │ @@ -564356,31 +564356,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2331c0 <__cxa_atexit@plt+0x227220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r7, r8, lsl #30 │ │ │ │ - tsteq r7, r4, lsl pc │ │ │ │ + smlatteq r7, r8, lr, r0 │ │ │ │ + strdeq r0, [r7, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2331f8 <__cxa_atexit@plt+0x227258> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 233200 <__cxa_atexit@plt+0x227260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2a9f14 <__cxa_atexit@plt+0x29df74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01168ff4 │ │ │ │ + @ instruction: 0x01168fd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233240 <__cxa_atexit@plt+0x2272a0> │ │ │ │ ldr r3, [pc, #44] @ 233250 <__cxa_atexit@plt+0x2272b0> │ │ │ │ @@ -564393,18 +564393,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 23325c <__cxa_atexit@plt+0x2272bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01070e98 │ │ │ │ - tsteq r6, r8, lsl #8 │ │ │ │ - ldrdeq r0, [r7, -r4] │ │ │ │ - smlatbeq r7, r4, lr, r0 │ │ │ │ + tsteq r7, r8, ror lr │ │ │ │ + tsteq r6, r8, ror #7 │ │ │ │ + @ instruction: 0x01070eb4 │ │ │ │ + smlabbeq r7, r4, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2332a8 <__cxa_atexit@plt+0x227308> │ │ │ │ ldr r3, [pc, #68] @ 2332c4 <__cxa_atexit@plt+0x227324> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -564424,25 +564424,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r7, r4, lsr #28 │ │ │ │ + tsteq r7, r4, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2332f4 <__cxa_atexit@plt+0x227354> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r7, ip, sp, r0 │ │ │ │ + smlabteq r7, ip, sp, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r2, r7, #3 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, #2 │ │ │ │ bne 23334c <__cxa_atexit@plt+0x2273ac> │ │ │ │ @@ -564479,19 +564479,19 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 2333ac <__cxa_atexit@plt+0x22740c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #26 │ │ │ │ + smlatteq r7, r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r7, ip, lsl sp │ │ │ │ + strdeq r0, [r7, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -564508,15 +564508,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x01070b9c │ │ │ │ + tsteq r7, ip, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 23346c <__cxa_atexit@plt+0x2274cc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -564528,22 +564528,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, asr #22 │ │ │ │ + tsteq r7, ip, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - smlabbeq r7, r8, ip, r0 │ │ │ │ + tsteq r7, r8, ror #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2334cc <__cxa_atexit@plt+0x22752c> │ │ │ │ ldr r3, [pc, #44] @ 2334dc <__cxa_atexit@plt+0x22753c> │ │ │ │ @@ -564556,18 +564556,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 2334e8 <__cxa_atexit@plt+0x227548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ - tsteq r6, ip, ror r1 │ │ │ │ - tsteq r7, r8, asr #24 │ │ │ │ + smlatteq r7, ip, fp, r0 │ │ │ │ + tsteq r6, ip, asr r1 │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ + tsteq r7, r8, lsl #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233544 <__cxa_atexit@plt+0x2275a4> │ │ │ │ ldr r2, [pc, #88] @ 233568 <__cxa_atexit@plt+0x2275c8> │ │ │ │ @@ -564591,26 +564591,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 23356c <__cxa_atexit@plt+0x2275cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01070bbc │ │ │ │ - strdeq r0, [r7, -r0] │ │ │ │ + @ instruction: 0x01070b9c │ │ │ │ + ldrdeq r0, [r7, -r0] │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x01070b94 │ │ │ │ - tsteq r6, r4, lsl #2 │ │ │ │ + tsteq r7, r4, ror fp │ │ │ │ + tsteq r6, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ - @ instruction: 0x01070b9c │ │ │ │ + tsteq r7, ip, ror fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2335f0 <__cxa_atexit@plt+0x227650> │ │ │ │ ldr r2, [pc, #88] @ 233614 <__cxa_atexit@plt+0x227674> │ │ │ │ @@ -564634,20 +564634,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 233618 <__cxa_atexit@plt+0x227678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - tsteq r7, r0, lsl fp │ │ │ │ - tsteq r7, r4, asr #22 │ │ │ │ + strdeq r0, [r7, -r0] │ │ │ │ + tsteq r7, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - smlatteq r7, r8, sl, r0 │ │ │ │ - tsteq r6, r8, asr r0 │ │ │ │ - tsteq r7, r0, lsr fp │ │ │ │ + smlabteq r7, r8, sl, r0 │ │ │ │ + tsteq r6, r8, lsr r0 │ │ │ │ + tsteq r7, r0, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233694 <__cxa_atexit@plt+0x2276f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -564668,18 +564668,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatteq r7, r0, sl, r0 │ │ │ │ - tsteq r6, ip, asr fp │ │ │ │ - @ instruction: 0x01168fbc │ │ │ │ - tsteq r7, ip, ror #18 │ │ │ │ + smlabteq r7, r0, sl, r0 │ │ │ │ + tsteq r6, ip, lsr fp │ │ │ │ + @ instruction: 0x01168f9c │ │ │ │ + tsteq r7, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2336d8 <__cxa_atexit@plt+0x227738> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -564688,15 +564688,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 2336ec <__cxa_atexit@plt+0x22774c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r7, ip, r8, r0 │ │ │ │ + smlatbeq r7, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 23373c <__cxa_atexit@plt+0x22779c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -564708,22 +564708,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, ror r8 │ │ │ │ + tsteq r7, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tsteq r7, ip, asr #20 │ │ │ │ + tsteq r7, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2337c4 <__cxa_atexit@plt+0x227824> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -564744,18 +564744,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r0, [r7, -ip] │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ - tsteq r6, ip, lsl #29 │ │ │ │ - tsteq r7, ip, lsr r8 │ │ │ │ + ldrdeq r0, [r7, -ip] │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ + tsteq r6, ip, ror #28 │ │ │ │ + tsteq r7, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 233808 <__cxa_atexit@plt+0x227868> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -564764,15 +564764,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 23381c <__cxa_atexit@plt+0x22787c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0107079c │ │ │ │ + tsteq r7, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 23386c <__cxa_atexit@plt+0x2278cc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -564784,22 +564784,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, asr #14 │ │ │ │ + tsteq r7, ip, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tsteq r7, r8, asr r9 │ │ │ │ + tsteq r7, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2338f4 <__cxa_atexit@plt+0x227954> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -564820,18 +564820,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ - @ instruction: 0x011688fc │ │ │ │ - tsteq r6, ip, asr sp │ │ │ │ - tsteq r7, ip, lsl #14 │ │ │ │ + smlatteq r7, r8, r8, r0 │ │ │ │ + @ instruction: 0x011688dc │ │ │ │ + tsteq r6, ip, lsr sp │ │ │ │ + smlatteq r7, ip, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 233938 <__cxa_atexit@plt+0x227998> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -564840,15 +564840,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 23394c <__cxa_atexit@plt+0x2279ac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, ip, ror #12 │ │ │ │ + tsteq r7, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 23399c <__cxa_atexit@plt+0x2279fc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -564860,22 +564860,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, ip, lsl r6 │ │ │ │ + strdeq r0, [r7, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tsteq r7, r0, ror r8 │ │ │ │ + tsteq r7, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233a2c <__cxa_atexit@plt+0x227a8c> │ │ │ │ ldr r1, [pc, #88] @ 233a34 <__cxa_atexit@plt+0x227a94> │ │ │ │ ldr r2, [pc, #88] @ 233a38 <__cxa_atexit@plt+0x227a98> │ │ │ │ @@ -564898,33 +564898,33 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x011687f8 │ │ │ │ - smlabbeq r7, r0, r7, r0 │ │ │ │ - tsteq r7, r4, lsl r8 │ │ │ │ - smlatteq r7, r8, r7, r0 │ │ │ │ + @ instruction: 0x011687d8 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ + strdeq r0, [r7, -r4] │ │ │ │ + smlabteq r7, r8, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 233a78 <__cxa_atexit@plt+0x227ad8> │ │ │ │ ldr r2, [pc, #32] @ 233a7c <__cxa_atexit@plt+0x227adc> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #14 │ │ │ │ - smlabteq r7, r0, r7, r0 │ │ │ │ - smlatbeq r7, r8, r7, r0 │ │ │ │ + tsteq r7, r4, lsl #14 │ │ │ │ + smlatbeq r7, r0, r7, r0 │ │ │ │ + smlabbeq r7, r8, r7, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564938,16 +564938,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 233ad8 <__cxa_atexit@plt+0x227b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r7, r8, ror r7 │ │ │ │ - tsteq r7, ip, asr r7 │ │ │ │ + tsteq r7, r8, asr r7 │ │ │ │ + tsteq r7, ip, lsr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564961,16 +564961,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 233b34 <__cxa_atexit@plt+0x227b94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r7, ip, lsl r7 │ │ │ │ - tsteq r7, r0, lsl r7 │ │ │ │ + strdeq r0, [r7, -ip] │ │ │ │ + strdeq r0, [r7, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233c1c <__cxa_atexit@plt+0x227c7c> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ @@ -565022,15 +565022,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, r4, lsr #12 │ │ │ │ + tsteq r7, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 233cac <__cxa_atexit@plt+0x227d0c> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -565060,16 +565060,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, r8, asr r5 │ │ │ │ - tsteq r6, ip, lsr #11 │ │ │ │ + tsteq r6, r8, lsr r5 │ │ │ │ + tsteq r6, ip, lsl #11 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 233d0c <__cxa_atexit@plt+0x227d6c> │ │ │ │ @@ -565082,16 +565082,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, lsl r8 │ │ │ │ - tsteq r7, ip, lsr #10 │ │ │ │ + @ instruction: 0x011687f0 │ │ │ │ + tsteq r7, ip, lsl #10 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233d54 <__cxa_atexit@plt+0x227db4> │ │ │ │ ldr r7, [pc, #36] @ 233d64 <__cxa_atexit@plt+0x227dc4> │ │ │ │ @@ -565102,16 +565102,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 233d68 <__cxa_atexit@plt+0x227dc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, r4, lsl #10 │ │ │ │ - smlatteq r7, r0, r4, r0 │ │ │ │ + smlatteq r7, r4, r4, r0 │ │ │ │ + smlabteq r7, r0, r4, r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 233dac <__cxa_atexit@plt+0x227e0c> │ │ │ │ @@ -565123,15 +565123,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x0107049c │ │ │ │ + tsteq r7, ip, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 233e2c <__cxa_atexit@plt+0x227e8c> │ │ │ │ ldr r3, [pc, #108] @ 233e4c <__cxa_atexit@plt+0x227eac> │ │ │ │ @@ -565160,18 +565160,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 233e50 <__cxa_atexit@plt+0x227eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, ip, lsl r4 │ │ │ │ - tsteq r7, r4, lsr r4 │ │ │ │ + strdeq r0, [r7, -ip] │ │ │ │ + tsteq r7, r4, lsl r4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r7, r0, lsl #8 │ │ │ │ + smlatteq r7, r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233e94 <__cxa_atexit@plt+0x227ef4> │ │ │ │ ldr r7, [pc, #40] @ 233ea8 <__cxa_atexit@plt+0x227f08> │ │ │ │ @@ -565183,32 +565183,32 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 233eac <__cxa_atexit@plt+0x227f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - smlabteq r7, r0, r3, r0 │ │ │ │ + smlatbeq r7, r0, r3, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 233ecc <__cxa_atexit@plt+0x227f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ - smlatbeq r7, r8, r3, r0 │ │ │ │ - @ instruction: 0x01070398 │ │ │ │ + smlabbeq r7, r8, r3, r0 │ │ │ │ + tsteq r7, r8, ror r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 233ef0 <__cxa_atexit@plt+0x227f50> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ - smlabbeq r7, r4, r3, r0 │ │ │ │ + tsteq r7, r4, ror #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233f24 <__cxa_atexit@plt+0x227f84> │ │ │ │ ldr r5, [pc, #32] @ 233f34 <__cxa_atexit@plt+0x227f94> │ │ │ │ @@ -565218,20 +565218,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 248abc <__cxa_atexit@plt+0x23cb1c> │ │ │ │ ldr r7, [pc, #12] @ 233f38 <__cxa_atexit@plt+0x227f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, ip, asr r3 │ │ │ │ + tsteq r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr r3 │ │ │ │ + tsteq r7, r4, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233f80 <__cxa_atexit@plt+0x227fe0> │ │ │ │ ldr r5, [pc, #32] @ 233f90 <__cxa_atexit@plt+0x227ff0> │ │ │ │ @@ -565241,15 +565241,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 248abc <__cxa_atexit@plt+0x23cb1c> │ │ │ │ ldr r7, [pc, #12] @ 233f94 <__cxa_atexit@plt+0x227ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - mrseq r0, SP_und │ │ │ │ + smlatteq r7, r0, r2, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 233fc4 <__cxa_atexit@plt+0x228024> │ │ │ │ ldr r5, [pc, #28] @ 233fd4 <__cxa_atexit@plt+0x228034> │ │ │ │ @@ -565258,20 +565258,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 24bd90 <__cxa_atexit@plt+0x23fdf0> │ │ │ │ ldr r7, [pc, #12] @ 233fd8 <__cxa_atexit@plt+0x228038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r0, [r7, -r0] │ │ │ │ + @ instruction: 0x010702b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smlatbeq r7, r8, r2, r0 │ │ │ │ + smlabbeq r7, r8, r2, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23401c <__cxa_atexit@plt+0x22807c> │ │ │ │ ldr r5, [pc, #28] @ 23402c <__cxa_atexit@plt+0x22808c> │ │ │ │ @@ -565280,16 +565280,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 24bd90 <__cxa_atexit@plt+0x23fdf0> │ │ │ │ ldr r7, [pc, #12] @ 234030 <__cxa_atexit@plt+0x228090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ - tsteq r7, r8, ror r2 │ │ │ │ - smlatbeq r7, r0, r2, r0 │ │ │ │ + tsteq r7, r8, asr r2 │ │ │ │ + smlabbeq r7, r0, r2, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2340a8 <__cxa_atexit@plt+0x228108> │ │ │ │ ldr r1, [pc, #92] @ 2340b0 <__cxa_atexit@plt+0x228110> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565312,19 +565312,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2340bc <__cxa_atexit@plt+0x22811c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #3 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, r8, lsl r2 │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ - tstpeq r6, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ + strdeq r0, [r7, -r8] │ │ │ │ + tsteq r6, r0, lsl #11 │ │ │ │ + tstpeq r6, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2340ec <__cxa_atexit@plt+0x22814c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -565333,15 +565333,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 234100 <__cxa_atexit@plt+0x228160> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0106feb8 │ │ │ │ + @ instruction: 0x0106fe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 234150 <__cxa_atexit@plt+0x2281b0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565353,15 +565353,15 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r6, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -565380,18 +565380,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 2341c8 <__cxa_atexit@plt+0x228228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r8, lsr #2 │ │ │ │ - @ instruction: 0x0116849c │ │ │ │ - tsteq r7, ip, asr #2 │ │ │ │ - tsteq r7, r0, lsr #2 │ │ │ │ + tsteq r7, r8, lsl #2 │ │ │ │ + tsteq r6, ip, ror r4 │ │ │ │ + tsteq r7, ip, lsr #2 │ │ │ │ + mrseq r0, (UNDEF: 23) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234210 <__cxa_atexit@plt+0x228270> │ │ │ │ ldr r3, [pc, #64] @ 23422c <__cxa_atexit@plt+0x22828c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -565410,24 +565410,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strheq r0, [r7, -r4] │ │ │ │ + swpeq r0, r4, [r7] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 234258 <__cxa_atexit@plt+0x2282b8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r7, r8, ror r0 │ │ │ │ + qaddeq r0, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 234298 <__cxa_atexit@plt+0x2282f8> │ │ │ │ @@ -565438,15 +565438,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tstpeq r6, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r6, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 2342f4 <__cxa_atexit@plt+0x228354> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565458,22 +565458,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabteq r6, r4, ip, pc @ │ │ │ │ + smlatbeq r6, r4, ip, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - smlatteq r6, r4, pc, pc @ │ │ │ │ + smlabteq r6, r4, pc, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 234354 <__cxa_atexit@plt+0x2283b4> │ │ │ │ ldr r3, [pc, #44] @ 234364 <__cxa_atexit@plt+0x2283c4> │ │ │ │ @@ -565486,17 +565486,17 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r7, [pc, #20] @ 234370 <__cxa_atexit@plt+0x2283d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - smlabbeq r6, r0, pc, pc @ │ │ │ │ - @ instruction: 0x011682f4 │ │ │ │ - smlatbeq r6, r4, pc, pc @ │ │ │ │ + tstpeq r6, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011682d4 │ │ │ │ + smlabbeq r6, r4, pc, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2343b8 <__cxa_atexit@plt+0x228418> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -565509,17 +565509,17 @@ │ │ │ │ ldrne r7, [pc, #24] @ 2343c8 <__cxa_atexit@plt+0x228428> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #28 │ │ │ │ - tsteq r6, ip, asr #30 │ │ │ │ - tstpeq r6, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, ip, lsr #30 │ │ │ │ + tstpeq r6, r4, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 234428 <__cxa_atexit@plt+0x228488> │ │ │ │ @@ -565541,16 +565541,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 234444 <__cxa_atexit@plt+0x2284a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strdeq pc, [r6, -r0] │ │ │ │ - smlabteq r6, ip, lr, pc @ │ │ │ │ + ldrdeq pc, [r6, -r0] │ │ │ │ + smlatbeq r6, ip, lr, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 234468 <__cxa_atexit@plt+0x2284c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24feb0 <__cxa_atexit@plt+0x243f10> │ │ │ │ @@ -565569,15 +565569,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tstpeq r6, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 234510 <__cxa_atexit@plt+0x228570> │ │ │ │ @@ -565599,16 +565599,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23452c <__cxa_atexit@plt+0x22858c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tstpeq r6, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, r8, sp, pc @ │ │ │ │ + strdeq pc, [r6, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 234590 <__cxa_atexit@plt+0x2285f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565626,18 +565626,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r6, -r0] │ │ │ │ - tsteq r6, r4, ror #24 │ │ │ │ - tsteq r6, r4, asr #1 │ │ │ │ - ldrdeq pc, [r6, -r8] │ │ │ │ + @ instruction: 0x0106fdb0 │ │ │ │ + tsteq r6, r4, asr #24 │ │ │ │ + tsteq r6, r4, lsr #1 │ │ │ │ + @ instruction: 0x0106fdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 234604 <__cxa_atexit@plt+0x228664> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565655,18 +565655,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0106fd94 │ │ │ │ - @ instruction: 0x01167bf0 │ │ │ │ - tsteq r6, r0, asr r0 │ │ │ │ - @ instruction: 0x0106fd9c │ │ │ │ + tstpeq r6, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01167bd0 │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ + tstpeq r6, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 234678 <__cxa_atexit@plt+0x2286d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565684,18 +565684,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, ip, ror fp │ │ │ │ - @ instruction: 0x01167fdc │ │ │ │ - tstpeq r6, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, ip, asr fp │ │ │ │ + @ instruction: 0x01167fbc │ │ │ │ + tstpeq r6, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2346ec <__cxa_atexit@plt+0x22874c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565713,18 +565713,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2ce06c <__cxa_atexit@plt+0x2c20cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r8, lsl #22 │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ - tstpeq r6, r4, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r6, -ip] │ │ │ │ + tsteq r6, r8, ror #21 │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ + tstpeq r6, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2347cc <__cxa_atexit@plt+0x22882c> │ │ │ │ @@ -565772,24 +565772,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r6, r4, lsr #21 │ │ │ │ - tstpeq r6, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r4, lsl #21 │ │ │ │ + tstpeq r6, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - tstpeq r6, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq pc, [r6, -r0] │ │ │ │ - tstpeq r6, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r6, -r0] │ │ │ │ + strdeq pc, [r6, -ip] │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r6, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 234860 <__cxa_atexit@plt+0x2288c0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 234874 <__cxa_atexit@plt+0x2288d4> │ │ │ │ @@ -565816,23 +565816,23 @@ │ │ │ │ ldr r7, [pc, #28] @ 234898 <__cxa_atexit@plt+0x2288f8> │ │ │ │ ldr r3, [pc, #28] @ 23489c <__cxa_atexit@plt+0x2288fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - smlabbeq r6, r8, fp, pc @ │ │ │ │ + tstpeq r6, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - tstpeq r6, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tstpeq r6, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2348d8 <__cxa_atexit@plt+0x228938> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -565840,15 +565840,15 @@ │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r3, [pc, #12] @ 2348ec <__cxa_atexit@plt+0x22894c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r6, ip, r6, pc @ │ │ │ │ + smlatbeq r6, ip, r6, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 23493c <__cxa_atexit@plt+0x22899c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565860,22 +565860,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r6, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - @ instruction: 0x0106fab4 │ │ │ │ + @ instruction: 0x0106fa94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234984 <__cxa_atexit@plt+0x2289e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -565883,15 +565883,15 @@ │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r3, [pc, #12] @ 234998 <__cxa_atexit@plt+0x2289f8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tstpeq r6, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 2349e8 <__cxa_atexit@plt+0x228a48> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565903,22 +565903,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq pc, [r6, -r0] │ │ │ │ + @ instruction: 0x0106f5b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tstpeq r6, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, r8, r9, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234a30 <__cxa_atexit@plt+0x228a90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -565926,15 +565926,15 @@ │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r3, [pc, #12] @ 234a44 <__cxa_atexit@plt+0x228aa4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tstpeq r6, r4, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, asr r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 234a94 <__cxa_atexit@plt+0x228af4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565946,22 +565946,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r6, r4, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - tstpeq r6, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234adc <__cxa_atexit@plt+0x228b3c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -565969,15 +565969,15 @@ │ │ │ │ b 2ae7cc <__cxa_atexit@plt+0x2a282c> │ │ │ │ ldr r3, [pc, #12] @ 234af0 <__cxa_atexit@plt+0x228b50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 2c0fd8 <__cxa_atexit@plt+0x2b5038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r6, r8, r4, pc @ │ │ │ │ + smlatbeq r6, r8, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [pc, #44] @ 234b40 <__cxa_atexit@plt+0x228ba0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -565989,22 +565989,22 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r6, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ b 21a73c <__cxa_atexit@plt+0x20e79c> │ │ │ │ - smlabteq r6, r0, r8, pc @ │ │ │ │ + smlatbeq r6, r0, r8, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 234b94 <__cxa_atexit@plt+0x228bf4> │ │ │ │ ldr r3, [pc, #32] @ 234ba4 <__cxa_atexit@plt+0x228c04> │ │ │ │ @@ -566014,16 +566014,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 234ba8 <__cxa_atexit@plt+0x228c08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq r6, r8, r8, pc @ │ │ │ │ - tstpeq r6, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r6, r8, r8, pc @ │ │ │ │ + tstpeq r6, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 234bf0 <__cxa_atexit@plt+0x228c50> │ │ │ │ @@ -566036,15 +566036,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tstpeq r6, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 234c34 <__cxa_atexit@plt+0x228c94> │ │ │ │ ldr r3, [pc, #32] @ 234c44 <__cxa_atexit@plt+0x228ca4> │ │ │ │ @@ -566054,15 +566054,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 234c48 <__cxa_atexit@plt+0x228ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tstpeq r6, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, r8, r7, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -566075,15 +566075,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #14 │ │ │ │ + tsteq r6, ip, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -566096,15 +566096,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl r7 │ │ │ │ + @ instruction: 0x011676f8 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 234d78 <__cxa_atexit@plt+0x228dd8> │ │ │ │ @@ -566179,15 +566179,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x011674d0 │ │ │ │ + @ instruction: 0x011674b0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 234e8c <__cxa_atexit@plt+0x228eec> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 234e84 <__cxa_atexit@plt+0x228ee4> │ │ │ │ @@ -566245,15 +566245,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - tsteq r6, r8, asr #7 │ │ │ │ + tsteq r6, r8, lsr #7 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 234f94 <__cxa_atexit@plt+0x228ff4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 234f8c <__cxa_atexit@plt+0x228fec> │ │ │ │ @@ -566339,16 +566339,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011673b4 │ │ │ │ - tsteq r6, r8, asr r3 │ │ │ │ + @ instruction: 0x01167394 │ │ │ │ + tsteq r6, r8, lsr r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r0, r7, #3 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -566370,16 +566370,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, asr #5 │ │ │ │ - tsteq r6, r8, ror #5 │ │ │ │ + tsteq r6, ip, lsr #5 │ │ │ │ + tsteq r6, r8, asr #5 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r2, #3 │ │ │ │ add r3, r5, #20 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -566441,19 +566441,19 @@ │ │ │ │ bx r1 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r6, r0, asr #3 │ │ │ │ - tsteq r6, r0, lsl #4 │ │ │ │ + tsteq r6, r0, lsr #3 │ │ │ │ + tsteq r6, r0, ror #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x011671d8 │ │ │ │ - tsteq r6, r4, asr #4 │ │ │ │ + @ instruction: 0x011671b8 │ │ │ │ + tsteq r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r0, r7, #3 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -566475,16 +566475,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, lsr #2 │ │ │ │ - tsteq r6, r4, asr #2 │ │ │ │ + tsteq r6, r8, lsl #2 │ │ │ │ + tsteq r6, r4, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r0, r7, #3 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -566506,16 +566506,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, ip, lsr #1 │ │ │ │ - tsteq r6, r4, asr #1 │ │ │ │ + tsteq r6, ip, lsl #1 │ │ │ │ + tsteq r6, r4, lsr #1 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23538c <__cxa_atexit@plt+0x2293ec> │ │ │ │ ldr r3, [pc, #28] @ 23539c <__cxa_atexit@plt+0x2293fc> │ │ │ │ @@ -566524,16 +566524,16 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r7, [pc, #12] @ 2353a0 <__cxa_atexit@plt+0x229400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r6, ip, r0, pc @ │ │ │ │ smlatbeq r6, ip, r0, pc @ │ │ │ │ + smlabbeq r6, ip, r0, pc @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -566559,15 +566559,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tstpeq r6, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23549c <__cxa_atexit@plt+0x2294fc> │ │ │ │ @@ -566595,15 +566595,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0106ef9c │ │ │ │ + tsteq r6, ip, ror pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 23557c <__cxa_atexit@plt+0x2295dc> │ │ │ │ ldr r7, [pc, #196] @ 2355a4 <__cxa_atexit@plt+0x229604> │ │ │ │ @@ -566655,18 +566655,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlabteq r6, r8, lr, lr │ │ │ │ - smlatteq r6, ip, lr, lr │ │ │ │ + smlatbeq r6, r8, lr, lr │ │ │ │ + smlabteq r6, ip, lr, lr │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - smlatbeq r6, r4, lr, lr │ │ │ │ + smlabbeq r6, r4, lr, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [pc, #108] @ 235648 <__cxa_atexit@plt+0x2296a8> │ │ │ │ @@ -566695,17 +566695,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23564c <__cxa_atexit@plt+0x2296ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r6, r8, lsl #28 │ │ │ │ + smlatteq r6, r8, sp, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -566723,16 +566723,16 @@ │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r7, [pc, #16] @ 2356bc <__cxa_atexit@plt+0x22971c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0x0106edb0 │ │ │ │ - smlatbeq r6, r8, sp, lr │ │ │ │ + @ instruction: 0x0106ed90 │ │ │ │ + smlabbeq r6, r8, sp, lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2354cc <__cxa_atexit@plt+0x22952c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -566758,15 +566758,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, r8, lsr #21 │ │ │ │ + tsteq r6, r8, lsl #21 │ │ │ │ rscseq ip, r1, sp, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 235778 <__cxa_atexit@plt+0x2297d8> │ │ │ │ @@ -566775,15 +566775,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r7, [pc, #12] @ 23578c <__cxa_atexit@plt+0x2297ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ ldrhteq ip, [r1], #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2357ec <__cxa_atexit@plt+0x22984c> │ │ │ │ @@ -566808,15 +566808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrhteq ip, [r1], #10 │ │ │ │ - tsteq r6, r8, lsl #20 │ │ │ │ + tsteq r6, r8, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2358bc <__cxa_atexit@plt+0x22991c> │ │ │ │ ldr r7, [pc, #176] @ 2358e4 <__cxa_atexit@plt+0x229944> │ │ │ │ @@ -566862,17 +566862,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x0106ebbc │ │ │ │ + @ instruction: 0x0106eb9c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01166d98 │ │ │ │ + tsteq r6, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235958 <__cxa_atexit@plt+0x2299b8> │ │ │ │ @@ -566894,15 +566894,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x01166cdc │ │ │ │ + @ instruction: 0x01166cbc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2359e4 <__cxa_atexit@plt+0x229a44> │ │ │ │ ldr r2, [pc, #96] @ 2359ec <__cxa_atexit@plt+0x229a4c> │ │ │ │ @@ -566929,17 +566929,17 @@ │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatteq r6, ip, sl, lr │ │ │ │ - tsteq r6, r8, lsr r9 │ │ │ │ - tsteq r6, r4, ror #25 │ │ │ │ + smlabteq r6, ip, sl, lr │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ + tsteq r6, r4, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 235a44 <__cxa_atexit@plt+0x229aa4> │ │ │ │ ldr r2, [pc, #52] @ 235a48 <__cxa_atexit@plt+0x229aa8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -566950,17 +566950,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 235a50 <__cxa_atexit@plt+0x229ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r6, r0, sl, lr │ │ │ │ - tsteq r6, ip, asr #17 │ │ │ │ - tsteq r6, r8, ror ip │ │ │ │ + tsteq r6, r0, ror #20 │ │ │ │ + tsteq r6, ip, lsr #17 │ │ │ │ + tsteq r6, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235a88 <__cxa_atexit@plt+0x229ae8> │ │ │ │ @@ -566969,16 +566969,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ - tsteq r6, r4, lsr sl │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ + tsteq r6, r4, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235afc <__cxa_atexit@plt+0x229b5c> │ │ │ │ @@ -567003,16 +567003,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x01166bd0 │ │ │ │ - tsteq r6, r4, asr #23 │ │ │ │ + @ instruction: 0x01166bb0 │ │ │ │ + tsteq r6, r4, lsr #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 235b74 <__cxa_atexit@plt+0x229bd4> │ │ │ │ @@ -567033,38 +567033,38 @@ │ │ │ │ b 235b84 <__cxa_atexit@plt+0x229be4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 235b94 <__cxa_atexit@plt+0x229bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr r9 │ │ │ │ + tsteq r6, r8, lsr r9 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, lsr #18 │ │ │ │ + tsteq r6, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 235bd4 <__cxa_atexit@plt+0x229c34> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 235bcc <__cxa_atexit@plt+0x229c2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b d409b4 <__cxa_atexit@plt+0xd34a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r6, ip, r8, lr │ │ │ │ + smlabteq r6, ip, r8, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b d409b4 <__cxa_atexit@plt+0xd34a14> │ │ │ │ - smlatteq r6, ip, r8, lr │ │ │ │ + smlabteq r6, ip, r8, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 235c44 <__cxa_atexit@plt+0x229ca4> │ │ │ │ @@ -567085,18 +567085,18 @@ │ │ │ │ b 235c54 <__cxa_atexit@plt+0x229cb4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 235c64 <__cxa_atexit@plt+0x229cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r6, r8, r8, lr │ │ │ │ + tsteq r6, r8, ror #16 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - smlabbeq r6, r8, r8, lr │ │ │ │ + tsteq r6, r8, ror #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235d5c <__cxa_atexit@plt+0x229dbc> │ │ │ │ ldr r2, [pc, #208] @ 235d64 <__cxa_atexit@plt+0x229dc4> │ │ │ │ @@ -567150,15 +567150,15 @@ │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0106e794 │ │ │ │ + tsteq r6, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235dc8 <__cxa_atexit@plt+0x229e28> │ │ │ │ @@ -567177,17 +567177,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, #0 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r6, ip, lsl r4 │ │ │ │ - tsteq r6, r8, lsr #9 │ │ │ │ - tsteq r6, ip, lsl r7 │ │ │ │ + @ instruction: 0x011663fc │ │ │ │ + tsteq r6, r8, lsl #9 │ │ │ │ + strdeq lr, [r6, -ip] │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235e14 <__cxa_atexit@plt+0x229e74> │ │ │ │ ldr r7, [pc, #36] @ 235e24 <__cxa_atexit@plt+0x229e84> │ │ │ │ @@ -567198,16 +567198,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 235e28 <__cxa_atexit@plt+0x229e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq lr, [r6, -r0] │ │ │ │ ldrdeq lr, [r6, -r0] │ │ │ │ + @ instruction: 0x0106e6b0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235e78 <__cxa_atexit@plt+0x229ed8> │ │ │ │ @@ -567222,15 +567222,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq r6, ip, ror r6 │ │ │ │ + tsteq r6, ip, asr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 235ef8 <__cxa_atexit@plt+0x229f58> │ │ │ │ ldr r3, [pc, #108] @ 235f18 <__cxa_atexit@plt+0x229f78> │ │ │ │ @@ -567259,18 +567259,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 235f1c <__cxa_atexit@plt+0x229f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq lr, [r6, -ip] │ │ │ │ - tsteq r6, r4, lsl r6 │ │ │ │ + ldrdeq lr, [r6, -ip] │ │ │ │ + strdeq lr, [r6, -r4] │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlatteq r6, r0, r5, lr │ │ │ │ + smlabteq r6, r0, r5, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235f60 <__cxa_atexit@plt+0x229fc0> │ │ │ │ ldr r7, [pc, #44] @ 235f78 <__cxa_atexit@plt+0x229fd8> │ │ │ │ @@ -567283,16 +567283,16 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 235f7c <__cxa_atexit@plt+0x229fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x0106e59c │ │ │ │ - smlabbeq r6, ip, r5, lr │ │ │ │ + tsteq r6, ip, ror r5 │ │ │ │ + tsteq r6, ip, ror #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 235ff0 <__cxa_atexit@plt+0x22a050> │ │ │ │ ldr r3, [pc, #108] @ 236010 <__cxa_atexit@plt+0x22a070> │ │ │ │ @@ -567321,34 +567321,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 236014 <__cxa_atexit@plt+0x22a074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r6, r4, lsl #10 │ │ │ │ - tsteq r6, ip, lsl r5 │ │ │ │ + smlatteq r6, r4, r4, lr │ │ │ │ + strdeq lr, [r6, -ip] │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 23603c <__cxa_atexit@plt+0x22a09c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b 249ba4 <__cxa_atexit@plt+0x23dc04> │ │ │ │ - strdeq lr, [r6, -r4] │ │ │ │ - smlatteq r6, r4, r4, lr │ │ │ │ + ldrdeq lr, [r6, -r4] │ │ │ │ + smlabteq r6, r4, r4, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 236060 <__cxa_atexit@plt+0x22a0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b 249ba4 <__cxa_atexit@plt+0x23dc04> │ │ │ │ - ldrdeq lr, [r6, -r0] │ │ │ │ + @ instruction: 0x0106e4b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2360c8 <__cxa_atexit@plt+0x22a128> │ │ │ │ ldr r3, [pc, #84] @ 2360d8 <__cxa_atexit@plt+0x22a138> │ │ │ │ @@ -567371,31 +567371,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2360e4 <__cxa_atexit@plt+0x22a144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, r4, lsl #3 │ │ │ │ - tsteq r6, r0, lsl #3 │ │ │ │ - tsteq r6, r0, ror r4 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ + tsteq r6, r0, ror #2 │ │ │ │ + tsteq r6, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 236118 <__cxa_atexit@plt+0x22a178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 23611c <__cxa_atexit@plt+0x22a17c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #2 │ │ │ │ tst r1, #146 @ 0x92 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsr #2 │ │ │ │ - tsteq r6, r0, lsr #2 │ │ │ │ + tsteq r6, r4, lsl #2 │ │ │ │ + tsteq r6, r0, lsl #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567408,16 +567408,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01166298 │ │ │ │ - smlabteq r6, r8, r3, lr │ │ │ │ + tsteq r6, r8, ror r2 │ │ │ │ + smlatbeq r6, r8, r3, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2361e0 <__cxa_atexit@plt+0x22a240> │ │ │ │ ldr r2, [pc, #80] @ 2361e8 <__cxa_atexit@plt+0x22a248> │ │ │ │ @@ -567440,25 +567440,25 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, r0, asr r3 │ │ │ │ + tsteq r6, r0, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #12] @ 236214 <__cxa_atexit@plt+0x22a274> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r6, r8, lsr #6 │ │ │ │ + tsteq r6, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 236294 <__cxa_atexit@plt+0x22a2f4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -567484,15 +567484,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlatbeq r6, r0, r2, lr │ │ │ │ + smlabbeq r6, r0, r2, lr │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2362ec <__cxa_atexit@plt+0x22a34c> │ │ │ │ @@ -567508,15 +567508,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r0, asr #4 │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 236368 <__cxa_atexit@plt+0x22a3c8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 236354 <__cxa_atexit@plt+0x22a3b4> │ │ │ │ @@ -567535,17 +567535,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 23636c <__cxa_atexit@plt+0x22a3cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, ip, asr r3 │ │ │ │ - @ instruction: 0x01165ef8 │ │ │ │ - smlabteq r6, ip, r1, lr │ │ │ │ + tsteq r6, ip, lsr r3 │ │ │ │ + @ instruction: 0x01165ed8 │ │ │ │ + smlatbeq r6, ip, r1, lr │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mvn r1, #0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ bl b250 │ │ │ │ @@ -567556,16 +567556,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2363c4 <__cxa_atexit@plt+0x22a424> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - @ instruction: 0x01165e98 │ │ │ │ - tsteq r6, r4, lsl #6 │ │ │ │ + tsteq r6, r8, ror lr │ │ │ │ + tsteq r6, r4, ror #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567581,16 +567581,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 236424 <__cxa_atexit@plt+0x22a484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r6, r0, asr #2 │ │ │ │ - tsteq r6, r4, lsr #2 │ │ │ │ + tsteq r6, r0, lsr #2 │ │ │ │ + tsteq r6, r4, lsl #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567606,15 +567606,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 236488 <__cxa_atexit@plt+0x22a4e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrdeq lr, [r6, -ip] │ │ │ │ + strheq lr, [r6, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567627,16 +567627,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #30 │ │ │ │ - qaddeq lr, ip, r6 │ │ │ │ + tsteq r6, ip, lsl #30 │ │ │ │ + tsteq r6, ip, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23654c <__cxa_atexit@plt+0x22a5ac> │ │ │ │ ldr r2, [pc, #80] @ 236554 <__cxa_atexit@plt+0x22a5b4> │ │ │ │ @@ -567659,25 +567659,25 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatteq r6, r4, pc, sp @ │ │ │ │ + smlabteq r6, r4, pc, sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #12] @ 236580 <__cxa_atexit@plt+0x22a5e0> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0106dfbc │ │ │ │ + @ instruction: 0x0106df9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 236600 <__cxa_atexit@plt+0x22a660> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -567703,15 +567703,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, r4, lsr pc │ │ │ │ + tsteq r6, r4, lsl pc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236658 <__cxa_atexit@plt+0x22a6b8> │ │ │ │ @@ -567727,15 +567727,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq sp, [r6, -r4] │ │ │ │ + @ instruction: 0x0106deb4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 2366d4 <__cxa_atexit@plt+0x22a734> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2366c0 <__cxa_atexit@plt+0x22a720> │ │ │ │ @@ -567754,17 +567754,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2366d8 <__cxa_atexit@plt+0x22a738> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01165ff0 │ │ │ │ - tsteq r6, ip, lsl #23 │ │ │ │ - tsteq r6, r0, ror #28 │ │ │ │ + @ instruction: 0x01165fd0 │ │ │ │ + tsteq r6, ip, ror #22 │ │ │ │ + tsteq r6, r0, asr #28 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mvn r2, #0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ bl b250 │ │ │ │ @@ -567775,17 +567775,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 236730 <__cxa_atexit@plt+0x22a790> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r6, ip, lsr #22 │ │ │ │ - @ instruction: 0x01165f98 │ │ │ │ - tsteq r6, r8, lsl lr │ │ │ │ + tsteq r6, ip, lsl #22 │ │ │ │ + tsteq r6, r8, ror pc │ │ │ │ + strdeq sp, [r6, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567801,16 +567801,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 236794 <__cxa_atexit@plt+0x22a7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - smlatteq r6, r8, sp, sp │ │ │ │ - smlabteq r6, ip, sp, sp │ │ │ │ + smlabteq r6, r8, sp, sp │ │ │ │ + smlatbeq r6, ip, sp, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567826,16 +567826,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2367f8 <__cxa_atexit@plt+0x22a858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - smlabbeq r6, r4, sp, sp │ │ │ │ - tsteq r6, r8, ror #26 │ │ │ │ + tsteq r6, r4, ror #26 │ │ │ │ + tsteq r6, r8, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -567852,16 +567852,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq r6, r0, lsr #26 │ │ │ │ - smlatteq r6, r8, ip, sp │ │ │ │ + tsteq r6, r0, lsl #26 │ │ │ │ + smlabteq r6, r8, ip, sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -567878,15 +567878,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - smlatbeq r6, r0, ip, sp │ │ │ │ + smlabbeq r6, r0, ip, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 236928 <__cxa_atexit@plt+0x22a988> │ │ │ │ @@ -567910,19 +567910,19 @@ │ │ │ │ b 236938 <__cxa_atexit@plt+0x22a998> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 236948 <__cxa_atexit@plt+0x22a9a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr #24 │ │ │ │ + tsteq r6, ip, lsr #24 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r0, asr #26 │ │ │ │ - tsteq r6, r0, lsr #24 │ │ │ │ + tsteq r6, r0, lsr #26 │ │ │ │ + tsteq r6, r0, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2369ac <__cxa_atexit@plt+0x22aa0c> │ │ │ │ @@ -567939,16 +567939,16 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x01165cbc │ │ │ │ - smlabteq r6, r4, fp, sp │ │ │ │ + @ instruction: 0x01165c9c │ │ │ │ + smlatbeq r6, r4, fp, sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 236a20 <__cxa_atexit@plt+0x22aa80> │ │ │ │ @@ -567972,18 +567972,18 @@ │ │ │ │ b 236a30 <__cxa_atexit@plt+0x22aa90> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 236a40 <__cxa_atexit@plt+0x22aaa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr fp │ │ │ │ + tsteq r6, r4, lsr fp │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 236a94 <__cxa_atexit@plt+0x22aaf4> │ │ │ │ @@ -567999,15 +567999,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 236aac <__cxa_atexit@plt+0x22ab0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, lsl #22 │ │ │ │ + smlatteq r6, r4, sl, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -568052,17 +568052,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r6, r8, lsr #17 │ │ │ │ + tsteq r6, r8, lsl #17 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r4, ror #17 │ │ │ │ + tsteq r6, r4, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236bc8 <__cxa_atexit@plt+0x22ac28> │ │ │ │ @@ -568073,15 +568073,15 @@ │ │ │ │ orr r7, r7, #146 @ 0x92 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr r8 │ │ │ │ + tsteq r6, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236c14 <__cxa_atexit@plt+0x22ac74> │ │ │ │ @@ -568092,15 +568092,15 @@ │ │ │ │ bic r7, r7, #146 @ 0x92 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, ror #15 │ │ │ │ + tsteq r6, r8, asr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568115,16 +568115,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ - tsteq r6, r8, lsr #18 │ │ │ │ + tsteq r6, r0, asr #12 │ │ │ │ + tsteq r6, r8, lsl #18 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 236cb0 <__cxa_atexit@plt+0x22ad10> │ │ │ │ ldr r2, [pc, #28] @ 236cc0 <__cxa_atexit@plt+0x22ad20> │ │ │ │ @@ -568133,16 +568133,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 236cc4 <__cxa_atexit@plt+0x22ad24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r4, lsl #18 │ │ │ │ smlatteq r6, r4, r8, sp │ │ │ │ + smlabteq r6, r4, r8, sp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236d14 <__cxa_atexit@plt+0x22ad74> │ │ │ │ @@ -568158,37 +568158,37 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabbeq r6, r4, r8, sp │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 236d60 <__cxa_atexit@plt+0x22adc0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 236d58 <__cxa_atexit@plt+0x22adb8> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ - tsteq r6, r4, lsr r8 │ │ │ │ + tsteq r6, r4, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 236dec <__cxa_atexit@plt+0x22ae4c> │ │ │ │ ldr r3, [pc, #108] @ 236e10 <__cxa_atexit@plt+0x22ae70> │ │ │ │ @@ -568217,18 +568217,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 236e14 <__cxa_atexit@plt+0x22ae74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0106d7b4 │ │ │ │ - ldrdeq sp, [r6, -r0] │ │ │ │ + @ instruction: 0x0106d794 │ │ │ │ + @ instruction: 0x0106d7b0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x0106d798 │ │ │ │ + tsteq r6, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 236e54 <__cxa_atexit@plt+0x22aeb4> │ │ │ │ @@ -568239,15 +568239,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 236e6c <__cxa_atexit@plt+0x22aecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 236eb4 <__cxa_atexit@plt+0x22af14> │ │ │ │ @@ -568263,15 +568263,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 236ecc <__cxa_atexit@plt+0x22af2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #240] @ 236fd4 <__cxa_atexit@plt+0x22b034> │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -568401,15 +568401,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r6, ip, ror #2 │ │ │ │ + tsteq r6, ip, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 237150 <__cxa_atexit@plt+0x22b1b0> │ │ │ │ ldr r3, [pc, #72] @ 237160 <__cxa_atexit@plt+0x22b1c0> │ │ │ │ @@ -568429,26 +568429,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 237168 <__cxa_atexit@plt+0x22b1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, ip, lsl #2 │ │ │ │ - smlabbeq r6, ip, r4, sp │ │ │ │ + tsteq r6, ip, ror #1 │ │ │ │ + tsteq r6, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b25c │ │ │ │ ldr r7, [pc, #12] @ 237190 <__cxa_atexit@plt+0x22b1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [r6, -ip] │ │ │ │ + @ instruction: 0x0116509c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23720c <__cxa_atexit@plt+0x22b26c> │ │ │ │ ldr r2, [pc, #96] @ 237214 <__cxa_atexit@plt+0x22b274> │ │ │ │ @@ -568475,17 +568475,17 @@ │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r6, r4, lsr r4 │ │ │ │ - tsteq r6, r0, lsl r1 │ │ │ │ - tsteq r6, ip, asr #9 │ │ │ │ + tsteq r6, r4, lsl r4 │ │ │ │ + ldrsheq r5, [r6, -r0] │ │ │ │ + tsteq r6, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 23726c <__cxa_atexit@plt+0x22b2cc> │ │ │ │ ldr r2, [pc, #52] @ 237270 <__cxa_atexit@plt+0x22b2d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -568496,17 +568496,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 237278 <__cxa_atexit@plt+0x22b2d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r6, r8, r3, sp │ │ │ │ - tsteq r6, r4, lsr #1 │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ + smlatbeq r6, r8, r3, sp │ │ │ │ + tsteq r6, r4, lsl #1 │ │ │ │ + tsteq r6, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2372b0 <__cxa_atexit@plt+0x22b310> │ │ │ │ @@ -568515,16 +568515,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r6, ip, lsr r1 │ │ │ │ - tsteq r6, ip, lsl #4 │ │ │ │ + tsteq r6, ip, lsl r1 │ │ │ │ + smlatteq r6, ip, r1, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237324 <__cxa_atexit@plt+0x22b384> │ │ │ │ @@ -568549,17 +568549,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq r6, r8, lsr #7 │ │ │ │ - @ instruction: 0x0116539c │ │ │ │ - @ instruction: 0x0106d190 │ │ │ │ + tsteq r6, r8, lsl #7 │ │ │ │ + tsteq r6, ip, ror r3 │ │ │ │ + tsteq r6, r0, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2373a0 <__cxa_atexit@plt+0x22b400> │ │ │ │ @@ -568580,38 +568580,38 @@ │ │ │ │ b 2373b0 <__cxa_atexit@plt+0x22b410> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2373c0 <__cxa_atexit@plt+0x22b420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r6, r0, r2, sp │ │ │ │ + tsteq r6, r0, ror #4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq sp, [r6, -r8] │ │ │ │ + ldrdeq sp, [r6, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 237400 <__cxa_atexit@plt+0x22b460> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2373f8 <__cxa_atexit@plt+0x22b458> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b d409b4 <__cxa_atexit@plt+0xd34a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq r6, r0, r0, sp │ │ │ │ + smlatbeq r6, r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b d409b4 <__cxa_atexit@plt+0xd34a14> │ │ │ │ - tsteq r6, r4, lsl r2 │ │ │ │ + strdeq sp, [r6, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 237470 <__cxa_atexit@plt+0x22b4d0> │ │ │ │ @@ -568632,18 +568632,18 @@ │ │ │ │ b 237480 <__cxa_atexit@plt+0x22b4e0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 237490 <__cxa_atexit@plt+0x22b4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0106d1b0 │ │ │ │ + @ instruction: 0x0106d190 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - smlatbeq r6, r4, r1, sp │ │ │ │ + smlabbeq r6, r4, r1, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2374f4 <__cxa_atexit@plt+0x22b554> │ │ │ │ @@ -568662,41 +568662,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, ip, lsr r1 │ │ │ │ + tsteq r6, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237528 <__cxa_atexit@plt+0x22b588> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, ip, lsl #2 │ │ │ │ + smlatteq r6, ip, r0, sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - ldrdeq sp, [r6, -r0] │ │ │ │ + strheq sp, [r6, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2375c8 <__cxa_atexit@plt+0x22b628> │ │ │ │ @@ -568715,41 +568715,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, r8, rrx │ │ │ │ + tsteq r6, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2375fc <__cxa_atexit@plt+0x22b65c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, r8, lsr r0 │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - tsteq r6, r4, lsr r0 │ │ │ │ + tsteq r6, r4, lsl r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2376b0 <__cxa_atexit@plt+0x22b710> │ │ │ │ ldr r2, [pc, #108] @ 2376d4 <__cxa_atexit@plt+0x22b734> │ │ │ │ @@ -568778,32 +568778,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, ror pc │ │ │ │ + tsteq r6, r0, asr pc │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - smlabbeq r6, r8, pc, ip @ │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 237714 <__cxa_atexit@plt+0x22b774> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 237718 <__cxa_atexit@plt+0x22b778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r4, lsl fp │ │ │ │ - tsteq r6, r0, asr #30 │ │ │ │ + @ instruction: 0x01164af4 │ │ │ │ + tsteq r6, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23778c <__cxa_atexit@plt+0x22b7ec> │ │ │ │ @@ -568830,15 +568830,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0106ce9c │ │ │ │ + tsteq r6, ip, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 2377ec <__cxa_atexit@plt+0x22b84c> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -568849,29 +568849,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r0, asr lr │ │ │ │ + tsteq r6, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237814 <__cxa_atexit@plt+0x22b874> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl lr │ │ │ │ + strdeq ip, [r6, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 237884 <__cxa_atexit@plt+0x22b8e4> │ │ │ │ @@ -568890,41 +568890,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r6, ip, sp, ip │ │ │ │ + smlabbeq r6, ip, sp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2378b8 <__cxa_atexit@plt+0x22b918> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, ip, ror sp │ │ │ │ + tsteq r6, ip, asr sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 21a664 <__cxa_atexit@plt+0x20e6c4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r6, r8, ror sp │ │ │ │ + tsteq r6, r8, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237930 <__cxa_atexit@plt+0x22b990> │ │ │ │ ldr r2, [pc, #28] @ 237940 <__cxa_atexit@plt+0x22b9a0> │ │ │ │ @@ -568933,16 +568933,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 237944 <__cxa_atexit@plt+0x22b9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ - tsteq r6, r4, lsr sp │ │ │ │ + tsteq r6, r8, lsr sp │ │ │ │ + tsteq r6, r4, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 237a30 <__cxa_atexit@plt+0x22ba90> │ │ │ │ mov r3, r5 │ │ │ │ @@ -569007,36 +569007,36 @@ │ │ │ │ ldr r7, [pc, #20] @ 237a6c <__cxa_atexit@plt+0x22bacc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrdeq ip, [r6, -ip] │ │ │ │ + @ instruction: 0x0106cbbc │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - smlatteq r6, r4, fp, ip │ │ │ │ + smlabteq r6, r4, fp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 237ab8 <__cxa_atexit@plt+0x22bb18> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 237abc <__cxa_atexit@plt+0x22bb1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r0, ror r7 │ │ │ │ - @ instruction: 0x0106cb9c │ │ │ │ + tsteq r6, r0, asr r7 │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237b30 <__cxa_atexit@plt+0x22bb90> │ │ │ │ @@ -569063,15 +569063,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq ip, [r6, -r8] │ │ │ │ + ldrdeq ip, [r6, -r8] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 237b90 <__cxa_atexit@plt+0x22bbf0> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -569082,43 +569082,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq r6, ip, sl, ip │ │ │ │ + smlabbeq r6, ip, sl, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237bb8 <__cxa_atexit@plt+0x22bc18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0106ca9c │ │ │ │ + tsteq r6, ip, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 237c00 <__cxa_atexit@plt+0x22bc60> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 237c04 <__cxa_atexit@plt+0x22bc64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r8, lsr #12 │ │ │ │ - tsteq r6, r4, asr sl │ │ │ │ + tsteq r6, r8, lsl #12 │ │ │ │ + tsteq r6, r4, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237c78 <__cxa_atexit@plt+0x22bcd8> │ │ │ │ @@ -569145,15 +569145,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0106c9b0 │ │ │ │ + @ instruction: 0x0106c990 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 237cd8 <__cxa_atexit@plt+0x22bd38> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -569164,29 +569164,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237d00 <__cxa_atexit@plt+0x22bd60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #18 │ │ │ │ + tsteq r6, r8, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 237d70 <__cxa_atexit@plt+0x22bdd0> │ │ │ │ @@ -569205,29 +569205,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabteq r6, r0, r8, ip │ │ │ │ + smlatbeq r6, r0, r8, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237da4 <__cxa_atexit@plt+0x22be04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabteq r6, ip, r8, ip │ │ │ │ + smlatbeq r6, ip, r8, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -569238,21 +569238,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 237e08 <__cxa_atexit@plt+0x22be68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0x0106c894 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - tsteq r6, r0, lsr #16 │ │ │ │ + tsteq r6, r0, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 237e78 <__cxa_atexit@plt+0x22bed8> │ │ │ │ @@ -569271,29 +569271,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0106c7b8 │ │ │ │ + @ instruction: 0x0106c798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 237eac <__cxa_atexit@plt+0x22bf0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlabteq r6, r4, r7, ip │ │ │ │ + smlatbeq r6, r4, r7, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -569304,21 +569304,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 237f10 <__cxa_atexit@plt+0x22bf70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - smlabbeq r6, ip, r7, ip │ │ │ │ + tsteq r6, ip, ror #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - smlabbeq r6, r8, r7, ip │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237f94 <__cxa_atexit@plt+0x22bff4> │ │ │ │ ldr r2, [pc, #108] @ 237fb8 <__cxa_atexit@plt+0x22c018> │ │ │ │ @@ -569347,32 +569347,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r8, lsr r5 │ │ │ │ + tsteq r6, r8, lsl r5 │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ @ instruction: 0xffffdc1c │ │ │ │ - ldrdeq ip, [r6, -ip] │ │ │ │ + @ instruction: 0x0106c6bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 237ff8 <__cxa_atexit@plt+0x22c058> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 237ffc <__cxa_atexit@plt+0x22c05c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r0, lsr r2 │ │ │ │ - @ instruction: 0x0106c694 │ │ │ │ + tsteq r6, r0, lsl r2 │ │ │ │ + tsteq r6, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238074 <__cxa_atexit@plt+0x22c0d4> │ │ │ │ @@ -569400,15 +569400,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0106c5b4 │ │ │ │ + @ instruction: 0x0106c594 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 2380d4 <__cxa_atexit@plt+0x22c134> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -569419,29 +569419,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r8, ror #10 │ │ │ │ + tsteq r6, r8, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2380fc <__cxa_atexit@plt+0x22c15c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #10 │ │ │ │ + tsteq r6, ip, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23816c <__cxa_atexit@plt+0x22c1cc> │ │ │ │ @@ -569460,29 +569460,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabteq r6, r4, r4, ip │ │ │ │ + smlatbeq r6, r4, r4, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2381a0 <__cxa_atexit@plt+0x22c200> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - ldrdeq ip, [r6, -r0] │ │ │ │ + @ instruction: 0x0106c4b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -569493,21 +569493,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 238204 <__cxa_atexit@plt+0x22c264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ - @ instruction: 0x0106c498 │ │ │ │ + tsteq r6, r8, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - @ instruction: 0x0106c494 │ │ │ │ + tsteq r6, r4, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23825c <__cxa_atexit@plt+0x22c2bc> │ │ │ │ ldr r2, [pc, #36] @ 238264 <__cxa_atexit@plt+0x22c2c4> │ │ │ │ @@ -569518,15 +569518,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, asr #8 │ │ │ │ + tsteq r6, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 23835c <__cxa_atexit@plt+0x22c3bc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -569602,37 +569602,37 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2383b8 <__cxa_atexit@plt+0x22c418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r6, r8, lsr r1 │ │ │ │ + tsteq r6, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ @ instruction: 0xffffd760 │ │ │ │ @ instruction: 0xffffd854 │ │ │ │ @ instruction: 0xffffd7d8 │ │ │ │ @ instruction: 0xffffd8d8 │ │ │ │ - smlabteq r6, ip, r2, ip │ │ │ │ + smlatbeq r6, ip, r2, ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 238408 <__cxa_atexit@plt+0x22c468> │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23840c <__cxa_atexit@plt+0x22c46c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ - smlabbeq r6, r4, r2, ip │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ + tsteq r6, r4, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238484 <__cxa_atexit@plt+0x22c4e4> │ │ │ │ @@ -569660,15 +569660,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatbeq r6, r4, r1, ip │ │ │ │ + smlabbeq r6, r4, r1, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 2384e8 <__cxa_atexit@plt+0x22c548> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -569680,43 +569680,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 238510 <__cxa_atexit@plt+0x22c570> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror r1 │ │ │ │ + tsteq r6, ip, asr r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 238558 <__cxa_atexit@plt+0x22c5b8> │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23855c <__cxa_atexit@plt+0x22c5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d2e714 <__cxa_atexit@plt+0xd22774> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01163cd0 │ │ │ │ - tsteq r6, r4, lsr r1 │ │ │ │ + @ instruction: 0x01163cb0 │ │ │ │ + tsteq r6, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2385d4 <__cxa_atexit@plt+0x22c634> │ │ │ │ @@ -569744,15 +569744,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - qaddeq ip, r4, r6 │ │ │ │ + tsteq r6, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 238638 <__cxa_atexit@plt+0x22c698> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -569764,15 +569764,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4 │ │ │ │ + smlatteq r6, r4, pc, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 238660 <__cxa_atexit@plt+0x22c6c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d54cb0 <__cxa_atexit@plt+0xd48d10> │ │ │ │ @@ -569801,17 +569801,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2386d8 <__cxa_atexit@plt+0x22c738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - ldrdeq fp, [r6, -ip] │ │ │ │ - tsteq r6, r4 │ │ │ │ + @ instruction: 0x0106bdbc │ │ │ │ smlatteq r6, r4, pc, fp @ │ │ │ │ + smlabteq r6, r4, pc, fp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -569827,17 +569827,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 238740 <__cxa_atexit@plt+0x22c7a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq r6, r4, ror sp │ │ │ │ - @ instruction: 0x0106bf9c │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, r4, asr sp │ │ │ │ + tsteq r6, ip, ror pc │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -569854,16 +569854,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd70 │ │ │ │ - ldrdeq fp, [r6, -r8] │ │ │ │ - smlatbeq r6, r0, sp, fp │ │ │ │ + @ instruction: 0x0106bdb8 │ │ │ │ + smlabbeq r6, r0, sp, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -569880,16 +569880,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd99c │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ - ldrdeq fp, [r6, -r4] │ │ │ │ + tsteq r6, r8, lsr sp │ │ │ │ + @ instruction: 0x0106beb4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23886c <__cxa_atexit@plt+0x22c8cc> │ │ │ │ ldr r7, [pc, #68] @ 23887c <__cxa_atexit@plt+0x22c8dc> │ │ │ │ @@ -569909,25 +569909,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 238884 <__cxa_atexit@plt+0x22c8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabbeq r6, ip, lr, fp │ │ │ │ - tsteq r6, r4, ror #28 │ │ │ │ + tsteq r6, ip, ror #28 │ │ │ │ + tsteq r6, r4, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2388a8 <__cxa_atexit@plt+0x22c908> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r6, r0, lsr lr │ │ │ │ + tsteq r6, r0, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #104] @ 23892c <__cxa_atexit@plt+0x22c98c> │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -569953,17 +569953,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - smlabbeq r6, r0, fp, fp │ │ │ │ - smlatbeq r6, r8, sp, fp │ │ │ │ - tsteq r6, ip, asr #24 │ │ │ │ + tsteq r6, r0, ror #22 │ │ │ │ + smlabbeq r6, r8, sp, fp │ │ │ │ + tsteq r6, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2389c8 <__cxa_atexit@plt+0x22ca28> │ │ │ │ @@ -569994,19 +569994,19 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, ip, asr r9 │ │ │ │ - tsteq r6, r0, asr r9 │ │ │ │ + tsteq r6, ip, lsr r9 │ │ │ │ + tsteq r6, r0, lsr r9 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tsteq r6, r0, lsr #25 │ │ │ │ - @ instruction: 0x0106bb90 │ │ │ │ + tsteq r6, r0, lsl #25 │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238a44 <__cxa_atexit@plt+0x22caa4> │ │ │ │ @@ -570026,15 +570026,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, lsr #24 │ │ │ │ + tsteq r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 238a80 <__cxa_atexit@plt+0x22cae0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -570042,15 +570042,15 @@ │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ add r5, r5, #16 │ │ │ │ b 112d838 <__cxa_atexit@plt+0x1121898> │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238af0 <__cxa_atexit@plt+0x22cb50> │ │ │ │ ldr r7, [pc, #68] @ 238b00 <__cxa_atexit@plt+0x22cb60> │ │ │ │ @@ -570070,45 +570070,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 238b08 <__cxa_atexit@plt+0x22cb68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r6, r8, lsl #24 │ │ │ │ - tsteq r6, r0, asr #18 │ │ │ │ + smlatteq r6, r8, fp, fp │ │ │ │ + tsteq r6, r0, lsr #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24a09c <__cxa_atexit@plt+0x23e0fc> │ │ │ │ - tsteq r6, ip, lsr #18 │ │ │ │ + tsteq r6, ip, lsl #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24a09c <__cxa_atexit@plt+0x23e0fc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 25ab8c <__cxa_atexit@plt+0x24ebec> │ │ │ │ - ldrdeq fp, [r6, -ip] │ │ │ │ + @ instruction: 0x0106bbbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 238b78 <__cxa_atexit@plt+0x22cbd8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 238b80 <__cxa_atexit@plt+0x22cbe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 265530 <__cxa_atexit@plt+0x259590> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror r6 │ │ │ │ + tsteq r6, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 238bd8 <__cxa_atexit@plt+0x22cc38> │ │ │ │ @@ -570130,15 +570130,15 @@ │ │ │ │ b 238be8 <__cxa_atexit@plt+0x22cc48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238bf8 <__cxa_atexit@plt+0x22cc58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ + tsteq r6, r0, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -570149,31 +570149,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r6, r4, lsl #20 │ │ │ │ - strdeq fp, [r6, -r4] │ │ │ │ + tsteq r6, r4, ror #19 │ │ │ │ + ldrdeq fp, [r6, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 238c7c <__cxa_atexit@plt+0x22ccdc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 238c84 <__cxa_atexit@plt+0x22cce4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 265b84 <__cxa_atexit@plt+0x259be4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ + tsteq r6, r0, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 238cdc <__cxa_atexit@plt+0x22cd3c> │ │ │ │ @@ -570195,15 +570195,15 @@ │ │ │ │ b 238cec <__cxa_atexit@plt+0x22cd4c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238cfc <__cxa_atexit@plt+0x22cd5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -570214,15 +570214,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r6, r0, lsl #18 │ │ │ │ + tsteq r6, r0, ror #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -570235,15 +570235,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #12 │ │ │ │ + tsteq r6, ip, asr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -570256,15 +570256,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ + @ instruction: 0x011635f8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 238e20 <__cxa_atexit@plt+0x22ce80> │ │ │ │ ldr r2, [pc, #28] @ 238e30 <__cxa_atexit@plt+0x22ce90> │ │ │ │ @@ -570273,15 +570273,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 238e34 <__cxa_atexit@plt+0x22ce94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r4, lsr r9 │ │ │ │ + tsteq r6, r4, lsl r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238e7c <__cxa_atexit@plt+0x22cedc> │ │ │ │ @@ -570319,15 +570319,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 238ef0 <__cxa_atexit@plt+0x22cf50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, r4, lsl #16 │ │ │ │ + tsteq r6, r4, ror #15 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #40960 @ 0xa000 │ │ │ │ bne 238f20 <__cxa_atexit@plt+0x22cf80> │ │ │ │ @@ -570337,15 +570337,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ 238f30 <__cxa_atexit@plt+0x22cf90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x011637b4 │ │ │ │ + @ instruction: 0x01163794 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238f80 <__cxa_atexit@plt+0x22cfe0> │ │ │ │ @@ -570382,31 +570382,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, r4, lsl r7 │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ + @ instruction: 0x011636f4 │ │ │ │ + @ instruction: 0x011636f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 239024 <__cxa_atexit@plt+0x22d084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 239028 <__cxa_atexit@plt+0x22d088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr #13 │ │ │ │ - tsteq r6, r8, asr #13 │ │ │ │ + tsteq r6, ip, lsr #13 │ │ │ │ + tsteq r6, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 239094 <__cxa_atexit@plt+0x22d0f4> │ │ │ │ ldr r3, [pc, #108] @ 2390b8 <__cxa_atexit@plt+0x22d118> │ │ │ │ @@ -570435,16 +570435,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2390bc <__cxa_atexit@plt+0x22d11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatbeq r6, ip, r6, fp │ │ │ │ - smlabteq r6, r4, r6, fp │ │ │ │ + smlabbeq r6, ip, r6, fp │ │ │ │ + smlatbeq r6, r4, r6, fp │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -570456,15 +570456,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 239110 <__cxa_atexit@plt+0x22d170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp sl, fp │ │ │ │ bcc 23919c <__cxa_atexit@plt+0x22d1fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -570504,17 +570504,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2391d8 <__cxa_atexit@plt+0x22d238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, lsl #1 │ │ │ │ - tsteq r6, r8, ror #2 │ │ │ │ - @ instruction: 0x0106b598 │ │ │ │ + tsteq r6, r4, rrx │ │ │ │ + tsteq r6, r8, asr #2 │ │ │ │ + tsteq r6, r8, ror r5 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #36] @ 23921c <__cxa_atexit@plt+0x22d27c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -570523,16 +570523,16 @@ │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ bic r2, r1, #1 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ - tsteq r6, ip, lsl r0 │ │ │ │ + tsteq r6, r8 │ │ │ │ + @ instruction: 0x01162ffc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2392a0 <__cxa_atexit@plt+0x22d300> │ │ │ │ ldr lr, [pc, #104] @ 2392a8 <__cxa_atexit@plt+0x22d308> │ │ │ │ ldr r0, [pc, #104] @ 2392ac <__cxa_atexit@plt+0x22d30c> │ │ │ │ @@ -570559,16 +570559,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 2392b0 <__cxa_atexit@plt+0x22d310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01162f94 │ │ │ │ - tsteq r6, r4, lsl #31 │ │ │ │ + tsteq r6, r4, ror pc │ │ │ │ + tsteq r6, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2392dc <__cxa_atexit@plt+0x22d33c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -570576,15 +570576,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2392f0 <__cxa_atexit@plt+0x22d350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2393ac <__cxa_atexit@plt+0x22d40c> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -570627,19 +570627,19 @@ │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r6, r8, lsr #29 │ │ │ │ + tsteq r6, r8, lsl #29 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01162eb4 │ │ │ │ - @ instruction: 0x01162eb0 │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x01162e94 │ │ │ │ + @ instruction: 0x01162e90 │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 239424 <__cxa_atexit@plt+0x22d484> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #84] @ 239444 <__cxa_atexit@plt+0x22d4a4> │ │ │ │ @@ -570662,32 +570662,32 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, r0, lsl lr │ │ │ │ - tsteq r6, ip, lsl #28 │ │ │ │ @ instruction: 0x01162df0 │ │ │ │ + tsteq r6, ip, ror #27 │ │ │ │ + @ instruction: 0x01162dd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 239488 <__cxa_atexit@plt+0x22d4e8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 23948c <__cxa_atexit@plt+0x22d4ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162db0 │ │ │ │ - tsteq r6, ip, lsr #27 │ │ │ │ + @ instruction: 0x01162d90 │ │ │ │ + tsteq r6, ip, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2394bc <__cxa_atexit@plt+0x22d51c> │ │ │ │ ldr r3, [pc, #28] @ 2394cc <__cxa_atexit@plt+0x22d52c> │ │ │ │ @@ -570696,16 +570696,16 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r7, [pc, #12] @ 2394d0 <__cxa_atexit@plt+0x22d530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r6, ip, r2, fp │ │ │ │ smlabbeq r6, ip, r2, fp │ │ │ │ + tsteq r6, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 239518 <__cxa_atexit@plt+0x22d578> │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ @@ -570715,17 +570715,17 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str sl, [r5, #-16]! │ │ │ │ ldr r2, [pc, #16] @ 239520 <__cxa_atexit@plt+0x22d580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ b 24a658 <__cxa_atexit@plt+0x23e6b8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, ip, lsl sp │ │ │ │ - tsteq r6, r0, lsl sp │ │ │ │ - tsteq r6, ip, lsr r2 │ │ │ │ + @ instruction: 0x01162cfc │ │ │ │ + @ instruction: 0x01162cf0 │ │ │ │ + tsteq r6, ip, lsl r2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 239568 <__cxa_atexit@plt+0x22d5c8> │ │ │ │ ldr r3, [pc, #48] @ 23956c <__cxa_atexit@plt+0x22d5cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ @@ -570735,17 +570735,17 @@ │ │ │ │ str r9, [r3, #-8]! │ │ │ │ ldr r5, [pc, #20] @ 239570 <__cxa_atexit@plt+0x22d5d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 24a658 <__cxa_atexit@plt+0x23e6b8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01162cdc │ │ │ │ - tsteq r6, r4, asr #25 │ │ │ │ - smlatteq r6, ip, r1, fp │ │ │ │ + @ instruction: 0x01162cbc │ │ │ │ + tsteq r6, r4, lsr #25 │ │ │ │ + smlabteq r6, ip, r1, fp │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2395b8 <__cxa_atexit@plt+0x22d618> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -570755,16 +570755,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 2395c0 <__cxa_atexit@plt+0x22d620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r9 │ │ │ │ b 24a658 <__cxa_atexit@plt+0x23e6b8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r6, r4, lsl #25 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ + tsteq r6, r4, ror #24 │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 239640 <__cxa_atexit@plt+0x22d6a0> │ │ │ │ @@ -570794,15 +570794,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq r6, r0, lsl r1 │ │ │ │ + strdeq fp, [r6, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2396c8 <__cxa_atexit@plt+0x22d728> │ │ │ │ ldr r7, [pc, #112] @ 2396ec <__cxa_atexit@plt+0x22d74c> │ │ │ │ @@ -570833,18 +570833,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 2396f4 <__cxa_atexit@plt+0x22d754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlabbeq r6, ip, r0, fp │ │ │ │ - strheq fp, [r6, -r0] │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ tsteq r6, ip, rrx │ │ │ │ + swpeq fp, r0, [r6] │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + tsteq r6, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 239750 <__cxa_atexit@plt+0x22d7b0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -570858,15 +570858,15 @@ │ │ │ │ b 24a9c0 <__cxa_atexit@plt+0x23ea20> │ │ │ │ ldr r7, [pc, #16] @ 239758 <__cxa_atexit@plt+0x22d7b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ + tsteq r6, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 239790 <__cxa_atexit@plt+0x22d7f0> │ │ │ │ @@ -570878,17 +570878,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2397ac <__cxa_atexit@plt+0x22d80c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f774 <__cxa_atexit@plt+0x11137d4> │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - smlabteq r6, r8, pc, sl @ │ │ │ │ + smlatbeq r6, r8, pc, sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239820 <__cxa_atexit@plt+0x22d880> │ │ │ │ ldr r7, [pc, #112] @ 239844 <__cxa_atexit@plt+0x22d8a4> │ │ │ │ @@ -570919,16 +570919,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23984c <__cxa_atexit@plt+0x22d8ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r6, r4, lsr pc │ │ │ │ - tsteq r6, r8, asr pc │ │ │ │ + tsteq r6, r4, lsl pc │ │ │ │ + tsteq r6, r8, lsr pc │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 24aafc <__cxa_atexit@plt+0x23eb5c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -570936,15 +570936,15 @@ │ │ │ │ b 24b004 <__cxa_atexit@plt+0x23f064> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ b 24d28c <__cxa_atexit@plt+0x2412ec> │ │ │ │ - tsteq r6, r0, lsl pc │ │ │ │ + strdeq sl, [r6, -r0] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ b 24d28c <__cxa_atexit@plt+0x2412ec> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -570970,15 +570970,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #17 │ │ │ │ + tsteq r6, r4, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -570990,15 +570990,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162894 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571010,15 +571010,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #16 │ │ │ │ + tsteq r6, r4, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2399f4 <__cxa_atexit@plt+0x22da54> │ │ │ │ ldr r2, [pc, #36] @ 2399fc <__cxa_atexit@plt+0x22da5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -571027,16 +571027,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #16 │ │ │ │ - @ instruction: 0x011627f4 │ │ │ │ + tsteq r6, r4, ror #15 │ │ │ │ + @ instruction: 0x011627d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571048,15 +571048,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #15 │ │ │ │ + tsteq r6, ip, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571068,15 +571068,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571088,15 +571088,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsl #14 │ │ │ │ + tsteq r6, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239b2c <__cxa_atexit@plt+0x22db8c> │ │ │ │ ldr r2, [pc, #36] @ 239b34 <__cxa_atexit@plt+0x22db94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -571105,17 +571105,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr #13 │ │ │ │ - @ instruction: 0x011626bc │ │ │ │ - smlatbeq r6, r0, ip, sl │ │ │ │ + tsteq r6, ip, lsr #13 │ │ │ │ + @ instruction: 0x0116269c │ │ │ │ + smlabbeq r6, r0, ip, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239b6c <__cxa_atexit@plt+0x22dbcc> │ │ │ │ ldr r3, [pc, #28] @ 239b7c <__cxa_atexit@plt+0x22dbdc> │ │ │ │ @@ -571124,16 +571124,16 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 24931c <__cxa_atexit@plt+0x23d37c> │ │ │ │ ldr r7, [pc, #12] @ 239b80 <__cxa_atexit@plt+0x22dbe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabbeq r6, r0, ip, sl │ │ │ │ - tsteq r6, ip, asr ip │ │ │ │ + tsteq r6, r0, ror #24 │ │ │ │ + tsteq r6, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 239be4 <__cxa_atexit@plt+0x22dc44> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ @@ -571150,32 +571150,32 @@ │ │ │ │ b 239c38 <__cxa_atexit@plt+0x22dc98> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r0, ror sl │ │ │ │ + tsteq r6, r0, asr sl │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq r6, r4, fp, sl │ │ │ │ + smlabteq r6, r4, fp, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 239c28 <__cxa_atexit@plt+0x22dc88> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 239c20 <__cxa_atexit@plt+0x22dc80> │ │ │ │ b 239c38 <__cxa_atexit@plt+0x22dc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r6, r8, fp, sl │ │ │ │ + smlabbeq r6, r8, fp, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 239cd8 <__cxa_atexit@plt+0x22dd38> │ │ │ │ @@ -571217,28 +571217,28 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, ip, lsl #10 │ │ │ │ - ldrdeq sl, [r6, -ip] │ │ │ │ + tsteq r6, ip, ror #9 │ │ │ │ + @ instruction: 0x0106aabc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 239d24 <__cxa_atexit@plt+0x22dd84> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 239d1c <__cxa_atexit@plt+0x22dd7c> │ │ │ │ b 239d34 <__cxa_atexit@plt+0x22dd94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatbeq r6, ip, sl, sl │ │ │ │ + smlabbeq r6, ip, sl, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 239e04 <__cxa_atexit@plt+0x22de64> │ │ │ │ @@ -571293,27 +571293,27 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0x0106a9b0 │ │ │ │ + @ instruction: 0x0106a990 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 239e50 <__cxa_atexit@plt+0x22deb0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 239e48 <__cxa_atexit@plt+0x22dea8> │ │ │ │ b 239e60 <__cxa_atexit@plt+0x22dec0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlabbeq r6, r0, r9, sl │ │ │ │ + tsteq r6, r0, ror #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 239f30 <__cxa_atexit@plt+0x22df90> │ │ │ │ @@ -571405,15 +571405,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, ip, lsr r4 │ │ │ │ + tsteq r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a028 <__cxa_atexit@plt+0x22e088> │ │ │ │ @@ -571425,16 +571425,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, asr #7 │ │ │ │ - @ instruction: 0x0106a7bc │ │ │ │ + tsteq r6, r8, lsr #7 │ │ │ │ + @ instruction: 0x0106a79c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a0a8 <__cxa_atexit@plt+0x22e108> │ │ │ │ @@ -571463,22 +571463,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, r0, asr #12 │ │ │ │ - tsteq r6, r4, lsr r6 │ │ │ │ + tsteq r6, r0, lsr #12 │ │ │ │ + tsteq r6, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, r4, lsl #14 │ │ │ │ + smlatteq r6, r4, r6, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a11c <__cxa_atexit@plt+0x22e17c> │ │ │ │ @@ -571488,15 +571488,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 24931c <__cxa_atexit@plt+0x23d37c> │ │ │ │ ldr r7, [pc, #12] @ 23a130 <__cxa_atexit@plt+0x22e190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - ldrdeq sl, [r6, -r0] │ │ │ │ + @ instruction: 0x0106a6b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -571531,15 +571531,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r4, asr #4 │ │ │ │ + tsteq r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a220 <__cxa_atexit@plt+0x22e280> │ │ │ │ @@ -571551,15 +571551,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011621d0 │ │ │ │ + @ instruction: 0x011621b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a2a4 <__cxa_atexit@plt+0x22e304> │ │ │ │ ldr r2, [pc, #112] @ 23a2c0 <__cxa_atexit@plt+0x22e320> │ │ │ │ @@ -571589,15 +571589,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, ip, asr r1 │ │ │ │ + tsteq r6, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a308 <__cxa_atexit@plt+0x22e368> │ │ │ │ @@ -571609,16 +571609,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r8, ror #1 │ │ │ │ - ldrdeq sl, [r6, -ip] │ │ │ │ + tsteq r6, r8, asr #1 │ │ │ │ + @ instruction: 0x0106a4bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a388 <__cxa_atexit@plt+0x22e3e8> │ │ │ │ @@ -571647,22 +571647,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, r0, ror #6 │ │ │ │ - tsteq r6, r4, asr r3 │ │ │ │ + tsteq r6, r0, asr #6 │ │ │ │ + tsteq r6, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a3fc <__cxa_atexit@plt+0x22e45c> │ │ │ │ @@ -571672,15 +571672,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 24931c <__cxa_atexit@plt+0x23d37c> │ │ │ │ ldr r7, [pc, #12] @ 23a410 <__cxa_atexit@plt+0x22e470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - strdeq sl, [r6, -r0] │ │ │ │ + ldrdeq sl, [r6, -r0] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -571715,15 +571715,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r4, ror #30 │ │ │ │ + tsteq r6, r4, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a500 <__cxa_atexit@plt+0x22e560> │ │ │ │ @@ -571735,31 +571735,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01161ef0 │ │ │ │ - tsteq r6, r4, lsl #6 │ │ │ │ + @ instruction: 0x01161ed0 │ │ │ │ + smlatteq r6, r4, r2, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a540 <__cxa_atexit@plt+0x22e5a0> │ │ │ │ ldr r3, [pc, #20] @ 23a548 <__cxa_atexit@plt+0x22e5a8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 248e68 <__cxa_atexit@plt+0x23cec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x0106a2bc │ │ │ │ + @ instruction: 0x0106a29c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23a5b4 <__cxa_atexit@plt+0x22e614> │ │ │ │ @@ -571784,15 +571784,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r6, r8, lsr #4 │ │ │ │ + tsteq r6, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23a62c <__cxa_atexit@plt+0x22e68c> │ │ │ │ @@ -571812,16 +571812,16 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b b6c1c8 <__cxa_atexit@plt+0xb60228> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq r2, [r6, -r8] │ │ │ │ - ldrheq r2, [r6, -r0] │ │ │ │ + @ instruction: 0x01162098 │ │ │ │ + @ instruction: 0x01162090 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -571856,15 +571856,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a734 <__cxa_atexit@plt+0x22e794> │ │ │ │ @@ -571876,16 +571876,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01161cbc │ │ │ │ - strheq sl, [r6, -r0] │ │ │ │ + @ instruction: 0x01161c9c │ │ │ │ + swpeq sl, r0, [r6] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a7b4 <__cxa_atexit@plt+0x22e814> │ │ │ │ @@ -571914,22 +571914,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, r4, lsr pc │ │ │ │ - tsteq r6, r8, lsr #30 │ │ │ │ + tsteq r6, r4, lsl pc │ │ │ │ + tsteq r6, r8, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - strdeq r9, [r6, -r8] │ │ │ │ + ldrdeq r9, [r6, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a828 <__cxa_atexit@plt+0x22e888> │ │ │ │ @@ -571939,15 +571939,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 24931c <__cxa_atexit@plt+0x23d37c> │ │ │ │ ldr r7, [pc, #12] @ 23a83c <__cxa_atexit@plt+0x22e89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ - smlabteq r6, r4, pc, r9 @ │ │ │ │ + smlatbeq r6, r4, pc, r9 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -571982,15 +571982,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ + tsteq r6, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a92c <__cxa_atexit@plt+0x22e98c> │ │ │ │ @@ -572002,16 +572002,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, asr #21 │ │ │ │ - ldrdeq r9, [r6, -r8] │ │ │ │ + tsteq r6, r4, lsr #21 │ │ │ │ + @ instruction: 0x01069eb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a96c <__cxa_atexit@plt+0x22e9cc> │ │ │ │ ldr r2, [pc, #28] @ 23a97c <__cxa_atexit@plt+0x22e9dc> │ │ │ │ @@ -572020,16 +572020,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 23a980 <__cxa_atexit@plt+0x22e9e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01069eb8 │ │ │ │ - @ instruction: 0x01069e94 │ │ │ │ + @ instruction: 0x01069e98 │ │ │ │ + tsteq r6, r4, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 23aa00 <__cxa_atexit@plt+0x22ea60> │ │ │ │ mov r2, r5 │ │ │ │ @@ -572059,15 +572059,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatteq r6, ip, sp, r9 │ │ │ │ + smlabteq r6, ip, sp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23aa84 <__cxa_atexit@plt+0x22eae4> │ │ │ │ @@ -572092,15 +572092,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ + tsteq r6, r8, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23aafc <__cxa_atexit@plt+0x22eb5c> │ │ │ │ @@ -572120,22 +572120,22 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b b6c1c8 <__cxa_atexit@plt+0xb60228> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, r8, ror #23 │ │ │ │ - tsteq r6, r0, ror #23 │ │ │ │ + tsteq r6, r8, asr #23 │ │ │ │ + tsteq r6, r0, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r6, -ip] │ │ │ │ + @ instruction: 0x01069cbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ab94 <__cxa_atexit@plt+0x22ebf4> │ │ │ │ @@ -572160,15 +572160,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ac0c <__cxa_atexit@plt+0x22ec6c> │ │ │ │ @@ -572188,22 +572188,22 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b b6c1c8 <__cxa_atexit@plt+0xb60228> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01161ad8 │ │ │ │ - @ instruction: 0x01161ad0 │ │ │ │ + @ instruction: 0x01161ab8 │ │ │ │ + @ instruction: 0x01161ab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - smlatteq r6, r8, fp, r9 │ │ │ │ + smlabteq r6, r8, fp, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ac6c <__cxa_atexit@plt+0x22eccc> │ │ │ │ ldr r2, [pc, #28] @ 23ac7c <__cxa_atexit@plt+0x22ecdc> │ │ │ │ @@ -572212,24 +572212,24 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 23ac80 <__cxa_atexit@plt+0x22ece0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0x01069bb8 │ │ │ │ + @ instruction: 0x01069b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 22bcf4 <__cxa_atexit@plt+0x21fd54> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 24cf0c <__cxa_atexit@plt+0x240f6c> │ │ │ │ - @ instruction: 0x01069bbc │ │ │ │ + @ instruction: 0x01069b9c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23ad08 <__cxa_atexit@plt+0x22ed68> │ │ │ │ ldr r3, [pc, #80] @ 23ad18 <__cxa_atexit@plt+0x22ed78> │ │ │ │ @@ -572251,27 +572251,27 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ ldr r7, [pc, #12] @ 23ad1c <__cxa_atexit@plt+0x22ed7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ - tsteq r6, r4, asr #22 │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ + tsteq r6, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23ad48 <__cxa_atexit@plt+0x22eda8> │ │ │ │ b 249638 <__cxa_atexit@plt+0x23d698> │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ - tsteq r6, r4, lsr #22 │ │ │ │ + tsteq r6, r4, lsl #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23adb0 <__cxa_atexit@plt+0x22ee10> │ │ │ │ ldr r3, [pc, #80] @ 23adc0 <__cxa_atexit@plt+0x22ee20> │ │ │ │ @@ -572293,16 +572293,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 24ba38 <__cxa_atexit@plt+0x23fa98> │ │ │ │ ldr r7, [pc, #12] @ 23adc4 <__cxa_atexit@plt+0x22ee24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlabteq r6, r0, sl, r9 │ │ │ │ - ldrdeq r9, [r6, -r8] │ │ │ │ + smlatbeq r6, r0, sl, r9 │ │ │ │ + @ instruction: 0x01069ab8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ae48 <__cxa_atexit@plt+0x22eea8> │ │ │ │ ldr r1, [pc, #104] @ 23ae54 <__cxa_atexit@plt+0x22eeb4> │ │ │ │ @@ -572330,18 +572330,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r8, ror #7 │ │ │ │ + tsteq r6, r8, asr #7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0116189c │ │ │ │ - tsteq r6, ip, lsr sl │ │ │ │ + tsteq r6, ip, ror r8 │ │ │ │ + tsteq r6, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23ae90 <__cxa_atexit@plt+0x22eef0> │ │ │ │ ldr r3, [pc, #36] @ 23aea8 <__cxa_atexit@plt+0x22ef08> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -572349,15 +572349,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 23ddfc <__cxa_atexit@plt+0x231e5c> │ │ │ │ ldr r7, [pc, #12] @ 23aea4 <__cxa_atexit@plt+0x22ef04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #16 │ │ │ │ + tsteq r6, r4, lsr #16 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -572367,16 +572367,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r6, r0, lsl r8 │ │ │ │ - @ instruction: 0x010699b0 │ │ │ │ + @ instruction: 0x011617f0 │ │ │ │ + @ instruction: 0x01069990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23af70 <__cxa_atexit@plt+0x22efd0> │ │ │ │ ldr r1, [pc, #104] @ 23af7c <__cxa_atexit@plt+0x22efdc> │ │ │ │ @@ -572404,18 +572404,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1128518 <__cxa_atexit@plt+0x111c578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ + tsteq r6, r0, lsr #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, ror r7 │ │ │ │ - tsteq r6, r4, lsl r9 │ │ │ │ + tsteq r6, r4, asr r7 │ │ │ │ + strdeq r9, [r6, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23afb8 <__cxa_atexit@plt+0x22f018> │ │ │ │ ldr r3, [pc, #36] @ 23afd0 <__cxa_atexit@plt+0x22f030> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -572423,15 +572423,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 23ddfc <__cxa_atexit@plt+0x231e5c> │ │ │ │ ldr r7, [pc, #12] @ 23afcc <__cxa_atexit@plt+0x22f02c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsl r7 │ │ │ │ + @ instruction: 0x011616fc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -572441,16 +572441,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r6, r8, ror #13 │ │ │ │ - tsteq r6, r8, ror #16 │ │ │ │ + tsteq r6, r8, asr #13 │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23b0b0 <__cxa_atexit@plt+0x22f110> │ │ │ │ @@ -572485,15 +572485,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r6, r0, r7, r9 │ │ │ │ + smlatbeq r6, r0, r7, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 23b100 <__cxa_atexit@plt+0x22f160> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -572501,15 +572501,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 23b0f8 <__cxa_atexit@plt+0x22f158> │ │ │ │ b 23b110 <__cxa_atexit@plt+0x22f170> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r6, r0, r7, r9 │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 23b194 <__cxa_atexit@plt+0x22f1f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -572540,15 +572540,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlatteq r6, r4, r6, r9 │ │ │ │ + smlabteq r6, r4, r6, r9 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r0, [pc, #72] @ 23b208 <__cxa_atexit@plt+0x22f268> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -572568,15 +572568,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ beq 23b200 <__cxa_atexit@plt+0x22f260> │ │ │ │ b 23b260 <__cxa_atexit@plt+0x22f2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r4, ror r6 │ │ │ │ + tsteq r6, r4, asr r6 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 23b250 <__cxa_atexit@plt+0x22f2b0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -572585,15 +572585,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r1, #8] │ │ │ │ beq 23b248 <__cxa_atexit@plt+0x22f2a8> │ │ │ │ b 23b260 <__cxa_atexit@plt+0x22f2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ + tsteq r6, r0, lsl r6 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [pc, #148] @ 23b300 <__cxa_atexit@plt+0x22f360> │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -572629,17 +572629,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, r4, asr pc │ │ │ │ + tsteq r6, r4, lsr pc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r8, ror r5 │ │ │ │ + tsteq r6, r8, asr r5 │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #80] @ 23b374 <__cxa_atexit@plt+0x22f3d4> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldrd r8, [r3, #3] │ │ │ │ @@ -572658,15 +572658,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ b 23b3ac <__cxa_atexit@plt+0x22f40c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, ip, lsl #10 │ │ │ │ + smlatteq r6, ip, r4, r9 │ │ │ │ andeq r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -572710,15 +572710,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, ip, lsr r4 │ │ │ │ + tsteq r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 23b484 <__cxa_atexit@plt+0x22f4e4> │ │ │ │ tst r7, #3 │ │ │ │ @@ -572726,15 +572726,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 23b47c <__cxa_atexit@plt+0x22f4dc> │ │ │ │ b 23b494 <__cxa_atexit@plt+0x22f4f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r9, [r6, -ip] │ │ │ │ + ldrdeq r9, [r6, -ip] │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ @@ -572765,15 +572765,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r6, r0, ror #6 │ │ │ │ + tsteq r6, r0, asr #6 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 23b57c <__cxa_atexit@plt+0x22f5dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -572788,23 +572788,23 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #8] │ │ │ │ b 23b3ac <__cxa_atexit@plt+0x22f40c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, lsl #6 │ │ │ │ + smlatteq r6, r4, r2, r9 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 23b3ac <__cxa_atexit@plt+0x22f40c> │ │ │ │ - smlatteq r6, r4, r2, r9 │ │ │ │ + smlabteq r6, r4, r2, r9 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #248] @ 23b6ac <__cxa_atexit@plt+0x22f70c> │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -572865,15 +572865,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - ldrdeq r9, [r6, -r0] │ │ │ │ + @ instruction: 0x010691b0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r4, [pc, #200] @ 23b798 <__cxa_atexit@plt+0x22f7f8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r6, r6, #4 │ │ │ │ @@ -572923,15 +572923,15 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlatteq r6, r8, r0, r9 │ │ │ │ + smlabteq r6, r8, r0, r9 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmn r7, #1 │ │ │ │ beq 23b7c4 <__cxa_atexit@plt+0x22f824> │ │ │ │ ldr r7, [pc, #40] @ 23b7e0 <__cxa_atexit@plt+0x22f840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -572940,17 +572940,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 23b7e4 <__cxa_atexit@plt+0x22f844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r7, #1 │ │ │ │ mvn r7, #0 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r6, r8, lsl #21 │ │ │ │ - tsteq r6, ip, lsl #20 │ │ │ │ - smlabteq r6, r0, r0, r9 │ │ │ │ + tsteq r6, r8, ror #20 │ │ │ │ + tsteq r6, ip, ror #19 │ │ │ │ + smlatbeq r6, r0, r0, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 23b8a0 <__cxa_atexit@plt+0x22f900> │ │ │ │ @@ -572997,18 +572997,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - tsteq r6, ip, lsl #19 │ │ │ │ - tsteq r6, r8, lsl #19 │ │ │ │ + tsteq r6, ip, ror #18 │ │ │ │ + tsteq r6, r8, ror #18 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - smlabteq r6, r0, pc, r8 @ │ │ │ │ + smlatbeq r6, r0, pc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23b930 <__cxa_atexit@plt+0x22f990> │ │ │ │ @@ -573049,16 +573049,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23b994 <__cxa_atexit@plt+0x22f9f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r6, ip, lsr pc │ │ │ │ - tsteq r6, r0, lsr #30 │ │ │ │ + tsteq r6, ip, lsl pc │ │ │ │ + tsteq r6, r0, lsl #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23ba44 <__cxa_atexit@plt+0x22faa4> │ │ │ │ ldr r2, [pc, #184] @ 23ba74 <__cxa_atexit@plt+0x22fad4> │ │ │ │ @@ -573107,18 +573107,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r6, ip, asr lr │ │ │ │ - smlabbeq r6, r4, lr, r8 │ │ │ │ + tsteq r6, ip, lsr lr │ │ │ │ + tsteq r6, r4, ror #28 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r6, r4, lsr lr │ │ │ │ + tsteq r6, r4, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #124] @ 23bb20 <__cxa_atexit@plt+0x22fb80> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ @@ -573149,17 +573149,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r6, ip, sp, r8 │ │ │ │ + smlabbeq r6, ip, sp, r8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0x01068d90 │ │ │ │ + tsteq r6, r0, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -573177,16 +573177,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23bb94 <__cxa_atexit@plt+0x22fbf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq r6, ip, lsr sp │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ + tsteq r6, ip, lsl sp │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 23b9a8 <__cxa_atexit@plt+0x22fa08> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -573205,15 +573205,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23bc04 <__cxa_atexit@plt+0x22fc64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatteq r6, r8, ip, r8 │ │ │ │ + smlabteq r6, r8, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ 23bcbc <__cxa_atexit@plt+0x22fd1c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -573254,15 +573254,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x011605b4 │ │ │ │ + @ instruction: 0x01160594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23bd4c <__cxa_atexit@plt+0x22fdac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -573289,15 +573289,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r6, r0, lsl r5 │ │ │ │ + @ instruction: 0x011604f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 23bdb8 <__cxa_atexit@plt+0x22fe18> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -573315,26 +573315,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0116049c │ │ │ │ + tsteq r6, ip, ror r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 23bde8 <__cxa_atexit@plt+0x22fe48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ + tsteq r6, r0, asr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23be94 <__cxa_atexit@plt+0x22fef4> │ │ │ │ ldr r7, [pc, #176] @ 23bebc <__cxa_atexit@plt+0x22ff1c> │ │ │ │ @@ -573380,18 +573380,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, r8, asr #20 │ │ │ │ - tsteq r6, ip, ror #8 │ │ │ │ - @ instruction: 0x01160894 │ │ │ │ - tsteq r6, r8, lsl #11 │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ + tsteq r6, ip, asr #8 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ + tsteq r6, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23bf3c <__cxa_atexit@plt+0x22ff9c> │ │ │ │ @@ -573414,36 +573414,36 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011603b0 │ │ │ │ - tsteq r6, ip, asr #15 │ │ │ │ - tsteq r6, r0, asr #9 │ │ │ │ + @ instruction: 0x01160390 │ │ │ │ + tsteq r6, ip, lsr #15 │ │ │ │ + tsteq r6, r0, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 23bf74 <__cxa_atexit@plt+0x22ffd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl r3 │ │ │ │ + @ instruction: 0x011602f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 23bf9c <__cxa_atexit@plt+0x22fffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #5 │ │ │ │ + tsteq r6, ip, asr #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23c070 <__cxa_atexit@plt+0x2300d0> │ │ │ │ ldr r3, [pc, #216] @ 23c098 <__cxa_atexit@plt+0x2300f8> │ │ │ │ @@ -573500,18 +573500,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r6, r0, ror r8 │ │ │ │ - tsteq r6, r0, lsr #5 │ │ │ │ - @ instruction: 0x011606bc │ │ │ │ - @ instruction: 0x011603b0 │ │ │ │ + tsteq r6, r0, asr r8 │ │ │ │ + tsteq r6, r0, lsl #5 │ │ │ │ + @ instruction: 0x0116069c │ │ │ │ + @ instruction: 0x01160390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 23c158 <__cxa_atexit@plt+0x2301b8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -573547,17 +573547,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x011601b0 │ │ │ │ - tsteq r6, ip, asr #11 │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ + @ instruction: 0x01160190 │ │ │ │ + tsteq r6, ip, lsr #11 │ │ │ │ + tsteq r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23c1dc <__cxa_atexit@plt+0x23023c> │ │ │ │ @@ -573582,17 +573582,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r4, lsr r5 │ │ │ │ - ldrsheq r0, [r6, -ip] │ │ │ │ - tsteq r6, r0, lsr #4 │ │ │ │ + tsteq r6, r4, lsl r5 │ │ │ │ + ldrsbeq r0, [r6, -ip] │ │ │ │ + tsteq r6, r0, lsl #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23c2c4 <__cxa_atexit@plt+0x230324> │ │ │ │ ldr r3, [pc, #216] @ 23c2ec <__cxa_atexit@plt+0x23034c> │ │ │ │ @@ -573649,18 +573649,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r6, r0, lsr #12 │ │ │ │ - tsteq r6, ip, asr #32 │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ - tsteq r6, ip, asr r1 │ │ │ │ + tsteq r6, r0, lsl #12 │ │ │ │ + tsteq r6, ip, lsr #32 │ │ │ │ + tsteq r6, r8, asr #8 │ │ │ │ + tsteq r6, ip, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 23c3ac <__cxa_atexit@plt+0x23040c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -573696,17 +573696,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tstpeq r5, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ - tsteq r6, ip, rrx │ │ │ │ + tstpeq r5, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ + tsteq r6, ip, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23c430 <__cxa_atexit@plt+0x230490> │ │ │ │ @@ -573731,17 +573731,17 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r6, r0, ror #5 │ │ │ │ - tstpeq r5, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, ip, asr #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r0, asr #5 │ │ │ │ + tstpeq r5, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23c4c8 <__cxa_atexit@plt+0x230528> │ │ │ │ @@ -573773,15 +573773,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 23c4e4 <__cxa_atexit@plt+0x230544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, ip, lsl r4 │ │ │ │ + strdeq r8, [r6, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 23c520 <__cxa_atexit@plt+0x230580> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -573833,15 +573833,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x0115fc94 │ │ │ │ + tstpeq r5, r4, ror ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #124] @ 23c668 <__cxa_atexit@plt+0x2306c8> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -573872,15 +573872,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0115fbf8 │ │ │ │ + @ instruction: 0x0115fbd8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr lr, [pc, #80] @ 23c6e0 <__cxa_atexit@plt+0x230740> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -573901,26 +573901,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r5, r4, ror fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 23c710 <__cxa_atexit@plt+0x230770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23c794 <__cxa_atexit@plt+0x2307f4> │ │ │ │ @@ -573952,15 +573952,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 23c7b0 <__cxa_atexit@plt+0x230810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 23c7ec <__cxa_atexit@plt+0x23084c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -574012,15 +574012,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tstpeq r5, r8, asr #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #124] @ 23c934 <__cxa_atexit@plt+0x230994> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -574051,15 +574051,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r5, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr lr, [pc, #80] @ 23c9ac <__cxa_atexit@plt+0x230a0c> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -574080,26 +574080,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r5, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 23c9dc <__cxa_atexit@plt+0x230a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23ca74 <__cxa_atexit@plt+0x230ad4> │ │ │ │ @@ -574137,15 +574137,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 23caec <__cxa_atexit@plt+0x230b4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -574319,16 +574319,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tstpeq r5, ip, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - smlabteq r6, r4, fp, r7 │ │ │ │ + tstpeq r5, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r6, r4, fp, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp r8, fp │ │ │ │ bcc 23ce00 <__cxa_atexit@plt+0x230e60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -574359,19 +574359,19 @@ │ │ │ │ add sl, r0, #1 │ │ │ │ b e74384 <__cxa_atexit@plt+0xe683e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r6, r4, fp, r7 │ │ │ │ - tstpeq r5, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0115f4b8 │ │ │ │ - tstpeq r5, r4, ror #11 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0115f8f4 │ │ │ │ + tsteq r6, r4, ror #22 │ │ │ │ + @ instruction: 0x0115f3f8 │ │ │ │ + @ instruction: 0x0115f498 │ │ │ │ + tstpeq r5, r4, asr #11 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 23ceb8 <__cxa_atexit@plt+0x230f18> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -574404,15 +574404,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tstpeq r5, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 23cf30 <__cxa_atexit@plt+0x230f90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -574433,15 +574433,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r5, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, asr #15 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23cf78 <__cxa_atexit@plt+0x230fd8> │ │ │ │ @@ -574453,16 +574453,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, ip, lsl #20 │ │ │ │ + tstpeq r5, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, ip, r9, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23cfe4 <__cxa_atexit@plt+0x231044> │ │ │ │ ldr r2, [pc, #68] @ 23cfec <__cxa_atexit@plt+0x23104c> │ │ │ │ ldr lr, [pc, #68] @ 23cff0 <__cxa_atexit@plt+0x231050> │ │ │ │ @@ -574480,17 +574480,17 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e4e140 <__cxa_atexit@plt+0xe421a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r6, ip, ror #18 │ │ │ │ - tstpeq r5, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, ip, asr #18 │ │ │ │ + @ instruction: 0x0115f1f8 │ │ │ │ + @ instruction: 0x0115f6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 23d094 <__cxa_atexit@plt+0x2310f4> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -574523,15 +574523,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0115f69c │ │ │ │ + tstpeq r5, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 23d10c <__cxa_atexit@plt+0x23116c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -574552,15 +574552,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r5, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d154 <__cxa_atexit@plt+0x2311b4> │ │ │ │ @@ -574572,15 +574572,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, ip, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23d1ec <__cxa_atexit@plt+0x23124c> │ │ │ │ ldr r1, [pc, #136] @ 23d20c <__cxa_atexit@plt+0x23126c> │ │ │ │ @@ -574616,16 +574616,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tstpeq r5, r0, asr r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r8, ror #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d25c <__cxa_atexit@plt+0x2312bc> │ │ │ │ @@ -574638,16 +574638,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ sbc r1, r9, #0 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r5, r4, ror r0 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + tstpeq r5, r4, asr r0 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23d2b0 <__cxa_atexit@plt+0x231310> │ │ │ │ ldr r3, [pc, #44] @ 23d2b8 <__cxa_atexit@plt+0x231318> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -574659,30 +574659,30 @@ │ │ │ │ ldr r3, [pc, #24] @ 23d2c0 <__cxa_atexit@plt+0x231320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ - tstpeq r5, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ + tstpeq r5, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + strdeq r7, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d2f0 <__cxa_atexit@plt+0x231350> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23d2f4 <__cxa_atexit@plt+0x231354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0115f3fc │ │ │ │ - ldrdeq r7, [r6, -ip] │ │ │ │ + @ instruction: 0x0115f3dc │ │ │ │ + @ instruction: 0x010676bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #68] @ 23d354 <__cxa_atexit@plt+0x2313b4> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -574698,28 +574698,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq r5, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r5, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ + tstpeq r5, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 23d388 <__cxa_atexit@plt+0x2313e8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r6, r4, lsr #12 │ │ │ │ + tsteq r6, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23d410 <__cxa_atexit@plt+0x231470> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -574747,16 +574747,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r5, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01067590 │ │ │ │ + tstpeq r5, ip, ror #5 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 23d47c <__cxa_atexit@plt+0x2314dc> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574773,30 +574773,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tstpeq r5, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ + tstpeq r5, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 23d4b8 <__cxa_atexit@plt+0x231518> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23d4bc <__cxa_atexit@plt+0x23151c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r6, r0, r4, r7 │ │ │ │ + tstpeq r5, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r6, r0, r4, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 23d530 <__cxa_atexit@plt+0x231590> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ @@ -574818,32 +574818,32 @@ │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0115f1d0 │ │ │ │ - tsteq r6, r4, ror #8 │ │ │ │ + @ instruction: 0x0115f1b0 │ │ │ │ + tsteq r6, r4, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 23d574 <__cxa_atexit@plt+0x2315d4> │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #12] @ 23d578 <__cxa_atexit@plt+0x2315d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r5, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tstpeq r5, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 23d5b0 <__cxa_atexit@plt+0x231610> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -574863,18 +574863,18 @@ │ │ │ │ ldr r1, [pc, #20] @ 23d5ec <__cxa_atexit@plt+0x23164c> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ - tsteq r6, r0, asr r3 │ │ │ │ + tsteq r6, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0106739c │ │ │ │ + tsteq r6, ip, ror r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 23d628 <__cxa_atexit@plt+0x231688> │ │ │ │ ldr r3, [pc, #152] @ 23d6b0 <__cxa_atexit@plt+0x231710> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -574915,16 +574915,16 @@ │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - @ instruction: 0x0115eb9c │ │ │ │ - ldrdeq r7, [r6, -r4] │ │ │ │ + tsteq r5, ip, ror fp │ │ │ │ + @ instruction: 0x010672b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 23d740 <__cxa_atexit@plt+0x2317a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -574973,19 +574973,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0115ea94 │ │ │ │ + tsteq r5, r4, ror sl │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - tsteq r5, ip, ror #21 │ │ │ │ - smlatteq r6, r0, r1, r7 │ │ │ │ + tsteq r5, ip, asr #21 │ │ │ │ + smlabteq r6, r0, r1, r7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23d7e4 <__cxa_atexit@plt+0x231844> │ │ │ │ ldr r3, [pc, #84] @ 23d828 <__cxa_atexit@plt+0x231888> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -575007,16 +575007,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0115e9f0 │ │ │ │ - tsteq r6, r4, ror #2 │ │ │ │ + @ instruction: 0x0115e9d0 │ │ │ │ + tsteq r6, r4, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 23d8b0 <__cxa_atexit@plt+0x231910> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -575065,19 +575065,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r5, r4, lsr #18 │ │ │ │ + tsteq r5, r4, lsl #18 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - tsteq r5, ip, ror r9 │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ + tsteq r5, ip, asr r9 │ │ │ │ + qaddeq r7, r0, r6 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ beq 23d960 <__cxa_atexit@plt+0x2319c0> │ │ │ │ ldr lr, [r5, #16] │ │ │ │ @@ -575139,20 +575139,20 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r8, lsl #16 │ │ │ │ + tsteq r5, r8, ror #15 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - tsteq r5, r8, lsr r8 │ │ │ │ + tsteq r5, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r4, asr #30 │ │ │ │ + tsteq r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23dac4 <__cxa_atexit@plt+0x231b24> │ │ │ │ @@ -575181,17 +575181,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - tsteq r5, r4, ror #14 │ │ │ │ + tsteq r5, r4, asr #14 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01066e98 │ │ │ │ + tsteq r6, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r2, [pc, #44] @ 23db38 <__cxa_atexit@plt+0x231b98> │ │ │ │ ldrcs r3, [pc, #44] @ 23db3c <__cxa_atexit@plt+0x231b9c> │ │ │ │ @@ -575203,18 +575203,18 @@ │ │ │ │ ldrcs r2, [pc, r2] │ │ │ │ stmibcs r5, {r1, r2, r7} │ │ │ │ ldrcs r0, [pc, #20] @ 23db44 <__cxa_atexit@plt+0x231ba4> │ │ │ │ movcs r7, r3 │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, ip, lsr #28 │ │ │ │ - @ instruction: 0x0115e6b8 │ │ │ │ - tsteq r6, r8, lsl lr │ │ │ │ - tsteq r6, ip, lsr #28 │ │ │ │ + tsteq r6, ip, lsl #28 │ │ │ │ + @ instruction: 0x0115e698 │ │ │ │ + strdeq r6, [r6, -r8] │ │ │ │ + tsteq r6, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #88] @ 23dbc0 <__cxa_atexit@plt+0x231c20> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ @@ -575239,15 +575239,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatbeq r6, r8, sp, r6 │ │ │ │ + smlabbeq r6, r8, sp, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 23dc18 <__cxa_atexit@plt+0x231c78> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -575260,48 +575260,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, r4, asr sp │ │ │ │ + tsteq r6, r4, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23dc4c <__cxa_atexit@plt+0x231cac> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r6, r4, lsr #26 │ │ │ │ + tsteq r6, r4, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 23dc78 <__cxa_atexit@plt+0x231cd8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatteq r6, r8, ip, r6 │ │ │ │ + smlabteq r6, r8, ip, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 23dca0 <__cxa_atexit@plt+0x231d00> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01066cb0 │ │ │ │ + @ instruction: 0x01066c90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23dd28 <__cxa_atexit@plt+0x231d88> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -575329,16 +575329,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x0115e9f8 │ │ │ │ - tsteq r6, ip, lsl ip │ │ │ │ + @ instruction: 0x0115e9d8 │ │ │ │ + strdeq r6, [r6, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 23dd94 <__cxa_atexit@plt+0x231df4> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575355,29 +575355,29 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r4, ror r9 │ │ │ │ - @ instruction: 0x01066bb4 │ │ │ │ + tsteq r5, r4, asr r9 │ │ │ │ + @ instruction: 0x01066b94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 23ddd0 <__cxa_atexit@plt+0x231e30> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 23ddd4 <__cxa_atexit@plt+0x231e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, ip, lsr #18 │ │ │ │ + tsteq r5, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -575408,17 +575408,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - tsteq r5, ip, ror #8 │ │ │ │ - smlabbeq r6, ip, fp, r6 │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ + tsteq r5, ip, asr #8 │ │ │ │ + tsteq r6, ip, ror #22 │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 23df18 <__cxa_atexit@plt+0x231f78> │ │ │ │ ldr r7, [pc, #196] @ 23df60 <__cxa_atexit@plt+0x231fc0> │ │ │ │ @@ -575471,18 +575471,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tsteq r5, ip, asr #7 │ │ │ │ - @ instruction: 0x01066ab0 │ │ │ │ - ldrdeq r6, [r6, -r8] │ │ │ │ - tsteq r5, r4, ror #15 │ │ │ │ + tsteq r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x01066a90 │ │ │ │ + @ instruction: 0x01066ab8 │ │ │ │ + tsteq r5, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23dfb0 <__cxa_atexit@plt+0x232010> │ │ │ │ @@ -575491,15 +575491,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r5, r0, asr #14 │ │ │ │ + tsteq r5, r0, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -575512,16 +575512,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 23e014 <__cxa_atexit@plt+0x232074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115e6f8 │ │ │ │ - strdeq r6, [r6, -ip] │ │ │ │ + @ instruction: 0x0115e6d8 │ │ │ │ + ldrdeq r6, [r6, -ip] │ │ │ │ rscseq r3, r1, r3, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ b b274 <__utimensat64@plt> │ │ │ │ @@ -575554,19 +575554,19 @@ │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #20] @ 23e0bc <__cxa_atexit@plt+0x23211c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #18 │ │ │ │ - tsteq r6, ip, ror #18 │ │ │ │ - tsteq r5, ip, asr #3 │ │ │ │ - tsteq r5, r8, asr #3 │ │ │ │ - tsteq r6, r8, asr #18 │ │ │ │ + tsteq r6, ip, asr #18 │ │ │ │ + tsteq r6, ip, asr #18 │ │ │ │ + tsteq r5, ip, lsr #3 │ │ │ │ + tsteq r5, r8, lsr #3 │ │ │ │ + tsteq r6, r8, lsr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e14c <__cxa_atexit@plt+0x2321ac> │ │ │ │ ldr r3, [pc, #140] @ 23e178 <__cxa_atexit@plt+0x2321d8> │ │ │ │ @@ -575603,19 +575603,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - smlabteq r6, r0, r8, r6 │ │ │ │ - smlatbeq r6, ip, r8, r6 │ │ │ │ - ldrdeq r6, [r6, -r8] │ │ │ │ - tsteq r5, r0, lsr #2 │ │ │ │ - tsteq r5, ip, lsl r1 │ │ │ │ + smlatbeq r6, r0, r8, r6 │ │ │ │ + smlabbeq r6, ip, r8, r6 │ │ │ │ + @ instruction: 0x010668b8 │ │ │ │ + tsteq r5, r0, lsl #2 │ │ │ │ + ldrsheq lr, [r5, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -575634,16 +575634,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 23e200 <__cxa_atexit@plt+0x232260> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - ldrsbeq lr, [r5, -ip] │ │ │ │ - ldrsbeq lr, [r5, -r8] │ │ │ │ + ldrheq lr, [r5, -ip] │ │ │ │ + ldrheq lr, [r5, -r8] │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -575665,18 +575665,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 23e27c <__cxa_atexit@plt+0x2322dc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r4, ror r0 │ │ │ │ - tsteq r5, r8, rrx │ │ │ │ + tsteq r5, r4, asr r0 │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq r6, r4, r7, r6 │ │ │ │ + smlabbeq r6, r4, r7, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e304 <__cxa_atexit@plt+0x232364> │ │ │ │ ldr r3, [pc, #140] @ 23e330 <__cxa_atexit@plt+0x232390> │ │ │ │ @@ -575713,19 +575713,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ - strdeq r6, [r6, -r4] │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - tsteq r5, r4, ror #30 │ │ │ │ + smlatteq r6, r8, r6, r6 │ │ │ │ + ldrdeq r6, [r6, -r4] │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ + tsteq r5, r4, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 23e39c <__cxa_atexit@plt+0x2323fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -575742,15 +575742,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, #70 @ 0x46 │ │ │ │ bl b28c │ │ │ │ cmn r0, #1 │ │ │ │ beq 23e3f8 <__cxa_atexit@plt+0x232458> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -575776,16 +575776,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatbeq r6, ip, r6, r6 │ │ │ │ - tsteq r5, r8, ror #28 │ │ │ │ + smlabbeq r6, ip, r6, r6 │ │ │ │ + tsteq r5, r8, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575798,15 +575798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23e48c <__cxa_atexit@plt+0x2324ec> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, r8, ror #27 │ │ │ │ + tsteq r5, r8, asr #27 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 23e4e4 <__cxa_atexit@plt+0x232544> │ │ │ │ mov r0, r4 │ │ │ │ @@ -575824,15 +575824,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ + tsteq r5, r8, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, #69 @ 0x45 │ │ │ │ bl b28c │ │ │ │ cmn r0, #1 │ │ │ │ beq 23e540 <__cxa_atexit@plt+0x2325a0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -575858,16 +575858,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, r4, ror #10 │ │ │ │ - tsteq r5, r0, lsr #26 │ │ │ │ + tsteq r6, r4, asr #10 │ │ │ │ + tsteq r5, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575880,15 +575880,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23e5d4 <__cxa_atexit@plt+0x232634> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ + tsteq r5, r0, lsl #25 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e608 <__cxa_atexit@plt+0x232668> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -575896,16 +575896,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b e00a50 <__cxa_atexit@plt+0xdf4ab0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #23 │ │ │ │ - smlatteq r6, r0, r4, r6 │ │ │ │ + tsteq r5, r4, asr #23 │ │ │ │ + smlabteq r6, r0, r4, r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23e6f8 <__cxa_atexit@plt+0x232758> │ │ │ │ mov r0, #0 │ │ │ │ @@ -575959,16 +575959,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23e70c <__cxa_atexit@plt+0x23276c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ - smlatteq r6, r8, r3, r6 │ │ │ │ + strdeq r6, [r6, -r0] │ │ │ │ + smlabteq r6, r8, r3, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ bl 969138 <__cxa_atexit@plt+0x95d198> │ │ │ │ cmp r8, #0 │ │ │ │ beq 23e75c <__cxa_atexit@plt+0x2327bc> │ │ │ │ @@ -576009,17 +576009,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r6, ip, lsl r3 │ │ │ │ + strdeq r6, [r6, -ip] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 23e840 <__cxa_atexit@plt+0x2328a0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -576046,22 +576046,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01066290 │ │ │ │ + tsteq r6, r0, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 23e890 <__cxa_atexit@plt+0x2328f0> │ │ │ │ - tsteq r6, r4, ror r2 │ │ │ │ + tsteq r6, r4, asr r2 │ │ │ │ andeq r1, r0, r9, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 23ea24 <__cxa_atexit@plt+0x232a84> │ │ │ │ ldr r9, [pc, #408] @ 23ea40 <__cxa_atexit@plt+0x232aa0> │ │ │ │ @@ -576164,40 +576164,40 @@ │ │ │ │ ldr r6, [pc, #48] @ 23ea5c <__cxa_atexit@plt+0x232abc> │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0115d9f0 │ │ │ │ - tsteq r5, r4, ror #19 │ │ │ │ - @ instruction: 0x0115daf8 │ │ │ │ - @ instruction: 0x0115d998 │ │ │ │ - @ instruction: 0x0115ddd4 │ │ │ │ - @ instruction: 0x0115d89c │ │ │ │ + @ instruction: 0x0115d9d0 │ │ │ │ + tsteq r5, r4, asr #19 │ │ │ │ + @ instruction: 0x0115dad8 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ + @ instruction: 0x0115ddb4 │ │ │ │ + tsteq r5, ip, ror r8 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - smlatbeq r6, r8, r0, r6 │ │ │ │ + smlabbeq r6, r8, r0, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23ea80 <__cxa_atexit@plt+0x232ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 23e624 <__cxa_atexit@plt+0x232684> │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ - smlabbeq r6, ip, r0, r6 │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ + tsteq r6, ip, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23eaa4 <__cxa_atexit@plt+0x232b04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - smlabbeq r6, r0, r0, r6 │ │ │ │ + tsteq r6, r0, rrx │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23eb7c <__cxa_atexit@plt+0x232bdc> │ │ │ │ ldr r2, [pc, #196] @ 23eb8c <__cxa_atexit@plt+0x232bec> │ │ │ │ @@ -576248,30 +576248,30 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23eb90 <__cxa_atexit@plt+0x232bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlatbeq r6, r4, pc, r5 @ │ │ │ │ + smlabbeq r6, r4, pc, r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23ebc8 <__cxa_atexit@plt+0x232c28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - tsteq r6, ip, asr pc │ │ │ │ - tsteq r6, r8, asr pc │ │ │ │ + tsteq r6, ip, lsr pc │ │ │ │ + tsteq r6, r8, lsr pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ec9c <__cxa_atexit@plt+0x232cfc> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ @@ -576320,31 +576320,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23ecb0 <__cxa_atexit@plt+0x232d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01065e90 │ │ │ │ - tsteq r6, r4, ror lr │ │ │ │ + tsteq r6, r0, ror lr │ │ │ │ + tsteq r6, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23ece8 <__cxa_atexit@plt+0x232d48> │ │ │ │ ldr r3, [pc, #32] @ 23ecec <__cxa_atexit@plt+0x232d4c> │ │ │ │ ldr r2, [pc, #32] @ 23ecf0 <__cxa_atexit@plt+0x232d50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, asr lr │ │ │ │ - tsteq r6, r4, asr lr │ │ │ │ + tsteq r6, ip, lsr lr │ │ │ │ + tsteq r6, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23edbc <__cxa_atexit@plt+0x232e1c> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -576393,24 +576393,24 @@ │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr sp │ │ │ │ + tsteq r6, ip, lsl sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23edf4 <__cxa_atexit@plt+0x232e54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ - tsteq r6, r4, asr #26 │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ + tsteq r6, r4, lsr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ee24 <__cxa_atexit@plt+0x232e84> │ │ │ │ ldr r3, [pc, #24] @ 23ee34 <__cxa_atexit@plt+0x232e94> │ │ │ │ @@ -576418,16 +576418,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 23ee38 <__cxa_atexit@plt+0x232e98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, lsr #26 │ │ │ │ - tsteq r6, r4, lsl #26 │ │ │ │ + tsteq r6, ip, lsl #26 │ │ │ │ + smlatteq r6, r4, ip, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 23ef1c <__cxa_atexit@plt+0x232f7c> │ │ │ │ cmp r7, #1 │ │ │ │ bne 23ef30 <__cxa_atexit@plt+0x232f90> │ │ │ │ ldr r7, [r4, #812] @ 0x32c │ │ │ │ @@ -576528,32 +576528,32 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - tsteq r6, r0, lsl ip │ │ │ │ + strdeq r5, [r6, -r0] │ │ │ │ muleq r0, r8, r1 │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ + tsteq r6, r0, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23f02c <__cxa_atexit@plt+0x23308c> │ │ │ │ ldr r3, [pc, #32] @ 23f030 <__cxa_atexit@plt+0x233090> │ │ │ │ ldr r2, [pc, #32] @ 23f034 <__cxa_atexit@plt+0x233094> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ - tsteq r6, r0, lsl fp │ │ │ │ + tsteq r6, r8, lsl #22 │ │ │ │ + strdeq r5, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23f100 <__cxa_atexit@plt+0x233160> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -576602,30 +576602,30 @@ │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #20 │ │ │ │ + smlatteq r6, r4, r9, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23f14c <__cxa_atexit@plt+0x2331ac> │ │ │ │ ldr r3, [pc, #32] @ 23f150 <__cxa_atexit@plt+0x2331b0> │ │ │ │ ldr r2, [pc, #32] @ 23f154 <__cxa_atexit@plt+0x2331b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r6, ip, r9, r5 │ │ │ │ - strdeq r5, [r6, -r0] │ │ │ │ + smlabteq r6, ip, r9, r5 │ │ │ │ + ldrdeq r5, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23f220 <__cxa_atexit@plt+0x233280> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -576688,16 +576688,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b e00a50 <__cxa_atexit@plt+0xdf4ab0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #31 │ │ │ │ - smlatteq r6, r4, r8, r5 │ │ │ │ + tsteq r5, r4, ror #30 │ │ │ │ + smlabteq r6, r4, r8, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp r7, fp │ │ │ │ bcc 23f358 <__cxa_atexit@plt+0x2333b8> │ │ │ │ mov r0, #0 │ │ │ │ @@ -576751,16 +576751,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23f36c <__cxa_atexit@plt+0x2333cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, r4, lsl r8 │ │ │ │ - smlatteq r6, ip, r7, r5 │ │ │ │ + strdeq r5, [r6, -r4] │ │ │ │ + smlabteq r6, ip, r7, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ bl 969138 <__cxa_atexit@plt+0x95d198> │ │ │ │ cmp r8, #0 │ │ │ │ beq 23f3bc <__cxa_atexit@plt+0x23341c> │ │ │ │ @@ -576801,17 +576801,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, r4, lsl #14 │ │ │ │ + smlatteq r6, r4, r6, r5 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 23f4a0 <__cxa_atexit@plt+0x233500> │ │ │ │ mov r2, r5 │ │ │ │ @@ -576838,22 +576838,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01065694 │ │ │ │ + tsteq r6, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 23f4f0 <__cxa_atexit@plt+0x233550> │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ + tsteq r6, r8, asr r6 │ │ │ │ ldrsbteq sp, [r6], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #180 @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 23f74c <__cxa_atexit@plt+0x2337ac> │ │ │ │ ldr fp, [pc, #608] @ 23f768 <__cxa_atexit@plt+0x2337c8> │ │ │ │ @@ -577006,39 +577006,39 @@ │ │ │ │ ldr r6, [pc, #44] @ 23f780 <__cxa_atexit@plt+0x2337e0> │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0115cd90 │ │ │ │ - tsteq r5, r4, lsl #27 │ │ │ │ - tsteq r5, r8, lsr lr │ │ │ │ - tsteq r5, r8, asr #23 │ │ │ │ - tsteq r5, r4, asr #1 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ + tsteq r5, r4, ror #26 │ │ │ │ + tsteq r5, r8, lsl lr │ │ │ │ + tsteq r5, r8, lsr #23 │ │ │ │ + tsteq r5, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - smlatteq r6, r8, r3, r5 │ │ │ │ + smlabteq r6, r8, r3, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23f7a4 <__cxa_atexit@plt+0x233804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 23f284 <__cxa_atexit@plt+0x2332e4> │ │ │ │ - tsteq r5, ip, lsr sl │ │ │ │ - smlabteq r6, ip, r3, r5 │ │ │ │ + tsteq r5, ip, lsl sl │ │ │ │ + smlatbeq r6, ip, r3, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23f7c8 <__cxa_atexit@plt+0x233828> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ - smlabteq r6, r0, r3, r5 │ │ │ │ + smlatbeq r6, r0, r3, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f8a0 <__cxa_atexit@plt+0x233900> │ │ │ │ ldr r2, [pc, #196] @ 23f8b0 <__cxa_atexit@plt+0x233910> │ │ │ │ @@ -577089,30 +577089,30 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23f8b4 <__cxa_atexit@plt+0x233914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlatteq r6, r4, r2, r5 │ │ │ │ + smlabteq r6, r4, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ - smlatbeq r6, r8, r2, r5 │ │ │ │ + smlabbeq r6, r8, r2, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23f8ec <__cxa_atexit@plt+0x23394c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - @ instruction: 0x0106529c │ │ │ │ - @ instruction: 0x01065298 │ │ │ │ + tsteq r6, ip, ror r2 │ │ │ │ + tsteq r6, r8, ror r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f9c0 <__cxa_atexit@plt+0x233a20> │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ @@ -577161,31 +577161,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #12] @ 23f9d4 <__cxa_atexit@plt+0x233a34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r5, [r6, -r0] │ │ │ │ - @ instruction: 0x010651b4 │ │ │ │ + @ instruction: 0x010651b0 │ │ │ │ + @ instruction: 0x01065194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23fa0c <__cxa_atexit@plt+0x233a6c> │ │ │ │ ldr r3, [pc, #32] @ 23fa10 <__cxa_atexit@plt+0x233a70> │ │ │ │ ldr r2, [pc, #32] @ 23fa14 <__cxa_atexit@plt+0x233a74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0106519c │ │ │ │ - @ instruction: 0x01065194 │ │ │ │ + tsteq r6, ip, ror r1 │ │ │ │ + tsteq r6, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23fae0 <__cxa_atexit@plt+0x233b40> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -577234,24 +577234,24 @@ │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror r0 │ │ │ │ + qaddeq r5, ip, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 23fb18 <__cxa_atexit@plt+0x233b78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ - smlabbeq r6, r4, r0, r5 │ │ │ │ + qaddeq r5, r0, r6 │ │ │ │ + tsteq r6, r4, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23fb48 <__cxa_atexit@plt+0x233ba8> │ │ │ │ ldr r3, [pc, #24] @ 23fb58 <__cxa_atexit@plt+0x233bb8> │ │ │ │ @@ -577259,16 +577259,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 23fb5c <__cxa_atexit@plt+0x233bbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, rrx │ │ │ │ - tsteq r6, r4, asr #32 │ │ │ │ + tsteq r6, ip, asr #32 │ │ │ │ + tsteq r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 23fc40 <__cxa_atexit@plt+0x233ca0> │ │ │ │ cmp r7, #1 │ │ │ │ bne 23fc54 <__cxa_atexit@plt+0x233cb4> │ │ │ │ ldr r7, [r4, #812] @ 0x32c │ │ │ │ @@ -577369,32 +577369,32 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - tsteq r6, r0, asr pc │ │ │ │ + tsteq r6, r0, lsr pc │ │ │ │ muleq r0, r8, r1 │ │ │ │ - smlabbeq r6, r0, lr, r4 │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23fd50 <__cxa_atexit@plt+0x233db0> │ │ │ │ ldr r3, [pc, #32] @ 23fd54 <__cxa_atexit@plt+0x233db4> │ │ │ │ ldr r2, [pc, #32] @ 23fd58 <__cxa_atexit@plt+0x233db8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ - tsteq r6, r0, asr lr │ │ │ │ + tsteq r6, r8, asr #28 │ │ │ │ + tsteq r6, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23fe24 <__cxa_atexit@plt+0x233e84> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -577443,30 +577443,30 @@ │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #26 │ │ │ │ + tsteq r6, r4, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 23fe70 <__cxa_atexit@plt+0x233ed0> │ │ │ │ ldr r3, [pc, #32] @ 23fe74 <__cxa_atexit@plt+0x233ed4> │ │ │ │ ldr r2, [pc, #32] @ 23fe78 <__cxa_atexit@plt+0x233ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, lsr #26 │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ + tsteq r6, ip, lsl #26 │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #180] @ 23ff44 <__cxa_atexit@plt+0x233fa4> │ │ │ │ ldr r3, [r0, #812] @ 0x32c │ │ │ │ str r7, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -577515,15 +577515,15 @@ │ │ │ │ bx r2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror ip │ │ │ │ + tsteq r6, r4, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23ffd4 <__cxa_atexit@plt+0x234034> │ │ │ │ ldr r3, [pc, #100] @ 23ffe4 <__cxa_atexit@plt+0x234044> │ │ │ │ @@ -577550,18 +577550,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 23ffec <__cxa_atexit@plt+0x23404c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r4, [r6, -ip] │ │ │ │ - tsteq r6, ip, lsl #24 │ │ │ │ - @ instruction: 0x0115c29c │ │ │ │ - smlatteq r6, r0, fp, r4 │ │ │ │ + ldrdeq r4, [r6, -ip] │ │ │ │ + smlatteq r6, ip, fp, r4 │ │ │ │ + tsteq r5, ip, ror r2 │ │ │ │ + smlabteq r6, r0, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b2e0 │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 240028 <__cxa_atexit@plt+0x234088> │ │ │ │ @@ -577569,17 +577569,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 240038 <__cxa_atexit@plt+0x234098> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r5, r4, lsr #4 │ │ │ │ - @ instruction: 0x01064b98 │ │ │ │ - smlatbeq r6, r4, fp, r4 │ │ │ │ + tsteq r5, r4, lsl #4 │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ + smlabbeq r6, r4, fp, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2400b4 <__cxa_atexit@plt+0x234114> │ │ │ │ ldr r3, [pc, #100] @ 2400c4 <__cxa_atexit@plt+0x234124> │ │ │ │ @@ -577606,18 +577606,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 2400cc <__cxa_atexit@plt+0x23412c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, ip, lsl fp │ │ │ │ - tsteq r6, ip, lsr #22 │ │ │ │ - @ instruction: 0x0115c1bc │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ + strdeq r4, [r6, -ip] │ │ │ │ + tsteq r6, ip, lsl #22 │ │ │ │ + @ instruction: 0x0115c19c │ │ │ │ + tsteq r6, r8, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24014c <__cxa_atexit@plt+0x2341ac> │ │ │ │ ldr r3, [pc, #100] @ 24015c <__cxa_atexit@plt+0x2341bc> │ │ │ │ @@ -577644,18 +577644,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 240164 <__cxa_atexit@plt+0x2341c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01064ab0 │ │ │ │ - smlabteq r6, r0, sl, r4 │ │ │ │ - tsteq r5, r4, lsr #2 │ │ │ │ - @ instruction: 0x01064a94 │ │ │ │ + @ instruction: 0x01064a90 │ │ │ │ + smlatbeq r6, r0, sl, r4 │ │ │ │ + tsteq r5, r4, lsl #2 │ │ │ │ + tsteq r6, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b2ec │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2401a0 <__cxa_atexit@plt+0x234200> │ │ │ │ @@ -577663,17 +577663,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2401b0 <__cxa_atexit@plt+0x234210> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r5, ip, lsr #1 │ │ │ │ - tsteq r6, ip, asr #20 │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ + tsteq r5, ip, lsl #1 │ │ │ │ + tsteq r6, ip, lsr #20 │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24022c <__cxa_atexit@plt+0x23428c> │ │ │ │ ldr r3, [pc, #100] @ 24023c <__cxa_atexit@plt+0x23429c> │ │ │ │ @@ -577700,18 +577700,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 240244 <__cxa_atexit@plt+0x2342a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq r4, [r6, -r0] │ │ │ │ - smlatteq r6, r0, r9, r4 │ │ │ │ - tsteq r5, r4, asr #32 │ │ │ │ - ldrdeq r4, [r6, -ip] │ │ │ │ + @ instruction: 0x010649b0 │ │ │ │ + smlabteq r6, r0, r9, r4 │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ + @ instruction: 0x010649bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2402c4 <__cxa_atexit@plt+0x234324> │ │ │ │ ldr r3, [pc, #100] @ 2402d4 <__cxa_atexit@plt+0x234334> │ │ │ │ @@ -577738,18 +577738,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 2402dc <__cxa_atexit@plt+0x23433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ - tsteq r6, r4, ror r9 │ │ │ │ - tsteq r5, ip, lsr #31 │ │ │ │ - tsteq r6, r8, asr #18 │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ + tsteq r6, r4, asr r9 │ │ │ │ + tsteq r5, ip, lsl #31 │ │ │ │ + tsteq r6, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b2f8 │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 240318 <__cxa_atexit@plt+0x234378> │ │ │ │ @@ -577757,17 +577757,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 240328 <__cxa_atexit@plt+0x234388> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r5, r4, lsr pc │ │ │ │ - tsteq r6, r0, lsl #18 │ │ │ │ - tsteq r6, ip, lsl #18 │ │ │ │ + tsteq r5, r4, lsl pc │ │ │ │ + smlatteq r6, r0, r8, r4 │ │ │ │ + smlatteq r6, ip, r8, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2403a4 <__cxa_atexit@plt+0x234404> │ │ │ │ ldr r3, [pc, #100] @ 2403b4 <__cxa_atexit@plt+0x234414> │ │ │ │ @@ -577794,18 +577794,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 2403bc <__cxa_atexit@plt+0x23441c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlabbeq r6, r4, r8, r4 │ │ │ │ - @ instruction: 0x01064894 │ │ │ │ - tsteq r5, ip, asr #29 │ │ │ │ - @ instruction: 0x01064890 │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ + tsteq r5, ip, lsr #29 │ │ │ │ + tsteq r6, r0, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24043c <__cxa_atexit@plt+0x23449c> │ │ │ │ ldr r3, [pc, #100] @ 24044c <__cxa_atexit@plt+0x2344ac> │ │ │ │ @@ -577832,18 +577832,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 240454 <__cxa_atexit@plt+0x2344b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r8, lsl r8 │ │ │ │ - tsteq r6, r8, lsr #16 │ │ │ │ - tsteq r5, r4, lsr lr │ │ │ │ - strdeq r4, [r6, -ip] │ │ │ │ + strdeq r4, [r6, -r8] │ │ │ │ + tsteq r6, r8, lsl #16 │ │ │ │ + tsteq r5, r4, lsl lr │ │ │ │ + ldrdeq r4, [r6, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b304 │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 240490 <__cxa_atexit@plt+0x2344f0> │ │ │ │ @@ -577851,17 +577851,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2404a0 <__cxa_atexit@plt+0x234500> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - @ instruction: 0x0115bdbc │ │ │ │ - @ instruction: 0x010647b4 │ │ │ │ - smlabteq r6, r0, r7, r4 │ │ │ │ + @ instruction: 0x0115bd9c │ │ │ │ + @ instruction: 0x01064794 │ │ │ │ + smlatbeq r6, r0, r7, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24051c <__cxa_atexit@plt+0x23457c> │ │ │ │ ldr r3, [pc, #100] @ 24052c <__cxa_atexit@plt+0x23458c> │ │ │ │ @@ -577888,17 +577888,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 240534 <__cxa_atexit@plt+0x234594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, r8, lsr r7 │ │ │ │ - tsteq r6, r8, asr #14 │ │ │ │ - tsteq r5, r4, asr sp │ │ │ │ + tsteq r6, r8, lsl r7 │ │ │ │ + tsteq r6, r8, lsr #14 │ │ │ │ + tsteq r5, r4, lsr sp │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 240580 <__cxa_atexit@plt+0x2345e0> │ │ │ │ @@ -577914,15 +577914,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 240598 <__cxa_atexit@plt+0x2345f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatteq r6, r8, r6, r4 │ │ │ │ + smlabteq r6, r8, r6, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 240610 <__cxa_atexit@plt+0x234670> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -578132,15 +578132,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0115baf8 │ │ │ │ + @ instruction: 0x0115bad8 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 240948 <__cxa_atexit@plt+0x2349a8> │ │ │ │ @@ -578156,15 +578156,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 240960 <__cxa_atexit@plt+0x2349c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r4, lsr #6 │ │ │ │ + tsteq r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 2409d8 <__cxa_atexit@plt+0x234a38> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -578374,15 +578374,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, r0, lsr r7 │ │ │ │ + tsteq r5, r0, lsl r7 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 240d10 <__cxa_atexit@plt+0x234d70> │ │ │ │ @@ -578398,15 +578398,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 240d28 <__cxa_atexit@plt+0x234d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r0, ror #30 │ │ │ │ + tsteq r6, r0, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 240da0 <__cxa_atexit@plt+0x234e00> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -578616,15 +578616,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, r8, ror #6 │ │ │ │ + tsteq r5, r8, asr #6 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2410d8 <__cxa_atexit@plt+0x235138> │ │ │ │ @@ -578640,15 +578640,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2410f0 <__cxa_atexit@plt+0x235150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01063b9c │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 241168 <__cxa_atexit@plt+0x2351c8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -578858,15 +578858,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, r0, lsr #31 │ │ │ │ + tsteq r5, r0, lsl #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -578881,16 +578881,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2414b8 <__cxa_atexit@plt+0x235518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr pc │ │ │ │ - ldrdeq r3, [r6, -ip] │ │ │ │ + tsteq r5, ip, lsr pc │ │ │ │ + @ instruction: 0x010637bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -578905,16 +578905,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 241518 <__cxa_atexit@plt+0x235578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115aefc │ │ │ │ - tsteq r6, ip, ror r7 │ │ │ │ + @ instruction: 0x0115aedc │ │ │ │ + tsteq r6, ip, asr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -578929,16 +578929,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 241578 <__cxa_atexit@plt+0x2355d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115ae9c │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ + tsteq r5, ip, ror lr │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -578953,16 +578953,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2415d8 <__cxa_atexit@plt+0x235638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr lr │ │ │ │ - smlabteq r6, r0, r6, r3 │ │ │ │ + tsteq r5, ip, lsl lr │ │ │ │ + smlatbeq r6, r0, r6, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -578977,16 +578977,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 241638 <__cxa_atexit@plt+0x235698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115addc │ │ │ │ - tsteq r6, r4, ror #12 │ │ │ │ + @ instruction: 0x0115adbc │ │ │ │ + tsteq r6, r4, asr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -579001,16 +579001,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 241698 <__cxa_atexit@plt+0x2356f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror sp │ │ │ │ - tsteq r6, r4, lsl #12 │ │ │ │ + tsteq r5, ip, asr sp │ │ │ │ + smlatteq r6, r4, r5, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -579025,16 +579025,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2416f8 <__cxa_atexit@plt+0x235758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsl sp │ │ │ │ - smlatbeq r6, r8, r5, r3 │ │ │ │ + @ instruction: 0x0115acfc │ │ │ │ + smlabbeq r6, r8, r5, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -579049,17 +579049,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 241758 <__cxa_atexit@plt+0x2357b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115acbc │ │ │ │ - tsteq r6, r8, asr #10 │ │ │ │ - tsteq r6, r4, lsr r5 │ │ │ │ + @ instruction: 0x0115ac9c │ │ │ │ + tsteq r6, r8, lsr #10 │ │ │ │ + tsteq r6, r4, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2417a0 <__cxa_atexit@plt+0x235800> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -579070,17 +579070,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r1, #1 │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b b6af6c <__cxa_atexit@plt+0xb5efcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ - tsteq r5, r0, ror fp │ │ │ │ - smlatteq r6, ip, r4, r3 │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, r0, asr fp │ │ │ │ + smlabteq r6, ip, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24180c <__cxa_atexit@plt+0x23586c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -579103,16 +579103,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0115a9f0 │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ + @ instruction: 0x0115a9d0 │ │ │ │ + tsteq r6, r8, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -579126,15 +579126,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 241888 <__cxa_atexit@plt+0x2358e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, r8, lsr r4 │ │ │ │ + tsteq r6, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2418c4 <__cxa_atexit@plt+0x235924> │ │ │ │ ldr r8, [pc, #36] @ 2418cc <__cxa_atexit@plt+0x23592c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -579144,16 +579144,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbteq r0, [r1], #9 │ │ │ │ - tsteq r5, r8, lsr #18 │ │ │ │ - smlatteq r6, r0, r3, r3 │ │ │ │ + tsteq r5, r8, lsl #18 │ │ │ │ + smlabteq r6, r0, r3, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 241968 <__cxa_atexit@plt+0x2359c8> │ │ │ │ @@ -579190,19 +579190,19 @@ │ │ │ │ b 241978 <__cxa_atexit@plt+0x2359d8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r5, r8, asr #17 │ │ │ │ - @ instruction: 0x0115a9d0 │ │ │ │ - tsteq r5, r8, ror sp │ │ │ │ - @ instruction: 0x0115acd4 │ │ │ │ - tsteq r6, r8, lsl r3 │ │ │ │ + tsteq r5, r8, lsr #17 │ │ │ │ + @ instruction: 0x0115a9b0 │ │ │ │ + tsteq r5, r8, asr sp │ │ │ │ + @ instruction: 0x0115acb4 │ │ │ │ + strdeq r3, [r6, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -579216,16 +579216,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2419f0 <__cxa_atexit@plt+0x235a50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - smlatteq r6, r4, r2, r3 │ │ │ │ - smlabteq r6, r8, r2, r3 │ │ │ │ + smlabteq r6, r4, r2, r3 │ │ │ │ + smlatbeq r6, r8, r2, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 241a7c <__cxa_atexit@plt+0x235adc> │ │ │ │ @@ -579259,29 +579259,29 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ - @ instruction: 0x0115a7d4 │ │ │ │ - tsteq r6, ip, lsl r2 │ │ │ │ + tsteq r5, r8, ror #18 │ │ │ │ + @ instruction: 0x0115a7b4 │ │ │ │ + strdeq r3, [r6, -ip] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 241ad0 <__cxa_atexit@plt+0x235b30> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 241ac8 <__cxa_atexit@plt+0x235b28> │ │ │ │ b 241ae0 <__cxa_atexit@plt+0x235b40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatteq r6, ip, r1, r3 │ │ │ │ + smlabteq r6, ip, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 241b2c <__cxa_atexit@plt+0x235b8c> │ │ │ │ mov r1, r5 │ │ │ │ @@ -579314,16 +579314,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, ip, ror #14 │ │ │ │ - tsteq r6, r4, asr #2 │ │ │ │ + tsteq r5, ip, asr #14 │ │ │ │ + tsteq r6, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241c00 <__cxa_atexit@plt+0x235c60> │ │ │ │ @@ -579357,17 +579357,17 @@ │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldr r7, [pc, #16] @ 241c24 <__cxa_atexit@plt+0x235c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r6, ip, r0, r3 │ │ │ │ + smlabbeq r6, ip, r0, r3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, r4, lsl #13 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -579377,15 +579377,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r4, lsr r6 │ │ │ │ + tsteq r5, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -579399,17 +579399,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 241cd0 <__cxa_atexit@plt+0x235d30> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0115a5d8 │ │ │ │ + @ instruction: 0x0115a5b8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strdeq r2, [r6, -r0] │ │ │ │ + ldrdeq r2, [r6, -r0] │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 241d28 <__cxa_atexit@plt+0x235d88> │ │ │ │ ldr lr, [pc, #56] @ 241d30 <__cxa_atexit@plt+0x235d90> │ │ │ │ @@ -579425,15 +579425,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01062f94 │ │ │ │ + tsteq r6, r4, ror pc │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241da8 <__cxa_atexit@plt+0x235e08> │ │ │ │ @@ -579459,27 +579459,27 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, ip, lsl #30 │ │ │ │ + smlatteq r6, ip, lr, r2 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 241de8 <__cxa_atexit@plt+0x235e48> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 241de0 <__cxa_atexit@plt+0x235e40> │ │ │ │ b 241df8 <__cxa_atexit@plt+0x235e58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r2, [r6, -ip] │ │ │ │ + @ instruction: 0x01062ebc │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 241e10 <__cxa_atexit@plt+0x235e70> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -579526,18 +579526,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 241ec8 <__cxa_atexit@plt+0x235f28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - strdeq r2, [r6, -r4] │ │ │ │ + ldrdeq r2, [r6, -r4] │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ bne 241f28 <__cxa_atexit@plt+0x235f88> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -579569,18 +579569,18 @@ │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ ldr r7, [pc, #16] @ 241f74 <__cxa_atexit@plt+0x235fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #26 │ │ │ │ + tsteq r6, r8, lsr #26 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - tsteq r6, r4, asr #26 │ │ │ │ + tsteq r6, r4, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -579619,15 +579619,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - smlabbeq r6, ip, ip, r2 │ │ │ │ + tsteq r6, ip, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -579679,15 +579679,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - smlabteq r6, r4, fp, r2 │ │ │ │ + smlatbeq r6, r4, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242180 <__cxa_atexit@plt+0x2361e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -579703,15 +579703,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 2421a8 <__cxa_atexit@plt+0x236208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1122584 <__cxa_atexit@plt+0x11165e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -579722,15 +579722,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 2421d8 <__cxa_atexit@plt+0x236238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1122904 <__cxa_atexit@plt+0x1116964> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, r4, ror r0 │ │ │ │ + tsteq r5, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 242214 <__cxa_atexit@plt+0x236274> │ │ │ │ @@ -579740,15 +579740,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0115a4f8 │ │ │ │ + @ instruction: 0x0115a4d8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242260 <__cxa_atexit@plt+0x2362c0> │ │ │ │ ldr r0, [pc, #36] @ 242268 <__cxa_atexit@plt+0x2362c8> │ │ │ │ @@ -579797,15 +579797,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - smlatteq r6, r0, r9, r2 │ │ │ │ + smlabteq r6, r0, r9, r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-8] │ │ │ │ ldrcs r2, [pc, #36] @ 24234c <__cxa_atexit@plt+0x2363ac> │ │ │ │ @@ -579816,16 +579816,16 @@ │ │ │ │ addcs r3, pc, r3 │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #16] @ 242354 <__cxa_atexit@plt+0x2363b4> │ │ │ │ movcs r7, r3 │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010629b8 │ │ │ │ - smlatbeq r6, r8, r9, r2 │ │ │ │ + @ instruction: 0x01062998 │ │ │ │ + smlabbeq r6, r8, r9, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 242378 <__cxa_atexit@plt+0x2363d8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -579900,15 +579900,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r6, r4, asr #16 │ │ │ │ + tsteq r6, r4, lsr #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 242514 <__cxa_atexit@plt+0x236574> │ │ │ │ ldr r3, [pc, #96] @ 242524 <__cxa_atexit@plt+0x236584> │ │ │ │ @@ -579935,30 +579935,30 @@ │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #16] @ 24252c <__cxa_atexit@plt+0x23658c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatteq r6, r0, r7, r2 │ │ │ │ - @ instruction: 0x010627b8 │ │ │ │ + smlabteq r6, r0, r7, r2 │ │ │ │ + @ instruction: 0x01062798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 242558 <__cxa_atexit@plt+0x2365b8> │ │ │ │ ldr r3, [pc, #20] @ 242564 <__cxa_atexit@plt+0x2365c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlabbeq r6, r0, r7, r2 │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2425e4 <__cxa_atexit@plt+0x236644> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -579986,16 +579986,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r6, r4, lsl r7 │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ + strdeq r2, [r6, -r4] │ │ │ │ + strdeq r2, [r6, -r0] │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 242628 <__cxa_atexit@plt+0x236688> │ │ │ │ str r7, [r5] │ │ │ │ @@ -580142,21 +580142,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ - tsteq r5, ip, lsl #30 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ + tsteq r5, ip, ror #29 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0x010624b4 │ │ │ │ - tsteq r6, ip, lsl #6 │ │ │ │ - tsteq r5, ip, lsr #29 │ │ │ │ - tsteq r6, ip, ror r4 │ │ │ │ + @ instruction: 0x01062494 │ │ │ │ + smlatteq r6, ip, r2, r2 │ │ │ │ + tsteq r5, ip, lsl #29 │ │ │ │ + tsteq r6, ip, asr r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 242908 <__cxa_atexit@plt+0x236968> │ │ │ │ ldr r7, [pc, #140] @ 242930 <__cxa_atexit@plt+0x236990> │ │ │ │ @@ -580193,20 +580193,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - smlatbeq r6, ip, r2, r2 │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ + smlabbeq r6, ip, r2, r2 │ │ │ │ + tsteq r5, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - smlatteq r6, r8, r3, r2 │ │ │ │ - tsteq r6, r0, asr #4 │ │ │ │ - tsteq r5, r0, ror #27 │ │ │ │ + smlabteq r6, r8, r3, r2 │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ + tsteq r5, r0, asr #27 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r1, fp │ │ │ │ bcc 2429b4 <__cxa_atexit@plt+0x236a14> │ │ │ │ @@ -580236,16 +580236,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe768 │ │ │ │ - @ instruction: 0x010622b4 │ │ │ │ - tsteq r6, r8, lsr #6 │ │ │ │ + @ instruction: 0x01062294 │ │ │ │ + tsteq r6, r8, lsl #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 242a84 <__cxa_atexit@plt+0x236ae4> │ │ │ │ ldr r3, [pc, #188] @ 242ac4 <__cxa_atexit@plt+0x236b24> │ │ │ │ @@ -580293,25 +580293,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - tsteq r5, r0, lsl #26 │ │ │ │ - tsteq r6, ip, lsr r2 │ │ │ │ - @ instruction: 0x01061fb8 │ │ │ │ - smlabbeq r6, ip, pc, r1 @ │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ - smlabbeq r6, ip, r0, r2 │ │ │ │ + tsteq r5, r0, ror #25 │ │ │ │ + tsteq r6, ip, lsl r2 │ │ │ │ + @ instruction: 0x01061f98 │ │ │ │ + tsteq r6, ip, ror #30 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + tsteq r6, ip, rrx │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ - tsteq r6, r0, lsr #4 │ │ │ │ + mrseq r2, LR_usr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242b24 <__cxa_atexit@plt+0x236b84> │ │ │ │ ldr r2, [pc, #28] @ 242b2c <__cxa_atexit@plt+0x236b8c> │ │ │ │ @@ -580320,15 +580320,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #16 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatteq r6, r0, r1, r2 │ │ │ │ + smlabteq r6, r0, r1, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 242b90 <__cxa_atexit@plt+0x236bf0> │ │ │ │ @@ -580349,15 +580349,15 @@ │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r5, ip, asr #13 │ │ │ │ + tsteq r5, ip, lsr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -580404,20 +580404,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - tsteq r5, ip, lsl #22 │ │ │ │ + tsteq r5, ip, ror #21 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - swpeq r2, r8, [r6] │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ - smlatteq r6, r0, r0, r2 │ │ │ │ - swpeq r2, r4, [r6] │ │ │ │ + tsteq r6, r8, ror r0 │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ + smlabteq r6, r0, r0, r2 │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 242bb4 <__cxa_atexit@plt+0x236c14> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -580451,16 +580451,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe044 │ │ │ │ - tsteq r6, r4, asr pc │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ + tsteq r6, r4, lsr pc │ │ │ │ + ldrdeq r1, [r6, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242e58 <__cxa_atexit@plt+0x236eb8> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -580546,26 +580546,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r5, r8, asr r9 │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ - tsteq r6, r0, asr #28 │ │ │ │ - smlatbeq r6, r8, fp, r1 │ │ │ │ - @ instruction: 0x01061b90 │ │ │ │ - tsteq r6, ip, lsl ip │ │ │ │ - @ instruction: 0x01061cbc │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ + tsteq r6, r0, lsr #28 │ │ │ │ + smlabbeq r6, r8, fp, r1 │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ + strdeq r1, [r6, -ip] │ │ │ │ + @ instruction: 0x01061c9c │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ - tsteq r6, r8, lsl ip │ │ │ │ - tsteq r6, r8, lsr #24 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + tsteq r6, r8, lsl #24 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ - tsteq r6, r4, asr lr │ │ │ │ + tsteq r6, r4, lsr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242f60 <__cxa_atexit@plt+0x236fc0> │ │ │ │ ldr r1, [pc, #96] @ 242f68 <__cxa_atexit@plt+0x236fc8> │ │ │ │ @@ -580592,29 +580592,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabteq r6, ip, sp, r1 │ │ │ │ + smlatbeq r6, ip, sp, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 242fa4 <__cxa_atexit@plt+0x237004> │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, r7, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01061d94 │ │ │ │ + tsteq r6, r4, ror sp │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 242ff8 <__cxa_atexit@plt+0x237058> │ │ │ │ @@ -580630,15 +580630,15 @@ │ │ │ │ sub r8, r6, #19 │ │ │ │ str r2, [r3, #24] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 243040 <__cxa_atexit@plt+0x2370a0> │ │ │ │ ldr r2, [pc, #28] @ 243048 <__cxa_atexit@plt+0x2370a8> │ │ │ │ @@ -580647,15 +580647,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #16 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r1, [r6, -r0] │ │ │ │ + ldrdeq r1, [r6, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24308c <__cxa_atexit@plt+0x2370ec> │ │ │ │ @@ -580721,20 +580721,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ - tsteq r5, r8, lsl r6 │ │ │ │ + @ instruction: 0x011595f8 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - smlatbeq r6, r4, fp, r1 │ │ │ │ - tsteq r5, ip, lsr #11 │ │ │ │ - tsteq r6, r8, lsl ip │ │ │ │ - smlabteq r6, ip, fp, r1 │ │ │ │ + smlabbeq r6, r4, fp, r1 │ │ │ │ + tsteq r5, ip, lsl #11 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + smlatbeq r6, ip, fp, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2430a8 <__cxa_atexit@plt+0x237108> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -580754,15 +580754,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01158ff8 │ │ │ │ + @ instruction: 0x01158fd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 243214 <__cxa_atexit@plt+0x237274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1122584 <__cxa_atexit@plt+0x11165e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -580773,15 +580773,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 243244 <__cxa_atexit@plt+0x2372a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1122904 <__cxa_atexit@plt+0x1116964> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, r8 │ │ │ │ + tsteq r5, r8, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 243280 <__cxa_atexit@plt+0x2372e0> │ │ │ │ @@ -580791,15 +580791,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, ip, lsl #9 │ │ │ │ + tsteq r5, ip, ror #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2432cc <__cxa_atexit@plt+0x23732c> │ │ │ │ ldr r0, [pc, #36] @ 2432d4 <__cxa_atexit@plt+0x237334> │ │ │ │ @@ -580848,15 +580848,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eba0 <__cxa_atexit@plt+0x1112c00> │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-8] │ │ │ │ ldrcs r2, [pc, #36] @ 2433b8 <__cxa_atexit@plt+0x237418> │ │ │ │ @@ -580867,16 +580867,16 @@ │ │ │ │ addcs r3, pc, r3 │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #16] @ 2433c0 <__cxa_atexit@plt+0x237420> │ │ │ │ movcs r7, r3 │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r6, ip, r9, r1 │ │ │ │ - @ instruction: 0x010619bc │ │ │ │ + smlatbeq r6, ip, r9, r1 │ │ │ │ + @ instruction: 0x0106199c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 2433e4 <__cxa_atexit@plt+0x237444> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -580951,15 +580951,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 111eb00 <__cxa_atexit@plt+0x1112b60> │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ + tsteq r6, r8, lsr r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243580 <__cxa_atexit@plt+0x2375e0> │ │ │ │ ldr r3, [pc, #96] @ 243590 <__cxa_atexit@plt+0x2375f0> │ │ │ │ @@ -580986,30 +580986,30 @@ │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #16] @ 243598 <__cxa_atexit@plt+0x2375f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ - smlabteq r6, ip, r7, r1 │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ + smlatbeq r6, ip, r7, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2435c4 <__cxa_atexit@plt+0x237624> │ │ │ │ ldr r3, [pc, #20] @ 2435d0 <__cxa_atexit@plt+0x237630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01061794 │ │ │ │ + tsteq r6, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 243650 <__cxa_atexit@plt+0x2376b0> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -581037,16 +581037,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ - tsteq r6, r4, lsr #14 │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ + tsteq r6, r4, lsl #14 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 243694 <__cxa_atexit@plt+0x2376f4> │ │ │ │ str r7, [r5] │ │ │ │ @@ -581193,21 +581193,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r6, r0, ror r3 │ │ │ │ - tsteq r5, r0, lsr #29 │ │ │ │ + tsteq r6, r0, asr r3 │ │ │ │ + tsteq r5, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - smlabteq r6, r8, r4, r1 │ │ │ │ - tsteq r6, r4, lsl #6 │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ - @ instruction: 0x01061490 │ │ │ │ + smlatbeq r6, r8, r4, r1 │ │ │ │ + smlatteq r6, r4, r2, r1 │ │ │ │ + tsteq r5, r0, lsr #28 │ │ │ │ + tsteq r6, r0, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243974 <__cxa_atexit@plt+0x2379d4> │ │ │ │ ldr r7, [pc, #140] @ 24399c <__cxa_atexit@plt+0x2379fc> │ │ │ │ @@ -581244,20 +581244,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r2, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - smlatbeq r6, r4, r2, r1 │ │ │ │ - @ instruction: 0x01158dd4 │ │ │ │ + smlabbeq r6, r4, r2, r1 │ │ │ │ + @ instruction: 0x01158db4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - strdeq r1, [r6, -ip] │ │ │ │ - tsteq r6, r8, lsr r2 │ │ │ │ - tsteq r5, r4, ror sp │ │ │ │ + ldrdeq r1, [r6, -ip] │ │ │ │ + tsteq r6, r8, lsl r2 │ │ │ │ + tsteq r5, r4, asr sp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r1, fp │ │ │ │ bcc 243a20 <__cxa_atexit@plt+0x237a80> │ │ │ │ @@ -581287,16 +581287,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcf6c │ │ │ │ - tsteq r6, r0, asr #4 │ │ │ │ - tsteq r6, ip, lsr r3 │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ + tsteq r6, ip, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 243af0 <__cxa_atexit@plt+0x237b50> │ │ │ │ ldr r3, [pc, #188] @ 243b30 <__cxa_atexit@plt+0x237b90> │ │ │ │ @@ -581344,25 +581344,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x01158c9c │ │ │ │ - ldrdeq r1, [r6, -r0] │ │ │ │ - smlabbeq r6, r8, pc, r0 @ │ │ │ │ - tsteq r6, ip, asr pc │ │ │ │ - @ instruction: 0x01060f9c │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ + @ instruction: 0x010611b0 │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ + tsteq r6, ip, lsr pc │ │ │ │ + tsteq r6, ip, ror pc │ │ │ │ + strdeq r0, [r6, -r0] │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ - smlabteq r6, r4, pc, r0 @ │ │ │ │ - smlatteq r6, r8, pc, r0 @ │ │ │ │ + smlatbeq r6, r4, pc, r0 @ │ │ │ │ + smlabteq r6, r8, pc, r0 @ │ │ │ │ @ instruction: 0xffffe228 │ │ │ │ - tsteq r6, r4, lsr r2 │ │ │ │ + tsteq r6, r4, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 243b90 <__cxa_atexit@plt+0x237bf0> │ │ │ │ ldr r2, [pc, #28] @ 243b98 <__cxa_atexit@plt+0x237bf8> │ │ │ │ @@ -581371,15 +581371,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #28 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 243bfc <__cxa_atexit@plt+0x237c5c> │ │ │ │ @@ -581400,15 +581400,15 @@ │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r5, r0, ror #12 │ │ │ │ + tsteq r5, r0, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -581455,25 +581455,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - tsteq r5, r0, lsr #21 │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - smlatbeq r6, ip, r0, r1 │ │ │ │ - tsteq r5, r4, lsr sl │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ - smlatbeq r6, r8, r0, r1 │ │ │ │ + smlabbeq r6, ip, r0, r1 │ │ │ │ + tsteq r5, r4, lsl sl │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ + smlabbeq r6, r8, r0, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 243c20 <__cxa_atexit@plt+0x237c80> │ │ │ │ - swpeq r1, r4, [r6] │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243d70 <__cxa_atexit@plt+0x237dd0> │ │ │ │ @@ -581496,17 +581496,17 @@ │ │ │ │ b 243d80 <__cxa_atexit@plt+0x237de0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 243d90 <__cxa_atexit@plt+0x237df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr r0 │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, ip, lsl #13 │ │ │ │ + tsteq r5, ip, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 243dd4 <__cxa_atexit@plt+0x237e34> │ │ │ │ @@ -581516,16 +581516,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, ip, ror #9 │ │ │ │ - ldrdeq r0, [r6, -r4] │ │ │ │ + tsteq r5, ip, asr #9 │ │ │ │ + @ instruction: 0x01060fb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243e40 <__cxa_atexit@plt+0x237ea0> │ │ │ │ @@ -581548,17 +581548,17 @@ │ │ │ │ b 243e50 <__cxa_atexit@plt+0x237eb0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 243e60 <__cxa_atexit@plt+0x237ec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x011585bc │ │ │ │ + @ instruction: 0x0115859c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r1, fp │ │ │ │ bcc 243ed4 <__cxa_atexit@plt+0x237f34> │ │ │ │ @@ -581588,16 +581588,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc6f0 │ │ │ │ - smlabbeq r6, r8, sp, r0 │ │ │ │ - @ instruction: 0x01060ebc │ │ │ │ + tsteq r6, r8, ror #26 │ │ │ │ + @ instruction: 0x01060e9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24401c <__cxa_atexit@plt+0x23807c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -581683,26 +581683,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x0115879c │ │ │ │ - @ instruction: 0x011582b8 │ │ │ │ - tsteq r6, ip, ror ip │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ - tsteq r6, r8, lsl #20 │ │ │ │ - tsteq r6, r8, asr #20 │ │ │ │ - smlatteq r6, r8, sl, r0 │ │ │ │ + tsteq r5, ip, ror r7 │ │ │ │ + @ instruction: 0x01158298 │ │ │ │ + tsteq r6, ip, asr ip │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ + smlatteq r6, r8, r9, r0 │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ + smlabteq r6, r8, sl, r0 │ │ │ │ @ instruction: 0xffffdfac │ │ │ │ - @ instruction: 0x01060a90 │ │ │ │ - smlatbeq r6, r0, sl, r0 │ │ │ │ + tsteq r6, r0, ror sl │ │ │ │ + smlabbeq r6, r0, sl, r0 │ │ │ │ @ instruction: 0xffffdd0c │ │ │ │ - tsteq r6, r8, lsl sp │ │ │ │ + strdeq r0, [r6, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244124 <__cxa_atexit@plt+0x238184> │ │ │ │ ldr r1, [pc, #96] @ 24412c <__cxa_atexit@plt+0x23818c> │ │ │ │ @@ -581729,29 +581729,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01060c90 │ │ │ │ + tsteq r6, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 244168 <__cxa_atexit@plt+0x2381c8> │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, r7, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r6, r8, asr ip │ │ │ │ + tsteq r6, r8, lsr ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2441bc <__cxa_atexit@plt+0x23821c> │ │ │ │ @@ -581767,15 +581767,15 @@ │ │ │ │ sub r8, r6, #19 │ │ │ │ str r2, [r3, #24] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - strdeq r0, [r6, -r4] │ │ │ │ + ldrdeq r0, [r6, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244204 <__cxa_atexit@plt+0x238264> │ │ │ │ ldr r2, [pc, #28] @ 24420c <__cxa_atexit@plt+0x23826c> │ │ │ │ @@ -581784,15 +581784,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #28 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01060bb4 │ │ │ │ + @ instruction: 0x01060b94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 244250 <__cxa_atexit@plt+0x2382b0> │ │ │ │ @@ -581858,20 +581858,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ - tsteq r5, r4, asr r4 │ │ │ │ + tsteq r5, r4, lsr r4 │ │ │ │ @ instruction: 0xfffff2f4 │ │ │ │ - tsteq r6, r0, ror #20 │ │ │ │ - tsteq r5, r8, ror #7 │ │ │ │ - ldrdeq r0, [r6, -ip] │ │ │ │ - @ instruction: 0x01060a90 │ │ │ │ + tsteq r6, r0, asr #20 │ │ │ │ + tsteq r5, r8, asr #7 │ │ │ │ + @ instruction: 0x01060abc │ │ │ │ + tsteq r6, r0, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24426c <__cxa_atexit@plt+0x2382cc> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -581890,15 +581890,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2443b8 <__cxa_atexit@plt+0x238418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, r8, asr #20 │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 244448 <__cxa_atexit@plt+0x2384a8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -582078,15 +582078,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 24456c <__cxa_atexit@plt+0x2385cc> │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244710 <__cxa_atexit@plt+0x238770> │ │ │ │ ldr r2, [pc, #96] @ 24472c <__cxa_atexit@plt+0x23878c> │ │ │ │ @@ -582113,16 +582113,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 244734 <__cxa_atexit@plt+0x238794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - ldrdeq r0, [r6, -r0] │ │ │ │ - ldrdeq r0, [r6, -r0] │ │ │ │ + @ instruction: 0x010606b0 │ │ │ │ + @ instruction: 0x010606b0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 24479c <__cxa_atexit@plt+0x2387fc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -582140,17 +582140,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2447a0 <__cxa_atexit@plt+0x238800> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, r4, ror #12 │ │ │ │ - tsteq r5, r4, asr #21 │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ + tsteq r6, r4, asr #12 │ │ │ │ + tsteq r5, r4, lsr #21 │ │ │ │ + tsteq r6, r0, asr #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b334 │ │ │ │ add r5, r5, #12 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -582159,17 +582159,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2447f0 <__cxa_atexit@plt+0x238850> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r5, ip, ror #20 │ │ │ │ - tsteq r6, r4, lsl r6 │ │ │ │ - tsteq r6, r0, lsr #12 │ │ │ │ + tsteq r5, ip, asr #20 │ │ │ │ + strdeq r0, [r6, -r4] │ │ │ │ + tsteq r6, r0, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24484c <__cxa_atexit@plt+0x2388ac> │ │ │ │ @@ -582190,26 +582190,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 244868 <__cxa_atexit@plt+0x2388c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq r0, [r6, -r4] │ │ │ │ - smlatbeq r6, ip, r5, r0 │ │ │ │ + @ instruction: 0x010605b4 │ │ │ │ + smlabbeq r6, ip, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 244890 <__cxa_atexit@plt+0x2388f0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b dfc694 <__cxa_atexit@plt+0xdf06f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r6, r4, r5, r0 │ │ │ │ + tsteq r6, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2448e0 <__cxa_atexit@plt+0x238940> │ │ │ │ @@ -582228,15 +582228,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r6, r4, lsr #10 │ │ │ │ + tsteq r6, r4, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 244958 <__cxa_atexit@plt+0x2389b8> │ │ │ │ @@ -582257,16 +582257,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 244974 <__cxa_atexit@plt+0x2389d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlabteq r6, r8, r4, r0 │ │ │ │ - smlabteq r6, r8, r4, r0 │ │ │ │ + smlatbeq r6, r8, r4, r0 │ │ │ │ + smlatbeq r6, r8, r4, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2449c4 <__cxa_atexit@plt+0x238a24> │ │ │ │ ldr r3, [pc, #48] @ 2449cc <__cxa_atexit@plt+0x238a2c> │ │ │ │ @@ -582280,15 +582280,15 @@ │ │ │ │ b 2449dc <__cxa_atexit@plt+0x238a3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r6, r4, ror r4 │ │ │ │ + tsteq r6, r4, asr r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl b340 │ │ │ │ @@ -582374,21 +582374,21 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r4, asr #15 │ │ │ │ - @ instruction: 0x01157998 │ │ │ │ - tsteq r5, r8, asr r7 │ │ │ │ + tsteq r5, r4, lsr #15 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, ip, asr #13 │ │ │ │ - tsteq r6, r8, lsr r3 │ │ │ │ - tsteq r5, r8, lsl #14 │ │ │ │ + tsteq r5, ip, lsr #13 │ │ │ │ + tsteq r6, r8, lsl r3 │ │ │ │ + tsteq r5, r8, ror #13 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 244c5c <__cxa_atexit@plt+0x238cbc> │ │ │ │ str r7, [sp] │ │ │ │ @@ -582451,18 +582451,18 @@ │ │ │ │ ldr r2, [pc, #28] @ 244c84 <__cxa_atexit@plt+0x238ce4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ - @ instruction: 0x011575fc │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ + @ instruction: 0x011575dc │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r5, r0, lsr #11 │ │ │ │ + tsteq r5, r0, lsl #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -582481,16 +582481,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 244cf4 <__cxa_atexit@plt+0x238d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq r6, r4, ror r1 │ │ │ │ - tsteq r6, r8, asr r1 │ │ │ │ + tsteq r6, r4, asr r1 │ │ │ │ + tsteq r6, r8, lsr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -582509,20 +582509,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 244d64 <__cxa_atexit@plt+0x238dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r6, r4, lsl #2 │ │ │ │ + smlatteq r6, r4, r0, r0 │ │ │ │ b b34c │ │ │ │ b b358 │ │ │ │ b b364 │ │ │ │ b b370 │ │ │ │ - tsteq r6, r8, lsl #2 │ │ │ │ + smlatteq r6, r8, r0, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244dbc <__cxa_atexit@plt+0x238e1c> │ │ │ │ ldr r7, [pc, #48] @ 244dcc <__cxa_atexit@plt+0x238e2c> │ │ │ │ @@ -582536,16 +582536,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 244dd0 <__cxa_atexit@plt+0x238e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r6, -r0] │ │ │ │ strheq r0, [r6, -r0] │ │ │ │ + swpeq r0, r0, [r6] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r2, [pc, #120] @ 244e6c <__cxa_atexit@plt+0x238ecc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -582578,15 +582578,15 @@ │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, ip │ │ │ │ + smlatteq r5, ip, pc, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmn r7, #1 │ │ │ │ ble 244ec8 <__cxa_atexit@plt+0x238f28> │ │ │ │ ldr r3, [pc, #68] @ 244ee0 <__cxa_atexit@plt+0x238f40> │ │ │ │ @@ -582635,16 +582635,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, ip, asr #11 │ │ │ │ - tstpeq r5, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, lsr #11 │ │ │ │ + tstpeq r5, ip, lsl #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244fa4 <__cxa_atexit@plt+0x239004> │ │ │ │ ldr r7, [pc, #48] @ 244fb4 <__cxa_atexit@plt+0x239014> │ │ │ │ @@ -582658,16 +582658,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 244fb8 <__cxa_atexit@plt+0x239018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - smlatteq r5, r8, lr, pc @ │ │ │ │ - smlabteq r5, r4, lr, pc @ │ │ │ │ + smlabteq r5, r8, lr, pc @ │ │ │ │ + smlatbeq r5, r4, lr, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp sl, fp │ │ │ │ bcc 245064 <__cxa_atexit@plt+0x2390c4> │ │ │ │ ldr r7, [pc, #172] @ 24508c <__cxa_atexit@plt+0x2390ec> │ │ │ │ @@ -582713,17 +582713,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tstpeq r5, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011571fc │ │ │ │ - smlatteq r5, r8, sp, pc @ │ │ │ │ + tstpeq r5, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011571dc │ │ │ │ + smlabteq r5, r8, sp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 245104 <__cxa_atexit@plt+0x239164> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -582746,15 +582746,15 @@ │ │ │ │ mov r6, sl │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, r4, asr r1 │ │ │ │ + tsteq r5, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 245160 <__cxa_atexit@plt+0x2391c0> │ │ │ │ @@ -582767,16 +582767,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011573bc │ │ │ │ - tstpeq r5, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115739c │ │ │ │ + tstpeq r5, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 244fcc <__cxa_atexit@plt+0x23902c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -582826,19 +582826,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr #32 │ │ │ │ - tsteq r5, ip, lsr #31 │ │ │ │ + tsteq r5, r8 │ │ │ │ + tsteq r5, ip, lsl #31 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r5, ip, ror #31 │ │ │ │ + tsteq r5, ip, asr #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2452cc <__cxa_atexit@plt+0x23932c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -582862,16 +582862,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ - @ instruction: 0x01157090 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ + tsteq r5, r0, ror r0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -582904,19 +582904,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #28 │ │ │ │ + tsteq r5, r4, asr #28 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r5, ip, lsr #29 │ │ │ │ - tstpeq r5, ip, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, lsl #29 │ │ │ │ + smlatteq r5, ip, sl, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 245490 <__cxa_atexit@plt+0x2394f0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -582986,32 +582986,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x0115729c │ │ │ │ - tsteq r5, r4, asr sp │ │ │ │ - tstpeq r5, r4, lsl sl @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, ror r2 │ │ │ │ + tsteq r5, r4, lsr sp │ │ │ │ + strdeq pc, [r5, -r4] │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x01156db8 │ │ │ │ - @ instruction: 0x011572b0 │ │ │ │ - @ instruction: 0x0105f9bc │ │ │ │ + @ instruction: 0x01156d98 │ │ │ │ + @ instruction: 0x01157290 │ │ │ │ + @ instruction: 0x0105f99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 245518 <__cxa_atexit@plt+0x239578> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ - tsteq r5, r4, lsl #4 │ │ │ │ - @ instruction: 0x0105f99c │ │ │ │ + tsteq r5, r4, ror #3 │ │ │ │ + tstpeq r5, ip, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 245564 <__cxa_atexit@plt+0x2395c4> │ │ │ │ ldr r3, [pc, #52] @ 245574 <__cxa_atexit@plt+0x2395d4> │ │ │ │ @@ -583026,16 +583026,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 245578 <__cxa_atexit@plt+0x2395d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq r5, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 2453b0 <__cxa_atexit@plt+0x239410> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -583086,19 +583086,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl ip │ │ │ │ - @ instruction: 0x01156b9c │ │ │ │ + @ instruction: 0x01156bf8 │ │ │ │ + tsteq r5, ip, ror fp │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01156bdc │ │ │ │ + @ instruction: 0x01156bbc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2456dc <__cxa_atexit@plt+0x23973c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -583122,16 +583122,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ - tsteq r5, r0, lsl #25 │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ + tsteq r5, r0, ror #24 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583164,19 +583164,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr sl │ │ │ │ + tsteq r5, r4, lsr sl │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0x01156a9c │ │ │ │ - tstpeq r5, r0, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, ror sl │ │ │ │ + smlatteq r5, r0, r6, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24584c <__cxa_atexit@plt+0x2398ac> │ │ │ │ ldr r7, [r1, #8] │ │ │ │ @@ -583211,17 +583211,17 @@ │ │ │ │ b 2458c4 <__cxa_atexit@plt+0x239924> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r5, r8, ror #19 │ │ │ │ + tsteq r5, r8, asr #19 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r5, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 245890 <__cxa_atexit@plt+0x2398f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -583234,15 +583234,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2458ac <__cxa_atexit@plt+0x23990c> │ │ │ │ b 2458c4 <__cxa_atexit@plt+0x239924> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq pc, [r5, -r8] │ │ │ │ + ldrdeq pc, [r5, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 2459a4 <__cxa_atexit@plt+0x239a04> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -583305,31 +583305,31 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r5, r8, lsl #27 │ │ │ │ - tsteq r5, r0, asr #16 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ + tsteq r5, r0, lsr #16 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - tsteq r5, r4, lsr #17 │ │ │ │ - tsteq r5, r8, lsr #27 │ │ │ │ - smlabteq r5, r4, r4, pc @ │ │ │ │ + tsteq r5, r4, lsl #17 │ │ │ │ + tsteq r5, r8, lsl #27 │ │ │ │ + smlatbeq r5, r4, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 245a10 <__cxa_atexit@plt+0x239a70> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ - tsteq r5, ip, lsl #26 │ │ │ │ - smlatteq r5, r0, r4, pc @ │ │ │ │ + tsteq r5, ip, ror #25 │ │ │ │ + smlabteq r5, r0, r4, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 245acc <__cxa_atexit@plt+0x239b2c> │ │ │ │ @@ -583375,22 +583375,22 @@ │ │ │ │ b 245adc <__cxa_atexit@plt+0x239b3c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r5, r4, lsl #15 │ │ │ │ - tstpeq r5, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r0, lsl #17 │ │ │ │ - tstpeq r5, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, ip, ror ip │ │ │ │ - tsteq r5, r0, ror fp │ │ │ │ - tsteq r5, r8, lsl #17 │ │ │ │ - smlatteq r5, r8, r3, pc @ │ │ │ │ + tsteq r5, r4, ror #14 │ │ │ │ + tstpeq r5, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ + tstpeq r5, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, asr ip │ │ │ │ + tsteq r5, r0, asr fp │ │ │ │ + tsteq r5, r8, ror #16 │ │ │ │ + smlabteq r5, r8, r3, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -583404,16 +583404,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 245b60 <__cxa_atexit@plt+0x239bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - smlabteq r5, r0, r3, pc @ │ │ │ │ - smlatbeq r5, ip, r3, pc @ │ │ │ │ + smlatbeq r5, r0, r3, pc @ │ │ │ │ + smlabbeq r5, ip, r3, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 245bd0 <__cxa_atexit@plt+0x239c30> │ │ │ │ ldr r2, [pc, #88] @ 245be0 <__cxa_atexit@plt+0x239c40> │ │ │ │ @@ -583438,38 +583438,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 245be8 <__cxa_atexit@plt+0x239c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq r5, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 245c14 <__cxa_atexit@plt+0x239c74> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b c1d938 <__cxa_atexit@plt+0xc11998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq pc, [r5, -ip] │ │ │ │ + ldrdeq pc, [r5, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 245c40 <__cxa_atexit@plt+0x239ca0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 245c44 <__cxa_atexit@plt+0x239ca4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f91b3c <__cxa_atexit@plt+0xf85b9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r5, r8, lsr #19 │ │ │ │ + tsteq r5, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 245c8c <__cxa_atexit@plt+0x239cec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -583486,16 +583486,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r4, lsl #12 │ │ │ │ - tstpeq r5, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r4, ror #11 │ │ │ │ + tstpeq r5, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -583523,18 +583523,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011564f8 │ │ │ │ - tsteq r5, ip, lsr r5 │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ - smlatteq r5, r0, r1, pc @ │ │ │ │ + @ instruction: 0x011564d8 │ │ │ │ + tsteq r5, ip, lsl r5 │ │ │ │ + tsteq r5, r8, lsl r5 │ │ │ │ + smlabteq r5, r0, r1, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245d84 <__cxa_atexit@plt+0x239de4> │ │ │ │ ldr r2, [pc, #32] @ 245d8c <__cxa_atexit@plt+0x239dec> │ │ │ │ @@ -583544,15 +583544,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0105f19c │ │ │ │ + tstpeq r5, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 245de4 <__cxa_atexit@plt+0x239e44> │ │ │ │ @@ -583586,16 +583586,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, ror r4 │ │ │ │ - strdeq pc, [r5, -r8] │ │ │ │ + tsteq r5, r0, asr r4 │ │ │ │ + ldrdeq pc, [r5, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 245f14 <__cxa_atexit@plt+0x239f74> │ │ │ │ @@ -583648,19 +583648,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror r3 │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq r5, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - smlabteq r5, ip, pc, lr @ │ │ │ │ + tstpeq r5, ip @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r5, ip, pc, lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -583676,16 +583676,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 245fa0 <__cxa_atexit@plt+0x23a000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - smlabbeq r5, r0, pc, lr @ │ │ │ │ - @ instruction: 0x0105ef90 │ │ │ │ + tsteq r5, r0, ror #30 │ │ │ │ + tsteq r5, r0, ror pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 246018 <__cxa_atexit@plt+0x23a078> │ │ │ │ ldr r7, [pc, #96] @ 246028 <__cxa_atexit@plt+0x23a088> │ │ │ │ @@ -583712,29 +583712,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 246030 <__cxa_atexit@plt+0x23a090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ + smlatteq r5, r4, lr, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #24] @ 246064 <__cxa_atexit@plt+0x23a0c4> │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, r1, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ + @ instruction: 0x0105eeb0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2460bc <__cxa_atexit@plt+0x23a11c> │ │ │ │ @@ -583751,15 +583751,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r5, ip, ror lr │ │ │ │ + tsteq r5, ip, asr lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 246140 <__cxa_atexit@plt+0x23a1a0> │ │ │ │ ldr r7, [pc, #96] @ 246150 <__cxa_atexit@plt+0x23a1b0> │ │ │ │ @@ -583786,16 +583786,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 246158 <__cxa_atexit@plt+0x23a1b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r5, r8, lsl #28 │ │ │ │ - smlabteq r5, ip, sp, lr │ │ │ │ + smlatteq r5, r8, sp, lr │ │ │ │ + smlatbeq r5, ip, sp, lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -583823,18 +583823,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ - tsteq r5, ip, lsl #1 │ │ │ │ - tsteq r5, r8, lsl #1 │ │ │ │ - tsteq r5, r0, lsr sp │ │ │ │ + tsteq r5, r8, lsr #32 │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ + tsteq r5, r8, rrx │ │ │ │ + tsteq r5, r0, lsl sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246260 <__cxa_atexit@plt+0x23a2c0> │ │ │ │ ldr r1, [pc, #76] @ 246268 <__cxa_atexit@plt+0x23a2c8> │ │ │ │ @@ -583856,27 +583856,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0105ecbc │ │ │ │ + @ instruction: 0x0105ec9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 24629c <__cxa_atexit@plt+0x23a2fc> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r5, ip, ip, lr │ │ │ │ + tsteq r5, ip, ror #24 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2462f4 <__cxa_atexit@plt+0x23a354> │ │ │ │ @@ -583910,16 +583910,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, ror #30 │ │ │ │ - ldrdeq lr, [r5, -ip] │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ + @ instruction: 0x0105ebbc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -583947,18 +583947,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr lr │ │ │ │ - @ instruction: 0x01155e9c │ │ │ │ - @ instruction: 0x01155e98 │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ + tsteq r5, r8, lsr lr │ │ │ │ + tsteq r5, ip, ror lr │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246450 <__cxa_atexit@plt+0x23a4b0> │ │ │ │ ldr r1, [pc, #76] @ 246458 <__cxa_atexit@plt+0x23a4b8> │ │ │ │ @@ -583980,27 +583980,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabteq r5, ip, sl, lr │ │ │ │ + smlatbeq r5, ip, sl, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 24648c <__cxa_atexit@plt+0x23a4ec> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0105ea9c │ │ │ │ + tsteq r5, ip, ror sl │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2464e4 <__cxa_atexit@plt+0x23a544> │ │ │ │ @@ -584034,16 +584034,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ - tsteq r5, r4, lsr sl │ │ │ │ + tsteq r5, r0, asr sp │ │ │ │ + tsteq r5, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r1, fp │ │ │ │ bcc 2465e0 <__cxa_atexit@plt+0x23a640> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -584082,16 +584082,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ - tsteq r5, r4, ror r9 │ │ │ │ + @ instruction: 0x0105e9b0 │ │ │ │ + tsteq r5, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 246628 <__cxa_atexit@plt+0x23a688> │ │ │ │ ldr r9, [pc, #72] @ 246664 <__cxa_atexit@plt+0x23a6c4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -584109,34 +584109,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2453b0 <__cxa_atexit@plt+0x239410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ - tsteq r5, r8, lsl #18 │ │ │ │ + tsteq r5, r0, lsr #18 │ │ │ │ + smlatteq r5, r8, r8, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 246688 <__cxa_atexit@plt+0x23a6e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2453b0 <__cxa_atexit@plt+0x239410> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ + @ instruction: 0x0105e8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 2466ac <__cxa_atexit@plt+0x23a70c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - @ instruction: 0x0105e8bc │ │ │ │ - smlabteq r5, r0, r8, lr │ │ │ │ + @ instruction: 0x0105e89c │ │ │ │ + smlatbeq r5, r0, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2466f8 <__cxa_atexit@plt+0x23a758> │ │ │ │ @@ -584152,15 +584152,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ rscseq fp, r0, pc, ror #6 │ │ │ │ - tsteq r5, r0, ror #16 │ │ │ │ + tsteq r5, r0, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -584214,15 +584214,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0105e6b4 │ │ │ │ + @ instruction: 0x0105e694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 246830 <__cxa_atexit@plt+0x23a890> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -584239,30 +584239,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2453b0 <__cxa_atexit@plt+0x239410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r0, asr r6 │ │ │ │ + tsteq r5, r0, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 24688c <__cxa_atexit@plt+0x23a8ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2453b0 <__cxa_atexit@plt+0x239410> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6464 <__cxa_atexit@plt+0xb9a4c4> │ │ │ │ - smlabteq r5, r8, r6, lr │ │ │ │ + smlatbeq r5, r8, r6, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 246900 <__cxa_atexit@plt+0x23a960> │ │ │ │ @@ -584282,15 +584282,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ rscseq fp, r0, r6, ror r1 │ │ │ │ - tsteq r5, r8, asr r6 │ │ │ │ + tsteq r5, r8, lsr r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246984 <__cxa_atexit@plt+0x23a9e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -584317,16 +584317,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r5, r4, lsl #17 │ │ │ │ - smlatteq r5, r4, r5, lr │ │ │ │ + tsteq r5, r4, ror #16 │ │ │ │ + smlabteq r5, r4, r5, lr │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 246a10 <__cxa_atexit@plt+0x23aa70> │ │ │ │ @@ -584352,19 +584352,19 @@ │ │ │ │ b 246a20 <__cxa_atexit@plt+0x23aa80> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 246a30 <__cxa_atexit@plt+0x23aa90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, r0, r5, lr │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ - tsteq r5, r0, asr r5 │ │ │ │ + tsteq r5, r8, lsl r5 │ │ │ │ + tsteq r5, r0, lsr r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 246a98 <__cxa_atexit@plt+0x23aaf8> │ │ │ │ @@ -584383,16 +584383,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 111eeb4 <__cxa_atexit@plt+0x1112f14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0105e4b4 │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ + @ instruction: 0x0105e494 │ │ │ │ + @ instruction: 0x0105e4b0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 246b18 <__cxa_atexit@plt+0x23ab78> │ │ │ │ @@ -584414,16 +584414,16 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ b b6bcac <__cxa_atexit@plt+0xb5fd0c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq r5, r4, lsr ip │ │ │ │ - tsteq r5, r4, ror r4 │ │ │ │ + tsteq r5, r4, lsl ip │ │ │ │ + tsteq r5, r4, asr r4 │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 246b94 <__cxa_atexit@plt+0x23abf4> │ │ │ │ @@ -584449,21 +584449,21 @@ │ │ │ │ b 246ba4 <__cxa_atexit@plt+0x23ac04> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 246bb4 <__cxa_atexit@plt+0x23ac14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r5, -ip] │ │ │ │ + ldrdeq lr, [r5, -ip] │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0105e3b4 │ │ │ │ + @ instruction: 0x0105e394 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 246e34 <__cxa_atexit@plt+0x23ae94> │ │ │ │ - strdeq lr, [r5, -r8] │ │ │ │ + ldrdeq lr, [r5, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 246c24 <__cxa_atexit@plt+0x23ac84> │ │ │ │ ldr lr, [pc, #64] @ 246c30 <__cxa_atexit@plt+0x23ac90> │ │ │ │ @@ -584481,16 +584481,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011555d8 │ │ │ │ - smlabbeq r5, ip, r2, lr │ │ │ │ + @ instruction: 0x011555b8 │ │ │ │ + tsteq r5, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 246c64 <__cxa_atexit@plt+0x23acc4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -584514,16 +584514,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 246cb8 <__cxa_atexit@plt+0x23ad18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ - tsteq r5, ip, lsl r2 │ │ │ │ - strdeq lr, [r5, -r8] │ │ │ │ + strdeq lr, [r5, -ip] │ │ │ │ + ldrdeq lr, [r5, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 246d5c <__cxa_atexit@plt+0x23adbc> │ │ │ │ @@ -584563,19 +584563,19 @@ │ │ │ │ b 246d6c <__cxa_atexit@plt+0x23adcc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x011554dc │ │ │ │ - @ instruction: 0x011556b4 │ │ │ │ - tsteq r5, r8, lsl #12 │ │ │ │ - tsteq r5, r8, lsr #11 │ │ │ │ - tsteq r5, r8, lsr r2 │ │ │ │ + @ instruction: 0x011554bc │ │ │ │ + @ instruction: 0x01155694 │ │ │ │ + tsteq r5, r8, ror #11 │ │ │ │ + tsteq r5, r8, lsl #11 │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246df8 <__cxa_atexit@plt+0x23ae58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -584602,18 +584602,18 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r5, r4, lsl r4 │ │ │ │ + @ instruction: 0x011553f4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0105e19c │ │ │ │ + tsteq r5, ip, ror r1 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -584632,16 +584632,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r5, r0, ror #2 │ │ │ │ - swpeq lr, r4, [r5] │ │ │ │ + tsteq r5, r0, asr #2 │ │ │ │ + tsteq r5, r4, ror r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -584669,18 +584669,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ b 2c595c <__cxa_atexit@plt+0x2b99bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl r3 │ │ │ │ - tsteq r5, r4, asr r3 │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ - strdeq sp, [r5, -r8] │ │ │ │ + @ instruction: 0x011552f0 │ │ │ │ + tsteq r5, r4, lsr r3 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ + ldrdeq sp, [r5, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246f98 <__cxa_atexit@plt+0x23aff8> │ │ │ │ ldr r1, [pc, #76] @ 246fa0 <__cxa_atexit@plt+0x23b000> │ │ │ │ @@ -584702,27 +584702,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabbeq r5, r4, pc, sp @ │ │ │ │ + tsteq r5, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 246fd4 <__cxa_atexit@plt+0x23b034> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, r4, asr pc │ │ │ │ + tsteq r5, r4, lsr pc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24702c <__cxa_atexit@plt+0x23b08c> │ │ │ │ @@ -584756,15 +584756,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r8, lsr #4 │ │ │ │ + tsteq r5, r8, lsl #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r7, r6 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2470ec <__cxa_atexit@plt+0x23b14c> │ │ │ │ @@ -584791,19 +584791,19 @@ │ │ │ │ b 2470fc <__cxa_atexit@plt+0x23b15c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 24710c <__cxa_atexit@plt+0x23b16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r5, -ip] │ │ │ │ + @ instruction: 0x0105debc │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ - @ instruction: 0x0105deb8 │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ + @ instruction: 0x0105de98 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -584826,16 +584826,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ stm r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - tsteq r5, r8, asr lr │ │ │ │ - tsteq r5, ip, lsr lr │ │ │ │ + tsteq r5, r8, lsr lr │ │ │ │ + tsteq r5, ip, lsl lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r7, r6 │ │ │ │ cmp sl, fp │ │ │ │ bcc 247208 <__cxa_atexit@plt+0x23b268> │ │ │ │ @@ -584862,19 +584862,19 @@ │ │ │ │ b 247218 <__cxa_atexit@plt+0x23b278> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 247228 <__cxa_atexit@plt+0x23b288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, r0, sp, sp │ │ │ │ + smlatbeq r5, r0, sp, sp │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ - smlatbeq r5, r0, sp, sp │ │ │ │ + tsteq r5, r0, lsr #26 │ │ │ │ + smlabbeq r5, r0, sp, sp │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247270 <__cxa_atexit@plt+0x23b2d0> │ │ │ │ ldr r7, [pc, #36] @ 247280 <__cxa_atexit@plt+0x23b2e0> │ │ │ │ @@ -584885,27 +584885,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247284 <__cxa_atexit@plt+0x23b2e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabbeq r5, r4, sp, sp │ │ │ │ - tsteq r5, r4, asr sp │ │ │ │ + tsteq r5, r4, ror #26 │ │ │ │ + tsteq r5, r4, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 2472b0 <__cxa_atexit@plt+0x23b310> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r5, r8, lsr #26 │ │ │ │ + tsteq r5, r8, lsl #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 247320 <__cxa_atexit@plt+0x23b380> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r5, fp │ │ │ │ @@ -584934,19 +584934,19 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 247348 <__cxa_atexit@plt+0x23b3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r0, ip, sp │ │ │ │ + smlabbeq r5, r0, ip, sp │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ - @ instruction: 0x0105dc9c │ │ │ │ + tsteq r5, r4, lsl #24 │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247390 <__cxa_atexit@plt+0x23b3f0> │ │ │ │ ldr r7, [pc, #36] @ 2473a0 <__cxa_atexit@plt+0x23b400> │ │ │ │ @@ -584957,16 +584957,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 2473a4 <__cxa_atexit@plt+0x23b404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r5, r4, ror #24 │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ + tsteq r5, r4, asr #24 │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2473e0 <__cxa_atexit@plt+0x23b440> │ │ │ │ ldr r7, [pc, #36] @ 2473f0 <__cxa_atexit@plt+0x23b450> │ │ │ │ @@ -584977,26 +584977,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 2473f4 <__cxa_atexit@plt+0x23b454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ - smlatteq r5, r4, fp, sp │ │ │ │ + tsteq r5, r4, lsl #24 │ │ │ │ + smlabteq r5, r4, fp, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24741c <__cxa_atexit@plt+0x23b47c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0105dbbc │ │ │ │ + @ instruction: 0x0105db9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 24748c <__cxa_atexit@plt+0x23b4ec> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r5, fp │ │ │ │ @@ -585030,20 +585030,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2474c8 <__cxa_atexit@plt+0x23b528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr #22 │ │ │ │ - tsteq r5, ip, lsr #27 │ │ │ │ + tsteq r5, r4, lsl #22 │ │ │ │ + tsteq r5, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0x0105dabc │ │ │ │ - tsteq r5, r8, lsr #22 │ │ │ │ + @ instruction: 0x0105da9c │ │ │ │ + tsteq r5, r8, lsl #22 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247514 <__cxa_atexit@plt+0x23b574> │ │ │ │ ldr r7, [pc, #36] @ 247524 <__cxa_atexit@plt+0x23b584> │ │ │ │ @@ -585054,30 +585054,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247528 <__cxa_atexit@plt+0x23b588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strdeq sp, [r5, -r0] │ │ │ │ + ldrdeq sp, [r5, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24755c <__cxa_atexit@plt+0x23b5bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 247564 <__cxa_atexit@plt+0x23b5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01154c90 │ │ │ │ + tsteq r5, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2475b4 <__cxa_atexit@plt+0x23b614> │ │ │ │ ldr r2, [pc, #56] @ 2475bc <__cxa_atexit@plt+0x23b61c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -585091,17 +585091,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0105da94 │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ - tsteq r5, ip, asr #24 │ │ │ │ + tsteq r5, r4, ror sl │ │ │ │ + tsteq r5, r8, lsr #24 │ │ │ │ + tsteq r5, ip, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24762c <__cxa_atexit@plt+0x23b68c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -585127,17 +585127,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01154bd8 │ │ │ │ - @ instruction: 0x01154bdc │ │ │ │ - smlabbeq r5, r4, r9, sp │ │ │ │ + @ instruction: 0x01154bb8 │ │ │ │ + @ instruction: 0x01154bbc │ │ │ │ + tsteq r5, r4, ror #18 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247694 <__cxa_atexit@plt+0x23b6f4> │ │ │ │ ldr r2, [pc, #36] @ 24769c <__cxa_atexit@plt+0x23b6fc> │ │ │ │ @@ -585148,26 +585148,26 @@ │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, lsr r9 │ │ │ │ + tsteq r5, ip, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2476c8 <__cxa_atexit@plt+0x23b728> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ + strdeq sp, [r5, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 247750 <__cxa_atexit@plt+0x23b7b0> │ │ │ │ sub r3, r5, #4 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -585207,20 +585207,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 24778c <__cxa_atexit@plt+0x23b7ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror #16 │ │ │ │ - tsteq r5, r8, ror #21 │ │ │ │ + tsteq r5, r0, asr #16 │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - strdeq sp, [r5, -r4] │ │ │ │ - tsteq r5, r8, lsr r8 │ │ │ │ + ldrdeq sp, [r5, -r4] │ │ │ │ + tsteq r5, r8, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -585247,16 +585247,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ - smlatbeq r5, r8, r7, sp │ │ │ │ + strdeq sp, [r5, -r0] │ │ │ │ + smlabbeq r5, r8, r7, sp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247864 <__cxa_atexit@plt+0x23b8c4> │ │ │ │ ldr r7, [pc, #32] @ 247874 <__cxa_atexit@plt+0x23b8d4> │ │ │ │ @@ -585266,16 +585266,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247878 <__cxa_atexit@plt+0x23b8d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabteq r5, r0, r7, sp │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ + smlatbeq r5, r0, r7, sp │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #196] @ 247954 <__cxa_atexit@plt+0x23b9b4> │ │ │ │ mov sl, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #-4]! │ │ │ │ @@ -585322,19 +585322,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0105d698 │ │ │ │ + tsteq r5, r8, ror r6 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ - tsteq r5, r4, ror r6 │ │ │ │ + tsteq r5, r8, lsl #12 │ │ │ │ + tsteq r5, r4, asr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 24798c <__cxa_atexit@plt+0x23b9ec> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -585364,19 +585364,19 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 247a00 <__cxa_atexit@plt+0x23ba60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r8, r5, sp │ │ │ │ + smlabteq r5, r8, r5, sp │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ - tsteq r5, r4, lsl r6 │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ + strdeq sp, [r5, -r4] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247a44 <__cxa_atexit@plt+0x23baa4> │ │ │ │ ldr r7, [pc, #32] @ 247a54 <__cxa_atexit@plt+0x23bab4> │ │ │ │ @@ -585386,30 +585386,30 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247a58 <__cxa_atexit@plt+0x23bab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - smlatteq r5, r0, r5, sp │ │ │ │ + smlabteq r5, r0, r5, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247a8c <__cxa_atexit@plt+0x23baec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 247a94 <__cxa_atexit@plt+0x23baf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247ae4 <__cxa_atexit@plt+0x23bb44> │ │ │ │ ldr r2, [pc, #56] @ 247aec <__cxa_atexit@plt+0x23bb4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -585423,17 +585423,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #10 │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ - tsteq r5, ip, lsl r7 │ │ │ │ + tsteq r5, r4, asr #10 │ │ │ │ + @ instruction: 0x011546f8 │ │ │ │ + @ instruction: 0x011546fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 247b5c <__cxa_atexit@plt+0x23bbbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -585459,17 +585459,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r5, r8, lsr #13 │ │ │ │ - tsteq r5, ip, lsr #13 │ │ │ │ - tsteq r5, r4, asr r4 │ │ │ │ + tsteq r5, r8, lsl #13 │ │ │ │ + tsteq r5, ip, lsl #13 │ │ │ │ + tsteq r5, r4, lsr r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247bc4 <__cxa_atexit@plt+0x23bc24> │ │ │ │ ldr r2, [pc, #36] @ 247bcc <__cxa_atexit@plt+0x23bc2c> │ │ │ │ @@ -585480,27 +585480,27 @@ │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, lsl #8 │ │ │ │ + smlatteq r5, ip, r3, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 247bfc <__cxa_atexit@plt+0x23bc5c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq sp, [r5, -ip] │ │ │ │ + @ instruction: 0x0105d3bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 247c70 <__cxa_atexit@plt+0x23bcd0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ @@ -585530,19 +585530,19 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 247c98 <__cxa_atexit@plt+0x23bcf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ - ldrdeq sp, [r5, -r4] │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ + @ instruction: 0x0105d2b4 │ │ │ │ + tsteq r5, r0, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -585569,16 +585569,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ - smlatbeq r5, r0, r2, sp │ │ │ │ + mrseq sp, SP_abt │ │ │ │ + smlabbeq r5, r0, r2, sp │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247d6c <__cxa_atexit@plt+0x23bdcc> │ │ │ │ ldr r3, [pc, #32] @ 247d7c <__cxa_atexit@plt+0x23bddc> │ │ │ │ @@ -585588,27 +585588,27 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247d80 <__cxa_atexit@plt+0x23bde0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sp, [r5, -r0] │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ + @ instruction: 0x0105d2b0 │ │ │ │ + tsteq r5, r8, lsr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 247dac <__cxa_atexit@plt+0x23be0c> │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 112d4d8 <__cxa_atexit@plt+0x1121538> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, ip, lsr #4 │ │ │ │ + tsteq r5, ip, lsl #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 247df0 <__cxa_atexit@plt+0x23be50> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -585658,20 +585658,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 247e98 <__cxa_atexit@plt+0x23bef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr r1 │ │ │ │ + tsteq r5, r4, lsr r1 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ - smlatteq r5, ip, r0, sp │ │ │ │ - @ instruction: 0x0105d190 │ │ │ │ + smlabteq r5, ip, r0, sp │ │ │ │ + tsteq r5, r0, ror r1 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247ee0 <__cxa_atexit@plt+0x23bf40> │ │ │ │ ldr r3, [pc, #32] @ 247ef0 <__cxa_atexit@plt+0x23bf50> │ │ │ │ @@ -585681,15 +585681,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 112cc1c <__cxa_atexit@plt+0x1120c7c> │ │ │ │ ldr r7, [pc, #12] @ 247ef4 <__cxa_atexit@plt+0x23bf54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r5, ip, asr r1 │ │ │ │ + tsteq r5, ip, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247f54 <__cxa_atexit@plt+0x23bfb4> │ │ │ │ ldr r3, [pc, #76] @ 247f64 <__cxa_atexit@plt+0x23bfc4> │ │ │ │ @@ -585710,28 +585710,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 247f6c <__cxa_atexit@plt+0x23bfcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r0, lsl r4 │ │ │ │ - strdeq sp, [r5, -r8] │ │ │ │ + @ instruction: 0x011543f0 │ │ │ │ + ldrdeq sp, [r5, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 247f98 <__cxa_atexit@plt+0x23bff8> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011543bc │ │ │ │ - smlatbeq r5, r0, r0, sp │ │ │ │ + @ instruction: 0x0115439c │ │ │ │ + smlabbeq r5, r0, r0, sp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -585761,20 +585761,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr r0 │ │ │ │ - tsteq r5, r0, lsr #32 │ │ │ │ - qaddeq sp, r4, r5 │ │ │ │ + tsteq r5, r8, lsl r0 │ │ │ │ + mrseq sp, (UNDEF: 5) │ │ │ │ + tsteq r5, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ - tsteq r5, r8 │ │ │ │ + qaddeq sp, r8, r5 │ │ │ │ + smlatteq r5, r8, pc, ip @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -585804,19 +585804,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, ip, pc, ip @ │ │ │ │ - tsteq r5, r4, ror pc │ │ │ │ - smlatbeq r5, r8, pc, ip @ │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ + tsteq r5, r4, asr pc │ │ │ │ + smlabbeq r5, r8, pc, ip @ │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - smlabteq r5, ip, pc, ip @ │ │ │ │ + smlatbeq r5, ip, pc, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248140 <__cxa_atexit@plt+0x23c1a0> │ │ │ │ ldr r2, [pc, #56] @ 248148 <__cxa_atexit@plt+0x23c1a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -585830,17 +585830,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ - ldrheq r4, [r5, -ip] │ │ │ │ - tsteq r5, r0, asr #1 │ │ │ │ + smlatteq r5, r8, lr, ip │ │ │ │ + @ instruction: 0x0115409c │ │ │ │ + tsteq r5, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2481b8 <__cxa_atexit@plt+0x23c218> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -585866,16 +585866,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r5, ip, asr #32 │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ + tsteq r5, ip, lsr #32 │ │ │ │ + tsteq r5, r0, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -585893,15 +585893,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01153fb8 │ │ │ │ + @ instruction: 0x01153f98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248294 <__cxa_atexit@plt+0x23c2f4> │ │ │ │ @@ -585918,15 +585918,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x0105cd94 │ │ │ │ + tsteq r5, r4, ror sp │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -585961,22 +585961,22 @@ │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ - tsteq r5, r4, asr #26 │ │ │ │ + smlatteq r5, r8, ip, ip │ │ │ │ + tsteq r5, r4, lsr #26 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r5, -r0] │ │ │ │ + ldrdeq ip, [r5, -r0] │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2483ec <__cxa_atexit@plt+0x23c44c> │ │ │ │ @@ -586007,16 +586007,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - tsteq r5, r4, asr ip │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ + tsteq r5, r4, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #56] @ 248460 <__cxa_atexit@plt+0x23c4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -586030,26 +586030,26 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq ip, [r5, -ip] │ │ │ │ + ldrdeq ip, [r5, -ip] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 248490 <__cxa_atexit@plt+0x23c4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 111e1d0 <__cxa_atexit@plt+0x1112230> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq ip, [r5, -r0] │ │ │ │ + @ instruction: 0x0105cbb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [pc, #168] @ 248558 <__cxa_atexit@plt+0x23c5b8> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -586093,26 +586093,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ - tsteq r5, ip, lsr fp │ │ │ │ + smlatteq r5, r0, sl, ip │ │ │ │ + tsteq r5, ip, lsl fp │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 24858c <__cxa_atexit@plt+0x23c5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #25 │ │ │ │ - ldrdeq ip, [r5, -r8] │ │ │ │ + tsteq r5, r0, lsr #25 │ │ │ │ + @ instruction: 0x0105cab8 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24860c <__cxa_atexit@plt+0x23c66c> │ │ │ │ @@ -586143,15 +586143,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24867c <__cxa_atexit@plt+0x23c6dc> │ │ │ │ ldr r2, [pc, #56] @ 248684 <__cxa_atexit@plt+0x23c6e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -586165,17 +586165,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e0e284 <__cxa_atexit@plt+0xe022e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, ip, r9, ip │ │ │ │ - tsteq r5, r0, lsl #23 │ │ │ │ - tsteq r5, r4, lsl #23 │ │ │ │ + smlatbeq r5, ip, r9, ip │ │ │ │ + tsteq r5, r0, ror #22 │ │ │ │ + tsteq r5, r4, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2486f4 <__cxa_atexit@plt+0x23c754> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -586201,16 +586201,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ - tsteq r5, r4, lsl fp │ │ │ │ + @ instruction: 0x01153af0 │ │ │ │ + @ instruction: 0x01153af4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -586228,15 +586228,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10a584c <__cxa_atexit@plt+0x10998ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, ror sl │ │ │ │ + tsteq r5, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2487d0 <__cxa_atexit@plt+0x23c830> │ │ │ │ @@ -586253,15 +586253,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, r8, asr r8 │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -586293,18 +586293,18 @@ │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrdeq ip, [r5, -r4] │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ + @ instruction: 0x0105c7b4 │ │ │ │ + tsteq r5, ip, lsl #16 │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ - smlatteq r5, r8, r7, ip │ │ │ │ + smlabteq r5, r8, r7, ip │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -586335,25 +586335,25 @@ │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq r5, ip, lsr #14 │ │ │ │ - smlabbeq r5, r4, r7, ip │ │ │ │ + tsteq r5, ip, lsl #14 │ │ │ │ + tsteq r5, r4, ror #14 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 248950 <__cxa_atexit@plt+0x23c9b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r5, r8, asr #14 │ │ │ │ - tsteq r5, r8, asr r7 │ │ │ │ + tsteq r5, r8, lsr #14 │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 248a18 <__cxa_atexit@plt+0x23ca78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -586402,17 +586402,17 @@ │ │ │ │ b 248a28 <__cxa_atexit@plt+0x23ca88> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r5, ip, lsl r9 │ │ │ │ - tsteq r5, r4, asr r8 │ │ │ │ - smlabbeq r5, r0, r6, ip │ │ │ │ + @ instruction: 0x011538fc │ │ │ │ + tsteq r5, r4, lsr r8 │ │ │ │ + tsteq r5, r0, ror #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 248a98 <__cxa_atexit@plt+0x23caf8> │ │ │ │ @@ -586429,17 +586429,17 @@ │ │ │ │ str r3, [r8, #16] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, asr #17 │ │ │ │ - tsteq r5, ip, lsl #21 │ │ │ │ - tsteq r5, r0, lsl #12 │ │ │ │ + tsteq r5, r0, lsr #17 │ │ │ │ + tsteq r5, ip, ror #20 │ │ │ │ + smlatteq r5, r0, r5, ip │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 248ae0 <__cxa_atexit@plt+0x23cb40> │ │ │ │ ldr r3, [pc, #32] @ 248af0 <__cxa_atexit@plt+0x23cb50> │ │ │ │ @@ -586449,16 +586449,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 248af4 <__cxa_atexit@plt+0x23cb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq ip, [r5, -ip] │ │ │ │ - @ instruction: 0x0105c5b8 │ │ │ │ + @ instruction: 0x0105c5bc │ │ │ │ + @ instruction: 0x0105c598 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248b40 <__cxa_atexit@plt+0x23cba0> │ │ │ │ @@ -586473,15 +586473,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, asr r5 │ │ │ │ + tsteq r5, ip, lsr r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 248ba8 <__cxa_atexit@plt+0x23cc08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 248b88 <__cxa_atexit@plt+0x23cbe8> │ │ │ │ @@ -586496,15 +586496,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 248bac <__cxa_atexit@plt+0x23cc0c> │ │ │ │ lsl r7, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r5, r0, lsl #10 │ │ │ │ + smlatteq r5, r0, r4, ip │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 248bd4 <__cxa_atexit@plt+0x23cc34> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -586512,15 +586512,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 248bec <__cxa_atexit@plt+0x23cc4c> │ │ │ │ lsl r7, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - smlabteq r5, ip, r4, ip │ │ │ │ + smlatbeq r5, ip, r4, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 248c2c <__cxa_atexit@plt+0x23cc8c> │ │ │ │ ldr r3, [pc, #44] @ 248c40 <__cxa_atexit@plt+0x23cca0> │ │ │ │ @@ -586533,16 +586533,16 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 248c44 <__cxa_atexit@plt+0x23cca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - smlabbeq r5, ip, r4, ip │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ + tsteq r5, ip, ror #8 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 248c84 <__cxa_atexit@plt+0x23cce4> │ │ │ │ ldr r3, [pc, #44] @ 248c98 <__cxa_atexit@plt+0x23ccf8> │ │ │ │ @@ -586555,15 +586555,15 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 248c9c <__cxa_atexit@plt+0x23ccfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r5, r4, lsr r4 │ │ │ │ + tsteq r5, r4, lsl r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -586577,16 +586577,16 @@ │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror r5 │ │ │ │ - smlatteq r5, r8, r3, ip │ │ │ │ + tsteq r5, r4, asr r5 │ │ │ │ + smlabteq r5, r8, r3, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 248d98 <__cxa_atexit@plt+0x23cdf8> │ │ │ │ @@ -586629,17 +586629,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r4, ror #6 │ │ │ │ - tsteq r5, r4, lsr #19 │ │ │ │ - tsteq r5, r8, lsl r3 │ │ │ │ + tsteq r5, r4, asr #6 │ │ │ │ + tsteq r5, r4, lsl #19 │ │ │ │ + strdeq ip, [r5, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248e30 <__cxa_atexit@plt+0x23ce90> │ │ │ │ @@ -586661,16 +586661,16 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 247d48 <__cxa_atexit@plt+0x23bda8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0105c2b4 │ │ │ │ - @ instruction: 0x011538f8 │ │ │ │ + @ instruction: 0x0105c294 │ │ │ │ + @ instruction: 0x011538d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -586687,16 +586687,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 248eac <__cxa_atexit@plt+0x23cf0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r5, ip, asr r2 │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ + tsteq r5, ip, lsr r2 │ │ │ │ + tsteq r5, r0, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -586709,23 +586709,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 248f04 <__cxa_atexit@plt+0x23cf64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r5, r4, lsl #4 │ │ │ │ + smlatteq r5, r4, r1, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 248f20 <__cxa_atexit@plt+0x23cf80> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ + ldrdeq ip, [r5, -r0] │ │ │ │ strdeq ip, [r5, -r0] │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 248f9c <__cxa_atexit@plt+0x23cffc> │ │ │ │ @@ -586752,15 +586752,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlabbeq r5, r8, r1, ip │ │ │ │ + tsteq r5, r8, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ bl 969148 <__cxa_atexit@plt+0x95d1a8> │ │ │ │ @@ -586769,15 +586769,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ beq 248fe8 <__cxa_atexit@plt+0x23d048> │ │ │ │ b 249000 <__cxa_atexit@plt+0x23d060> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, r4, asr #2 │ │ │ │ + tsteq r5, r4, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 27ed88 <__cxa_atexit@plt+0x272de8> │ │ │ │ @@ -586812,16 +586812,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ mov r8, fp │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ b 2491dc <__cxa_atexit@plt+0x23d23c> │ │ │ │ - @ instruction: 0x011535b4 │ │ │ │ - smlabbeq r5, r0, r0, ip │ │ │ │ + @ instruction: 0x01153594 │ │ │ │ + tsteq r5, r0, rrx │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r8 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 249134 <__cxa_atexit@plt+0x23d194> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r3] │ │ │ │ @@ -586858,18 +586858,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, r4, lsl r5 │ │ │ │ + @ instruction: 0x011534f4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, ip, lsr #2 │ │ │ │ - smlabteq r5, r4, pc, fp @ │ │ │ │ + tsteq r5, ip, lsl #2 │ │ │ │ + smlatbeq r5, r4, pc, fp @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 2490a8 <__cxa_atexit@plt+0x23d108> │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -586890,15 +586890,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r8 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 249268 <__cxa_atexit@plt+0x23d2c8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r3] │ │ │ │ @@ -586935,18 +586935,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, r0, ror #7 │ │ │ │ + tsteq r5, r0, asr #7 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01152ff8 │ │ │ │ - @ instruction: 0x0105be90 │ │ │ │ + @ instruction: 0x01152fd8 │ │ │ │ + tsteq r5, r0, ror lr │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 2491dc <__cxa_atexit@plt+0x23d23c> │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -586967,15 +586967,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, ip, lsl r2 │ │ │ │ + @ instruction: 0x011531fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -586990,16 +586990,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 249368 <__cxa_atexit@plt+0x23d3c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - strdeq fp, [r5, -r4] │ │ │ │ - ldrdeq fp, [r5, -r8] │ │ │ │ + ldrdeq fp, [r5, -r4] │ │ │ │ + @ instruction: 0x0105bdb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587014,15 +587014,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2493c8 <__cxa_atexit@plt+0x23d428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0x0105bd94 │ │ │ │ + tsteq r5, r4, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 249430 <__cxa_atexit@plt+0x23d490> │ │ │ │ ldr r3, [pc, #84] @ 249440 <__cxa_atexit@plt+0x23d4a0> │ │ │ │ @@ -587045,31 +587045,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 24944c <__cxa_atexit@plt+0x23d4ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ - tsteq r5, r4, lsl lr │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ + @ instruction: 0x01152df4 │ │ │ │ + tsteq r5, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 249480 <__cxa_atexit@plt+0x23d4e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 249484 <__cxa_atexit@plt+0x23d4e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmn r1, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #27 │ │ │ │ - @ instruction: 0x01152db4 │ │ │ │ + tsteq r5, r0, lsr #27 │ │ │ │ + @ instruction: 0x01152d94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2494fc <__cxa_atexit@plt+0x23d55c> │ │ │ │ ldr r2, [pc, #112] @ 249518 <__cxa_atexit@plt+0x23d578> │ │ │ │ @@ -587099,15 +587099,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ + tsteq r5, r4, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 249560 <__cxa_atexit@plt+0x23d5c0> │ │ │ │ @@ -587119,16 +587119,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01152e90 │ │ │ │ - strdeq fp, [r5, -ip] │ │ │ │ + tsteq r5, r0, ror lr │ │ │ │ + ldrdeq fp, [r5, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2495e0 <__cxa_atexit@plt+0x23d640> │ │ │ │ @@ -587157,24 +587157,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0105bbb0 │ │ │ │ - @ instruction: 0x0105bb94 │ │ │ │ + @ instruction: 0x0105bb90 │ │ │ │ + tsteq r5, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 249628 <__cxa_atexit@plt+0x23d688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ + tsteq r5, r4, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587187,16 +587187,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24967c <__cxa_atexit@plt+0x23d6dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r5, r8, lsl fp │ │ │ │ - strdeq fp, [r5, -ip] │ │ │ │ + strdeq fp, [r5, -r8] │ │ │ │ + ldrdeq fp, [r5, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587209,15 +587209,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2496d4 <__cxa_atexit@plt+0x23d734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smlabteq r5, r0, sl, fp │ │ │ │ + smlatbeq r5, r0, sl, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24974c <__cxa_atexit@plt+0x23d7ac> │ │ │ │ ldr r2, [pc, #112] @ 249768 <__cxa_atexit@plt+0x23d7c8> │ │ │ │ @@ -587247,15 +587247,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01152cb4 │ │ │ │ + @ instruction: 0x01152c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2497b0 <__cxa_atexit@plt+0x23d810> │ │ │ │ @@ -587267,16 +587267,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, asr #24 │ │ │ │ - smlatteq r5, r0, r9, fp │ │ │ │ + tsteq r5, r0, lsr #24 │ │ │ │ + smlabteq r5, r0, r9, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 249830 <__cxa_atexit@plt+0x23d890> │ │ │ │ @@ -587305,24 +587305,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r0, ror #18 │ │ │ │ - tsteq r5, ip, ror r9 │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ + tsteq r5, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 249878 <__cxa_atexit@plt+0x23d8d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011529d4 │ │ │ │ + @ instruction: 0x011529b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587335,16 +587335,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2498cc <__cxa_atexit@plt+0x23d92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strdeq fp, [r5, -ip] │ │ │ │ - smlatteq r5, r0, r8, fp │ │ │ │ + ldrdeq fp, [r5, -ip] │ │ │ │ + smlabteq r5, r0, r8, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587357,15 +587357,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 249924 <__cxa_atexit@plt+0x23d984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smlatbeq r5, r4, r8, fp │ │ │ │ + smlabbeq r5, r4, r8, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2499d0 <__cxa_atexit@plt+0x23da30> │ │ │ │ @@ -587410,15 +587410,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 249a74 <__cxa_atexit@plt+0x23dad4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -587442,15 +587442,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01152998 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 249ac0 <__cxa_atexit@plt+0x23db20> │ │ │ │ @@ -587463,16 +587463,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r0, lsr r9 │ │ │ │ - tsteq r5, r4, lsl #14 │ │ │ │ + tsteq r5, r0, lsl r9 │ │ │ │ + smlatteq r5, r4, r6, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 249b4c <__cxa_atexit@plt+0x23dbac> │ │ │ │ @@ -587504,24 +587504,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, lsr r6 │ │ │ │ - smlabbeq r5, r4, r6, fp │ │ │ │ + tsteq r5, r8, lsl r6 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 249b94 <__cxa_atexit@plt+0x23dbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011526b8 │ │ │ │ + @ instruction: 0x01152698 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587535,16 +587535,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 249bec <__cxa_atexit@plt+0x23dc4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ - strdeq fp, [r5, -r4] │ │ │ │ + strdeq fp, [r5, -r0] │ │ │ │ + ldrdeq fp, [r5, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587558,17 +587558,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 249c48 <__cxa_atexit@plt+0x23dca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0x0105b5b4 │ │ │ │ + @ instruction: 0x0105b594 │ │ │ │ b b3ac │ │ │ │ - smlabteq r5, r8, r5, fp │ │ │ │ + smlatbeq r5, r8, r5, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 249cd4 <__cxa_atexit@plt+0x23dd34> │ │ │ │ @@ -587599,15 +587599,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 249d34 <__cxa_atexit@plt+0x23dd94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -587619,24 +587619,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 260e38 <__cxa_atexit@plt+0x254e98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq r5, r0, r4, fp │ │ │ │ + smlabteq r5, r0, r4, fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 249d5c <__cxa_atexit@plt+0x23ddbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 260e38 <__cxa_atexit@plt+0x254e98> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r5, ip, r4, fp │ │ │ │ + smlabbeq r5, ip, r4, fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [r8, #4]! │ │ │ │ ldr r0, [r8, #4] │ │ │ │ bl b3b8 │ │ │ │ @@ -587666,16 +587666,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, r4, lsr r4 │ │ │ │ - tsteq r5, r4, lsr r6 │ │ │ │ + tsteq r5, r4, lsl r4 │ │ │ │ + tsteq r5, r4, lsl r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -587689,15 +587689,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 249e58 <__cxa_atexit@plt+0x23deb8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r5, ip, lsr #11 │ │ │ │ + tsteq r5, ip, lsl #11 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -587711,16 +587711,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 249eac <__cxa_atexit@plt+0x23df0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x0105b394 │ │ │ │ - tsteq r5, r8, ror r3 │ │ │ │ + tsteq r5, r4, ror r3 │ │ │ │ + tsteq r5, r8, asr r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587733,16 +587733,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 249f04 <__cxa_atexit@plt+0x23df64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, ip, lsr r3 │ │ │ │ - tsteq r5, r4, asr #6 │ │ │ │ + tsteq r5, ip, lsl r3 │ │ │ │ + tsteq r5, r4, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 249fb0 <__cxa_atexit@plt+0x23e010> │ │ │ │ ldr r2, [pc, #140] @ 249fb8 <__cxa_atexit@plt+0x23e018> │ │ │ │ @@ -587780,17 +587780,17 @@ │ │ │ │ ldr r8, [pc, #20] @ 249fc0 <__cxa_atexit@plt+0x23e020> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0105b298 │ │ │ │ - tsteq r5, r4, asr #5 │ │ │ │ - smlabbeq r5, r8, r2, fp │ │ │ │ + tsteq r5, r8, ror r2 │ │ │ │ + tsteq r5, r4, lsr #5 │ │ │ │ + tsteq r5, r8, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 24a034 <__cxa_atexit@plt+0x23e094> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -587810,17 +587810,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24a038 <__cxa_atexit@plt+0x23e098> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, r4, lsl r2 │ │ │ │ - tsteq r5, ip, lsr #4 │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ + strdeq fp, [r5, -r4] │ │ │ │ + tsteq r5, ip, lsl #4 │ │ │ │ + strdeq fp, [r5, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b3c4 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -587830,16 +587830,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24a08c <__cxa_atexit@plt+0x23e0ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - @ instruction: 0x011521d0 │ │ │ │ - smlabteq r5, r0, r1, fp │ │ │ │ + @ instruction: 0x011521b0 │ │ │ │ + smlatbeq r5, r0, r1, fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587852,16 +587852,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a0e0 <__cxa_atexit@plt+0x23e140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0x0105b194 │ │ │ │ - tsteq r5, r8, ror r1 │ │ │ │ + tsteq r5, r4, ror r1 │ │ │ │ + tsteq r5, r8, asr r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587874,24 +587874,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a138 <__cxa_atexit@plt+0x23e198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r5, ip, lsr r1 │ │ │ │ + tsteq r5, ip, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 24a158 <__cxa_atexit@plt+0x23e1b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, r4, lsr #2 │ │ │ │ - tsteq r5, r4, lsr #2 │ │ │ │ + tsteq r5, r4, lsl #2 │ │ │ │ + tsteq r5, r4, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24a1fc <__cxa_atexit@plt+0x23e25c> │ │ │ │ ldr r2, [pc, #132] @ 24a204 <__cxa_atexit@plt+0x23e264> │ │ │ │ @@ -587926,18 +587926,18 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ tsteq r5, r4, asr #32 │ │ │ │ - smlabbeq r5, r4, r0, fp │ │ │ │ - tsteq r5, r0, ror r0 │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ + qaddeq fp, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b3d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -587955,17 +587955,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24a284 <__cxa_atexit@plt+0x23e2e4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, ip, asr #31 │ │ │ │ - @ instruction: 0x01151fbc │ │ │ │ - mrseq fp, (UNDEF: 5) │ │ │ │ + tsteq r5, ip, lsr #31 │ │ │ │ + @ instruction: 0x01151f9c │ │ │ │ + smlatteq r5, r0, pc, sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -587978,16 +587978,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a2d8 <__cxa_atexit@plt+0x23e338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq sl, [r5, -r0] │ │ │ │ - @ instruction: 0x0105afb4 │ │ │ │ + @ instruction: 0x0105afb0 │ │ │ │ + @ instruction: 0x0105af94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -588000,24 +588000,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a330 <__cxa_atexit@plt+0x23e390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r5, r8, ror pc │ │ │ │ + tsteq r5, r8, asr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 24a350 <__cxa_atexit@plt+0x23e3b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, r0, ror #30 │ │ │ │ - tsteq r5, r0, ror #30 │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -588062,15 +588062,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x0105ae90 │ │ │ │ + tsteq r5, r0, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 24a48c <__cxa_atexit@plt+0x23e4ec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -588089,15 +588089,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 24a484 <__cxa_atexit@plt+0x23e4e4> │ │ │ │ b 24a4ec <__cxa_atexit@plt+0x23e54c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, r4, lsr #28 │ │ │ │ + tsteq r5, r4, lsl #28 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #2 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ ldr r3, [pc, #36] @ 24a4dc <__cxa_atexit@plt+0x23e53c> │ │ │ │ @@ -588108,15 +588108,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 24a4d4 <__cxa_atexit@plt+0x23e534> │ │ │ │ b 24a4ec <__cxa_atexit@plt+0x23e54c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sl, [r5, -r8] │ │ │ │ + @ instruction: 0x0105adb8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #2 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ ldr r2, [pc, #156] @ 24a5a0 <__cxa_atexit@plt+0x23e600> │ │ │ │ @@ -588157,18 +588157,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #24] @ 24a5ac <__cxa_atexit@plt+0x23e60c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01151cb8 │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ - tsteq r5, r4, lsl sp │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ + @ instruction: 0x01151c98 │ │ │ │ + tsteq r5, r0, lsl #25 │ │ │ │ + strdeq sl, [r5, -r4] │ │ │ │ + smlatteq r5, r8, ip, sl │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -588196,17 +588196,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 24a648 <__cxa_atexit@plt+0x23e6a8> │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ - tsteq r5, r0, lsl ip │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ - tsteq r5, r4, ror ip │ │ │ │ + @ instruction: 0x01151bf0 │ │ │ │ + tsteq r5, r0, ror #23 │ │ │ │ + tsteq r5, r4, asr ip │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -588223,16 +588223,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a6ac <__cxa_atexit@plt+0x23e70c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ - tsteq r5, r4, lsl ip │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ + strdeq sl, [r5, -r4] │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -588249,15 +588249,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24a714 <__cxa_atexit@plt+0x23e774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - smlabteq r5, r8, fp, sl │ │ │ │ + smlatbeq r5, r8, fp, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24a77c <__cxa_atexit@plt+0x23e7dc> │ │ │ │ ldr r3, [pc, #84] @ 24a78c <__cxa_atexit@plt+0x23e7ec> │ │ │ │ @@ -588280,31 +588280,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 24a798 <__cxa_atexit@plt+0x23e7f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01151ad4 │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ + @ instruction: 0x01151ab4 │ │ │ │ + tsteq r5, r8, lsr #21 │ │ │ │ + tsteq r5, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 24a7cc <__cxa_atexit@plt+0x23e82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 24a7d0 <__cxa_atexit@plt+0x23e830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmn r1, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror sl │ │ │ │ - tsteq r5, r8, ror #20 │ │ │ │ + tsteq r5, r4, asr sl │ │ │ │ + tsteq r5, r8, asr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24a850 <__cxa_atexit@plt+0x23e8b0> │ │ │ │ @@ -588337,15 +588337,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01151bb0 │ │ │ │ + @ instruction: 0x01151b90 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 24a8bc <__cxa_atexit@plt+0x23e91c> │ │ │ │ @@ -588358,16 +588358,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ - tsteq r5, ip, lsr #20 │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ + tsteq r5, ip, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24a948 <__cxa_atexit@plt+0x23e9a8> │ │ │ │ @@ -588399,32 +588399,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0105a9bc │ │ │ │ @ instruction: 0x0105a99c │ │ │ │ + tsteq r5, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 24a990 <__cxa_atexit@plt+0x23e9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011518bc │ │ │ │ - tsteq r5, r8, asr r9 │ │ │ │ + @ instruction: 0x0115189c │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ - tsteq r5, r8, asr r9 │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24a9ec <__cxa_atexit@plt+0x23ea4c> │ │ │ │ ldr r7, [pc, #40] @ 24a9fc <__cxa_atexit@plt+0x23ea5c> │ │ │ │ @@ -588436,27 +588436,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #16] @ 24aa04 <__cxa_atexit@plt+0x23ea64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r4, ror #17 │ │ │ │ - tsteq r5, ip, lsr #18 │ │ │ │ - tsteq r5, r4, lsl #18 │ │ │ │ + tsteq r5, r4, asr #17 │ │ │ │ + tsteq r5, ip, lsl #18 │ │ │ │ + smlatteq r5, r4, r8, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24aa2c <__cxa_atexit@plt+0x23ea8c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq sl, [r5, -ip] │ │ │ │ + @ instruction: 0x0105a8bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24aab4 <__cxa_atexit@plt+0x23eb14> │ │ │ │ @@ -588487,23 +588487,23 @@ │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq r5, r0, ror #16 │ │ │ │ + tsteq r5, r0, asr #16 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ + tsteq r5, ip, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24ab68 <__cxa_atexit@plt+0x23ebc8> │ │ │ │ ldr r7, [pc, #124] @ 24ab8c <__cxa_atexit@plt+0x23ebec> │ │ │ │ @@ -588537,19 +588537,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ab94 <__cxa_atexit@plt+0x23ebf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0105a79c │ │ │ │ - @ instruction: 0x0105a7b8 │ │ │ │ + tsteq r5, ip, ror r7 │ │ │ │ + @ instruction: 0x0105a798 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r8, ror r7 │ │ │ │ - tsteq r5, r8, ror r7 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #64] @ 24abfc <__cxa_atexit@plt+0x23ec5c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-16 │ │ │ │ @@ -588565,16 +588565,16 @@ │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #20] @ 24ac08 <__cxa_atexit@plt+0x23ec68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq r5, r4, ror #13 │ │ │ │ - tsteq r5, ip, lsr #14 │ │ │ │ + tsteq r5, r4, asr #13 │ │ │ │ + tsteq r5, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -588593,16 +588593,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 24ac7c <__cxa_atexit@plt+0x23ecdc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x01151690 │ │ │ │ - tsteq r5, ip, lsl #13 │ │ │ │ + tsteq r5, r0, ror r6 │ │ │ │ + tsteq r5, ip, ror #12 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -588623,18 +588623,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 24acf4 <__cxa_atexit@plt+0x23ed54> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ - tsteq r5, ip, lsl r6 │ │ │ │ + tsteq r5, r8, lsl #12 │ │ │ │ + @ instruction: 0x011515fc │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ + tsteq r5, r8, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24ad74 <__cxa_atexit@plt+0x23edd4> │ │ │ │ ldr r7, [pc, #124] @ 24ad98 <__cxa_atexit@plt+0x23edf8> │ │ │ │ @@ -588668,19 +588668,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ada0 <__cxa_atexit@plt+0x23ee00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x0105a590 │ │ │ │ - smlatbeq r5, ip, r5, sl │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ + smlabbeq r5, ip, r5, sl │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ + tsteq r5, ip, asr #10 │ │ │ │ tsteq r5, ip, ror #10 │ │ │ │ - smlabbeq r5, ip, r5, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24ae38 <__cxa_atexit@plt+0x23ee98> │ │ │ │ ldr r2, [pc, #108] @ 24ae40 <__cxa_atexit@plt+0x23eea0> │ │ │ │ @@ -588709,17 +588709,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, r4, lsl #10 │ │ │ │ - tsteq r5, r8, lsr r4 │ │ │ │ - strdeq sl, [r5, -r4] │ │ │ │ + smlatteq r5, r4, r4, sl │ │ │ │ + tsteq r5, r8, lsl r4 │ │ │ │ + ldrdeq sl, [r5, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl 24e860 <__cxa_atexit@plt+0x2428c0> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -588729,24 +588729,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24ae98 <__cxa_atexit@plt+0x23eef8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, r4, asr #7 │ │ │ │ - smlatbeq r5, r4, r4, sl │ │ │ │ - tsteq r5, r0, asr r4 │ │ │ │ + tsteq r5, r4, lsr #7 │ │ │ │ + smlabbeq r5, r4, r4, sl │ │ │ │ + tsteq r5, r0, lsr r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ - @ instruction: 0x0105a494 │ │ │ │ + tsteq r5, r4, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24aef4 <__cxa_atexit@plt+0x23ef54> │ │ │ │ ldr r7, [pc, #40] @ 24af04 <__cxa_atexit@plt+0x23ef64> │ │ │ │ @@ -588758,27 +588758,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #16] @ 24af0c <__cxa_atexit@plt+0x23ef6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x011513dc │ │ │ │ - tsteq r5, r8, ror #8 │ │ │ │ - tsteq r5, r0, asr #8 │ │ │ │ + @ instruction: 0x011513bc │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ + tsteq r5, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24af34 <__cxa_atexit@plt+0x23ef94> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, r8, lsl r4 │ │ │ │ + strdeq sl, [r5, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24afbc <__cxa_atexit@plt+0x23f01c> │ │ │ │ @@ -588809,23 +588809,23 @@ │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ + tsteq r5, r8, lsr r3 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror #6 │ │ │ │ + tsteq r5, r8, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24b070 <__cxa_atexit@plt+0x23f0d0> │ │ │ │ ldr r7, [pc, #124] @ 24b094 <__cxa_atexit@plt+0x23f0f4> │ │ │ │ @@ -588859,19 +588859,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b09c <__cxa_atexit@plt+0x23f0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrdeq sl, [r5, -r8] │ │ │ │ - strdeq sl, [r5, -r4] │ │ │ │ + @ instruction: 0x0105a2b8 │ │ │ │ + ldrdeq sl, [r5, -r4] │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ - @ instruction: 0x0105a2b4 │ │ │ │ + tsteq r5, r0, asr r2 │ │ │ │ + @ instruction: 0x0105a294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #64] @ 24b104 <__cxa_atexit@plt+0x23f164> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-16 │ │ │ │ @@ -588887,16 +588887,16 @@ │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #20] @ 24b110 <__cxa_atexit@plt+0x23f170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0x011511dc │ │ │ │ - tsteq r5, r8, ror #4 │ │ │ │ + @ instruction: 0x011511bc │ │ │ │ + tsteq r5, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -588915,16 +588915,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 24b184 <__cxa_atexit@plt+0x23f1e4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r8, lsl #3 │ │ │ │ - tsteq r5, r4, lsl #3 │ │ │ │ + tsteq r5, r8, ror #2 │ │ │ │ + tsteq r5, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -588945,18 +588945,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 24b1fc <__cxa_atexit@plt+0x23f25c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r5, r0, lsr #2 │ │ │ │ - tsteq r5, r4, lsl r1 │ │ │ │ + tsteq r5, r0, lsl #2 │ │ │ │ + ldrsheq r1, [r5, -r4] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24b27c <__cxa_atexit@plt+0x23f2dc> │ │ │ │ ldr r7, [pc, #124] @ 24b2a0 <__cxa_atexit@plt+0x23f300> │ │ │ │ @@ -588990,19 +588990,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b2a8 <__cxa_atexit@plt+0x23f308> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - smlabteq r5, ip, r0, sl │ │ │ │ - smlatteq r5, r8, r0, sl │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ + smlatbeq r5, ip, r0, sl │ │ │ │ smlabteq r5, r8, r0, sl │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ + smlatbeq r5, r8, r0, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24b360 <__cxa_atexit@plt+0x23f3c0> │ │ │ │ ldr r2, [pc, #140] @ 24b368 <__cxa_atexit@plt+0x23f3c8> │ │ │ │ @@ -589040,17 +589040,17 @@ │ │ │ │ ldr r8, [pc, #20] @ 24b370 <__cxa_atexit@plt+0x23f3d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ - tsteq r5, r4, lsl pc │ │ │ │ - tsteq r5, ip │ │ │ │ + strdeq r9, [r5, -ip] │ │ │ │ + @ instruction: 0x01150ef4 │ │ │ │ + smlatteq r5, ip, pc, r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 24b3e4 <__cxa_atexit@plt+0x23f444> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589070,17 +589070,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24b3e8 <__cxa_atexit@plt+0x23f448> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01059f98 │ │ │ │ - tsteq r5, ip, ror lr │ │ │ │ - @ instruction: 0x01059f94 │ │ │ │ + tsteq r5, r8, ror pc │ │ │ │ + tsteq r5, ip, asr lr │ │ │ │ + tsteq r5, r4, ror pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl f090f8 <__cxa_atexit@plt+0xefd158> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -589090,16 +589090,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24b43c <__cxa_atexit@plt+0x23f49c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ - tsteq r5, r4, asr #30 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ + tsteq r5, r4, lsr #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589112,16 +589112,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b490 <__cxa_atexit@plt+0x23f4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r5, r8, lsl pc │ │ │ │ - strdeq r9, [r5, -ip] │ │ │ │ + strdeq r9, [r5, -r8] │ │ │ │ + ldrdeq r9, [r5, -ip] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589134,16 +589134,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b4e8 <__cxa_atexit@plt+0x23f548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - smlabteq r5, r0, lr, r9 │ │ │ │ - smlabteq r5, r8, lr, r9 │ │ │ │ + smlatbeq r5, r0, lr, r9 │ │ │ │ + smlatbeq r5, r8, lr, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24b54c <__cxa_atexit@plt+0x23f5ac> │ │ │ │ @@ -589163,15 +589163,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 24b5e8 <__cxa_atexit@plt+0x23f648> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589200,17 +589200,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24b5f0 <__cxa_atexit@plt+0x23f650> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlabteq r5, r8, sp, r9 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - smlabteq r5, r0, sp, r9 │ │ │ │ + smlatbeq r5, r8, sp, r9 │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ + smlatbeq r5, r0, sp, r9 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 24b668 <__cxa_atexit@plt+0x23f6c8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589231,17 +589231,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24b66c <__cxa_atexit@plt+0x23f6cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ - @ instruction: 0x01150bf8 │ │ │ │ - tsteq r5, r4, asr #26 │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ + @ instruction: 0x01150bd8 │ │ │ │ + tsteq r5, r4, lsr #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl 24e85c <__cxa_atexit@plt+0x2428bc> │ │ │ │ @@ -589252,16 +589252,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24b6c4 <__cxa_atexit@plt+0x23f724> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - @ instruction: 0x01150b98 │ │ │ │ - strdeq r9, [r5, -r0] │ │ │ │ + tsteq r5, r8, ror fp │ │ │ │ + ldrdeq r9, [r5, -r0] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589275,16 +589275,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b71c <__cxa_atexit@plt+0x23f77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - smlabteq r5, r0, ip, r9 │ │ │ │ - smlatbeq r5, r4, ip, r9 │ │ │ │ + smlatbeq r5, r0, ip, r9 │ │ │ │ + smlabbeq r5, r4, ip, r9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589298,22 +589298,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b778 <__cxa_atexit@plt+0x23f7d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r5, r4, ror #24 │ │ │ │ + tsteq r5, r4, asr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b f03384 <__cxa_atexit@plt+0xef73e4> │ │ │ │ - tsteq r5, r4, asr ip │ │ │ │ + tsteq r5, r4, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 24b81c <__cxa_atexit@plt+0x23f87c> │ │ │ │ @@ -589347,18 +589347,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - smlatteq r5, r0, fp, r9 │ │ │ │ - tsteq r5, ip, lsl pc │ │ │ │ - tsteq r5, r4, lsl pc │ │ │ │ - @ instruction: 0x01059bb0 │ │ │ │ + smlabteq r5, r0, fp, r9 │ │ │ │ + @ instruction: 0x01150efc │ │ │ │ + @ instruction: 0x01150ef4 │ │ │ │ + @ instruction: 0x01059b90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589372,15 +589372,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r5, r8, asr fp │ │ │ │ + tsteq r5, r8, lsr fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589393,16 +589393,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b8f4 <__cxa_atexit@plt+0x23f954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r5, ip, lsr #22 │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ + tsteq r5, ip, lsl #22 │ │ │ │ + strdeq r9, [r5, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589415,16 +589415,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b94c <__cxa_atexit@plt+0x23f9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrdeq r9, [r5, -r4] │ │ │ │ - ldrdeq r9, [r5, -r4] │ │ │ │ + @ instruction: 0x01059ab4 │ │ │ │ + @ instruction: 0x01059ab4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24b9cc <__cxa_atexit@plt+0x23fa2c> │ │ │ │ ldr r2, [pc, #96] @ 24b9d4 <__cxa_atexit@plt+0x23fa34> │ │ │ │ @@ -589450,17 +589450,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ - tsteq r5, r4, lsr #17 │ │ │ │ - tsteq r5, r8, asr #20 │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, r4, lsl #17 │ │ │ │ + tsteq r5, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b3dc │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -589469,16 +589469,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24ba28 <__cxa_atexit@plt+0x23fa88> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, r4, lsr r8 │ │ │ │ - strdeq r9, [r5, -ip] │ │ │ │ + tsteq r5, r4, lsl r8 │ │ │ │ + ldrdeq r9, [r5, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589491,16 +589491,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ba7c <__cxa_atexit@plt+0x23fadc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldrdeq r9, [r5, -r0] │ │ │ │ - @ instruction: 0x010599b4 │ │ │ │ + @ instruction: 0x010599b0 │ │ │ │ + @ instruction: 0x01059994 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589513,16 +589513,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24bad4 <__cxa_atexit@plt+0x23fb34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r5, r8, ror r9 │ │ │ │ - smlatbeq r5, r0, r9, r9 │ │ │ │ + tsteq r5, r8, asr r9 │ │ │ │ + smlabbeq r5, r0, r9, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24bb4c <__cxa_atexit@plt+0x23fbac> │ │ │ │ @@ -589548,30 +589548,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, ip, lsl r9 │ │ │ │ + strdeq r9, [r5, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 24bb98 <__cxa_atexit@plt+0x23fbf8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 24bb90 <__cxa_atexit@plt+0x23fbf0> │ │ │ │ b 24bba8 <__cxa_atexit@plt+0x23fc08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r5, r0, r8, r9 │ │ │ │ + smlabteq r5, r0, r8, r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r8, #4]! │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ @@ -589610,17 +589610,17 @@ │ │ │ │ str r7, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, asr r8 │ │ │ │ - tsteq r5, ip, lsr #12 │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ + tsteq r5, ip, lsr r8 │ │ │ │ + tsteq r5, ip, lsl #12 │ │ │ │ + strdeq r9, [r5, -r0] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -589642,15 +589642,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01150598 │ │ │ │ + tsteq r5, r8, ror r5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 24bd20 <__cxa_atexit@plt+0x23fd80> │ │ │ │ @@ -589663,16 +589663,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011507fc │ │ │ │ - tsteq r5, ip, asr r7 │ │ │ │ + @ instruction: 0x011507dc │ │ │ │ + tsteq r5, ip, lsr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589708,16 +589708,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24bde0 <__cxa_atexit@plt+0x23fe40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r9, [r5, -r4] │ │ │ │ - @ instruction: 0x010596b8 │ │ │ │ + @ instruction: 0x010596b4 │ │ │ │ + @ instruction: 0x01059698 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589733,16 +589733,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24be44 <__cxa_atexit@plt+0x23fea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r5, r0, ror r6 │ │ │ │ - smlabbeq r5, ip, r6, r9 │ │ │ │ + tsteq r5, r0, asr r6 │ │ │ │ + tsteq r5, ip, ror #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24bea8 <__cxa_atexit@plt+0x23ff08> │ │ │ │ @@ -589762,15 +589762,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r0, lsr #12 │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 24bf44 <__cxa_atexit@plt+0x23ffa4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589799,17 +589799,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24bf4c <__cxa_atexit@plt+0x23ffac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlabbeq r5, ip, r5, r9 │ │ │ │ - tsteq r5, ip, lsl r3 │ │ │ │ - smlabbeq r5, r4, r5, r9 │ │ │ │ + tsteq r5, ip, ror #10 │ │ │ │ + @ instruction: 0x011502fc │ │ │ │ + tsteq r5, r4, ror #10 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 24bfc4 <__cxa_atexit@plt+0x240024> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589830,17 +589830,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24bfc8 <__cxa_atexit@plt+0x240028> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, ip, lsl #10 │ │ │ │ - @ instruction: 0x0115029c │ │ │ │ - tsteq r5, r8, lsl #10 │ │ │ │ + smlatteq r5, ip, r4, r9 │ │ │ │ + tsteq r5, ip, ror r2 │ │ │ │ + smlatteq r5, r8, r4, r9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b250 │ │ │ │ @@ -589851,16 +589851,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c020 <__cxa_atexit@plt+0x240080> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r5, ip, lsr r2 │ │ │ │ - @ instruction: 0x010594b4 │ │ │ │ + tsteq r5, ip, lsl r2 │ │ │ │ + @ instruction: 0x01059494 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589874,16 +589874,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c078 <__cxa_atexit@plt+0x2400d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - smlabbeq r5, r4, r4, r9 │ │ │ │ - tsteq r5, r8, ror #8 │ │ │ │ + tsteq r5, r4, ror #8 │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589897,16 +589897,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c0d4 <__cxa_atexit@plt+0x240134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ + tsteq r5, r0, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24c138 <__cxa_atexit@plt+0x240198> │ │ │ │ @@ -589926,15 +589926,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq r5, r4, r3, r9 │ │ │ │ + smlatbeq r5, r4, r3, r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 24c1d4 <__cxa_atexit@plt+0x240234> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589963,17 +589963,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24c1dc <__cxa_atexit@plt+0x24023c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, r0, lsr r3 │ │ │ │ - tsteq r5, ip, lsl #1 │ │ │ │ - tsteq r5, r8, lsr #6 │ │ │ │ + tsteq r5, r0, lsl r3 │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ + tsteq r5, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 24c254 <__cxa_atexit@plt+0x2402b4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -589994,17 +589994,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c258 <__cxa_atexit@plt+0x2402b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010592b0 │ │ │ │ - tsteq r5, ip │ │ │ │ - smlatbeq r5, ip, r2, r9 │ │ │ │ + @ instruction: 0x01059290 │ │ │ │ + tstpeq r4, ip, ror #31 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r5, ip, r2, r9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b3f4 │ │ │ │ @@ -590015,16 +590015,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c2b0 <__cxa_atexit@plt+0x240310> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tstpeq r4, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ + tstpeq r4, ip, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r8, lsr r2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590038,16 +590038,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c308 <__cxa_atexit@plt+0x240368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq r5, r8, lsr #4 │ │ │ │ - tsteq r5, ip, lsl #4 │ │ │ │ + tsteq r5, r8, lsl #4 │ │ │ │ + smlatteq r5, ip, r1, r9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590061,16 +590061,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c364 <__cxa_atexit@plt+0x2403c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - smlabteq r5, ip, r1, r9 │ │ │ │ - ldrdeq r9, [r5, -r4] │ │ │ │ + smlatbeq r5, ip, r1, r9 │ │ │ │ + @ instruction: 0x010591b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24c3c8 <__cxa_atexit@plt+0x240428> │ │ │ │ @@ -590090,15 +590090,15 @@ │ │ │ │ b 24c3e4 <__cxa_atexit@plt+0x240444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r8, ror #2 │ │ │ │ + tsteq r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #152] @ 24c484 <__cxa_atexit@plt+0x2404e4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ @@ -590135,17 +590135,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24c48c <__cxa_atexit@plt+0x2404ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strheq r9, [r5, -r4] │ │ │ │ - @ instruction: 0x0114fddc │ │ │ │ - smlatbeq r5, ip, r0, r9 │ │ │ │ + swpeq r9, r4, [r5] │ │ │ │ + @ instruction: 0x0114fdbc │ │ │ │ + smlabbeq r5, ip, r0, r9 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 24c510 <__cxa_atexit@plt+0x240570> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r3, #3] │ │ │ │ @@ -590169,17 +590169,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c514 <__cxa_atexit@plt+0x240574> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, lsr #32 │ │ │ │ - tstpeq r4, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r4, lsr #32 │ │ │ │ + tsteq r5, r8 │ │ │ │ + tstpeq r4, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl f09108 <__cxa_atexit@plt+0xefd168> │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -590189,17 +590189,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c568 <__cxa_atexit@plt+0x2405c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - @ instruction: 0x0114fcf4 │ │ │ │ - ldrdeq r8, [r5, -r4] │ │ │ │ - ldrdeq r8, [r5, -r0] │ │ │ │ + @ instruction: 0x0114fcd4 │ │ │ │ + @ instruction: 0x01058fb4 │ │ │ │ + @ instruction: 0x01058fb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24c5b8 <__cxa_atexit@plt+0x240618> │ │ │ │ ldr r2, [pc, #48] @ 24c5c0 <__cxa_atexit@plt+0x240620> │ │ │ │ @@ -590213,15 +590213,15 @@ │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #16 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24c614 <__cxa_atexit@plt+0x240674> │ │ │ │ @@ -590258,16 +590258,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c678 <__cxa_atexit@plt+0x2406d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - smlatteq r5, ip, lr, r8 │ │ │ │ - ldrdeq r8, [r5, -r0] │ │ │ │ + smlabteq r5, ip, lr, r8 │ │ │ │ + @ instruction: 0x01058eb0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590281,16 +590281,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c6d4 <__cxa_atexit@plt+0x240734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01058e90 │ │ │ │ - smlabteq r5, r0, lr, r8 │ │ │ │ + tsteq r5, r0, ror lr │ │ │ │ + smlatbeq r5, r0, lr, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24c758 <__cxa_atexit@plt+0x2407b8> │ │ │ │ ldr r2, [pc, #100] @ 24c760 <__cxa_atexit@plt+0x2407c0> │ │ │ │ @@ -590317,17 +590317,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ - tstpeq r4, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r0, lsr lr │ │ │ │ + tsteq r5, r0, lsr #28 │ │ │ │ + @ instruction: 0x0114faf8 │ │ │ │ + tsteq r5, r0, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl f09108 <__cxa_atexit@plt+0xefd168> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -590337,16 +590337,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c7b8 <__cxa_atexit@plt+0x240818> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tstpeq r4, r4, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r5, r0, sp, r8 │ │ │ │ + tstpeq r4, r4, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r5, r0, sp, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590359,16 +590359,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c80c <__cxa_atexit@plt+0x24086c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x01058db4 │ │ │ │ - @ instruction: 0x01058d98 │ │ │ │ + @ instruction: 0x01058d94 │ │ │ │ + tsteq r5, r8, ror sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590381,16 +590381,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c864 <__cxa_atexit@plt+0x2408c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r5, ip, asr sp │ │ │ │ - tsteq r5, r4, ror #26 │ │ │ │ + tsteq r5, ip, lsr sp │ │ │ │ + tsteq r5, r4, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24c8e8 <__cxa_atexit@plt+0x240948> │ │ │ │ ldr r2, [pc, #100] @ 24c8f0 <__cxa_atexit@plt+0x240950> │ │ │ │ @@ -590417,17 +590417,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq r5, r4, ip, r8 │ │ │ │ - tstpeq r4, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r5, -r4] │ │ │ │ + smlabteq r5, r4, ip, r8 │ │ │ │ + tstpeq r4, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01058cb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl 265ed0 <__cxa_atexit@plt+0x259f30> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -590437,16 +590437,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24c948 <__cxa_atexit@plt+0x2409a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tstpeq r4, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r5, r4, ip, r8 │ │ │ │ + @ instruction: 0x0114f8f4 │ │ │ │ + tsteq r5, r4, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590459,16 +590459,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c99c <__cxa_atexit@plt+0x2409fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ - tsteq r5, ip, lsr ip │ │ │ │ + tsteq r5, r8, lsr ip │ │ │ │ + tsteq r5, ip, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590481,16 +590481,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24c9f4 <__cxa_atexit@plt+0x240a54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ - tsteq r5, r8, lsl #24 │ │ │ │ + smlatteq r5, r0, fp, r8 │ │ │ │ + smlatteq r5, r8, fp, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24caa0 <__cxa_atexit@plt+0x240b00> │ │ │ │ ldr r2, [pc, #140] @ 24caa8 <__cxa_atexit@plt+0x240b08> │ │ │ │ @@ -590528,17 +590528,17 @@ │ │ │ │ ldr r8, [pc, #20] @ 24cab0 <__cxa_atexit@plt+0x240b10> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, ip, asr fp │ │ │ │ - @ instruction: 0x0114f7d4 │ │ │ │ - tsteq r5, ip, asr #22 │ │ │ │ + tsteq r5, ip, lsr fp │ │ │ │ + @ instruction: 0x0114f7b4 │ │ │ │ + tsteq r5, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 24cb24 <__cxa_atexit@plt+0x240b84> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -590558,17 +590558,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24cb28 <__cxa_atexit@plt+0x240b88> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq r8, [r5, -r8] │ │ │ │ - tstpeq r4, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r5, -r4] │ │ │ │ + @ instruction: 0x01058ab8 │ │ │ │ + tstpeq r4, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01058ab4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl 24e858 <__cxa_atexit@plt+0x2428b8> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -590578,16 +590578,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24cb7c <__cxa_atexit@plt+0x240bdc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tstpeq r4, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r5, r4, sl, r8 │ │ │ │ + tstpeq r4, r0, asr #13 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r4, ror #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590600,16 +590600,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24cbd0 <__cxa_atexit@plt+0x240c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ - tsteq r5, ip, lsr sl │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, ip, lsl sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590622,15 +590622,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24cc28 <__cxa_atexit@plt+0x240c88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ + smlatteq r5, r0, r9, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24cccc <__cxa_atexit@plt+0x240d2c> │ │ │ │ ldr r3, [pc, #168] @ 24ccf4 <__cxa_atexit@plt+0x240d54> │ │ │ │ @@ -590675,16 +590675,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r5, r4, asr r9 │ │ │ │ - tstpeq r4, r8, asr #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r4, lsr r9 │ │ │ │ + tstpeq r4, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 24cd7c <__cxa_atexit@plt+0x240ddc> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -590708,15 +590708,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0114f690 │ │ │ │ + tstpeq r4, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 24cdc8 <__cxa_atexit@plt+0x240e28> │ │ │ │ @@ -590729,22 +590729,22 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r4, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 24cc38 <__cxa_atexit@plt+0x240c98> │ │ │ │ - tsteq r5, r4, lsr r8 │ │ │ │ + tsteq r5, r4, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 24ce78 <__cxa_atexit@plt+0x240ed8> │ │ │ │ @@ -590778,18 +590778,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r5, ip, asr r6 │ │ │ │ - tstpeq r4, r0, asr #17 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0114f8b8 │ │ │ │ - @ instruction: 0x01058790 │ │ │ │ + tsteq r5, ip, lsr r6 │ │ │ │ + tstpeq r4, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0114f898 │ │ │ │ + tsteq r5, r0, ror r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590803,15 +590803,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590824,16 +590824,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24cf50 <__cxa_atexit@plt+0x240fb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r5, ip, lsl #14 │ │ │ │ - strdeq r8, [r5, -r0] │ │ │ │ + smlatteq r5, ip, r6, r8 │ │ │ │ + ldrdeq r8, [r5, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590846,15 +590846,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24cfa8 <__cxa_atexit@plt+0x241008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x010586b4 │ │ │ │ + @ instruction: 0x01058694 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d04c <__cxa_atexit@plt+0x2410ac> │ │ │ │ ldr r3, [pc, #168] @ 24d074 <__cxa_atexit@plt+0x2410d4> │ │ │ │ @@ -590899,16 +590899,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r5, r0, lsl #12 │ │ │ │ - tstpeq r4, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r5, r0, r5, r8 │ │ │ │ + tstpeq r4, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 24d0fc <__cxa_atexit@plt+0x24115c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -590932,15 +590932,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tstpeq r4, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0114f2f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 24d148 <__cxa_atexit@plt+0x2411a8> │ │ │ │ @@ -590953,22 +590953,22 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tstpeq r4, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 24cfb8 <__cxa_atexit@plt+0x241018> │ │ │ │ - smlatteq r5, r0, r4, r8 │ │ │ │ + smlabteq r5, r0, r4, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 24d1f8 <__cxa_atexit@plt+0x241258> │ │ │ │ @@ -591002,18 +591002,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r5, r4, ror r2 │ │ │ │ - tstpeq r4, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, ip, lsr r4 │ │ │ │ + tsteq r5, r4, asr r2 │ │ │ │ + tstpeq r4, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591027,15 +591027,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 245fb4 <__cxa_atexit@plt+0x23a014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlatteq r5, r4, r3, r8 │ │ │ │ + smlabteq r5, r4, r3, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591048,16 +591048,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24d2d0 <__cxa_atexit@plt+0x241330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x010583b8 │ │ │ │ - @ instruction: 0x0105839c │ │ │ │ + @ instruction: 0x01058398 │ │ │ │ + tsteq r5, ip, ror r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591070,16 +591070,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24d328 <__cxa_atexit@plt+0x241388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r5, r0, ror #6 │ │ │ │ - tsteq r5, ip, asr #6 │ │ │ │ + tsteq r5, r0, asr #6 │ │ │ │ + tsteq r5, ip, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -591113,16 +591113,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24d3d4 <__cxa_atexit@plt+0x241434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlabteq r5, r8, r2, r8 │ │ │ │ - smlatbeq r5, ip, r2, r8 │ │ │ │ + smlatbeq r5, r8, r2, r8 │ │ │ │ + smlabbeq r5, ip, r2, r8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591139,16 +591139,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24d43c <__cxa_atexit@plt+0x24149c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r5, r0, ror #4 │ │ │ │ - tsteq r5, r8, ror r2 │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ + tsteq r5, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24d480 <__cxa_atexit@plt+0x2414e0> │ │ │ │ ldr r2, [pc, #40] @ 24d488 <__cxa_atexit@plt+0x2414e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -591159,15 +591159,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 25f94c <__cxa_atexit@plt+0x2539ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r0, ror sp │ │ │ │ + tsteq r4, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24d4c4 <__cxa_atexit@plt+0x241524> │ │ │ │ @@ -591176,16 +591176,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r4, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r5, r4, r1, r8 │ │ │ │ + tstpeq r4, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r5, r4, r1, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24d514 <__cxa_atexit@plt+0x241574> │ │ │ │ ldr r2, [pc, #40] @ 24d51c <__cxa_atexit@plt+0x24157c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -591196,15 +591196,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 25f94c <__cxa_atexit@plt+0x2539ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0114ecdc │ │ │ │ + @ instruction: 0x0114ecbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24d558 <__cxa_atexit@plt+0x2415b8> │ │ │ │ @@ -591213,16 +591213,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tstpeq r4, r4, ror #3 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, ip, lsr #2 │ │ │ │ + tstpeq r4, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d600 <__cxa_atexit@plt+0x241660> │ │ │ │ @@ -591257,15 +591257,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabbeq r5, r4, r0, r8 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 24d650 <__cxa_atexit@plt+0x2416b0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -591273,15 +591273,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 24d648 <__cxa_atexit@plt+0x2416a8> │ │ │ │ b 24d660 <__cxa_atexit@plt+0x2416c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, asr #32 │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 24d6e4 <__cxa_atexit@plt+0x241744> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -591312,15 +591312,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlatbeq r5, r8, pc, r7 @ │ │ │ │ + smlabbeq r5, r8, pc, r7 @ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r0, [pc, #72] @ 24d758 <__cxa_atexit@plt+0x2417b8> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -591340,15 +591340,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ beq 24d750 <__cxa_atexit@plt+0x2417b0> │ │ │ │ b 24d7b0 <__cxa_atexit@plt+0x241810> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, r8, lsr pc │ │ │ │ + tsteq r5, r8, lsl pc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 24d7a0 <__cxa_atexit@plt+0x241800> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -591357,15 +591357,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r1, #8] │ │ │ │ beq 24d798 <__cxa_atexit@plt+0x2417f8> │ │ │ │ b 24d7b0 <__cxa_atexit@plt+0x241810> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r7, [r5, -r4] │ │ │ │ + ldrdeq r7, [r5, -r4] │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [pc, #148] @ 24d850 <__cxa_atexit@plt+0x2418b0> │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -591401,17 +591401,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r4, r4, lsl #20 │ │ │ │ + tsteq r4, r4, ror #19 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, ip, lsr lr │ │ │ │ + tsteq r5, ip, lsl lr │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #80] @ 24d8c4 <__cxa_atexit@plt+0x241924> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldrd r8, [r3, #3] │ │ │ │ @@ -591430,15 +591430,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ b 24d8fc <__cxa_atexit@plt+0x24195c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r7, [r5, -r0] │ │ │ │ + @ instruction: 0x01057db0 │ │ │ │ andeq r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -591508,19 +591508,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24da00 <__cxa_atexit@plt+0x241a60> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - smlabbeq r5, r8, fp, r7 │ │ │ │ + tsteq r5, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r4, r4, lsl #17 │ │ │ │ - smlabbeq r5, r8, ip, r7 │ │ │ │ + tsteq r4, r4, ror #16 │ │ │ │ + tsteq r5, r8, ror #24 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 24da4c <__cxa_atexit@plt+0x241aac> │ │ │ │ tst r7, #3 │ │ │ │ @@ -591528,15 +591528,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 24da44 <__cxa_atexit@plt+0x241aa4> │ │ │ │ b 24da5c <__cxa_atexit@plt+0x241abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ + tsteq r5, r8, lsr #24 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ @@ -591567,15 +591567,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatbeq r5, ip, fp, r7 │ │ │ │ + smlabbeq r5, ip, fp, r7 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 24db44 <__cxa_atexit@plt+0x241ba4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -591590,23 +591590,23 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #8] │ │ │ │ b 24d8fc <__cxa_atexit@plt+0x24195c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, asr fp │ │ │ │ + tsteq r5, r0, lsr fp │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 24d8fc <__cxa_atexit@plt+0x24195c> │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 24dbdc <__cxa_atexit@plt+0x241c3c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -591628,17 +591628,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24dbe0 <__cxa_atexit@plt+0x241c40> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatbeq r5, r4, r9, r7 │ │ │ │ - tsteq r4, r4, lsl #13 │ │ │ │ - @ instruction: 0x01057ab0 │ │ │ │ + smlabbeq r5, r4, r9, r7 │ │ │ │ + tsteq r4, r4, ror #12 │ │ │ │ + @ instruction: 0x01057a90 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mvn r0, #99 @ 0x63 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -591650,17 +591650,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24dc3c <__cxa_atexit@plt+0x241c9c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r4, r0, lsr #12 │ │ │ │ - tsteq r5, r8, asr #18 │ │ │ │ - smlabbeq r5, r0, sl, r7 │ │ │ │ + tsteq r4, r0, lsl #12 │ │ │ │ + tsteq r5, r8, lsr #18 │ │ │ │ + tsteq r5, r0, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 24dcf8 <__cxa_atexit@plt+0x241d58> │ │ │ │ @@ -591707,18 +591707,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - tsteq r4, r4, lsr r5 │ │ │ │ - tsteq r4, r0, lsr r5 │ │ │ │ + tsteq r4, r4, lsl r5 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - smlabbeq r5, r0, r9, r7 │ │ │ │ + tsteq r5, r0, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24dd88 <__cxa_atexit@plt+0x241de8> │ │ │ │ @@ -591759,16 +591759,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ddec <__cxa_atexit@plt+0x241e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strdeq r7, [r5, -ip] │ │ │ │ - smlatteq r5, r0, r8, r7 │ │ │ │ + ldrdeq r7, [r5, -ip] │ │ │ │ + smlabteq r5, r0, r8, r7 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591782,16 +591782,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24de48 <__cxa_atexit@plt+0x241ea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlatbeq r5, r0, r8, r7 │ │ │ │ - tsteq r5, ip, ror #16 │ │ │ │ + smlabbeq r5, r0, r8, r7 │ │ │ │ + tsteq r5, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24de8c <__cxa_atexit@plt+0x241eec> │ │ │ │ ldr r2, [pc, #40] @ 24de94 <__cxa_atexit@plt+0x241ef4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -591802,15 +591802,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 25f94c <__cxa_atexit@plt+0x2539ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r4, ror #6 │ │ │ │ + tsteq r4, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24ded0 <__cxa_atexit@plt+0x241f30> │ │ │ │ @@ -591819,16 +591819,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r4, ip, ror #16 │ │ │ │ - ldrdeq r7, [r5, -r8] │ │ │ │ + tsteq r4, ip, asr #16 │ │ │ │ + @ instruction: 0x010577b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24df20 <__cxa_atexit@plt+0x241f80> │ │ │ │ ldr r2, [pc, #40] @ 24df28 <__cxa_atexit@plt+0x241f88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -591839,15 +591839,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 25f94c <__cxa_atexit@plt+0x2539ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0114e2d0 │ │ │ │ + @ instruction: 0x0114e2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24df64 <__cxa_atexit@plt+0x241fc4> │ │ │ │ @@ -591856,16 +591856,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - @ instruction: 0x0114e7d8 │ │ │ │ - tsteq r5, ip, ror #14 │ │ │ │ + @ instruction: 0x0114e7b8 │ │ │ │ + tsteq r5, ip, asr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24e00c <__cxa_atexit@plt+0x24206c> │ │ │ │ @@ -591900,15 +591900,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r5, r4, r6, r7 │ │ │ │ + smlatbeq r5, r4, r6, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 24e05c <__cxa_atexit@plt+0x2420bc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -591916,15 +591916,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 24e054 <__cxa_atexit@plt+0x2420b4> │ │ │ │ b 24e06c <__cxa_atexit@plt+0x2420cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r5, r4, r6, r7 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 24e0f0 <__cxa_atexit@plt+0x242150> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -591955,15 +591955,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlatteq r5, r8, r5, r7 │ │ │ │ + smlabteq r5, r8, r5, r7 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r0, [pc, #72] @ 24e164 <__cxa_atexit@plt+0x2421c4> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -591983,15 +591983,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ beq 24e15c <__cxa_atexit@plt+0x2421bc> │ │ │ │ b 24e1bc <__cxa_atexit@plt+0x24221c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, r8, ror r5 │ │ │ │ + tsteq r5, r8, asr r5 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 24e1ac <__cxa_atexit@plt+0x24220c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -592000,15 +592000,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r1, #8] │ │ │ │ beq 24e1a4 <__cxa_atexit@plt+0x242204> │ │ │ │ b 24e1bc <__cxa_atexit@plt+0x24221c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, lsr r5 │ │ │ │ + tsteq r5, r4, lsl r5 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [pc, #148] @ 24e25c <__cxa_atexit@plt+0x2422bc> │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -592044,17 +592044,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0114dff8 │ │ │ │ + @ instruction: 0x0114dfd8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #80] @ 24e2d0 <__cxa_atexit@plt+0x242330> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldrd r8, [r3, #3] │ │ │ │ @@ -592073,15 +592073,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ b 24e308 <__cxa_atexit@plt+0x242368> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, r0, lsl r4 │ │ │ │ + strdeq r7, [r5, -r0] │ │ │ │ andeq r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -592151,19 +592151,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 24e40c <__cxa_atexit@plt+0x24246c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - tsteq r5, r8, ror #2 │ │ │ │ + tsteq r5, r8, asr #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r4, r8, ror lr │ │ │ │ - smlabteq r5, r8, r2, r7 │ │ │ │ + tsteq r4, r8, asr lr │ │ │ │ + smlatbeq r5, r8, r2, r7 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 24e458 <__cxa_atexit@plt+0x2424b8> │ │ │ │ tst r7, #3 │ │ │ │ @@ -592171,15 +592171,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 24e450 <__cxa_atexit@plt+0x2424b0> │ │ │ │ b 24e468 <__cxa_atexit@plt+0x2424c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlabbeq r5, r8, r2, r7 │ │ │ │ + tsteq r5, r8, ror #4 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ @@ -592210,15 +592210,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatteq r5, ip, r1, r7 │ │ │ │ + smlabteq r5, ip, r1, r7 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 24e550 <__cxa_atexit@plt+0x2425b0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -592233,23 +592233,23 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #8] │ │ │ │ b 24e308 <__cxa_atexit@plt+0x242368> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01057190 │ │ │ │ + tsteq r5, r0, ror r1 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 24e308 <__cxa_atexit@plt+0x242368> │ │ │ │ - tsteq r5, r0, ror r1 │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 24e5e8 <__cxa_atexit@plt+0x242648> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -592271,17 +592271,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24e5ec <__cxa_atexit@plt+0x24264c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabbeq r5, r4, pc, r6 @ │ │ │ │ - tsteq r4, r8, ror ip │ │ │ │ - strdeq r7, [r5, -r0] │ │ │ │ + tsteq r5, r4, ror #30 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ + ldrdeq r7, [r5, -r0] │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mvn r0, #99 @ 0x63 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -592293,17 +592293,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 24e648 <__cxa_atexit@plt+0x2426a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 247090 <__cxa_atexit@plt+0x23b0f0> │ │ │ │ - tsteq r4, r4, lsl ip │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ - strheq r7, [r5, -r4] │ │ │ │ + @ instruction: 0x0114dbf4 │ │ │ │ + tsteq r5, r8, lsl #30 │ │ │ │ + swpeq r7, r4, [r5] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 24e704 <__cxa_atexit@plt+0x242764> │ │ │ │ @@ -592350,18 +592350,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - tsteq r4, r8, lsr #22 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r8, lsl #22 │ │ │ │ + tsteq r4, r4, lsl #22 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - smlabteq r5, r0, pc, r6 @ │ │ │ │ + smlatbeq r5, r0, pc, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24e794 <__cxa_atexit@plt+0x2427f4> │ │ │ │ @@ -592402,16 +592402,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24e7f8 <__cxa_atexit@plt+0x242858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ - tsteq r5, r4, lsl pc │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ + strdeq r6, [r5, -r4] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592425,15 +592425,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24e854 <__cxa_atexit@plt+0x2428b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrdeq r6, [r5, -r4] │ │ │ │ + @ instruction: 0x01056eb4 │ │ │ │ b b418 │ │ │ │ b b424 │ │ │ │ b b430 <__lstat64_time64@plt> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -592459,31 +592459,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 24e8e4 <__cxa_atexit@plt+0x242944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r8, lsl #19 │ │ │ │ - tsteq r4, ip, ror r9 │ │ │ │ - tsteq r5, r8, ror lr │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ + tsteq r4, ip, asr r9 │ │ │ │ + tsteq r5, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 24e918 <__cxa_atexit@plt+0x242978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 24e91c <__cxa_atexit@plt+0x24297c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmn r1, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ - tsteq r4, ip, lsl r9 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ + @ instruction: 0x0114d8fc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24e950 <__cxa_atexit@plt+0x2429b0> │ │ │ │ @@ -592491,15 +592491,15 @@ │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ b 273f18 <__cxa_atexit@plt+0x267f78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r5, -ip] │ │ │ │ + ldrdeq r6, [r5, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -592531,16 +592531,16 @@ │ │ │ │ b 24e9ec <__cxa_atexit@plt+0x242a4c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01056d90 │ │ │ │ - @ instruction: 0x01056d90 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592558,16 +592558,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ea68 <__cxa_atexit@plt+0x242ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r5, r8, lsl sp │ │ │ │ - strdeq r6, [r5, -ip] │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ + ldrdeq r6, [r5, -ip] │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592585,15 +592585,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ead4 <__cxa_atexit@plt+0x242b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - smlatbeq r5, ip, ip, r6 │ │ │ │ + smlabbeq r5, ip, ip, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24eb28 <__cxa_atexit@plt+0x242b88> │ │ │ │ @@ -592669,34 +592669,34 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0114d6b0 │ │ │ │ @ instruction: 0x0114d690 │ │ │ │ - @ instruction: 0x0114db90 │ │ │ │ - tsteq r4, ip, ror r7 │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ + tsteq r4, r0, ror fp │ │ │ │ + tsteq r4, ip, asr r7 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0114dab8 │ │ │ │ + @ instruction: 0x0114da98 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #28] @ 24ec6c <__cxa_atexit@plt+0x242ccc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 24ec70 <__cxa_atexit@plt+0x242cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r0, asr sl │ │ │ │ + tsteq r4, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24eca8 <__cxa_atexit@plt+0x242d08> │ │ │ │ @@ -592708,17 +592708,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 24ecc4 <__cxa_atexit@plt+0x242d24> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r4, r4, asr #14 │ │ │ │ + tsteq r4, r4, lsr #14 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x01056a90 │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -592748,17 +592748,17 @@ │ │ │ │ b 24ed50 <__cxa_atexit@plt+0x242db0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ + smlatteq r5, r0, r9, r6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592774,16 +592774,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24edc8 <__cxa_atexit@plt+0x242e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldrdeq r6, [r5, -r0] │ │ │ │ - @ instruction: 0x010569b4 │ │ │ │ + @ instruction: 0x010569b0 │ │ │ │ + @ instruction: 0x01056994 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592799,15 +592799,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ee2c <__cxa_atexit@plt+0x242e8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, ip, ror #18 │ │ │ │ + tsteq r5, ip, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24ef18 <__cxa_atexit@plt+0x242f78> │ │ │ │ @@ -592867,20 +592867,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - tsteq r4, ip, lsl #7 │ │ │ │ tsteq r4, ip, ror #6 │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ - tsteq r4, r0, ror r4 │ │ │ │ - tsteq r4, r4, lsl #8 │ │ │ │ - @ instruction: 0x0114d7b0 │ │ │ │ + tsteq r4, ip, asr #6 │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ + tsteq r4, r0, asr r4 │ │ │ │ + tsteq r4, r4, ror #7 │ │ │ │ + @ instruction: 0x0114d790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f008 <__cxa_atexit@plt+0x243068> │ │ │ │ @@ -592922,20 +592922,20 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 273634 <__cxa_atexit@plt+0x267694> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0114d3b8 │ │ │ │ - tsteq r4, r8, lsl #5 │ │ │ │ - tsteq r4, r8, ror r2 │ │ │ │ - tsteq r4, r8, ror #14 │ │ │ │ - tsteq r4, r8, lsl #6 │ │ │ │ - @ instruction: 0x0114d6b4 │ │ │ │ + @ instruction: 0x0114d398 │ │ │ │ + tsteq r4, r8, ror #4 │ │ │ │ + tsteq r4, r8, asr r2 │ │ │ │ + tsteq r4, r8, asr #14 │ │ │ │ + tsteq r4, r8, ror #5 │ │ │ │ + @ instruction: 0x0114d694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f064 <__cxa_atexit@plt+0x2430c4> │ │ │ │ @@ -592944,16 +592944,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r4, r8, lsl #7 │ │ │ │ - smlatteq r5, r4, r6, r6 │ │ │ │ + tsteq r4, r8, ror #6 │ │ │ │ + smlabteq r5, r4, r6, r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -592981,17 +592981,17 @@ │ │ │ │ b 24f0f4 <__cxa_atexit@plt+0x243154> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - smlabbeq r5, r4, r6, r6 │ │ │ │ - smlabbeq r5, r0, r6, r6 │ │ │ │ - tsteq r5, ip, asr r6 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ + tsteq r5, r0, ror #12 │ │ │ │ + tsteq r5, ip, lsr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -593005,16 +593005,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24f164 <__cxa_atexit@plt+0x2431c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r5, r4, asr #12 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ + tsteq r5, r4, lsr #12 │ │ │ │ + tsteq r5, r8, lsl #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -593028,16 +593028,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24f1c0 <__cxa_atexit@plt+0x243220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - smlatteq r5, r8, r5, r6 │ │ │ │ - smlatbeq r5, r4, r5, r6 │ │ │ │ + smlabteq r5, r8, r5, r6 │ │ │ │ + smlabbeq r5, r4, r5, r6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ cmp r1, fp │ │ │ │ bcc 24f228 <__cxa_atexit@plt+0x243288> │ │ │ │ @@ -593073,20 +593073,20 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ add r0, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r0 │ │ │ │ bx ip │ │ │ │ - tsteq r5, r4, lsr #10 │ │ │ │ - tsteq r4, r0, lsr #1 │ │ │ │ - tsteq r5, r4, ror r5 │ │ │ │ + tsteq r5, r4, lsl #10 │ │ │ │ + tsteq r4, r0, lsl #1 │ │ │ │ + tsteq r5, r4, asr r5 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - tsteq r4, ip, ror #1 │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ + tsteq r4, ip, asr #1 │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ cmp r1, fp │ │ │ │ bcc 24f2ec <__cxa_atexit@plt+0x24334c> │ │ │ │ @@ -593122,20 +593122,20 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ add r0, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r0 │ │ │ │ bx ip │ │ │ │ - tsteq r5, r0, ror #8 │ │ │ │ - @ instruction: 0x0114cfdc │ │ │ │ - @ instruction: 0x010564b0 │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ + @ instruction: 0x0114cfbc │ │ │ │ + @ instruction: 0x01056490 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - tsteq r4, r8, lsr #32 │ │ │ │ - strdeq r6, [r5, -r0] │ │ │ │ + tsteq r4, r8 │ │ │ │ + ldrdeq r6, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24f3a4 <__cxa_atexit@plt+0x243404> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593151,16 +593151,16 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 6af5cc <__cxa_atexit@plt+0x6a362c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, ip, r4, r6 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + smlabbeq r5, ip, r4, r6 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24f464 <__cxa_atexit@plt+0x2434c4> │ │ │ │ @@ -593204,15 +593204,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24f480 <__cxa_atexit@plt+0x2434e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, ip, lsr r4 │ │ │ │ + tsteq r5, ip, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add ip, r3, #15 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ @@ -593280,26 +593280,26 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0114ccd4 │ │ │ │ - tsteq r4, r0, asr r1 │ │ │ │ - tsteq r4, r8, ror #24 │ │ │ │ + @ instruction: 0x0114ccb4 │ │ │ │ + tsteq r4, r0, lsr r1 │ │ │ │ + tsteq r4, r8, asr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 24f5dc <__cxa_atexit@plt+0x24363c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r0, r2, r6 │ │ │ │ + smlabteq r5, r0, r2, r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24f690 <__cxa_atexit@plt+0x2436f0> │ │ │ │ @@ -593343,15 +593343,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24f6ac <__cxa_atexit@plt+0x24370c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r4, lsr r2 │ │ │ │ + tsteq r5, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -593439,26 +593439,26 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, ror #29 │ │ │ │ - tsteq r4, r4, lsl #20 │ │ │ │ + tsteq r4, r0, asr #29 │ │ │ │ + tsteq r4, r4, ror #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 24f854 <__cxa_atexit@plt+0x2438b4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, ip, r0, r6 │ │ │ │ - strdeq r6, [r5, -r0] │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ + ldrdeq r6, [r5, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24f8b0 <__cxa_atexit@plt+0x243910> │ │ │ │ ldr r3, [pc, #68] @ 24f8c0 <__cxa_atexit@plt+0x243920> │ │ │ │ @@ -593478,36 +593478,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 24f8c8 <__cxa_atexit@plt+0x243928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlatbeq r5, r8, r0, r6 │ │ │ │ - smlabbeq r5, r0, r0, r6 │ │ │ │ + smlabbeq r5, r8, r0, r6 │ │ │ │ + tsteq r5, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24f8f0 <__cxa_atexit@plt+0x243950> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2c054c <__cxa_atexit@plt+0x2b45ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ + tsteq r5, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24f918 <__cxa_atexit@plt+0x243978> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r5, r0, lsr #32 │ │ │ │ - qaddeq r6, r8, r5 │ │ │ │ + mrseq r6, (UNDEF: 5) │ │ │ │ + tsteq r5, r8, lsr r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24f9ac <__cxa_atexit@plt+0x243a0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -593542,16 +593542,16 @@ │ │ │ │ mov r3, r6 │ │ │ │ b 24f9bc <__cxa_atexit@plt+0x243a1c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror ip │ │ │ │ - tsteq r4, r8, lsl #23 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ + tsteq r4, r8, ror #22 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -593565,16 +593565,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, lsl #22 │ │ │ │ - tsteq r5, r8, asr pc │ │ │ │ + tsteq r4, r4, ror #21 │ │ │ │ + tsteq r5, r8, lsr pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24fa90 <__cxa_atexit@plt+0x243af0> │ │ │ │ @@ -593601,16 +593601,16 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - smlabbeq r5, r0, lr, r5 │ │ │ │ - smlatbeq r5, r4, lr, r5 │ │ │ │ + tsteq r5, r0, ror #28 │ │ │ │ + smlabbeq r5, r4, lr, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24fae4 <__cxa_atexit@plt+0x243b44> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -593648,16 +593648,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r5, r4, lsl #28 │ │ │ │ - smlatteq r5, r8, sp, r5 │ │ │ │ + smlatteq r5, r4, sp, r5 │ │ │ │ + smlabteq r5, r8, sp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24fbcc <__cxa_atexit@plt+0x243c2c> │ │ │ │ @@ -593678,15 +593678,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24fbe8 <__cxa_atexit@plt+0x243c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - smlabbeq r5, r8, sp, r5 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24fc50 <__cxa_atexit@plt+0x243cb0> │ │ │ │ @@ -593712,29 +593712,29 @@ │ │ │ │ b 24fc60 <__cxa_atexit@plt+0x243cc0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 24fc70 <__cxa_atexit@plt+0x243cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr sp │ │ │ │ + tsteq r5, r4, lsl sp │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ smlalseq r2, r0, r6, r0 │ │ │ │ - smlatteq r5, r4, ip, r5 │ │ │ │ + smlabteq r5, r4, ip, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24fca4 <__cxa_atexit@plt+0x243d04> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ - tsteq r5, r0, lsl sp │ │ │ │ + smlatteq r5, r0, fp, r5 │ │ │ │ + strdeq r5, [r5, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24fd5c <__cxa_atexit@plt+0x243dbc> │ │ │ │ ldr r3, [pc, #160] @ 24fd6c <__cxa_atexit@plt+0x243dcc> │ │ │ │ @@ -593776,19 +593776,19 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #20] @ 24fd78 <__cxa_atexit@plt+0x243dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r5, ip, asr ip │ │ │ │ - @ instruction: 0x0114c9f0 │ │ │ │ - tsteq r5, r0, ror ip │ │ │ │ - tsteq r4, r0, lsr #10 │ │ │ │ tsteq r5, ip, lsr ip │ │ │ │ + @ instruction: 0x0114c9d0 │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ + tsteq r4, r0, lsl #10 │ │ │ │ + tsteq r5, ip, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r9, #4] │ │ │ │ add r0, r8, #1 │ │ │ │ bl b43c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -593812,18 +593812,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 24fe04 <__cxa_atexit@plt+0x243e64> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 111f204 <__cxa_atexit@plt+0x1113264> │ │ │ │ ldr r8, [pc, #4] @ 24fe00 <__cxa_atexit@plt+0x243e60> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - @ instruction: 0x01055bb4 │ │ │ │ - tsteq r4, r4, asr #18 │ │ │ │ - tsteq r4, r8, ror #8 │ │ │ │ - smlabteq r5, r0, fp, r5 │ │ │ │ + @ instruction: 0x01055b94 │ │ │ │ + tsteq r4, r4, lsr #18 │ │ │ │ + tsteq r4, r8, asr #8 │ │ │ │ + smlatbeq r5, r0, fp, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24fcb8 <__cxa_atexit@plt+0x243d18> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -593851,16 +593851,16 @@ │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr #7 │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ + tsteq r4, ip, lsr #7 │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24fee0 <__cxa_atexit@plt+0x243f40> │ │ │ │ ldr r7, [pc, #44] @ 24fef0 <__cxa_atexit@plt+0x243f50> │ │ │ │ @@ -593873,16 +593873,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 24fef4 <__cxa_atexit@plt+0x243f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ smlatteq r5, r0, sl, r5 │ │ │ │ + smlabteq r5, r0, sl, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24ff4c <__cxa_atexit@plt+0x243fac> │ │ │ │ @@ -593900,15 +593900,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r8, ror sl │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 250010 <__cxa_atexit@plt+0x244070> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 24ffc4 <__cxa_atexit@plt+0x244024> │ │ │ │ @@ -593946,17 +593946,17 @@ │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ - tsteq r4, r8, asr r2 │ │ │ │ - @ instruction: 0x010559b8 │ │ │ │ + tsteq r4, r8, lsl #6 │ │ │ │ + tsteq r4, r8, lsr r2 │ │ │ │ + @ instruction: 0x01055998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 2500a4 <__cxa_atexit@plt+0x244104> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -593986,16 +593986,16 @@ │ │ │ │ mov r6, sl │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, r4, lsl #5 │ │ │ │ - @ instruction: 0x0114c1b4 │ │ │ │ + tsteq r4, r4, ror #4 │ │ │ │ + @ instruction: 0x0114c194 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 250118 <__cxa_atexit@plt+0x244178> │ │ │ │ @@ -594013,17 +594013,17 @@ │ │ │ │ str r3, [r8, #16] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, asr #4 │ │ │ │ - tsteq r4, ip, lsl #8 │ │ │ │ - @ instruction: 0x010558b4 │ │ │ │ + tsteq r4, r0, lsr #4 │ │ │ │ + tsteq r4, ip, ror #7 │ │ │ │ + @ instruction: 0x01055894 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2501a0 <__cxa_atexit@plt+0x244200> │ │ │ │ ldr r3, [pc, #112] @ 2501c0 <__cxa_atexit@plt+0x244220> │ │ │ │ @@ -594053,18 +594053,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2501c4 <__cxa_atexit@plt+0x244224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, r0, lsr r8 │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r5, r4, lsl r8 │ │ │ │ + strdeq r5, [r5, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25020c <__cxa_atexit@plt+0x24426c> │ │ │ │ ldr r7, [pc, #44] @ 250220 <__cxa_atexit@plt+0x244280> │ │ │ │ @@ -594077,16 +594077,16 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 250224 <__cxa_atexit@plt+0x244284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - ldrdeq r5, [r5, -r0] │ │ │ │ - smlabteq r5, r0, r7, r5 │ │ │ │ + @ instruction: 0x010557b0 │ │ │ │ + smlatbeq r5, r0, r7, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25029c <__cxa_atexit@plt+0x2442fc> │ │ │ │ ldr r3, [pc, #112] @ 2502bc <__cxa_atexit@plt+0x24431c> │ │ │ │ @@ -594116,16 +594116,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2502c0 <__cxa_atexit@plt+0x244320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r5, r4, lsr r7 │ │ │ │ - tsteq r5, ip, asr #14 │ │ │ │ + tsteq r5, r4, lsl r7 │ │ │ │ + tsteq r5, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 250314 <__cxa_atexit@plt+0x244374> │ │ │ │ @@ -594140,16 +594140,16 @@ │ │ │ │ ldreq r7, [r2, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ - @ instruction: 0x010556bc │ │ │ │ + tsteq r4, r8, asr #29 │ │ │ │ + @ instruction: 0x0105569c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2503a4 <__cxa_atexit@plt+0x244404> │ │ │ │ ldr r7, [pc, #128] @ 2503c8 <__cxa_atexit@plt+0x244428> │ │ │ │ @@ -594184,18 +594184,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 2503d0 <__cxa_atexit@plt+0x244430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ - tsteq r5, ip, asr #12 │ │ │ │ - @ instruction: 0xfffffb80 │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ + tsteq r5, ip, lsr #12 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + smlatteq r5, r8, r5, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 250438 <__cxa_atexit@plt+0x244498> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-12 │ │ │ │ @@ -594212,15 +594212,15 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 250440 <__cxa_atexit@plt+0x2444a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0x010555b8 │ │ │ │ + @ instruction: 0x01055598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250484 <__cxa_atexit@plt+0x2444e4> │ │ │ │ @@ -594233,15 +594233,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r5, ip, asr r5 │ │ │ │ + tsteq r5, ip, lsr r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 250514 <__cxa_atexit@plt+0x244574> │ │ │ │ ldr r7, [pc, #128] @ 250538 <__cxa_atexit@plt+0x244598> │ │ │ │ @@ -594276,18 +594276,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 250540 <__cxa_atexit@plt+0x2445a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x010554b8 │ │ │ │ - ldrdeq r5, [r5, -ip] │ │ │ │ + @ instruction: 0x01055498 │ │ │ │ + @ instruction: 0x010554bc │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - smlabbeq r5, r8, r4, r5 │ │ │ │ + tsteq r5, r8, ror #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 250590 <__cxa_atexit@plt+0x2445f0> │ │ │ │ ldr r7, [pc, #48] @ 2505a0 <__cxa_atexit@plt+0x244600> │ │ │ │ @@ -594301,16 +594301,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2505a4 <__cxa_atexit@plt+0x244604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r8, ror #8 │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ + tsteq r5, r0, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 250624 <__cxa_atexit@plt+0x244684> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -594356,17 +594356,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r4, ip, lsr #23 │ │ │ │ - @ instruction: 0x0114bbf4 │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ + tsteq r4, ip, lsl #23 │ │ │ │ + @ instruction: 0x0114bbd4 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 2506f0 <__cxa_atexit@plt+0x244750> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -594389,16 +594389,16 @@ │ │ │ │ mov r6, sl │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r8, ror #22 │ │ │ │ - ldrdeq r5, [r5, -r0] │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ + @ instruction: 0x010552b0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r1, [r9, #8]! │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ @@ -594423,15 +594423,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25078c <__cxa_atexit@plt+0x2447ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - smlabbeq r5, r4, r2, r5 │ │ │ │ + tsteq r5, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2507e4 <__cxa_atexit@plt+0x244844> │ │ │ │ @@ -594448,17 +594448,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr sp │ │ │ │ - tsteq r4, r0, lsr #20 │ │ │ │ - mrseq r5, SP_usr │ │ │ │ + tsteq r4, r4, lsr sp │ │ │ │ + tsteq r4, r0, lsl #20 │ │ │ │ + smlatteq r5, r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250828 <__cxa_atexit@plt+0x244888> │ │ │ │ ldr r5, [pc, #28] @ 250838 <__cxa_atexit@plt+0x244898> │ │ │ │ @@ -594467,16 +594467,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 27eaa4 <__cxa_atexit@plt+0x272b04> │ │ │ │ ldr r7, [pc, #12] @ 25083c <__cxa_atexit@plt+0x24489c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r5, [r5, -r8] │ │ │ │ - @ instruction: 0x010551bc │ │ │ │ + @ instruction: 0x010551b8 │ │ │ │ + @ instruction: 0x0105519c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 250884 <__cxa_atexit@plt+0x2448e4> │ │ │ │ ldr r7, [pc, #52] @ 250898 <__cxa_atexit@plt+0x2448f8> │ │ │ │ @@ -594491,16 +594491,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25089c <__cxa_atexit@plt+0x2448fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - tsteq r5, r0, ror r1 │ │ │ │ - tsteq r5, r0, ror #2 │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ + tsteq r5, r0, asr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2508d0 <__cxa_atexit@plt+0x244930> │ │ │ │ ldr r5, [pc, #28] @ 2508e0 <__cxa_atexit@plt+0x244940> │ │ │ │ @@ -594509,15 +594509,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 27eaa4 <__cxa_atexit@plt+0x272b04> │ │ │ │ ldr r7, [pc, #12] @ 2508e4 <__cxa_atexit@plt+0x244944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r5, r0, lsr r1 │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250934 <__cxa_atexit@plt+0x244994> │ │ │ │ ldr r1, [pc, #56] @ 25093c <__cxa_atexit@plt+0x24499c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -594532,15 +594532,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b 111fb44 <__cxa_atexit@plt+0x1113ba4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, r4, asr #17 │ │ │ │ + tsteq r4, r4, lsr #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25098c <__cxa_atexit@plt+0x2449ec> │ │ │ │ @@ -594554,16 +594554,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0114bb90 │ │ │ │ - ldrdeq r4, [r5, -r8] │ │ │ │ + tsteq r4, r0, ror fp │ │ │ │ + @ instruction: 0x01054fb8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250a24 <__cxa_atexit@plt+0x244a84> │ │ │ │ ldr lr, [pc, #112] @ 250a2c <__cxa_atexit@plt+0x244a8c> │ │ │ │ mov r1, r5 │ │ │ │ @@ -594591,16 +594591,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 250a30 <__cxa_atexit@plt+0x244a90> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsl r8 │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ + @ instruction: 0x0114b7fc │ │ │ │ + tsteq r4, r0, ror #23 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -594615,16 +594615,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0114ba9c │ │ │ │ - tsteq r5, r8, ror pc │ │ │ │ + tsteq r4, ip, ror sl │ │ │ │ + tsteq r5, r8, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 250ad4 <__cxa_atexit@plt+0x244b34> │ │ │ │ ldr r7, [pc, #48] @ 250ae4 <__cxa_atexit@plt+0x244b44> │ │ │ │ @@ -594638,16 +594638,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 250ae8 <__cxa_atexit@plt+0x244b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r4, asr #30 │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ + tsteq r5, r4, lsr #30 │ │ │ │ + tsteq r5, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #1 │ │ │ │ blt 250b60 <__cxa_atexit@plt+0x244bc0> │ │ │ │ @@ -594692,30 +594692,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 250c30 <__cxa_atexit@plt+0x244c90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r4, ip, lsl #21 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r5, r4, asr #28 │ │ │ │ + tsteq r5, r4, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ b 250c30 <__cxa_atexit@plt+0x244c90> │ │ │ │ - tsteq r5, r0, lsl lr │ │ │ │ + strdeq r4, [r5, -r0] │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ @@ -594805,25 +594805,25 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 250d84 <__cxa_atexit@plt+0x244de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ + tsteq r5, r4, lsl #24 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, ip, ror fp │ │ │ │ - tsteq r5, r8, ror fp │ │ │ │ + tsteq r5, ip, asr fp │ │ │ │ + tsteq r5, r8, asr fp │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ rscseq r0, r0, sl, lsr #31 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq r4, r4, asr r5 │ │ │ │ - smlabteq r5, r8, fp, r4 │ │ │ │ + tsteq r4, r4, lsr r5 │ │ │ │ + smlatbeq r5, r8, fp, r4 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -594858,17 +594858,17 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0x0114b3d0 │ │ │ │ + @ instruction: 0x0114b3b0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01054bbc │ │ │ │ + @ instruction: 0x01054b9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250e9c <__cxa_atexit@plt+0x244efc> │ │ │ │ ldr r2, [pc, #36] @ 250ea4 <__cxa_atexit@plt+0x244f04> │ │ │ │ ldr r1, [pc, #36] @ 250ea8 <__cxa_atexit@plt+0x244f08> │ │ │ │ @@ -594877,17 +594877,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ba68d0 <__cxa_atexit@plt+0xb9a930> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r0, fp, r4 │ │ │ │ - tsteq r4, r0, asr r3 │ │ │ │ - tsteq r5, r4, ror fp │ │ │ │ + smlabbeq r5, r0, fp, r4 │ │ │ │ + tsteq r4, r0, lsr r3 │ │ │ │ + tsteq r5, r4, asr fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250edc <__cxa_atexit@plt+0x244f3c> │ │ │ │ ldr r5, [pc, #28] @ 250eec <__cxa_atexit@plt+0x244f4c> │ │ │ │ @@ -594896,16 +594896,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 27eaa4 <__cxa_atexit@plt+0x272b04> │ │ │ │ ldr r7, [pc, #12] @ 250ef0 <__cxa_atexit@plt+0x244f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r4, asr fp │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ + tsteq r5, r4, lsr fp │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 250f54 <__cxa_atexit@plt+0x244fb4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-16 │ │ │ │ @@ -594923,16 +594923,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 250f5c <__cxa_atexit@plt+0x244fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - @ instruction: 0x01054ab4 │ │ │ │ - @ instruction: 0x01054abc │ │ │ │ + @ instruction: 0x01054a94 │ │ │ │ + @ instruction: 0x01054a9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250f9c <__cxa_atexit@plt+0x244ffc> │ │ │ │ @@ -594943,15 +594943,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - smlabbeq r5, r4, sl, r4 │ │ │ │ + tsteq r5, r4, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250fdc <__cxa_atexit@plt+0x24503c> │ │ │ │ ldr r5, [pc, #28] @ 250fec <__cxa_atexit@plt+0x24504c> │ │ │ │ @@ -594960,16 +594960,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 27eaa4 <__cxa_atexit@plt+0x272b04> │ │ │ │ ldr r7, [pc, #12] @ 250ff0 <__cxa_atexit@plt+0x245050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r5, r4, asr sl │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ + tsteq r5, r4, lsr sl │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r9, r2, #8 │ │ │ │ @@ -594987,17 +594987,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 251060 <__cxa_atexit@plt+0x2450c0> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - @ instruction: 0x0114b1fc │ │ │ │ - smlatteq r5, ip, r9, r4 │ │ │ │ - smlatteq r5, r8, r9, r4 │ │ │ │ + @ instruction: 0x0114b1dc │ │ │ │ + smlabteq r5, ip, r9, r4 │ │ │ │ + smlabteq r5, r8, r9, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2510cc <__cxa_atexit@plt+0x24512c> │ │ │ │ ldr r7, [pc, #84] @ 2510dc <__cxa_atexit@plt+0x24513c> │ │ │ │ @@ -595021,28 +595021,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2510e4 <__cxa_atexit@plt+0x245144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - tsteq r5, r8, ror #18 │ │ │ │ + tsteq r5, r0, ror r9 │ │ │ │ + tsteq r5, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [pc, #16] @ 251114 <__cxa_atexit@plt+0x245174> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ add r7, r3, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r5, r8, lsr r9 │ │ │ │ + tsteq r5, r8, lsl r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251164 <__cxa_atexit@plt+0x2451c4> │ │ │ │ @@ -595057,15 +595057,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - smlatteq r5, r8, r8, r4 │ │ │ │ + smlabteq r5, r8, r8, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2511dc <__cxa_atexit@plt+0x24523c> │ │ │ │ ldr r7, [pc, #84] @ 2511ec <__cxa_atexit@plt+0x24524c> │ │ │ │ @@ -595089,16 +595089,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2511f4 <__cxa_atexit@plt+0x245254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - smlabbeq r5, r0, r8, r4 │ │ │ │ - smlabbeq r5, r0, r8, r4 │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ add r9, r2, #8 │ │ │ │ @@ -595126,17 +595126,17 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 251288 <__cxa_atexit@plt+0x2452e8> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - smlatteq r5, ip, r7, r4 │ │ │ │ - @ instruction: 0x0114afd8 │ │ │ │ - smlatteq r5, r8, r7, r4 │ │ │ │ + smlabteq r5, ip, r7, r4 │ │ │ │ + @ instruction: 0x0114afb8 │ │ │ │ + smlabteq r5, r8, r7, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp r8, fp │ │ │ │ bcc 251310 <__cxa_atexit@plt+0x245370> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -595163,15 +595163,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r7, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251370 <__cxa_atexit@plt+0x2453d0> │ │ │ │ @@ -595188,15 +595188,15 @@ │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r2, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strdeq r4, [r5, -r8] │ │ │ │ + ldrdeq r4, [r5, -r8] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2513c8 <__cxa_atexit@plt+0x245428> │ │ │ │ ldr r7, [pc, #52] @ 2513d8 <__cxa_atexit@plt+0x245438> │ │ │ │ @@ -595211,16 +595211,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #12] @ 2513dc <__cxa_atexit@plt+0x24543c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r5, r0, r6, r4 │ │ │ │ - @ instruction: 0x0105469c │ │ │ │ + smlatbeq r5, r0, r6, r4 │ │ │ │ + tsteq r5, ip, ror r6 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25143c <__cxa_atexit@plt+0x24549c> │ │ │ │ @@ -595239,15 +595239,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r5, ip, lsr r6 │ │ │ │ + tsteq r5, ip, lsl r6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 251494 <__cxa_atexit@plt+0x2454f4> │ │ │ │ @@ -595263,16 +595263,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2514ac <__cxa_atexit@plt+0x24550c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r4, [r5, -r8] │ │ │ │ - ldrdeq r4, [r5, -ip] │ │ │ │ + ldrdeq r4, [r5, -r8] │ │ │ │ + @ instruction: 0x010545bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 251550 <__cxa_atexit@plt+0x2455b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -595306,17 +595306,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 251558 <__cxa_atexit@plt+0x2455b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r5, r8, asr #10 │ │ │ │ + tsteq r5, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r5, ip, lsr #10 │ │ │ │ + tsteq r5, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 2515e0 <__cxa_atexit@plt+0x245640> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ @@ -595341,17 +595341,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2515e4 <__cxa_atexit@plt+0x245644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x010544b8 │ │ │ │ + @ instruction: 0x01054498 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - smlatbeq r5, r0, r4, r4 │ │ │ │ + smlabbeq r5, r0, r4, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r3, fp │ │ │ │ bcc 251630 <__cxa_atexit@plt+0x245690> │ │ │ │ @@ -595366,16 +595366,16 @@ │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r7, [pc, #16] @ 251648 <__cxa_atexit@plt+0x2456a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r5, r4, asr r4 │ │ │ │ - tsteq r5, r4, asr #8 │ │ │ │ + tsteq r5, r4, lsr r4 │ │ │ │ + tsteq r5, r4, lsr #8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 251694 <__cxa_atexit@plt+0x2456f4> │ │ │ │ @@ -595391,16 +595391,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2516ac <__cxa_atexit@plt+0x24570c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strdeq r4, [r5, -r8] │ │ │ │ - smlabteq r5, r8, r3, r4 │ │ │ │ + ldrdeq r4, [r5, -r8] │ │ │ │ + smlatbeq r5, r8, r3, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add r9, r7, #7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ add sl, r2, #8 │ │ │ │ @@ -595420,17 +595420,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 251724 <__cxa_atexit@plt+0x245784> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r4, r8, lsr fp │ │ │ │ - tsteq r5, r4, asr r3 │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ + tsteq r4, r8, lsl fp │ │ │ │ + tsteq r5, r4, lsr r3 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp r8, fp │ │ │ │ bcc 251798 <__cxa_atexit@plt+0x2457f8> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -595453,15 +595453,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r7, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r4, [r5, -r8] │ │ │ │ + @ instruction: 0x010542b8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2517f8 <__cxa_atexit@plt+0x245858> │ │ │ │ @@ -595478,29 +595478,29 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ + tsteq r5, r0, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 251830 <__cxa_atexit@plt+0x245890> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 251844 <__cxa_atexit@plt+0x2458a4> │ │ │ │ ldr r7, [pc, #8] @ 251840 <__cxa_atexit@plt+0x2458a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror #4 │ │ │ │ + tsteq r5, r8, asr #4 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2518dc <__cxa_atexit@plt+0x24593c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ @@ -595550,16 +595550,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r4, ip, asr r9 │ │ │ │ - tsteq r5, r0, asr r1 │ │ │ │ + tsteq r4, ip, lsr r9 │ │ │ │ + tsteq r5, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #104] @ 2519b0 <__cxa_atexit@plt+0x245a10> │ │ │ │ mov r3, r5 │ │ │ │ tst r2, #3 │ │ │ │ @@ -595587,15 +595587,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlabteq r5, r0, r0, r4 │ │ │ │ + smlatbeq r5, r0, r0, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 251a0c <__cxa_atexit@plt+0x245a6c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -595609,28 +595609,28 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ add r7, r3, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, rrx │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 251a44 <__cxa_atexit@plt+0x245aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ add r7, r3, #1 │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r5, r4, lsr r0 │ │ │ │ + tsteq r5, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251aa4 <__cxa_atexit@plt+0x245b04> │ │ │ │ @@ -595650,36 +595650,36 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq r5, r4, pc, r3 @ │ │ │ │ + smlatbeq r5, r4, pc, r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 251af0 <__cxa_atexit@plt+0x245b50> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 251ae8 <__cxa_atexit@plt+0x245b48> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 251844 <__cxa_atexit@plt+0x2458a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabbeq r5, r8, pc, r3 @ │ │ │ │ + tsteq r5, r8, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 251844 <__cxa_atexit@plt+0x2458a4> │ │ │ │ - smlabbeq r5, ip, pc, r3 @ │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 251b6c <__cxa_atexit@plt+0x245bcc> │ │ │ │ bl b46c │ │ │ │ @@ -595704,33 +595704,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 251b90 <__cxa_atexit@plt+0x245bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, ip, lsl pc │ │ │ │ - tsteq r5, r4, lsr pc │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ + strdeq r3, [r5, -ip] │ │ │ │ + tsteq r5, r4, lsl pc │ │ │ │ + smlatteq r5, r4, lr, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 251bc0 <__cxa_atexit@plt+0x245c20> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 251844 <__cxa_atexit@plt+0x2458a4> │ │ │ │ ldr r7, [pc, #12] @ 251bd4 <__cxa_atexit@plt+0x245c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r5, -r4] │ │ │ │ - smlabteq r5, r8, lr, r3 │ │ │ │ + @ instruction: 0x01053eb4 │ │ │ │ + smlatbeq r5, r8, lr, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 251c38 <__cxa_atexit@plt+0x245c98> │ │ │ │ bl b46c │ │ │ │ @@ -595755,17 +595755,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 251c5c <__cxa_atexit@plt+0x245cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ - tsteq r5, r8, ror #28 │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ + tsteq r5, r8, asr #28 │ │ │ │ + tsteq r5, r0, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 251ca8 <__cxa_atexit@plt+0x245d08> │ │ │ │ ldr r7, [pc, #48] @ 251cb8 <__cxa_atexit@plt+0x245d18> │ │ │ │ @@ -595779,16 +595779,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 251cbc <__cxa_atexit@plt+0x245d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, lsl #28 │ │ │ │ - tsteq r5, r8, lsl sp │ │ │ │ + smlatteq r5, r0, sp, r3 │ │ │ │ + strdeq r3, [r5, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 251d3c <__cxa_atexit@plt+0x245d9c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -595834,17 +595834,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0114a494 │ │ │ │ - @ instruction: 0x0114a4dc │ │ │ │ - tsteq r5, r8, lsr ip │ │ │ │ + tsteq r4, r4, ror r4 │ │ │ │ + @ instruction: 0x0114a4bc │ │ │ │ + tsteq r5, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #8 │ │ │ │ cmp r3, sl │ │ │ │ bcc 251e08 <__cxa_atexit@plt+0x245e68> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -595867,16 +595867,16 @@ │ │ │ │ mov r6, sl │ │ │ │ b 6b40dc <__cxa_atexit@plt+0x6a813c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, asr r4 │ │ │ │ - @ instruction: 0x01053bb8 │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ + @ instruction: 0x01053b98 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r1, [r9, #8]! │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ @@ -595901,15 +595901,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 251ea4 <__cxa_atexit@plt+0x245f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r5, ip, lsl ip │ │ │ │ + strdeq r3, [r5, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251efc <__cxa_atexit@plt+0x245f5c> │ │ │ │ @@ -595926,16 +595926,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, ip, lsr r6 │ │ │ │ - tsteq r4, r8, lsl #6 │ │ │ │ + tsteq r4, ip, lsl r6 │ │ │ │ + tsteq r4, r8, ror #5 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ cmp sl, fp │ │ │ │ bcc 251f98 <__cxa_atexit@plt+0x245ff8> │ │ │ │ @@ -595973,17 +595973,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 251fc4 <__cxa_atexit@plt+0x246024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, r4, lsl #22 │ │ │ │ - tsteq r4, r4, asr #5 │ │ │ │ - smlatteq r5, r0, sl, r3 │ │ │ │ + smlatteq r5, r4, sl, r3 │ │ │ │ + tsteq r4, r4, lsr #5 │ │ │ │ + smlabteq r5, r0, sl, r3 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r8, [r9, #8]! │ │ │ │ mov r5, r9 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ @@ -596008,15 +596008,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 252050 <__cxa_atexit@plt+0x2460b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ + tsteq r5, r0, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2520a8 <__cxa_atexit@plt+0x246108> │ │ │ │ @@ -596033,17 +596033,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0114a490 │ │ │ │ - tsteq r4, ip, asr r1 │ │ │ │ - strdeq r3, [r5, -r4] │ │ │ │ + tsteq r4, r0, ror r4 │ │ │ │ + tsteq r4, ip, lsr r1 │ │ │ │ + ldrdeq r3, [r5, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp r9, fp │ │ │ │ bcc 252190 <__cxa_atexit@plt+0x2461f0> │ │ │ │ ldr r2, [pc, #184] @ 252198 <__cxa_atexit@plt+0x2461f8> │ │ │ │ @@ -596092,17 +596092,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r4, r4, asr r0 │ │ │ │ - @ instruction: 0x0114a09c │ │ │ │ - tsteq r5, ip, lsl #18 │ │ │ │ + tsteq r4, r4, lsr r0 │ │ │ │ + tsteq r4, ip, ror r0 │ │ │ │ + smlatteq r5, ip, r8, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 252234 <__cxa_atexit@plt+0x246294> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -596130,17 +596130,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 252238 <__cxa_atexit@plt+0x246298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01149fb0 │ │ │ │ - @ instruction: 0x01149fdc │ │ │ │ - tsteq r5, r4, ror r8 │ │ │ │ + @ instruction: 0x01149f90 │ │ │ │ + @ instruction: 0x01149fbc │ │ │ │ + tsteq r5, r4, asr r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 10ffa20 <__cxa_atexit@plt+0x10f3a80> │ │ │ │ @@ -596159,17 +596159,17 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ b 2522c0 <__cxa_atexit@plt+0x246320> │ │ │ │ ldr r7, [pc, #16] @ 2522b0 <__cxa_atexit@plt+0x246310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr pc │ │ │ │ - tsteq r4, r8, lsr pc │ │ │ │ - tsteq r5, r0, lsl #16 │ │ │ │ + tsteq r4, ip, lsr pc │ │ │ │ + tsteq r4, r8, lsl pc │ │ │ │ + smlatteq r5, r0, r7, r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ str fp, [sp, #12] │ │ │ │ cmp ip, lr │ │ │ │ bcc 2523f8 <__cxa_atexit@plt+0x246458> │ │ │ │ @@ -596264,20 +596264,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 252460 <__cxa_atexit@plt+0x2464c0> │ │ │ │ mov r5, fp │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #30 │ │ │ │ - tsteq r4, r4, lsr #29 │ │ │ │ + tsteq r4, r8, lsr #30 │ │ │ │ + tsteq r4, r4, lsl #29 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - tsteq r5, r4, ror r6 │ │ │ │ - tsteq r4, r4, ror #28 │ │ │ │ + tsteq r5, r4, asr r6 │ │ │ │ + tsteq r4, r4, asr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596292,37 +596292,37 @@ │ │ │ │ ldr r7, [pc, #20] @ 2524c0 <__cxa_atexit@plt+0x246520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - tsteq r5, r8, lsl r6 │ │ │ │ - strdeq r3, [r5, -ip] │ │ │ │ + strdeq r3, [r5, -r8] │ │ │ │ + ldrdeq r3, [r5, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 2524ec <__cxa_atexit@plt+0x24654c> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ b b87d14 <__cxa_atexit@plt+0xb7bd74> │ │ │ │ - smlatteq r5, r8, r5, r3 │ │ │ │ - smlatteq r5, r0, r5, r3 │ │ │ │ + smlabteq r5, r8, r5, r3 │ │ │ │ + smlabteq r5, r0, r5, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 252518 <__cxa_atexit@plt+0x246578> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ b b87d14 <__cxa_atexit@plt+0xb7bd74> │ │ │ │ - @ instruction: 0x010535bc │ │ │ │ + @ instruction: 0x0105359c │ │ │ │ b b478 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252578 <__cxa_atexit@plt+0x2465d8> │ │ │ │ @@ -596343,26 +596343,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 252590 <__cxa_atexit@plt+0x2465f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r4, ror #25 │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ + tsteq r4, r4, asr #25 │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b484 │ │ │ │ ldr r7, [pc, #12] @ 2525b8 <__cxa_atexit@plt+0x246618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01149c94 │ │ │ │ + tsteq r4, r4, ror ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252614 <__cxa_atexit@plt+0x246674> │ │ │ │ ldr r3, [pc, #72] @ 252624 <__cxa_atexit@plt+0x246684> │ │ │ │ @@ -596382,16 +596382,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25262c <__cxa_atexit@plt+0x24668c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r4, r8, asr #24 │ │ │ │ - smlabteq r5, r4, r4, r3 │ │ │ │ + tsteq r4, r8, lsr #24 │ │ │ │ + smlatbeq r5, r4, r4, r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2526b4 <__cxa_atexit@plt+0x246714> │ │ │ │ ldr r3, [pc, #116] @ 2526c4 <__cxa_atexit@plt+0x246724> │ │ │ │ @@ -596423,16 +596423,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2526d0 <__cxa_atexit@plt+0x246730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01149bb8 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ + @ instruction: 0x01149b98 │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 252720 <__cxa_atexit@plt+0x246780> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -596445,26 +596445,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r4, lsr fp │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b490 │ │ │ │ ldr r7, [pc, #12] @ 252750 <__cxa_atexit@plt+0x2467b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01149afc │ │ │ │ + @ instruction: 0x01149adc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 25263c <__cxa_atexit@plt+0x24669c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -596503,16 +596503,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mrseq r3, SP_abt │ │ │ │ - @ instruction: 0x01149afc │ │ │ │ + smlatteq r5, r0, r2, r3 │ │ │ │ + @ instruction: 0x01149adc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25285c <__cxa_atexit@plt+0x2468bc> │ │ │ │ @@ -596526,15 +596526,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r8, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ bx r1 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2528e8 <__cxa_atexit@plt+0x246948> │ │ │ │ ldr r7, [pc, #132] @ 252910 <__cxa_atexit@plt+0x246970> │ │ │ │ @@ -596569,17 +596569,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq r3, [r5, -r8] │ │ │ │ - @ instruction: 0x011499f4 │ │ │ │ - smlatteq r5, r0, r1, r3 │ │ │ │ + ldrdeq r3, [r5, -r8] │ │ │ │ + @ instruction: 0x011499d4 │ │ │ │ + smlabteq r5, r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 252990 <__cxa_atexit@plt+0x2469f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -596607,19 +596607,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01053198 │ │ │ │ - tsteq r4, ip, ror r8 │ │ │ │ - tsteq r4, r0, ror sl │ │ │ │ - tsteq r4, r4, lsl #19 │ │ │ │ - tsteq r5, r0, asr r1 │ │ │ │ + tsteq r5, r8, ror r1 │ │ │ │ + tsteq r4, ip, asr r8 │ │ │ │ + tsteq r4, r0, asr sl │ │ │ │ + tsteq r4, r4, ror #18 │ │ │ │ + tsteq r5, r0, lsr r1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252a10 <__cxa_atexit@plt+0x246a70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -596640,16 +596640,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r4, r4, ror #15 │ │ │ │ - ldrdeq r3, [r5, -r4] │ │ │ │ + tsteq r4, r4, asr #15 │ │ │ │ + strheq r3, [r5, -r4] │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -596662,16 +596662,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 252a88 <__cxa_atexit@plt+0x246ae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - smlatbeq r5, r8, r0, r3 │ │ │ │ - smlabbeq r5, ip, r0, r3 │ │ │ │ + smlabbeq r5, r8, r0, r3 │ │ │ │ + tsteq r5, ip, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp sl, r6 │ │ │ │ @@ -596705,18 +596705,18 @@ │ │ │ │ b 252b28 <__cxa_atexit@plt+0x246b88> │ │ │ │ ldr r7, [pc, #16] @ 252b34 <__cxa_atexit@plt+0x246b94> │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5, -ip] │ │ │ │ - tsteq r4, r8, ror r7 │ │ │ │ + ldrdeq r2, [r5, -ip] │ │ │ │ + tsteq r4, r8, asr r7 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldrdeq r2, [r5, -r8] │ │ │ │ + @ instruction: 0x01052fb8 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252b70 <__cxa_atexit@plt+0x246bd0> │ │ │ │ ldr r2, [pc, #28] @ 252b80 <__cxa_atexit@plt+0x246be0> │ │ │ │ @@ -596725,16 +596725,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #12] @ 252b84 <__cxa_atexit@plt+0x246be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01052fb0 │ │ │ │ - @ instruction: 0x01052f94 │ │ │ │ + @ instruction: 0x01052f90 │ │ │ │ + tsteq r5, r4, ror pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 252bdc <__cxa_atexit@plt+0x246c3c> │ │ │ │ @@ -596751,15 +596751,15 @@ │ │ │ │ b 252a9c <__cxa_atexit@plt+0x246afc> │ │ │ │ mov r7, r3 │ │ │ │ b 111ea64 <__cxa_atexit@plt+0x1112ac4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, r4, lsr pc │ │ │ │ + tsteq r5, r4, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252c58 <__cxa_atexit@plt+0x246cb8> │ │ │ │ ldr r3, [pc, #108] @ 252c7c <__cxa_atexit@plt+0x246cdc> │ │ │ │ @@ -596788,18 +596788,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 252c80 <__cxa_atexit@plt+0x246ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01052eb4 │ │ │ │ - ldrdeq r2, [r5, -r0] │ │ │ │ + @ instruction: 0x01052e94 │ │ │ │ + @ instruction: 0x01052eb0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01052e98 │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252cbc <__cxa_atexit@plt+0x246d1c> │ │ │ │ ldr r2, [pc, #32] @ 252cd0 <__cxa_atexit@plt+0x246d30> │ │ │ │ @@ -596809,16 +596809,16 @@ │ │ │ │ b 111ed30 <__cxa_atexit@plt+0x1112d90> │ │ │ │ ldr r7, [pc, #16] @ 252cd4 <__cxa_atexit@plt+0x246d34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252d44 <__cxa_atexit@plt+0x246da4> │ │ │ │ ldr r3, [pc, #108] @ 252d68 <__cxa_atexit@plt+0x246dc8> │ │ │ │ @@ -596847,16 +596847,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 252d6c <__cxa_atexit@plt+0x246dcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabteq r5, r8, sp, r2 │ │ │ │ - smlatteq r5, r4, sp, r2 │ │ │ │ + smlatbeq r5, r8, sp, r2 │ │ │ │ + smlabteq r5, r4, sp, r2 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252ddc <__cxa_atexit@plt+0x246e3c> │ │ │ │ @@ -596880,31 +596880,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 252df8 <__cxa_atexit@plt+0x246e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r4, ror r4 │ │ │ │ - tsteq r4, r8, ror #8 │ │ │ │ - tsteq r5, r4, asr sp │ │ │ │ + tsteq r4, r4, asr r4 │ │ │ │ + tsteq r4, r8, asr #8 │ │ │ │ + tsteq r5, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 252e2c <__cxa_atexit@plt+0x246e8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 252e30 <__cxa_atexit@plt+0x246e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmn r1, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ - tsteq r4, r8, lsl #8 │ │ │ │ + @ instruction: 0x011493f4 │ │ │ │ + tsteq r4, r8, ror #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252ea8 <__cxa_atexit@plt+0x246f08> │ │ │ │ ldr r2, [pc, #112] @ 252ec4 <__cxa_atexit@plt+0x246f24> │ │ │ │ @@ -596934,15 +596934,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r4, r8, asr r5 │ │ │ │ + tsteq r4, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 252f0c <__cxa_atexit@plt+0x246f6c> │ │ │ │ @@ -596954,15 +596954,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, ror #9 │ │ │ │ + tsteq r4, r4, asr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252f80 <__cxa_atexit@plt+0x246fe0> │ │ │ │ @@ -596988,28 +596988,28 @@ │ │ │ │ b 252f90 <__cxa_atexit@plt+0x246ff0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 252fa0 <__cxa_atexit@plt+0x247000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01052bb8 │ │ │ │ + @ instruction: 0x01052b98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r2, [r5, -ip] │ │ │ │ - ldrdeq r2, [r5, -r8] │ │ │ │ + @ instruction: 0x01052bbc │ │ │ │ + @ instruction: 0x01052bb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 252fd0 <__cxa_atexit@plt+0x247030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror r2 │ │ │ │ - tsteq r5, r4, ror fp │ │ │ │ + tsteq r4, ip, asr r2 │ │ │ │ + tsteq r5, r4, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25303c <__cxa_atexit@plt+0x24709c> │ │ │ │ @@ -597035,19 +597035,19 @@ │ │ │ │ b 25304c <__cxa_atexit@plt+0x2470ac> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 25305c <__cxa_atexit@plt+0x2470bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5, -ip] │ │ │ │ + ldrdeq r2, [r5, -ip] │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r5, r0, lsr #22 │ │ │ │ - tsteq r5, ip, lsl fp │ │ │ │ + tsteq r5, r0, lsl #22 │ │ │ │ + strdeq r2, [r5, -ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2530e4 <__cxa_atexit@plt+0x247144> │ │ │ │ ldr r2, [pc, #112] @ 253100 <__cxa_atexit@plt+0x247160> │ │ │ │ @@ -597077,15 +597077,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r4, ip, lsl r3 │ │ │ │ + @ instruction: 0x011492fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 253148 <__cxa_atexit@plt+0x2471a8> │ │ │ │ @@ -597097,15 +597097,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, lsr #5 │ │ │ │ + tsteq r4, r8, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2531bc <__cxa_atexit@plt+0x24721c> │ │ │ │ @@ -597131,28 +597131,28 @@ │ │ │ │ b 2531cc <__cxa_atexit@plt+0x24722c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2531dc <__cxa_atexit@plt+0x24723c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r0, r9, r2 │ │ │ │ + smlabbeq r5, r0, r9, r2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + smlabbeq r5, r0, r9, r2 │ │ │ │ smlatbeq r5, r0, r9, r2 │ │ │ │ - smlabteq r5, r0, r9, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 25320c <__cxa_atexit@plt+0x24726c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr #32 │ │ │ │ - tsteq r5, ip, asr r9 │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ + tsteq r5, ip, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253278 <__cxa_atexit@plt+0x2472d8> │ │ │ │ @@ -597178,39 +597178,39 @@ │ │ │ │ b 253288 <__cxa_atexit@plt+0x2472e8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 253298 <__cxa_atexit@plt+0x2472f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r4, r8, r2 │ │ │ │ + smlabteq r5, r4, r8, r2 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ + smlabteq r5, r4, r8, r2 │ │ │ │ smlatteq r5, r4, r8, r2 │ │ │ │ - tsteq r5, r4, lsl #18 │ │ │ │ b b4c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2532d0 <__cxa_atexit@plt+0x247330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #5 │ │ │ │ + tsteq r4, r8, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 2532f8 <__cxa_atexit@plt+0x247358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01148f90 │ │ │ │ + tsteq r4, r0, ror pc │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 253384 <__cxa_atexit@plt+0x2473e4> │ │ │ │ @@ -597253,15 +597253,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r2, [r5, -ip] │ │ │ │ + ldrdeq r2, [r5, -ip] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 25340c <__cxa_atexit@plt+0x24746c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -597326,15 +597326,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2534e8 <__cxa_atexit@plt+0x247548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x010526bc │ │ │ │ + @ instruction: 0x0105269c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 253538 <__cxa_atexit@plt+0x247598> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -597376,15 +597376,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2535b4 <__cxa_atexit@plt+0x247614> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r4, r4, asr lr │ │ │ │ + tsteq r4, r4, lsr lr │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253604 <__cxa_atexit@plt+0x247664> │ │ │ │ @@ -597402,15 +597402,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 253618 <__cxa_atexit@plt+0x247678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabbeq r5, r8, r5, r2 │ │ │ │ + tsteq r5, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 25345c <__cxa_atexit@plt+0x2474bc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -597418,16 +597418,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 253658 <__cxa_atexit@plt+0x2476b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 25365c <__cxa_atexit@plt+0x2476bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r5, r4, asr r5 │ │ │ │ - tsteq r4, r0, lsl ip │ │ │ │ + tsteq r5, r4, lsr r5 │ │ │ │ + @ instruction: 0x01148bf0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2536e8 <__cxa_atexit@plt+0x247748> │ │ │ │ @@ -597470,15 +597470,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - smlabteq r5, r8, r4, r2 │ │ │ │ + smlatbeq r5, r8, r4, r2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 253770 <__cxa_atexit@plt+0x2477d0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -597543,15 +597543,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25384c <__cxa_atexit@plt+0x2478ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlabbeq r5, r8, r3, r2 │ │ │ │ + tsteq r5, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 25389c <__cxa_atexit@plt+0x2478fc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -597593,15 +597593,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 253918 <__cxa_atexit@plt+0x247978> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x01148af0 │ │ │ │ + @ instruction: 0x01148ad0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253968 <__cxa_atexit@plt+0x2479c8> │ │ │ │ @@ -597619,15 +597619,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25397c <__cxa_atexit@plt+0x2479dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r4, asr r2 │ │ │ │ + tsteq r5, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 2537c0 <__cxa_atexit@plt+0x247820> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -597635,16 +597635,16 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 2539bc <__cxa_atexit@plt+0x247a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 2539c0 <__cxa_atexit@plt+0x247a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ - tsteq r5, r0, lsr #4 │ │ │ │ - tsteq r4, ip, lsr #17 │ │ │ │ + mrseq r2, SP_usr │ │ │ │ + tsteq r4, ip, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253a6c <__cxa_atexit@plt+0x247acc> │ │ │ │ ldr r7, [pc, #176] @ 253a94 <__cxa_atexit@plt+0x247af4> │ │ │ │ @@ -597690,18 +597690,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r5, r8, ror r1 │ │ │ │ - @ instruction: 0x01148894 │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ - @ instruction: 0x011489b0 │ │ │ │ + tsteq r5, r8, asr r1 │ │ │ │ + tsteq r4, r4, ror r8 │ │ │ │ + tsteq r4, r8, ror #25 │ │ │ │ + @ instruction: 0x01148990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 253b14 <__cxa_atexit@plt+0x247b74> │ │ │ │ @@ -597724,17 +597724,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011487d8 │ │ │ │ - tsteq r4, r0, asr #24 │ │ │ │ - tsteq r4, r8, ror #17 │ │ │ │ + @ instruction: 0x011487b8 │ │ │ │ + tsteq r4, r0, lsr #24 │ │ │ │ + tsteq r4, r8, asr #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253b70 <__cxa_atexit@plt+0x247bd0> │ │ │ │ ldr r7, [pc, #52] @ 253b80 <__cxa_atexit@plt+0x247be0> │ │ │ │ @@ -597749,15 +597749,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 253b84 <__cxa_atexit@plt+0x247be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ + qaddeq r2, r8, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ 253c3c <__cxa_atexit@plt+0x247c9c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -597798,15 +597798,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r4, r4, lsr r6 │ │ │ │ + tsteq r4, r4, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 253ccc <__cxa_atexit@plt+0x247d2c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -597833,15 +597833,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01148590 │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 253d38 <__cxa_atexit@plt+0x247d98> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -597859,26 +597859,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ + @ instruction: 0x011484fc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 253d68 <__cxa_atexit@plt+0x247dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #9 │ │ │ │ + tsteq r4, r0, asr #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253e3c <__cxa_atexit@plt+0x247e9c> │ │ │ │ ldr r3, [pc, #216] @ 253e64 <__cxa_atexit@plt+0x247ec4> │ │ │ │ @@ -597935,18 +597935,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x01051db0 │ │ │ │ - @ instruction: 0x011484d4 │ │ │ │ - tsteq r4, ip, lsr r9 │ │ │ │ - tsteq r4, r4, ror #11 │ │ │ │ + @ instruction: 0x01051d90 │ │ │ │ + @ instruction: 0x011484b4 │ │ │ │ + tsteq r4, ip, lsl r9 │ │ │ │ + tsteq r4, r4, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 253f24 <__cxa_atexit@plt+0x247f84> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -597982,17 +597982,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, r4, ror #7 │ │ │ │ - tsteq r4, ip, asr #16 │ │ │ │ - @ instruction: 0x011484f4 │ │ │ │ + tsteq r4, r4, asr #7 │ │ │ │ + tsteq r4, ip, lsr #16 │ │ │ │ + @ instruction: 0x011484d4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 253fa8 <__cxa_atexit@plt+0x248008> │ │ │ │ @@ -598017,17 +598017,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x011487b4 │ │ │ │ - tsteq r4, r0, lsr r3 │ │ │ │ - tsteq r4, r4, asr r4 │ │ │ │ + @ instruction: 0x01148794 │ │ │ │ + tsteq r4, r0, lsl r3 │ │ │ │ + tsteq r4, r4, lsr r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 254090 <__cxa_atexit@plt+0x2480f0> │ │ │ │ ldr r3, [pc, #216] @ 2540b8 <__cxa_atexit@plt+0x248118> │ │ │ │ @@ -598084,18 +598084,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r5, r0, ror #22 │ │ │ │ - tsteq r4, r0, lsl #5 │ │ │ │ - tsteq r4, r8, ror #13 │ │ │ │ - @ instruction: 0x01148390 │ │ │ │ + tsteq r5, r0, asr #22 │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ + tsteq r4, r8, asr #13 │ │ │ │ + tsteq r4, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 254178 <__cxa_atexit@plt+0x2481d8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -598131,17 +598131,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01148190 │ │ │ │ - @ instruction: 0x011485f8 │ │ │ │ - tsteq r4, r0, lsr #5 │ │ │ │ + tsteq r4, r0, ror r1 │ │ │ │ + @ instruction: 0x011485d8 │ │ │ │ + tsteq r4, r0, lsl #5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2541fc <__cxa_atexit@plt+0x24825c> │ │ │ │ @@ -598166,17 +598166,17 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, ror #10 │ │ │ │ - ldrsbeq r8, [r4, -ip] │ │ │ │ - tsteq r4, r0, lsl #4 │ │ │ │ + tsteq r4, r0, asr #10 │ │ │ │ + ldrheq r8, [r4, -ip] │ │ │ │ + tsteq r4, r0, ror #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 254294 <__cxa_atexit@plt+0x2482f4> │ │ │ │ @@ -598208,15 +598208,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2542b0 <__cxa_atexit@plt+0x248310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, ip, asr r9 │ │ │ │ + tsteq r5, ip, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2542ec <__cxa_atexit@plt+0x24834c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -598268,15 +598268,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r4, r8, asr #29 │ │ │ │ + tsteq r4, r8, lsr #29 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #124] @ 254434 <__cxa_atexit@plt+0x248494> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -598307,15 +598307,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, ip, lsr #28 │ │ │ │ + tsteq r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr lr, [pc, #80] @ 2544ac <__cxa_atexit@plt+0x24850c> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -598336,26 +598336,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r8, lsr #27 │ │ │ │ + tsteq r4, r8, lsl #27 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 2544dc <__cxa_atexit@plt+0x24853c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #26 │ │ │ │ + tsteq r4, ip, asr #26 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 254560 <__cxa_atexit@plt+0x2485c0> │ │ │ │ @@ -598387,15 +598387,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25457c <__cxa_atexit@plt+0x2485dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01051694 │ │ │ │ + tsteq r5, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2545b8 <__cxa_atexit@plt+0x248618> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -598447,15 +598447,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x01147bfc │ │ │ │ + @ instruction: 0x01147bdc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #124] @ 254700 <__cxa_atexit@plt+0x248760> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -598486,15 +598486,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, r0, ror #22 │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr lr, [pc, #80] @ 254778 <__cxa_atexit@plt+0x2487d8> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -598515,46 +598515,46 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01147adc │ │ │ │ + @ instruction: 0x01147abc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 2547a8 <__cxa_atexit@plt+0x248808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr #21 │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2547cc <__cxa_atexit@plt+0x24882c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #27 │ │ │ │ + tsteq r4, ip, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 2547f4 <__cxa_atexit@plt+0x248854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01147a94 │ │ │ │ - tsteq r5, r4, lsl r4 │ │ │ │ + tsteq r4, r4, ror sl │ │ │ │ + strdeq r1, [r5, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 254850 <__cxa_atexit@plt+0x2488b0> │ │ │ │ ldr r1, [pc, #64] @ 25485c <__cxa_atexit@plt+0x2488bc> │ │ │ │ @@ -598572,23 +598572,23 @@ │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, ip, lsr #19 │ │ │ │ - smlatbeq r5, r8, r3, r1 │ │ │ │ + tsteq r4, ip, lsl #19 │ │ │ │ + smlabbeq r5, r8, r3, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ - smlabbeq r5, r0, r3, r1 │ │ │ │ + tsteq r5, r0, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2548d0 <__cxa_atexit@plt+0x248930> │ │ │ │ ldr r1, [pc, #56] @ 2548dc <__cxa_atexit@plt+0x24893c> │ │ │ │ @@ -598604,23 +598604,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ + mrseq r1, SP_abt │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - strdeq r1, [r5, -ip] │ │ │ │ + ldrdeq r1, [r5, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -598637,15 +598637,15 @@ │ │ │ │ b 106b2b4 <__cxa_atexit@plt+0x105f314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rsceq sp, pc, sl, lsl #11 │ │ │ │ - @ instruction: 0x0105129c │ │ │ │ + tsteq r5, ip, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2549f0 <__cxa_atexit@plt+0x248a50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -598680,25 +598680,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, ip, lsl #20 │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ - smlatteq r5, r8, r1, r1 │ │ │ │ + tsteq r4, ip, ror #19 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ + smlabteq r5, r8, r1, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - smlabteq r5, r8, r1, r1 │ │ │ │ + smlatbeq r5, r8, r1, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254a9c <__cxa_atexit@plt+0x248afc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598723,17 +598723,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq r4, r8, ror #14 │ │ │ │ + tsteq r4, r8, asr #14 │ │ │ │ rsceq sp, pc, r6, lsr r4 @ │ │ │ │ - tsteq r5, r8, lsr r1 │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -598756,16 +598756,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x011478bc │ │ │ │ - @ instruction: 0x011476d0 │ │ │ │ + @ instruction: 0x0114789c │ │ │ │ + @ instruction: 0x011476b0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -598792,16 +598792,16 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ - tsteq r5, r0, asr #32 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ + tsteq r5, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 254c70 <__cxa_atexit@plt+0x248cd0> │ │ │ │ ldr r3, [pc, #164] @ 254c9c <__cxa_atexit@plt+0x248cfc> │ │ │ │ @@ -598847,17 +598847,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - smlabbeq r5, ip, pc, r0 @ │ │ │ │ - @ instruction: 0x01050fb4 │ │ │ │ - tsteq r5, r4, ror #30 │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ + @ instruction: 0x01050f94 │ │ │ │ + tsteq r5, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -598886,16 +598886,16 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - smlatteq r5, ip, lr, r0 │ │ │ │ - smlatteq r5, r4, lr, r0 │ │ │ │ + smlabteq r5, ip, lr, r0 │ │ │ │ + smlabteq r5, r4, lr, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254da0 <__cxa_atexit@plt+0x248e00> │ │ │ │ ldr r2, [pc, #60] @ 254da8 <__cxa_atexit@plt+0x248e08> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -598912,36 +598912,36 @@ │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlabbeq r5, r0, lr, r0 │ │ │ │ + tsteq r5, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 254dd4 <__cxa_atexit@plt+0x248e34> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ b 1066208 <__cxa_atexit@plt+0x105a268> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 254e00 <__cxa_atexit@plt+0x248e60> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b ea3da0 <__cxa_atexit@plt+0xe97e00> │ │ │ │ - tsteq r4, r0, ror #7 │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ + tsteq r4, r0, asr #7 │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -598958,16 +598958,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ rsceq sp, pc, sl, lsl #1 │ │ │ │ - strdeq r0, [r5, -r0] │ │ │ │ - smlatbeq r5, r8, sp, r0 │ │ │ │ + ldrdeq r0, [r5, -r0] │ │ │ │ + smlabbeq r5, r8, sp, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 254ed4 <__cxa_atexit@plt+0x248f34> │ │ │ │ @@ -598999,30 +598999,30 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr r3 │ │ │ │ - tsteq r5, r0, lsr #26 │ │ │ │ - tsteq r5, ip, ror #26 │ │ │ │ + tsteq r4, r8, lsr r3 │ │ │ │ + tsteq r5, r0, lsl #26 │ │ │ │ + tsteq r5, ip, asr #26 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - tsteq r5, r4, lsr #26 │ │ │ │ + tsteq r5, r4, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 254f48 <__cxa_atexit@plt+0x248fa8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tsteq r5, r0, lsl sp │ │ │ │ + strdeq r0, [r5, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 254f9c <__cxa_atexit@plt+0x248ffc> │ │ │ │ @@ -599041,18 +599041,18 @@ │ │ │ │ b e38b90 <__cxa_atexit@plt+0xe2cbf0> │ │ │ │ ldr r7, [pc, #28] @ 254fc0 <__cxa_atexit@plt+0x249020> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x011477bc │ │ │ │ - @ instruction: 0x011472f0 │ │ │ │ - @ instruction: 0x011472dc │ │ │ │ - smlabteq r5, ip, ip, r0 │ │ │ │ + @ instruction: 0x0114779c │ │ │ │ + @ instruction: 0x011472d0 │ │ │ │ + @ instruction: 0x011472bc │ │ │ │ + smlatbeq r5, ip, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255004 <__cxa_atexit@plt+0x249064> │ │ │ │ @@ -599065,21 +599065,21 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r0, lsl #5 │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b e4165c <__cxa_atexit@plt+0xe356bc> │ │ │ │ - tsteq r5, r4, asr #24 │ │ │ │ + tsteq r5, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 255078 <__cxa_atexit@plt+0x2490d8> │ │ │ │ ldr r2, [pc, #52] @ 255080 <__cxa_atexit@plt+0x2490e0> │ │ │ │ ldr r1, [pc, #52] @ 255084 <__cxa_atexit@plt+0x2490e4> │ │ │ │ @@ -599093,16 +599093,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f1cfb0 <__cxa_atexit@plt+0xf11010> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, lsr #24 │ │ │ │ - tsteq r4, r8, ror r1 │ │ │ │ + tsteq r5, r0, lsl #24 │ │ │ │ + tsteq r4, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2550c0 <__cxa_atexit@plt+0x249120> │ │ │ │ @@ -599111,16 +599111,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr #3 │ │ │ │ - @ instruction: 0x01050bb8 │ │ │ │ + tsteq r4, r4, lsr #3 │ │ │ │ + @ instruction: 0x01050b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 255114 <__cxa_atexit@plt+0x249174> │ │ │ │ ldr r2, [pc, #40] @ 25511c <__cxa_atexit@plt+0x24917c> │ │ │ │ @@ -599132,15 +599132,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r8, ror #22 │ │ │ │ + tsteq r5, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 25514c <__cxa_atexit@plt+0x2491ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -599148,16 +599148,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 255160 <__cxa_atexit@plt+0x2491c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #10 │ │ │ │ - tsteq r5, r8, lsr fp │ │ │ │ + tsteq r4, r8, lsl #10 │ │ │ │ + tsteq r5, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2551cc <__cxa_atexit@plt+0x24922c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -599184,23 +599184,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r4, r0, lsr r0 │ │ │ │ + tsteq r4, r0, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror #20 │ │ │ │ + tsteq r5, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -599243,18 +599243,18 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01146ff8 │ │ │ │ - strdeq r0, [r5, -r0] │ │ │ │ - @ instruction: 0x011473d0 │ │ │ │ - smlabteq r5, r4, r9, r0 │ │ │ │ + @ instruction: 0x01146fd8 │ │ │ │ + ldrdeq r0, [r5, -r0] │ │ │ │ + @ instruction: 0x011473b0 │ │ │ │ + smlatbeq r5, r4, r9, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2553ac <__cxa_atexit@plt+0x24940c> │ │ │ │ ldr r3, [pc, #204] @ 2553d8 <__cxa_atexit@plt+0x249438> │ │ │ │ @@ -599310,19 +599310,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r4, r4, lsl pc │ │ │ │ - smlatteq r5, r8, r8, r0 │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ - @ instruction: 0x011472dc │ │ │ │ - @ instruction: 0x010508b8 │ │ │ │ + @ instruction: 0x01146ef4 │ │ │ │ + smlabteq r5, r8, r8, r0 │ │ │ │ + strdeq r0, [r5, -r0] │ │ │ │ + @ instruction: 0x011472bc │ │ │ │ + @ instruction: 0x01050898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -599362,17 +599362,17 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - tsteq r4, ip, lsl lr │ │ │ │ - tsteq r5, r4, lsl r8 │ │ │ │ - @ instruction: 0x011471f4 │ │ │ │ + @ instruction: 0x01146dfc │ │ │ │ + strdeq r0, [r5, -r4] │ │ │ │ + @ instruction: 0x011471d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -599389,16 +599389,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r5, -r0] │ │ │ │ - @ instruction: 0x010507bc │ │ │ │ + @ instruction: 0x010507b0 │ │ │ │ + @ instruction: 0x0105079c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255560 <__cxa_atexit@plt+0x2495c0> │ │ │ │ @@ -599407,16 +599407,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, lsr #26 │ │ │ │ - tsteq r5, r8, ror #14 │ │ │ │ + tsteq r4, r4, lsl #26 │ │ │ │ + tsteq r5, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2555c8 <__cxa_atexit@plt+0x249628> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -599432,17 +599432,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr #14 │ │ │ │ - tsteq r4, r0, lsr #24 │ │ │ │ - tsteq r5, r0, lsl r7 │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ + tsteq r4, r0, lsl #24 │ │ │ │ + strdeq r0, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 255644 <__cxa_atexit@plt+0x2496a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -599463,28 +599463,28 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r0, r6, r0 │ │ │ │ - @ instruction: 0x01146bbc │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ - tsteq r4, r0, asr #24 │ │ │ │ - @ instruction: 0x01050698 │ │ │ │ + smlabteq r5, r0, r6, r0 │ │ │ │ + @ instruction: 0x01146b9c │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ + tsteq r4, r0, lsr #24 │ │ │ │ + tsteq r5, r8, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 25567c <__cxa_atexit@plt+0x2496dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - smlabbeq r5, r8, r6, r0 │ │ │ │ - tsteq r5, r8, asr #12 │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ + tsteq r5, r8, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2556d8 <__cxa_atexit@plt+0x249738> │ │ │ │ ldr r2, [pc, #64] @ 2556e0 <__cxa_atexit@plt+0x249740> │ │ │ │ ldr r1, [pc, #64] @ 2556e4 <__cxa_atexit@plt+0x249744> │ │ │ │ @@ -599501,17 +599501,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, ip, lsl r6 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ - tsteq r4, ip, lsr #23 │ │ │ │ + strdeq r0, [r5, -ip] │ │ │ │ + tsteq r4, r4, lsl #22 │ │ │ │ + tsteq r4, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255724 <__cxa_atexit@plt+0x249784> │ │ │ │ @@ -599520,16 +599520,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, ror #22 │ │ │ │ - @ instruction: 0x01050590 │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -599546,16 +599546,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 25579c <__cxa_atexit@plt+0x2497fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r4, ip, lsl #30 │ │ │ │ - smlabbeq r5, r4, r5, r0 │ │ │ │ + tsteq r4, ip, ror #29 │ │ │ │ + tsteq r5, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2557f0 <__cxa_atexit@plt+0x249850> │ │ │ │ ldr r2, [pc, #60] @ 2557f8 <__cxa_atexit@plt+0x249858> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -599571,25 +599571,25 @@ │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r0, lsl #20 │ │ │ │ + tsteq r4, r0, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 255824 <__cxa_atexit@plt+0x249884> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ - tsteq r4, r0, asr #19 │ │ │ │ + tsteq r4, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -599606,15 +599606,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ rsceq ip, pc, r2, asr r6 @ │ │ │ │ - smlatbeq r5, r0, r4, r0 │ │ │ │ + smlabbeq r5, r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2558d4 <__cxa_atexit@plt+0x249934> │ │ │ │ ldr r2, [pc, #52] @ 2558dc <__cxa_atexit@plt+0x24993c> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -599675,16 +599675,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, ip, asr sl │ │ │ │ - tsteq r4, r0, lsl #17 │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ + tsteq r4, r0, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2559f4 <__cxa_atexit@plt+0x249a54> │ │ │ │ @@ -599700,16 +599700,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, ror #19 │ │ │ │ - @ instruction: 0x011467f8 │ │ │ │ + tsteq r4, r0, asr #19 │ │ │ │ + @ instruction: 0x011467d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 255a68 <__cxa_atexit@plt+0x249ac8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -599734,15 +599734,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x0114679c │ │ │ │ + tsteq r4, ip, ror r7 │ │ │ │ rsceq ip, pc, r2, asr r4 @ │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -599779,17 +599779,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 255b44 <__cxa_atexit@plt+0x249ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r4, r4, ror #17 │ │ │ │ - tsteq r4, r4, lsl #14 │ │ │ │ - smlatteq r5, ip, r1, r0 │ │ │ │ + tsteq r4, r4, asr #17 │ │ │ │ + tsteq r4, r4, ror #13 │ │ │ │ + smlabteq r5, ip, r1, r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ rsceq ip, pc, r2, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -599850,18 +599850,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r4, r4, lsl #16 │ │ │ │ - tsteq r4, r4, lsr #12 │ │ │ │ - ldrdeq r0, [r5, -r8] │ │ │ │ - strdeq r0, [r5, -r4] │ │ │ │ + tsteq r4, r4, ror #15 │ │ │ │ + tsteq r4, r4, lsl #12 │ │ │ │ + strheq r0, [r5, -r8] │ │ │ │ + ldrdeq r0, [r5, -r4] │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ rsceq ip, pc, lr, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -599901,17 +599901,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 255d2c <__cxa_atexit@plt+0x249d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0x011466fc │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ - tsteq r5, r4 │ │ │ │ + @ instruction: 0x011466dc │ │ │ │ + @ instruction: 0x011464fc │ │ │ │ + smlatteq r4, r4, pc, pc @ │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ strhteq ip, [pc], #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ @@ -599935,25 +599935,25 @@ │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ rsceq ip, pc, r6, lsr r1 @ │ │ │ │ - smlabbeq r4, r4, pc, pc @ │ │ │ │ + tstpeq r4, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 255dd4 <__cxa_atexit@plt+0x249e34> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - tstpeq r4, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 255e28 <__cxa_atexit@plt+0x249e88> │ │ │ │ @@ -599972,18 +599972,18 @@ │ │ │ │ b e38540 <__cxa_atexit@plt+0xe2c5a0> │ │ │ │ ldr r7, [pc, #28] @ 255e4c <__cxa_atexit@plt+0x249eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r4, lsr r9 │ │ │ │ - tsteq r4, r4, ror #8 │ │ │ │ - tsteq r4, r0, asr r4 │ │ │ │ - tstpeq r4, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r4, lsl r9 │ │ │ │ + tsteq r4, r4, asr #8 │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ + strdeq pc, [r4, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255e90 <__cxa_atexit@plt+0x249ef0> │ │ │ │ @@ -599996,21 +599996,21 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011463f4 │ │ │ │ + @ instruction: 0x011463d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b d7c684 <__cxa_atexit@plt+0xd706e4> │ │ │ │ - smlabbeq r4, r8, lr, pc @ │ │ │ │ + tstpeq r4, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 255f04 <__cxa_atexit@plt+0x249f64> │ │ │ │ ldr r2, [pc, #52] @ 255f0c <__cxa_atexit@plt+0x249f6c> │ │ │ │ ldr r1, [pc, #52] @ 255f10 <__cxa_atexit@plt+0x249f70> │ │ │ │ @@ -600024,16 +600024,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f1cfb0 <__cxa_atexit@plt+0xf11010> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r4, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, ip, ror #5 │ │ │ │ + tstpeq r4, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255f4c <__cxa_atexit@plt+0x249fac> │ │ │ │ @@ -600042,16 +600042,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ - strdeq pc, [r4, -r0] │ │ │ │ + tsteq r4, r8, lsl r3 │ │ │ │ + ldrdeq pc, [r4, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 255fa0 <__cxa_atexit@plt+0x24a000> │ │ │ │ ldr r2, [pc, #40] @ 255fa8 <__cxa_atexit@plt+0x24a008> │ │ │ │ @@ -600063,15 +600063,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r4, ip, sp, pc @ │ │ │ │ + smlabbeq r4, ip, sp, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 255fd8 <__cxa_atexit@plt+0x24a038> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -600079,16 +600079,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 255fec <__cxa_atexit@plt+0x24a04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0114669c │ │ │ │ - tstpeq r4, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, ip, ror r6 │ │ │ │ + tstpeq r4, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 256058 <__cxa_atexit@plt+0x24a0b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -600115,23 +600115,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r4, r4, lsr #3 │ │ │ │ + tsteq r4, r4, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r0, fp, pc @ │ │ │ │ + smlabteq r4, r0, fp, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -600174,18 +600174,18 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r4, ip, ror #2 │ │ │ │ - tstpeq r4, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r4, asr #10 │ │ │ │ - strdeq pc, [r4, -ip] │ │ │ │ + tsteq r4, ip, asr #2 │ │ │ │ + tstpeq r4, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r4, lsr #10 │ │ │ │ + ldrdeq pc, [r4, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 256238 <__cxa_atexit@plt+0x24a298> │ │ │ │ ldr r3, [pc, #204] @ 256264 <__cxa_atexit@plt+0x24a2c4> │ │ │ │ @@ -600241,19 +600241,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r4, r8, lsl #1 │ │ │ │ - tstpeq r4, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r0, asr r4 │ │ │ │ - strdeq pc, [r4, -r0] │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ + tstpeq r4, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ + ldrdeq pc, [r4, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -600293,17 +600293,17 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x01145f90 │ │ │ │ - tstpeq r4, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r8, ror #6 │ │ │ │ + tsteq r4, r0, ror pc │ │ │ │ + tstpeq r4, ip, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r8, asr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -600320,16 +600320,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq r4, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r4, -r4] │ │ │ │ + smlatteq r4, r8, r9, pc @ │ │ │ │ + ldrdeq pc, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2563ec <__cxa_atexit@plt+0x24a44c> │ │ │ │ @@ -600338,16 +600338,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01145e98 │ │ │ │ - smlatbeq r4, r0, r9, pc @ │ │ │ │ + tsteq r4, r8, ror lr │ │ │ │ + smlabbeq r4, r0, r9, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 256454 <__cxa_atexit@plt+0x24a4b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -600363,17 +600363,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01145d94 │ │ │ │ - tstpeq r4, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r4, ror sp │ │ │ │ + tstpeq r4, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 2564d0 <__cxa_atexit@plt+0x24a530> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -600394,28 +600394,28 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r0, lsr sp │ │ │ │ - @ instruction: 0x011461d4 │ │ │ │ - @ instruction: 0x01145db4 │ │ │ │ - ldrdeq pc, [r4, -r0] │ │ │ │ + strdeq pc, [r4, -r8] │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ + @ instruction: 0x011461b4 │ │ │ │ + @ instruction: 0x01145d94 │ │ │ │ + @ instruction: 0x0104f8b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 256508 <__cxa_atexit@plt+0x24a568> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - smlabteq r4, r0, r8, pc @ │ │ │ │ - smlabbeq r4, r0, r8, pc @ │ │ │ │ + smlatbeq r4, r0, r8, pc @ │ │ │ │ + tstpeq r4, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256564 <__cxa_atexit@plt+0x24a5c4> │ │ │ │ ldr r2, [pc, #64] @ 25656c <__cxa_atexit@plt+0x24a5cc> │ │ │ │ ldr r1, [pc, #64] @ 256570 <__cxa_atexit@plt+0x24a5d0> │ │ │ │ @@ -600432,17 +600432,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tstpeq r4, r4, asr r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01145c98 │ │ │ │ - tsteq r4, r0, lsr #26 │ │ │ │ + tstpeq r4, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r8, ror ip │ │ │ │ + tsteq r4, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2565b0 <__cxa_atexit@plt+0x24a610> │ │ │ │ @@ -600451,16 +600451,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01145cd4 │ │ │ │ - smlabteq r4, r8, r7, pc @ │ │ │ │ + @ instruction: 0x01145cb4 │ │ │ │ + smlatbeq r4, r8, r7, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -600477,16 +600477,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 256628 <__cxa_atexit@plt+0x24a688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r4, r0, lsl #1 │ │ │ │ - @ instruction: 0x0104f7bc │ │ │ │ + tsteq r4, r0, rrx │ │ │ │ + @ instruction: 0x0104f79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25667c <__cxa_atexit@plt+0x24a6dc> │ │ │ │ ldr r2, [pc, #60] @ 256684 <__cxa_atexit@plt+0x24a6e4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -600502,25 +600502,25 @@ │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r4, ror fp │ │ │ │ + tsteq r4, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2566b0 <__cxa_atexit@plt+0x24a710> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ - tsteq r4, r4, lsr fp │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -600537,15 +600537,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ strhteq fp, [pc], #112 │ │ │ │ - ldrdeq pc, [r4, -r8] │ │ │ │ + @ instruction: 0x0104f6b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256760 <__cxa_atexit@plt+0x24a7c0> │ │ │ │ ldr r2, [pc, #52] @ 256768 <__cxa_atexit@plt+0x24a7c8> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -600606,16 +600606,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01145bd0 │ │ │ │ - @ instruction: 0x011459f4 │ │ │ │ + @ instruction: 0x01145bb0 │ │ │ │ + @ instruction: 0x011459d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 256880 <__cxa_atexit@plt+0x24a8e0> │ │ │ │ @@ -600631,16 +600631,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b e84f48 <__cxa_atexit@plt+0xe78fa8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr fp │ │ │ │ - tsteq r4, ip, ror #18 │ │ │ │ + tsteq r4, r4, lsr fp │ │ │ │ + tsteq r4, ip, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2568f4 <__cxa_atexit@plt+0x24a954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -600665,15 +600665,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r4, r0, lsl r9 │ │ │ │ + @ instruction: 0x011458f0 │ │ │ │ strhteq fp, [pc], #80 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -600710,17 +600710,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 2569d0 <__cxa_atexit@plt+0x24aa30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ - tsteq r4, r8, ror r8 │ │ │ │ - tstpeq r4, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r8, lsr sl │ │ │ │ + tsteq r4, r8, asr r8 │ │ │ │ + tstpeq r4, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ rsceq fp, pc, r0, lsl #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -600781,18 +600781,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ - @ instruction: 0x01145798 │ │ │ │ - tstpeq r4, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ + tsteq r4, r8, ror r7 │ │ │ │ + strdeq pc, [r4, -r0] │ │ │ │ + tstpeq r4, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ rsceq fp, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -600832,17 +600832,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 256bb8 <__cxa_atexit@plt+0x24ac18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ - @ instruction: 0x01145690 │ │ │ │ - tstpeq r4, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ + tstpeq r4, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ rsceq fp, pc, r8, lsl r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ @@ -600866,26 +600866,26 @@ │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ smlaleq fp, pc, r4, r2 @ │ │ │ │ - @ instruction: 0x0104f1bc │ │ │ │ + @ instruction: 0x0104f19c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 256c60 <__cxa_atexit@plt+0x24acc0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b e7ee2c <__cxa_atexit@plt+0xe72e8c> │ │ │ │ - @ instruction: 0x0104f190 │ │ │ │ - ldrdeq pc, [r4, -ip] │ │ │ │ + tstpeq r4, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ + strheq pc, [r4, -ip] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256cb0 <__cxa_atexit@plt+0x24ad10> │ │ │ │ ldr r2, [pc, #52] @ 256cb8 <__cxa_atexit@plt+0x24ad18> │ │ │ │ ldr r1, [pc, #52] @ 256cbc <__cxa_atexit@plt+0x24ad1c> │ │ │ │ @@ -600899,16 +600899,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f1cfb0 <__cxa_atexit@plt+0xf11010> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq pc, [r4, -r8] @ │ │ │ │ - tsteq r4, r0, asr #10 │ │ │ │ + swpeq pc, r8, [r4] @ │ │ │ │ + tsteq r4, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 256cf8 <__cxa_atexit@plt+0x24ad58> │ │ │ │ @@ -600917,16 +600917,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, ip, lsl #11 │ │ │ │ - strdeq pc, [r4, -r8] │ │ │ │ + tsteq r4, ip, ror #10 │ │ │ │ + ldrdeq pc, [r4, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256d4c <__cxa_atexit@plt+0x24adac> │ │ │ │ ldr r2, [pc, #40] @ 256d54 <__cxa_atexit@plt+0x24adb4> │ │ │ │ @@ -600938,15 +600938,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ b f45148 <__cxa_atexit@plt+0xf391a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r4, r4, r0, pc @ │ │ │ │ + smlatbeq r4, r4, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 256d84 <__cxa_atexit@plt+0x24ade4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -600954,16 +600954,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 256d98 <__cxa_atexit@plt+0x24adf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011458f0 │ │ │ │ - tstpeq r4, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011458d0 │ │ │ │ + qaddeq pc, r8, r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 256e04 <__cxa_atexit@plt+0x24ae64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -600990,23 +600990,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011453f8 │ │ │ │ + @ instruction: 0x011453d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ + tsteq r4, r4, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b f22d4c <__cxa_atexit@plt+0xf16dac> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -601049,18 +601049,18 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r4, r0, asr #7 │ │ │ │ - tsteq r4, r0, lsr pc │ │ │ │ - @ instruction: 0x01145798 │ │ │ │ - tsteq r4, r4, lsl #30 │ │ │ │ + tsteq r4, r0, lsr #7 │ │ │ │ + tsteq r4, r0, lsl pc │ │ │ │ + tsteq r4, r8, ror r7 │ │ │ │ + smlatteq r4, r4, lr, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 256fe4 <__cxa_atexit@plt+0x24b044> │ │ │ │ ldr r3, [pc, #204] @ 257010 <__cxa_atexit@plt+0x24b070> │ │ │ │ @@ -601116,19 +601116,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x011452dc │ │ │ │ - tsteq r4, r8, lsr #28 │ │ │ │ - tsteq r4, r0, asr lr │ │ │ │ - tsteq r4, r4, lsr #13 │ │ │ │ - strdeq lr, [r4, -r8] │ │ │ │ + @ instruction: 0x011452bc │ │ │ │ + tsteq r4, r8, lsl #28 │ │ │ │ + tsteq r4, r0, lsr lr │ │ │ │ + tsteq r4, r4, lsl #13 │ │ │ │ + ldrdeq lr, [r4, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -601168,17 +601168,17 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - tsteq r4, r4, ror #3 │ │ │ │ - tsteq r4, r4, asr sp │ │ │ │ - @ instruction: 0x011455bc │ │ │ │ + tsteq r4, r4, asr #3 │ │ │ │ + tsteq r4, r4, lsr sp │ │ │ │ + @ instruction: 0x0114559c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -601195,16 +601195,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, r0, lsl sp │ │ │ │ - strdeq lr, [r4, -ip] │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + ldrdeq lr, [r4, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 257198 <__cxa_atexit@plt+0x24b1f8> │ │ │ │ @@ -601213,16 +601213,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, ip, ror #1 │ │ │ │ - smlatbeq r4, r8, ip, lr │ │ │ │ + tsteq r4, ip, asr #1 │ │ │ │ + smlabbeq r4, r8, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 257200 <__cxa_atexit@plt+0x24b260> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -601238,17 +601238,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b e28db4 <__cxa_atexit@plt+0xe1ce14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #24 │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ - tsteq r4, r0, asr ip │ │ │ │ + tsteq r4, r8, asr #24 │ │ │ │ + tsteq r4, r8, asr #31 │ │ │ │ + tsteq r4, r0, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 25727c <__cxa_atexit@plt+0x24b2dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -601269,28 +601269,28 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 112d704 <__cxa_atexit@plt+0x1121764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr #24 │ │ │ │ - tsteq r4, r4, lsl #31 │ │ │ │ - tsteq r4, r8, lsr #8 │ │ │ │ - tsteq r4, r8 │ │ │ │ - ldrdeq lr, [r4, -r8] │ │ │ │ + tsteq r4, r0, lsl #24 │ │ │ │ + tsteq r4, r4, ror #30 │ │ │ │ + tsteq r4, r8, lsl #8 │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ + @ instruction: 0x0104ebb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2572b4 <__cxa_atexit@plt+0x24b314> │ │ │ │ add r8, pc, r8 │ │ │ │ b f188ac <__cxa_atexit@plt+0xf0c90c> │ │ │ │ - smlabteq r4, r8, fp, lr │ │ │ │ - smlabbeq r4, r8, fp, lr │ │ │ │ + smlatbeq r4, r8, fp, lr │ │ │ │ + tsteq r4, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257310 <__cxa_atexit@plt+0x24b370> │ │ │ │ ldr r2, [pc, #64] @ 257318 <__cxa_atexit@plt+0x24b378> │ │ │ │ ldr r1, [pc, #64] @ 25731c <__cxa_atexit@plt+0x24b37c> │ │ │ │ @@ -601307,17 +601307,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e18a70 <__cxa_atexit@plt+0xe0cad0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ - tsteq r4, ip, ror #29 │ │ │ │ - tsteq r4, r4, ror pc │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ + tsteq r4, ip, asr #29 │ │ │ │ + tsteq r4, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25735c <__cxa_atexit@plt+0x24b3bc> │ │ │ │ @@ -601326,16 +601326,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, lsr #30 │ │ │ │ - ldrdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r8, lsl #30 │ │ │ │ + @ instruction: 0x0104eab0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -601352,16 +601352,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 2573d4 <__cxa_atexit@plt+0x24b434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x011452d4 │ │ │ │ - smlabteq r4, r4, sl, lr │ │ │ │ + @ instruction: 0x011452b4 │ │ │ │ + smlatbeq r4, r4, sl, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b f052e4 <__cxa_atexit@plt+0xef9344> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -601384,15 +601384,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257450 <__cxa_atexit@plt+0x24b4b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r8, asr #20 │ │ │ │ + tsteq r4, r8, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601420,15 +601420,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2574e0 <__cxa_atexit@plt+0x24b540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0104e9bc │ │ │ │ + @ instruction: 0x0104e99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2048 @ 0x800 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601456,15 +601456,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257570 <__cxa_atexit@plt+0x24b5d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, lsr r9 │ │ │ │ + tsteq r4, r0, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601492,15 +601492,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257600 <__cxa_atexit@plt+0x24b660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r4, r4, r8, lr │ │ │ │ + smlabbeq r4, r4, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #0 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601528,15 +601528,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257690 <__cxa_atexit@plt+0x24b6f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r8, lsl r8 │ │ │ │ + strdeq lr, [r4, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601564,15 +601564,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257720 <__cxa_atexit@plt+0x24b780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabbeq r4, ip, r7, lr │ │ │ │ + tsteq r4, ip, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #16384 @ 0x4000 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601600,15 +601600,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2577b0 <__cxa_atexit@plt+0x24b810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ + smlatteq r4, r0, r6, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #1 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601636,15 +601636,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257840 <__cxa_atexit@plt+0x24b8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r4, ror r6 │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601671,15 +601671,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2578cc <__cxa_atexit@plt+0x24b92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlatteq r4, ip, r5, lr │ │ │ │ + smlabteq r4, ip, r5, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #4 │ │ │ │ movne r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -601706,15 +601706,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257958 <__cxa_atexit@plt+0x24b9b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r4, ror #10 │ │ │ │ + tsteq r4, r4, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #8 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601742,15 +601742,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2579e8 <__cxa_atexit@plt+0x24ba48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq lr, [r4, -r8] │ │ │ │ + @ instruction: 0x0104e4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #16 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601778,15 +601778,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257a78 <__cxa_atexit@plt+0x24bad8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, ip, asr #8 │ │ │ │ + tsteq r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #32 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601814,15 +601814,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257b08 <__cxa_atexit@plt+0x24bb68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabteq r4, r0, r3, lr │ │ │ │ + smlatbeq r4, r0, r3, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601850,15 +601850,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257b98 <__cxa_atexit@plt+0x24bbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r4, lsr r3 │ │ │ │ + tsteq r4, r4, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601886,15 +601886,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257c28 <__cxa_atexit@plt+0x24bc88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r4, r8, r2, lr │ │ │ │ + smlabbeq r4, r8, r2, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2048 @ 0x800 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601922,15 +601922,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257cb8 <__cxa_atexit@plt+0x24bd18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, ip, lsl r2 │ │ │ │ + strdeq lr, [r4, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601958,15 +601958,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257d48 <__cxa_atexit@plt+0x24bda8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0104e190 │ │ │ │ + tsteq r4, r0, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -601994,15 +601994,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257dd8 <__cxa_atexit@plt+0x24be38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r4, lsl #2 │ │ │ │ + smlatteq r4, r4, r0, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #512 @ 0x200 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -602030,15 +602030,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257e68 <__cxa_atexit@plt+0x24bec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r8, ror r0 │ │ │ │ + qaddeq lr, r8, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #1024 @ 0x400 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -602068,15 +602068,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257f00 <__cxa_atexit@plt+0x24bf60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlatteq r4, r4, pc, sp @ │ │ │ │ + smlabteq r4, r4, pc, sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ orr r3, r3, #1792 @ 0x700 │ │ │ │ mov r2, #8 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -602108,15 +602108,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 257fa0 <__cxa_atexit@plt+0x24c000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r8, asr #30 │ │ │ │ + tsteq r4, r8, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ orr r3, r3, #3840 @ 0xf00 │ │ │ │ mov r2, #8 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -602154,15 +602154,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 258058 <__cxa_atexit@plt+0x24c0b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0104de98 │ │ │ │ + tsteq r4, r8, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 258090 <__cxa_atexit@plt+0x24c0f0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -602210,15 +602210,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011442dc │ │ │ │ + @ instruction: 0x011442bc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 2581b8 <__cxa_atexit@plt+0x24c218> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -602243,15 +602243,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, r4, asr r2 │ │ │ │ + tsteq r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 258204 <__cxa_atexit@plt+0x24c264> │ │ │ │ @@ -602264,15 +602264,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, ip, ror #3 │ │ │ │ + tsteq r4, ip, asr #3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2582b4 <__cxa_atexit@plt+0x24c314> │ │ │ │ ldr r3, [pc, #168] @ 2582dc <__cxa_atexit@plt+0x24c33c> │ │ │ │ @@ -602317,16 +602317,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r4, r8, lsr #24 │ │ │ │ - tsteq r4, r0, ror #2 │ │ │ │ + tsteq r4, r8, lsl #24 │ │ │ │ + tsteq r4, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 258364 <__cxa_atexit@plt+0x24c3c4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -602350,15 +602350,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r4, r8, lsr #1 │ │ │ │ + tsteq r4, r8, lsl #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2583b0 <__cxa_atexit@plt+0x24c410> │ │ │ │ @@ -602371,15 +602371,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r0, asr #32 │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 258460 <__cxa_atexit@plt+0x24c4c0> │ │ │ │ ldr r3, [pc, #168] @ 258488 <__cxa_atexit@plt+0x24c4e8> │ │ │ │ @@ -602424,16 +602424,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - smlabbeq r4, r0, sl, sp │ │ │ │ - @ instruction: 0x01143fb4 │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ + @ instruction: 0x01143f94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 258510 <__cxa_atexit@plt+0x24c570> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -602457,15 +602457,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01143efc │ │ │ │ + @ instruction: 0x01143edc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25855c <__cxa_atexit@plt+0x24c5bc> │ │ │ │ @@ -602478,15 +602478,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x01143e94 │ │ │ │ + tsteq r4, r4, ror lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b ed95b8 <__cxa_atexit@plt+0xecd618> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -602508,15 +602508,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01143dd8 │ │ │ │ + @ instruction: 0x01143db8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 258610 <__cxa_atexit@plt+0x24c670> │ │ │ │ ldr r2, [pc, #28] @ 258620 <__cxa_atexit@plt+0x24c680> │ │ │ │ @@ -602525,15 +602525,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 258624 <__cxa_atexit@plt+0x24c684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sp, [r4, -r4] │ │ │ │ + @ instruction: 0x0104d8b4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258670 <__cxa_atexit@plt+0x24c6d0> │ │ │ │ @@ -602584,17 +602584,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, lsr #26 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ + tsteq r4, r8, lsl #26 │ │ │ │ tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258778 <__cxa_atexit@plt+0x24c7d8> │ │ │ │ @@ -602613,17 +602613,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 25878c <__cxa_atexit@plt+0x24c7ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, lsr #25 │ │ │ │ - tsteq r4, r0, asr #21 │ │ │ │ - tsteq r4, ip, lsr #21 │ │ │ │ + tsteq r4, r4, lsl #25 │ │ │ │ + tsteq r4, r0, lsr #21 │ │ │ │ + tsteq r4, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2587f8 <__cxa_atexit@plt+0x24c858> │ │ │ │ ldr r3, [pc, #108] @ 25881c <__cxa_atexit@plt+0x24c87c> │ │ │ │ @@ -602652,16 +602652,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 258820 <__cxa_atexit@plt+0x24c880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq sp, [r4, -r8] │ │ │ │ - strdeq sp, [r4, -r0] │ │ │ │ + @ instruction: 0x0104d6b8 │ │ │ │ + ldrdeq sp, [r4, -r0] │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -602673,15 +602673,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 258874 <__cxa_atexit@plt+0x24c8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - smlabbeq r4, r4, r6, sp │ │ │ │ + tsteq r4, r4, ror #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602694,15 +602694,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr #22 │ │ │ │ + tsteq r4, r0, lsr #22 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2588f8 <__cxa_atexit@plt+0x24c958> │ │ │ │ ldr r2, [pc, #28] @ 258908 <__cxa_atexit@plt+0x24c968> │ │ │ │ @@ -602711,15 +602711,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25890c <__cxa_atexit@plt+0x24c96c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq sp, [r4, -r4] │ │ │ │ + ldrdeq sp, [r4, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258958 <__cxa_atexit@plt+0x24c9b8> │ │ │ │ @@ -602756,31 +602756,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #49152 @ 0xc000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01143890 │ │ │ │ - tsteq r4, r4, lsl #17 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ + tsteq r4, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2589fc <__cxa_atexit@plt+0x24ca5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 258a00 <__cxa_atexit@plt+0x24ca60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #49152 @ 0xc000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #16 │ │ │ │ - tsteq r4, ip, lsr r8 │ │ │ │ + tsteq r4, r8, lsr #16 │ │ │ │ + tsteq r4, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 258a6c <__cxa_atexit@plt+0x24cacc> │ │ │ │ ldr r3, [pc, #108] @ 258a90 <__cxa_atexit@plt+0x24caf0> │ │ │ │ @@ -602809,16 +602809,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 258a94 <__cxa_atexit@plt+0x24caf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, ip, ror #8 │ │ │ │ - smlabbeq r4, r4, r4, sp │ │ │ │ + tsteq r4, ip, asr #8 │ │ │ │ + tsteq r4, r4, ror #8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -602830,15 +602830,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 258ae8 <__cxa_atexit@plt+0x24cb48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r4, r8, lsl r4 │ │ │ │ + strdeq sp, [r4, -r8] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602852,15 +602852,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror r8 │ │ │ │ + tsteq r4, r8, asr r8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 258b70 <__cxa_atexit@plt+0x24cbd0> │ │ │ │ ldr r2, [pc, #28] @ 258b80 <__cxa_atexit@plt+0x24cbe0> │ │ │ │ @@ -602869,15 +602869,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 258b84 <__cxa_atexit@plt+0x24cbe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r4, r4, r3, sp │ │ │ │ + tsteq r4, r4, ror #6 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258bd0 <__cxa_atexit@plt+0x24cc30> │ │ │ │ @@ -602928,17 +602928,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, asr #15 │ │ │ │ - tsteq r4, r4, ror #11 │ │ │ │ + tsteq r4, r8, lsr #15 │ │ │ │ tsteq r4, r4, asr #11 │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258cd8 <__cxa_atexit@plt+0x24cd38> │ │ │ │ @@ -602957,17 +602957,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 258cec <__cxa_atexit@plt+0x24cd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr #14 │ │ │ │ - tsteq r4, r0, ror #10 │ │ │ │ - tsteq r4, ip, asr #10 │ │ │ │ + tsteq r4, r4, lsr #14 │ │ │ │ + tsteq r4, r0, asr #10 │ │ │ │ + tsteq r4, ip, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 258d58 <__cxa_atexit@plt+0x24cdb8> │ │ │ │ ldr r3, [pc, #108] @ 258d7c <__cxa_atexit@plt+0x24cddc> │ │ │ │ @@ -602996,16 +602996,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 258d80 <__cxa_atexit@plt+0x24cde0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabbeq r4, r8, r1, sp │ │ │ │ - smlatbeq r4, r0, r1, sp │ │ │ │ + tsteq r4, r8, ror #2 │ │ │ │ + smlabbeq r4, r0, r1, sp │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603017,15 +603017,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 258dd4 <__cxa_atexit@plt+0x24ce34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r4, r4, lsr r1 │ │ │ │ + tsteq r4, r4, lsl r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603038,15 +603038,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #11 │ │ │ │ + tsteq r4, r0, asr #11 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 258e58 <__cxa_atexit@plt+0x24ceb8> │ │ │ │ ldr r2, [pc, #28] @ 258e68 <__cxa_atexit@plt+0x24cec8> │ │ │ │ @@ -603055,15 +603055,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 258e6c <__cxa_atexit@plt+0x24cecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r4, r4, r0, sp │ │ │ │ + smlabbeq r4, r4, r0, sp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 258eb8 <__cxa_atexit@plt+0x24cf18> │ │ │ │ @@ -603100,31 +603100,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #40960 @ 0xa000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, lsr r3 │ │ │ │ - tsteq r4, r4, lsr #6 │ │ │ │ + tsteq r4, r0, lsl r3 │ │ │ │ + tsteq r4, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 258f5c <__cxa_atexit@plt+0x24cfbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 258f60 <__cxa_atexit@plt+0x24cfc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #40960 @ 0xa000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #5 │ │ │ │ - @ instruction: 0x011432dc │ │ │ │ + tsteq r4, r8, asr #5 │ │ │ │ + @ instruction: 0x011432bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 258fcc <__cxa_atexit@plt+0x24d02c> │ │ │ │ ldr r3, [pc, #108] @ 258ff0 <__cxa_atexit@plt+0x24d050> │ │ │ │ @@ -603153,16 +603153,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 258ff4 <__cxa_atexit@plt+0x24d054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, ip, lsl pc │ │ │ │ - tsteq r4, r4, lsr pc │ │ │ │ + strdeq ip, [r4, -ip] │ │ │ │ + tsteq r4, r4, lsl pc │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603174,15 +603174,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 259048 <__cxa_atexit@plt+0x24d0a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - smlabteq r4, r8, lr, ip │ │ │ │ + smlatbeq r4, r8, lr, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603196,15 +603196,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl r3 │ │ │ │ + @ instruction: 0x011432f8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2590d0 <__cxa_atexit@plt+0x24d130> │ │ │ │ ldr r2, [pc, #28] @ 2590e0 <__cxa_atexit@plt+0x24d140> │ │ │ │ @@ -603213,15 +603213,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 2590e4 <__cxa_atexit@plt+0x24d144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ + tsteq r4, r4, lsl lr │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259130 <__cxa_atexit@plt+0x24d190> │ │ │ │ @@ -603272,17 +603272,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, ror #4 │ │ │ │ - tsteq r4, r4, lsl #1 │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ tsteq r4, r4, rrx │ │ │ │ + tsteq r4, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259238 <__cxa_atexit@plt+0x24d298> │ │ │ │ @@ -603301,17 +603301,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 25924c <__cxa_atexit@plt+0x24d2ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, ror #3 │ │ │ │ - tsteq r4, r0 │ │ │ │ - tsteq r4, ip, ror #31 │ │ │ │ + tsteq r4, r4, asr #3 │ │ │ │ + tsteq r4, r0, ror #31 │ │ │ │ + tsteq r4, ip, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2592b8 <__cxa_atexit@plt+0x24d318> │ │ │ │ ldr r3, [pc, #108] @ 2592dc <__cxa_atexit@plt+0x24d33c> │ │ │ │ @@ -603340,16 +603340,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2592e0 <__cxa_atexit@plt+0x24d340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r8, lsr ip │ │ │ │ - tsteq r4, r0, asr ip │ │ │ │ + tsteq r4, r8, lsl ip │ │ │ │ + tsteq r4, r0, lsr ip │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603361,15 +603361,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 259334 <__cxa_atexit@plt+0x24d394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - smlatteq r4, r4, fp, ip │ │ │ │ + smlabteq r4, r4, fp, ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603382,15 +603382,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #1 │ │ │ │ + tsteq r4, r0, rrx │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2593b8 <__cxa_atexit@plt+0x24d418> │ │ │ │ ldr r2, [pc, #28] @ 2593c8 <__cxa_atexit@plt+0x24d428> │ │ │ │ @@ -603399,15 +603399,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 2593cc <__cxa_atexit@plt+0x24d42c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, asr fp │ │ │ │ + tsteq r4, r4, lsr fp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259418 <__cxa_atexit@plt+0x24d478> │ │ │ │ @@ -603444,31 +603444,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01142dd0 │ │ │ │ - tsteq r4, r4, asr #27 │ │ │ │ + @ instruction: 0x01142db0 │ │ │ │ + tsteq r4, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2594bc <__cxa_atexit@plt+0x24d51c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 2594c0 <__cxa_atexit@plt+0x24d520> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #27 │ │ │ │ - tsteq r4, ip, ror sp │ │ │ │ + tsteq r4, r8, ror #26 │ │ │ │ + tsteq r4, ip, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25952c <__cxa_atexit@plt+0x24d58c> │ │ │ │ ldr r3, [pc, #108] @ 259550 <__cxa_atexit@plt+0x24d5b0> │ │ │ │ @@ -603497,16 +603497,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 259554 <__cxa_atexit@plt+0x24d5b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabteq r4, ip, r9, ip │ │ │ │ - smlatteq r4, r4, r9, ip │ │ │ │ + smlatbeq r4, ip, r9, ip │ │ │ │ + smlabteq r4, r4, r9, ip │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603518,15 +603518,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 2595a8 <__cxa_atexit@plt+0x24d608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603540,15 +603540,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01142db8 │ │ │ │ + @ instruction: 0x01142d98 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259630 <__cxa_atexit@plt+0x24d690> │ │ │ │ ldr r2, [pc, #28] @ 259640 <__cxa_atexit@plt+0x24d6a0> │ │ │ │ @@ -603557,15 +603557,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 259644 <__cxa_atexit@plt+0x24d6a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r4, r4, r8, ip │ │ │ │ + smlabteq r4, r4, r8, ip │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259690 <__cxa_atexit@plt+0x24d6f0> │ │ │ │ @@ -603616,17 +603616,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r8, ror #25 │ │ │ │ tsteq r4, r4, lsl #22 │ │ │ │ + tsteq r4, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259798 <__cxa_atexit@plt+0x24d7f8> │ │ │ │ @@ -603645,17 +603645,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 2597ac <__cxa_atexit@plt+0x24d80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, lsl #25 │ │ │ │ - tsteq r4, r0, lsr #21 │ │ │ │ - tsteq r4, ip, lsl #21 │ │ │ │ + tsteq r4, r4, ror #24 │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 259818 <__cxa_atexit@plt+0x24d878> │ │ │ │ ldr r3, [pc, #108] @ 25983c <__cxa_atexit@plt+0x24d89c> │ │ │ │ @@ -603684,16 +603684,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 259840 <__cxa_atexit@plt+0x24d8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatteq r4, r8, r6, ip │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ + smlabteq r4, r8, r6, ip │ │ │ │ + smlatteq r4, r0, r6, ip │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603705,15 +603705,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 259894 <__cxa_atexit@plt+0x24d8f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x0104c694 │ │ │ │ + tsteq r4, r4, ror r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603726,15 +603726,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr #22 │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259918 <__cxa_atexit@plt+0x24d978> │ │ │ │ ldr r2, [pc, #28] @ 259928 <__cxa_atexit@plt+0x24d988> │ │ │ │ @@ -603743,15 +603743,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25992c <__cxa_atexit@plt+0x24d98c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, lsl #12 │ │ │ │ + smlatteq r4, r4, r5, ip │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259978 <__cxa_atexit@plt+0x24d9d8> │ │ │ │ @@ -603788,31 +603788,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ - tsteq r4, r4, ror #16 │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ + tsteq r4, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 259a1c <__cxa_atexit@plt+0x24da7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 259a20 <__cxa_atexit@plt+0x24da80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #16 │ │ │ │ - tsteq r4, ip, lsl r8 │ │ │ │ + tsteq r4, r8, lsl #16 │ │ │ │ + @ instruction: 0x011427fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 259a8c <__cxa_atexit@plt+0x24daec> │ │ │ │ ldr r3, [pc, #108] @ 259ab0 <__cxa_atexit@plt+0x24db10> │ │ │ │ @@ -603841,16 +603841,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 259ab4 <__cxa_atexit@plt+0x24db14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, ip, ror r4 │ │ │ │ - @ instruction: 0x0104c494 │ │ │ │ + tsteq r4, ip, asr r4 │ │ │ │ + tsteq r4, r4, ror r4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -603862,15 +603862,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 259b08 <__cxa_atexit@plt+0x24db68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r4, r8, lsr #8 │ │ │ │ + tsteq r4, r8, lsl #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603884,15 +603884,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr r8 │ │ │ │ + tsteq r4, r8, lsr r8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259b90 <__cxa_atexit@plt+0x24dbf0> │ │ │ │ ldr r2, [pc, #28] @ 259ba0 <__cxa_atexit@plt+0x24dc00> │ │ │ │ @@ -603901,15 +603901,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 259ba4 <__cxa_atexit@plt+0x24dc04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0104c394 │ │ │ │ + tsteq r4, r4, ror r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259bf0 <__cxa_atexit@plt+0x24dc50> │ │ │ │ @@ -603960,17 +603960,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, lsr #15 │ │ │ │ - tsteq r4, r4, asr #11 │ │ │ │ + tsteq r4, r8, lsl #15 │ │ │ │ tsteq r4, r4, lsr #11 │ │ │ │ + tsteq r4, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259cf8 <__cxa_atexit@plt+0x24dd58> │ │ │ │ @@ -603989,17 +603989,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 259d0c <__cxa_atexit@plt+0x24dd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, lsr #14 │ │ │ │ - tsteq r4, r0, asr #10 │ │ │ │ - tsteq r4, ip, lsr #10 │ │ │ │ + tsteq r4, r4, lsl #14 │ │ │ │ + tsteq r4, r0, lsr #10 │ │ │ │ + tsteq r4, ip, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 259d78 <__cxa_atexit@plt+0x24ddd8> │ │ │ │ ldr r3, [pc, #108] @ 259d9c <__cxa_atexit@plt+0x24ddfc> │ │ │ │ @@ -604028,16 +604028,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 259da0 <__cxa_atexit@plt+0x24de00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0104c198 │ │ │ │ - @ instruction: 0x0104c1b0 │ │ │ │ + tsteq r4, r8, ror r1 │ │ │ │ + @ instruction: 0x0104c190 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604049,15 +604049,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 259df4 <__cxa_atexit@plt+0x24de54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r4, r4, asr #2 │ │ │ │ + tsteq r4, r4, lsr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604070,15 +604070,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr #11 │ │ │ │ + tsteq r4, r0, lsr #11 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259e78 <__cxa_atexit@plt+0x24ded8> │ │ │ │ ldr r2, [pc, #28] @ 259e88 <__cxa_atexit@plt+0x24dee8> │ │ │ │ @@ -604087,15 +604087,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 259e8c <__cxa_atexit@plt+0x24deec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strheq ip, [r4, -r4] │ │ │ │ + swpeq ip, r4, [r4] @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259ed8 <__cxa_atexit@plt+0x24df38> │ │ │ │ @@ -604132,31 +604132,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #4096 @ 0x1000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ - tsteq r4, r4, lsl #6 │ │ │ │ + @ instruction: 0x011422f0 │ │ │ │ + tsteq r4, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 259f7c <__cxa_atexit@plt+0x24dfdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 259f80 <__cxa_atexit@plt+0x24dfe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #4096 @ 0x1000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #5 │ │ │ │ - @ instruction: 0x011422bc │ │ │ │ + tsteq r4, r8, lsr #5 │ │ │ │ + @ instruction: 0x0114229c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 259fec <__cxa_atexit@plt+0x24e04c> │ │ │ │ ldr r3, [pc, #108] @ 25a010 <__cxa_atexit@plt+0x24e070> │ │ │ │ @@ -604185,16 +604185,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25a014 <__cxa_atexit@plt+0x24e074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, ip, lsr #30 │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ + tsteq r4, ip, lsl #30 │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604206,15 +604206,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25a068 <__cxa_atexit@plt+0x24e0c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq fp, [r4, -r8] │ │ │ │ + @ instruction: 0x0104beb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604228,15 +604228,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011422f8 │ │ │ │ + @ instruction: 0x011422d8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a0f0 <__cxa_atexit@plt+0x24e150> │ │ │ │ ldr r2, [pc, #28] @ 25a100 <__cxa_atexit@plt+0x24e160> │ │ │ │ @@ -604245,15 +604245,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25a104 <__cxa_atexit@plt+0x24e164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a150 <__cxa_atexit@plt+0x24e1b0> │ │ │ │ @@ -604304,17 +604304,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ - tsteq r4, r4, rrx │ │ │ │ + tsteq r4, r8, lsr #4 │ │ │ │ tsteq r4, r4, asr #32 │ │ │ │ + tsteq r4, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a258 <__cxa_atexit@plt+0x24e2b8> │ │ │ │ @@ -604333,17 +604333,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 25a26c <__cxa_atexit@plt+0x24e2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr #3 │ │ │ │ - tsteq r4, r0, ror #31 │ │ │ │ - tsteq r4, ip, asr #31 │ │ │ │ + tsteq r4, r4, lsr #3 │ │ │ │ + tsteq r4, r0, asr #31 │ │ │ │ + tsteq r4, ip, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25a2d8 <__cxa_atexit@plt+0x24e338> │ │ │ │ ldr r3, [pc, #108] @ 25a2fc <__cxa_atexit@plt+0x24e35c> │ │ │ │ @@ -604372,16 +604372,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25a300 <__cxa_atexit@plt+0x24e360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r8, asr #24 │ │ │ │ - tsteq r4, r0, ror #24 │ │ │ │ + tsteq r4, r8, lsr #24 │ │ │ │ + tsteq r4, r0, asr #24 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604393,15 +604393,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25a354 <__cxa_atexit@plt+0x24e3b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strdeq fp, [r4, -r4] │ │ │ │ + ldrdeq fp, [r4, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604414,15 +604414,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a3d8 <__cxa_atexit@plt+0x24e438> │ │ │ │ ldr r2, [pc, #28] @ 25a3e8 <__cxa_atexit@plt+0x24e448> │ │ │ │ @@ -604431,15 +604431,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25a3ec <__cxa_atexit@plt+0x24e44c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, ror #22 │ │ │ │ + tsteq r4, r4, asr #22 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a438 <__cxa_atexit@plt+0x24e498> │ │ │ │ @@ -604476,31 +604476,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #8192 @ 0x2000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01141db0 │ │ │ │ - tsteq r4, r4, lsr #27 │ │ │ │ + @ instruction: 0x01141d90 │ │ │ │ + tsteq r4, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 25a4dc <__cxa_atexit@plt+0x24e53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 25a4e0 <__cxa_atexit@plt+0x24e540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #8192 @ 0x2000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #26 │ │ │ │ - tsteq r4, ip, asr sp │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ + tsteq r4, ip, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25a54c <__cxa_atexit@plt+0x24e5ac> │ │ │ │ ldr r3, [pc, #108] @ 25a570 <__cxa_atexit@plt+0x24e5d0> │ │ │ │ @@ -604529,16 +604529,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25a574 <__cxa_atexit@plt+0x24e5d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq fp, [r4, -ip] │ │ │ │ - strdeq fp, [r4, -r4] │ │ │ │ + @ instruction: 0x0104b9bc │ │ │ │ + ldrdeq fp, [r4, -r4] │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604550,15 +604550,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25a5c8 <__cxa_atexit@plt+0x24e628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - smlabbeq r4, r8, r9, fp │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604572,15 +604572,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01141d98 │ │ │ │ + tsteq r4, r8, ror sp │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a650 <__cxa_atexit@plt+0x24e6b0> │ │ │ │ ldr r2, [pc, #28] @ 25a660 <__cxa_atexit@plt+0x24e6c0> │ │ │ │ @@ -604589,15 +604589,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25a664 <__cxa_atexit@plt+0x24e6c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq fp, [r4, -r4] │ │ │ │ + ldrdeq fp, [r4, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a6b0 <__cxa_atexit@plt+0x24e710> │ │ │ │ @@ -604648,17 +604648,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, ror #25 │ │ │ │ - tsteq r4, r4, lsl #22 │ │ │ │ + tsteq r4, r8, asr #25 │ │ │ │ tsteq r4, r4, ror #21 │ │ │ │ + tsteq r4, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a7b8 <__cxa_atexit@plt+0x24e818> │ │ │ │ @@ -604677,17 +604677,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 25a7cc <__cxa_atexit@plt+0x24e82c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, ror #24 │ │ │ │ - tsteq r4, r0, lsl #21 │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ + tsteq r4, r4, asr #24 │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25a838 <__cxa_atexit@plt+0x24e898> │ │ │ │ ldr r3, [pc, #108] @ 25a85c <__cxa_atexit@plt+0x24e8bc> │ │ │ │ @@ -604716,16 +604716,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25a860 <__cxa_atexit@plt+0x24e8c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq fp, [r4, -r8] │ │ │ │ - tsteq r4, r0, lsl r7 │ │ │ │ + ldrdeq fp, [r4, -r8] │ │ │ │ + strdeq fp, [r4, -r0] │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604737,15 +604737,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25a8b4 <__cxa_atexit@plt+0x24e914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - smlatbeq r4, r4, r6, fp │ │ │ │ + smlabbeq r4, r4, r6, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604758,15 +604758,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ + tsteq r4, r0, ror #21 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a938 <__cxa_atexit@plt+0x24e998> │ │ │ │ ldr r2, [pc, #28] @ 25a948 <__cxa_atexit@plt+0x24e9a8> │ │ │ │ @@ -604775,15 +604775,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25a94c <__cxa_atexit@plt+0x24e9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, lsl r6 │ │ │ │ + strdeq fp, [r4, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a998 <__cxa_atexit@plt+0x24e9f8> │ │ │ │ @@ -604820,31 +604820,31 @@ │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #24576 @ 0x6000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, asr r8 │ │ │ │ - tsteq r4, r4, asr #16 │ │ │ │ + tsteq r4, r0, lsr r8 │ │ │ │ + tsteq r4, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 25aa3c <__cxa_atexit@plt+0x24ea9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 25aa40 <__cxa_atexit@plt+0x24eaa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ and r2, r1, #61440 @ 0xf000 │ │ │ │ cmp r2, #24576 @ 0x6000 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #16 │ │ │ │ - @ instruction: 0x011417fc │ │ │ │ + tsteq r4, r8, ror #15 │ │ │ │ + @ instruction: 0x011417dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25aaac <__cxa_atexit@plt+0x24eb0c> │ │ │ │ ldr r3, [pc, #108] @ 25aad0 <__cxa_atexit@plt+0x24eb30> │ │ │ │ @@ -604873,16 +604873,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25aad4 <__cxa_atexit@plt+0x24eb34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabbeq r4, ip, r4, fp │ │ │ │ - smlatbeq r4, r4, r4, fp │ │ │ │ + tsteq r4, ip, ror #8 │ │ │ │ + smlabbeq r4, r4, r4, fp │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -604894,15 +604894,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25ab28 <__cxa_atexit@plt+0x24eb88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r4, r8, lsr r4 │ │ │ │ + tsteq r4, r8, lsl r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604915,15 +604915,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsl #17 │ │ │ │ + tsteq r4, ip, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25abac <__cxa_atexit@plt+0x24ec0c> │ │ │ │ ldr r2, [pc, #28] @ 25abbc <__cxa_atexit@plt+0x24ec1c> │ │ │ │ @@ -604932,15 +604932,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25abc0 <__cxa_atexit@plt+0x24ec20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r4, r8, r3, fp │ │ │ │ + smlabbeq r4, r8, r3, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25ac3c <__cxa_atexit@plt+0x24ec9c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605015,15 +605015,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011416fc │ │ │ │ + @ instruction: 0x011416dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ad3c <__cxa_atexit@plt+0x24ed9c> │ │ │ │ ldr r2, [pc, #28] @ 25ad4c <__cxa_atexit@plt+0x24edac> │ │ │ │ @@ -605032,15 +605032,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25ad50 <__cxa_atexit@plt+0x24edb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, ip, lsl r2 │ │ │ │ + strdeq fp, [r4, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25adcc <__cxa_atexit@plt+0x24ee2c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605117,15 +605117,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl r6 │ │ │ │ + @ instruction: 0x011415f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25aed4 <__cxa_atexit@plt+0x24ef34> │ │ │ │ ldr r2, [pc, #28] @ 25aee4 <__cxa_atexit@plt+0x24ef44> │ │ │ │ @@ -605134,15 +605134,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25aee8 <__cxa_atexit@plt+0x24ef48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r4, r8, r0, fp │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25af64 <__cxa_atexit@plt+0x24efc4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605219,15 +605219,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror r4 │ │ │ │ + tsteq r4, r8, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b06c <__cxa_atexit@plt+0x24f0cc> │ │ │ │ ldr r2, [pc, #28] @ 25b07c <__cxa_atexit@plt+0x24f0dc> │ │ │ │ @@ -605236,15 +605236,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25b080 <__cxa_atexit@plt+0x24f0e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq sl, [r4, -r4] │ │ │ │ + ldrdeq sl, [r4, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25b0fc <__cxa_atexit@plt+0x24f15c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605321,15 +605321,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #2 │ │ │ │ + tsteq r4, r8, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b204 <__cxa_atexit@plt+0x24f264> │ │ │ │ ldr r2, [pc, #28] @ 25b214 <__cxa_atexit@plt+0x24f274> │ │ │ │ @@ -605338,15 +605338,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25b218 <__cxa_atexit@plt+0x24f278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r0, ror #26 │ │ │ │ + tsteq r4, r0, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25b294 <__cxa_atexit@plt+0x24f2f4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605423,15 +605423,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror pc │ │ │ │ + tsteq r4, r0, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b3b0 <__cxa_atexit@plt+0x24f410> │ │ │ │ ldr r2, [pc, #44] @ 25b3b8 <__cxa_atexit@plt+0x24f418> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -605443,15 +605443,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25b438 <__cxa_atexit@plt+0x24f498> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605532,16 +605532,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 25b524 <__cxa_atexit@plt+0x24f584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r4, r0, asr lr │ │ │ │ - tsteq r4, r0, ror #20 │ │ │ │ + tsteq r4, r0, lsr lr │ │ │ │ + tsteq r4, r0, asr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -605554,15 +605554,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #29 │ │ │ │ + tsteq r4, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b5bc <__cxa_atexit@plt+0x24f61c> │ │ │ │ ldr r2, [pc, #44] @ 25b5c4 <__cxa_atexit@plt+0x24f624> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -605574,15 +605574,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r8, lsr ip │ │ │ │ + tsteq r4, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25b644 <__cxa_atexit@plt+0x24f6a4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -605663,17 +605663,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 25b730 <__cxa_atexit@plt+0x24f790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r4, r4, asr #24 │ │ │ │ - tsteq r4, r8, asr r8 │ │ │ │ - tsteq r4, r0, asr r8 │ │ │ │ + tsteq r4, r4, lsr #24 │ │ │ │ + tsteq r4, r8, lsr r8 │ │ │ │ + tsteq r4, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp r8, fp │ │ │ │ bcc 25b7c4 <__cxa_atexit@plt+0x24f824> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -605704,19 +605704,19 @@ │ │ │ │ add sl, r0, #1 │ │ │ │ b e74384 <__cxa_atexit@plt+0xe683e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r4, r0, lsl r8 │ │ │ │ - tsteq r4, r4, asr sl │ │ │ │ - @ instruction: 0x01140af4 │ │ │ │ - tsteq r4, r0, lsr #24 │ │ │ │ - tsteq r4, r0, lsr pc │ │ │ │ + strdeq sl, [r4, -r0] │ │ │ │ + tsteq r4, r4, lsr sl │ │ │ │ + @ instruction: 0x01140ad4 │ │ │ │ + tsteq r4, r0, lsl #24 │ │ │ │ + tsteq r4, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 25b87c <__cxa_atexit@plt+0x24f8dc> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -605749,15 +605749,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01140eb4 │ │ │ │ + @ instruction: 0x01140e94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 25b8f4 <__cxa_atexit@plt+0x24f954> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -605778,15 +605778,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r0, lsr #28 │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25b93c <__cxa_atexit@plt+0x24f99c> │ │ │ │ @@ -605798,16 +605798,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r4, asr #27 │ │ │ │ - @ instruction: 0x0104a698 │ │ │ │ + tsteq r4, r4, lsr #27 │ │ │ │ + tsteq r4, r8, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b9a8 <__cxa_atexit@plt+0x24fa08> │ │ │ │ ldr r2, [pc, #68] @ 25b9b0 <__cxa_atexit@plt+0x24fa10> │ │ │ │ ldr lr, [pc, #68] @ 25b9b4 <__cxa_atexit@plt+0x24fa14> │ │ │ │ @@ -605825,17 +605825,17 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e4e140 <__cxa_atexit@plt+0xe421a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, ip, lsl #4 │ │ │ │ - tsteq r4, r4, asr r8 │ │ │ │ - tsteq r4, r4, asr sp │ │ │ │ + smlatteq r4, ip, r1, sl │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ + tsteq r4, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 25ba58 <__cxa_atexit@plt+0x24fab8> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -605868,15 +605868,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01140cd8 │ │ │ │ + @ instruction: 0x01140cb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 25bad0 <__cxa_atexit@plt+0x24fb30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -605897,15 +605897,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r4, asr #24 │ │ │ │ + tsteq r4, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25bb18 <__cxa_atexit@plt+0x24fb78> │ │ │ │ @@ -605917,15 +605917,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, ror #23 │ │ │ │ + tsteq r4, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25bba4 <__cxa_atexit@plt+0x24fc04> │ │ │ │ ldr r1, [pc, #124] @ 25bbc4 <__cxa_atexit@plt+0x24fc24> │ │ │ │ @@ -605958,16 +605958,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, ip, lsl #13 │ │ │ │ - tsteq r4, r4, asr r8 │ │ │ │ + tsteq r4, ip, ror #12 │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25bc0c <__cxa_atexit@plt+0x24fc6c> │ │ │ │ @@ -605978,16 +605978,16 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r4, r8, ror #15 │ │ │ │ - tsteq r4, r8, lsl #8 │ │ │ │ + tsteq r4, r8, asr #15 │ │ │ │ + smlatteq r4, r8, r3, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25bc60 <__cxa_atexit@plt+0x24fcc0> │ │ │ │ ldr r3, [pc, #44] @ 25bc68 <__cxa_atexit@plt+0x24fcc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -605999,30 +605999,30 @@ │ │ │ │ ldr r3, [pc, #24] @ 25bc70 <__cxa_atexit@plt+0x24fcd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01140590 │ │ │ │ - tsteq r4, ip, lsl #21 │ │ │ │ - @ instruction: 0x0104a3b0 │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ + @ instruction: 0x0104a390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 25bca0 <__cxa_atexit@plt+0x24fd00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25bca4 <__cxa_atexit@plt+0x24fd04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r4, ip, asr #20 │ │ │ │ - tsteq r4, ip, ror r3 │ │ │ │ + tsteq r4, ip, lsr #20 │ │ │ │ + tsteq r4, ip, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #68] @ 25bd04 <__cxa_atexit@plt+0x24fd64> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -606038,28 +606038,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r8, lsl sl │ │ │ │ + @ instruction: 0x011409f8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011409fc │ │ │ │ - mrseq sl, LR_abt │ │ │ │ + @ instruction: 0x011409dc │ │ │ │ + smlatteq r4, r0, r2, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25bd38 <__cxa_atexit@plt+0x24fd98> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r4, r4, r2, sl │ │ │ │ + smlatbeq r4, r4, r2, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 25bdc0 <__cxa_atexit@plt+0x24fe20> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -606087,16 +606087,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, r0, ror #18 │ │ │ │ - tsteq r4, r0, lsr r2 │ │ │ │ + tsteq r4, r0, asr #18 │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 25be2c <__cxa_atexit@plt+0x24fe8c> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -606113,30 +606113,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x011408dc │ │ │ │ - smlabteq r4, r8, r1, sl │ │ │ │ + @ instruction: 0x011408bc │ │ │ │ + smlatbeq r4, r8, r1, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 25be68 <__cxa_atexit@plt+0x24fec8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25be6c <__cxa_atexit@plt+0x24fecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01140894 │ │ │ │ - smlabbeq r4, r0, r1, sl │ │ │ │ + tsteq r4, r4, ror r8 │ │ │ │ + tsteq r4, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 25bee0 <__cxa_atexit@plt+0x24ff40> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ @@ -606158,32 +606158,32 @@ │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsr #16 │ │ │ │ - tsteq r4, r4, lsl #2 │ │ │ │ + tsteq r4, r0, lsl #16 │ │ │ │ + smlatteq r4, r4, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 25bf24 <__cxa_atexit@plt+0x24ff84> │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #12] @ 25bf28 <__cxa_atexit@plt+0x24ff88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r8, asr #15 │ │ │ │ - smlabteq r4, r4, r0, sl │ │ │ │ + tsteq r4, r8, lsr #15 │ │ │ │ + smlatbeq r4, r4, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25bf60 <__cxa_atexit@plt+0x24ffc0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -606203,18 +606203,18 @@ │ │ │ │ ldr r1, [pc, #20] @ 25bf9c <__cxa_atexit@plt+0x24fffc> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ - strdeq r9, [r4, -r0] │ │ │ │ + ldrdeq r9, [r4, -r0] │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, ip, lsr r0 │ │ │ │ + tsteq r4, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 25bfd8 <__cxa_atexit@plt+0x250038> │ │ │ │ ldr r3, [pc, #152] @ 25c060 <__cxa_atexit@plt+0x2500c0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -606255,16 +606255,16 @@ │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq r4, ip, ror #3 │ │ │ │ - tsteq r4, r4, ror pc │ │ │ │ + tsteq r4, ip, asr #3 │ │ │ │ + tsteq r4, r4, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 25c0f0 <__cxa_atexit@plt+0x250150> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -606313,19 +606313,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, ror #1 │ │ │ │ + tsteq r4, r4, asr #1 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - tsteq r4, ip, lsr r1 │ │ │ │ - smlabbeq r4, r0, lr, r9 │ │ │ │ + tsteq r4, ip, lsl r1 │ │ │ │ + tsteq r4, r0, ror #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25c194 <__cxa_atexit@plt+0x2501f4> │ │ │ │ ldr r3, [pc, #84] @ 25c1d8 <__cxa_atexit@plt+0x250238> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -606347,16 +606347,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r0, asr #32 │ │ │ │ - tsteq r4, r4, lsl #28 │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ + smlatteq r4, r4, sp, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 25c260 <__cxa_atexit@plt+0x2502c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -606405,19 +606405,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tstpeq r3, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ - tstpeq r3, ip, asr #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r0, lsl sp │ │ │ │ + tstpeq r3, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + strdeq r9, [r4, -r0] │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ beq 25c310 <__cxa_atexit@plt+0x250370> │ │ │ │ ldr lr, [r5, #16] │ │ │ │ @@ -606479,20 +606479,20 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tstpeq r3, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - tstpeq r3, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatteq r4, r4, fp, r9 │ │ │ │ + smlabteq r4, r4, fp, r9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25c474 <__cxa_atexit@plt+0x2504d4> │ │ │ │ @@ -606521,17 +606521,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ @ instruction: 0xfffff6ec │ │ │ │ - @ instruction: 0x0113fdb4 │ │ │ │ + @ instruction: 0x0113fd94 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r4, r8, lsr fp │ │ │ │ + tsteq r4, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r2, [pc, #44] @ 25c4e8 <__cxa_atexit@plt+0x250548> │ │ │ │ ldrcs r3, [pc, #44] @ 25c4ec <__cxa_atexit@plt+0x25054c> │ │ │ │ @@ -606543,18 +606543,18 @@ │ │ │ │ ldrcs r2, [pc, r2] │ │ │ │ stmibcs r5, {r1, r2, r7} │ │ │ │ ldrcs r0, [pc, #20] @ 25c4f4 <__cxa_atexit@plt+0x250554> │ │ │ │ movcs r7, r3 │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r4, ip, sl, r9 │ │ │ │ - tstpeq r3, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01049ab8 │ │ │ │ - smlabteq r4, ip, sl, r9 │ │ │ │ + smlatbeq r4, ip, sl, r9 │ │ │ │ + tstpeq r3, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01049a98 │ │ │ │ + smlatbeq r4, ip, sl, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #88] @ 25c570 <__cxa_atexit@plt+0x2505d0> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ @@ -606579,15 +606579,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r4, r8, asr #20 │ │ │ │ + tsteq r4, r8, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 25c5c8 <__cxa_atexit@plt+0x250628> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -606600,48 +606600,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r9, [r4, -r4] │ │ │ │ + ldrdeq r9, [r4, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 25c5fc <__cxa_atexit@plt+0x25065c> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabteq r4, r4, r9, r9 │ │ │ │ + smlatbeq r4, r4, r9, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 25c628 <__cxa_atexit@plt+0x250688> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabbeq r4, r8, r9, r9 │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25c650 <__cxa_atexit@plt+0x2506b0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r0, asr r9 │ │ │ │ + tsteq r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 25c6d8 <__cxa_atexit@plt+0x250738> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -606669,16 +606669,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r4, r8, asr #32 │ │ │ │ - @ instruction: 0x010498bc │ │ │ │ + tsteq r4, r8, lsr #32 │ │ │ │ + @ instruction: 0x0104989c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 25c744 <__cxa_atexit@plt+0x2507a4> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -606695,29 +606695,29 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r3, r4, asr #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r4, asr r8 │ │ │ │ + tstpeq r3, r4, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 25c780 <__cxa_atexit@plt+0x2507e0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25c784 <__cxa_atexit@plt+0x2507e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r3, ip, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -606748,17 +606748,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0x0113fabc │ │ │ │ - tsteq r4, ip, lsr #16 │ │ │ │ - tsteq r4, r8, lsl #16 │ │ │ │ + @ instruction: 0x0113fa9c │ │ │ │ + tsteq r4, ip, lsl #16 │ │ │ │ + smlatteq r4, r8, r7, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 25c8c8 <__cxa_atexit@plt+0x250928> │ │ │ │ ldr r7, [pc, #196] @ 25c910 <__cxa_atexit@plt+0x250970> │ │ │ │ @@ -606811,18 +606811,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tstpeq r3, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ - tsteq r4, r8, ror r7 │ │ │ │ - @ instruction: 0x0113fe94 │ │ │ │ + @ instruction: 0x0113f9fc │ │ │ │ + tsteq r4, r0, lsr r7 │ │ │ │ + tsteq r4, r8, asr r7 │ │ │ │ + tstpeq r3, r4, ror lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25c960 <__cxa_atexit@plt+0x2509c0> │ │ │ │ @@ -606831,15 +606831,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - @ instruction: 0x0113fdf0 │ │ │ │ + @ instruction: 0x0113fdd0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -606852,15 +606852,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25c9f0 <__cxa_atexit@plt+0x250a50> │ │ │ │ ldr r2, [pc, #28] @ 25ca00 <__cxa_atexit@plt+0x250a60> │ │ │ │ @@ -606869,15 +606869,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25ca04 <__cxa_atexit@plt+0x250a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r8, asr r6 │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25ca80 <__cxa_atexit@plt+0x250ae0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -606952,15 +606952,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113f8b8 │ │ │ │ + @ instruction: 0x0113f898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25cb80 <__cxa_atexit@plt+0x250be0> │ │ │ │ ldr r2, [pc, #28] @ 25cb90 <__cxa_atexit@plt+0x250bf0> │ │ │ │ @@ -606969,15 +606969,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25cb94 <__cxa_atexit@plt+0x250bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabteq r4, ip, r4, r9 │ │ │ │ + smlatbeq r4, ip, r4, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25cc10 <__cxa_atexit@plt+0x250c70> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607052,15 +607052,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25cd10 <__cxa_atexit@plt+0x250d70> │ │ │ │ ldr r2, [pc, #28] @ 25cd20 <__cxa_atexit@plt+0x250d80> │ │ │ │ @@ -607069,15 +607069,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25cd24 <__cxa_atexit@plt+0x250d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r0, asr #6 │ │ │ │ + tsteq r4, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25cda0 <__cxa_atexit@plt+0x250e00> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607152,15 +607152,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113f598 │ │ │ │ + tstpeq r3, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25cea0 <__cxa_atexit@plt+0x250f00> │ │ │ │ ldr r2, [pc, #28] @ 25ceb0 <__cxa_atexit@plt+0x250f10> │ │ │ │ @@ -607169,15 +607169,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25ceb4 <__cxa_atexit@plt+0x250f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x010491b4 │ │ │ │ + @ instruction: 0x01049194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25cf30 <__cxa_atexit@plt+0x250f90> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607254,15 +607254,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsr #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d038 <__cxa_atexit@plt+0x251098> │ │ │ │ ldr r2, [pc, #28] @ 25d048 <__cxa_atexit@plt+0x2510a8> │ │ │ │ @@ -607271,15 +607271,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d04c <__cxa_atexit@plt+0x2510ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r0, lsr #32 │ │ │ │ + mrseq r9, (UNDEF: 4) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25d0c8 <__cxa_atexit@plt+0x251128> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607356,15 +607356,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0113f2f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d1d0 <__cxa_atexit@plt+0x251230> │ │ │ │ ldr r2, [pc, #28] @ 25d1e0 <__cxa_atexit@plt+0x251240> │ │ │ │ @@ -607373,15 +607373,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d1e4 <__cxa_atexit@plt+0x251244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r4, ip, lr, r8 │ │ │ │ + tsteq r4, ip, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25d260 <__cxa_atexit@plt+0x2512c0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607458,15 +607458,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d368 <__cxa_atexit@plt+0x2513c8> │ │ │ │ ldr r2, [pc, #28] @ 25d378 <__cxa_atexit@plt+0x2513d8> │ │ │ │ @@ -607475,15 +607475,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d37c <__cxa_atexit@plt+0x2513dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r8, [r4, -r8] │ │ │ │ + ldrdeq r8, [r4, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25d3f8 <__cxa_atexit@plt+0x251458> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607560,15 +607560,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #31 │ │ │ │ + tsteq r3, r4, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d500 <__cxa_atexit@plt+0x251560> │ │ │ │ ldr r2, [pc, #28] @ 25d510 <__cxa_atexit@plt+0x251570> │ │ │ │ @@ -607577,15 +607577,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d514 <__cxa_atexit@plt+0x251574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, ror #22 │ │ │ │ + tsteq r4, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25d590 <__cxa_atexit@plt+0x2515f0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607662,15 +607662,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #28 │ │ │ │ + tsteq r3, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d698 <__cxa_atexit@plt+0x2516f8> │ │ │ │ ldr r2, [pc, #28] @ 25d6a8 <__cxa_atexit@plt+0x251708> │ │ │ │ @@ -607679,15 +607679,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d6ac <__cxa_atexit@plt+0x25170c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r8, [r4, -r0] │ │ │ │ + @ instruction: 0x010489b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25d728 <__cxa_atexit@plt+0x251788> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -607754,15 +607754,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25d7d8 <__cxa_atexit@plt+0x251838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - smlatbeq r4, r8, r8, r8 │ │ │ │ + smlabbeq r4, r8, r8, r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -607777,15 +607777,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #25 │ │ │ │ + tsteq r3, r0, ror #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -607800,15 +607800,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #24 │ │ │ │ + tsteq r3, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -607822,15 +607822,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25d8e8 <__cxa_atexit@plt+0x251948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0104879c │ │ │ │ + tsteq r4, ip, ror r7 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25d930 <__cxa_atexit@plt+0x251990> │ │ │ │ @@ -607923,16 +607923,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r4, asr #15 │ │ │ │ - @ instruction: 0x0113e7bc │ │ │ │ + tsteq r3, r4, lsr #15 │ │ │ │ + @ instruction: 0x0113e79c │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldrd r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -607944,16 +607944,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 25dad0 <__cxa_atexit@plt+0x251b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [pc, #16] @ 25dad4 <__cxa_atexit@plt+0x251b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror #14 │ │ │ │ - tsteq r3, ip, asr r7 │ │ │ │ + tsteq r3, r0, asr #14 │ │ │ │ + tsteq r3, ip, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25db80 <__cxa_atexit@plt+0x251be0> │ │ │ │ ldr r2, [pc, #176] @ 25dba8 <__cxa_atexit@plt+0x251c08> │ │ │ │ @@ -608000,16 +608000,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrdeq r8, [r4, -r8] │ │ │ │ - strdeq r8, [r4, -r0] │ │ │ │ + @ instruction: 0x010484b8 │ │ │ │ + ldrdeq r8, [r4, -r0] │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #108] @ 25dc40 <__cxa_atexit@plt+0x251ca0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -608037,15 +608037,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25dc44 <__cxa_atexit@plt+0x251ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, r0, asr #8 │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ strd r0, [r5, #4] │ │ │ │ sub r1, r5, #20 │ │ │ │ @@ -608060,15 +608060,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25dca0 <__cxa_atexit@plt+0x251d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - smlatteq r4, r4, r3, r8 │ │ │ │ + smlabteq r4, r4, r3, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25dd1c <__cxa_atexit@plt+0x251d7c> │ │ │ │ ldr r3, [pc, #128] @ 25dd44 <__cxa_atexit@plt+0x251da4> │ │ │ │ @@ -608102,16 +608102,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25dd48 <__cxa_atexit@plt+0x251da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, ip, lsr r3 │ │ │ │ - tsteq r4, r8, asr r3 │ │ │ │ + tsteq r4, ip, lsl r3 │ │ │ │ + tsteq r4, r8, lsr r3 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #4 │ │ │ │ @@ -608127,15 +608127,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25ddac <__cxa_atexit@plt+0x251e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - ldrdeq r8, [r4, -r8] │ │ │ │ + @ instruction: 0x010482b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25de28 <__cxa_atexit@plt+0x251e88> │ │ │ │ ldr r3, [pc, #128] @ 25de50 <__cxa_atexit@plt+0x251eb0> │ │ │ │ @@ -608169,16 +608169,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25de54 <__cxa_atexit@plt+0x251eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ - tsteq r4, r0, asr r2 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #16 │ │ │ │ @@ -608194,15 +608194,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25deb8 <__cxa_atexit@plt+0x251f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - smlabteq r4, ip, r1, r8 │ │ │ │ + smlatbeq r4, ip, r1, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25df34 <__cxa_atexit@plt+0x251f94> │ │ │ │ ldr r3, [pc, #128] @ 25df5c <__cxa_atexit@plt+0x251fbc> │ │ │ │ @@ -608236,16 +608236,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25df60 <__cxa_atexit@plt+0x251fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, r4, lsr #2 │ │ │ │ - tsteq r4, r8, asr #2 │ │ │ │ + tsteq r4, r4, lsl #2 │ │ │ │ + tsteq r4, r8, lsr #2 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #32 │ │ │ │ @@ -608261,15 +608261,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25dfc4 <__cxa_atexit@plt+0x252024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - smlabteq r4, r0, r0, r8 │ │ │ │ + smlatbeq r4, r0, r0, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25e040 <__cxa_atexit@plt+0x2520a0> │ │ │ │ ldr r3, [pc, #128] @ 25e068 <__cxa_atexit@plt+0x2520c8> │ │ │ │ @@ -608303,16 +608303,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e06c <__cxa_atexit@plt+0x2520cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, r8, lsl r0 │ │ │ │ - tsteq r4, r0, asr #32 │ │ │ │ + strdeq r7, [r4, -r8] │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -608328,15 +608328,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e0d0 <__cxa_atexit@plt+0x252130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - @ instruction: 0x01047fb4 │ │ │ │ + @ instruction: 0x01047f94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25e14c <__cxa_atexit@plt+0x2521ac> │ │ │ │ ldr r3, [pc, #128] @ 25e174 <__cxa_atexit@plt+0x2521d4> │ │ │ │ @@ -608370,16 +608370,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e178 <__cxa_atexit@plt+0x2521d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, ip, lsl #30 │ │ │ │ - tsteq r4, r8, lsr pc │ │ │ │ + smlatteq r4, ip, lr, r7 │ │ │ │ + tsteq r4, r8, lsl pc │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ @@ -608395,15 +608395,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e1dc <__cxa_atexit@plt+0x25223c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - smlatbeq r4, r8, lr, r7 │ │ │ │ + smlabbeq r4, r8, lr, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25e258 <__cxa_atexit@plt+0x2522b8> │ │ │ │ ldr r3, [pc, #128] @ 25e280 <__cxa_atexit@plt+0x2522e0> │ │ │ │ @@ -608437,16 +608437,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e284 <__cxa_atexit@plt+0x2522e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, r0, lsl #28 │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ + smlatteq r4, r0, sp, r7 │ │ │ │ + tsteq r4, r0, lsl lr │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ @@ -608462,15 +608462,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e2e8 <__cxa_atexit@plt+0x252348> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ - @ instruction: 0x01047d9c │ │ │ │ + tsteq r4, ip, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25e364 <__cxa_atexit@plt+0x2523c4> │ │ │ │ ldr r3, [pc, #128] @ 25e38c <__cxa_atexit@plt+0x2523ec> │ │ │ │ @@ -608504,16 +608504,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e390 <__cxa_atexit@plt+0x2523f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r7, [r4, -r4] │ │ │ │ - tsteq r4, r8, lsr #26 │ │ │ │ + ldrdeq r7, [r4, -r4] │ │ │ │ + tsteq r4, r8, lsl #26 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ @@ -608529,15 +608529,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 25e3f4 <__cxa_atexit@plt+0x252454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ - @ instruction: 0x01047c90 │ │ │ │ + tsteq r4, r0, ror ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -608552,15 +608552,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #29 │ │ │ │ + tsteq r3, ip, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e480 <__cxa_atexit@plt+0x2524e0> │ │ │ │ ldr r2, [pc, #28] @ 25e490 <__cxa_atexit@plt+0x2524f0> │ │ │ │ @@ -608569,15 +608569,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25e494 <__cxa_atexit@plt+0x2524f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r0, lsl ip │ │ │ │ + strdeq r7, [r4, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25e510 <__cxa_atexit@plt+0x252570> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -608654,15 +608654,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113dcf4 │ │ │ │ + @ instruction: 0x0113dcd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e618 <__cxa_atexit@plt+0x252678> │ │ │ │ ldr r2, [pc, #28] @ 25e628 <__cxa_atexit@plt+0x252688> │ │ │ │ @@ -608671,15 +608671,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25e62c <__cxa_atexit@plt+0x25268c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, ip, ror sl │ │ │ │ + tsteq r4, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25e6a8 <__cxa_atexit@plt+0x252708> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -608756,15 +608756,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr fp │ │ │ │ + tsteq r3, ip, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e7b0 <__cxa_atexit@plt+0x252810> │ │ │ │ ldr r2, [pc, #28] @ 25e7c0 <__cxa_atexit@plt+0x252820> │ │ │ │ @@ -608773,15 +608773,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25e7c4 <__cxa_atexit@plt+0x252824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r4, r8, r8, r7 │ │ │ │ + smlabteq r4, r8, r8, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 25e840 <__cxa_atexit@plt+0x2528a0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -608836,15 +608836,15 @@ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r4, r6, r7 │ │ │ │ + smlatbeq r4, r4, r6, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp r8, fp │ │ │ │ bcc 25e950 <__cxa_atexit@plt+0x2529b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -608875,19 +608875,19 @@ │ │ │ │ add sl, r0, #1 │ │ │ │ b e74384 <__cxa_atexit@plt+0xe683e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r4, r4, r6, r7 │ │ │ │ - tsteq r3, r8, asr #17 │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ - @ instruction: 0x0113da94 │ │ │ │ - tsteq r3, r4, lsr #27 │ │ │ │ + tsteq r4, r4, ror #12 │ │ │ │ + tsteq r3, r8, lsr #17 │ │ │ │ + tsteq r3, r8, asr #18 │ │ │ │ + tsteq r3, r4, ror sl │ │ │ │ + tsteq r3, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 25ea08 <__cxa_atexit@plt+0x252a68> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -608920,15 +608920,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ + tsteq r3, r8, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 25ea80 <__cxa_atexit@plt+0x252ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -608949,15 +608949,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0113dc94 │ │ │ │ + tsteq r3, r4, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25eac8 <__cxa_atexit@plt+0x252b28> │ │ │ │ @@ -608969,16 +608969,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r8, lsr ip │ │ │ │ - tsteq r4, ip, lsl #10 │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ + smlatteq r4, ip, r4, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25eb34 <__cxa_atexit@plt+0x252b94> │ │ │ │ ldr r2, [pc, #68] @ 25eb3c <__cxa_atexit@plt+0x252b9c> │ │ │ │ ldr lr, [pc, #68] @ 25eb40 <__cxa_atexit@plt+0x252ba0> │ │ │ │ @@ -608996,17 +608996,17 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b e4e140 <__cxa_atexit@plt+0xe421a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabbeq r4, r0, r0, r7 │ │ │ │ - tsteq r3, r8, asr #13 │ │ │ │ - tsteq r3, r8, asr #23 │ │ │ │ + tsteq r4, r0, rrx │ │ │ │ + tsteq r3, r8, lsr #13 │ │ │ │ + tsteq r3, r8, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 25ebe4 <__cxa_atexit@plt+0x252c44> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -609039,15 +609039,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r3, ip, asr #22 │ │ │ │ + tsteq r3, ip, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 25ec5c <__cxa_atexit@plt+0x252cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -609068,15 +609068,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0113dab8 │ │ │ │ + @ instruction: 0x0113da98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25eca4 <__cxa_atexit@plt+0x252d04> │ │ │ │ @@ -609088,15 +609088,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, ip, asr sl │ │ │ │ + tsteq r3, ip, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ed3c <__cxa_atexit@plt+0x252d9c> │ │ │ │ ldr r1, [pc, #136] @ 25ed5c <__cxa_atexit@plt+0x252dbc> │ │ │ │ @@ -609132,16 +609132,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r3, r0, lsl #10 │ │ │ │ - @ instruction: 0x0113d598 │ │ │ │ + tsteq r3, r0, ror #9 │ │ │ │ + tsteq r3, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25edac <__cxa_atexit@plt+0x252e0c> │ │ │ │ @@ -609154,16 +609154,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ sbc r1, r9, #0 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r4, lsr #10 │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ + tsteq r3, r4, lsl #10 │ │ │ │ + tsteq r4, r8, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ee00 <__cxa_atexit@plt+0x252e60> │ │ │ │ ldr r3, [pc, #44] @ 25ee08 <__cxa_atexit@plt+0x252e68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -609175,30 +609175,30 @@ │ │ │ │ ldr r3, [pc, #24] @ 25ee10 <__cxa_atexit@plt+0x252e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0113d3f0 │ │ │ │ - tsteq r3, ip, ror #17 │ │ │ │ - ldrdeq r7, [r4, -r0] │ │ │ │ + @ instruction: 0x0113d3d0 │ │ │ │ + tsteq r3, ip, asr #17 │ │ │ │ + @ instruction: 0x010472b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 25ee40 <__cxa_atexit@plt+0x252ea0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25ee44 <__cxa_atexit@plt+0x252ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, ip, lsr #17 │ │ │ │ - @ instruction: 0x0104729c │ │ │ │ + tsteq r3, ip, lsl #17 │ │ │ │ + tsteq r4, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #68] @ 25eea4 <__cxa_atexit@plt+0x252f04> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -609214,28 +609214,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, r8, ror r8 │ │ │ │ + tsteq r3, r8, asr r8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, ip, asr r8 │ │ │ │ - tsteq r4, r0, lsr #4 │ │ │ │ + tsteq r3, ip, lsr r8 │ │ │ │ + mrseq r7, R12_usr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25eed8 <__cxa_atexit@plt+0x252f38> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r4, r4, r1, r7 │ │ │ │ + smlabteq r4, r4, r1, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 25ef60 <__cxa_atexit@plt+0x252fc0> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -609263,16 +609263,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0113d7bc │ │ │ │ - tsteq r4, r0, asr r1 │ │ │ │ + @ instruction: 0x0113d79c │ │ │ │ + tsteq r4, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 25efcc <__cxa_atexit@plt+0x25302c> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -609289,30 +609289,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsr r7 │ │ │ │ - smlatteq r4, r8, r0, r7 │ │ │ │ + tsteq r3, r8, lsl r7 │ │ │ │ + smlabteq r4, r8, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 25f008 <__cxa_atexit@plt+0x253068> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25f00c <__cxa_atexit@plt+0x25306c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0113d6f0 │ │ │ │ - smlatteq r4, r0, pc, r6 @ │ │ │ │ + @ instruction: 0x0113d6d0 │ │ │ │ + smlabteq r4, r0, pc, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 25f080 <__cxa_atexit@plt+0x2530e0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ @@ -609334,32 +609334,32 @@ │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r0, lsl #13 │ │ │ │ - tsteq r4, r4, ror #30 │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ + tsteq r4, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 25f0c4 <__cxa_atexit@plt+0x253124> │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #12] @ 25f0c8 <__cxa_atexit@plt+0x253128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, r8, lsr #12 │ │ │ │ - tsteq r4, r4, lsr #30 │ │ │ │ + tsteq r3, r8, lsl #12 │ │ │ │ + tsteq r4, r4, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25f100 <__cxa_atexit@plt+0x253160> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -609379,18 +609379,18 @@ │ │ │ │ ldr r1, [pc, #20] @ 25f13c <__cxa_atexit@plt+0x25319c> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ - tsteq r4, r0, asr lr │ │ │ │ + tsteq r4, r0, lsr lr │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01046e9c │ │ │ │ + tsteq r4, ip, ror lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 25f178 <__cxa_atexit@plt+0x2531d8> │ │ │ │ ldr r3, [pc, #152] @ 25f200 <__cxa_atexit@plt+0x253260> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -609431,16 +609431,16 @@ │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - tsteq r3, ip, asr #32 │ │ │ │ - ldrdeq r6, [r4, -r4] │ │ │ │ + tsteq r3, ip, lsr #32 │ │ │ │ + @ instruction: 0x01046db4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 25f290 <__cxa_atexit@plt+0x2532f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -609489,19 +609489,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r4, asr #30 │ │ │ │ + tsteq r3, r4, lsr #30 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - @ instruction: 0x0113cf9c │ │ │ │ - smlatteq r4, r0, ip, r6 │ │ │ │ + tsteq r3, ip, ror pc │ │ │ │ + smlabteq r4, r0, ip, r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25f334 <__cxa_atexit@plt+0x253394> │ │ │ │ ldr r3, [pc, #84] @ 25f378 <__cxa_atexit@plt+0x2533d8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -609523,16 +609523,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, r0, lsr #29 │ │ │ │ - tsteq r4, r4, ror #24 │ │ │ │ + tsteq r3, r0, lsl #29 │ │ │ │ + tsteq r4, r4, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 25f400 <__cxa_atexit@plt+0x253460> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -609581,19 +609581,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x0113cdd4 │ │ │ │ + @ instruction: 0x0113cdb4 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - tsteq r3, ip, lsr #28 │ │ │ │ - tsteq r4, r0, ror fp │ │ │ │ + tsteq r3, ip, lsl #28 │ │ │ │ + tsteq r4, r0, asr fp │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ beq 25f4b0 <__cxa_atexit@plt+0x253510> │ │ │ │ ldr lr, [r5, #16] │ │ │ │ @@ -609655,20 +609655,20 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - @ instruction: 0x0113ccb8 │ │ │ │ + @ instruction: 0x0113cc98 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - tsteq r3, r8, ror #25 │ │ │ │ + tsteq r3, r8, asr #25 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r4, asr #20 │ │ │ │ + tsteq r4, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25f614 <__cxa_atexit@plt+0x253674> │ │ │ │ @@ -609697,17 +609697,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - tsteq r3, r4, lsl ip │ │ │ │ + @ instruction: 0x0113cbf4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r2, [pc, #44] @ 25f688 <__cxa_atexit@plt+0x2536e8> │ │ │ │ ldrcs r3, [pc, #44] @ 25f68c <__cxa_atexit@plt+0x2536ec> │ │ │ │ @@ -609719,18 +609719,18 @@ │ │ │ │ ldrcs r2, [pc, r2] │ │ │ │ stmibcs r5, {r1, r2, r7} │ │ │ │ ldrcs r0, [pc, #20] @ 25f694 <__cxa_atexit@plt+0x2536f4> │ │ │ │ movcs r7, r3 │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, r8, lsr sl │ │ │ │ - tsteq r3, r8, ror #22 │ │ │ │ - tsteq r4, r4, lsr #20 │ │ │ │ - tsteq r4, ip, lsr #18 │ │ │ │ + tsteq r4, r8, lsl sl │ │ │ │ + tsteq r3, r8, asr #22 │ │ │ │ + tsteq r4, r4, lsl #20 │ │ │ │ + tsteq r4, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #88] @ 25f710 <__cxa_atexit@plt+0x253770> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ @@ -609755,15 +609755,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatbeq r4, r8, r8, r6 │ │ │ │ + smlabbeq r4, r8, r8, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 25f768 <__cxa_atexit@plt+0x2537c8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -609776,48 +609776,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r4, asr r8 │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 25f79c <__cxa_atexit@plt+0x2537fc> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 25f7c8 <__cxa_atexit@plt+0x253828> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatteq r4, r8, r7, r6 │ │ │ │ + smlabteq r4, r8, r7, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25f7f0 <__cxa_atexit@plt+0x253850> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x010467b0 │ │ │ │ + @ instruction: 0x01046790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 25f878 <__cxa_atexit@plt+0x2538d8> │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -609845,16 +609845,16 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ - tsteq r4, ip, lsl r7 │ │ │ │ + tsteq r3, r8, lsl #29 │ │ │ │ + strdeq r6, [r4, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 25f8e4 <__cxa_atexit@plt+0x253944> │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -609871,29 +609871,29 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r4, lsr #28 │ │ │ │ - @ instruction: 0x010466b4 │ │ │ │ + tsteq r3, r4, lsl #28 │ │ │ │ + @ instruction: 0x01046694 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 25f920 <__cxa_atexit@plt+0x253980> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25f924 <__cxa_atexit@plt+0x253984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e61248 <__cxa_atexit@plt+0xe552a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0113cddc │ │ │ │ + @ instruction: 0x0113cdbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -609924,17 +609924,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - tsteq r3, ip, lsl r9 │ │ │ │ - tsteq r4, ip, asr #14 │ │ │ │ - tsteq r4, r8, lsr #14 │ │ │ │ + @ instruction: 0x0113c8fc │ │ │ │ + tsteq r4, ip, lsr #14 │ │ │ │ + tsteq r4, r8, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 25fa68 <__cxa_atexit@plt+0x253ac8> │ │ │ │ ldr r7, [pc, #196] @ 25fab0 <__cxa_atexit@plt+0x253b10> │ │ │ │ @@ -609987,18 +609987,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tsteq r3, ip, ror r8 │ │ │ │ - tsteq r4, r0, ror r6 │ │ │ │ - @ instruction: 0x01046698 │ │ │ │ - tsteq r3, r0, ror #25 │ │ │ │ + tsteq r3, ip, asr r8 │ │ │ │ + tsteq r4, r0, asr r6 │ │ │ │ + tsteq r4, r8, ror r6 │ │ │ │ + tsteq r3, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25fb00 <__cxa_atexit@plt+0x253b60> │ │ │ │ @@ -610007,16 +610007,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r3, ip, lsr ip │ │ │ │ - strdeq r6, [r4, -ip] │ │ │ │ + tsteq r3, ip, lsl ip │ │ │ │ + ldrdeq r6, [r4, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25fbd4 <__cxa_atexit@plt+0x253c34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -610066,18 +610066,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strtle r1, [r5], #0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r3, r4, ror #12 │ │ │ │ - tsteq r3, r4, ror #12 │ │ │ │ - tsteq r3, r0, asr r7 │ │ │ │ - tsteq r3, ip, asr #12 │ │ │ │ + tsteq r3, r4, asr #12 │ │ │ │ + tsteq r3, r4, asr #12 │ │ │ │ + tsteq r3, r0, lsr r7 │ │ │ │ + tsteq r3, ip, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25fc3c <__cxa_atexit@plt+0x253c9c> │ │ │ │ @@ -610086,16 +610086,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r8, lsl fp │ │ │ │ - tsteq r4, r4, lsl #10 │ │ │ │ + @ instruction: 0x0113caf8 │ │ │ │ + smlatteq r4, r4, r4, r6 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 25fcc0 <__cxa_atexit@plt+0x253d20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -610124,47 +610124,47 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r0, asr r5 │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ - smlabbeq r4, r4, r4, r6 │ │ │ │ + tsteq r3, r0, lsr r5 │ │ │ │ + @ instruction: 0x0113c7f0 │ │ │ │ tsteq r4, r4, ror #8 │ │ │ │ + tsteq r4, r4, asr #8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25fd10 <__cxa_atexit@plt+0x253d70> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r4, r8, lsr #8 │ │ │ │ + tsteq r4, r8, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 25fd3c <__cxa_atexit@plt+0x253d9c> │ │ │ │ ldr r9, [pc, #20] @ 25fd40 <__cxa_atexit@plt+0x253da0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlatteq r4, ip, r3, r6 │ │ │ │ - smlatteq r4, ip, r3, r6 │ │ │ │ + smlabteq r4, ip, r3, r6 │ │ │ │ + smlabteq r4, ip, r3, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1052a0c <__cxa_atexit@plt+0x1046a6c> │ │ │ │ - smlatteq r4, ip, r3, r6 │ │ │ │ + smlabteq r4, ip, r3, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610181,15 +610181,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - smlabbeq r4, r8, r3, r6 │ │ │ │ + tsteq r4, r8, ror #6 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25fdf4 <__cxa_atexit@plt+0x253e54> │ │ │ │ ldr r2, [pc, #28] @ 25fe04 <__cxa_atexit@plt+0x253e64> │ │ │ │ @@ -610198,16 +610198,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 25fe08 <__cxa_atexit@plt+0x253e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r8, ror #6 │ │ │ │ - tsteq r4, r4, asr #6 │ │ │ │ + tsteq r4, r8, asr #6 │ │ │ │ + tsteq r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25fe58 <__cxa_atexit@plt+0x253eb8> │ │ │ │ @@ -610229,15 +610229,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r4, -r8] │ │ │ │ + @ instruction: 0x010462b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25fef0 <__cxa_atexit@plt+0x253f50> │ │ │ │ ldr r3, [pc, #108] @ 25ff14 <__cxa_atexit@plt+0x253f74> │ │ │ │ @@ -610266,18 +610266,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25ff18 <__cxa_atexit@plt+0x253f78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r8, asr r2 │ │ │ │ - tsteq r4, r4, ror r2 │ │ │ │ + tsteq r4, r8, lsr r2 │ │ │ │ + tsteq r4, r4, asr r2 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r4, ip, lsr r2 │ │ │ │ + tsteq r4, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ff58 <__cxa_atexit@plt+0x253fb8> │ │ │ │ @@ -610288,16 +610288,16 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 25ff70 <__cxa_atexit@plt+0x253fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mrseq r6, R12_usr │ │ │ │ - ldrdeq r6, [r4, -ip] │ │ │ │ + smlatteq r4, r0, r1, r6 │ │ │ │ + @ instruction: 0x010461bc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 25ffe8 <__cxa_atexit@plt+0x254048> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -610326,47 +610326,47 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsr #4 │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ - tsteq r4, ip, asr r1 │ │ │ │ + tsteq r3, r8, lsl #4 │ │ │ │ + tsteq r3, r8, asr #9 │ │ │ │ tsteq r4, ip, lsr r1 │ │ │ │ + tsteq r4, ip, lsl r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 260038 <__cxa_atexit@plt+0x254098> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - mrseq r6, (UNDEF: 20) │ │ │ │ + smlatteq r4, r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 260064 <__cxa_atexit@plt+0x2540c4> │ │ │ │ ldr r9, [pc, #20] @ 260068 <__cxa_atexit@plt+0x2540c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlabteq r4, r4, r0, r6 │ │ │ │ - smlabteq r4, r4, r0, r6 │ │ │ │ + smlatbeq r4, r4, r0, r6 │ │ │ │ + smlatbeq r4, r4, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1052a0c <__cxa_atexit@plt+0x1046a6c> │ │ │ │ - smlabteq r4, r4, r0, r6 │ │ │ │ + smlatbeq r4, r4, r0, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610383,15 +610383,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 26011c <__cxa_atexit@plt+0x25417c> │ │ │ │ ldr r2, [pc, #28] @ 26012c <__cxa_atexit@plt+0x25418c> │ │ │ │ @@ -610400,16 +610400,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 260130 <__cxa_atexit@plt+0x254190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - qaddeq r6, r0, r4 │ │ │ │ - tsteq r4, ip, lsl r0 │ │ │ │ + tsteq r4, r0, lsr r0 │ │ │ │ + strdeq r5, [r4, -ip] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 260180 <__cxa_atexit@plt+0x2541e0> │ │ │ │ @@ -610431,15 +610431,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r0, pc, r5 @ │ │ │ │ + smlatbeq r4, r0, pc, r5 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 260218 <__cxa_atexit@plt+0x254278> │ │ │ │ ldr r3, [pc, #108] @ 26023c <__cxa_atexit@plt+0x25429c> │ │ │ │ @@ -610468,18 +610468,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 260240 <__cxa_atexit@plt+0x2542a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r0, asr #30 │ │ │ │ - tsteq r4, ip, asr pc │ │ │ │ + tsteq r4, r0, lsr #30 │ │ │ │ + tsteq r4, ip, lsr pc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r4, r4, lsr #30 │ │ │ │ + tsteq r4, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 260280 <__cxa_atexit@plt+0x2542e0> │ │ │ │ @@ -610490,16 +610490,16 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 260298 <__cxa_atexit@plt+0x2542f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - smlatteq r4, r8, lr, r5 │ │ │ │ - @ instruction: 0x01045eb4 │ │ │ │ + smlabteq r4, r8, lr, r5 │ │ │ │ + @ instruction: 0x01045e94 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 260310 <__cxa_atexit@plt+0x254370> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -610528,47 +610528,47 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r0, lsl #30 │ │ │ │ - tsteq r3, r0, asr #3 │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ + tsteq r3, r0, ror #29 │ │ │ │ + tsteq r3, r0, lsr #3 │ │ │ │ tsteq r4, r4, lsl lr │ │ │ │ + strdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 260360 <__cxa_atexit@plt+0x2543c0> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r5, [r4, -r8] │ │ │ │ + @ instruction: 0x01045db8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 26038c <__cxa_atexit@plt+0x2543ec> │ │ │ │ ldr r9, [pc, #20] @ 260390 <__cxa_atexit@plt+0x2543f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01045d9c │ │ │ │ - @ instruction: 0x01045d9c │ │ │ │ + tsteq r4, ip, ror sp │ │ │ │ + tsteq r4, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1052a0c <__cxa_atexit@plt+0x1046a6c> │ │ │ │ - @ instruction: 0x01045d9c │ │ │ │ + tsteq r4, ip, ror sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610585,15 +610585,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r4, r8, lsr sp │ │ │ │ + tsteq r4, r8, lsl sp │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 260444 <__cxa_atexit@plt+0x2544a4> │ │ │ │ ldr r2, [pc, #28] @ 260454 <__cxa_atexit@plt+0x2544b4> │ │ │ │ @@ -610602,16 +610602,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 260458 <__cxa_atexit@plt+0x2544b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r8, lsr sp │ │ │ │ - strdeq r5, [r4, -r4] │ │ │ │ + tsteq r4, r8, lsl sp │ │ │ │ + ldrdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2604a8 <__cxa_atexit@plt+0x254508> │ │ │ │ @@ -610633,15 +610633,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, ip, r5 │ │ │ │ + smlabbeq r4, r8, ip, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 260540 <__cxa_atexit@plt+0x2545a0> │ │ │ │ ldr r3, [pc, #108] @ 260564 <__cxa_atexit@plt+0x2545c4> │ │ │ │ @@ -610670,18 +610670,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 260568 <__cxa_atexit@plt+0x2545c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r8, lsr #24 │ │ │ │ - tsteq r4, r4, asr #24 │ │ │ │ + tsteq r4, r8, lsl #24 │ │ │ │ + tsteq r4, r4, lsr #24 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r4, ip, lsl #24 │ │ │ │ + smlatteq r4, ip, fp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2605a8 <__cxa_atexit@plt+0x254608> │ │ │ │ @@ -610692,16 +610692,16 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 2605c0 <__cxa_atexit@plt+0x254620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrdeq r5, [r4, -r0] │ │ │ │ - smlabbeq r4, ip, fp, r5 │ │ │ │ + @ instruction: 0x01045bb0 │ │ │ │ + tsteq r4, ip, ror #22 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 260638 <__cxa_atexit@plt+0x254698> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -610730,47 +610730,47 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0113bbd8 │ │ │ │ - @ instruction: 0x0113be98 │ │ │ │ - tsteq r4, ip, lsl #22 │ │ │ │ + @ instruction: 0x0113bbb8 │ │ │ │ + tsteq r3, r8, ror lr │ │ │ │ smlatteq r4, ip, sl, r5 │ │ │ │ + smlabteq r4, ip, sl, r5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 260688 <__cxa_atexit@plt+0x2546e8> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01045ab0 │ │ │ │ + @ instruction: 0x01045a90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2606b4 <__cxa_atexit@plt+0x254714> │ │ │ │ ldr r9, [pc, #20] @ 2606b8 <__cxa_atexit@plt+0x254718> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1052a0c <__cxa_atexit@plt+0x1046a6c> │ │ │ │ - tsteq r4, r4, ror sl │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610787,15 +610787,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r4, r0, lsl sl │ │ │ │ + strdeq r5, [r4, -r0] │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 26076c <__cxa_atexit@plt+0x2547cc> │ │ │ │ ldr r2, [pc, #28] @ 26077c <__cxa_atexit@plt+0x2547dc> │ │ │ │ @@ -610804,16 +610804,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 260780 <__cxa_atexit@plt+0x2547e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r0, lsr #20 │ │ │ │ - smlabteq r4, ip, r9, r5 │ │ │ │ + tsteq r4, r0, lsl #20 │ │ │ │ + smlatbeq r4, ip, r9, r5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2607d0 <__cxa_atexit@plt+0x254830> │ │ │ │ @@ -610835,15 +610835,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01045990 │ │ │ │ + tsteq r4, r0, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 260868 <__cxa_atexit@plt+0x2548c8> │ │ │ │ ldr r3, [pc, #108] @ 26088c <__cxa_atexit@plt+0x2548ec> │ │ │ │ @@ -610872,18 +610872,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 260890 <__cxa_atexit@plt+0x2548f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r0, lsl r9 │ │ │ │ - tsteq r4, ip, lsr #18 │ │ │ │ + strdeq r5, [r4, -r0] │ │ │ │ + tsteq r4, ip, lsl #18 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strdeq r5, [r4, -r4] │ │ │ │ + ldrdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2608d0 <__cxa_atexit@plt+0x254930> │ │ │ │ @@ -610894,15 +610894,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 2608e8 <__cxa_atexit@plt+0x254948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x010458b8 │ │ │ │ + @ instruction: 0x01045898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 260974 <__cxa_atexit@plt+0x2549d4> │ │ │ │ @@ -610945,15 +610945,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2609f8 <__cxa_atexit@plt+0x254a58> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -611004,15 +611004,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 260aa0 <__cxa_atexit@plt+0x254b00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ + strdeq r5, [r4, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 260ac0 <__cxa_atexit@plt+0x254b20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 2608f8 <__cxa_atexit@plt+0x254958> │ │ │ │ @@ -611032,15 +611032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 260b14 <__cxa_atexit@plt+0x254b74> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0113b8f4 │ │ │ │ + @ instruction: 0x0113b8d4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -611084,15 +611084,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r4, r0, lsl #12 │ │ │ │ + smlatteq r4, r0, r5, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 260c24 <__cxa_atexit@plt+0x254c84> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -611143,15 +611143,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 260ccc <__cxa_atexit@plt+0x254d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r5, [r4, -r4] │ │ │ │ + ldrdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 260cec <__cxa_atexit@plt+0x254d4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 260b24 <__cxa_atexit@plt+0x254b84> │ │ │ │ @@ -611171,17 +611171,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 260d40 <__cxa_atexit@plt+0x254da0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r3, r8, asr #13 │ │ │ │ + tsteq r3, r8, lsr #13 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq r4, r0, lsl r5 │ │ │ │ + strdeq r5, [r4, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 260da4 <__cxa_atexit@plt+0x254e04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -611199,18 +611199,18 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010454b4 │ │ │ │ - smlabteq r4, r4, r4, r5 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ - tsteq r4, r4, lsl r5 │ │ │ │ + @ instruction: 0x01045494 │ │ │ │ + smlatbeq r4, r4, r4, r5 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ + strdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 260e18 <__cxa_atexit@plt+0x254e78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -611228,17 +611228,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b c1a2d8 <__cxa_atexit@plt+0xc0e338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010454b8 │ │ │ │ - smlabteq r4, r8, r4, r5 │ │ │ │ - @ instruction: 0x0113b3d0 │ │ │ │ + @ instruction: 0x01045498 │ │ │ │ + smlatbeq r4, r8, r4, r5 │ │ │ │ + @ instruction: 0x0113b3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 260ea8 <__cxa_atexit@plt+0x254f08> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -611305,19 +611305,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #10 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010453b0 │ │ │ │ - smlatbeq r4, ip, r3, r5 │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ - tsteq r4, r0, lsl r4 │ │ │ │ - smlabbeq r4, r8, r3, r5 │ │ │ │ + @ instruction: 0x01045390 │ │ │ │ + smlabbeq r4, ip, r3, r5 │ │ │ │ + strdeq r5, [r4, -r4] │ │ │ │ + strdeq r5, [r4, -r0] │ │ │ │ + tsteq r4, r8, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 260fb4 <__cxa_atexit@plt+0x255014> │ │ │ │ @@ -611336,16 +611336,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 260fd0 <__cxa_atexit@plt+0x255030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r4, asr #6 │ │ │ │ - tsteq r4, ip, lsl r3 │ │ │ │ + tsteq r4, r4, lsr #6 │ │ │ │ + strdeq r5, [r4, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 260ff4 <__cxa_atexit@plt+0x255054> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 260e38 <__cxa_atexit@plt+0x254e98> │ │ │ │ @@ -611365,17 +611365,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 261048 <__cxa_atexit@plt+0x2550a8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - tsteq r3, r0, asr #7 │ │ │ │ + tsteq r3, r0, lsr #7 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrdeq r5, [r4, -ip] │ │ │ │ + @ instruction: 0x010452bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2610c8 <__cxa_atexit@plt+0x255128> │ │ │ │ @@ -611406,16 +611406,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, ip, ror #4 │ │ │ │ - tsteq r4, r0, asr #4 │ │ │ │ + tsteq r4, ip, asr #4 │ │ │ │ + tsteq r4, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 261130 <__cxa_atexit@plt+0x255190> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -611426,24 +611426,24 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 260e38 <__cxa_atexit@plt+0x254e98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r5, [r4, -r4] │ │ │ │ + ldrdeq r5, [r4, -r4] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 261158 <__cxa_atexit@plt+0x2551b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 260e38 <__cxa_atexit@plt+0x254e98> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r4, r0, r1, r5 │ │ │ │ + smlatbeq r4, r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ bl b4cc │ │ │ │ cmn r0, #1 │ │ │ │ beq 2611b4 <__cxa_atexit@plt+0x255214> │ │ │ │ @@ -611470,16 +611470,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r0, asr r1 │ │ │ │ - tsteq r3, r0, asr #4 │ │ │ │ + tsteq r4, r0, lsr r1 │ │ │ │ + tsteq r3, r0, lsr #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -611493,22 +611493,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 261248 <__cxa_atexit@plt+0x2552a8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ - @ instruction: 0x0113b1bc │ │ │ │ + @ instruction: 0x0113b19c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlatteq r4, ip, r0, r5 │ │ │ │ + smlabteq r4, ip, r0, r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 26105c <__cxa_atexit@plt+0x2550bc> │ │ │ │ - strdeq r5, [r4, -r4] │ │ │ │ + ldrdeq r5, [r4, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261300 <__cxa_atexit@plt+0x255360> │ │ │ │ ldr r3, [pc, #140] @ 261310 <__cxa_atexit@plt+0x255370> │ │ │ │ @@ -611546,18 +611546,18 @@ │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #20] @ 26131c <__cxa_atexit@plt+0x25537c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - qaddeq r5, r0, r4 │ │ │ │ - tsteq r4, r4, rrx │ │ │ │ - tsteq r3, ip, ror pc │ │ │ │ - tsteq r4, r4, lsr r0 │ │ │ │ + tsteq r4, r0, lsr r0 │ │ │ │ + tsteq r4, r4, asr #32 │ │ │ │ + tsteq r3, ip, asr pc │ │ │ │ + tsteq r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 26138c <__cxa_atexit@plt+0x2553ec> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -611576,17 +611576,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 261390 <__cxa_atexit@plt+0x2553f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabteq r4, r4, pc, r4 @ │ │ │ │ - @ instruction: 0x0113aed4 │ │ │ │ - smlabteq r4, r0, pc, r4 @ │ │ │ │ + smlatbeq r4, r4, pc, r4 @ │ │ │ │ + @ instruction: 0x0113aeb4 │ │ │ │ + smlatbeq r4, r0, pc, r4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 9691b4 <__cxa_atexit@plt+0x95d214> │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -611595,22 +611595,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2613e0 <__cxa_atexit@plt+0x255440> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, ip, ror lr │ │ │ │ - tsteq r4, r4, ror pc │ │ │ │ - smlabbeq r4, r0, pc, r4 @ │ │ │ │ + tsteq r3, ip, asr lr │ │ │ │ + tsteq r4, r4, asr pc │ │ │ │ + tsteq r4, r0, ror #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 261270 <__cxa_atexit@plt+0x2552d0> │ │ │ │ - smlabbeq r4, r8, pc, r4 @ │ │ │ │ + tsteq r4, r8, ror #30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 261440 <__cxa_atexit@plt+0x2554a0> │ │ │ │ @@ -611626,16 +611626,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 261458 <__cxa_atexit@plt+0x2554b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, ip, asr #30 │ │ │ │ - tsteq r4, r8, lsr #30 │ │ │ │ + tsteq r4, ip, lsr #30 │ │ │ │ + tsteq r4, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 2614e4 <__cxa_atexit@plt+0x255544> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -611663,17 +611663,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 2614ec <__cxa_atexit@plt+0x25554c> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01044e98 │ │ │ │ - tsteq r3, ip, ror sp │ │ │ │ - @ instruction: 0x01044e90 │ │ │ │ + tsteq r4, r8, ror lr │ │ │ │ + tsteq r3, ip, asr sp │ │ │ │ + tsteq r4, r0, ror lr │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 261560 <__cxa_atexit@plt+0x2555c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -611693,17 +611693,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 261564 <__cxa_atexit@plt+0x2555c4> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, ip, lsl lr │ │ │ │ - tsteq r3, r0, lsl #26 │ │ │ │ - tsteq r4, r8, lsl lr │ │ │ │ + strdeq r4, [r4, -ip] │ │ │ │ + tsteq r3, r0, ror #25 │ │ │ │ + strdeq r4, [r4, -r8] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ bl b4d8 │ │ │ │ add r5, r5, #12 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -611712,17 +611712,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2615b4 <__cxa_atexit@plt+0x255614> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, r8, lsr #25 │ │ │ │ - smlabteq r4, ip, sp, r4 │ │ │ │ - ldrdeq r4, [r4, -r8] │ │ │ │ + tsteq r3, r8, lsl #25 │ │ │ │ + smlatbeq r4, ip, sp, r4 │ │ │ │ + @ instruction: 0x01044db8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 261600 <__cxa_atexit@plt+0x255660> │ │ │ │ @@ -611738,16 +611738,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 261618 <__cxa_atexit@plt+0x255678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - smlabbeq r4, ip, sp, r4 │ │ │ │ - @ instruction: 0x01044d90 │ │ │ │ + tsteq r4, ip, ror #26 │ │ │ │ + tsteq r4, r0, ror sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261698 <__cxa_atexit@plt+0x2556f8> │ │ │ │ ldr r3, [pc, #104] @ 2616a8 <__cxa_atexit@plt+0x255708> │ │ │ │ @@ -611775,18 +611775,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 2616b0 <__cxa_atexit@plt+0x255710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ - tsteq r4, r4, lsr #26 │ │ │ │ - @ instruction: 0x0113abd8 │ │ │ │ - strdeq r4, [r4, -r8] │ │ │ │ + strdeq r4, [r4, -r4] │ │ │ │ + tsteq r4, r4, lsl #26 │ │ │ │ + @ instruction: 0x0113abb8 │ │ │ │ + ldrdeq r4, [r4, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ bl 265ecc <__cxa_atexit@plt+0x259f2c> │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -611795,17 +611795,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 261700 <__cxa_atexit@plt+0x255760> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, ip, asr fp │ │ │ │ - smlatbeq r4, ip, ip, r4 │ │ │ │ - @ instruction: 0x01044cb8 │ │ │ │ + tsteq r3, ip, lsr fp │ │ │ │ + smlabbeq r4, ip, ip, r4 │ │ │ │ + @ instruction: 0x01044c98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261780 <__cxa_atexit@plt+0x2557e0> │ │ │ │ ldr r3, [pc, #104] @ 261790 <__cxa_atexit@plt+0x2557f0> │ │ │ │ @@ -611833,18 +611833,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #16] @ 261798 <__cxa_atexit@plt+0x2557f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r4, ip, lsr #24 │ │ │ │ - tsteq r4, ip, lsr ip │ │ │ │ - @ instruction: 0x0113aaf0 │ │ │ │ - tsteq r4, r8, lsr ip │ │ │ │ + tsteq r4, ip, lsl #24 │ │ │ │ + tsteq r4, ip, lsl ip │ │ │ │ + @ instruction: 0x0113aad0 │ │ │ │ + tsteq r4, r8, lsl ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261840 <__cxa_atexit@plt+0x2558a0> │ │ │ │ ldr r3, [pc, #140] @ 261850 <__cxa_atexit@plt+0x2558b0> │ │ │ │ @@ -611882,18 +611882,18 @@ │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r7, [pc, #20] @ 26185c <__cxa_atexit@plt+0x2558bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01044b94 │ │ │ │ - smlatbeq r4, r8, fp, r4 │ │ │ │ - tsteq r3, ip, lsr sl │ │ │ │ - tsteq r4, r8, ror fp │ │ │ │ + tsteq r4, r4, ror fp │ │ │ │ + smlabbeq r4, r8, fp, r4 │ │ │ │ + tsteq r3, ip, lsl sl │ │ │ │ + tsteq r4, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 2618cc <__cxa_atexit@plt+0x25592c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -611912,17 +611912,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2618d0 <__cxa_atexit@plt+0x255930> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, r8, lsl #22 │ │ │ │ - @ instruction: 0x0113a994 │ │ │ │ - tsteq r4, r4, lsl #22 │ │ │ │ + smlatteq r4, r8, sl, r4 │ │ │ │ + tsteq r3, r4, ror r9 │ │ │ │ + smlatteq r4, r4, sl, r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b4e4 │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -611931,17 +611931,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 261920 <__cxa_atexit@plt+0x255980> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, ip, lsr r9 │ │ │ │ - @ instruction: 0x01044ab8 │ │ │ │ - smlabteq r4, r4, sl, r4 │ │ │ │ + tsteq r3, ip, lsl r9 │ │ │ │ + @ instruction: 0x01044a98 │ │ │ │ + smlatbeq r4, r4, sl, r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2617b0 <__cxa_atexit@plt+0x255810> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -611988,17 +611988,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, lsl sl │ │ │ │ - tsteq r3, ip, lsr #27 │ │ │ │ - tsteq r3, r0, asr #20 │ │ │ │ + strdeq r4, [r4, -ip] │ │ │ │ + tsteq r3, ip, lsl #27 │ │ │ │ + tsteq r3, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 261a74 <__cxa_atexit@plt+0x255ad4> │ │ │ │ @@ -612020,16 +612020,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0113acf8 │ │ │ │ - tsteq r3, ip, lsl #19 │ │ │ │ + @ instruction: 0x0113acd8 │ │ │ │ + tsteq r3, ip, ror #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261acc <__cxa_atexit@plt+0x255b2c> │ │ │ │ ldr r7, [pc, #52] @ 261adc <__cxa_atexit@plt+0x255b3c> │ │ │ │ @@ -612044,15 +612044,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 261ae0 <__cxa_atexit@plt+0x255b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #152] @ 261b94 <__cxa_atexit@plt+0x255bf4> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -612092,15 +612092,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x0113a6dc │ │ │ │ + @ instruction: 0x0113a6bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 261c20 <__cxa_atexit@plt+0x255c80> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -612126,15 +612126,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, ip, lsr r6 │ │ │ │ + tsteq r3, ip, lsl r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [pc, #64] @ 261c88 <__cxa_atexit@plt+0x255ce8> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -612151,26 +612151,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r3, ip, asr #11 │ │ │ │ + tsteq r3, ip, lsr #11 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 261cb8 <__cxa_atexit@plt+0x255d18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113a590 │ │ │ │ + tsteq r3, r0, ror r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261d84 <__cxa_atexit@plt+0x255de4> │ │ │ │ ldr r3, [pc, #208] @ 261dac <__cxa_atexit@plt+0x255e0c> │ │ │ │ @@ -612225,17 +612225,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r4, r4, ror r6 │ │ │ │ - tsteq r3, ip, lsl #20 │ │ │ │ - tsteq r3, r0, lsr #13 │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ + tsteq r3, ip, ror #19 │ │ │ │ + tsteq r3, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 261e60 <__cxa_atexit@plt+0x255ec0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -612269,16 +612269,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r3, r8, lsr #18 │ │ │ │ - @ instruction: 0x0113a5bc │ │ │ │ + tsteq r3, r8, lsl #18 │ │ │ │ + @ instruction: 0x0113a59c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 261ed8 <__cxa_atexit@plt+0x255f38> │ │ │ │ @@ -612301,16 +612301,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - @ instruction: 0x0113a894 │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ + tsteq r3, r8, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 261fb4 <__cxa_atexit@plt+0x256014> │ │ │ │ ldr r3, [pc, #208] @ 261fdc <__cxa_atexit@plt+0x25603c> │ │ │ │ @@ -612365,17 +612365,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r4, r8, asr #8 │ │ │ │ - @ instruction: 0x0113a7dc │ │ │ │ - tsteq r3, r0, ror r4 │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ + @ instruction: 0x0113a7bc │ │ │ │ + tsteq r3, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 262090 <__cxa_atexit@plt+0x2560f0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -612409,16 +612409,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0113a6f8 │ │ │ │ - tsteq r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x0113a6d8 │ │ │ │ + tsteq r3, ip, ror #6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 262108 <__cxa_atexit@plt+0x256168> │ │ │ │ @@ -612441,16 +612441,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r4, ror #12 │ │ │ │ - @ instruction: 0x0113a2f8 │ │ │ │ + tsteq r3, r4, asr #12 │ │ │ │ + @ instruction: 0x0113a2d8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 26219c <__cxa_atexit@plt+0x2561fc> │ │ │ │ @@ -612482,15 +612482,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2621b8 <__cxa_atexit@plt+0x256218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2621f4 <__cxa_atexit@plt+0x256254> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -612541,15 +612541,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r3, r4, asr #31 │ │ │ │ + tsteq r3, r4, lsr #31 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #116] @ 262330 <__cxa_atexit@plt+0x256390> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -612578,15 +612578,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, r0, lsr pc │ │ │ │ + tsteq r3, r0, lsl pc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr lr, [pc, #72] @ 2623a0 <__cxa_atexit@plt+0x256400> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -612605,26 +612605,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01139eb4 │ │ │ │ + @ instruction: 0x01139e94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 2623d0 <__cxa_atexit@plt+0x256430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 262454 <__cxa_atexit@plt+0x2564b4> │ │ │ │ @@ -612656,15 +612656,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 262470 <__cxa_atexit@plt+0x2564d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlatbeq r4, ip, pc, r3 @ │ │ │ │ + smlabbeq r4, ip, pc, r3 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2624ac <__cxa_atexit@plt+0x25650c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -612715,15 +612715,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r3, ip, lsl #26 │ │ │ │ + tsteq r3, ip, ror #25 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #116] @ 2625e8 <__cxa_atexit@plt+0x256648> │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -612752,15 +612752,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr lr, [pc, #72] @ 262658 <__cxa_atexit@plt+0x2566b8> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -612779,27 +612779,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01139bfc │ │ │ │ + @ instruction: 0x01139bdc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 262688 <__cxa_atexit@plt+0x2566e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ - tsteq r4, r8, ror #20 │ │ │ │ + tsteq r3, r0, lsr #23 │ │ │ │ + tsteq r4, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 262734 <__cxa_atexit@plt+0x256794> │ │ │ │ ldr r1, [pc, #200] @ 262774 <__cxa_atexit@plt+0x2567d4> │ │ │ │ ldr r3, [pc, #200] @ 262778 <__cxa_atexit@plt+0x2567d8> │ │ │ │ @@ -612850,20 +612850,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r3, r8, lsr #22 │ │ │ │ + tsteq r3, r8, lsl #22 │ │ │ │ @ instruction: 0xffffc6e0 │ │ │ │ @ instruction: 0xffffcf44 │ │ │ │ - tsteq r3, r8, lsr #23 │ │ │ │ - smlatbeq r4, ip, r9, r3 │ │ │ │ - tsteq r3, r4 │ │ │ │ + tsteq r3, r8, lsl #23 │ │ │ │ + smlabbeq r4, ip, r9, r3 │ │ │ │ + tsteq r3, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2627c4 <__cxa_atexit@plt+0x256824> │ │ │ │ @@ -612872,16 +612872,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r3, r8, ror pc │ │ │ │ - tsteq r4, r0, lsr #18 │ │ │ │ + tsteq r3, r8, asr pc │ │ │ │ + tsteq r4, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 26287c <__cxa_atexit@plt+0x2568dc> │ │ │ │ ldr r1, [pc, #200] @ 2628bc <__cxa_atexit@plt+0x25691c> │ │ │ │ ldr r3, [pc, #200] @ 2628c0 <__cxa_atexit@plt+0x256920> │ │ │ │ @@ -612932,20 +612932,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ + tsteq r3, r0, asr #19 │ │ │ │ @ instruction: 0xffffc598 │ │ │ │ @ instruction: 0xffffcdfc │ │ │ │ - tsteq r3, r0, ror #20 │ │ │ │ - tsteq r4, r4, ror #16 │ │ │ │ - @ instruction: 0x01139ebc │ │ │ │ + tsteq r3, r0, asr #20 │ │ │ │ + tsteq r4, r4, asr #16 │ │ │ │ + @ instruction: 0x01139e9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26290c <__cxa_atexit@plt+0x25696c> │ │ │ │ @@ -612954,16 +612954,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - tsteq r3, r0, lsr lr │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ + tsteq r3, r0, lsl lr │ │ │ │ + smlatteq r4, r0, sl, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2629a8 <__cxa_atexit@plt+0x256a08> │ │ │ │ @@ -612995,15 +612995,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, r4, ror #20 │ │ │ │ + tsteq r4, r4, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2629f8 <__cxa_atexit@plt+0x256a58> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -613011,15 +613011,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2629f0 <__cxa_atexit@plt+0x256a50> │ │ │ │ b 262a08 <__cxa_atexit@plt+0x256a68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, lsr #20 │ │ │ │ + tsteq r4, r4, lsl #20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 262a8c <__cxa_atexit@plt+0x256aec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -613050,15 +613050,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlabbeq r4, r8, r9, r3 │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r0, [pc, #72] @ 262b00 <__cxa_atexit@plt+0x256b60> │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -613078,15 +613078,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ beq 262af8 <__cxa_atexit@plt+0x256b58> │ │ │ │ b 262b58 <__cxa_atexit@plt+0x256bb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, r8, lsl r9 │ │ │ │ + strdeq r3, [r4, -r8] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 262b48 <__cxa_atexit@plt+0x256ba8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -613095,15 +613095,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r1, #8] │ │ │ │ beq 262b40 <__cxa_atexit@plt+0x256ba0> │ │ │ │ b 262b58 <__cxa_atexit@plt+0x256bb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r3, [r4, -r4] │ │ │ │ + @ instruction: 0x010438b4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [pc, #148] @ 262bf8 <__cxa_atexit@plt+0x256c58> │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -613139,17 +613139,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r3, ip, asr r6 │ │ │ │ + tsteq r3, ip, lsr r6 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, ip, lsl r8 │ │ │ │ + strdeq r3, [r4, -ip] │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #80] @ 262c6c <__cxa_atexit@plt+0x256ccc> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldrd r8, [r3, #3] │ │ │ │ @@ -613168,15 +613168,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 262ca4 <__cxa_atexit@plt+0x256d04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010437b0 │ │ │ │ + @ instruction: 0x01043790 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -613243,19 +613243,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 262d9c <__cxa_atexit@plt+0x256dfc> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - smlabbeq r4, r4, r6, r3 │ │ │ │ + tsteq r4, r4, ror #12 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ - tsteq r4, r4, ror r6 │ │ │ │ + tsteq r3, r8, asr #9 │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 262de8 <__cxa_atexit@plt+0x256e48> │ │ │ │ tst r7, #3 │ │ │ │ @@ -613263,15 +613263,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 262de0 <__cxa_atexit@plt+0x256e40> │ │ │ │ b 262df8 <__cxa_atexit@plt+0x256e58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r4, lsr r6 │ │ │ │ + tsteq r4, r4, lsl r6 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ @@ -613302,15 +613302,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01043598 │ │ │ │ + tsteq r4, r8, ror r5 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 262ee0 <__cxa_atexit@plt+0x256f40> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -613325,23 +613325,23 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #8] │ │ │ │ b 262ca4 <__cxa_atexit@plt+0x256d04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, ip, lsr r5 │ │ │ │ + tsteq r4, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 262ca4 <__cxa_atexit@plt+0x256d04> │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ + strdeq r3, [r4, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 262f6c <__cxa_atexit@plt+0x256fcc> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -613360,17 +613360,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 262f70 <__cxa_atexit@plt+0x256fd0> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatbeq r4, ip, r4, r3 │ │ │ │ - @ instruction: 0x011392f4 │ │ │ │ - smlatbeq r4, r8, r4, r3 │ │ │ │ + smlabbeq r4, ip, r4, r3 │ │ │ │ + @ instruction: 0x011392d4 │ │ │ │ + smlabbeq r4, r8, r4, r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 265ed8 <__cxa_atexit@plt+0x259f38> │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -613379,16 +613379,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 262fc0 <__cxa_atexit@plt+0x257020> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - @ instruction: 0x0113929c │ │ │ │ - tsteq r4, ip, asr r4 │ │ │ │ + tsteq r3, ip, ror r2 │ │ │ │ + tsteq r4, ip, lsr r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ @@ -613432,21 +613432,21 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 263090 <__cxa_atexit@plt+0x2570f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010433bc │ │ │ │ + @ instruction: 0x0104339c │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - tsteq r3, ip, asr #3 │ │ │ │ - @ instruction: 0x011391bc │ │ │ │ + tsteq r3, ip, lsr #3 │ │ │ │ + @ instruction: 0x0113919c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r4, r8, r3, r3 │ │ │ │ + tsteq r4, r8, ror #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2630fc <__cxa_atexit@plt+0x25715c> │ │ │ │ @@ -613463,15 +613463,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b b87d14 <__cxa_atexit@plt+0xb7bd74> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f6b4 <__cxa_atexit@plt+0x1113714> │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - tsteq r4, r0, lsr r3 │ │ │ │ + tsteq r4, r0, lsl r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ @@ -613515,19 +613515,19 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2631dc <__cxa_atexit@plt+0x25723c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ + tsteq r4, r0, asr r2 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - tsteq r3, r0, lsl #1 │ │ │ │ - tsteq r3, r0, ror r0 │ │ │ │ + tsteq r3, r0, rrx │ │ │ │ + tsteq r3, r0, asr r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 26321c <__cxa_atexit@plt+0x25727c> │ │ │ │ ldr r7, [pc, #36] @ 26322c <__cxa_atexit@plt+0x25728c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -613536,17 +613536,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ ldr r7, [pc, #16] @ 263234 <__cxa_atexit@plt+0x257294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - ldrheq r9, [r3, -r4] │ │ │ │ - tsteq r4, r4, asr r2 │ │ │ │ - tsteq r4, r8, lsr #4 │ │ │ │ + @ instruction: 0x01139094 │ │ │ │ + tsteq r4, r4, lsr r2 │ │ │ │ + tsteq r4, r8, lsl #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp r8, fp │ │ │ │ bcc 2632e8 <__cxa_atexit@plt+0x257348> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -613584,19 +613584,19 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 2632f0 <__cxa_atexit@plt+0x257350> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror r1 │ │ │ │ + tsteq r4, r4, asr r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x010431b4 │ │ │ │ - tsteq r3, ip, ror pc │ │ │ │ - tsteq r4, r4, ror #2 │ │ │ │ + @ instruction: 0x01043194 │ │ │ │ + tsteq r3, ip, asr pc │ │ │ │ + tsteq r4, r4, asr #2 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldmib r5, {r1, r2, r3, lr} │ │ │ │ str lr, [sp] │ │ │ │ bl 265ec8 <__cxa_atexit@plt+0x259f28> │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -613606,19 +613606,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 26334c <__cxa_atexit@plt+0x2573ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, r0, lsl pc │ │ │ │ - tsteq r4, r4, lsl r1 │ │ │ │ + @ instruction: 0x01138ef0 │ │ │ │ + strdeq r3, [r4, -r4] │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq r4, r8, lsl #2 │ │ │ │ + smlatteq r4, r8, r0, r3 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 263394 <__cxa_atexit@plt+0x2573f4> │ │ │ │ ldr r7, [pc, #48] @ 2633ac <__cxa_atexit@plt+0x25740c> │ │ │ │ @@ -613632,27 +613632,27 @@ │ │ │ │ ldr r7, [pc, #24] @ 2633b4 <__cxa_atexit@plt+0x257414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r3, ip, lsr pc │ │ │ │ - ldrdeq r3, [r4, -r8] │ │ │ │ - smlatbeq r4, ip, r0, r3 │ │ │ │ + tsteq r3, ip, lsl pc │ │ │ │ + strheq r3, [r4, -r8] │ │ │ │ + smlabbeq r4, ip, r0, r3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2633dc <__cxa_atexit@plt+0x25743c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r4, r4, r0, r3 │ │ │ │ + tsteq r4, r4, rrx │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 263468 <__cxa_atexit@plt+0x2574c8> │ │ │ │ @@ -613683,22 +613683,22 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r4, ror lr │ │ │ │ + tsteq r3, r4, asr lr │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r4, -r8] │ │ │ │ + @ instruction: 0x01042fb8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 263508 <__cxa_atexit@plt+0x257568> │ │ │ │ @@ -613725,31 +613725,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 263524 <__cxa_atexit@plt+0x257584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, ip, ror #30 │ │ │ │ tsteq r4, ip, asr #30 │ │ │ │ + tsteq r4, ip, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 263560 <__cxa_atexit@plt+0x2575c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 263558 <__cxa_atexit@plt+0x2575b8> │ │ │ │ b 263570 <__cxa_atexit@plt+0x2575d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r0, lsl pc │ │ │ │ + strdeq r2, [r4, -r0] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 263614 <__cxa_atexit@plt+0x257674> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -613788,18 +613788,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - tsteq r4, r4, ror lr │ │ │ │ + tsteq r4, r4, asr lr │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, r0, ror #25 │ │ │ │ - tsteq r4, r8, asr #28 │ │ │ │ + tsteq r3, r0, asr #25 │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 2636c0 <__cxa_atexit@plt+0x257720> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -613830,18 +613830,18 @@ │ │ │ │ stm r5, {r1, r2} │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlabteq r4, r8, sp, r2 │ │ │ │ + smlatbeq r4, r8, sp, r2 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r3, r4, lsr ip │ │ │ │ - smlatbeq r4, r0, sp, r2 │ │ │ │ + tsteq r3, r4, lsl ip │ │ │ │ + smlabbeq r4, r0, sp, r2 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 263740 <__cxa_atexit@plt+0x2577a0> │ │ │ │ ldmib r5, {r0, r1, r2} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -613862,16 +613862,16 @@ │ │ │ │ stm r5, {r1, r2} │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - tsteq r3, ip, lsr #23 │ │ │ │ - tsteq r4, r8, asr #26 │ │ │ │ + tsteq r3, ip, lsl #23 │ │ │ │ + tsteq r4, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -613890,16 +613890,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2637c0 <__cxa_atexit@plt+0x257820> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r3, ip, asr #22 │ │ │ │ - tsteq r3, r8, asr #22 │ │ │ │ + tsteq r3, ip, lsr #22 │ │ │ │ + tsteq r3, r8, lsr #22 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -613920,18 +613920,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 263838 <__cxa_atexit@plt+0x257898> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111f258 <__cxa_atexit@plt+0x11132b8> │ │ │ │ - tsteq r3, r4, ror #21 │ │ │ │ - @ instruction: 0x01138ad8 │ │ │ │ + tsteq r3, r4, asr #21 │ │ │ │ + @ instruction: 0x01138ab8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r4, ip, lsr ip │ │ │ │ + tsteq r4, ip, lsl ip │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2634a8 <__cxa_atexit@plt+0x257508> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -613949,15 +613949,15 @@ │ │ │ │ strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl fp │ │ │ │ + @ instruction: 0x01138af4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2638d4 <__cxa_atexit@plt+0x257934> │ │ │ │ ldr r2, [pc, #28] @ 2638e4 <__cxa_atexit@plt+0x257944> │ │ │ │ @@ -613966,15 +613966,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 2638e8 <__cxa_atexit@plt+0x257948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r4, ip, fp, r2 │ │ │ │ + smlabbeq r4, ip, fp, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263964 <__cxa_atexit@plt+0x2579c4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -614049,15 +614049,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, r4, ror #19 │ │ │ │ + tsteq r3, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 263a70 <__cxa_atexit@plt+0x257ad0> │ │ │ │ @@ -614067,15 +614067,15 @@ │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r8, lsl #19 │ │ │ │ + tsteq r3, r8, ror #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614088,15 +614088,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr r9 │ │ │ │ + tsteq r3, r8, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 263b00 <__cxa_atexit@plt+0x257b60> │ │ │ │ ldr r2, [pc, #28] @ 263b10 <__cxa_atexit@plt+0x257b70> │ │ │ │ @@ -614105,15 +614105,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 263b14 <__cxa_atexit@plt+0x257b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlabbeq r4, r4, r9, r2 │ │ │ │ + tsteq r4, r4, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263b90 <__cxa_atexit@plt+0x257bf0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -614188,15 +614188,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #15 │ │ │ │ + tsteq r3, r8, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 263c90 <__cxa_atexit@plt+0x257cf0> │ │ │ │ ldr r2, [pc, #28] @ 263ca0 <__cxa_atexit@plt+0x257d00> │ │ │ │ @@ -614205,15 +614205,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 263ca4 <__cxa_atexit@plt+0x257d04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r2, [r4, -r8] │ │ │ │ + ldrdeq r2, [r4, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263d20 <__cxa_atexit@plt+0x257d80> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -614288,15 +614288,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, r0, lsr #12 │ │ │ │ + tsteq r3, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 263e2c <__cxa_atexit@plt+0x257e8c> │ │ │ │ @@ -614306,15 +614306,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r4, asr #11 │ │ │ │ + tsteq r3, r4, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614327,15 +614327,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror r5 │ │ │ │ + tsteq r3, ip, asr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614348,15 +614348,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ + tsteq r3, r8, lsl #10 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 263f10 <__cxa_atexit@plt+0x257f70> │ │ │ │ ldr r2, [pc, #28] @ 263f20 <__cxa_atexit@plt+0x257f80> │ │ │ │ @@ -614365,15 +614365,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 263f24 <__cxa_atexit@plt+0x257f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, ip, ror r5 │ │ │ │ + tsteq r4, ip, asr r5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 263f6c <__cxa_atexit@plt+0x257fcc> │ │ │ │ @@ -614455,15 +614455,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 26410c <__cxa_atexit@plt+0x25816c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -614488,15 +614488,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x011383b0 │ │ │ │ + @ instruction: 0x01138390 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 26415c <__cxa_atexit@plt+0x2581bc> │ │ │ │ @@ -614510,15 +614510,15 @@ │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r8, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r4, asr #6 │ │ │ │ + tsteq r3, r4, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2641d4 <__cxa_atexit@plt+0x258234> │ │ │ │ ldr r3, [pc, #108] @ 2641f8 <__cxa_atexit@plt+0x258258> │ │ │ │ @@ -614547,16 +614547,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2641fc <__cxa_atexit@plt+0x25825c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatbeq r4, r4, r2, r2 │ │ │ │ - @ instruction: 0x010422bc │ │ │ │ + smlabbeq r4, r4, r2, r2 │ │ │ │ + @ instruction: 0x0104229c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -614568,15 +614568,15 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 264250 <__cxa_atexit@plt+0x2582b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r4, r0, asr r2 │ │ │ │ + tsteq r4, r0, lsr r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614589,15 +614589,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #2 │ │ │ │ + tsteq r3, r4, asr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614610,15 +614610,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ + ldrsheq r8, [r3, -r0] │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 264328 <__cxa_atexit@plt+0x258388> │ │ │ │ ldr r2, [pc, #28] @ 264338 <__cxa_atexit@plt+0x258398> │ │ │ │ @@ -614627,15 +614627,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #12] @ 26433c <__cxa_atexit@plt+0x25839c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, ip, ror #2 │ │ │ │ + tsteq r4, ip, asr #2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264384 <__cxa_atexit@plt+0x2583e4> │ │ │ │ @@ -614717,15 +614717,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r3, ip, lsr #32 │ │ │ │ + tsteq r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 264524 <__cxa_atexit@plt+0x258584> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -614750,15 +614750,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01137f98 │ │ │ │ + tsteq r3, r8, ror pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 264574 <__cxa_atexit@plt+0x2585d4> │ │ │ │ @@ -614772,15 +614772,15 @@ │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r8, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, ip, lsr #30 │ │ │ │ + tsteq r3, ip, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2645ec <__cxa_atexit@plt+0x25864c> │ │ │ │ ldr r3, [pc, #108] @ 264610 <__cxa_atexit@plt+0x258670> │ │ │ │ @@ -614809,16 +614809,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 264614 <__cxa_atexit@plt+0x258674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01041e94 │ │ │ │ - smlatbeq r4, ip, lr, r1 │ │ │ │ + tsteq r4, r4, ror lr │ │ │ │ + smlabbeq r4, ip, lr, r1 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -614830,16 +614830,16 @@ │ │ │ │ b 1123638 <__cxa_atexit@plt+0x1117698> │ │ │ │ ldr r7, [pc, #16] @ 264668 <__cxa_atexit@plt+0x2586c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r4, r0, asr #28 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + tsteq r4, r0, lsr #28 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ bl 9691f4 <__cxa_atexit@plt+0x95d254> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -614848,17 +614848,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 2646b4 <__cxa_atexit@plt+0x258714> │ │ │ │ add r8, pc, r8 │ │ │ │ b b6b710 <__cxa_atexit@plt+0xb5f770> │ │ │ │ - tsteq r3, r8, lsr #23 │ │ │ │ - strdeq r1, [r4, -ip] │ │ │ │ - strdeq r1, [r4, -r8] │ │ │ │ + tsteq r3, r8, lsl #23 │ │ │ │ + ldrdeq r1, [r4, -ip] │ │ │ │ + ldrdeq r1, [r4, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 264720 <__cxa_atexit@plt+0x258780> │ │ │ │ ldr r3, [pc, #84] @ 264730 <__cxa_atexit@plt+0x258790> │ │ │ │ @@ -614882,41 +614882,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 26473c <__cxa_atexit@plt+0x25879c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ - smlatbeq r4, r0, sp, r1 │ │ │ │ - tsteq r4, r4, ror sp │ │ │ │ + tsteq r3, r0, lsr #23 │ │ │ │ + smlabbeq r4, r0, sp, r1 │ │ │ │ + tsteq r4, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ 264770 <__cxa_atexit@plt+0x2587d0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 264774 <__cxa_atexit@plt+0x2587d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1121220 <__cxa_atexit@plt+0x1115280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, r0, ror #22 │ │ │ │ - tsteq r4, ip, lsr sp │ │ │ │ + tsteq r3, r0, asr #22 │ │ │ │ + tsteq r4, ip, lsl sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26479c <__cxa_atexit@plt+0x2587fc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 111fbe0 <__cxa_atexit@plt+0x1113c40> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ + strdeq r1, [r4, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264810 <__cxa_atexit@plt+0x258870> │ │ │ │ @@ -614941,15 +614941,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ b 1123848 <__cxa_atexit@plt+0x11178a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, ip, ror #21 │ │ │ │ + tsteq r3, ip, asr #21 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264864 <__cxa_atexit@plt+0x2588c4> │ │ │ │ @@ -614960,16 +614960,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f69c <__cxa_atexit@plt+0x11136fc> │ │ │ │ - tsteq r3, r4, ror sl │ │ │ │ - tsteq r4, ip, asr #24 │ │ │ │ + tsteq r3, r4, asr sl │ │ │ │ + tsteq r4, ip, lsr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2648dc <__cxa_atexit@plt+0x25893c> │ │ │ │ ldr r3, [pc, #84] @ 2648ec <__cxa_atexit@plt+0x25894c> │ │ │ │ @@ -614993,17 +614993,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2648f8 <__cxa_atexit@plt+0x258958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r3, r4, lsl #20 │ │ │ │ - smlatteq r4, r4, fp, r1 │ │ │ │ - ldrdeq r1, [r4, -r0] │ │ │ │ + tsteq r3, r4, ror #19 │ │ │ │ + smlabteq r4, r4, fp, r1 │ │ │ │ + @ instruction: 0x01041bb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 264958 <__cxa_atexit@plt+0x2589b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -615020,17 +615020,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #9 │ │ │ │ b e71fb0 <__cxa_atexit@plt+0xe66010> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr r6 │ │ │ │ - @ instruction: 0x01137894 │ │ │ │ - ldrdeq r1, [r4, -ip] │ │ │ │ + tsteq r4, r0, lsr r6 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ + @ instruction: 0x01041bbc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2649b0 <__cxa_atexit@plt+0x258a10> │ │ │ │ ldr lr, [pc, #48] @ 2649b8 <__cxa_atexit@plt+0x258a18> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -615043,42 +615043,42 @@ │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ stm r3, {r0, r9} │ │ │ │ b 1065ee8 <__cxa_atexit@plt+0x1059f48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r0, asr #16 │ │ │ │ - tsteq r4, r4, ror fp │ │ │ │ + tsteq r3, r0, lsr #16 │ │ │ │ + tsteq r4, r4, asr fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2649ec <__cxa_atexit@plt+0x258a4c> │ │ │ │ ldr r2, [pc, #24] @ 2649f0 <__cxa_atexit@plt+0x258a50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b 105b2d0 <__cxa_atexit@plt+0x104f330> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatbeq r4, r8, r1, r1 │ │ │ │ - tsteq r4, r0, lsr fp │ │ │ │ + smlabbeq r4, r8, r1, r1 │ │ │ │ + tsteq r4, r0, lsl fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 264a20 <__cxa_atexit@plt+0x258a80> │ │ │ │ ldr r2, [pc, #24] @ 264a24 <__cxa_atexit@plt+0x258a84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ b e4d38c <__cxa_atexit@plt+0xe413ec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r4, ror r1 │ │ │ │ - smlatteq r4, ip, sl, r1 │ │ │ │ + tsteq r4, r4, asr r1 │ │ │ │ + smlabteq r4, ip, sl, r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264a8c <__cxa_atexit@plt+0x258aec> │ │ │ │ @@ -615098,44 +615098,44 @@ │ │ │ │ ldr r0, [pc, #32] @ 264aa4 <__cxa_atexit@plt+0x258b04> │ │ │ │ mov r7, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 111f71c <__cxa_atexit@plt+0x111377c> │ │ │ │ - smlabbeq r4, r0, sl, r1 │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, r8, asr #20 │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ - tsteq r4, ip, asr sl │ │ │ │ + tsteq r3, r8, lsr #20 │ │ │ │ + tsteq r4, r8, lsr sl │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 264acc <__cxa_atexit@plt+0x258b2c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e4f0c0 <__cxa_atexit@plt+0xe43120> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r4, lsr #20 │ │ │ │ + tsteq r4, r4, lsl #20 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 264b08 <__cxa_atexit@plt+0x258b68> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #8] │ │ │ │ beq 264b00 <__cxa_atexit@plt+0x258b60> │ │ │ │ b 264b18 <__cxa_atexit@plt+0x258b78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r4, r8, r9, r1 │ │ │ │ + smlabteq r4, r8, r9, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #136] @ 264bac <__cxa_atexit@plt+0x258c0c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -615171,15 +615171,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r4, r8, lsr r9 │ │ │ │ + tsteq r4, r8, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #100] @ 264c38 <__cxa_atexit@plt+0x258c98> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -615205,15 +615205,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x010418b0 │ │ │ │ + @ instruction: 0x01041890 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes