--- /srv/rebuilderd/tmp/rebuilderdgZLZaF/inputs/libfftw3-bin_3.3.10-2+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdgZLZaF/out/libfftw3-bin_3.3.10-2+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-11-29 16:21:01.000000 debian-binary │ --rw-r--r-- 0 0 0 980 2024-11-29 16:21:01.000000 control.tar.xz │ --rw-r--r-- 0 0 0 40568 2024-11-29 16:21:01.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 976 2024-11-29 16:21:01.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 41148 2024-11-29 16:21:01.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/fftw-wisdom │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x16ad │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x007064 0x00007064 0x00007064 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x0078d4 0x000078d4 0x000078d4 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000198 0x00000198 0x00000198 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x07090 0x07090 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x07900 0x07900 R E 0x1000 │ │ │ │ LOAD 0x007d4c 0x00008d4c 0x00008d4c 0x009ac 0x00a0c RW 0x1000 │ │ │ │ DYNAMIC 0x007d54 0x00008d54 0x00008d54 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000174 0x00000174 0x00000174 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x007070 0x00007070 0x00007070 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x0078e0 0x000078e0 0x000078e0 0x00020 0x00020 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x007d4c 0x00008d4c 0x00008d4c 0x002b4 0x002b4 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ │ 01 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000007bc 0007bc 0005c9 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00000d86 000d86 0000be 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00000e44 000e44 000040 00 A 5 1 4 │ │ │ │ [ 8] .rel.dyn REL 00000e84 000e84 000150 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00000fd4 000fd4 0002a0 08 AI 4 21 4 │ │ │ │ [10] .init PROGBITS 00001274 001274 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00001280 001280 000424 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 000016a8 0016a8 00470c 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00005db4 005db4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00005dbc 005dbc 0012a8 00 A 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00007064 007064 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 0000706c 00706c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00007070 007070 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 000016a8 0016a8 004f7c 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00006624 006624 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0000662c 00662c 0012a8 00 A 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 000078d4 0078d4 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 000078dc 0078dc 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 000078e0 0078e0 000020 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 00008d4c 007d4c 000004 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 00008d50 007d50 000004 04 WA 0 0 4 │ │ │ │ [20] .dynamic DYNAMIC 00008d54 007d54 000108 08 WA 5 0 4 │ │ │ │ [21] .got PROGBITS 00008e5c 007e5c 0001a4 04 WA 0 0 4 │ │ │ │ [22] .data PROGBITS 00009000 008000 0006f8 00 WA 0 0 4 │ │ │ │ [23] .bss NOBITS 000096f8 0086f8 000060 00 WA 0 0 8 │ │ │ │ [24] .ARM.attributes ARM_ATTRIBUTES 00000000 0086f8 000033 00 0 0 1 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,15 +1,15 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x7d54 contains 29 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libfftw3_threads.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libfftw3.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x0000000c (INIT) 0x1274 │ │ │ │ - 0x0000000d (FINI) 0x5db4 │ │ │ │ + 0x0000000d (FINI) 0x6624 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8d4c │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8d50 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ 0x00000005 (STRTAB) 0x7bc │ │ │ │ 0x00000006 (SYMTAB) 0x1cc │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fe56dda4a6a5b629ac8ef18d2d9e23067541853f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 72e372b0bcb025c7a0ae260f4a46c47199c49bcd │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -?/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ fftw_plan_with_nthreads │ │ │ │ fftw_planner_nthreads │ │ │ │ fftw_make_planner_thread_safe │ │ │ │ fftw_init_threads │ │ │ │ @@ -67,34 +67,23 @@ │ │ │ │ libfftw3_threads.so.3 │ │ │ │ libfftw3.so.3 │ │ │ │ libc.so.6 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.4 │ │ │ │ H KxD J{D │ │ │ │ -5 hBFQF/F │ │ │ │ -GJ !GHzDxD │ │ │ │ -DJ !DHzDxD │ │ │ │ -9J !9HzDxD │ │ │ │ -7J !7HzDxD │ │ │ │ -4JC!4HzDxD │ │ │ │ -CMCL}D|D+hs │ │ │ │ -DzDV`] │ │ │ │ Usage: %s [options] [sizes] │ │ │ │ Create wisdom (pre-planned/optimized transforms) for specified sizes, │ │ │ │ writing wisdom to stdout (or to a file, using -o). │ │ │ │ Options: │ │ │ │ -h, --help: print this help │ │ │ │ -V, --version: print version/copyright info │ │ │ │ -v, --verbose: verbose output │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1,14 +1,14 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .text: │ │ │ │ │ │ │ │ 000016a8 <.text>: │ │ │ │ - ldmlt sl, {ip, sp, lr, pc} │ │ │ │ + stmialt r4!, {ip, sp, lr, pc} │ │ │ │ bleq 3d7f0 <__time64@plt+0x3c158> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -64,4252 +64,4792 @@ │ │ │ │ stclt 0, cr7, [r8, #-104] @ 0xffffff98 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r7, r0, ip, ror #13 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r7, r0, r6, lsl #17 │ │ │ │ andeq r7, r0, sl, ror #30 │ │ │ │ svclt 0x0000e7c4 │ │ │ │ - @ instruction: 0x460db5f8 │ │ │ │ - ldmvs r0!, {r1, r2, fp, sp, lr} │ │ │ │ - @ instruction: 0xf9c6f003 │ │ │ │ - ldmvs r0!, {r2, r9, sl, lr}^ │ │ │ │ - @ instruction: 0xf9c2f003 │ │ │ │ - strmi r6, [r6], -pc, lsr #16 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + stmdavs r6, {r0, r2, r3, r9, sl, lr} │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + @ instruction: 0xf00368b0 │ │ │ │ + @ instruction: 0x4604fcbb │ │ │ │ + @ instruction: 0xf00368f0 │ │ │ │ + stmdavs pc!, {r0, r1, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + @ instruction: 0xf404fb00 │ │ │ │ @ instruction: 0xf00368b8 │ │ │ │ - @ instruction: 0x4605f9bd │ │ │ │ - @ instruction: 0xf404fb06 │ │ │ │ + @ instruction: 0x4605fcb1 │ │ │ │ @ instruction: 0xf00368f8 │ │ │ │ - blx 3feb6 <__time64@plt+0x3e81e> │ │ │ │ - ldcllt 0, cr4, [r8, #84]! @ 0x54 │ │ │ │ + blx 40a96 <__time64@plt+0x3f3fe> │ │ │ │ + ldmib sp, {r0, r2, r4, lr}^ │ │ │ │ + ldmib sp, {sl, ip, sp}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + svclt 0x0000bd80 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ - push {r0, r1, r3, r5, r7, r8, r9, fp, lr} │ │ │ │ - strcs r4, [r0], #-4080 @ 0xfffff010 │ │ │ │ - svcmi 0x00aa447b │ │ │ │ - stc 6, cr4, [sp, #-556]! @ 0xfffffdd4 │ │ │ │ - vqdmlsl.s32 q4, d13, d4 │ │ │ │ - mulsvs ip, r4, sp │ │ │ │ - blmi fe9d29fc <__time64@plt+0xfe9d1364> │ │ │ │ - andls r4, r5, r0, lsr #13 │ │ │ │ - strtmi r2, [r6], -r1 │ │ │ │ - blhi fe83ce88 <__time64@plt+0xfe83b7f0> │ │ │ │ + @ instruction: 0xf84d4ba6 │ │ │ │ + @ instruction: 0xf04f4d24 │ │ │ │ + stmib sp, {sl}^ │ │ │ │ + strtmi r5, [r6], -r1, lsl #12 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + strtmi r4, [r7], -r8, lsl #13 │ │ │ │ + bls 17bf48 <__time64@plt+0x17a8b0> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x601c58fb │ │ │ │ - ldc2 0, cr15, [r0, #12] │ │ │ │ - ldmpl fp!, {r0, r5, r7, r8, r9, fp, lr}^ │ │ │ │ - movwls r9, #25613 @ 0x640d │ │ │ │ - stcmi 0, cr6, [r0], #112 @ 0x70 │ │ │ │ - stmdals r5, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldrbmi r4, [r9], -r2, lsr #12 │ │ │ │ - cdp2 0, 3, cr15, cr4, cr3, {0} │ │ │ │ - @ instruction: 0xf0001c43 │ │ │ │ - ldmdacc pc!, {r0, r2, r4, r5, r6, r7, pc} @ │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stc 14, cr11, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + vqdmlsl.s32 q4, d13, d4 │ │ │ │ + @ instruction: 0x461d4db4 │ │ │ │ + blhi fe63cea8 <__time64@plt+0xfe63b810> │ │ │ │ + movweq lr, #18893 @ 0x49cd │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ + blmi fe6198ac <__time64@plt+0xfe618214> │ │ │ │ + andsvs r5, ip, fp, ror #17 │ │ │ │ + @ instruction: 0xf974f004 │ │ │ │ + @ instruction: 0xf8554b96 │ │ │ │ + ldrls fp, [r7], #-3 │ │ │ │ + andmi pc, r0, fp, asr #17 │ │ │ │ + ldrbtmi r4, [ip], #-3220 @ 0xfffff36c │ │ │ │ + strtmi r9, [r2], -r4, lsl #16 │ │ │ │ + @ instruction: 0xf0044641 │ │ │ │ + vmovne s3, s4, pc, r3 │ │ │ │ + mrshi pc, (UNDEF: 64) @ │ │ │ │ + eorseq pc, pc, r0, lsr #3 │ │ │ │ vtst.8 d2, d0, d25 │ │ │ │ - ldm pc, {r0, r3, r7, sl, pc}^ @ │ │ │ │ - rsbseq pc, ip, r0, lsl r0 @ │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #94 @ 0x5e │ │ │ │ - streq r0, [r7], #83 @ 0x53 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - subseq r0, r1, r7, lsl #9 │ │ │ │ - subeq r0, sl, r7, lsl #9 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ + ldm pc, {r2, r3, r5, r8, sl, pc}^ @ │ │ │ │ + addeq pc, r6, r0, lsl r0 @ │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-100]! @ 0xffffff9c │ │ │ │ + streq r0, [sl, #-88]! @ 0xffffffa8 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + subseq r0, r5, sl, lsr #10 │ │ │ │ + subeq r0, sp, sl, lsr #10 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ eorseq r0, sl, sp, lsr r0 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - eorseq r0, sl, r7, lsl #9 │ │ │ │ - adcseq r0, r8, ip, ror #1 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #175 @ 0xaf │ │ │ │ - addeq r0, ip, sl, lsr #1 │ │ │ │ - @ instruction: 0xf04f0085 │ │ │ │ - ldr r0, [r4, r1, lsl #16]! │ │ │ │ - tstcs r1, sl, ror fp │ │ │ │ - ldrbtmi r4, [sl], #-2682 @ 0xfffff586 │ │ │ │ - @ instruction: 0xf8db58f8 │ │ │ │ - stmdavs r0, {ip, sp} │ │ │ │ - mrc 7, 3, APSR_nzcv, cr2, cr15, {7} │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - blmi 1dbd0d8 <__time64@plt+0x1dbba40> │ │ │ │ - ldmdavs r3, {r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + eorseq r0, sl, sl, lsr #10 │ │ │ │ + sbcseq r0, r3, sl, lsl #2 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-200]! @ 0xffffff38 │ │ │ │ + adceq r0, r1, r2, asr #1 │ │ │ │ + @ instruction: 0xf04f0099 │ │ │ │ + ldr r0, [r3, r1, lsl #12]! │ │ │ │ + @ instruction: 0xf04f9a05 │ │ │ │ + blmi 1b41cf8 <__time64@plt+0x1b40660> │ │ │ │ + bmi 1b57c38 <__time64@plt+0x1b565a0> │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + mrc 7, 2, APSR_nzcv, cr8, cr15, {7} │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + stcl 7, cr15, [r4, #1020]! @ 0x3fc │ │ │ │ + blmi 1a28124 <__time64@plt+0x1a26a8c> │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ - @ instruction: 0xe7a06013 │ │ │ │ - ldr r2, [lr, r1, lsl #12] │ │ │ │ - ldrbtmi r4, [r8], #-2162 @ 0xfffff78e │ │ │ │ - ldc 7, cr15, [r0, #1020]! @ 0x3fc │ │ │ │ - ldrbtmi r4, [r8], #-2161 @ 0xfffff78f │ │ │ │ - stc 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - blmi 1bfd0b0 <__time64@plt+0x1bfba18> │ │ │ │ - tstcs r0, sl, lsl #4 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - stcl 7, cr15, [r4], #1020 @ 0x3fc │ │ │ │ - bls 1946c0 <__time64@plt+0x193028> │ │ │ │ + @ instruction: 0xe79b6013 │ │ │ │ + streq pc, [r1, -pc, asr #32] │ │ │ │ + stmdami r4!, {r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff4478 │ │ │ │ + stmdami r3!, {r2, r4, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff4478 │ │ │ │ + @ instruction: 0xf04fed90 │ │ │ │ + @ instruction: 0xf7ff0000 │ │ │ │ + stcls 13, cr14, [r5, #-824] @ 0xfffffcc8 │ │ │ │ + andeq pc, sl, #79 @ 0x4f │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + stmiapl fp!, {r0, r2, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf7ff6818 │ │ │ │ + blmi 173cc60 <__time64@plt+0x173b5c8> │ │ │ │ svclt 0x00b82801 │ │ │ │ - ldmpl fp!, {r0, sp}^ │ │ │ │ - movwcs r6, #4120 @ 0x1018 │ │ │ │ - @ instruction: 0xf7ff6013 │ │ │ │ - stmdacs r0, {r1, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ - svcge 0x007ff47f │ │ │ │ - vst1.16 {d20-d21}, [pc :128], r6 │ │ │ │ - stmdami r6!, {r0, r1, r2, r7, r8, ip, sp, lr}^ │ │ │ │ + stmiapl fp!, {r0, sp}^ │ │ │ │ + @ instruction: 0xf04f6018 │ │ │ │ + @ instruction: 0xf8cb0301 │ │ │ │ + @ instruction: 0xf7ff3000 │ │ │ │ + stmdacs r0, {r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + svcge 0x0074f47f │ │ │ │ + vst1.16 {d20-d21}, [pc :64], r5 │ │ │ │ + ldmdami r5, {r0, r1, r2, r7, r8, ip, sp, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2l 0, cr15, [r8], #12 │ │ │ │ - @ instruction: 0xf002e775 │ │ │ │ - ldrdcs pc, [r1], -r1 │ │ │ │ - ldcmi 2, cr15, [r4, #52] @ 0x34 │ │ │ │ - blhi 13cc3c <__time64@plt+0x13b5a4> │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldmpl sl!, {r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf0436813 │ │ │ │ - andsvs r0, r3, r8, lsl #6 │ │ │ │ - blmi 163b6f0 <__time64@plt+0x163a058> │ │ │ │ - andge pc, r3, r7, asr r8 @ │ │ │ │ + @ instruction: 0xf8baf004 │ │ │ │ + @ instruction: 0xf002e76a │ │ │ │ + @ instruction: 0xf04ffdf1 │ │ │ │ + vhadd.s8 d0, d13, d1 │ │ │ │ + ldc 13, cr4, [sp], #720 @ 0x2d0 │ │ │ │ + ldmib sp, {r2, r8, r9, fp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + blx 13fb1a <__time64@plt+0x13e482> │ │ │ │ + blmi 10a81bc <__time64@plt+0x10a6b24> │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + movweq pc, #32835 @ 0x8043 @ │ │ │ │ + smlald r6, pc, r3, r0 @ │ │ │ │ + blmi 10681cc <__time64@plt+0x1066b34> │ │ │ │ + andge pc, r3, r2, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blcs b5f974 <__time64@plt+0xb5e2dc> │ │ │ │ - stmdavc r3, {r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ - teqle r1, r0, lsl #22 │ │ │ │ - ldmpl fp!, {r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0x4628681d │ │ │ │ - ldc 7, cr15, [r4, #1020]! @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - blmi 14a28ec <__time64@plt+0x14a1254> │ │ │ │ - ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + bcs b5f9cc <__time64@plt+0xb5e334> │ │ │ │ + stmdavc r2, {r1, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ + teqle r7, r0, lsl #20 │ │ │ │ + bmi fe85e4 <__time64@plt+0xfe6f4c> │ │ │ │ + ldmdavs r5, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + stmdacs r0, {r1, r2, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + strbthi pc, [r5], #-0 @ │ │ │ │ + blmi ea81f8 <__time64@plt+0xea6b60> │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf43f42ab │ │ │ │ - strtmi sl, [r8], -ip, asr #30 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr15, {7} │ │ │ │ - blmi 13bb6b4 <__time64@plt+0x13ba01c> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - smlald r6, r2, sl, r0 │ │ │ │ - tstcs r0, r6, asr #22 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldcl 7, cr15, [r8, #1020]! @ 0x3fc │ │ │ │ - blhi 103d470 <__time64@plt+0x103bdd8> │ │ │ │ - blls 37b698 <__time64@plt+0x37a000> │ │ │ │ - @ instruction: 0x4618b113 │ │ │ │ - stc2l 0, cr15, [r0], #12 │ │ │ │ - @ instruction: 0xf8574b3f │ │ │ │ + qasxmi sl, r8, r3 │ │ │ │ + stcl 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ + blmi dbb6b0 <__time64@plt+0xdba018> │ │ │ │ + andeq pc, r1, #79 @ 0x4f │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + bls 17b6a4 <__time64@plt+0x17a00c> │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf7ff6818 │ │ │ │ + cdp 13, 11, cr14, cr0, cr6, {6} │ │ │ │ + ldr r8, [sp, -r0, asr #22] │ │ │ │ + tstlt r3, r7, lsl fp │ │ │ │ + @ instruction: 0xf0044618 │ │ │ │ + bls 17fcc8 <__time64@plt+0x17e630> │ │ │ │ + @ instruction: 0xf8524b25 │ │ │ │ @ instruction: 0xf8daa003 │ │ │ │ - stmdavc r3, {} @ │ │ │ │ - tstle fp, sp, lsr #22 │ │ │ │ - stmiblt fp, {r0, r1, r6, fp, ip, sp, lr}^ │ │ │ │ - str r9, [r8, -sp, lsl #6]! │ │ │ │ - ldrbtmi r4, [r9], #-2367 @ 0xfffff6c1 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr2, cr15, {7} │ │ │ │ + stmdavc r2, {} @ │ │ │ │ + tstle ip, sp, lsr #20 │ │ │ │ + ldmiblt r2, {r1, r6, fp, ip, sp, lr}^ │ │ │ │ + smlad fp, r7, r2, r9 │ │ │ │ + ldrbtmi r4, [r9], #-2341 @ 0xfffff6db │ │ │ │ + ldcl 7, cr15, [lr, #1020] @ 0x3fc │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ - bmi f76108 <__time64@plt+0xf74a70> │ │ │ │ - @ instruction: 0xf8da2101 │ │ │ │ - ldmpl r8!, {ip, sp} │ │ │ │ - stmdavs r0, {r0, r1, r3, r4, r5, r9, fp, lr} │ │ │ │ - @ instruction: 0xf7ff447a │ │ │ │ - ldmdami sl!, {r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7ff4478 │ │ │ │ - andcs lr, r1, sl, lsl #26 │ │ │ │ - stcl 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ - ldcl 7, cr15, [r4, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf0033001 │ │ │ │ - @ instruction: 0xf8dafc97 │ │ │ │ - andls r1, sp, r0 │ │ │ │ - stc 7, cr15, [r8, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf04fe705 │ │ │ │ - str r0, [r2, -r0, lsl #18] │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ - blmi 8b5e3c <__time64@plt+0x8b47a4> │ │ │ │ - ldmdavs r3, {r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - nopeq {67} @ 0x43 │ │ │ │ - @ instruction: 0xf1b96013 │ │ │ │ - @ instruction: 0xf0400f00 │ │ │ │ - mcrcs 2, 0, r8, cr0, cr4, {0} │ │ │ │ - bicshi pc, r6, r0 │ │ │ │ - ldrdge pc, [r0], pc @ │ │ │ │ - andls sl, r6, #86016 @ 0x15000 │ │ │ │ - andls sl, r7, #94208 @ 0x17000 │ │ │ │ - andls sl, r8, #102400 @ 0x19000 │ │ │ │ - andls sl, r9, #110592 @ 0x1b000 │ │ │ │ - andls sl, sl, #118784 @ 0x1d000 │ │ │ │ - andls sl, fp, #126976 @ 0x1f000 │ │ │ │ - andls sl, ip, #135168 @ 0x21000 │ │ │ │ - bmi 852e4c <__time64@plt+0x8517b4> │ │ │ │ - stmdbmi r1!, {r9, sl, sp} │ │ │ │ - bicvs pc, r0, #41943040 @ 0x2800000 │ │ │ │ - @ instruction: 0x4655447a │ │ │ │ - stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - @ instruction: 0x4634b710 │ │ │ │ - @ instruction: 0xf10d46b0 │ │ │ │ - ldrmi r0, [sl], ip, asr #18 │ │ │ │ - @ instruction: 0x910f4693 │ │ │ │ - svclt 0x0000e09a │ │ │ │ - andhi pc, r0, pc, lsr #7 │ │ │ │ + blls 17615c <__time64@plt+0x174ac4> │ │ │ │ + bmi 889e54 <__time64@plt+0x8887bc> │ │ │ │ + bmi 897cb4 <__time64@plt+0x89661c> │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + stc 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ + ldrbtmi r4, [r8], #-2079 @ 0xfffff7e1 │ │ │ │ + ldcl 7, cr15, [r4], {255} @ 0xff │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0xf7ffed34 │ │ │ │ + @ instruction: 0xf100ed40 │ │ │ │ + @ instruction: 0xf0040001 │ │ │ │ + @ instruction: 0xf8daf85b │ │ │ │ + andsls r1, r7, r0 │ │ │ │ + ldcl 7, cr15, [r2], {255} @ 0xff │ │ │ │ + @ instruction: 0xf04fe6e6 │ │ │ │ + strbt r0, [r3], r0, lsl #18 │ │ │ │ ... │ │ │ │ - andeq r7, r0, r0, lsl pc │ │ │ │ - andeq r7, r0, r0, ror #12 │ │ │ │ + andeq r7, r0, r4, asr #12 │ │ │ │ + andeq r7, r0, r6, asr #29 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r7, r0, r4, ror #27 │ │ │ │ + @ instruction: 0x00007db6 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r4, r0, lr, lsl #11 │ │ │ │ + andeq r4, r0, r2, asr #27 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrdeq r4, [r0], -r6 │ │ │ │ - strdeq r4, [r0], -sl │ │ │ │ + andeq r5, r0, ip, lsl #6 │ │ │ │ + andeq r5, r0, r0, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r4, r0, r8, lsr #28 │ │ │ │ - andeq r4, r0, r6, lsr lr │ │ │ │ + andeq r5, r0, r4, asr r6 │ │ │ │ + andeq r5, r0, r2, ror #12 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r7, r0, r2, ror #26 │ │ │ │ - andeq r4, r0, r6, ror #31 │ │ │ │ + andeq r7, r0, r0, lsl #26 │ │ │ │ + andeq r5, r0, lr, ror #15 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r4, r0, r4, lsl sp │ │ │ │ - andeq r4, r0, ip, asr sp │ │ │ │ - andeq r7, r0, r8, lsr #11 │ │ │ │ - andeq r5, r0, ip, lsl r5 │ │ │ │ - andeq r4, r0, ip, lsr sp │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stc 7, cr15, [lr, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r6, {r3, r4, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r3, r8, sl, fp, sp, lr, pc} │ │ │ │ - addshi pc, r1, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stc 7, cr15, [r0, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r7, {r0, r1, r3, r5, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - adchi pc, r4, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldcl 7, cr15, [r2], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r8, {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - adcshi pc, r7, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stcl 7, cr15, [r4], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r9, {r0, r4, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - sbchi pc, sl, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldcl 7, cr15, [r6], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals sl, {r2, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - sbcshi pc, sp, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stcl 7, cr15, [r8], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals fp, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - rscshi pc, r0, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldc 7, cr15, [sl], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals ip, {r0, r3, r8, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + andeq r5, r0, sl, lsl r5 │ │ │ │ + andeq r5, r0, r2, ror #10 │ │ │ │ + bls 16ffe0 <__time64@plt+0x16e948> │ │ │ │ + ubfxcc pc, pc, #17, #9 │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + nopeq {67} @ 0x43 │ │ │ │ + @ instruction: 0xf1b96013 │ │ │ │ + @ instruction: 0xf0400f00 │ │ │ │ + svccs 0x00008241 │ │ │ │ + andhi pc, r1, #0 │ │ │ │ + @ instruction: 0xf8dfaa1d │ │ │ │ + @ instruction: 0xf10da7d0 │ │ │ │ + @ instruction: 0xf04f096c │ │ │ │ + andls r0, r6, #0, 14 │ │ │ │ + @ instruction: 0x463caa1f │ │ │ │ + @ instruction: 0x67c0f8df │ │ │ │ + bge 86633c <__time64@plt+0x864ca4> │ │ │ │ + andls r4, r8, #-100663296 @ 0xfa000000 │ │ │ │ + andls sl, r9, #143360 @ 0x23000 │ │ │ │ + ldrbtmi sl, [lr], #-2597 @ 0xfffff5db │ │ │ │ + bicvs pc, r0, #25165824 @ 0x1800000 │ │ │ │ + bge 9e635c <__time64@plt+0x9e4cc4> │ │ │ │ + @ instruction: 0x464b469b │ │ │ │ + andls r4, fp, #193986560 @ 0xb900000 │ │ │ │ + ldrmi sl, [sp], -r9, lsr #20 │ │ │ │ + rsbhi pc, r4, sp, asr #17 │ │ │ │ + ldmib sl, {r1, r2, r4, r9, ip, pc}^ │ │ │ │ + stmib sp, {r9, ip}^ │ │ │ │ + ldmib sl, {r2, r3, r9, ip}^ │ │ │ │ + stmib sp, {r1, r9, ip}^ │ │ │ │ + ldmib sl, {r1, r2, r3, r9, ip}^ │ │ │ │ + stmib sp, {r2, r9, ip}^ │ │ │ │ + ldmib sl, {r4, r9, ip}^ │ │ │ │ + stmib sp, {r1, r2, r9, ip}^ │ │ │ │ + ldmib sl, {r1, r4, r9, ip}^ │ │ │ │ + stmib sp, {r3, r9, ip}^ │ │ │ │ + rsbs r1, r4, r4, lsl r2 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbchi pc, r0, r0 │ │ │ │ + @ instruction: 0xf04f9806 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + adcshi pc, r8, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbcshi pc, r6, r0 │ │ │ │ + @ instruction: 0xf04f9807 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbchi pc, lr, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + rschi pc, ip, r0 │ │ │ │ + @ instruction: 0xf04f9808 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + rschi pc, r4, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 2) @ │ │ │ │ - strmi r3, [sl, #1312]! @ 0x520 │ │ │ │ - subshi pc, lr, #0 │ │ │ │ - @ instruction: 0x464f46dc │ │ │ │ - @ instruction: 0x000fe8bc │ │ │ │ - ldm ip!, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ - strgt r0, [pc, -pc] │ │ │ │ - @ instruction: 0x000fe8bc │ │ │ │ - ldm ip, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ - stm r7, {r0, r1, r2, r3} │ │ │ │ - cmncs r8, pc │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - teqlt r0, sl @ │ │ │ │ - strbmi r2, [r8], -pc, ror #2 │ │ │ │ - ldc 7, cr15, [r4], {255} @ 0xff │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 3ed9f0 <__time64@plt+0x3ec358> │ │ │ │ - movwls sl, #3875 @ 0xf23 │ │ │ │ - andcs r2, r1, #64, 6 │ │ │ │ - @ instruction: 0x46384619 │ │ │ │ - strls lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ - stcl 7, cr15, [r4, #-1020] @ 0xfffffc04 │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - @ instruction: 0x463881b9 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - ldc2 0, cr15, [r0, #8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - ldcl 7, cr15, [r6], #-1020 @ 0xfffffc04 │ │ │ │ + @ instruction: 0xf04f9809 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + rscshi pc, sl, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + tstphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf04f980a │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r7, sl, fp, sp, lr, pc} │ │ │ │ + tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + msrhi CPSR_fsx, r0 │ │ │ │ + @ instruction: 0xf04f980b │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + msrhi CPSR_sx, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + mrshi pc, (UNDEF: 68) @ │ │ │ │ + @ instruction: 0xf04f9816 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + teqphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ + strteq pc, [r0], -r6, lsl #2 │ │ │ │ + @ instruction: 0xf00045b3 │ │ │ │ + ldmib sp, {r0, r2, r6, r7, r9, pc}^ │ │ │ │ + @ instruction: 0xf04f230c │ │ │ │ + @ instruction: 0x46300178 │ │ │ │ + movwcs lr, #2501 @ 0x9c5 │ │ │ │ + movwcs lr, #59869 @ 0xe9dd │ │ │ │ + movwcs lr, #10693 @ 0x29c5 │ │ │ │ + tstcs r0, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #18885 @ 0x49c5 │ │ │ │ + tstcs r2, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #27077 @ 0x69c5 │ │ │ │ + tstcs r4, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #35269 @ 0x89c5 │ │ │ │ + movwcs lr, #43482 @ 0xa9da │ │ │ │ + movwcs lr, #43461 @ 0xa9c5 │ │ │ │ + movwcs lr, #51674 @ 0xc9da │ │ │ │ + movwcs lr, #51653 @ 0xc9c5 │ │ │ │ + movwcs lr, #59866 @ 0xe9da │ │ │ │ + movwcs lr, #59845 @ 0xe9c5 │ │ │ │ + ldc 7, cr15, [r8], #-1020 @ 0xfffffc04 │ │ │ │ + @ instruction: 0xf04fb138 │ │ │ │ + strtmi r0, [r8], -pc, ror #2 │ │ │ │ + ldc 7, cr15, [r2], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 1ad9d0 <__time64@plt+0x1ac338> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -r4, lsr #10 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + @ instruction: 0xf8dfaf5d │ │ │ │ + @ instruction: 0xf10d3628 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + ldrbtmi r9, [fp], #-1538 @ 0xfffff9fe │ │ │ │ + strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcsmi lr, r4, #36, 26 @ 0x900 │ │ │ │ - bicshi pc, r0, r0, lsl #5 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1298 <__time64@plt+0x3bfc00> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #56832 @ 0xde00 │ │ │ │ + mvnhi pc, r0, asr #6 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffcf002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r2, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ - svcge 0x0055f47f │ │ │ │ - svcge 0x00239b07 │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - strbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ - strls r4, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ + stmdacs r0, {r1, r2, r3, sl, fp, sp, lr, pc} │ │ │ │ + svcge 0x0040f47f │ │ │ │ + @ instruction: 0xf10d9b06 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrbcc pc, [r0, #2271] @ 0x8df @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ - ldrmi r2, [r9], -r0, asr #6 │ │ │ │ - stc 7, cr15, [r2, #-1020] @ 0xfffffc04 │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - ldrtmi r8, [r8], -r7, lsl #3 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - stc2l 0, cr15, [lr, #-8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - ldc 7, cr15, [r4], #-1020 @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 22d9bc <__time64@plt+0x22c324> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -r8, lsr #9 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #57856 @ 0xe200 │ │ │ │ - cmnphi r6, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1214 <__time64@plt+0x3bfb7c> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcsmi lr, ip, #184, 24 @ 0xb800 │ │ │ │ + andshi pc, r1, #128, 4 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xffd6f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r2, r4, sl, fp, sp, lr, pc} │ │ │ │ - svcge 0x002ff47f │ │ │ │ - svcge 0x00239b09 │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ - strls r4, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ + stmdacs r0, {r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + svcge 0x002af47f │ │ │ │ + @ instruction: 0xf10d9b07 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strcc pc, [r8, #2271] @ 0x8df │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ - ldrmi r2, [r9], -r0, asr #6 │ │ │ │ - stcl 7, cr15, [r0], {255} @ 0xff │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - ldrtmi r8, [r8], -r5, ror #2 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - stc2 0, cr15, [ip, #-8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - bl ffcbfd2c <__time64@plt+0xffcbe694> │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 2ad9a8 <__time64@plt+0x2ac310> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -ip, lsr #8 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #37376 @ 0x9200 │ │ │ │ + @ instruction: 0x81b4f340 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xffb0f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r1, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + svcge 0x0014f47f │ │ │ │ + @ instruction: 0xf10d9b08 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strbcc pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #160, 24 @ 0xa000 │ │ │ │ - msrhi LR_mon, r0 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1190 <__time64@plt+0x3bfaf8> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #108, 24 @ 0x6c00 │ │ │ │ + @ instruction: 0x81a4f340 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff8af002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - svcge 0x0009f47f │ │ │ │ - svcge 0x00239b0b │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - @ instruction: 0x46384bfb │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + stmdacs r0, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 7, APSR_nzcv, cr14, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b09 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #128, 24 @ 0x8000 │ │ │ │ - rscshi pc, ip, r0, asr #6 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1150 <__time64@plt+0x3bfab8> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #17920 @ 0x4600 │ │ │ │ + orrshi pc, r4, r0, asr #6 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff64f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - mrcge 4, 7, APSR_nzcv, cr7, cr15, {3} │ │ │ │ - svcge 0x00239b0c │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - ldrtmi r4, [r8], -ip, ror #23 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + mcrge 4, 7, pc, cr8, cr15, {3} @ │ │ │ │ + @ instruction: 0xf10d9b0a │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #96, 24 @ 0x6000 │ │ │ │ - rscshi pc, ip, r0, asr #6 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1110 <__time64@plt+0x3bfa78> │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - usat r4, #3, ip, lsl #12 │ │ │ │ - @ instruction: 0x46314634 │ │ │ │ - blmi ff86760c <__time64@plt+0xff865f74> │ │ │ │ - ldmpl sl!, {r0, r2, fp, ip, pc}^ │ │ │ │ + adcmi lr, r7, #32, 24 @ 0x2000 │ │ │ │ + cmpphi sp, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff3ef002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 6, APSR_nzcv, cr2, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b0b │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #256000 @ 0x3e800 │ │ │ │ + tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff18f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r1, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 5, APSR_nzcv, cr12, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b16 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strtcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #212, 22 @ 0x35000 │ │ │ │ + tstphi r7, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + cdp2 0, 15, cr15, cr2, cr2, {0} │ │ │ │ + @ instruction: 0xf8499b18 │ │ │ │ + ldrmi r0, [ip], -r4, lsr #32 │ │ │ │ + ldrtmi lr, [ip], -r4, lsr #13 │ │ │ │ + @ instruction: 0x463d4639 │ │ │ │ + andeq lr, r4, #3620864 @ 0x374000 │ │ │ │ + ldmpl r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, r8, #1245184 @ 0x130000 │ │ │ │ - @ instruction: 0xf8dfdd60 │ │ │ │ - @ instruction: 0xf10da37c │ │ │ │ - @ instruction: 0xf8dd088c │ │ │ │ - @ instruction: 0x46199018 │ │ │ │ - strlt lr, [r6, -sp, asr #19] │ │ │ │ - @ instruction: 0x462744fa │ │ │ │ - blls 193864 <__time64@plt+0x1921cc> │ │ │ │ - eormi pc, r1, r3, asr r8 @ │ │ │ │ - pushcs {r0, r5, fp, ip, sp, lr} │ │ │ │ - stmdavc r1!, {r0, r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ - teqle r4, r0, lsl #18 │ │ │ │ - @ instruction: 0x463d4bd5 │ │ │ │ - ldmpl r4, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ - strbmi lr, [r0], -r5 │ │ │ │ - stc2 0, cr15, [r0], #8 │ │ │ │ - eoreq pc, r5, r9, asr #16 │ │ │ │ - stmdavs r0!, {r0, r8, sl, ip, sp} │ │ │ │ - ldrbmi r4, [r1], -r2, asr #12 │ │ │ │ - @ instruction: 0xf7ff462f │ │ │ │ - stmdacs r1, {r1, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ - adcmi sp, lr, #-1073741814 @ 0xc000000a │ │ │ │ - rsbseq sp, r6, pc, ror #25 │ │ │ │ - strcc r4, [r1], -r8, asr #12 │ │ │ │ - @ instruction: 0xf7ff00b1 │ │ │ │ - strmi lr, [r1], r2, asr #21 │ │ │ │ - @ instruction: 0xf7ffe7e7 │ │ │ │ - stmdacs r0, {r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - stclge 4, cr15, [r7, #508]! @ 0x1fc │ │ │ │ - ldrbtmi r4, [fp], #-3013 @ 0xfffff43b │ │ │ │ - blcs 1bee0 <__time64@plt+0x1a848> │ │ │ │ - stclge 4, cr15, [r1, #252]! @ 0xfc │ │ │ │ - eorcs r4, r9, #199680 @ 0x30c00 │ │ │ │ - smlabtcs r1, r3, r8, r4 │ │ │ │ - ldmpl fp!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf8dfdd63 │ │ │ │ + cdpge 3, 2, cr11, cr11, cr8, {7} │ │ │ │ + ssatmi r4, #3, r9, lsl #12 │ │ │ │ + andshi pc, r8, sp, asr #17 │ │ │ │ + ldrbtmi r4, [fp], #1680 @ 0x690 │ │ │ │ + @ instruction: 0xf8539b06 │ │ │ │ + stmdavc r1!, {r0, r5, lr} │ │ │ │ + teqle lr, sp, lsr #18 │ │ │ │ + stmdbcs r0, {r0, r5, r6, fp, ip, sp, lr} │ │ │ │ + bls 17642c <__time64@plt+0x174d94> │ │ │ │ + blmi ffc53a88 <__time64@plt+0xffc523f0> │ │ │ │ + ldrd r5, [r6], -r4 │ │ │ │ + @ instruction: 0xf0024630 │ │ │ │ + @ instruction: 0xf845fec9 │ │ │ │ + @ instruction: 0xf1090029 │ │ │ │ + stmdavs r0!, {r0, r8, fp} │ │ │ │ + @ instruction: 0x46594632 │ │ │ │ + stmib r6, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbmi r2, [sl], r1, lsl #16 │ │ │ │ + strbmi sp, [pc, #-306] @ 1e36 <__time64@plt+0x79e> │ │ │ │ + b 13f9324 <__time64@plt+0x13f7c8c> │ │ │ │ + strtmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + b cbff78 <__time64@plt+0xcbe8e0> │ │ │ │ + strb r4, [r3, r5, lsl #12]! │ │ │ │ + bl 4bff80 <__time64@plt+0x4be8e8> │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + blmi ff82d674 <__time64@plt+0xff82bfdc> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf43f2b00 │ │ │ │ + bls 16d668 <__time64@plt+0x16bfd0> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmmi sp, {r2, r3, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf04f58d3 │ │ │ │ + ldrbtmi r0, [r8], #-553 @ 0xfffffdd7 │ │ │ │ @ instruction: 0xf7ff681b │ │ │ │ - vmlscs.f32 s28, s1, s20 │ │ │ │ - ldclge 4, cr15, [r8, #508] @ 0x1fc │ │ │ │ - adcsmi lr, lr, #172, 14 @ 0x2b00000 │ │ │ │ - adcshi pc, r4, r0, asr #6 │ │ │ │ - @ instruction: 0x46201c7d │ │ │ │ - stc2l 0, cr15, [ip], #-8 │ │ │ │ - eoreq pc, r7, r9, asr #16 │ │ │ │ - @ instruction: 0xf8db462f │ │ │ │ - blls 145eac <__time64@plt+0x144814> │ │ │ │ - @ instruction: 0xf8cb3101 │ │ │ │ - addsmi r1, r9, #0 │ │ │ │ - ldrtmi sp, [ip], -pc, lsr #23 │ │ │ │ - strtmi r9, [r1], -r7, lsl #30 │ │ │ │ - andsls pc, r8, sp, asr #17 │ │ │ │ - andcs r4, r4, #183296 @ 0x2cc00 │ │ │ │ - ldrbtmi r9, [fp], #-2054 @ 0xfffff7fa │ │ │ │ - bl fe9bfec8 <__time64@plt+0xfe9be830> │ │ │ │ - blcs 28b04 <__time64@plt+0x2746c> │ │ │ │ - sbcshi pc, r8, r0 │ │ │ │ - ldrmi r4, [r8], -pc, lsr #19 │ │ │ │ + svccs 0x0000ea38 │ │ │ │ + stcge 4, cr15, [r8, #508]! @ 0x1fc │ │ │ │ + ldrbmi lr, [r7, #-1959] @ 0xfffff859 │ │ │ │ + sbcshi pc, r2, r0, asr #6 │ │ │ │ + @ instruction: 0xf10a4620 │ │ │ │ + @ instruction: 0xf0020901 │ │ │ │ + @ instruction: 0xf845fe8d │ │ │ │ + strbmi r0, [sl], sl, lsr #32 │ │ │ │ + ldrdne pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf1019b04 │ │ │ │ + addsmi r0, r9, #1073741824 @ 0x40000000 │ │ │ │ + andne pc, r0, r8, asr #17 │ │ │ │ + ldrbmi sp, [r4], -r6, lsr #23 │ │ │ │ + blmi ff353928 <__time64@plt+0xff352290> │ │ │ │ + andeq pc, r4, #79 @ 0x4f │ │ │ │ + ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ + bl 53ffec <__time64@plt+0x53e954> │ │ │ │ + blcs 28c50 <__time64@plt+0x275b8> │ │ │ │ + rscshi pc, fp, r0 │ │ │ │ + ldrmi r4, [r8], -r8, asr #19 │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - @ instruction: 0x4605eb92 │ │ │ │ + strmi lr, [r7], -r0, lsl #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi feb22348 <__time64@plt+0xfeb20cb0> │ │ │ │ - movwls r5, #22779 @ 0x58fb │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0x2c00ebd6 │ │ │ │ - strmi r4, [sl], r1, lsl #13 │ │ │ │ - addhi pc, fp, r0, asr #6 │ │ │ │ - blhi ff03d9d4 <__time64@plt+0xff03c33c> │ │ │ │ - @ instruction: 0xf1a39b06 │ │ │ │ - cdp 8, 15, cr0, cr1, cr4, {0} │ │ │ │ - vpmin.s8 d31, d0, d0 │ │ │ │ - @ instruction: 0xf8df80c0 │ │ │ │ - strcs fp, [r0], -ip, lsl #5 │ │ │ │ - vldr d4, [pc, #648] @ 21a0 <__time64@plt+0xb08> │ │ │ │ - ldrbtmi r9, [fp], #2959 @ 0xb8f │ │ │ │ - stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - and r3, pc, r7, lsl #10 │ │ │ │ - @ instruction: 0xf0024628 │ │ │ │ - @ instruction: 0x4628f91b │ │ │ │ - @ instruction: 0xffe8f001 │ │ │ │ - @ instruction: 0xf0024628 │ │ │ │ - @ instruction: 0xf858f8c9 │ │ │ │ - strcc r0, [r1], -r4, lsl #30 │ │ │ │ - stc2 0, cr15, [r0, #8]! │ │ │ │ - strhtle r4, [r5], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - bl fec3cdf4 <__time64@plt+0xfec3b75c> │ │ │ │ - bl 1841f74 <__time64@plt+0x18408dc> │ │ │ │ - @ instruction: 0xf003010a │ │ │ │ - mcrr 14, 15, pc, r1, cr13 @ │ │ │ │ - vdup.32 d6, r0 │ │ │ │ - vmov.f64 d7, #73 @ 0x3e480000 0.1953125 │ │ │ │ - vsqrt.f64 d24, d7 │ │ │ │ - @ instruction: 0xdde6fa10 │ │ │ │ - ldrdcc pc, [r0], -fp │ │ │ │ - ldrdpl pc, [r4], -r8 │ │ │ │ - sbcsle r2, r7, r0, lsl #22 │ │ │ │ - andcs r6, r1, sl, lsr #23 │ │ │ │ - @ instruction: 0xf7ff9907 │ │ │ │ - ldrb lr, [r1, sl, lsl #22] │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b abff88 <__time64@plt+0xabe8f0> │ │ │ │ - ldrt r4, [lr], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 8bff98 <__time64@plt+0x8be900> │ │ │ │ - ldrbt r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 6bffa8 <__time64@plt+0x6be910> │ │ │ │ - ldrbt r4, [r0], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 4bffb8 <__time64@plt+0x4be920> │ │ │ │ - strb r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 2bffc8 <__time64@plt+0x2be930> │ │ │ │ - str r4, [r1], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b bffd8 <__time64@plt+0xbe940> │ │ │ │ - ldrbt r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - ldmib sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldr r4, [r2], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - ldmib r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strt r4, [r7], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46480076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - stmib sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strb r4, [r3, -r1, lsl #13] │ │ │ │ - stmdals r6, {r3, r8, sl, fp, ip, pc} │ │ │ │ - stmib sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [fp], #-2914 @ 0xfffff49e │ │ │ │ - biclt r6, r3, fp, lsl r8 │ │ │ │ - blhi ff03daf8 <__time64@plt+0xff03c460> │ │ │ │ - blx 43dbec <__time64@plt+0x43c554> │ │ │ │ - andcs sp, r0, r3, lsl sp │ │ │ │ - bl dc002c <__time64@plt+0xdbe994> │ │ │ │ - @ instruction: 0x0009ebb0 │ │ │ │ + bls 162508 <__time64@plt+0x160e70> │ │ │ │ + ldmpl r3, {r2, r6, r7, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf04f9304 │ │ │ │ + @ instruction: 0xf7ff0000 │ │ │ │ + @ instruction: 0x2c00eb42 │ │ │ │ + strmi r4, [sl], r3, lsl #13 │ │ │ │ + adchi pc, sl, r0, asr #6 │ │ │ │ + blhi ff03dafc <__time64@plt+0xff03c464> │ │ │ │ + stmdaeq r4, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + blx 43dbf4 <__time64@plt+0x43c55c> │ │ │ │ + rschi pc, r3, r0, asr #4 │ │ │ │ + @ instruction: 0xf04f4bbb │ │ │ │ + @ instruction: 0xf8df0600 │ │ │ │ + ldc 2, cr9, [pc, #944] @ 23f0 <__time64@plt+0xd58> │ │ │ │ + ldrbtmi r9, [fp], #-2979 @ 0xfffff45d │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + ands r3, r1, r6, lsl #14 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + ldrtmi pc, [r8], -sp, asr #21 @ │ │ │ │ + @ instruction: 0xf972f002 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + @ instruction: 0xf858fa75 │ │ │ │ + @ instruction: 0xf1060f04 │ │ │ │ + @ instruction: 0xf0020601 │ │ │ │ + adcsmi pc, r4, #956 @ 0x3bc │ │ │ │ + addhi pc, r3, r0 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bl 4c0074 <__time64@plt+0x4be9dc> │ │ │ │ + @ instruction: 0x000bebb0 │ │ │ │ tsteq sl, r1, ror #22 │ │ │ │ - cdp2 0, 8, cr15, cr10, cr3, {0} │ │ │ │ - blvs 117d6bc <__time64@plt+0x117c024> │ │ │ │ - bleq 57d148 <__time64@plt+0x57bab0> │ │ │ │ - blvc 1bda5c <__time64@plt+0x1bc3c4> │ │ │ │ - blvc ff23db1c <__time64@plt+0xff23c484> │ │ │ │ - blx 43dc14 <__time64@plt+0x43c57c> │ │ │ │ - @ instruction: 0x4628dc56 │ │ │ │ - ldmib r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - andle r4, r2, fp, lsr #5 │ │ │ │ + blx fe7be094 <__time64@plt+0xfe7bc9fc> │ │ │ │ + bleq 5bd18c <__time64@plt+0x5bbaf4> │ │ │ │ + blvc 27daa4 <__time64@plt+0x27c40c> │ │ │ │ + blhi ff1fdb60 <__time64@plt+0xff1fc4c8> │ │ │ │ + blx 43dc58 <__time64@plt+0x43c5c0> │ │ │ │ + @ instruction: 0xf8d9dde3 │ │ │ │ + @ instruction: 0xf8d83000 │ │ │ │ + blcs 1e0b0 <__time64@plt+0x1ca18> │ │ │ │ + @ instruction: 0xf04fd0d4 │ │ │ │ + stmdbls r6, {r0} │ │ │ │ + @ instruction: 0xf7ff6bba │ │ │ │ + @ instruction: 0xe7cdea72 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3cc0 <__time64@plt+0x13c2628> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + pkhbtmi lr, r1, r0, lsl #19 │ │ │ │ + b 13fb8f0 <__time64@plt+0x13fa258> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + stmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strbt r4, [r3], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3cec <__time64@plt+0x13c2654> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + @ instruction: 0x4681e97a │ │ │ │ + b 13fb9f4 <__time64@plt+0x13fa35c> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + stmdb lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strt r4, [r7], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3d18 <__time64@plt+0x13c2680> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + strmi lr, [r1], r4, ror #18 │ │ │ │ + b 13fba60 <__time64@plt+0x13fa3c8> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + ldmdb r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrb r4, [sp], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3d44 <__time64@plt+0x13c26ac> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + strmi lr, [r1], lr, asr #18 │ │ │ │ + b 13fbacc <__time64@plt+0x13fa434> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + stmdb r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strb r4, [r3, #1665]! @ 0x681 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074628 │ │ │ │ + b 13c3d70 <__time64@plt+0x13c26d8> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + @ instruction: 0x4605e938 │ │ │ │ + svcls 0x0007e722 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ - blls 37cb20 <__time64@plt+0x37b488> │ │ │ │ + blmi 1afc4e0 <__time64@plt+0x1afae48> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cdp 1, 11, cr11, cr5, cr11, {6} │ │ │ │ + vsqrt.f64 d24, d0 │ │ │ │ + vldrle s30, [r4, #-64] @ 0xffffffc0 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + b fe0c0194 <__time64@plt+0xfe0beafc> │ │ │ │ + @ instruction: 0x000bebb0 │ │ │ │ + tsteq sl, r1, ror #22 │ │ │ │ + blx 3be1b4 <__time64@plt+0x3bcb1c> │ │ │ │ + bleq 57d2ac <__time64@plt+0x57bc14> │ │ │ │ + blvs 123d828 <__time64@plt+0x123c190> │ │ │ │ + blvc 1bdbc4 <__time64@plt+0x1bc52c> │ │ │ │ + blvc ff23dc84 <__time64@plt+0xff23c5ec> │ │ │ │ + blx 43dd7c <__time64@plt+0x43c6e4> │ │ │ │ + @ instruction: 0x4638dc59 │ │ │ │ + stmdb r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xd00242bb │ │ │ │ + @ instruction: 0xf7ff4638 │ │ │ │ + blls 5fc9b8 <__time64@plt+0x5fb320> │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ - @ instruction: 0xf986f003 │ │ │ │ - @ instruction: 0xf836f002 │ │ │ │ - strbt r2, [r3], #-0 │ │ │ │ - @ instruction: 0xb710e9dd │ │ │ │ - @ instruction: 0xf8cd4621 │ │ │ │ - ssat r8, #23, r8 │ │ │ │ - ldmpl fp!, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ - ldmdavs sp, {r0, r2, r8, r9, ip, pc} │ │ │ │ - @ instruction: 0xf8dfe72e │ │ │ │ - @ instruction: 0xf04fb118 │ │ │ │ + stc2l 0, cr15, [lr], {3} │ │ │ │ + @ instruction: 0xf9c4f002 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bllt ff4801e0 <__time64@plt+0xff47eb48> │ │ │ │ + ldrdhi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ + strtmi r4, [r1], -sp, asr #12 │ │ │ │ + bls 17bc28 <__time64@plt+0x17a590> │ │ │ │ + ldmpl r3, {r0, r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ + movwls r6, #18463 @ 0x481f │ │ │ │ + @ instruction: 0xf8dfe70b │ │ │ │ + @ instruction: 0xf04fb134 │ │ │ │ @ instruction: 0xf8df0900 │ │ │ │ - ldrbtmi sl, [fp], #276 @ 0x114 │ │ │ │ + ldrbtmi sl, [fp], #304 @ 0x130 │ │ │ │ @ instruction: 0xf8db44fa │ │ │ │ @ instruction: 0xf8583000 │ │ │ │ stmiblt r3!, {r2, r8, r9, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf1094630 │ │ │ │ @ instruction: 0xf0020901 │ │ │ │ - @ instruction: 0x4630f857 │ │ │ │ - @ instruction: 0xff24f001 │ │ │ │ + ldrtmi pc, [r0], -r7, ror #19 @ │ │ │ │ + @ instruction: 0xf88cf002 │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - @ instruction: 0xf8d8f805 │ │ │ │ + @ instruction: 0xf8d8f98f │ │ │ │ @ instruction: 0xf0020000 │ │ │ │ - strmi pc, [r1, #3293]! @ 0xcdd │ │ │ │ - stmdals r6, {r0, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - stmdb lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blvs fecbbfd0 <__time64@plt+0xfecba938> │ │ │ │ - andcs r4, r1, r1, asr r6 │ │ │ │ + strmi pc, [r1, #3851]! @ 0xf0b │ │ │ │ + strtmi sp, [r8], -r9, ror #3 │ │ │ │ + ldmda r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blvs fecbc134 <__time64@plt+0xfecbaa9c> │ │ │ │ + @ instruction: 0xf04f4651 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + ldrtmi lr, [r0], -r4, lsr #19 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - b 16400dc <__time64@plt+0x163ea44> │ │ │ │ + @ instruction: 0xf9ccf002 │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - @ instruction: 0x4630f83d │ │ │ │ - @ instruction: 0xff0af001 │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - @ instruction: 0xf8d8ffeb │ │ │ │ - @ instruction: 0xf0020000 │ │ │ │ - strbmi pc, [ip, #-3267] @ 0xfffff33d @ │ │ │ │ - strb sp, [r4, pc, asr #3]! │ │ │ │ - tstcs r1, r1, lsr #22 │ │ │ │ - ldrbtmi r4, [sl], #-2602 @ 0xfffff5d6 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blhi 3d744 <__time64@plt+0x3c0ac> │ │ │ │ - b 1440110 <__time64@plt+0x143ea78> │ │ │ │ - blmi 73bf8c <__time64@plt+0x73a8f4> │ │ │ │ - bmi 98a520 <__time64@plt+0x988e88> │ │ │ │ - ldmpl r8!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - stmdavs r0, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - b 11c0124 <__time64@plt+0x11bea8c> │ │ │ │ - ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ - ldmdb r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf7ff2001 │ │ │ │ - bmi 53c878 <__time64@plt+0x53b1e0> │ │ │ │ - @ instruction: 0xf8da2101 │ │ │ │ - ldmpl r8!, {ip, sp} │ │ │ │ - stmdavs r0, {r1, r2, r3, r4, r9, fp, lr} │ │ │ │ + @ instruction: 0x4630f871 │ │ │ │ + @ instruction: 0xf974f002 │ │ │ │ + ldrdeq pc, [r0], -r8 │ │ │ │ + cdp2 0, 15, cr15, cr0, cr2, {0} │ │ │ │ + bicle r4, lr, ip, asr #10 │ │ │ │ + bls 17c1fc <__time64@plt+0x17ab64> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ + ldmdavs r8, {r0, r1, r2, r3, r5, r9, fp, lr} │ │ │ │ + blhi 3d8b4 <__time64@plt+0x3c21c> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ - andcs lr, r1, r6, lsr sl │ │ │ │ - stmib r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - b fe1c0150 <__time64@plt+0xfe1beab8> │ │ │ │ + @ instruction: 0xe798e998 │ │ │ │ + tstcs r1, r5, lsl #20 │ │ │ │ + ldmpl r0, {r5, r8, r9, fp, lr}^ │ │ │ │ + blls 5d4b3c <__time64@plt+0x5d34a4> │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + stmib ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ + ldm r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + blls 17c704 <__time64@plt+0x17b06c> │ │ │ │ + bmi 60a6b4 <__time64@plt+0x60901c> │ │ │ │ + bmi 918514 <__time64@plt+0x916e7c> │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + ldmdb sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0xf7ffe908 │ │ │ │ + svclt 0x0000e9cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcmi r2, ip, r0 │ │ │ │ - andeq r4, r0, lr, ror #22 │ │ │ │ - andeq r4, r0, ip, lsr #22 │ │ │ │ - andeq r4, r0, sl, ror #21 │ │ │ │ - andeq r4, r0, r8, lsr #21 │ │ │ │ - andeq r4, r0, r6, ror #20 │ │ │ │ - andeq r4, r0, r6, lsr #20 │ │ │ │ - andeq r4, r0, r6, ror #19 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + ldrdeq r5, [r0], -r8 │ │ │ │ + ldrdeq r7, [r0], -lr │ │ │ │ + andeq r5, r0, r6, asr r3 │ │ │ │ + andeq r5, r0, r8, lsl #6 │ │ │ │ + @ instruction: 0x000052bc │ │ │ │ + andeq r5, r0, r0, ror r2 │ │ │ │ + andeq r5, r0, r4, lsr #4 │ │ │ │ + ldrdeq r5, [r0], -r8 │ │ │ │ + andeq r5, r0, ip, lsl #3 │ │ │ │ + andeq r5, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r4, r0, r4, lsr #19 │ │ │ │ + strdeq r5, [r0], -sl │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r7, r0, lr, lsl #17 │ │ │ │ + andeq r7, r0, r0, ror r7 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r4, r0, r0, lsl #18 │ │ │ │ - @ instruction: 0xfffff8e3 │ │ │ │ - andeq r4, r0, r4, ror #17 │ │ │ │ + andeq r5, r0, sl, asr #32 │ │ │ │ + @ instruction: 0xfffff7bf │ │ │ │ + andeq r5, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r7, r0, r2, ror #15 │ │ │ │ - andeq r4, r0, r8, asr #17 │ │ │ │ - andeq r7, r0, r2, ror #13 │ │ │ │ - andeq r7, r0, r2, ror #12 │ │ │ │ - andeq r4, r0, r8, asr #14 │ │ │ │ - strdeq r4, [r0], -r6 │ │ │ │ - andeq r4, r0, r4, lsr #13 │ │ │ │ - andeq r4, r0, sl, lsr #12 │ │ │ │ - andeq r4, r0, r4, ror #11 │ │ │ │ + andeq r5, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0x000076b8 │ │ │ │ + andeq r7, r0, ip, ror r5 │ │ │ │ + strdeq r7, [r0], -r6 │ │ │ │ + andeq r4, r0, ip, asr #28 │ │ │ │ + andeq r4, r0, ip, ror #27 │ │ │ │ + muleq r0, sl, sp │ │ │ │ + andeq r4, r0, r6, lsr #26 │ │ │ │ + ldrdeq r4, [r0], -lr │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - muleq r0, r6, ip │ │ │ │ + andeq r6, r0, lr, lsl #22 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r6, r0, sl, ror ip │ │ │ │ + strdeq r6, [r0], -r2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r6, r0, lr, asr ip │ │ │ │ + ldrdeq r6, [r0], -r6 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ - pkhbtmi r4, r8, r7, lsl #12 │ │ │ │ - @ instruction: 0xf0030080 │ │ │ │ - strmi pc, [r6], -fp, lsl #17 │ │ │ │ - addeq r6, r0, r0, lsr #16 │ │ │ │ - @ instruction: 0xf886f003 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r0, r1, r2, r4, r9, sl, lr}^ │ │ │ │ + strmi r8, [r8], r4, lsl #28 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx fef3e3c6 <__time64@plt+0xfef3cd2e> │ │ │ │ + stmdavs r0!, {r1, r2, r9, sl, lr} │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx fedbe3d2 <__time64@plt+0xfedbcd3a> │ │ │ │ @ instruction: 0xf06f6823 │ │ │ │ strmi r4, [r5], -r0, lsl #4 │ │ │ │ - mlale r0, r3, r2, r4 │ │ │ │ - andvs pc, r0, r8, asr #17 │ │ │ │ - eorsvs r2, sp, r1, lsl #22 │ │ │ │ - stmdavs r7!, {r0, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - blx 10b27e <__time64@plt+0x109be6> │ │ │ │ - addseq r7, fp, r3, lsl #8 │ │ │ │ + mlale r8, r3, r2, r4 │ │ │ │ + @ instruction: 0xf8c82b01 │ │ │ │ + eorsvs r6, sp, r0 │ │ │ │ + stmdavs r7!, {r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + strbeq lr, [r3], #-2819 @ 0xfffff4fd │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ ldrmi r4, [sp], #-1054 @ 0xfffffbe2 │ │ │ │ - @ instruction: 0xf854370c │ │ │ │ - stccc 12, cr1, [ip], {8} │ │ │ │ - stceq 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - blx fe43e270 <__time64@plt+0xfe43cbd8> │ │ │ │ - stceq 8, cr15, [r4, #-280] @ 0xfffffee8 │ │ │ │ - @ instruction: 0xf85468a1 │ │ │ │ - @ instruction: 0xf0030c04 │ │ │ │ - adcmi pc, r7, #561152 @ 0x89000 │ │ │ │ - stceq 8, cr15, [r4, #-276] @ 0xfffffeec │ │ │ │ - pop {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - bmi 122a40 <__time64@plt+0x1213a8> │ │ │ │ - stmdami r4, {r1, r2, r3, r4, r6, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf83ef003 │ │ │ │ - ldrb r6, [r5, r3, lsr #16] │ │ │ │ - andeq r4, r0, ip, lsr #12 │ │ │ │ - andeq r4, r0, r2, lsr r6 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ - @ instruction: 0xf8df4604 │ │ │ │ - addslt fp, r5, r0, lsr #25 │ │ │ │ - ldrbtmi r6, [fp], #2053 @ 0x805 │ │ │ │ - tstls fp, r1, lsl #26 │ │ │ │ - adcshi pc, r6, r0 │ │ │ │ + streq lr, [r4], #2823 @ 0xb07 │ │ │ │ + streq pc, [ip, -r7, lsl #2] │ │ │ │ + ldceq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ + streq pc, [ip], #-420 @ 0xfffffe5c │ │ │ │ + @ instruction: 0xf0036861 │ │ │ │ + @ instruction: 0xf846fdfb │ │ │ │ + @ instruction: 0xf8540d04 │ │ │ │ + stmiavs r1!, {r2, sl, fp} │ │ │ │ + ldc2l 0, cr15, [r4, #12]! │ │ │ │ + @ instruction: 0xf84542a7 │ │ │ │ + mvnle r0, r4, lsl #26 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + bmi 162824 <__time64@plt+0x16118c> │ │ │ │ + cmppeq lr, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + @ instruction: 0xf0034478 │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7cc │ │ │ │ + strdeq r4, [r0], -r6 │ │ │ │ + strdeq r4, [r0], -ip │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stmdavs r5, {r0, r9, sl, ip, lr} │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + ldcllt 8, cr15, [ip], #892 @ 0x37c │ │ │ │ + bls 17cb90 <__time64@plt+0x17b4f8> │ │ │ │ + stccs 0, cr11, [r1, #-596] @ 0xfffffdac │ │ │ │ + ldrbtmi r9, [fp], #267 @ 0x10b │ │ │ │ + tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002d02 │ │ │ │ - stccs 0, cr8, [r0, #-588] @ 0xfffffdb4 │ │ │ │ - @ instruction: 0x81aaf040 │ │ │ │ - ldmib r0, {r0, r1, r2, r6, r7, r8, fp, sp, lr}^ │ │ │ │ - svccs 0x00006902 │ │ │ │ - rsbhi pc, sp, #64 @ 0x40 │ │ │ │ - ldrdhi pc, [r0], -r9 │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ - strthi pc, [ip], -r0 │ │ │ │ - @ instruction: 0xf1b86830 │ │ │ │ - @ instruction: 0xf0400f01 │ │ │ │ - @ instruction: 0xf06f84c8 │ │ │ │ - addsmi r4, r8, #0, 6 │ │ │ │ - strbhi pc, [fp, #0]! @ │ │ │ │ - @ instruction: 0xf100970c │ │ │ │ - @ instruction: 0xf04f38ff │ │ │ │ - strmi r0, [r7], -ip, lsl #20 │ │ │ │ - ands r9, r0, sp, lsl #10 │ │ │ │ - blx 29c4ca <__time64@plt+0x29ae32> │ │ │ │ - stmdbvs r9!, {r3, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0036868 │ │ │ │ - stmdbcs r0, {r0, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrthi pc, [r0], #64 @ 0x40 @ │ │ │ │ - stmiavs r8!, {r0, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ - blx fe0be322 <__time64@plt+0xfe0bcc8a> │ │ │ │ - @ instruction: 0xf0402900 │ │ │ │ - @ instruction: 0xf1b884a9 │ │ │ │ - strble r0, [fp, #2049]! @ 0x801 │ │ │ │ - ldrdcc pc, [r0], -r9 │ │ │ │ - ldmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ - blcs 5f75c <__time64@plt+0x5e0c4> │ │ │ │ - @ instruction: 0xf8dfd00a │ │ │ │ - @ instruction: 0xf44f2c14 │ │ │ │ - @ instruction: 0xf8df71ba │ │ │ │ - ldrbtmi r0, [sl], #-3088 @ 0xfffff3f0 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - ldmdavs r0!, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0020080 │ │ │ │ - ldmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 13d50 <__time64@plt+0x126b8> │ │ │ │ - svcne 0x0003bfc4 │ │ │ │ - stcle 8, cr6, [r8, #-452] @ 0xfffffe3c │ │ │ │ - eorcs pc, r5, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf8433701 │ │ │ │ - strcc r2, [r3, #-3844] @ 0xfffff0fc │ │ │ │ - addsmi r6, r7, #3276800 @ 0x320000 │ │ │ │ - bge 4f9344 <__time64@plt+0x4f7cac> │ │ │ │ - @ instruction: 0x4630a912 │ │ │ │ - @ instruction: 0xff50f7ff │ │ │ │ - blcc ff5406f4 <__time64@plt+0xff53f05c> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9c3ec <__time64@plt+0x9ad54> │ │ │ │ - sbchi pc, r4, r1, lsl #6 │ │ │ │ - movwcs r6, #51248 @ 0xc830 │ │ │ │ - ldrdne pc, [r4], -r9 │ │ │ │ - svcls 0x000b6872 │ │ │ │ - vqrdmulh.s d15, d3, d0 │ │ │ │ - ldcls 14, cr9, [r2, #-76] @ 0xffffffb4 │ │ │ │ - stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ - stmdbvs r7!, {r3, r8, r9, sl, ip, pc} │ │ │ │ - stmvs pc, {r0, r1, r2, r8, r9, sl, ip, pc} @ │ │ │ │ - @ instruction: 0xf8539706 │ │ │ │ - stmib sp, {r2, sl, fp, ip, sp, lr}^ │ │ │ │ - bvs 19dbfc0 <__time64@plt+0x19da928> │ │ │ │ - stmdavs r9, {r0, r1, r8, r9, sl, ip, pc}^ │ │ │ │ - strbmi r9, [r1], -r2, lsl #2 │ │ │ │ - stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ - movwpl lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7ff6a23 │ │ │ │ - @ instruction: 0x4604e89c │ │ │ │ - @ instruction: 0xf0024640 │ │ │ │ - @ instruction: 0x4628ffd7 │ │ │ │ - @ instruction: 0xffd4f002 │ │ │ │ - @ instruction: 0xf0024630 │ │ │ │ - ldrd pc, [r4, -r1]! │ │ │ │ + stccs 0, cr8, [r0, #-940] @ 0xfffffc54 │ │ │ │ + andshi pc, r2, #64 @ 0x40 │ │ │ │ + stmdbne r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + smlabtls ip, r7, r9, r6 │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + stmdbvs r2, {r0, r1, r2, r4, r5, r6, r7, r9, pc} │ │ │ │ + strhi lr, [r8, #-2512] @ 0xfffff630 │ │ │ │ + andcc r6, r1, #3072 @ 0xc00 │ │ │ │ + strbeq lr, [r3, r8, lsl #22] │ │ │ │ + bl 15d1a0 <__time64@plt+0x15bb08> │ │ │ │ + strbmi r0, [r3], -r3, asr #1 │ │ │ │ + ssatmi fp, #25, ip, lsl #30 │ │ │ │ + @ instruction: 0x462b461f │ │ │ │ + strmi fp, [r3], -ip, lsl #30 │ │ │ │ + stmdavs r8, {r0, r2, r9, sl, lr} │ │ │ │ + stmdacs r0, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ + eorshi pc, r0, r1, asr #5 │ │ │ │ + stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ + bl 365f8 <__time64@plt+0x34f60> │ │ │ │ + b 13c25bc <__time64@plt+0x13c0f24> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + blls 3411a0 <__time64@plt+0x33fb08> │ │ │ │ + ldmdavs ip, {r1, r7, r9, sl, lr} │ │ │ │ + stclle 12, cr2, [r5, #-0] │ │ │ │ + @ instruction: 0xf1046859 │ │ │ │ + blcs 8f4d0 <__time64@plt+0x8de38> │ │ │ │ + rscshi pc, lr, r1, asr #4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ + vqdmulh.s d18, d1, d30 │ │ │ │ + @ instruction: 0xf02480f7 │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + strhi lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ + mrrceq 11, 0, lr, r4, cr12 │ │ │ │ + strmi r4, [lr], sl, lsl #12 │ │ │ │ + ldrls r4, [r0, -r0, lsr #13] │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + strvc lr, [r0], #-2514 @ 0xfffff62e │ │ │ │ + @ instruction: 0x1602e9d2 │ │ │ │ + ldrdpl lr, [r4], -r2 │ │ │ │ + andseq pc, r8, #-2147483648 @ 0x80000000 │ │ │ │ + strvc lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ + strne lr, [r2], -r3, asr #19 │ │ │ │ + andpl lr, r4, r3, asr #19 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + mvnle r4, r3, ror #10 │ │ │ │ + svceq 0x0001f018 │ │ │ │ + @ instruction: 0x46449f10 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + andsle r8, r1, lr, lsl #10 │ │ │ │ + streq pc, [r1], #-36 @ 0xffffffdc │ │ │ │ + strbeq lr, [r4], #-2820 @ 0xfffff4fc │ │ │ │ + orreq lr, r4, #323584 @ 0x4f000 │ │ │ │ + andeq lr, r3, r1, lsl #22 │ │ │ │ + andmi pc, r3, lr, asr r8 @ │ │ │ │ + andeq lr, r3, #10240 @ 0x2800 │ │ │ │ + ldrdne lr, [r1], -r0 │ │ │ │ + andmi pc, r3, sl, asr #16 │ │ │ │ + andne lr, r1, r2, asr #19 │ │ │ │ + ldrdcs pc, [r0], -r9 │ │ │ │ + vmlsl.s8 q9, d0, d0 │ │ │ │ + ldrmi r8, [r6], -r9, asr #15 │ │ │ │ + subsle r2, r0, r0, lsl #20 │ │ │ │ + subeq lr, r2, #2048 @ 0x800 │ │ │ │ + addeq lr, r2, pc, asr #20 │ │ │ │ + blx ff7be580 <__time64@plt+0xff7bcee8> │ │ │ │ + ldrdcs pc, [r0], -r9 │ │ │ │ + bcs 13d94 <__time64@plt+0x126fc> │ │ │ │ + @ instruction: 0xf102dd45 │ │ │ │ + @ instruction: 0xf8d933ff │ │ │ │ + blcs ba598 <__time64@plt+0xb8f00> │ │ │ │ + rsbshi pc, r3, r1, asr #4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #60323 @ 0xeba3 │ │ │ │ + vqdmulh.s d18, d1, d30 │ │ │ │ + @ instruction: 0xf022806c │ │ │ │ + strmi r0, [r1], -r1, lsl #24 │ │ │ │ + strhi lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ + @ instruction: 0x46804674 │ │ │ │ + ldrcs lr, [r0, -sp, asr #19] │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + @ instruction: 0x7600e9d4 │ │ │ │ + ldrdpl lr, [r2], -r4 │ │ │ │ + movwcs lr, #18900 @ 0x49d4 │ │ │ │ + ldreq pc, [r8], #-260 @ 0xfffffefc │ │ │ │ + strvc lr, [r0], -r1, asr #19 │ │ │ │ + andpl lr, r2, r1, asr #19 │ │ │ │ + movwcs lr, #18881 @ 0x49c1 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + mvnle r4, ip, lsl #11 │ │ │ │ + @ instruction: 0x2710e9dd │ │ │ │ + ldmib sp, {r1, r2, r6, r9, sl, lr}^ │ │ │ │ + ldrbeq r8, [r3, lr, lsl #10] │ │ │ │ + @ instruction: 0xf022d511 │ │ │ │ + bl c31f0 <__time64@plt+0xc1b58> │ │ │ │ + b 13c32fc <__time64@plt+0x13c1c64> │ │ │ │ + bl 383400 <__time64@plt+0x381d68> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1b2608 <__time64@plt+0x1b0f70> │ │ │ │ + ldmib r0, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf8464001 │ │ │ │ + stmib r1, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0xf8df4001 │ │ │ │ + @ instruction: 0xf85b3b4c │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 323e20 <__time64@plt+0x322788> │ │ │ │ + ldmdavs r8, {r0, r4, r6, r9, sl, lr} │ │ │ │ + strhi lr, [r0, -sp, asr #19] │ │ │ │ + strls r9, [r2, #-2827] @ 0xfffff4f5 │ │ │ │ + blls 36723c <__time64@plt+0x365ba4> │ │ │ │ + ldrtmi r9, [r3], -r3, lsl #6 │ │ │ │ + mcr 7, 7, pc, cr8, cr14, {7} @ │ │ │ │ + ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ + blx fe73e648 <__time64@plt+0xfe73cfb0> │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + teqp r5, r9 @ @ p-variant is OBSOLETE │ │ │ │ stmdapl r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - addeq r6, r0, r8, lsr #16 │ │ │ │ - @ instruction: 0xffaaf002 │ │ │ │ - strmi r6, [r7], -fp, lsr #16 │ │ │ │ - vqrdmulh.s d18, d0, d0 │ │ │ │ - pkhbtmi r8, r1, sp, lsl #10 │ │ │ │ - stmdavs r3!, {r9, sl, sp}^ │ │ │ │ + b 13dc6ec <__time64@plt+0x13db054> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 13e74 <__time64@plt+0x127dc> │ │ │ │ + ldrhi pc, [r7, #-832]! @ 0xfffffcc0 │ │ │ │ + @ instruction: 0xf04f4681 │ │ │ │ + stmdavs r3!, {r9, sl}^ │ │ │ │ eorcc pc, r6, r3, asr r8 @ │ │ │ │ vqdmulh.s d2, d1, d10 │ │ │ │ - ldm pc, {r0, r2, r4, r7, r9, pc}^ @ │ │ │ │ - @ instruction: 0x01b6f013 │ │ │ │ - strheq r0, [r6, #18] │ │ │ │ - @ instruction: 0x01be01c2 │ │ │ │ - @ instruction: 0x01ae01ba │ │ │ │ - biceq r0, sl, sl, lsr #3 │ │ │ │ - tsteq r4, r6, lsr #3 │ │ │ │ - ldmib r0, {r1, r2, r6, r7, r8, fp, sp, lr}^ │ │ │ │ - cdpcs 8, 0, cr5, cr0, cr2, {0} │ │ │ │ - addshi pc, r8, #0 │ │ │ │ + ldm pc, {r0, r3, r5, r8, r9, pc}^ @ │ │ │ │ + mvneq pc, r3, lsl r0 @ │ │ │ │ + ldrsbeq r0, [r5, #28]! │ │ │ │ + strdeq r0, [fp, #16]! │ │ │ │ + bicseq r0, r7, r6, ror #3 │ │ │ │ + ldrsbeq r0, [sl, #18]! │ │ │ │ + smlawteq ip, sp, r1, r0 │ │ │ │ + stmdapl r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x2e0069c6 │ │ │ │ + addhi pc, r8, #0 │ │ │ │ @ instruction: 0xf0024628 │ │ │ │ - strmi pc, [r6], -fp, lsl #23 │ │ │ │ + strmi pc, [r6], -pc, asr #26 │ │ │ │ @ instruction: 0xf00268e0 │ │ │ │ - stmiavs r1!, {r0, r1, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r1!, {r0, r1, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf000fb06 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - cdpne 8, 5, cr6, cr6, cr10, {0} │ │ │ │ - ldmdale r0, {r1, r2, r3, r4, r7, r9, lr} │ │ │ │ - tstcs ip, fp, asr #16 │ │ │ │ - movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ + rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ + rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ + @ instruction: 0xf103680b │ │ │ │ + addsmi r3, r6, #267386880 @ 0xff00000 │ │ │ │ + stmdavs sl, {r1, r4, fp, ip, lr, pc}^ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #2048 @ 0x800 │ │ │ │ stcvs 8, cr15, [ip], {83} @ 0x53 │ │ │ │ mcrcs 6, 0, r4, cr1, cr1, {1} │ │ │ │ ldrbvc lr, [r6], r6, lsl #22 │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ - @ instruction: 0xf98ef003 │ │ │ │ - blx 186646 <__time64@plt+0x184fae> │ │ │ │ - sbceq r0, r3, r0 │ │ │ │ - bvs 18e70a4 <__time64@plt+0x18e5a0c> │ │ │ │ - stmdavs fp!, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ - ldrdge pc, [r0], -r4 @ │ │ │ │ - vqdmlsl.s q9, d0, d0 │ │ │ │ - ldrmi r8, [r9], r2, ror #13 │ │ │ │ - suble r2, fp, r0, lsl #22 │ │ │ │ - blx ca4be <__time64@plt+0xc8e26> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - stmdavs lr!, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - cdpcs 6, 0, cr4, cr0, cr1, {4} │ │ │ │ - cdpne 13, 7, cr13, cr3, cr2, {2} │ │ │ │ - blcs 9c644 <__time64@plt+0x9afac> │ │ │ │ - strhi pc, [r8, r0, asr #4] │ │ │ │ + strbteq lr, [r6], -pc, asr #20 │ │ │ │ + stc2 0, cr15, [ip], {3} │ │ │ │ + andeq pc, r0, r6, lsl #22 │ │ │ │ + biceq lr, r0, #323584 @ 0x4f000 │ │ │ │ + ldmib r4, {r3, r5, fp, sp, lr}^ │ │ │ │ + movwls sl, #50952 @ 0xc708 │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + pkhbtmi r8, r1, sp, lsl #14 │ │ │ │ + subsle r2, r2, r0, lsl #16 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx 5be710 <__time64@plt+0x5bd078> │ │ │ │ + strmi r6, [r1], lr, lsr #16 │ │ │ │ + stclle 14, cr2, [r8, #-0] │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + blcs 9c8b8 <__time64@plt+0x9b220> │ │ │ │ + ldrhi pc, [r6, r0, asr #4] │ │ │ │ tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b88e18 <__time64@plt+0xb87780> │ │ │ │ - strhi pc, [r2, r0, asr #4] │ │ │ │ - b 13d3cbc <__time64@plt+0x13d2624> │ │ │ │ - andscs r0, r8, r6, asr ip │ │ │ │ - stmdbge lr, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - strmi r4, [lr], fp, lsl #12 │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf026878f │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ + strge lr, [sp, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r6, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ strtmi r4, [r2], r9, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r4, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #786432 @ 0xc0000 │ │ │ │ - strvs lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + streq lr, [pc], -sp, asr #19 │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvs lr, [r0, #-2515] @ 0xfffff62d │ │ │ │ + ldrdmi lr, [r2, -r3] │ │ │ │ + ldrdvc lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {r8, sl, sp, lr}^ │ │ │ │ stmib r2, {r1, r8, lr}^ │ │ │ │ @ instruction: 0xf1027004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x464d9e10 │ │ │ │ - @ instruction: 0xf8dd4654 │ │ │ │ - @ instruction: 0xf026903c │ │ │ │ - @ instruction: 0xf8dd0301 │ │ │ │ - @ instruction: 0x4671a038 │ │ │ │ - mulle sp, lr, r2 │ │ │ │ - blx 8ad3a <__time64@plt+0x896a2> │ │ │ │ - stmiane r8, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - andeq lr, r3, #9216 @ 0x2400 │ │ │ │ - andvc pc, r3, lr, asr r8 @ │ │ │ │ - ldrdvs lr, [r1, -r0] │ │ │ │ - andvc pc, r3, r9, asr #16 │ │ │ │ - smlabtvs r1, r2, r9, lr │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -r1, lsl #13 │ │ │ │ - suble r2, fp, r0, lsl #20 │ │ │ │ - blx 8a566 <__time64@plt+0x88ece> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8ff01 │ │ │ │ - strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r1, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs 9a55c <__time64@plt+0x98ec4> │ │ │ │ - ldrhi pc, [lr, -r0, asr #4] │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b893c4 <__time64@plt+0xb87d2c> │ │ │ │ - ldrhi pc, [r8, -r0, asr #4] │ │ │ │ - b 13d3d64 <__time64@plt+0x13d26cc> │ │ │ │ - andscs r0, r8, r2, asr ip │ │ │ │ - andge lr, lr, #3358720 @ 0x334000 │ │ │ │ - @ instruction: 0x46ae4633 │ │ │ │ - stmib sp, {r1, r5, r7, r9, sl, lr}^ │ │ │ │ - blx 1fdb6 <__time64@plt+0x1e71e> │ │ │ │ - ldmdbvs sl, {r2, r3, sl, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3 │ │ │ │ - strvs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ - stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r1, {r1, r8, r9, sl, lr}^ │ │ │ │ - setend be │ │ │ │ - mvnle r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x270fe9dd │ │ │ │ - mrcls 6, 0, r4, cr1, cr4, {2} │ │ │ │ - @ instruction: 0xf8dd4675 │ │ │ │ - @ instruction: 0x07d3a038 │ │ │ │ - tstcs ip, lr, lsl #10 │ │ │ │ - movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - ldmne r9!, {r4, r5, r6, r7, fp, ip}^ │ │ │ │ - andgt pc, r3, r6, asr r8 @ │ │ │ │ - ldrdvs lr, [r1], -r0 │ │ │ │ - andgt pc, r3, r7, asr #16 │ │ │ │ - andvs lr, r1, r1, asr #19 │ │ │ │ - stmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - stmdbvs r3!, {r0, r3, r4, fp, sp, lr} │ │ │ │ - vqdmlsl.s q9, d0, d0 │ │ │ │ - stmdbcs r2, {r1, r2, r4, sl, pc} │ │ │ │ - strbhi pc, [r6], #-768 @ 0xfffffd00 @ │ │ │ │ - strbmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #14376 @ 0x3828 │ │ │ │ - movwls r9, #11021 @ 0x2b0d │ │ │ │ + ldmib sp, {r0, r2, r3, r6, r9, sl, lr}^ │ │ │ │ + ldrbmi r9, [r4], -pc, lsl #12 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrbeq sl, [r0, sp, lsl #14]! │ │ │ │ + movweq pc, #4134 @ 0x1026 @ │ │ │ │ + bl f7bbc <__time64@plt+0xf6524> │ │ │ │ + b 13c3490 <__time64@plt+0x13c1df8> │ │ │ │ + bl 43594 <__time64@plt+0x41efc> │ │ │ │ + @ instruction: 0xf85e0203 │ │ │ │ + bl 25a79c <__time64@plt+0x259104> │ │ │ │ + ldmib r2, {r0, r1}^ │ │ │ │ + @ instruction: 0xf8491201 │ │ │ │ + stmib r0, {r0, r1, sp, lr}^ │ │ │ │ + @ instruction: 0xf8d81201 │ │ │ │ + bcs a7a4 <__time64@plt+0x910c> │ │ │ │ + strbhi pc, [pc], r0, asr #5 @ │ │ │ │ + bcs 14004 <__time64@plt+0x1296c> │ │ │ │ + bl b68fc <__time64@plt+0xb5264> │ │ │ │ + b 13c30bc <__time64@plt+0x13c1a24> │ │ │ │ + @ instruction: 0xf0030082 │ │ │ │ + @ instruction: 0xf8d8f9bb │ │ │ │ + strmi r2, [r6], -r0 │ │ │ │ + vstrle s5, [r8, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + ldrdeq pc, [r4], -r8 │ │ │ │ + vqdmulh.s d18, d0, d2 │ │ │ │ + @ instruction: 0xf1068768 │ │ │ │ + bl fe8c3434 <__time64@plt+0xfe8c1d9c> │ │ │ │ + blcs b833dc <__time64@plt+0xb81d44> │ │ │ │ + strbhi pc, [r1, -r0, asr #4]! @ │ │ │ │ + stceq 0, cr15, [r1], {34} @ 0x22 │ │ │ │ + stmib sp, {r0, r1, r9, sl, lr}^ │ │ │ │ + bl 32c420 <__time64@plt+0x32ad88> │ │ │ │ + @ instruction: 0x46310c52 │ │ │ │ + strtmi r4, [r2], r6, lsl #13 │ │ │ │ + strcs lr, [pc], -sp, asr #19 │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + ldmib r3, {r0, r4, r8, sl, ip, pc}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r8, r9, sl}^ │ │ │ │ + @ instruction: 0xf1036204 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ + streq lr, [r2, -r1, asr #19] │ │ │ │ + andvs lr, r4, #3162112 @ 0x304000 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrbmi r2, [r4], -pc, lsl #12 │ │ │ │ + @ instruction: 0xa70de9dd │ │ │ │ + bfieq r9, r1, (invalid: 26:17) │ │ │ │ + @ instruction: 0xf022d511 │ │ │ │ + bl c343c <__time64@plt+0xc1da4> │ │ │ │ + b 13c3548 <__time64@plt+0x13c1eb0> │ │ │ │ + bl 38364c <__time64@plt+0x381fb4> │ │ │ │ + @ instruction: 0xf85e0c03 │ │ │ │ + bl 1ba854 <__time64@plt+0x1b91bc> │ │ │ │ + ldmib ip, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf8460c01 │ │ │ │ + stmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8df0c01 │ │ │ │ + @ instruction: 0xf85b3900 │ │ │ │ + ldmdavs r9, {r0, r1, ip, sp} │ │ │ │ + blcs 1ccf0 <__time64@plt+0x1b658> │ │ │ │ + strthi pc, [r0], #-704 @ 0xfffffd40 │ │ │ │ + vmls.i8 d2, d0, d2 │ │ │ │ + blls 2e398c <__time64@plt+0x2e22f4> │ │ │ │ + stmdavs r8!, {r0, r3, r6, r9, sl, lr} │ │ │ │ + andge pc, r0, sp, asr #17 │ │ │ │ + movwvc lr, #10701 @ 0x29cd │ │ │ │ ldrbmi r9, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ - movwge lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7ff463b │ │ │ │ - @ instruction: 0x4604e81c │ │ │ │ - @ instruction: 0xf0024648 │ │ │ │ - @ instruction: 0x4638febd │ │ │ │ - cdp2 0, 11, cr15, cr10, cr2, {0} │ │ │ │ + ldrtmi r9, [r3], -r1, lsl #6 │ │ │ │ + mrc 7, 6, APSR_nzcv, cr4, cr14, {7} │ │ │ │ + strbmi r4, [r8], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf972f003 │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + and pc, fp, pc, ror #18 │ │ │ │ + stmiacs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + tstpcs lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + ldmeq r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf920f003 │ │ │ │ andslt r4, r5, r0, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldmdbcs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8df2400 │ │ │ │ - vmul.i8 d16, d0, d28 │ │ │ │ - ldrbtmi r2, [sl], #-270 @ 0xfffffef2 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - @ instruction: 0x4620fe71 │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - movwcs r8, #45040 @ 0xaff0 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - strcc r6, [r1], -fp, lsr #16 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bd038 <__time64@plt+0x1bb9a0> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + @ instruction: 0xf04ffb04 │ │ │ │ + @ instruction: 0xf8c9030a │ │ │ │ + stmdavs fp!, {ip, sp} │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6ff429e │ │ │ │ - @ instruction: 0xf8d8aeda │ │ │ │ - bcs a648 <__time64@plt+0x8fb0> │ │ │ │ - bichi pc, sl, #0 │ │ │ │ + @ instruction: 0xf8d8aec0 │ │ │ │ + bcs a8e8 <__time64@plt+0x9250> │ │ │ │ + bichi pc, fp, #0 │ │ │ │ @ instruction: 0xf0402a01 │ │ │ │ - @ instruction: 0xf06f8254 │ │ │ │ + @ instruction: 0xf06f8233 │ │ │ │ addsmi r4, r3, #0, 4 │ │ │ │ - strthi pc, [r1], -r0 │ │ │ │ - @ instruction: 0xf04f1e5e │ │ │ │ - ldrmi r0, [sl], ip, lsl #18 │ │ │ │ - ands r9, r0, ip, lsl #8 │ │ │ │ - blx 25c81a <__time64@plt+0x25b182> │ │ │ │ - stmdbvs r1!, {r1, r2, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0036860 │ │ │ │ - stmdbcs r0, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - eorshi pc, sp, #64 @ 0x40 │ │ │ │ - stmiavs r0!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0xf9caf003 │ │ │ │ + strbhi pc, [r9], -r0 @ │ │ │ │ + streq pc, [r2], -r3, lsr #3 │ │ │ │ + ldmibcc pc!, {r0, r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ + bl 1a7938 <__time64@plt+0x1a62a0> │ │ │ │ + ldrmi r0, [sl], r6, asr #12 │ │ │ │ + streq lr, [r6], pc, asr #20 │ │ │ │ + stmdavs fp!, {r1, r4, sp, lr, pc}^ │ │ │ │ + streq lr, [r6], #-2819 @ 0xfffff4fd │ │ │ │ + stmdbvs r1!, {r5, r6, fp, sp, lr} │ │ │ │ + ldc2 0, cr15, [r4], #12 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - mcrcc 2, 0, r8, cr1, cr6, {1} │ │ │ │ - @ instruction: 0xf8d8d5ec │ │ │ │ + stmiavs r0!, {r0, r1, r2, r4, r9, pc} │ │ │ │ + streq pc, [ip], -r6, lsr #3 │ │ │ │ + @ instruction: 0xf0036961 │ │ │ │ + stmdbcs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + andhi pc, lr, #64 @ 0x40 │ │ │ │ + stmdbeq r1, {r0, r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d8d5e9 │ │ │ │ ldrbmi r2, [r3], -r0 │ │ │ │ - bcs 696c8 <__time64@plt+0x68030> │ │ │ │ + bcs 69978 <__time64@plt+0x682e0> │ │ │ │ @ instruction: 0xf8dfd00a │ │ │ │ - vst2.32 {d18-d19}, [pc :256], ip │ │ │ │ + vst2.8 {d18-d19}, [pc :64], r8 │ │ │ │ @ instruction: 0xf8df71f2 │ │ │ │ - ldrbtmi r0, [sl], #-2232 @ 0xfffff748 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - stmdavs fp!, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0020098 │ │ │ │ - stmdavs fp!, {r0, r1, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 13ed4 <__time64@plt+0x1283c> │ │ │ │ - movwcs sp, #3342 @ 0xd0e │ │ │ │ - stmdacc r4, {r0, r3, r5, r6, fp, sp, lr} │ │ │ │ - ssatmi r4, #5, sl, lsl #12 │ │ │ │ - eormi pc, r3, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf8403201 │ │ │ │ - movwcc r4, #16132 @ 0x3f04 │ │ │ │ - adcmi r6, r2, #44, 16 @ 0x2c0000 │ │ │ │ - @ instruction: 0x4664dbf6 │ │ │ │ - ldmdbge r2, {r0, r1, r4, r9, fp, sp, pc} │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - @ instruction: 0xf8dffd97 │ │ │ │ - @ instruction: 0xf85b3864 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r2, r3, r4, r9, sl, pc} │ │ │ │ - @ instruction: 0xf8d8230c │ │ │ │ - stmdavs sl!, {r2, ip}^ │ │ │ │ - blx 29b52 <__time64@plt+0x284ba> │ │ │ │ - @ instruction: 0xf8d1f303 │ │ │ │ - @ instruction: 0xf8ddc000 │ │ │ │ - ldrmi r8, [r3], #-72 @ 0xffffffb8 │ │ │ │ - stmib sp, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - stmvs sl, {r0, r1, r2, r9, ip, sp, lr} │ │ │ │ - @ instruction: 0xf8539206 │ │ │ │ - stmib sp, {r2, sl, fp, sp}^ │ │ │ │ - bvs 1896f34 <__time64@plt+0x189589c> │ │ │ │ - strbtmi r9, [r2], -r3, lsl #4 │ │ │ │ - tstls r2, r9, asr #16 │ │ │ │ - @ instruction: 0xf8534631 │ │ │ │ - stmib sp, {r3, sl, fp, ip, sp}^ │ │ │ │ - bvs 8e3338 <__time64@plt+0x8e1ca0> │ │ │ │ - svc 0x0048f7fe │ │ │ │ - ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - cdp2 0, 1, cr15, cr12, cr2, {0} │ │ │ │ - @ instruction: 0xf0024640 │ │ │ │ - @ instruction: 0x4628fe19 │ │ │ │ - cdp2 0, 1, cr15, cr6, cr2, {0} │ │ │ │ - movwcs lr, #38743 @ 0x9757 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #30572 @ 0x776c │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #26472 @ 0x6768 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #5988 @ 0x1764 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #1888 @ 0x760 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #22364 @ 0x575c │ │ │ │ + ldrbtmi r0, [sl], #-2068 @ 0xfffff7ec │ │ │ │ + @ instruction: 0xf0034478 │ │ │ │ + stmdavs fp!, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + addeq lr, r3, pc, asr #20 │ │ │ │ + @ instruction: 0xf8e4f003 │ │ │ │ + strmi r6, [r6], -fp, lsr #16 │ │ │ │ + vldrle d2, [r2, #-0] │ │ │ │ + @ instruction: 0xf04f6869 │ │ │ │ + @ instruction: 0xf1a00300 │ │ │ │ + ldrmi r0, [sl], -r4 │ │ │ │ + @ instruction: 0xf85146a4 │ │ │ │ + @ instruction: 0xf1024023 │ │ │ │ + @ instruction: 0xf1030201 │ │ │ │ + @ instruction: 0xf8400303 │ │ │ │ + stmdavs ip!, {r2, r8, r9, sl, fp, lr} │ │ │ │ + blle ffd1341c <__time64@plt+0xffd11d84> │ │ │ │ + bge 4d4328 <__time64@plt+0x4d2c90> │ │ │ │ + @ instruction: 0x4628a912 │ │ │ │ + ldc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ + sbfxcc pc, pc, #17, #21 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + blcs 9ca18 <__time64@plt+0x9b380> │ │ │ │ + strbhi pc, [r3], -r0, lsl #6 @ │ │ │ │ + andeq lr, r0, #3489792 @ 0x354000 │ │ │ │ + ldrdne pc, [r4], -r8 │ │ │ │ + ldrhi lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + ldrdgt pc, [r0], -r1 │ │ │ │ + bls 2d3a18 <__time64@plt+0x2d2380> │ │ │ │ + andvc lr, r7, #3358720 @ 0x334000 │ │ │ │ + andls r6, r6, #9043968 @ 0x8a0000 │ │ │ │ + stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + andpl lr, r4, #3358720 @ 0x334000 │ │ │ │ + andls r6, r3, #401408 @ 0x62000 │ │ │ │ + stmdavs r9, {r1, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrtmi r9, [r1], -r2, lsl #2 │ │ │ │ + stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ + movwhi lr, #2509 @ 0x9cd │ │ │ │ + @ instruction: 0xf7fe6a23 │ │ │ │ + strmi lr, [r4], -ip, ror #27 │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + @ instruction: 0x4640f8bb │ │ │ │ + @ instruction: 0xf8b8f003 │ │ │ │ + @ instruction: 0xf0034628 │ │ │ │ + rsb pc, sp, #11862016 @ 0xb50000 │ │ │ │ + movweq pc, #36943 @ 0x904f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #18264 @ 0x4758 │ │ │ │ + @ instruction: 0xf04fe75d │ │ │ │ + @ instruction: 0xf8c90307 │ │ │ │ + ldrb r3, [r8, -r0] │ │ │ │ + movweq pc, #24655 @ 0x604f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #14164 @ 0x3754 │ │ │ │ + @ instruction: 0xf04fe753 │ │ │ │ + @ instruction: 0xf8c90301 │ │ │ │ + strb r3, [lr, -r0] │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #10064 @ 0x2750 │ │ │ │ + @ instruction: 0xf04fe749 │ │ │ │ + @ instruction: 0xf8c90305 │ │ │ │ + strb r3, [r4, -r0] │ │ │ │ + movweq pc, #16463 @ 0x404f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #34636 @ 0x874c │ │ │ │ + @ instruction: 0xf04fe73f │ │ │ │ + @ instruction: 0xf8c90303 │ │ │ │ + ldr r3, [sl, -r0]! │ │ │ │ + movweq pc, #8271 @ 0x204f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - @ instruction: 0xf8d0e748 │ │ │ │ - blvs ea828 <__time64@plt+0xe9190> │ │ │ │ - stmdbvs r2!, {r0, r2, r6, r9, fp, sp, lr} │ │ │ │ - biceq lr, r3, sl, lsl #22 │ │ │ │ - ldmdavs r7!, {r0, r1, r6, r8, r9, fp, sp, lr} │ │ │ │ - bl 14efbc <__time64@plt+0x14d924> │ │ │ │ - ldrbmi r0, [r3], -r3, asr #1 │ │ │ │ - strmi fp, [fp], -ip, lsl #30 │ │ │ │ - movwls r4, #54922 @ 0xd68a │ │ │ │ - svclt 0x000c462b │ │ │ │ - strmi r4, [r5], -r3, lsl #12 │ │ │ │ - svccs 0x0000930c │ │ │ │ - movthi pc, #12992 @ 0x32c0 @ │ │ │ │ - suble r2, r9, r0, lsl #30 │ │ │ │ - blx 1ca80e <__time64@plt+0x1c9176> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - ldmdavs r4!, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - stccs 6, cr4, [r0], {7} │ │ │ │ - cdpne 13, 6, cr13, cr3, cr0, {2} │ │ │ │ - blcs 9c9b4 <__time64@plt+0x9b31c> │ │ │ │ - strhi pc, [r4, #576]! @ 0x240 │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b89168 <__time64@plt+0xb87ad0> │ │ │ │ - ldrhi pc, [lr, #576] @ 0x240 │ │ │ │ - b 13d4010 <__time64@plt+0x13d2978> │ │ │ │ - andscs r0, r8, r4, asr ip │ │ │ │ - strge lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ - strmi r4, [lr], sl, lsl #12 │ │ │ │ - ldrtmi r4, [r2], r0, lsr #13 │ │ │ │ - @ instruction: 0x7c0cfb00 │ │ │ │ - ldmib r2, {r4, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r2, {r0, sl, sp, lr}^ │ │ │ │ - andscc r1, r8, #12582912 @ 0xc00000 │ │ │ │ - stceq 8, cr15, [r4], {82} @ 0x52 │ │ │ │ - ldcvc 8, cr15, [r8], {82} @ 0x52 │ │ │ │ - strvc lr, [r0], -r3, asr #19 │ │ │ │ - smlabtmi r2, r3, r9, lr │ │ │ │ - andpl lr, r4, r3, asr #19 │ │ │ │ - strbmi r3, [r3, #-792]! @ 0xfffffce8 │ │ │ │ - ldrbmi sp, [r6], -sp, ror #3 │ │ │ │ - ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ - b 17d8484 <__time64@plt+0x17d6dec> │ │ │ │ - @ instruction: 0xf8dd73c8 │ │ │ │ - strle sl, [sp, #-56] @ 0xffffffc8 │ │ │ │ - @ instruction: 0xf028230c │ │ │ │ - blx c385e <__time64@plt+0xc21c6> │ │ │ │ - stmdbne sl, {r2, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf85e193b │ │ │ │ - ldmib r2, {r2}^ │ │ │ │ - teqpl r8, r1, lsl #4 │ │ │ │ - andne lr, r1, #3194880 @ 0x30c000 │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - @ instruction: 0x469084f4 │ │ │ │ - suble r2, sp, r0, lsl #20 │ │ │ │ - blx 8a8b2 <__time64@plt+0x8921a> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d9fd5b │ │ │ │ - strmi r2, [r0], r0 │ │ │ │ - vstrle s5, [r3, #-0] │ │ │ │ - @ instruction: 0xf8d91e53 │ │ │ │ - blcs ba8a8 <__time64@plt+0xb9210> │ │ │ │ - strbhi pc, [r3, #-576]! @ 0xfffffdc0 @ │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - movweq lr, #60323 @ 0xeba3 │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - b 13e3e1c <__time64@plt+0x13e2784> │ │ │ │ - tstcs r8, #20992 @ 0x5200 │ │ │ │ - strge lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ - ldrbtmi r4, [r4], -r1, lsl #12 │ │ │ │ - blx d4386 <__time64@plt+0xd2cee> │ │ │ │ - stmib sp, {r2, r3, sl, fp}^ │ │ │ │ - ldmib r4, {r4, r8, r9, sl, sp}^ │ │ │ │ - ldmib r4, {r0, r8, sl, sp, lr}^ │ │ │ │ - ldrcc r0, [r8], #-515 @ 0xfffffdfd │ │ │ │ - stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ - ldcvc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - strvc lr, [r0], -r1, asr #19 │ │ │ │ - andpl lr, r2, r1, asr #19 │ │ │ │ - movwcs lr, #18881 @ 0x49c1 │ │ │ │ - strmi r3, [ip, #280] @ 0x118 │ │ │ │ - ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - ldrbmi r5, [r6], -pc, lsl #4 │ │ │ │ - @ instruction: 0xf8dd9f11 │ │ │ │ - @ instruction: 0x07d4a038 │ │ │ │ - tstcs ip, r0, lsl r5 │ │ │ │ - movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - andeq lr, r3, lr, lsl #22 │ │ │ │ - tsteq r3, r8, lsl #22 │ │ │ │ - andgt pc, r3, lr, asr r8 @ │ │ │ │ - ldrdmi lr, [r1], -r0 │ │ │ │ - andgt pc, r3, r8, asr #16 │ │ │ │ - andmi lr, r1, r1, asr #19 │ │ │ │ - @ instruction: 0x3630f8df │ │ │ │ + @ instruction: 0xf04fe735 │ │ │ │ + @ instruction: 0xf8c90308 │ │ │ │ + ldr r3, [r0, -r0]! │ │ │ │ + ldrdhi pc, [r0], -r9 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + strthi pc, [r6], #0 │ │ │ │ + @ instruction: 0xf1b89b0c │ │ │ │ + ldmdavs r8, {r0, r8, r9, sl, fp} │ │ │ │ + eorshi pc, r5, #64 @ 0x40 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + @ instruction: 0xf1a08385 │ │ │ │ + cdpls 8, 0, cr0, cr12, cr2, {0} │ │ │ │ + bcc ffffee9c <__time64@plt+0xffffd804> │ │ │ │ + stmdaeq r8, {r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + strvc lr, [sp, #-2509] @ 0xfffff633 │ │ │ │ + b 13d42c4 <__time64@plt+0x13d2c2c> │ │ │ │ + ands r0, r2, r8, lsl #17 │ │ │ │ + bl dcc7c <__time64@plt+0xdb5e4> │ │ │ │ + stmdavs r8!, {r3, r8, sl}^ │ │ │ │ + @ instruction: 0xf0036929 │ │ │ │ + stmdbcs r0, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + andshi pc, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1a868a8 │ │ │ │ + stmdbvs r9!, {r2, r3, fp}^ │ │ │ │ + blx ff7beada <__time64@plt+0xff7bd442> │ │ │ │ + @ instruction: 0xf0402900 │ │ │ │ + @ instruction: 0xf1ba820f │ │ │ │ + strble r0, [r9, #2561]! @ 0xa01 │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + ldmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ + blcs 5ff18 <__time64@plt+0x5e880> │ │ │ │ + @ instruction: 0xf8dfd00b │ │ │ │ + vst1.32 {d18-d20}, [pc], r4 │ │ │ │ + @ instruction: 0xf8df71ba │ │ │ │ + ldrbtmi r0, [sl], #-1664 @ 0xfffff980 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + blls 342ae8 <__time64@plt+0x341450> │ │ │ │ + b 13dcb60 <__time64@plt+0x13db4c8> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + blls 340b5c <__time64@plt+0x33f4c4> │ │ │ │ + ldmdavs fp, {r7, r9, sl, lr} │ │ │ │ + vstrle d2, [lr, #-0] │ │ │ │ + movweq pc, #16800 @ 0x41a0 @ │ │ │ │ + stmdavs r1, {r2, r3, fp, ip, pc}^ │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + eorcs pc, r5, r1, asr r8 @ │ │ │ │ + streq pc, [r3, #-261] @ 0xfffffefb │ │ │ │ + svccs 0x0004f843 │ │ │ │ + addsmi r6, r7, #131072 @ 0x20000 │ │ │ │ + stmdals ip, {r2, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + ldmdbge r2, {r0, r1, r4, r9, fp, sp, pc} │ │ │ │ + ldc2 7, cr15, [r2], #-1020 @ 0xfffffc04 │ │ │ │ + @ instruction: 0x361cf8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9c990 <__time64@plt+0x9b2f8> │ │ │ │ - mvnshi pc, #0, 6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #18480 @ 0x4830 │ │ │ │ - stmib sp, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 357540 <__time64@plt+0x355ea8> │ │ │ │ - movwge lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7fe4643 │ │ │ │ - strmi lr, [r4], -r2, ror #26 │ │ │ │ - @ instruction: 0xf0024638 │ │ │ │ - @ instruction: 0x4640fd19 │ │ │ │ - ldc2 0, cr15, [r6, #-8] │ │ │ │ - andslt r4, r5, r0, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldrdls pc, [r0], -r8 │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - tstphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf1b9682f │ │ │ │ - @ instruction: 0xf0000f01 │ │ │ │ - stmdbvs r3!, {r5, r6, r7, r8, r9, pc} │ │ │ │ + blcs 9cbb0 <__time64@plt+0x9b518> │ │ │ │ + ldrbthi pc, [pc], -r0, lsl #6 @ │ │ │ │ + andvc lr, fp, #3620864 @ 0x374000 │ │ │ │ + ldrdne pc, [r4], -r9 │ │ │ │ + @ instruction: 0x5612e9dd │ │ │ │ + andeq lr, r0, #3440640 @ 0x348000 │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ + stmdbvs r7!, {r3, r8, r9, sl, ip, pc} │ │ │ │ + stmvs pc, {r0, r1, r2, r8, r9, sl, ip, pc} @ │ │ │ │ + @ instruction: 0xf8539706 │ │ │ │ + stmib sp, {r2, sl, fp, ip, sp, lr}^ │ │ │ │ + bvs 19dc788 <__time64@plt+0x19db0f0> │ │ │ │ + stmdavs r9, {r0, r1, r8, r9, sl, ip, pc}^ │ │ │ │ + strbmi r9, [r1], -r2, lsl #2 │ │ │ │ + stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ + movwpl lr, #2509 @ 0x9cd │ │ │ │ + @ instruction: 0xf7fe6a23 │ │ │ │ + @ instruction: 0x4604ecb8 │ │ │ │ + @ instruction: 0xf0024640 │ │ │ │ + strtmi pc, [r8], -pc, ror #31 │ │ │ │ + @ instruction: 0xffecf002 │ │ │ │ + @ instruction: 0xf0024630 │ │ │ │ + str pc, [r5], r9, ror #31 │ │ │ │ + ldrdvc pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + svccs 0x00018340 │ │ │ │ + @ instruction: 0xf0006828 │ │ │ │ + stmdbvs r3!, {r0, r1, r4, sl, pc} │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ - svccs 0x0000831e │ │ │ │ - addhi pc, lr, #192, 4 │ │ │ │ - svccs 0x0000463e │ │ │ │ - andcs sp, ip, r6, asr #32 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - ldc2l 0, cr15, [r8], {2} │ │ │ │ - strmi r6, [r6], -pc, lsr #16 │ │ │ │ - ldcle 15, cr2, [sp, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ + stmdacs r0, {r0, r6, r8, r9, pc} │ │ │ │ + adcshi pc, r2, #192, 4 │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ + bl 36d04 <__time64@plt+0x3566c> │ │ │ │ + b 13c2cd0 <__time64@plt+0x13c1638> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs pc!, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + svccs 0x00004606 │ │ │ │ + @ instruction: 0xf107dd44 │ │ │ │ + stmdavs r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf100861f │ │ │ │ - bne 16c3600 <__time64@plt+0x16c1f68> │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - @ instruction: 0x46028619 │ │ │ │ - mrrceq 10, 4, lr, r7, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ + @ instruction: 0xf10086b7 │ │ │ │ + bl fe8c384c <__time64@plt+0xfe8c21b4> │ │ │ │ + blcs b837f8 <__time64@plt+0xb82160> │ │ │ │ + ldrthi pc, [r0], r0, asr #4 @ │ │ │ │ + stceq 0, cr15, [r1], {39} @ 0x27 │ │ │ │ + stmib sp, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ + bl 304834 <__time64@plt+0x30319c> │ │ │ │ + @ instruction: 0x46020c57 │ │ │ │ strtmi r4, [r9], lr, lsl #13 │ │ │ │ - strls r4, [ip], -r2, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r0, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ + bl 54698 <__time64@plt+0x53000> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {r8, sl, ip, sp, lr}^ │ │ │ │ + ldmib r3, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ strvc lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ - stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r2, {r1, r8, lr}^ │ │ │ │ - @ instruction: 0xf1026004 │ │ │ │ - mvnle r0, r8, lsl r2 │ │ │ │ - ldrbtmi r9, [r1], -sp, lsl #30 │ │ │ │ - strbmi r9, [sp], -ip, lsl #28 │ │ │ │ + smlabtmi r2, r2, r9, lr │ │ │ │ + andvs lr, r4, r2, asr #19 │ │ │ │ + andseq pc, r8, #-2147483648 @ 0x80000000 │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrbtmi r6, [r1], -ip, lsl #14 │ │ │ │ + ldrbmi r4, [r4], -sp, asr #12 │ │ │ │ movweq pc, #4135 @ 0x1027 @ │ │ │ │ - addsmi r4, pc, #84, 12 @ 0x5400000 │ │ │ │ - andcs sp, ip, #12 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - ldmne r2!, {r3, r6, r7, fp, ip}^ │ │ │ │ + strle r0, [pc, #-2047] @ 2449 <__time64@plt+0xdb1> │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + andeq lr, r3, r1, lsl #22 │ │ │ │ andgt pc, r3, lr, asr r8 @ │ │ │ │ + andeq lr, r3, #6144 @ 0x1800 │ │ │ │ ldrdvc lr, [r1, -r0] │ │ │ │ andgt pc, r3, r6, asr #16 │ │ │ │ smlabtvc r1, r2, r9, lr │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -r8, asr #4 │ │ │ │ - suble r2, ip, r0, lsl #20 │ │ │ │ - blx 8aa56 <__time64@plt+0x893be> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8fc89 │ │ │ │ - strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r2, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs 82a4c <__time64@plt+0x813b4> │ │ │ │ - strbhi pc, [r1, #576]! @ 0x240 @ │ │ │ │ + ldrmi r8, [r7], -r5, ror #4 │ │ │ │ + subsle r2, r2, r0, lsl #20 │ │ │ │ + subeq lr, r2, #2048 @ 0x800 │ │ │ │ + addeq lr, r2, pc, asr #20 │ │ │ │ + @ instruction: 0xff56f002 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + bcs 144a8 <__time64@plt+0x12e10> │ │ │ │ + @ instruction: 0xf102dd47 │ │ │ │ + @ instruction: 0xf8d833ff │ │ │ │ + blcs 82ca8 <__time64@plt+0x81610> │ │ │ │ + strbhi pc, [r5], -r0, asr #4 @ │ │ │ │ tstpeq r7, #-1073741823 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ - blcs b892b4 <__time64@plt+0xb87c1c> │ │ │ │ - ldrbhi pc, [fp, #576] @ 0x240 @ │ │ │ │ - cdpeq 0, 1, cr15, cr8, cr15, {2} │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - ldrtmi r4, [r9], -r3, lsl #12 │ │ │ │ + movweq lr, #2979 @ 0xba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf022863e │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + strvs lr, [ip, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ + @ instruction: 0x46964639 │ │ │ │ strtmi r4, [r2], r1, lsl #13 │ │ │ │ - @ instruction: 0x0c0cfb0e │ │ │ │ - stmib sp, {r1, r2, r4, r7, r9, sl, lr}^ │ │ │ │ - strls r6, [lr, #-1804] @ 0xfffff8f4 │ │ │ │ - ldmdavs sp, {r1, r2, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - ldrdmi lr, [r1], -r3 │ │ │ │ - @ instruction: 0x2703e9d3 │ │ │ │ - stmib r1, {r3, r4, r8, r9, ip, sp}^ │ │ │ │ - strbmi r5, [r3, #-1024]! @ 0xfffffc00 │ │ │ │ + bl 280fc <__time64@plt+0x26a64> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r9}^ │ │ │ │ + @ instruction: 0xf1037604 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ andeq lr, r2, #3162112 @ 0x304000 │ │ │ │ strvc lr, [r4], -r1, asr #19 │ │ │ │ tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf02ed1ee │ │ │ │ + @ instruction: 0xf01ed1ed │ │ │ │ + ldmib sp, {r0, r8, r9, sl, fp}^ │ │ │ │ + ldrbtmi r6, [r2], -ip, lsl #14 │ │ │ │ + @ instruction: 0xf02e4654 │ │ │ │ stcls 3, cr0, [lr, #-4] │ │ │ │ - @ instruction: 0x670ce9dd │ │ │ │ - @ instruction: 0x46484672 │ │ │ │ - ldrmi r4, [lr, #1620] @ 0x654 │ │ │ │ - tstcs ip, sp │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - bl 1c8dac <__time64@plt+0x1c7714> │ │ │ │ + bl f6d3c <__time64@plt+0xf56a4> │ │ │ │ + b 13c3a10 <__time64@plt+0x13c2378> │ │ │ │ + bl 243b14 <__time64@plt+0x24247c> │ │ │ │ @ instruction: 0xf8590c03 │ │ │ │ - ldmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf8470101 │ │ │ │ - stmib ip, {r0, r1, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf8df0101 │ │ │ │ - @ instruction: 0xf85b3490 │ │ │ │ + bl 1e6d1c <__time64@plt+0x1e5684> │ │ │ │ + ldmib ip, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf847e001 │ │ │ │ + stmib r1, {r0, r1, ip, pc}^ │ │ │ │ + @ instruction: 0xf8dfe001 │ │ │ │ + @ instruction: 0xf85b3438 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e3230 <__time64@plt+0x2e1b98> │ │ │ │ + blls 2e34ec <__time64@plt+0x2e1e54> │ │ │ │ stmdavs r8!, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs 18e76dc <__time64@plt+0x18e6044> │ │ │ │ - bvs 8e76dc <__time64@plt+0x8e6044> │ │ │ │ + bvs 18e7940 <__time64@plt+0x18e62a8> │ │ │ │ + bvs 8e7940 <__time64@plt+0x8e62a8> │ │ │ │ ldrtmi r9, [fp], -r0, lsl #6 │ │ │ │ - ldcl 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ + bl 1240d3c <__time64@plt+0x123f6a4> │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - mcrr2 0, 0, pc, sl, cr2 @ │ │ │ │ + @ instruction: 0xff14f002 │ │ │ │ @ instruction: 0xf0024638 │ │ │ │ - strtmi pc, [r0], -r7, asr #24 │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - stcls 15, cr8, [ip], {240} @ 0xf0 │ │ │ │ - blcs 14448 <__time64@plt+0x12db0> │ │ │ │ - andhi pc, sp, #192, 4 │ │ │ │ - blcs 1456c <__time64@plt+0x12ed4> │ │ │ │ - andcs sp, ip, r7, asr #32 │ │ │ │ - @ instruction: 0xf000fb03 │ │ │ │ - ldc2 0, cr15, [r6], {2} │ │ │ │ + str pc, [sp, #3857]! @ 0xf11 │ │ │ │ + ldrbmi r9, [r3], -ip, lsl #24 │ │ │ │ + vqdmlsl.s q9, d0, d0 │ │ │ │ + @ instruction: 0x469a8253 │ │ │ │ + suble r2, lr, r0, lsl #22 │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + addeq lr, r3, pc, asr #20 │ │ │ │ + cdp2 0, 14, cr15, cr0, cr2, {0} │ │ │ │ strmi r6, [r2], lr, lsr #16 │ │ │ │ - ldcle 14, cr2, [lr, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf10083f4 │ │ │ │ - bne 16c3784 <__time64@plt+0x16c20ec> │ │ │ │ + stclle 14, cr2, [r4, #-0] │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + blcs 9cf24 <__time64@plt+0x9b88c> │ │ │ │ + strbhi pc, [r2], #-576 @ 0xfffffdc0 @ │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r2], -lr, ror #7 │ │ │ │ - mrrceq 10, 4, lr, r6, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ - strtmi r4, [r1], lr, lsl #13 │ │ │ │ + @ instruction: 0xf026843b │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ strvs lr, [ip, #-2509] @ 0xfffff633 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r1, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, r8, lr}^ │ │ │ │ - tstcc r8, #12582912 @ 0xc00000 │ │ │ │ - strvc lr, [r0], #-2498 @ 0xfffff63e │ │ │ │ + mrrceq 11, 0, lr, r6, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ + strls r4, [lr, -r1, lsr #13] │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvc lr, [r0], #-2515 @ 0xfffff62d │ │ │ │ + @ instruction: 0x1602e9d3 │ │ │ │ + ldrdpl lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {sl, ip, sp, lr}^ │ │ │ │ stmib r2, {r1, r9, sl, ip}^ │ │ │ │ @ instruction: 0xf1025004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ strvs lr, [ip, #-2525] @ 0xfffff623 │ │ │ │ - svcls 0x000e4671 │ │ │ │ - @ instruction: 0xf026464c │ │ │ │ - addsmi r0, lr, #67108864 @ 0x4000000 │ │ │ │ - andcs sp, ip, #13 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - bl 288ea4 <__time64@plt+0x28780c> │ │ │ │ - @ instruction: 0xf85e0203 │ │ │ │ - ldmib r0, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0x464c4671 │ │ │ │ + @ instruction: 0xf0269f0e │ │ │ │ + ldrbeq r0, [r6, r1, lsl #6]! │ │ │ │ + bl f8220 <__time64@plt+0xf6b88> │ │ │ │ + b 13c3af4 <__time64@plt+0x13c245c> │ │ │ │ + bl 43bf8 <__time64@plt+0x42560> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 2b2e00 <__time64@plt+0x2b1768> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf84a6101 │ │ │ │ stmib r2, {r0, r1, lr, pc}^ │ │ │ │ @ instruction: 0xf8d86101 │ │ │ │ - bcs ab9c <__time64@plt+0x9504> │ │ │ │ - cmpphi r3, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ + bcs ae08 <__time64@plt+0x9770> │ │ │ │ + msrhi (UNDEF: 109), r0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - andcs r8, ip, lr, lsr #2 │ │ │ │ - @ instruction: 0xf000fb02 │ │ │ │ - blx ff1bebba <__time64@plt+0xff1bd522> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - bcs 145bc <__time64@plt+0x12f24> │ │ │ │ - cdpne 13, 5, cr13, cr1, cr0, {2} │ │ │ │ + bl a3338 <__time64@plt+0xa1ca0> │ │ │ │ + b 13c3720 <__time64@plt+0x13c2088> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d8fe89 │ │ │ │ + strmi r2, [r1], r0 │ │ │ │ + vstrle s5, [r5, #-0] │ │ │ │ + mvnscc pc, r2, lsl #2 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ vmla.i8 d18, d0, d2 │ │ │ │ - @ instruction: 0xf100838f │ │ │ │ - bne ff243028 <__time64@plt+0xff241990> │ │ │ │ - vmla.i8 d18, d0, d30 │ │ │ │ - strmi r8, [r4], r9, lsl #7 │ │ │ │ - vnmlaeq.f32 s29, s4, s30 │ │ │ │ - stmib sp, {r3, r4, sp}^ │ │ │ │ - ldrmi r5, [r9], -ip, lsl #16 │ │ │ │ + @ instruction: 0xf10083d3 │ │ │ │ + bl fe843298 <__time64@plt+0xfe841c00> │ │ │ │ + stmdbcs lr!, {r0, r1, r8} │ │ │ │ + bichi pc, ip, #64, 4 │ │ │ │ + cdpeq 0, 0, cr15, cr1, cr2, {1} │ │ │ │ + stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ + bl 398e80 <__time64@plt+0x3977e8> │ │ │ │ + pkhtbmi r0, r4, r2, asr #28 │ │ │ │ stmib sp, {r3, r4, r7, r9, sl, lr}^ │ │ │ │ - blx 1f422 <__time64@plt+0x1dd8a> │ │ │ │ - stmdbvs r8, {r1, r2, r3, r9, sl, fp, ip, sp}^ │ │ │ │ - ldmib r1, {r1, r3, fp, sp, lr}^ │ │ │ │ - ldmib r1, {r0, r8, r9, sl, ip, sp}^ │ │ │ │ - tstcc r8, r3, lsl #10 │ │ │ │ + bl df694 <__time64@plt+0xddffc> │ │ │ │ + ldmib r1, {r1, r2, r3, r6, r7, r9, sl, fp}^ │ │ │ │ + ldmib r1, {r8, r9, sp}^ │ │ │ │ + ldmib r1, {r1, r9, sl, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf1015004 │ │ │ │ + ldrbmi r0, [r1, #-280]! @ 0xfffffee8 │ │ │ │ movwcs lr, #2508 @ 0x9cc │ │ │ │ - stmib ip, {r0, r4, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib ip, {r1, r9, sl, ip, sp, lr}^ │ │ │ │ - @ instruction: 0xf10c5004 │ │ │ │ - mvnle r0, r8, lsl ip │ │ │ │ - andvc lr, lr, #3620864 @ 0x374000 │ │ │ │ - stcls 6, cr4, [ip, #-268] @ 0xfffffef4 │ │ │ │ - tstpeq r1, r2, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - ldrsbthi pc, [r4], -sp @ │ │ │ │ - andle r4, sp, sl, lsl #5 │ │ │ │ - blx ac56 <__time64@plt+0x95be> │ │ │ │ - ldmdane lr, {r0, r8, ip, sp, lr, pc}^ │ │ │ │ - andeq lr, r1, r9, lsl #22 │ │ │ │ + strvc lr, [r2], -ip, asr #19 │ │ │ │ + andpl lr, r4, ip, asr #19 │ │ │ │ + ldceq 1, cr15, [r8], {12} │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + strbmi r7, [r3], -lr, lsl #4 │ │ │ │ + stmdapl ip, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf02207d0 │ │ │ │ + strle r0, [pc, #-257] @ 2d93 <__time64@plt+0x16fb> │ │ │ │ + cmpeq r1, r1, lsl #22 │ │ │ │ + orreq lr, r1, pc, asr #20 │ │ │ │ + streq lr, [r1], -r3, lsl #22 │ │ │ │ andgt pc, r1, r3, asr r8 @ │ │ │ │ + andeq lr, r1, r9, lsl #22 │ │ │ │ @ instruction: 0x3601e9d6 │ │ │ │ andgt pc, r1, r9, asr #16 │ │ │ │ strcc lr, [r1], -r0, asr #19 │ │ │ │ - @ instruction: 0xf85b4bc3 │ │ │ │ + @ instruction: 0xf85b4ba8 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e2fa0 <__time64@plt+0x2e1908> │ │ │ │ + blls 2e326c <__time64@plt+0x2e1bd4> │ │ │ │ stmdavs r8!, {r0, r4, r6, r9, sl, lr} │ │ │ │ movwvc lr, #10701 @ 0x29cd │ │ │ │ movwls r6, #6755 @ 0x1a63 │ │ │ │ movwls r6, #2595 @ 0xa23 │ │ │ │ @ instruction: 0xf7fe464b │ │ │ │ - strmi lr, [r4], -r4, lsl #24 │ │ │ │ + strmi lr, [r4], -r8, asr #21 │ │ │ │ @ instruction: 0xf0024650 │ │ │ │ - strb pc, [r7], #2953 @ 0xb89 @ │ │ │ │ + strbmi pc, [r8], -r9, asr #28 @ │ │ │ │ + cdp2 0, 4, cr15, cr6, cr2, {0} │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + ldrb pc, [pc], #3651 @ 2ef0 <__time64@plt+0x1858> @ │ │ │ │ stmdacs r0, {r3, r4, r5, r9, sl, lr} │ │ │ │ - msrhi CPSR_fsc, #192, 4 │ │ │ │ + cmpphi r8, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ - movwcs sp, #49223 @ 0xc047 │ │ │ │ - @ instruction: 0xf000fb03 │ │ │ │ - blx 173ec8e <__time64@plt+0x173d5f6> │ │ │ │ - @ instruction: 0x46076835 │ │ │ │ - ldcle 13, cr2, [lr, #-0] │ │ │ │ - ldmdavs r1!, {r0, r1, r3, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf1008130 │ │ │ │ - bne 16c38f8 <__time64@plt+0x16c2260> │ │ │ │ + bl 37034 <__time64@plt+0x3599c> │ │ │ │ + b 13c3004 <__time64@plt+0x13c196c> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + blls 342758 <__time64@plt+0x3410c0> │ │ │ │ + ldmdavs sp, {r0, r1, r2, r9, sl, lr} │ │ │ │ + stclle 13, cr2, [r2, #-0] │ │ │ │ + @ instruction: 0xf1056859 │ │ │ │ + blcs 8ff18 <__time64@plt+0x8e880> │ │ │ │ + cmpphi lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r3], -sl, lsr #2 │ │ │ │ - mrrceq 10, 4, lr, r5, cr15 │ │ │ │ - @ instruction: 0x460a2018 │ │ │ │ + @ instruction: 0xf0258157 │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + bl 326f6c <__time64@plt+0x3258d4> │ │ │ │ + @ instruction: 0x460a0c55 │ │ │ │ strtmi r4, [r8], lr, lsl #13 │ │ │ │ - strls r4, [ip, -r2, lsr #13] │ │ │ │ - @ instruction: 0x7c0cfb00 │ │ │ │ - ldmib r2, {r0, r2, r3, r9, sl, ip, pc}^ │ │ │ │ - ldmib r2, {r0, sl, ip, lr}^ │ │ │ │ - andscc r1, r8, #786432 @ 0xc0000 │ │ │ │ - stceq 8, cr15, [r4], {82} @ 0x52 │ │ │ │ - ldcvs 8, cr15, [r8], {82} @ 0x52 │ │ │ │ - strvs lr, [r0, #-2499] @ 0xfffff63d │ │ │ │ - smlabtmi r2, r3, r9, lr │ │ │ │ - andvc lr, r4, r3, asr #19 │ │ │ │ - strbmi r3, [r3, #-792]! @ 0xfffffce8 │ │ │ │ - svcls 0x000cd1ed │ │ │ │ - mcrls 6, 0, r4, cr13, cr1, {3} │ │ │ │ - b 17d4638 <__time64@plt+0x17d2fa0> │ │ │ │ - strle r7, [lr, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0xf028220c │ │ │ │ - blx 838fa <__time64@plt+0x82262> │ │ │ │ - stmiane r8, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf85e18fa │ │ │ │ - ldmib r0, {r0, r1, lr, pc}^ │ │ │ │ + bl 149cc <__time64@plt+0x13334> │ │ │ │ + ldmib r2, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r2, {r8, sl, ip, sp, lr}^ │ │ │ │ + ldmib r2, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1026004 │ │ │ │ + stmib r3, {r3, r4, r9}^ │ │ │ │ + stmib r3, {r8, sl, ip, sp, lr}^ │ │ │ │ + stmib r3, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + @ instruction: 0xf018d1ed │ │ │ │ + svcls 0x000d0f01 │ │ │ │ + @ instruction: 0x46544671 │ │ │ │ + @ instruction: 0xf028d011 │ │ │ │ + bl 144380 <__time64@plt+0x142ce8> │ │ │ │ + b 13c4494 <__time64@plt+0x13c2dfc> │ │ │ │ + bl 43d98 <__time64@plt+0x42700> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1f2f98 <__time64@plt+0x1f1900> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf8475101 │ │ │ │ stmib r2, {r0, r1, lr, pc}^ │ │ │ │ @ instruction: 0xf8d95101 │ │ │ │ - bcs ad10 <__time64@plt+0x9678> │ │ │ │ - sbcshi pc, r1, #192, 4 │ │ │ │ - bcs 14758 <__time64@plt+0x130c0> │ │ │ │ - andcs sp, ip, sp, asr #32 │ │ │ │ - @ instruction: 0xf000fb02 │ │ │ │ - blx 33ed2e <__time64@plt+0x33d696> │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - bcs 1472c <__time64@plt+0x13094> │ │ │ │ - cdpne 13, 5, cr13, cr3, cr3, {2} │ │ │ │ - ldrdeq pc, [r4], -r9 │ │ │ │ - blcs 9463c <__time64@plt+0x92fa4> │ │ │ │ - sbchi pc, fp, r0, asr #4 │ │ │ │ + bcs afa0 <__time64@plt+0x9908> │ │ │ │ + movwhi pc, #62144 @ 0xf2c0 @ │ │ │ │ + bcs 149e8 <__time64@plt+0x13350> │ │ │ │ + bl b70e4 <__time64@plt+0xb5a4c> │ │ │ │ + b 13c38b8 <__time64@plt+0x13c2220> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d9fdbd │ │ │ │ + strmi r2, [r0], r0 │ │ │ │ + vstrle s5, [r3, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + @ instruction: 0xf8d94601 │ │ │ │ + blcs 82fdc <__time64@plt+0x81944> │ │ │ │ + rscshi pc, r3, r0, asr #4 │ │ │ │ tstpeq r7, #8, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b895b0 <__time64@plt+0xb87f18> │ │ │ │ - sbchi pc, r5, r0, asr #4 │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - stmib sp, {r3, r4, r8, r9, sp}^ │ │ │ │ - strmi r2, [r5], -ip, lsl #16 │ │ │ │ + movweq lr, #2979 @ 0xba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf02280ec │ │ │ │ + strmi r0, [r5], -r1, lsl #24 │ │ │ │ + strcs lr, [sp, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ strtmi r4, [r2], r6, lsl #13 │ │ │ │ - @ instruction: 0x8c0cfb03 │ │ │ │ - @ instruction: 0x970e46b0 │ │ │ │ - strvs lr, [r1], #-2517 @ 0xfffff62b │ │ │ │ - andeq lr, r3, #3489792 @ 0x354000 │ │ │ │ - @ instruction: 0xf8553518 │ │ │ │ - @ instruction: 0xf8553c04 │ │ │ │ - stmib r1, {r3, r4, sl, fp, ip, sp, lr}^ │ │ │ │ - stmib r1, {r9, sl, ip, sp, lr}^ │ │ │ │ - stmib r1, {r1, lr}^ │ │ │ │ - tstcc r8, r4, lsl #6 │ │ │ │ + vstmiaeq ip, {d30-} │ │ │ │ + strvc lr, [r0], #-2517 @ 0xfffff62b │ │ │ │ + @ instruction: 0x0602e9d5 │ │ │ │ + movwcs lr, #18901 @ 0x49d5 │ │ │ │ + ldreq pc, [r8, #-261] @ 0xfffffefb │ │ │ │ + strvc lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ + streq lr, [r2], -r1, asr #19 │ │ │ │ + movwcs lr, #18881 @ 0x49c1 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ mvnle r4, r1, ror #10 │ │ │ │ - strbmi r9, [r6], -ip, lsl #20 │ │ │ │ - ldrbtmi r9, [r0], -lr, lsl #30 │ │ │ │ - ldrsbthi pc, [r4], -sp @ │ │ │ │ - @ instruction: 0x07d14654 │ │ │ │ - tstcs ip, pc, lsl #10 │ │ │ │ + @ instruction: 0x270de9dd │ │ │ │ + @ instruction: 0x46544670 │ │ │ │ + ldrle r0, [r1, #-2005] @ 0xfffff82b │ │ │ │ movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - bl 2090a8 <__time64@plt+0x207a10> │ │ │ │ - @ instruction: 0xf85e0503 │ │ │ │ - ldmib r1, {r0, r1, lr, pc}^ │ │ │ │ - @ instruction: 0xf8480101 │ │ │ │ - stmib r5, {r0, r1, lr, pc}^ │ │ │ │ - blmi 19431bc <__time64@plt+0x1941b24> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9ce2c <__time64@plt+0x9b794> │ │ │ │ - subshi pc, sl, #0, 6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #14384 @ 0x3830 │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + tsteq r3, r0, lsl #22 │ │ │ │ + andgt pc, r3, lr, asr r8 @ │ │ │ │ + streq lr, [r3, #-2824] @ 0xfffff4f8 │ │ │ │ + ldrdeq lr, [r1, -r1] │ │ │ │ + andgt pc, r3, r8, asr #16 │ │ │ │ + smlabteq r1, r5, r9, lr │ │ │ │ + @ instruction: 0xf85b4b43 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 323a70 <__time64@plt+0x3223d8> │ │ │ │ + ldmdavs r8, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ + movwls r9, #15115 @ 0x3b0b │ │ │ │ movwls r6, #10531 @ 0x2923 │ │ │ │ movwls r6, #6755 @ 0x1a63 │ │ │ │ movwls r6, #2595 @ 0xa23 │ │ │ │ @ instruction: 0xf7fe4643 │ │ │ │ - ldr lr, [r0, #2898]! @ 0xb52 │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - subhi pc, lr, #64 @ 0x40 │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - strt r6, [fp], #-2091 @ 0xfffff7d5 │ │ │ │ - ldrbtmi r4, [r8], #-2138 @ 0xfffff7a6 │ │ │ │ - bl ac0df4 <__time64@plt+0xabf75c> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - ldrmi lr, [r1], r3, lsr #14 │ │ │ │ - stmdbcs r2, {r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ - blls 2f9f08 <__time64@plt+0x2f8870> │ │ │ │ - movwls r6, #14376 @ 0x3828 │ │ │ │ - ldrdcc lr, [ip, -sp] │ │ │ │ - andge pc, r0, sp, asr #17 │ │ │ │ - stmib sp, {r0, r1, r3, sl, lr}^ │ │ │ │ - ldrtmi r1, [fp], -r1, lsl #6 │ │ │ │ - @ instruction: 0xf7fe4649 │ │ │ │ - strmi lr, [r4], -r8, lsr #23 │ │ │ │ - bllt ffa40e28 <__time64@plt+0xffa3f790> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - sbcsle r2, r5, r0, lsl #20 │ │ │ │ - @ instruction: 0xf43f2a01 │ │ │ │ - blcs 2de80 <__time64@plt+0x2c7e8> │ │ │ │ - ldrmi sp, [sl], sp, ror #2 │ │ │ │ - @ instruction: 0xf6bf2a00 │ │ │ │ - bmi 11ee908 <__time64@plt+0x11ed270> │ │ │ │ - stmdami r7, {r5, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 16bee5c <__time64@plt+0x16bd7c4> │ │ │ │ + strmi lr, [r4], -r8, lsl #20 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + @ instruction: 0x4640fd7d │ │ │ │ + ldc2l 0, cr15, [sl, #-8]! │ │ │ │ + @ instruction: 0x4628e416 │ │ │ │ + @ instruction: 0xf91cf002 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + stmdavs fp!, {r1, r4, r5, r6, r9, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bmi 113c8e4 <__time64@plt+0x113b24c> │ │ │ │ - stmdami r4, {r5, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 143ee70 <__time64@plt+0x143d7d8> │ │ │ │ - ldrt r6, [r3], #2103 @ 0x837 │ │ │ │ - ldrbtmi r4, [r8], #-2113 @ 0xfffff7bf │ │ │ │ - b ffbc0e6c <__time64@plt+0xffbbf7d4> │ │ │ │ + ldmdami r7!, {r1, r3, r5, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xf8d8e9da │ │ │ │ + str r2, [lr, -r0] │ │ │ │ + @ instruction: 0xe7054691 │ │ │ │ + @ instruction: 0xdc362902 │ │ │ │ + strbmi r9, [r9], -fp, lsl #22 │ │ │ │ + stmib sp, {r3, r5, fp, sp, lr}^ │ │ │ │ + movwls sl, #14080 @ 0x3700 │ │ │ │ + ldrtmi r9, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + ldrtmi r9, [r3], -r2, lsl #6 │ │ │ │ + b 16410bc <__time64@plt+0x163fa24> │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + @ instruction: 0xf8d8bbe0 │ │ │ │ + bcs b0d0 <__time64@plt+0x9a38> │ │ │ │ + bcs 77430 <__time64@plt+0x75d98> │ │ │ │ + ldcge 4, cr15, [r2], {63} @ 0x3f │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + bcs 2332c <__time64@plt+0x21c94> │ │ │ │ + @ instruction: 0xf6bf469a │ │ │ │ + bmi 92eb40 <__time64@plt+0x92d4a8> │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2083 @ 0xfffff7dd │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d8fcfd │ │ │ │ + str r2, [r7], r0 │ │ │ │ + ldrbtmi r4, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ + stmib r6!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bllt fecc0e78 <__time64@plt+0xfecbf7e0> │ │ │ │ - ldrbtmi r4, [r8], #-2110 @ 0xfffff7c2 │ │ │ │ - b ff9c0e7c <__time64@plt+0xff9bf7e4> │ │ │ │ + bllt fec81108 <__time64@plt+0xfec7fa70> │ │ │ │ + ldrbtmi r4, [r8], #-2077 @ 0xfffff7e3 │ │ │ │ + ldmib lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - ldmdami ip!, {r0, r1, r2, r3, r4, r9, sl, sp, lr, pc} │ │ │ │ + ldmdami fp, {r0, r3, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d8eae0 │ │ │ │ - ldr r2, [r8, r0]! │ │ │ │ - @ instruction: 0x21204a39 │ │ │ │ - ldrbtmi r4, [sl], #-2105 @ 0xfffff7c7 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - stmdavs pc!, {r0, r4, r5, r9, fp, ip, sp, lr, pc} @ │ │ │ │ - bmi dfc44c <__time64@plt+0xdfadb4> │ │ │ │ - ldmdami r7!, {r5, r8, sp} │ │ │ │ + @ instruction: 0xf8d8e998 │ │ │ │ + strb r2, [r1, r0] │ │ │ │ + @ instruction: 0xf04f4a18 │ │ │ │ + ldmdami r8, {r5, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + ldc2l 0, cr15, [ip], {2} │ │ │ │ + strb r6, [r3, #-2088] @ 0xfffff7d8 │ │ │ │ + @ instruction: 0xf04f4a15 │ │ │ │ + ldmdami r5, {r5, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx a3eec0 <__time64@plt+0xa3d828> │ │ │ │ + ldc2l 0, cr15, [r2], {2} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bmi d3c574 <__time64@plt+0xd3aedc> │ │ │ │ - ldmdami r4!, {r0, r1, r6, r8, sp} │ │ │ │ + svclt 0x0000e58f │ │ │ │ + strdeq r6, [r0], -sl │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r4, r0, r8, ror r8 │ │ │ │ + andeq r4, r0, r2, lsr lr │ │ │ │ + andeq r4, r0, sl, asr #15 │ │ │ │ + andeq r4, r0, r0, ror #16 │ │ │ │ + andeq r4, r0, lr, lsr #12 │ │ │ │ + andeq r4, r0, r4, asr #13 │ │ │ │ + andeq r4, r0, r0, lsl r3 │ │ │ │ + andeq r4, r0, r2, lsr r0 │ │ │ │ + andeq r4, r0, r4, asr r0 │ │ │ │ + andeq r4, r0, r2, lsl r1 │ │ │ │ + andeq r4, r0, r2, lsr #4 │ │ │ │ + ldrdeq r4, [r0], -r4 @ │ │ │ │ + strdeq r3, [r0], -r0 │ │ │ │ + andeq r4, r0, r2, lsl r0 │ │ │ │ + ldrdeq r3, [r0], -ip │ │ │ │ + strdeq r3, [r0], -lr │ │ │ │ + blcs d4151c <__time64@plt+0xd3fe84> │ │ │ │ + cmppeq r3, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + bleq c41524 <__time64@plt+0xc3fe8c> │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 7beed4 <__time64@plt+0x7bd83c> │ │ │ │ - @ instruction: 0xf7ff6830 │ │ │ │ - @ instruction: 0xf04fba0b │ │ │ │ - ldrmi r0, [r6], ip, lsl #24 │ │ │ │ - @ instruction: 0x0c02fb0c │ │ │ │ - ldmib r0, {r1, fp, sp, lr}^ │ │ │ │ - andcc r5, ip, r1, lsl #6 │ │ │ │ - strcs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ - addvs r4, fp, r0, ror #10 │ │ │ │ + stc2 0, cr15, [r0], #8 │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + bl bc36c <__time64@plt+0xbacd4> │ │ │ │ + bl 62c4 <__time64@plt+0x4c2c> │ │ │ │ + ldmib r0, {r2, r3, r7, sl, fp}^ │ │ │ │ + @ instruction: 0xf1006500 │ │ │ │ + @ instruction: 0xf850000c │ │ │ │ + strbmi r3, [r0, #-3076]! @ 0xfffff3fc │ │ │ │ + strvs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - andcs lr, ip, #24903680 @ 0x17c0000 │ │ │ │ - @ instruction: 0x46a4463b │ │ │ │ - strne pc, [r5, #-2818] @ 0xfffff4fe │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - addsvs r4, sl, r9, lsr #5 │ │ │ │ + stccc 8, cr15, [r4], {65} @ 0x41 │ │ │ │ + @ instruction: 0xe735d1f1 │ │ │ │ + strbeq lr, [r5, #-2821] @ 0xfffff4fb │ │ │ │ + bl 54ad0 <__time64@plt+0x53438> │ │ │ │ + ldmib r1, {r0, r2, r7}^ │ │ │ │ + @ instruction: 0xf1016500 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addmi r2, r1, #4, 24 @ 0x400 │ │ │ │ + strvs lr, [r0, #-2499] @ 0xfffff63d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - bmi 7fcaf8 <__time64@plt+0x7fb460> │ │ │ │ - ldmdami pc, {r5, r8, sp} @ │ │ │ │ + stccs 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xe6cad1f1 │ │ │ │ + bcs ff541584 <__time64@plt+0xff53feec> │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + beq ff44158c <__time64@plt+0xff43fef4> │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9f0f002 │ │ │ │ - strb r6, [r9, #2091]! @ 0x82b │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - stmdacs r0, {r0, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - addshi pc, r8, #64 @ 0x40 │ │ │ │ - ldrdhi pc, [r0], -r9 │ │ │ │ - stmiblt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x00006bb6 │ │ │ │ - andeq r4, r0, r6, ror r5 │ │ │ │ - andeq r4, r0, ip, lsl #12 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - muleq r0, r2, r2 │ │ │ │ - andeq r4, r0, ip, asr #16 │ │ │ │ - andeq r4, r0, sl, lsl #4 │ │ │ │ - andeq r4, r0, r0, lsr #5 │ │ │ │ - andeq r3, r0, r2, asr #26 │ │ │ │ - andeq r3, r0, r4, ror #20 │ │ │ │ - andeq r3, r0, r6, lsl #21 │ │ │ │ - andeq r3, r0, r0, asr sl │ │ │ │ - andeq r3, r0, r2, ror sl │ │ │ │ - andeq r3, r0, r2, lsr fp │ │ │ │ - andeq r3, r0, r2, asr #24 │ │ │ │ - strdeq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r2, lsl sl │ │ │ │ - andeq r3, r0, r4, lsr sl │ │ │ │ - andeq r3, r0, r0, lsl #20 │ │ │ │ - andeq r3, r0, r2, lsr #20 │ │ │ │ - andeq r3, r0, ip, ror #19 │ │ │ │ - strdeq r3, [r0], -r2 │ │ │ │ - muleq r0, r0, r9 │ │ │ │ - @ instruction: 0x000039b2 │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - andshi pc, r5, #64 @ 0x40 │ │ │ │ - ldrdls pc, [r0], -r8 │ │ │ │ - svccs 0x0000e4d8 │ │ │ │ - addshi pc, r3, #192, 4 │ │ │ │ - svccs 0x0000463e │ │ │ │ - andcs sp, ip, r6, asr #32 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf9baf002 │ │ │ │ + stc2l 0, cr15, [ip], #-8 │ │ │ │ + str r6, [r0, #2091]! @ 0x82b │ │ │ │ + beq ff14159c <__time64@plt+0xff13ff04> │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xf8d9e916 │ │ │ │ + @ instruction: 0xf7ff2000 │ │ │ │ + @ instruction: 0x4628b9f6 │ │ │ │ + @ instruction: 0xf846f002 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0xf8d8826a │ │ │ │ + ldrt r7, [r6], #0 │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0x460682f4 │ │ │ │ + suble r2, lr, r0, lsl #16 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + stc2l 0, cr15, [ip], #-8 │ │ │ │ strmi r6, [r6], -pc, lsr #16 │ │ │ │ - ldcle 15, cr2, [sp, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf100832a │ │ │ │ - bne 16c3c3c <__time64@plt+0x16c25a4> │ │ │ │ + stclle 15, cr2, [r4, #-0] │ │ │ │ + mvnscc pc, #-1073741823 @ 0xc0000001 │ │ │ │ + blcs 9d40c <__time64@plt+0x9bd74> │ │ │ │ + orrhi pc, sp, #64, 4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r2], -r4, lsr #6 │ │ │ │ - mrrceq 10, 4, lr, r7, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ - strtmi r4, [r9], lr, lsl #13 │ │ │ │ - strls r4, [ip], -r2, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r0, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ - strvc lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + @ instruction: 0xf0278386 │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ + streq lr, [ip, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r7, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ + strtmi r4, [r2], r9, lsr #13 │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvc lr, [r0, #-2515] @ 0xfffff62d │ │ │ │ + ldrdmi lr, [r2, -r3] │ │ │ │ + ldrdvs lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {r8, sl, ip, sp, lr}^ │ │ │ │ stmib r2, {r1, r8, lr}^ │ │ │ │ @ instruction: 0xf1026004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ - ldrbtmi r9, [r1], -sp, lsl #30 │ │ │ │ - strbmi r9, [sp], -ip, lsl #28 │ │ │ │ + @ instruction: 0x670ce9dd │ │ │ │ + @ instruction: 0x464d4671 │ │ │ │ + ubfxeq r4, r4, #12, #27 │ │ │ │ movweq pc, #4135 @ 0x1027 @ │ │ │ │ - addsmi r4, pc, #84, 12 @ 0x5400000 │ │ │ │ - andcs sp, ip, #12 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - ldmne r2!, {r3, r6, r7, fp, ip}^ │ │ │ │ - andgt pc, r3, lr, asr r8 @ │ │ │ │ - ldrdvc lr, [r1, -r0] │ │ │ │ - andgt pc, r3, r6, asr #16 │ │ │ │ - smlabtvc r1, r2, r9, lr │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -pc, asr #4 │ │ │ │ - suble r2, sl, r0, lsl #20 │ │ │ │ - blx 8b092 <__time64@plt+0x899fa> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8f96b │ │ │ │ + bl f8708 <__time64@plt+0xf7070> │ │ │ │ + b 13c3fdc <__time64@plt+0x13c2944> │ │ │ │ + bl 440e0 <__time64@plt+0x42a48> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1b32e8 <__time64@plt+0x1b1c50> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ + @ instruction: 0xf8467101 │ │ │ │ + stmib r2, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0xf8d87101 │ │ │ │ + bcs b2f0 <__time64@plt+0x9c58> │ │ │ │ + addshi pc, r0, #192, 4 │ │ │ │ + bcs 14b54 <__time64@plt+0x134bc> │ │ │ │ + bl b7440 <__time64@plt+0xb5da8> │ │ │ │ + b 13c3c08 <__time64@plt+0x13c2570> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d8fc15 │ │ │ │ strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r0, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs bb088 <__time64@plt+0xb99f0> │ │ │ │ - rschi pc, fp, #64, 4 │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - movweq lr, #60323 @ 0xeba3 │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r1], -r4, ror #5 │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - @ instruction: 0x46732018 │ │ │ │ + vstrle s5, [r6, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + ldrd pc, [r4], -r8 │ │ │ │ + vqdmulh.s d18, d0, d2 │ │ │ │ + @ instruction: 0xf100834a │ │ │ │ + bl fe8c3f80 <__time64@plt+0xfe8c28e8> │ │ │ │ + blcs b83f60 <__time64@plt+0xb828c8> │ │ │ │ + movthi pc, #12864 @ 0x3240 @ │ │ │ │ + stceq 0, cr15, [r1], {34} @ 0x22 │ │ │ │ + stmib sp, {r0, r1, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + bl 31b368 <__time64@plt+0x319cd0> │ │ │ │ + @ instruction: 0x46010c52 │ │ │ │ ssatmi r4, #3, r1, lsl #13 │ │ │ │ - strvs lr, [ip, -sp, asr #19] │ │ │ │ - @ instruction: 0xec0cfb00 │ │ │ │ - ldmdbvs r8, {r1, r2, r3, r8, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, r9, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ + bl 3a877c <__time64@plt+0x3a70e4> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r8, r9, sl, sp}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ - stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r1, {r1, r8, r9, sl, sp}^ │ │ │ │ - @ instruction: 0xf1016004 │ │ │ │ - mvnle r0, r8, lsl r1 │ │ │ │ - movweq pc, #4137 @ 0x1029 @ │ │ │ │ - ldmib sp, {r1, r2, r3, r8, sl, fp, ip, pc}^ │ │ │ │ + strcs lr, [r2, -r1, asr #19] │ │ │ │ + andvs lr, r4, r1, asr #19 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf019d1ed │ │ │ │ + ldmib sp, {r0, r8, r9, sl, fp}^ │ │ │ │ strbmi r6, [sl], -ip, lsl #14 │ │ │ │ - ldrmi r4, [r9, #1620] @ 0x654 │ │ │ │ - tstcs ip, sp │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - andeq lr, r3, lr, lsl #22 │ │ │ │ - @ instruction: 0xf85e18f9 │ │ │ │ - ldmib r0, {r0, r1, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0294654 │ │ │ │ + stcls 3, cr0, [lr, #-4] │ │ │ │ + bl f73bc <__time64@plt+0xf5d24> │ │ │ │ + b 13c4090 <__time64@plt+0x13c29f8> │ │ │ │ + bl 384194 <__time64@plt+0x382afc> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1fb39c <__time64@plt+0x1f9d04> │ │ │ │ + ldmib r0, {r0, r1, r8}^ │ │ │ │ @ instruction: 0xf847c001 │ │ │ │ stmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfc001 │ │ │ │ - @ instruction: 0xf85b384c │ │ │ │ + @ instruction: 0xf85b3948 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e37b0 <__time64@plt+0x2e2118> │ │ │ │ + blls 2e3a50 <__time64@plt+0x2e23b8> │ │ │ │ stmdavs r8!, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs 18e7d14 <__time64@plt+0x18e667c> │ │ │ │ - bvs 8e7d14 <__time64@plt+0x8e667c> │ │ │ │ + bvs 18e7fc0 <__time64@plt+0x18e6928> │ │ │ │ + bvs 8e7fc0 <__time64@plt+0x8e6928> │ │ │ │ ldrtmi r9, [fp], -r0, lsl #6 │ │ │ │ - ldmdb ip, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strbt r4, [r2], #1540 @ 0x604 │ │ │ │ - stmdaeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d9e996 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf06fbbfd │ │ │ │ - addsmi r4, pc, #0, 6 │ │ │ │ - subhi pc, r9, #0 │ │ │ │ - ldmibcc pc!, {r0, r1, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ - beq 33f27c <__time64@plt+0x33dbe4> │ │ │ │ - ands r9, r0, ip, lsl #12 │ │ │ │ - blx 29d2f6 <__time64@plt+0x29bc5e> │ │ │ │ - ldmdbvs r1!, {r0, r3, r9, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0026870 │ │ │ │ - stmdbcs r0, {r0, r1, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - stcge 4, cr15, [fp], {127} @ 0x7f │ │ │ │ - ldmvs r0!, {r0, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ - mrrc2 0, 0, pc, ip, cr2 @ │ │ │ │ - @ instruction: 0xf47f2900 │ │ │ │ - @ instruction: 0xf1b9ac04 │ │ │ │ - strble r0, [fp, #2305]! @ 0x901 │ │ │ │ + svc 0x00c6f7fd │ │ │ │ + ldrt r4, [lr], #1540 @ 0x604 │ │ │ │ + @ instruction: 0xf0014608 │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mvnhi pc, r0, asr #32 │ │ │ │ + ldrdhi pc, [r0], -r9 │ │ │ │ + bllt 14413d8 <__time64@plt+0x143fd40> │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + @ instruction: 0xf1a08294 │ │ │ │ + @ instruction: 0xf1000902 │ │ │ │ + @ instruction: 0x960c3aff │ │ │ │ + stmdbeq r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + b 13d4c14 <__time64@plt+0x13d357c> │ │ │ │ + ands r0, r2, r9, lsl #19 │ │ │ │ + bl dd5ac <__time64@plt+0xdbf14> │ │ │ │ + ldmdavs r0!, {r0, r3, r9, sl}^ │ │ │ │ + @ instruction: 0xf0026931 │ │ │ │ + stmdbcs r0, {r0, r1, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + adcshi pc, ip, r0, asr #32 │ │ │ │ + @ instruction: 0xf1a968b0 │ │ │ │ + ldmdbvs r1!, {r2, r3, r8, fp}^ │ │ │ │ + @ instruction: 0xff36f002 │ │ │ │ + @ instruction: 0xf0402900 │ │ │ │ + @ instruction: 0xf1ba80b3 │ │ │ │ + strble r0, [r9, #2561]! @ 0xa01 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blcs 6a9a4 <__time64@plt+0x6930c> │ │ │ │ - @ instruction: 0xf8dfd009 │ │ │ │ - ldrdcs r2, [ip, #112]! @ 0x70 │ │ │ │ - @ instruction: 0x07ccf8df │ │ │ │ + mcrls 6, 0, r4, cr12, cr8, {1} │ │ │ │ + andle r2, sl, r1, lsl #22 │ │ │ │ + ldmcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + mvneq pc, pc, asr #32 │ │ │ │ + ldmeq r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf8c0f002 │ │ │ │ - adcseq r6, r8, pc, lsr #16 │ │ │ │ - @ instruction: 0xf8d6f002 │ │ │ │ - strmi r6, [r7], -fp, lsr #16 │ │ │ │ - svclt 0x00c22b00 │ │ │ │ - movwcs r1, #3898 @ 0xf3a │ │ │ │ - stcle 8, cr6, [r8, #-416] @ 0xfffffe60 │ │ │ │ + blx 153f452 <__time64@plt+0x153ddba> │ │ │ │ + b 13dd4ec <__time64@plt+0x13dbe54> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 14c74 <__time64@plt+0x135dc> │ │ │ │ + @ instruction: 0xf1a0dd0f │ │ │ │ + stmdavs r8!, {r2, r9}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ eorne pc, r3, r0, asr r8 @ │ │ │ │ - @ instruction: 0xf8423601 │ │ │ │ - movwcc r1, #16132 @ 0x3f04 │ │ │ │ + movweq pc, #12547 @ 0x3103 @ │ │ │ │ + svcne 0x0004f842 │ │ │ │ addmi r6, lr, #2686976 @ 0x290000 │ │ │ │ - bge 4fa18c <__time64@plt+0x4f8af4> │ │ │ │ + bge 4fa44c <__time64@plt+0x4f8db4> │ │ │ │ @ instruction: 0x4628a912 │ │ │ │ - @ instruction: 0xf82cf7ff │ │ │ │ - @ instruction: 0x3780f8df │ │ │ │ - bcs 1d64c <__time64@plt+0x1bfb4> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xff8cf7fe │ │ │ │ + stmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs f49c <__time64@plt+0xde04> │ │ │ │ vmov.i16 d22, #11 @ 0x000b │ │ │ │ - blcs a3934 <__time64@plt+0xa229c> │ │ │ │ - subshi pc, r5, #0, 6 │ │ │ │ - movwcs r6, #51240 @ 0xc828 │ │ │ │ + blcs a3cf4 <__time64@plt+0xa265c> │ │ │ │ + adchi pc, r4, #0, 6 │ │ │ │ + andeq lr, r0, #3489792 @ 0x354000 │ │ │ │ ldrdne pc, [r4], -r8 │ │ │ │ - stcls 8, cr6, [fp, #-424] @ 0xfffffe58 │ │ │ │ - vqrdmulh.s d15, d3, d0 │ │ │ │ - ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - ldrmi r9, [r3], #-3602 @ 0xfffff1ee │ │ │ │ + bl 2a8d4 <__time64@plt+0x2923c> │ │ │ │ + ldmib sp, {r6, r8, r9}^ │ │ │ │ + b 13dd4f8 <__time64@plt+0x13dbe60> │ │ │ │ + ldrmi r0, [r3], #-899 @ 0xfffffc7d │ │ │ │ strls r6, [r7, #-2058] @ 0xfffff7f6 │ │ │ │ strls r6, [r6, #-2189] @ 0xfffff773 │ │ │ │ stcpl 8, cr15, [r4], {83} @ 0x53 │ │ │ │ strhi lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ strls r6, [r3, #-2661] @ 0xfffff59b │ │ │ │ tstls r2, r9, asr #16 │ │ │ │ @ instruction: 0xf8534639 │ │ │ │ stmib sp, {r3, sl, fp, ip, sp}^ │ │ │ │ - bvs 8dbe10 <__time64@plt+0x8da778> │ │ │ │ - stmia r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bvs 8dc0d8 <__time64@plt+0x8daa40> │ │ │ │ + svc 0x0062f7fd │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf8b0f002 │ │ │ │ + blx 123f4ee <__time64@plt+0x123de56> │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - strbmi pc, [r0], -sp, lsr #17 @ │ │ │ │ - @ instruction: 0xf8aaf002 │ │ │ │ - ldmiblt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x2720f8df │ │ │ │ - @ instruction: 0xf8df2120 │ │ │ │ - ldrbtmi r0, [sl], #-1824 @ 0xfffff8e0 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - @ instruction: 0xf8d8f865 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf8dfb972 │ │ │ │ - @ instruction: 0x21202710 │ │ │ │ - @ instruction: 0x070cf8df │ │ │ │ + strbmi pc, [r0], -r5, asr #22 @ │ │ │ │ + blx 10bf4fa <__time64@plt+0x10bde62> │ │ │ │ + ldmiblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ubfxcs pc, pc, #17, #29 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ubfxeq pc, pc, #17, #25 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf858f002 │ │ │ │ - @ instruction: 0xf7ff682b │ │ │ │ - @ instruction: 0xf8dfb912 │ │ │ │ - @ instruction: 0x21202700 │ │ │ │ - usateq pc, #28, pc, asr #17 @ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf84cf002 │ │ │ │ + blx ffd3f510 <__time64@plt+0xffd3de78> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - blt 1274 │ │ │ │ - usateq pc, #12, pc, asr #17 @ │ │ │ │ - @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d9e8e8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ - @ instruction: 0xf8d88142 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf8dfb9d7 │ │ │ │ - smlalbtcs r2, r3, ip, r6 │ │ │ │ - @ instruction: 0x06c8f8df │ │ │ │ + stmdalt r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ubfxcs pc, pc, #17, #9 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ubfxeq pc, pc, #17, #5 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf82cf002 │ │ │ │ - @ instruction: 0xf7ff682b │ │ │ │ - @ instruction: 0xf8dfb9d3 │ │ │ │ - @ instruction: 0x212026bc │ │ │ │ - ssateq pc, #25, pc, asr #17 @ │ │ │ │ + blx ff9bf52c <__time64@plt+0xff9bde94> │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + svclt 0x00c2f7fe │ │ │ │ + @ instruction: 0x27d4f8df │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + @ instruction: 0x07d0f8df │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf820f002 │ │ │ │ + blx ff63f548 <__time64@plt+0xff63deb0> │ │ │ │ + @ instruction: 0xf7ff6828 │ │ │ │ + @ instruction: 0xf8dfb8d6 │ │ │ │ + @ instruction: 0xf04f27c4 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1984 @ 0xfffff840 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d8facb │ │ │ │ + @ instruction: 0xf7ff2000 │ │ │ │ + @ instruction: 0xf8dfb923 │ │ │ │ + ldrbtmi r0, [r8], #-1968 @ 0xfffff850 │ │ │ │ + svc 0x0072f7fd │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - @ instruction: 0xf8dfe522 │ │ │ │ - @ instruction: 0x212026ac │ │ │ │ - ssateq pc, #9, pc, asr #17 @ │ │ │ │ + @ instruction: 0x4628e571 │ │ │ │ + @ instruction: 0xff52f001 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ + msrhi SPSR_fx, r0, asr #32 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldmiblt r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7ff4638 │ │ │ │ + @ instruction: 0xf8dfbb14 │ │ │ │ + @ instruction: 0xf04f2788 │ │ │ │ + @ instruction: 0xf8df0143 │ │ │ │ + ldrbtmi r0, [sl], #-1924 @ 0xfffff87c │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x2774f8df │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + @ instruction: 0x0770f8df │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf814f002 │ │ │ │ - strb r6, [r7], #2096 @ 0x830 │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ + blx fe6bf5c4 <__time64@plt+0xfe6bdf2c> │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf8dfe49a │ │ │ │ + @ instruction: 0xf04f2764 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1888 @ 0xfffff8a0 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d9fa8d │ │ │ │ + strbt r2, [r3], #0 │ │ │ │ + mcrreq 11, 0, lr, r2, cr2 │ │ │ │ ldrmi r4, [r6], r9, asr #12 │ │ │ │ - @ instruction: 0x3c02fb0c │ │ │ │ - ldmib r3, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ - movwcc r6, #49153 @ 0xc001 │ │ │ │ - strcs lr, [r0], -r1, asr #19 │ │ │ │ - addvs r4, r8, r3, ror #10 │ │ │ │ - tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - andcs lr, ip, #152, 8 @ 0x98000000 │ │ │ │ - ssatmi r4, #5, r3, asr #12 │ │ │ │ - strne pc, [r6], -r2, lsl #22 │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b1 │ │ │ │ + fstmiaxeq ip, {d14} @ Deprecated │ │ │ │ + @ instruction: 0x2600e9d3 │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - @ instruction: 0xf8dfe433 │ │ │ │ - ldrbtmi r0, [r8], #-1620 @ 0xfffff9ac │ │ │ │ - stm ip, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldmiblt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrtmi r2, [fp], -ip, lsl #4 │ │ │ │ - blx 94df6 <__time64@plt+0x9375e> │ │ │ │ - stmdavs sp, {r2, sl, ip} │ │ │ │ - andeq lr, r1, #3424256 @ 0x344000 │ │ │ │ - stmib r3, {r2, r3, r8, ip, sp}^ │ │ │ │ - adcmi r5, r1, #0 │ │ │ │ - @ instruction: 0xf103609a │ │ │ │ - mvnsle r0, ip, lsl #6 │ │ │ │ - @ instruction: 0xf7ff4665 │ │ │ │ - @ instruction: 0xf04fba85 │ │ │ │ - ldrbtmi r0, [r3], -ip, lsl #24 │ │ │ │ - blx 314c72 <__time64@plt+0x3135da> │ │ │ │ - ldrmi lr, [r6], r2, lsl #24 │ │ │ │ - ldmib r3, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ - movwcc r4, #49153 @ 0xc001 │ │ │ │ - strcs lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ - umullvs r4, r8, ip, r5 │ │ │ │ + stceq 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1012600 │ │ │ │ + @ instruction: 0xf841010c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + ldrb r4, [r5], #-1650 @ 0xfffff98e │ │ │ │ + strbeq lr, [r6], -r6, lsl #22 │ │ │ │ + ssatmi r4, #5, r0, asr #12 │ │ │ │ + orreq lr, r6, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4600e9d1 │ │ │ │ tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - blt ff1c1388 <__time64@plt+0xff1bfcf0> │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ - @ instruction: 0x4696463b │ │ │ │ - @ instruction: 0x6c02fb0c │ │ │ │ - ldmib r6, {r1, r4, r5, fp, sp, lr}^ │ │ │ │ - strcc r0, [ip], -r1, lsl #2 │ │ │ │ - andcs lr, r0, r3, asr #19 │ │ │ │ - addsvs r4, r9, r6, ror #10 │ │ │ │ + stccs 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r0, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1004600 │ │ │ │ + @ instruction: 0xf840000c │ │ │ │ + mvnsle r2, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + @ instruction: 0xf8dfbbe6 │ │ │ │ + ldrbtmi r0, [r8], #-1784 @ 0xfffff908 │ │ │ │ + svc 0x0008f7fd │ │ │ │ + ldmiblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strbeq lr, [r6], -r6, lsl #22 │ │ │ │ + strtmi r4, [r4], sl, asr #12 │ │ │ │ + orreq lr, r6, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4600e9d1 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r2, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1024600 │ │ │ │ + @ instruction: 0xf842020c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + bl b18cc <__time64@plt+0xb0234> │ │ │ │ + ldrbtmi r0, [r3], -r2, asr #24 │ │ │ │ + bl 394f40 <__time64@plt+0x3938a8> │ │ │ │ + ldrmi r0, [r6], ip, lsl #25 │ │ │ │ + strcs lr, [r0], #-2515 @ 0xfffff62d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - stmdblt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strbmi r2, [fp], -ip, lsl #4 │ │ │ │ - strne pc, [r6], -r2, lsl #22 │ │ │ │ - ldmib r1, {r1, r3, r7, fp, sp, lr}^ │ │ │ │ - mrscc r7, (UNDEF: 12) │ │ │ │ - andvc lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b1 │ │ │ │ + stceq 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + stmib r1, {r2, r3, r4, r7, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1012400 │ │ │ │ + @ instruction: 0xf841010c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7fe4672 │ │ │ │ + bl b3574 <__time64@plt+0xb1edc> │ │ │ │ + ldrtmi r0, [r3], -r2, asr #24 │ │ │ │ + strls r4, [sp], #-1686 @ 0xfffff96a │ │ │ │ + vstmiaeq ip, {d14-d13} │ │ │ │ + andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stcne 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + stmib r3, {r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf843030c │ │ │ │ + mvnsle r1, r4, lsl #24 │ │ │ │ + ldrbtmi r9, [r2], -sp, lsl #24 │ │ │ │ + stmialt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbeq lr, [r4], #-2820 @ 0xfffff4fc │ │ │ │ + bl 55028 <__time64@plt+0x53990> │ │ │ │ + ldmib r1, {r2, r7, r9}^ │ │ │ │ + @ instruction: 0xf1016400 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addsmi r0, r1, #4, 24 @ 0x400 │ │ │ │ + strvs lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0xf7ffd1f4 │ │ │ │ - ldmib r4, {r0, r2, r5, r7, fp, ip, sp, pc}^ │ │ │ │ + stceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xf7fed1f1 │ │ │ │ + @ instruction: 0xf8dfbf2d │ │ │ │ + ldrbtmi r0, [r8], #-1588 @ 0xfffff9cc │ │ │ │ + mcr 7, 5, pc, cr4, cr13, {7} @ │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldmib r4, {r0, r1, r2, r3, r6, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r1, [r8], -r4, lsl #4 │ │ │ │ - stc2 0, cr15, [r6], {1} │ │ │ │ + cdp2 0, 0, cr15, cr4, cr1, {0} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - stmdavs r8!, {r0, r1, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ + stmdavs r8!, {r1, r2, r3, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ - stmdacs r3, {r1, r9, pc} │ │ │ │ - @ instruction: 0x81bef000 │ │ │ │ + stmdacs r3, {r0, r2, r4, r5, r6, r7, r8, pc} │ │ │ │ + andhi pc, r8, #0 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ - umulleq r8, r0, r1, r1 │ │ │ │ - @ instruction: 0xff9ef001 │ │ │ │ - strmi r6, [r6], -fp, lsr #16 │ │ │ │ - svclt 0x00c22b00 │ │ │ │ - @ instruction: 0x464b1f32 │ │ │ │ - stcle 8, cr6, [r9, #-416] @ 0xfffffe60 │ │ │ │ - eorne pc, r3, r0, asr r8 @ │ │ │ │ - stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - svcne 0x0004f842 │ │ │ │ - stmdavs r9!, {r0, r1, r8, r9, ip, sp} │ │ │ │ - blle ffd54a48 <__time64@plt+0xffd533b0> │ │ │ │ - ldrcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ - bcs 1d8b4 <__time64@plt+0x1c21c> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ + b 13e3e24 <__time64@plt+0x13e278c> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs fp!, {r0, r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + blcs 14f58 <__time64@plt+0x138c0> │ │ │ │ + @ instruction: 0xf1a0dd0e │ │ │ │ + stmdavs r8!, {r2, r9}^ │ │ │ │ + @ instruction: 0xf107463b │ │ │ │ + @ instruction: 0xf8500701 │ │ │ │ + @ instruction: 0xf1031023 │ │ │ │ + @ instruction: 0xf8420303 │ │ │ │ + stmdavs r9!, {r2, r8, r9, sl, fp, ip} │ │ │ │ + blle ffd1419c <__time64@plt+0xffd12b04> │ │ │ │ + strcc pc, [r4, #2271] @ 0x8df │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs f778 <__time64@plt+0xe0e0> │ │ │ │ vmov.i16 d22, #11 @ 0x000b │ │ │ │ - blcs a3cbc <__time64@plt+0xa2624> │ │ │ │ - rsbhi pc, r4, #0, 6 │ │ │ │ + blcs a4074 <__time64@plt+0xa29dc> │ │ │ │ + rsbshi pc, ip, #0, 6 │ │ │ │ ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmdavs r8!, {r3, r8, r9, sp} │ │ │ │ - svc 0x00d0f7fd │ │ │ │ + stmdavs r8!, {r8, r9, ip, pc} │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr2, cr13, {7} │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff94f001 │ │ │ │ - stmialt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - streq pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xf8d8eff8 │ │ │ │ - strb r2, [ip], -r0 │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - stclge 4, cr15, [r2, #-252]! @ 0xffffff04 │ │ │ │ - stmdacs r2, {r4, r5, fp, sp, lr} │ │ │ │ - msrhi SPSR_sc, r0 │ │ │ │ - @ instruction: 0xf0002803 │ │ │ │ - stmdacs r1, {r1, r5, r7, r8, pc} │ │ │ │ - orrhi pc, sp, r0 │ │ │ │ - @ instruction: 0xf0010080 │ │ │ │ - @ instruction: 0x4607ff57 │ │ │ │ - stmdacs r0, {r4, r5, fp, sp, lr} │ │ │ │ - svcne 0x003bbfc4 │ │ │ │ - stcle 8, cr6, [r9, #-452] @ 0xfffffe3c │ │ │ │ - eorcs pc, r5, r1, asr r8 @ │ │ │ │ + @ instruction: 0xf9f2f002 │ │ │ │ + stmlt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf001980c │ │ │ │ + stmdacs r0, {r0, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mrcge 4, 0, APSR_nzcv, cr10, cr15, {1} │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf0002802 │ │ │ │ + stmdacs r3, {r1, r2, r3, r4, r7, r8, pc} │ │ │ │ + bicshi pc, pc, r0 │ │ │ │ + @ instruction: 0xf0002801 │ │ │ │ + b 13e3d50 <__time64@plt+0x13e26b8> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + blls 341ea4 <__time64@plt+0x34080c> │ │ │ │ + ldmdavs r8, {r0, r1, r2, r9, sl, lr} │ │ │ │ + stcle 8, cr2, [lr, #-0] │ │ │ │ + @ instruction: 0xf1a7461e │ │ │ │ + ldmdavs r1!, {r2, r8, r9}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ + eorcs pc, r5, r1, asr r8 @ │ │ │ │ + streq pc, [r3, #-261] @ 0xfffffefb │ │ │ │ svccs 0x0004f843 │ │ │ │ - ldmdavs r0!, {r0, r1, r8, sl, ip, sp} │ │ │ │ - blle ffd54ab0 <__time64@plt+0xffd53418> │ │ │ │ - strcc pc, [ip], #2271 @ 0x8df │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d528 <__time64@plt+0x9be90> │ │ │ │ - bichi pc, r8, r0, lsl #6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - stmdbvs r3!, {r0, r8, r9, ip, pc} │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - @ instruction: 0xf7fd2308 │ │ │ │ - strmi lr, [r4], -r6, asr #30 │ │ │ │ - @ instruction: 0xf0014638 │ │ │ │ - @ instruction: 0xf7ffff51 │ │ │ │ - @ instruction: 0xf8dfb8a4 │ │ │ │ - @ instruction: 0x212024ac │ │ │ │ - strteq pc, [r8], #2271 @ 0x8df │ │ │ │ + strmi r6, [r0, #2096] @ 0x830 │ │ │ │ + @ instruction: 0xf8dfdbf4 │ │ │ │ + @ instruction: 0xf85b3500 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 2e3fac <__time64@plt+0x2e2914> │ │ │ │ + movwls r4, #5689 @ 0x1639 │ │ │ │ + movwls r6, #2339 @ 0x923 │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + stc 7, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ + ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf9b2f002 │ │ │ │ + stmdalt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ldreq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xff0cf001 │ │ │ │ - strb r6, [r1, #-2095]! @ 0xfffff7d1 │ │ │ │ - ldrcs pc, [ip], #2271 @ 0x8df │ │ │ │ - @ instruction: 0xf8df2120 │ │ │ │ - ldrbtmi r0, [sl], #-1180 @ 0xfffffb64 │ │ │ │ - @ instruction: 0xf0014478 │ │ │ │ - @ instruction: 0xf8d8ff01 │ │ │ │ - str r2, [r4, #0]! │ │ │ │ - streq pc, [ip], #2271 @ 0x8df │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xf7feef9e │ │ │ │ - blcs b31f0 <__time64@plt+0xb1b58> │ │ │ │ - rschi pc, r7, r0 │ │ │ │ - @ instruction: 0xf0002b03 │ │ │ │ - blcs 6384c <__time64@plt+0x621b4> │ │ │ │ - adcshi pc, r3, r0 │ │ │ │ - @ instruction: 0xf0010098 │ │ │ │ - strmi pc, [r6], -r5, lsl #30 │ │ │ │ + @ instruction: 0xf964f002 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf8dfe562 │ │ │ │ + @ instruction: 0xf04f2510 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1292 @ 0xfffffaf4 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs r8!, {r0, r1, r2, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8dfe4ff │ │ │ │ + ldrbtmi r0, [r8], #-1280 @ 0xfffffb00 │ │ │ │ + mcr 7, 0, pc, cr0, cr13, {7} @ │ │ │ │ + ldmdblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0002b02 │ │ │ │ + blcs e3b98 <__time64@plt+0xe2500> │ │ │ │ + rscshi pc, r6, r0 │ │ │ │ + @ instruction: 0xf0002b01 │ │ │ │ + b 13e3be8 <__time64@plt+0x13e2550> │ │ │ │ + @ instruction: 0xf0020083 │ │ │ │ + strmi pc, [r6], -r1, ror #18 │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ - movwcs sp, #3341 @ 0xd0d │ │ │ │ - @ instruction: 0xf1a66869 │ │ │ │ - ldrmi r0, [sl], -r4, lsl #24 │ │ │ │ - eoreq pc, r3, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf84c3201 │ │ │ │ - movwcc r0, #16132 @ 0x3f04 │ │ │ │ - addmi r6, r2, #40, 16 @ 0x280000 │ │ │ │ - blmi ffeba530 <__time64@plt+0xffeb8e98> │ │ │ │ + stmdavs r9!, {r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stceq 1, cr15, [r4], {166} @ 0xa6 │ │ │ │ + @ instruction: 0xf851461a │ │ │ │ + @ instruction: 0xf1020023 │ │ │ │ + @ instruction: 0xf1030201 │ │ │ │ + @ instruction: 0xf84c0303 │ │ │ │ + stmdavs r8!, {r2, r8, r9, sl, fp} │ │ │ │ + blle ffd142a0 <__time64@plt+0xffd12c08> │ │ │ │ + strbcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d5cc <__time64@plt+0x9bf34> │ │ │ │ - msrhi (UNDEF: 113), r0 │ │ │ │ + blcs 9d910 <__time64@plt+0x9c278> │ │ │ │ + cmnphi sl, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ movwvc lr, #2509 @ 0x9cd │ │ │ │ movwcs lr, #35284 @ 0x89d4 │ │ │ │ - svc 0x00f4f7fd │ │ │ │ + mrc 7, 2, APSR_nzcv, cr2, cr13, {7} │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff00f001 │ │ │ │ - stmdalt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf95af002 │ │ │ │ + bllt 4c18c0 <__time64@plt+0x4c0228> │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r0, r7, pc} │ │ │ │ - @ instruction: 0xf8d8230c │ │ │ │ - stmdavs sl!, {r2, ip}^ │ │ │ │ - blx 2a9c2 <__time64@plt+0x2932a> │ │ │ │ - @ instruction: 0xf8ddf303 │ │ │ │ - cdpls 0, 1, cr8, cr2, cr12, {2} │ │ │ │ + ldmib r5, {r1, r4, r7, pc}^ │ │ │ │ + @ instruction: 0xf8d80200 │ │ │ │ + stcls 0, cr1, [fp, #-16] │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + ldmdavs r2, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ stmvs sp, {r0, r1, r2, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf8539506 │ │ │ │ stmib sp, {r2, sl, fp, ip, lr}^ │ │ │ │ - bvs 19649c0 <__time64@plt+0x1963328> │ │ │ │ + bvs 1964d04 <__time64@plt+0x196366c> │ │ │ │ stmdavs r9, {r0, r1, r8, sl, ip, pc}^ │ │ │ │ ldrtmi r9, [r9], -r2, lsl #2 │ │ │ │ stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ movwvs lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf7fd6a23 │ │ │ │ - strmi lr, [r4], -r0, lsr #29 │ │ │ │ - bmi ffd7ce60 <__time64@plt+0xffd7b7c8> │ │ │ │ - ldmmi r5!, {r0, r1, r6, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - cdp2 0, 9, cr15, cr8, cr1, {0} │ │ │ │ - str r6, [sp, #2095]! @ 0x82f │ │ │ │ - ldrtmi r2, [r3], -ip, lsl #4 │ │ │ │ - blx 95076 <__time64@plt+0x939de> │ │ │ │ - stmdavs ip, {r0, r1, r2, r8, r9, sl, ip} │ │ │ │ - andeq lr, r1, #3424256 @ 0x344000 │ │ │ │ - stmib r3, {r2, r3, r8, ip, sp}^ │ │ │ │ - adcsmi r4, r9, #0 │ │ │ │ - @ instruction: 0xf103609a │ │ │ │ - mvnsle r0, ip, lsl #6 │ │ │ │ - @ instruction: 0xf7ff4664 │ │ │ │ - @ instruction: 0xf04fba07 │ │ │ │ - ldrtmi r0, [fp], -ip, lsl #24 │ │ │ │ + @ instruction: 0x4604ecfe │ │ │ │ + @ instruction: 0xf8dfe5e7 │ │ │ │ + @ instruction: 0xf04f243c │ │ │ │ + @ instruction: 0xf8df0143 │ │ │ │ + ldrbtmi r0, [sl], #-1080 @ 0xfffffbc8 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs r8!, {r0, r1, r2, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + bl bcea4 <__time64@plt+0xbb80c> │ │ │ │ + ldrtmi r0, [fp], -r2, asr #24 │ │ │ │ ssatmi r4, #2, r6, lsl #13 │ │ │ │ - @ instruction: 0x0c02fb0c │ │ │ │ - ldmib r0, {r2, fp, sp, lr}^ │ │ │ │ - andcc r2, ip, r1, lsl #2 │ │ │ │ - andmi lr, r0, #3194880 @ 0x30c000 │ │ │ │ - addsvs r4, r9, r0, ror #10 │ │ │ │ - movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - @ instruction: 0xf7ff464c │ │ │ │ - andcs fp, ip, #286720 @ 0x46000 │ │ │ │ - @ instruction: 0x46a44633 │ │ │ │ - strne pc, [r7, -r2, lsl #22] │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b9 │ │ │ │ + vstmiaeq ip, {d14-d13} │ │ │ │ + andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stcne 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + stmib r3, {r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf843030c │ │ │ │ + mvnsle r1, r4, lsl #24 │ │ │ │ + @ instruction: 0x464c4672 │ │ │ │ + stmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbeq lr, [r7, -r7, lsl #22] │ │ │ │ + @ instruction: 0x46a44632 │ │ │ │ + orreq lr, r7, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4700e9d1 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r2, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1024700 │ │ │ │ + @ instruction: 0xf842020c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + bl 1f1f4c <__time64@plt+0x1f08b4> │ │ │ │ + ldrtmi r0, [r3], -r7, asr #14 │ │ │ │ + bl 55420 <__time64@plt+0x53d88> │ │ │ │ + ldmib r1, {r0, r1, r2, r7, r9}^ │ │ │ │ + @ instruction: 0xf1014700 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addsmi r0, r1, #4, 24 @ 0x400 │ │ │ │ + strmi lr, [r0, -r3, asr #19] │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - @ instruction: 0xf04fe4fc │ │ │ │ - ldrbtmi r0, [r3], -ip, lsl #24 │ │ │ │ + stceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0x4664d1f1 │ │ │ │ + bl bcc20 <__time64@plt+0xbb588> │ │ │ │ + ldrbtmi r0, [r3], -r2, asr #24 │ │ │ │ @ instruction: 0x46a14639 │ │ │ │ - @ instruction: 0xec02fb0c │ │ │ │ - ldmdavs ip, {r1, r2, r4, r7, r9, sl, lr} │ │ │ │ - ldrdcs lr, [r1], -r3 │ │ │ │ - stmib r1, {r2, r3, r8, r9, ip, sp}^ │ │ │ │ - strbmi r4, [r3, #-512]! @ 0xfffffe00 │ │ │ │ - @ instruction: 0xf1016088 │ │ │ │ - mvnsle r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x464c4672 │ │ │ │ - stmiami sl, {r0, r3, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ + vstmiaeq ip, {d14-d20} │ │ │ │ + ldmib r3, {r1, r2, r4, r7, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf853030c │ │ │ │ + strbmi r0, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ + andmi lr, r0, #3162112 @ 0x304000 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {65} @ 0x41 │ │ │ │ + @ instruction: 0x4672d1f1 │ │ │ │ + ldrb r4, [ip], #1612 @ 0x64c │ │ │ │ + ldrbtmi r4, [r8], #-2267 @ 0xfffff725 │ │ │ │ + ldc 7, cr15, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ + ldmmi sl, {r1, r2, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - str lr, [r5, #3814]! @ 0xee6 │ │ │ │ - ldrbtmi r4, [r8], #-2248 @ 0xfffff738 │ │ │ │ - mcr 7, 7, pc, cr0, cr13, {7} @ │ │ │ │ - blmi feafd478 <__time64@plt+0xfeafbde0> │ │ │ │ + strb lr, [r8, -lr, lsr #26]! │ │ │ │ + @ instruction: 0xf85b4bbb │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + stmdavs fp!, {r1, r2, r4, r6, r7, pc}^ │ │ │ │ + ldmvs r9, {r3, r4, fp, sp, lr}^ │ │ │ │ + movwls r9, #11019 @ 0x2b0b │ │ │ │ + movwls r6, #6267 @ 0x187b │ │ │ │ + movwls r6, #2107 @ 0x83b │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + mcrr 7, 15, pc, r2, cr13 @ │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + blmi fec323ac <__time64@plt+0xfec30d14> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d708 <__time64@plt+0x9c070> │ │ │ │ - adcshi pc, lr, r0, lsl #6 │ │ │ │ + blcs 9da9c <__time64@plt+0x9c404> │ │ │ │ + sbchi pc, r4, r0, lsl #6 │ │ │ │ ldmdavs fp!, {r1, r3, r5, r6, fp, sp, lr} │ │ │ │ - bls 2dd6e8 <__time64@plt+0x2dc050> │ │ │ │ + bls 2dda7c <__time64@plt+0x2dc3e4> │ │ │ │ ldmib r4, {r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7fd1208 │ │ │ │ - strmi lr, [r4], -r2, asr #29 │ │ │ │ - svclt 0x00a5f7fe │ │ │ │ - @ instruction: 0xf85b4ba1 │ │ │ │ + @ instruction: 0x4604ecf8 │ │ │ │ + blt 13c1a48 <__time64@plt+0x13c03b0> │ │ │ │ + @ instruction: 0xf85b4ba6 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r4, r5, r7, pc}^ │ │ │ │ - ldmvs r9, {r1, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ - blls 2dd730 <__time64@plt+0x2dc098> │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r7, pc}^ │ │ │ │ + ldmvs r9, {r3, r4, fp, sp, lr}^ │ │ │ │ + blls 2de0cc <__time64@plt+0x2dca34> │ │ │ │ ldmvs fp!, {r2, r8, r9, ip, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ ldmdavs fp!, {r1, r8, r9, ip, pc} │ │ │ │ - bvs 18e82e4 <__time64@plt+0x18e6c4c> │ │ │ │ - bvs 8e82e4 <__time64@plt+0x8e6c4c> │ │ │ │ - svc 0x0078f7fd │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi fe533518 <__time64@plt+0xfe531e80> │ │ │ │ + bvs 18e8678 <__time64@plt+0x18e6fe0> │ │ │ │ + bvs 8e8678 <__time64@plt+0x8e6fe0> │ │ │ │ + stc 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + blmi fe672350 <__time64@plt+0xfe670cb8> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d764 <__time64@plt+0x9c0cc> │ │ │ │ + blcs 9daf8 <__time64@plt+0x9c460> │ │ │ │ addshi pc, fp, r0, lsl #6 │ │ │ │ - ldmvs r9, {r0, r1, r3, r5, r6, fp, sp, lr}^ │ │ │ │ - blls 2dd764 <__time64@plt+0x2dc0cc> │ │ │ │ - ldmdavs fp!, {r1, r8, r9, ip, pc}^ │ │ │ │ - ldmdavs fp!, {r0, r8, r9, ip, pc} │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - @ instruction: 0xf7fd2308 │ │ │ │ - strmi lr, [r4], -r8, asr #27 │ │ │ │ - svclt 0x0073f7fe │ │ │ │ - stmdbvs r2!, {r3, r7, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0xf85b2a00 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - adcshi pc, r2, r0, asr #5 │ │ │ │ - vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r0, r1, r2, r3, r4, r6, r7, pc}^ │ │ │ │ - ldmib r4, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - stmdavs r0, {r3, r9, ip} │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - @ instruction: 0xf7fd4ff0 │ │ │ │ - blmi 1fb2fc4 <__time64@plt+0x1fb192c> │ │ │ │ + ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ + blls 2ddaf8 <__time64@plt+0x2dc460> │ │ │ │ + stmdbvs r3!, {r8, r9, ip, pc} │ │ │ │ + andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ + stc 7, cr15, [ip, #-1012] @ 0xfffffc0c │ │ │ │ + @ instruction: 0xf7fe4604 │ │ │ │ + blmi fe3f36b8 <__time64@plt+0xfe3f2020> │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs fac0 <__time64@plt+0xe428> │ │ │ │ + vmov.i16 d22, #11 @ 0x000b │ │ │ │ + blcs a3d94 <__time64@plt+0xa26fc> │ │ │ │ + sbcshi pc, sp, r0, lsl #6 │ │ │ │ + ldmib r4, {r3, r5, r6, fp, sp, lr}^ │ │ │ │ + blls 2c82e8 <__time64@plt+0x2c6c50> │ │ │ │ + andslt r6, r5, r0, lsl #16 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1be250 <__time64@plt+0x1bcbb8> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + @ instruction: 0xf7fdeb04 │ │ │ │ + blmi fe032c24 <__time64@plt+0xfe03158c> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d7bc <__time64@plt+0x9c124> │ │ │ │ - adchi pc, sl, r0, lsl #6 │ │ │ │ - ldmvs r9, {r0, r1, r4, r5, r6, fp, sp, lr}^ │ │ │ │ - blls 2dd7bc <__time64@plt+0x2dc124> │ │ │ │ + blcs 9db5c <__time64@plt+0x9c4c4> │ │ │ │ + blls 33acc8 <__time64@plt+0x339630> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ + blls 2dde60 <__time64@plt+0x2dc7c8> │ │ │ │ stmdbvs r3!, {r0, r8, r9, ip, pc} │ │ │ │ ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7fd2308 │ │ │ │ - @ instruction: 0x4604ef70 │ │ │ │ - svclt 0x005bf7fe │ │ │ │ - stmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0xf85b2a00 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - addshi pc, r9, r0, asr #5 │ │ │ │ + strmi lr, [r4], -r0, lsr #27 │ │ │ │ + mrclt 7, 6, APSR_nzcv, cr0, cr14, {7} │ │ │ │ + stmdbvs r2!, {r0, r2, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + ldmdavs fp, {r9, fp, sp} │ │ │ │ + blcs ba8f4 <__time64@plt+0xb925c> │ │ │ │ + adcshi pc, pc, r0, lsl #6 │ │ │ │ + blls 2ddcc8 <__time64@plt+0x2dc630> │ │ │ │ + stmiavs r1, {r8, r9, ip, pc}^ │ │ │ │ + ldmib r4, {fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fd2308 │ │ │ │ + @ instruction: 0x4604ed78 │ │ │ │ + mrclt 7, 5, APSR_nzcv, cr10, cr14, {7} │ │ │ │ + stmdbvs r2!, {r1, r3, r5, r6, r8, r9, fp, lr} │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + ldmdavs fp, {r9, fp, sp} │ │ │ │ + addhi pc, r2, r0, asr #5 │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e3a34 <__time64@plt+0x2e239c> │ │ │ │ + blls 2e3dcc <__time64@plt+0x2e2734> │ │ │ │ movwls r6, #6248 @ 0x1868 │ │ │ │ movwls r6, #2659 @ 0xa63 │ │ │ │ - stmibvs r2, {r0, r1, r5, r9, fp, sp, lr} │ │ │ │ - stmdavs r0, {r0, r6, r7, fp, sp, lr} │ │ │ │ - mcr 7, 3, pc, cr0, cr13, {7} @ │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi 19f34ac <__time64@plt+0x19f1e14> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d818 <__time64@plt+0x9c180> │ │ │ │ - ldmdavs r3!, {r0, r1, r3, r6, sl, fp, ip, lr, pc}^ │ │ │ │ - blls 2dd814 <__time64@plt+0x2dc17c> │ │ │ │ - stmdbvs r3!, {r8, r9, ip, pc} │ │ │ │ - andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ - mrc 7, 3, APSR_nzcv, cr14, cr13, {7} │ │ │ │ + stmibvs r2, {r0, r6, r7, fp, sp, lr} │ │ │ │ + bvs 8ddb64 <__time64@plt+0x8dc4cc> │ │ │ │ + ldcl 7, cr15, [sl], #-1012 @ 0xfffffc0c │ │ │ │ @ instruction: 0xf7fe4604 │ │ │ │ - blmi 17b3488 <__time64@plt+0x17b1df0> │ │ │ │ + blmi 17b35f4 <__time64@plt+0x17b1f5c> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d83c <__time64@plt+0x9c1a4> │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, lr, pc}^ │ │ │ │ - ldmvs r9, {r1, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ - blls 2dd83c <__time64@plt+0x2dc1a4> │ │ │ │ - stmdbvs r3!, {r1, r8, r9, ip, pc} │ │ │ │ - bvs 18e83e8 <__time64@plt+0x18e6d50> │ │ │ │ - bvs 8e83e8 <__time64@plt+0x8e6d50> │ │ │ │ - mrc 7, 4, APSR_nzcv, cr10, cr13, {7} │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi 14f345c <__time64@plt+0x14f1dc4> │ │ │ │ - bcs 1dc80 <__time64@plt+0x1c5e8> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blle b5d86c <__time64@plt+0xb5c1d4> │ │ │ │ - @ instruction: 0xdc702b02 │ │ │ │ - blls 2dd9a8 <__time64@plt+0x2dc310> │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmiavs r1, {r3, r8, r9, sp}^ │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - strmi lr, [r4], -r8, lsl #30 │ │ │ │ - svclt 0x0005f7fe │ │ │ │ - ldrbtmi r4, [r8], #-2148 @ 0xfffff79c │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr13, {7} │ │ │ │ - stmdami r3!, {r2, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + blcs 9dbe4 <__time64@plt+0x9c54c> │ │ │ │ + blls 33ac54 <__time64@plt+0x3395bc> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ + ldmibvs sl, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ + movwls r9, #11019 @ 0x2b0b │ │ │ │ + movwls r6, #6435 @ 0x1923 │ │ │ │ + movwls r6, #2659 @ 0xa63 │ │ │ │ + @ instruction: 0xf7fd6a23 │ │ │ │ + strmi lr, [r4], -r6, asr #25 │ │ │ │ + mcrlt 7, 4, pc, cr10, cr14, {7} @ │ │ │ │ + ldrbtmi r4, [r8], #-2159 @ 0xfffff791 │ │ │ │ + mrrc 7, 15, pc, r6, cr13 @ │ │ │ │ + ldrbt r6, [pc], -r8, lsr #16 │ │ │ │ + ldrbtmi r4, [r8], #-2157 @ 0xfffff793 │ │ │ │ + mrrc 7, 15, pc, r0, cr13 @ │ │ │ │ + stmdami ip!, {r0, r1, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - stmdavs r8!, {r1, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ - stmdami r1!, {r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + str lr, [r4, -ip, asr #24]! │ │ │ │ + ldrbtmi r4, [r8], #-2154 @ 0xfffff796 │ │ │ │ + mcrr 7, 15, pc, r6, cr13 @ │ │ │ │ + stmdami r9!, {r1, r2, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - ldrb lr, [pc, -ip, lsl #28] │ │ │ │ - ldrbtmi r4, [r8], #-2143 @ 0xfffff7a1 │ │ │ │ - mcr 7, 0, pc, cr6, cr13, {7} @ │ │ │ │ - ldmdami lr, {r0, r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + ldrb lr, [pc, -r2, asr #24] │ │ │ │ + ldrbtmi r4, [r8], #-2151 @ 0xfffff799 │ │ │ │ + ldc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + stmdami r5!, {r0, r1, r3, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - str lr, [lr, r2, lsl #28]! │ │ │ │ - ldrbtmi r4, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ - ldcl 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ - @ instruction: 0xe6316830 │ │ │ │ - mrrcle 11, 0, r2, r6, cr2 │ │ │ │ - blls 2dda04 <__time64@plt+0x2dc36c> │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmiavs r1, {r3, r8, r9, sp}^ │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - strmi lr, [r4], -r4, ror #28 │ │ │ │ - mrclt 7, 6, APSR_nzcv, cr7, cr14, {7} │ │ │ │ - @ instruction: 0xdc3e2b02 │ │ │ │ - ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmdavs r8!, {r3, r8, r9, sp} │ │ │ │ - ldc 7, cr15, [r0, #1012] @ 0x3f4 │ │ │ │ - ldrb r4, [lr, #1540] @ 0x604 │ │ │ │ - mcrrle 11, 0, r2, r1, cr2 │ │ │ │ - blls 2dda38 <__time64@plt+0x2dc3a0> │ │ │ │ - andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ - andslt r6, r5, r0, lsl #16 │ │ │ │ - svcmi 0x00f0e8bd │ │ │ │ - stcllt 7, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ - ldrbtmi r4, [r8], #-2119 @ 0xfffff7b9 │ │ │ │ - ldcl 7, cr15, [r0, #1012] @ 0x3f4 │ │ │ │ - blcs bd5f4 <__time64@plt+0xbbf5c> │ │ │ │ - blls 2fa98c <__time64@plt+0x2f92f4> │ │ │ │ - movwls r6, #6248 @ 0x1868 │ │ │ │ - movwls r6, #2659 @ 0xa63 │ │ │ │ - stmibvs r2, {r0, r1, r5, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xe784ec36 │ │ │ │ + ldrbtmi r4, [r8], #-2147 @ 0xfffff79d │ │ │ │ + ldc 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ + blcs bdb00 <__time64@plt+0xbc468> │ │ │ │ + blls 2fad60 <__time64@plt+0x2f96c8> │ │ │ │ + movwls r4, #1585 @ 0x631 │ │ │ │ + ldmib r4, {r3, r5, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fd2308 │ │ │ │ + @ instruction: 0x4604ebd4 │ │ │ │ + blcs bd308 <__time64@plt+0xbbc70> │ │ │ │ + stmdavs r8!, {r1, r3, r4, r5, sl, fp, ip, lr, pc}^ │ │ │ │ + movwls r9, #2827 @ 0xb0b │ │ │ │ stmdavs r0, {r0, r6, r7, fp, sp, lr} │ │ │ │ - stcl 7, cr15, [r0, #1012]! @ 0x3f4 │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + stc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ @ instruction: 0xf7fe4604 │ │ │ │ - ldmdami lr!, {r1, r3, r5, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ + blcs b353c <__time64@plt+0xb1ea4> │ │ │ │ + stmdavs r8!, {r1, r2, r4, r5, sl, fp, ip, lr, pc}^ │ │ │ │ + andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ + stmdavs r0, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ + ldmib sp, {r0, r2, r4, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + bl 141dc0 <__time64@plt+0x140728> │ │ │ │ + bllt fe4c1c44 <__time64@plt+0xfe4c05ac> │ │ │ │ + @ instruction: 0xdc302b02 │ │ │ │ + stmdavs r8!, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ + bvs 18e8860 <__time64@plt+0x18e71c8> │ │ │ │ + stmiavs r1, {r8, r9, ip, pc}^ │ │ │ │ + stmdavs r0, {r1, r7, r8, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fd6a23 │ │ │ │ + @ instruction: 0x4604ec12 │ │ │ │ + mcrlt 7, 1, pc, cr0, cr14, {7} @ │ │ │ │ + ldrbtmi r4, [r8], #-2114 @ 0xfffff7be │ │ │ │ + bl ffb41c6c <__time64@plt+0xffb405d4> │ │ │ │ + stmdami r1, {r1, r2, r3, r4, r5, r6, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe77aedbc │ │ │ │ + ldr lr, [sp, -r8, ror #23] │ │ │ │ + ldrbtmi r4, [r8], #-2111 @ 0xfffff7c1 │ │ │ │ + bl ff8c1c80 <__time64@plt+0xff8c05e8> │ │ │ │ + ldmdami lr!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + smmls ip, lr, fp, lr │ │ │ │ ldrbtmi r4, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ - ldc 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ - ldmdami fp!, {r0, r1, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + bl ff641c94 <__time64@plt+0xff6405fc> │ │ │ │ + ldmdami fp!, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe789edb2 │ │ │ │ + @ instruction: 0xe73bebd4 │ │ │ │ ldrbtmi r4, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ - stc 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ - ldmdami r8!, {r0, r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - ldr lr, [fp, r8, lsr #27]! │ │ │ │ - ldrbtmi r4, [r8], #-2102 @ 0xfffff7ca │ │ │ │ - stc 7, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ - ldmdami r5!, {r1, r2, r4, r7, r8, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe7a3ed9e │ │ │ │ - ldrbtmi r4, [r8], #-2099 @ 0xfffff7cd │ │ │ │ - ldc 7, cr15, [r8, #1012] @ 0x3f4 │ │ │ │ - ldmdami r2!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + bl ff3c1ca8 <__time64@plt+0xff3c0610> │ │ │ │ + ldmdami r8!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - bfi lr, r4, (invalid: 27:4) │ │ │ │ - vpmin.s8 d20, d0, d16 │ │ │ │ - ldmdami r0!, {r0, r1, r4, r5, r7, r8, ip} │ │ │ │ + strb lr, [r9, sl, asr #23] │ │ │ │ + vpmin.s8 d20, d0, d22 │ │ │ │ + ldmdami r6!, {r0, r1, r4, r5, r7, r8, ip} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2l 0, cr15, [r6], #4 │ │ │ │ - mrclt 7, 3, APSR_nzcv, cr10, cr14, {7} │ │ │ │ + @ instruction: 0xff10f001 │ │ │ │ + ldcllt 7, cr15, [pc, #1016]! @ 40cc <__time64@plt+0x2a34> │ │ │ │ + andeq r3, r0, r8, ror pc │ │ │ │ + andeq r3, r0, lr, ror pc │ │ │ │ + andeq r3, r0, r0, lsl pc │ │ │ │ + andeq r3, r0, r2, lsr pc │ │ │ │ + andeq r3, r0, r0, lsr pc │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r3, r0, r0, asr #15 │ │ │ │ - andeq r3, r0, r0, lsr r7 │ │ │ │ - andeq r3, r0, r6, asr #15 │ │ │ │ - andeq r3, r0, sl, ror r6 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andeq r3, r0, r0, ror #12 │ │ │ │ - andeq r3, r0, r2, lsl #13 │ │ │ │ - andeq r3, r0, r8, asr #12 │ │ │ │ - andeq r3, r0, sl, ror #12 │ │ │ │ - strdeq r3, [r0], -r0 │ │ │ │ - andeq r3, r0, r8, lsl #12 │ │ │ │ - andeq r3, r0, lr, lsl #12 │ │ │ │ + andeq r3, r0, r0, ror #25 │ │ │ │ + andeq r3, r0, r6, ror sp │ │ │ │ + andeq r3, r0, r0, lsr #24 │ │ │ │ + andeq r3, r0, r2, asr #24 │ │ │ │ + andeq r3, r0, r4, lsl #24 │ │ │ │ + andeq r3, r0, r6, lsr #24 │ │ │ │ + andeq r3, r0, r8, ror #23 │ │ │ │ + andeq r3, r0, sl, lsl #24 │ │ │ │ + andeq r3, r0, lr, asr #23 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ + andeq r3, r0, r6, ror ip │ │ │ │ + andeq r3, r0, r6, lsl #23 │ │ │ │ + andeq r3, r0, ip, lsl #23 │ │ │ │ + andeq r3, r0, ip, ror #22 │ │ │ │ + andeq r3, r0, lr, lsl #23 │ │ │ │ + andeq r3, r0, r2, asr fp │ │ │ │ + andeq r3, r0, r4, ror fp │ │ │ │ + andeq r3, r0, sl, asr sp │ │ │ │ + andeq r3, r0, r6, lsl ip │ │ │ │ + andeq r3, r0, r0, lsl #18 │ │ │ │ + andeq r3, r0, r2, lsr #18 │ │ │ │ + andeq r3, r0, r6, ror #17 │ │ │ │ + andeq r3, r0, r8, lsl #18 │ │ │ │ + andeq r3, r0, lr, ror r9 │ │ │ │ + andeq r3, r0, r6, lsl #16 │ │ │ │ + andeq r3, r0, ip, lsl #16 │ │ │ │ + andeq r3, r0, sl, lsl r9 │ │ │ │ + strdeq r3, [r0], -r8 │ │ │ │ + andeq r3, r0, r6, ror #15 │ │ │ │ + andeq r3, r0, r6, asr #15 │ │ │ │ + andeq r3, r0, r8, lsr #15 │ │ │ │ + andeq r3, r0, sl, lsl #15 │ │ │ │ + andeq r3, r0, r4, lsr #11 │ │ │ │ + ldrdeq r3, [r0], -r6 │ │ │ │ + andeq r3, r0, r0, lsr #11 │ │ │ │ + andeq r3, r0, sl, lsr #11 │ │ │ │ + andeq r3, r0, r2, ror #12 │ │ │ │ + andeq r3, r0, ip, asr #11 │ │ │ │ + ldrdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, r8, lsl r6 │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r2, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strdeq r3, [r0], -sl │ │ │ │ - strdeq r3, [r0], -r2 │ │ │ │ - andeq r3, r0, ip, asr #12 │ │ │ │ - andeq r3, r0, r8, asr #7 │ │ │ │ - andeq r3, r0, sl, ror #7 │ │ │ │ - @ instruction: 0x000033b2 │ │ │ │ - ldrdeq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r8, asr #8 │ │ │ │ - andeq r3, r0, r0, ror #5 │ │ │ │ - andeq r3, r0, r6, ror #5 │ │ │ │ - andeq r3, r0, r0, lsl r4 │ │ │ │ - andeq r3, r0, lr, ror #7 │ │ │ │ - @ instruction: 0x000032ba │ │ │ │ - andeq r3, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x000032b8 │ │ │ │ - andeq r3, r0, r2, asr #5 │ │ │ │ - strheq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r6, ror #1 │ │ │ │ - andeq r3, r0, r6, rrx │ │ │ │ - andeq r3, r0, r0, asr r0 │ │ │ │ - andeq r3, r0, sl, asr r1 │ │ │ │ - andeq r3, r0, r0, lsr #2 │ │ │ │ - andeq r3, r0, r6, ror #1 │ │ │ │ - andeq r3, r0, r4, asr r1 │ │ │ │ - andeq r3, r0, lr, asr r1 │ │ │ │ - andeq r3, r0, r0, ror #1 │ │ │ │ - andeq r3, r0, r6, lsr #1 │ │ │ │ - strdeq r3, [r0], -ip │ │ │ │ - andeq r2, r0, ip, ror pc │ │ │ │ - andeq r3, r0, r6, lsr r5 │ │ │ │ + andeq r3, r0, r8, asr r4 │ │ │ │ + andeq r3, r0, r2, lsl sl │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ - stcllt 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ - ldclt 7, cr15, [sl, #-1012] @ 0xfffffc0c │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - stcle 14, cr1, [r9, #-120] @ 0xffffff88 │ │ │ │ + bllt fe5c1da8 <__time64@plt+0xfe5c0710> │ │ │ │ + bllt 1141dac <__time64@plt+0x1140714> │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r1, r2, r3, r4, r9, sl, fp, ip}^ │ │ │ │ + stcle 14, cr8, [fp, #-16] │ │ │ │ ldrmi r4, [r0], r7, lsl #12 │ │ │ │ - strcs r4, [r0, #-1548] @ 0xfffff9f4 │ │ │ │ - strcc r4, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ - strbmi r4, [r4], #-1976 @ 0xfffff848 │ │ │ │ - mvnsle r4, lr, lsr #5 │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - stclmi 5, cr11, [r3, #-224] @ 0xffffff20 │ │ │ │ - ldrbtmi r4, [sp], #-3139 @ 0xfffff3bd │ │ │ │ - stmdavs fp!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmdavs fp!, {r0, r1, r4, r5, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf04f460c │ │ │ │ + strtmi r0, [r0], -r0, lsl #10 │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + adcmi r4, lr, #184, 14 @ 0x2e00000 │ │ │ │ + mvnsle r4, r4, asr #8 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + svclt 0x00008100 │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + mcrrmi 13, 4, r4, sp, cr12 │ │ │ │ + stmdavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + blcs 14ff4 <__time64@plt+0x1395c> │ │ │ │ + stmdavs fp!, {r0, r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ vstrle d2, [r4, #-4] │ │ │ │ - stmiapl r2!, {r6, r9, fp, lr} │ │ │ │ - bcs 5da90 <__time64@plt+0x5c3f8> │ │ │ │ - blmi ffab28 <__time64@plt+0xff9490> │ │ │ │ + stmiapl r2!, {r0, r3, r6, r9, fp, lr} │ │ │ │ + bcs 5de5c <__time64@plt+0x5c7c4> │ │ │ │ + blmi 123af18 <__time64@plt+0x1239880> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xbd38b903 │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldmdbmi ip!, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ + ldmib sp, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0xf04fbd20 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdbmi r3, {r0, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-2115 @ 0xfffff7bd │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - strmi lr, [r5], -lr, asr #27 │ │ │ │ - subsle r2, fp, r0, lsl #16 │ │ │ │ - @ instruction: 0xffcaf7ff │ │ │ │ - suble r2, fp, r0, lsl #16 │ │ │ │ + strmi lr, [r5], -r4, ror #23 │ │ │ │ + rsble r2, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0xffb6f7ff │ │ │ │ + subsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ - andcs lr, r1, r4, lsr #27 │ │ │ │ - blx fff3fa86 <__time64@plt+0xfff3e3ee> │ │ │ │ - mrrc 9, 3, r4, r3, cr0 │ │ │ │ - stmdapl r5!, {r4, r8, r9, fp, sp}^ │ │ │ │ - stmdbcs r1, {r0, r3, r5, fp, sp, lr} │ │ │ │ - blmi c7ab38 <__time64@plt+0xc794a0> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - ldclt 0, cr6, [r8, #-360]! @ 0xfffffe98 │ │ │ │ - mrrc 7, 15, pc, r4, cr13 @ │ │ │ │ - suble r2, r5, r0, lsl #16 │ │ │ │ - ldrbtmi r4, [sp], #-3373 @ 0xfffff2d3 │ │ │ │ - @ instruction: 0xf7fd6868 │ │ │ │ - @ instruction: 0xf7fdec48 │ │ │ │ - stmdavs fp!, {r1, r2, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xd10d4298 │ │ │ │ - stcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ - bmi a3d9d8 <__time64@plt+0xa3c340> │ │ │ │ - stmiapl r0!, {r0, r8, sp} │ │ │ │ - stmdavs r0, {r0, r1, r2, r5, r9, fp, lr} │ │ │ │ + @ instruction: 0xf04febba │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + ldmdbmi r7!, {r0, r1, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43efa8 <__time64@plt+0x43d910> │ │ │ │ + stmdavs r9!, {r0, r2, r5, r6, fp, ip, lr} │ │ │ │ + @ instruction: 0xdc312901 │ │ │ │ + @ instruction: 0xf04f4b37 │ │ │ │ + ldrbtmi r0, [fp], #-513 @ 0xfffffdff │ │ │ │ + ldmib sp, {r1, r3, r4, r6, sp, lr}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0xf7fdbd20 │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ + ldcmi 0, cr13, [r2, #-308]! @ 0xfffffecc │ │ │ │ + stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + b 1641e7c <__time64@plt+0x16407e4> │ │ │ │ + bl ffdc1e80 <__time64@plt+0xffdc07e8> │ │ │ │ + addsmi r6, r8, #7012352 @ 0x6b0000 │ │ │ │ + @ instruction: 0xf7fdd10f │ │ │ │ + ldr lr, [lr, r0, lsl #21]! │ │ │ │ + @ instruction: 0xf04f4a2c │ │ │ │ + stmiapl r0!, {r0, r8} │ │ │ │ + stmdavs r0, {r0, r1, r3, r5, r9, fp, lr} │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ - movwcs lr, #7542 @ 0x1d76 │ │ │ │ - ldr r6, [ip, fp, rrx]! │ │ │ │ - orrcs r4, r0, r4, lsr #20 │ │ │ │ - ldrbtmi r4, [sl], #-2084 @ 0xfffff7dc │ │ │ │ + @ instruction: 0xf04feb86 │ │ │ │ + rsbvs r0, fp, r1, lsl #6 │ │ │ │ + bmi a3dd78 <__time64@plt+0xa3c6e0> │ │ │ │ + orreq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2087 @ 0xfffff7d9 │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - @ instruction: 0xf7fdfc15 │ │ │ │ - sbfx lr, sl, #24, #19 │ │ │ │ - andcs r4, r1, r1, lsr #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - stmdavs fp!, {r1, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ - vstrle d2, [r5, #-12] │ │ │ │ - stmiapl r3!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf7ff6818 │ │ │ │ - stmdavs fp!, {r0, r2, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - vstrle d18, [r4, #4] │ │ │ │ - @ instruction: 0xf7fd200a │ │ │ │ - @ instruction: 0xe7c0ed3c │ │ │ │ - andscs r4, ip, #19456 @ 0x4c00 │ │ │ │ - tstcs r1, r8, lsl r8 │ │ │ │ - stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7fdfe17 │ │ │ │ + str lr, [r6, r8, ror #20]! │ │ │ │ + @ instruction: 0xf04f4924 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + bl 17c1ec8 <__time64@plt+0x17c0830> │ │ │ │ + blcs ddf84 <__time64@plt+0xdc8ec> │ │ │ │ + blmi 87b2f0 <__time64@plt+0x879c58> │ │ │ │ + ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xff68f7ff │ │ │ │ + blcs 5df94 <__time64@plt+0x5c8fc> │ │ │ │ + @ instruction: 0xf04fddbc │ │ │ │ + @ instruction: 0xf7fd000a │ │ │ │ + ldr lr, [r7, r8, asr #22]! │ │ │ │ + @ instruction: 0xf04f4b15 │ │ │ │ + @ instruction: 0xf04f021c │ │ │ │ + ldmdami r9, {r0, r8} │ │ │ │ + ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7fd681b │ │ │ │ - strtmi lr, [r8], -r0, lsl #25 │ │ │ │ - stcl 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldr pc, [r0, r7, lsr #23]! │ │ │ │ - cmncs lr, r2, lsl sl │ │ │ │ + strtmi lr, [r8], -sl, lsl #21 │ │ │ │ + bl 1641f04 <__time64@plt+0x164086c> │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldc2 0, cr15, [sl, #4] │ │ │ │ + bmi 4fddac <__time64@plt+0x4fc714> │ │ │ │ + cmnpeq lr, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-2066 @ 0xfffff7ee │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - ldr pc, [r1, r7, ror #23]! │ │ │ │ - @ instruction: 0x00005cba │ │ │ │ - andeq r5, r0, r8, lsr #8 │ │ │ │ + str pc, [r8, r3, ror #27]! │ │ │ │ + strdeq r5, [r0], -r0 │ │ │ │ + andeq r5, r0, ip, asr r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - @ instruction: 0x00005cb4 │ │ │ │ - andeq r2, r0, lr, asr pc │ │ │ │ - andeq r3, r0, r4, lsl #3 │ │ │ │ - andeq r5, r0, lr, ror #24 │ │ │ │ - andeq r5, r0, sl, asr #24 │ │ │ │ + andeq r5, r0, r8, ror #17 │ │ │ │ + strdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, r0, lsr #12 │ │ │ │ + muleq r0, r6, r8 │ │ │ │ + andeq r5, r0, ip, ror #16 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r3, r0, r4, ror #1 │ │ │ │ - muleq r0, sl, r0 │ │ │ │ - andeq r3, r0, r8, lsr #1 │ │ │ │ - andeq r3, r0, r4, lsr #2 │ │ │ │ + andeq r3, r0, r4, ror r5 │ │ │ │ + andeq r3, r0, r6, lsr #10 │ │ │ │ + andeq r3, r0, r4, lsr r5 │ │ │ │ + andeq r3, r0, lr, lsr #11 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldrdeq r3, [r0], -r8 │ │ │ │ - andeq r3, r0, lr, lsr r0 │ │ │ │ - andeq r2, r0, r4, lsr ip │ │ │ │ - @ instruction: 0x4604b570 │ │ │ │ - @ instruction: 0x4d70496f │ │ │ │ - ldrbtmi fp, [r9], #-132 @ 0xffffff7c │ │ │ │ - @ instruction: 0xf7fd447d │ │ │ │ - ldmdblt r8!, {r1, r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [sl], #-2669 @ 0xfffff593 │ │ │ │ - @ instruction: 0xf0436893 │ │ │ │ - addsvs r0, r3, r0, lsr #6 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - strtmi r4, [r0], -sl, ror #18 │ │ │ │ + andeq r3, r0, sl, asr r5 │ │ │ │ + @ instruction: 0x000034be │ │ │ │ + strheq r3, [r0], -r4 │ │ │ │ + stmdb sp!, {r1, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r4, lsl #10 │ │ │ │ + stmib sp, {r0, r2, r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ + addlt r6, r4, r2, lsl #28 │ │ │ │ + ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ + ldmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bmi 1cb24cc <__time64@plt+0x1cb0e34> │ │ │ │ + ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + nopeq {67} @ 0x43 │ │ │ │ + mullt r4, r3, r0 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + strtmi r4, [r0], -sp, ror #18 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r8!, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [sl], #-2664 @ 0xfffff598 │ │ │ │ + ldmdblt r0, {r1, r3, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [sl], #-2667 @ 0xfffff595 │ │ │ │ @ instruction: 0xf0436893 │ │ │ │ addsvs r0, r3, r0, asr #6 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - strtmi r4, [r0], -r5, ror #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - smclt 3770 @ 0xeba │ │ │ │ - strtmi r4, [r0], -r3, ror #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r0!, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ - ldrbtmi r4, [sl], #-2657 @ 0xfffff59f │ │ │ │ - @ instruction: 0xf0436893 │ │ │ │ - addsvs r0, r3, r8, lsl #6 │ │ │ │ - bmi 17fdb58 <__time64@plt+0x17fc4c0> │ │ │ │ + ldmib sp, {r2, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + stmdbmi r7!, {r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + ldmdb r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi r5!, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + ldmdb r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi 18f25fc <__time64@plt+0x18f0f64> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - orreq pc, r0, #67 @ 0x43 │ │ │ │ - mullt r4, r3, r0 │ │ │ │ - ldmdbmi ip, {r4, r5, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + movweq pc, #32835 @ 0x8043 @ │ │ │ │ + bfi r6, r3, #1, #22 │ │ │ │ + ldrbtmi r4, [sl], #-2656 @ 0xfffff5a0 │ │ │ │ + @ instruction: 0xf0436893 │ │ │ │ + addsvs r0, r3, r0, lsl #7 │ │ │ │ + ldmib sp, {r2, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + ldmdbmi ip, {r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 17c1bf4 <__time64@plt+0x17c055c> │ │ │ │ + ldmdb sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi sl, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 1641c00 <__time64@plt+0x1640568> │ │ │ │ - bmi 16321b0 <__time64@plt+0x1630b18> │ │ │ │ + ldmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi 16325b8 <__time64@plt+0x1630f20> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ movwcc pc, #1091 @ 0x443 @ │ │ │ │ - bfi r6, r3, #1, #1 │ │ │ │ + @ instruction: 0xe7b86093 │ │ │ │ ldrbtmi r4, [sl], #-2645 @ 0xfffff5ab │ │ │ │ @ instruction: 0xf0436893 │ │ │ │ addsvs r0, r3, r2, lsl #6 │ │ │ │ - ldmdbmi r3, {r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + ldmdbmi r3, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 1141c28 <__time64@plt+0x1140590> │ │ │ │ - bmi 14720f8 <__time64@plt+0x1470a60> │ │ │ │ + stmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi 1472500 <__time64@plt+0x1470e68> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ orrpl pc, r0, #1124073472 @ 0x43000000 │ │ │ │ - @ instruction: 0xe7ad6093 │ │ │ │ + @ instruction: 0xe7a46093 │ │ │ │ strtmi r4, [r0], -lr, asr #18 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r0!, {r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdblt r0!, {r2, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2636 @ 0xfffff5b4 │ │ │ │ vst2.32 {d22-d23}, [r3 :64], r3 │ │ │ │ addsvs r1, r3, r0, lsl #6 │ │ │ │ - stmdbmi sl, {r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - ldrtmi sl, [r2], -r1, lsl #28 │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldcl 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - tstle r6, r1, lsl #16 │ │ │ │ + stmdbmi sl, {r0, r1, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + strtmi sl, [r0], -r1, lsl #28 │ │ │ │ + ldrbtmi r4, [r9], #-1586 @ 0xfffff9ce │ │ │ │ + b 1bc2068 <__time64@plt+0x1bc09d0> │ │ │ │ + tstle r7, r1, lsl #16 │ │ │ │ stmdbls r1, {r1, r2, r6, r9, fp, lr} │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - addsvs r4, r3, fp, lsl #6 │ │ │ │ - stmdbmi r4, {r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - stmdacs r1, {r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ - stmdbmi r1, {r1, r3, ip, lr, pc}^ │ │ │ │ + movweq lr, #6723 @ 0x1a43 │ │ │ │ + @ instruction: 0xe7866093 │ │ │ │ + ldrtmi r4, [r2], -r3, asr #18 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 4c1c8c <__time64@plt+0x4c05f4> │ │ │ │ - blmi ff223c <__time64@plt+0xff0ba4> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - @ instruction: 0xe77d60da │ │ │ │ - movwcs r4, #6717 @ 0x1a3d │ │ │ │ - ldrbtmi r9, [sl], #-2305 @ 0xfffff6ff │ │ │ │ - ldmvs r1, {r0, r1, r3, r7, lr} │ │ │ │ - addsvs r4, r3, fp, lsl #6 │ │ │ │ - ldmdbmi sl!, {r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + b 17c2088 <__time64@plt+0x17c09f0> │ │ │ │ + andle r2, sl, r1, lsl #16 │ │ │ │ + strtmi r4, [r0], -r0, asr #18 │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + stmdblt r8!, {r1, r2, r3, r8, fp, sp, lr, pc}^ │ │ │ │ + andcs r4, r1, #63488 @ 0xf800 │ │ │ │ + sbcsvs r4, sl, fp, ror r4 │ │ │ │ + bmi f7de7c <__time64@plt+0xf7c7e4> │ │ │ │ + stmdbls r1, {r0, r8, r9, sp} │ │ │ │ + addmi r4, fp, sl, ror r4 │ │ │ │ + movwmi r6, #47249 @ 0xb891 │ │ │ │ + @ instruction: 0xe76a6093 │ │ │ │ + @ instruction: 0x46204939 │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + stmdblt r0!, {r1, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + andcs r4, r1, #56320 @ 0xdc00 │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + ldmdbmi r6!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - b fffc1cb4 <__time64@plt+0xfffc061c> │ │ │ │ - blmi e32144 <__time64@plt+0xe30aac> │ │ │ │ + stmia lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blmi d32564 <__time64@plt+0xd30ecc> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - @ instruction: 0xe769601a │ │ │ │ - @ instruction: 0x46204936 │ │ │ │ + smmla r4, sl, r1, r6 │ │ │ │ + @ instruction: 0x46204932 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - stmdblt r0!, {r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - andcs r4, r1, #52, 22 @ 0xd000 │ │ │ │ - tstvs sl, fp, ror r4 │ │ │ │ - ldmdbmi r3!, {r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + strmi lr, [r1], -r4, ror #17 │ │ │ │ + ldmdami r0!, {r5, r8, fp, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + strb lr, [r8, -lr, lsl #18] │ │ │ │ + ldrtmi r4, [r2], -lr, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - b ffa41ce0 <__time64@plt+0xffa40648> │ │ │ │ - stmdblt r0!, {r0, r9, sl, lr} │ │ │ │ - ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ - bl 4c1cec <__time64@plt+0x4c0654> │ │ │ │ - stmdbmi pc!, {r1, r4, r6, r8, r9, sl, sp, lr, pc} @ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ + b 842104 <__time64@plt+0x840a6c> │ │ │ │ + tstle r4, r1, lsl #16 │ │ │ │ + bls 56dc4 <__time64@plt+0x5572c> │ │ │ │ + subsvs r4, sl, fp, ror r4 │ │ │ │ + stmdbmi sl!, {r0, r1, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ + strtmi sl, [r0], -r2, lsl #20 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - stmdacs r1, {r1, r2, r5, sl, fp, sp, lr, pc} │ │ │ │ - blmi b3811c <__time64@plt+0xb36a84> │ │ │ │ - ldrbtmi r9, [fp], #-2561 @ 0xfffff5ff │ │ │ │ - smlsld r6, r5, sl, r0 │ │ │ │ - bge 961c0 <__time64@plt+0x94b28> │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldc 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - andle r2, r9, r1, lsl #16 │ │ │ │ - tstcs r1, r7, lsr #22 │ │ │ │ - ldrbtmi r4, [sl], #-2599 @ 0xfffff5d9 │ │ │ │ + stmdacs r1, {r2, r4, r9, fp, sp, lr, pc} │ │ │ │ + blmi 9f8154 <__time64@plt+0x9f6abc> │ │ │ │ + bmi 9cc538 <__time64@plt+0x9caea0> │ │ │ │ strtmi r5, [r3], -r8, ror #17 │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - ldr lr, [r3, -r0, asr #24]! │ │ │ │ - bleq bf3b0 <__time64@plt+0xbdd18> │ │ │ │ - stc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - svclt 0x0000e72e │ │ │ │ - muleq r0, lr, r0 │ │ │ │ - ldrdeq r5, [r0], -r0 │ │ │ │ - andeq r5, r0, sl, ror #22 │ │ │ │ - andeq r2, r0, r8, asr #25 │ │ │ │ - andeq r5, r0, lr, asr #22 │ │ │ │ - andeq r3, r0, ip, rrx │ │ │ │ - andeq r2, r0, ip, lsr #25 │ │ │ │ - andeq r5, r0, r6, lsr #22 │ │ │ │ - andeq r5, r0, r8, lsl fp │ │ │ │ - andeq r3, r0, r2, asr #32 │ │ │ │ - andeq r3, r0, r2, asr #32 │ │ │ │ - strdeq r5, [r0], -r0 │ │ │ │ - andeq r5, r0, r2, ror #21 │ │ │ │ - andeq r3, r0, r2, lsr #32 │ │ │ │ - andeq r5, r0, r8, asr #21 │ │ │ │ - andeq r3, r0, r8, lsl r0 │ │ │ │ - andeq r5, r0, lr, lsr #21 │ │ │ │ - andeq r3, r0, r6 │ │ │ │ - andeq r5, r0, ip, lsl #21 │ │ │ │ - strdeq r2, [r0], -r0 │ │ │ │ - andeq r2, r0, lr, ror #31 │ │ │ │ - andeq r5, r0, r2, ror #20 │ │ │ │ - andeq r5, r0, r6, asr sl │ │ │ │ - ldrdeq r2, [r0], -r2 @ │ │ │ │ - andeq r5, r0, sl, lsr sl │ │ │ │ - andeq r2, r0, r4, asr #31 │ │ │ │ - andeq r5, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x00002fb6 │ │ │ │ - @ instruction: 0xfffffd17 │ │ │ │ - @ instruction: 0x00002fb0 │ │ │ │ - ldrdeq r5, [r0], -lr │ │ │ │ - andeq r2, r0, r2, lsr #31 │ │ │ │ + stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + b ec2134 <__time64@plt+0xec0a9c> │ │ │ │ + ldc 7, cr14, [sp, #164] @ 0xa4 │ │ │ │ + @ instruction: 0xf7fd0b02 │ │ │ │ + @ instruction: 0xe724e9fe │ │ │ │ + andeq r3, r0, r8, lsl r5 │ │ │ │ + ldrdeq r4, [r0], -sl │ │ │ │ + andeq r5, r0, r4, ror r7 │ │ │ │ + andeq r3, r0, ip, lsr r1 │ │ │ │ + andeq r5, r0, r2, asr r7 │ │ │ │ + ldrdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, sl, lsl r1 │ │ │ │ + andeq r5, r0, r4, lsr #14 │ │ │ │ + andeq r5, r0, r6, lsl r7 │ │ │ │ + andeq r3, r0, sl, lsr #9 │ │ │ │ + andeq r3, r0, sl, lsr #9 │ │ │ │ + andeq r5, r0, r8, ror #13 │ │ │ │ + ldrdeq r5, [r0], -sl │ │ │ │ + andeq r3, r0, sl, lsl #9 │ │ │ │ + andeq r5, r0, r0, asr #13 │ │ │ │ + andeq r3, r0, r0, lsl #9 │ │ │ │ + andeq r5, r0, r6, lsr #13 │ │ │ │ + andeq r3, r0, lr, ror #8 │ │ │ │ + andeq r5, r0, r4, lsl #13 │ │ │ │ + andeq r3, r0, r6, asr r4 │ │ │ │ + andeq r3, r0, r4, asr r4 │ │ │ │ + andeq r5, r0, r8, asr r6 │ │ │ │ + andeq r5, r0, ip, asr #12 │ │ │ │ + andeq r3, r0, r8, lsr r4 │ │ │ │ + andeq r5, r0, r0, lsr r6 │ │ │ │ + andeq r3, r0, sl, lsr #8 │ │ │ │ + andeq r5, r0, sl, lsl r6 │ │ │ │ + andeq r3, r0, ip, lsl r4 │ │ │ │ + @ instruction: 0xfffffcb9 │ │ │ │ + andeq r3, r0, r6, lsl r4 │ │ │ │ + ldrdeq r5, [r0], -r4 │ │ │ │ + andeq r3, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r2, r0, r2, lsr #31 │ │ │ │ + andeq r3, r0, r4, lsl #8 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ stmdblt r3, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - ldrbmi lr, [r0, -sl, lsr #12]! │ │ │ │ - andeq r5, r0, r2, lsr r9 │ │ │ │ - ldrblt r4, [r0, #-2836]! @ 0xfffff4ec │ │ │ │ - ldcmi 4, cr4, [r4], {123} @ 0x7b │ │ │ │ - ldrbtmi r6, [ip], #-2139 @ 0xfffff7a5 │ │ │ │ - @ instruction: 0xbd70b903 │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldmdbmi r1, {r0, r1, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [r9], #-2065 @ 0xfffff7ef │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - strmi lr, [r5], -r2, lsl #24 │ │ │ │ - @ instruction: 0xf7ffb120 │ │ │ │ - strtmi pc, [r8], -r1, lsl #28 │ │ │ │ - bl ff6c1e00 <__time64@plt+0xff6c0768> │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdbmi fp, {r0, r1, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 43ef64 <__time64@plt+0x43d8cc> │ │ │ │ + ldrbmi lr, [r0, -r8, lsl #12]! │ │ │ │ + andeq r5, r0, sl, lsr #10 │ │ │ │ + stmdb sp!, {r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ + ldcmi 5, cr4, [sl], {4} │ │ │ │ + @ instruction: 0x6e02e9cd │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmdblt fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx ffd4020e <__time64@plt+0xffd3eb76> │ │ │ │ + ldmdami r4, {r0, r1, r4, r8, fp, lr} │ │ │ │ + ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ + ldmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xb1204605 │ │ │ │ + stc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + @ instruction: 0xf04fe9d0 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdbmi sp, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43f37c <__time64@plt+0x43dce4> │ │ │ │ stmdavs r9, {r0, r5, r6, fp, ip, lr} │ │ │ │ - @ instruction: 0xdde42901 │ │ │ │ - andcs r4, r1, r8, lsl #18 │ │ │ │ - ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ + @ instruction: 0xdddf2901 │ │ │ │ + @ instruction: 0xf04f490a │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #28 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - svclt 0x0000bbaf │ │ │ │ - andeq r5, r0, r0, lsr #18 │ │ │ │ - andeq r5, r0, r6, ror r0 │ │ │ │ - andeq r2, r0, r6, asr #19 │ │ │ │ - andeq r2, r0, ip, ror #27 │ │ │ │ + svclt 0x0000b99f │ │ │ │ + andeq r5, r0, r0, lsl r5 │ │ │ │ + andeq r4, r0, r8, ror #24 │ │ │ │ + andeq r2, r0, r0, lsr #28 │ │ │ │ + andeq r3, r0, r6, asr #4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r2, r0, ip, asr #29 │ │ │ │ - bmi 9d6ae4 <__time64@plt+0x9d544c> │ │ │ │ - ldrblt r4, [r0, #-1147]! @ 0xfffffb85 │ │ │ │ - ldmpl sp, {r2, r9, sl, lr} │ │ │ │ - blcs 9df04 <__time64@plt+0x9c86c> │ │ │ │ - blvs fe0bb274 <__time64@plt+0xfe0b9bdc> │ │ │ │ - stmdbmi r3!, {r1, r5, r8, ip, sp, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - bl fe541e5c <__time64@plt+0xfe5407c4> │ │ │ │ - ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ + andeq r3, r0, ip, lsl r3 │ │ │ │ + stmdb sp!, {r0, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r4, lsl #10 │ │ │ │ + stmib sp, {r2, r3, r5, r9, fp, lr}^ │ │ │ │ + ldrbtmi r6, [fp], #-3586 @ 0xfffff1fe │ │ │ │ + stmdavs fp!, {r0, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ + vstrle d2, [r7, #-8] │ │ │ │ + smlawblt sl, r2, fp, r6 │ │ │ │ + @ instruction: 0xf04f4928 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + stmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ stmdblt fp, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - ldc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - andsle r2, lr, r1, lsl #22 │ │ │ │ - tstcs r0, r3, lsr #19 │ │ │ │ - tstcs r1, r3, lsl #2 │ │ │ │ - @ instruction: 0x46204e1a │ │ │ │ - ldmvs r3!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xf0414319 │ │ │ │ + stc2 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fe9c02aa <__time64@plt+0xfe9bec12> │ │ │ │ + blcs 5e334 <__time64@plt+0x5cc9c> │ │ │ │ + stmibvs r3!, {r0, r2, r5, ip, lr, pc} │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf04fb10b │ │ │ │ + cdpmi 1, 1, cr0, cr14, cr1, {0} │ │ │ │ + ldrbtmi r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ + b 105e58c <__time64@plt+0x105cef4> │ │ │ │ + @ instruction: 0xf0410103 │ │ │ │ @ instruction: 0xf7fe0140 │ │ │ │ - ldrshvs pc, [r0, #-159]! @ 0xffffff61 @ │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r9!, {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blcs 43eff4 <__time64@plt+0x43d95c> │ │ │ │ - @ instruction: 0xdc152902 │ │ │ │ - ldrbtmi r4, [fp], #-2834 @ 0xfffff4ee │ │ │ │ - stmdblt r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0xf7fdbd70 │ │ │ │ - mulcs r1, lr, fp │ │ │ │ - stmdbvs r2!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - vldrle s5, [sp] │ │ │ │ - bcs 1e450 <__time64@plt+0x1cdb8> │ │ │ │ - stmiavs r2!, {r1, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - bcs 5df18 <__time64@plt+0x5c880> │ │ │ │ + ldrhvs pc, [r0, #-139]! @ 0xffffff75 @ │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fef402da <__time64@plt+0xfef3ec42> │ │ │ │ + mrrc 8, 2, r6, r3, cr9 │ │ │ │ + stmdbcs r2, {r4, r8, r9, fp, sp} │ │ │ │ + blmi 57b340 <__time64@plt+0x579ca8> │ │ │ │ + ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7fdb118 │ │ │ │ + @ instruction: 0xf04fe986 │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + stmdbvs r2!, {r6, r8, sl, fp, ip, sp, pc} │ │ │ │ + vldrle s5, [r6] │ │ │ │ + bcs 1e888 <__time64@plt+0x1d1f0> │ │ │ │ + stmiavs r2!, {r0, r1, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ + bcs 5e350 <__time64@plt+0x5ccb8> │ │ │ │ @ instruction: 0x61a3bfc8 │ │ │ │ - @ instruction: 0xe7d3dcd7 │ │ │ │ - andcs r4, r1, r8, lsl #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - ubfx lr, r8, #22, #4 │ │ │ │ - andeq r5, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xe7ccdcd1 │ │ │ │ + @ instruction: 0xf04f4909 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + ldmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7df │ │ │ │ + andeq r4, r0, r6, ror #23 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - @ instruction: 0x00002eb2 │ │ │ │ - muleq r0, r6, r8 │ │ │ │ - andeq r5, r0, r4, ror r8 │ │ │ │ - andeq r5, r0, r2, asr r8 │ │ │ │ - andeq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x4604b5f0 │ │ │ │ - mrcmi 13, 2, r4, cr9, cr8, {2} │ │ │ │ - stc 4, cr4, [sp, #-500]! @ 0xfffffe0c │ │ │ │ - ldrbtmi r8, [lr], #-2818 @ 0xfffff4fe │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r7, ip, sp, pc} │ │ │ │ - @ instruction: 0xf0402b00 │ │ │ │ - mlacs sl, r8, r0, r8 │ │ │ │ - bl 941f14 <__time64@plt+0x94087c> │ │ │ │ + strdeq r3, [r0], -sl │ │ │ │ + andeq r5, r0, lr, ror #8 │ │ │ │ + andeq r5, r0, r6, asr #8 │ │ │ │ + andeq r5, r0, r0, lsr #8 │ │ │ │ + andeq r3, r0, lr, ror r2 │ │ │ │ + ldcmi 8, cr15, [r4, #-308] @ 0xfffffecc │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stclmi 6, cr5, [r4, #-4]! │ │ │ │ + @ instruction: 0x7e03e9cd │ │ │ │ + stc 14, cr4, [sp, #-396]! @ 0xfffffe74 │ │ │ │ + addlt r8, fp, r2, lsl #22 │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + blcs 15554 <__time64@plt+0x13ebc> │ │ │ │ + adchi pc, fp, r0, asr #32 │ │ │ │ + eoreq pc, sl, pc, asr #32 │ │ │ │ + stmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4605 │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ - addhi pc, r7, r0, asr #32 │ │ │ │ - @ instruction: 0xf7fd4628 │ │ │ │ - blmi 13fe6f4 <__time64@plt+0x13fd05c> │ │ │ │ + stmdacs r0, {r1, r2, r4, r7, fp, sp, lr, pc} │ │ │ │ + addshi pc, r8, r0, asr #32 │ │ │ │ + @ instruction: 0xf7fc4628 │ │ │ │ + blmi 16802ac <__time64@plt+0x167ec14> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ffb90b │ │ │ │ - @ instruction: 0xf7fdfd77 │ │ │ │ - blmi 1343078 <__time64@plt+0x13419e0> │ │ │ │ + @ instruction: 0xf7fdfd35 │ │ │ │ + blmi 15c2c58 <__time64@plt+0x15c15c0> │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ vstrle d2, [r4, #-4] │ │ │ │ - ldrbtmi r4, [fp], #-2890 @ 0xfffff4b6 │ │ │ │ - bcs 5e0bc <__time64@plt+0x5ca24> │ │ │ │ - andcs sp, r1, r9, asr ip │ │ │ │ - @ instruction: 0xf966f001 │ │ │ │ - blcs 5dfec <__time64@plt+0x5c954> │ │ │ │ - stmibvs r3!, {r1, r2, r3, r4, r6, ip, lr, pc} │ │ │ │ - tstlt r3, r0, lsl r1 │ │ │ │ - cdpmi 1, 4, cr2, cr4, cr1, {0} │ │ │ │ - ldrbtmi r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ - tstmi r9, #11730944 @ 0xb30000 │ │ │ │ - @ instruction: 0xf990f7fe │ │ │ │ - andcs r6, r1, r0, ror r1 │ │ │ │ - @ instruction: 0xf97cf001 │ │ │ │ - mrrc 8, 2, r6, r3, cr9 │ │ │ │ - stmdbcs r1, {r4, r8, r9, fp, sp} │ │ │ │ - ldmdbmi sp!, {r2, r8, sl, fp, ip, lr, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b fffc1f88 <__time64@plt+0xfffc08f0> │ │ │ │ - ldrbtmi r4, [ip], #-3131 @ 0xfffff3c5 │ │ │ │ + ldrbtmi r4, [fp], #-2900 @ 0xfffff4ac │ │ │ │ + bcs 5e504 <__time64@plt+0x5ce6c> │ │ │ │ + @ instruction: 0xf04fdc68 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdavs r3!, {r0, r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + rsble r2, lr, r1, lsl #22 │ │ │ │ + @ instruction: 0xf04f69a3 │ │ │ │ + tstlt fp, r0, lsl r1 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + strtmi r4, [r0], -ip, asr #28 │ │ │ │ + ldmvs r3!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + tsteq r3, r1, asr #20 │ │ │ │ + @ instruction: 0xf83cf7fe │ │ │ │ + @ instruction: 0xf04f6170 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdavs r9!, {r0, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43f524 <__time64@plt+0x43de8c> │ │ │ │ + @ instruction: 0xdd052901 │ │ │ │ + @ instruction: 0xf04f4944 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + ldm r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [ip], #-3138 @ 0xfffff3be │ │ │ │ stmdacs r0, {r5, r6, r8, fp, sp, lr} │ │ │ │ - ldcmi 0, cr13, [sl], #-360 @ 0xfffffe98 │ │ │ │ - bge 1aebc4 <__time64@plt+0x1ad52c> │ │ │ │ - ldrbtmi sl, [ip], #-2308 @ 0xfffff6fc │ │ │ │ - bl 1b41fa0 <__time64@plt+0x1b40908> │ │ │ │ - @ instruction: 0xf7fd6960 │ │ │ │ - stmdbvs r0!, {r2, r3, r9, fp, sp, lr, pc}^ │ │ │ │ - blvs 43f114 <__time64@plt+0x43da7c> │ │ │ │ - ldmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + mcrrmi 0, 6, sp, r1, cr7 │ │ │ │ + bge 1af018 <__time64@plt+0x1ad980> │ │ │ │ + @ instruction: 0xf7fda904 │ │ │ │ + ldrbtmi lr, [ip], #-2372 @ 0xfffff6bc │ │ │ │ + @ instruction: 0xf7fc6960 │ │ │ │ + stmdbvs r0!, {r1, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + blvs 43f568 <__time64@plt+0x43ded0> │ │ │ │ + svc 0x00acf7fc │ │ │ │ cdp 8, 11, cr6, cr0, cr11, {1} │ │ │ │ - blcs 66cc4 <__time64@plt+0x6562c> │ │ │ │ - stmdbvs r0!, {r0, r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - b fe7c1fc0 <__time64@plt+0xfe7c0928> │ │ │ │ - @ instruction: 0xf7fd200a │ │ │ │ - stmdbmi lr!, {r3, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + blcs 67118 <__time64@plt+0x65a80> │ │ │ │ + stmdbvs r0!, {r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + ldmda r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq pc, sl, pc, asr #32 │ │ │ │ + stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs lr, #35293 @ 0x89dd │ │ │ │ - movwcs lr, #10701 @ 0x29cd │ │ │ │ - movwcs lr, #27101 @ 0x69dd │ │ │ │ - stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - andcs r2, r1, r0, lsl #6 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + stmib sp, {r1, r4, r5, r8, fp, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sp}^ │ │ │ │ + ldrbtmi r2, [r9], #-774 @ 0xfffffcfa │ │ │ │ + movwcs lr, #2509 @ 0x9cd │ │ │ │ movwcs lr, #18909 @ 0x49dd │ │ │ │ - b ff441fe4 <__time64@plt+0xff44094c> │ │ │ │ - ldrtmi r4, [r2], -r7, lsr #18 │ │ │ │ - andcs r4, r1, fp, lsr r6 │ │ │ │ - stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ - @ instruction: 0xf7fd8b00 │ │ │ │ - andlt lr, fp, r8, asr #21 │ │ │ │ - blhi bf2fc <__time64@plt+0xbdc64> │ │ │ │ - stmdbmi r2!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b fefc2008 <__time64@plt+0xfefc0970> │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ - lslle r2, r1, #22 │ │ │ │ - bcs 1e4ac <__time64@plt+0x1ce14> │ │ │ │ - stmdbvs r2!, {r0, r2, r3, r4, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - orrsle r2, sl, r0, lsl #20 │ │ │ │ - ldmdavs r2, {r1, r5, r7, fp, sp, lr} │ │ │ │ - svclt 0x00c82a01 │ │ │ │ - ldcle 1, cr6, [r7], {163} @ 0xa3 │ │ │ │ - bmi 5fde88 <__time64@plt+0x5fc7f0> │ │ │ │ - ldmdami r7, {r0, r1, r2, r5, r6, r7, r8, sp} │ │ │ │ + stmia r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrtmi r4, [r2], -sp, lsr #18 │ │ │ │ + @ instruction: 0xf04f463b │ │ │ │ + stc 0, cr0, [sp, #4] │ │ │ │ + ldrbtmi r8, [r9], #-2816 @ 0xfffff500 │ │ │ │ + ldm sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldc 0, cr11, [sp], #44 @ 0x2c │ │ │ │ + ldmib sp, {r1, r8, r9, fp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #14 │ │ │ │ + blx 1425e6 <__time64@plt+0x140f4e> │ │ │ │ + @ instruction: 0xf04f4924 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + stm sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fedc0488 <__time64@plt+0xfedbedf0> │ │ │ │ + blcs 5e514 <__time64@plt+0x5ce7c> │ │ │ │ + stmdbvs r2!, {r4, r7, r8, ip, lr, pc} │ │ │ │ + vstrle s4, [sp] │ │ │ │ + bcs 1ea1c <__time64@plt+0x1d384> │ │ │ │ + stmiavs r2!, {r1, r3, r7, r8, ip, lr, pc} │ │ │ │ + bcs 5e4e4 <__time64@plt+0x5ce4c> │ │ │ │ + @ instruction: 0x61a3bfc8 │ │ │ │ + str sp, [r3, r8, lsl #25] │ │ │ │ + @ instruction: 0xf04f4a18 │ │ │ │ + ldmdami r8, {r0, r1, r2, r5, r6, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf960f001 │ │ │ │ - @ instruction: 0xf7fde770 │ │ │ │ - movwcs lr, #2518 @ 0x9d6 │ │ │ │ - strb r6, [r2, -fp, rrx]! │ │ │ │ - mvnscs r4, r2, lsl sl │ │ │ │ + blx 7c04ba <__time64@plt+0x7bee22> │ │ │ │ + @ instruction: 0xf7fce75e │ │ │ │ + @ instruction: 0xf04fefa0 │ │ │ │ + rsbvs r0, fp, r0, lsl #6 │ │ │ │ + bmi 4fe1fc <__time64@plt+0x4fcb64> │ │ │ │ + mvnseq pc, pc, asr #32 │ │ │ │ ldrbtmi r4, [sl], #-2066 @ 0xfffff7ee │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - stmdbvs r0!, {r0, r1, r4, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - svclt 0x0000e79b │ │ │ │ - strdeq r5, [r0], -r8 │ │ │ │ - andeq r4, r0, lr, asr #30 │ │ │ │ - andeq r5, r0, ip, asr #15 │ │ │ │ + stmdbvs r0!, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + svclt 0x0000e78d │ │ │ │ + andeq r5, r0, ip, lsr #7 │ │ │ │ + andeq r4, r0, r4, lsl #22 │ │ │ │ + andeq r5, r0, r4, lsl #7 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - muleq r0, lr, r7 │ │ │ │ - muleq r0, r2, r7 │ │ │ │ - strdeq r2, [r0], -r2 @ │ │ │ │ - andeq r5, r0, sl, ror #14 │ │ │ │ - andeq r5, r0, sl, asr r7 │ │ │ │ - andeq r2, r0, r0, asr #27 │ │ │ │ - ldrdeq r2, [r0], -r0 │ │ │ │ - andeq r2, r0, r2, ror #26 │ │ │ │ - andeq r2, r0, r0, lsr fp │ │ │ │ - andeq r2, r0, r2, lsl #26 │ │ │ │ - andeq r2, r0, r6, lsl fp │ │ │ │ - andeq r2, r0, r8, lsr sp │ │ │ │ - ldrblt r4, [r0, #-2822]! @ 0xfffff4fa │ │ │ │ - ldrbtmi r1, [fp], #-3589 @ 0xfffff1fb │ │ │ │ - @ instruction: 0xdd06695e │ │ │ │ - ldrtmi r2, [r0], -r0, lsl #8 │ │ │ │ - @ instruction: 0xf7fd3401 │ │ │ │ - adcmi lr, r5, #56, 20 @ 0x38000 │ │ │ │ - ldcllt 1, cr13, [r0, #-996]! @ 0xfffffc1c │ │ │ │ - andeq r5, r0, r2, asr r6 │ │ │ │ - blmi 1314ec <__time64@plt+0x12fe54> │ │ │ │ - ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - b fe4420c8 <__time64@plt+0xfe440a30> │ │ │ │ - @ instruction: 0x4008e8bd │ │ │ │ - bllt fe0c20d0 <__time64@plt+0xfe0c0a38> │ │ │ │ - andeq r5, r0, r4, lsr r6 │ │ │ │ - @ instruction: 0xf7ffb538 │ │ │ │ - blmi 643314 <__time64@plt+0x641c7c> │ │ │ │ - ldrbtmi r4, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ - ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - @ instruction: 0xf7fdb92b │ │ │ │ - pop {r2, r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7ff4038 │ │ │ │ - andcs fp, r1, r1, lsl #25 │ │ │ │ - @ instruction: 0xf892f001 │ │ │ │ - ldmdami r3, {r1, r4, r8, fp, lr} │ │ │ │ - ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b 1e42104 <__time64@plt+0x1e40a6c> │ │ │ │ - @ instruction: 0xb1204605 │ │ │ │ - ldc2l 7, cr15, [r8], #-1020 @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf7fd4628 │ │ │ │ - andcs lr, r1, r2, asr sl │ │ │ │ - @ instruction: 0xf8aaf001 │ │ │ │ - mrrc 9, 0, r4, r3, cr12 │ │ │ │ + andeq r5, r0, r6, asr r3 │ │ │ │ + andeq r5, r0, r4, asr #6 │ │ │ │ + andeq r3, r0, lr, lsl #4 │ │ │ │ + andeq r5, r0, r6, lsl r3 │ │ │ │ + andeq r5, r0, r2, lsl #6 │ │ │ │ + ldrdeq r3, [r0], -r6 │ │ │ │ + andeq r3, r0, r2, ror #3 │ │ │ │ + andeq r3, r0, sl, ror #2 │ │ │ │ + andeq r2, r0, r4, lsr pc │ │ │ │ + andeq r3, r0, r6, lsl #2 │ │ │ │ + andeq r2, r0, r6, lsl pc │ │ │ │ + andeq r3, r0, r8, lsr r1 │ │ │ │ + stmdb sp!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ + cdpne 5, 0, cr4, cr5, cr4, {0} │ │ │ │ + @ instruction: 0x6e02e9cd │ │ │ │ + ldmdbvs lr, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf04fdd08 │ │ │ │ + ldrtmi r0, [r0], -r0, lsl #8 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + svc 0x00faf7fc │ │ │ │ + mvnsle r4, r5, lsr #5 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + ldrdeq r5, [r0], -ip │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ + @ instruction: 0xf7fd6958 │ │ │ │ + ldmib sp, {r4, r6, fp, sp, lr, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #28 │ │ │ │ + stmdblt sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x000051b2 │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + ldc2 7, cr15, [ip], {255} @ 0xff │ │ │ │ + @ instruction: 0x4c194b18 │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdblt r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmda r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5e02e9dd │ │ │ │ + @ instruction: 0xf7ffb004 │ │ │ │ + @ instruction: 0xf04fbc0f │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + ldmdbmi r1, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-2065 @ 0xfffff7ef │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + @ instruction: 0x4605e830 │ │ │ │ + @ instruction: 0xf7ffb120 │ │ │ │ + strtmi pc, [r8], -r5, lsl #24 │ │ │ │ + stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx 12c05bc <__time64@plt+0x12bef24> │ │ │ │ + mrrc 9, 0, r4, r3, cr10 │ │ │ │ stmdapl r1!, {r4, r8, r9, fp, sp}^ │ │ │ │ stmdbcs r1, {r0, r3, fp, sp, lr} │ │ │ │ - stmdbmi sl, {r0, r1, r2, r3, r4, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b ac2130 <__time64@plt+0xac0a98> │ │ │ │ - b fe5c2134 <__time64@plt+0xfe5c0a9c> │ │ │ │ - ldrhtmi lr, [r8], -sp │ │ │ │ - mrrclt 7, 15, pc, ip, cr15 @ │ │ │ │ - andeq r5, r0, r6, lsl r6 │ │ │ │ - andeq r4, r0, r0, ror sp │ │ │ │ - @ instruction: 0x000026b4 │ │ │ │ - ldrdeq r2, [r0], -sl │ │ │ │ + stmdbmi r8, {r1, r3, r4, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + ldrb lr, [r3, r0, ror #31] │ │ │ │ + andeq r5, r0, ip, lsl #3 │ │ │ │ + andeq r4, r0, r4, ror #17 │ │ │ │ + muleq r0, r2, sl │ │ │ │ + @ instruction: 0x00002eb8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - @ instruction: 0x00002bbe │ │ │ │ - @ instruction: 0x4604b570 │ │ │ │ - ldmib r0, {r2, r7, ip, sp, pc}^ │ │ │ │ - @ instruction: 0xf0000102 │ │ │ │ - bge 83aa4 <__time64@plt+0x8240c> │ │ │ │ - strbtmi r4, [r9], -r5, lsl #12 │ │ │ │ - cdp2 0, 12, cr15, cr0, cr0, {0} │ │ │ │ - strtmi sl, [r8], -r3, lsl #20 │ │ │ │ - @ instruction: 0xf000a902 │ │ │ │ - @ instruction: 0x4628fef3 │ │ │ │ - ldc2l 0, cr15, [r4], {0} │ │ │ │ - strcc lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ - ldmib sp, {r0, r2, r3, r5, r6, r7, r9, fp, ip}^ │ │ │ │ - bne ff59099c <__time64@plt+0xff58f304> │ │ │ │ - cmnlt r3, r3, lsr #16 │ │ │ │ - eorsle r2, r8, r2, lsl #22 │ │ │ │ - andsle r2, sl, r1, lsl #22 │ │ │ │ - cmncs r2, ip, lsr sl │ │ │ │ - ldrbtmi r4, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ + muleq r0, r8, pc @ │ │ │ │ + strmi lr, [r4, #-2413] @ 0xfffff693 │ │ │ │ + ldmib r0, {r2, r9, sl, lr}^ │ │ │ │ + stmib sp, {r1, r8}^ │ │ │ │ + addlt r6, r4, r2, lsl #28 │ │ │ │ + @ instruction: 0xff50f000 │ │ │ │ + bge 55e18 <__time64@plt+0x54780> │ │ │ │ + @ instruction: 0xf0004669 │ │ │ │ + bge 104598 <__time64@plt+0x102f00> │ │ │ │ + stmdbge r2, {r3, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf826f001 │ │ │ │ + @ instruction: 0xf0004628 │ │ │ │ + ldmib sp, {r0, r1, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + bls d1a20 <__time64@plt+0xd0388> │ │ │ │ + streq lr, [r3, #-2981] @ 0xfffff45b │ │ │ │ + bl fe8ab230 <__time64@plt+0xfe8a9b98> │ │ │ │ + stmdavs r3!, {r0, r1, r9, sl} │ │ │ │ + blcs b0c3c <__time64@plt+0xaf5a4> │ │ │ │ + blcs 78740 <__time64@plt+0x770a8> │ │ │ │ + bmi 11f86c0 <__time64@plt+0x11f7028> │ │ │ │ + msreq SPSR_x, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2118 @ 0xfffff7ba │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - andlt pc, r4, sp, lsr #17 │ │ │ │ - @ instruction: 0x0128bd70 │ │ │ │ + andlt pc, r4, r5, asr sl @ │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + andne lr, r5, pc, asr #20 │ │ │ │ @ instruction: 0xf0016325 │ │ │ │ - stmdbvs r2!, {r0, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - adcvs r9, r0, #0, 22 │ │ │ │ + blls 43008 <__time64@plt+0x41970> │ │ │ │ + stmdbvs r2!, {r5, r7, r9, sp, lr}^ │ │ │ │ movwne lr, #15264 @ 0x3ba0 │ │ │ │ - bcs 1ca54 <__time64@plt+0x1b3bc> │ │ │ │ - rsbvs sp, r3, #55 @ 0x37 │ │ │ │ + bcs 1cef4 <__time64@plt+0x1b85c> │ │ │ │ + rsbvs sp, r3, #63 @ 0x3f │ │ │ │ rscvs r6, r0, #35840 @ 0x8c00 │ │ │ │ andlt r6, r4, r3, ror #6 │ │ │ │ - stmdbvs r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - blle e4eddc <__time64@plt+0xe4d744> │ │ │ │ - rsbeq sp, r8, r0, ror #1 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + blcs 1eb0c <__time64@plt+0x1d474> │ │ │ │ + sbcsle sp, r8, r2, asr #22 │ │ │ │ + subeq lr, r5, pc, asr #20 │ │ │ │ svclt 0x00b842b0 │ │ │ │ cmnvs r0, #48, 12 @ 0x3000000 │ │ │ │ - @ instruction: 0xf00100c0 │ │ │ │ - stmdbvs r2!, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + sbceq lr, r0, pc, asr #20 │ │ │ │ + blx 134069c <__time64@plt+0x133f004> │ │ │ │ rscvs r9, r0, #2048 @ 0x800 │ │ │ │ - biceq lr, r3, #160, 22 @ 0x28000 │ │ │ │ - bcs 1cb88 <__time64@plt+0x1b4f0> │ │ │ │ - eorvs sp, r3, #64 @ 0x40 │ │ │ │ - adcvs r6, r0, #101376 @ 0x18c00 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - @ instruction: 0x6323105b │ │ │ │ - rsceq lr, r8, pc, asr #15 │ │ │ │ - @ instruction: 0xf0016325 │ │ │ │ - stmdbvs r2!, {r0, r1, r4, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + bl fe81ec28 <__time64@plt+0xfe81d590> │ │ │ │ + rsbvs r0, r3, #201326595 @ 0xc000003 │ │ │ │ + suble r2, sl, r0, lsl #20 │ │ │ │ + blvs 18dcf38 <__time64@plt+0x18db8a0> │ │ │ │ + bl dd130 <__time64@plt+0xdba98> │ │ │ │ + b 13e1600 <__time64@plt+0x13dff68> │ │ │ │ + @ instruction: 0x63230363 │ │ │ │ + b 13fe5d0 <__time64@plt+0x13fcf38> │ │ │ │ + @ instruction: 0x632500c5 │ │ │ │ + blx dc06c8 <__time64@plt+0xdbf030> │ │ │ │ adcvs r9, r0, #0, 22 │ │ │ │ - biceq lr, r3, #160, 22 @ 0x28000 │ │ │ │ - bcs 1cab0 <__time64@plt+0x1b418> │ │ │ │ - ldrsbteq sp, [r0], #17 │ │ │ │ + bl fe81ec54 <__time64@plt+0xfe81d5bc> │ │ │ │ + eorvs r0, r3, #201326595 @ 0xc000003 │ │ │ │ + bicle r2, sl, r0, lsl #20 │ │ │ │ + sbceq lr, r6, pc, asr #20 │ │ │ │ @ instruction: 0xf0016366 │ │ │ │ - blls c244c <__time64@plt+0xc0db4> │ │ │ │ - bl fe81cdb4 <__time64@plt+0xfe81b71c> │ │ │ │ + blls c2f84 <__time64@plt+0xc18ec> │ │ │ │ + bl fe81d264 <__time64@plt+0xfe81bbcc> │ │ │ │ rsbvs r0, r0, #195 @ 0xc3 │ │ │ │ - teqeq r0, r9 @ │ │ │ │ - @ instruction: 0xf0016366 │ │ │ │ - blls c2438 <__time64@plt+0xc0da0> │ │ │ │ - bl fe81cdc8 <__time64@plt+0xfe81b730> │ │ │ │ - rsbvs r1, r0, #3 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - adcmi r0, r8, #112 @ 0x70 │ │ │ │ - @ instruction: 0x4628bfb8 │ │ │ │ - sbceq r6, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0xf86ef001 │ │ │ │ - blls 1e7ec <__time64@plt+0x1d154> │ │ │ │ - bl fe81cce8 <__time64@plt+0xfe81b650> │ │ │ │ + b 13fe5a0 <__time64@plt+0x13fcf08> │ │ │ │ + cmnvs r6, #6 │ │ │ │ + blx 7c06f8 <__time64@plt+0x7bf060> │ │ │ │ + rscvs r9, r0, #2048 @ 0x800 │ │ │ │ + andne lr, r3, r0, lsr #23 │ │ │ │ + andlt r6, r4, r0, ror #4 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + subeq lr, r6, pc, asr #20 │ │ │ │ + svclt 0x00b842a8 │ │ │ │ + @ instruction: 0x63204628 │ │ │ │ + sbceq lr, r0, pc, asr #20 │ │ │ │ + blx 2c0720 <__time64@plt+0x2bf088> │ │ │ │ + adcvs r9, r0, #0, 22 │ │ │ │ + bl fe81ecac <__time64@plt+0xfe81d614> │ │ │ │ eorvs r0, r3, #201326595 @ 0xc000003 │ │ │ │ - rscle r2, r4, r0, lsl #20 │ │ │ │ - blvs 8dcc00 <__time64@plt+0x8db568> │ │ │ │ - bl dcdf8 <__time64@plt+0xdb760> │ │ │ │ - ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ - ldr r6, [r6, r3, ror #6] │ │ │ │ - @ instruction: 0x63250128 │ │ │ │ - @ instruction: 0xf85af001 │ │ │ │ + sbcsle r2, lr, r0, lsl #20 │ │ │ │ + blvs 8dd0bc <__time64@plt+0x8dba24> │ │ │ │ + bl dd2b4 <__time64@plt+0xdbc1c> │ │ │ │ + b 13e1684 <__time64@plt+0x13dffec> │ │ │ │ + cmnvs r3, #-1946157055 @ 0x8c000001 │ │ │ │ + b 13fe54c <__time64@plt+0x13fceb4> │ │ │ │ + @ instruction: 0x63251005 │ │ │ │ + @ instruction: 0xf9f4f001 │ │ │ │ adcvs r9, r0, #0, 22 │ │ │ │ andne lr, r3, r0, lsr #23 │ │ │ │ - str r6, [ip, r0, lsr #4] │ │ │ │ - andeq r2, r0, r2, asr #24 │ │ │ │ - andeq r2, r0, r4, asr #25 │ │ │ │ - ldrlt r6, [r0, #-2755] @ 0xfffff53d │ │ │ │ - @ instruction: 0xb12b4604 │ │ │ │ - addmi r6, r3, #128, 20 @ 0x80000 │ │ │ │ - ldrmi sp, [r8], -r4 │ │ │ │ - @ instruction: 0xf866f001 │ │ │ │ - smlatblt r8, r0, sl, r6 │ │ │ │ - @ instruction: 0xf862f001 │ │ │ │ - @ instruction: 0xf00068a0 │ │ │ │ - stmiavs r0!, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ - ldclt 0, cr15, [r4], #-0 │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - strmi r2, [lr], -r0, lsl #6 │ │ │ │ - stmdavc r4, {r0, r1, r3, sp, lr} │ │ │ │ - eorsle r2, r2, sp, lsr #24 │ │ │ │ - @ instruction: 0xf04f2c2b │ │ │ │ - svclt 0x000a0701 │ │ │ │ + ldrb r6, [r8, -r0, lsr #4]! │ │ │ │ + andeq r3, r0, sl, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + stmdb sp!, {r0, r1, r6, r7, r9, fp, sp, lr}^ │ │ │ │ + strmi r4, [r4], -r2, lsl #28 │ │ │ │ + bvs fe030c14 <__time64@plt+0xfe02f57c> │ │ │ │ + andle r4, r4, r3, lsl #5 │ │ │ │ + @ instruction: 0xf0014618 │ │ │ │ + bvs fe842f78 <__time64@plt+0xfe8418e0> │ │ │ │ + @ instruction: 0xf001b108 │ │ │ │ + stmiavs r0!, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldc2l 0, cr15, [r0], {0} │ │ │ │ + ldmib sp, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ + stcllt 0, cr15, [sl], {0} │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ + andvs r8, fp, r4, lsl #28 │ │ │ │ + stccs 8, cr7, [sp], #-16 │ │ │ │ + stccs 0, cr13, [fp], #-240 @ 0xffffff10 │ │ │ │ + streq pc, [r1, -pc, asr #32] │ │ │ │ + stmdavc r4, {r1, r2, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strmi r1, [r5], -r5, asr #24 │ │ │ │ - @ instruction: 0xf7fd7844 │ │ │ │ - stmdavs r1, {r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8314680 │ │ │ │ - ldreq r3, [fp, #-20] @ 0xffffffec │ │ │ │ - movwcs fp, #3912 @ 0xf48 │ │ │ │ - andcs sp, sl, r6, lsr #10 │ │ │ │ - blx 133c2 <__time64@plt+0x11d2a> │ │ │ │ - eorsvs r4, r3, r3, lsl #6 │ │ │ │ - svcmi 0x0001f815 │ │ │ │ - andscs pc, r4, r1, lsr r8 @ │ │ │ │ - ldrbtle r0, [r5], #1298 @ 0x512 │ │ │ │ - @ instruction: 0xf707fb03 │ │ │ │ - stmdavc fp!, {r0, r1, r2, r4, r5, sp, lr} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - tstle r5, fp, asr #22 │ │ │ │ - ldrhtvs r0, [r7], -pc │ │ │ │ - stmdavc fp!, {r0, r8, sl, ip, sp} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - svclt 0x00042b4d │ │ │ │ - ldreq r3, [pc, #-1281]! @ 3e33 <__time64@plt+0x279b> │ │ │ │ - svclt 0x00084628 │ │ │ │ - pop {r0, r1, r2, r4, r5, sp, lr} │ │ │ │ - stmdavc r4, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ - @ instruction: 0xf04f1c45 │ │ │ │ - @ instruction: 0xe7ce37ff │ │ │ │ - cmncs r0, r7, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2055 @ 0xfffff7f9 │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - stmdavc ip!, {r0, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mcr 7, 4, pc, cr8, cr12, {7} @ │ │ │ │ + strmi r6, [r0], r1, lsl #16 │ │ │ │ + andscc pc, r4, r1, lsr r8 @ │ │ │ │ + svclt 0x0048051b │ │ │ │ + ldrle r2, [r1, #-768]! @ 0xfffffd00 │ │ │ │ + orreq lr, r3, #3072 @ 0xc00 │ │ │ │ + ldrteq pc, [r0], #-420 @ 0xfffffe5c @ │ │ │ │ + movteq lr, #15108 @ 0x3b04 │ │ │ │ + @ instruction: 0xf8156033 │ │ │ │ + @ instruction: 0xf8314f01 │ │ │ │ + ldreq r2, [r2, #-20] @ 0xffffffec │ │ │ │ + blx f9bae <__time64@plt+0xf8516> │ │ │ │ + eorsvs pc, r7, r7, lsl #14 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 12c576c <__time64@plt+0x12c40d4> │ │ │ │ + b 13f8c10 <__time64@plt+0x13f7578> │ │ │ │ + @ instruction: 0xf1052787 │ │ │ │ + eorsvs r0, r7, r1, lsl #10 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 1345780 <__time64@plt+0x13440e8> │ │ │ │ + b 13f8c18 <__time64@plt+0x13f7580> │ │ │ │ + @ instruction: 0xf1055707 │ │ │ │ + eorsvs r0, r7, r1, lsl #10 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x8100e8bd │ │ │ │ + @ instruction: 0xf1007844 │ │ │ │ + @ instruction: 0xf04f0501 │ │ │ │ + @ instruction: 0xe7c337ff │ │ │ │ + @ instruction: 0xf04f4a08 │ │ │ │ + stmdami r8, {r5, r6, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf95af001 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ - @ instruction: 0xf8316833 │ │ │ │ - ldreq r2, [r0, #-20] @ 0xffffffec │ │ │ │ - ldrb sp, [r3, r9, asr #9] │ │ │ │ - andeq r2, r0, r6, lsr #21 │ │ │ │ - @ instruction: 0x00002ab0 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ - strmi r2, [r5], -r0, lsl #12 │ │ │ │ - ldrmi fp, [r1], r7, lsl #1 │ │ │ │ - @ instruction: 0x463746b0 │ │ │ │ - bleq c04c0 <__time64@plt+0xbee28> │ │ │ │ - andscs r9, r4, r3, lsl #2 │ │ │ │ - @ instruction: 0xffd8f000 │ │ │ │ - andshi pc, r0, r0, asr #17 │ │ │ │ + ldmdavs r3!, {r2, r3, r5, fp, ip, sp, lr} │ │ │ │ + andscs pc, r4, r1, lsr r8 @ │ │ │ │ + ldrtle r0, [sp], #1296 @ 0x510 │ │ │ │ + svclt 0x0000e7c9 │ │ │ │ + andeq r2, r0, r0, lsr lr │ │ │ │ + andeq r2, r0, sl, lsr lr │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + streq pc, [r0], -pc, asr #32 │ │ │ │ + stmib sp, {r0, r2, r9, sl, lr}^ │ │ │ │ + ldrtmi r7, [r0], r3, lsl #16 │ │ │ │ + stmib sp, {r0, r1, r2, r4, r5, r9, sl, lr}^ │ │ │ │ + ldrmi r9, [r1], r5, lsl #20 │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + @ instruction: 0xf04fb087 │ │ │ │ + tstls r2, r2, lsl #22 │ │ │ │ + andseq pc, r4, pc, asr #32 │ │ │ │ + @ instruction: 0xf954f001 │ │ │ │ strmi r4, [r1], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf1064628 │ │ │ │ + @ instruction: 0xf8c44628 │ │ │ │ + @ instruction: 0xf1068010 │ │ │ │ @ instruction: 0xf7ff0801 │ │ │ │ - stmdavc r3, {r0, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs e95bb8 <__time64@plt+0xe94520> │ │ │ │ + stmdavc r3, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs e960b4 <__time64@plt+0xe94a1c> │ │ │ │ stmib r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ - rsble r7, r9, r1, lsl #14 │ │ │ │ + rsble r7, lr, r1, lsl #14 │ │ │ │ @ instruction: 0xf1a2782a │ │ │ │ - blcs 9850bc <__time64@plt+0x983a24> │ │ │ │ + blcs 9855b8 <__time64@plt+0x983f20> │ │ │ │ ldm pc, {r0, r2, r4, fp, ip, lr, pc}^ @ │ │ │ │ - ldrbne pc, [pc], #-3 @ 43bc <__time64@plt+0x2d24> @ │ │ │ │ - ldrbne r1, [ip], #-1044 @ 0xfffffbec │ │ │ │ - ldrne r1, [r4], #-1061 @ 0xfffffbdb │ │ │ │ + strbtne pc, [r3], #-3 @ │ │ │ │ + ldrbne r1, [pc], #-1044 @ 48bc <__time64@plt+0x3224> │ │ │ │ + ldrne r1, [r4], #-1063 @ 0xfffffbd9 │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ - ldrbne r1, [pc], #-1044 @ 43dc <__time64@plt+0x2d44> │ │ │ │ - ldrbne r1, [ip], #-1044 @ 0xfffffbec │ │ │ │ - bcs 1944478 <__time64@plt+0x1942de0> │ │ │ │ - stmdale r4!, {r0, r1, r2, r4, r5, r6, ip, lr, pc}^ │ │ │ │ - rsbsle r2, r4, r5, asr #20 │ │ │ │ - rsble r2, r2, pc, asr #20 │ │ │ │ - stmdavc fp!, {r0, r1, r2, r5, r6, r7, sp, lr} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - tstle fp, r8, asr fp │ │ │ │ - strcc r4, [r1, #-1606] @ 0xfffff9ba │ │ │ │ - strb r4, [r0, r0, lsr #13] │ │ │ │ - @ instruction: 0xf8c43501 │ │ │ │ - stmdavc fp!, {r2, r3, ip, sp, pc} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - rscsle r2, r3, r8, asr fp │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - strbmi sp, [r0], -sp, ror #2 │ │ │ │ - beq 34055c <__time64@plt+0x33eec4> │ │ │ │ - blx 16c0426 <__time64@plt+0x16bed8e> │ │ │ │ - pkhtbmi r4, r3, r9, asr #22 │ │ │ │ - ldrbtmi r4, [fp], #-1705 @ 0xfffff957 │ │ │ │ - blmi 1629034 <__time64@plt+0x162799c> │ │ │ │ - movwls r4, #9339 @ 0x247b │ │ │ │ - ldmib r4, {r0, r2, r3, sp, lr, pc}^ │ │ │ │ - stmiavs r2!, {r8} │ │ │ │ - @ instruction: 0xf8436925 │ │ │ │ - strtmi r0, [r0], -r8 │ │ │ │ + strbtne r1, [r3], #-1044 @ 0xfffffbec │ │ │ │ + ldrbne r1, [pc], #-1044 @ 48dc <__time64@plt+0x3244> │ │ │ │ + bcs 194497c <__time64@plt+0x19432e4> │ │ │ │ + addhi pc, r2, r0 │ │ │ │ + bcs 117aa9c <__time64@plt+0x1179404> │ │ │ │ + bcs 13f8ae4 <__time64@plt+0x13f744c> │ │ │ │ + rscvs sp, r7, fp, rrx │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 1605874 <__time64@plt+0x16041dc> │ │ │ │ + strbmi sp, [r6], -sp, lsl #2 │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + ldr r4, [sp, r0, lsr #13]! │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + andlt pc, ip, r4, asr #17 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 1605890 <__time64@plt+0x16041f8> │ │ │ │ + @ instruction: 0xf1b9d0f1 │ │ │ │ + cmnle lr, r0, lsl #30 │ │ │ │ + @ instruction: 0xf8df4640 │ │ │ │ + @ instruction: 0xf000b1a4 │ │ │ │ + blmi 1a4382c <__time64@plt+0x1a42194> │ │ │ │ + strls r4, [r3, #-1666] @ 0xfffff97e │ │ │ │ + ldrbtmi r4, [fp], #-1275 @ 0xfffffb05 │ │ │ │ + ands r9, r0, r1, lsl #6 │ │ │ │ + ldrdeq lr, [r0, -r4] │ │ │ │ + ldrbtcc pc, [pc], r6, lsl #2 @ │ │ │ │ + @ instruction: 0xf8d468a2 │ │ │ │ + @ instruction: 0xf8458010 │ │ │ │ + strtmi r0, [r0], -r9, lsr #32 │ │ │ │ andne lr, r1, #3260416 @ 0x31c000 │ │ │ │ - @ instruction: 0xff98f000 │ │ │ │ - @ instruction: 0xd3293e01 │ │ │ │ - blx 295d06 <__time64@plt+0x29466e> │ │ │ │ - @ instruction: 0xf8dbf806 │ │ │ │ - bl d046c <__time64@plt+0xcedd4> │ │ │ │ - stccs 7, cr0, [r0], {8} │ │ │ │ - bls 78c08 <__time64@plt+0x77570> │ │ │ │ - stmdals r2, {r3, r4, r6, r7, r8, sp} │ │ │ │ - @ instruction: 0xf0009300 │ │ │ │ - blls 441a4 <__time64@plt+0x42b0c> │ │ │ │ - strcc lr, [r1, #-2017] @ 0xfffff81f │ │ │ │ - ldr r6, [ip, r7, ror #1]! │ │ │ │ - rscvs r2, r3, r1, lsl #6 │ │ │ │ - @ instruction: 0xe7b8441d │ │ │ │ - andcc r1, r1, r1, lsr #26 │ │ │ │ - @ instruction: 0xff20f7ff │ │ │ │ - strmi r7, [r5], -r3, lsl #16 │ │ │ │ - svclt 0x001c2b3a │ │ │ │ - adcvs r6, r3, r3, ror #16 │ │ │ │ - @ instruction: 0xf104d18a │ │ │ │ - andcc r0, r1, r8, lsl #2 │ │ │ │ - @ instruction: 0xff14f7ff │ │ │ │ - str r4, [r3, r5, lsl #12] │ │ │ │ - strbmi r9, [r8], -r3, lsl #22 │ │ │ │ - andlt pc, r0, r3, asr #17 │ │ │ │ - pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - bcs 1be8474 <__time64@plt+0x1be6ddc> │ │ │ │ - stclne 1, cr13, [r8], #-624 @ 0xfffffd90 │ │ │ │ - @ instruction: 0xf7ffa905 │ │ │ │ - blls 1840d4 <__time64@plt+0x182a3c> │ │ │ │ - blcs 2d5cd8 <__time64@plt+0x2d4640> │ │ │ │ - ldm pc, {r1, r6, fp, ip, lr, pc}^ @ │ │ │ │ - subpl pc, ip, #3 │ │ │ │ - cmpmi r1, r1, asr #2 │ │ │ │ - cmpmi r1, r1, asr #2 │ │ │ │ - @ instruction: 0x1c68494f │ │ │ │ + @ instruction: 0xf912f001 │ │ │ │ + eorle r1, r5, r3, ror ip │ │ │ │ + @ instruction: 0xf8da4644 │ │ │ │ + bl 19896c <__time64@plt+0x1972d4> │ │ │ │ + bl 146e78 <__time64@plt+0x1457e0> │ │ │ │ + stccs 7, cr0, [r0], {137} @ 0x89 │ │ │ │ + stmdals r1, {r1, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf04f465a │ │ │ │ + @ instruction: 0xf00101d8 │ │ │ │ + @ instruction: 0xe7dff8bf │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + ldr r6, [r9, r7, ror #1]! │ │ │ │ + movweq pc, #4175 @ 0x104f @ │ │ │ │ + rscvs r4, r3, sp, lsl r4 │ │ │ │ + @ instruction: 0xf104e7b4 │ │ │ │ + cps #4 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + stmdavc r3, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs e961ac <__time64@plt+0xe94b14> │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r5, ip, lr, pc}^ │ │ │ │ + str r6, [r3, r3, lsr #1] │ │ │ │ + strcc lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf8c34628 │ │ │ │ + andlt sl, r7, r0 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bf130 <__time64@plt+0x1bda98> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + bcs 1c035d4 <__time64@plt+0x1c01f3c> │ │ │ │ + @ instruction: 0xf105d193 │ │ │ │ + stmdbge r5, {r0} │ │ │ │ + mrc2 7, 6, pc, cr14, cr15, {7} │ │ │ │ + strmi r9, [r5], -r5, lsl #22 │ │ │ │ + stmdale fp, {r0, r1, r3, r8, r9, fp, sp}^ │ │ │ │ + @ instruction: 0xf003e8df │ │ │ │ + bmi 129c73c <__time64@plt+0x129b0a4> │ │ │ │ + bmi 129730c <__time64@plt+0x1295c74> │ │ │ │ + cmppl fp, #303104 @ 0x4a000 │ │ │ │ + andeq pc, r1, r5, lsl #2 │ │ │ │ @ instruction: 0xf7ffa905 │ │ │ │ - blls 1840b4 <__time64@plt+0x182a1c> │ │ │ │ - blcs 2d5cf8 <__time64@plt+0x2d4660> │ │ │ │ - ldm pc, {r1, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ - blmi 13c04f8 <__time64@plt+0x13bee60> │ │ │ │ - stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ - stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ - b 13d5a18 <__time64@plt+0x13d4380> │ │ │ │ + blls 184528 <__time64@plt+0x182e90> │ │ │ │ + blcs 2d620c <__time64@plt+0x2d4b74> │ │ │ │ + ldm pc, {r0, r4, r5, fp, ip, lr, pc}^ @ │ │ │ │ + bpl 17c0a0c <__time64@plt+0x17bf374> │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xf1045256 │ │ │ │ + cps #8 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + @ instruction: 0x4605febb │ │ │ │ + b 13fe734 <__time64@plt+0x13fd09c> │ │ │ │ @ instruction: 0xf8df0088 │ │ │ │ - @ instruction: 0xf000a098 │ │ │ │ - bmi 984178 <__time64@plt+0x982ae0> │ │ │ │ - ldrbtmi r4, [sl], #1715 @ 0x6b3 │ │ │ │ - @ instruction: 0x4627447a │ │ │ │ + strtmi sl, [r7], -ip, lsr #1 │ │ │ │ + @ instruction: 0xf884f001 │ │ │ │ + ldrtmi r4, [r3], r9, lsr #20 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - cmplt pc, r0, lsl #4 │ │ │ │ - @ instruction: 0xf84068fb │ │ │ │ - @ instruction: 0xf10b302b │ │ │ │ - ldmdbvs pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp} @ │ │ │ │ - svccc 0x00fff1bb │ │ │ │ - svcge 0x0079f43f │ │ │ │ + ldrbtmi r4, [sl], #-1274 @ 0xfffffb06 │ │ │ │ + cmplt pc, r1, lsl #4 │ │ │ │ + @ instruction: 0x3703e9d7 │ │ │ │ + eorcc pc, fp, r0, asr #16 │ │ │ │ + bleq 81130 <__time64@plt+0x7fa98> │ │ │ │ + svcge 0x006af4ff │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ - ldrbmi r9, [r2], -r0, lsl #16 │ │ │ │ - @ instruction: 0xf00021d0 │ │ │ │ - @ instruction: 0xf8d9fee9 │ │ │ │ - strb r0, [fp, r0]! │ │ │ │ - @ instruction: 0x21b34a17 │ │ │ │ - ldrbtmi r4, [sl], #-2071 @ 0xfffff7e9 │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - smmls r2, pc, lr, pc @ │ │ │ │ - @ instruction: 0x21bf4a15 │ │ │ │ - ldrbtmi r4, [sl], #-2069 @ 0xfffff7eb │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - @ instruction: 0xe74afed7 │ │ │ │ - rscvs r2, r3, sl, lsl #6 │ │ │ │ - movwcs lr, #30535 @ 0x7747 │ │ │ │ - strb r6, [r4, -r3, ror #1] │ │ │ │ - rscvs r2, r3, r9, lsl #6 │ │ │ │ - movwcs lr, #34625 @ 0x8741 │ │ │ │ - ldr r6, [lr, -r3, ror #1]! │ │ │ │ - rscvs r2, r3, r6, lsl #6 │ │ │ │ - movwcs lr, #22331 @ 0x573b │ │ │ │ - ldr r6, [r8, -r3, ror #1]! │ │ │ │ - rscvs r2, r3, r4, lsl #6 │ │ │ │ - movwcs lr, #14133 @ 0x3735 │ │ │ │ - ldr r6, [r2, -r3, ror #1]! │ │ │ │ - andeq r2, r0, sl, asr #19 │ │ │ │ - andeq r2, r0, r0, lsl r4 │ │ │ │ - andeq r2, r0, lr, ror #17 │ │ │ │ - andeq r2, r0, r4, ror #12 │ │ │ │ - @ instruction: 0x000028b2 │ │ │ │ - andeq r2, r0, r8, lsr #18 │ │ │ │ - andeq r2, r0, r2, lsr #17 │ │ │ │ - andeq r2, r0, r8, lsl r9 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ + ldrbmi r9, [r2], -r1, lsl #16 │ │ │ │ + bicseq pc, r0, pc, asr #32 │ │ │ │ + @ instruction: 0xf84cf001 │ │ │ │ + ldrdeq pc, [r0], -r9 │ │ │ │ + bmi 77ea10 <__time64@plt+0x77d378> │ │ │ │ + @ instruction: 0x01b3f04f │ │ │ │ + ldrbtmi r4, [sl], #-2076 @ 0xfffff7e4 │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + ldr pc, [pc, -r1, asr #16]! │ │ │ │ + @ instruction: 0xf04f4a1a │ │ │ │ + ldmdami sl, {r0, r1, r2, r3, r4, r5, r7, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf838f001 │ │ │ │ + @ instruction: 0xf04fe736 │ │ │ │ + rscvs r0, r3, sl, lsl #6 │ │ │ │ + @ instruction: 0xf04fe732 │ │ │ │ + rscvs r0, r3, r7, lsl #6 │ │ │ │ + @ instruction: 0xf04fe72e │ │ │ │ + rscvs r0, r3, r9, lsl #6 │ │ │ │ + @ instruction: 0xf04fe72a │ │ │ │ + rscvs r0, r3, r8, lsl #6 │ │ │ │ + @ instruction: 0xf04fe726 │ │ │ │ + rscvs r0, r3, r6, lsl #6 │ │ │ │ + @ instruction: 0xf04fe722 │ │ │ │ + rscvs r0, r3, r5, lsl #6 │ │ │ │ + @ instruction: 0xf04fe71e │ │ │ │ + rscvs r0, r3, r4, lsl #6 │ │ │ │ + @ instruction: 0xf04fe71a │ │ │ │ + rscvs r0, r3, r3, lsl #6 │ │ │ │ + svclt 0x0000e716 │ │ │ │ + andeq r2, r0, r8, lsr sp │ │ │ │ + andeq r2, r0, r2, lsl #15 │ │ │ │ + andeq r2, r0, r4, lsr ip │ │ │ │ + andeq r2, r0, sl, lsr #19 │ │ │ │ + strdeq r2, [r0], -lr │ │ │ │ + andeq r2, r0, r4, ror ip │ │ │ │ + andeq r2, r0, ip, ror #23 │ │ │ │ + andeq r2, r0, r2, ror #24 │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ ldrbtvc pc, [sp], #1615 @ 0x64f @ │ │ │ │ - ldrbtvc pc, [pc], #1735 @ 45b8 <__time64@plt+0x2f20> @ │ │ │ │ - cdpls 8, 0, cr6, cr9, cr7, {0} │ │ │ │ + ldrbtvc pc, [pc], #1735 @ 4af0 <__time64@plt+0x3458> @ │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmib sp, {r0, r1, r2, fp, sp, lr}^ │ │ │ │ + vmlals.f32 s18, s18, s10 │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ ldmcc pc!, {r0, r1, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ stmdale r5, {r5, r7, r8, sl, lr}^ │ │ │ │ - ldrmi r6, [r3], ip, lsl #16 │ │ │ │ - bcs 9e6e0 <__time64@plt+0x9d048> │ │ │ │ - blcs b86d8 <__time64@plt+0xb7040> │ │ │ │ - addshi pc, r3, r0 │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ - stmdapl r8, {r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ands r4, r7, r4, asr #13 │ │ │ │ - bls 3ed5c <__time64@plt+0x3d6c4> │ │ │ │ - rsbsle r4, r1, r6, ror r5 │ │ │ │ - ldrdcs pc, [r8], -ip │ │ │ │ + stmdavs ip, {r1, r9, fp, sp} │ │ │ │ + stmdaeq r8, {r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r5, {r0, r1, r4, r7, r9, sl, lr}^ │ │ │ │ + bl 178c40 <__time64@plt+0x1775a8> │ │ │ │ + blcs 86d40 <__time64@plt+0x856a8> │ │ │ │ + @ instruction: 0x46c4bf18 │ │ │ │ + adds sp, lr, r8, lsl r1 │ │ │ │ + ldmib lr, {r1, r2, r4, r5, r6, r8, sl, lr}^ │ │ │ │ + rsbsle r9, ip, r0, lsl #20 │ │ │ │ @ instruction: 0xf90afb09 │ │ │ │ + ldrdcs pc, [r8], -ip │ │ │ │ andls pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0xf8deb93a │ │ │ │ - @ instruction: 0xf8dea008 │ │ │ │ - blx 2a8602 <__time64@plt+0x2a6f6a> │ │ │ │ + @ instruction: 0xf8de9000 │ │ │ │ + blx 2acb6a <__time64@plt+0x2ab4d2> │ │ │ │ @ instruction: 0xf8ccf909 │ │ │ │ - @ instruction: 0xf1ac9008 │ │ │ │ - strbmi r0, [r5, #-3596]! @ 0xfffff1f4 │ │ │ │ + strbmi r9, [r5, #-8]! │ │ │ │ + cdpeq 1, 0, cr15, cr12, cr12, {5} │ │ │ │ usatmi sp, #20, r9 │ │ │ │ ldrdcs pc, [r4], -ip │ │ │ │ strbtmi r4, [r4], -r6, lsr #13 │ │ │ │ rscle r2, r1, r0, lsl #20 │ │ │ │ ldrdcs pc, [r8], -ip │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ - ldrdge pc, [r8], -lr │ │ │ │ @ instruction: 0xf8de4576 │ │ │ │ - mvnle r9, r0 │ │ │ │ - svclt 0x00022b01 │ │ │ │ + @ instruction: 0xf8de9000 │ │ │ │ + mvnle sl, r8 │ │ │ │ + mvnle r2, r1, lsl #22 │ │ │ │ ldmibvc r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r5, ip, sp, lr, pc} │ │ │ │ stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf06fe7dd │ │ │ │ - blx c5276 <__time64@plt+0xc3bde> │ │ │ │ - @ instruction: 0xf1088807 │ │ │ │ + bl fe9feb00 <__time64@plt+0xfe9fd468> │ │ │ │ + bl 2069ac <__time64@plt+0x205314> │ │ │ │ + @ instruction: 0xf1080887 │ │ │ │ andvs r0, fp, ip, lsl #6 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - blx 8ce8a <__time64@plt+0x8b7f2> │ │ │ │ - strbmi r5, [r4], r8, lsl #16 │ │ │ │ - ldmib lr, {r0, r1, r2, r4, sp, lr, pc}^ │ │ │ │ - ldrbmi r9, [r6, #-512]! @ 0xfffffe00 │ │ │ │ - blx 27876a <__time64@plt+0x2770d2> │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bf31c <__time64@plt+0x1bdc84> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + bl 1837c0 <__time64@plt+0x182128> │ │ │ │ + ldrbtmi r0, [r4], r8, lsl #29 │ │ │ │ + strbmi lr, [r6, #-23] @ 0xffffffe9 │ │ │ │ + andls lr, r0, #216, 18 @ 0x360000 │ │ │ │ + blx 278cce <__time64@plt+0x277636> │ │ │ │ @ instruction: 0xf8ccf202 │ │ │ │ @ instruction: 0xf8dc2004 │ │ │ │ ldmdblt sl!, {r3, sp} │ │ │ │ - ldrdls pc, [r8], -lr │ │ │ │ - ldrdcs pc, [r0], -lr │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldrdls pc, [r8], -r8 │ │ │ │ vqdmulh.s d15, d2, d9 │ │ │ │ andcs pc, r8, ip, asr #17 │ │ │ │ - andeq pc, ip, #172, 2 @ 0x2b │ │ │ │ - sbcsle r4, sl, r5, ror #10 │ │ │ │ + @ instruction: 0xf1ac4565 │ │ │ │ + eorsle r0, r9, ip, lsl #4 │ │ │ │ @ instruction: 0xf8dc4694 │ │ │ │ - strtmi r2, [r6], r4 │ │ │ │ - bcs 16028 <__time64@plt+0x14990> │ │ │ │ + strtmi r2, [r0], r4 │ │ │ │ + bcs 16580 <__time64@plt+0x14ee8> │ │ │ │ @ instruction: 0xf8dcd0e1 │ │ │ │ - bcs c6c0 <__time64@plt+0xb028> │ │ │ │ - @ instruction: 0xf8ded1f0 │ │ │ │ - ldrbmi r9, [r6, #-8]! │ │ │ │ - ldrdcs pc, [r0], -lr │ │ │ │ - blcs 78e48 <__time64@plt+0x777b0> │ │ │ │ - blcs b86cc <__time64@plt+0xb7034> │ │ │ │ - bl b8e40 <__time64@plt+0xb77a8> │ │ │ │ - ldrsbne r7, [r2], #-34 @ 0xffffffde │ │ │ │ - ldrb r3, [sp, r1, lsl #4] │ │ │ │ + bcs cc18 <__time64@plt+0xb580> │ │ │ │ + strbmi sp, [r6, #-496] @ 0xfffffe10 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldrdls pc, [r8], -r8 │ │ │ │ + blcs 793a0 <__time64@plt+0x77d08> │ │ │ │ + blcs b8c2c <__time64@plt+0xb7594> │ │ │ │ + bl b9398 <__time64@plt+0xb7d00> │ │ │ │ + b 13e175c <__time64@plt+0x13e00c4> │ │ │ │ + @ instruction: 0xf1020262 │ │ │ │ + ldrb r0, [fp, r1, lsl #4] │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ - ldrb r3, [r7, r2, lsl #4] │ │ │ │ - svceq 0x0001f1bb │ │ │ │ - bl 2742dc <__time64@plt+0x272c44> │ │ │ │ - @ instruction: 0xf02979d9 │ │ │ │ - @ instruction: 0xf1090901 │ │ │ │ - blx 246aea <__time64@plt+0x245452> │ │ │ │ - @ instruction: 0xf8ccfa0a │ │ │ │ - ldr sl, [r9, r4] │ │ │ │ + andeq pc, r2, #-2147483648 @ 0x80000000 │ │ │ │ + @ instruction: 0xf1bbe7d4 │ │ │ │ + tstle r5, r1, lsl #30 │ │ │ │ ldmibvc r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ - stmdbeq r9!, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ - andcs pc, r2, #9216 @ 0x2400 │ │ │ │ - andcs pc, r4, ip, asr #17 │ │ │ │ - movwcs lr, #51151 @ 0xc7cf │ │ │ │ - stmdapl r8, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ands r4, r7, r4, asr #13 │ │ │ │ - stmdbcc r0, {r1, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - eorle r4, r8, r6, ror r5 │ │ │ │ - vqrdmulh.s d15, d3, d9 │ │ │ │ - andcc pc, r4, ip, asr #17 │ │ │ │ - ldrdcc pc, [r8], -ip │ │ │ │ - @ instruction: 0xf8deb93b │ │ │ │ - @ instruction: 0xf8de9008 │ │ │ │ - blx 250726 <__time64@plt+0x24f08e> │ │ │ │ - @ instruction: 0xf8ccf303 │ │ │ │ - @ instruction: 0xf1ac3008 │ │ │ │ - strbmi r0, [r5, #-780]! @ 0xfffffcf4 │ │ │ │ - ldrmi sp, [ip], r7, lsl #1 │ │ │ │ - ldrdcc pc, [r4], -ip │ │ │ │ - strbtmi r4, [r4], -r6, lsr #13 │ │ │ │ - rscle r2, r1, r0, lsl #22 │ │ │ │ - ldrdcc pc, [r8], -ip │ │ │ │ - mvnsle r2, r0, lsl #22 │ │ │ │ - ldrdls pc, [r8], -lr │ │ │ │ - @ instruction: 0xf8de4576 │ │ │ │ - mvnle r3, r0 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - movwcc r1, #4187 @ 0x105b │ │ │ │ - @ instruction: 0xf1bbe7e1 │ │ │ │ - tstle r4, r1, lsl #30 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - movweq pc, #4131 @ 0x1023 @ │ │ │ │ - blx 25137a <__time64@plt+0x24fce2> │ │ │ │ - @ instruction: 0xf8ccf303 │ │ │ │ - strb r3, [r3, r4]! │ │ │ │ - push {r0, r1, r3, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x46044ff0 │ │ │ │ - addlt r4, fp, fp, ror r4 │ │ │ │ - @ instruction: 0xf04f2600 │ │ │ │ - ldm r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp} │ │ │ │ - blge 1c47ac <__time64@plt+0x1c3114> │ │ │ │ - stm r3, {r2, r8, r9, ip, pc} │ │ │ │ - subscs r0, r8, r7 │ │ │ │ - ldc2l 0, cr15, [r0] │ │ │ │ - andcs r4, r0, #5242880 @ 0x500000 │ │ │ │ - andvs r2, r6, r0, lsl #6 │ │ │ │ - movwcs lr, #51648 @ 0xc9c0 │ │ │ │ - tstcs r0, #192, 18 @ 0x300000 │ │ │ │ - tstcs r2, #192, 18 @ 0x300000 │ │ │ │ - stmib r0, {r0, r1, r2, r8, sp, lr}^ │ │ │ │ - stmib r0, {r3, r9, sl, sp, lr}^ │ │ │ │ - stmib r0, {r1, r3, r9, sl, sp, lr}^ │ │ │ │ - bicvs r6, r6, r5, lsl #12 │ │ │ │ - sbcvs r6, r6, r6, asr #7 │ │ │ │ - strvs lr, [r1], -r0, asr #19 │ │ │ │ - @ instruction: 0xf7fc4620 │ │ │ │ - mulcc r1, r2, lr │ │ │ │ - ldc2 0, cr15, [r4] │ │ │ │ - @ instruction: 0x63a84621 │ │ │ │ - mcr 7, 1, pc, cr6, cr12, {7} @ │ │ │ │ - mcr 7, 3, pc, cr2, cr12, {7} @ │ │ │ │ + stmdbeq r1, {r0, r3, r5, ip, sp, lr, pc} │ │ │ │ + stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + blx 2c3864 <__time64@plt+0x2c21cc> │ │ │ │ + andge pc, r4, ip, asr #17 │ │ │ │ + bl 27ea80 <__time64@plt+0x27d3e8> │ │ │ │ + b 13e33b0 <__time64@plt+0x13e1d18> │ │ │ │ + blx 2471f6 <__time64@plt+0x245b5e> │ │ │ │ + @ instruction: 0xf8cc2202 │ │ │ │ + strb r2, [ip, r4] │ │ │ │ + streq lr, [r7, r7, lsr #23] │ │ │ │ + vdiveq.f64 d14, d7, d14 │ │ │ │ + movweq pc, #49422 @ 0xc10e @ │ │ │ │ + @ instruction: 0x4643e797 │ │ │ │ + strbmi lr, [r6, #-23]! @ 0xffffffe9 │ │ │ │ + stmdb r0, {r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blx 278d16 <__time64@plt+0x27767e> │ │ │ │ + ldmvs sl, {r1, r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + and pc, r4, r3, asr #17 │ │ │ │ + @ instruction: 0xf8dcb93a │ │ │ │ + @ instruction: 0xf8dce000 │ │ │ │ + blx 268caa <__time64@plt+0x267612> │ │ │ │ + @ instruction: 0xf8c3fe0e │ │ │ │ + addsmi lr, sp, #8 │ │ │ │ + stceq 1, cr15, [ip], {163} @ 0xa3 │ │ │ │ + svcge 0x0079f43f │ │ │ │ + ldmdavs sl, {r0, r1, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrmi r4, [ip], -r4, lsr #13 │ │ │ │ + rscle r2, r2, r0, lsl #20 │ │ │ │ + bcs 1ef10 <__time64@plt+0x1d878> │ │ │ │ + strbmi sp, [r6, #-497]! @ 0xfffffe0f │ │ │ │ + ldrd pc, [r0], -ip │ │ │ │ + ldrdls pc, [r8], -ip │ │ │ │ + bl 3b9454 <__time64@plt+0x3b7dbc> │ │ │ │ + b 13e4834 <__time64@plt+0x13e319c> │ │ │ │ + @ instruction: 0xf10e0e6e │ │ │ │ + strb r0, [r0, r1, lsl #28]! │ │ │ │ + svceq 0x0001f1bb │ │ │ │ + bl 3b90e0 <__time64@plt+0x3b7a48> │ │ │ │ + @ instruction: 0xf02e7ede │ │ │ │ + @ instruction: 0xf10e0e01 │ │ │ │ + blx 2484e2 <__time64@plt+0x246e4a> │ │ │ │ + @ instruction: 0xf8c3fe0e │ │ │ │ + strb lr, [r1, r4]! │ │ │ │ + @ instruction: 0xf84d4bd3 │ │ │ │ + strmi r4, [r4], -r4, lsr #26 │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + streq pc, [r0], -pc, asr #32 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + bls 17f430 <__time64@plt+0x17dd98> │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + addlt fp, fp, r7, lsl #28 │ │ │ │ + ldrdeq lr, [r0, -r3] │ │ │ │ + ldmvs fp, {r0, r1, r2, r9, fp, sp, pc} │ │ │ │ + stmib sp, {r2, r9, ip, pc}^ │ │ │ │ + @ instruction: 0xf04f0107 │ │ │ │ + movwls r0, #36952 @ 0x9058 │ │ │ │ + @ instruction: 0xff0af000 │ │ │ │ + @ instruction: 0xf04f4605 │ │ │ │ + @ instruction: 0xf04f0200 │ │ │ │ + strtmi r0, [r0], -r0, lsl #6 │ │ │ │ + strvs lr, [r0], -r5, asr #19 │ │ │ │ + strvs lr, [r2], -r5, asr #19 │ │ │ │ + strvc lr, [r4], -r5, asr #19 │ │ │ │ + strvs lr, [r6], -r5, asr #19 │ │ │ │ + strvs lr, [r8], -r5, asr #19 │ │ │ │ + strvs lr, [sl], -r5, asr #19 │ │ │ │ + movwcs lr, #51653 @ 0xc9c5 │ │ │ │ + stmib r5, {r1, r2, r3, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ + stmib r5, {r4, r8, r9, sp}^ │ │ │ │ + @ instruction: 0xf7fc2312 │ │ │ │ + @ instruction: 0xf100ebd0 │ │ │ │ + @ instruction: 0xf0000001 │ │ │ │ + strtmi pc, [r1], -fp, ror #29 │ │ │ │ + @ instruction: 0xf7fc63a8 │ │ │ │ + @ instruction: 0xf7fceb64 │ │ │ │ + stmdavs r2, {r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr2, cr15, {2} │ │ │ │ - ldrtmi r6, [r4], r2, lsl #16 │ │ │ │ - stmdavc r3!, {r0, sp} │ │ │ │ + @ instruction: 0xf04f46b4 │ │ │ │ + stmdavc r3!, {r0} │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ - blcs 12534a0 <__time64@plt+0x1251e08> │ │ │ │ - ldm pc, {r1, r2, r5, fp, ip, lr, pc}^ @ │ │ │ │ - ldrcs pc, [r4, #3] │ │ │ │ - ldrcs r2, [sl, #1425] @ 0x591 │ │ │ │ + msreq CPSR_fxc, #-1073741784 @ 0xc0000028 │ │ │ │ + stmdale r6!, {r0, r3, r6, r8, r9, fp, sp} │ │ │ │ + @ instruction: 0xf003e8df │ │ │ │ + strcs r2, [r0, #1444]! @ 0x5a4 │ │ │ │ + strcs r2, [r5, #-1452]! @ 0xfffffa54 │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ - ldrcs r2, [r7, #1317] @ 0x525 │ │ │ │ - strcs r2, [r5, #-1461]! @ 0xfffffa4b │ │ │ │ - cdpge 4, 11, cr9, cr1, cr5, {1} │ │ │ │ - strcs r9, [r5, #-293]! @ 0xfffffedb │ │ │ │ - strcs r2, [r7, #1451]! @ 0x5ab │ │ │ │ - strcs r2, [r3, #1317]! @ 0x525 │ │ │ │ - stcls 0, cr10, [r5, #-148]! @ 0xffffff6c │ │ │ │ - @ instruction: 0xf10d682b │ │ │ │ - @ instruction: 0x46200a14 │ │ │ │ - blcs 96194 <__time64@plt+0x94afc> │ │ │ │ - stcne 15, cr11, [sl, #-48]! @ 0xffffffd0 │ │ │ │ - @ instruction: 0xf7ff2200 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 56070 <__time64@plt+0x549d8> │ │ │ │ - @ instruction: 0xf04fbf1c │ │ │ │ - ldrbmi r0, [r8], r0, lsl #22 │ │ │ │ - adcshi pc, r0, r0 │ │ │ │ - @ instruction: 0x9014f8dd │ │ │ │ - @ instruction: 0xf8d9210c │ │ │ │ - @ instruction: 0xf8d92000 │ │ │ │ - blx 6088e <__time64@plt+0x5f1f6> │ │ │ │ - bcc 341088 <__time64@plt+0x33f9f0> │ │ │ │ - stmdavc r2!, {r0, r1, r2, r4, sl, lr} │ │ │ │ - @ instruction: 0xf0002a2a │ │ │ │ - @ instruction: 0xf00280b6 │ │ │ │ - bcs 158540c <__time64@plt+0x1583d74> │ │ │ │ - andcs sp, r0, #-1073741798 @ 0xc000001a │ │ │ │ - @ instruction: 0x1c60a906 │ │ │ │ - stc2l 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ + ldrbcs r2, [r0, #1448] @ 0x5a8 │ │ │ │ + strtge r2, [r5], #-1317 @ 0xfffffadb │ │ │ │ + eorge ip, r5, fp, asr #15 │ │ │ │ + strbcs r2, [r3, #1317] @ 0x525 │ │ │ │ + strcs r2, [r5, #-1470]! @ 0xfffffa42 │ │ │ │ + strlt r2, [r5, #-1465]! @ 0xfffffa47 │ │ │ │ + stmdavs fp!, {r0, r2, r5, ip, sp, pc} │ │ │ │ + beq 541208 <__time64@plt+0x53fb70> │ │ │ │ + ldrbmi r4, [r1], -r0, lsr #12 │ │ │ │ + svclt 0x000c2b02 │ │ │ │ + andcs r1, r0, #2688 @ 0xa80 │ │ │ │ + ldc2 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ + strmi r6, [r4], -fp, lsr #16 │ │ │ │ + svclt 0x001c2b01 │ │ │ │ + bleq 40f2c <__time64@plt+0x3f894> │ │ │ │ + @ instruction: 0xf00046d8 │ │ │ │ + @ instruction: 0xf8dd80cb │ │ │ │ + ldmib r9, {r2, r4, ip, pc}^ │ │ │ │ + bl 8ea00 <__time64@plt+0x8d368> │ │ │ │ + b 13c570c <__time64@plt+0x13c4074> │ │ │ │ + @ instruction: 0xf1a20282 │ │ │ │ + ldrmi r0, [r7], #-524 @ 0xfffffdf4 │ │ │ │ + bcs aa2e98 <__time64@plt+0xaa1800> │ │ │ │ + sbcshi pc, r2, r0 │ │ │ │ + sbcseq pc, pc, #2 │ │ │ │ + @ instruction: 0xf0402a56 │ │ │ │ + @ instruction: 0xf04f8087 │ │ │ │ + stmdbge r6, {r9} │ │ │ │ + andeq pc, r1, r4, lsl #2 │ │ │ │ + ldc2 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ + stmdals r6, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x4642465b │ │ │ │ - strmi sl, [r4], -r4, lsl #18 │ │ │ │ - stmdals r6, {r8, r9, sl, ip, pc} │ │ │ │ - mcr2 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ - rscvs r4, r8, fp, asr r6 │ │ │ │ - strbmi r4, [r2], -r2, lsl #13 │ │ │ │ - strls r4, [r0, -r8, asr #12] │ │ │ │ - mrc2 7, 3, pc, cr8, cr15, {7} │ │ │ │ - cdpcs 0, 0, cr6, cr0, cr8, {5} │ │ │ │ - sbchi pc, r0, r0 │ │ │ │ - @ instruction: 0xf64f6803 │ │ │ │ - @ instruction: 0xf6c772fc │ │ │ │ - blcc a14cc <__time64@plt+0x9fe34> │ │ │ │ + strls sl, [r0, -r4, lsl #18] │ │ │ │ + mrc2 7, 2, pc, cr4, cr15, {7} │ │ │ │ + ldrbmi r4, [fp], -r2, lsl #13 │ │ │ │ + strbmi r4, [r8], -r2, asr #12 │ │ │ │ + andge pc, ip, r5, asr #17 │ │ │ │ + @ instruction: 0xf7ff9700 │ │ │ │ + adcvs pc, r8, fp, asr #28 │ │ │ │ + @ instruction: 0xf0002e00 │ │ │ │ + stmdavs r3, {r0, r1, r3, r4, r6, r7, pc} │ │ │ │ + rscsvc pc, ip, #82837504 @ 0x4f00000 │ │ │ │ + rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ + movweq pc, #8611 @ 0x21a3 @ │ │ │ │ stmdale r6, {r0, r1, r4, r7, r9, lr} │ │ │ │ - ldmdbvs r9, {r0, r1, r6, fp, sp, lr}^ │ │ │ │ - addsvs r6, r9, sl, lsl r8 │ │ │ │ - vqdmulh.s d15, d2, d1 │ │ │ │ + ldmdavs sl, {r0, r1, r6, fp, sp, lr} │ │ │ │ + blx 5f3d6 <__time64@plt+0x5dd3e> │ │ │ │ + addsvs pc, r9, r2, lsl #4 │ │ │ │ @ instruction: 0xf8da615a │ │ │ │ @ instruction: 0xf64f3000 │ │ │ │ @ instruction: 0xf6c772fc │ │ │ │ - blcc a14ec <__time64@plt+0x9fe54> │ │ │ │ - vqsub.s8 d4, d16, d3 │ │ │ │ - @ instruction: 0xf8da80b5 │ │ │ │ - ldmdbvs r9, {r2, ip, sp}^ │ │ │ │ - addsvs r6, r9, sl, lsl r8 │ │ │ │ + @ instruction: 0xf1a372ff │ │ │ │ + addsmi r0, r3, #134217728 @ 0x8000000 │ │ │ │ + sbchi pc, lr, r0, lsl #4 │ │ │ │ + ldrdcc pc, [r4], -sl │ │ │ │ + ldmdbvs r9, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ vqdmulh.s d15, d2, d1 │ │ │ │ - stmdbvs fp!, {r1, r3, r4, r6, r8, sp, lr}^ │ │ │ │ - @ instruction: 0xf0002b00 │ │ │ │ - stmdavc r3!, {r2, r5, r7, pc} │ │ │ │ - cmple pc, r0, lsl #22 │ │ │ │ - andlt r4, fp, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - @ instruction: 0x612f3401 │ │ │ │ - strcc lr, [r1], #-1891 @ 0xfffff89d │ │ │ │ - strb r6, [r0, -r8, lsr #2]! │ │ │ │ - strtvs r3, [r8], #-1025 @ 0xfffffbff │ │ │ │ - strcc lr, [r1], #-1885 @ 0xfffff8a3 │ │ │ │ - ldrb r6, [sl, -r8, ror #3] │ │ │ │ - strcs r3, [r1], -r1, lsl #8 │ │ │ │ - strcc lr, [r1], #-1879 @ 0xfffff8a9 │ │ │ │ - ldrb r6, [r4, -r8, lsr #32] │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - smmla r0, r4, r0, ip │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - strb lr, [ip, -r0] │ │ │ │ + @ instruction: 0x615a6099 │ │ │ │ + blcs 1f44c <__time64@plt+0x1ddb4> │ │ │ │ + adcshi pc, sp, r0 │ │ │ │ + blcs 22f34 <__time64@plt+0x2189c> │ │ │ │ + strtmi sp, [r8], -r7, ror #2 │ │ │ │ + ldmib sp, {r0, r1, r3, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + blx 14303a <__time64@plt+0x1419a2> │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + ldrb r6, [r2, -pc, lsr #2] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [lr, -r8, lsr #2] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [sl, -r8, lsr #8] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [r6, -r8, ror #3] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + streq pc, [r1], -pc, asr #32 │ │ │ │ + @ instruction: 0xf104e741 │ │ │ │ + eorvs r0, r8, r1, lsl #8 │ │ │ │ + @ instruction: 0xf104e73d │ │ │ │ + @ instruction: 0xf8c50401 │ │ │ │ + @ instruction: 0xe738c014 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + and pc, r0, r5, asr #17 │ │ │ │ + @ instruction: 0xf104e733 │ │ │ │ cmnvs r8, r1, lsl #8 │ │ │ │ - strcc lr, [r1], #-1865 @ 0xfffff8b7 │ │ │ │ - strb r6, [r6, -r8, lsr #3] │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - strb ip, [r2, -r0] │ │ │ │ - strbtvs r3, [r8], #-1025 @ 0xfffffbff │ │ │ │ - @ instruction: 0x465be73f │ │ │ │ - stmdbge r4, {r1, r6, r9, sl, lr} │ │ │ │ - strls r4, [r0, -r8, asr #12] │ │ │ │ - mrc2 7, 0, pc, cr10, cr15, {7} │ │ │ │ - andcs r6, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xf8acf000 │ │ │ │ - rscvs r4, r8, r2, lsl #13 │ │ │ │ - cdpcs 8, 0, cr6, cr0, cr8, {5} │ │ │ │ - stmdbvs fp!, {r2, r3, r4, r7, r8, ip, lr, pc}^ │ │ │ │ - bvs af2dfc <__time64@plt+0xaf1764> │ │ │ │ - movweq pc, #1283 @ 0x503 @ │ │ │ │ - tstlt r0, fp, ror #4 │ │ │ │ - svceq 0x0000f1ba │ │ │ │ - bmi cf907c <__time64@plt+0xcf79e4> │ │ │ │ - teqpne fp, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - ldrbtmi r4, [sl], #-2098 @ 0xfffff7ce │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - stmdavc r3!, {r0, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - adcle r2, pc, r0, lsl #22 │ │ │ │ - vst1.8 {d20-d21}, [pc :128] │ │ │ │ - stmdami pc!, {r1, r2, r3, r4, r7, r8, ip, sp, lr} @ │ │ │ │ + @ instruction: 0xf104e72f │ │ │ │ + @ instruction: 0x61a80401 │ │ │ │ + @ instruction: 0xf104e72b │ │ │ │ + @ instruction: 0xf8c50401 │ │ │ │ + str ip, [r6, -r0]! │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + str r6, [r2, -r8, ror #8]! │ │ │ │ + @ instruction: 0x4642465b │ │ │ │ + stmdbge r4, {r8, r9, sl, ip, pc} │ │ │ │ + @ instruction: 0xf7ff4648 │ │ │ │ + ldrdvs pc, [r8], r5 @ │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + @ instruction: 0xf8b2f000 │ │ │ │ + stmiavs r8!, {r1, r7, r9, sl, lr} │ │ │ │ + andge pc, ip, r5, asr #17 │ │ │ │ + orrle r2, r2, r0, lsl #28 │ │ │ │ + ldmdblt fp, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ + @ instruction: 0xf5036a2b │ │ │ │ + rsbvs r0, fp, #0, 6 │ │ │ │ + @ instruction: 0xf1bab110 │ │ │ │ + orrsle r0, pc, r0, lsl #30 │ │ │ │ + vpmin.s8 d20, d0, d19 │ │ │ │ + ldmdami r3!, {r0, r1, r3, r4, r5, r8, ip} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2 0, cr15, [r2] │ │ │ │ - andlt r4, fp, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r5, r9, fp, lr}^ │ │ │ │ + ldc2 0, cr15, [lr] │ │ │ │ + blcs 23004 <__time64@plt+0x2196c> │ │ │ │ + bmi c391d8 <__time64@plt+0xc37b40> │ │ │ │ + orrsvc pc, lr, pc, asr #8 │ │ │ │ + ldrbtmi r4, [sl], #-2095 @ 0xfffff7d1 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0xe78efdb3 │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r5, r9, fp, lr}^ │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xf1b34313 │ │ │ │ - stmdbvs fp!, {fp} │ │ │ │ - @ instruction: 0xf04fbf18 │ │ │ │ - blcs 69e8 <__time64@plt+0x5350> │ │ │ │ - strbmi fp, [r3], r4, lsr #31 │ │ │ │ - stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - svcge 0x003ef6bf │ │ │ │ - bleq c0b30 <__time64@plt+0xbf498> │ │ │ │ - @ instruction: 0x465be73a │ │ │ │ - strcc sl, [r1], #-2308 @ 0xfffff6fc │ │ │ │ - strbmi r4, [r8], -r2, asr #12 │ │ │ │ - tstls r3, r0, lsl #14 │ │ │ │ - ldc2l 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ - andcs r4, r0, #84934656 @ 0x5100000 │ │ │ │ - strtmi r6, [r0], -r8, lsr #1 │ │ │ │ - stc2 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ - strmi r9, [r4], -r3, lsl #18 │ │ │ │ - stmdals r5, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ + movweq lr, #10819 @ 0x2a43 │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + svclt 0x0018692b │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + svclt 0x00a42b00 │ │ │ │ + @ instruction: 0xf04f46c3 │ │ │ │ + @ instruction: 0xf6bf0802 │ │ │ │ + @ instruction: 0xf04faf22 │ │ │ │ + ldr r0, [lr, -r2, lsl #22] │ │ │ │ + ldrbmi sl, [fp], -r4, lsl #18 │ │ │ │ + strbmi r9, [r2], -r0, lsl #14 │ │ │ │ + @ instruction: 0xf1044648 │ │ │ │ + tstls r3, r1, lsl #8 │ │ │ │ + stc2 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ + @ instruction: 0xf04f4651 │ │ │ │ + adcvs r0, r8, r0, lsl #4 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + stmdbls r3, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrbmi r4, [fp], -r4, lsl #12 │ │ │ │ strls r4, [r0, -r2, asr #12] │ │ │ │ - stc2l 7, cr15, [r4, #1020] @ 0x3fc │ │ │ │ - rscvs r4, r8, r2, lsl #13 │ │ │ │ - cdpcs 8, 0, cr6, cr0, cr8, {5} │ │ │ │ - svcge 0x004af47f │ │ │ │ + @ instruction: 0xf7ff9805 │ │ │ │ + @ instruction: 0x4682fd7d │ │ │ │ + @ instruction: 0xf8c568a8 │ │ │ │ + cdpcs 0, 0, cr10, cr0, cr12, {0} │ │ │ │ + svcge 0x002ff47f │ │ │ │ ldmdblt fp, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf5036a2b │ │ │ │ rsbvs r0, fp, #0, 6 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - str sl, [ip, r6, ror #30]! │ │ │ │ - blcs 1eff4 <__time64@plt+0x1d95c> │ │ │ │ - svcge 0x0061f47f │ │ │ │ + str sl, [fp, sp, asr #30]! │ │ │ │ + blcs 1f5bc <__time64@plt+0x1df24> │ │ │ │ + svcge 0x0048f47f │ │ │ │ @ instruction: 0xf5036a2b │ │ │ │ rsbvs r0, fp, #0, 6 │ │ │ │ - bvs afe8d8 <__time64@plt+0xafd240> │ │ │ │ + bvs afee9c <__time64@plt+0xafd804> │ │ │ │ movweq pc, #1283 @ 0x503 @ │ │ │ │ - ldrb r6, [r6, -fp, ror #4] │ │ │ │ - blcs 1f010 <__time64@plt+0x1d978> │ │ │ │ - @ instruction: 0xe752d093 │ │ │ │ - andeq r2, r0, r8, asr #16 │ │ │ │ - andeq r2, r0, lr, asr #8 │ │ │ │ - andeq r2, r0, r4, ror #8 │ │ │ │ - andeq r2, r0, r8, lsr r4 │ │ │ │ - andeq r2, r0, r2, ror #8 │ │ │ │ - andeq r4, r0, r8, asr #26 │ │ │ │ - @ instruction: 0x4604b510 │ │ │ │ - strtmi fp, [r0], -r8, ror #2 │ │ │ │ - stc2 7, cr15, [r8], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0006860 │ │ │ │ - blvs fe843c70 <__time64@plt+0xfe8425d8> │ │ │ │ - ldc2l 0, cr15, [r4], #-0 │ │ │ │ - pop {r5, r9, sl, lr} │ │ │ │ - @ instruction: 0xf0004010 │ │ │ │ - bmi 133c58 <__time64@plt+0x1325c0> │ │ │ │ + ldr r6, [sp, -fp, ror #4]! │ │ │ │ + blcs 1f5d8 <__time64@plt+0x1df40> │ │ │ │ + @ instruction: 0xe739d092 │ │ │ │ + andeq r2, r0, ip, lsr fp │ │ │ │ + strdeq r2, [r0], -r8 │ │ │ │ + andeq r2, r0, lr, lsl #14 │ │ │ │ + andeq r2, r0, r2, ror #13 │ │ │ │ + andeq r2, r0, ip, lsl #14 │ │ │ │ + andeq r4, r0, r8, lsl #15 │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + cmnlt r0, r4, lsl #12 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + stmdavs r0!, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stc2 0, cr15, [lr] │ │ │ │ + @ instruction: 0xf0006ba0 │ │ │ │ + strtmi pc, [r0], -fp, lsl #27 │ │ │ │ + @ instruction: 0x4e00e9dd │ │ │ │ + @ instruction: 0xf000b002 │ │ │ │ + bmi 13467c <__time64@plt+0x132fe4> │ │ │ │ @ instruction: 0x71a1f44f │ │ │ │ ldrbtmi r4, [sl], #-2051 @ 0xfffff7fd │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - strb pc, [r8, fp, lsr #24]! @ │ │ │ │ - andeq r2, r0, sl, asr #6 │ │ │ │ - andeq r2, r0, r8, ror r3 │ │ │ │ - stmdavs r2, {r0, r1, r3, r6, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xe7e7fd39 │ │ │ │ + andeq r2, r0, lr, ror #11 │ │ │ │ + andeq r2, r0, ip, lsl r6 │ │ │ │ + stmdavs fp, {r1, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd1034293 │ │ │ │ stmvs fp, {r1, r7, fp, sp, lr} │ │ │ │ - mulle r1, sl, r2 │ │ │ │ - @ instruction: 0x47701a98 │ │ │ │ - stmdavs fp, {fp, sp, lr} │ │ │ │ - ldrbmi r1, [r0, -r0, asr #21]! │ │ │ │ - mcrne 5, 0, fp, cr4, cr8, {1} │ │ │ │ - andcs sp, r8, r8, lsl fp │ │ │ │ - stc2 0, cr15, [ip], #-0 │ │ │ │ - @ instruction: 0xf64f1e62 │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460573ff │ │ │ │ - stmdble r4, {r1, r3, r4, r7, r9, lr} │ │ │ │ - strtmi r2, [r8], -r0, lsl #6 │ │ │ │ - eorvs r6, ip, fp, rrx │ │ │ │ - andcs fp, ip, r8, lsr sp │ │ │ │ - @ instruction: 0xf000fb04 │ │ │ │ - ldc2 0, cr15, [sl], {-0} │ │ │ │ - rsbvs r6, r8, ip, lsr #32 │ │ │ │ - ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - tstcs ip, r5, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2053 @ 0xfffff7fb │ │ │ │ + mulle r2, sl, r2 │ │ │ │ + andeq lr, r2, r3, lsr #23 │ │ │ │ + stmdavs r0, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ + bl fe81f0d0 <__time64@plt+0xfe81da38> │ │ │ │ + ldrbmi r0, [r0, -r3]! │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + stmib sp, {r2, r9, sl, fp, ip}^ │ │ │ │ + blle 89c8bc <__time64@plt+0x89b224> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + ldc2 0, cr15, [sl, #-0] │ │ │ │ + rscscc pc, pc, #4, 2 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #5242880 @ 0x500000 │ │ │ │ + @ instruction: 0xf04fd908 │ │ │ │ + eorvs r0, ip, r0, lsl #6 │ │ │ │ + rsbvs r4, fp, r8, lsr #12 │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + stclt 0, cr11, [r0, #-8]! │ │ │ │ + subeq lr, r4, r4, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + stc2 0, cr15, [r2, #-0] │ │ │ │ + ldmib sp, {r2, r3, r5, sp, lr}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + strtmi r6, [r8], -r8, rrx │ │ │ │ + bmi 1f457c <__time64@plt+0x1f2ee4> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - strdcs pc, [r8], -r5 │ │ │ │ - stc2 0, cr15, [ip], {-0} │ │ │ │ - strb r4, [r5, r5, lsl #12]! │ │ │ │ - andeq r2, r0, r2, lsl r3 │ │ │ │ - andeq r2, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x4604b510 │ │ │ │ - @ instruction: 0xf0006840 │ │ │ │ - strtmi pc, [r0], -r3, lsr #24 │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ - ldclt 0, cr15, [ip], {-0} │ │ │ │ + @ instruction: 0xf04ffcf3 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + strmi pc, [r5], -pc, lsl #26 │ │ │ │ + svclt 0x0000e7db │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + andeq r2, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + stmdavs r0, {r2, r9, sl, lr}^ │ │ │ │ + stc2 0, cr15, [r6, #-0] │ │ │ │ + ldmib sp, {r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ + ldclt 0, cr15, [lr, #-0] │ │ │ │ @ instruction: 0xf06f6801 │ │ │ │ addsmi r4, r9, #0, 6 │ │ │ │ - stmdbcs r0, {r0, r4, ip, lr, pc} │ │ │ │ - ldrlt sp, [r0], #-3345 @ 0xfffff2ef │ │ │ │ - cmpeq r1, r1, lsl #22 │ │ │ │ - movwcs r6, #2116 @ 0x844 │ │ │ │ - @ instruction: 0xf8542001 │ │ │ │ - movwcc r2, #12323 @ 0x3023 │ │ │ │ - blx 955ce <__time64@plt+0x93f36> │ │ │ │ + stmdbcs r0, {r0, r2, r4, ip, lr, pc} │ │ │ │ + bl 7c5a0 <__time64@plt+0x7af08> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf84d0300 │ │ │ │ + stmdavs r4, {r2, r8, sl, fp, lr}^ │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + eorcs pc, r3, r4, asr r8 @ │ │ │ │ + movweq pc, #12547 @ 0x3103 @ │ │ │ │ + blx 95bca <__time64@plt+0x94532> │ │ │ │ mvnsle pc, r0 │ │ │ │ - blmi 142ce4 <__time64@plt+0x14164c> │ │ │ │ - andcs r4, r0, r0, ror r7 │ │ │ │ - andcs r4, r1, r0, ror r7 │ │ │ │ + blmi 1432e0 <__time64@plt+0x141c48> │ │ │ │ + @ instruction: 0xf04f4770 │ │ │ │ + ldrbmi r0, [r0, -r0]! │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ - @ instruction: 0xf06f6802 │ │ │ │ - push {r8, r9, lr} │ │ │ │ - @ instruction: 0x468147f0 │ │ │ │ - mlsle sl, sl, r2, r4 │ │ │ │ - vldmdble r3!, {s5-s4} │ │ │ │ - @ instruction: 0xf04f4f3d │ │ │ │ - cdpmi 8, 3, cr0, cr13, cr0, {0} │ │ │ │ - @ instruction: 0xf8d94644 │ │ │ │ - @ instruction: 0xf04f1004 │ │ │ │ - ldrbtmi r0, [pc], #-2572 @ 4ba4 <__time64@plt+0x350c> │ │ │ │ - and r4, r7, lr, ror r4 │ │ │ │ - @ instruction: 0xf1042b01 │ │ │ │ - svclt 0x00180401 │ │ │ │ - stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - ble 555608 <__time64@plt+0x553f70> │ │ │ │ - @ instruction: 0xf504fb0a │ │ │ │ - blcs 1b0ec <__time64@plt+0x19a54> │ │ │ │ - @ instruction: 0x463adcf2 │ │ │ │ - ldrtmi r2, [r0], -sp, asr #2 │ │ │ │ - @ instruction: 0xf0003401 │ │ │ │ - @ instruction: 0xf8d9fb9d │ │ │ │ - @ instruction: 0xf8d91004 │ │ │ │ - stmdbpl fp, {sp}^ │ │ │ │ - svclt 0x00182b01 │ │ │ │ - stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - blle ffa55634 <__time64@plt+0xffa53f9c> │ │ │ │ - strbmi r2, [r7], -r8 │ │ │ │ - blx fea40bee <__time64@plt+0xfea3f556> │ │ │ │ - rscscc pc, pc, #8, 2 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - addsmi r4, sl, #6291456 @ 0x600000 │ │ │ │ - movwcs sp, #2346 @ 0x92a │ │ │ │ - @ instruction: 0xf8c66073 │ │ │ │ - @ instruction: 0xf8d98000 │ │ │ │ - blcs 10c0c <__time64@plt+0xf574> │ │ │ │ - bl fc08c <__time64@plt+0xfa9f4> │ │ │ │ - @ instruction: 0xf8d90e43 │ │ │ │ - movwcs ip, #4 │ │ │ │ - stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf85c461d │ │ │ │ - bcs 4ccb0 <__time64@plt+0x4b618> │ │ │ │ - ldmdavs r4!, {r3, ip, lr, pc}^ │ │ │ │ - addeq lr, r3, #12, 22 @ 0x3000 │ │ │ │ - blx 23744e <__time64@plt+0x235db6> │ │ │ │ - strcc r4, [r1, #-1029] @ 0xfffffbfb │ │ │ │ - andeq lr, r7, r4, lsl #17 │ │ │ │ - ldrmi r3, [lr, #771] @ 0x303 │ │ │ │ - teqlt r5, pc, ror #3 │ │ │ │ - andcs r4, ip, #19456 @ 0x4c00 │ │ │ │ - @ instruction: 0x46396870 │ │ │ │ - @ instruction: 0xf7fc447b │ │ │ │ - ldrtmi lr, [r0], -r6, ror #25 │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - blx cc8a <__time64@plt+0xb5f2> │ │ │ │ - @ instruction: 0xf000f008 │ │ │ │ - rsbsvs pc, r0, pc, ror #22 │ │ │ │ - bmi 33eba0 <__time64@plt+0x33d508> │ │ │ │ - stmdami ip, {r0, r1, r3, r6, r8, sp} │ │ │ │ + stmdb sp!, {r1, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf06f3408 │ │ │ │ + stmib sp, {r8, r9, lr}^ │ │ │ │ + stmib sp, {r1, r9, sl, ip, lr}^ │ │ │ │ + strmi r7, [r0], r4, lsl #16 │ │ │ │ + @ instruction: 0x9e06e9cd │ │ │ │ + @ instruction: 0xd073429a │ │ │ │ + vldmdble sp!, {s5-s4} │ │ │ │ + ldrdls pc, [ip, -pc] │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + strtmi r4, [r5], -r7, lsr #12 │ │ │ │ + @ instruction: 0xf8d84e41 │ │ │ │ + ldrbtmi r1, [r9], #4 │ │ │ │ + and r4, r8, lr, ror r4 │ │ │ │ + @ instruction: 0xf1052b01 │ │ │ │ + svclt 0x00180501 │ │ │ │ + addsmi r3, r5, #262144 @ 0x40000 │ │ │ │ + streq pc, [ip], #-260 @ 0xfffffefc │ │ │ │ + stmdbpl fp, {r2, r3, r9, fp, ip, lr, pc} │ │ │ │ + vldmiale r3!, {d18-d17} │ │ │ │ + @ instruction: 0xf04f464a │ │ │ │ + ldrtmi r0, [r0], -sp, asr #2 │ │ │ │ + stc2 0, cr15, [ip], {0} │ │ │ │ + ldrdcs lr, [r0, -r8] │ │ │ │ + strb r5, [r9, fp, lsl #18]! │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf000463e │ │ │ │ + @ instruction: 0xf107fca3 │ │ │ │ + @ instruction: 0xf64f32ff │ │ │ │ + @ instruction: 0xf6c773fd │ │ │ │ + @ instruction: 0x460573ff │ │ │ │ + ldmdble r9!, {r1, r3, r4, r7, r9, lr} │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + eorvs r6, pc, fp, rrx │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + vstmdble r7!, {d2-d1} │ │ │ │ + ldrdvc pc, [r4], -r8 │ │ │ │ + vmlaeq.f64 d30, d3, d3 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf857461c │ │ │ │ + bcs 4d2ac <__time64@plt+0x4bc14> │ │ │ │ + stmdavs sl!, {r0, r1, r2, r3, ip, lr, pc}^ │ │ │ │ + cmpeq r4, r4, lsl #22 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + fstmiaxeq r3, {d14-d16} @ Deprecated │ │ │ │ + addeq lr, r1, #2048 @ 0x800 │ │ │ │ + ldrdeq lr, [r0, -ip] │ │ │ │ + smlabteq r0, r2, r9, lr │ │ │ │ + ldrdne pc, [r8], -ip │ │ │ │ + @ instruction: 0xf1036091 │ │ │ │ + ldrmi r0, [lr, #771] @ 0x303 │ │ │ │ + teqlt ip, r7, ror #3 │ │ │ │ + @ instruction: 0xf04f4b19 │ │ │ │ + ldrtmi r0, [r1], -ip, lsl #4 │ │ │ │ + ldrbtmi r6, [fp], #-2152 @ 0xfffff798 │ │ │ │ + ldmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r9, sl, ip, lr}^ │ │ │ │ + andlt r7, r6, r4, lsl #16 │ │ │ │ + andhi lr, r0, #12386304 @ 0xbd0000 │ │ │ │ + subeq lr, r7, r7, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + mrrc2 0, 0, pc, sl, cr0 @ │ │ │ │ + strb r6, [r0, r8, rrx] │ │ │ │ + @ instruction: 0xf04f4a0d │ │ │ │ + stmdami sp, {r0, r1, r3, r6, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 1340c72 <__time64@plt+0x133f5da> │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - vstmiale fp, {s4-s3} │ │ │ │ - @ instruction: 0xf04f2008 │ │ │ │ - @ instruction: 0xf0000800 │ │ │ │ - @ instruction: 0x4647fb5d │ │ │ │ - ldr r4, [sl, r6, lsl #12]! │ │ │ │ - andeq r2, r0, r6, lsl #5 │ │ │ │ - @ instruction: 0x000022b8 │ │ │ │ - @ instruction: 0xfffffe71 │ │ │ │ - andeq r2, r0, r0, asr #3 │ │ │ │ - ldrdeq r2, [r0], -r6 │ │ │ │ + ldc2 0, cr15, [r0], #-0 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + vstmiale r1, {s4-s3} │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + streq pc, [r0, -pc, asr #32] │ │ │ │ + mcrr2 0, 0, pc, r6, cr0 @ │ │ │ │ + ldrtmi r4, [lr], -r5, lsl #12 │ │ │ │ + svclt 0x0000e7a8 │ │ │ │ + andeq r2, r0, sl, ror #9 │ │ │ │ + andeq r2, r0, ip, lsl r5 │ │ │ │ + @ instruction: 0xfffffe2f │ │ │ │ + andeq r2, r0, r0, lsl r4 │ │ │ │ + andeq r2, r0, r6, lsr #8 │ │ │ │ @ instruction: 0xf06f6803 │ │ │ │ - ldrlt r4, [r0, #-512] @ 0xfffffe00 │ │ │ │ - addsmi r4, r3, #4, 12 @ 0x400000 │ │ │ │ - andcs sp, r1, r2, lsl r0 │ │ │ │ - andcs fp, ip, #-1073741794 @ 0xc000001e │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - blcc 31ee40 <__time64@plt+0x31d7a8> │ │ │ │ + stmdb sp!, {r9, lr}^ │ │ │ │ + strmi r4, [r4], -r2, lsl #28 │ │ │ │ + mulsle r0, r3, r2 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + stmdavs r2!, {r0, r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + movweq pc, #49571 @ 0xc1a3 @ │ │ │ │ ldmdavs sl, {r0, r1, r4, sl, lr}^ │ │ │ │ - svclt 0x00112a01 │ │ │ │ - ldmvs r8, {sp} │ │ │ │ - blx fec12ccc <__time64@plt+0xfec11634> │ │ │ │ - svclt 0x0008f080 │ │ │ │ - @ instruction: 0xbd100940 │ │ │ │ - cmncs r3, r4, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + svclt 0x00182a01 │ │ │ │ + andle r2, sl, r0 │ │ │ │ + bmi 274734 <__time64@plt+0x27309c> │ │ │ │ + msreq SPSR_xc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - stmdavs r3!, {r0, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - svclt 0x0000e7e3 │ │ │ │ - andeq r2, r0, r2, asr r1 │ │ │ │ - andeq r1, r0, r0, ror #23 │ │ │ │ - @ instruction: 0x4616b5f8 │ │ │ │ - @ instruction: 0xf06f6803 │ │ │ │ - strmi r4, [r4], -r0, lsl #4 │ │ │ │ - addsmi r4, r3, #13631488 @ 0xd00000 │ │ │ │ - @ instruction: 0xf1b3d03f │ │ │ │ - ldrle r0, [r8], #-3074 @ 0xfffff3fe │ │ │ │ - andcs r6, ip, #6488064 @ 0x630000 │ │ │ │ - blx 9010e <__time64@plt+0x8ea76> │ │ │ │ - ldmdavs pc, {r2, r3, r8, r9, ip, sp}^ @ │ │ │ │ - ldrdcs lr, [r3, -r3] │ │ │ │ - bl bb9b0 <__time64@plt+0xba318> │ │ │ │ - ldrdne r7, [r0], #-2 │ │ │ │ - blx be36 <__time64@plt+0xa79e> │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs r8, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + andeq pc, r1, r0, lsr #3 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + subsne lr, r0, pc, asr #20 │ │ │ │ + svclt 0x0000bd10 │ │ │ │ + muleq r0, lr, r3 │ │ │ │ + andeq r1, r0, ip, lsr #28 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + stmdavs r3, {r2, r9, sl, lr} │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + @ instruction: 0xf06f4616 │ │ │ │ + strmi r4, [sp], -r0, lsl #4 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + @ instruction: 0xd0564293 │ │ │ │ + stceq 1, cr15, [r2], {179} @ 0xb3 │ │ │ │ + stmdavs r0!, {r2, r3, r4, sl, ip, lr, pc}^ │ │ │ │ + subeq lr, ip, #12, 22 @ 0x3000 │ │ │ │ + bl 1074c <__time64@plt+0xf0b4> │ │ │ │ + stmdavs r7, {r1, r7}^ │ │ │ │ + ldrdcs lr, [r3, -r0] │ │ │ │ + bl bc02c <__time64@plt+0xba994> │ │ │ │ + b 13e2aa4 <__time64@plt+0x13e140c> │ │ │ │ + @ instruction: 0xf1050565 │ │ │ │ + blx 148b6a <__time64@plt+0x1474d2> │ │ │ │ adcsmi r1, r9, #1073741824 @ 0x40000000 │ │ │ │ - ldmvs r9, {r0, r3, r5, r8, ip, lr, pc} │ │ │ │ - tstlt r6, fp, asr r9 │ │ │ │ - blx 84eda <__time64@plt+0x83842> │ │ │ │ - addsmi pc, r9, #201326592 @ 0xc000000 │ │ │ │ - andcs sp, ip, r1, lsr #2 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ - movwcc pc, #51968 @ 0xcb00 @ │ │ │ │ - ldrdcs lr, [r3, -r3] │ │ │ │ - blx 9eebe <__time64@plt+0x9d826> │ │ │ │ - addmi pc, sp, #1073741824 @ 0x40000000 │ │ │ │ - ldmdbvs r9, {r0, r2, r4, r8, ip, lr, pc}^ │ │ │ │ - blx 5efc2 <__time64@plt+0x5d92a> │ │ │ │ - addsmi pc, r3, #536870912 @ 0x20000000 │ │ │ │ - @ instruction: 0xf1bcd10f │ │ │ │ - strble r0, [ip, #3073]! @ 0xc01 │ │ │ │ - ldcllt 0, cr2, [r8, #4]! │ │ │ │ - @ instruction: 0xb1264610 │ │ │ │ - sbcsvc lr, r2, r2, lsl #22 │ │ │ │ - andeq pc, r1, r0, lsr #32 │ │ │ │ - blx 50d7e <__time64@plt+0x4f6e6> │ │ │ │ - adcsmi pc, r8, #0 │ │ │ │ - andcs sp, r0, sl │ │ │ │ - bmi 274560 <__time64@plt+0x272ec8> │ │ │ │ - stmdami r9, {r0, r2, r3, r5, r6, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx fefc0d8c <__time64@plt+0xfefbf6f4> │ │ │ │ - ldr r6, [r6, r3, lsr #16]! │ │ │ │ + stmvs r5, {r0, r1, r2, r4, r5, r8, ip, lr, pc} │ │ │ │ + tstlt lr, r1, asr #18 │ │ │ │ + subeq lr, lr, #323584 @ 0x4f000 │ │ │ │ + vqdmulh.s d15, d2, d1 │ │ │ │ + @ instruction: 0xd12e4295 │ │ │ │ + movweq pc, #12707 @ 0x31a3 @ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, pc, asr #20 │ │ │ │ + stmdavs r3!, {r4, sp, lr, pc}^ │ │ │ │ + ldmdavs sp, {r0, r1, r3, sl, lr}^ │ │ │ │ + ldrdcs lr, [r3], -r3 │ │ │ │ + @ instruction: 0xf000fb02 │ │ │ │ + tstle lr, r5, lsl #5 │ │ │ │ + @ instruction: 0xf1a16958 │ │ │ │ + ldmvs fp, {r2, r3, r8} │ │ │ │ + vqdmulh.s d15, d2, d0 │ │ │ │ + @ instruction: 0xd1164293 │ │ │ │ + stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ + ldmib sp, {r0, r1, r3, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f3400 │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + ldrmi fp, [r5], -r0, lsl #27 │ │ │ │ + bl b1880 <__time64@plt+0xb01e8> │ │ │ │ + @ instruction: 0xf02575d2 │ │ │ │ + @ instruction: 0xf1050501 │ │ │ │ + blx 467de <__time64@plt+0x45146> │ │ │ │ + adcsmi pc, sp, #20971520 @ 0x1400000 │ │ │ │ + ldmib sp, {r0, r4, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f3400 │ │ │ │ + ldmib sp, {}^ @ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + bmi 2b49ec <__time64@plt+0x2b3354> │ │ │ │ + msreq SPSR_fsc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2057 @ 0xfffff7f7 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r3!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r1, {r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ - ldmvs fp, {r0, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - blx 88ee6 <__time64@plt+0x8784e> │ │ │ │ - addmi r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - strb sp, [r8, fp, ror #3] │ │ │ │ - andeq r2, r0, r4, lsr #1 │ │ │ │ - andeq r1, r0, r2, lsr fp │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - ldrlt r4, [r0, #-768] @ 0xfffffd00 │ │ │ │ - addsmi r4, r9, #4, 12 @ 0x400000 │ │ │ │ - stmdbcc r1, {r0, r3, r4, ip, lr, pc} │ │ │ │ - cdpeq 0, 0, cr15, cr12, cr15, {2} │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ - movwcc pc, #6926 @ 0x1b0e @ │ │ │ │ + rsbeq lr, r2, #323584 @ 0x4f000 │ │ │ │ + tstpne r1, r2, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + addmi r6, sl, #8519680 @ 0x820000 │ │ │ │ + ldr sp, [r3, r3, ror #3]! │ │ │ │ + andeq r2, r0, r6, lsr #5 │ │ │ │ + andeq r1, r0, r4, lsr sp │ │ │ │ + stmdb sp!, {r0, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf06f3404 │ │ │ │ + strmi r4, [r4], -r0, lsl #6 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + mlale r8, r9, r2, r4 │ │ │ │ + ldclcc 1, cr15, [pc], #4 @ 5438 <__time64@plt+0x3da0> │ │ │ │ + smlatbeq r2, r1, r1, pc @ │ │ │ │ + cmpeq r1, r1, lsl #22 │ │ │ │ + orreq lr, r1, pc, asr #20 │ │ │ │ + stmdavs r3!, {r4, sp, lr, pc}^ │ │ │ │ + ldmdavs sp, {r0, r1, r3, sl, lr}^ │ │ │ │ ldrdcs lr, [r3], -r3 │ │ │ │ - stc2 11, cr15, [r2], {-0} @ │ │ │ │ - strbmi r6, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ - ldmdbvs r8, {r0, r3, r8, ip, lr, pc}^ │ │ │ │ - blx 1f04a <__time64@plt+0x1d9b2> │ │ │ │ - addsmi pc, r3, #536870912 @ 0x20000000 │ │ │ │ - stmdbcc r1, {r0, r1, r8, ip, lr, pc} │ │ │ │ - andcs sp, r1, sp, ror #11 │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ - bmi 134230 <__time64@plt+0x132b98> │ │ │ │ - stmdami r4, {r0, r1, r2, r3, r7, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx fe1c0dfc <__time64@plt+0xfe1bf764> │ │ │ │ - ldrb r6, [ip, r1, lsr #16] │ │ │ │ - andeq r2, r0, r4, lsr r0 │ │ │ │ - andeq r1, r0, r2, asr #21 │ │ │ │ + @ instruction: 0xf000fb02 │ │ │ │ + tstle r0, r5, lsl #5 │ │ │ │ + @ instruction: 0xf1a16958 │ │ │ │ + ldmvs fp, {r2, r3, r8} │ │ │ │ + vqdmulh.s d15, d2, d0 │ │ │ │ + @ instruction: 0xd1084293 │ │ │ │ + stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ + ldmib sp, {r0, r1, r3, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldmib sp, {r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bmi 174904 <__time64@plt+0x17326c> │ │ │ │ + orreq pc, pc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r1!, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7cc │ │ │ │ + andeq r2, r0, lr, lsl #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ @ instruction: 0xf06f6802 │ │ │ │ - push {r8, r9, lr} │ │ │ │ - addsmi r4, sl, #240, 2 @ 0x3c │ │ │ │ + stmdb sp!, {r8, r9, lr}^ │ │ │ │ + stmib sp, {r1, r2, r8, sl, lr}^ │ │ │ │ + stmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + addsmi r8, sl, #4, 28 @ 0x40 │ │ │ │ strmi sp, [pc], -r3 │ │ │ │ addsmi r6, r9, #589824 @ 0x90000 │ │ │ │ - andcs sp, r8, fp, lsl #2 │ │ │ │ - blx fe340e24 <__time64@plt+0xfe33f78c> │ │ │ │ - @ instruction: 0xf06f4605 │ │ │ │ - andcs r4, r0, #0, 6 │ │ │ │ + @ instruction: 0xf04fd112 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + @ instruction: 0x4605fb35 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ andcc lr, r0, #192, 18 @ 0x300000 │ │ │ │ - pop {r3, r5, r9, sl, lr} │ │ │ │ - @ instruction: 0x460681f0 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x8100e8bd │ │ │ │ stmdaeq r1, {r1, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ - andcs sp, r8, ip, asr #8 │ │ │ │ - blx 1f40e44 <__time64@plt+0x1f3f7ac> │ │ │ │ + ldrble r4, [pc], #-1542 @ 54ec <__time64@plt+0x3e54> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx 7c14f6 <__time64@plt+0x7bfe5e> │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ addsmi r4, sl, #5242880 @ 0x500000 │ │ │ │ - strcs sp, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ - @ instruction: 0xf8c5606c │ │ │ │ - @ instruction: 0xf64f8000 │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0xf8d673ff │ │ │ │ - @ instruction: 0xf10ee000 │ │ │ │ - addsmi r3, sl, #-268435441 @ 0xf000000f │ │ │ │ - @ instruction: 0xf8d6d80f │ │ │ │ - strcs r8, [ip], -r4 │ │ │ │ - blx 18da7e <__time64@plt+0x18c3e6> │ │ │ │ - bl 2426b8 <__time64@plt+0x241020> │ │ │ │ - bl 105690 <__time64@plt+0x103ff8> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d5958 <__time64@plt+0x1d42c0> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - ldmdavs lr!, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf04fd949 │ │ │ │ + rsbvs r0, ip, r0, lsl #8 │ │ │ │ + andhi pc, r0, r5, asr #17 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - addsmi r1, sl, #1824 @ 0x720 │ │ │ │ - movwcs sp, #51398 @ 0xc8c6 │ │ │ │ - blx df0a6 <__time64@plt+0xdda0e> │ │ │ │ - blx 1026c6 <__time64@plt+0x10102e> │ │ │ │ - movwcs r4, #1038 @ 0x40e │ │ │ │ - bl 10b29c <__time64@plt+0x109c04> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d5988 <__time64@plt+0x1d42f0> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x4628d1f6 │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - blx cefe <__time64@plt+0xb866> │ │ │ │ - @ instruction: 0xf000f008 │ │ │ │ - @ instruction: 0x4604fa35 │ │ │ │ - strb r6, [r0, r8, rrx] │ │ │ │ - tstcs ip, r5, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2053 @ 0xfffff7fb │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - andcs pc, r8, r1, lsl sl @ │ │ │ │ - blx a40eec <__time64@plt+0xa3f854> │ │ │ │ - ldr r4, [r2, r5, lsl #12]! │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r1, r0, r4, asr pc │ │ │ │ - @ instruction: 0x460fb5f8 │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - strmi r4, [r4], -r0, lsl #6 │ │ │ │ - addsmi r4, r9, #23068672 @ 0x1600000 │ │ │ │ - stmdbcs r0, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ - stmdavs r0!, {r0, r1, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - strcs r2, [r1], #-780 @ 0xfffffcf4 │ │ │ │ - blx ce31a <__time64@plt+0xccc82> │ │ │ │ - stmdavs r3, {r0, r8} │ │ │ │ - @ instruction: 0xf850300c │ │ │ │ - blcc 4ff44 <__time64@plt+0x4e8ac> │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - strtmi r1, [r3], #-2394 @ 0xfffff6a6 │ │ │ │ - svclt 0x00a84295 │ │ │ │ - addsmi r4, ip, #22020096 @ 0x1500000 │ │ │ │ - @ instruction: 0x461cbfb8 │ │ │ │ - mvnle r4, r1, lsl #5 │ │ │ │ - eorsvs r6, r4, sp, lsr r0 │ │ │ │ - bmi 1f4724 <__time64@plt+0x1f308c> │ │ │ │ - stmdami r7, {r0, r1, r2, r3, r6, r7, r8, sp} │ │ │ │ + ldrd pc, [r0], -r6 │ │ │ │ + rscscc pc, pc, #-2147483645 @ 0x80000003 │ │ │ │ + ldmdale r6, {r1, r3, r4, r7, r9, lr} │ │ │ │ + ldrdhi pc, [r4], -r6 │ │ │ │ + strbeq lr, [lr], -lr, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + streq lr, [r6], pc, asr #20 │ │ │ │ + @ instruction: 0x0c03eb08 │ │ │ │ + andeq lr, r3, #4, 22 @ 0x1000 │ │ │ │ + ldrdeq lr, [r0, -ip] │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf8dc0100 │ │ │ │ + addsvs r1, r1, r8 │ │ │ │ + ldmdavs r8!, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + rscscc pc, pc, #0, 2 │ │ │ │ + ldmle r7!, {r1, r3, r4, r7, r9, lr} │ │ │ │ + ldrdgt pc, [r4], -r7 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + vmlaeq.f64 d30, d14, d14 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + streq lr, [lr], #2820 @ 0xb04 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ + andeq lr, r3, #4, 22 @ 0x1000 │ │ │ │ + @ instruction: 0x6700e9d1 │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r7, r9, lr}^ │ │ │ │ + stmvs r9, {r8, r9, sl, sp, lr} │ │ │ │ + @ instruction: 0xd1f16091 │ │ │ │ + bl 23f40c <__time64@plt+0x23dd74> │ │ │ │ + b 13c56c0 <__time64@plt+0x13c4028> │ │ │ │ + @ instruction: 0xf0000080 │ │ │ │ + strmi pc, [r4], -r5, asr #21 │ │ │ │ + str r6, [pc, r8, rrx]! │ │ │ │ + @ instruction: 0xf04f4a06 │ │ │ │ + stmdami r6, {r2, r3, r4, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9dcf000 │ │ │ │ - stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ - strcs sp, [r1], #-3291 @ 0xfffff325 │ │ │ │ - eorsvs r2, sp, r0, lsl #10 │ │ │ │ - ldcllt 0, cr6, [r8, #208]! @ 0xd0 │ │ │ │ - andeq r1, r0, r0, ror #29 │ │ │ │ - andeq r1, r0, lr, ror #18 │ │ │ │ - @ instruction: 0x460fb5f8 │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - strmi r4, [r4], -r0, lsl #6 │ │ │ │ - addsmi r4, r9, #23068672 @ 0x1600000 │ │ │ │ - stmdbcs r0, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ - stmdavs r0!, {r0, r1, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - strcs r2, [r1], #-780 @ 0xfffffcf4 │ │ │ │ - blx ce38a <__time64@plt+0xcccf2> │ │ │ │ - stmdavs r3, {r0, r8} │ │ │ │ - @ instruction: 0xf850300c │ │ │ │ - blcc 4ffa4 <__time64@plt+0x4e90c> │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - strtmi r1, [r3], #-2394 @ 0xfffff6a6 │ │ │ │ + blx fe6c15bc <__time64@plt+0xfe6bff24> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx fedc15c4 <__time64@plt+0xfedbff2c> │ │ │ │ + ldr r4, [lr, r5, lsl #12] │ │ │ │ + andeq r2, r0, r4, ror #1 │ │ │ │ + andeq r2, r0, lr, ror #1 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + ldrmi r5, [r6], -r2, lsl #12 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + stmdavs r1, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + mlale r5, r9, r2, r4 │ │ │ │ + @ instruction: 0xdd2e2900 │ │ │ │ + bl 5f774 <__time64@plt+0x5e0dc> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf04f0500 │ │ │ │ + bl 6604 <__time64@plt+0x4f6c> │ │ │ │ + ldmib r0, {r0, r7, r8}^ │ │ │ │ + @ instruction: 0xf1003200 │ │ │ │ + @ instruction: 0xf103000c │ │ │ │ + blx 9260e <__time64@plt+0x90f76> │ │ │ │ + bl 102220 <__time64@plt+0x100b88> │ │ │ │ + strtmi r0, [r3], #-517 @ 0xfffffdfb │ │ │ │ svclt 0x00a84295 │ │ │ │ addsmi r4, ip, #22020096 @ 0x1500000 │ │ │ │ @ instruction: 0x461cbfb8 │ │ │ │ mvnle r4, r1, lsl #5 │ │ │ │ eorsvs r6, r4, sp, lsr r0 │ │ │ │ - bmi 1f4794 <__time64@plt+0x1f30fc> │ │ │ │ - stmdami r7, {r4, r6, r7, r8, sp} │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stclt 0, cr11, [r0, #16] │ │ │ │ + @ instruction: 0xf04f4a07 │ │ │ │ + stmdami r7, {r0, r1, r2, r3, r6, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9a4f000 │ │ │ │ + blx 1541648 <__time64@plt+0x153ffb0> │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ - strcs sp, [r1], #-3291 @ 0xfffff325 │ │ │ │ - eorsvs r2, sp, r0, lsl #10 │ │ │ │ - ldcllt 0, cr6, [r8, #208]! @ 0xd0 │ │ │ │ - andeq r1, r0, r0, ror lr │ │ │ │ - strdeq r1, [r0], -lr │ │ │ │ - @ instruction: 0x4605b5f8 │ │ │ │ - svccs 0x00006807 │ │ │ │ - andcs sp, r8, sp, lsr #22 │ │ │ │ - @ instruction: 0xf9aaf000 │ │ │ │ - @ instruction: 0xf64f1e7a │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460673ff │ │ │ │ - ldmdble sl, {r1, r3, r4, r7, r9, lr} │ │ │ │ - rsbsvs r2, r4, r0, lsl #8 │ │ │ │ - @ instruction: 0xf64f6037 │ │ │ │ + @ instruction: 0xf04fdcd0 │ │ │ │ + @ instruction: 0xf04f0401 │ │ │ │ + strb r0, [r7, r0, lsl #10]! │ │ │ │ + andeq r2, r0, r8, asr r0 │ │ │ │ + andeq r1, r0, r6, ror #21 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + ldrmi r5, [r6], -r2, lsl #12 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + stmdavs r1, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + mlale r6, r9, r2, r4 │ │ │ │ + @ instruction: 0xdd2f2900 │ │ │ │ + bl 5f804 <__time64@plt+0x5e16c> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf04f0500 │ │ │ │ + bl 6694 <__time64@plt+0x4ffc> │ │ │ │ + stmdavs r3, {r0, r7, r8} │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stccs 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ + vqrdmulh.s d15, d3, d2 │ │ │ │ + andeq lr, r5, #3072 @ 0xc00 │ │ │ │ + addsmi r4, r5, #587202560 @ 0x23000000 │ │ │ │ + ldrmi fp, [r5], -r8, lsr #31 │ │ │ │ + svclt 0x00b8429c │ │ │ │ + addmi r4, r1, #28, 12 @ 0x1c00000 │ │ │ │ + eorsvs sp, sp, fp, ror #3 │ │ │ │ + ldmib sp, {r2, r4, r5, sp, lr}^ │ │ │ │ + ldmib sp, {sl, ip, sp}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + bmi 234ccc <__time64@plt+0x233634> │ │ │ │ + bicseq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2055 @ 0xfffff7f9 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r1!, {r0, r1, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xdccf2900 │ │ │ │ + streq pc, [r1], #-79 @ 0xffffffb1 │ │ │ │ + streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ + svclt 0x0000e7e7 │ │ │ │ + andeq r1, r0, r6, asr #31 │ │ │ │ + andeq r1, r0, r4, asr sl │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stmdavs r5, {r1, r9, sl, ip, lr} │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + blle f90b08 <__time64@plt+0xf8f470> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx 441710 <__time64@plt+0x440078> │ │ │ │ + rscscc pc, pc, #1073741825 @ 0x40000001 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #7340032 @ 0x700000 │ │ │ │ + @ instruction: 0xf04fd928 │ │ │ │ + rsbsvs r0, lr, r0, lsl #12 │ │ │ │ + @ instruction: 0xf64f603d │ │ │ │ @ instruction: 0xf6c772fd │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ - addsmi r1, r1, #1424 @ 0x590 │ │ │ │ - andcs sp, ip, #851968 @ 0xd0000 │ │ │ │ - blx 9f1ca <__time64@plt+0x9db32> │ │ │ │ - movwcs pc, #3587 @ 0xe03 @ │ │ │ │ - bl 10b3c4 <__time64@plt+0x109d2c> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d669c <__time64@plt+0x1d5004> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x4630d1f6 │ │ │ │ - strdcs fp, [ip], -r8 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf982f000 │ │ │ │ - rsbsvs r4, r0, r4, lsl #12 │ │ │ │ - bmi 1befb8 <__time64@plt+0x1bd920> │ │ │ │ - stmdami r6, {r2, r3, r4, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf95ef000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - @ instruction: 0x4606f975 │ │ │ │ - svclt 0x0000e7d0 │ │ │ │ - andeq r1, r0, r4, ror #27 │ │ │ │ - andeq r1, r0, lr, ror #27 │ │ │ │ - push {r0, r1, fp, sp, lr} │ │ │ │ - @ instruction: 0x461547f0 │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ + mvnscc pc, r3, lsl #2 │ │ │ │ + ldmdale r4, {r0, r4, r7, r9, lr} │ │ │ │ + bl df8c0 <__time64@plt+0xde228> │ │ │ │ + b 13c6450 <__time64@plt+0x13c4db8> │ │ │ │ + @ instruction: 0xf04f0c83 │ │ │ │ + bl 634c <__time64@plt+0x4cb4> │ │ │ │ + bl 185b5c <__time64@plt+0x1844c4> │ │ │ │ + ldmib r1, {r0, r1, r9}^ │ │ │ │ + @ instruction: 0xf1034500 │ │ │ │ + ldrmi r0, [ip, #780] @ 0x30c │ │ │ │ + strmi lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + addsvs r6, r1, r9, lsl #17 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r3, [r8], -r0, lsl #8 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stclt 0, cr11, [r0, #16] │ │ │ │ + subeq lr, r5, r5, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + @ instruction: 0xf9d8f000 │ │ │ │ + rsbsvs r4, r8, r6, lsl #12 │ │ │ │ + bmi 1ff6c8 <__time64@plt+0x1fe030> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2054 @ 0xfffff7fa │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0xf04ff9ad │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + strmi pc, [r7], -r9, asr #19 │ │ │ │ + svclt 0x0000e7bf │ │ │ │ + andeq r1, r0, sl, lsl #30 │ │ │ │ + andeq r1, r0, r4, lsl pc │ │ │ │ + stmdb sp!, {r0, r1, fp, sp, lr}^ │ │ │ │ + ldrmi r4, [r4], -r6, lsl #10 │ │ │ │ andmi pc, r0, #111 @ 0x6f │ │ │ │ - strmi r4, [r9], r0, lsl #13 │ │ │ │ - mulsle r5, r3, r2 │ │ │ │ - addsmi r1, r3, #1212416 @ 0x128000 │ │ │ │ - vstrcs d13, [r0, #-72] @ 0xffffffb8 │ │ │ │ - andcs sp, r8, r9, lsl fp │ │ │ │ - @ instruction: 0xf95cf000 │ │ │ │ - @ instruction: 0xf64f1e6a │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460773ff │ │ │ │ - ldmdble pc, {r1, r3, r4, r7, r9, lr} @ │ │ │ │ - stmib r0, {r8, r9, sp}^ │ │ │ │ - ldrtmi r5, [r8], -r0, lsl #6 │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - bicscs r4, lr, sl, lsl sl │ │ │ │ + stmib sp, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ + stmib sp, {r1, fp, ip, sp, lr}^ │ │ │ │ + strmi r9, [r1], r4, lsl #28 │ │ │ │ + mulsle lr, r3, r2 │ │ │ │ + andeq lr, r4, #1024 @ 0x400 │ │ │ │ + blle 69621c <__time64@plt+0x694b84> │ │ │ │ + blle 8907d4 <__time64@plt+0x88f13c> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf9aaf000 │ │ │ │ + rscscc pc, pc, #4, 2 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0xf04fd927 │ │ │ │ + stmib r0, {r8, r9}^ │ │ │ │ + ldmib sp, {r8, r9, lr}^ │ │ │ │ + strbmi r4, [r0], -r0, lsl #10 │ │ │ │ + stmdavc r2, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + bmi 7a6008 <__time64@plt+0x7a4970> │ │ │ │ + bicseq pc, lr, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2077 @ 0xfffff7e3 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0x2c00f96d │ │ │ │ + bmi 6fc38c <__time64@plt+0x6facf4> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-2074 @ 0xfffff7e6 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - @ instruction: 0x2d00f92d │ │ │ │ - bmi 63bc48 <__time64@plt+0x63a5b0> │ │ │ │ - ldmdami r8, {r2, r3, r4, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf924f000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - @ instruction: 0x4607f93b │ │ │ │ - stmib r0, {r8, r9, sp}^ │ │ │ │ - ldrtmi r5, [r8], -r0, lsl #6 │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - beq 341214 <__time64@plt+0x33fb7c> │ │ │ │ - @ instruction: 0xf605fb0a │ │ │ │ - @ instruction: 0xf0004630 │ │ │ │ - stmib r7, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - strmi r5, [r4], -r0 │ │ │ │ - @ instruction: 0xf8d82300 │ │ │ │ - blx 299102 <__time64@plt+0x297a6a> │ │ │ │ - stmiane sl!, {r0, r3, r8, sl, ip, lr}^ │ │ │ │ - @ instruction: 0x0c03eb04 │ │ │ │ - adcsmi r3, r3, #12, 6 @ 0x30000000 │ │ │ │ - stm ip, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - mvnsle r0, r7 │ │ │ │ - pop {r3, r4, r5, r9, sl, lr} │ │ │ │ - svclt 0x000087f0 │ │ │ │ - andeq r1, r0, r2, lsl #27 │ │ │ │ - andeq r1, r0, r8, asr #27 │ │ │ │ - andeq r1, r0, r0, ror sp │ │ │ │ - andeq r1, r0, sl, ror sp │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - stmdavs r7, {r2, r9, sl, lr} │ │ │ │ - blle 1190d28 <__time64@plt+0x118f690> │ │ │ │ - @ instruction: 0xf64f2008 │ │ │ │ - @ instruction: 0xf6c778fd │ │ │ │ - @ instruction: 0xf00078ff │ │ │ │ - @ instruction: 0x1e7bf903 │ │ │ │ - strbmi r4, [r3, #-1541] @ 0xfffff9fb │ │ │ │ - movwcs sp, #2347 @ 0x92b │ │ │ │ - movwvc lr, #2496 @ 0x9c0 │ │ │ │ - cdpne 8, 7, cr6, cr3, cr6, {1} │ │ │ │ - stmdale r1!, {r0, r1, r6, r8, sl, lr} │ │ │ │ - ldrdhi pc, [r4], -r4 │ │ │ │ - @ instruction: 0xf04f2300 │ │ │ │ - strbtmi r0, [r4], -r0, lsl #24 │ │ │ │ - andeq lr, ip, #8, 22 @ 0x2000 │ │ │ │ - vmlaeq.f64 d14, d12, d3 │ │ │ │ - @ instruction: 0xf10c3401 │ │ │ │ - adcsmi r0, r4, #12, 24 @ 0xc00 │ │ │ │ - stm lr, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - blle ffcc518c <__time64@plt+0xffcc3af4> │ │ │ │ - andmi pc, r0, #111 @ 0x6f │ │ │ │ - mulle fp, r7, r2 │ │ │ │ - stcle 15, cr2, [r9, #-0] │ │ │ │ - blx d1b2 <__time64@plt+0xbb1a> │ │ │ │ - ldmib r3, {r0, r1, r2, ip, sp}^ │ │ │ │ + @ instruction: 0xf04ff963 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + @ instruction: 0xf04ff97f │ │ │ │ + strmi r0, [r0], r0, lsl #6 │ │ │ │ + movwmi lr, #2496 @ 0x9c0 │ │ │ │ + bl 13f7ac <__time64@plt+0x13e114> │ │ │ │ + bl 147554 <__time64@plt+0x145ebc> │ │ │ │ + b 13c6d5c <__time64@plt+0x13c56c4> │ │ │ │ + ldrtmi r0, [r8], -r7, lsl #15 │ │ │ │ + @ instruction: 0xf970f000 │ │ │ │ + andmi lr, r0, r8, asr #19 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrdne pc, [r4], -r9 │ │ │ │ + orreq lr, r5, r1, lsl #22 │ │ │ │ + @ instruction: 0x0c03eb01 │ │ │ │ + andeq lr, r3, #0, 22 │ │ │ │ + strmi lr, [r0, #-2524] @ 0xfffff624 │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r3, r4, r5, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf8dc4500 │ │ │ │ + addsvs r4, r4, r8 │ │ │ │ + @ instruction: 0xe7bad1f0 │ │ │ │ + andeq r1, r0, sl, lsl #29 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r6, ror lr │ │ │ │ + andeq r1, r0, r0, lsl #29 │ │ │ │ + strcc lr, [r8], #-2413 @ 0xfffff693 │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + stmdavs r6, {r0, r2, r9, sl, lr} │ │ │ │ + stmdavc r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x9e06e9cd │ │ │ │ + blle 17d10a8 <__time64@plt+0x17cfa10> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + ldmibvc sp!, {r0, r1, r2, r3, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmibvc pc!, {r0, r1, r2, r6, r7, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ + @ instruction: 0xf93cf000 │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + strbmi r4, [fp, #-1543] @ 0xfffff9f9 │ │ │ │ + @ instruction: 0xf04fd93f │ │ │ │ + stmib r0, {r8, r9}^ │ │ │ │ + @ instruction: 0xf8d56300 │ │ │ │ + @ instruction: 0xf1088000 │ │ │ │ + strbmi r3, [fp, #-1023] @ 0xfffffc01 │ │ │ │ + stmdavs r8!, {r0, r1, r3, r5, fp, ip, lr, pc}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + bl 17128 <__time64@plt+0x15a90> │ │ │ │ + bl c90f0 <__time64@plt+0xc7a58> │ │ │ │ + ldmib lr, {r1, sl, fp}^ │ │ │ │ + @ instruction: 0xf1014500 │ │ │ │ + cps #1 │ │ │ │ + strbmi r0, [r1, #-524] @ 0xfffffdf4 │ │ │ │ + strmi lr, [r0, #-2508] @ 0xfffff634 │ │ │ │ + ldrdmi pc, [r8], -lr │ │ │ │ + andmi pc, r8, ip, asr #17 │ │ │ │ + @ instruction: 0xf06fdbed │ │ │ │ + addsmi r4, r6, #0, 4 │ │ │ │ + cdpcs 0, 0, cr13, cr0, cr15, {0} │ │ │ │ + b 13fcd48 <__time64@plt+0x13fb6b0> │ │ │ │ + bl 106a30 <__time64@plt+0x105398> │ │ │ │ + bl c5934 <__time64@plt+0xc429c> │ │ │ │ + ldmib r3, {r7}^ │ │ │ │ stmib r3, {r0, r8, sp}^ │ │ │ │ - movwcc r1, #49665 @ 0xc201 │ │ │ │ - mvnsle r4, r3, lsl #5 │ │ │ │ - pop {r3, r5, r9, sl, lr} │ │ │ │ - strdcs r8, [ip], -r0 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf8cef000 │ │ │ │ - andvc lr, r0, r5, asr #19 │ │ │ │ - stmdavs r6!, {r0, r1, r9, sl, lr} │ │ │ │ - strbmi r1, [r2, #-3698] @ 0xfffff18e │ │ │ │ - @ instruction: 0xf8d4bf98 │ │ │ │ - stmible lr, {r2, pc}^ │ │ │ │ - bmi 2ff140 <__time64@plt+0x2fdaa8> │ │ │ │ - stmdami fp, {r2, r3, r4, r8, sp} │ │ │ │ + @ instruction: 0xf1031201 │ │ │ │ + addmi r0, r3, #12, 6 @ 0x30000000 │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r3, [r8], -r0, lsl #8 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stmdavc r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + pop {r1, r2, ip, sp, pc} │ │ │ │ + b 13e6144 <__time64@plt+0x13e4aac> │ │ │ │ + bl 106a60 <__time64@plt+0x1053c8> │ │ │ │ + b 13c5964 <__time64@plt+0x13c42cc> │ │ │ │ + @ instruction: 0xf0000080 │ │ │ │ + stmib r7, {r0, r1, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + strmi r6, [r3], -r0 │ │ │ │ + ldrdhi pc, [r0], -r5 │ │ │ │ + rscscc pc, pc, #8, 2 │ │ │ │ + ldmle r8, {r1, r3, r6, r8, sl, lr}^ │ │ │ │ + ldr r6, [r9, r8, ror #16]! │ │ │ │ + @ instruction: 0xf04f4a0d │ │ │ │ + stmdami sp, {r2, r3, r4, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf8a2f000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - movwcs pc, #2233 @ 0x8b9 @ │ │ │ │ - movwvc lr, #2496 @ 0x9c0 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - stmdavs r6!, {r0, r2, r9, sl, lr} │ │ │ │ - addsmi r1, sl, #1824 @ 0x720 │ │ │ │ - @ instruction: 0xe7d5d9b4 │ │ │ │ - andeq r1, r0, ip, ror #24 │ │ │ │ - andeq r1, r0, r6, ror ip │ │ │ │ - ldrbtmi r4, [fp], #-2829 @ 0xfffff4f3 │ │ │ │ - ldmiblt r2, {r1, r3, r4, fp, sp, lr} │ │ │ │ - bleq ff040ccc <__time64@plt+0xff03f634> │ │ │ │ - svclt 0x00082800 │ │ │ │ - andcs r2, r1, #8 │ │ │ │ - andsvs r6, sl, r8, asr r0 │ │ │ │ - blx 440dcc <__time64@plt+0x43f734> │ │ │ │ - stc 13, cr13, [r3, #8] │ │ │ │ - ldrbmi r0, [r0, -r2, lsl #22]! │ │ │ │ - ldmib r1, {r1, r8, sp, pc}^ │ │ │ │ - stmib r3, {r8}^ │ │ │ │ - ldrbmi r0, [r0, -r2, lsl #2]! │ │ │ │ + @ instruction: 0xf8bcf000 │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf8d8f000 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmib r0, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf64f6300 │ │ │ │ + @ instruction: 0xf6c773fd │ │ │ │ + @ instruction: 0xf8d573ff │ │ │ │ + @ instruction: 0xf1088000 │ │ │ │ + addsmi r3, sl, #-268435441 @ 0xf000000f │ │ │ │ + bfi sp, fp, (invalid: 19:6) │ │ │ │ + andeq r1, r0, r8, lsr #26 │ │ │ │ + andeq r1, r0, r2, lsr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ + ldmiblt sl, {r1, r3, r4, fp, sp, lr} │ │ │ │ + bleq ff04148c <__time64@plt+0xff03fdf4> │ │ │ │ + @ instruction: 0xf04f2800 │ │ │ │ + svclt 0x00080201 │ │ │ │ + stmib r3, {r3, sp}^ │ │ │ │ + cdp 0, 15, cr2, cr1, cr0, {0} │ │ │ │ + vstrle s30, [r2, #-64] @ 0xffffffc0 │ │ │ │ + bleq c0fdc <__time64@plt+0xbf944> │ │ │ │ + tstge r4, r0, ror r7 │ │ │ │ + ldrdeq lr, [r0, -r1] │ │ │ │ + smlabteq r2, r3, r9, lr │ │ │ │ + svclt 0x00004770 │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ - andeq r4, r0, r2, lsr r5 │ │ │ │ - stmdacs r1, {r4, r5, r8, sl, ip, sp, pc} │ │ │ │ - addlt r4, r9, r5, lsl #12 │ │ │ │ - bmi 3bb64c <__time64@plt+0x3b9fb4> │ │ │ │ - stmdami lr, {r0, r1, r3, r4, r5, r6, r8, sp} │ │ │ │ + andeq r3, r0, r2, ror sp │ │ │ │ + @ instruction: 0xf84d2801 │ │ │ │ + strmi r4, [r4], -ip, lsl #26 │ │ │ │ + @ instruction: 0x5e01e9cd │ │ │ │ + stmdble r7, {r0, r3, r7, ip, sp, pc} │ │ │ │ + @ instruction: 0xf04f4a0f │ │ │ │ + stmdami pc, {r0, r1, r3, r4, r5, r6, r8} @ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf864f000 │ │ │ │ - strbtmi r2, [r8], -r0, lsl #2 │ │ │ │ - stmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrd pc, [r8], -pc @ │ │ │ │ - ldceq 1, cr15, [r0], {13} │ │ │ │ - bl 39664c <__time64@plt+0x394fb4> │ │ │ │ - @ instruction: 0xf10e1e05 │ │ │ │ - ldm sp, {r4, r9, sl, fp} │ │ │ │ - stm ip, {r0, r1, r2, r3} │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - andlt r0, r9, pc │ │ │ │ - svclt 0x0000bd30 │ │ │ │ - andeq r1, r0, r0, ror ip │ │ │ │ - andeq r1, r0, r6, ror ip │ │ │ │ - ldrdeq r4, [r0], -r0 │ │ │ │ - stmdacs r1, {r4, r5, r8, sl, ip, sp, pc} │ │ │ │ - stc 6, cr4, [sp, #-20]! @ 0xffffffec │ │ │ │ - addlt r8, r5, r4, lsl #22 │ │ │ │ - bmi 77b6a0 <__time64@plt+0x77a008> │ │ │ │ - ldmdami sp, {r1, r7, r8, sp} │ │ │ │ + @ instruction: 0xf870f000 │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fb4668 │ │ │ │ + blmi 301204 <__time64@plt+0x2ffb6c> │ │ │ │ + blvc c1094 <__time64@plt+0xbf9fc> │ │ │ │ + bl d6c10 <__time64@plt+0xd5578> │ │ │ │ + ldmib sp, {r2, ip}^ │ │ │ │ + stmib r0, {r8, r9, sp}^ │ │ │ │ + stc 3, cr2, [r0, #16] │ │ │ │ + andlt r7, r9, r6, lsl #22 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf85db002 │ │ │ │ + svclt 0x0000fb04 │ │ │ │ + andeq r1, r0, r0, lsl sp │ │ │ │ + andeq r1, r0, r6, lsl sp │ │ │ │ + andeq r3, r0, r0, lsl #26 │ │ │ │ + @ instruction: 0xf84d2801 │ │ │ │ + stmib sp, {r2, r3, r8, sl, fp, lr}^ │ │ │ │ + strmi r5, [r5], -r1, lsl #28 │ │ │ │ + blhi 140f10 <__time64@plt+0x13f878> │ │ │ │ + stmdble r7, {r0, r2, r7, ip, sp, pc} │ │ │ │ + @ instruction: 0xf04f4a20 │ │ │ │ + stmdami r0!, {r1, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf83af000 │ │ │ │ - tstcs r0, fp, lsl ip │ │ │ │ - ldrbtmi r4, [ip], #-1640 @ 0xfffff998 │ │ │ │ - ldmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strne lr, [r5], #-2820 @ 0xfffff4fc │ │ │ │ + @ instruction: 0xf840f000 │ │ │ │ + @ instruction: 0xf04f4c1e │ │ │ │ + strbtmi r0, [r8], -r0, lsl #2 │ │ │ │ + stcl 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ - ldc2l 0, cr15, [r2, #-0] │ │ │ │ - bleq 6403b4 <__time64@plt+0x63ed1c> │ │ │ │ - ldrdeq lr, [r6, -r4] │ │ │ │ - stc2l 0, cr15, [ip, #-0] │ │ │ │ - bleq 6003c0 <__time64@plt+0x5fed28> │ │ │ │ - ldrdeq lr, [r0, -sp] │ │ │ │ - blhi 1200ba4 <__time64@plt+0x11ff50c> │ │ │ │ - blvc 300944 <__time64@plt+0x2ff2ac> │ │ │ │ - blhi 200b6c <__time64@plt+0x1ff4d4> │ │ │ │ - stc2l 0, cr15, [r0, #-0] │ │ │ │ - bleq 6803d8 <__time64@plt+0x67ed40> │ │ │ │ - ldrdeq lr, [r4, -r4] │ │ │ │ - ldc2 0, cr15, [sl, #-0] │ │ │ │ - bleq 4403e4 <__time64@plt+0x43ed4c> │ │ │ │ - bleq 1040bc8 <__time64@plt+0x103f530> │ │ │ │ - bleq 40bc8 <__time64@plt+0x3f530> │ │ │ │ - ldc 0, cr11, [sp], #20 │ │ │ │ - vldmdblt r0!, {d8-d9} │ │ │ │ + ldc2 0, cr15, [lr] │ │ │ │ + bleq 640b8c <__time64@plt+0x63f4f4> │ │ │ │ + bl 116c7c <__time64@plt+0x1155e4> │ │ │ │ + ldmib r4, {r0, r2, sl, ip}^ │ │ │ │ + @ instruction: 0xf0000106 │ │ │ │ + mcrr 13, 9, pc, r1, cr5 @ │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r8, r9, fp}^ │ │ │ │ + cdp 1, 3, cr0, cr8, cr0, {0} │ │ │ │ + vldr d8, [pc, #284] @ 5bc0 <__time64@plt+0x4528> │ │ │ │ + vmul.f64 d7, d8, d14 │ │ │ │ + @ instruction: 0xf0008b07 │ │ │ │ + mcrr 13, 8, pc, r1, cr9 @ │ │ │ │ + ldmib r4, {r0, r3, r4, r8, r9, fp}^ │ │ │ │ + @ instruction: 0xf0000104 │ │ │ │ + mcrr 13, 8, pc, r1, cr3 @ │ │ │ │ + vmov.32 r0, d9[1] │ │ │ │ + vsub.f64 d0, d8, d0 │ │ │ │ + andlt r0, r5, r0, lsl #22 │ │ │ │ + blhi 140dc0 <__time64@plt+0x13f728> │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf85db002 │ │ │ │ + svclt 0x0000fb04 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ - andeq r1, r0, ip, lsl ip │ │ │ │ - andeq r1, r0, r2, lsr #24 │ │ │ │ - andeq r4, r0, r6, lsl #9 │ │ │ │ - strmi fp, [r3], -r8, lsl #10 │ │ │ │ - strmi r4, [ip], r5, lsl #16 │ │ │ │ - ldrbtmi r4, [r8], #-1553 @ 0xfffff9ef │ │ │ │ - @ instruction: 0xf0004662 │ │ │ │ - andcs pc, r1, r7, lsl #20 │ │ │ │ - @ instruction: 0x4008e8bd │ │ │ │ - ldmiblt r8, {ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x00001bba │ │ │ │ - @ instruction: 0xf7fcb508 │ │ │ │ - @ instruction: 0xeeb6e988 │ │ │ │ - vadd.f64 d7, d0, d0 │ │ │ │ - vstrlt d0, [r8, #-284] @ 0xfffffee4 │ │ │ │ - ldmdalt lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x00001cb0 │ │ │ │ + @ instruction: 0x00001cb6 │ │ │ │ + muleq r0, r8, ip │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + strmi r4, [ip], r3, lsl #12 │ │ │ │ + ldrmi r4, [r1], -r6, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-1634 @ 0xfffff99e │ │ │ │ + blx 1141b04 <__time64@plt+0x114046c> │ │ │ │ + @ instruction: 0x3e00e9dd │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + @ instruction: 0xf000b002 │ │ │ │ + svclt 0x0000ba11 │ │ │ │ + andeq r1, r0, lr, lsr ip │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + stc 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ + blvc 415fc <__time64@plt+0x3ff64> │ │ │ │ + bleq 12013e8 <__time64@plt+0x11ffd50> │ │ │ │ + svclt 0x0000bd08 │ │ │ │ + mcrrlt 7, 15, pc, r4, cr11 @ │ │ │ │ strmi r2, [r1], -r1, lsl #16 │ │ │ │ - svclt 0x0038b510 │ │ │ │ - addcs r2, r0, r1, lsl #2 │ │ │ │ - svc 0x00caf7fb │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + tstcs r1, r8, lsr pc │ │ │ │ + addeq pc, r0, pc, asr #32 │ │ │ │ + bl ff3c3b30 <__time64@plt+0xff3c2498> │ │ │ │ tstlt r8, r4, lsl #12 │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ sbcscs r4, r8, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - andcs pc, r1, r1, ror #19 │ │ │ │ - @ instruction: 0xf9b4f000 │ │ │ │ + andcs pc, r1, r7, lsl sl @ │ │ │ │ + @ instruction: 0xf9e8f000 │ │ │ │ svclt 0x0000e7f0 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - muleq r0, r2, fp │ │ │ │ - andeq r1, r0, ip, ror #22 │ │ │ │ - svclt 0x00d4f7fb │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andeq r1, r0, sl, lsl #24 │ │ │ │ + andeq r1, r0, r4, ror #23 │ │ │ │ + bllt ff643b64 <__time64@plt+0xff6424cc> │ │ │ │ @ instruction: 0xf7fbb108 │ │ │ │ - @ instruction: 0x4770bfd1 │ │ │ │ - bmi f18078 <__time64@plt+0xf169e0> │ │ │ │ - push {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0x460d47f0 │ │ │ │ - tstcs r1, r4, lsl #12 │ │ │ │ - @ instruction: 0x4603589e │ │ │ │ - ldmdavs r0!, {r3, r4, r5, r9, fp, lr} │ │ │ │ - @ instruction: 0xf7fc447a │ │ │ │ - strtmi lr, [r0], -r8, lsl #18 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdls pc, [r0], -r5 │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - @ instruction: 0xf8dfd03d │ │ │ │ - @ instruction: 0xf10080cc │ │ │ │ - svcmi 0x00320a07 │ │ │ │ - ldrbtmi r3, [r8], #1292 @ 0x50c │ │ │ │ - and r4, ip, pc, ror r4 │ │ │ │ - eorsle r2, r8, r1, lsl #18 │ │ │ │ - beq 817f8 <__time64@plt+0x80160> │ │ │ │ - subscs r4, sp, r9, lsl r6 │ │ │ │ - stmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls 343530 <__time64@plt+0x341e98> │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - strbmi sp, [r8], -r7, lsr #32 │ │ │ │ - stm r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - movteq pc, #448 @ 0x1c0 @ │ │ │ │ - ldrbmi r4, [r3, #-1540] @ 0xfffff9fc │ │ │ │ - @ instruction: 0x464bd936 │ │ │ │ - @ instruction: 0x463a6830 │ │ │ │ - @ instruction: 0xf7fc2101 │ │ │ │ - @ instruction: 0xf855e8dc │ │ │ │ - strtmi r3, [r2], #3076 @ 0xc04 │ │ │ │ + @ instruction: 0x4770bbd5 │ │ │ │ + stmdb sp!, {r0, r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r8, lsl #10 │ │ │ │ + bmi 11973c0 <__time64@plt+0x1195d28> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmdbhi r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmpl lr, {r1, r2, r9, sl, fp, sp, pc} │ │ │ │ + bmi 10573b0 <__time64@plt+0x1055d18> │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + stc 7, cr15, [r4, #-1004] @ 0xfffffc14 │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + @ instruction: 0xf8d5eca0 │ │ │ │ + @ instruction: 0xf1b99000 │ │ │ │ + suble r0, r2, r0, lsl #30 │ │ │ │ + ldrdhi pc, [ip], #143 @ 0x8f @ │ │ │ │ + beq 201fc4 <__time64@plt+0x20092c> │ │ │ │ + streq pc, [ip, #-261] @ 0xfffffefb │ │ │ │ + ldrbtmi r4, [r8], #3897 @ 0xf39 │ │ │ │ + and r4, sp, pc, ror r4 │ │ │ │ + suble r2, r4, r1, lsl #18 │ │ │ │ + @ instruction: 0xf04f4619 │ │ │ │ + cpsie f, #29 │ │ │ │ + @ instruction: 0xf7fb0a01 │ │ │ │ + @ instruction: 0xf855ed04 │ │ │ │ + @ instruction: 0xf1b99b0c │ │ │ │ + eorle r0, sl, r0, lsl #30 │ │ │ │ + @ instruction: 0xf7fb4648 │ │ │ │ + @ instruction: 0xf1c0ec80 │ │ │ │ + strmi r0, [r4], -r0, asr #6 │ │ │ │ + stmdble r3, {r0, r1, r4, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0x464b6830 │ │ │ │ + @ instruction: 0xf04f463a │ │ │ │ + strtmi r0, [r2], #257 @ 0x101 │ │ │ │ + ldcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ + stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ svclt 0x00c82b7f │ │ │ │ - beq 141834 <__time64@plt+0x14019c> │ │ │ │ - @ instruction: 0xf855dd1f │ │ │ │ + beq 142040 <__time64@plt+0x1409a8> │ │ │ │ + @ instruction: 0xf855dd2a │ │ │ │ ldmdavs r3!, {r3, sl, fp, ip} │ │ │ │ - bicsle r2, r7, r0, lsl #18 │ │ │ │ - andcs r4, r5, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0xf10a2101 │ │ │ │ + bicsle r2, r5, r0, lsl #18 │ │ │ │ + andeq pc, r5, #79 @ 0x4f │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf10a4821 │ │ │ │ ldrbtmi r0, [r8], #-2565 @ 0xfffff5fb │ │ │ │ - svc 0x00faf7fb │ │ │ │ - blls 343580 <__time64@plt+0x341ee8> │ │ │ │ + bl ffcc3c24 <__time64@plt+0xffcc258c> │ │ │ │ + blls 343d90 <__time64@plt+0x3426f8> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - ldmdavs r1!, {r0, r1, r2, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - pop {r1, r3, sp} │ │ │ │ - @ instruction: 0xf7fc47f0 │ │ │ │ - ldmdami r4, {r0, r1, r4, r6, r7, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf10a2207 │ │ │ │ - ldrbtmi r0, [r8], #-2570 @ 0xfffff5f6 │ │ │ │ - svc 0x00e8f7fb │ │ │ │ - bmi 47f360 <__time64@plt+0x47dcc8> │ │ │ │ - ldmdavs r0!, {r0, r8, sp} │ │ │ │ - beq 281880 <__time64@plt+0x2801e8> │ │ │ │ - @ instruction: 0xf7fc447a │ │ │ │ - ldrb lr, [r6, ip, lsr #17] │ │ │ │ - andcs r6, r2, #3342336 @ 0x330000 │ │ │ │ - strbmi r2, [r0], -r1, lsl #2 │ │ │ │ - svc 0x00d8f7fb │ │ │ │ - beq 2415ac <__time64@plt+0x23ff14> │ │ │ │ + ldmib sp, {r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f4500 │ │ │ │ + ldmdavs r1!, {r1, r3} │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xae06e9dd │ │ │ │ + @ instruction: 0xf7fbb008 │ │ │ │ + ldmdami r6, {r0, r1, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ + andeq pc, r7, #79 @ 0x4f │ │ │ │ + beq 2c2090 <__time64@plt+0x2c09f8> │ │ │ │ + @ instruction: 0xf7fb4478 │ │ │ │ + sbfx lr, r8, #23, #25 │ │ │ │ + @ instruction: 0xf04f4a12 │ │ │ │ + cpsie a, #1 │ │ │ │ + ldmdavs r0!, {r0, r3, r9, fp} │ │ │ │ + @ instruction: 0xf7fb447a │ │ │ │ + bfi lr, sl, (invalid: 25:10) │ │ │ │ + @ instruction: 0xf04f6833 │ │ │ │ + @ instruction: 0xf04f0202 │ │ │ │ + strbmi r0, [r0], -r1, lsl #2 │ │ │ │ + beq 241dd0 <__time64@plt+0x240738> │ │ │ │ + bl ff0c3c84 <__time64@plt+0xff0c25ec> │ │ │ │ stcls 8, cr15, [ip], {85} @ 0x55 │ │ │ │ - svclt 0x0000e7bd │ │ │ │ - ldrdeq r3, [r0], -r0 │ │ │ │ + svclt 0x0000e7ae │ │ │ │ + andeq r3, r0, r4, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r1, r0, r8, asr fp │ │ │ │ - andeq r1, r0, r2, asr #22 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - strdeq r1, [r0], -r6 │ │ │ │ - ldrdeq r1, [r0], -sl │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - push {r0, r1, r3, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x46814ff0 │ │ │ │ - @ instruction: 0xf8df447b │ │ │ │ - addlt ip, r5, r8, ror #3 │ │ │ │ - ldmdavs fp, {r3, r7, r9, sl, lr} │ │ │ │ - strdlt r4, [fp, -ip] │ │ │ │ + andeq r1, r0, r2, asr #23 │ │ │ │ + andeq r1, r0, sl, lsr #23 │ │ │ │ + andeq r1, r0, ip, lsr #23 │ │ │ │ + andeq r1, r0, r6, asr fp │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0xf84d4b89 │ │ │ │ + @ instruction: 0xf8df4d24 │ │ │ │ + stmib sp, {r2, r5, r9, lr, pc}^ │ │ │ │ + stmib sp, {r0, r9, sl, ip, lr}^ │ │ │ │ + strmi r7, [r8], r3, lsl #16 │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + strmi r9, [r1], r5, lsl #20 │ │ │ │ + ldrbtmi r6, [ip], #2075 @ 0x81b │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + smlabblt fp, r5, r0, fp │ │ │ │ ldmiblt r1, {r0, r3, r4, fp, ip, sp, lr}^ │ │ │ │ - ldrbtmi r4, [r8], #-2166 @ 0xfffff78a │ │ │ │ + ldrbtmi r4, [r8], #-2176 @ 0xfffff780 │ │ │ │ ldrdge pc, [r0], -r0 │ │ │ │ vmls.f d4, d16, d2[2] │ │ │ │ - @ instruction: 0xf85880ce │ │ │ │ - b 13d1570 <__time64@plt+0x13cfed8> │ │ │ │ + @ instruction: 0xf85880e1 │ │ │ │ + b 13d1da8 <__time64@plt+0x13d0710> │ │ │ │ ldmdavc r9, {r1, r3, r7, r9, sl, fp} │ │ │ │ @ instruction: 0xf040292d │ │ │ │ - ldmdavc r9, {r1, r2, r6, r7, pc}^ │ │ │ │ + ldmdavc r9, {r0, r3, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - @ instruction: 0xf10a80c2 │ │ │ │ + @ instruction: 0xf10a80d5 │ │ │ │ andvs r0, r1, r1, lsl #2 │ │ │ │ stmdacs sp!, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ movwcc fp, #7960 @ 0x1f18 │ │ │ │ - stmdbmi sl!, {r0, r1, r2, r3, r5, ip, lr, pc}^ │ │ │ │ - ldmvs r5, {sp} │ │ │ │ - stmib r1, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - pushlt {} @ │ │ │ │ - ldmdbvs r5, {r0, r1, r2, r7, sp, lr, pc}^ │ │ │ │ - stccs 2, cr3, [r0, #-48] @ 0xffffffd0 │ │ │ │ - addhi pc, r3, r0 │ │ │ │ - ldmle r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ + ldmdbmi r4!, {r0, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r6, [r9], #-2197 @ 0xfffff76b │ │ │ │ + andeq lr, r0, r1, asr #19 │ │ │ │ + adds fp, r9, r5, lsr r9 │ │ │ │ + @ instruction: 0xf1026955 │ │ │ │ + stccs 2, cr0, [r0, #-48] @ 0xffffffd0 │ │ │ │ + addshi pc, r4, r0 │ │ │ │ + ldmle r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ adcmi r7, r9, #1638400 @ 0x190000 │ │ │ │ - ldmdavs r1, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - stmdbcs r1, {r3, r4, r6, sl, fp, ip} │ │ │ │ - addhi pc, r4, r0 │ │ │ │ - rsbsle r2, sl, r2, lsl #18 │ │ │ │ - cmnle lr, r0, lsl #18 │ │ │ │ - blcs 23690 <__time64@plt+0x21ff8> │ │ │ │ - addhi pc, ip, r0, asr #32 │ │ │ │ - ldrbtmi r4, [sl], #-2651 @ 0xfffff5a5 │ │ │ │ + ldmdavs r1, {r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + andeq pc, r1, r3, lsl #2 │ │ │ │ + @ instruction: 0xf0002901 │ │ │ │ + stmdbcs r2, {r0, r4, r7, pc} │ │ │ │ + addhi pc, sl, r0 │ │ │ │ + cmnle ip, r0, lsl #18 │ │ │ │ + blcs 23ed0 <__time64@plt+0x22838> │ │ │ │ + addshi pc, sl, r0, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2659 @ 0xfffff59d │ │ │ │ strbmi r6, [fp, #-2067] @ 0xfffff7ed │ │ │ │ - addshi pc, r8, r0, lsl #5 │ │ │ │ - @ instruction: 0xf8584959 │ │ │ │ - movwcc r0, #4131 @ 0x1023 │ │ │ │ - andsvs r4, r3, r9, ror r4 │ │ │ │ - strtmi r6, [r8], -r8, asr #32 │ │ │ │ - pop {r0, r2, ip, sp, pc} │ │ │ │ - ldmdami r5, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - ldmvs r5, {sl, sp} │ │ │ │ - ldrbtmi r1, [r8], #-3230 @ 0xfffff362 │ │ │ │ + adchi pc, r7, r0, lsl #5 │ │ │ │ + @ instruction: 0xf8584961 │ │ │ │ + @ instruction: 0xf1030023 │ │ │ │ + andsvs r0, r3, r1, lsl #6 │ │ │ │ + subvs r4, r8, r9, ror r4 │ │ │ │ + andlt r4, r5, r8, lsr #12 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1c050c <__time64@plt+0x1bee74> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + ldmdami r8, {r2, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + streq pc, [r2], -r3, lsl #2 │ │ │ │ + ldrbtmi r6, [r8], #-2197 @ 0xfffff76b │ │ │ │ strmi lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ - suble r2, r0, r0, lsl #26 │ │ │ │ - andls pc, ip, sp, asr #17 │ │ │ │ + eorsle r2, pc, r0, lsl #26 │ │ │ │ streq pc, [ip], #-258 @ 0xfffffefe │ │ │ │ - strbtmi r4, [r1], fp, lsl #13 │ │ │ │ - @ instruction: 0xae01e9cd │ │ │ │ + stmib sp, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf8cdae01 │ │ │ │ + strbtmi r9, [r1], ip │ │ │ │ stcvc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf7fb4638 │ │ │ │ - @ instruction: 0x4631efbe │ │ │ │ - strmi r4, [r2], -r2, lsl #13 │ │ │ │ - @ instruction: 0xf7fc4638 │ │ │ │ - bllt c3f72c <__time64@plt+0xc3e094> │ │ │ │ + pkhbtmi lr, r2, r2, lsl #23 │ │ │ │ + ldrtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7fb4638 │ │ │ │ + bllt 840ed4 <__time64@plt+0x83f83c> │ │ │ │ andcc pc, sl, r6, lsl r8 @ │ │ │ │ svclt 0x00182b3d │ │ │ │ - @ instruction: 0xd1202b00 │ │ │ │ + tstle lr, r0, lsl #22 │ │ │ │ stcne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ suble r2, sl, r1, lsl #18 │ │ │ │ - sbcsle r2, r2, r2, lsl #18 │ │ │ │ - ldrbmi fp, [r9], -r9, asr #19 │ │ │ │ - ldrtmi r4, [fp], ip, asr #13 │ │ │ │ - ldrd pc, [r8], -sp │ │ │ │ - @ instruction: 0xf8dd4657 │ │ │ │ - @ instruction: 0xf8dd900c │ │ │ │ - blcs f6d5c4 <__time64@plt+0xf6bf2c> │ │ │ │ - strbmi sp, [r9, #-97] @ 0xffffff9f │ │ │ │ - blmi ebbed4 <__time64@plt+0xeba83c> │ │ │ │ - ldrbtmi r4, [fp], #-1222 @ 0xfffffb3a │ │ │ │ - ldrdcs pc, [r4], -lr │ │ │ │ + sbcle r2, r7, r2, lsl #18 │ │ │ │ + blcs f744dc <__time64@plt+0xf72e44> │ │ │ │ + @ instruction: 0x46cc4659 │ │ │ │ + ldrdls pc, [ip], -sp │ │ │ │ + @ instruction: 0x465746bb │ │ │ │ + @ instruction: 0xae01e9dd │ │ │ │ + strbmi sp, [r9, #-103] @ 0xffffff99 │ │ │ │ + blmi f7c738 <__time64@plt+0xf7b0a0> │ │ │ │ + @ instruction: 0xf8de44c6 │ │ │ │ + ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf10a605a │ │ │ │ - bmi dc61d4 <__time64@plt+0xdc4b3c> │ │ │ │ + bmi e86a28 <__time64@plt+0xe85390> │ │ │ │ andsvs r4, r3, sl, ror r4 │ │ │ │ - stmiavs r5!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - stccs 4, cr3, [r0, #-48] @ 0xffffffd0 │ │ │ │ - ldrbmi sp, [r9], -r8, asr #3 │ │ │ │ - blmi cd7110 <__time64@plt+0xcd5a78> │ │ │ │ - orrmi pc, r0, r1, lsl #2 │ │ │ │ - bmi c939ec <__time64@plt+0xc92354> │ │ │ │ - @ instruction: 0xf85c447a │ │ │ │ - @ instruction: 0xf8580003 │ │ │ │ - tstcs r1, r1, lsr #32 │ │ │ │ - @ instruction: 0xf7fb6800 │ │ │ │ - ldrcs lr, [pc, #-4062]! @ 461e <__time64@plt+0x2f86> │ │ │ │ - ldmdbvs r5, {r0, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - strmi r3, [r3], -ip, lsl #4 │ │ │ │ - @ instruction: 0xf47f2d00 │ │ │ │ - blmi ab1400 <__time64@plt+0xaafd68> │ │ │ │ - ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi a7f5a8 <__time64@plt+0xa7df10> │ │ │ │ - andsvs r4, r8, fp, ror r4 │ │ │ │ - andlt r4, r5, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - blcs 23790 <__time64@plt+0x220f8> │ │ │ │ - blmi 97985c <__time64@plt+0x9781c4> │ │ │ │ + stmiavs r5!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + streq pc, [ip], #-260 @ 0xfffffefc │ │ │ │ + bicle r2, r9, r0, lsl #26 │ │ │ │ + @ instruction: 0x46cc4659 │ │ │ │ + @ instruction: 0xf1014b35 │ │ │ │ + @ instruction: 0xf1014180 │ │ │ │ + bmi d1263c <__time64@plt+0xd10fa4> │ │ │ │ + andeq pc, r3, ip, asr r8 @ │ │ │ │ + eorcc pc, r1, r8, asr r8 @ │ │ │ │ + @ instruction: 0xf04f447a │ │ │ │ + stmdavs r0, {r0, r8} │ │ │ │ + bl fec43e40 <__time64@plt+0xfec427a8> │ │ │ │ + ldreq pc, [pc, #-79]! @ 5e09 <__time64@plt+0x4771> │ │ │ │ + ldmdbvs r5, {r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + andeq pc, ip, #-2147483648 @ 0x80000000 │ │ │ │ + stccs 6, cr4, [r0, #-12] │ │ │ │ + svcge 0x006cf47f │ │ │ │ + ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ + @ instruction: 0xe7e16819 │ │ │ │ + ldrbtmi r4, [fp], #-2857 @ 0xfffff4d7 │ │ │ │ + usada8 r5, r8, r0, r6 │ │ │ │ + blcs 23fe8 <__time64@plt+0x22950> │ │ │ │ + blmi 9fa088 <__time64@plt+0x9f89f0> │ │ │ │ subsvs r4, r8, fp, ror r4 │ │ │ │ - ldrbmi lr, [r7], -r9, lsl #15 │ │ │ │ - orrle r2, r6, sp, lsr fp │ │ │ │ - @ instruction: 0x1c7b4a22 │ │ │ │ + blcs f7fc80 <__time64@plt+0xf7e5e8> │ │ │ │ + @ instruction: 0xf47f4657 │ │ │ │ + bmi 931c7c <__time64@plt+0x9305e4> │ │ │ │ + movweq pc, #4359 @ 0x1107 @ │ │ │ │ ldrbtmi r4, [sl], #-1075 @ 0xfffffbcd │ │ │ │ - @ instruction: 0xe7806053 │ │ │ │ - ldrbtmi r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ - @ instruction: 0xe77c6058 │ │ │ │ - tstcs r1, r8, lsl fp │ │ │ │ - ldrbtmi r4, [sl], #-2590 @ 0xfffff5e2 │ │ │ │ - andeq pc, r3, ip, asr r8 @ │ │ │ │ - stmdavs r0, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ - svc 0x00acf7fb │ │ │ │ - @ instruction: 0xf04fe7cd │ │ │ │ - @ instruction: 0xe76e35ff │ │ │ │ - tstcs r1, r1, lsl fp │ │ │ │ - ldrbtmi r4, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ + @ instruction: 0xe7736053 │ │ │ │ + ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ + @ instruction: 0xe76f6058 │ │ │ │ + @ instruction: 0xf04f4b19 │ │ │ │ + bmi 7c62b0 <__time64@plt+0x7c4c18> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - stmdavs r0, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ - svc 0x009ef7fb │ │ │ │ - bmi 57f578 <__time64@plt+0x57dee0> │ │ │ │ - ldrtmi r3, [lr], #-1793 @ 0xfffff8ff │ │ │ │ - subsvs r4, r6, sl, ror r4 │ │ │ │ - svclt 0x0000e75d │ │ │ │ - @ instruction: 0x000042b0 │ │ │ │ - @ instruction: 0x000039b0 │ │ │ │ - andeq r4, r0, lr, lsr r2 │ │ │ │ - andeq r4, r0, r0, ror #4 │ │ │ │ - andeq r4, r0, sl, asr #3 │ │ │ │ - andeq r4, r0, r4, lsl r2 │ │ │ │ - strdeq r4, [r0], -lr │ │ │ │ - muleq r0, r2, r1 │ │ │ │ - andeq r4, r0, r8, lsr #2 │ │ │ │ + ldrbtmi r4, [sl], #-1627 @ 0xfffff9a5 │ │ │ │ + @ instruction: 0xf7fb6800 │ │ │ │ + @ instruction: 0xe7cbeb7e │ │ │ │ + ldrbcc pc, [pc, #79]! @ 5f0f <__time64@plt+0x4877> @ │ │ │ │ + blmi 4bfc44 <__time64@plt+0x4be5ac> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf85c4a18 │ │ │ │ + strtmi r0, [fp], -r3 │ │ │ │ + stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + bl 1bc3ec4 <__time64@plt+0x1bc282c> │ │ │ │ + bmi 57fdcc <__time64@plt+0x57e734> │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + ldrbtmi r4, [sl], #-1086 @ 0xfffffbc2 │ │ │ │ + smlsld r6, sp, r6, r0 │ │ │ │ + andeq r3, r0, ip, ror sl │ │ │ │ + andeq r3, r0, lr, ror r1 │ │ │ │ + andeq r3, r0, r6, lsl #20 │ │ │ │ + andeq r3, r0, r6, lsr #20 │ │ │ │ + andeq r3, r0, sl, lsl #19 │ │ │ │ + ldrdeq r3, [r0], -r0 │ │ │ │ + andeq r3, r0, r6, lsr #19 │ │ │ │ + andeq r3, r0, sl, lsr r9 │ │ │ │ + ldrdeq r3, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r1, r0, r8, lsl #19 │ │ │ │ - andeq r4, r0, r8, ror #1 │ │ │ │ - andeq r4, r0, ip, lsr r1 │ │ │ │ - andeq r4, r0, r8, lsr #2 │ │ │ │ - andeq r4, r0, r6, lsl r1 │ │ │ │ - andeq r4, r0, lr, lsl #2 │ │ │ │ - ldrdeq r1, [r0], -sl │ │ │ │ - andeq r1, r0, r2, ror #17 │ │ │ │ - ldrdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0xf7fbb508 │ │ │ │ - svclt 0x0000eefe │ │ │ │ - stmdbmi pc, {r0, r1, r2, r3, sl, ip, sp, pc} @ │ │ │ │ - stmdami pc, {r4, r8, sl, ip, sp, pc} @ │ │ │ │ - ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ - @ instruction: 0xf853ab04 │ │ │ │ - movwls r2, #6916 @ 0x1b04 │ │ │ │ - stmdavs r0, {r3, fp, ip, lr} │ │ │ │ - ble 24f6f8 <__time64@plt+0x24e060> │ │ │ │ - stmiapl ip, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf7fb6820 │ │ │ │ - strdlt lr, [r2], -ip │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ + muleq r0, r8, r9 │ │ │ │ + andeq r3, r0, sl, lsl #17 │ │ │ │ + ldrdeq r3, [r0], -lr │ │ │ │ + ldrdeq r3, [r0], -r0 │ │ │ │ + @ instruction: 0x000038ba │ │ │ │ + @ instruction: 0x000038b2 │ │ │ │ + andeq r1, r0, r6, ror #17 │ │ │ │ + andeq r1, r0, ip, ror #17 │ │ │ │ + andeq r3, r0, lr, ror #16 │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + b ff343f28 <__time64@plt+0xff342890> │ │ │ │ + stmdb sp!, {r0, r1, r2, r3, sl, ip, sp, pc}^ │ │ │ │ + addlt r4, r2, r2, lsl #28 │ │ │ │ + stmdbmi lr, {r2, r8, r9, fp, sp, pc} │ │ │ │ + blcs 144098 <__time64@plt+0x142a00> │ │ │ │ + ldrbtmi r4, [r9], #-2061 @ 0xfffff7f3 │ │ │ │ + stmdapl r8, {r0, r8, r9, ip, pc} │ │ │ │ + stmdacs r0, {fp, sp, lr} │ │ │ │ + blmi 2fc784 <__time64@plt+0x2fb0ec> │ │ │ │ + stmdavs r0!, {r2, r3, r6, r7, fp, ip, lr} │ │ │ │ + stmib sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r1, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ stmdapl ip, {r0, r2, fp, lr} │ │ │ │ - stmdavs r0!, {r0, r8, sp} │ │ │ │ - mcr 7, 5, pc, cr14, cr11, {7} @ │ │ │ │ - svclt 0x0000e7f0 │ │ │ │ - andeq r3, r0, r6, ror r7 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fb6820 │ │ │ │ + @ instruction: 0xe7eeea7c │ │ │ │ + andeq r2, r0, lr, lsl #30 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldrblt fp, [r0, #-1039]! @ 0xfffffbf1 │ │ │ │ - addlt r4, r2, r0, lsl ip │ │ │ │ - ldrbtmi sl, [ip], #-2822 @ 0xfffff4fa │ │ │ │ - blvs 143884 <__time64@plt+0x1421ec> │ │ │ │ - blmi 3aa340 <__time64@plt+0x3a8ca8> │ │ │ │ - ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 350344 <__time64@plt+0x34ecac> │ │ │ │ - blle 29badc <__time64@plt+0x29a444> │ │ │ │ - @ instruction: 0xf7fb6828 │ │ │ │ - blmi 300ea8 <__time64@plt+0x2ff810> │ │ │ │ - tstcs r1, r2, lsr r6 │ │ │ │ - blls 5bad8 <__time64@plt+0x5a440> │ │ │ │ + stmdb sp!, {r0, r1, r2, r3, sl, ip, sp, pc}^ │ │ │ │ + stmib sp, {r2, r8, sl, lr}^ │ │ │ │ + addlt r6, r2, r2, lsl #28 │ │ │ │ + @ instruction: 0x4c11ab06 │ │ │ │ + blvs 1440ec <__time64@plt+0x142a54> │ │ │ │ + movwls r4, #5244 @ 0x147c │ │ │ │ + stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ + blcs 20018 <__time64@plt+0x1e980> │ │ │ │ + stmiapl r5!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ + stmdavs r8!, {r0, r1, r3, r8, r9, fp, ip, lr, pc} │ │ │ │ + stmib r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrtmi r4, [r2], -ip, lsl #22 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + blls 5c344 <__time64@plt+0x5acac> │ │ │ │ @ instruction: 0xf7fb6800 │ │ │ │ - stmdavs r8!, {r2, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - stcl 7, cr15, [sl, #1004] @ 0x3ec │ │ │ │ - pop {r1, ip, sp, pc} │ │ │ │ - andlt r4, r4, r0, ror r0 │ │ │ │ - svclt 0x00004770 │ │ │ │ - andeq r3, r0, sl, lsr #14 │ │ │ │ + stmdavs r8!, {r1, r2, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ + ldmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sp, {r1, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #28 │ │ │ │ + ldrbmi fp, [r0, -r4]! │ │ │ │ + @ instruction: 0x00002ebc │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - b fe025c84 <__time64@plt+0xfe0245ec> │ │ │ │ + b fe0264f4 <__time64@plt+0xfe024e5c> │ │ │ │ svclt 0x00480c01 │ │ │ │ cdpne 2, 4, cr4, cr10, cr9, {2} │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00480003 │ │ │ │ addmi r4, fp, #805306372 @ 0x30000004 │ │ │ │ tstphi lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0004211 │ │ │ │ - blx fece5c38 <__time64@plt+0xfece45a0> │ │ │ │ - blx fec821bc <__time64@plt+0xfec80b24> │ │ │ │ - bl fe8419b8 <__time64@plt+0xfe840320> │ │ │ │ + blx fece64a8 <__time64@plt+0xfece4e10> │ │ │ │ + blx fec82a2c <__time64@plt+0xfec81394> │ │ │ │ + bl fe842228 <__time64@plt+0xfe840b90> │ │ │ │ @ instruction: 0xf1c20202 │ │ │ │ andge r0, r4, pc, lsl r2 │ │ │ │ andne lr, r2, #0, 22 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ svclt 0x00004697 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ svcvc 0x00c1ebb3 │ │ │ │ - bl 10353d4 <__time64@plt+0x1033d3c> │ │ │ │ + bl 1035c44 <__time64@plt+0x10345ac> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0081ebb3 │ │ │ │ - bl 10353e4 <__time64@plt+0x1033d4c> │ │ │ │ + bl 1035c54 <__time64@plt+0x10345bc> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0041ebb3 │ │ │ │ - bl 10353f4 <__time64@plt+0x1033d5c> │ │ │ │ + bl 1035c64 <__time64@plt+0x10345cc> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvc 0x0001ebb3 │ │ │ │ - bl 1035404 <__time64@plt+0x1033d6c> │ │ │ │ + bl 1035c74 <__time64@plt+0x10345dc> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x00c1ebb3 │ │ │ │ - bl 1035414 <__time64@plt+0x1033d7c> │ │ │ │ + bl 1035c84 <__time64@plt+0x10345ec> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0081ebb3 │ │ │ │ - bl 1035424 <__time64@plt+0x1033d8c> │ │ │ │ + bl 1035c94 <__time64@plt+0x10345fc> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0041ebb3 │ │ │ │ - bl 1035434 <__time64@plt+0x1033d9c> │ │ │ │ + bl 1035ca4 <__time64@plt+0x103460c> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvs lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x0001ebb3 │ │ │ │ - bl 1035444 <__time64@plt+0x1033dac> │ │ │ │ + bl 1035cb4 <__time64@plt+0x103461c> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvs lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x00c1ebb3 │ │ │ │ - bl 1035454 <__time64@plt+0x1033dbc> │ │ │ │ + bl 1035cc4 <__time64@plt+0x103462c> │ │ │ │ svclt 0x00280000 │ │ │ │ bicpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0081ebb3 │ │ │ │ - bl 1035464 <__time64@plt+0x1033dcc> │ │ │ │ + bl 1035cd4 <__time64@plt+0x103463c> │ │ │ │ svclt 0x00280000 │ │ │ │ orrpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0041ebb3 │ │ │ │ - bl 1035474 <__time64@plt+0x1033ddc> │ │ │ │ + bl 1035ce4 <__time64@plt+0x103464c> │ │ │ │ svclt 0x00280000 │ │ │ │ movtpl lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x0001ebb3 │ │ │ │ - bl 1035484 <__time64@plt+0x1033dec> │ │ │ │ + bl 1035cf4 <__time64@plt+0x103465c> │ │ │ │ svclt 0x00280000 │ │ │ │ movwpl lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x00c1ebb3 │ │ │ │ - bl 1035494 <__time64@plt+0x1033dfc> │ │ │ │ + bl 1035d04 <__time64@plt+0x103466c> │ │ │ │ svclt 0x00280000 │ │ │ │ bicmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0081ebb3 │ │ │ │ - bl 10354a4 <__time64@plt+0x1033e0c> │ │ │ │ + bl 1035d14 <__time64@plt+0x103467c> │ │ │ │ svclt 0x00280000 │ │ │ │ orrmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0041ebb3 │ │ │ │ - bl 10354b4 <__time64@plt+0x1033e1c> │ │ │ │ + bl 1035d24 <__time64@plt+0x103468c> │ │ │ │ svclt 0x00280000 │ │ │ │ movtmi lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x0001ebb3 │ │ │ │ - bl 10354c4 <__time64@plt+0x1033e2c> │ │ │ │ + bl 1035d34 <__time64@plt+0x103469c> │ │ │ │ svclt 0x00280000 │ │ │ │ movwmi lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x00c1ebb3 │ │ │ │ - bl 10354d4 <__time64@plt+0x1033e3c> │ │ │ │ + bl 1035d44 <__time64@plt+0x10346ac> │ │ │ │ svclt 0x00280000 │ │ │ │ biccc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0081ebb3 │ │ │ │ - bl 10354e4 <__time64@plt+0x1033e4c> │ │ │ │ + bl 1035d54 <__time64@plt+0x10346bc> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0041ebb3 │ │ │ │ - bl 10354f4 <__time64@plt+0x1033e5c> │ │ │ │ + bl 1035d64 <__time64@plt+0x10346cc> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcc lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x0001ebb3 │ │ │ │ - bl 1035504 <__time64@plt+0x1033e6c> │ │ │ │ + bl 1035d74 <__time64@plt+0x10346dc> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcc lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x00c1ebb3 │ │ │ │ - bl 1035514 <__time64@plt+0x1033e7c> │ │ │ │ + bl 1035d84 <__time64@plt+0x10346ec> │ │ │ │ svclt 0x00280000 │ │ │ │ biccs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0081ebb3 │ │ │ │ - bl 1035524 <__time64@plt+0x1033e8c> │ │ │ │ + bl 1035d94 <__time64@plt+0x10346fc> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0041ebb3 │ │ │ │ - bl 1035534 <__time64@plt+0x1033e9c> │ │ │ │ + bl 1035da4 <__time64@plt+0x103470c> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcs lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x0001ebb3 │ │ │ │ - bl 1035544 <__time64@plt+0x1033eac> │ │ │ │ + bl 1035db4 <__time64@plt+0x103471c> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcs lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x00c1ebb3 │ │ │ │ - bl 1035554 <__time64@plt+0x1033ebc> │ │ │ │ + bl 1035dc4 <__time64@plt+0x103472c> │ │ │ │ svclt 0x00280000 │ │ │ │ bicne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0081ebb3 │ │ │ │ - bl 1035564 <__time64@plt+0x1033ecc> │ │ │ │ + bl 1035dd4 <__time64@plt+0x103473c> │ │ │ │ svclt 0x00280000 │ │ │ │ orrne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0041ebb3 │ │ │ │ - bl 1035574 <__time64@plt+0x1033edc> │ │ │ │ + bl 1035de4 <__time64@plt+0x103474c> │ │ │ │ svclt 0x00280000 │ │ │ │ movtne lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x0001ebb3 │ │ │ │ - bl 1035584 <__time64@plt+0x1033eec> │ │ │ │ + bl 1035df4 <__time64@plt+0x103475c> │ │ │ │ svclt 0x00280000 │ │ │ │ movwne lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x00c1ebb3 │ │ │ │ - bl 1035594 <__time64@plt+0x1033efc> │ │ │ │ + bl 1035e04 <__time64@plt+0x103476c> │ │ │ │ svclt 0x00280000 │ │ │ │ biceq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0081ebb3 │ │ │ │ - bl 10355a4 <__time64@plt+0x1033f0c> │ │ │ │ + bl 1035e14 <__time64@plt+0x103477c> │ │ │ │ svclt 0x00280000 │ │ │ │ orreq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0041ebb3 │ │ │ │ - bl 10355b4 <__time64@plt+0x1033f1c> │ │ │ │ + bl 1035e24 <__time64@plt+0x103478c> │ │ │ │ svclt 0x00280000 │ │ │ │ movteq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0001ebb3 │ │ │ │ - bl 10355c4 <__time64@plt+0x1033f2c> │ │ │ │ + bl 1035e34 <__time64@plt+0x103479c> │ │ │ │ svclt 0x00280000 │ │ │ │ movweq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0000f1bc │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ - b fe717798 <__time64@plt+0xfe716100> │ │ │ │ + b fe718008 <__time64@plt+0xfe716970> │ │ │ │ svclt 0x00480f00 │ │ │ │ ldrbmi r4, [r0, -r0, asr #4]! │ │ │ │ andcs fp, r0, r8, lsr pc │ │ │ │ - b 13f55f8 <__time64@plt+0x13f3f60> │ │ │ │ + b 13f5e68 <__time64@plt+0x13f47d0> │ │ │ │ @ instruction: 0xf04070ec │ │ │ │ ldrbmi r0, [r0, -r1]! │ │ │ │ @ instruction: 0xf281fab1 │ │ │ │ andseq pc, pc, #-2147483600 @ 0x80000030 │ │ │ │ svceq 0x0000f1bc │ │ │ │ @ instruction: 0xf002fa23 │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ @@ -4324,34 +4864,34 @@ │ │ │ │ @ instruction: 0x4006e8bd │ │ │ │ vqrdmulh.s d15, d0, d2 │ │ │ │ smlatbeq r3, r1, fp, lr │ │ │ │ svclt 0x00004770 │ │ │ │ smlabbmi r0, r1, r0, pc @ │ │ │ │ svclt 0x0000e002 │ │ │ │ movwmi pc, #131 @ 0x83 @ │ │ │ │ - b 13f2f04 <__time64@plt+0x13f186c> │ │ │ │ - b 13c6b4c <__time64@plt+0x13c54b4> │ │ │ │ - b fe506f58 <__time64@plt+0xfe5058c0> │ │ │ │ + b 13f3774 <__time64@plt+0x13f20dc> │ │ │ │ + b 13c73bc <__time64@plt+0x13c5d24> │ │ │ │ + b fe5077c8 <__time64@plt+0xfe506130> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 15356d4 <__time64@plt+0x153403c> │ │ │ │ - b 1548a5c <__time64@plt+0x15473c4> │ │ │ │ - b 1fc8a68 <__time64@plt+0x1fc73d0> │ │ │ │ - b 1fdcbf4 <__time64@plt+0x1fdb55c> │ │ │ │ + b 1535f44 <__time64@plt+0x15348ac> │ │ │ │ + b 15492cc <__time64@plt+0x1547c34> │ │ │ │ + b 1fc92d8 <__time64@plt+0x1fc7c40> │ │ │ │ + b 1fdd464 <__time64@plt+0x1fdbdcc> │ │ │ │ @ instruction: 0xf0005c65 │ │ │ │ - b 13e5df4 <__time64@plt+0x13e475c> │ │ │ │ - bl ff51abc0 <__time64@plt+0xff519528> │ │ │ │ + b 13e6664 <__time64@plt+0x13e4fcc> │ │ │ │ + bl ff51b430 <__time64@plt+0xff519d98> │ │ │ │ svclt 0x00b85555 │ │ │ │ stcle 2, cr4, [ip, #-436] @ 0xfffffe4c │ │ │ │ - b fe016b2c <__time64@plt+0xfe015494> │ │ │ │ - b fe046288 <__time64@plt+0xfe044bf0> │ │ │ │ - b fe086690 <__time64@plt+0xfe084ff8> │ │ │ │ - b fe0c5a88 <__time64@plt+0xfe0c43f0> │ │ │ │ - b fe005e90 <__time64@plt+0xfe0047f8> │ │ │ │ - b fe046298 <__time64@plt+0xfe044c00> │ │ │ │ + b fe01739c <__time64@plt+0xfe015d04> │ │ │ │ + b fe046af8 <__time64@plt+0xfe045460> │ │ │ │ + b fe086f00 <__time64@plt+0xfe085868> │ │ │ │ + b fe0c62f8 <__time64@plt+0xfe0c4c60> │ │ │ │ + b fe006700 <__time64@plt+0xfe005068> │ │ │ │ + b fe046b08 <__time64@plt+0xfe045470> │ │ │ │ ldccs 3, cr0, [r6, #-12]! │ │ │ │ ldclt 15, cr11, [r0, #-544]! @ 0xfffffde0 │ │ │ │ svcmi 0x0000f011 │ │ │ │ tstcc r1, pc, asr #20 │ │ │ │ stcne 4, cr15, [r0], {79} @ 0x4f │ │ │ │ tstcc r1, ip, asr #20 │ │ │ │ submi sp, r0, #2 │ │ │ │ @@ -4361,130 +4901,130 @@ │ │ │ │ tstcc r3, #76, 20 @ 0x4c000 │ │ │ │ subsmi sp, r2, #2 │ │ │ │ movteq lr, #15203 @ 0x3b63 │ │ │ │ svceq 0x0005ea94 │ │ │ │ adchi pc, r7, r0 │ │ │ │ streq pc, [r1], #-420 @ 0xfffffe5c │ │ │ │ mcreq 1, 1, pc, cr0, cr5, {6} @ │ │ │ │ - blx bc70c <__time64@plt+0xbb074> │ │ │ │ - blx 8c4b14 <__time64@plt+0x8c347c> │ │ │ │ + blx bcf7c <__time64@plt+0xbb8e4> │ │ │ │ + blx 8c5384 <__time64@plt+0x8c3cec> │ │ │ │ stmne r0, {r0, r2, r9, ip, sp, lr, pc} │ │ │ │ tstpeq r0, r1, asr #2 @ p-variant is OBSOLETE │ │ │ │ vpmax.s8 d15, d14, d3 │ │ │ │ - blx 10cbcec <__time64@plt+0x10ca654> │ │ │ │ + blx 10cc55c <__time64@plt+0x10caec4> │ │ │ │ cmppmi r9, r5, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1a5e00e │ │ │ │ @ instruction: 0xf10e0520 │ │ │ │ - bcs 4937c <__time64@plt+0x47ce4> │ │ │ │ + bcs 49bec <__time64@plt+0x48554> │ │ │ │ stc2 10, cr15, [lr], {3} @ │ │ │ │ @ instruction: 0xf04cbf28 │ │ │ │ - blx 10c8b10 <__time64@plt+0x10c7478> │ │ │ │ + blx 10c9380 <__time64@plt+0x10c7ce8> │ │ │ │ stmiane r0, {r0, r2, r8, r9, ip, sp, lr, pc}^ │ │ │ │ mvnvc lr, r1, asr fp │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ @ instruction: 0xf04fd507 │ │ │ │ @ instruction: 0xf1dc0e00 │ │ │ │ - bl 1f88b20 <__time64@plt+0x1f87488> │ │ │ │ - bl 1b85b24 <__time64@plt+0x1b8448c> │ │ │ │ + bl 1f89390 <__time64@plt+0x1f87cf8> │ │ │ │ + bl 1b86394 <__time64@plt+0x1b84cfc> │ │ │ │ @ instruction: 0xf5b10101 │ │ │ │ tstle fp, #128, 30 @ 0x200 │ │ │ │ svcne 0x0000f5b1 │ │ │ │ stmdaeq r9, {r2, r3, r8, r9, ip, lr, pc}^ │ │ │ │ eorseq lr, r0, pc, asr sl │ │ │ │ @ instruction: 0x0c3cea4f │ │ │ │ streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ subpl lr, r4, #323584 @ 0x4f000 │ │ │ │ svceq 0x0080f512 │ │ │ │ addshi pc, sl, r0, lsl #1 │ │ │ │ svcmi 0x0000f1bc │ │ │ │ - b 17f5774 <__time64@plt+0x17f40dc> │ │ │ │ + b 17f5fe4 <__time64@plt+0x17f494c> │ │ │ │ @ instruction: 0xf1500c50 │ │ │ │ - bl 1045b5c <__time64@plt+0x10444c4> │ │ │ │ - b 1059f70 <__time64@plt+0x10588d8> │ │ │ │ + bl 10463cc <__time64@plt+0x1044d34> │ │ │ │ + b 105a7e0 <__time64@plt+0x1059148> │ │ │ │ ldclt 1, cr0, [r0, #-20]! @ 0xffffffec │ │ │ │ mcrreq 10, 5, lr, ip, cr15 │ │ │ │ - bl 105606c <__time64@plt+0x10549d4> │ │ │ │ + bl 10568dc <__time64@plt+0x1055244> │ │ │ │ stccc 1, cr0, [r1], {1} │ │ │ │ @ instruction: 0xf5b1bf28 │ │ │ │ rscle r1, r9, #128, 30 @ 0x200 │ │ │ │ svceq 0x0000f091 │ │ │ │ strmi fp, [r1], -r4, lsl #30 │ │ │ │ - blx fec4db84 <__time64@plt+0xfec4c4ec> │ │ │ │ + blx fec4e3f4 <__time64@plt+0xfec4cd5c> │ │ │ │ svclt 0x0008f381 │ │ │ │ @ instruction: 0xf1a33320 │ │ │ │ @ instruction: 0xf1b3030b │ │ │ │ - ble 306414 <__time64@plt+0x304d7c> │ │ │ │ + ble 306c84 <__time64@plt+0x3055ec> │ │ │ │ stcle 2, cr3, [r8, #-48] @ 0xffffffd0 │ │ │ │ ldceq 1, cr15, [r4], {2} │ │ │ │ andeq pc, ip, #-2147483600 @ 0x80000030 │ │ │ │ @ instruction: 0xf00cfa01 │ │ │ │ @ instruction: 0xf102fa21 │ │ │ │ @ instruction: 0xf102e00c │ │ │ │ svclt 0x00d80214 │ │ │ │ stceq 1, cr15, [r0], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf102fa01 │ │ │ │ stc2 10, cr15, [ip], {32} @ │ │ │ │ - b 1075b30 <__time64@plt+0x1074498> │ │ │ │ + b 10763a0 <__time64@plt+0x1074d08> │ │ │ │ addsmi r0, r0, ip, lsl #2 │ │ │ │ svclt 0x00a21ae4 │ │ │ │ tstpl r4, r1, lsl #22 │ │ │ │ ldclt 3, cr4, [r0, #-164]! @ 0xffffff5c │ │ │ │ streq lr, [r4], #-2671 @ 0xfffff591 │ │ │ │ - ble 714c54 <__time64@plt+0x7135bc> │ │ │ │ + ble 7154c4 <__time64@plt+0x713e2c> │ │ │ │ stcle 4, cr3, [lr], {12} │ │ │ │ ldreq pc, [r4], #-260 @ 0xfffffefc │ │ │ │ eoreq pc, r0, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xf004fa20 │ │ │ │ vpmax.u8 d15, d2, d1 │ │ │ │ andeq lr, r3, r0, asr #20 │ │ │ │ vpmax.u8 d15, d4, d17 │ │ │ │ tsteq r3, r5, asr #20 │ │ │ │ @ instruction: 0xf1c4bd30 │ │ │ │ @ instruction: 0xf1c4040c │ │ │ │ - blx 806484 <__time64@plt+0x804dec> │ │ │ │ - blx 81c10 <__time64@plt+0x80578> │ │ │ │ - b 104281c <__time64@plt+0x1041184> │ │ │ │ + blx 806cf4 <__time64@plt+0x80565c> │ │ │ │ + blx 82480 <__time64@plt+0x80de8> │ │ │ │ + b 104308c <__time64@plt+0x10419f4> │ │ │ │ strtmi r0, [r9], -r3 │ │ │ │ - blx 8750d4 <__time64@plt+0x873a3c> │ │ │ │ + blx 875944 <__time64@plt+0x8742ac> │ │ │ │ strtmi pc, [r9], -r4 │ │ │ │ @ instruction: 0xf094bd30 │ │ │ │ vst4. {d0[0],d1[0],d2[0],d3[0]}, [r3], r0 │ │ │ │ svclt 0x00061380 │ │ │ │ orrne pc, r0, r1, lsl #9 │ │ │ │ stccc 4, cr3, [r1, #-4] │ │ │ │ - b 1fff968 <__time64@plt+0x1ffe2d0> │ │ │ │ + b 20001d8 <__time64@plt+0x1ffeb40> │ │ │ │ svclt 0x00185c64 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ - b fe539ce0 <__time64@plt+0xfe538648> │ │ │ │ + b fe53a550 <__time64@plt+0xfe538eb8> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 1539c5c <__time64@plt+0x15385c4> │ │ │ │ + b 153a4cc <__time64@plt+0x1538e34> │ │ │ │ svclt 0x00040c00 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ - b fe475114 <__time64@plt+0xfe473a7c> │ │ │ │ + b fe475984 <__time64@plt+0xfe4742ec> │ │ │ │ svclt 0x001e0f03 │ │ │ │ andcs r2, r0, r0, lsl #2 │ │ │ │ - b 17f5120 <__time64@plt+0x17f3a88> │ │ │ │ + b 17f5990 <__time64@plt+0x17f42f8> │ │ │ │ tstle r5, r4, asr ip │ │ │ │ cmpmi r9, r0, asr #32 │ │ │ │ @ instruction: 0xf041bf28 │ │ │ │ ldclt 1, cr4, [r0, #-0] │ │ │ │ streq pc, [r0], #1300 @ 0x514 │ │ │ │ @ instruction: 0xf501bf3c │ │ │ │ ldclt 1, cr1, [r0, #-512]! @ 0xfffffe00 │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ mvnsmi pc, r5, asr #32 │ │ │ │ cmnpeq r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ - b 1ff5150 <__time64@plt+0x1ff3ab8> │ │ │ │ + b 1ff59c0 <__time64@plt+0x1ff4328> │ │ │ │ svclt 0x001a5c64 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ @ instruction: 0x460bbf1c │ │ │ │ - b 14174ac <__time64@plt+0x1415e14> │ │ │ │ + b 1417d1c <__time64@plt+0x1416684> │ │ │ │ svclt 0x00063401 │ │ │ │ strcc lr, [r3, #-2642] @ 0xfffff5ae │ │ │ │ svceq 0x0003ea91 │ │ │ │ tstpcs r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000bd30 │ │ │ │ svceq 0x0000f090 │ │ │ │ tstcs r0, r4, lsl #30 │ │ │ │ @@ -4499,17 +5039,17 @@ │ │ │ │ ldrlt r4, [r0, #-1904]! @ 0xfffff890 │ │ │ │ strvs pc, [r0], #1103 @ 0x44f │ │ │ │ ldrteq pc, [r2], #-260 @ 0xfffffefc @ │ │ │ │ strmi pc, [r0, #-16] │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000e73e │ │ │ │ - b 13c5e08 <__time64@plt+0x13c4770> │ │ │ │ - b 13c648c <__time64@plt+0x13c4df4> │ │ │ │ - b 13c61cc <__time64@plt+0x13c4b34> │ │ │ │ + b 13c6678 <__time64@plt+0x13c4fe0> │ │ │ │ + b 13c6cfc <__time64@plt+0x13c5664> │ │ │ │ + b 13c6a3c <__time64@plt+0x13c53a4> │ │ │ │ svclt 0x001f7002 │ │ │ │ cmnpmi pc, #18 @ p-variant is OBSOLETE │ │ │ │ svcmi 0x007ff093 │ │ │ │ msrpl SPSR_, r1, lsl #1 │ │ │ │ @ instruction: 0xf0324770 │ │ │ │ svclt 0x0008427f │ │ │ │ @ instruction: 0xf0934770 │ │ │ │ @@ -4524,29 +5064,29 @@ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf04fb530 │ │ │ │ and r0, sl, r0, lsl #10 │ │ │ │ andeq lr, r1, #80, 20 @ 0x50000 │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf011b530 │ │ │ │ strle r4, [r2, #-1280] @ 0xfffffb00 │ │ │ │ - bl 1856664 <__time64@plt+0x1854fcc> │ │ │ │ + bl 1856ed4 <__time64@plt+0x185583c> │ │ │ │ vst4.16 {d16,d18,d20,d22}, [pc], r1 │ │ │ │ @ instruction: 0xf1046480 │ │ │ │ - b 17c6e38 <__time64@plt+0x17c57a0> │ │ │ │ + b 17c76a8 <__time64@plt+0x17c6010> │ │ │ │ @ instruction: 0xf43f5c91 │ │ │ │ @ instruction: 0xf04faed8 │ │ │ │ - b 17c6588 <__time64@plt+0x17c4ef0> │ │ │ │ + b 17c6df8 <__time64@plt+0x17c5760> │ │ │ │ svclt 0x00180cdc │ │ │ │ - b 17d2590 <__time64@plt+0x17d0ef8> │ │ │ │ + b 17d2e00 <__time64@plt+0x17d1768> │ │ │ │ svclt 0x00180cdc │ │ │ │ - bl 92598 <__time64@plt+0x90f00> │ │ │ │ + bl 92e08 <__time64@plt+0x91770> │ │ │ │ @ instruction: 0xf1c202dc │ │ │ │ - blx 6a14 <__time64@plt+0x537c> │ │ │ │ - blx 844da4 <__time64@plt+0x84370c> │ │ │ │ - blx 81da4 <__time64@plt+0x8070c> │ │ │ │ - b 10455ac <__time64@plt+0x1043f14> │ │ │ │ - blx 845ddc <__time64@plt+0x844744> │ │ │ │ + blx 7284 <__time64@plt+0x5bec> │ │ │ │ + blx 845614 <__time64@plt+0x843f7c> │ │ │ │ + blx 82614 <__time64@plt+0x80f7c> │ │ │ │ + b 1045e1c <__time64@plt+0x1044784> │ │ │ │ + blx 84664c <__time64@plt+0x844fb4> │ │ │ │ ldrmi pc, [r4], #-258 @ 0xfffffefe │ │ │ │ svclt 0x0000e6bd │ │ │ │ @ instruction: 0xf04fb502 │ │ │ │ - @ instruction: 0xf7fb0008 │ │ │ │ - vstrlt s28, [r2, #-456] @ 0xfffffe38 │ │ │ │ + @ instruction: 0xf7fa0008 │ │ │ │ + stclt 14, cr14, [r2, #-232] @ 0xffffff18 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.fini {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .fini: │ │ │ │ │ │ │ │ -00005db4 <.fini>: │ │ │ │ +00006624 <.fini>: │ │ │ │ push {r3, lr} │ │ │ │ pop {r3, pc} │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -1,302 +1,302 @@ │ │ │ │ │ │ │ │ Hex dump of section '.rodata': │ │ │ │ - 0x00005dbc 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ - 0x00005dcc 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ - 0x00005ddc 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ - 0x00005dec 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ - 0x00005dfc 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ - 0x00005e0c 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ - 0x00005e1c 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ - 0x00005e2c 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ - 0x00005e3c 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ - 0x00005e4c 00000000 55736167 653a2025 73205b6f ....Usage: %s [o │ │ │ │ - 0x00005e5c 7074696f 6e735d20 5b73697a 65735d0a ptions] [sizes]. │ │ │ │ - 0x00005e6c 20202020 43726561 74652077 6973646f Create wisdo │ │ │ │ - 0x00005e7c 6d202870 72652d70 6c616e6e 65642f6f m (pre-planned/o │ │ │ │ - 0x00005e8c 7074696d 697a6564 20747261 6e73666f ptimized transfo │ │ │ │ - 0x00005e9c 726d7329 20666f72 20737065 63696669 rms) for specifi │ │ │ │ - 0x00005eac 65642073 697a6573 2c0a2020 20207772 ed sizes,. wr │ │ │ │ - 0x00005ebc 6974696e 67207769 73646f6d 20746f20 iting wisdom to │ │ │ │ - 0x00005ecc 7374646f 75742028 6f722074 6f206120 stdout (or to a │ │ │ │ - 0x00005edc 66696c65 2c207573 696e6720 2d6f292e file, using -o). │ │ │ │ - 0x00005eec 0a0a4f70 74696f6e 733a0a20 20202020 ..Options:. │ │ │ │ - 0x00005efc 20202020 20202020 20202020 20202d68 -h │ │ │ │ - 0x00005f0c 2c202d2d 68656c70 3a207072 696e7420 , --help: print │ │ │ │ - 0x00005f1c 74686973 2068656c 700a2020 20202020 this help. │ │ │ │ - 0x00005f2c 20202020 20202020 20202d56 2c202d2d -V, -- │ │ │ │ - 0x00005f3c 76657273 696f6e3a 20707269 6e742076 version: print v │ │ │ │ - 0x00005f4c 65727369 6f6e2f63 6f707972 69676874 ersion/copyright │ │ │ │ - 0x00005f5c 20696e66 6f0a2020 20202020 20202020 info. │ │ │ │ - 0x00005f6c 20202020 20202d76 2c202d2d 76657262 -v, --verb │ │ │ │ - 0x00005f7c 6f73653a 20766572 626f7365 206f7574 ose: verbose out │ │ │ │ - 0x00005f8c 7075740a 20202020 20202020 20202020 put. │ │ │ │ - 0x00005f9c 20202d63 2c202d2d 63616e6f 6e696361 -c, --canonica │ │ │ │ - 0x00005fac 6c3a2070 6c616e2f 6f707469 6d697a65 l: plan/optimize │ │ │ │ - 0x00005fbc 2063616e 6f6e6963 616c2073 6574206f canonical set o │ │ │ │ - 0x00005fcc 66207369 7a65730a 20202020 202d7420 f sizes. -t │ │ │ │ - 0x00005fdc 3c683e2c 202d2d74 696d652d 6c696d69 , --time-limi │ │ │ │ - 0x00005fec 743d3c68 3e3a2074 696d6520 6c696d69 t=: time limi │ │ │ │ - 0x00005ffc 7420696e 20686f75 72732028 64656661 t in hours (defa │ │ │ │ - 0x0000600c 756c743a 20302c20 6e6f206c 696d6974 ult: 0, no limit │ │ │ │ - 0x0000601c 290a2020 2d6f2046 494c452c 202d2d6f ). -o FILE, --o │ │ │ │ - 0x0000602c 75747075 742d6669 6c653d46 494c453a utput-file=FILE: │ │ │ │ - 0x0000603c 206f7574 70757420 746f2046 494c4520 output to FILE │ │ │ │ - 0x0000604c 696e7374 65616420 6f662073 74646f75 instead of stdou │ │ │ │ - 0x0000605c 740a2020 20202020 20202020 20202020 t. │ │ │ │ - 0x0000606c 20202d6d 2c202d2d 6d656173 7572653a -m, --measure: │ │ │ │ - 0x0000607c 20706c61 6e20696e 204d4541 53555245 plan in MEASURE │ │ │ │ - 0x0000608c 206d6f64 65202850 41544945 4e542069 mode (PATIENT i │ │ │ │ - 0x0000609c 73206465 6661756c 74290a20 20202020 s default). │ │ │ │ - 0x000060ac 20202020 20202020 20202d65 2c202d2d -e, -- │ │ │ │ - 0x000060bc 65737469 6d617465 3a20706c 616e2069 estimate: plan i │ │ │ │ - 0x000060cc 6e204553 54494d41 5445206d 6f646520 n ESTIMATE mode │ │ │ │ - 0x000060dc 286e6f74 20726563 6f6d6d65 6e646564 (not recommended │ │ │ │ - 0x000060ec 290a2020 20202020 20202020 2020202d ). - │ │ │ │ - 0x000060fc 782c202d 2d657868 61757374 6976653a x, --exhaustive: │ │ │ │ - 0x0000610c 20706c61 6e20696e 20455848 41555354 plan in EXHAUST │ │ │ │ - 0x0000611c 49564520 6d6f6465 20286d61 79206265 IVE mode (may be │ │ │ │ - 0x0000612c 20736c6f 77290a20 20202020 20202d6e slow). -n │ │ │ │ - 0x0000613c 2c202d2d 6e6f2d73 79737465 6d2d7769 , --no-system-wi │ │ │ │ - 0x0000614c 73646f6d 3a20646f 6e277420 72656164 sdom: don't read │ │ │ │ - 0x0000615c 202f6574 632f6666 74772f20 73797374 /etc/fftw/ syst │ │ │ │ - 0x0000616c 656d2077 6973646f 6d206669 6c650a20 em wisdom file. │ │ │ │ - 0x0000617c 202d7720 46494c45 2c202d2d 77697364 -w FILE, --wisd │ │ │ │ - 0x0000618c 6f6d2d66 696c653d 46494c45 3a207265 om-file=FILE: re │ │ │ │ - 0x0000619c 61642077 6973646f 6d206672 6f6d2046 ad wisdom from F │ │ │ │ - 0x000061ac 494c4520 28737464 696e2069 66202d29 ILE (stdin if -) │ │ │ │ - 0x000061bc 0a202020 20202020 20202020 202d5420 . -T │ │ │ │ - 0x000061cc 4e2c202d 2d746872 65616473 3d4e3a20 N, --threads=N: │ │ │ │ - 0x000061dc 706c616e 20776974 68204e20 74687265 plan with N thre │ │ │ │ - 0x000061ec 6164730a 0a53697a 65207379 6e746178 ads..Size syntax │ │ │ │ - 0x000061fc 3a203c74 7970653e 3c696e70 6c616365 : . = c/r/k for │ │ │ │ - 0x0000623c 636f6d70 6c65782f 7265616c 28723263 complex/real(r2c │ │ │ │ - 0x0000624c 2c633272 292f7232 720a2020 203c696e ,c2r)/r2r. = i/o for │ │ │ │ - 0x0000626c 20696e2f 6f75742d 6f662070 6c616365 in/out-of place │ │ │ │ - 0x0000627c 0a203c64 69726563 74696f6e 3e203d20 . = │ │ │ │ - 0x0000628c 662f6220 666f7220 666f7277 6172642f f/b for forward/ │ │ │ │ - 0x0000629c 6261636b 77617264 2c206f6d 69747465 backward, omitte │ │ │ │ - 0x000062ac 6420666f 72206b20 7472616e 73666f72 d for k transfor │ │ │ │ - 0x000062bc 6d730a20 203c6765 6f6d6574 72793e20 ms. │ │ │ │ - 0x000062cc 3d203c6e 313e5b78 3c6e323e 5b782e2e = [x[x.. │ │ │ │ - 0x000062dc 2e5d5d2c 20652e67 2e203130 78313278 .]], e.g. 10x12x │ │ │ │ - 0x000062ec 31340a20 20202020 20202020 20202020 14. │ │ │ │ - 0x000062fc 20202d2d 20666f72 206b2074 72616e73 -- for k trans │ │ │ │ - 0x0000630c 666f726d 732c2061 66746572 20656163 forms, after eac │ │ │ │ - 0x0000631c 68206469 6d656e73 696f6e20 69732061 h dimension is a │ │ │ │ - 0x0000632c 203c6b69 6e643e3a 0a202020 20202020 :. │ │ │ │ - 0x0000633c 20202020 20202020 20202020 20203c6b = f/b/h/e00 │ │ │ │ - 0x0000635c 2f653031 2f653130 2f653131 2f6f3030 /e01/e10/e11/o00 │ │ │ │ - 0x0000636c 2f6f3031 2f6f3130 2f6f3131 0a202020 /o01/o10/o11. │ │ │ │ - 0x0000637c 20202020 20202020 20202020 20202020 │ │ │ │ - 0x0000638c 20202020 20202020 20202066 6f722052 for R │ │ │ │ - 0x0000639c 3248432f 48433252 2f444854 2f524544 2HC/HC2R/DHT/RED │ │ │ │ - 0x000063ac 46543030 2f2e2e2e 2f524f44 46543131 FT00/.../RODFT11 │ │ │ │ - 0x000063bc 0a000000 66667477 2d776973 646f6d20 ....fftw-wisdom │ │ │ │ - 0x000063cc 746f6f6c 20666f72 20464654 57207665 tool for FFTW ve │ │ │ │ - 0x000063dc 7273696f 6e20332e 332e3130 2e000000 rsion 3.3.10.... │ │ │ │ - 0x000063ec 0a436f70 79726967 68742028 63292032 .Copyright (c) 2 │ │ │ │ - 0x000063fc 3030332c 20323030 372d3134 204d6174 003, 2007-14 Mat │ │ │ │ - 0x0000640c 74656f20 46726967 6f0a436f 70797269 teo Frigo.Copyri │ │ │ │ - 0x0000641c 67687420 28632920 32303033 2c203230 ght (c) 2003, 20 │ │ │ │ - 0x0000642c 30372d31 34204d61 73736163 68757365 07-14 Massachuse │ │ │ │ - 0x0000643c 74747320 496e7374 69747574 65206f66 tts Institute of │ │ │ │ - 0x0000644c 20546563 686e6f6c 6f67790a 0a546869 Technology..Thi │ │ │ │ - 0x0000645c 73207072 6f677261 6d206973 20667265 s program is fre │ │ │ │ - 0x0000646c 6520736f 66747761 72653b20 796f7520 e software; you │ │ │ │ - 0x0000647c 63616e20 72656469 73747269 62757465 can redistribute │ │ │ │ - 0x0000648c 20697420 616e642f 6f72206d 6f646966 it and/or modif │ │ │ │ - 0x0000649c 790a6974 20756e64 65722074 68652074 y.it under the t │ │ │ │ - 0x000064ac 65726d73 206f6620 74686520 474e5520 erms of the GNU │ │ │ │ - 0x000064bc 47656e65 72616c20 5075626c 6963204c General Public L │ │ │ │ - 0x000064cc 6963656e 73652061 73207075 626c6973 icense as publis │ │ │ │ - 0x000064dc 68656420 62790a74 68652046 72656520 hed by.the Free │ │ │ │ - 0x000064ec 536f6674 77617265 20466f75 6e646174 Software Foundat │ │ │ │ - 0x000064fc 696f6e3b 20656974 68657220 76657273 ion; either vers │ │ │ │ - 0x0000650c 696f6e20 32206f66 20746865 204c6963 ion 2 of the Lic │ │ │ │ - 0x0000651c 656e7365 2c206f72 0a286174 20796f75 ense, or.(at you │ │ │ │ - 0x0000652c 72206f70 74696f6e 2920616e 79206c61 r option) any la │ │ │ │ - 0x0000653c 74657220 76657273 696f6e2e 0a0a5468 ter version...Th │ │ │ │ - 0x0000654c 69732070 726f6772 616d2069 73206469 is program is di │ │ │ │ - 0x0000655c 73747269 62757465 6420696e 20746865 stributed in the │ │ │ │ - 0x0000656c 20686f70 65207468 61742069 74207769 hope that it wi │ │ │ │ - 0x0000657c 6c6c2062 65207573 6566756c 2c0a6275 ll be useful,.bu │ │ │ │ - 0x0000658c 74205749 54484f55 5420414e 59205741 t WITHOUT ANY WA │ │ │ │ - 0x0000659c 5252414e 54593b20 77697468 6f757420 RRANTY; without │ │ │ │ - 0x000065ac 6576656e 20746865 20696d70 6c696564 even the implied │ │ │ │ - 0x000065bc 20776172 72616e74 79206f66 0a4d4552 warranty of.MER │ │ │ │ - 0x000065cc 4348414e 54414249 4c495459 206f7220 CHANTABILITY or │ │ │ │ - 0x000065dc 4649544e 45535320 464f5220 41205041 FITNESS FOR A PA │ │ │ │ - 0x000065ec 52544943 554c4152 20505552 504f5345 RTICULAR PURPOSE │ │ │ │ - 0x000065fc 2e202053 65652074 68650a47 4e552047 . See the.GNU G │ │ │ │ - 0x0000660c 656e6572 616c2050 75626c69 63204c69 eneral Public Li │ │ │ │ - 0x0000661c 63656e73 6520666f 72206d6f 72652064 cense for more d │ │ │ │ - 0x0000662c 65746169 6c732e0a 0a596f75 2073686f etails...You sho │ │ │ │ - 0x0000663c 756c6420 68617665 20726563 65697665 uld have receive │ │ │ │ - 0x0000664c 64206120 636f7079 206f6620 74686520 d a copy of the │ │ │ │ - 0x0000665c 474e5520 47656e65 72616c20 5075626c GNU General Publ │ │ │ │ - 0x0000666c 6963204c 6963656e 73650a61 6c6f6e67 ic License.along │ │ │ │ - 0x0000667c 20776974 68207468 69732070 726f6772 with this progr │ │ │ │ - 0x0000668c 616d3b20 6966206e 6f742c20 77726974 am; if not, writ │ │ │ │ - 0x0000669c 6520746f 20746865 20467265 6520536f e to the Free So │ │ │ │ - 0x000066ac 66747761 72650a46 6f756e64 6174696f ftware.Foundatio │ │ │ │ - 0x000066bc 6e2c2049 6e632e2c 20353120 4672616e n, Inc., 51 Fran │ │ │ │ - 0x000066cc 6b6c696e 20537472 6565742c 20466966 klin Street, Fif │ │ │ │ - 0x000066dc 74682046 6c6f6f72 2c20426f 73746f6e th Floor, Boston │ │ │ │ - 0x000066ec 2c204d41 20203032 3131302d 31333031 , MA 02110-1301 │ │ │ │ - 0x000066fc 20205553 41000000 66667477 2d776973 USA...fftw-wis │ │ │ │ - 0x0000670c 646f6d3a 20657272 6f72206f 70656e69 dom: error openi │ │ │ │ - 0x0000671c 6e672022 2573223a 20000000 66667477 ng "%s": ...fftw │ │ │ │ - 0x0000672c 5f776973 646f6d3a 20657272 6f722072 _wisdom: error r │ │ │ │ - 0x0000673c 65616469 6e672077 6973646f 6d206672 eading wisdom fr │ │ │ │ - 0x0000674c 6f6d2022 2573220a 00000000 66667477 om "%s".....fftw │ │ │ │ - 0x0000675c 2d776973 646f6d2e 63000000 46465457 -wisdom.c...FFTW │ │ │ │ - 0x0000676c 28696e69 745f7468 72656164 73292829 (init_threads)() │ │ │ │ - 0x0000677c 00000000 66667477 2d776973 646f6d3a ....fftw-wisdom: │ │ │ │ - 0x0000678c 20737973 74656d2d 77697364 6f6d2069 system-wisdom i │ │ │ │ - 0x0000679c 6d706f72 74206661 696c6564 0a000000 mport failed.... │ │ │ │ - 0x000067ac 25732573 00000000 25313032 34730000 %s%s....%1024s.. │ │ │ │ - 0x000067bc 77000000 66667477 2d776973 646f6d3a w...fftw-wisdom: │ │ │ │ - 0x000067cc 20657272 6f722063 72656174 696e6720 error creating │ │ │ │ - 0x000067dc 22257322 00000000 506c616e 6e696e67 "%s"....Planning │ │ │ │ - 0x000067ec 20747261 6e73666f 726d3a20 25730a00 transform: %s.. │ │ │ │ - 0x000067fc 45584345 45444544 2054494d 45204c49 EXCEEDED TIME LI │ │ │ │ - 0x0000680c 4d495420 4f462025 6720484f 5552532e MIT OF %g HOURS. │ │ │ │ - 0x0000681c 0a000000 68656c70 00000000 76657273 ....help....vers │ │ │ │ - 0x0000682c 696f6e00 76657262 6f736500 63616e6f ion.verbose.cano │ │ │ │ - 0x0000683c 6e696361 6c000000 74696d65 2d6c696d nical...time-lim │ │ │ │ - 0x0000684c 69740000 6f757470 75742d66 696c6500 it..output-file. │ │ │ │ - 0x0000685c 696d7061 7469656e 74000000 6d656173 impatient...meas │ │ │ │ - 0x0000686c 75726500 65737469 6d617465 00000000 ure.estimate.... │ │ │ │ - 0x0000687c 65786861 75737469 76650000 6e6f2d73 exhaustive..no-s │ │ │ │ - 0x0000688c 79737465 6d2d7769 73646f6d 00000000 ystem-wisdom.... │ │ │ │ - 0x0000689c 77697364 6f6d2d66 696c6500 74687265 wisdom-file.thre │ │ │ │ - 0x000068ac 61647300 62656e63 682e6300 42454e43 ads.bench.c.BENC │ │ │ │ - 0x000068bc 485f4649 4e495445 5f524e4b 28742d3e H_FINITE_RNK(t-> │ │ │ │ - 0x000068cc 726e6b29 00000000 742d3e72 6e6b203e rnk)....t->rnk > │ │ │ │ - 0x000068dc 3d203000 7573696e 6720706c 616e5f67 = 0.using plan_g │ │ │ │ - 0x000068ec 7572755f 73706c69 745f6466 74000000 uru_split_dft... │ │ │ │ - 0x000068fc 7573696e 6720706c 616e5f64 66745f31 using plan_dft_1 │ │ │ │ - 0x0000690c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x0000691c 66745f32 64000000 7573696e 6720706c ft_2d...using pl │ │ │ │ - 0x0000692c 616e5f64 66745f33 64000000 7573696e an_dft_3d...usin │ │ │ │ - 0x0000693c 6720706c 616e5f64 66740000 76656373 g plan_dft..vecs │ │ │ │ - 0x0000694c 7a2d3e72 6e6b203d 3d203100 7573696e z->rnk == 1.usin │ │ │ │ - 0x0000695c 6720706c 616e5f6d 616e795f 64667400 g plan_many_dft. │ │ │ │ - 0x0000696c 7573696e 6720706c 616e5f67 7572755f using plan_guru_ │ │ │ │ - 0x0000697c 64667400 7573696e 6720706c 616e5f67 dft.using plan_g │ │ │ │ - 0x0000698c 7572755f 73706c69 745f6466 745f7232 uru_split_dft_r2 │ │ │ │ - 0x0000699c 63000000 7573696e 6720706c 616e5f67 c...using plan_g │ │ │ │ - 0x000069ac 7572755f 73706c69 745f6466 745f6332 uru_split_dft_c2 │ │ │ │ - 0x000069bc 72000000 7573696e 6720706c 616e5f64 r...using plan_d │ │ │ │ - 0x000069cc 66745f72 32635f31 64000000 7573696e ft_r2c_1d...usin │ │ │ │ - 0x000069dc 6720706c 616e5f64 66745f63 32725f31 g plan_dft_c2r_1 │ │ │ │ - 0x000069ec 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x000069fc 66745f72 32635f32 64000000 7573696e ft_r2c_2d...usin │ │ │ │ - 0x00006a0c 6720706c 616e5f64 66745f63 32725f32 g plan_dft_c2r_2 │ │ │ │ - 0x00006a1c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x00006a2c 66745f72 32635f33 64000000 7573696e ft_r2c_3d...usin │ │ │ │ - 0x00006a3c 6720706c 616e5f64 66745f63 32725f33 g plan_dft_c2r_3 │ │ │ │ - 0x00006a4c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x00006a5c 66745f72 32630000 7573696e 6720706c ft_r2c..using pl │ │ │ │ - 0x00006a6c 616e5f64 66745f63 32720000 7573696e an_dft_c2r..usin │ │ │ │ - 0x00006a7c 6720706c 616e5f6d 616e795f 6466745f g plan_many_dft_ │ │ │ │ - 0x00006a8c 72326300 7573696e 6720706c 616e5f6d r2c.using plan_m │ │ │ │ - 0x00006a9c 616e795f 6466745f 63327200 7573696e any_dft_c2r.usin │ │ │ │ - 0x00006aac 6720706c 616e5f67 7572755f 6466745f g plan_guru_dft_ │ │ │ │ - 0x00006abc 72326300 7573696e 6720706c 616e5f67 r2c.using plan_g │ │ │ │ - 0x00006acc 7572755f 6466745f 63327200 7573696e uru_dft_c2r.usin │ │ │ │ - 0x00006adc 6720706c 616e5f72 32725f31 64000000 g plan_r2r_1d... │ │ │ │ - 0x00006aec 7573696e 6720706c 616e5f72 32725f32 using plan_r2r_2 │ │ │ │ - 0x00006afc 64000000 7573696e 6720706c 616e5f72 d...using plan_r │ │ │ │ - 0x00006b0c 32725f33 64000000 7573696e 6720706c 2r_3d...using pl │ │ │ │ - 0x00006b1c 616e5f72 32720000 7573696e 6720706c an_r2r..using pl │ │ │ │ - 0x00006b2c 616e5f6d 616e795f 72327200 7573696e an_many_r2r.usin │ │ │ │ - 0x00006b3c 6720706c 616e5f67 7572755f 72327200 g plan_guru_r2r. │ │ │ │ - 0x00006b4c 6e616d65 00000000 66667477 33000000 name....fftw3... │ │ │ │ - 0x00006b5c 63630000 636f6465 6c65742d 6f707469 cc..codelet-opti │ │ │ │ - 0x00006b6c 6d000000 66667477 2d62656e 63682e63 m...fftw-bench.c │ │ │ │ - 0x00006b7c 00000000 46465457 28706c61 6e6e6572 ....FFTW(planner │ │ │ │ - 0x00006b8c 5f6e7468 72656164 73292829 203d3d20 _nthreads)() == │ │ │ │ - 0x00006b9c 6e746872 65616473 00000000 62656e63 nthreads....benc │ │ │ │ - 0x00006bac 683a2057 41524e49 4e47202d 206e7468 h: WARNING - nth │ │ │ │ - 0x00006bbc 72656164 73203d20 25642c20 62757420 reads = %d, but │ │ │ │ - 0x00006bcc 74687265 61647320 6e6f7420 73757070 threads not supp │ │ │ │ - 0x00006bdc 6f727465 640a0000 7769732e 64617400 orted...wis.dat. │ │ │ │ - 0x00006bec 62656e63 683a2045 52524f52 20726561 bench: ERROR rea │ │ │ │ - 0x00006bfc 64696e67 20776973 646f6d0a 00000000 ding wisdom..... │ │ │ │ - 0x00006c0c 52454144 20574953 444f4d20 28256720 READ WISDOM (%g │ │ │ │ - 0x00006c1c 7365636f 6e647329 3a200000 70617469 seconds): ..pati │ │ │ │ - 0x00006c2c 656e7400 65737469 6d617465 70617400 ent.estimatepat. │ │ │ │ - 0x00006c3c 756e616c 69676e65 64000000 6e6f7369 unaligned...nosi │ │ │ │ - 0x00006c4c 6d640000 6e6f696e 64697265 63746f70 md..noindirectop │ │ │ │ - 0x00006c5c 00000000 77697364 6f6d2d6f 6e6c7900 ....wisdom-only. │ │ │ │ - 0x00006c6c 666c6167 3d256400 62666c61 673d2564 flag=%d.bflag=%d │ │ │ │ - 0x00006c7c 00000000 70617261 6e6f6964 00000000 ....paranoid.... │ │ │ │ - 0x00006c8c 77697364 6f6d0000 616d6e65 73696100 wisdom..amnesia. │ │ │ │ - 0x00006c9c 74687265 6164735f 63616c6c 6261636b threads_callback │ │ │ │ - 0x00006cac 00000000 6e746872 65616473 3d256400 ....nthreads=%d. │ │ │ │ - 0x00006cbc 74696d65 6c696d69 743d256c 67000000 timelimit=%lg... │ │ │ │ - 0x00006ccc 756e6b6e 6f776e20 75736572 206f7074 unknown user opt │ │ │ │ - 0x00006cdc 696f6e3a 2025732e 20204967 6e6f7269 ion: %s. Ignori │ │ │ │ - 0x00006cec 6e672e0a 00000000 77726974 65207769 ng......write wi │ │ │ │ - 0x00006cfc 73646f6d 20746f6f 6b202567 20736563 sdom took %g sec │ │ │ │ - 0x00006d0c 6f6e6473 0a000000 506c616e 6e696e67 onds....Planning │ │ │ │ - 0x00006d1c 2025732e 2e2e0a00 65737469 6d617465 %s.....estimate │ │ │ │ - 0x00006d2c 2d706c61 6e6e6572 2074696d 653a2025 -planner time: % │ │ │ │ - 0x00006d3c 6720730a 00000000 46465457 28616c69 g s.....FFTW(ali │ │ │ │ - 0x00006d4c 676e6d65 6e745f6f 66292828 62656e63 gnment_of)((benc │ │ │ │ - 0x00006d5c 685f7265 616c202a 29707472 29203d3d h_real *)ptr) == │ │ │ │ - 0x00006d6c 20300000 4e544852 45414453 203d2025 0..NTHREADS = % │ │ │ │ - 0x00006d7c 640a0000 706c616e 6e657220 74696d65 d...planner time │ │ │ │ - 0x00006d8c 3a202567 20730a00 7468655f 706c616e : %g s..the_plan │ │ │ │ - 0x00006d9c 00000000 666c6f70 733a2025 302e3066 ....flops: %0.0f │ │ │ │ - 0x00006dac 20616464 2c202530 2e306620 6d756c2c add, %0.0f mul, │ │ │ │ - 0x00006dbc 2025302e 30662066 6d610a00 65737469 %0.0f fma..esti │ │ │ │ - 0x00006dcc 6d617465 6420636f 73743a20 25662c20 mated cost: %f, │ │ │ │ - 0x00006ddc 70636f73 74203d20 25660a00 616c6c6f pcost = %f..allo │ │ │ │ - 0x00006dec 63617465 2e630000 70726f62 6c656d2e cate.c..problem. │ │ │ │ - 0x00006dfc 63000000 69736469 67697428 2a732900 c...isdigit(*s). │ │ │ │ - 0x00006e0c 702d3e73 7a202626 20702d3e 76656373 p->sz && p->vecs │ │ │ │ - 0x00006e1c 7a000000 212a7300 70000000 74656e73 z...!*s.p...tens │ │ │ │ - 0x00006e2c 6f722e63 00000000 726e6b20 3e3d2030 or.c....rnk >= 0 │ │ │ │ - 0x00006e3c 00000000 42454e43 485f4649 4e495445 ....BENCH_FINITE │ │ │ │ - 0x00006e4c 5f524e4b 28737a2d 3e726e6b 29000000 _RNK(sz->rnk)... │ │ │ │ - 0x00006e5c 737a2d3e 64696d73 5b695d2e 6e203e20 sz->dims[i].n > │ │ │ │ - 0x00006e6c 30000000 42454e43 485f4649 4e495445 0...BENCH_FINITE │ │ │ │ - 0x00006e7c 5f524e4b 28737a2d 3e726e6b 29202626 _RNK(sz->rnk) && │ │ │ │ - 0x00006e8c 20737461 72745f64 696d202b 20726e6b start_dim + rnk │ │ │ │ - 0x00006e9c 203c3d20 737a2d3e 726e6b00 74696d65 <= sz->rnk.time │ │ │ │ - 0x00006eac 722e6300 6e203e3d 20302026 26206e20 r.c.n >= 0 && n │ │ │ │ - 0x00006ebc 3c204245 4e43485f 4e54494d 45525300 < BENCH_NTIMERS. │ │ │ │ - 0x00006ecc 62656e63 683a2025 733a2564 3a206173 bench: %s:%d: as │ │ │ │ - 0x00006edc 73657274 696f6e20 6661696c 65643a20 sertion failed: │ │ │ │ - 0x00006eec 25730a00 7574696c 2e630000 55736167 %s..util.c..Usag │ │ │ │ - 0x00006efc 653a2025 73000000 0a090000 205b2d2d e: %s....... [-- │ │ │ │ - 0x00006f0c 25730000 207c202d 25630000 20617267 %s.. | -%c.. arg │ │ │ │ - 0x00006f1c 5d000000 205b6172 675d5d00 6f707469 ]... [arg]].opti │ │ │ │ - 0x00006f2c 6f6e202d 2d257320 72657175 69726573 on --%s requires │ │ │ │ - 0x00006f3c 20616e20 61726775 6d656e74 0a000000 an argument.... │ │ │ │ - 0x00006f4c 6f707469 6f6e202d 25632072 65717569 option -%c requi │ │ │ │ - 0x00006f5c 72657320 616e2061 7267756d 656e740a res an argument. │ │ │ │ - 0x00006f6c 00000000 756e7265 636f676e 697a6564 ....unrecognized │ │ │ │ - 0x00006f7c 206f7074 696f6e20 25730a00 636f6600 option %s..cof. │ │ │ │ - 0x00006f8c 00000000 636f6200 00000000 63696600 ....cob.....cif. │ │ │ │ - 0x00006f9c 00000000 63696200 00000000 726f6600 ....cib.....rof. │ │ │ │ - 0x00006fac 00000000 726f6200 00000000 72696600 ....rob.....rif. │ │ │ │ - 0x00006fbc 00000000 72696200 00000000 01000000 ....rib......... │ │ │ │ - 0x00006fcc 01000000 01000000 3e000000 41000000 ........>...A... │ │ │ │ - 0x00006fdc 0c000000 41000000 11000000 41000000 ....A.......A... │ │ │ │ - 0x00006fec 27000000 41000000 36000000 41000000 '...A...6...A... │ │ │ │ - 0x00006ffc 03000000 41000000 06000000 41000000 ....A.......A... │ │ │ │ - 0x0000700c 15000000 41000000 0f000000 41000000 ....A.......A... │ │ │ │ - 0x0000701c 0e000000 41000000 26000000 41000000 ....A...&...A... │ │ │ │ - 0x0000702c 13000000 41000000 29000000 41000000 ....A...)...A... │ │ │ │ - 0x0000703c 02000000 41000000 19000000 41000000 ....A.......A... │ │ │ │ - 0x0000704c 0a000000 41000000 0b000000 41000000 ....A.......A... │ │ │ │ - 0x0000705c 00000000 00000000 ........ │ │ │ │ + 0x0000662c 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ + 0x0000663c 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ + 0x0000664c 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ + 0x0000665c 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ + 0x0000666c 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ + 0x0000667c 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ + 0x0000668c 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ + 0x0000669c 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ + 0x000066ac 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ + 0x000066bc 00000000 55736167 653a2025 73205b6f ....Usage: %s [o │ │ │ │ + 0x000066cc 7074696f 6e735d20 5b73697a 65735d0a ptions] [sizes]. │ │ │ │ + 0x000066dc 20202020 43726561 74652077 6973646f Create wisdo │ │ │ │ + 0x000066ec 6d202870 72652d70 6c616e6e 65642f6f m (pre-planned/o │ │ │ │ + 0x000066fc 7074696d 697a6564 20747261 6e73666f ptimized transfo │ │ │ │ + 0x0000670c 726d7329 20666f72 20737065 63696669 rms) for specifi │ │ │ │ + 0x0000671c 65642073 697a6573 2c0a2020 20207772 ed sizes,. wr │ │ │ │ + 0x0000672c 6974696e 67207769 73646f6d 20746f20 iting wisdom to │ │ │ │ + 0x0000673c 7374646f 75742028 6f722074 6f206120 stdout (or to a │ │ │ │ + 0x0000674c 66696c65 2c207573 696e6720 2d6f292e file, using -o). │ │ │ │ + 0x0000675c 0a0a4f70 74696f6e 733a0a20 20202020 ..Options:. │ │ │ │ + 0x0000676c 20202020 20202020 20202020 20202d68 -h │ │ │ │ + 0x0000677c 2c202d2d 68656c70 3a207072 696e7420 , --help: print │ │ │ │ + 0x0000678c 74686973 2068656c 700a2020 20202020 this help. │ │ │ │ + 0x0000679c 20202020 20202020 20202d56 2c202d2d -V, -- │ │ │ │ + 0x000067ac 76657273 696f6e3a 20707269 6e742076 version: print v │ │ │ │ + 0x000067bc 65727369 6f6e2f63 6f707972 69676874 ersion/copyright │ │ │ │ + 0x000067cc 20696e66 6f0a2020 20202020 20202020 info. │ │ │ │ + 0x000067dc 20202020 20202d76 2c202d2d 76657262 -v, --verb │ │ │ │ + 0x000067ec 6f73653a 20766572 626f7365 206f7574 ose: verbose out │ │ │ │ + 0x000067fc 7075740a 20202020 20202020 20202020 put. │ │ │ │ + 0x0000680c 20202d63 2c202d2d 63616e6f 6e696361 -c, --canonica │ │ │ │ + 0x0000681c 6c3a2070 6c616e2f 6f707469 6d697a65 l: plan/optimize │ │ │ │ + 0x0000682c 2063616e 6f6e6963 616c2073 6574206f canonical set o │ │ │ │ + 0x0000683c 66207369 7a65730a 20202020 202d7420 f sizes. -t │ │ │ │ + 0x0000684c 3c683e2c 202d2d74 696d652d 6c696d69 , --time-limi │ │ │ │ + 0x0000685c 743d3c68 3e3a2074 696d6520 6c696d69 t=: time limi │ │ │ │ + 0x0000686c 7420696e 20686f75 72732028 64656661 t in hours (defa │ │ │ │ + 0x0000687c 756c743a 20302c20 6e6f206c 696d6974 ult: 0, no limit │ │ │ │ + 0x0000688c 290a2020 2d6f2046 494c452c 202d2d6f ). -o FILE, --o │ │ │ │ + 0x0000689c 75747075 742d6669 6c653d46 494c453a utput-file=FILE: │ │ │ │ + 0x000068ac 206f7574 70757420 746f2046 494c4520 output to FILE │ │ │ │ + 0x000068bc 696e7374 65616420 6f662073 74646f75 instead of stdou │ │ │ │ + 0x000068cc 740a2020 20202020 20202020 20202020 t. │ │ │ │ + 0x000068dc 20202d6d 2c202d2d 6d656173 7572653a -m, --measure: │ │ │ │ + 0x000068ec 20706c61 6e20696e 204d4541 53555245 plan in MEASURE │ │ │ │ + 0x000068fc 206d6f64 65202850 41544945 4e542069 mode (PATIENT i │ │ │ │ + 0x0000690c 73206465 6661756c 74290a20 20202020 s default). │ │ │ │ + 0x0000691c 20202020 20202020 20202d65 2c202d2d -e, -- │ │ │ │ + 0x0000692c 65737469 6d617465 3a20706c 616e2069 estimate: plan i │ │ │ │ + 0x0000693c 6e204553 54494d41 5445206d 6f646520 n ESTIMATE mode │ │ │ │ + 0x0000694c 286e6f74 20726563 6f6d6d65 6e646564 (not recommended │ │ │ │ + 0x0000695c 290a2020 20202020 20202020 2020202d ). - │ │ │ │ + 0x0000696c 782c202d 2d657868 61757374 6976653a x, --exhaustive: │ │ │ │ + 0x0000697c 20706c61 6e20696e 20455848 41555354 plan in EXHAUST │ │ │ │ + 0x0000698c 49564520 6d6f6465 20286d61 79206265 IVE mode (may be │ │ │ │ + 0x0000699c 20736c6f 77290a20 20202020 20202d6e slow). -n │ │ │ │ + 0x000069ac 2c202d2d 6e6f2d73 79737465 6d2d7769 , --no-system-wi │ │ │ │ + 0x000069bc 73646f6d 3a20646f 6e277420 72656164 sdom: don't read │ │ │ │ + 0x000069cc 202f6574 632f6666 74772f20 73797374 /etc/fftw/ syst │ │ │ │ + 0x000069dc 656d2077 6973646f 6d206669 6c650a20 em wisdom file. │ │ │ │ + 0x000069ec 202d7720 46494c45 2c202d2d 77697364 -w FILE, --wisd │ │ │ │ + 0x000069fc 6f6d2d66 696c653d 46494c45 3a207265 om-file=FILE: re │ │ │ │ + 0x00006a0c 61642077 6973646f 6d206672 6f6d2046 ad wisdom from F │ │ │ │ + 0x00006a1c 494c4520 28737464 696e2069 66202d29 ILE (stdin if -) │ │ │ │ + 0x00006a2c 0a202020 20202020 20202020 202d5420 . -T │ │ │ │ + 0x00006a3c 4e2c202d 2d746872 65616473 3d4e3a20 N, --threads=N: │ │ │ │ + 0x00006a4c 706c616e 20776974 68204e20 74687265 plan with N thre │ │ │ │ + 0x00006a5c 6164730a 0a53697a 65207379 6e746178 ads..Size syntax │ │ │ │ + 0x00006a6c 3a203c74 7970653e 3c696e70 6c616365 : . = c/r/k for │ │ │ │ + 0x00006aac 636f6d70 6c65782f 7265616c 28723263 complex/real(r2c │ │ │ │ + 0x00006abc 2c633272 292f7232 720a2020 203c696e ,c2r)/r2r. = i/o for │ │ │ │ + 0x00006adc 20696e2f 6f75742d 6f662070 6c616365 in/out-of place │ │ │ │ + 0x00006aec 0a203c64 69726563 74696f6e 3e203d20 . = │ │ │ │ + 0x00006afc 662f6220 666f7220 666f7277 6172642f f/b for forward/ │ │ │ │ + 0x00006b0c 6261636b 77617264 2c206f6d 69747465 backward, omitte │ │ │ │ + 0x00006b1c 6420666f 72206b20 7472616e 73666f72 d for k transfor │ │ │ │ + 0x00006b2c 6d730a20 203c6765 6f6d6574 72793e20 ms. │ │ │ │ + 0x00006b3c 3d203c6e 313e5b78 3c6e323e 5b782e2e = [x[x.. │ │ │ │ + 0x00006b4c 2e5d5d2c 20652e67 2e203130 78313278 .]], e.g. 10x12x │ │ │ │ + 0x00006b5c 31340a20 20202020 20202020 20202020 14. │ │ │ │ + 0x00006b6c 20202d2d 20666f72 206b2074 72616e73 -- for k trans │ │ │ │ + 0x00006b7c 666f726d 732c2061 66746572 20656163 forms, after eac │ │ │ │ + 0x00006b8c 68206469 6d656e73 696f6e20 69732061 h dimension is a │ │ │ │ + 0x00006b9c 203c6b69 6e643e3a 0a202020 20202020 :. │ │ │ │ + 0x00006bac 20202020 20202020 20202020 20203c6b = f/b/h/e00 │ │ │ │ + 0x00006bcc 2f653031 2f653130 2f653131 2f6f3030 /e01/e10/e11/o00 │ │ │ │ + 0x00006bdc 2f6f3031 2f6f3130 2f6f3131 0a202020 /o01/o10/o11. │ │ │ │ + 0x00006bec 20202020 20202020 20202020 20202020 │ │ │ │ + 0x00006bfc 20202020 20202020 20202066 6f722052 for R │ │ │ │ + 0x00006c0c 3248432f 48433252 2f444854 2f524544 2HC/HC2R/DHT/RED │ │ │ │ + 0x00006c1c 46543030 2f2e2e2e 2f524f44 46543131 FT00/.../RODFT11 │ │ │ │ + 0x00006c2c 0a000000 66667477 2d776973 646f6d20 ....fftw-wisdom │ │ │ │ + 0x00006c3c 746f6f6c 20666f72 20464654 57207665 tool for FFTW ve │ │ │ │ + 0x00006c4c 7273696f 6e20332e 332e3130 2e000000 rsion 3.3.10.... │ │ │ │ + 0x00006c5c 0a436f70 79726967 68742028 63292032 .Copyright (c) 2 │ │ │ │ + 0x00006c6c 3030332c 20323030 372d3134 204d6174 003, 2007-14 Mat │ │ │ │ + 0x00006c7c 74656f20 46726967 6f0a436f 70797269 teo Frigo.Copyri │ │ │ │ + 0x00006c8c 67687420 28632920 32303033 2c203230 ght (c) 2003, 20 │ │ │ │ + 0x00006c9c 30372d31 34204d61 73736163 68757365 07-14 Massachuse │ │ │ │ + 0x00006cac 74747320 496e7374 69747574 65206f66 tts Institute of │ │ │ │ + 0x00006cbc 20546563 686e6f6c 6f67790a 0a546869 Technology..Thi │ │ │ │ + 0x00006ccc 73207072 6f677261 6d206973 20667265 s program is fre │ │ │ │ + 0x00006cdc 6520736f 66747761 72653b20 796f7520 e software; you │ │ │ │ + 0x00006cec 63616e20 72656469 73747269 62757465 can redistribute │ │ │ │ + 0x00006cfc 20697420 616e642f 6f72206d 6f646966 it and/or modif │ │ │ │ + 0x00006d0c 790a6974 20756e64 65722074 68652074 y.it under the t │ │ │ │ + 0x00006d1c 65726d73 206f6620 74686520 474e5520 erms of the GNU │ │ │ │ + 0x00006d2c 47656e65 72616c20 5075626c 6963204c General Public L │ │ │ │ + 0x00006d3c 6963656e 73652061 73207075 626c6973 icense as publis │ │ │ │ + 0x00006d4c 68656420 62790a74 68652046 72656520 hed by.the Free │ │ │ │ + 0x00006d5c 536f6674 77617265 20466f75 6e646174 Software Foundat │ │ │ │ + 0x00006d6c 696f6e3b 20656974 68657220 76657273 ion; either vers │ │ │ │ + 0x00006d7c 696f6e20 32206f66 20746865 204c6963 ion 2 of the Lic │ │ │ │ + 0x00006d8c 656e7365 2c206f72 0a286174 20796f75 ense, or.(at you │ │ │ │ + 0x00006d9c 72206f70 74696f6e 2920616e 79206c61 r option) any la │ │ │ │ + 0x00006dac 74657220 76657273 696f6e2e 0a0a5468 ter version...Th │ │ │ │ + 0x00006dbc 69732070 726f6772 616d2069 73206469 is program is di │ │ │ │ + 0x00006dcc 73747269 62757465 6420696e 20746865 stributed in the │ │ │ │ + 0x00006ddc 20686f70 65207468 61742069 74207769 hope that it wi │ │ │ │ + 0x00006dec 6c6c2062 65207573 6566756c 2c0a6275 ll be useful,.bu │ │ │ │ + 0x00006dfc 74205749 54484f55 5420414e 59205741 t WITHOUT ANY WA │ │ │ │ + 0x00006e0c 5252414e 54593b20 77697468 6f757420 RRANTY; without │ │ │ │ + 0x00006e1c 6576656e 20746865 20696d70 6c696564 even the implied │ │ │ │ + 0x00006e2c 20776172 72616e74 79206f66 0a4d4552 warranty of.MER │ │ │ │ + 0x00006e3c 4348414e 54414249 4c495459 206f7220 CHANTABILITY or │ │ │ │ + 0x00006e4c 4649544e 45535320 464f5220 41205041 FITNESS FOR A PA │ │ │ │ + 0x00006e5c 52544943 554c4152 20505552 504f5345 RTICULAR PURPOSE │ │ │ │ + 0x00006e6c 2e202053 65652074 68650a47 4e552047 . See the.GNU G │ │ │ │ + 0x00006e7c 656e6572 616c2050 75626c69 63204c69 eneral Public Li │ │ │ │ + 0x00006e8c 63656e73 6520666f 72206d6f 72652064 cense for more d │ │ │ │ + 0x00006e9c 65746169 6c732e0a 0a596f75 2073686f etails...You sho │ │ │ │ + 0x00006eac 756c6420 68617665 20726563 65697665 uld have receive │ │ │ │ + 0x00006ebc 64206120 636f7079 206f6620 74686520 d a copy of the │ │ │ │ + 0x00006ecc 474e5520 47656e65 72616c20 5075626c GNU General Publ │ │ │ │ + 0x00006edc 6963204c 6963656e 73650a61 6c6f6e67 ic License.along │ │ │ │ + 0x00006eec 20776974 68207468 69732070 726f6772 with this progr │ │ │ │ + 0x00006efc 616d3b20 6966206e 6f742c20 77726974 am; if not, writ │ │ │ │ + 0x00006f0c 6520746f 20746865 20467265 6520536f e to the Free So │ │ │ │ + 0x00006f1c 66747761 72650a46 6f756e64 6174696f ftware.Foundatio │ │ │ │ + 0x00006f2c 6e2c2049 6e632e2c 20353120 4672616e n, Inc., 51 Fran │ │ │ │ + 0x00006f3c 6b6c696e 20537472 6565742c 20466966 klin Street, Fif │ │ │ │ + 0x00006f4c 74682046 6c6f6f72 2c20426f 73746f6e th Floor, Boston │ │ │ │ + 0x00006f5c 2c204d41 20203032 3131302d 31333031 , MA 02110-1301 │ │ │ │ + 0x00006f6c 20205553 41000000 66667477 2d776973 USA...fftw-wis │ │ │ │ + 0x00006f7c 646f6d3a 20657272 6f72206f 70656e69 dom: error openi │ │ │ │ + 0x00006f8c 6e672022 2573223a 20000000 66667477 ng "%s": ...fftw │ │ │ │ + 0x00006f9c 5f776973 646f6d3a 20657272 6f722072 _wisdom: error r │ │ │ │ + 0x00006fac 65616469 6e672077 6973646f 6d206672 eading wisdom fr │ │ │ │ + 0x00006fbc 6f6d2022 2573220a 00000000 66667477 om "%s".....fftw │ │ │ │ + 0x00006fcc 2d776973 646f6d2e 63000000 46465457 -wisdom.c...FFTW │ │ │ │ + 0x00006fdc 28696e69 745f7468 72656164 73292829 (init_threads)() │ │ │ │ + 0x00006fec 00000000 66667477 2d776973 646f6d3a ....fftw-wisdom: │ │ │ │ + 0x00006ffc 20737973 74656d2d 77697364 6f6d2069 system-wisdom i │ │ │ │ + 0x0000700c 6d706f72 74206661 696c6564 0a000000 mport failed.... │ │ │ │ + 0x0000701c 25732573 00000000 25313032 34730000 %s%s....%1024s.. │ │ │ │ + 0x0000702c 77000000 66667477 2d776973 646f6d3a w...fftw-wisdom: │ │ │ │ + 0x0000703c 20657272 6f722063 72656174 696e6720 error creating │ │ │ │ + 0x0000704c 22257322 00000000 506c616e 6e696e67 "%s"....Planning │ │ │ │ + 0x0000705c 20747261 6e73666f 726d3a20 25730a00 transform: %s.. │ │ │ │ + 0x0000706c 45584345 45444544 2054494d 45204c49 EXCEEDED TIME LI │ │ │ │ + 0x0000707c 4d495420 4f462025 6720484f 5552532e MIT OF %g HOURS. │ │ │ │ + 0x0000708c 0a000000 68656c70 00000000 76657273 ....help....vers │ │ │ │ + 0x0000709c 696f6e00 76657262 6f736500 63616e6f ion.verbose.cano │ │ │ │ + 0x000070ac 6e696361 6c000000 74696d65 2d6c696d nical...time-lim │ │ │ │ + 0x000070bc 69740000 6f757470 75742d66 696c6500 it..output-file. │ │ │ │ + 0x000070cc 696d7061 7469656e 74000000 6d656173 impatient...meas │ │ │ │ + 0x000070dc 75726500 65737469 6d617465 00000000 ure.estimate.... │ │ │ │ + 0x000070ec 65786861 75737469 76650000 6e6f2d73 exhaustive..no-s │ │ │ │ + 0x000070fc 79737465 6d2d7769 73646f6d 00000000 ystem-wisdom.... │ │ │ │ + 0x0000710c 77697364 6f6d2d66 696c6500 74687265 wisdom-file.thre │ │ │ │ + 0x0000711c 61647300 62656e63 682e6300 42454e43 ads.bench.c.BENC │ │ │ │ + 0x0000712c 485f4649 4e495445 5f524e4b 28742d3e H_FINITE_RNK(t-> │ │ │ │ + 0x0000713c 726e6b29 00000000 742d3e72 6e6b203e rnk)....t->rnk > │ │ │ │ + 0x0000714c 3d203000 7573696e 6720706c 616e5f67 = 0.using plan_g │ │ │ │ + 0x0000715c 7572755f 73706c69 745f6466 74000000 uru_split_dft... │ │ │ │ + 0x0000716c 7573696e 6720706c 616e5f64 66745f31 using plan_dft_1 │ │ │ │ + 0x0000717c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x0000718c 66745f32 64000000 7573696e 6720706c ft_2d...using pl │ │ │ │ + 0x0000719c 616e5f64 66745f33 64000000 7573696e an_dft_3d...usin │ │ │ │ + 0x000071ac 6720706c 616e5f64 66740000 76656373 g plan_dft..vecs │ │ │ │ + 0x000071bc 7a2d3e72 6e6b203d 3d203100 7573696e z->rnk == 1.usin │ │ │ │ + 0x000071cc 6720706c 616e5f6d 616e795f 64667400 g plan_many_dft. │ │ │ │ + 0x000071dc 7573696e 6720706c 616e5f67 7572755f using plan_guru_ │ │ │ │ + 0x000071ec 64667400 7573696e 6720706c 616e5f67 dft.using plan_g │ │ │ │ + 0x000071fc 7572755f 73706c69 745f6466 745f7232 uru_split_dft_r2 │ │ │ │ + 0x0000720c 63000000 7573696e 6720706c 616e5f67 c...using plan_g │ │ │ │ + 0x0000721c 7572755f 73706c69 745f6466 745f6332 uru_split_dft_c2 │ │ │ │ + 0x0000722c 72000000 7573696e 6720706c 616e5f64 r...using plan_d │ │ │ │ + 0x0000723c 66745f72 32635f31 64000000 7573696e ft_r2c_1d...usin │ │ │ │ + 0x0000724c 6720706c 616e5f64 66745f63 32725f31 g plan_dft_c2r_1 │ │ │ │ + 0x0000725c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x0000726c 66745f72 32635f32 64000000 7573696e ft_r2c_2d...usin │ │ │ │ + 0x0000727c 6720706c 616e5f64 66745f63 32725f32 g plan_dft_c2r_2 │ │ │ │ + 0x0000728c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x0000729c 66745f72 32635f33 64000000 7573696e ft_r2c_3d...usin │ │ │ │ + 0x000072ac 6720706c 616e5f64 66745f63 32725f33 g plan_dft_c2r_3 │ │ │ │ + 0x000072bc 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x000072cc 66745f72 32630000 7573696e 6720706c ft_r2c..using pl │ │ │ │ + 0x000072dc 616e5f64 66745f63 32720000 7573696e an_dft_c2r..usin │ │ │ │ + 0x000072ec 6720706c 616e5f6d 616e795f 6466745f g plan_many_dft_ │ │ │ │ + 0x000072fc 72326300 7573696e 6720706c 616e5f6d r2c.using plan_m │ │ │ │ + 0x0000730c 616e795f 6466745f 63327200 7573696e any_dft_c2r.usin │ │ │ │ + 0x0000731c 6720706c 616e5f67 7572755f 6466745f g plan_guru_dft_ │ │ │ │ + 0x0000732c 72326300 7573696e 6720706c 616e5f67 r2c.using plan_g │ │ │ │ + 0x0000733c 7572755f 6466745f 63327200 7573696e uru_dft_c2r.usin │ │ │ │ + 0x0000734c 6720706c 616e5f72 32725f31 64000000 g plan_r2r_1d... │ │ │ │ + 0x0000735c 7573696e 6720706c 616e5f72 32725f32 using plan_r2r_2 │ │ │ │ + 0x0000736c 64000000 7573696e 6720706c 616e5f72 d...using plan_r │ │ │ │ + 0x0000737c 32725f33 64000000 7573696e 6720706c 2r_3d...using pl │ │ │ │ + 0x0000738c 616e5f72 32720000 7573696e 6720706c an_r2r..using pl │ │ │ │ + 0x0000739c 616e5f6d 616e795f 72327200 7573696e an_many_r2r.usin │ │ │ │ + 0x000073ac 6720706c 616e5f67 7572755f 72327200 g plan_guru_r2r. │ │ │ │ + 0x000073bc 6e616d65 00000000 66667477 33000000 name....fftw3... │ │ │ │ + 0x000073cc 63630000 636f6465 6c65742d 6f707469 cc..codelet-opti │ │ │ │ + 0x000073dc 6d000000 66667477 2d62656e 63682e63 m...fftw-bench.c │ │ │ │ + 0x000073ec 00000000 46465457 28706c61 6e6e6572 ....FFTW(planner │ │ │ │ + 0x000073fc 5f6e7468 72656164 73292829 203d3d20 _nthreads)() == │ │ │ │ + 0x0000740c 6e746872 65616473 00000000 62656e63 nthreads....benc │ │ │ │ + 0x0000741c 683a2057 41524e49 4e47202d 206e7468 h: WARNING - nth │ │ │ │ + 0x0000742c 72656164 73203d20 25642c20 62757420 reads = %d, but │ │ │ │ + 0x0000743c 74687265 61647320 6e6f7420 73757070 threads not supp │ │ │ │ + 0x0000744c 6f727465 640a0000 7769732e 64617400 orted...wis.dat. │ │ │ │ + 0x0000745c 62656e63 683a2045 52524f52 20726561 bench: ERROR rea │ │ │ │ + 0x0000746c 64696e67 20776973 646f6d0a 00000000 ding wisdom..... │ │ │ │ + 0x0000747c 52454144 20574953 444f4d20 28256720 READ WISDOM (%g │ │ │ │ + 0x0000748c 7365636f 6e647329 3a200000 70617469 seconds): ..pati │ │ │ │ + 0x0000749c 656e7400 65737469 6d617465 70617400 ent.estimatepat. │ │ │ │ + 0x000074ac 756e616c 69676e65 64000000 6e6f7369 unaligned...nosi │ │ │ │ + 0x000074bc 6d640000 6e6f696e 64697265 63746f70 md..noindirectop │ │ │ │ + 0x000074cc 00000000 77697364 6f6d2d6f 6e6c7900 ....wisdom-only. │ │ │ │ + 0x000074dc 666c6167 3d256400 62666c61 673d2564 flag=%d.bflag=%d │ │ │ │ + 0x000074ec 00000000 70617261 6e6f6964 00000000 ....paranoid.... │ │ │ │ + 0x000074fc 77697364 6f6d0000 616d6e65 73696100 wisdom..amnesia. │ │ │ │ + 0x0000750c 74687265 6164735f 63616c6c 6261636b threads_callback │ │ │ │ + 0x0000751c 00000000 6e746872 65616473 3d256400 ....nthreads=%d. │ │ │ │ + 0x0000752c 74696d65 6c696d69 743d256c 67000000 timelimit=%lg... │ │ │ │ + 0x0000753c 756e6b6e 6f776e20 75736572 206f7074 unknown user opt │ │ │ │ + 0x0000754c 696f6e3a 2025732e 20204967 6e6f7269 ion: %s. Ignori │ │ │ │ + 0x0000755c 6e672e0a 00000000 77726974 65207769 ng......write wi │ │ │ │ + 0x0000756c 73646f6d 20746f6f 6b202567 20736563 sdom took %g sec │ │ │ │ + 0x0000757c 6f6e6473 0a000000 506c616e 6e696e67 onds....Planning │ │ │ │ + 0x0000758c 2025732e 2e2e0a00 65737469 6d617465 %s.....estimate │ │ │ │ + 0x0000759c 2d706c61 6e6e6572 2074696d 653a2025 -planner time: % │ │ │ │ + 0x000075ac 6720730a 00000000 46465457 28616c69 g s.....FFTW(ali │ │ │ │ + 0x000075bc 676e6d65 6e745f6f 66292828 62656e63 gnment_of)((benc │ │ │ │ + 0x000075cc 685f7265 616c202a 29707472 29203d3d h_real *)ptr) == │ │ │ │ + 0x000075dc 20300000 4e544852 45414453 203d2025 0..NTHREADS = % │ │ │ │ + 0x000075ec 640a0000 706c616e 6e657220 74696d65 d...planner time │ │ │ │ + 0x000075fc 3a202567 20730a00 7468655f 706c616e : %g s..the_plan │ │ │ │ + 0x0000760c 00000000 666c6f70 733a2025 302e3066 ....flops: %0.0f │ │ │ │ + 0x0000761c 20616464 2c202530 2e306620 6d756c2c add, %0.0f mul, │ │ │ │ + 0x0000762c 2025302e 30662066 6d610a00 65737469 %0.0f fma..esti │ │ │ │ + 0x0000763c 6d617465 6420636f 73743a20 25662c20 mated cost: %f, │ │ │ │ + 0x0000764c 70636f73 74203d20 25660a00 616c6c6f pcost = %f..allo │ │ │ │ + 0x0000765c 63617465 2e630000 70726f62 6c656d2e cate.c..problem. │ │ │ │ + 0x0000766c 63000000 69736469 67697428 2a732900 c...isdigit(*s). │ │ │ │ + 0x0000767c 702d3e73 7a202626 20702d3e 76656373 p->sz && p->vecs │ │ │ │ + 0x0000768c 7a000000 212a7300 70000000 74656e73 z...!*s.p...tens │ │ │ │ + 0x0000769c 6f722e63 00000000 726e6b20 3e3d2030 or.c....rnk >= 0 │ │ │ │ + 0x000076ac 00000000 42454e43 485f4649 4e495445 ....BENCH_FINITE │ │ │ │ + 0x000076bc 5f524e4b 28737a2d 3e726e6b 29000000 _RNK(sz->rnk)... │ │ │ │ + 0x000076cc 737a2d3e 64696d73 5b695d2e 6e203e20 sz->dims[i].n > │ │ │ │ + 0x000076dc 30000000 42454e43 485f4649 4e495445 0...BENCH_FINITE │ │ │ │ + 0x000076ec 5f524e4b 28737a2d 3e726e6b 29202626 _RNK(sz->rnk) && │ │ │ │ + 0x000076fc 20737461 72745f64 696d202b 20726e6b start_dim + rnk │ │ │ │ + 0x0000770c 203c3d20 737a2d3e 726e6b00 74696d65 <= sz->rnk.time │ │ │ │ + 0x0000771c 722e6300 6e203e3d 20302026 26206e20 r.c.n >= 0 && n │ │ │ │ + 0x0000772c 3c204245 4e43485f 4e54494d 45525300 < BENCH_NTIMERS. │ │ │ │ + 0x0000773c 62656e63 683a2025 733a2564 3a206173 bench: %s:%d: as │ │ │ │ + 0x0000774c 73657274 696f6e20 6661696c 65643a20 sertion failed: │ │ │ │ + 0x0000775c 25730a00 7574696c 2e630000 55736167 %s..util.c..Usag │ │ │ │ + 0x0000776c 653a2025 73000000 0a090000 205b2d2d e: %s....... [-- │ │ │ │ + 0x0000777c 25730000 207c202d 25630000 20617267 %s.. | -%c.. arg │ │ │ │ + 0x0000778c 5d000000 205b6172 675d5d00 6f707469 ]... [arg]].opti │ │ │ │ + 0x0000779c 6f6e202d 2d257320 72657175 69726573 on --%s requires │ │ │ │ + 0x000077ac 20616e20 61726775 6d656e74 0a000000 an argument.... │ │ │ │ + 0x000077bc 6f707469 6f6e202d 25632072 65717569 option -%c requi │ │ │ │ + 0x000077cc 72657320 616e2061 7267756d 656e740a res an argument. │ │ │ │ + 0x000077dc 00000000 756e7265 636f676e 697a6564 ....unrecognized │ │ │ │ + 0x000077ec 206f7074 696f6e20 25730a00 636f6600 option %s..cof. │ │ │ │ + 0x000077fc 00000000 636f6200 00000000 63696600 ....cob.....cif. │ │ │ │ + 0x0000780c 00000000 63696200 00000000 726f6600 ....cib.....rof. │ │ │ │ + 0x0000781c 00000000 726f6200 00000000 72696600 ....rob.....rif. │ │ │ │ + 0x0000782c 00000000 72696200 00000000 01000000 ....rib......... │ │ │ │ + 0x0000783c 01000000 01000000 3e000000 41000000 ........>...A... │ │ │ │ + 0x0000784c 0c000000 41000000 11000000 41000000 ....A.......A... │ │ │ │ + 0x0000785c 27000000 41000000 36000000 41000000 '...A...6...A... │ │ │ │ + 0x0000786c 03000000 41000000 06000000 41000000 ....A.......A... │ │ │ │ + 0x0000787c 15000000 41000000 0f000000 41000000 ....A.......A... │ │ │ │ + 0x0000788c 0e000000 41000000 26000000 41000000 ....A...&...A... │ │ │ │ + 0x0000789c 13000000 41000000 29000000 41000000 ....A...)...A... │ │ │ │ + 0x000078ac 02000000 41000000 19000000 41000000 ....A.......A... │ │ │ │ + 0x000078bc 0a000000 41000000 0b000000 41000000 ....A.......A... │ │ │ │ + 0x000078cc 00000000 00000000 ........ │ │ │ ├── readelf --wide --decompress --hex-dump=.ARM.exidx {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.ARM.exidx': │ │ │ │ - 0x00007064 48a6ff7f 01000000 H....... │ │ │ │ + 0x000078d4 d89dff7f 01000000 ........ │ │ │ ├── readelf --wide --decompress --hex-dump=.eh_frame {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.eh_frame': │ │ │ │ - 0x0000706c 00000000 .... │ │ │ │ + 0x000078dc 00000000 .... │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -92,24 +92,24 @@ │ │ │ │ 0x00009590 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095a0 00000000 00000000 33327833 32783332 ........32x32x32 │ │ │ │ 0x000095b0 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095c0 00000000 00000000 36347836 34783634 ........64x64x64 │ │ │ │ 0x000095d0 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095e0 00000000 00000000 31303078 31303078 ........100x100x │ │ │ │ 0x000095f0 31303000 00000000 00000000 00000000 100............. │ │ │ │ - 0x00009600 00000000 00000000 20680000 02000000 ........ h...... │ │ │ │ - 0x00009610 68000000 28680000 02000000 56000000 h...(h......V... │ │ │ │ - 0x00009620 30680000 02000000 76000000 38680000 0h......v...8h.. │ │ │ │ - 0x00009630 02000000 63000000 44680000 00000000 ....c...Dh...... │ │ │ │ - 0x00009640 74000000 50680000 00000000 6f000000 t...Ph......o... │ │ │ │ - 0x00009650 5c680000 02000000 69000000 68680000 \h......i...hh.. │ │ │ │ - 0x00009660 02000000 6d000000 70680000 02000000 ....m...ph...... │ │ │ │ - 0x00009670 65000000 7c680000 02000000 78000000 e...|h......x... │ │ │ │ - 0x00009680 88680000 02000000 6e000000 9c680000 .h......n....h.. │ │ │ │ - 0x00009690 00000000 77000000 a8680000 00000000 ....w....h...... │ │ │ │ + 0x00009600 00000000 00000000 90700000 02000000 .........p...... │ │ │ │ + 0x00009610 68000000 98700000 02000000 56000000 h....p......V... │ │ │ │ + 0x00009620 a0700000 02000000 76000000 a8700000 .p......v....p.. │ │ │ │ + 0x00009630 02000000 63000000 b4700000 00000000 ....c....p...... │ │ │ │ + 0x00009640 74000000 c0700000 00000000 6f000000 t....p......o... │ │ │ │ + 0x00009650 cc700000 02000000 69000000 d8700000 .p......i....p.. │ │ │ │ + 0x00009660 02000000 6d000000 e0700000 02000000 ....m....p...... │ │ │ │ + 0x00009670 65000000 ec700000 02000000 78000000 e....p......x... │ │ │ │ + 0x00009680 f8700000 02000000 6e000000 0c710000 .p......n....q.. │ │ │ │ + 0x00009690 00000000 77000000 18710000 00000000 ....w....q...... │ │ │ │ 0x000096a0 54000000 00000000 02000000 00000000 T............... │ │ │ │ - 0x000096b0 4c6b0000 546b0000 00000000 28680000 Lk..Tk......(h.. │ │ │ │ - 0x000096c0 00000000 bd210000 5c6b0000 00000000 .....!..\k...... │ │ │ │ - 0x000096d0 d9210000 606b0000 00000000 f5210000 .!..`k.......!.. │ │ │ │ + 0x000096b0 bc730000 c4730000 00000000 98700000 .s...s.......p.. │ │ │ │ + 0x000096c0 00000000 45230000 cc730000 00000000 ....E#...s...... │ │ │ │ + 0x000096d0 61230000 d0730000 00000000 7d230000 a#...s......}#.. │ │ │ │ 0x000096e0 00000000 00000000 00000000 01000000 ................ │ │ │ │ 0x000096f0 01000000 01000000 ........ │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 35366464 61346136 61356236 32396163 56dda4a6a5b629ac │ │ │ │ - 0x00000010 38656631 38643264 39653233 30363735 8ef18d2d9e230675 │ │ │ │ - 0x00000020 34313835 33662e64 65627567 00000000 41853f.debug.... │ │ │ │ - 0x00000030 89d4f5a4 .... │ │ │ │ + 0x00000000 65333732 62306263 62303235 63376130 e372b0bcb025c7a0 │ │ │ │ + 0x00000010 61653236 30663461 34366334 37313939 ae260f4a46c47199 │ │ │ │ + 0x00000020 63343962 63642e64 65627567 00000000 c49bcd.debug.... │ │ │ │ + 0x00000030 c1a649dd ..I. │ │ ├── ./usr/bin/fftwf-wisdom │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x16dd │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x007094 0x00007094 0x00007094 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x007904 0x00007904 0x00007904 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000198 0x00000198 0x00000198 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x070c0 0x070c0 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x07930 0x07930 R E 0x1000 │ │ │ │ LOAD 0x007d4c 0x00008d4c 0x00008d4c 0x009ac 0x00a0c RW 0x1000 │ │ │ │ DYNAMIC 0x007d54 0x00008d54 0x00008d54 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000174 0x00000174 0x00000174 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x0070a0 0x000070a0 0x000070a0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x007910 0x00007910 0x00007910 0x00020 0x00020 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x007d4c 0x00008d4c 0x00008d4c 0x002b4 0x002b4 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ │ 01 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000007bc 0007bc 0005fd 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00000dba 000dba 0000be 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00000e78 000e78 000040 00 A 5 1 4 │ │ │ │ [ 8] .rel.dyn REL 00000eb8 000eb8 000150 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00001008 001008 0002a0 08 AI 4 21 4 │ │ │ │ [10] .init PROGBITS 000012a8 0012a8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 000012b4 0012b4 000424 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 000016d8 0016d8 00470c 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00005de4 005de4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00005dec 005dec 0012a8 00 A 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00007094 007094 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 0000709c 00709c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 000070a0 0070a0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 000016d8 0016d8 004f7c 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00006654 006654 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0000665c 00665c 0012a8 00 A 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00007904 007904 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 0000790c 00790c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00007910 007910 000020 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 00008d4c 007d4c 000004 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 00008d50 007d50 000004 04 WA 0 0 4 │ │ │ │ [20] .dynamic DYNAMIC 00008d54 007d54 000108 08 WA 5 0 4 │ │ │ │ [21] .got PROGBITS 00008e5c 007e5c 0001a4 04 WA 0 0 4 │ │ │ │ [22] .data PROGBITS 00009000 008000 0006f8 00 WA 0 0 4 │ │ │ │ [23] .bss NOBITS 000096f8 0086f8 000060 00 WA 0 0 8 │ │ │ │ [24] .ARM.attributes ARM_ATTRIBUTES 00000000 0086f8 000033 00 0 0 1 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,15 +1,15 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x7d54 contains 29 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libfftw3f_threads.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libfftw3f.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x0000000c (INIT) 0x12a8 │ │ │ │ - 0x0000000d (FINI) 0x5de4 │ │ │ │ + 0x0000000d (FINI) 0x6654 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8d4c │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8d50 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ 0x00000005 (STRTAB) 0x7bc │ │ │ │ 0x00000006 (SYMTAB) 0x1cc │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e187d9a2489ff13c440c40c4b79d9e32f4bcb932 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9992b7cd400ff07d61c8d32c8641a070a49a58ca │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -2/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ fftwf_plan_with_nthreads │ │ │ │ fftwf_threads_set_callback │ │ │ │ fftwf_cleanup_threads │ │ │ │ fftwf_init_threads │ │ │ │ @@ -68,34 +68,23 @@ │ │ │ │ libfftw3f_threads.so.3 │ │ │ │ libfftw3f.so.3 │ │ │ │ libc.so.6 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.4 │ │ │ │ H KxD J{D │ │ │ │ -5 hBFQF/F │ │ │ │ -GJ !GHzDxD │ │ │ │ -DJ !DHzDxD │ │ │ │ -9J !9HzDxD │ │ │ │ -7J !7HzDxD │ │ │ │ -4JC!4HzDxD │ │ │ │ -CMCL}D|D+hs │ │ │ │ -DzDV`] │ │ │ │ Usage: %s [options] [sizes] │ │ │ │ Create wisdom (pre-planned/optimized transforms) for specified sizes, │ │ │ │ writing wisdom to stdout (or to a file, using -o). │ │ │ │ Options: │ │ │ │ -h, --help: print this help │ │ │ │ -V, --version: print version/copyright info │ │ │ │ -v, --verbose: verbose output │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1,14 +1,14 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .text: │ │ │ │ │ │ │ │ 000016d8 <.text>: │ │ │ │ - ldmlt sl, {ip, sp, lr, pc} │ │ │ │ + stmialt r4!, {ip, sp, lr, pc} │ │ │ │ bleq 3d820 <__time64@plt+0x3c154> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -64,4252 +64,4792 @@ │ │ │ │ stclt 0, cr7, [r8, #-104] @ 0xffffff98 │ │ │ │ andeq r7, r0, sl, asr pc │ │ │ │ @ instruction: 0x000076bc │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r7, r0, r6, asr r8 │ │ │ │ andeq r7, r0, sl, lsr pc │ │ │ │ svclt 0x0000e7c4 │ │ │ │ - @ instruction: 0x460db5f8 │ │ │ │ - ldmvs r0!, {r1, r2, fp, sp, lr} │ │ │ │ - @ instruction: 0xf9c6f003 │ │ │ │ - ldmvs r0!, {r2, r9, sl, lr}^ │ │ │ │ - @ instruction: 0xf9c2f003 │ │ │ │ - strmi r6, [r6], -pc, lsr #16 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + stmdavs r6, {r0, r2, r3, r9, sl, lr} │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + @ instruction: 0xf00368b0 │ │ │ │ + @ instruction: 0x4604fcbb │ │ │ │ + @ instruction: 0xf00368f0 │ │ │ │ + stmdavs pc!, {r0, r1, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + @ instruction: 0xf404fb00 │ │ │ │ @ instruction: 0xf00368b8 │ │ │ │ - @ instruction: 0x4605f9bd │ │ │ │ - @ instruction: 0xf404fb06 │ │ │ │ + @ instruction: 0x4605fcb1 │ │ │ │ @ instruction: 0xf00368f8 │ │ │ │ - blx 3fee6 <__time64@plt+0x3e81a> │ │ │ │ - ldcllt 0, cr4, [r8, #84]! @ 0x54 │ │ │ │ + blx 40ac6 <__time64@plt+0x3f3fa> │ │ │ │ + ldmib sp, {r0, r2, r4, lr}^ │ │ │ │ + ldmib sp, {sl, ip, sp}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + svclt 0x0000bd80 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ - push {r0, r1, r3, r5, r7, r8, r9, fp, lr} │ │ │ │ - strcs r4, [r0], #-4080 @ 0xfffff010 │ │ │ │ - svcmi 0x00aa447b │ │ │ │ - stc 6, cr4, [sp, #-556]! @ 0xfffffdd4 │ │ │ │ - vqdmlsl.s32 q4, d13, d4 │ │ │ │ - mulsvs ip, r4, sp │ │ │ │ - blmi fe9d2a2c <__time64@plt+0xfe9d1360> │ │ │ │ - andls r4, r5, r0, lsr #13 │ │ │ │ - strtmi r2, [r6], -r1 │ │ │ │ - blhi fe83ceb8 <__time64@plt+0xfe83b7ec> │ │ │ │ + @ instruction: 0xf84d4ba6 │ │ │ │ + @ instruction: 0xf04f4d24 │ │ │ │ + stmib sp, {sl}^ │ │ │ │ + strtmi r5, [r6], -r1, lsl #12 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + strtmi r4, [r7], -r8, lsl #13 │ │ │ │ + bls 17bf78 <__time64@plt+0x17a8ac> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x601c58fb │ │ │ │ - ldc2 0, cr15, [r0, #12] │ │ │ │ - ldmpl fp!, {r0, r5, r7, r8, r9, fp, lr}^ │ │ │ │ - movwls r9, #25613 @ 0x640d │ │ │ │ - stcmi 0, cr6, [r0], #112 @ 0x70 │ │ │ │ - stmdals r5, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldrbmi r4, [r9], -r2, lsr #12 │ │ │ │ - cdp2 0, 3, cr15, cr4, cr3, {0} │ │ │ │ - @ instruction: 0xf0001c43 │ │ │ │ - ldmdacc pc!, {r0, r2, r4, r5, r6, r7, pc} @ │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stc 14, cr11, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + vqdmlsl.s32 q4, d13, d4 │ │ │ │ + @ instruction: 0x461d4db4 │ │ │ │ + blhi fe63ced8 <__time64@plt+0xfe63b80c> │ │ │ │ + movweq lr, #18893 @ 0x49cd │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ + blmi fe6198dc <__time64@plt+0xfe618210> │ │ │ │ + andsvs r5, ip, fp, ror #17 │ │ │ │ + @ instruction: 0xf974f004 │ │ │ │ + @ instruction: 0xf8554b96 │ │ │ │ + ldrls fp, [r7], #-3 │ │ │ │ + andmi pc, r0, fp, asr #17 │ │ │ │ + ldrbtmi r4, [ip], #-3220 @ 0xfffff36c │ │ │ │ + strtmi r9, [r2], -r4, lsl #16 │ │ │ │ + @ instruction: 0xf0044641 │ │ │ │ + vmovne s3, s4, pc, r3 │ │ │ │ + mrshi pc, (UNDEF: 64) @ │ │ │ │ + eorseq pc, pc, r0, lsr #3 │ │ │ │ vtst.8 d2, d0, d25 │ │ │ │ - ldm pc, {r0, r3, r7, sl, pc}^ @ │ │ │ │ - rsbseq pc, ip, r0, lsl r0 @ │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #94 @ 0x5e │ │ │ │ - streq r0, [r7], #83 @ 0x53 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - subseq r0, r1, r7, lsl #9 │ │ │ │ - subeq r0, sl, r7, lsl #9 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ + ldm pc, {r2, r3, r5, r8, sl, pc}^ @ │ │ │ │ + addeq pc, r6, r0, lsl r0 @ │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-100]! @ 0xffffff9c │ │ │ │ + streq r0, [sl, #-88]! @ 0xffffffa8 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + subseq r0, r5, sl, lsr #10 │ │ │ │ + subeq r0, sp, sl, lsr #10 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ eorseq r0, sl, sp, lsr r0 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - eorseq r0, sl, r7, lsl #9 │ │ │ │ - adcseq r0, r8, ip, ror #1 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #1159 @ 0x487 │ │ │ │ - streq r0, [r7], #175 @ 0xaf │ │ │ │ - addeq r0, ip, sl, lsr #1 │ │ │ │ - @ instruction: 0xf04f0085 │ │ │ │ - ldr r0, [r4, r1, lsl #16]! │ │ │ │ - tstcs r1, sl, ror fp │ │ │ │ - ldrbtmi r4, [sl], #-2682 @ 0xfffff586 │ │ │ │ - @ instruction: 0xf8db58f8 │ │ │ │ - stmdavs r0, {ip, sp} │ │ │ │ - mcr 7, 2, pc, cr14, cr15, {7} @ │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - blmi 1dbd0c0 <__time64@plt+0x1dbb9f4> │ │ │ │ - ldmdavs r3, {r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + eorseq r0, sl, sl, lsr #10 │ │ │ │ + sbcseq r0, r3, sl, lsl #2 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-1322]! @ 0xfffffad6 │ │ │ │ + streq r0, [sl, #-200]! @ 0xffffff38 │ │ │ │ + adceq r0, r1, r2, asr #1 │ │ │ │ + @ instruction: 0xf04f0099 │ │ │ │ + ldr r0, [r3, r1, lsl #12]! │ │ │ │ + @ instruction: 0xf04f9a05 │ │ │ │ + blmi 1b41d28 <__time64@plt+0x1b4065c> │ │ │ │ + bmi 1b57c68 <__time64@plt+0x1b5659c> │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr4, cr15, {7} │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + ldcl 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ + blmi 1a28154 <__time64@plt+0x1a26a88> │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ - @ instruction: 0xe7a06013 │ │ │ │ - ldr r2, [lr, r1, lsl #12] │ │ │ │ - ldrbtmi r4, [r8], #-2162 @ 0xfffff78e │ │ │ │ - ldc 7, cr15, [r0, #1020]! @ 0x3fc │ │ │ │ - ldrbtmi r4, [r8], #-2161 @ 0xfffff78f │ │ │ │ - stc 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - blmi 1bfd098 <__time64@plt+0x1bfb9cc> │ │ │ │ - tstcs r0, sl, lsl #4 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldcl 7, cr15, [r8], #1020 @ 0x3fc │ │ │ │ - bls 1946f0 <__time64@plt+0x193024> │ │ │ │ + @ instruction: 0xe79b6013 │ │ │ │ + streq pc, [r1, -pc, asr #32] │ │ │ │ + stmdami r4!, {r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff4478 │ │ │ │ + stmdami r3!, {r2, r4, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff4478 │ │ │ │ + @ instruction: 0xf04fed90 │ │ │ │ + @ instruction: 0xf7ff0000 │ │ │ │ + stcls 13, cr14, [r5, #-752] @ 0xfffffd10 │ │ │ │ + andeq pc, sl, #79 @ 0x4f │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + stmiapl fp!, {r0, r2, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf7ff6818 │ │ │ │ + blmi 173cce0 <__time64@plt+0x173b614> │ │ │ │ svclt 0x00b82801 │ │ │ │ - ldmpl fp!, {r0, sp}^ │ │ │ │ - movwcs r6, #4120 @ 0x1018 │ │ │ │ - @ instruction: 0xf7ff6013 │ │ │ │ - stmdacs r0, {r1, r3, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - svcge 0x007ff47f │ │ │ │ - vst1.16 {d20-d21}, [pc :128], r6 │ │ │ │ - stmdami r6!, {r0, r1, r2, r7, r8, ip, sp, lr}^ │ │ │ │ + stmiapl fp!, {r0, sp}^ │ │ │ │ + @ instruction: 0xf04f6018 │ │ │ │ + @ instruction: 0xf8cb0301 │ │ │ │ + @ instruction: 0xf7ff3000 │ │ │ │ + stmdacs r0, {r3, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + svcge 0x0074f47f │ │ │ │ + vst1.16 {d20-d21}, [pc :64], r5 │ │ │ │ + ldmdami r5, {r0, r1, r2, r7, r8, ip, sp, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2l 0, cr15, [r8], #12 │ │ │ │ - @ instruction: 0xf002e775 │ │ │ │ - ldrdcs pc, [r1], -r1 │ │ │ │ - ldcmi 2, cr15, [r4, #52] @ 0x34 │ │ │ │ - blhi 13cc6c <__time64@plt+0x13b5a0> │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldmpl sl!, {r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf0436813 │ │ │ │ - andsvs r0, r3, r8, lsl #6 │ │ │ │ - blmi 163b720 <__time64@plt+0x163a054> │ │ │ │ - andge pc, r3, r7, asr r8 @ │ │ │ │ + @ instruction: 0xf8baf004 │ │ │ │ + @ instruction: 0xf002e76a │ │ │ │ + @ instruction: 0xf04ffdf1 │ │ │ │ + vhadd.s8 d0, d13, d1 │ │ │ │ + ldc 13, cr4, [sp], #720 @ 0x2d0 │ │ │ │ + ldmib sp, {r2, r8, r9, fp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + blx 13fb4a <__time64@plt+0x13e47e> │ │ │ │ + blmi 10a81ec <__time64@plt+0x10a6b20> │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + movweq pc, #32835 @ 0x8043 @ │ │ │ │ + smlald r6, pc, r3, r0 @ │ │ │ │ + blmi 10681fc <__time64@plt+0x1066b30> │ │ │ │ + andge pc, r3, r2, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blcs b5f9a4 <__time64@plt+0xb5e2d8> │ │ │ │ - stmdavc r3, {r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ - teqle r1, r0, lsl #22 │ │ │ │ - ldmpl fp!, {r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0x4628681d │ │ │ │ - mcr 7, 4, pc, cr6, cr15, {7} @ │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - blmi 14a291c <__time64@plt+0x14a1250> │ │ │ │ - ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + bcs b5f9fc <__time64@plt+0xb5e330> │ │ │ │ + stmdavc r2, {r1, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ + teqle r7, r0, lsl #20 │ │ │ │ + bmi fe8614 <__time64@plt+0xfe6f48> │ │ │ │ + ldmdavs r5, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + stmdacs r0, {r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + strbthi pc, [r5], #-0 @ │ │ │ │ + blmi ea8228 <__time64@plt+0xea6b5c> │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf43f42ab │ │ │ │ - strtmi sl, [r8], -ip, asr #30 │ │ │ │ - ldcl 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ - blmi 13bb6e4 <__time64@plt+0x13ba018> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - smlald r6, r2, sl, r0 │ │ │ │ - tstcs r0, r6, asr #22 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - stcl 7, cr15, [lr, #1020] @ 0x3fc │ │ │ │ - blhi 103d4a0 <__time64@plt+0x103bdd4> │ │ │ │ - blls 37b6c8 <__time64@plt+0x379ffc> │ │ │ │ - @ instruction: 0x4618b113 │ │ │ │ - stc2l 0, cr15, [r0], #12 │ │ │ │ - @ instruction: 0xf8574b3f │ │ │ │ + qasxmi sl, r8, r3 │ │ │ │ + stcl 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ + blmi dbb6e0 <__time64@plt+0xdba014> │ │ │ │ + andeq pc, r1, #79 @ 0x4f │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + bls 17b6d4 <__time64@plt+0x17a008> │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf7ff6818 │ │ │ │ + mrc 13, 5, lr, cr0, cr12, {4} │ │ │ │ + ldr r8, [sp, -r0, asr #22] │ │ │ │ + tstlt r3, r7, lsl fp │ │ │ │ + @ instruction: 0xf0044618 │ │ │ │ + bls 17fcf8 <__time64@plt+0x17e62c> │ │ │ │ + @ instruction: 0xf8524b25 │ │ │ │ @ instruction: 0xf8daa003 │ │ │ │ - stmdavc r3, {} @ │ │ │ │ - tstle fp, sp, lsr #22 │ │ │ │ - stmiblt fp, {r0, r1, r6, fp, ip, sp, lr}^ │ │ │ │ - str r9, [r8, -sp, lsl #6]! │ │ │ │ - ldrbtmi r4, [r9], #-2367 @ 0xfffff6c1 │ │ │ │ - mcr 7, 0, pc, cr6, cr15, {7} @ │ │ │ │ + stmdavc r2, {} @ │ │ │ │ + tstle ip, sp, lsr #20 │ │ │ │ + ldmiblt r2, {r1, r6, fp, ip, sp, lr}^ │ │ │ │ + smlad fp, r7, r2, r9 │ │ │ │ + ldrbtmi r4, [r9], #-2341 @ 0xfffff6db │ │ │ │ + ldcl 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ - bmi f76138 <__time64@plt+0xf74a6c> │ │ │ │ - @ instruction: 0xf8da2101 │ │ │ │ - ldmpl r8!, {ip, sp} │ │ │ │ - stmdavs r0, {r0, r1, r3, r4, r5, r9, fp, lr} │ │ │ │ - @ instruction: 0xf7ff447a │ │ │ │ - ldmdami sl!, {r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7ff4478 │ │ │ │ - strdcs lr, [r1], -r4 │ │ │ │ - ldcl 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ - stcl 7, cr15, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf0033001 │ │ │ │ - @ instruction: 0xf8dafc97 │ │ │ │ - andls r1, sp, r0 │ │ │ │ - stc 7, cr15, [sl, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf04fe705 │ │ │ │ - str r0, [r2, -r0, lsl #18] │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ - blmi 8b5e6c <__time64@plt+0x8b47a0> │ │ │ │ - ldmdavs r3, {r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - nopeq {67} @ 0x43 │ │ │ │ - @ instruction: 0xf1b96013 │ │ │ │ - @ instruction: 0xf0400f00 │ │ │ │ - mcrcs 2, 0, r8, cr0, cr4, {0} │ │ │ │ - bicshi pc, r6, r0 │ │ │ │ - ldrdge pc, [r0], pc @ │ │ │ │ - andls sl, r6, #86016 @ 0x15000 │ │ │ │ - andls sl, r7, #94208 @ 0x17000 │ │ │ │ - andls sl, r8, #102400 @ 0x19000 │ │ │ │ - andls sl, r9, #110592 @ 0x1b000 │ │ │ │ - andls sl, sl, #118784 @ 0x1d000 │ │ │ │ - andls sl, fp, #126976 @ 0x1f000 │ │ │ │ - andls sl, ip, #135168 @ 0x21000 │ │ │ │ - bmi 852e7c <__time64@plt+0x8517b0> │ │ │ │ - stmdbmi r1!, {r9, sl, sp} │ │ │ │ - bicvs pc, r0, #41943040 @ 0x2800000 │ │ │ │ - @ instruction: 0x4655447a │ │ │ │ - stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - @ instruction: 0x4634b710 │ │ │ │ - @ instruction: 0xf10d46b0 │ │ │ │ - ldrmi r0, [sl], ip, asr #18 │ │ │ │ - @ instruction: 0x910f4693 │ │ │ │ - svclt 0x0000e09a │ │ │ │ - andhi pc, r0, pc, lsr #7 │ │ │ │ + blls 17618c <__time64@plt+0x174ac0> │ │ │ │ + bmi 889e84 <__time64@plt+0x8887b8> │ │ │ │ + bmi 897ce4 <__time64@plt+0x896618> │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + stc 7, cr15, [r6, #1020] @ 0x3fc │ │ │ │ + ldrbtmi r4, [r8], #-2079 @ 0xfffff7e1 │ │ │ │ + ldc 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0xf7ffed22 │ │ │ │ + @ instruction: 0xf100ed2c │ │ │ │ + @ instruction: 0xf0040001 │ │ │ │ + @ instruction: 0xf8daf85b │ │ │ │ + andsls r1, r7, r0 │ │ │ │ + ldcl 7, cr15, [r4], {255} @ 0xff │ │ │ │ + @ instruction: 0xf04fe6e6 │ │ │ │ + strbt r0, [r3], r0, lsl #18 │ │ │ │ ... │ │ │ │ - andeq r7, r0, r0, ror #29 │ │ │ │ - andeq r7, r0, r0, lsr r6 │ │ │ │ + andeq r7, r0, r4, lsl r6 │ │ │ │ + muleq r0, r6, lr │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x00007db4 │ │ │ │ + andeq r7, r0, r6, lsl #27 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r4, r0, lr, lsl #11 │ │ │ │ + andeq r4, r0, r2, asr #27 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - ldrdeq r4, [r0], -r6 │ │ │ │ - strdeq r4, [r0], -sl │ │ │ │ + andeq r5, r0, ip, lsl #6 │ │ │ │ + andeq r5, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r4, r0, r8, lsr #28 │ │ │ │ - andeq r4, r0, r6, lsr lr │ │ │ │ + andeq r5, r0, r4, asr r6 │ │ │ │ + andeq r5, r0, r2, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r7, r0, r2, lsr sp │ │ │ │ - andeq r4, r0, r6, ror #31 │ │ │ │ + ldrdeq r7, [r0], -r0 │ │ │ │ + andeq r5, r0, lr, ror #15 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r4, r0, r4, lsl sp │ │ │ │ - andeq r4, r0, ip, asr sp │ │ │ │ - andeq r7, r0, r8, ror r5 │ │ │ │ - andeq r5, r0, ip, lsl r5 │ │ │ │ - andeq r4, r0, ip, lsr sp │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stcl 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r6, {r3, r4, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - addshi pc, r1, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stcl 7, cr15, [r0], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r7, {r0, r1, r3, r5, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - adchi pc, r4, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldcl 7, cr15, [r2], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r8, {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ - adcshi pc, r7, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stcl 7, cr15, [r4], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals r9, {r0, r4, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - sbchi pc, sl, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldc 7, cr15, [r6], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals sl, {r2, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - sbcshi pc, sp, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - stc 7, cr15, [r8], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals fp, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r1, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - rscshi pc, r0, r0 │ │ │ │ - @ instruction: 0x46282178 │ │ │ │ - ldc 7, cr15, [sl], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ - stmdals ip, {r0, r3, r8, pc} │ │ │ │ - @ instruction: 0xf7ff216f │ │ │ │ - stmdacs r0, {r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + andeq r5, r0, sl, lsl r5 │ │ │ │ + andeq r5, r0, r2, ror #10 │ │ │ │ + bls 170010 <__time64@plt+0x16e944> │ │ │ │ + ubfxcc pc, pc, #17, #9 │ │ │ │ + ldmdavs r3, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + nopeq {67} @ 0x43 │ │ │ │ + @ instruction: 0xf1b96013 │ │ │ │ + @ instruction: 0xf0400f00 │ │ │ │ + svccs 0x00008241 │ │ │ │ + andhi pc, r1, #0 │ │ │ │ + @ instruction: 0xf8dfaa1d │ │ │ │ + @ instruction: 0xf10da7d0 │ │ │ │ + @ instruction: 0xf04f096c │ │ │ │ + andls r0, r6, #0, 14 │ │ │ │ + @ instruction: 0x463caa1f │ │ │ │ + @ instruction: 0x67c0f8df │ │ │ │ + bge 86636c <__time64@plt+0x864ca0> │ │ │ │ + andls r4, r8, #-100663296 @ 0xfa000000 │ │ │ │ + andls sl, r9, #143360 @ 0x23000 │ │ │ │ + ldrbtmi sl, [lr], #-2597 @ 0xfffff5db │ │ │ │ + bicvs pc, r0, #25165824 @ 0x1800000 │ │ │ │ + bge 9e638c <__time64@plt+0x9e4cc0> │ │ │ │ + @ instruction: 0x464b469b │ │ │ │ + andls r4, fp, #193986560 @ 0xb900000 │ │ │ │ + ldrmi sl, [sp], -r9, lsr #20 │ │ │ │ + rsbhi pc, r4, sp, asr #17 │ │ │ │ + ldmib sl, {r1, r2, r4, r9, ip, pc}^ │ │ │ │ + stmib sp, {r9, ip}^ │ │ │ │ + ldmib sl, {r2, r3, r9, ip}^ │ │ │ │ + stmib sp, {r1, r9, ip}^ │ │ │ │ + ldmib sl, {r1, r2, r3, r9, ip}^ │ │ │ │ + stmib sp, {r2, r9, ip}^ │ │ │ │ + ldmib sl, {r4, r9, ip}^ │ │ │ │ + stmib sp, {r1, r2, r9, ip}^ │ │ │ │ + ldmib sl, {r1, r4, r9, ip}^ │ │ │ │ + stmib sp, {r3, r9, ip}^ │ │ │ │ + rsbs r1, r4, r4, lsl r2 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbchi pc, r0, r0 │ │ │ │ + @ instruction: 0xf04f9806 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + adcshi pc, r8, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbcshi pc, r6, r0 │ │ │ │ + @ instruction: 0xf04f9807 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbchi pc, lr, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + rschi pc, ip, r0 │ │ │ │ + @ instruction: 0xf04f9808 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r7, sl, fp, sp, lr, pc} │ │ │ │ + rschi pc, r4, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 2) @ │ │ │ │ - strmi r3, [sl, #1312]! @ 0x520 │ │ │ │ - subshi pc, lr, #0 │ │ │ │ - @ instruction: 0x464f46dc │ │ │ │ - @ instruction: 0x000fe8bc │ │ │ │ - ldm ip!, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ - strgt r0, [pc, -pc] │ │ │ │ - @ instruction: 0x000fe8bc │ │ │ │ - ldm ip, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ - stm r7, {r0, r1, r2, r3} │ │ │ │ - cmncs r8, pc │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - teqlt r0, sl, ror ip │ │ │ │ - strbmi r2, [r8], -pc, ror #2 │ │ │ │ - ldcl 7, cr15, [r4], #-1020 @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 3eda20 <__time64@plt+0x3ec354> │ │ │ │ - movwls sl, #3875 @ 0xf23 │ │ │ │ - andcs r2, r1, #64, 6 │ │ │ │ - @ instruction: 0x46384619 │ │ │ │ - strls lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ - ldc 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - @ instruction: 0x463881b9 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - ldc2 0, cr15, [r0, #8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - mrrc 7, 15, pc, r6, cr15 @ │ │ │ │ + @ instruction: 0xf04f9809 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + rscshi pc, sl, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + tstphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf04f980a │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + msrhi CPSR_fsx, r0 │ │ │ │ + @ instruction: 0xf04f980b │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + msrhi CPSR_sx, r0 │ │ │ │ + cmnpeq r8, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, sl, fp, sp, lr, pc} │ │ │ │ + mrshi pc, (UNDEF: 68) @ │ │ │ │ + @ instruction: 0xf04f9816 │ │ │ │ + @ instruction: 0xf7ff016f │ │ │ │ + stmdacs r0, {r1, r2, r6, sl, fp, sp, lr, pc} │ │ │ │ + teqphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ + strteq pc, [r0], -r6, lsl #2 │ │ │ │ + @ instruction: 0xf00045b3 │ │ │ │ + ldmib sp, {r0, r2, r6, r7, r9, pc}^ │ │ │ │ + @ instruction: 0xf04f230c │ │ │ │ + @ instruction: 0x46300178 │ │ │ │ + movwcs lr, #2501 @ 0x9c5 │ │ │ │ + movwcs lr, #59869 @ 0xe9dd │ │ │ │ + movwcs lr, #10693 @ 0x29c5 │ │ │ │ + tstcs r0, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #18885 @ 0x49c5 │ │ │ │ + tstcs r2, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #27077 @ 0x69c5 │ │ │ │ + tstcs r4, #3620864 @ 0x374000 │ │ │ │ + movwcs lr, #35269 @ 0x89c5 │ │ │ │ + movwcs lr, #43482 @ 0xa9da │ │ │ │ + movwcs lr, #43461 @ 0xa9c5 │ │ │ │ + movwcs lr, #51674 @ 0xc9da │ │ │ │ + movwcs lr, #51653 @ 0xc9c5 │ │ │ │ + movwcs lr, #59866 @ 0xe9da │ │ │ │ + movwcs lr, #59845 @ 0xe9c5 │ │ │ │ + ldc 7, cr15, [r8], {255} @ 0xff │ │ │ │ + @ instruction: 0xf04fb138 │ │ │ │ + strtmi r0, [r8], -pc, ror #2 │ │ │ │ + ldc 7, cr15, [r2], {255} @ 0xff │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 1ada00 <__time64@plt+0x1ac334> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -r4, lsr #10 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + @ instruction: 0xf8dfaf5d │ │ │ │ + @ instruction: 0xf10d3628 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + ldrbtmi r9, [fp], #-1538 @ 0xfffff9fe │ │ │ │ + strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcsmi lr, r4, #24, 26 @ 0x600 │ │ │ │ - bicshi pc, r0, r0, lsl #5 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c12c8 <__time64@plt+0x3bfbfc> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #53760 @ 0xd200 │ │ │ │ + mvnhi pc, r0, asr #6 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffcf002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ - svcge 0x0055f47f │ │ │ │ - svcge 0x00239b07 │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - strbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ - strls r4, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + svcge 0x0040f47f │ │ │ │ + @ instruction: 0xf10d9b06 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrbcc pc, [r0, #2271] @ 0x8df @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ - ldrmi r2, [r9], -r0, asr #6 │ │ │ │ - ldcl 7, cr15, [r6], #1020 @ 0x3fc │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - ldrtmi r8, [r8], -r7, lsl #3 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - stc2l 0, cr15, [lr, #-8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - ldc 7, cr15, [r4], {255} @ 0xff │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 22d9ec <__time64@plt+0x22c320> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -r8, lsr #9 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #54784 @ 0xd600 │ │ │ │ - cmnphi r6, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1244 <__time64@plt+0x3bfb78> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcsmi lr, ip, #172, 24 @ 0xac00 │ │ │ │ + andshi pc, r1, #128, 4 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xffd6f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - svcge 0x002ff47f │ │ │ │ - svcge 0x00239b09 │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ - strls r4, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ + stmdacs r0, {r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + svcge 0x002af47f │ │ │ │ + @ instruction: 0xf10d9b07 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strcc pc, [r8, #2271] @ 0x8df │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ - ldrmi r2, [r9], -r0, asr #6 │ │ │ │ - ldc 7, cr15, [r4], #1020 @ 0x3fc │ │ │ │ - vhsub.u8 d20, d16, d22 │ │ │ │ - ldrtmi r8, [r8], -r5, ror #2 │ │ │ │ - movwls r1, #60515 @ 0xec63 │ │ │ │ - stc2 0, cr15, [ip, #-8]! │ │ │ │ - cmncs r8, lr, lsl #22 │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - ldrmi r4, [ip], -r8, lsr #12 │ │ │ │ - bl ff4bfd5c <__time64@plt+0xff4be690> │ │ │ │ - @ instruction: 0xf47f2800 │ │ │ │ - blls 2ad9d8 <__time64@plt+0x2ac30c> │ │ │ │ - movwls sl, #7971 @ 0x1f23 │ │ │ │ - @ instruction: 0xf8df2201 │ │ │ │ - ldrtmi r3, [r8], -ip, lsr #8 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #34304 @ 0x8600 │ │ │ │ + @ instruction: 0x81b4f340 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xffb0f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + svcge 0x0014f47f │ │ │ │ + @ instruction: 0xf10d9b08 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strbcc pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #148, 24 @ 0x9400 │ │ │ │ - msrhi LR_mon, r0 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c11c0 <__time64@plt+0x3bfaf4> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #96, 24 @ 0x6000 │ │ │ │ + @ instruction: 0x81a4f340 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff8af002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - svcge 0x0009f47f │ │ │ │ - svcge 0x00239b0b │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - @ instruction: 0x46384bfb │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 7, APSR_nzcv, cr14, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b09 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #116, 24 @ 0x7400 │ │ │ │ - rscshi pc, ip, r0, asr #6 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1180 <__time64@plt+0x3bfab4> │ │ │ │ - @ instruction: 0xf8482178 │ │ │ │ - strtmi r0, [r8], -r4, lsr #32 │ │ │ │ + adcmi lr, r7, #14848 @ 0x3a00 │ │ │ │ + orrshi pc, r4, r0, asr #6 │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff64f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ - stmdacs r0, {r1, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - mrcge 4, 7, APSR_nzcv, cr7, cr15, {3} │ │ │ │ - svcge 0x00239b0c │ │ │ │ - andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - ldrtmi r4, [r8], -ip, ror #23 │ │ │ │ - ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ - movtcs r9, #768 @ 0x300 │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + mcrge 4, 7, pc, cr8, cr15, {3} @ │ │ │ │ + @ instruction: 0xf10d9b0a │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + ldrtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - adcmi lr, r6, #84, 24 @ 0x5400 │ │ │ │ - rscshi pc, ip, r0, asr #6 │ │ │ │ - stclne 6, cr4, [r3], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0xf002930e │ │ │ │ - blls 3c1140 <__time64@plt+0x3bfa74> │ │ │ │ - eoreq pc, r4, r8, asr #16 │ │ │ │ - usat r4, #3, ip, lsl #12 │ │ │ │ - @ instruction: 0x46314634 │ │ │ │ - blmi ff86763c <__time64@plt+0xff865f70> │ │ │ │ - ldmpl sl!, {r0, r2, fp, ip, pc}^ │ │ │ │ + adcmi lr, r7, #20, 24 @ 0x1400 │ │ │ │ + cmpphi sp, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff3ef002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 6, APSR_nzcv, cr2, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b0b │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #243712 @ 0x3b800 │ │ │ │ + tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xff18f002 │ │ │ │ + @ instruction: 0xf04f9b18 │ │ │ │ + @ instruction: 0xf8490178 │ │ │ │ + ldrtmi r0, [r0], -r4, lsr #32 │ │ │ │ + @ instruction: 0xf7ff461c │ │ │ │ + stmdacs r0, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 5, APSR_nzcv, cr12, cr15, {3} │ │ │ │ + @ instruction: 0xf10d9b16 │ │ │ │ + @ instruction: 0xf04f08ac │ │ │ │ + strbmi r0, [r0], -r1, lsl #4 │ │ │ │ + strcc lr, [r1], -sp, asr #19 │ │ │ │ + strtcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + movteq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7ff4619 │ │ │ │ + adcmi lr, r7, #200, 22 @ 0x32000 │ │ │ │ + tstphi r7, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #4356 @ 0x1104 @ │ │ │ │ + tstls r8, #64, 12 @ 0x4000000 │ │ │ │ + cdp2 0, 15, cr15, cr2, cr2, {0} │ │ │ │ + @ instruction: 0xf8499b18 │ │ │ │ + ldrmi r0, [ip], -r4, lsr #32 │ │ │ │ + ldrtmi lr, [ip], -r4, lsr #13 │ │ │ │ + @ instruction: 0x463d4639 │ │ │ │ + andeq lr, r4, #3620864 @ 0x374000 │ │ │ │ + ldmpl r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, r8, #1245184 @ 0x130000 │ │ │ │ - @ instruction: 0xf8dfdd60 │ │ │ │ - @ instruction: 0xf10da37c │ │ │ │ - @ instruction: 0xf8dd088c │ │ │ │ - @ instruction: 0x46199018 │ │ │ │ - strlt lr, [r6, -sp, asr #19] │ │ │ │ - @ instruction: 0x462744fa │ │ │ │ - blls 193894 <__time64@plt+0x1921c8> │ │ │ │ - eormi pc, r1, r3, asr r8 @ │ │ │ │ - pushcs {r0, r5, fp, ip, sp, lr} │ │ │ │ - stmdavc r1!, {r0, r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ - teqle r4, r0, lsl #18 │ │ │ │ - @ instruction: 0x463d4bd5 │ │ │ │ - ldmpl r4, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ - strbmi lr, [r0], -r5 │ │ │ │ - stc2 0, cr15, [r0], #8 │ │ │ │ - eoreq pc, r5, r9, asr #16 │ │ │ │ - stmdavs r0!, {r0, r8, sl, ip, sp} │ │ │ │ - ldrbmi r4, [r1], -r2, asr #12 │ │ │ │ - @ instruction: 0xf7ff462f │ │ │ │ - stmdacs r1, {r1, r2, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ - adcmi sp, lr, #-1073741814 @ 0xc000000a │ │ │ │ - rsbseq sp, r6, pc, ror #25 │ │ │ │ - strcc r4, [r1], -r8, asr #12 │ │ │ │ - @ instruction: 0xf7ff00b1 │ │ │ │ - @ instruction: 0x4681eab8 │ │ │ │ - @ instruction: 0xf7ffe7e7 │ │ │ │ - stmdacs r0, {r3, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - stclge 4, cr15, [r7, #508]! @ 0x1fc │ │ │ │ - ldrbtmi r4, [fp], #-3013 @ 0xfffff43b │ │ │ │ - blcs 1bf10 <__time64@plt+0x1a844> │ │ │ │ - stclge 4, cr15, [r1, #252]! @ 0xfc │ │ │ │ - eorcs r4, r9, #199680 @ 0x30c00 │ │ │ │ - smlabtcs r1, r3, r8, r4 │ │ │ │ - ldmpl fp!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf8dfdd63 │ │ │ │ + cdpge 3, 2, cr11, cr11, cr8, {7} │ │ │ │ + ssatmi r4, #3, r9, lsl #12 │ │ │ │ + andshi pc, r8, sp, asr #17 │ │ │ │ + ldrbtmi r4, [fp], #1680 @ 0x690 │ │ │ │ + @ instruction: 0xf8539b06 │ │ │ │ + stmdavc r1!, {r0, r5, lr} │ │ │ │ + teqle lr, sp, lsr #18 │ │ │ │ + stmdbcs r0, {r0, r5, r6, fp, ip, sp, lr} │ │ │ │ + bls 17645c <__time64@plt+0x174d90> │ │ │ │ + blmi ffc53ab8 <__time64@plt+0xffc523ec> │ │ │ │ + ldrd r5, [r6], -r4 │ │ │ │ + @ instruction: 0xf0024630 │ │ │ │ + @ instruction: 0xf845fec9 │ │ │ │ + @ instruction: 0xf1090029 │ │ │ │ + stmdavs r0!, {r0, r8, fp} │ │ │ │ + @ instruction: 0x46594632 │ │ │ │ + ldmib sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbmi r2, [sl], r1, lsl #16 │ │ │ │ + strbmi sp, [pc, #-306] @ 1e66 <__time64@plt+0x79a> │ │ │ │ + b 13f9354 <__time64@plt+0x13f7c88> │ │ │ │ + strtmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + b a3ffa8 <__time64@plt+0xa3e8dc> │ │ │ │ + strb r4, [r3, r5, lsl #12]! │ │ │ │ + b 123ffb0 <__time64@plt+0x123e8e4> │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + blmi ff82d6a4 <__time64@plt+0xff82bfd8> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf43f2b00 │ │ │ │ + bls 16d698 <__time64@plt+0x16bfcc> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmmi sp, {r2, r3, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf04f58d3 │ │ │ │ + ldrbtmi r0, [r8], #-553 @ 0xfffffdd7 │ │ │ │ @ instruction: 0xf7ff681b │ │ │ │ - vmlscs.f32 s28, s1, s0 │ │ │ │ - ldclge 4, cr15, [r8, #508] @ 0x1fc │ │ │ │ - adcsmi lr, lr, #172, 14 @ 0x2b00000 │ │ │ │ - adcshi pc, r4, r0, asr #6 │ │ │ │ - @ instruction: 0x46201c7d │ │ │ │ - stc2l 0, cr15, [ip], #-8 │ │ │ │ - eoreq pc, r7, r9, asr #16 │ │ │ │ - @ instruction: 0xf8db462f │ │ │ │ - blls 145edc <__time64@plt+0x144810> │ │ │ │ - @ instruction: 0xf8cb3101 │ │ │ │ - addsmi r1, r9, #0 │ │ │ │ - ldrtmi sp, [ip], -pc, lsr #23 │ │ │ │ - strtmi r9, [r1], -r7, lsl #30 │ │ │ │ - andsls pc, r8, sp, asr #17 │ │ │ │ - andcs r4, r4, #183296 @ 0x2cc00 │ │ │ │ - ldrbtmi r9, [fp], #-2054 @ 0xfffff7fa │ │ │ │ - bl fe6bfef8 <__time64@plt+0xfe6be82c> │ │ │ │ - blcs 28b34 <__time64@plt+0x27468> │ │ │ │ - sbcshi pc, r8, r0 │ │ │ │ - ldrmi r4, [r8], -pc, lsr #19 │ │ │ │ + svccs 0x0000ea2e │ │ │ │ + stcge 4, cr15, [r8, #508]! @ 0x1fc │ │ │ │ + ldrbmi lr, [r7, #-1959] @ 0xfffff859 │ │ │ │ + sbcshi pc, r2, r0, asr #6 │ │ │ │ + @ instruction: 0xf10a4620 │ │ │ │ + @ instruction: 0xf0020901 │ │ │ │ + @ instruction: 0xf845fe8d │ │ │ │ + strbmi r0, [sl], sl, lsr #32 │ │ │ │ + ldrdne pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf1019b04 │ │ │ │ + addsmi r0, r9, #1073741824 @ 0x40000000 │ │ │ │ + andne pc, r0, r8, asr #17 │ │ │ │ + ldrbmi sp, [r4], -r6, lsr #23 │ │ │ │ + blmi ff353958 <__time64@plt+0xff35228c> │ │ │ │ + andeq pc, r4, #79 @ 0x4f │ │ │ │ + ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ + bl 24001c <__time64@plt+0x23e950> │ │ │ │ + blcs 28c80 <__time64@plt+0x275b4> │ │ │ │ + rscshi pc, fp, r0 │ │ │ │ + ldrmi r4, [r8], -r8, asr #19 │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - strmi lr, [r5], -r6, lsl #23 │ │ │ │ + @ instruction: 0x4607eaf4 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi feb22378 <__time64@plt+0xfeb20cac> │ │ │ │ - movwls r5, #22779 @ 0x58fb │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0x2c00ebd8 │ │ │ │ - strmi r4, [sl], r1, lsl #13 │ │ │ │ - addhi pc, fp, r0, asr #6 │ │ │ │ - blhi ff03da04 <__time64@plt+0xff03c338> │ │ │ │ - @ instruction: 0xf1a39b06 │ │ │ │ - cdp 8, 15, cr0, cr1, cr4, {0} │ │ │ │ - vpmin.s8 d31, d0, d0 │ │ │ │ - @ instruction: 0xf8df80c0 │ │ │ │ - strcs fp, [r0], -ip, lsl #5 │ │ │ │ - vldr d4, [pc, #648] @ 21d0 <__time64@plt+0xb04> │ │ │ │ - ldrbtmi r9, [fp], #2959 @ 0xb8f │ │ │ │ - stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - and r3, pc, r7, lsl #10 │ │ │ │ - @ instruction: 0xf0024628 │ │ │ │ - @ instruction: 0x4628f91b │ │ │ │ - @ instruction: 0xffe8f001 │ │ │ │ - @ instruction: 0xf0024628 │ │ │ │ - @ instruction: 0xf858f8c9 │ │ │ │ - strcc r0, [r1], -r4, lsl #30 │ │ │ │ - stc2 0, cr15, [r0, #8]! │ │ │ │ - strhtle r4, [r5], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - bl fec3ce2c <__time64@plt+0xfec3b760> │ │ │ │ - bl 1841fa4 <__time64@plt+0x18408d8> │ │ │ │ - @ instruction: 0xf003010a │ │ │ │ - mcrr 14, 15, pc, r1, cr13 @ │ │ │ │ - vdup.32 d6, r0 │ │ │ │ - vmov.f64 d7, #73 @ 0x3e480000 0.1953125 │ │ │ │ - vsqrt.f64 d24, d7 │ │ │ │ - @ instruction: 0xdde6fa10 │ │ │ │ - ldrdcc pc, [r0], -fp │ │ │ │ - ldrdpl pc, [r4], -r8 │ │ │ │ - sbcsle r2, r7, r0, lsl #22 │ │ │ │ - andcs r6, r1, sl, lsr #23 │ │ │ │ - @ instruction: 0xf7ff9907 │ │ │ │ - ldrb lr, [r1, r0, ror #21] │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 83ffb8 <__time64@plt+0x83e8ec> │ │ │ │ - ldrt r4, [lr], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 63ffc8 <__time64@plt+0x63e8fc> │ │ │ │ - ldrbt r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 43ffd8 <__time64@plt+0x43e90c> │ │ │ │ - ldrbt r4, [r0], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 23ffe8 <__time64@plt+0x23e91c> │ │ │ │ - strb r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - b 3fff8 <__time64@plt+0x3e92c> │ │ │ │ - str r4, [r1], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - ldmib r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrbt r4, [fp], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - ldmib r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldr r4, [r2], r0, lsl #13 │ │ │ │ - @ instruction: 0x46400076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - stmib r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strt r4, [r7], -r0, lsl #13 │ │ │ │ - @ instruction: 0x46480076 │ │ │ │ - adcseq r3, r1, r1, lsl #12 │ │ │ │ - stmib r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strb r4, [r3, -r1, lsl #13] │ │ │ │ - stmdals r6, {r3, r8, sl, fp, ip, pc} │ │ │ │ - ldmib sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [fp], #-2914 @ 0xfffff49e │ │ │ │ - biclt r6, r3, fp, lsl r8 │ │ │ │ - blhi ff03db28 <__time64@plt+0xff03c45c> │ │ │ │ - blx 43dc1c <__time64@plt+0x43c550> │ │ │ │ - andcs sp, r0, r3, lsl sp │ │ │ │ - bl e4005c <__time64@plt+0xe3e990> │ │ │ │ - @ instruction: 0x0009ebb0 │ │ │ │ + bls 162538 <__time64@plt+0x160e6c> │ │ │ │ + ldmpl r3, {r2, r6, r7, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xf04f9304 │ │ │ │ + @ instruction: 0xf7ff0000 │ │ │ │ + @ instruction: 0x2c00eb44 │ │ │ │ + strmi r4, [sl], r3, lsl #13 │ │ │ │ + adchi pc, sl, r0, asr #6 │ │ │ │ + blhi ff03db2c <__time64@plt+0xff03c460> │ │ │ │ + stmdaeq r4, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + blx 43dc24 <__time64@plt+0x43c558> │ │ │ │ + rschi pc, r3, r0, asr #4 │ │ │ │ + @ instruction: 0xf04f4bbb │ │ │ │ + @ instruction: 0xf8df0600 │ │ │ │ + ldc 2, cr9, [pc, #944] @ 2420 <__time64@plt+0xd54> │ │ │ │ + ldrbtmi r9, [fp], #-2979 @ 0xfffff45d │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + ands r3, r1, r6, lsl #14 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + ldrtmi pc, [r8], -sp, asr #21 @ │ │ │ │ + @ instruction: 0xf972f002 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + @ instruction: 0xf858fa75 │ │ │ │ + @ instruction: 0xf1060f04 │ │ │ │ + @ instruction: 0xf0020601 │ │ │ │ + adcsmi pc, r4, #956 @ 0x3bc │ │ │ │ + addhi pc, r3, r0 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bl 5400a4 <__time64@plt+0x53e9d8> │ │ │ │ + @ instruction: 0x000bebb0 │ │ │ │ tsteq sl, r1, ror #22 │ │ │ │ - cdp2 0, 8, cr15, cr10, cr3, {0} │ │ │ │ - blvs 117d6ec <__time64@plt+0x117c020> │ │ │ │ - bleq 57d178 <__time64@plt+0x57baac> │ │ │ │ - blvc 1bda8c <__time64@plt+0x1bc3c0> │ │ │ │ - blvc ff23db4c <__time64@plt+0xff23c480> │ │ │ │ - blx 43dc44 <__time64@plt+0x43c578> │ │ │ │ - @ instruction: 0x4628dc56 │ │ │ │ - stmdb r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - andle r4, r2, fp, lsr #5 │ │ │ │ + blx fe7be0c4 <__time64@plt+0xfe7bc9f8> │ │ │ │ + bleq 5bd1bc <__time64@plt+0x5bbaf0> │ │ │ │ + blvc 27dad4 <__time64@plt+0x27c408> │ │ │ │ + blhi ff1fdb90 <__time64@plt+0xff1fc4c4> │ │ │ │ + blx 43dc88 <__time64@plt+0x43c5bc> │ │ │ │ + @ instruction: 0xf8d9dde3 │ │ │ │ + @ instruction: 0xf8d83000 │ │ │ │ + blcs 1e0e0 <__time64@plt+0x1ca14> │ │ │ │ + @ instruction: 0xf04fd0d4 │ │ │ │ + stmdbls r6, {r0} │ │ │ │ + @ instruction: 0xf7ff6bba │ │ │ │ + strb lr, [sp, r8, asr #20] │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3cf0 <__time64@plt+0x13c2624> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + strmi lr, [r1], r6, lsl #19 │ │ │ │ + b 13fb920 <__time64@plt+0x13fa254> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + ldmdb sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbt r4, [r3], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3d1c <__time64@plt+0x13c2650> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + @ instruction: 0x4681e970 │ │ │ │ + b 13fba24 <__time64@plt+0x13fa358> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + stmdb r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strt r4, [r7], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3d48 <__time64@plt+0x13c267c> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + pkhtbmi lr, r1, sl, asr #18 │ │ │ │ + b 13fba90 <__time64@plt+0x13fa3c4> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + stmdb lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrb r4, [sp], r1, lsl #13 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074648 │ │ │ │ + b 13c3d74 <__time64@plt+0x13c26a8> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + strmi lr, [r1], r4, asr #18 │ │ │ │ + b 13fbafc <__time64@plt+0x13fa430> │ │ │ │ + strbmi r0, [r8], -r7, asr #14 │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + orreq lr, r7, pc, asr #20 │ │ │ │ + ldmdb r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strb r4, [r3, #1665]! @ 0x681 │ │ │ │ + strbeq lr, [r7, -pc, asr #20] │ │ │ │ + @ instruction: 0xf1074628 │ │ │ │ + b 13c3da0 <__time64@plt+0x13c26d4> │ │ │ │ + @ instruction: 0xf7ff0187 │ │ │ │ + strmi lr, [r5], -lr, lsr #18 │ │ │ │ + svcls 0x0007e722 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ - blls 37cac0 <__time64@plt+0x37b3f4> │ │ │ │ + blmi 1afc550 <__time64@plt+0x1afae84> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cdp 1, 11, cr11, cr5, cr11, {6} │ │ │ │ + vsqrt.f64 d24, d0 │ │ │ │ + vldrle s30, [r4, #-64] @ 0xffffffc0 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + b fe1401c4 <__time64@plt+0xfe13eaf8> │ │ │ │ + @ instruction: 0x000bebb0 │ │ │ │ + tsteq sl, r1, ror #22 │ │ │ │ + blx 3be1e4 <__time64@plt+0x3bcb18> │ │ │ │ + bleq 57d2dc <__time64@plt+0x57bc10> │ │ │ │ + blvs 123d858 <__time64@plt+0x123c18c> │ │ │ │ + blvc 1bdbf4 <__time64@plt+0x1bc528> │ │ │ │ + blvc ff23dcb4 <__time64@plt+0xff23c5e8> │ │ │ │ + blx 43ddac <__time64@plt+0x43c6e0> │ │ │ │ + @ instruction: 0x4638dc59 │ │ │ │ + ldm r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xd00242bb │ │ │ │ + @ instruction: 0xf7ff4638 │ │ │ │ + blls 5fc958 <__time64@plt+0x5fb28c> │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ - @ instruction: 0xf986f003 │ │ │ │ - @ instruction: 0xf836f002 │ │ │ │ - strbt r2, [r3], #-0 │ │ │ │ - @ instruction: 0xb710e9dd │ │ │ │ - @ instruction: 0xf8cd4621 │ │ │ │ - ssat r8, #23, r8 │ │ │ │ - ldmpl fp!, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ - ldmdavs sp, {r0, r2, r8, r9, ip, pc} │ │ │ │ - @ instruction: 0xf8dfe72e │ │ │ │ - @ instruction: 0xf04fb118 │ │ │ │ + stc2l 0, cr15, [lr], {3} │ │ │ │ + @ instruction: 0xf9c4f002 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bllt ff480210 <__time64@plt+0xff47eb44> │ │ │ │ + ldrdhi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ + strtmi r4, [r1], -sp, asr #12 │ │ │ │ + bls 17bc58 <__time64@plt+0x17a58c> │ │ │ │ + ldmpl r3, {r0, r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ + movwls r6, #18463 @ 0x481f │ │ │ │ + @ instruction: 0xf8dfe70b │ │ │ │ + @ instruction: 0xf04fb134 │ │ │ │ @ instruction: 0xf8df0900 │ │ │ │ - ldrbtmi sl, [fp], #276 @ 0x114 │ │ │ │ + ldrbtmi sl, [fp], #304 @ 0x130 │ │ │ │ @ instruction: 0xf8db44fa │ │ │ │ @ instruction: 0xf8583000 │ │ │ │ stmiblt r3!, {r2, r8, r9, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf1094630 │ │ │ │ @ instruction: 0xf0020901 │ │ │ │ - @ instruction: 0x4630f857 │ │ │ │ - @ instruction: 0xff24f001 │ │ │ │ + ldrtmi pc, [r0], -r7, ror #19 @ │ │ │ │ + @ instruction: 0xf88cf002 │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - @ instruction: 0xf8d8f805 │ │ │ │ + @ instruction: 0xf8d8f98f │ │ │ │ @ instruction: 0xf0020000 │ │ │ │ - strmi pc, [r1, #3293]! @ 0xcdd │ │ │ │ - stmdals r6, {r0, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - ldmdb lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blvs fecbc000 <__time64@plt+0xfecba934> │ │ │ │ - andcs r4, r1, r1, asr r6 │ │ │ │ + strmi pc, [r1, #3851]! @ 0xf0b │ │ │ │ + strtmi sp, [r8], -r9, ror #3 │ │ │ │ + stm r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blvs fecbc164 <__time64@plt+0xfecbaa98> │ │ │ │ + @ instruction: 0xf04f4651 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + @ instruction: 0x4630e97a │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - b bc010c <__time64@plt+0xbbea40> │ │ │ │ + @ instruction: 0xf9ccf002 │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - @ instruction: 0x4630f83d │ │ │ │ - @ instruction: 0xff0af001 │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - @ instruction: 0xf8d8ffeb │ │ │ │ - @ instruction: 0xf0020000 │ │ │ │ - strbmi pc, [ip, #-3267] @ 0xfffff33d @ │ │ │ │ - strb sp, [r4, pc, asr #3]! │ │ │ │ - tstcs r1, r1, lsr #22 │ │ │ │ - ldrbtmi r4, [sl], #-2602 @ 0xfffff5d6 │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blhi 3d774 <__time64@plt+0x3c0a8> │ │ │ │ - b b40140 <__time64@plt+0xb3ea74> │ │ │ │ - blmi 73bfbc <__time64@plt+0x73a8f0> │ │ │ │ - bmi 98a550 <__time64@plt+0x988e84> │ │ │ │ - ldmpl r8!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - stmdavs r0, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - b 8c0154 <__time64@plt+0x8bea88> │ │ │ │ - ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ - ldmdb sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf7ff2001 │ │ │ │ - bmi 53c860 <__time64@plt+0x53b194> │ │ │ │ - @ instruction: 0xf8da2101 │ │ │ │ - ldmpl r8!, {ip, sp} │ │ │ │ - stmdavs r0, {r1, r2, r3, r4, r9, fp, lr} │ │ │ │ + @ instruction: 0x4630f871 │ │ │ │ + @ instruction: 0xf974f002 │ │ │ │ + ldrdeq pc, [r0], -r8 │ │ │ │ + cdp2 0, 15, cr15, cr0, cr2, {0} │ │ │ │ + bicle r4, lr, ip, asr #10 │ │ │ │ + bls 17c22c <__time64@plt+0x17ab60> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ + ldmdavs r8, {r0, r1, r2, r3, r5, r9, fp, lr} │ │ │ │ + blhi 3d8e4 <__time64@plt+0x3c218> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ - andcs lr, r1, r2, lsl sl │ │ │ │ - ldmib r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - b 1ec0180 <__time64@plt+0x1ebeab4> │ │ │ │ + @ instruction: 0xe798e974 │ │ │ │ + tstcs r1, r5, lsl #20 │ │ │ │ + ldmpl r0, {r5, r8, r9, fp, lr}^ │ │ │ │ + blls 5d4b6c <__time64@plt+0x5d34a0> │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + stmdb r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ + stmia r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + blls 17c6ec <__time64@plt+0x17b020> │ │ │ │ + bmi 60a6e4 <__time64@plt+0x609018> │ │ │ │ + bmi 918544 <__time64@plt+0x916e78> │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + ldrbtmi r6, [sl], #-2048 @ 0xfffff800 │ │ │ │ + ldmdb r6, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0xf7ffe8f6 │ │ │ │ + svclt 0x0000e9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcmi r2, ip, r0 │ │ │ │ - andeq r4, r0, lr, ror #22 │ │ │ │ - andeq r4, r0, ip, lsr #22 │ │ │ │ - andeq r4, r0, sl, ror #21 │ │ │ │ - andeq r4, r0, r8, lsr #21 │ │ │ │ - andeq r4, r0, r6, ror #20 │ │ │ │ - andeq r4, r0, r6, lsr #20 │ │ │ │ - andeq r4, r0, r6, ror #19 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrdeq r5, [r0], -r8 │ │ │ │ + andeq r7, r0, lr, lsr #9 │ │ │ │ + andeq r5, r0, r6, asr r3 │ │ │ │ + andeq r5, r0, r8, lsl #6 │ │ │ │ + @ instruction: 0x000052bc │ │ │ │ + andeq r5, r0, r0, ror r2 │ │ │ │ + andeq r5, r0, r4, lsr #4 │ │ │ │ + ldrdeq r5, [r0], -r8 │ │ │ │ + andeq r5, r0, ip, lsl #3 │ │ │ │ + andeq r5, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r4, r0, r4, lsr #19 │ │ │ │ + strdeq r5, [r0], -sl │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r7, r0, lr, asr r8 │ │ │ │ + andeq r7, r0, r0, asr #14 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r4, r0, r0, lsl #18 │ │ │ │ - @ instruction: 0xfffff8e3 │ │ │ │ - andeq r4, r0, r4, ror #17 │ │ │ │ + andeq r5, r0, sl, asr #32 │ │ │ │ + @ instruction: 0xfffff7bf │ │ │ │ + andeq r5, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x000077b2 │ │ │ │ - andeq r4, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x000076b2 │ │ │ │ - andeq r7, r0, r2, lsr r6 │ │ │ │ - andeq r4, r0, r8, asr #14 │ │ │ │ - strdeq r4, [r0], -r6 │ │ │ │ - andeq r4, r0, r4, lsr #13 │ │ │ │ - andeq r4, r0, sl, lsr #12 │ │ │ │ - andeq r4, r0, r4, ror #11 │ │ │ │ + andeq r5, r0, r2, lsl r0 │ │ │ │ + andeq r7, r0, r8, lsl #13 │ │ │ │ + andeq r7, r0, ip, asr #10 │ │ │ │ + andeq r7, r0, r6, asr #9 │ │ │ │ + andeq r4, r0, ip, asr #28 │ │ │ │ + andeq r4, r0, ip, ror #27 │ │ │ │ + muleq r0, sl, sp │ │ │ │ + andeq r4, r0, r6, lsr #26 │ │ │ │ + ldrdeq r4, [r0], -lr │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r6, r0, r6, ror #24 │ │ │ │ + ldrdeq r6, [r0], -lr │ │ │ │ muleq r0, ip, r1 │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r6, r0, sl, asr #24 │ │ │ │ + andeq r6, r0, r2, asr #21 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ addlt r4, r2, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ - movwls r5, #6299 @ 0x189b │ │ │ │ - andlt r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x4618589b │ │ │ │ + andlt r9, r2, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r6, r0, lr, lsr #24 │ │ │ │ + andeq r6, r0, r6, lsr #21 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ - pkhbtmi r4, r8, r7, lsl #12 │ │ │ │ - @ instruction: 0xf0030080 │ │ │ │ - strmi pc, [r6], -fp, lsl #17 │ │ │ │ - addeq r6, r0, r0, lsr #16 │ │ │ │ - @ instruction: 0xf886f003 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r0, r1, r2, r4, r9, sl, lr}^ │ │ │ │ + strmi r8, [r8], r4, lsl #28 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx fef3e3f6 <__time64@plt+0xfef3cd2a> │ │ │ │ + stmdavs r0!, {r1, r2, r9, sl, lr} │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx fedbe402 <__time64@plt+0xfedbcd36> │ │ │ │ @ instruction: 0xf06f6823 │ │ │ │ strmi r4, [r5], -r0, lsl #4 │ │ │ │ - mlale r0, r3, r2, r4 │ │ │ │ - andvs pc, r0, r8, asr #17 │ │ │ │ - eorsvs r2, sp, r1, lsl #22 │ │ │ │ - stmdavs r7!, {r0, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - blx 10b2ae <__time64@plt+0x109be2> │ │ │ │ - addseq r7, fp, r3, lsl #8 │ │ │ │ + mlale r8, r3, r2, r4 │ │ │ │ + @ instruction: 0xf8c82b01 │ │ │ │ + eorsvs r6, sp, r0 │ │ │ │ + stmdavs r7!, {r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + strbeq lr, [r3], #-2819 @ 0xfffff4fd │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ ldrmi r4, [sp], #-1054 @ 0xfffffbe2 │ │ │ │ - @ instruction: 0xf854370c │ │ │ │ - stccc 12, cr1, [ip], {8} │ │ │ │ - stceq 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - blx fe43e2a0 <__time64@plt+0xfe43cbd4> │ │ │ │ - stceq 8, cr15, [r4, #-280] @ 0xfffffee8 │ │ │ │ - @ instruction: 0xf85468a1 │ │ │ │ - @ instruction: 0xf0030c04 │ │ │ │ - adcmi pc, r7, #561152 @ 0x89000 │ │ │ │ - stceq 8, cr15, [r4, #-276] @ 0xfffffeec │ │ │ │ - pop {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - bmi 122a70 <__time64@plt+0x1213a4> │ │ │ │ - stmdami r4, {r1, r2, r3, r4, r6, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf83ef003 │ │ │ │ - ldrb r6, [r5, r3, lsr #16] │ │ │ │ - andeq r4, r0, ip, lsr #12 │ │ │ │ - andeq r4, r0, r2, lsr r6 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ - @ instruction: 0xf8df4604 │ │ │ │ - addslt fp, r5, r0, lsr #25 │ │ │ │ - ldrbtmi r6, [fp], #2053 @ 0x805 │ │ │ │ - tstls fp, r1, lsl #26 │ │ │ │ - adcshi pc, r6, r0 │ │ │ │ + streq lr, [r4], #2823 @ 0xb07 │ │ │ │ + streq pc, [ip, -r7, lsl #2] │ │ │ │ + ldceq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ + streq pc, [ip], #-420 @ 0xfffffe5c │ │ │ │ + @ instruction: 0xf0036861 │ │ │ │ + @ instruction: 0xf846fdfb │ │ │ │ + @ instruction: 0xf8540d04 │ │ │ │ + stmiavs r1!, {r2, sl, fp} │ │ │ │ + ldc2l 0, cr15, [r4, #12]! │ │ │ │ + @ instruction: 0xf84542a7 │ │ │ │ + mvnle r0, r4, lsl #26 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + bmi 162854 <__time64@plt+0x161188> │ │ │ │ + cmppeq lr, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + @ instruction: 0xf0034478 │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7cc │ │ │ │ + strdeq r4, [r0], -r6 │ │ │ │ + strdeq r4, [r0], -ip │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stmdavs r5, {r0, r9, sl, ip, lr} │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + ldcllt 8, cr15, [ip], #892 @ 0x37c │ │ │ │ + bls 17cbc0 <__time64@plt+0x17b4f4> │ │ │ │ + stccs 0, cr11, [r1, #-596] @ 0xfffffdac │ │ │ │ + ldrbtmi r9, [fp], #267 @ 0x10b │ │ │ │ + tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002d02 │ │ │ │ - stccs 0, cr8, [r0, #-588] @ 0xfffffdb4 │ │ │ │ - @ instruction: 0x81aaf040 │ │ │ │ - ldmib r0, {r0, r1, r2, r6, r7, r8, fp, sp, lr}^ │ │ │ │ - svccs 0x00006902 │ │ │ │ - rsbhi pc, sp, #64 @ 0x40 │ │ │ │ - ldrdhi pc, [r0], -r9 │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ - strthi pc, [ip], -r0 │ │ │ │ - @ instruction: 0xf1b86830 │ │ │ │ - @ instruction: 0xf0400f01 │ │ │ │ - @ instruction: 0xf06f84c8 │ │ │ │ - addsmi r4, r8, #0, 6 │ │ │ │ - strbhi pc, [fp, #0]! @ │ │ │ │ - @ instruction: 0xf100970c │ │ │ │ - @ instruction: 0xf04f38ff │ │ │ │ - strmi r0, [r7], -ip, lsl #20 │ │ │ │ - ands r9, r0, sp, lsl #10 │ │ │ │ - blx 29c4fa <__time64@plt+0x29ae2e> │ │ │ │ - stmdbvs r9!, {r3, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0036868 │ │ │ │ - stmdbcs r0, {r0, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrthi pc, [r0], #64 @ 0x40 @ │ │ │ │ - stmiavs r8!, {r0, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ - blx fe0be352 <__time64@plt+0xfe0bcc86> │ │ │ │ - @ instruction: 0xf0402900 │ │ │ │ - @ instruction: 0xf1b884a9 │ │ │ │ - strble r0, [fp, #2049]! @ 0x801 │ │ │ │ - ldrdcc pc, [r0], -r9 │ │ │ │ - ldmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ - blcs 5f78c <__time64@plt+0x5e0c0> │ │ │ │ - @ instruction: 0xf8dfd00a │ │ │ │ - @ instruction: 0xf44f2c14 │ │ │ │ - @ instruction: 0xf8df71ba │ │ │ │ - ldrbtmi r0, [sl], #-3088 @ 0xfffff3f0 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - ldmdavs r0!, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0020080 │ │ │ │ - ldmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 13d80 <__time64@plt+0x126b4> │ │ │ │ - svcne 0x0003bfc4 │ │ │ │ - stcle 8, cr6, [r8, #-452] @ 0xfffffe3c │ │ │ │ - eorcs pc, r5, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf8433701 │ │ │ │ - strcc r2, [r3, #-3844] @ 0xfffff0fc │ │ │ │ - addsmi r6, r7, #3276800 @ 0x320000 │ │ │ │ - bge 4f9374 <__time64@plt+0x4f7ca8> │ │ │ │ - @ instruction: 0x4630a912 │ │ │ │ - @ instruction: 0xff50f7ff │ │ │ │ - blcc ff540724 <__time64@plt+0xff53f058> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9c41c <__time64@plt+0x9ad50> │ │ │ │ - sbchi pc, r4, r1, lsl #6 │ │ │ │ - movwcs r6, #51248 @ 0xc830 │ │ │ │ - ldrdne pc, [r4], -r9 │ │ │ │ - svcls 0x000b6872 │ │ │ │ - vqrdmulh.s d15, d3, d0 │ │ │ │ - ldcls 14, cr9, [r2, #-76] @ 0xffffffb4 │ │ │ │ - stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ - stmdbvs r7!, {r3, r8, r9, sl, ip, pc} │ │ │ │ - stmvs pc, {r0, r1, r2, r8, r9, sl, ip, pc} @ │ │ │ │ - @ instruction: 0xf8539706 │ │ │ │ - stmib sp, {r2, sl, fp, ip, sp, lr}^ │ │ │ │ - bvs 19dbff0 <__time64@plt+0x19da924> │ │ │ │ - stmdavs r9, {r0, r1, r8, r9, sl, ip, pc}^ │ │ │ │ - strbmi r9, [r1], -r2, lsl #2 │ │ │ │ - stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ - movwpl lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7ff6a23 │ │ │ │ - strmi lr, [r4], -sl, lsl #16 │ │ │ │ - @ instruction: 0xf0024640 │ │ │ │ - @ instruction: 0x4628ffd7 │ │ │ │ - @ instruction: 0xffd4f002 │ │ │ │ - @ instruction: 0xf0024630 │ │ │ │ - ldrd pc, [r4, -r1]! │ │ │ │ + stccs 0, cr8, [r0, #-940] @ 0xfffffc54 │ │ │ │ + andshi pc, r2, #64 @ 0x40 │ │ │ │ + stmdbne r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + smlabtls ip, r7, r9, r6 │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + stmdbvs r2, {r0, r1, r2, r4, r5, r6, r7, r9, pc} │ │ │ │ + strhi lr, [r8, #-2512] @ 0xfffff630 │ │ │ │ + andcc r6, r1, #3072 @ 0xc00 │ │ │ │ + streq lr, [r3, r8, lsl #22] │ │ │ │ + bl 15d1d0 <__time64@plt+0x15bb04> │ │ │ │ + strbmi r0, [r3], -r3, lsl #1 │ │ │ │ + ssatmi fp, #25, ip, lsl #30 │ │ │ │ + @ instruction: 0x462b461f │ │ │ │ + strmi fp, [r3], -ip, lsl #30 │ │ │ │ + stmdavs r8, {r0, r2, r9, sl, lr} │ │ │ │ + stmdacs r0, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ + eorshi pc, r0, r1, asr #5 │ │ │ │ + stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ + bl 36628 <__time64@plt+0x34f5c> │ │ │ │ + b 13c25ec <__time64@plt+0x13c0f20> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + blls 3411d0 <__time64@plt+0x33fb04> │ │ │ │ + ldmdavs ip, {r1, r7, r9, sl, lr} │ │ │ │ + stclle 12, cr2, [r5, #-0] │ │ │ │ + @ instruction: 0xf1046859 │ │ │ │ + blcs 8f500 <__time64@plt+0x8de34> │ │ │ │ + rscshi pc, lr, r1, asr #4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ + vqdmulh.s d18, d1, d30 │ │ │ │ + @ instruction: 0xf02480f7 │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + strhi lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ + mrrceq 11, 0, lr, r4, cr12 │ │ │ │ + strmi r4, [lr], sl, lsl #12 │ │ │ │ + ldrls r4, [r0, -r0, lsr #13] │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + strvc lr, [r0], #-2514 @ 0xfffff62e │ │ │ │ + @ instruction: 0x1602e9d2 │ │ │ │ + ldrdpl lr, [r4], -r2 │ │ │ │ + andseq pc, r8, #-2147483648 @ 0x80000000 │ │ │ │ + strvc lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ + strne lr, [r2], -r3, asr #19 │ │ │ │ + andpl lr, r4, r3, asr #19 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + mvnle r4, r3, ror #10 │ │ │ │ + svceq 0x0001f018 │ │ │ │ + @ instruction: 0x46449f10 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + andsle r8, r1, lr, lsl #10 │ │ │ │ + streq pc, [r1], #-36 @ 0xffffffdc │ │ │ │ + strbeq lr, [r4], #-2820 @ 0xfffff4fc │ │ │ │ + orreq lr, r4, #323584 @ 0x4f000 │ │ │ │ + andeq lr, r3, r1, lsl #22 │ │ │ │ + andmi pc, r3, lr, asr r8 @ │ │ │ │ + andeq lr, r3, #10240 @ 0x2800 │ │ │ │ + ldrdne lr, [r1], -r0 │ │ │ │ + andmi pc, r3, sl, asr #16 │ │ │ │ + andne lr, r1, r2, asr #19 │ │ │ │ + ldrdcs pc, [r0], -r9 │ │ │ │ + vmlsl.s8 q9, d0, d0 │ │ │ │ + ldrmi r8, [r6], -r9, asr #15 │ │ │ │ + subsle r2, r0, r0, lsl #20 │ │ │ │ + subeq lr, r2, #2048 @ 0x800 │ │ │ │ + addeq lr, r2, pc, asr #20 │ │ │ │ + blx ff7be5b0 <__time64@plt+0xff7bcee4> │ │ │ │ + ldrdcs pc, [r0], -r9 │ │ │ │ + bcs 13dc4 <__time64@plt+0x126f8> │ │ │ │ + @ instruction: 0xf102dd45 │ │ │ │ + @ instruction: 0xf8d933ff │ │ │ │ + blcs ba5c8 <__time64@plt+0xb8efc> │ │ │ │ + rsbshi pc, r3, r1, asr #4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #60323 @ 0xeba3 │ │ │ │ + vqdmulh.s d18, d1, d30 │ │ │ │ + @ instruction: 0xf022806c │ │ │ │ + strmi r0, [r1], -r1, lsl #24 │ │ │ │ + strhi lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ + @ instruction: 0x46804674 │ │ │ │ + ldrcs lr, [r0, -sp, asr #19] │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + @ instruction: 0x7600e9d4 │ │ │ │ + ldrdpl lr, [r2], -r4 │ │ │ │ + movwcs lr, #18900 @ 0x49d4 │ │ │ │ + ldreq pc, [r8], #-260 @ 0xfffffefc │ │ │ │ + strvc lr, [r0], -r1, asr #19 │ │ │ │ + andpl lr, r2, r1, asr #19 │ │ │ │ + movwcs lr, #18881 @ 0x49c1 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + mvnle r4, ip, lsl #11 │ │ │ │ + @ instruction: 0x2710e9dd │ │ │ │ + ldmib sp, {r1, r2, r6, r9, sl, lr}^ │ │ │ │ + ldrbeq r8, [r3, lr, lsl #10] │ │ │ │ + @ instruction: 0xf022d511 │ │ │ │ + bl c3220 <__time64@plt+0xc1b54> │ │ │ │ + b 13c332c <__time64@plt+0x13c1c60> │ │ │ │ + bl 383430 <__time64@plt+0x381d64> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1b2638 <__time64@plt+0x1b0f6c> │ │ │ │ + ldmib r0, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf8464001 │ │ │ │ + stmib r1, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0xf8df4001 │ │ │ │ + @ instruction: 0xf85b3b4c │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 323e50 <__time64@plt+0x322784> │ │ │ │ + ldmdavs r8, {r0, r4, r6, r9, sl, lr} │ │ │ │ + strhi lr, [r0, -sp, asr #19] │ │ │ │ + strls r9, [r2, #-2827] @ 0xfffff4f5 │ │ │ │ + blls 36726c <__time64@plt+0x365ba0> │ │ │ │ + ldrtmi r9, [r3], -r3, lsl #6 │ │ │ │ + svc 0x0096f7fe │ │ │ │ + ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ + blx fe73e678 <__time64@plt+0xfe73cfac> │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + teqp r5, r9 @ @ p-variant is OBSOLETE │ │ │ │ stmdapl r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - addeq r6, r0, r8, lsr #16 │ │ │ │ - @ instruction: 0xffaaf002 │ │ │ │ - strmi r6, [r7], -fp, lsr #16 │ │ │ │ - vqrdmulh.s d18, d0, d0 │ │ │ │ - pkhbtmi r8, r1, sp, lsl #10 │ │ │ │ - stmdavs r3!, {r9, sl, sp}^ │ │ │ │ + b 13dc71c <__time64@plt+0x13db050> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 13ea4 <__time64@plt+0x127d8> │ │ │ │ + ldrhi pc, [r7, #-832]! @ 0xfffffcc0 │ │ │ │ + @ instruction: 0xf04f4681 │ │ │ │ + stmdavs r3!, {r9, sl}^ │ │ │ │ eorcc pc, r6, r3, asr r8 @ │ │ │ │ vqdmulh.s d2, d1, d10 │ │ │ │ - ldm pc, {r0, r2, r4, r7, r9, pc}^ @ │ │ │ │ - @ instruction: 0x01b6f013 │ │ │ │ - strheq r0, [r6, #18] │ │ │ │ - @ instruction: 0x01be01c2 │ │ │ │ - @ instruction: 0x01ae01ba │ │ │ │ - biceq r0, sl, sl, lsr #3 │ │ │ │ - tsteq r4, r6, lsr #3 │ │ │ │ - ldmib r0, {r1, r2, r6, r7, r8, fp, sp, lr}^ │ │ │ │ - cdpcs 8, 0, cr5, cr0, cr2, {0} │ │ │ │ - addshi pc, r8, #0 │ │ │ │ + ldm pc, {r0, r3, r5, r8, r9, pc}^ @ │ │ │ │ + mvneq pc, r3, lsl r0 @ │ │ │ │ + ldrsbeq r0, [r5, #28]! │ │ │ │ + strdeq r0, [fp, #16]! │ │ │ │ + bicseq r0, r7, r6, ror #3 │ │ │ │ + ldrsbeq r0, [sl, #18]! │ │ │ │ + smlawteq ip, sp, r1, r0 │ │ │ │ + stmdapl r2, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x2e0069c6 │ │ │ │ + addhi pc, r8, #0 │ │ │ │ @ instruction: 0xf0024628 │ │ │ │ - strmi pc, [r6], -fp, lsl #23 │ │ │ │ + strmi pc, [r6], -pc, asr #26 │ │ │ │ @ instruction: 0xf00268e0 │ │ │ │ - stmiavs r1!, {r0, r1, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r1!, {r0, r1, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf000fb06 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - cdpne 8, 5, cr6, cr6, cr10, {0} │ │ │ │ - ldmdale r0, {r1, r2, r3, r4, r7, r9, lr} │ │ │ │ - tstcs ip, fp, asr #16 │ │ │ │ - movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ + rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ + rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ + @ instruction: 0xf103680b │ │ │ │ + addsmi r3, r6, #267386880 @ 0xff00000 │ │ │ │ + stmdavs sl, {r1, r4, fp, ip, lr, pc}^ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #2048 @ 0x800 │ │ │ │ stcvs 8, cr15, [ip], {83} @ 0x53 │ │ │ │ mcrcs 6, 0, r4, cr1, cr1, {1} │ │ │ │ ldrbvc lr, [r6], r6, lsl #22 │ │ │ │ @ instruction: 0x2101bfb8 │ │ │ │ - @ instruction: 0xf98ef003 │ │ │ │ - blx 186676 <__time64@plt+0x184faa> │ │ │ │ - addeq r0, r3, r0 │ │ │ │ - bvs 18e70d4 <__time64@plt+0x18e5a08> │ │ │ │ - stmdavs fp!, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ - ldrdge pc, [r0], -r4 @ │ │ │ │ - vqdmlsl.s q9, d0, d0 │ │ │ │ - ldrmi r8, [r9], r2, ror #13 │ │ │ │ - suble r2, fp, r0, lsl #22 │ │ │ │ - blx ca4ee <__time64@plt+0xc8e22> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - stmdavs lr!, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - cdpcs 6, 0, cr4, cr0, cr1, {4} │ │ │ │ - cdpne 13, 7, cr13, cr3, cr2, {2} │ │ │ │ - blcs 9c674 <__time64@plt+0x9afa8> │ │ │ │ - strhi pc, [r8, r0, asr #4] │ │ │ │ + strbteq lr, [r6], -pc, asr #20 │ │ │ │ + stc2 0, cr15, [ip], {3} │ │ │ │ + andeq pc, r0, r6, lsl #22 │ │ │ │ + orreq lr, r0, #323584 @ 0x4f000 │ │ │ │ + ldmib r4, {r3, r5, fp, sp, lr}^ │ │ │ │ + movwls sl, #50952 @ 0xc708 │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + pkhbtmi r8, r1, sp, lsl #14 │ │ │ │ + subsle r2, r2, r0, lsl #16 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx 5be740 <__time64@plt+0x5bd074> │ │ │ │ + strmi r6, [r1], lr, lsr #16 │ │ │ │ + stclle 14, cr2, [r8, #-0] │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + blcs 9c8e8 <__time64@plt+0x9b21c> │ │ │ │ + ldrhi pc, [r6, r0, asr #4] │ │ │ │ tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b88e48 <__time64@plt+0xb8777c> │ │ │ │ - strhi pc, [r2, r0, asr #4] │ │ │ │ - b 13d3cec <__time64@plt+0x13d2620> │ │ │ │ - andscs r0, r8, r6, asr ip │ │ │ │ - stmdbge lr, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - strmi r4, [lr], fp, lsl #12 │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf026878f │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ + strge lr, [sp, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r6, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ strtmi r4, [r2], r9, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r4, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #786432 @ 0xc0000 │ │ │ │ - strvs lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + streq lr, [pc], -sp, asr #19 │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvs lr, [r0, #-2515] @ 0xfffff62d │ │ │ │ + ldrdmi lr, [r2, -r3] │ │ │ │ + ldrdvc lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {r8, sl, sp, lr}^ │ │ │ │ stmib r2, {r1, r8, lr}^ │ │ │ │ @ instruction: 0xf1027004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x464d9e10 │ │ │ │ - @ instruction: 0xf8dd4654 │ │ │ │ - @ instruction: 0xf026903c │ │ │ │ - @ instruction: 0xf8dd0301 │ │ │ │ - @ instruction: 0x4671a038 │ │ │ │ - mulle sp, lr, r2 │ │ │ │ - blx 8ad6a <__time64@plt+0x8969e> │ │ │ │ - stmiane r8, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - andeq lr, r3, #9216 @ 0x2400 │ │ │ │ - andvc pc, r3, lr, asr r8 @ │ │ │ │ - ldrdvs lr, [r1, -r0] │ │ │ │ - andvc pc, r3, r9, asr #16 │ │ │ │ - smlabtvs r1, r2, r9, lr │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -r1, lsl #13 │ │ │ │ - suble r2, fp, r0, lsl #20 │ │ │ │ - blx 8a596 <__time64@plt+0x88eca> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8ff01 │ │ │ │ - strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r1, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs 9a58c <__time64@plt+0x98ec0> │ │ │ │ - ldrhi pc, [lr, -r0, asr #4] │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b893f4 <__time64@plt+0xb87d28> │ │ │ │ - ldrhi pc, [r8, -r0, asr #4] │ │ │ │ - b 13d3d94 <__time64@plt+0x13d26c8> │ │ │ │ - andscs r0, r8, r2, asr ip │ │ │ │ - andge lr, lr, #3358720 @ 0x334000 │ │ │ │ - @ instruction: 0x46ae4633 │ │ │ │ - stmib sp, {r1, r5, r7, r9, sl, lr}^ │ │ │ │ - blx 1fde6 <__time64@plt+0x1e71a> │ │ │ │ - ldmdbvs sl, {r2, r3, sl, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3 │ │ │ │ - strvs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ - stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r1, {r1, r8, r9, sl, lr}^ │ │ │ │ - setend be │ │ │ │ - mvnle r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x270fe9dd │ │ │ │ - mrcls 6, 0, r4, cr1, cr4, {2} │ │ │ │ - @ instruction: 0xf8dd4675 │ │ │ │ - @ instruction: 0x07d3a038 │ │ │ │ - tstcs ip, lr, lsl #10 │ │ │ │ - movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - ldmne r9!, {r4, r5, r6, r7, fp, ip}^ │ │ │ │ - andgt pc, r3, r6, asr r8 @ │ │ │ │ - ldrdvs lr, [r1], -r0 │ │ │ │ - andgt pc, r3, r7, asr #16 │ │ │ │ - andvs lr, r1, r1, asr #19 │ │ │ │ - stmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - stmdbvs r3!, {r0, r3, r4, fp, sp, lr} │ │ │ │ - vqdmlsl.s q9, d0, d0 │ │ │ │ - stmdbcs r2, {r1, r2, r4, sl, pc} │ │ │ │ - strbhi pc, [r6], #-768 @ 0xfffffd00 @ │ │ │ │ - strbmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #14376 @ 0x3828 │ │ │ │ - movwls r9, #11021 @ 0x2b0d │ │ │ │ + ldmib sp, {r0, r2, r3, r6, r9, sl, lr}^ │ │ │ │ + ldrbmi r9, [r4], -pc, lsl #12 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrbeq sl, [r0, sp, lsl #14]! │ │ │ │ + movweq pc, #4134 @ 0x1026 @ │ │ │ │ + bl f7bec <__time64@plt+0xf6520> │ │ │ │ + b 13c34c0 <__time64@plt+0x13c1df4> │ │ │ │ + bl 435c4 <__time64@plt+0x41ef8> │ │ │ │ + @ instruction: 0xf85e0203 │ │ │ │ + bl 25a7cc <__time64@plt+0x259100> │ │ │ │ + ldmib r2, {r0, r1}^ │ │ │ │ + @ instruction: 0xf8491201 │ │ │ │ + stmib r0, {r0, r1, sp, lr}^ │ │ │ │ + @ instruction: 0xf8d81201 │ │ │ │ + bcs a7d4 <__time64@plt+0x9108> │ │ │ │ + strbhi pc, [pc], r0, asr #5 @ │ │ │ │ + bcs 14034 <__time64@plt+0x12968> │ │ │ │ + bl b692c <__time64@plt+0xb5260> │ │ │ │ + b 13c30ec <__time64@plt+0x13c1a20> │ │ │ │ + @ instruction: 0xf0030082 │ │ │ │ + @ instruction: 0xf8d8f9bb │ │ │ │ + strmi r2, [r6], -r0 │ │ │ │ + vstrle s5, [r8, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + ldrdeq pc, [r4], -r8 │ │ │ │ + vqdmulh.s d18, d0, d2 │ │ │ │ + @ instruction: 0xf1068768 │ │ │ │ + bl fe8c3464 <__time64@plt+0xfe8c1d98> │ │ │ │ + blcs b8340c <__time64@plt+0xb81d40> │ │ │ │ + strbhi pc, [r1, -r0, asr #4]! @ │ │ │ │ + stceq 0, cr15, [r1], {34} @ 0x22 │ │ │ │ + stmib sp, {r0, r1, r9, sl, lr}^ │ │ │ │ + bl 32c450 <__time64@plt+0x32ad84> │ │ │ │ + @ instruction: 0x46310c52 │ │ │ │ + strtmi r4, [r2], r6, lsl #13 │ │ │ │ + strcs lr, [pc], -sp, asr #19 │ │ │ │ + vstmiaeq ip, {d30-d29} │ │ │ │ + ldmib r3, {r0, r4, r8, sl, ip, pc}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r8, r9, sl}^ │ │ │ │ + @ instruction: 0xf1036204 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ + streq lr, [r2, -r1, asr #19] │ │ │ │ + andvs lr, r4, #3162112 @ 0x304000 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrbmi r2, [r4], -pc, lsl #12 │ │ │ │ + @ instruction: 0xa70de9dd │ │ │ │ + bfieq r9, r1, (invalid: 26:17) │ │ │ │ + @ instruction: 0xf022d511 │ │ │ │ + bl c346c <__time64@plt+0xc1da0> │ │ │ │ + b 13c3578 <__time64@plt+0x13c1eac> │ │ │ │ + bl 38367c <__time64@plt+0x381fb0> │ │ │ │ + @ instruction: 0xf85e0c03 │ │ │ │ + bl 1ba884 <__time64@plt+0x1b91b8> │ │ │ │ + ldmib ip, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf8460c01 │ │ │ │ + stmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8df0c01 │ │ │ │ + @ instruction: 0xf85b3900 │ │ │ │ + ldmdavs r9, {r0, r1, ip, sp} │ │ │ │ + blcs 1cd20 <__time64@plt+0x1b654> │ │ │ │ + strthi pc, [r0], #-704 @ 0xfffffd40 │ │ │ │ + vmls.i8 d2, d0, d2 │ │ │ │ + blls 2e39bc <__time64@plt+0x2e22f0> │ │ │ │ + stmdavs r8!, {r0, r3, r6, r9, sl, lr} │ │ │ │ + andge pc, r0, sp, asr #17 │ │ │ │ + movwvc lr, #10701 @ 0x29cd │ │ │ │ ldrbmi r9, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ - movwge lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7fe463b │ │ │ │ - @ instruction: 0x4604ef50 │ │ │ │ - @ instruction: 0xf0024648 │ │ │ │ - @ instruction: 0x4638febd │ │ │ │ - cdp2 0, 11, cr15, cr10, cr2, {0} │ │ │ │ + ldrtmi r9, [r3], -r1, lsl #6 │ │ │ │ + mcr 7, 0, pc, cr8, cr14, {7} @ │ │ │ │ + strbmi r4, [r8], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf972f003 │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + and pc, fp, pc, ror #18 │ │ │ │ + stmiacs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + tstpcs lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + ldmeq r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf920f003 │ │ │ │ andslt r4, r5, r0, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldmdbcs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8df2400 │ │ │ │ - vmul.i8 d16, d0, d28 │ │ │ │ - ldrbtmi r2, [sl], #-270 @ 0xfffffef2 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - @ instruction: 0x4620fe71 │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - movwcs r8, #45040 @ 0xaff0 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - strcc r6, [r1], -fp, lsr #16 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bd068 <__time64@plt+0x1bb99c> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + @ instruction: 0xf04ffb04 │ │ │ │ + @ instruction: 0xf8c9030a │ │ │ │ + stmdavs fp!, {ip, sp} │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6ff429e │ │ │ │ - @ instruction: 0xf8d8aeda │ │ │ │ - bcs a678 <__time64@plt+0x8fac> │ │ │ │ - bichi pc, sl, #0 │ │ │ │ + @ instruction: 0xf8d8aec0 │ │ │ │ + bcs a918 <__time64@plt+0x924c> │ │ │ │ + bichi pc, fp, #0 │ │ │ │ @ instruction: 0xf0402a01 │ │ │ │ - @ instruction: 0xf06f8254 │ │ │ │ + @ instruction: 0xf06f8233 │ │ │ │ addsmi r4, r3, #0, 4 │ │ │ │ - strthi pc, [r1], -r0 │ │ │ │ - @ instruction: 0xf04f1e5e │ │ │ │ - ldrmi r0, [sl], ip, lsl #18 │ │ │ │ - ands r9, r0, ip, lsl #8 │ │ │ │ - blx 25c84a <__time64@plt+0x25b17e> │ │ │ │ - stmdbvs r1!, {r1, r2, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0036860 │ │ │ │ - stmdbcs r0, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - eorshi pc, sp, #64 @ 0x40 │ │ │ │ - stmiavs r0!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0xf9caf003 │ │ │ │ + strbhi pc, [r9], -r0 @ │ │ │ │ + streq pc, [r2], -r3, lsr #3 │ │ │ │ + ldmibcc pc!, {r0, r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ + bl 1a7968 <__time64@plt+0x1a629c> │ │ │ │ + ldrmi r0, [sl], r6, asr #12 │ │ │ │ + streq lr, [r6], pc, asr #20 │ │ │ │ + stmdavs fp!, {r1, r4, sp, lr, pc}^ │ │ │ │ + streq lr, [r6], #-2819 @ 0xfffff4fd │ │ │ │ + stmdbvs r1!, {r5, r6, fp, sp, lr} │ │ │ │ + ldc2 0, cr15, [r4], #12 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - mcrcc 2, 0, r8, cr1, cr6, {1} │ │ │ │ - @ instruction: 0xf8d8d5ec │ │ │ │ + stmiavs r0!, {r0, r1, r2, r4, r9, pc} │ │ │ │ + streq pc, [ip], -r6, lsr #3 │ │ │ │ + @ instruction: 0xf0036961 │ │ │ │ + stmdbcs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + andhi pc, lr, #64 @ 0x40 │ │ │ │ + stmdbeq r1, {r0, r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d8d5e9 │ │ │ │ ldrbmi r2, [r3], -r0 │ │ │ │ - bcs 696f8 <__time64@plt+0x6802c> │ │ │ │ + bcs 699a8 <__time64@plt+0x682dc> │ │ │ │ @ instruction: 0xf8dfd00a │ │ │ │ - vst2.32 {d18-d19}, [pc :256], ip │ │ │ │ + vst2.8 {d18-d19}, [pc :64], r8 │ │ │ │ @ instruction: 0xf8df71f2 │ │ │ │ - ldrbtmi r0, [sl], #-2232 @ 0xfffff748 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - stmdavs fp!, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0020098 │ │ │ │ - stmdavs fp!, {r0, r1, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 13f04 <__time64@plt+0x12838> │ │ │ │ - movwcs sp, #3342 @ 0xd0e │ │ │ │ - stmdacc r4, {r0, r3, r5, r6, fp, sp, lr} │ │ │ │ - ssatmi r4, #5, sl, lsl #12 │ │ │ │ - eormi pc, r3, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf8403201 │ │ │ │ - movwcc r4, #16132 @ 0x3f04 │ │ │ │ - adcmi r6, r2, #44, 16 @ 0x2c0000 │ │ │ │ - @ instruction: 0x4664dbf6 │ │ │ │ - ldmdbge r2, {r0, r1, r4, r9, fp, sp, pc} │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - @ instruction: 0xf8dffd97 │ │ │ │ - @ instruction: 0xf85b3864 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r2, r3, r4, r9, sl, pc} │ │ │ │ - @ instruction: 0xf8d8230c │ │ │ │ - stmdavs sl!, {r2, ip}^ │ │ │ │ - blx 29b82 <__time64@plt+0x284b6> │ │ │ │ - @ instruction: 0xf8d1f303 │ │ │ │ - @ instruction: 0xf8ddc000 │ │ │ │ - ldrmi r8, [r3], #-72 @ 0xffffffb8 │ │ │ │ - stmib sp, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - stmvs sl, {r0, r1, r2, r9, ip, sp, lr} │ │ │ │ - @ instruction: 0xf8539206 │ │ │ │ - stmib sp, {r2, sl, fp, sp}^ │ │ │ │ - bvs 1896f64 <__time64@plt+0x1895898> │ │ │ │ - strbtmi r9, [r2], -r3, lsl #4 │ │ │ │ - tstls r2, r9, asr #16 │ │ │ │ - @ instruction: 0xf8534631 │ │ │ │ - stmib sp, {r3, sl, fp, ip, sp}^ │ │ │ │ - bvs 8e3368 <__time64@plt+0x8e1c9c> │ │ │ │ - mcr 7, 7, pc, cr12, cr14, {7} @ │ │ │ │ - ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - cdp2 0, 1, cr15, cr12, cr2, {0} │ │ │ │ - @ instruction: 0xf0024640 │ │ │ │ - @ instruction: 0x4628fe19 │ │ │ │ - cdp2 0, 1, cr15, cr6, cr2, {0} │ │ │ │ - movwcs lr, #38743 @ 0x9757 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #30572 @ 0x776c │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #26472 @ 0x6768 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #5988 @ 0x1764 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #1888 @ 0x760 │ │ │ │ - andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #22364 @ 0x575c │ │ │ │ + ldrbtmi r0, [sl], #-2068 @ 0xfffff7ec │ │ │ │ + @ instruction: 0xf0034478 │ │ │ │ + stmdavs fp!, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + addeq lr, r3, pc, asr #20 │ │ │ │ + @ instruction: 0xf8e4f003 │ │ │ │ + strmi r6, [r6], -fp, lsr #16 │ │ │ │ + vldrle d2, [r2, #-0] │ │ │ │ + @ instruction: 0xf04f6869 │ │ │ │ + @ instruction: 0xf1a00300 │ │ │ │ + ldrmi r0, [sl], -r4 │ │ │ │ + @ instruction: 0xf85146a4 │ │ │ │ + @ instruction: 0xf1024023 │ │ │ │ + @ instruction: 0xf1030201 │ │ │ │ + @ instruction: 0xf8400303 │ │ │ │ + stmdavs ip!, {r2, r8, r9, sl, fp, lr} │ │ │ │ + blle ffd1344c <__time64@plt+0xffd11d80> │ │ │ │ + bge 4d4358 <__time64@plt+0x4d2c8c> │ │ │ │ + @ instruction: 0x4628a912 │ │ │ │ + ldc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ + sbfxcc pc, pc, #17, #21 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + blcs 9ca48 <__time64@plt+0x9b37c> │ │ │ │ + strbhi pc, [r3], -r0, lsl #6 @ │ │ │ │ + andeq lr, r0, #3489792 @ 0x354000 │ │ │ │ + ldrdne pc, [r4], -r8 │ │ │ │ + ldrhi lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + ldrdgt pc, [r0], -r1 │ │ │ │ + bls 2d3a48 <__time64@plt+0x2d237c> │ │ │ │ + andvc lr, r7, #3358720 @ 0x334000 │ │ │ │ + andls r6, r6, #9043968 @ 0x8a0000 │ │ │ │ + stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + andpl lr, r4, #3358720 @ 0x334000 │ │ │ │ + andls r6, r3, #401408 @ 0x62000 │ │ │ │ + stmdavs r9, {r1, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrtmi r9, [r1], -r2, lsl #2 │ │ │ │ + stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ + movwhi lr, #2509 @ 0x9cd │ │ │ │ + @ instruction: 0xf7fe6a23 │ │ │ │ + @ instruction: 0x4604ed90 │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + @ instruction: 0x4640f8bb │ │ │ │ + @ instruction: 0xf8b8f003 │ │ │ │ + @ instruction: 0xf0034628 │ │ │ │ + rsb pc, sp, #11862016 @ 0xb50000 │ │ │ │ + movweq pc, #36943 @ 0x904f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #18264 @ 0x4758 │ │ │ │ + @ instruction: 0xf04fe75d │ │ │ │ + @ instruction: 0xf8c90307 │ │ │ │ + ldrb r3, [r8, -r0] │ │ │ │ + movweq pc, #24655 @ 0x604f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #14164 @ 0x3754 │ │ │ │ + @ instruction: 0xf04fe753 │ │ │ │ + @ instruction: 0xf8c90301 │ │ │ │ + strb r3, [lr, -r0] │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #10064 @ 0x2750 │ │ │ │ + @ instruction: 0xf04fe749 │ │ │ │ + @ instruction: 0xf8c90305 │ │ │ │ + strb r3, [r4, -r0] │ │ │ │ + movweq pc, #16463 @ 0x404f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - movwcs lr, #34636 @ 0x874c │ │ │ │ + @ instruction: 0xf04fe73f │ │ │ │ + @ instruction: 0xf8c90303 │ │ │ │ + ldr r3, [sl, -r0]! │ │ │ │ + movweq pc, #8271 @ 0x204f @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - @ instruction: 0xf8d0e748 │ │ │ │ - blvs ea858 <__time64@plt+0xe918c> │ │ │ │ - stmdbvs r2!, {r0, r2, r6, r9, fp, sp, lr} │ │ │ │ - orreq lr, r3, sl, lsl #22 │ │ │ │ - ldmdavs r7!, {r0, r1, r6, r8, r9, fp, sp, lr} │ │ │ │ - bl 14efec <__time64@plt+0x14d920> │ │ │ │ - ldrbmi r0, [r3], -r3, lsl #1 │ │ │ │ - strmi fp, [fp], -ip, lsl #30 │ │ │ │ - movwls r4, #54922 @ 0xd68a │ │ │ │ - svclt 0x000c462b │ │ │ │ - strmi r4, [r5], -r3, lsl #12 │ │ │ │ - svccs 0x0000930c │ │ │ │ - movthi pc, #12992 @ 0x32c0 @ │ │ │ │ - suble r2, r9, r0, lsl #30 │ │ │ │ - blx 1ca83e <__time64@plt+0x1c9172> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - ldmdavs r4!, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - stccs 6, cr4, [r0], {7} │ │ │ │ - cdpne 13, 6, cr13, cr3, cr0, {2} │ │ │ │ - blcs 9c9e4 <__time64@plt+0x9b318> │ │ │ │ - strhi pc, [r4, #576]! @ 0x240 │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b89198 <__time64@plt+0xb87acc> │ │ │ │ - ldrhi pc, [lr, #576] @ 0x240 │ │ │ │ - b 13d4040 <__time64@plt+0x13d2974> │ │ │ │ - andscs r0, r8, r4, asr ip │ │ │ │ - strge lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ - strmi r4, [lr], sl, lsl #12 │ │ │ │ - ldrtmi r4, [r2], r0, lsr #13 │ │ │ │ - @ instruction: 0x7c0cfb00 │ │ │ │ - ldmib r2, {r4, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r2, {r0, sl, sp, lr}^ │ │ │ │ - andscc r1, r8, #12582912 @ 0xc00000 │ │ │ │ - stceq 8, cr15, [r4], {82} @ 0x52 │ │ │ │ - ldcvc 8, cr15, [r8], {82} @ 0x52 │ │ │ │ - strvc lr, [r0], -r3, asr #19 │ │ │ │ - smlabtmi r2, r3, r9, lr │ │ │ │ - andpl lr, r4, r3, asr #19 │ │ │ │ - strbmi r3, [r3, #-792]! @ 0xfffffce8 │ │ │ │ - ldrbmi sp, [r6], -sp, ror #3 │ │ │ │ - ldmib sp, {r0, r4, r5, r6, r9, sl, lr}^ │ │ │ │ - b 17d84b4 <__time64@plt+0x17d6de8> │ │ │ │ - @ instruction: 0xf8dd73c8 │ │ │ │ - strle sl, [sp, #-56] @ 0xffffffc8 │ │ │ │ - @ instruction: 0xf028230c │ │ │ │ - blx c388e <__time64@plt+0xc21c2> │ │ │ │ - stmdbne sl, {r2, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf85e193b │ │ │ │ - ldmib r2, {r2}^ │ │ │ │ - teqpl r8, r1, lsl #4 │ │ │ │ - andne lr, r1, #3194880 @ 0x30c000 │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - @ instruction: 0x469084f4 │ │ │ │ - suble r2, sp, r0, lsl #20 │ │ │ │ - blx 8a8e2 <__time64@plt+0x89216> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d9fd5b │ │ │ │ - strmi r2, [r0], r0 │ │ │ │ - vstrle s5, [r3, #-0] │ │ │ │ - @ instruction: 0xf8d91e53 │ │ │ │ - blcs ba8d8 <__time64@plt+0xb920c> │ │ │ │ - strbhi pc, [r3, #-576]! @ 0xfffffdc0 @ │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - movweq lr, #60323 @ 0xeba3 │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - b 13e3e4c <__time64@plt+0x13e2780> │ │ │ │ - tstcs r8, #20992 @ 0x5200 │ │ │ │ - strge lr, [lr, #-2509] @ 0xfffff633 │ │ │ │ - ldrbtmi r4, [r4], -r1, lsl #12 │ │ │ │ - blx d43b6 <__time64@plt+0xd2cea> │ │ │ │ - stmib sp, {r2, r3, sl, fp}^ │ │ │ │ - ldmib r4, {r4, r8, r9, sl, sp}^ │ │ │ │ - ldmib r4, {r0, r8, sl, sp, lr}^ │ │ │ │ - ldrcc r0, [r8], #-515 @ 0xfffffdfd │ │ │ │ - stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ - ldcvc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - strvc lr, [r0], -r1, asr #19 │ │ │ │ - andpl lr, r2, r1, asr #19 │ │ │ │ - movwcs lr, #18881 @ 0x49c1 │ │ │ │ - strmi r3, [ip, #280] @ 0x118 │ │ │ │ - ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - ldrbmi r5, [r6], -pc, lsl #4 │ │ │ │ - @ instruction: 0xf8dd9f11 │ │ │ │ - @ instruction: 0x07d4a038 │ │ │ │ - tstcs ip, r0, lsl r5 │ │ │ │ - movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - andeq lr, r3, lr, lsl #22 │ │ │ │ - tsteq r3, r8, lsl #22 │ │ │ │ - andgt pc, r3, lr, asr r8 @ │ │ │ │ - ldrdmi lr, [r1], -r0 │ │ │ │ - andgt pc, r3, r8, asr #16 │ │ │ │ - andmi lr, r1, r1, asr #19 │ │ │ │ - @ instruction: 0x3630f8df │ │ │ │ + @ instruction: 0xf04fe735 │ │ │ │ + @ instruction: 0xf8c90308 │ │ │ │ + ldr r3, [r0, -r0]! │ │ │ │ + ldrdhi pc, [r0], -r9 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + strthi pc, [r6], #0 │ │ │ │ + @ instruction: 0xf1b89b0c │ │ │ │ + ldmdavs r8, {r0, r8, r9, sl, fp} │ │ │ │ + eorshi pc, r5, #64 @ 0x40 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + @ instruction: 0xf1a08385 │ │ │ │ + cdpls 8, 0, cr0, cr12, cr2, {0} │ │ │ │ + bcc ffffeecc <__time64@plt+0xffffd800> │ │ │ │ + stmdaeq r8, {r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + strvc lr, [sp, #-2509] @ 0xfffff633 │ │ │ │ + b 13d42f4 <__time64@plt+0x13d2c28> │ │ │ │ + ands r0, r2, r8, lsl #17 │ │ │ │ + bl dccac <__time64@plt+0xdb5e0> │ │ │ │ + stmdavs r8!, {r3, r8, sl}^ │ │ │ │ + @ instruction: 0xf0036929 │ │ │ │ + stmdbcs r0, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + andshi pc, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1a868a8 │ │ │ │ + stmdbvs r9!, {r2, r3, fp}^ │ │ │ │ + blx ff7beb0a <__time64@plt+0xff7bd43e> │ │ │ │ + @ instruction: 0xf0402900 │ │ │ │ + @ instruction: 0xf1ba820f │ │ │ │ + strble r0, [r9, #2561]! @ 0xa01 │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + ldmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ + blcs 5ff48 <__time64@plt+0x5e87c> │ │ │ │ + @ instruction: 0xf8dfd00b │ │ │ │ + vst1.32 {d18-d20}, [pc], r4 │ │ │ │ + @ instruction: 0xf8df71ba │ │ │ │ + ldrbtmi r0, [sl], #-1664 @ 0xfffff980 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + blls 342b18 <__time64@plt+0x34144c> │ │ │ │ + b 13dcb90 <__time64@plt+0x13db4c4> │ │ │ │ + @ instruction: 0xf0030080 │ │ │ │ + blls 340b8c <__time64@plt+0x33f4c0> │ │ │ │ + ldmdavs fp, {r7, r9, sl, lr} │ │ │ │ + vstrle d2, [lr, #-0] │ │ │ │ + movweq pc, #16800 @ 0x41a0 @ │ │ │ │ + stmdavs r1, {r2, r3, fp, ip, pc}^ │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + eorcs pc, r5, r1, asr r8 @ │ │ │ │ + streq pc, [r3, #-261] @ 0xfffffefb │ │ │ │ + svccs 0x0004f843 │ │ │ │ + addsmi r6, r7, #131072 @ 0x20000 │ │ │ │ + stmdals ip, {r2, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + ldmdbge r2, {r0, r1, r4, r9, fp, sp, pc} │ │ │ │ + ldc2 7, cr15, [r2], #-1020 @ 0xfffffc04 │ │ │ │ + @ instruction: 0x361cf8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9c9c0 <__time64@plt+0x9b2f4> │ │ │ │ - mvnshi pc, #0, 6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #18480 @ 0x4830 │ │ │ │ - stmib sp, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 357570 <__time64@plt+0x355ea4> │ │ │ │ - movwge lr, #2509 @ 0x9cd │ │ │ │ - @ instruction: 0xf7fe4643 │ │ │ │ - @ instruction: 0x4604ee10 │ │ │ │ - @ instruction: 0xf0024638 │ │ │ │ - @ instruction: 0x4640fd19 │ │ │ │ - ldc2 0, cr15, [r6, #-8] │ │ │ │ - andslt r4, r5, r0, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - ldrdls pc, [r0], -r8 │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - tstphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf1b9682f │ │ │ │ - @ instruction: 0xf0000f01 │ │ │ │ - stmdbvs r3!, {r5, r6, r7, r8, r9, pc} │ │ │ │ + blcs 9cbe0 <__time64@plt+0x9b514> │ │ │ │ + ldrbthi pc, [pc], -r0, lsl #6 @ │ │ │ │ + andvc lr, fp, #3620864 @ 0x374000 │ │ │ │ + ldrdne pc, [r4], -r9 │ │ │ │ + @ instruction: 0x5612e9dd │ │ │ │ + andeq lr, r0, #3440640 @ 0x348000 │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ + stmdbvs r7!, {r3, r8, r9, sl, ip, pc} │ │ │ │ + stmvs pc, {r0, r1, r2, r8, r9, sl, ip, pc} @ │ │ │ │ + @ instruction: 0xf8539706 │ │ │ │ + stmib sp, {r2, sl, fp, ip, sp, lr}^ │ │ │ │ + bvs 19dc7b8 <__time64@plt+0x19db0ec> │ │ │ │ + stmdavs r9, {r0, r1, r8, r9, sl, ip, pc}^ │ │ │ │ + strbmi r9, [r1], -r2, lsl #2 │ │ │ │ + stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ + movwpl lr, #2509 @ 0x9cd │ │ │ │ + @ instruction: 0xf7fe6a23 │ │ │ │ + strmi lr, [r4], -r6, lsr #24 │ │ │ │ + @ instruction: 0xf0024640 │ │ │ │ + strtmi pc, [r8], -pc, ror #31 │ │ │ │ + @ instruction: 0xffecf002 │ │ │ │ + @ instruction: 0xf0024630 │ │ │ │ + str pc, [r5], r9, ror #31 │ │ │ │ + ldrdvc pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + svccs 0x00018340 │ │ │ │ + @ instruction: 0xf0006828 │ │ │ │ + stmdbvs r3!, {r0, r1, r4, sl, pc} │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ - svccs 0x0000831e │ │ │ │ - addhi pc, lr, #192, 4 │ │ │ │ - svccs 0x0000463e │ │ │ │ - andcs sp, ip, r6, asr #32 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - ldc2l 0, cr15, [r8], {2} │ │ │ │ - strmi r6, [r6], -pc, lsr #16 │ │ │ │ - ldcle 15, cr2, [sp, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ + stmdacs r0, {r0, r6, r8, r9, pc} │ │ │ │ + adcshi pc, r2, #192, 4 │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ + bl 36d34 <__time64@plt+0x35668> │ │ │ │ + b 13c2d00 <__time64@plt+0x13c1634> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs pc!, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + svccs 0x00004606 │ │ │ │ + @ instruction: 0xf107dd44 │ │ │ │ + stmdavs r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf100861f │ │ │ │ - bne 16c3630 <__time64@plt+0x16c1f64> │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - @ instruction: 0x46028619 │ │ │ │ - mrrceq 10, 4, lr, r7, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ + @ instruction: 0xf10086b7 │ │ │ │ + bl fe8c387c <__time64@plt+0xfe8c21b0> │ │ │ │ + blcs b83828 <__time64@plt+0xb8215c> │ │ │ │ + ldrthi pc, [r0], r0, asr #4 @ │ │ │ │ + stceq 0, cr15, [r1], {39} @ 0x27 │ │ │ │ + stmib sp, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ + bl 304864 <__time64@plt+0x303198> │ │ │ │ + @ instruction: 0x46020c57 │ │ │ │ strtmi r4, [r9], lr, lsl #13 │ │ │ │ - strls r4, [ip], -r2, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r0, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ + bl 546c8 <__time64@plt+0x52ffc> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {r8, sl, ip, sp, lr}^ │ │ │ │ + ldmib r3, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ strvc lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ - stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r2, {r1, r8, lr}^ │ │ │ │ - @ instruction: 0xf1026004 │ │ │ │ - mvnle r0, r8, lsl r2 │ │ │ │ - ldrbtmi r9, [r1], -sp, lsl #30 │ │ │ │ - strbmi r9, [sp], -ip, lsl #28 │ │ │ │ + smlabtmi r2, r2, r9, lr │ │ │ │ + andvs lr, r4, r2, asr #19 │ │ │ │ + andseq pc, r8, #-2147483648 @ 0x80000000 │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrbtmi r6, [r1], -ip, lsl #14 │ │ │ │ + ldrbmi r4, [r4], -sp, asr #12 │ │ │ │ movweq pc, #4135 @ 0x1027 @ │ │ │ │ - addsmi r4, pc, #84, 12 @ 0x5400000 │ │ │ │ - andcs sp, ip, #12 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - ldmne r2!, {r3, r6, r7, fp, ip}^ │ │ │ │ + strle r0, [pc, #-2047] @ 2479 <__time64@plt+0xdad> │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + andeq lr, r3, r1, lsl #22 │ │ │ │ andgt pc, r3, lr, asr r8 @ │ │ │ │ + andeq lr, r3, #6144 @ 0x1800 │ │ │ │ ldrdvc lr, [r1, -r0] │ │ │ │ andgt pc, r3, r6, asr #16 │ │ │ │ smlabtvc r1, r2, r9, lr │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -r8, asr #4 │ │ │ │ - suble r2, ip, r0, lsl #20 │ │ │ │ - blx 8aa86 <__time64@plt+0x893ba> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8fc89 │ │ │ │ - strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r2, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs 82a7c <__time64@plt+0x813b0> │ │ │ │ - strbhi pc, [r1, #576]! @ 0x240 @ │ │ │ │ + ldrmi r8, [r7], -r5, ror #4 │ │ │ │ + subsle r2, r2, r0, lsl #20 │ │ │ │ + subeq lr, r2, #2048 @ 0x800 │ │ │ │ + addeq lr, r2, pc, asr #20 │ │ │ │ + @ instruction: 0xff56f002 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + bcs 144d8 <__time64@plt+0x12e0c> │ │ │ │ + @ instruction: 0xf102dd47 │ │ │ │ + @ instruction: 0xf8d833ff │ │ │ │ + blcs 82cd8 <__time64@plt+0x8160c> │ │ │ │ + strbhi pc, [r5], -r0, asr #4 @ │ │ │ │ tstpeq r7, #-1073741823 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ - blcs b892e4 <__time64@plt+0xb87c18> │ │ │ │ - ldrbhi pc, [fp, #576] @ 0x240 @ │ │ │ │ - cdpeq 0, 1, cr15, cr8, cr15, {2} │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - ldrtmi r4, [r9], -r3, lsl #12 │ │ │ │ + movweq lr, #2979 @ 0xba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf022863e │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + strvs lr, [ip, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ + @ instruction: 0x46964639 │ │ │ │ strtmi r4, [r2], r1, lsl #13 │ │ │ │ - @ instruction: 0x0c0cfb0e │ │ │ │ - stmib sp, {r1, r2, r4, r7, r9, sl, lr}^ │ │ │ │ - strls r6, [lr, #-1804] @ 0xfffff8f4 │ │ │ │ - ldmdavs sp, {r1, r2, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - ldrdmi lr, [r1], -r3 │ │ │ │ - @ instruction: 0x2703e9d3 │ │ │ │ - stmib r1, {r3, r4, r8, r9, ip, sp}^ │ │ │ │ - strbmi r5, [r3, #-1024]! @ 0xfffffc00 │ │ │ │ + bl 2812c <__time64@plt+0x26a60> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r9}^ │ │ │ │ + @ instruction: 0xf1037604 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ andeq lr, r2, #3162112 @ 0x304000 │ │ │ │ strvc lr, [r4], -r1, asr #19 │ │ │ │ tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf02ed1ee │ │ │ │ + @ instruction: 0xf01ed1ed │ │ │ │ + ldmib sp, {r0, r8, r9, sl, fp}^ │ │ │ │ + ldrbtmi r6, [r2], -ip, lsl #14 │ │ │ │ + @ instruction: 0xf02e4654 │ │ │ │ stcls 3, cr0, [lr, #-4] │ │ │ │ - @ instruction: 0x670ce9dd │ │ │ │ - @ instruction: 0x46484672 │ │ │ │ - ldrmi r4, [lr, #1620] @ 0x654 │ │ │ │ - tstcs ip, sp │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - bl 1c8ddc <__time64@plt+0x1c7710> │ │ │ │ + bl f6d6c <__time64@plt+0xf56a0> │ │ │ │ + b 13c3a40 <__time64@plt+0x13c2374> │ │ │ │ + bl 243b44 <__time64@plt+0x242478> │ │ │ │ @ instruction: 0xf8590c03 │ │ │ │ - ldmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf8470101 │ │ │ │ - stmib ip, {r0, r1, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf8df0101 │ │ │ │ - @ instruction: 0xf85b3490 │ │ │ │ + bl 1e6d4c <__time64@plt+0x1e5680> │ │ │ │ + ldmib ip, {r0, r1, r8}^ │ │ │ │ + @ instruction: 0xf847e001 │ │ │ │ + stmib r1, {r0, r1, ip, pc}^ │ │ │ │ + @ instruction: 0xf8dfe001 │ │ │ │ + @ instruction: 0xf85b3438 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e3260 <__time64@plt+0x2e1b94> │ │ │ │ + blls 2e351c <__time64@plt+0x2e1e50> │ │ │ │ stmdavs r8!, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs 18e770c <__time64@plt+0x18e6040> │ │ │ │ - bvs 8e770c <__time64@plt+0x8e6040> │ │ │ │ + bvs 18e7970 <__time64@plt+0x18e62a4> │ │ │ │ + bvs 8e7970 <__time64@plt+0x8e62a4> │ │ │ │ ldrtmi r9, [fp], -r0, lsl #6 │ │ │ │ - ldcl 7, cr15, [r6], {254} @ 0xfe │ │ │ │ + bl fe940d6c <__time64@plt+0xfe93f6a0> │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - mcrr2 0, 0, pc, sl, cr2 @ │ │ │ │ + @ instruction: 0xff14f002 │ │ │ │ @ instruction: 0xf0024638 │ │ │ │ - strtmi pc, [r0], -r7, asr #24 │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - stcls 15, cr8, [ip], {240} @ 0xf0 │ │ │ │ - blcs 14478 <__time64@plt+0x12dac> │ │ │ │ - andhi pc, sp, #192, 4 │ │ │ │ - blcs 1459c <__time64@plt+0x12ed0> │ │ │ │ - andcs sp, ip, r7, asr #32 │ │ │ │ - @ instruction: 0xf000fb03 │ │ │ │ - ldc2 0, cr15, [r6], {2} │ │ │ │ + str pc, [sp, #3857]! @ 0xf11 │ │ │ │ + ldrbmi r9, [r3], -ip, lsl #24 │ │ │ │ + vqdmlsl.s q9, d0, d0 │ │ │ │ + @ instruction: 0x469a8253 │ │ │ │ + suble r2, lr, r0, lsl #22 │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + addeq lr, r3, pc, asr #20 │ │ │ │ + cdp2 0, 14, cr15, cr0, cr2, {0} │ │ │ │ strmi r6, [r2], lr, lsr #16 │ │ │ │ - ldcle 14, cr2, [lr, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf10083f4 │ │ │ │ - bne 16c37b4 <__time64@plt+0x16c20e8> │ │ │ │ + stclle 14, cr2, [r4, #-0] │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + blcs 9cf54 <__time64@plt+0x9b888> │ │ │ │ + strbhi pc, [r2], #-576 @ 0xfffffdc0 @ │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r2], -lr, ror #7 │ │ │ │ - mrrceq 10, 4, lr, r6, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ - strtmi r4, [r1], lr, lsl #13 │ │ │ │ + @ instruction: 0xf026843b │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ strvs lr, [ip, #-2509] @ 0xfffff633 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r1, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, r8, lr}^ │ │ │ │ - tstcc r8, #12582912 @ 0xc00000 │ │ │ │ - strvc lr, [r0], #-2498 @ 0xfffff63e │ │ │ │ + mrrceq 11, 0, lr, r6, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ + strls r4, [lr, -r1, lsr #13] │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvc lr, [r0], #-2515 @ 0xfffff62d │ │ │ │ + @ instruction: 0x1602e9d3 │ │ │ │ + ldrdpl lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {sl, ip, sp, lr}^ │ │ │ │ stmib r2, {r1, r9, sl, ip}^ │ │ │ │ @ instruction: 0xf1025004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ strvs lr, [ip, #-2525] @ 0xfffff623 │ │ │ │ - svcls 0x000e4671 │ │ │ │ - @ instruction: 0xf026464c │ │ │ │ - addsmi r0, lr, #67108864 @ 0x4000000 │ │ │ │ - andcs sp, ip, #13 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - bl 288ed4 <__time64@plt+0x287808> │ │ │ │ - @ instruction: 0xf85e0203 │ │ │ │ - ldmib r0, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0x464c4671 │ │ │ │ + @ instruction: 0xf0269f0e │ │ │ │ + ldrbeq r0, [r6, r1, lsl #6]! │ │ │ │ + bl f8250 <__time64@plt+0xf6b84> │ │ │ │ + b 13c3b24 <__time64@plt+0x13c2458> │ │ │ │ + bl 43c28 <__time64@plt+0x4255c> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 2b2e30 <__time64@plt+0x2b1764> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf84a6101 │ │ │ │ stmib r2, {r0, r1, lr, pc}^ │ │ │ │ @ instruction: 0xf8d86101 │ │ │ │ - bcs abcc <__time64@plt+0x9500> │ │ │ │ - cmpphi r3, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ + bcs ae38 <__time64@plt+0x976c> │ │ │ │ + msrhi (UNDEF: 109), r0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - andcs r8, ip, lr, lsr #2 │ │ │ │ - @ instruction: 0xf000fb02 │ │ │ │ - blx ff1bebea <__time64@plt+0xff1bd51e> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - bcs 145ec <__time64@plt+0x12f20> │ │ │ │ - cdpne 13, 5, cr13, cr1, cr0, {2} │ │ │ │ + bl a3368 <__time64@plt+0xa1c9c> │ │ │ │ + b 13c3750 <__time64@plt+0x13c2084> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d8fe89 │ │ │ │ + strmi r2, [r1], r0 │ │ │ │ + vstrle s5, [r5, #-0] │ │ │ │ + mvnscc pc, r2, lsl #2 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ vmla.i8 d18, d0, d2 │ │ │ │ - @ instruction: 0xf100838f │ │ │ │ - bne ff243058 <__time64@plt+0xff24198c> │ │ │ │ - vmla.i8 d18, d0, d30 │ │ │ │ - strmi r8, [r4], r9, lsl #7 │ │ │ │ - vnmlaeq.f32 s29, s4, s30 │ │ │ │ - stmib sp, {r3, r4, sp}^ │ │ │ │ - ldrmi r5, [r9], -ip, lsl #16 │ │ │ │ + @ instruction: 0xf10083d3 │ │ │ │ + bl fe8432c8 <__time64@plt+0xfe841bfc> │ │ │ │ + stmdbcs lr!, {r0, r1, r8} │ │ │ │ + bichi pc, ip, #64, 4 │ │ │ │ + cdpeq 0, 0, cr15, cr1, cr2, {1} │ │ │ │ + stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ + bl 398eb0 <__time64@plt+0x3977e4> │ │ │ │ + pkhtbmi r0, r4, r2, asr #28 │ │ │ │ stmib sp, {r3, r4, r7, r9, sl, lr}^ │ │ │ │ - blx 1f452 <__time64@plt+0x1dd86> │ │ │ │ - stmdbvs r8, {r1, r2, r3, r9, sl, fp, ip, sp}^ │ │ │ │ - ldmib r1, {r1, r3, fp, sp, lr}^ │ │ │ │ - ldmib r1, {r0, r8, r9, sl, ip, sp}^ │ │ │ │ - tstcc r8, r3, lsl #10 │ │ │ │ + bl df6c4 <__time64@plt+0xddff8> │ │ │ │ + ldmib r1, {r1, r2, r3, r6, r7, r9, sl, fp}^ │ │ │ │ + ldmib r1, {r8, r9, sp}^ │ │ │ │ + ldmib r1, {r1, r9, sl, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf1015004 │ │ │ │ + ldrbmi r0, [r1, #-280]! @ 0xfffffee8 │ │ │ │ movwcs lr, #2508 @ 0x9cc │ │ │ │ - stmib ip, {r0, r4, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib ip, {r1, r9, sl, ip, sp, lr}^ │ │ │ │ - @ instruction: 0xf10c5004 │ │ │ │ - mvnle r0, r8, lsl ip │ │ │ │ - andvc lr, lr, #3620864 @ 0x374000 │ │ │ │ - stcls 6, cr4, [ip, #-268] @ 0xfffffef4 │ │ │ │ - tstpeq r1, r2, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - ldrsbthi pc, [r4], -sp @ │ │ │ │ - andle r4, sp, sl, lsl #5 │ │ │ │ - blx ac86 <__time64@plt+0x95ba> │ │ │ │ - ldmdane lr, {r0, r8, ip, sp, lr, pc}^ │ │ │ │ - andeq lr, r1, r9, lsl #22 │ │ │ │ + strvc lr, [r2], -ip, asr #19 │ │ │ │ + andpl lr, r4, ip, asr #19 │ │ │ │ + ldceq 1, cr15, [r8], {12} │ │ │ │ + ldmib sp, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + strbmi r7, [r3], -lr, lsl #4 │ │ │ │ + stmdapl ip, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf02207d0 │ │ │ │ + strle r0, [pc, #-257] @ 2dc3 <__time64@plt+0x16f7> │ │ │ │ + cmpeq r1, r1, lsl #22 │ │ │ │ + orreq lr, r1, pc, asr #20 │ │ │ │ + streq lr, [r1], -r3, lsl #22 │ │ │ │ andgt pc, r1, r3, asr r8 @ │ │ │ │ + andeq lr, r1, r9, lsl #22 │ │ │ │ @ instruction: 0x3601e9d6 │ │ │ │ andgt pc, r1, r9, asr #16 │ │ │ │ strcc lr, [r1], -r0, asr #19 │ │ │ │ - @ instruction: 0xf85b4bc3 │ │ │ │ + @ instruction: 0xf85b4ba8 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e2fd0 <__time64@plt+0x2e1904> │ │ │ │ + blls 2e329c <__time64@plt+0x2e1bd0> │ │ │ │ stmdavs r8!, {r0, r4, r6, r9, sl, lr} │ │ │ │ movwvc lr, #10701 @ 0x29cd │ │ │ │ movwls r6, #6755 @ 0x1a63 │ │ │ │ movwls r6, #2595 @ 0xa23 │ │ │ │ @ instruction: 0xf7fe464b │ │ │ │ - strmi lr, [r4], -r8, lsl #23 │ │ │ │ + strmi lr, [r4], -ip, asr #20 │ │ │ │ @ instruction: 0xf0024650 │ │ │ │ - strb pc, [r7], #2953 @ 0xb89 @ │ │ │ │ + strbmi pc, [r8], -r9, asr #28 @ │ │ │ │ + cdp2 0, 4, cr15, cr6, cr2, {0} │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + ldrb pc, [pc], #3651 @ 2f20 <__time64@plt+0x1854> @ │ │ │ │ stmdacs r0, {r3, r4, r5, r9, sl, lr} │ │ │ │ - msrhi CPSR_fsc, #192, 4 │ │ │ │ + cmpphi r8, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ - movwcs sp, #49223 @ 0xc047 │ │ │ │ - @ instruction: 0xf000fb03 │ │ │ │ - blx 173ecbe <__time64@plt+0x173d5f2> │ │ │ │ - @ instruction: 0x46076835 │ │ │ │ - ldcle 13, cr2, [lr, #-0] │ │ │ │ - ldmdavs r1!, {r0, r1, r3, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf1008130 │ │ │ │ - bne 16c3928 <__time64@plt+0x16c225c> │ │ │ │ + bl 37064 <__time64@plt+0x35998> │ │ │ │ + b 13c3034 <__time64@plt+0x13c1968> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + blls 342788 <__time64@plt+0x3410bc> │ │ │ │ + ldmdavs sp, {r0, r1, r2, r9, sl, lr} │ │ │ │ + stclle 13, cr2, [r2, #-0] │ │ │ │ + @ instruction: 0xf1056859 │ │ │ │ + blcs 8ff48 <__time64@plt+0x8e87c> │ │ │ │ + cmpphi lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r3], -sl, lsr #2 │ │ │ │ - mrrceq 10, 4, lr, r5, cr15 │ │ │ │ - @ instruction: 0x460a2018 │ │ │ │ + @ instruction: 0xf0258157 │ │ │ │ + strmi r0, [r3], -r1, lsl #24 │ │ │ │ + bl 326f9c <__time64@plt+0x3258d0> │ │ │ │ + @ instruction: 0x460a0c55 │ │ │ │ strtmi r4, [r8], lr, lsl #13 │ │ │ │ - strls r4, [ip, -r2, lsr #13] │ │ │ │ - @ instruction: 0x7c0cfb00 │ │ │ │ - ldmib r2, {r0, r2, r3, r9, sl, ip, pc}^ │ │ │ │ - ldmib r2, {r0, sl, ip, lr}^ │ │ │ │ - andscc r1, r8, #786432 @ 0xc0000 │ │ │ │ - stceq 8, cr15, [r4], {82} @ 0x52 │ │ │ │ - ldcvs 8, cr15, [r8], {82} @ 0x52 │ │ │ │ - strvs lr, [r0, #-2499] @ 0xfffff63d │ │ │ │ - smlabtmi r2, r3, r9, lr │ │ │ │ - andvc lr, r4, r3, asr #19 │ │ │ │ - strbmi r3, [r3, #-792]! @ 0xfffffce8 │ │ │ │ - svcls 0x000cd1ed │ │ │ │ - mcrls 6, 0, r4, cr13, cr1, {3} │ │ │ │ - b 17d4668 <__time64@plt+0x17d2f9c> │ │ │ │ - strle r7, [lr, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0xf028220c │ │ │ │ - blx 8392a <__time64@plt+0x8225e> │ │ │ │ - stmiane r8, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf85e18fa │ │ │ │ - ldmib r0, {r0, r1, lr, pc}^ │ │ │ │ + bl 149fc <__time64@plt+0x13330> │ │ │ │ + ldmib r2, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r2, {r8, sl, ip, sp, lr}^ │ │ │ │ + ldmib r2, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1026004 │ │ │ │ + stmib r3, {r3, r4, r9}^ │ │ │ │ + stmib r3, {r8, sl, ip, sp, lr}^ │ │ │ │ + stmib r3, {r1, r8, lr}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ + @ instruction: 0xf018d1ed │ │ │ │ + svcls 0x000d0f01 │ │ │ │ + @ instruction: 0x46544671 │ │ │ │ + @ instruction: 0xf028d011 │ │ │ │ + bl 1443b0 <__time64@plt+0x142ce4> │ │ │ │ + b 13c44c4 <__time64@plt+0x13c2df8> │ │ │ │ + bl 43dc8 <__time64@plt+0x426fc> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1f2fc8 <__time64@plt+0x1f18fc> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ @ instruction: 0xf8475101 │ │ │ │ stmib r2, {r0, r1, lr, pc}^ │ │ │ │ @ instruction: 0xf8d95101 │ │ │ │ - bcs ad40 <__time64@plt+0x9674> │ │ │ │ - sbcshi pc, r1, #192, 4 │ │ │ │ - bcs 14788 <__time64@plt+0x130bc> │ │ │ │ - andcs sp, ip, sp, asr #32 │ │ │ │ - @ instruction: 0xf000fb02 │ │ │ │ - blx 33ed5e <__time64@plt+0x33d692> │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - bcs 1475c <__time64@plt+0x13090> │ │ │ │ - cdpne 13, 5, cr13, cr3, cr3, {2} │ │ │ │ - ldrdeq pc, [r4], -r9 │ │ │ │ - blcs 9466c <__time64@plt+0x92fa0> │ │ │ │ - sbchi pc, fp, r0, asr #4 │ │ │ │ + bcs afd0 <__time64@plt+0x9904> │ │ │ │ + movwhi pc, #62144 @ 0xf2c0 @ │ │ │ │ + bcs 14a18 <__time64@plt+0x1334c> │ │ │ │ + bl b7114 <__time64@plt+0xb5a48> │ │ │ │ + b 13c38e8 <__time64@plt+0x13c221c> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d9fdbd │ │ │ │ + strmi r2, [r0], r0 │ │ │ │ + vstrle s5, [r3, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + @ instruction: 0xf8d94601 │ │ │ │ + blcs 8300c <__time64@plt+0x81940> │ │ │ │ + rscshi pc, r3, r0, asr #4 │ │ │ │ tstpeq r7, #8, 2 @ p-variant is OBSOLETE │ │ │ │ - blcs b895e0 <__time64@plt+0xb87f14> │ │ │ │ - sbchi pc, r5, r0, asr #4 │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - stmib sp, {r3, r4, r8, r9, sp}^ │ │ │ │ - strmi r2, [r5], -ip, lsl #16 │ │ │ │ + movweq lr, #2979 @ 0xba3 │ │ │ │ + vqdmulh.s d18, d0, d30 │ │ │ │ + @ instruction: 0xf02280ec │ │ │ │ + strmi r0, [r5], -r1, lsl #24 │ │ │ │ + strcs lr, [sp, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r2, cr12 │ │ │ │ strtmi r4, [r2], r6, lsl #13 │ │ │ │ - @ instruction: 0x8c0cfb03 │ │ │ │ - @ instruction: 0x970e46b0 │ │ │ │ - strvs lr, [r1], #-2517 @ 0xfffff62b │ │ │ │ - andeq lr, r3, #3489792 @ 0x354000 │ │ │ │ - @ instruction: 0xf8553518 │ │ │ │ - @ instruction: 0xf8553c04 │ │ │ │ - stmib r1, {r3, r4, sl, fp, ip, sp, lr}^ │ │ │ │ - stmib r1, {r9, sl, ip, sp, lr}^ │ │ │ │ - stmib r1, {r1, lr}^ │ │ │ │ - tstcc r8, r4, lsl #6 │ │ │ │ + vstmiaeq ip, {d30-} │ │ │ │ + strvc lr, [r0], #-2517 @ 0xfffff62b │ │ │ │ + @ instruction: 0x0602e9d5 │ │ │ │ + movwcs lr, #18901 @ 0x49d5 │ │ │ │ + ldreq pc, [r8, #-261] @ 0xfffffefb │ │ │ │ + strvc lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ + streq lr, [r2], -r1, asr #19 │ │ │ │ + movwcs lr, #18881 @ 0x49c1 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ mvnle r4, r1, ror #10 │ │ │ │ - strbmi r9, [r6], -ip, lsl #20 │ │ │ │ - ldrbtmi r9, [r0], -lr, lsl #30 │ │ │ │ - ldrsbthi pc, [r4], -sp @ │ │ │ │ - @ instruction: 0x07d14654 │ │ │ │ - tstcs ip, pc, lsl #10 │ │ │ │ + @ instruction: 0x270de9dd │ │ │ │ + @ instruction: 0x46544670 │ │ │ │ + ldrle r0, [r1, #-2005] @ 0xfffff82b │ │ │ │ movweq pc, #4130 @ 0x1022 @ │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - bl 2090d8 <__time64@plt+0x207a0c> │ │ │ │ - @ instruction: 0xf85e0503 │ │ │ │ - ldmib r1, {r0, r1, lr, pc}^ │ │ │ │ - @ instruction: 0xf8480101 │ │ │ │ - stmib r5, {r0, r1, lr, pc}^ │ │ │ │ - blmi 19431ec <__time64@plt+0x1941b20> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9ce5c <__time64@plt+0x9b790> │ │ │ │ - subshi pc, sl, #0, 6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - movwls r6, #14384 @ 0x3830 │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + tsteq r3, r0, lsl #22 │ │ │ │ + andgt pc, r3, lr, asr r8 @ │ │ │ │ + streq lr, [r3, #-2824] @ 0xfffff4f8 │ │ │ │ + ldrdeq lr, [r1, -r1] │ │ │ │ + andgt pc, r3, r8, asr #16 │ │ │ │ + smlabteq r1, r5, r9, lr │ │ │ │ + @ instruction: 0xf85b4b43 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 323aa0 <__time64@plt+0x3223d4> │ │ │ │ + ldmdavs r8, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ + movwls r9, #15115 @ 0x3b0b │ │ │ │ movwls r6, #10531 @ 0x2923 │ │ │ │ movwls r6, #6755 @ 0x1a63 │ │ │ │ movwls r6, #2595 @ 0xa23 │ │ │ │ @ instruction: 0xf7fe4643 │ │ │ │ - ldr lr, [r0, #2774]! @ 0xad6 │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - subhi pc, lr, #64 @ 0x40 │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - strt r6, [fp], #-2091 @ 0xfffff7d5 │ │ │ │ - ldrbtmi r4, [r8], #-2138 @ 0xfffff7a6 │ │ │ │ - bl ac0e24 <__time64@plt+0xabf758> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - ldrmi lr, [r1], r3, lsr #14 │ │ │ │ - stmdbcs r2, {r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ - blls 2f9f38 <__time64@plt+0x2f886c> │ │ │ │ - movwls r6, #14376 @ 0x3828 │ │ │ │ - ldrdcc lr, [ip, -sp] │ │ │ │ - andge pc, r0, sp, asr #17 │ │ │ │ - stmib sp, {r0, r1, r3, sl, lr}^ │ │ │ │ - ldrtmi r1, [fp], -r1, lsl #6 │ │ │ │ - @ instruction: 0xf7fe4649 │ │ │ │ - strmi lr, [r4], -lr, asr #20 │ │ │ │ - bllt ffa40e58 <__time64@plt+0xffa3f78c> │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - sbcsle r2, r5, r0, lsl #20 │ │ │ │ - @ instruction: 0xf43f2a01 │ │ │ │ - blcs 2deb0 <__time64@plt+0x2c7e4> │ │ │ │ - ldrmi sp, [sl], sp, ror #2 │ │ │ │ - @ instruction: 0xf6bf2a00 │ │ │ │ - bmi 11ee938 <__time64@plt+0x11ed26c> │ │ │ │ - stmdami r7, {r5, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 16bee8c <__time64@plt+0x16bd7c0> │ │ │ │ + strmi lr, [r4], -ip, lsl #19 │ │ │ │ + @ instruction: 0xf0024638 │ │ │ │ + @ instruction: 0x4640fd7d │ │ │ │ + ldc2l 0, cr15, [sl, #-8]! │ │ │ │ + @ instruction: 0x4628e416 │ │ │ │ + @ instruction: 0xf91cf002 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + stmdavs fp!, {r1, r4, r5, r6, r9, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bmi 113c914 <__time64@plt+0x113b248> │ │ │ │ - stmdami r4, {r5, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 143eea0 <__time64@plt+0x143d7d4> │ │ │ │ - ldrt r6, [r3], #2103 @ 0x837 │ │ │ │ - ldrbtmi r4, [r8], #-2113 @ 0xfffff7bf │ │ │ │ - b ffbc0e9c <__time64@plt+0xffbbf7d0> │ │ │ │ + ldmdami r7!, {r1, r3, r5, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xf8d8e9da │ │ │ │ + str r2, [lr, -r0] │ │ │ │ + @ instruction: 0xe7054691 │ │ │ │ + @ instruction: 0xdc362902 │ │ │ │ + strbmi r9, [r9], -fp, lsl #22 │ │ │ │ + stmib sp, {r3, r5, fp, sp, lr}^ │ │ │ │ + movwls sl, #14080 @ 0x3700 │ │ │ │ + ldrtmi r9, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + ldrtmi r9, [r3], -r2, lsl #6 │ │ │ │ + ldm lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + @ instruction: 0xf8d8bbe0 │ │ │ │ + bcs b100 <__time64@plt+0x9a34> │ │ │ │ + bcs 77460 <__time64@plt+0x75d94> │ │ │ │ + ldcge 4, cr15, [r2], {63} @ 0x3f │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + bcs 2335c <__time64@plt+0x21c90> │ │ │ │ + @ instruction: 0xf6bf469a │ │ │ │ + bmi 92eb70 <__time64@plt+0x92d4a4> │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2083 @ 0xfffff7dd │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d8fcfd │ │ │ │ + str r2, [r7], r0 │ │ │ │ + ldrbtmi r4, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ + stmib r6!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bllt fecc0ea8 <__time64@plt+0xfecbf7dc> │ │ │ │ - ldrbtmi r4, [r8], #-2110 @ 0xfffff7c2 │ │ │ │ - b ff9c0eac <__time64@plt+0xff9bf7e0> │ │ │ │ + bllt fec81138 <__time64@plt+0xfec7fa6c> │ │ │ │ + ldrbtmi r4, [r8], #-2077 @ 0xfffff7e3 │ │ │ │ + ldmib lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - ldmdami ip!, {r0, r1, r2, r3, r4, r9, sl, sp, lr, pc} │ │ │ │ + ldmdami fp, {r0, r3, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d8eae0 │ │ │ │ - ldr r2, [r8, r0]! │ │ │ │ - @ instruction: 0x21204a39 │ │ │ │ - ldrbtmi r4, [sl], #-2105 @ 0xfffff7c7 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - stmdavs pc!, {r0, r4, r5, r9, fp, ip, sp, lr, pc} @ │ │ │ │ - bmi dfc47c <__time64@plt+0xdfadb0> │ │ │ │ - ldmdami r7!, {r5, r8, sp} │ │ │ │ + @ instruction: 0xf8d8e998 │ │ │ │ + strb r2, [r1, r0] │ │ │ │ + @ instruction: 0xf04f4a18 │ │ │ │ + ldmdami r8, {r5, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx a3eef0 <__time64@plt+0xa3d824> │ │ │ │ + ldc2l 0, cr15, [ip], {2} │ │ │ │ + strb r6, [r3, #-2088] @ 0xfffff7d8 │ │ │ │ + @ instruction: 0xf04f4a15 │ │ │ │ + ldmdami r5, {r5, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + ldc2l 0, cr15, [r2], {2} │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bmi d3c5a4 <__time64@plt+0xd3aed8> │ │ │ │ - ldmdami r4!, {r0, r1, r6, r8, sp} │ │ │ │ + svclt 0x0000e58f │ │ │ │ + andeq r6, r0, sl, asr #19 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r4, r0, r8, ror r8 │ │ │ │ + andeq r4, r0, r2, lsr lr │ │ │ │ + andeq r4, r0, sl, asr #15 │ │ │ │ + andeq r4, r0, r0, ror #16 │ │ │ │ + andeq r4, r0, lr, lsr #12 │ │ │ │ + andeq r4, r0, r4, asr #13 │ │ │ │ + andeq r4, r0, r0, lsl r3 │ │ │ │ + andeq r4, r0, r2, lsr r0 │ │ │ │ + andeq r4, r0, r4, asr r0 │ │ │ │ + andeq r4, r0, r2, lsl r1 │ │ │ │ + andeq r4, r0, r2, lsr #4 │ │ │ │ + ldrdeq r4, [r0], -r4 @ │ │ │ │ + strdeq r3, [r0], -r0 │ │ │ │ + andeq r4, r0, r2, lsl r0 │ │ │ │ + ldrdeq r3, [r0], -ip │ │ │ │ + strdeq r3, [r0], -lr │ │ │ │ + blcs d4154c <__time64@plt+0xd3fe80> │ │ │ │ + cmppeq r3, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + bleq c41554 <__time64@plt+0xc3fe88> │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 7bef04 <__time64@plt+0x7bd838> │ │ │ │ - @ instruction: 0xf7ff6830 │ │ │ │ - @ instruction: 0xf04fba0b │ │ │ │ - ldrmi r0, [r6], ip, lsl #24 │ │ │ │ - @ instruction: 0x0c02fb0c │ │ │ │ - ldmib r0, {r1, fp, sp, lr}^ │ │ │ │ - andcc r5, ip, r1, lsl #6 │ │ │ │ - strcs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ - addvs r4, fp, r0, ror #10 │ │ │ │ + stc2 0, cr15, [r0], #8 │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + bl bc39c <__time64@plt+0xbacd0> │ │ │ │ + bl 62f4 <__time64@plt+0x4c28> │ │ │ │ + ldmib r0, {r2, r3, r7, sl, fp}^ │ │ │ │ + @ instruction: 0xf1006500 │ │ │ │ + @ instruction: 0xf850000c │ │ │ │ + strbmi r3, [r0, #-3076]! @ 0xfffff3fc │ │ │ │ + strvs lr, [r0, #-2497] @ 0xfffff63f │ │ │ │ tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - andcs lr, ip, #24903680 @ 0x17c0000 │ │ │ │ - @ instruction: 0x46a4463b │ │ │ │ - strne pc, [r5, #-2818] @ 0xfffff4fe │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - addsvs r4, sl, r9, lsr #5 │ │ │ │ + stccc 8, cr15, [r4], {65} @ 0x41 │ │ │ │ + @ instruction: 0xe735d1f1 │ │ │ │ + strbeq lr, [r5, #-2821] @ 0xfffff4fb │ │ │ │ + bl 54b00 <__time64@plt+0x53434> │ │ │ │ + ldmib r1, {r0, r2, r7}^ │ │ │ │ + @ instruction: 0xf1016500 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addmi r2, r1, #4, 24 @ 0x400 │ │ │ │ + strvs lr, [r0, #-2499] @ 0xfffff63d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - bmi 7fcb28 <__time64@plt+0x7fb45c> │ │ │ │ - ldmdami pc, {r5, r8, sp} @ │ │ │ │ + stccs 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xe6cad1f1 │ │ │ │ + bcs ff5415b4 <__time64@plt+0xff53fee8> │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + beq ff4415bc <__time64@plt+0xff43fef0> │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9f0f002 │ │ │ │ - strb r6, [r9, #2091]! @ 0x82b │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - stmdacs r0, {r0, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - addshi pc, r8, #64 @ 0x40 │ │ │ │ - ldrdhi pc, [r0], -r9 │ │ │ │ - stmiblt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r6, r0, r6, lsl #23 │ │ │ │ - andeq r4, r0, r6, ror r5 │ │ │ │ - andeq r4, r0, ip, lsl #12 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - muleq r0, r2, r2 │ │ │ │ - andeq r4, r0, ip, asr #16 │ │ │ │ - andeq r4, r0, sl, lsl #4 │ │ │ │ - andeq r4, r0, r0, lsr #5 │ │ │ │ - andeq r3, r0, r2, asr #26 │ │ │ │ - andeq r3, r0, r4, ror #20 │ │ │ │ - andeq r3, r0, r6, lsl #21 │ │ │ │ - andeq r3, r0, r0, asr sl │ │ │ │ - andeq r3, r0, r2, ror sl │ │ │ │ - andeq r3, r0, r2, lsr fp │ │ │ │ - andeq r3, r0, r2, asr #24 │ │ │ │ - strdeq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r2, lsl sl │ │ │ │ - andeq r3, r0, r4, lsr sl │ │ │ │ - andeq r3, r0, r0, lsl #20 │ │ │ │ - andeq r3, r0, r2, lsr #20 │ │ │ │ - andeq r3, r0, ip, ror #19 │ │ │ │ - strdeq r3, [r0], -r2 │ │ │ │ - muleq r0, r0, r9 │ │ │ │ - @ instruction: 0x000039b2 │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - andshi pc, r5, #64 @ 0x40 │ │ │ │ - ldrdls pc, [r0], -r8 │ │ │ │ - svccs 0x0000e4d8 │ │ │ │ - addshi pc, r3, #192, 4 │ │ │ │ - svccs 0x0000463e │ │ │ │ - andcs sp, ip, r6, asr #32 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf9baf002 │ │ │ │ + stc2l 0, cr15, [ip], #-8 │ │ │ │ + str r6, [r0, #2091]! @ 0x82b │ │ │ │ + beq ff1415cc <__time64@plt+0xff13ff00> │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xf8d9e916 │ │ │ │ + @ instruction: 0xf7ff2000 │ │ │ │ + @ instruction: 0x4628b9f6 │ │ │ │ + @ instruction: 0xf846f002 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0xf8d8826a │ │ │ │ + ldrt r7, [r6], #0 │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0x460682f4 │ │ │ │ + suble r2, lr, r0, lsl #16 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + stc2l 0, cr15, [ip], #-8 │ │ │ │ strmi r6, [r6], -pc, lsr #16 │ │ │ │ - ldcle 15, cr2, [sp, #-0] │ │ │ │ - stmdavs r9!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip}^ │ │ │ │ - vqdmulh.s d18, d0, d2 │ │ │ │ - @ instruction: 0xf100832a │ │ │ │ - bne 16c3c6c <__time64@plt+0x16c25a0> │ │ │ │ + stclle 15, cr2, [r4, #-0] │ │ │ │ + mvnscc pc, #-1073741823 @ 0xc0000001 │ │ │ │ + blcs 9d43c <__time64@plt+0x9bd70> │ │ │ │ + orrhi pc, sp, #64, 4 │ │ │ │ + tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + movweq lr, #7075 @ 0x1ba3 │ │ │ │ vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r2], -r4, lsr #6 │ │ │ │ - mrrceq 10, 4, lr, r7, cr15 │ │ │ │ - @ instruction: 0x460b2018 │ │ │ │ - strtmi r4, [r9], lr, lsl #13 │ │ │ │ - strls r4, [ip], -r2, lsr #13 │ │ │ │ - @ instruction: 0x1c0cfb00 │ │ │ │ - ldmdbvs r8, {r0, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, sl, ip, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ - strvc lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + @ instruction: 0xf0278386 │ │ │ │ + strmi r0, [fp], -r1, lsl #24 │ │ │ │ + streq lr, [ip, -sp, asr #19] │ │ │ │ + mrrceq 11, 0, lr, r7, cr12 │ │ │ │ + strmi r4, [lr], r2, lsl #12 │ │ │ │ + strtmi r4, [r2], r9, lsr #13 │ │ │ │ + fstmiaxeq ip, {d30-d29} @ Deprecated │ │ │ │ + strvc lr, [r0, #-2515] @ 0xfffff62d │ │ │ │ + ldrdmi lr, [r2, -r3] │ │ │ │ + ldrdvs lr, [r4], -r3 │ │ │ │ + tstpeq r8, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ stmib r2, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + stmib r2, {r8, sl, ip, sp, lr}^ │ │ │ │ stmib r2, {r1, r8, lr}^ │ │ │ │ @ instruction: 0xf1026004 │ │ │ │ mvnle r0, r8, lsl r2 │ │ │ │ - ldrbtmi r9, [r1], -sp, lsl #30 │ │ │ │ - strbmi r9, [sp], -ip, lsl #28 │ │ │ │ + @ instruction: 0x670ce9dd │ │ │ │ + @ instruction: 0x464d4671 │ │ │ │ + ubfxeq r4, r4, #12, #27 │ │ │ │ movweq pc, #4135 @ 0x1027 @ │ │ │ │ - addsmi r4, pc, #84, 12 @ 0x5400000 │ │ │ │ - andcs sp, ip, #12 │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - ldmne r2!, {r3, r6, r7, fp, ip}^ │ │ │ │ - andgt pc, r3, lr, asr r8 @ │ │ │ │ - ldrdvc lr, [r1, -r0] │ │ │ │ - andgt pc, r3, r6, asr #16 │ │ │ │ - smlabtvc r1, r2, r9, lr │ │ │ │ - ldrdcs pc, [r0], -r8 │ │ │ │ - vmlsl.s8 q9, d0, d0 │ │ │ │ - ldrmi r8, [r7], -pc, asr #4 │ │ │ │ - suble r2, sl, r0, lsl #20 │ │ │ │ - blx 8b0c2 <__time64@plt+0x899f6> │ │ │ │ - @ instruction: 0xf002f000 │ │ │ │ - @ instruction: 0xf8d8f96b │ │ │ │ + bl f8738 <__time64@plt+0xf706c> │ │ │ │ + b 13c400c <__time64@plt+0x13c2940> │ │ │ │ + bl 44110 <__time64@plt+0x42a44> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1b3318 <__time64@plt+0x1b1c4c> │ │ │ │ + ldmib r0, {r0, r1, r9}^ │ │ │ │ + @ instruction: 0xf8467101 │ │ │ │ + stmib r2, {r0, r1, lr, pc}^ │ │ │ │ + @ instruction: 0xf8d87101 │ │ │ │ + bcs b320 <__time64@plt+0x9c54> │ │ │ │ + addshi pc, r0, #192, 4 │ │ │ │ + bcs 14b84 <__time64@plt+0x134b8> │ │ │ │ + bl b7470 <__time64@plt+0xb5da4> │ │ │ │ + b 13c3c38 <__time64@plt+0x13c256c> │ │ │ │ + @ instruction: 0xf0020082 │ │ │ │ + @ instruction: 0xf8d8fc15 │ │ │ │ strmi r2, [r7], -r0 │ │ │ │ - vstrle s5, [r0, #-0] │ │ │ │ - @ instruction: 0xf8d81e53 │ │ │ │ - blcs bb0b8 <__time64@plt+0xb99ec> │ │ │ │ - rschi pc, fp, #64, 4 │ │ │ │ - tstpeq r7, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - movweq lr, #60323 @ 0xeba3 │ │ │ │ - vqdmulh.s d18, d0, d30 │ │ │ │ - strmi r8, [r1], -r4, ror #5 │ │ │ │ - mrrceq 10, 4, lr, r2, cr15 │ │ │ │ - @ instruction: 0x46732018 │ │ │ │ + vstrle s5, [r6, #-0] │ │ │ │ + mvnscc pc, #-2147483648 @ 0x80000000 │ │ │ │ + ldrd pc, [r4], -r8 │ │ │ │ + vqdmulh.s d18, d0, d2 │ │ │ │ + @ instruction: 0xf100834a │ │ │ │ + bl fe8c3fb0 <__time64@plt+0xfe8c28e4> │ │ │ │ + blcs b83f90 <__time64@plt+0xb828c4> │ │ │ │ + movthi pc, #12864 @ 0x3240 @ │ │ │ │ + stceq 0, cr15, [r1], {34} @ 0x22 │ │ │ │ + stmib sp, {r0, r1, r4, r5, r6, r9, sl, lr}^ │ │ │ │ + bl 31b398 <__time64@plt+0x319ccc> │ │ │ │ + @ instruction: 0x46010c52 │ │ │ │ ssatmi r4, #3, r1, lsl #13 │ │ │ │ - strvs lr, [ip, -sp, asr #19] │ │ │ │ - @ instruction: 0xec0cfb00 │ │ │ │ - ldmdbvs r8, {r1, r2, r3, r8, sl, ip, pc}^ │ │ │ │ - ldmib r3, {r0, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - ldmib r3, {r0, r9, lr}^ │ │ │ │ - tstcc r8, #3145728 @ 0x300000 │ │ │ │ + bl 3a87ac <__time64@plt+0x3a70e0> │ │ │ │ + ldmib r3, {r2, r3, r6, r7, sl, fp}^ │ │ │ │ + ldmib r3, {sl, ip, lr}^ │ │ │ │ + ldmib r3, {r1, r8, r9, sl, sp}^ │ │ │ │ + @ instruction: 0xf1036004 │ │ │ │ + strbmi r0, [r3, #-792]! @ 0xfffffce8 │ │ │ │ strpl lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ - stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ - stmib r1, {r1, r8, r9, sl, sp}^ │ │ │ │ - @ instruction: 0xf1016004 │ │ │ │ - mvnle r0, r8, lsl r1 │ │ │ │ - movweq pc, #4137 @ 0x1029 @ │ │ │ │ - ldmib sp, {r1, r2, r3, r8, sl, fp, ip, pc}^ │ │ │ │ + strcs lr, [r2, -r1, asr #19] │ │ │ │ + andvs lr, r4, r1, asr #19 │ │ │ │ + tstpeq r8, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf019d1ed │ │ │ │ + ldmib sp, {r0, r8, r9, sl, fp}^ │ │ │ │ strbmi r6, [sl], -ip, lsl #14 │ │ │ │ - ldrmi r4, [r9, #1620] @ 0x654 │ │ │ │ - tstcs ip, sp │ │ │ │ - vqrdmulh.s d15, d3, d1 │ │ │ │ - andeq lr, r3, lr, lsl #22 │ │ │ │ - @ instruction: 0xf85e18f9 │ │ │ │ - ldmib r0, {r0, r1, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0294654 │ │ │ │ + stcls 3, cr0, [lr, #-4] │ │ │ │ + bl f73ec <__time64@plt+0xf5d20> │ │ │ │ + b 13c40c0 <__time64@plt+0x13c29f4> │ │ │ │ + bl 3841c4 <__time64@plt+0x382af8> │ │ │ │ + @ instruction: 0xf85e0003 │ │ │ │ + bl 1fb3cc <__time64@plt+0x1f9d00> │ │ │ │ + ldmib r0, {r0, r1, r8}^ │ │ │ │ @ instruction: 0xf847c001 │ │ │ │ stmib r1, {r0, r1, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfc001 │ │ │ │ - @ instruction: 0xf85b384c │ │ │ │ + @ instruction: 0xf85b3948 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e37e0 <__time64@plt+0x2e2114> │ │ │ │ + blls 2e3a80 <__time64@plt+0x2e23b4> │ │ │ │ stmdavs r8!, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs 18e7d44 <__time64@plt+0x18e6678> │ │ │ │ - bvs 8e7d44 <__time64@plt+0x8e6678> │ │ │ │ + bvs 18e7ff0 <__time64@plt+0x18e6924> │ │ │ │ + bvs 8e7ff0 <__time64@plt+0x8e6924> │ │ │ │ ldrtmi r9, [fp], -r0, lsl #6 │ │ │ │ - b fe1c1140 <__time64@plt+0xfe1bfa74> │ │ │ │ - strbt r4, [r2], #1540 @ 0x604 │ │ │ │ - stmdaeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d9e996 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf06fbbfd │ │ │ │ - addsmi r4, pc, #0, 6 │ │ │ │ - subhi pc, r9, #0 │ │ │ │ - ldmibcc pc!, {r0, r1, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ - beq 33f2ac <__time64@plt+0x33dbe0> │ │ │ │ - ands r9, r0, ip, lsl #12 │ │ │ │ - blx 29d326 <__time64@plt+0x29bc5a> │ │ │ │ - ldmdbvs r1!, {r0, r3, r9, sl, ip, sp} │ │ │ │ - @ instruction: 0xf0026870 │ │ │ │ - stmdbcs r0, {r0, r1, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - stcge 4, cr15, [fp], {127} @ 0x7f │ │ │ │ - ldmvs r0!, {r0, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ - mrrc2 0, 0, pc, ip, cr2 @ │ │ │ │ - @ instruction: 0xf47f2900 │ │ │ │ - @ instruction: 0xf1b9ac04 │ │ │ │ - strble r0, [fp, #2305]! @ 0x901 │ │ │ │ + ldmdb r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrt r4, [lr], #1540 @ 0x604 │ │ │ │ + @ instruction: 0xf0014608 │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mvnhi pc, r0, asr #32 │ │ │ │ + ldrdhi pc, [r0], -r9 │ │ │ │ + bllt 1441408 <__time64@plt+0x143fd3c> │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + @ instruction: 0xf1a08294 │ │ │ │ + @ instruction: 0xf1000902 │ │ │ │ + @ instruction: 0x960c3aff │ │ │ │ + stmdbeq r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + b 13d4c44 <__time64@plt+0x13d3578> │ │ │ │ + ands r0, r2, r9, lsl #19 │ │ │ │ + bl dd5dc <__time64@plt+0xdbf10> │ │ │ │ + ldmdavs r0!, {r0, r3, r9, sl}^ │ │ │ │ + @ instruction: 0xf0026931 │ │ │ │ + stmdbcs r0, {r0, r1, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + adcshi pc, ip, r0, asr #32 │ │ │ │ + @ instruction: 0xf1a968b0 │ │ │ │ + ldmdbvs r1!, {r2, r3, r8, fp}^ │ │ │ │ + @ instruction: 0xff36f002 │ │ │ │ + @ instruction: 0xf0402900 │ │ │ │ + @ instruction: 0xf1ba80b3 │ │ │ │ + strble r0, [r9, #2561]! @ 0xa01 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blcs 6a9d4 <__time64@plt+0x69308> │ │ │ │ - @ instruction: 0xf8dfd009 │ │ │ │ - ldrdcs r2, [ip, #112]! @ 0x70 │ │ │ │ - @ instruction: 0x07ccf8df │ │ │ │ + mcrls 6, 0, r4, cr12, cr8, {1} │ │ │ │ + andle r2, sl, r1, lsl #22 │ │ │ │ + ldmcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + mvneq pc, pc, asr #32 │ │ │ │ + ldmeq r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf8c0f002 │ │ │ │ - adcseq r6, r8, pc, lsr #16 │ │ │ │ - @ instruction: 0xf8d6f002 │ │ │ │ - strmi r6, [r7], -fp, lsr #16 │ │ │ │ - svclt 0x00c22b00 │ │ │ │ - movwcs r1, #3898 @ 0xf3a │ │ │ │ - stcle 8, cr6, [r8, #-416] @ 0xfffffe60 │ │ │ │ + blx 153f482 <__time64@plt+0x153ddb6> │ │ │ │ + b 13dd51c <__time64@plt+0x13dbe50> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 14ca4 <__time64@plt+0x135d8> │ │ │ │ + @ instruction: 0xf1a0dd0f │ │ │ │ + stmdavs r8!, {r2, r9}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ eorne pc, r3, r0, asr r8 @ │ │ │ │ - @ instruction: 0xf8423601 │ │ │ │ - movwcc r1, #16132 @ 0x3f04 │ │ │ │ + movweq pc, #12547 @ 0x3103 @ │ │ │ │ + svcne 0x0004f842 │ │ │ │ addmi r6, lr, #2686976 @ 0x290000 │ │ │ │ - bge 4fa1bc <__time64@plt+0x4f8af0> │ │ │ │ + bge 4fa47c <__time64@plt+0x4f8db0> │ │ │ │ @ instruction: 0x4628a912 │ │ │ │ - @ instruction: 0xf82cf7ff │ │ │ │ - @ instruction: 0x3780f8df │ │ │ │ - bcs 1d67c <__time64@plt+0x1bfb0> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xff8cf7fe │ │ │ │ + stmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs f4cc <__time64@plt+0xde00> │ │ │ │ vmov.i16 d22, #11 @ 0x000b │ │ │ │ - blcs a3964 <__time64@plt+0xa2298> │ │ │ │ - subshi pc, r5, #0, 6 │ │ │ │ - movwcs r6, #51240 @ 0xc828 │ │ │ │ + blcs a3d24 <__time64@plt+0xa2658> │ │ │ │ + adchi pc, r4, #0, 6 │ │ │ │ + andeq lr, r0, #3489792 @ 0x354000 │ │ │ │ ldrdne pc, [r4], -r8 │ │ │ │ - stcls 8, cr6, [fp, #-424] @ 0xfffffe58 │ │ │ │ - vqrdmulh.s d15, d3, d0 │ │ │ │ - ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - ldrmi r9, [r3], #-3602 @ 0xfffff1ee │ │ │ │ + bl 2a904 <__time64@plt+0x29238> │ │ │ │ + ldmib sp, {r6, r8, r9}^ │ │ │ │ + b 13dd528 <__time64@plt+0x13dbe5c> │ │ │ │ + ldrmi r0, [r3], #-899 @ 0xfffffc7d │ │ │ │ strls r6, [r7, #-2058] @ 0xfffff7f6 │ │ │ │ strls r6, [r6, #-2189] @ 0xfffff773 │ │ │ │ stcpl 8, cr15, [r4], {83} @ 0x53 │ │ │ │ strhi lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ strls r6, [r3, #-2661] @ 0xfffff59b │ │ │ │ tstls r2, r9, asr #16 │ │ │ │ @ instruction: 0xf8534639 │ │ │ │ stmib sp, {r3, sl, fp, ip, sp}^ │ │ │ │ - bvs 8dbe40 <__time64@plt+0x8da774> │ │ │ │ - stmdb r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bvs 8dc108 <__time64@plt+0x8daa3c> │ │ │ │ + svc 0x00c0f7fd │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf8b0f002 │ │ │ │ + blx 123f51e <__time64@plt+0x123de52> │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ - strbmi pc, [r0], -sp, lsr #17 @ │ │ │ │ - @ instruction: 0xf8aaf002 │ │ │ │ - ldmiblt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x2720f8df │ │ │ │ - @ instruction: 0xf8df2120 │ │ │ │ - ldrbtmi r0, [sl], #-1824 @ 0xfffff8e0 │ │ │ │ - @ instruction: 0xf0024478 │ │ │ │ - @ instruction: 0xf8d8f865 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf8dfb972 │ │ │ │ - @ instruction: 0x21202710 │ │ │ │ - @ instruction: 0x070cf8df │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf858f002 │ │ │ │ - @ instruction: 0xf7ff682b │ │ │ │ - @ instruction: 0xf8dfb912 │ │ │ │ - @ instruction: 0x21202700 │ │ │ │ - usateq pc, #28, pc, asr #17 @ │ │ │ │ + strbmi pc, [r0], -r5, asr #22 @ │ │ │ │ + blx 10bf52a <__time64@plt+0x10bde5e> │ │ │ │ + ldmiblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ubfxcs pc, pc, #17, #29 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ubfxeq pc, pc, #17, #25 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf84cf002 │ │ │ │ + blx ffd3f540 <__time64@plt+0xffd3de74> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - blt 12a4 │ │ │ │ - usateq pc, #12, pc, asr #17 @ │ │ │ │ - @ instruction: 0xf7fe4478 │ │ │ │ - @ instruction: 0xf8d9e8e8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ - @ instruction: 0xf8d88142 │ │ │ │ - @ instruction: 0xf7ff2000 │ │ │ │ - @ instruction: 0xf8dfb9d7 │ │ │ │ - smlalbtcs r2, r3, ip, r6 │ │ │ │ - @ instruction: 0x06c8f8df │ │ │ │ + stmdalt r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ubfxcs pc, pc, #17, #9 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ubfxeq pc, pc, #17, #5 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf82cf002 │ │ │ │ - @ instruction: 0xf7ff682b │ │ │ │ - @ instruction: 0xf8dfb9d3 │ │ │ │ - @ instruction: 0x212026bc │ │ │ │ - ssateq pc, #25, pc, asr #17 @ │ │ │ │ + blx ff9bf55c <__time64@plt+0xff9bde90> │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + svclt 0x00c2f7fe │ │ │ │ + @ instruction: 0x27d4f8df │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + @ instruction: 0x07d0f8df │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf820f002 │ │ │ │ + blx ff63f578 <__time64@plt+0xff63deac> │ │ │ │ + @ instruction: 0xf7ff6828 │ │ │ │ + @ instruction: 0xf8dfb8d6 │ │ │ │ + @ instruction: 0xf04f27c4 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1984 @ 0xfffff840 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d8facb │ │ │ │ + @ instruction: 0xf7ff2000 │ │ │ │ + @ instruction: 0xf8dfb923 │ │ │ │ + ldrbtmi r0, [r8], #-1968 @ 0xfffff850 │ │ │ │ + svc 0x0072f7fd │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - @ instruction: 0xf8dfe522 │ │ │ │ - @ instruction: 0x212026ac │ │ │ │ - ssateq pc, #9, pc, asr #17 @ │ │ │ │ + @ instruction: 0x4628e571 │ │ │ │ + @ instruction: 0xff52f001 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ + msrhi SPSR_fx, r0, asr #32 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldmiblt r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7ff4638 │ │ │ │ + @ instruction: 0xf8dfbb14 │ │ │ │ + @ instruction: 0xf04f2788 │ │ │ │ + @ instruction: 0xf8df0143 │ │ │ │ + ldrbtmi r0, [sl], #-1924 @ 0xfffff87c │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x2774f8df │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + @ instruction: 0x0770f8df │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf814f002 │ │ │ │ - strb r6, [r7], #2096 @ 0x830 │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ + blx fe6bf5f4 <__time64@plt+0xfe6bdf28> │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf8dfe49a │ │ │ │ + @ instruction: 0xf04f2764 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1888 @ 0xfffff8a0 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0xf8d9fa8d │ │ │ │ + strbt r2, [r3], #0 │ │ │ │ + mcrreq 11, 0, lr, r2, cr2 │ │ │ │ ldrmi r4, [r6], r9, asr #12 │ │ │ │ - @ instruction: 0x3c02fb0c │ │ │ │ - ldmib r3, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ - movwcc r6, #49153 @ 0xc001 │ │ │ │ - strcs lr, [r0], -r1, asr #19 │ │ │ │ - addvs r4, r8, r3, ror #10 │ │ │ │ - tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - andcs lr, ip, #152, 8 @ 0x98000000 │ │ │ │ - ssatmi r4, #5, r3, asr #12 │ │ │ │ - strne pc, [r6], -r2, lsl #22 │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b1 │ │ │ │ + fstmiaxeq ip, {d14} @ Deprecated │ │ │ │ + @ instruction: 0x2600e9d3 │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - @ instruction: 0xf8dfe433 │ │ │ │ - ldrbtmi r0, [r8], #-1620 @ 0xfffff9ac │ │ │ │ - stm ip, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldmiblt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrtmi r2, [fp], -ip, lsl #4 │ │ │ │ - blx 94e26 <__time64@plt+0x9375a> │ │ │ │ - stmdavs sp, {r2, sl, ip} │ │ │ │ - andeq lr, r1, #3424256 @ 0x344000 │ │ │ │ - stmib r3, {r2, r3, r8, ip, sp}^ │ │ │ │ - adcmi r5, r1, #0 │ │ │ │ - @ instruction: 0xf103609a │ │ │ │ - mvnsle r0, ip, lsl #6 │ │ │ │ - @ instruction: 0xf7ff4665 │ │ │ │ - @ instruction: 0xf04fba85 │ │ │ │ - ldrbtmi r0, [r3], -ip, lsl #24 │ │ │ │ - blx 314ca2 <__time64@plt+0x3135d6> │ │ │ │ - ldrmi lr, [r6], r2, lsl #24 │ │ │ │ - ldmib r3, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ - movwcc r4, #49153 @ 0xc001 │ │ │ │ - strcs lr, [r0], #-2497 @ 0xfffff63f │ │ │ │ - umullvs r4, r8, ip, r5 │ │ │ │ + stceq 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + stmib r1, {r0, r1, r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1012600 │ │ │ │ + @ instruction: 0xf841010c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + ldrb r4, [r5], #-1650 @ 0xfffff98e │ │ │ │ + strbeq lr, [r6], -r6, lsl #22 │ │ │ │ + ssatmi r4, #5, r0, asr #12 │ │ │ │ + orreq lr, r6, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4600e9d1 │ │ │ │ tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - blt ff1c13b8 <__time64@plt+0xff1bfcec> │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ - @ instruction: 0x4696463b │ │ │ │ - @ instruction: 0x6c02fb0c │ │ │ │ - ldmib r6, {r1, r4, r5, fp, sp, lr}^ │ │ │ │ - strcc r0, [ip], -r1, lsl #2 │ │ │ │ - andcs lr, r0, r3, asr #19 │ │ │ │ - addsvs r4, r9, r6, ror #10 │ │ │ │ + stccs 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r0, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1004600 │ │ │ │ + @ instruction: 0xf840000c │ │ │ │ + mvnsle r2, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + @ instruction: 0xf8dfbbe6 │ │ │ │ + ldrbtmi r0, [r8], #-1784 @ 0xfffff908 │ │ │ │ + svc 0x0008f7fd │ │ │ │ + ldmiblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strbeq lr, [r6], -r6, lsl #22 │ │ │ │ + strtmi r4, [r4], sl, asr #12 │ │ │ │ + orreq lr, r6, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4600e9d1 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r2, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1024600 │ │ │ │ + @ instruction: 0xf842020c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + bl b18fc <__time64@plt+0xb0230> │ │ │ │ + ldrbtmi r0, [r3], -r2, asr #24 │ │ │ │ + bl 394f70 <__time64@plt+0x3938a4> │ │ │ │ + ldrmi r0, [r6], ip, lsl #25 │ │ │ │ + strcs lr, [r0], #-2515 @ 0xfffff62d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - stmdblt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strbmi r2, [fp], -ip, lsl #4 │ │ │ │ - strne pc, [r6], -r2, lsl #22 │ │ │ │ - ldmib r1, {r1, r3, r7, fp, sp, lr}^ │ │ │ │ - mrscc r7, (UNDEF: 12) │ │ │ │ - andvc lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b1 │ │ │ │ + stceq 8, cr15, [r4], {83} @ 0x53 │ │ │ │ + stmib r1, {r2, r3, r4, r7, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1012400 │ │ │ │ + @ instruction: 0xf841010c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7fe4672 │ │ │ │ + bl b35a4 <__time64@plt+0xb1ed8> │ │ │ │ + ldrtmi r0, [r3], -r2, asr #24 │ │ │ │ + strls r4, [sp], #-1686 @ 0xfffff96a │ │ │ │ + vstmiaeq ip, {d14-d13} │ │ │ │ + andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stcne 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + stmib r3, {r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf843030c │ │ │ │ + mvnsle r1, r4, lsl #24 │ │ │ │ + ldrbtmi r9, [r2], -sp, lsl #24 │ │ │ │ + stmialt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbeq lr, [r4], #-2820 @ 0xfffff4fc │ │ │ │ + bl 55058 <__time64@plt+0x5398c> │ │ │ │ + ldmib r1, {r2, r7, r9}^ │ │ │ │ + @ instruction: 0xf1016400 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addsmi r0, r1, #4, 24 @ 0x400 │ │ │ │ + strvs lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0xf7ffd1f4 │ │ │ │ - ldmib r4, {r0, r2, r5, r7, fp, ip, sp, pc}^ │ │ │ │ + stceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xf7fed1f1 │ │ │ │ + @ instruction: 0xf8dfbf2d │ │ │ │ + ldrbtmi r0, [r8], #-1588 @ 0xfffff9cc │ │ │ │ + mcr 7, 5, pc, cr4, cr13, {7} @ │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldmib r4, {r0, r1, r2, r3, r6, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r1, [r8], -r4, lsl #4 │ │ │ │ - stc2 0, cr15, [r6], {1} │ │ │ │ + cdp2 0, 0, cr15, cr4, cr1, {0} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - stmdavs r8!, {r0, r1, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ + stmdavs r8!, {r1, r2, r3, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ - stmdacs r3, {r1, r9, pc} │ │ │ │ - @ instruction: 0x81bef000 │ │ │ │ + stmdacs r3, {r0, r2, r4, r5, r6, r7, r8, pc} │ │ │ │ + andhi pc, r8, #0 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ - umulleq r8, r0, r1, r1 │ │ │ │ - @ instruction: 0xff9ef001 │ │ │ │ - strmi r6, [r6], -fp, lsr #16 │ │ │ │ - svclt 0x00c22b00 │ │ │ │ - @ instruction: 0x464b1f32 │ │ │ │ - stcle 8, cr6, [r9, #-416] @ 0xfffffe60 │ │ │ │ - eorne pc, r3, r0, asr r8 @ │ │ │ │ - stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - svcne 0x0004f842 │ │ │ │ - stmdavs r9!, {r0, r1, r8, r9, ip, sp} │ │ │ │ - blle ffd54a78 <__time64@plt+0xffd533ac> │ │ │ │ - ldrcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ - bcs 1d8e4 <__time64@plt+0x1c218> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ + b 13e3e54 <__time64@plt+0x13e2788> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + stmdavs fp!, {r0, r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + blcs 14f88 <__time64@plt+0x138bc> │ │ │ │ + @ instruction: 0xf1a0dd0e │ │ │ │ + stmdavs r8!, {r2, r9}^ │ │ │ │ + @ instruction: 0xf107463b │ │ │ │ + @ instruction: 0xf8500701 │ │ │ │ + @ instruction: 0xf1031023 │ │ │ │ + @ instruction: 0xf8420303 │ │ │ │ + stmdavs r9!, {r2, r8, r9, sl, fp, ip} │ │ │ │ + blle ffd141cc <__time64@plt+0xffd12b00> │ │ │ │ + strcc pc, [r4, #2271] @ 0x8df │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs f7a8 <__time64@plt+0xe0dc> │ │ │ │ vmov.i16 d22, #11 @ 0x000b │ │ │ │ - blcs a3cec <__time64@plt+0xa2620> │ │ │ │ - rsbhi pc, r4, #0, 6 │ │ │ │ + blcs a40a4 <__time64@plt+0xa29d8> │ │ │ │ + rsbshi pc, ip, #0, 6 │ │ │ │ ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmdavs r8!, {r3, r8, r9, sp} │ │ │ │ - svc 0x0086f7fd │ │ │ │ + stmdavs r8!, {r8, r9, ip, pc} │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + stcl 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff94f001 │ │ │ │ - stmialt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - streq pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xf8d8eff8 │ │ │ │ - strb r2, [ip], -r0 │ │ │ │ - @ instruction: 0xf0014630 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - stclge 4, cr15, [r2, #-252]! @ 0xffffff04 │ │ │ │ - stmdacs r2, {r4, r5, fp, sp, lr} │ │ │ │ - msrhi SPSR_sc, r0 │ │ │ │ - @ instruction: 0xf0002803 │ │ │ │ - stmdacs r1, {r1, r5, r7, r8, pc} │ │ │ │ - orrhi pc, sp, r0 │ │ │ │ - @ instruction: 0xf0010080 │ │ │ │ - @ instruction: 0x4607ff57 │ │ │ │ - stmdacs r0, {r4, r5, fp, sp, lr} │ │ │ │ - svcne 0x003bbfc4 │ │ │ │ - stcle 8, cr6, [r9, #-452] @ 0xfffffe3c │ │ │ │ - eorcs pc, r5, r1, asr r8 @ │ │ │ │ + @ instruction: 0xf9f2f002 │ │ │ │ + stmlt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf001980c │ │ │ │ + stmdacs r0, {r0, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mrcge 4, 0, APSR_nzcv, cr10, cr15, {1} │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf0002802 │ │ │ │ + stmdacs r3, {r1, r2, r3, r4, r7, r8, pc} │ │ │ │ + bicshi pc, pc, r0 │ │ │ │ + @ instruction: 0xf0002801 │ │ │ │ + b 13e3d80 <__time64@plt+0x13e26b4> │ │ │ │ + @ instruction: 0xf0020080 │ │ │ │ + blls 341ed4 <__time64@plt+0x340808> │ │ │ │ + ldmdavs r8, {r0, r1, r2, r9, sl, lr} │ │ │ │ + stcle 8, cr2, [lr, #-0] │ │ │ │ + @ instruction: 0xf1a7461e │ │ │ │ + ldmdavs r1!, {r2, r8, r9}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ + eorcs pc, r5, r1, asr r8 @ │ │ │ │ + streq pc, [r3, #-261] @ 0xfffffefb │ │ │ │ svccs 0x0004f843 │ │ │ │ - ldmdavs r0!, {r0, r1, r8, sl, ip, sp} │ │ │ │ - blle ffd54ae0 <__time64@plt+0xffd53414> │ │ │ │ - strcc pc, [ip], #2271 @ 0x8df │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d558 <__time64@plt+0x9be8c> │ │ │ │ - bichi pc, r8, r0, lsl #6 │ │ │ │ - ldrtmi r9, [r9], -fp, lsl #22 │ │ │ │ - stmdbvs r3!, {r0, r8, r9, ip, pc} │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - @ instruction: 0xf7fe2308 │ │ │ │ - strmi lr, [r4], -r0, lsl #17 │ │ │ │ - @ instruction: 0xf0014638 │ │ │ │ - @ instruction: 0xf7ffff51 │ │ │ │ - @ instruction: 0xf8dfb8a4 │ │ │ │ - @ instruction: 0x212024ac │ │ │ │ - strteq pc, [r8], #2271 @ 0x8df │ │ │ │ + strmi r6, [r0, #2096] @ 0x830 │ │ │ │ + @ instruction: 0xf8dfdbf4 │ │ │ │ + @ instruction: 0xf85b3500 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + blls 2e3fdc <__time64@plt+0x2e2910> │ │ │ │ + movwls r4, #5689 @ 0x1639 │ │ │ │ + movwls r6, #2339 @ 0x923 │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + mcr 7, 7, pc, cr4, cr13, {7} @ │ │ │ │ + ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf9b2f002 │ │ │ │ + stmdalt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ + msreq CPSR_, pc, asr #32 │ │ │ │ + ldreq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xff0cf001 │ │ │ │ - strb r6, [r1, #-2095]! @ 0xfffff7d1 │ │ │ │ - ldrcs pc, [ip], #2271 @ 0x8df │ │ │ │ - @ instruction: 0xf8df2120 │ │ │ │ - ldrbtmi r0, [sl], #-1180 @ 0xfffffb64 │ │ │ │ - @ instruction: 0xf0014478 │ │ │ │ - @ instruction: 0xf8d8ff01 │ │ │ │ - str r2, [r4, #0]! │ │ │ │ - streq pc, [ip], #2271 @ 0x8df │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xf7feef9e │ │ │ │ - blcs b3220 <__time64@plt+0xb1b54> │ │ │ │ - rschi pc, r7, r0 │ │ │ │ - @ instruction: 0xf0002b03 │ │ │ │ - blcs 6387c <__time64@plt+0x621b0> │ │ │ │ - adcshi pc, r3, r0 │ │ │ │ - @ instruction: 0xf0010098 │ │ │ │ - strmi pc, [r6], -r5, lsl #30 │ │ │ │ + @ instruction: 0xf964f002 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf8dfe562 │ │ │ │ + @ instruction: 0xf04f2510 │ │ │ │ + @ instruction: 0xf8df0120 │ │ │ │ + ldrbtmi r0, [sl], #-1292 @ 0xfffffaf4 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs r8!, {r0, r1, r2, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8dfe4ff │ │ │ │ + ldrbtmi r0, [r8], #-1280 @ 0xfffffb00 │ │ │ │ + mcr 7, 0, pc, cr0, cr13, {7} @ │ │ │ │ + ldmdblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0002b02 │ │ │ │ + blcs e3bc8 <__time64@plt+0xe24fc> │ │ │ │ + rscshi pc, r6, r0 │ │ │ │ + @ instruction: 0xf0002b01 │ │ │ │ + b 13e3c18 <__time64@plt+0x13e254c> │ │ │ │ + @ instruction: 0xf0020083 │ │ │ │ + strmi pc, [r6], -r1, ror #18 │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ - movwcs sp, #3341 @ 0xd0d │ │ │ │ - @ instruction: 0xf1a66869 │ │ │ │ - ldrmi r0, [sl], -r4, lsl #24 │ │ │ │ - eoreq pc, r3, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf84c3201 │ │ │ │ - movwcc r0, #16132 @ 0x3f04 │ │ │ │ - addmi r6, r2, #40, 16 @ 0x280000 │ │ │ │ - blmi ffeba560 <__time64@plt+0xffeb8e94> │ │ │ │ + stmdavs r9!, {r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stceq 1, cr15, [r4], {166} @ 0xa6 │ │ │ │ + @ instruction: 0xf851461a │ │ │ │ + @ instruction: 0xf1020023 │ │ │ │ + @ instruction: 0xf1030201 │ │ │ │ + @ instruction: 0xf84c0303 │ │ │ │ + stmdavs r8!, {r2, r8, r9, sl, fp} │ │ │ │ + blle ffd142d0 <__time64@plt+0xffd12c04> │ │ │ │ + strbcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d5fc <__time64@plt+0x9bf30> │ │ │ │ - msrhi (UNDEF: 113), r0 │ │ │ │ + blcs 9d940 <__time64@plt+0x9c274> │ │ │ │ + cmnphi sl, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ movwvc lr, #2509 @ 0x9cd │ │ │ │ movwcs lr, #35284 @ 0x89d4 │ │ │ │ - ldmda r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr2, cr13, {7} │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff00f001 │ │ │ │ - stmdalt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf95af002 │ │ │ │ + bllt 4c18f0 <__time64@plt+0x4c0224> │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r0, r7, pc} │ │ │ │ - @ instruction: 0xf8d8230c │ │ │ │ - stmdavs sl!, {r2, ip}^ │ │ │ │ - blx 2a9f2 <__time64@plt+0x29326> │ │ │ │ - @ instruction: 0xf8ddf303 │ │ │ │ - cdpls 0, 1, cr8, cr2, cr12, {2} │ │ │ │ + ldmib r5, {r1, r4, r7, pc}^ │ │ │ │ + @ instruction: 0xf8d80200 │ │ │ │ + stcls 0, cr1, [fp, #-16] │ │ │ │ + movteq lr, #2816 @ 0xb00 │ │ │ │ + ldmdavs r2, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ stmdavs sl, {r0, r1, r4, sl, lr} │ │ │ │ stmvs sp, {r0, r1, r2, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf8539506 │ │ │ │ stmib sp, {r2, sl, fp, ip, lr}^ │ │ │ │ - bvs 19649f0 <__time64@plt+0x1963324> │ │ │ │ + bvs 1964d34 <__time64@plt+0x1963668> │ │ │ │ stmdavs r9, {r0, r1, r8, sl, ip, pc}^ │ │ │ │ ldrtmi r9, [r9], -r2, lsl #2 │ │ │ │ stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ movwvs lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf7fd6a23 │ │ │ │ - @ instruction: 0x4604ee96 │ │ │ │ - bmi ffd7ce90 <__time64@plt+0xffd7b7c4> │ │ │ │ - ldmmi r5!, {r0, r1, r6, r8, sp}^ │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - cdp2 0, 9, cr15, cr8, cr1, {0} │ │ │ │ - str r6, [sp, #2095]! @ 0x82f │ │ │ │ - ldrtmi r2, [r3], -ip, lsl #4 │ │ │ │ - blx 950a6 <__time64@plt+0x939da> │ │ │ │ - stmdavs ip, {r0, r1, r2, r8, r9, sl, ip} │ │ │ │ - andeq lr, r1, #3424256 @ 0x344000 │ │ │ │ - stmib r3, {r2, r3, r8, ip, sp}^ │ │ │ │ - adcsmi r4, r9, #0 │ │ │ │ - @ instruction: 0xf103609a │ │ │ │ - mvnsle r0, ip, lsl #6 │ │ │ │ - @ instruction: 0xf7ff4664 │ │ │ │ - @ instruction: 0xf04fba07 │ │ │ │ - ldrtmi r0, [fp], -ip, lsl #24 │ │ │ │ + @ instruction: 0x4604ecf4 │ │ │ │ + @ instruction: 0xf8dfe5e7 │ │ │ │ + @ instruction: 0xf04f243c │ │ │ │ + @ instruction: 0xf8df0143 │ │ │ │ + ldrbtmi r0, [sl], #-1080 @ 0xfffffbc8 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + stmdavs r8!, {r0, r1, r2, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + bl bced4 <__time64@plt+0xbb808> │ │ │ │ + ldrtmi r0, [fp], -r2, asr #24 │ │ │ │ ssatmi r4, #2, r6, lsl #13 │ │ │ │ - @ instruction: 0x0c02fb0c │ │ │ │ - ldmib r0, {r2, fp, sp, lr}^ │ │ │ │ - andcc r2, ip, r1, lsl #2 │ │ │ │ - andmi lr, r0, #3194880 @ 0x30c000 │ │ │ │ - addsvs r4, r9, r0, ror #10 │ │ │ │ - movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4672d1f4 │ │ │ │ - @ instruction: 0xf7ff464c │ │ │ │ - andcs fp, ip, #286720 @ 0x46000 │ │ │ │ - @ instruction: 0x46a44633 │ │ │ │ - strne pc, [r7, -r2, lsl #22] │ │ │ │ - ldmib r1, {r2, r3, fp, sp, lr}^ │ │ │ │ - tstcc ip, r1, lsl #4 │ │ │ │ - andmi lr, r0, r3, asr #19 │ │ │ │ - @ instruction: 0x609a42b9 │ │ │ │ + vstmiaeq ip, {d14-d13} │ │ │ │ + andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stcne 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + stmib r3, {r5, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf843030c │ │ │ │ + mvnsle r1, r4, lsl #24 │ │ │ │ + @ instruction: 0x464c4672 │ │ │ │ + stmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbeq lr, [r7, -r7, lsl #22] │ │ │ │ + @ instruction: 0x46a44632 │ │ │ │ + orreq lr, r7, #1024 @ 0x400 │ │ │ │ + @ instruction: 0x4700e9d1 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {81} @ 0x51 │ │ │ │ + stmib r2, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf1024700 │ │ │ │ + @ instruction: 0xf842020c │ │ │ │ + mvnsle r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xf7ff4664 │ │ │ │ + bl 1f1f7c <__time64@plt+0x1f08b0> │ │ │ │ + ldrtmi r0, [r3], -r7, asr #14 │ │ │ │ + bl 55450 <__time64@plt+0x53d84> │ │ │ │ + ldmib r1, {r0, r1, r2, r7, r9}^ │ │ │ │ + @ instruction: 0xf1014700 │ │ │ │ + @ instruction: 0xf851010c │ │ │ │ + addsmi r0, r1, #4, 24 @ 0x400 │ │ │ │ + strmi lr, [r0, -r3, asr #19] │ │ │ │ movweq pc, #49411 @ 0xc103 @ │ │ │ │ - @ instruction: 0x4664d1f4 │ │ │ │ - @ instruction: 0xf04fe4fc │ │ │ │ - ldrbtmi r0, [r3], -ip, lsl #24 │ │ │ │ + stceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0x4664d1f1 │ │ │ │ + bl bcc50 <__time64@plt+0xbb584> │ │ │ │ + ldrbtmi r0, [r3], -r2, asr #24 │ │ │ │ @ instruction: 0x46a14639 │ │ │ │ - @ instruction: 0xec02fb0c │ │ │ │ - ldmdavs ip, {r1, r2, r4, r7, r9, sl, lr} │ │ │ │ - ldrdcs lr, [r1], -r3 │ │ │ │ - stmib r1, {r2, r3, r8, r9, ip, sp}^ │ │ │ │ - strbmi r4, [r3, #-512]! @ 0xfffffe00 │ │ │ │ - @ instruction: 0xf1016088 │ │ │ │ - mvnsle r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x464c4672 │ │ │ │ - stmiami sl, {r0, r3, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ + vstmiaeq ip, {d14-d20} │ │ │ │ + ldmib r3, {r1, r2, r4, r7, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf1034200 │ │ │ │ + @ instruction: 0xf853030c │ │ │ │ + strbmi r0, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ + andmi lr, r0, #3162112 @ 0x304000 │ │ │ │ + tstpeq ip, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + stceq 8, cr15, [r4], {65} @ 0x41 │ │ │ │ + @ instruction: 0x4672d1f1 │ │ │ │ + ldrb r4, [ip], #1612 @ 0x64c │ │ │ │ + ldrbtmi r4, [r8], #-2267 @ 0xfffff725 │ │ │ │ + ldc 7, cr15, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ + ldmmi sl, {r1, r2, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - str lr, [r5, #3814]! @ 0xee6 │ │ │ │ - ldrbtmi r4, [r8], #-2248 @ 0xfffff738 │ │ │ │ - mcr 7, 7, pc, cr0, cr13, {7} @ │ │ │ │ - blmi feafd4a8 <__time64@plt+0xfeafbddc> │ │ │ │ + strb lr, [r8, -lr, lsr #26]! │ │ │ │ + @ instruction: 0xf85b4bbb │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + vqrdmulh.s d2, d0, d2 │ │ │ │ + stmdavs fp!, {r1, r2, r4, r6, r7, pc}^ │ │ │ │ + ldmvs r9, {r3, r4, fp, sp, lr}^ │ │ │ │ + movwls r9, #11019 @ 0x2b0b │ │ │ │ + movwls r6, #6267 @ 0x187b │ │ │ │ + movwls r6, #2107 @ 0x83b │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr10, cr13, {7} │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + blmi fec323dc <__time64@plt+0xfec30d10> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d738 <__time64@plt+0x9c06c> │ │ │ │ - adcshi pc, lr, r0, lsl #6 │ │ │ │ + blcs 9dacc <__time64@plt+0x9c400> │ │ │ │ + sbchi pc, r4, r0, lsl #6 │ │ │ │ ldmdavs fp!, {r1, r3, r5, r6, fp, sp, lr} │ │ │ │ - bls 2dd718 <__time64@plt+0x2dc04c> │ │ │ │ + bls 2ddaac <__time64@plt+0x2dc3e0> │ │ │ │ ldmib r4, {r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7fd1208 │ │ │ │ - @ instruction: 0x4604ef18 │ │ │ │ - svclt 0x00a5f7fe │ │ │ │ - @ instruction: 0xf85b4ba1 │ │ │ │ + strmi lr, [r4], -lr, asr #26 │ │ │ │ + blt 13c1a78 <__time64@plt+0x13c03ac> │ │ │ │ + @ instruction: 0xf85b4ba6 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r4, r5, r7, pc}^ │ │ │ │ - ldmvs r9, {r1, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ - blls 2dd760 <__time64@plt+0x2dc094> │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r7, pc}^ │ │ │ │ + ldmvs r9, {r3, r4, fp, sp, lr}^ │ │ │ │ + blls 2de0fc <__time64@plt+0x2dca30> │ │ │ │ ldmvs fp!, {r2, r8, r9, ip, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ ldmdavs fp!, {r1, r8, r9, ip, pc} │ │ │ │ - bvs 18e8314 <__time64@plt+0x18e6c48> │ │ │ │ - bvs 8e8314 <__time64@plt+0x8e6c48> │ │ │ │ - mrc 7, 4, APSR_nzcv, cr12, cr13, {7} │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi fe533548 <__time64@plt+0xfe531e7c> │ │ │ │ + bvs 18e86a8 <__time64@plt+0x18e6fdc> │ │ │ │ + bvs 8e86a8 <__time64@plt+0x8e6fdc> │ │ │ │ + ldcl 7, cr15, [r2], {253} @ 0xfd │ │ │ │ + @ instruction: 0xf7ff4604 │ │ │ │ + blmi fe672380 <__time64@plt+0xfe670cb4> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d794 <__time64@plt+0x9c0c8> │ │ │ │ + blcs 9db28 <__time64@plt+0x9c45c> │ │ │ │ addshi pc, fp, r0, lsl #6 │ │ │ │ - ldmvs r9, {r0, r1, r3, r5, r6, fp, sp, lr}^ │ │ │ │ - blls 2dd794 <__time64@plt+0x2dc0c8> │ │ │ │ - ldmdavs fp!, {r1, r8, r9, ip, pc}^ │ │ │ │ - ldmdavs fp!, {r0, r8, r9, ip, pc} │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - @ instruction: 0xf7fd2308 │ │ │ │ - strmi lr, [r4], -r0, asr #31 │ │ │ │ - svclt 0x0073f7fe │ │ │ │ - stmdbvs r2!, {r3, r7, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0xf85b2a00 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - adcshi pc, r2, r0, asr #5 │ │ │ │ - vqrdmulh.s d2, d0, d2 │ │ │ │ - stmdavs r8!, {r0, r1, r2, r3, r4, r6, r7, pc}^ │ │ │ │ - ldmib r4, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - stmdavs r0, {r3, r9, ip} │ │ │ │ - pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - @ instruction: 0xf7fd4ff0 │ │ │ │ - blmi 1fb32f4 <__time64@plt+0x1fb1c28> │ │ │ │ + ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ + blls 2ddb28 <__time64@plt+0x2dc45c> │ │ │ │ + stmdbvs r3!, {r8, r9, ip, pc} │ │ │ │ + andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ + ldcl 7, cr15, [lr, #1012] @ 0x3f4 │ │ │ │ + @ instruction: 0xf7fe4604 │ │ │ │ + blmi fe3f36e8 <__time64@plt+0xfe3f201c> │ │ │ │ + @ instruction: 0xf85b6922 │ │ │ │ + bcs faf0 <__time64@plt+0xe424> │ │ │ │ + vmov.i16 d22, #11 @ 0x000b │ │ │ │ + blcs a3dc4 <__time64@plt+0xa26f8> │ │ │ │ + sbcshi pc, sp, r0, lsl #6 │ │ │ │ + ldmib r4, {r3, r5, r6, fp, sp, lr}^ │ │ │ │ + blls 2c8318 <__time64@plt+0x2c6c4c> │ │ │ │ + andslt r6, r5, r0, lsl #16 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1be280 <__time64@plt+0x1bcbb4> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + @ instruction: 0xf7fdeb04 │ │ │ │ + blmi fe032f54 <__time64@plt+0xfe031888> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d7ec <__time64@plt+0x9c120> │ │ │ │ - adchi pc, sl, r0, lsl #6 │ │ │ │ - ldmvs r9, {r0, r1, r4, r5, r6, fp, sp, lr}^ │ │ │ │ - blls 2dd7ec <__time64@plt+0x2dc120> │ │ │ │ + blcs 9db8c <__time64@plt+0x9c4c0> │ │ │ │ + blls 33acf8 <__time64@plt+0x33962c> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ + blls 2dde90 <__time64@plt+0x2dc7c4> │ │ │ │ stmdbvs r3!, {r0, r8, r9, ip, pc} │ │ │ │ ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7fd2308 │ │ │ │ - @ instruction: 0x4604edfe │ │ │ │ - svclt 0x005bf7fe │ │ │ │ - stmdbvs r2!, {r0, r1, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0xf85b2a00 │ │ │ │ - ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - addshi pc, r9, r0, asr #5 │ │ │ │ + strmi lr, [r4], -lr, lsr #24 │ │ │ │ + mrclt 7, 6, APSR_nzcv, cr0, cr14, {7} │ │ │ │ + stmdbvs r2!, {r0, r2, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + ldmdavs fp, {r9, fp, sp} │ │ │ │ + blcs ba924 <__time64@plt+0xb9258> │ │ │ │ + adcshi pc, pc, r0, lsl #6 │ │ │ │ + blls 2ddcf8 <__time64@plt+0x2dc62c> │ │ │ │ + stmiavs r1, {r8, r9, ip, pc}^ │ │ │ │ + ldmib r4, {fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fd2308 │ │ │ │ + @ instruction: 0x4604ec38 │ │ │ │ + mrclt 7, 5, APSR_nzcv, cr10, cr14, {7} │ │ │ │ + stmdbvs r2!, {r1, r3, r5, r6, r8, r9, fp, lr} │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + ldmdavs fp, {r9, fp, sp} │ │ │ │ + addhi pc, r2, r0, asr #5 │ │ │ │ vqrdmulh.s d2, d0, d2 │ │ │ │ - blls 2e3a64 <__time64@plt+0x2e2398> │ │ │ │ + blls 2e3dfc <__time64@plt+0x2e2730> │ │ │ │ movwls r6, #6248 @ 0x1868 │ │ │ │ movwls r6, #2659 @ 0xa63 │ │ │ │ - stmibvs r2, {r0, r1, r5, r9, fp, sp, lr} │ │ │ │ - stmdavs r0, {r0, r6, r7, fp, sp, lr} │ │ │ │ - mrc 7, 7, APSR_nzcv, cr4, cr13, {7} │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi 19f34dc <__time64@plt+0x19f1e10> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d848 <__time64@plt+0x9c17c> │ │ │ │ - ldmdavs r3!, {r0, r1, r3, r6, sl, fp, ip, lr, pc}^ │ │ │ │ - blls 2dd844 <__time64@plt+0x2dc178> │ │ │ │ - stmdbvs r3!, {r8, r9, ip, pc} │ │ │ │ - andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ - svc 0x0050f7fd │ │ │ │ - @ instruction: 0xf7fe4604 │ │ │ │ - blmi 17b34b8 <__time64@plt+0x17b1dec> │ │ │ │ - andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs 9d86c <__time64@plt+0x9c1a0> │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, lr, pc}^ │ │ │ │ - ldmvs r9, {r1, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ - blls 2dd86c <__time64@plt+0x2dc1a0> │ │ │ │ - stmdbvs r3!, {r1, r8, r9, ip, pc} │ │ │ │ - bvs 18e8418 <__time64@plt+0x18e6d4c> │ │ │ │ - bvs 8e8418 <__time64@plt+0x8e6d4c> │ │ │ │ - mcr 7, 7, pc, cr12, cr13, {7} @ │ │ │ │ + stmibvs r2, {r0, r6, r7, fp, sp, lr} │ │ │ │ + bvs 8ddb94 <__time64@plt+0x8dc4c8> │ │ │ │ + stc 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ @ instruction: 0xf7fe4604 │ │ │ │ - blmi 14f348c <__time64@plt+0x14f1dc0> │ │ │ │ - bcs 1dcb0 <__time64@plt+0x1c5e4> │ │ │ │ + blmi 17b3624 <__time64@plt+0x17b1f58> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blle b5d89c <__time64@plt+0xb5c1d0> │ │ │ │ - @ instruction: 0xdc702b02 │ │ │ │ - blls 2dd9d8 <__time64@plt+0x2dc30c> │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmiavs r1, {r3, r8, r9, sp}^ │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - strmi lr, [r4], -r8, asr #27 │ │ │ │ - svclt 0x0005f7fe │ │ │ │ - ldrbtmi r4, [r8], #-2148 @ 0xfffff79c │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr13, {7} │ │ │ │ - stmdami r3!, {r2, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + blcs 9dc14 <__time64@plt+0x9c548> │ │ │ │ + blls 33ac84 <__time64@plt+0x3395b8> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ + ldmibvs sl, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ + movwls r9, #11019 @ 0x2b0b │ │ │ │ + movwls r6, #6435 @ 0x1923 │ │ │ │ + movwls r6, #2659 @ 0xa63 │ │ │ │ + @ instruction: 0xf7fd6a23 │ │ │ │ + @ instruction: 0x4604ed18 │ │ │ │ + mcrlt 7, 4, pc, cr10, cr14, {7} @ │ │ │ │ + ldrbtmi r4, [r8], #-2159 @ 0xfffff791 │ │ │ │ + mrrc 7, 15, pc, r6, cr13 @ │ │ │ │ + ldrbt r6, [pc], -r8, lsr #16 │ │ │ │ + ldrbtmi r4, [r8], #-2157 @ 0xfffff793 │ │ │ │ + mrrc 7, 15, pc, r0, cr13 @ │ │ │ │ + stmdami ip!, {r0, r1, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - stmdavs r8!, {r1, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ - stmdami r1!, {r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + str lr, [r4, -ip, asr #24]! │ │ │ │ + ldrbtmi r4, [r8], #-2154 @ 0xfffff796 │ │ │ │ + mcrr 7, 15, pc, r6, cr13 @ │ │ │ │ + stmdami r9!, {r1, r2, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - ldrb lr, [pc, -ip, lsl #28] │ │ │ │ - ldrbtmi r4, [r8], #-2143 @ 0xfffff7a1 │ │ │ │ - mcr 7, 0, pc, cr6, cr13, {7} @ │ │ │ │ - ldmdami lr, {r0, r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + ldrb lr, [pc, -r2, asr #24] │ │ │ │ + ldrbtmi r4, [r8], #-2151 @ 0xfffff799 │ │ │ │ + ldc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ + ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + stmdami r5!, {r0, r1, r3, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - str lr, [lr, r2, lsl #28]! │ │ │ │ - ldrbtmi r4, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ - ldcl 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ - @ instruction: 0xe6316830 │ │ │ │ - mrrcle 11, 0, r2, r6, cr2 │ │ │ │ - blls 2dda34 <__time64@plt+0x2dc368> │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmiavs r1, {r3, r8, r9, sp}^ │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - strmi lr, [r4], -r6, ror #26 │ │ │ │ - mrclt 7, 6, APSR_nzcv, cr7, cr14, {7} │ │ │ │ - @ instruction: 0xdc3e2b02 │ │ │ │ - ldrtmi r9, [r1], -fp, lsl #22 │ │ │ │ - ldmib r4, {r8, r9, ip, pc}^ │ │ │ │ - stmdavs r8!, {r3, r8, r9, sp} │ │ │ │ - ldc 7, cr15, [r4, #-1012] @ 0xfffffc0c │ │ │ │ - ldrb r4, [lr, #1540] @ 0x604 │ │ │ │ - mcrrle 11, 0, r2, r1, cr2 │ │ │ │ - blls 2dda68 <__time64@plt+0x2dc39c> │ │ │ │ - andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ - andslt r6, r5, r0, lsl #16 │ │ │ │ - svcmi 0x00f0e8bd │ │ │ │ - stclt 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ - ldrbtmi r4, [r8], #-2119 @ 0xfffff7b9 │ │ │ │ - ldcl 7, cr15, [r0, #1012] @ 0x3f4 │ │ │ │ - blcs bd624 <__time64@plt+0xbbf58> │ │ │ │ - blls 2fa9bc <__time64@plt+0x2f92f0> │ │ │ │ - movwls r6, #6248 @ 0x1868 │ │ │ │ - movwls r6, #2659 @ 0xa63 │ │ │ │ - stmibvs r2, {r0, r1, r5, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xe784ec36 │ │ │ │ + ldrbtmi r4, [r8], #-2147 @ 0xfffff79d │ │ │ │ + ldc 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ + blcs bdb30 <__time64@plt+0xbc464> │ │ │ │ + blls 2fad90 <__time64@plt+0x2f96c4> │ │ │ │ + movwls r4, #1585 @ 0x631 │ │ │ │ + ldmib r4, {r3, r5, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fd2308 │ │ │ │ + @ instruction: 0x4604eb58 │ │ │ │ + blcs bd338 <__time64@plt+0xbbc6c> │ │ │ │ + stmdavs r8!, {r1, r3, r4, r5, sl, fp, ip, lr, pc}^ │ │ │ │ + movwls r9, #2827 @ 0xb0b │ │ │ │ stmdavs r0, {r0, r6, r7, fp, sp, lr} │ │ │ │ - ldcl 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ + movwcs lr, #35284 @ 0x89d4 │ │ │ │ + bl fe3c1c44 <__time64@plt+0xfe3c0578> │ │ │ │ @ instruction: 0xf7fe4604 │ │ │ │ - ldmdami lr!, {r1, r3, r5, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ + blcs b356c <__time64@plt+0xb1ea0> │ │ │ │ + stmdavs r8!, {r1, r2, r4, r5, sl, fp, ip, lr, pc}^ │ │ │ │ + andne lr, r8, #212, 18 @ 0x350000 │ │ │ │ + stmdavs r0, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ + ldmib sp, {r0, r2, r4, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + bl 141df0 <__time64@plt+0x140724> │ │ │ │ + bllt fedc1c74 <__time64@plt+0xfedc05a8> │ │ │ │ + @ instruction: 0xdc302b02 │ │ │ │ + stmdavs r8!, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ + bvs 18e8890 <__time64@plt+0x18e71c4> │ │ │ │ + stmiavs r1, {r8, r9, ip, pc}^ │ │ │ │ + stmdavs r0, {r1, r7, r8, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fd6a23 │ │ │ │ + strmi lr, [r4], -sl, lsr #24 │ │ │ │ + mcrlt 7, 1, pc, cr0, cr14, {7} @ │ │ │ │ + ldrbtmi r4, [r8], #-2114 @ 0xfffff7be │ │ │ │ + bl ffb41c9c <__time64@plt+0xffb405d0> │ │ │ │ + stmdami r1, {r1, r2, r3, r4, r5, r6, r8, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + ldr lr, [sp, -r8, ror #23] │ │ │ │ + ldrbtmi r4, [r8], #-2111 @ 0xfffff7c1 │ │ │ │ + bl ff8c1cb0 <__time64@plt+0xff8c05e4> │ │ │ │ + ldmdami lr!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe77aedbc │ │ │ │ + smmls ip, lr, fp, lr │ │ │ │ ldrbtmi r4, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ - ldc 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ - ldmdami fp!, {r0, r1, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + bl ff641cc4 <__time64@plt+0xff6405f8> │ │ │ │ + ldmdami fp!, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe789edb2 │ │ │ │ + @ instruction: 0xe73bebd4 │ │ │ │ ldrbtmi r4, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ - stc 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ - ldmdami r8!, {r0, r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ + bl ff3c1cd8 <__time64@plt+0xff3c060c> │ │ │ │ + ldmdami r8!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - ldr lr, [fp, r8, lsr #27]! │ │ │ │ - ldrbtmi r4, [r8], #-2102 @ 0xfffff7ca │ │ │ │ - stc 7, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ - ldmdami r5!, {r1, r2, r4, r7, r8, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0xe7a3ed9e │ │ │ │ - ldrbtmi r4, [r8], #-2099 @ 0xfffff7cd │ │ │ │ - ldc 7, cr15, [r8, #1012] @ 0x3f4 │ │ │ │ - ldmdami r2!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - bfi lr, r4, (invalid: 27:4) │ │ │ │ - vpmin.s8 d20, d0, d16 │ │ │ │ - ldmdami r0!, {r0, r1, r4, r5, r7, r8, ip} │ │ │ │ + strb lr, [r9, sl, asr #23] │ │ │ │ + vpmin.s8 d20, d0, d22 │ │ │ │ + ldmdami r6!, {r0, r1, r4, r5, r7, r8, ip} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2l 0, cr15, [r6], #4 │ │ │ │ - mrclt 7, 3, APSR_nzcv, cr10, cr14, {7} │ │ │ │ + @ instruction: 0xff10f001 │ │ │ │ + ldcllt 7, cr15, [pc, #1016]! @ 40fc <__time64@plt+0x2a30> │ │ │ │ + andeq r3, r0, r8, ror pc │ │ │ │ + andeq r3, r0, lr, ror pc │ │ │ │ + andeq r3, r0, r0, lsl pc │ │ │ │ + andeq r3, r0, r2, lsr pc │ │ │ │ + andeq r3, r0, r0, lsr pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r3, r0, r0, asr #15 │ │ │ │ - andeq r3, r0, r0, lsr r7 │ │ │ │ - andeq r3, r0, r6, asr #15 │ │ │ │ - andeq r3, r0, sl, ror r6 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andeq r3, r0, r0, ror #12 │ │ │ │ - andeq r3, r0, r2, lsl #13 │ │ │ │ - andeq r3, r0, r8, asr #12 │ │ │ │ - andeq r3, r0, sl, ror #12 │ │ │ │ - strdeq r3, [r0], -r0 │ │ │ │ - andeq r3, r0, r8, lsl #12 │ │ │ │ - andeq r3, r0, lr, lsl #12 │ │ │ │ + andeq r3, r0, r0, ror #25 │ │ │ │ + andeq r3, r0, r6, ror sp │ │ │ │ + andeq r3, r0, r0, lsr #24 │ │ │ │ + andeq r3, r0, r2, asr #24 │ │ │ │ + andeq r3, r0, r4, lsl #24 │ │ │ │ + andeq r3, r0, r6, lsr #24 │ │ │ │ + andeq r3, r0, r8, ror #23 │ │ │ │ + andeq r3, r0, sl, lsl #24 │ │ │ │ + andeq r3, r0, lr, asr #23 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ + andeq r3, r0, r6, ror ip │ │ │ │ + andeq r3, r0, r6, lsl #23 │ │ │ │ + andeq r3, r0, ip, lsl #23 │ │ │ │ + andeq r3, r0, ip, ror #22 │ │ │ │ + andeq r3, r0, lr, lsl #23 │ │ │ │ + andeq r3, r0, r2, asr fp │ │ │ │ + andeq r3, r0, r4, ror fp │ │ │ │ + andeq r3, r0, sl, asr sp │ │ │ │ + andeq r3, r0, r6, lsl ip │ │ │ │ + andeq r3, r0, r0, lsl #18 │ │ │ │ + andeq r3, r0, r2, lsr #18 │ │ │ │ + andeq r3, r0, r6, ror #17 │ │ │ │ + andeq r3, r0, r8, lsl #18 │ │ │ │ + andeq r3, r0, lr, ror r9 │ │ │ │ + andeq r3, r0, r6, lsl #16 │ │ │ │ + andeq r3, r0, ip, lsl #16 │ │ │ │ + andeq r3, r0, sl, lsl r9 │ │ │ │ + strdeq r3, [r0], -r8 │ │ │ │ + andeq r3, r0, r6, ror #15 │ │ │ │ + andeq r3, r0, r6, asr #15 │ │ │ │ + andeq r3, r0, r8, lsr #15 │ │ │ │ + andeq r3, r0, sl, lsl #15 │ │ │ │ + andeq r3, r0, r4, lsr #11 │ │ │ │ + ldrdeq r3, [r0], -r6 │ │ │ │ + andeq r3, r0, r0, lsr #11 │ │ │ │ + andeq r3, r0, sl, lsr #11 │ │ │ │ + andeq r3, r0, r2, ror #12 │ │ │ │ + andeq r3, r0, ip, asr #11 │ │ │ │ + ldrdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, r8, lsl r6 │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r2, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strdeq r3, [r0], -sl │ │ │ │ - strdeq r3, [r0], -r2 │ │ │ │ - andeq r3, r0, ip, asr #12 │ │ │ │ - andeq r3, r0, r8, asr #7 │ │ │ │ - andeq r3, r0, sl, ror #7 │ │ │ │ - @ instruction: 0x000033b2 │ │ │ │ - ldrdeq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r8, asr #8 │ │ │ │ - andeq r3, r0, r0, ror #5 │ │ │ │ - andeq r3, r0, r6, ror #5 │ │ │ │ - andeq r3, r0, r0, lsl r4 │ │ │ │ - andeq r3, r0, lr, ror #7 │ │ │ │ - @ instruction: 0x000032ba │ │ │ │ - andeq r3, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x000032b8 │ │ │ │ - andeq r3, r0, r2, asr #5 │ │ │ │ - strheq r3, [r0], -r4 │ │ │ │ - andeq r3, r0, r6, ror #1 │ │ │ │ - andeq r3, r0, r6, rrx │ │ │ │ - andeq r3, r0, r0, asr r0 │ │ │ │ - andeq r3, r0, sl, asr r1 │ │ │ │ - andeq r3, r0, r0, lsr #2 │ │ │ │ - andeq r3, r0, r6, ror #1 │ │ │ │ - andeq r3, r0, r4, asr r1 │ │ │ │ - andeq r3, r0, lr, asr r1 │ │ │ │ - andeq r3, r0, r0, ror #1 │ │ │ │ - andeq r3, r0, r6, lsr #1 │ │ │ │ - strdeq r3, [r0], -ip │ │ │ │ - andeq r2, r0, ip, ror pc │ │ │ │ - andeq r3, r0, r6, lsr r5 │ │ │ │ + andeq r3, r0, r8, asr r4 │ │ │ │ + andeq r3, r0, r2, lsl sl │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ - mrclt 7, 1, APSR_nzcv, cr14, cr13, {7} │ │ │ │ - stclt 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - stcle 14, cr1, [r9, #-120] @ 0xffffff88 │ │ │ │ + stcllt 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ + blt fed41ddc <__time64@plt+0xfed40710> │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r1, r2, r3, r4, r9, sl, fp, ip}^ │ │ │ │ + stcle 14, cr8, [fp, #-16] │ │ │ │ ldrmi r4, [r0], r7, lsl #12 │ │ │ │ - strcs r4, [r0, #-1548] @ 0xfffff9f4 │ │ │ │ - strcc r4, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ - strbmi r4, [r4], #-1976 @ 0xfffff848 │ │ │ │ - mvnsle r4, lr, lsr #5 │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - stclmi 5, cr11, [r3, #-224] @ 0xffffff20 │ │ │ │ - ldrbtmi r4, [sp], #-3139 @ 0xfffff3bd │ │ │ │ - stmdavs fp!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmdavs fp!, {r0, r1, r4, r5, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf04f460c │ │ │ │ + strtmi r0, [r0], -r0, lsl #10 │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + adcmi r4, lr, #184, 14 @ 0x2e00000 │ │ │ │ + mvnsle r4, r4, asr #8 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + svclt 0x00008100 │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + mcrrmi 13, 4, r4, sp, cr12 │ │ │ │ + stmdavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + blcs 15024 <__time64@plt+0x13958> │ │ │ │ + stmdavs fp!, {r0, r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ vstrle d2, [r4, #-4] │ │ │ │ - stmiapl r2!, {r6, r9, fp, lr} │ │ │ │ - bcs 5dac0 <__time64@plt+0x5c3f4> │ │ │ │ - blmi ffab58 <__time64@plt+0xff948c> │ │ │ │ + stmiapl r2!, {r0, r3, r6, r9, fp, lr} │ │ │ │ + bcs 5de8c <__time64@plt+0x5c7c0> │ │ │ │ + blmi 123af48 <__time64@plt+0x123987c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xbd38b903 │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldmdbmi ip!, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ + ldmib sp, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0xf04fbd20 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdbmi r3, {r0, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-2115 @ 0xfffff7bd │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ - strmi lr, [r5], -r2, asr #27 │ │ │ │ - subsle r2, fp, r0, lsl #16 │ │ │ │ - @ instruction: 0xffcaf7ff │ │ │ │ - suble r2, fp, r0, lsl #16 │ │ │ │ + @ instruction: 0x4605ebd8 │ │ │ │ + rsble r2, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0xffb6f7ff │ │ │ │ + subsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ - andcs lr, r1, r0, lsl #27 │ │ │ │ - blx fff3fab6 <__time64@plt+0xfff3e3ea> │ │ │ │ - mrrc 9, 3, r4, r3, cr0 │ │ │ │ - stmdapl r5!, {r4, r8, r9, fp, sp}^ │ │ │ │ - stmdbcs r1, {r0, r3, r5, fp, sp, lr} │ │ │ │ - blmi c7ab68 <__time64@plt+0xc7949c> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - ldclt 0, cr6, [r8, #-360]! @ 0xfffffe98 │ │ │ │ - ldcl 7, cr15, [ip, #1012] @ 0x3f4 │ │ │ │ - suble r2, r5, r0, lsl #16 │ │ │ │ - ldrbtmi r4, [sp], #-3373 @ 0xfffff2d3 │ │ │ │ - @ instruction: 0xf7fd6868 │ │ │ │ - @ instruction: 0xf7fdecaa │ │ │ │ - stmdavs fp!, {r3, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xd10d4298 │ │ │ │ - bl ffcc1adc <__time64@plt+0xffcc0410> │ │ │ │ - bmi a3da08 <__time64@plt+0xa3c33c> │ │ │ │ - stmiapl r0!, {r0, r8, sp} │ │ │ │ - stmdavs r0, {r0, r1, r2, r5, r9, fp, lr} │ │ │ │ + @ instruction: 0xf04feb96 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + ldmdbmi r7!, {r0, r1, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43efd8 <__time64@plt+0x43d90c> │ │ │ │ + stmdavs r9!, {r0, r2, r5, r6, fp, ip, lr} │ │ │ │ + @ instruction: 0xdc312901 │ │ │ │ + @ instruction: 0xf04f4b37 │ │ │ │ + ldrbtmi r0, [fp], #-513 @ 0xfffffdff │ │ │ │ + ldmib sp, {r1, r3, r4, r6, sp, lr}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0xf7fdbd20 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldcmi 0, cr13, [r2, #-308]! @ 0xfffffecc │ │ │ │ + stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + b feec1eac <__time64@plt+0xfeec07e0> │ │ │ │ + b 1e41eb0 <__time64@plt+0x1e407e4> │ │ │ │ + addsmi r6, r8, #7012352 @ 0x6b0000 │ │ │ │ + @ instruction: 0xf7fdd10f │ │ │ │ + ldr lr, [lr, r4, lsl #20]! │ │ │ │ + @ instruction: 0xf04f4a2c │ │ │ │ + stmiapl r0!, {r0, r8} │ │ │ │ + stmdavs r0, {r0, r1, r3, r5, r9, fp, lr} │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ - movwcs lr, #7506 @ 0x1d52 │ │ │ │ - ldr r6, [ip, fp, rrx]! │ │ │ │ - orrcs r4, r0, r4, lsr #20 │ │ │ │ - ldrbtmi r4, [sl], #-2084 @ 0xfffff7dc │ │ │ │ + @ instruction: 0xf04feb62 │ │ │ │ + rsbvs r0, fp, r1, lsl #6 │ │ │ │ + bmi a3dda8 <__time64@plt+0xa3c6dc> │ │ │ │ + orreq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2087 @ 0xfffff7d9 │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - @ instruction: 0xf7fdfc15 │ │ │ │ - sbfx lr, lr, #23, #19 │ │ │ │ - andcs r4, r1, r1, lsr #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - stmdavs fp!, {r3, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ - vstrle d2, [r5, #-12] │ │ │ │ - stmiapl r3!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf7ff6818 │ │ │ │ - stmdavs fp!, {r0, r2, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - vstrle d18, [r4, #4] │ │ │ │ - @ instruction: 0xf7fd200a │ │ │ │ - bfi lr, r2, (invalid: 26:0) │ │ │ │ - andscs r4, ip, #19456 @ 0x4c00 │ │ │ │ - tstcs r1, r8, lsl r8 │ │ │ │ - stmiapl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7fdfe17 │ │ │ │ + str lr, [r6, ip, ror #19]! │ │ │ │ + @ instruction: 0xf04f4924 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + bl d41ef8 <__time64@plt+0xd4082c> │ │ │ │ + blcs ddfb4 <__time64@plt+0xdc8e8> │ │ │ │ + blmi 87b320 <__time64@plt+0x879c54> │ │ │ │ + ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xff68f7ff │ │ │ │ + blcs 5dfc4 <__time64@plt+0x5c8f8> │ │ │ │ + @ instruction: 0xf04fddbc │ │ │ │ + @ instruction: 0xf7fd000a │ │ │ │ + @ instruction: 0xe7b7eb1e │ │ │ │ + @ instruction: 0xf04f4b15 │ │ │ │ + @ instruction: 0xf04f021c │ │ │ │ + ldmdami r9, {r0, r8} │ │ │ │ + ldrbtmi r5, [r8], #-2275 @ 0xfffff71d │ │ │ │ @ instruction: 0xf7fd681b │ │ │ │ - @ instruction: 0x4628ec76 │ │ │ │ - stc 7, cr15, [sl, #-1012]! @ 0xfffffc0c │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldr pc, [r0, r7, lsr #23]! │ │ │ │ - cmncs lr, r2, lsl sl │ │ │ │ + strtmi lr, [r8], -r0, lsl #21 │ │ │ │ + bl d41f34 <__time64@plt+0xd40868> │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldc2 0, cr15, [sl, #4] │ │ │ │ + bmi 4fdddc <__time64@plt+0x4fc710> │ │ │ │ + cmnpeq lr, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-2066 @ 0xfffff7ee │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - ldr pc, [r1, r7, ror #23]! │ │ │ │ - andeq r5, r0, sl, lsl #25 │ │ │ │ - strdeq r5, [r0], -r8 │ │ │ │ + str pc, [r8, r3, ror #27]! │ │ │ │ + andeq r5, r0, r0, asr #17 │ │ │ │ + andeq r5, r0, ip, lsr #32 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r5, r0, r4, lsl #25 │ │ │ │ - andeq r2, r0, lr, asr pc │ │ │ │ - andeq r3, r0, r4, lsl #3 │ │ │ │ - andeq r5, r0, lr, lsr ip │ │ │ │ - andeq r5, r0, sl, lsl ip │ │ │ │ + @ instruction: 0x000058b8 │ │ │ │ + strdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, r0, lsr #12 │ │ │ │ + andeq r5, r0, r6, ror #16 │ │ │ │ + andeq r5, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r3, r0, r4, ror #1 │ │ │ │ - muleq r0, sl, r0 │ │ │ │ - andeq r3, r0, r8, lsr #1 │ │ │ │ - andeq r3, r0, r4, lsr #2 │ │ │ │ + andeq r3, r0, r4, ror r5 │ │ │ │ + andeq r3, r0, r6, lsr #10 │ │ │ │ + andeq r3, r0, r4, lsr r5 │ │ │ │ + andeq r3, r0, lr, lsr #11 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrdeq r3, [r0], -r8 │ │ │ │ - andeq r3, r0, lr, lsr r0 │ │ │ │ - andeq r2, r0, r4, lsr ip │ │ │ │ - @ instruction: 0x4604b570 │ │ │ │ - @ instruction: 0x4d70496f │ │ │ │ - ldrbtmi fp, [r9], #-132 @ 0xffffff7c │ │ │ │ - @ instruction: 0xf7fd447d │ │ │ │ - ldmdblt r8!, {r2, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [sl], #-2669 @ 0xfffff593 │ │ │ │ - @ instruction: 0xf0436893 │ │ │ │ - addsvs r0, r3, r0, lsr #6 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - strtmi r4, [r0], -sl, ror #18 │ │ │ │ + andeq r3, r0, sl, asr r5 │ │ │ │ + @ instruction: 0x000034be │ │ │ │ + strheq r3, [r0], -r4 │ │ │ │ + stmdb sp!, {r1, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r4, lsl #10 │ │ │ │ + stmib sp, {r0, r2, r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ + addlt r6, r4, r2, lsl #28 │ │ │ │ + ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ + stmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bmi 1cb24fc <__time64@plt+0x1cb0e30> │ │ │ │ + ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + nopeq {67} @ 0x43 │ │ │ │ + mullt r4, r3, r0 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + strtmi r4, [r0], -sp, ror #18 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r8!, {r1, r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [sl], #-2664 @ 0xfffff598 │ │ │ │ + ldmdblt r0, {r3, r4, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [sl], #-2667 @ 0xfffff595 │ │ │ │ @ instruction: 0xf0436893 │ │ │ │ addsvs r0, r3, r0, asr #6 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - strtmi r4, [r0], -r5, ror #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - cmnlt r0, r8, lsl #23 │ │ │ │ - strtmi r4, [r0], -r3, ror #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r0!, {r1, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ - ldrbtmi r4, [sl], #-2657 @ 0xfffff59f │ │ │ │ - @ instruction: 0xf0436893 │ │ │ │ - addsvs r0, r3, r8, lsl #6 │ │ │ │ - bmi 17fdb88 <__time64@plt+0x17fc4bc> │ │ │ │ + ldmib sp, {r2, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + stmdbmi r7!, {r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdbmi r5!, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + stmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bmi 18f262c <__time64@plt+0x18f0f60> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - orreq pc, r0, #67 @ 0x43 │ │ │ │ - mullt r4, r3, r0 │ │ │ │ - ldmdbmi ip, {r4, r5, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + movweq pc, #32835 @ 0x8043 @ │ │ │ │ + bfi r6, r3, #1, #22 │ │ │ │ + ldrbtmi r4, [sl], #-2656 @ 0xfffff5a0 │ │ │ │ + @ instruction: 0xf0436893 │ │ │ │ + addsvs r0, r3, r0, lsl #7 │ │ │ │ + ldmib sp, {r2, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + ldmdbmi ip, {r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 1b41c24 <__time64@plt+0x1b40558> │ │ │ │ + stmdb r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi sl, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 19c1c30 <__time64@plt+0x19c0564> │ │ │ │ - bmi 16321e0 <__time64@plt+0x1630b14> │ │ │ │ + stmdb r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi 16325e8 <__time64@plt+0x1630f1c> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ movwcc pc, #1091 @ 0x443 @ │ │ │ │ - bfi r6, r3, #1, #1 │ │ │ │ + @ instruction: 0xe7b86093 │ │ │ │ ldrbtmi r4, [sl], #-2645 @ 0xfffff5ab │ │ │ │ @ instruction: 0xf0436893 │ │ │ │ addsvs r0, r3, r2, lsl #6 │ │ │ │ - ldmdbmi r3, {r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + ldmdbmi r3, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 14c1c58 <__time64@plt+0x14c058c> │ │ │ │ - bmi 1472128 <__time64@plt+0x1470a5c> │ │ │ │ + stmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi 1472530 <__time64@plt+0x1470e64> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ orrpl pc, r0, #1124073472 @ 0x43000000 │ │ │ │ - @ instruction: 0xe7ad6093 │ │ │ │ + @ instruction: 0xe7a46093 │ │ │ │ strtmi r4, [r0], -lr, asr #18 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - ldmdblt r0!, {r1, r2, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdblt r0!, {r1, r6, r8, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2636 @ 0xfffff5b4 │ │ │ │ vst2.32 {d22-d23}, [r3 :64], r3 │ │ │ │ addsvs r1, r3, r0, lsl #6 │ │ │ │ - stmdbmi sl, {r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - ldrtmi sl, [r2], -r1, lsl #28 │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mcrr 7, 15, pc, r0, cr13 @ │ │ │ │ - tstle r6, r1, lsl #16 │ │ │ │ + stmdbmi sl, {r0, r1, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + strtmi sl, [r0], -r1, lsl #28 │ │ │ │ + ldrbtmi r4, [r9], #-1586 @ 0xfffff9ce │ │ │ │ + b f42098 <__time64@plt+0xf409cc> │ │ │ │ + tstle r7, r1, lsl #16 │ │ │ │ stmdbls r1, {r1, r2, r6, r9, fp, lr} │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - addsvs r4, r3, fp, lsl #6 │ │ │ │ - stmdbmi r4, {r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - stmdacs r1, {r1, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ - stmdbmi r1, {r1, r3, ip, lr, pc}^ │ │ │ │ + movweq lr, #6723 @ 0x1a43 │ │ │ │ + @ instruction: 0xe7866093 │ │ │ │ + ldrtmi r4, [r2], -r3, asr #18 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 841cbc <__time64@plt+0x8405f0> │ │ │ │ - blmi ff226c <__time64@plt+0xff0ba0> │ │ │ │ - ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - @ instruction: 0xe77d60da │ │ │ │ - movwcs r4, #6717 @ 0x1a3d │ │ │ │ - ldrbtmi r9, [sl], #-2305 @ 0xfffff6ff │ │ │ │ - ldmvs r1, {r0, r1, r3, r7, lr} │ │ │ │ - addsvs r4, r3, fp, lsl #6 │ │ │ │ - ldmdbmi sl!, {r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + b b420b8 <__time64@plt+0xb409ec> │ │ │ │ + andle r2, sl, r1, lsl #16 │ │ │ │ + strtmi r4, [r0], -r0, asr #18 │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + stmdblt r8!, {r2, r3, r4, r8, fp, sp, lr, pc}^ │ │ │ │ + andcs r4, r1, #63488 @ 0xf800 │ │ │ │ + sbcsvs r4, sl, fp, ror r4 │ │ │ │ + bmi f7deac <__time64@plt+0xf7c7e0> │ │ │ │ + stmdbls r1, {r0, r8, r9, sp} │ │ │ │ + addmi r4, fp, sl, ror r4 │ │ │ │ + movwmi r6, #47249 @ 0xb891 │ │ │ │ + @ instruction: 0xe76a6093 │ │ │ │ + @ instruction: 0x46204939 │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + stmdblt r0!, {r3, r8, fp, sp, lr, pc} │ │ │ │ + andcs r4, r1, #56320 @ 0xdc00 │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + ldmdbmi r6!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl 341ce4 <__time64@plt+0x340618> │ │ │ │ - blmi e32174 <__time64@plt+0xe30aa8> │ │ │ │ + ldm ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blmi d32594 <__time64@plt+0xd30ec8> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - @ instruction: 0xe769601a │ │ │ │ - @ instruction: 0x46204936 │ │ │ │ + smmla r4, sl, r1, r6 │ │ │ │ + @ instruction: 0x46204932 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - stmdblt r0!, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ - andcs r4, r1, #52, 22 @ 0xd000 │ │ │ │ - tstvs sl, fp, ror r4 │ │ │ │ - ldmdbmi r3!, {r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0x4601e8f2 │ │ │ │ + ldmdami r0!, {r5, r8, fp, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + smlald lr, r8, r0, sl │ │ │ │ + ldrtmi r4, [r2], -lr, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - b ffdc1d10 <__time64@plt+0xffdc0644> │ │ │ │ - stmdblt r0!, {r0, r9, sl, lr} │ │ │ │ - ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ - ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - stmdbmi pc!, {r1, r4, r6, r8, r9, sl, sp, lr, pc} @ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ + stmib lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + tstle r4, r1, lsl #16 │ │ │ │ + bls 56df4 <__time64@plt+0x55728> │ │ │ │ + subsvs r4, sl, fp, ror r4 │ │ │ │ + stmdbmi sl!, {r0, r1, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ + strtmi sl, [r0], -r2, lsl #20 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - stmdacs r1, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - blmi b3814c <__time64@plt+0xb36a80> │ │ │ │ - ldrbtmi r9, [fp], #-2561 @ 0xfffff5ff │ │ │ │ - smlsld r6, r5, sl, r0 │ │ │ │ - bge 961f0 <__time64@plt+0x94b24> │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl ff9c1d44 <__time64@plt+0xff9c0678> │ │ │ │ - andle r2, r9, r1, lsl #16 │ │ │ │ - tstcs r1, r7, lsr #22 │ │ │ │ - ldrbtmi r4, [sl], #-2599 @ 0xfffff5d9 │ │ │ │ + stmdacs r1, {r1, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blmi 9f8184 <__time64@plt+0x9f6ab8> │ │ │ │ + bmi 9cc568 <__time64@plt+0x9cae9c> │ │ │ │ strtmi r5, [r3], -r8, ror #17 │ │ │ │ - @ instruction: 0xf7fd6800 │ │ │ │ - @ instruction: 0xe733ec1c │ │ │ │ - bleq bf3e0 <__time64@plt+0xbdd14> │ │ │ │ - ldcl 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ - svclt 0x0000e72e │ │ │ │ - muleq r0, lr, r0 │ │ │ │ - andeq r5, r0, r0, lsr #5 │ │ │ │ - andeq r5, r0, sl, lsr fp │ │ │ │ - andeq r2, r0, r8, asr #25 │ │ │ │ - andeq r5, r0, lr, lsl fp │ │ │ │ - andeq r3, r0, ip, rrx │ │ │ │ - andeq r2, r0, ip, lsr #25 │ │ │ │ - strdeq r5, [r0], -r6 │ │ │ │ - andeq r5, r0, r8, ror #21 │ │ │ │ - andeq r3, r0, r2, asr #32 │ │ │ │ - andeq r3, r0, r2, asr #32 │ │ │ │ - andeq r5, r0, r0, asr #21 │ │ │ │ - @ instruction: 0x00005ab2 │ │ │ │ - andeq r3, r0, r2, lsr #32 │ │ │ │ - muleq r0, r8, sl │ │ │ │ - andeq r3, r0, r8, lsl r0 │ │ │ │ - andeq r5, r0, lr, ror sl │ │ │ │ - andeq r3, r0, r6 │ │ │ │ - andeq r5, r0, ip, asr sl │ │ │ │ - strdeq r2, [r0], -r0 │ │ │ │ - andeq r2, r0, lr, ror #31 │ │ │ │ - andeq r5, r0, r2, lsr sl │ │ │ │ - andeq r5, r0, r6, lsr #20 │ │ │ │ - ldrdeq r2, [r0], -r2 @ │ │ │ │ - andeq r5, r0, sl, lsl #20 │ │ │ │ - andeq r2, r0, r4, asr #31 │ │ │ │ + stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + b 5c2164 <__time64@plt+0x5c0a98> │ │ │ │ + ldc 7, cr14, [sp, #164] @ 0xa4 │ │ │ │ + @ instruction: 0xf7fd0b02 │ │ │ │ + @ instruction: 0xe724ea74 │ │ │ │ + andeq r3, r0, r8, lsl r5 │ │ │ │ + andeq r4, r0, sl, lsr #29 │ │ │ │ + andeq r5, r0, r4, asr #14 │ │ │ │ + andeq r3, r0, ip, lsr r1 │ │ │ │ + andeq r5, r0, r2, lsr #14 │ │ │ │ + ldrdeq r3, [r0], -sl │ │ │ │ + andeq r3, r0, sl, lsl r1 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ - @ instruction: 0x00002fb6 │ │ │ │ - @ instruction: 0xfffffd17 │ │ │ │ - @ instruction: 0x00002fb0 │ │ │ │ - andeq r5, r0, lr, lsr #19 │ │ │ │ - andeq r2, r0, r2, lsr #31 │ │ │ │ + andeq r5, r0, r6, ror #13 │ │ │ │ + andeq r3, r0, sl, lsr #9 │ │ │ │ + andeq r3, r0, sl, lsr #9 │ │ │ │ + @ instruction: 0x000056b8 │ │ │ │ + andeq r5, r0, sl, lsr #13 │ │ │ │ + andeq r3, r0, sl, lsl #9 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + andeq r3, r0, r0, lsl #9 │ │ │ │ + andeq r5, r0, r6, ror r6 │ │ │ │ + andeq r3, r0, lr, ror #8 │ │ │ │ + andeq r5, r0, r4, asr r6 │ │ │ │ + andeq r3, r0, r6, asr r4 │ │ │ │ + andeq r3, r0, r4, asr r4 │ │ │ │ + andeq r5, r0, r8, lsr #12 │ │ │ │ + andeq r5, r0, ip, lsl r6 │ │ │ │ + andeq r3, r0, r8, lsr r4 │ │ │ │ + andeq r5, r0, r0, lsl #12 │ │ │ │ + andeq r3, r0, sl, lsr #8 │ │ │ │ + andeq r5, r0, sl, ror #11 │ │ │ │ + andeq r3, r0, ip, lsl r4 │ │ │ │ + @ instruction: 0xfffffcb9 │ │ │ │ + andeq r3, r0, r6, lsl r4 │ │ │ │ + andeq r5, r0, r4, lsr #11 │ │ │ │ + andeq r3, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r2, r0, r2, lsr #31 │ │ │ │ + andeq r3, r0, r4, lsl #8 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ stmdblt r3, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - ldrbmi lr, [r0, -sl, lsr #12]! │ │ │ │ - andeq r5, r0, r2, lsl #18 │ │ │ │ - ldrblt r4, [r0, #-2836]! @ 0xfffff4ec │ │ │ │ - ldcmi 4, cr4, [r4], {123} @ 0x7b │ │ │ │ - ldrbtmi r6, [ip], #-2139 @ 0xfffff7a5 │ │ │ │ - @ instruction: 0xbd70b903 │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - ldmdbmi r1, {r0, r1, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [r9], #-2065 @ 0xfffff7ef │ │ │ │ - @ instruction: 0xf7fd4478 │ │ │ │ - @ instruction: 0x4605ebf6 │ │ │ │ - @ instruction: 0xf7ffb120 │ │ │ │ - strtmi pc, [r8], -r1, lsl #28 │ │ │ │ - bl fedc1e30 <__time64@plt+0xfedc0764> │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdbmi fp, {r0, r1, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 43ef94 <__time64@plt+0x43d8c8> │ │ │ │ + ldrbmi lr, [r0, -r8, lsl #12]! │ │ │ │ + strdeq r5, [r0], -sl │ │ │ │ + stmdb sp!, {r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ + ldcmi 5, cr4, [sl], {4} │ │ │ │ + @ instruction: 0x6e02e9cd │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmdblt fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx ffd4023e <__time64@plt+0xffd3eb72> │ │ │ │ + ldmdami r4, {r0, r1, r4, r8, fp, lr} │ │ │ │ + ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ + stmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xb1204605 │ │ │ │ + stc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + @ instruction: 0xf04fe9ac │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdbmi sp, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43f3ac <__time64@plt+0x43dce0> │ │ │ │ stmdavs r9, {r0, r5, r6, fp, ip, lr} │ │ │ │ - @ instruction: 0xdde42901 │ │ │ │ - andcs r4, r1, r8, lsl #18 │ │ │ │ - ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ + @ instruction: 0xdddf2901 │ │ │ │ + @ instruction: 0xf04f490a │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #28 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ - svclt 0x0000bb85 │ │ │ │ - strdeq r5, [r0], -r0 │ │ │ │ - andeq r5, r0, r6, asr #32 │ │ │ │ - andeq r2, r0, r6, asr #19 │ │ │ │ - andeq r2, r0, ip, ror #27 │ │ │ │ + svclt 0x0000b975 │ │ │ │ + andeq r5, r0, r0, ror #9 │ │ │ │ + andeq r4, r0, r8, lsr ip │ │ │ │ + andeq r2, r0, r0, lsr #28 │ │ │ │ + andeq r3, r0, r6, asr #4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r2, r0, ip, asr #29 │ │ │ │ - bmi 9d6b14 <__time64@plt+0x9d5448> │ │ │ │ - ldrblt r4, [r0, #-1147]! @ 0xfffffb85 │ │ │ │ - ldmpl sp, {r2, r9, sl, lr} │ │ │ │ - blcs 9df34 <__time64@plt+0x9c868> │ │ │ │ - blvs fe0bb2a4 <__time64@plt+0xfe0b9bd8> │ │ │ │ - stmdbmi r3!, {r1, r5, r8, ip, sp, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - bl 1ac1e8c <__time64@plt+0x1ac07c0> │ │ │ │ - ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ + andeq r3, r0, ip, lsl r3 │ │ │ │ + stmdb sp!, {r0, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r4, lsl #10 │ │ │ │ + stmib sp, {r2, r3, r5, r9, fp, lr}^ │ │ │ │ + ldrbtmi r6, [fp], #-3586 @ 0xfffff1fe │ │ │ │ + stmdavs fp!, {r0, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ + vstrle d2, [r7, #-8] │ │ │ │ + smlawblt sl, r2, fp, r6 │ │ │ │ + @ instruction: 0xf04f4928 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + ldmdb r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ stmdblt fp, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - ldc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - andsle r2, lr, r1, lsl #22 │ │ │ │ - tstcs r0, r3, lsr #19 │ │ │ │ - tstcs r1, r3, lsl #2 │ │ │ │ - @ instruction: 0x46204e1a │ │ │ │ - ldmvs r3!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xf0414319 │ │ │ │ + stc2 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fe9c02da <__time64@plt+0xfe9bec0e> │ │ │ │ + blcs 5e364 <__time64@plt+0x5cc98> │ │ │ │ + stmibvs r3!, {r0, r2, r5, ip, lr, pc} │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf04fb10b │ │ │ │ + cdpmi 1, 1, cr0, cr14, cr1, {0} │ │ │ │ + ldrbtmi r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ + b 105e5bc <__time64@plt+0x105cef0> │ │ │ │ + @ instruction: 0xf0410103 │ │ │ │ @ instruction: 0xf7fe0140 │ │ │ │ - ldrshvs pc, [r0, #-159]! @ 0xffffff61 @ │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r9!, {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blcs 43f024 <__time64@plt+0x43d958> │ │ │ │ - @ instruction: 0xdc152902 │ │ │ │ - ldrbtmi r4, [fp], #-2834 @ 0xfffff4ee │ │ │ │ - stmdblt r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0xf7fdbd70 │ │ │ │ - ldrdcs lr, [r1], -sl │ │ │ │ - stmdbvs r2!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - vldrle s5, [sp] │ │ │ │ - bcs 1e480 <__time64@plt+0x1cdb4> │ │ │ │ - stmiavs r2!, {r1, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - bcs 5df48 <__time64@plt+0x5c87c> │ │ │ │ + ldrhvs pc, [r0, #-139]! @ 0xffffff75 @ │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fef4030a <__time64@plt+0xfef3ec3e> │ │ │ │ + mrrc 8, 2, r6, r3, cr9 │ │ │ │ + stmdbcs r2, {r4, r8, r9, fp, sp} │ │ │ │ + blmi 57b370 <__time64@plt+0x579ca4> │ │ │ │ + ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7fdb118 │ │ │ │ + @ instruction: 0xf04fe9c2 │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + andlt r4, r2, r0, lsl #10 │ │ │ │ + stmdbvs r2!, {r6, r8, sl, fp, ip, sp, pc} │ │ │ │ + vldrle s5, [r6] │ │ │ │ + bcs 1e8b8 <__time64@plt+0x1d1ec> │ │ │ │ + stmiavs r2!, {r0, r1, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ + bcs 5e380 <__time64@plt+0x5ccb4> │ │ │ │ @ instruction: 0x61a3bfc8 │ │ │ │ - @ instruction: 0xe7d3dcd7 │ │ │ │ - andcs r4, r1, r8, lsl #18 │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ - strb lr, [r3, lr, lsr #22]! │ │ │ │ - andeq r4, r0, r0, ror #31 │ │ │ │ + @ instruction: 0xe7ccdcd1 │ │ │ │ + @ instruction: 0xf04f4909 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7df │ │ │ │ + @ instruction: 0x00004bb6 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x00002eb2 │ │ │ │ - andeq r5, r0, r6, ror #16 │ │ │ │ - andeq r5, r0, r4, asr #16 │ │ │ │ - andeq r5, r0, r2, lsr #16 │ │ │ │ - andeq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x4604b5f0 │ │ │ │ - mrcmi 13, 2, r4, cr9, cr8, {2} │ │ │ │ - stc 4, cr4, [sp, #-500]! @ 0xfffffe0c │ │ │ │ - ldrbtmi r8, [lr], #-2818 @ 0xfffff4fe │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r7, ip, sp, pc} │ │ │ │ - @ instruction: 0xf0402b00 │ │ │ │ - mlacs sl, r8, r0, r8 │ │ │ │ - bl 17c1f44 <__time64@plt+0x17c0878> │ │ │ │ + strdeq r3, [r0], -sl │ │ │ │ + andeq r5, r0, lr, lsr r4 │ │ │ │ + andeq r5, r0, r6, lsl r4 │ │ │ │ + strdeq r5, [r0], -r0 │ │ │ │ + andeq r3, r0, lr, ror r2 │ │ │ │ + ldcmi 8, cr15, [r4, #-308] @ 0xfffffecc │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stclmi 6, cr5, [r4, #-4]! │ │ │ │ + @ instruction: 0x7e03e9cd │ │ │ │ + stc 14, cr4, [sp, #-396]! @ 0xfffffe74 │ │ │ │ + addlt r8, fp, r2, lsl #22 │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + blcs 15584 <__time64@plt+0x13eb8> │ │ │ │ + adchi pc, fp, r0, asr #32 │ │ │ │ + eoreq pc, sl, pc, asr #32 │ │ │ │ + ldmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4605 │ │ │ │ - stmdacs r0, {r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ - addhi pc, r7, r0, asr #32 │ │ │ │ + stmdacs r0, {r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + addshi pc, r8, r0, asr #32 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ - blmi 13fec54 <__time64@plt+0x13fd588> │ │ │ │ + blmi 167e80c <__time64@plt+0x167d140> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ffb90b │ │ │ │ - @ instruction: 0xf7fdfd77 │ │ │ │ - blmi 13430a8 <__time64@plt+0x13419dc> │ │ │ │ + @ instruction: 0xf7fdfd35 │ │ │ │ + blmi 15c2c88 <__time64@plt+0x15c15bc> │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ vstrle d2, [r4, #-4] │ │ │ │ - ldrbtmi r4, [fp], #-2890 @ 0xfffff4b6 │ │ │ │ - bcs 5e0ec <__time64@plt+0x5ca20> │ │ │ │ - andcs sp, r1, r9, asr ip │ │ │ │ - @ instruction: 0xf966f001 │ │ │ │ - blcs 5e01c <__time64@plt+0x5c950> │ │ │ │ - stmibvs r3!, {r1, r2, r3, r4, r6, ip, lr, pc} │ │ │ │ - tstlt r3, r0, lsl r1 │ │ │ │ - cdpmi 1, 4, cr2, cr4, cr1, {0} │ │ │ │ - ldrbtmi r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ - tstmi r9, #11730944 @ 0xb30000 │ │ │ │ - @ instruction: 0xf990f7fe │ │ │ │ - andcs r6, r1, r0, ror r1 │ │ │ │ - @ instruction: 0xf97cf001 │ │ │ │ - mrrc 8, 2, r6, r3, cr9 │ │ │ │ - stmdbcs r1, {r4, r8, r9, fp, sp} │ │ │ │ - ldmdbmi sp!, {r2, r8, sl, fp, ip, lr, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b ff541fb8 <__time64@plt+0xff5408ec> │ │ │ │ - ldrbtmi r4, [ip], #-3131 @ 0xfffff3c5 │ │ │ │ + ldrbtmi r4, [fp], #-2900 @ 0xfffff4ac │ │ │ │ + bcs 5e534 <__time64@plt+0x5ce68> │ │ │ │ + @ instruction: 0xf04fdc68 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdavs r3!, {r0, r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + rsble r2, lr, r1, lsl #22 │ │ │ │ + @ instruction: 0xf04f69a3 │ │ │ │ + tstlt fp, r0, lsl r1 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + strtmi r4, [r0], -ip, asr #28 │ │ │ │ + ldmvs r3!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + tsteq r3, r1, asr #20 │ │ │ │ + @ instruction: 0xf83cf7fe │ │ │ │ + @ instruction: 0xf04f6170 │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + stmdavs r9!, {r0, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 43f554 <__time64@plt+0x43de88> │ │ │ │ + @ instruction: 0xdd052901 │ │ │ │ + @ instruction: 0xf04f4944 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + stmia sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [ip], #-3138 @ 0xfffff3be │ │ │ │ stmdacs r0, {r5, r6, r8, fp, sp, lr} │ │ │ │ - ldcmi 0, cr13, [sl], #-360 @ 0xfffffe98 │ │ │ │ - bge 1aebf4 <__time64@plt+0x1ad528> │ │ │ │ - ldrbtmi sl, [ip], #-2308 @ 0xfffff6fc │ │ │ │ - b ffcc1fd0 <__time64@plt+0xffcc0904> │ │ │ │ - @ instruction: 0xf7fd6960 │ │ │ │ - stmdbvs r0!, {r5, r9, fp, sp, lr, pc}^ │ │ │ │ - blvs 43f144 <__time64@plt+0x43da78> │ │ │ │ - b 1141fe0 <__time64@plt+0x1140914> │ │ │ │ + mcrrmi 0, 6, sp, r1, cr7 │ │ │ │ + bge 1af048 <__time64@plt+0x1ad97c> │ │ │ │ + @ instruction: 0xf7fda904 │ │ │ │ + ldrbtmi lr, [ip], #-2250 @ 0xfffff736 │ │ │ │ + @ instruction: 0xf7fc6960 │ │ │ │ + stmdbvs r0!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + blvs 43f598 <__time64@plt+0x43decc> │ │ │ │ + ldmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ cdp 8, 11, cr6, cr0, cr11, {1} │ │ │ │ - blcs 66cf4 <__time64@plt+0x65628> │ │ │ │ - stmdbvs r0!, {r0, r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - b fe5c1ff0 <__time64@plt+0xfe5c0924> │ │ │ │ - @ instruction: 0xf7fd200a │ │ │ │ - stmdbmi lr!, {r1, r2, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + blcs 67148 <__time64@plt+0x65a7c> │ │ │ │ + stmdbvs r0!, {r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + stmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq pc, sl, pc, asr #32 │ │ │ │ + stm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs lr, #35293 @ 0x89dd │ │ │ │ - movwcs lr, #10701 @ 0x29cd │ │ │ │ - movwcs lr, #27101 @ 0x69dd │ │ │ │ - stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - andcs r2, r1, r0, lsl #6 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + stmib sp, {r1, r4, r5, r8, fp, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sp}^ │ │ │ │ + ldrbtmi r2, [r9], #-774 @ 0xfffffcfa │ │ │ │ + movwcs lr, #2509 @ 0x9cd │ │ │ │ movwcs lr, #18909 @ 0x49dd │ │ │ │ - b fe9c2014 <__time64@plt+0xfe9c0948> │ │ │ │ - ldrtmi r4, [r2], -r7, lsr #18 │ │ │ │ - andcs r4, r1, fp, lsr r6 │ │ │ │ - stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ - @ instruction: 0xf7fd8b00 │ │ │ │ - mullt fp, lr, sl │ │ │ │ - blhi bf32c <__time64@plt+0xbdc60> │ │ │ │ - stmdbmi r2!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b fe542038 <__time64@plt+0xfe54096c> │ │ │ │ - @ instruction: 0xf0012001 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ - lslle r2, r1, #22 │ │ │ │ - bcs 1e4dc <__time64@plt+0x1ce10> │ │ │ │ - stmdbvs r2!, {r0, r2, r3, r4, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - orrsle r2, sl, r0, lsl #20 │ │ │ │ - ldmdavs r2, {r1, r5, r7, fp, sp, lr} │ │ │ │ - svclt 0x00c82a01 │ │ │ │ - ldcle 1, cr6, [r7], {163} @ 0xa3 │ │ │ │ - bmi 5fdeb8 <__time64@plt+0x5fc7ec> │ │ │ │ - ldmdami r7, {r0, r1, r2, r5, r6, r7, r8, sp} │ │ │ │ + ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r4, [r2], -sp, lsr #18 │ │ │ │ + @ instruction: 0xf04f463b │ │ │ │ + stc 0, cr0, [sp, #4] │ │ │ │ + ldrbtmi r8, [r9], #-2816 @ 0xfffff500 │ │ │ │ + ldmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldc 0, cr11, [sp], #44 @ 0x2c │ │ │ │ + ldmib sp, {r1, r8, r9, fp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #14 │ │ │ │ + blx 142616 <__time64@plt+0x140f4a> │ │ │ │ + @ instruction: 0xf04f4924 │ │ │ │ + ldrbtmi r0, [r9], #-1 │ │ │ │ + stmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx fedc04b8 <__time64@plt+0xfedbedec> │ │ │ │ + blcs 5e544 <__time64@plt+0x5ce78> │ │ │ │ + stmdbvs r2!, {r4, r7, r8, ip, lr, pc} │ │ │ │ + vstrle s4, [sp] │ │ │ │ + bcs 1ea4c <__time64@plt+0x1d380> │ │ │ │ + stmiavs r2!, {r1, r3, r7, r8, ip, lr, pc} │ │ │ │ + bcs 5e514 <__time64@plt+0x5ce48> │ │ │ │ + @ instruction: 0x61a3bfc8 │ │ │ │ + str sp, [r3, r8, lsl #25] │ │ │ │ + @ instruction: 0xf04f4a18 │ │ │ │ + ldmdami r8, {r0, r1, r2, r5, r6, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf960f001 │ │ │ │ - @ instruction: 0xf7fde770 │ │ │ │ - movwcs lr, #2550 @ 0x9f6 │ │ │ │ - strb r6, [r2, -fp, rrx]! │ │ │ │ - mvnscs r4, r2, lsl sl │ │ │ │ + blx 7c04ea <__time64@plt+0x7bee1e> │ │ │ │ + @ instruction: 0xf7fce75e │ │ │ │ + @ instruction: 0xf04fefc0 │ │ │ │ + rsbvs r0, fp, r0, lsl #6 │ │ │ │ + bmi 4fe22c <__time64@plt+0x4fcb60> │ │ │ │ + mvnseq pc, pc, asr #32 │ │ │ │ ldrbtmi r4, [sl], #-2066 @ 0xfffff7ee │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - stmdbvs r0!, {r0, r1, r4, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - svclt 0x0000e79b │ │ │ │ - andeq r5, r0, r8, asr #15 │ │ │ │ - andeq r4, r0, lr, lsl pc │ │ │ │ - muleq r0, ip, r7 │ │ │ │ + stmdbvs r0!, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + svclt 0x0000e78d │ │ │ │ + andeq r5, r0, ip, ror r3 │ │ │ │ + ldrdeq r4, [r0], -r4 @ │ │ │ │ + andeq r5, r0, r4, asr r3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r5, r0, lr, ror #14 │ │ │ │ - andeq r5, r0, r2, ror #14 │ │ │ │ - strdeq r2, [r0], -r2 @ │ │ │ │ - andeq r5, r0, sl, lsr r7 │ │ │ │ - andeq r5, r0, sl, lsr #14 │ │ │ │ - andeq r2, r0, r0, asr #27 │ │ │ │ - ldrdeq r2, [r0], -r0 │ │ │ │ - andeq r2, r0, r2, ror #26 │ │ │ │ - andeq r2, r0, r0, lsr fp │ │ │ │ - andeq r2, r0, r2, lsl #26 │ │ │ │ - andeq r2, r0, r6, lsl fp │ │ │ │ - andeq r2, r0, r8, lsr sp │ │ │ │ - ldrblt r4, [r0, #-2822]! @ 0xfffff4fa │ │ │ │ - ldrbtmi r1, [fp], #-3589 @ 0xfffff1fb │ │ │ │ - @ instruction: 0xdd06695e │ │ │ │ - ldrtmi r2, [r0], -r0, lsl #8 │ │ │ │ - @ instruction: 0xf7fd3401 │ │ │ │ - adcmi lr, r5, #1998848 @ 0x1e8000 │ │ │ │ - ldcllt 1, cr13, [r0, #-996]! @ 0xfffffc1c │ │ │ │ - andeq r5, r0, r2, lsr #12 │ │ │ │ - blmi 13151c <__time64@plt+0x12fe50> │ │ │ │ - ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - b ff3420f8 <__time64@plt+0xff340a2c> │ │ │ │ - @ instruction: 0x4008e8bd │ │ │ │ - bllt fe0c2100 <__time64@plt+0xfe0c0a34> │ │ │ │ - andeq r5, r0, r4, lsl #12 │ │ │ │ - @ instruction: 0xf7ffb538 │ │ │ │ - blmi 643344 <__time64@plt+0x641c78> │ │ │ │ - ldrbtmi r4, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ - ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - @ instruction: 0xf7fdb92b │ │ │ │ - pop {r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7ff4038 │ │ │ │ - andcs fp, r1, r1, lsl #25 │ │ │ │ - @ instruction: 0xf892f001 │ │ │ │ - ldmdami r3, {r1, r4, r8, fp, lr} │ │ │ │ - ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b 1b42134 <__time64@plt+0x1b40a68> │ │ │ │ - @ instruction: 0xb1204605 │ │ │ │ - ldc2l 7, cr15, [r8], #-1020 @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf7fd4628 │ │ │ │ - andcs lr, r1, lr, lsr #20 │ │ │ │ - @ instruction: 0xf8aaf001 │ │ │ │ - mrrc 9, 0, r4, r3, cr12 │ │ │ │ + andeq r5, r0, r6, lsr #6 │ │ │ │ + andeq r5, r0, r4, lsl r3 │ │ │ │ + andeq r3, r0, lr, lsl #4 │ │ │ │ + andeq r5, r0, r6, ror #5 │ │ │ │ + ldrdeq r5, [r0], -r2 │ │ │ │ + ldrdeq r3, [r0], -r6 │ │ │ │ + andeq r3, r0, r2, ror #3 │ │ │ │ + andeq r3, r0, sl, ror #2 │ │ │ │ + andeq r2, r0, r4, lsr pc │ │ │ │ + andeq r3, r0, r6, lsl #2 │ │ │ │ + andeq r2, r0, r6, lsl pc │ │ │ │ + andeq r3, r0, r8, lsr r1 │ │ │ │ + stmdb sp!, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ + cdpne 5, 0, cr4, cr5, cr4, {0} │ │ │ │ + @ instruction: 0x6e02e9cd │ │ │ │ + ldmdbvs lr, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf04fdd08 │ │ │ │ + ldrtmi r0, [r0], -r0, lsl #8 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + svc 0x003cf7fc │ │ │ │ + mvnsle r4, r5, lsr #5 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + andeq r5, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ + @ instruction: 0xf7fd6958 │ │ │ │ + ldmib sp, {r2, r3, r7, fp, sp, lr, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #28 │ │ │ │ + stmdblt sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq r5, r0, r2, lsl #3 │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + ldc2 7, cr15, [ip], {255} @ 0xff │ │ │ │ + @ instruction: 0x4c194b18 │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdblt r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5e02e9dd │ │ │ │ + @ instruction: 0xf7ffb004 │ │ │ │ + @ instruction: 0xf04fbc0f │ │ │ │ + @ instruction: 0xf0010001 │ │ │ │ + ldmdbmi r1, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-2065 @ 0xfffff7ef │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + strmi lr, [r5], -r4, lsr #16 │ │ │ │ + @ instruction: 0xf7ffb120 │ │ │ │ + strtmi pc, [r8], -r5, lsl #24 │ │ │ │ + svc 0x00e4f7fc │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + blx 12c05ec <__time64@plt+0x12bef20> │ │ │ │ + mrrc 9, 0, r4, r3, cr10 │ │ │ │ stmdapl r1!, {r4, r8, r9, fp, sp}^ │ │ │ │ stmdbcs r1, {r0, r3, fp, sp, lr} │ │ │ │ - stmdbmi sl, {r0, r1, r2, r3, r4, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ - ldrbtmi r2, [r9], #-1 │ │ │ │ - b 42160 <__time64@plt+0x40a94> │ │ │ │ - b 19c2164 <__time64@plt+0x19c0a98> │ │ │ │ - ldrhtmi lr, [r8], -sp │ │ │ │ - mrrclt 7, 15, pc, ip, cr15 @ │ │ │ │ - andeq r5, r0, r6, ror #11 │ │ │ │ - andeq r4, r0, r0, asr #26 │ │ │ │ - @ instruction: 0x000026b4 │ │ │ │ - ldrdeq r2, [r0], -sl │ │ │ │ + stmdbmi r8, {r1, r3, r4, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + @ instruction: 0xe7d3efb6 │ │ │ │ + andeq r5, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x000048b4 │ │ │ │ + muleq r0, r2, sl │ │ │ │ + @ instruction: 0x00002eb8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x00002bbe │ │ │ │ - @ instruction: 0x4604b570 │ │ │ │ - ldmib r0, {r2, r7, ip, sp, pc}^ │ │ │ │ - @ instruction: 0xf0000102 │ │ │ │ - bge 83ad4 <__time64@plt+0x82408> │ │ │ │ - strbtmi r4, [r9], -r5, lsl #12 │ │ │ │ - cdp2 0, 12, cr15, cr0, cr0, {0} │ │ │ │ - strtmi sl, [r8], -r3, lsl #20 │ │ │ │ - @ instruction: 0xf000a902 │ │ │ │ - @ instruction: 0x4628fef3 │ │ │ │ - ldc2l 0, cr15, [r4], {0} │ │ │ │ - strcc lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ - ldmib sp, {r0, r2, r3, r5, r6, r7, r9, fp, ip}^ │ │ │ │ - bne ff5909cc <__time64@plt+0xff58f300> │ │ │ │ - cmnlt r3, r3, lsr #16 │ │ │ │ - eorsle r2, r8, r2, lsl #22 │ │ │ │ - andsle r2, sl, r1, lsl #22 │ │ │ │ - cmncs r2, ip, lsr sl │ │ │ │ - ldrbtmi r4, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ + muleq r0, r8, pc @ │ │ │ │ + strmi lr, [r4, #-2413] @ 0xfffff693 │ │ │ │ + ldmib r0, {r2, r9, sl, lr}^ │ │ │ │ + stmib sp, {r1, r8}^ │ │ │ │ + addlt r6, r4, r2, lsl #28 │ │ │ │ + @ instruction: 0xff50f000 │ │ │ │ + bge 55e48 <__time64@plt+0x5477c> │ │ │ │ + @ instruction: 0xf0004669 │ │ │ │ + bge 1045c8 <__time64@plt+0x102efc> │ │ │ │ + stmdbge r2, {r3, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf826f001 │ │ │ │ + @ instruction: 0xf0004628 │ │ │ │ + ldmib sp, {r0, r1, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + bls d1a50 <__time64@plt+0xd0384> │ │ │ │ + streq lr, [r3, #-2981] @ 0xfffff45b │ │ │ │ + bl fe8ab260 <__time64@plt+0xfe8a9b94> │ │ │ │ + stmdavs r3!, {r0, r1, r9, sl} │ │ │ │ + blcs b0c6c <__time64@plt+0xaf5a0> │ │ │ │ + blcs 78770 <__time64@plt+0x770a4> │ │ │ │ + bmi 11f86f0 <__time64@plt+0x11f7024> │ │ │ │ + msreq SPSR_x, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2118 @ 0xfffff7ba │ │ │ │ @ instruction: 0xf0014478 │ │ │ │ - andlt pc, r4, sp, lsr #17 │ │ │ │ - rsceq fp, r8, r0, ror sp │ │ │ │ + andlt pc, r4, r5, asr sl @ │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + sbceq lr, r5, pc, asr #20 │ │ │ │ @ instruction: 0xf0016325 │ │ │ │ - stmdbvs r2!, {r0, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - adcvs r9, r0, #0, 22 │ │ │ │ + blls 43038 <__time64@plt+0x4196c> │ │ │ │ + stmdbvs r2!, {r5, r7, r9, sp, lr}^ │ │ │ │ biceq lr, r3, #160, 22 @ 0x28000 │ │ │ │ - bcs 1ca84 <__time64@plt+0x1b3b8> │ │ │ │ - rsbvs sp, r3, #55 @ 0x37 │ │ │ │ + bcs 1cf24 <__time64@plt+0x1b858> │ │ │ │ + rsbvs sp, r3, #63 @ 0x3f │ │ │ │ rscvs r6, r0, #35840 @ 0x8c00 │ │ │ │ andlt r6, r4, r3, ror #6 │ │ │ │ - stmdbvs r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - blle e4ee0c <__time64@plt+0xe4d740> │ │ │ │ - rsbeq sp, r8, r0, ror #1 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + blcs 1eb3c <__time64@plt+0x1d470> │ │ │ │ + sbcsle sp, r8, r2, asr #22 │ │ │ │ + subeq lr, r5, pc, asr #20 │ │ │ │ svclt 0x00b842b0 │ │ │ │ cmnvs r0, #48, 12 @ 0x3000000 │ │ │ │ - @ instruction: 0xf0010080 │ │ │ │ - stmdbvs r2!, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx 13406cc <__time64@plt+0x133f000> │ │ │ │ rscvs r9, r0, #2048 @ 0x800 │ │ │ │ - orreq lr, r3, #160, 22 @ 0x28000 │ │ │ │ - bcs 1cbb8 <__time64@plt+0x1b4ec> │ │ │ │ - eorvs sp, r3, #64 @ 0x40 │ │ │ │ - adcvs r6, r0, #101376 @ 0x18c00 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - @ instruction: 0x6323105b │ │ │ │ - adceq lr, r8, pc, asr #15 │ │ │ │ - @ instruction: 0xf0016325 │ │ │ │ - stmdbvs r2!, {r0, r1, r4, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + bl fe81ec58 <__time64@plt+0xfe81d58c> │ │ │ │ + rsbvs r0, r3, #201326594 @ 0xc000002 │ │ │ │ + suble r2, sl, r0, lsl #20 │ │ │ │ + blvs 18dcf68 <__time64@plt+0x18db89c> │ │ │ │ + bl dd160 <__time64@plt+0xdba94> │ │ │ │ + b 13e1630 <__time64@plt+0x13dff64> │ │ │ │ + @ instruction: 0x63230363 │ │ │ │ + b 13fe600 <__time64@plt+0x13fcf34> │ │ │ │ + @ instruction: 0x63250085 │ │ │ │ + blx dc06f8 <__time64@plt+0xdbf02c> │ │ │ │ adcvs r9, r0, #0, 22 │ │ │ │ - orreq lr, r3, #160, 22 @ 0x28000 │ │ │ │ - bcs 1cae0 <__time64@plt+0x1b414> │ │ │ │ - ldrsbteq sp, [r0], r1 │ │ │ │ + bl fe81ec84 <__time64@plt+0xfe81d5b8> │ │ │ │ + eorvs r0, r3, #201326594 @ 0xc000002 │ │ │ │ + bicle r2, sl, r0, lsl #20 │ │ │ │ + addeq lr, r6, pc, asr #20 │ │ │ │ @ instruction: 0xf0016366 │ │ │ │ - blls c247c <__time64@plt+0xc0db0> │ │ │ │ - bl fe81cde4 <__time64@plt+0xfe81b718> │ │ │ │ + blls c2fb4 <__time64@plt+0xc18e8> │ │ │ │ + bl fe81d294 <__time64@plt+0xfe81bbc8> │ │ │ │ rsbvs r0, r0, #131 @ 0x83 │ │ │ │ - ldrhteq lr, [r0], #121 @ 0x79 │ │ │ │ - @ instruction: 0xf0016366 │ │ │ │ - blls c2468 <__time64@plt+0xc0d9c> │ │ │ │ - bl fe81cdf8 <__time64@plt+0xfe81b72c> │ │ │ │ - rsbvs r0, r0, #195 @ 0xc3 │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - adcmi r0, r8, #112 @ 0x70 │ │ │ │ - @ instruction: 0x4628bfb8 │ │ │ │ - addeq r6, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0xf86ef001 │ │ │ │ - blls 1e81c <__time64@plt+0x1d150> │ │ │ │ - bl fe81cd18 <__time64@plt+0xfe81b64c> │ │ │ │ + b 13fe5d0 <__time64@plt+0x13fcf04> │ │ │ │ + cmnvs r6, #198 @ 0xc6 │ │ │ │ + blx 7c0728 <__time64@plt+0x7bf05c> │ │ │ │ + rscvs r9, r0, #2048 @ 0x800 │ │ │ │ + sbceq lr, r3, r0, lsr #23 │ │ │ │ + andlt r6, r4, r0, ror #4 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + stcllt 0, cr11, [r0, #-8] │ │ │ │ + subeq lr, r6, pc, asr #20 │ │ │ │ + svclt 0x00b842a8 │ │ │ │ + @ instruction: 0x63204628 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + blx 2c0750 <__time64@plt+0x2bf084> │ │ │ │ + adcvs r9, r0, #0, 22 │ │ │ │ + bl fe81ecdc <__time64@plt+0xfe81d610> │ │ │ │ eorvs r0, r3, #201326594 @ 0xc000002 │ │ │ │ - rscle r2, r4, r0, lsl #20 │ │ │ │ - blvs 8dcc30 <__time64@plt+0x8db564> │ │ │ │ - bl dce28 <__time64@plt+0xdb75c> │ │ │ │ - ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ - ldr r6, [r6, r3, ror #6] │ │ │ │ - @ instruction: 0x632500e8 │ │ │ │ - @ instruction: 0xf85af001 │ │ │ │ + sbcsle r2, lr, r0, lsl #20 │ │ │ │ + blvs 8dd0ec <__time64@plt+0x8dba20> │ │ │ │ + bl dd2e4 <__time64@plt+0xdbc18> │ │ │ │ + b 13e16b4 <__time64@plt+0x13dffe8> │ │ │ │ + cmnvs r3, #-1946157055 @ 0x8c000001 │ │ │ │ + b 13fe57c <__time64@plt+0x13fceb0> │ │ │ │ + @ instruction: 0x632500c5 │ │ │ │ + @ instruction: 0xf9f4f001 │ │ │ │ adcvs r9, r0, #0, 22 │ │ │ │ sbceq lr, r3, r0, lsr #23 │ │ │ │ - str r6, [ip, r0, lsr #4] │ │ │ │ - andeq r2, r0, r2, asr #24 │ │ │ │ - andeq r2, r0, r4, asr #25 │ │ │ │ - ldrlt r6, [r0, #-2755] @ 0xfffff53d │ │ │ │ - @ instruction: 0xb12b4604 │ │ │ │ - addmi r6, r3, #128, 20 @ 0x80000 │ │ │ │ - ldrmi sp, [r8], -r4 │ │ │ │ - @ instruction: 0xf866f001 │ │ │ │ - smlatblt r8, r0, sl, r6 │ │ │ │ - @ instruction: 0xf862f001 │ │ │ │ - @ instruction: 0xf00068a0 │ │ │ │ - stmiavs r0!, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ - ldclt 0, cr15, [r4], #-0 │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - strmi r2, [lr], -r0, lsl #6 │ │ │ │ - stmdavc r4, {r0, r1, r3, sp, lr} │ │ │ │ - eorsle r2, r2, sp, lsr #24 │ │ │ │ - @ instruction: 0xf04f2c2b │ │ │ │ - svclt 0x000a0701 │ │ │ │ + ldrb r6, [r8, -r0, lsr #4]! │ │ │ │ + andeq r3, r0, sl, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + stmdb sp!, {r0, r1, r6, r7, r9, fp, sp, lr}^ │ │ │ │ + strmi r4, [r4], -r2, lsl #28 │ │ │ │ + bvs fe030c44 <__time64@plt+0xfe02f578> │ │ │ │ + andle r4, r4, r3, lsl #5 │ │ │ │ + @ instruction: 0xf0014618 │ │ │ │ + bvs fe842fa8 <__time64@plt+0xfe8418dc> │ │ │ │ + @ instruction: 0xf001b108 │ │ │ │ + stmiavs r0!, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldc2l 0, cr15, [r0], {0} │ │ │ │ + ldmib sp, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ + stcllt 0, cr15, [sl], {0} │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + strmi lr, [r6, #-2413] @ 0xfffff693 │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmib sp, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ + andvs r8, fp, r4, lsl #28 │ │ │ │ + stccs 8, cr7, [sp], #-16 │ │ │ │ + stccs 0, cr13, [fp], #-240 @ 0xffffff10 │ │ │ │ + streq pc, [r1, -pc, asr #32] │ │ │ │ + stmdavc r4, {r1, r2, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strmi r1, [r5], -r5, asr #24 │ │ │ │ - @ instruction: 0xf7fd7844 │ │ │ │ - stmdavs r1, {r1, r2, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8314680 │ │ │ │ - ldreq r3, [fp, #-20] @ 0xffffffec │ │ │ │ - movwcs fp, #3912 @ 0xf48 │ │ │ │ - andcs sp, sl, r6, lsr #10 │ │ │ │ - blx 133f2 <__time64@plt+0x11d26> │ │ │ │ - eorsvs r4, r3, r3, lsl #6 │ │ │ │ - svcmi 0x0001f815 │ │ │ │ - andscs pc, r4, r1, lsr r8 @ │ │ │ │ - ldrbtle r0, [r5], #1298 @ 0x512 │ │ │ │ - @ instruction: 0xf707fb03 │ │ │ │ - stmdavc fp!, {r0, r1, r2, r4, r5, sp, lr} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - tstle r5, fp, asr #22 │ │ │ │ - ldrhtvs r0, [r7], -pc │ │ │ │ - stmdavc fp!, {r0, r8, sl, ip, sp} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - svclt 0x00042b4d │ │ │ │ - ldreq r3, [pc, #-1281]! @ 3e63 <__time64@plt+0x2797> │ │ │ │ - svclt 0x00084628 │ │ │ │ - pop {r0, r1, r2, r4, r5, sp, lr} │ │ │ │ - stmdavc r4, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ - @ instruction: 0xf04f1c45 │ │ │ │ - @ instruction: 0xe7ce37ff │ │ │ │ - cmncs r0, r7, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2055 @ 0xfffff7f9 │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - stmdavc ip!, {r0, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr6, cr12, {7} │ │ │ │ + strmi r6, [r0], r1, lsl #16 │ │ │ │ + andscc pc, r4, r1, lsr r8 @ │ │ │ │ + svclt 0x0048051b │ │ │ │ + ldrle r2, [r1, #-768]! @ 0xfffffd00 │ │ │ │ + orreq lr, r3, #3072 @ 0xc00 │ │ │ │ + ldrteq pc, [r0], #-420 @ 0xfffffe5c @ │ │ │ │ + movteq lr, #15108 @ 0x3b04 │ │ │ │ + @ instruction: 0xf8156033 │ │ │ │ + @ instruction: 0xf8314f01 │ │ │ │ + ldreq r2, [r2, #-20] @ 0xffffffec │ │ │ │ + blx f9bde <__time64@plt+0xf8512> │ │ │ │ + eorsvs pc, r7, r7, lsl #14 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 12c579c <__time64@plt+0x12c40d0> │ │ │ │ + b 13f8c40 <__time64@plt+0x13f7574> │ │ │ │ + @ instruction: 0xf1052787 │ │ │ │ + eorsvs r0, r7, r1, lsl #10 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 13457b0 <__time64@plt+0x13440e4> │ │ │ │ + b 13f8c48 <__time64@plt+0x13f757c> │ │ │ │ + @ instruction: 0xf1055707 │ │ │ │ + eorsvs r0, r7, r1, lsl #10 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x8100e8bd │ │ │ │ + @ instruction: 0xf1007844 │ │ │ │ + @ instruction: 0xf04f0501 │ │ │ │ + @ instruction: 0xe7c337ff │ │ │ │ + @ instruction: 0xf04f4a08 │ │ │ │ + stmdami r8, {r5, r6, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf95af001 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ - @ instruction: 0xf8316833 │ │ │ │ - ldreq r2, [r0, #-20] @ 0xffffffec │ │ │ │ - ldrb sp, [r3, r9, asr #9] │ │ │ │ - andeq r2, r0, r6, lsr #21 │ │ │ │ - @ instruction: 0x00002ab0 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ - strmi r2, [r5], -r0, lsl #12 │ │ │ │ - ldrmi fp, [r1], r7, lsl #1 │ │ │ │ - @ instruction: 0x463746b0 │ │ │ │ - bleq c04f0 <__time64@plt+0xbee24> │ │ │ │ - andscs r9, r4, r3, lsl #2 │ │ │ │ - @ instruction: 0xffd8f000 │ │ │ │ - andshi pc, r0, r0, asr #17 │ │ │ │ + ldmdavs r3!, {r2, r3, r5, fp, ip, sp, lr} │ │ │ │ + andscs pc, r4, r1, lsr r8 @ │ │ │ │ + ldrtle r0, [sp], #1296 @ 0x510 │ │ │ │ + svclt 0x0000e7c9 │ │ │ │ + andeq r2, r0, r0, lsr lr │ │ │ │ + andeq r2, r0, sl, lsr lr │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + streq pc, [r0], -pc, asr #32 │ │ │ │ + stmib sp, {r0, r2, r9, sl, lr}^ │ │ │ │ + ldrtmi r7, [r0], r3, lsl #16 │ │ │ │ + stmib sp, {r0, r1, r2, r4, r5, r9, sl, lr}^ │ │ │ │ + ldrmi r9, [r1], r5, lsl #20 │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + @ instruction: 0xf04fb087 │ │ │ │ + tstls r2, r2, lsl #22 │ │ │ │ + andseq pc, r4, pc, asr #32 │ │ │ │ + @ instruction: 0xf954f001 │ │ │ │ strmi r4, [r1], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf1064628 │ │ │ │ + @ instruction: 0xf8c44628 │ │ │ │ + @ instruction: 0xf1068010 │ │ │ │ @ instruction: 0xf7ff0801 │ │ │ │ - stmdavc r3, {r0, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs e95be8 <__time64@plt+0xe9451c> │ │ │ │ + stmdavc r3, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs e960e4 <__time64@plt+0xe94a18> │ │ │ │ stmib r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ - rsble r7, r9, r1, lsl #14 │ │ │ │ + rsble r7, lr, r1, lsl #14 │ │ │ │ @ instruction: 0xf1a2782a │ │ │ │ - blcs 9850ec <__time64@plt+0x983a20> │ │ │ │ + blcs 9855e8 <__time64@plt+0x983f1c> │ │ │ │ ldm pc, {r0, r2, r4, fp, ip, lr, pc}^ @ │ │ │ │ - ldrbne pc, [pc], #-3 @ 43ec <__time64@plt+0x2d20> @ │ │ │ │ - ldrbne r1, [ip], #-1044 @ 0xfffffbec │ │ │ │ - ldrne r1, [r4], #-1061 @ 0xfffffbdb │ │ │ │ + strbtne pc, [r3], #-3 @ │ │ │ │ + ldrbne r1, [pc], #-1044 @ 48ec <__time64@plt+0x3220> │ │ │ │ + ldrne r1, [r4], #-1063 @ 0xfffffbd9 │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ ldrne r1, [r4], #-1044 @ 0xfffffbec │ │ │ │ - ldrbne r1, [pc], #-1044 @ 440c <__time64@plt+0x2d40> │ │ │ │ - ldrbne r1, [ip], #-1044 @ 0xfffffbec │ │ │ │ - bcs 19444a8 <__time64@plt+0x1942ddc> │ │ │ │ - stmdale r4!, {r0, r1, r2, r4, r5, r6, ip, lr, pc}^ │ │ │ │ - rsbsle r2, r4, r5, asr #20 │ │ │ │ - rsble r2, r2, pc, asr #20 │ │ │ │ - stmdavc fp!, {r0, r1, r2, r5, r6, r7, sp, lr} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - tstle fp, r8, asr fp │ │ │ │ - strcc r4, [r1, #-1606] @ 0xfffff9ba │ │ │ │ - strb r4, [r0, r0, lsr #13] │ │ │ │ - @ instruction: 0xf8c43501 │ │ │ │ - stmdavc fp!, {r2, r3, ip, sp, pc} │ │ │ │ - bicseq pc, pc, #3 │ │ │ │ - rscsle r2, r3, r8, asr fp │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - strbmi sp, [r0], -sp, ror #2 │ │ │ │ - beq 34058c <__time64@plt+0x33eec0> │ │ │ │ - blx 16c0456 <__time64@plt+0x16bed8a> │ │ │ │ - pkhtbmi r4, r3, r9, asr #22 │ │ │ │ - ldrbtmi r4, [fp], #-1705 @ 0xfffff957 │ │ │ │ - blmi 1629064 <__time64@plt+0x1627998> │ │ │ │ - movwls r4, #9339 @ 0x247b │ │ │ │ - ldmib r4, {r0, r2, r3, sp, lr, pc}^ │ │ │ │ - stmiavs r2!, {r8} │ │ │ │ - @ instruction: 0xf8436925 │ │ │ │ - strtmi r0, [r0], -r8 │ │ │ │ + strbtne r1, [r3], #-1044 @ 0xfffffbec │ │ │ │ + ldrbne r1, [pc], #-1044 @ 490c <__time64@plt+0x3240> │ │ │ │ + bcs 19449ac <__time64@plt+0x19432e0> │ │ │ │ + addhi pc, r2, r0 │ │ │ │ + bcs 117aacc <__time64@plt+0x1179400> │ │ │ │ + bcs 13f8b14 <__time64@plt+0x13f7448> │ │ │ │ + rscvs sp, r7, fp, rrx │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 16058a4 <__time64@plt+0x16041d8> │ │ │ │ + strbmi sp, [r6], -sp, lsl #2 │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + ldr r4, [sp, r0, lsr #13]! │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + andlt pc, ip, r4, asr #17 │ │ │ │ + @ instruction: 0xf003782b │ │ │ │ + blcs 16058c0 <__time64@plt+0x16041f4> │ │ │ │ + @ instruction: 0xf1b9d0f1 │ │ │ │ + cmnle lr, r0, lsl #30 │ │ │ │ + @ instruction: 0xf8df4640 │ │ │ │ + @ instruction: 0xf000b1a4 │ │ │ │ + blmi 1a4385c <__time64@plt+0x1a42190> │ │ │ │ + strls r4, [r3, #-1666] @ 0xfffff97e │ │ │ │ + ldrbtmi r4, [fp], #-1275 @ 0xfffffb05 │ │ │ │ + ands r9, r0, r1, lsl #6 │ │ │ │ + ldrdeq lr, [r0, -r4] │ │ │ │ + ldrbtcc pc, [pc], r6, lsl #2 @ │ │ │ │ + @ instruction: 0xf8d468a2 │ │ │ │ + @ instruction: 0xf8458010 │ │ │ │ + strtmi r0, [r0], -r9, lsr #32 │ │ │ │ andne lr, r1, #3260416 @ 0x31c000 │ │ │ │ - @ instruction: 0xff98f000 │ │ │ │ - @ instruction: 0xd3293e01 │ │ │ │ - blx 295d36 <__time64@plt+0x29466a> │ │ │ │ - @ instruction: 0xf8dbf806 │ │ │ │ - bl d049c <__time64@plt+0xcedd0> │ │ │ │ - stccs 7, cr0, [r0], {8} │ │ │ │ - bls 78c38 <__time64@plt+0x7756c> │ │ │ │ - stmdals r2, {r3, r4, r6, r7, r8, sp} │ │ │ │ - @ instruction: 0xf0009300 │ │ │ │ - blls 441d4 <__time64@plt+0x42b08> │ │ │ │ - strcc lr, [r1, #-2017] @ 0xfffff81f │ │ │ │ - ldr r6, [ip, r7, ror #1]! │ │ │ │ - rscvs r2, r3, r1, lsl #6 │ │ │ │ - @ instruction: 0xe7b8441d │ │ │ │ - andcc r1, r1, r1, lsr #26 │ │ │ │ - @ instruction: 0xff20f7ff │ │ │ │ - strmi r7, [r5], -r3, lsl #16 │ │ │ │ - svclt 0x001c2b3a │ │ │ │ - adcvs r6, r3, r3, ror #16 │ │ │ │ - @ instruction: 0xf104d18a │ │ │ │ - andcc r0, r1, r8, lsl #2 │ │ │ │ - @ instruction: 0xff14f7ff │ │ │ │ - str r4, [r3, r5, lsl #12] │ │ │ │ - strbmi r9, [r8], -r3, lsl #22 │ │ │ │ - andlt pc, r0, r3, asr #17 │ │ │ │ - pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - bcs 1be84a4 <__time64@plt+0x1be6dd8> │ │ │ │ - stclne 1, cr13, [r8], #-624 @ 0xfffffd90 │ │ │ │ - @ instruction: 0xf7ffa905 │ │ │ │ - blls 184104 <__time64@plt+0x182a38> │ │ │ │ - blcs 2d5d08 <__time64@plt+0x2d463c> │ │ │ │ - ldm pc, {r1, r6, fp, ip, lr, pc}^ @ │ │ │ │ - subpl pc, ip, #3 │ │ │ │ - cmpmi r1, r1, asr #2 │ │ │ │ - cmpmi r1, r1, asr #2 │ │ │ │ - @ instruction: 0x1c68494f │ │ │ │ + @ instruction: 0xf912f001 │ │ │ │ + eorle r1, r5, r3, ror ip │ │ │ │ + @ instruction: 0xf8da4644 │ │ │ │ + bl 19899c <__time64@plt+0x1972d0> │ │ │ │ + bl 146ea8 <__time64@plt+0x1457dc> │ │ │ │ + stccs 7, cr0, [r0], {137} @ 0x89 │ │ │ │ + stmdals r1, {r1, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf04f465a │ │ │ │ + @ instruction: 0xf00101d8 │ │ │ │ + @ instruction: 0xe7dff8bf │ │ │ │ + streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ + ldr r6, [r9, r7, ror #1]! │ │ │ │ + movweq pc, #4175 @ 0x104f @ │ │ │ │ + rscvs r4, r3, sp, lsl r4 │ │ │ │ + @ instruction: 0xf104e7b4 │ │ │ │ + cps #4 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + stmdavc r3, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs e961dc <__time64@plt+0xe94b10> │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r5, ip, lr, pc}^ │ │ │ │ + str r6, [r3, r3, lsr #1] │ │ │ │ + strcc lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf8c34628 │ │ │ │ + andlt sl, r7, r0 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bf160 <__time64@plt+0x1bda94> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + bcs 1c03604 <__time64@plt+0x1c01f38> │ │ │ │ + @ instruction: 0xf105d193 │ │ │ │ + stmdbge r5, {r0} │ │ │ │ + mrc2 7, 6, pc, cr14, cr15, {7} │ │ │ │ + strmi r9, [r5], -r5, lsl #22 │ │ │ │ + stmdale fp, {r0, r1, r3, r8, r9, fp, sp}^ │ │ │ │ + @ instruction: 0xf003e8df │ │ │ │ + bmi 129c76c <__time64@plt+0x129b0a0> │ │ │ │ + bmi 129733c <__time64@plt+0x1295c70> │ │ │ │ + cmppl fp, #303104 @ 0x4a000 │ │ │ │ + andeq pc, r1, r5, lsl #2 │ │ │ │ @ instruction: 0xf7ffa905 │ │ │ │ - blls 1840e4 <__time64@plt+0x182a18> │ │ │ │ - blcs 2d5d28 <__time64@plt+0x2d465c> │ │ │ │ - ldm pc, {r1, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ - blmi 13c0528 <__time64@plt+0x13bee5c> │ │ │ │ - stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ - stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ - b 13d5a48 <__time64@plt+0x13d437c> │ │ │ │ + blls 184558 <__time64@plt+0x182e8c> │ │ │ │ + blcs 2d623c <__time64@plt+0x2d4b70> │ │ │ │ + ldm pc, {r0, r4, r5, fp, ip, lr, pc}^ @ │ │ │ │ + bpl 17c0a3c <__time64@plt+0x17bf370> │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xf1045256 │ │ │ │ + cps #8 │ │ │ │ + @ instruction: 0xf7ff0001 │ │ │ │ + @ instruction: 0x4605febb │ │ │ │ + b 13fe764 <__time64@plt+0x13fd098> │ │ │ │ @ instruction: 0xf8df0088 │ │ │ │ - @ instruction: 0xf000a098 │ │ │ │ - bmi 9841a8 <__time64@plt+0x982adc> │ │ │ │ - ldrbtmi r4, [sl], #1715 @ 0x6b3 │ │ │ │ - @ instruction: 0x4627447a │ │ │ │ + strtmi sl, [r7], -ip, lsr #1 │ │ │ │ + @ instruction: 0xf884f001 │ │ │ │ + ldrtmi r4, [r3], r9, lsr #20 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - cmplt pc, r0, lsl #4 │ │ │ │ - @ instruction: 0xf84068fb │ │ │ │ - @ instruction: 0xf10b302b │ │ │ │ - ldmdbvs pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp} @ │ │ │ │ - svccc 0x00fff1bb │ │ │ │ - svcge 0x0079f43f │ │ │ │ + ldrbtmi r4, [sl], #-1274 @ 0xfffffb06 │ │ │ │ + cmplt pc, r1, lsl #4 │ │ │ │ + @ instruction: 0x3703e9d7 │ │ │ │ + eorcc pc, fp, r0, asr #16 │ │ │ │ + bleq 81160 <__time64@plt+0x7fa94> │ │ │ │ + svcge 0x006af4ff │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ - ldrbmi r9, [r2], -r0, lsl #16 │ │ │ │ - @ instruction: 0xf00021d0 │ │ │ │ - @ instruction: 0xf8d9fee9 │ │ │ │ - strb r0, [fp, r0]! │ │ │ │ - @ instruction: 0x21b34a17 │ │ │ │ - ldrbtmi r4, [sl], #-2071 @ 0xfffff7e9 │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - smmls r2, pc, lr, pc @ │ │ │ │ - @ instruction: 0x21bf4a15 │ │ │ │ - ldrbtmi r4, [sl], #-2069 @ 0xfffff7eb │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - @ instruction: 0xe74afed7 │ │ │ │ - rscvs r2, r3, sl, lsl #6 │ │ │ │ - movwcs lr, #30535 @ 0x7747 │ │ │ │ - strb r6, [r4, -r3, ror #1] │ │ │ │ - rscvs r2, r3, r9, lsl #6 │ │ │ │ - movwcs lr, #34625 @ 0x8741 │ │ │ │ - ldr r6, [lr, -r3, ror #1]! │ │ │ │ - rscvs r2, r3, r6, lsl #6 │ │ │ │ - movwcs lr, #22331 @ 0x573b │ │ │ │ - ldr r6, [r8, -r3, ror #1]! │ │ │ │ - rscvs r2, r3, r4, lsl #6 │ │ │ │ - movwcs lr, #14133 @ 0x3735 │ │ │ │ - ldr r6, [r2, -r3, ror #1]! │ │ │ │ - andeq r2, r0, sl, asr #19 │ │ │ │ - andeq r2, r0, r0, lsl r4 │ │ │ │ - andeq r2, r0, lr, ror #17 │ │ │ │ - andeq r2, r0, r4, ror #12 │ │ │ │ - @ instruction: 0x000028b2 │ │ │ │ - andeq r2, r0, r8, lsr #18 │ │ │ │ - andeq r2, r0, r2, lsr #17 │ │ │ │ - andeq r2, r0, r8, lsl r9 │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ + ldrbmi r9, [r2], -r1, lsl #16 │ │ │ │ + bicseq pc, r0, pc, asr #32 │ │ │ │ + @ instruction: 0xf84cf001 │ │ │ │ + ldrdeq pc, [r0], -r9 │ │ │ │ + bmi 77ea40 <__time64@plt+0x77d374> │ │ │ │ + @ instruction: 0x01b3f04f │ │ │ │ + ldrbtmi r4, [sl], #-2076 @ 0xfffff7e4 │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + ldr pc, [pc, -r1, asr #16]! │ │ │ │ + @ instruction: 0xf04f4a1a │ │ │ │ + ldmdami sl, {r0, r1, r2, r3, r4, r5, r7, r8} │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf838f001 │ │ │ │ + @ instruction: 0xf04fe736 │ │ │ │ + rscvs r0, r3, sl, lsl #6 │ │ │ │ + @ instruction: 0xf04fe732 │ │ │ │ + rscvs r0, r3, r7, lsl #6 │ │ │ │ + @ instruction: 0xf04fe72e │ │ │ │ + rscvs r0, r3, r9, lsl #6 │ │ │ │ + @ instruction: 0xf04fe72a │ │ │ │ + rscvs r0, r3, r8, lsl #6 │ │ │ │ + @ instruction: 0xf04fe726 │ │ │ │ + rscvs r0, r3, r6, lsl #6 │ │ │ │ + @ instruction: 0xf04fe722 │ │ │ │ + rscvs r0, r3, r5, lsl #6 │ │ │ │ + @ instruction: 0xf04fe71e │ │ │ │ + rscvs r0, r3, r4, lsl #6 │ │ │ │ + @ instruction: 0xf04fe71a │ │ │ │ + rscvs r0, r3, r3, lsl #6 │ │ │ │ + svclt 0x0000e716 │ │ │ │ + andeq r2, r0, r8, lsr sp │ │ │ │ + andeq r2, r0, r2, lsl #15 │ │ │ │ + andeq r2, r0, r4, lsr ip │ │ │ │ + andeq r2, r0, sl, lsr #19 │ │ │ │ + strdeq r2, [r0], -lr │ │ │ │ + andeq r2, r0, r4, ror ip │ │ │ │ + andeq r2, r0, ip, ror #23 │ │ │ │ + andeq r2, r0, r2, ror #24 │ │ │ │ + stcmi 8, cr15, [r4, #-308]! @ 0xfffffecc │ │ │ │ ldrbtvc pc, [sp], #1615 @ 0x64f @ │ │ │ │ - ldrbtvc pc, [pc], #1735 @ 45e8 <__time64@plt+0x2f1c> @ │ │ │ │ - cdpls 8, 0, cr6, cr9, cr7, {0} │ │ │ │ + ldrbtvc pc, [pc], #1735 @ 4b20 <__time64@plt+0x3454> @ │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmib sp, {r0, r1, r2, fp, sp, lr}^ │ │ │ │ + vmlals.f32 s18, s18, s10 │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ ldmcc pc!, {r0, r1, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ stmdale r5, {r5, r7, r8, sl, lr}^ │ │ │ │ - ldrmi r6, [r3], ip, lsl #16 │ │ │ │ - bcs 9e710 <__time64@plt+0x9d044> │ │ │ │ - blcs b8708 <__time64@plt+0xb703c> │ │ │ │ - addshi pc, r3, r0 │ │ │ │ - stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ - stmdapl r8, {r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ands r4, r7, r4, asr #13 │ │ │ │ - bls 3ed8c <__time64@plt+0x3d6c0> │ │ │ │ - rsbsle r4, r1, r6, ror r5 │ │ │ │ - ldrdcs pc, [r8], -ip │ │ │ │ + stmdavs ip, {r1, r9, fp, sp} │ │ │ │ + stmdaeq r8, {r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r5, {r0, r1, r4, r7, r9, sl, lr}^ │ │ │ │ + bl 178c70 <__time64@plt+0x1775a4> │ │ │ │ + blcs 86d70 <__time64@plt+0x856a4> │ │ │ │ + @ instruction: 0x46c4bf18 │ │ │ │ + adds sp, lr, r8, lsl r1 │ │ │ │ + ldmib lr, {r1, r2, r4, r5, r6, r8, sl, lr}^ │ │ │ │ + rsbsle r9, ip, r0, lsl #20 │ │ │ │ @ instruction: 0xf90afb09 │ │ │ │ + ldrdcs pc, [r8], -ip │ │ │ │ andls pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0xf8deb93a │ │ │ │ - @ instruction: 0xf8dea008 │ │ │ │ - blx 2a8632 <__time64@plt+0x2a6f66> │ │ │ │ + @ instruction: 0xf8de9000 │ │ │ │ + blx 2acb9a <__time64@plt+0x2ab4ce> │ │ │ │ @ instruction: 0xf8ccf909 │ │ │ │ - @ instruction: 0xf1ac9008 │ │ │ │ - strbmi r0, [r5, #-3596]! @ 0xfffff1f4 │ │ │ │ + strbmi r9, [r5, #-8]! │ │ │ │ + cdpeq 1, 0, cr15, cr12, cr12, {5} │ │ │ │ usatmi sp, #20, r9 │ │ │ │ ldrdcs pc, [r4], -ip │ │ │ │ strbtmi r4, [r4], -r6, lsr #13 │ │ │ │ rscle r2, r1, r0, lsl #20 │ │ │ │ ldrdcs pc, [r8], -ip │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ - ldrdge pc, [r8], -lr │ │ │ │ @ instruction: 0xf8de4576 │ │ │ │ - mvnle r9, r0 │ │ │ │ - svclt 0x00022b01 │ │ │ │ + @ instruction: 0xf8de9000 │ │ │ │ + mvnle sl, r8 │ │ │ │ + mvnle r2, r1, lsl #22 │ │ │ │ ldmibvc r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdbeq r1, {r0, r3, r5, ip, sp, lr, pc} │ │ │ │ stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf06fe7dd │ │ │ │ - blx c52a6 <__time64@plt+0xc3bda> │ │ │ │ - @ instruction: 0xf1088807 │ │ │ │ + bl fe9feb30 <__time64@plt+0xfe9fd464> │ │ │ │ + bl 2069dc <__time64@plt+0x205310> │ │ │ │ + @ instruction: 0xf1080887 │ │ │ │ andvs r0, fp, ip, lsl #6 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - blx 8ceba <__time64@plt+0x8b7ee> │ │ │ │ - strbmi r5, [r4], r8, lsl #16 │ │ │ │ - ldmib lr, {r0, r1, r2, r4, sp, lr, pc}^ │ │ │ │ - ldrbmi r9, [r6, #-512]! @ 0xfffffe00 │ │ │ │ - blx 27879a <__time64@plt+0x2770ce> │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1bf34c <__time64@plt+0x1bdc80> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + bl 1837f0 <__time64@plt+0x182124> │ │ │ │ + ldrbtmi r0, [r4], r8, lsl #29 │ │ │ │ + strbmi lr, [r6, #-23] @ 0xffffffe9 │ │ │ │ + andls lr, r0, #216, 18 @ 0x360000 │ │ │ │ + blx 278cfe <__time64@plt+0x277632> │ │ │ │ @ instruction: 0xf8ccf202 │ │ │ │ @ instruction: 0xf8dc2004 │ │ │ │ ldmdblt sl!, {r3, sp} │ │ │ │ - ldrdls pc, [r8], -lr │ │ │ │ - ldrdcs pc, [r0], -lr │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldrdls pc, [r8], -r8 │ │ │ │ vqdmulh.s d15, d2, d9 │ │ │ │ andcs pc, r8, ip, asr #17 │ │ │ │ - andeq pc, ip, #172, 2 @ 0x2b │ │ │ │ - sbcsle r4, sl, r5, ror #10 │ │ │ │ + @ instruction: 0xf1ac4565 │ │ │ │ + eorsle r0, r9, ip, lsl #4 │ │ │ │ @ instruction: 0xf8dc4694 │ │ │ │ - strtmi r2, [r6], r4 │ │ │ │ - bcs 16058 <__time64@plt+0x1498c> │ │ │ │ + strtmi r2, [r0], r4 │ │ │ │ + bcs 165b0 <__time64@plt+0x14ee4> │ │ │ │ @ instruction: 0xf8dcd0e1 │ │ │ │ - bcs c6f0 <__time64@plt+0xb024> │ │ │ │ - @ instruction: 0xf8ded1f0 │ │ │ │ - ldrbmi r9, [r6, #-8]! │ │ │ │ - ldrdcs pc, [r0], -lr │ │ │ │ - blcs 78e78 <__time64@plt+0x777ac> │ │ │ │ - blcs b86fc <__time64@plt+0xb7030> │ │ │ │ - bl b8e70 <__time64@plt+0xb77a4> │ │ │ │ - ldrsbne r7, [r2], #-34 @ 0xffffffde │ │ │ │ - ldrb r3, [sp, r1, lsl #4] │ │ │ │ + bcs cc48 <__time64@plt+0xb57c> │ │ │ │ + strbmi sp, [r6, #-496] @ 0xfffffe10 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + ldrdls pc, [r8], -r8 │ │ │ │ + blcs 793d0 <__time64@plt+0x77d04> │ │ │ │ + blcs b8c5c <__time64@plt+0xb7590> │ │ │ │ + bl b93c8 <__time64@plt+0xb7cfc> │ │ │ │ + b 13e178c <__time64@plt+0x13e00c0> │ │ │ │ + @ instruction: 0xf1020262 │ │ │ │ + ldrb r0, [fp, r1, lsl #4] │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ - ldrb r3, [r7, r2, lsl #4] │ │ │ │ - svceq 0x0001f1bb │ │ │ │ - bl 27430c <__time64@plt+0x272c40> │ │ │ │ - @ instruction: 0xf02979d9 │ │ │ │ - @ instruction: 0xf1090901 │ │ │ │ - blx 246b1a <__time64@plt+0x24544e> │ │ │ │ - @ instruction: 0xf8ccfa0a │ │ │ │ - ldr sl, [r9, r4] │ │ │ │ + andeq pc, r2, #-2147483648 @ 0x80000000 │ │ │ │ + @ instruction: 0xf1bbe7d4 │ │ │ │ + tstle r5, r1, lsl #30 │ │ │ │ ldmibvc r9, {r0, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ - stmdbeq r9!, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ - andcs pc, r2, #9216 @ 0x2400 │ │ │ │ - andcs pc, r4, ip, asr #17 │ │ │ │ - movwcs lr, #51151 @ 0xc7cf │ │ │ │ - stmdapl r8, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ands r4, r7, r4, asr #13 │ │ │ │ - stmdbcc r0, {r1, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - eorle r4, r8, r6, ror r5 │ │ │ │ - vqrdmulh.s d15, d3, d9 │ │ │ │ - andcc pc, r4, ip, asr #17 │ │ │ │ - ldrdcc pc, [r8], -ip │ │ │ │ - @ instruction: 0xf8deb93b │ │ │ │ - @ instruction: 0xf8de9008 │ │ │ │ - blx 250756 <__time64@plt+0x24f08a> │ │ │ │ - @ instruction: 0xf8ccf303 │ │ │ │ - @ instruction: 0xf1ac3008 │ │ │ │ - strbmi r0, [r5, #-780]! @ 0xfffffcf4 │ │ │ │ - ldrmi sp, [ip], r7, lsl #1 │ │ │ │ - ldrdcc pc, [r4], -ip │ │ │ │ - strbtmi r4, [r4], -r6, lsr #13 │ │ │ │ - rscle r2, r1, r0, lsl #22 │ │ │ │ - ldrdcc pc, [r8], -ip │ │ │ │ - mvnsle r2, r0, lsl #22 │ │ │ │ - ldrdls pc, [r8], -lr │ │ │ │ - @ instruction: 0xf8de4576 │ │ │ │ - mvnle r3, r0 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - movwcc r1, #4187 @ 0x105b │ │ │ │ - @ instruction: 0xf1bbe7e1 │ │ │ │ - tstle r4, r1, lsl #30 │ │ │ │ - bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ - movweq pc, #4131 @ 0x1023 @ │ │ │ │ - blx 2513aa <__time64@plt+0x24fcde> │ │ │ │ - @ instruction: 0xf8ccf303 │ │ │ │ - strb r3, [r3, r4]! │ │ │ │ - push {r0, r1, r3, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x46044ff0 │ │ │ │ - addlt r4, fp, fp, ror r4 │ │ │ │ - @ instruction: 0xf04f2600 │ │ │ │ - ldm r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp} │ │ │ │ - blge 1c47dc <__time64@plt+0x1c3110> │ │ │ │ - stm r3, {r2, r8, r9, ip, pc} │ │ │ │ - subscs r0, r8, r7 │ │ │ │ - ldc2l 0, cr15, [r0] │ │ │ │ - andcs r4, r0, #5242880 @ 0x500000 │ │ │ │ - andvs r2, r6, r0, lsl #6 │ │ │ │ - movwcs lr, #51648 @ 0xc9c0 │ │ │ │ - tstcs r0, #192, 18 @ 0x300000 │ │ │ │ - tstcs r2, #192, 18 @ 0x300000 │ │ │ │ - stmib r0, {r0, r1, r2, r8, sp, lr}^ │ │ │ │ - stmib r0, {r3, r9, sl, sp, lr}^ │ │ │ │ - stmib r0, {r1, r3, r9, sl, sp, lr}^ │ │ │ │ - bicvs r6, r6, r5, lsl #12 │ │ │ │ - sbcvs r6, r6, r6, asr #7 │ │ │ │ - strvs lr, [r1], -r0, asr #19 │ │ │ │ - @ instruction: 0xf7fc4620 │ │ │ │ - andcc lr, r1, lr, ror lr │ │ │ │ - ldc2 0, cr15, [r4] │ │ │ │ - @ instruction: 0x63a84621 │ │ │ │ - mcr 7, 1, pc, cr8, cr12, {7} @ │ │ │ │ - mcr 7, 2, pc, cr10, cr12, {7} @ │ │ │ │ + stmdbeq r1, {r0, r3, r5, ip, sp, lr, pc} │ │ │ │ + stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + blx 2c3894 <__time64@plt+0x2c21c8> │ │ │ │ + andge pc, r4, ip, asr #17 │ │ │ │ + bl 27eab0 <__time64@plt+0x27d3e4> │ │ │ │ + b 13e33e0 <__time64@plt+0x13e1d14> │ │ │ │ + blx 247226 <__time64@plt+0x245b5a> │ │ │ │ + @ instruction: 0xf8cc2202 │ │ │ │ + strb r2, [ip, r4] │ │ │ │ + streq lr, [r7, r7, lsr #23] │ │ │ │ + vdiveq.f64 d14, d7, d14 │ │ │ │ + movweq pc, #49422 @ 0xc10e @ │ │ │ │ + @ instruction: 0x4643e797 │ │ │ │ + strbmi lr, [r6, #-23]! @ 0xffffffe9 │ │ │ │ + stmdb r0, {r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blx 278d46 <__time64@plt+0x27767a> │ │ │ │ + ldmvs sl, {r1, r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + and pc, r4, r3, asr #17 │ │ │ │ + @ instruction: 0xf8dcb93a │ │ │ │ + @ instruction: 0xf8dce000 │ │ │ │ + blx 268cda <__time64@plt+0x26760e> │ │ │ │ + @ instruction: 0xf8c3fe0e │ │ │ │ + addsmi lr, sp, #8 │ │ │ │ + stceq 1, cr15, [ip], {163} @ 0xa3 │ │ │ │ + svcge 0x0079f43f │ │ │ │ + ldmdavs sl, {r0, r1, r5, r6, r9, sl, lr}^ │ │ │ │ + ldrmi r4, [ip], -r4, lsr #13 │ │ │ │ + rscle r2, r2, r0, lsl #20 │ │ │ │ + bcs 1ef40 <__time64@plt+0x1d874> │ │ │ │ + strbmi sp, [r6, #-497]! @ 0xfffffe0f │ │ │ │ + ldrd pc, [r0], -ip │ │ │ │ + ldrdls pc, [r8], -ip │ │ │ │ + bl 3b9484 <__time64@plt+0x3b7db8> │ │ │ │ + b 13e4864 <__time64@plt+0x13e3198> │ │ │ │ + @ instruction: 0xf10e0e6e │ │ │ │ + strb r0, [r0, r1, lsl #28]! │ │ │ │ + svceq 0x0001f1bb │ │ │ │ + bl 3b9110 <__time64@plt+0x3b7a44> │ │ │ │ + @ instruction: 0xf02e7ede │ │ │ │ + @ instruction: 0xf10e0e01 │ │ │ │ + blx 248512 <__time64@plt+0x246e46> │ │ │ │ + @ instruction: 0xf8c3fe0e │ │ │ │ + strb lr, [r1, r4]! │ │ │ │ + @ instruction: 0xf84d4bd3 │ │ │ │ + strmi r4, [r4], -r4, lsr #26 │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + streq pc, [r0], -pc, asr #32 │ │ │ │ + stmdavc r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + bls 17f460 <__time64@plt+0x17dd94> │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + addlt fp, fp, r7, lsl #28 │ │ │ │ + ldrdeq lr, [r0, -r3] │ │ │ │ + ldmvs fp, {r0, r1, r2, r9, fp, sp, pc} │ │ │ │ + stmib sp, {r2, r9, ip, pc}^ │ │ │ │ + @ instruction: 0xf04f0107 │ │ │ │ + movwls r0, #36952 @ 0x9058 │ │ │ │ + @ instruction: 0xff0af000 │ │ │ │ + @ instruction: 0xf04f4605 │ │ │ │ + @ instruction: 0xf04f0200 │ │ │ │ + strtmi r0, [r0], -r0, lsl #6 │ │ │ │ + strvs lr, [r0], -r5, asr #19 │ │ │ │ + strvs lr, [r2], -r5, asr #19 │ │ │ │ + strvc lr, [r4], -r5, asr #19 │ │ │ │ + strvs lr, [r6], -r5, asr #19 │ │ │ │ + strvs lr, [r8], -r5, asr #19 │ │ │ │ + strvs lr, [sl], -r5, asr #19 │ │ │ │ + movwcs lr, #51653 @ 0xc9c5 │ │ │ │ + stmib r5, {r1, r2, r3, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ + stmib r5, {r4, r8, r9, sp}^ │ │ │ │ + @ instruction: 0xf7fc2312 │ │ │ │ + @ instruction: 0xf100ebbc │ │ │ │ + @ instruction: 0xf0000001 │ │ │ │ + strtmi pc, [r1], -fp, ror #29 │ │ │ │ + @ instruction: 0xf7fc63a8 │ │ │ │ + @ instruction: 0xf7fceb66 │ │ │ │ + stmdavs r2, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ cdpeq 0, 0, cr15, cr2, cr15, {2} │ │ │ │ - ldrtmi r6, [r4], r2, lsl #16 │ │ │ │ - stmdavc r3!, {r0, sp} │ │ │ │ + @ instruction: 0xf04f46b4 │ │ │ │ + stmdavc r3!, {r0} │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ - blcs 12534d0 <__time64@plt+0x1251e04> │ │ │ │ - ldm pc, {r1, r2, r5, fp, ip, lr, pc}^ @ │ │ │ │ - ldrcs pc, [r4, #3] │ │ │ │ - ldrcs r2, [sl, #1425] @ 0x591 │ │ │ │ + msreq CPSR_fxc, #-1073741784 @ 0xc0000028 │ │ │ │ + stmdale r6!, {r0, r3, r6, r8, r9, fp, sp} │ │ │ │ + @ instruction: 0xf003e8df │ │ │ │ + strcs r2, [r0, #1444]! @ 0x5a4 │ │ │ │ + strcs r2, [r5, #-1452]! @ 0xfffffa54 │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ strcs r2, [r5, #-1317]! @ 0xfffffadb │ │ │ │ - ldrcs r2, [r7, #1317] @ 0x525 │ │ │ │ - strcs r2, [r5, #-1461]! @ 0xfffffa4b │ │ │ │ - cdpge 4, 11, cr9, cr1, cr5, {1} │ │ │ │ - strcs r9, [r5, #-293]! @ 0xfffffedb │ │ │ │ - strcs r2, [r7, #1451]! @ 0x5ab │ │ │ │ - strcs r2, [r3, #1317]! @ 0x525 │ │ │ │ - stcls 0, cr10, [r5, #-148]! @ 0xffffff6c │ │ │ │ - @ instruction: 0xf10d682b │ │ │ │ - @ instruction: 0x46200a14 │ │ │ │ - blcs 961c4 <__time64@plt+0x94af8> │ │ │ │ - stcne 15, cr11, [sl, #-48]! @ 0xffffffd0 │ │ │ │ - @ instruction: 0xf7ff2200 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 560a0 <__time64@plt+0x549d4> │ │ │ │ - @ instruction: 0xf04fbf1c │ │ │ │ - ldrbmi r0, [r8], r0, lsl #22 │ │ │ │ - adcshi pc, r0, r0 │ │ │ │ - @ instruction: 0x9014f8dd │ │ │ │ - @ instruction: 0xf8d9210c │ │ │ │ - @ instruction: 0xf8d92000 │ │ │ │ - blx 608be <__time64@plt+0x5f1f2> │ │ │ │ - bcc 3410b8 <__time64@plt+0x33f9ec> │ │ │ │ - stmdavc r2!, {r0, r1, r2, r4, sl, lr} │ │ │ │ - @ instruction: 0xf0002a2a │ │ │ │ - @ instruction: 0xf00280b6 │ │ │ │ - bcs 158543c <__time64@plt+0x1583d70> │ │ │ │ - andcs sp, r0, #-1073741798 @ 0xc000001a │ │ │ │ - @ instruction: 0x1c60a906 │ │ │ │ - stc2l 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ + ldrbcs r2, [r0, #1448] @ 0x5a8 │ │ │ │ + strtge r2, [r5], #-1317 @ 0xfffffadb │ │ │ │ + eorge ip, r5, fp, asr #15 │ │ │ │ + strbcs r2, [r3, #1317] @ 0x525 │ │ │ │ + strcs r2, [r5, #-1470]! @ 0xfffffa42 │ │ │ │ + strlt r2, [r5, #-1465]! @ 0xfffffa47 │ │ │ │ + stmdavs fp!, {r0, r2, r5, ip, sp, pc} │ │ │ │ + beq 541238 <__time64@plt+0x53fb6c> │ │ │ │ + ldrbmi r4, [r1], -r0, lsr #12 │ │ │ │ + svclt 0x000c2b02 │ │ │ │ + andcs r1, r0, #2688 @ 0xa80 │ │ │ │ + ldc2 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ + strmi r6, [r4], -fp, lsr #16 │ │ │ │ + svclt 0x001c2b01 │ │ │ │ + bleq 40f5c <__time64@plt+0x3f890> │ │ │ │ + @ instruction: 0xf00046d8 │ │ │ │ + @ instruction: 0xf8dd80cb │ │ │ │ + ldmib r9, {r2, r4, ip, pc}^ │ │ │ │ + bl 8ea30 <__time64@plt+0x8d364> │ │ │ │ + b 13c573c <__time64@plt+0x13c4070> │ │ │ │ + @ instruction: 0xf1a20282 │ │ │ │ + ldrmi r0, [r7], #-524 @ 0xfffffdf4 │ │ │ │ + bcs aa2ec8 <__time64@plt+0xaa17fc> │ │ │ │ + sbcshi pc, r2, r0 │ │ │ │ + sbcseq pc, pc, #2 │ │ │ │ + @ instruction: 0xf0402a56 │ │ │ │ + @ instruction: 0xf04f8087 │ │ │ │ + stmdbge r6, {r9} │ │ │ │ + andeq pc, r1, r4, lsl #2 │ │ │ │ + ldc2 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ + stmdals r6, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x4642465b │ │ │ │ - strmi sl, [r4], -r4, lsl #18 │ │ │ │ - stmdals r6, {r8, r9, sl, ip, pc} │ │ │ │ - mcr2 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ - rscvs r4, r8, fp, asr r6 │ │ │ │ - strbmi r4, [r2], -r2, lsl #13 │ │ │ │ - strls r4, [r0, -r8, asr #12] │ │ │ │ - mrc2 7, 3, pc, cr8, cr15, {7} │ │ │ │ - cdpcs 0, 0, cr6, cr0, cr8, {5} │ │ │ │ - sbchi pc, r0, r0 │ │ │ │ - @ instruction: 0xf64f6803 │ │ │ │ - @ instruction: 0xf6c772fc │ │ │ │ - blcc a14fc <__time64@plt+0x9fe30> │ │ │ │ + strls sl, [r0, -r4, lsl #18] │ │ │ │ + mrc2 7, 2, pc, cr4, cr15, {7} │ │ │ │ + ldrbmi r4, [fp], -r2, lsl #13 │ │ │ │ + strbmi r4, [r8], -r2, asr #12 │ │ │ │ + andge pc, ip, r5, asr #17 │ │ │ │ + @ instruction: 0xf7ff9700 │ │ │ │ + adcvs pc, r8, fp, asr #28 │ │ │ │ + @ instruction: 0xf0002e00 │ │ │ │ + stmdavs r3, {r0, r1, r3, r4, r6, r7, pc} │ │ │ │ + rscsvc pc, ip, #82837504 @ 0x4f00000 │ │ │ │ + rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ + movweq pc, #8611 @ 0x21a3 @ │ │ │ │ stmdale r6, {r0, r1, r4, r7, r9, lr} │ │ │ │ - ldmdbvs r9, {r0, r1, r6, fp, sp, lr}^ │ │ │ │ - addsvs r6, r9, sl, lsl r8 │ │ │ │ - vqdmulh.s d15, d2, d1 │ │ │ │ + ldmdavs sl, {r0, r1, r6, fp, sp, lr} │ │ │ │ + blx 5f406 <__time64@plt+0x5dd3a> │ │ │ │ + addsvs pc, r9, r2, lsl #4 │ │ │ │ @ instruction: 0xf8da615a │ │ │ │ @ instruction: 0xf64f3000 │ │ │ │ @ instruction: 0xf6c772fc │ │ │ │ - blcc a151c <__time64@plt+0x9fe50> │ │ │ │ - vqsub.s8 d4, d16, d3 │ │ │ │ - @ instruction: 0xf8da80b5 │ │ │ │ - ldmdbvs r9, {r2, ip, sp}^ │ │ │ │ - addsvs r6, r9, sl, lsl r8 │ │ │ │ + @ instruction: 0xf1a372ff │ │ │ │ + addsmi r0, r3, #134217728 @ 0x8000000 │ │ │ │ + sbchi pc, lr, r0, lsl #4 │ │ │ │ + ldrdcc pc, [r4], -sl │ │ │ │ + ldmdbvs r9, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ vqdmulh.s d15, d2, d1 │ │ │ │ - stmdbvs fp!, {r1, r3, r4, r6, r8, sp, lr}^ │ │ │ │ - @ instruction: 0xf0002b00 │ │ │ │ - stmdavc r3!, {r2, r5, r7, pc} │ │ │ │ - cmple pc, r0, lsl #22 │ │ │ │ - andlt r4, fp, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - @ instruction: 0x612f3401 │ │ │ │ - strcc lr, [r1], #-1891 @ 0xfffff89d │ │ │ │ - strb r6, [r0, -r8, lsr #2]! │ │ │ │ - strtvs r3, [r8], #-1025 @ 0xfffffbff │ │ │ │ - strcc lr, [r1], #-1885 @ 0xfffff8a3 │ │ │ │ - ldrb r6, [sl, -r8, ror #3] │ │ │ │ - strcs r3, [r1], -r1, lsl #8 │ │ │ │ - strcc lr, [r1], #-1879 @ 0xfffff8a9 │ │ │ │ - ldrb r6, [r4, -r8, lsr #32] │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - smmla r0, r4, r0, ip │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - strb lr, [ip, -r0] │ │ │ │ + @ instruction: 0x615a6099 │ │ │ │ + blcs 1f47c <__time64@plt+0x1ddb0> │ │ │ │ + adcshi pc, sp, r0 │ │ │ │ + blcs 22f64 <__time64@plt+0x21898> │ │ │ │ + strtmi sp, [r8], -r7, ror #2 │ │ │ │ + ldmib sp, {r0, r1, r3, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + ldmib sp, {r2, r8, fp, pc}^ │ │ │ │ + andlt sl, r8, r6, lsl #22 │ │ │ │ + blx 14306a <__time64@plt+0x14199e> │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + ldrb r6, [r2, -pc, lsr #2] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [lr, -r8, lsr #2] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [sl, -r8, lsr #8] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + strb r6, [r6, -r8, ror #3] │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + streq pc, [r1], -pc, asr #32 │ │ │ │ + @ instruction: 0xf104e741 │ │ │ │ + eorvs r0, r8, r1, lsl #8 │ │ │ │ + @ instruction: 0xf104e73d │ │ │ │ + @ instruction: 0xf8c50401 │ │ │ │ + @ instruction: 0xe738c014 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + and pc, r0, r5, asr #17 │ │ │ │ + @ instruction: 0xf104e733 │ │ │ │ cmnvs r8, r1, lsl #8 │ │ │ │ - strcc lr, [r1], #-1865 @ 0xfffff8b7 │ │ │ │ - strb r6, [r6, -r8, lsr #3] │ │ │ │ - @ instruction: 0xf8c53401 │ │ │ │ - strb ip, [r2, -r0] │ │ │ │ - strbtvs r3, [r8], #-1025 @ 0xfffffbff │ │ │ │ - @ instruction: 0x465be73f │ │ │ │ - stmdbge r4, {r1, r6, r9, sl, lr} │ │ │ │ - strls r4, [r0, -r8, asr #12] │ │ │ │ - mrc2 7, 0, pc, cr10, cr15, {7} │ │ │ │ - andcs r6, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xf8acf000 │ │ │ │ - rscvs r4, r8, r2, lsl #13 │ │ │ │ - cdpcs 8, 0, cr6, cr0, cr8, {5} │ │ │ │ - stmdbvs fp!, {r2, r3, r4, r7, r8, ip, lr, pc}^ │ │ │ │ - bvs af2e2c <__time64@plt+0xaf1760> │ │ │ │ - orreq pc, r0, #12582912 @ 0xc00000 │ │ │ │ - tstlt r0, fp, ror #4 │ │ │ │ - svceq 0x0000f1ba │ │ │ │ - bmi cf90ac <__time64@plt+0xcf79e0> │ │ │ │ - teqpne fp, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - ldrbtmi r4, [sl], #-2098 @ 0xfffff7ce │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - stmdavc r3!, {r0, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - adcle r2, pc, r0, lsl #22 │ │ │ │ - vst1.8 {d20-d21}, [pc :128] │ │ │ │ - stmdami pc!, {r1, r2, r3, r4, r7, r8, ip, sp, lr} @ │ │ │ │ + @ instruction: 0xf104e72f │ │ │ │ + @ instruction: 0x61a80401 │ │ │ │ + @ instruction: 0xf104e72b │ │ │ │ + @ instruction: 0xf8c50401 │ │ │ │ + str ip, [r6, -r0]! │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + str r6, [r2, -r8, ror #8]! │ │ │ │ + @ instruction: 0x4642465b │ │ │ │ + stmdbge r4, {r8, r9, sl, ip, pc} │ │ │ │ + @ instruction: 0xf7ff4648 │ │ │ │ + ldrdvs pc, [r8], r5 @ │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + @ instruction: 0xf8b2f000 │ │ │ │ + stmiavs r8!, {r1, r7, r9, sl, lr} │ │ │ │ + andge pc, ip, r5, asr #17 │ │ │ │ + orrle r2, r2, r0, lsl #28 │ │ │ │ + ldmdblt fp, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ + @ instruction: 0xf5036a2b │ │ │ │ + rsbvs r0, fp, #128, 6 │ │ │ │ + @ instruction: 0xf1bab110 │ │ │ │ + orrsle r0, pc, r0, lsl #30 │ │ │ │ + vpmin.s8 d20, d0, d19 │ │ │ │ + ldmdami r3!, {r0, r1, r3, r4, r5, r8, ip} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - stc2 0, cr15, [r2] │ │ │ │ - andlt r4, fp, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r5, r9, fp, lr}^ │ │ │ │ + ldc2 0, cr15, [lr] │ │ │ │ + blcs 23034 <__time64@plt+0x21968> │ │ │ │ + bmi c39208 <__time64@plt+0xc37b3c> │ │ │ │ + orrsvc pc, lr, pc, asr #8 │ │ │ │ + ldrbtmi r4, [sl], #-2095 @ 0xfffff7d1 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0xe78efdb3 │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r5, r9, fp, lr}^ │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0xf1b34313 │ │ │ │ - stmdbvs fp!, {fp} │ │ │ │ - @ instruction: 0xf04fbf18 │ │ │ │ - blcs 6a18 <__time64@plt+0x534c> │ │ │ │ - strbmi fp, [r3], r4, lsr #31 │ │ │ │ - stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - svcge 0x003ef6bf │ │ │ │ - bleq c0b60 <__time64@plt+0xbf494> │ │ │ │ - @ instruction: 0x465be73a │ │ │ │ - strcc sl, [r1], #-2308 @ 0xfffff6fc │ │ │ │ - strbmi r4, [r8], -r2, asr #12 │ │ │ │ - tstls r3, r0, lsl #14 │ │ │ │ - ldc2l 7, cr15, [r2, #1020] @ 0x3fc │ │ │ │ - andcs r4, r0, #84934656 @ 0x5100000 │ │ │ │ - strtmi r6, [r0], -r8, lsr #1 │ │ │ │ - stc2 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ - strmi r9, [r4], -r3, lsl #18 │ │ │ │ - stmdals r5, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ + movweq lr, #10819 @ 0x2a43 │ │ │ │ + stmdaeq r0, {r0, r1, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + svclt 0x0018692b │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + svclt 0x00a42b00 │ │ │ │ + @ instruction: 0xf04f46c3 │ │ │ │ + @ instruction: 0xf6bf0802 │ │ │ │ + @ instruction: 0xf04faf22 │ │ │ │ + ldr r0, [lr, -r2, lsl #22] │ │ │ │ + ldrbmi sl, [fp], -r4, lsl #18 │ │ │ │ + strbmi r9, [r2], -r0, lsl #14 │ │ │ │ + @ instruction: 0xf1044648 │ │ │ │ + tstls r3, r1, lsl #8 │ │ │ │ + stc2 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ + @ instruction: 0xf04f4651 │ │ │ │ + adcvs r0, r8, r0, lsl #4 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + stmdbls r3, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrbmi r4, [fp], -r4, lsl #12 │ │ │ │ strls r4, [r0, -r2, asr #12] │ │ │ │ - stc2l 7, cr15, [r4, #1020] @ 0x3fc │ │ │ │ - rscvs r4, r8, r2, lsl #13 │ │ │ │ - cdpcs 8, 0, cr6, cr0, cr8, {5} │ │ │ │ - svcge 0x004af47f │ │ │ │ + @ instruction: 0xf7ff9805 │ │ │ │ + @ instruction: 0x4682fd7d │ │ │ │ + @ instruction: 0xf8c568a8 │ │ │ │ + cdpcs 0, 0, cr10, cr0, cr12, {0} │ │ │ │ + svcge 0x002ff47f │ │ │ │ ldmdblt fp, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf5036a2b │ │ │ │ rsbvs r0, fp, #128, 6 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - str sl, [ip, r6, ror #30]! │ │ │ │ - blcs 1f024 <__time64@plt+0x1d958> │ │ │ │ - svcge 0x0061f47f │ │ │ │ + str sl, [fp, sp, asr #30]! │ │ │ │ + blcs 1f5ec <__time64@plt+0x1df20> │ │ │ │ + svcge 0x0048f47f │ │ │ │ @ instruction: 0xf5036a2b │ │ │ │ rsbvs r0, fp, #128, 6 │ │ │ │ - bvs afe908 <__time64@plt+0xafd23c> │ │ │ │ + bvs afeecc <__time64@plt+0xafd800> │ │ │ │ orreq pc, r0, #12582912 @ 0xc00000 │ │ │ │ - ldrb r6, [r6, -fp, ror #4] │ │ │ │ - blcs 1f040 <__time64@plt+0x1d974> │ │ │ │ - @ instruction: 0xe752d093 │ │ │ │ - andeq r2, r0, r8, asr #16 │ │ │ │ - andeq r2, r0, lr, asr #8 │ │ │ │ - andeq r2, r0, r4, ror #8 │ │ │ │ - andeq r2, r0, r8, lsr r4 │ │ │ │ - andeq r2, r0, r2, ror #8 │ │ │ │ - andeq r4, r0, r8, lsl sp │ │ │ │ - @ instruction: 0x4604b510 │ │ │ │ - strtmi fp, [r0], -r8, ror #2 │ │ │ │ - stc2 7, cr15, [r8], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0006860 │ │ │ │ - blvs fe843ca0 <__time64@plt+0xfe8425d4> │ │ │ │ - ldc2l 0, cr15, [r4], #-0 │ │ │ │ - pop {r5, r9, sl, lr} │ │ │ │ - @ instruction: 0xf0004010 │ │ │ │ - bmi 133c88 <__time64@plt+0x1325bc> │ │ │ │ + ldr r6, [sp, -fp, ror #4]! │ │ │ │ + blcs 1f608 <__time64@plt+0x1df3c> │ │ │ │ + @ instruction: 0xe739d092 │ │ │ │ + andeq r2, r0, ip, lsr fp │ │ │ │ + strdeq r2, [r0], -r8 │ │ │ │ + andeq r2, r0, lr, lsl #14 │ │ │ │ + andeq r2, r0, r2, ror #13 │ │ │ │ + andeq r2, r0, ip, lsl #14 │ │ │ │ + andeq r4, r0, r8, asr r7 │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + cmnlt r0, r4, lsl #12 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + stmdavs r0!, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stc2 0, cr15, [lr] │ │ │ │ + @ instruction: 0xf0006ba0 │ │ │ │ + strtmi pc, [r0], -fp, lsl #27 │ │ │ │ + @ instruction: 0x4e00e9dd │ │ │ │ + @ instruction: 0xf000b002 │ │ │ │ + bmi 1346ac <__time64@plt+0x132fe0> │ │ │ │ @ instruction: 0x71a1f44f │ │ │ │ ldrbtmi r4, [sl], #-2051 @ 0xfffff7fd │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - strb pc, [r8, fp, lsr #24]! @ │ │ │ │ - andeq r2, r0, sl, asr #6 │ │ │ │ - andeq r2, r0, r8, ror r3 │ │ │ │ - stmdavs r2, {r0, r1, r3, r6, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xe7e7fd39 │ │ │ │ + andeq r2, r0, lr, ror #11 │ │ │ │ + andeq r2, r0, ip, lsl r6 │ │ │ │ + stmdavs fp, {r1, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xd1034293 │ │ │ │ stmvs fp, {r1, r7, fp, sp, lr} │ │ │ │ - mulle r1, sl, r2 │ │ │ │ - @ instruction: 0x47701a98 │ │ │ │ - stmdavs fp, {fp, sp, lr} │ │ │ │ - ldrbmi r1, [r0, -r0, asr #21]! │ │ │ │ - mcrne 5, 0, fp, cr4, cr8, {1} │ │ │ │ - andcs sp, r8, r8, lsl fp │ │ │ │ - stc2 0, cr15, [ip], #-0 │ │ │ │ - @ instruction: 0xf64f1e62 │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460573ff │ │ │ │ - stmdble r4, {r1, r3, r4, r7, r9, lr} │ │ │ │ - strtmi r2, [r8], -r0, lsl #6 │ │ │ │ - eorvs r6, ip, fp, rrx │ │ │ │ - andcs fp, ip, r8, lsr sp │ │ │ │ - @ instruction: 0xf000fb04 │ │ │ │ - ldc2 0, cr15, [sl], {-0} │ │ │ │ - rsbvs r6, r8, ip, lsr #32 │ │ │ │ - ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - tstcs ip, r5, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2053 @ 0xfffff7fb │ │ │ │ + mulle r2, sl, r2 │ │ │ │ + andeq lr, r2, r3, lsr #23 │ │ │ │ + stmdavs r0, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ + bl fe81f100 <__time64@plt+0xfe81da34> │ │ │ │ + ldrbmi r0, [r0, -r3]! │ │ │ │ + strcc lr, [r4], #-2413 @ 0xfffff693 │ │ │ │ + stmib sp, {r2, r9, sl, fp, ip}^ │ │ │ │ + blle 89c8ec <__time64@plt+0x89b220> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + ldc2 0, cr15, [sl, #-0] │ │ │ │ + rscscc pc, pc, #4, 2 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #5242880 @ 0x500000 │ │ │ │ + @ instruction: 0xf04fd908 │ │ │ │ + eorvs r0, ip, r0, lsl #6 │ │ │ │ + rsbvs r4, fp, r8, lsr #12 │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + stclt 0, cr11, [r0, #-8]! │ │ │ │ + subeq lr, r4, r4, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + stc2 0, cr15, [r2, #-0] │ │ │ │ + ldmib sp, {r2, r3, r5, sp, lr}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + strtmi r6, [r8], -r8, rrx │ │ │ │ + bmi 1f45ac <__time64@plt+0x1f2ee0> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - strdcs pc, [r8], -r5 │ │ │ │ - stc2 0, cr15, [ip], {-0} │ │ │ │ - strb r4, [r5, r5, lsl #12]! │ │ │ │ - andeq r2, r0, r2, lsl r3 │ │ │ │ - andeq r2, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x4604b510 │ │ │ │ - @ instruction: 0xf0006840 │ │ │ │ - strtmi pc, [r0], -r3, lsr #24 │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ - ldclt 0, cr15, [ip], {-0} │ │ │ │ + @ instruction: 0xf04ffcf3 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + strmi pc, [r5], -pc, lsl #26 │ │ │ │ + svclt 0x0000e7db │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + andeq r2, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + stmdavs r0, {r2, r9, sl, lr}^ │ │ │ │ + stc2 0, cr15, [r6, #-0] │ │ │ │ + ldmib sp, {r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ + ldclt 0, cr15, [lr, #-0] │ │ │ │ @ instruction: 0xf06f6801 │ │ │ │ addsmi r4, r9, #0, 6 │ │ │ │ - stmdbcs r0, {r0, r4, ip, lr, pc} │ │ │ │ - ldrlt sp, [r0], #-3345 @ 0xfffff2ef │ │ │ │ - cmpeq r1, r1, lsl #22 │ │ │ │ - movwcs r6, #2116 @ 0x844 │ │ │ │ - @ instruction: 0xf8542001 │ │ │ │ - movwcc r2, #12323 @ 0x3023 │ │ │ │ - blx 955fe <__time64@plt+0x93f32> │ │ │ │ + stmdbcs r0, {r0, r2, r4, ip, lr, pc} │ │ │ │ + bl 7c5d0 <__time64@plt+0x7af04> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf84d0300 │ │ │ │ + stmdavs r4, {r2, r8, sl, fp, lr}^ │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + eorcs pc, r3, r4, asr r8 @ │ │ │ │ + movweq pc, #12547 @ 0x3103 @ │ │ │ │ + blx 95bfa <__time64@plt+0x9452e> │ │ │ │ mvnsle pc, r0 │ │ │ │ - blmi 142d14 <__time64@plt+0x141648> │ │ │ │ - andcs r4, r0, r0, ror r7 │ │ │ │ - andcs r4, r1, r0, ror r7 │ │ │ │ + blmi 143310 <__time64@plt+0x141c44> │ │ │ │ + @ instruction: 0xf04f4770 │ │ │ │ + ldrbmi r0, [r0, -r0]! │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ - @ instruction: 0xf06f6802 │ │ │ │ - push {r8, r9, lr} │ │ │ │ - @ instruction: 0x468147f0 │ │ │ │ - mlsle sl, sl, r2, r4 │ │ │ │ - vldmdble r3!, {s5-s4} │ │ │ │ - @ instruction: 0xf04f4f3d │ │ │ │ - cdpmi 8, 3, cr0, cr13, cr0, {0} │ │ │ │ - @ instruction: 0xf8d94644 │ │ │ │ - @ instruction: 0xf04f1004 │ │ │ │ - ldrbtmi r0, [pc], #-2572 @ 4bd4 <__time64@plt+0x3508> │ │ │ │ - and r4, r7, lr, ror r4 │ │ │ │ - @ instruction: 0xf1042b01 │ │ │ │ - svclt 0x00180401 │ │ │ │ - stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - ble 555638 <__time64@plt+0x553f6c> │ │ │ │ - @ instruction: 0xf504fb0a │ │ │ │ - blcs 1b11c <__time64@plt+0x19a50> │ │ │ │ - @ instruction: 0x463adcf2 │ │ │ │ - ldrtmi r2, [r0], -sp, asr #2 │ │ │ │ - @ instruction: 0xf0003401 │ │ │ │ - @ instruction: 0xf8d9fb9d │ │ │ │ - @ instruction: 0xf8d91004 │ │ │ │ - stmdbpl fp, {sp}^ │ │ │ │ - svclt 0x00182b01 │ │ │ │ - stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - blle ffa55664 <__time64@plt+0xffa53f98> │ │ │ │ - strbmi r2, [r7], -r8 │ │ │ │ - blx fea40c1e <__time64@plt+0xfea3f552> │ │ │ │ - rscscc pc, pc, #8, 2 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - addsmi r4, sl, #6291456 @ 0x600000 │ │ │ │ - movwcs sp, #2346 @ 0x92a │ │ │ │ - @ instruction: 0xf8c66073 │ │ │ │ - @ instruction: 0xf8d98000 │ │ │ │ - blcs 10c3c <__time64@plt+0xf570> │ │ │ │ - bl fc0bc <__time64@plt+0xfa9f0> │ │ │ │ - @ instruction: 0xf8d90e43 │ │ │ │ - movwcs ip, #4 │ │ │ │ - stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf85c461d │ │ │ │ - bcs 4cce0 <__time64@plt+0x4b614> │ │ │ │ - ldmdavs r4!, {r3, ip, lr, pc}^ │ │ │ │ - addeq lr, r3, #12, 22 @ 0x3000 │ │ │ │ - blx 23747e <__time64@plt+0x235db2> │ │ │ │ - strcc r4, [r1, #-1029] @ 0xfffffbfb │ │ │ │ - andeq lr, r7, r4, lsl #17 │ │ │ │ - ldrmi r3, [lr, #771] @ 0x303 │ │ │ │ - teqlt r5, pc, ror #3 │ │ │ │ - andcs r4, ip, #19456 @ 0x4c00 │ │ │ │ - @ instruction: 0x46396870 │ │ │ │ - @ instruction: 0xf7fc447b │ │ │ │ - @ instruction: 0x4630ecda │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - blx ccba <__time64@plt+0xb5ee> │ │ │ │ - @ instruction: 0xf000f008 │ │ │ │ - rsbsvs pc, r0, pc, ror #22 │ │ │ │ - bmi 33ebd0 <__time64@plt+0x33d504> │ │ │ │ - stmdami ip, {r0, r1, r3, r6, r8, sp} │ │ │ │ + stmdb sp!, {r1, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf06f3408 │ │ │ │ + stmib sp, {r8, r9, lr}^ │ │ │ │ + stmib sp, {r1, r9, sl, ip, lr}^ │ │ │ │ + strmi r7, [r0], r4, lsl #16 │ │ │ │ + @ instruction: 0x9e06e9cd │ │ │ │ + @ instruction: 0xd073429a │ │ │ │ + vldmdble sp!, {s5-s4} │ │ │ │ + ldrdls pc, [ip, -pc] │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + strtmi r4, [r5], -r7, lsr #12 │ │ │ │ + @ instruction: 0xf8d84e41 │ │ │ │ + ldrbtmi r1, [r9], #4 │ │ │ │ + and r4, r8, lr, ror r4 │ │ │ │ + @ instruction: 0xf1052b01 │ │ │ │ + svclt 0x00180501 │ │ │ │ + addsmi r3, r5, #262144 @ 0x40000 │ │ │ │ + streq pc, [ip], #-260 @ 0xfffffefc │ │ │ │ + stmdbpl fp, {r2, r3, r9, fp, ip, lr, pc} │ │ │ │ + vldmiale r3!, {d18-d17} │ │ │ │ + @ instruction: 0xf04f464a │ │ │ │ + ldrtmi r0, [r0], -sp, asr #2 │ │ │ │ + stc2 0, cr15, [ip], {0} │ │ │ │ + ldrdcs lr, [r0, -r8] │ │ │ │ + strb r5, [r9, fp, lsl #18]! │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf000463e │ │ │ │ + @ instruction: 0xf107fca3 │ │ │ │ + @ instruction: 0xf64f32ff │ │ │ │ + @ instruction: 0xf6c773fd │ │ │ │ + @ instruction: 0x460573ff │ │ │ │ + ldmdble r9!, {r1, r3, r4, r7, r9, lr} │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + eorvs r6, pc, fp, rrx │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + vstmdble r7!, {d2-d1} │ │ │ │ + ldrdvc pc, [r4], -r8 │ │ │ │ + vmlaeq.f64 d30, d3, d3 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf857461c │ │ │ │ + bcs 4d2dc <__time64@plt+0x4bc10> │ │ │ │ + stmdavs sl!, {r0, r1, r2, r3, ip, lr, pc}^ │ │ │ │ + cmpeq r4, r4, lsl #22 │ │ │ │ + streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ + fstmiaxeq r3, {d14-d16} @ Deprecated │ │ │ │ + addeq lr, r1, #2048 @ 0x800 │ │ │ │ + ldrdeq lr, [r0, -ip] │ │ │ │ + smlabteq r0, r2, r9, lr │ │ │ │ + ldrdne pc, [r8], -ip │ │ │ │ + @ instruction: 0xf1036091 │ │ │ │ + ldrmi r0, [lr, #771] @ 0x303 │ │ │ │ + teqlt ip, r7, ror #3 │ │ │ │ + @ instruction: 0xf04f4b19 │ │ │ │ + ldrtmi r0, [r1], -ip, lsl #4 │ │ │ │ + ldrbtmi r6, [fp], #-2152 @ 0xfffff798 │ │ │ │ + ldmib r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + ldmib sp, {r1, r9, sl, ip, lr}^ │ │ │ │ + andlt r7, r6, r4, lsl #16 │ │ │ │ + andhi lr, r0, #12386304 @ 0xbd0000 │ │ │ │ + subeq lr, r7, r7, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + mrrc2 0, 0, pc, sl, cr0 @ │ │ │ │ + strb r6, [r0, r8, rrx] │ │ │ │ + @ instruction: 0xf04f4a0d │ │ │ │ + stmdami sp, {r0, r1, r3, r6, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx 1340ca2 <__time64@plt+0x133f5d6> │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ - vstmiale fp, {s4-s3} │ │ │ │ - @ instruction: 0xf04f2008 │ │ │ │ - @ instruction: 0xf0000800 │ │ │ │ - @ instruction: 0x4647fb5d │ │ │ │ - ldr r4, [sl, r6, lsl #12]! │ │ │ │ - andeq r2, r0, r6, lsl #5 │ │ │ │ - @ instruction: 0x000022b8 │ │ │ │ - @ instruction: 0xfffffe71 │ │ │ │ - andeq r2, r0, r0, asr #3 │ │ │ │ - ldrdeq r2, [r0], -r6 │ │ │ │ + ldc2 0, cr15, [r0], #-0 │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + vstmiale r1, {s4-s3} │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + streq pc, [r0, -pc, asr #32] │ │ │ │ + mcrr2 0, 0, pc, r6, cr0 @ │ │ │ │ + ldrtmi r4, [lr], -r5, lsl #12 │ │ │ │ + svclt 0x0000e7a8 │ │ │ │ + andeq r2, r0, sl, ror #9 │ │ │ │ + andeq r2, r0, ip, lsl r5 │ │ │ │ + @ instruction: 0xfffffe2f │ │ │ │ + andeq r2, r0, r0, lsl r4 │ │ │ │ + andeq r2, r0, r6, lsr #8 │ │ │ │ @ instruction: 0xf06f6803 │ │ │ │ - ldrlt r4, [r0, #-512] @ 0xfffffe00 │ │ │ │ - addsmi r4, r3, #4, 12 @ 0x400000 │ │ │ │ - andcs sp, r1, r2, lsl r0 │ │ │ │ - andcs fp, ip, #-1073741794 @ 0xc000001e │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - blcc 31ee70 <__time64@plt+0x31d7a4> │ │ │ │ + stmdb sp!, {r9, lr}^ │ │ │ │ + strmi r4, [r4], -r2, lsl #28 │ │ │ │ + mulsle r0, r3, r2 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + stmdavs r2!, {r0, r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, #323584 @ 0x4f000 │ │ │ │ + movweq pc, #49571 @ 0xc1a3 @ │ │ │ │ ldmdavs sl, {r0, r1, r4, sl, lr}^ │ │ │ │ - svclt 0x00112a01 │ │ │ │ - ldmvs r8, {sp} │ │ │ │ - blx fec12cfc <__time64@plt+0xfec11630> │ │ │ │ - svclt 0x0008f080 │ │ │ │ - @ instruction: 0xbd100940 │ │ │ │ - cmncs r3, r4, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + svclt 0x00182a01 │ │ │ │ + andle r2, sl, r0 │ │ │ │ + bmi 274764 <__time64@plt+0x273098> │ │ │ │ + msreq SPSR_xc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - stmdavs r3!, {r0, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - svclt 0x0000e7e3 │ │ │ │ - andeq r2, r0, r2, asr r1 │ │ │ │ - andeq r1, r0, r0, ror #23 │ │ │ │ - @ instruction: 0x4616b5f8 │ │ │ │ - @ instruction: 0xf06f6803 │ │ │ │ - strmi r4, [r4], -r0, lsl #4 │ │ │ │ - addsmi r4, r3, #13631488 @ 0xd00000 │ │ │ │ - @ instruction: 0xf1b3d03f │ │ │ │ - ldrle r0, [r8], #-3074 @ 0xfffff3fe │ │ │ │ - andcs r6, ip, #6488064 @ 0x630000 │ │ │ │ - blx 9013e <__time64@plt+0x8ea72> │ │ │ │ - ldmdavs pc, {r2, r3, r8, r9, ip, sp}^ @ │ │ │ │ - ldrdcs lr, [r3, -r3] │ │ │ │ - bl bb9e0 <__time64@plt+0xba314> │ │ │ │ - ldrdne r7, [r0], #-2 │ │ │ │ - blx be66 <__time64@plt+0xa79a> │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs r8, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + andeq pc, r1, r0, lsr #3 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + subsne lr, r0, pc, asr #20 │ │ │ │ + svclt 0x0000bd10 │ │ │ │ + muleq r0, lr, r3 │ │ │ │ + andeq r1, r0, ip, lsr #28 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + stmdavs r3, {r2, r9, sl, lr} │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + @ instruction: 0xf06f4616 │ │ │ │ + strmi r4, [sp], -r0, lsl #4 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + @ instruction: 0xd0564293 │ │ │ │ + stceq 1, cr15, [r2], {179} @ 0xb3 │ │ │ │ + stmdavs r0!, {r2, r3, r4, sl, ip, lr, pc}^ │ │ │ │ + subeq lr, ip, #12, 22 @ 0x3000 │ │ │ │ + bl 1077c <__time64@plt+0xf0b0> │ │ │ │ + stmdavs r7, {r1, r7}^ │ │ │ │ + ldrdcs lr, [r3, -r0] │ │ │ │ + bl bc05c <__time64@plt+0xba990> │ │ │ │ + b 13e2ad4 <__time64@plt+0x13e1408> │ │ │ │ + @ instruction: 0xf1050565 │ │ │ │ + blx 148b9a <__time64@plt+0x1474ce> │ │ │ │ adcsmi r1, r9, #1073741824 @ 0x40000000 │ │ │ │ - ldmvs r9, {r0, r3, r5, r8, ip, lr, pc} │ │ │ │ - tstlt r6, fp, asr r9 │ │ │ │ - blx 84f0a <__time64@plt+0x8383e> │ │ │ │ - addsmi pc, r9, #201326592 @ 0xc000000 │ │ │ │ - andcs sp, ip, r1, lsr #2 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ - movwcc pc, #51968 @ 0xcb00 @ │ │ │ │ - ldrdcs lr, [r3, -r3] │ │ │ │ - blx 9eeee <__time64@plt+0x9d822> │ │ │ │ - addmi pc, sp, #1073741824 @ 0x40000000 │ │ │ │ - ldmdbvs r9, {r0, r2, r4, r8, ip, lr, pc}^ │ │ │ │ - blx 5eff2 <__time64@plt+0x5d926> │ │ │ │ - addsmi pc, r3, #536870912 @ 0x20000000 │ │ │ │ - @ instruction: 0xf1bcd10f │ │ │ │ - strble r0, [ip, #3073]! @ 0xc01 │ │ │ │ - ldcllt 0, cr2, [r8, #4]! │ │ │ │ - @ instruction: 0xb1264610 │ │ │ │ - sbcsvc lr, r2, r2, lsl #22 │ │ │ │ - andeq pc, r1, r0, lsr #32 │ │ │ │ - blx 50dae <__time64@plt+0x4f6e2> │ │ │ │ - adcsmi pc, r8, #0 │ │ │ │ - andcs sp, r0, sl │ │ │ │ - bmi 274590 <__time64@plt+0x272ec4> │ │ │ │ - stmdami r9, {r0, r2, r3, r5, r6, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx fefc0dbc <__time64@plt+0xfefbf6f0> │ │ │ │ - ldr r6, [r6, r3, lsr #16]! │ │ │ │ + stmvs r5, {r0, r1, r2, r4, r5, r8, ip, lr, pc} │ │ │ │ + tstlt lr, r1, asr #18 │ │ │ │ + subeq lr, lr, #323584 @ 0x4f000 │ │ │ │ + vqdmulh.s d15, d2, d1 │ │ │ │ + @ instruction: 0xd12e4295 │ │ │ │ + movweq pc, #12707 @ 0x31a3 @ │ │ │ │ + movteq lr, #15107 @ 0x3b03 │ │ │ │ + orreq lr, r3, pc, asr #20 │ │ │ │ + stmdavs r3!, {r4, sp, lr, pc}^ │ │ │ │ + ldmdavs sp, {r0, r1, r3, sl, lr}^ │ │ │ │ + ldrdcs lr, [r3], -r3 │ │ │ │ + @ instruction: 0xf000fb02 │ │ │ │ + tstle lr, r5, lsl #5 │ │ │ │ + @ instruction: 0xf1a16958 │ │ │ │ + ldmvs fp, {r2, r3, r8} │ │ │ │ + vqdmulh.s d15, d2, d0 │ │ │ │ + @ instruction: 0xd1164293 │ │ │ │ + stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ + ldmib sp, {r0, r1, r3, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f3400 │ │ │ │ + ldmib sp, {r0}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + ldrmi fp, [r5], -r0, lsl #27 │ │ │ │ + bl b18b0 <__time64@plt+0xb01e4> │ │ │ │ + @ instruction: 0xf02575d2 │ │ │ │ + @ instruction: 0xf1050501 │ │ │ │ + blx 4680e <__time64@plt+0x45142> │ │ │ │ + adcsmi pc, sp, #20971520 @ 0x1400000 │ │ │ │ + ldmib sp, {r0, r4, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f3400 │ │ │ │ + ldmib sp, {}^ @ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + bmi 2b4a1c <__time64@plt+0x2b3350> │ │ │ │ + msreq SPSR_fsc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2057 @ 0xfffff7f7 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r3!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r1, {r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ - ldmvs fp, {r0, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ - blx 88f16 <__time64@plt+0x8784a> │ │ │ │ - addmi r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - strb sp, [r8, fp, ror #3] │ │ │ │ - andeq r2, r0, r4, lsr #1 │ │ │ │ - andeq r1, r0, r2, lsr fp │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - ldrlt r4, [r0, #-768] @ 0xfffffd00 │ │ │ │ - addsmi r4, r9, #4, 12 @ 0x400000 │ │ │ │ - stmdbcc r1, {r0, r3, r4, ip, lr, pc} │ │ │ │ - cdpeq 0, 0, cr15, cr12, cr15, {2} │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ - movwcc pc, #6926 @ 0x1b0e @ │ │ │ │ + rsbeq lr, r2, #323584 @ 0x4f000 │ │ │ │ + tstpne r1, r2, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + addmi r6, sl, #8519680 @ 0x820000 │ │ │ │ + ldr sp, [r3, r3, ror #3]! │ │ │ │ + andeq r2, r0, r6, lsr #5 │ │ │ │ + andeq r1, r0, r4, lsr sp │ │ │ │ + stmdb sp!, {r0, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf06f3404 │ │ │ │ + strmi r4, [r4], -r0, lsl #6 │ │ │ │ + @ instruction: 0x5e02e9cd │ │ │ │ + mlale r8, r9, r2, r4 │ │ │ │ + ldclcc 1, cr15, [pc], #4 @ 5468 <__time64@plt+0x3d9c> │ │ │ │ + smlatbeq r2, r1, r1, pc @ │ │ │ │ + cmpeq r1, r1, lsl #22 │ │ │ │ + orreq lr, r1, pc, asr #20 │ │ │ │ + stmdavs r3!, {r4, sp, lr, pc}^ │ │ │ │ + ldmdavs sp, {r0, r1, r3, sl, lr}^ │ │ │ │ ldrdcs lr, [r3], -r3 │ │ │ │ - stc2 11, cr15, [r2], {-0} @ │ │ │ │ - strbmi r6, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ - ldmdbvs r8, {r0, r3, r8, ip, lr, pc}^ │ │ │ │ - blx 1f07a <__time64@plt+0x1d9ae> │ │ │ │ - addsmi pc, r3, #536870912 @ 0x20000000 │ │ │ │ - stmdbcc r1, {r0, r1, r8, ip, lr, pc} │ │ │ │ - andcs sp, r1, sp, ror #11 │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ - bmi 134260 <__time64@plt+0x132b94> │ │ │ │ - stmdami r4, {r0, r1, r2, r3, r7, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - blx fe1c0e2c <__time64@plt+0xfe1bf760> │ │ │ │ - ldrb r6, [ip, r1, lsr #16] │ │ │ │ - andeq r2, r0, r4, lsr r0 │ │ │ │ - andeq r1, r0, r2, asr #21 │ │ │ │ + @ instruction: 0xf000fb02 │ │ │ │ + tstle r0, r5, lsl #5 │ │ │ │ + @ instruction: 0xf1a16958 │ │ │ │ + ldmvs fp, {r2, r3, r8} │ │ │ │ + vqdmulh.s d15, d2, d0 │ │ │ │ + @ instruction: 0xd1084293 │ │ │ │ + stceq 1, cr15, [r1], {188} @ 0xbc │ │ │ │ + ldmib sp, {r0, r1, r3, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + ldmib sp, {r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + andlt r3, r2, r0, lsl #8 │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + bmi 174934 <__time64@plt+0x173268> │ │ │ │ + orreq pc, pc, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r1!, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + svclt 0x0000e7cc │ │ │ │ + andeq r2, r0, lr, lsl #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ @ instruction: 0xf06f6802 │ │ │ │ - push {r8, r9, lr} │ │ │ │ - addsmi r4, sl, #240, 2 @ 0x3c │ │ │ │ + stmdb sp!, {r8, r9, lr}^ │ │ │ │ + stmib sp, {r1, r2, r8, sl, lr}^ │ │ │ │ + stmib sp, {r1, r8, r9, sl, sp, lr}^ │ │ │ │ + addsmi r8, sl, #4, 28 @ 0x40 │ │ │ │ strmi sp, [pc], -r3 │ │ │ │ addsmi r6, r9, #589824 @ 0x90000 │ │ │ │ - andcs sp, r8, fp, lsl #2 │ │ │ │ - blx fe340e54 <__time64@plt+0xfe33f788> │ │ │ │ - @ instruction: 0xf06f4605 │ │ │ │ - andcs r4, r0, #0, 6 │ │ │ │ + @ instruction: 0xf04fd112 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + @ instruction: 0x4605fb35 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ andcc lr, r0, #192, 18 @ 0x300000 │ │ │ │ - pop {r3, r5, r9, sl, lr} │ │ │ │ - @ instruction: 0x460681f0 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + andlt r4, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x8100e8bd │ │ │ │ stmdaeq r1, {r1, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ - andcs sp, r8, ip, asr #8 │ │ │ │ - blx 1f40e74 <__time64@plt+0x1f3f7a8> │ │ │ │ + ldrble r4, [pc], #-1542 @ 551c <__time64@plt+0x3e50> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx 7c1526 <__time64@plt+0x7bfe5a> │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ addsmi r4, sl, #5242880 @ 0x500000 │ │ │ │ - strcs sp, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ - @ instruction: 0xf8c5606c │ │ │ │ - @ instruction: 0xf64f8000 │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0xf8d673ff │ │ │ │ - @ instruction: 0xf10ee000 │ │ │ │ - addsmi r3, sl, #-268435441 @ 0xf000000f │ │ │ │ - @ instruction: 0xf8d6d80f │ │ │ │ - strcs r8, [ip], -r4 │ │ │ │ - blx 18daae <__time64@plt+0x18c3e2> │ │ │ │ - bl 2426e8 <__time64@plt+0x24101c> │ │ │ │ - bl 1056c0 <__time64@plt+0x103ff4> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d5988 <__time64@plt+0x1d42bc> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - ldmdavs lr!, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf04fd949 │ │ │ │ + rsbvs r0, ip, r0, lsl #8 │ │ │ │ + andhi pc, r0, r5, asr #17 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - addsmi r1, sl, #1824 @ 0x720 │ │ │ │ - movwcs sp, #51398 @ 0xc8c6 │ │ │ │ - blx df0d6 <__time64@plt+0xdda0a> │ │ │ │ - blx 1026f6 <__time64@plt+0x10102a> │ │ │ │ - movwcs r4, #1038 @ 0x40e │ │ │ │ - bl 10b2cc <__time64@plt+0x109c00> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d59b8 <__time64@plt+0x1d42ec> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x4628d1f6 │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - blx cf2e <__time64@plt+0xb862> │ │ │ │ - @ instruction: 0xf000f008 │ │ │ │ - @ instruction: 0x4604fa35 │ │ │ │ - strb r6, [r0, r8, rrx] │ │ │ │ - tstcs ip, r5, lsl #20 │ │ │ │ - ldrbtmi r4, [sl], #-2053 @ 0xfffff7fb │ │ │ │ - @ instruction: 0xf0004478 │ │ │ │ - andcs pc, r8, r1, lsl sl @ │ │ │ │ - blx a40f1c <__time64@plt+0xa3f850> │ │ │ │ - ldr r4, [r2, r5, lsl #12]! │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r1, r0, r4, asr pc │ │ │ │ - @ instruction: 0x460fb5f8 │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - strmi r4, [r4], -r0, lsl #6 │ │ │ │ - addsmi r4, r9, #23068672 @ 0x1600000 │ │ │ │ - stmdbcs r0, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ - stmdavs r0!, {r0, r1, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - strcs r2, [r1], #-780 @ 0xfffffcf4 │ │ │ │ - blx ce34a <__time64@plt+0xccc7e> │ │ │ │ - stmdavs r3, {r0, r8} │ │ │ │ - @ instruction: 0xf850300c │ │ │ │ - blcc 4ff74 <__time64@plt+0x4e8a8> │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - strtmi r1, [r3], #-2394 @ 0xfffff6a6 │ │ │ │ - svclt 0x00a84295 │ │ │ │ - addsmi r4, ip, #22020096 @ 0x1500000 │ │ │ │ - @ instruction: 0x461cbfb8 │ │ │ │ - mvnle r4, r1, lsl #5 │ │ │ │ - eorsvs r6, r4, sp, lsr r0 │ │ │ │ - bmi 1f4754 <__time64@plt+0x1f3088> │ │ │ │ - stmdami r7, {r0, r1, r2, r3, r6, r7, r8, sp} │ │ │ │ + ldrd pc, [r0], -r6 │ │ │ │ + rscscc pc, pc, #-2147483645 @ 0x80000003 │ │ │ │ + ldmdale r6, {r1, r3, r4, r7, r9, lr} │ │ │ │ + ldrdhi pc, [r4], -r6 │ │ │ │ + strbeq lr, [lr], -lr, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + streq lr, [r6], pc, asr #20 │ │ │ │ + @ instruction: 0x0c03eb08 │ │ │ │ + andeq lr, r3, #4, 22 @ 0x1000 │ │ │ │ + ldrdeq lr, [r0, -ip] │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf8dc0100 │ │ │ │ + addsvs r1, r1, r8 │ │ │ │ + ldmdavs r8!, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + rscscc pc, pc, #0, 2 │ │ │ │ + ldmle r7!, {r1, r3, r4, r7, r9, lr} │ │ │ │ + ldrdgt pc, [r4], -r7 │ │ │ │ + subeq lr, r0, r0, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + vmlaeq.f64 d30, d14, d14 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + streq lr, [lr], #2820 @ 0xb04 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ + andeq lr, r3, #4, 22 @ 0x1000 │ │ │ │ + @ instruction: 0x6700e9d1 │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r7, r9, lr}^ │ │ │ │ + stmvs r9, {r8, r9, sl, sp, lr} │ │ │ │ + @ instruction: 0xd1f16091 │ │ │ │ + bl 23f43c <__time64@plt+0x23dd70> │ │ │ │ + b 13c56f0 <__time64@plt+0x13c4024> │ │ │ │ + @ instruction: 0xf0000080 │ │ │ │ + strmi pc, [r4], -r5, asr #21 │ │ │ │ + str r6, [pc, r8, rrx]! │ │ │ │ + @ instruction: 0xf04f4a06 │ │ │ │ + stmdami r6, {r2, r3, r4, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9dcf000 │ │ │ │ - stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ - strcs sp, [r1], #-3291 @ 0xfffff325 │ │ │ │ - eorsvs r2, sp, r0, lsl #10 │ │ │ │ - ldcllt 0, cr6, [r8, #208]! @ 0xd0 │ │ │ │ - andeq r1, r0, r0, ror #29 │ │ │ │ - andeq r1, r0, lr, ror #18 │ │ │ │ - @ instruction: 0x460fb5f8 │ │ │ │ - @ instruction: 0xf06f6801 │ │ │ │ - strmi r4, [r4], -r0, lsl #6 │ │ │ │ - addsmi r4, r9, #23068672 @ 0x1600000 │ │ │ │ - stmdbcs r0, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ - stmdavs r0!, {r0, r1, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - strcs r2, [r1], #-780 @ 0xfffffcf4 │ │ │ │ - blx ce3ba <__time64@plt+0xcccee> │ │ │ │ - stmdavs r3, {r0, r8} │ │ │ │ - @ instruction: 0xf850300c │ │ │ │ - blcc 4ffd4 <__time64@plt+0x4e908> │ │ │ │ - vqrdmulh.s d15, d3, d2 │ │ │ │ - strtmi r1, [r3], #-2394 @ 0xfffff6a6 │ │ │ │ + blx fe6c15ec <__time64@plt+0xfe6bff20> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx fedc15f4 <__time64@plt+0xfedbff28> │ │ │ │ + ldr r4, [lr, r5, lsl #12] │ │ │ │ + andeq r2, r0, r4, ror #1 │ │ │ │ + andeq r2, r0, lr, ror #1 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + ldrmi r5, [r6], -r2, lsl #12 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + stmdavs r1, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + mlale r5, r9, r2, r4 │ │ │ │ + @ instruction: 0xdd2e2900 │ │ │ │ + bl 5f7a4 <__time64@plt+0x5e0d8> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf04f0500 │ │ │ │ + bl 6634 <__time64@plt+0x4f68> │ │ │ │ + ldmib r0, {r0, r7, r8}^ │ │ │ │ + @ instruction: 0xf1003200 │ │ │ │ + @ instruction: 0xf103000c │ │ │ │ + blx 9263e <__time64@plt+0x90f72> │ │ │ │ + bl 102250 <__time64@plt+0x100b84> │ │ │ │ + strtmi r0, [r3], #-517 @ 0xfffffdfb │ │ │ │ svclt 0x00a84295 │ │ │ │ addsmi r4, ip, #22020096 @ 0x1500000 │ │ │ │ @ instruction: 0x461cbfb8 │ │ │ │ mvnle r4, r1, lsl #5 │ │ │ │ eorsvs r6, r4, sp, lsr r0 │ │ │ │ - bmi 1f47c4 <__time64@plt+0x1f30f8> │ │ │ │ - stmdami r7, {r4, r6, r7, r8, sp} │ │ │ │ + strcc lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stclt 0, cr11, [r0, #16] │ │ │ │ + @ instruction: 0xf04f4a07 │ │ │ │ + stmdami r7, {r0, r1, r2, r3, r6, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf9a4f000 │ │ │ │ + blx 1541678 <__time64@plt+0x153ffac> │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ - strcs sp, [r1], #-3291 @ 0xfffff325 │ │ │ │ - eorsvs r2, sp, r0, lsl #10 │ │ │ │ - ldcllt 0, cr6, [r8, #208]! @ 0xd0 │ │ │ │ - andeq r1, r0, r0, ror lr │ │ │ │ - strdeq r1, [r0], -lr │ │ │ │ - @ instruction: 0x4605b5f8 │ │ │ │ - svccs 0x00006807 │ │ │ │ - andcs sp, r8, sp, lsr #22 │ │ │ │ - @ instruction: 0xf9aaf000 │ │ │ │ - @ instruction: 0xf64f1e7a │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460673ff │ │ │ │ - ldmdble sl, {r1, r3, r4, r7, r9, lr} │ │ │ │ - rsbsvs r2, r4, r0, lsl #8 │ │ │ │ - @ instruction: 0xf64f6037 │ │ │ │ + @ instruction: 0xf04fdcd0 │ │ │ │ + @ instruction: 0xf04f0401 │ │ │ │ + strb r0, [r7, r0, lsl #10]! │ │ │ │ + andeq r2, r0, r8, asr r0 │ │ │ │ + andeq r1, r0, r6, ror #21 │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + movwmi pc, #111 @ 0x6f @ │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + ldrmi r5, [r6], -r2, lsl #12 │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + stmdavs r1, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + mlale r6, r9, r2, r4 │ │ │ │ + @ instruction: 0xdd2f2900 │ │ │ │ + bl 5f834 <__time64@plt+0x5e168> │ │ │ │ + @ instruction: 0xf04f0141 │ │ │ │ + @ instruction: 0xf04f0500 │ │ │ │ + bl 66c4 <__time64@plt+0x4ff8> │ │ │ │ + stmdavs r3, {r0, r7, r8} │ │ │ │ + andeq pc, ip, r0, lsl #2 │ │ │ │ + stccs 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ + vqrdmulh.s d15, d3, d2 │ │ │ │ + andeq lr, r5, #3072 @ 0xc00 │ │ │ │ + addsmi r4, r5, #587202560 @ 0x23000000 │ │ │ │ + ldrmi fp, [r5], -r8, lsr #31 │ │ │ │ + svclt 0x00b8429c │ │ │ │ + addmi r4, r1, #28, 12 @ 0x1c00000 │ │ │ │ + eorsvs sp, sp, fp, ror #3 │ │ │ │ + ldmib sp, {r2, r4, r5, sp, lr}^ │ │ │ │ + ldmib sp, {sl, ip, sp}^ │ │ │ │ + andlt r5, r4, r2, lsl #12 │ │ │ │ + bmi 234cfc <__time64@plt+0x233630> │ │ │ │ + bicseq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2055 @ 0xfffff7f9 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + stmdavs r1!, {r0, r1, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xdccf2900 │ │ │ │ + streq pc, [r1], #-79 @ 0xffffffb1 │ │ │ │ + streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ + svclt 0x0000e7e7 │ │ │ │ + andeq r1, r0, r6, asr #31 │ │ │ │ + andeq r1, r0, r4, asr sl │ │ │ │ + strcc lr, [r6], #-2413 @ 0xfffff693 │ │ │ │ + stmib sp, {r2, r9, sl, lr}^ │ │ │ │ + stmdavs r5, {r1, r9, sl, ip, lr} │ │ │ │ + @ instruction: 0x7e04e9cd │ │ │ │ + blle f90b38 <__time64@plt+0xf8f46c> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + blx 441740 <__time64@plt+0x440074> │ │ │ │ + rscscc pc, pc, #1073741825 @ 0x40000001 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #7340032 @ 0x700000 │ │ │ │ + @ instruction: 0xf04fd928 │ │ │ │ + rsbsvs r0, lr, r0, lsl #12 │ │ │ │ + @ instruction: 0xf64f603d │ │ │ │ @ instruction: 0xf6c772fd │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ - addsmi r1, r1, #1424 @ 0x590 │ │ │ │ - andcs sp, ip, #851968 @ 0xd0000 │ │ │ │ - blx 9f1fa <__time64@plt+0x9db2e> │ │ │ │ - movwcs pc, #3587 @ 0xe03 @ │ │ │ │ - bl 10b3f4 <__time64@plt+0x109d28> │ │ │ │ - movwcc r0, #52227 @ 0xcc03 │ │ │ │ - bgt 1d66cc <__time64@plt+0x1d5000> │ │ │ │ - andeq lr, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x4630d1f6 │ │ │ │ - strdcs fp, [ip], -r8 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf982f000 │ │ │ │ - rsbsvs r4, r0, r4, lsl #12 │ │ │ │ - bmi 1befe8 <__time64@plt+0x1bd91c> │ │ │ │ - stmdami r6, {r2, r3, r4, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf95ef000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - @ instruction: 0x4606f975 │ │ │ │ - svclt 0x0000e7d0 │ │ │ │ - andeq r1, r0, r4, ror #27 │ │ │ │ - andeq r1, r0, lr, ror #27 │ │ │ │ - push {r0, r1, fp, sp, lr} │ │ │ │ - @ instruction: 0x461547f0 │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ + mvnscc pc, r3, lsl #2 │ │ │ │ + ldmdale r4, {r0, r4, r7, r9, lr} │ │ │ │ + bl df8f0 <__time64@plt+0xde224> │ │ │ │ + b 13c6480 <__time64@plt+0x13c4db4> │ │ │ │ + @ instruction: 0xf04f0c83 │ │ │ │ + bl 637c <__time64@plt+0x4cb0> │ │ │ │ + bl 185b8c <__time64@plt+0x1844c0> │ │ │ │ + ldmib r1, {r0, r1, r9}^ │ │ │ │ + @ instruction: 0xf1034500 │ │ │ │ + ldrmi r0, [ip, #780] @ 0x30c │ │ │ │ + strmi lr, [r0, #-2498] @ 0xfffff63e │ │ │ │ + addsvs r6, r1, r9, lsl #17 │ │ │ │ + ldmib sp, {r0, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r3, [r8], -r0, lsl #8 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stclt 0, cr11, [r0, #16] │ │ │ │ + subeq lr, r5, r5, lsl #22 │ │ │ │ + addeq lr, r0, pc, asr #20 │ │ │ │ + @ instruction: 0xf9d8f000 │ │ │ │ + rsbsvs r4, r8, r6, lsl #12 │ │ │ │ + bmi 1ff6f8 <__time64@plt+0x1fe02c> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldrbtmi r4, [sl], #-2054 @ 0xfffff7fa │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0xf04ff9ad │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + strmi pc, [r7], -r9, asr #19 │ │ │ │ + svclt 0x0000e7bf │ │ │ │ + andeq r1, r0, sl, lsl #30 │ │ │ │ + andeq r1, r0, r4, lsl pc │ │ │ │ + stmdb sp!, {r0, r1, fp, sp, lr}^ │ │ │ │ + ldrmi r4, [r4], -r6, lsl #10 │ │ │ │ andmi pc, r0, #111 @ 0x6f │ │ │ │ - strmi r4, [r9], r0, lsl #13 │ │ │ │ - mulsle r5, r3, r2 │ │ │ │ - addsmi r1, r3, #1212416 @ 0x128000 │ │ │ │ - vstrcs d13, [r0, #-72] @ 0xffffffb8 │ │ │ │ - andcs sp, r8, r9, lsl fp │ │ │ │ - @ instruction: 0xf95cf000 │ │ │ │ - @ instruction: 0xf64f1e6a │ │ │ │ - @ instruction: 0xf6c773fd │ │ │ │ - @ instruction: 0x460773ff │ │ │ │ - ldmdble pc, {r1, r3, r4, r7, r9, lr} @ │ │ │ │ - stmib r0, {r8, r9, sp}^ │ │ │ │ - ldrtmi r5, [r8], -r0, lsl #6 │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - bicscs r4, lr, sl, lsl sl │ │ │ │ + stmib sp, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ + stmib sp, {r1, fp, ip, sp, lr}^ │ │ │ │ + strmi r9, [r1], r4, lsl #28 │ │ │ │ + mulsle lr, r3, r2 │ │ │ │ + andeq lr, r4, #1024 @ 0x400 │ │ │ │ + blle 69624c <__time64@plt+0x694b80> │ │ │ │ + blle 890804 <__time64@plt+0x88f138> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf9aaf000 │ │ │ │ + rscscc pc, pc, #4, 2 │ │ │ │ + mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ + mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ + addsmi r4, sl, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0xf04fd927 │ │ │ │ + stmib r0, {r8, r9}^ │ │ │ │ + ldmib sp, {r8, r9, lr}^ │ │ │ │ + strbmi r4, [r0], -r0, lsl #10 │ │ │ │ + stmdavc r2, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + pop {r2, ip, sp, pc} │ │ │ │ + bmi 7a6038 <__time64@plt+0x7a496c> │ │ │ │ + bicseq pc, lr, pc, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2077 @ 0xfffff7e3 │ │ │ │ + @ instruction: 0xf0004478 │ │ │ │ + @ instruction: 0x2c00f96d │ │ │ │ + bmi 6fc3bc <__time64@plt+0x6facf0> │ │ │ │ + tstpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-2074 @ 0xfffff7e6 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - @ instruction: 0x2d00f92d │ │ │ │ - bmi 63bc78 <__time64@plt+0x63a5ac> │ │ │ │ - ldmdami r8, {r2, r3, r4, r8, sp} │ │ │ │ - ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf924f000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - @ instruction: 0x4607f93b │ │ │ │ - stmib r0, {r8, r9, sp}^ │ │ │ │ - ldrtmi r5, [r8], -r0, lsl #6 │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ - beq 341244 <__time64@plt+0x33fb78> │ │ │ │ - @ instruction: 0xf605fb0a │ │ │ │ - @ instruction: 0xf0004630 │ │ │ │ - stmib r7, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - strmi r5, [r4], -r0 │ │ │ │ - @ instruction: 0xf8d82300 │ │ │ │ - blx 299132 <__time64@plt+0x297a66> │ │ │ │ - stmiane sl!, {r0, r3, r8, sl, ip, lr}^ │ │ │ │ - @ instruction: 0x0c03eb04 │ │ │ │ - adcsmi r3, r3, #12, 6 @ 0x30000000 │ │ │ │ - stm ip, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - mvnsle r0, r7 │ │ │ │ - pop {r3, r4, r5, r9, sl, lr} │ │ │ │ - svclt 0x000087f0 │ │ │ │ - andeq r1, r0, r2, lsl #27 │ │ │ │ - andeq r1, r0, r8, asr #27 │ │ │ │ - andeq r1, r0, r0, ror sp │ │ │ │ - andeq r1, r0, sl, ror sp │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ - stmdavs r7, {r2, r9, sl, lr} │ │ │ │ - blle 1190d58 <__time64@plt+0x118f68c> │ │ │ │ - @ instruction: 0xf64f2008 │ │ │ │ - @ instruction: 0xf6c778fd │ │ │ │ - @ instruction: 0xf00078ff │ │ │ │ - @ instruction: 0x1e7bf903 │ │ │ │ - strbmi r4, [r3, #-1541] @ 0xfffff9fb │ │ │ │ - movwcs sp, #2347 @ 0x92b │ │ │ │ - movwvc lr, #2496 @ 0x9c0 │ │ │ │ - cdpne 8, 7, cr6, cr3, cr6, {1} │ │ │ │ - stmdale r1!, {r0, r1, r6, r8, sl, lr} │ │ │ │ - ldrdhi pc, [r4], -r4 │ │ │ │ - @ instruction: 0xf04f2300 │ │ │ │ - strbtmi r0, [r4], -r0, lsl #24 │ │ │ │ - andeq lr, ip, #8, 22 @ 0x2000 │ │ │ │ - vmlaeq.f64 d14, d12, d3 │ │ │ │ - @ instruction: 0xf10c3401 │ │ │ │ - adcsmi r0, r4, #12, 24 @ 0xc00 │ │ │ │ - stm lr, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - blle ffcc51bc <__time64@plt+0xffcc3af0> │ │ │ │ - andmi pc, r0, #111 @ 0x6f │ │ │ │ - mulle fp, r7, r2 │ │ │ │ - stcle 15, cr2, [r9, #-0] │ │ │ │ - blx d1e2 <__time64@plt+0xbb16> │ │ │ │ - ldmib r3, {r0, r1, r2, ip, sp}^ │ │ │ │ + @ instruction: 0xf04ff963 │ │ │ │ + @ instruction: 0xf0000008 │ │ │ │ + @ instruction: 0xf04ff97f │ │ │ │ + strmi r0, [r0], r0, lsl #6 │ │ │ │ + movwmi lr, #2496 @ 0x9c0 │ │ │ │ + bl 13f7dc <__time64@plt+0x13e110> │ │ │ │ + bl 147584 <__time64@plt+0x145eb8> │ │ │ │ + b 13c6d8c <__time64@plt+0x13c56c0> │ │ │ │ + ldrtmi r0, [r8], -r7, lsl #15 │ │ │ │ + @ instruction: 0xf970f000 │ │ │ │ + andmi lr, r0, r8, asr #19 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrdne pc, [r4], -r9 │ │ │ │ + orreq lr, r5, r1, lsl #22 │ │ │ │ + @ instruction: 0x0c03eb01 │ │ │ │ + andeq lr, r3, #0, 22 │ │ │ │ + strmi lr, [r0, #-2524] @ 0xfffff624 │ │ │ │ + movweq pc, #49411 @ 0xc103 @ │ │ │ │ + stmib r2, {r0, r1, r3, r4, r5, r7, r9, lr}^ │ │ │ │ + @ instruction: 0xf8dc4500 │ │ │ │ + addsvs r4, r4, r8 │ │ │ │ + @ instruction: 0xe7bad1f0 │ │ │ │ + andeq r1, r0, sl, lsl #29 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r6, ror lr │ │ │ │ + andeq r1, r0, r0, lsl #29 │ │ │ │ + strcc lr, [r8], #-2413 @ 0xfffff693 │ │ │ │ + strpl lr, [r2], -sp, asr #19 │ │ │ │ + stmdavs r6, {r0, r2, r9, sl, lr} │ │ │ │ + stmdavc r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x9e06e9cd │ │ │ │ + blle 17d10d8 <__time64@plt+0x17cfa0c> │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + ldmibvc sp!, {r0, r1, r2, r3, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmibvc pc!, {r0, r1, r2, r6, r7, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ + @ instruction: 0xf93cf000 │ │ │ │ + mvnscc pc, #-2147483647 @ 0x80000001 │ │ │ │ + strbmi r4, [fp, #-1543] @ 0xfffff9f9 │ │ │ │ + @ instruction: 0xf04fd93f │ │ │ │ + stmib r0, {r8, r9}^ │ │ │ │ + @ instruction: 0xf8d56300 │ │ │ │ + @ instruction: 0xf1088000 │ │ │ │ + strbmi r3, [fp, #-1023] @ 0xfffffc01 │ │ │ │ + stmdavs r8!, {r0, r1, r3, r5, fp, ip, lr, pc}^ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + bl 17158 <__time64@plt+0x15a8c> │ │ │ │ + bl c9120 <__time64@plt+0xc7a54> │ │ │ │ + ldmib lr, {r1, sl, fp}^ │ │ │ │ + @ instruction: 0xf1014500 │ │ │ │ + cps #1 │ │ │ │ + strbmi r0, [r1, #-524] @ 0xfffffdf4 │ │ │ │ + strmi lr, [r0, #-2508] @ 0xfffff634 │ │ │ │ + ldrdmi pc, [r8], -lr │ │ │ │ + andmi pc, r8, ip, asr #17 │ │ │ │ + @ instruction: 0xf06fdbed │ │ │ │ + addsmi r4, r6, #0, 4 │ │ │ │ + cdpcs 0, 0, cr13, cr0, cr15, {0} │ │ │ │ + b 13fcd78 <__time64@plt+0x13fb6ac> │ │ │ │ + bl 106a60 <__time64@plt+0x105394> │ │ │ │ + bl c5964 <__time64@plt+0xc4298> │ │ │ │ + ldmib r3, {r7}^ │ │ │ │ stmib r3, {r0, r8, sp}^ │ │ │ │ - movwcc r1, #49665 @ 0xc201 │ │ │ │ - mvnsle r4, r3, lsl #5 │ │ │ │ - pop {r3, r5, r9, sl, lr} │ │ │ │ - strdcs r8, [ip], -r0 │ │ │ │ - @ instruction: 0xf000fb07 │ │ │ │ - @ instruction: 0xf8cef000 │ │ │ │ - andvc lr, r0, r5, asr #19 │ │ │ │ - stmdavs r6!, {r0, r1, r9, sl, lr} │ │ │ │ - strbmi r1, [r2, #-3698] @ 0xfffff18e │ │ │ │ - @ instruction: 0xf8d4bf98 │ │ │ │ - stmible lr, {r2, pc}^ │ │ │ │ - bmi 2ff170 <__time64@plt+0x2fdaa4> │ │ │ │ - stmdami fp, {r2, r3, r4, r8, sp} │ │ │ │ + @ instruction: 0xf1031201 │ │ │ │ + addmi r0, r3, #12, 6 @ 0x30000000 │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r3, [r8], -r0, lsl #8 │ │ │ │ + @ instruction: 0x5602e9dd │ │ │ │ + stmdavc r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + pop {r1, r2, ip, sp, pc} │ │ │ │ + b 13e6174 <__time64@plt+0x13e4aa8> │ │ │ │ + bl 106a90 <__time64@plt+0x1053c4> │ │ │ │ + b 13c5994 <__time64@plt+0x13c42c8> │ │ │ │ + @ instruction: 0xf0000080 │ │ │ │ + stmib r7, {r0, r1, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + strmi r6, [r3], -r0 │ │ │ │ + ldrdhi pc, [r0], -r5 │ │ │ │ + rscscc pc, pc, #8, 2 │ │ │ │ + ldmle r8, {r1, r3, r6, r8, sl, lr}^ │ │ │ │ + ldr r6, [r9, r8, ror #16]! │ │ │ │ + @ instruction: 0xf04f4a0d │ │ │ │ + stmdami sp, {r2, r3, r4, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf8a2f000 │ │ │ │ - @ instruction: 0xf0002008 │ │ │ │ - movwcs pc, #2233 @ 0x8b9 @ │ │ │ │ - movwvc lr, #2496 @ 0x9c0 │ │ │ │ - mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ - mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ - stmdavs r6!, {r0, r2, r9, sl, lr} │ │ │ │ - addsmi r1, sl, #1824 @ 0x720 │ │ │ │ - @ instruction: 0xe7d5d9b4 │ │ │ │ - andeq r1, r0, ip, ror #24 │ │ │ │ - andeq r1, r0, r6, ror ip │ │ │ │ - ldrbtmi r4, [fp], #-2829 @ 0xfffff4f3 │ │ │ │ - ldmiblt r2, {r1, r3, r4, fp, sp, lr} │ │ │ │ - bleq ff040cfc <__time64@plt+0xff03f630> │ │ │ │ - svclt 0x00082800 │ │ │ │ - andcs r2, r1, #8 │ │ │ │ - andsvs r6, sl, r8, asr r0 │ │ │ │ - blx 440dfc <__time64@plt+0x43f730> │ │ │ │ - stc 13, cr13, [r3, #8] │ │ │ │ - ldrbmi r0, [r0, -r2, lsl #22]! │ │ │ │ - ldmib r1, {r1, r8, sp, pc}^ │ │ │ │ - stmib r3, {r8}^ │ │ │ │ - ldrbmi r0, [r0, -r2, lsl #2]! │ │ │ │ + @ instruction: 0xf8bcf000 │ │ │ │ + andeq pc, r8, pc, asr #32 │ │ │ │ + @ instruction: 0xf8d8f000 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmib r0, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf64f6300 │ │ │ │ + @ instruction: 0xf6c773fd │ │ │ │ + @ instruction: 0xf8d573ff │ │ │ │ + @ instruction: 0xf1088000 │ │ │ │ + addsmi r3, sl, #-268435441 @ 0xf000000f │ │ │ │ + bfi sp, fp, (invalid: 19:6) │ │ │ │ + andeq r1, r0, r8, lsr #26 │ │ │ │ + andeq r1, r0, r2, lsr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ + ldmiblt sl, {r1, r3, r4, fp, sp, lr} │ │ │ │ + bleq ff0414bc <__time64@plt+0xff03fdf0> │ │ │ │ + @ instruction: 0xf04f2800 │ │ │ │ + svclt 0x00080201 │ │ │ │ + stmib r3, {r3, sp}^ │ │ │ │ + cdp 0, 15, cr2, cr1, cr0, {0} │ │ │ │ + vstrle s30, [r2, #-64] @ 0xffffffc0 │ │ │ │ + bleq c100c <__time64@plt+0xbf940> │ │ │ │ + tstge r4, r0, ror r7 │ │ │ │ + ldrdeq lr, [r0, -r1] │ │ │ │ + smlabteq r2, r3, r9, lr │ │ │ │ + svclt 0x00004770 │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ - andeq r4, r0, r2, lsl #10 │ │ │ │ - stmdacs r1, {r4, r5, r8, sl, ip, sp, pc} │ │ │ │ - addlt r4, r9, r5, lsl #12 │ │ │ │ - bmi 3bb67c <__time64@plt+0x3b9fb0> │ │ │ │ - stmdami lr, {r0, r1, r3, r4, r5, r6, r8, sp} │ │ │ │ + andeq r3, r0, r2, asr #26 │ │ │ │ + @ instruction: 0xf84d2801 │ │ │ │ + strmi r4, [r4], -ip, lsl #26 │ │ │ │ + @ instruction: 0x5e01e9cd │ │ │ │ + stmdble r7, {r0, r3, r7, ip, sp, pc} │ │ │ │ + @ instruction: 0xf04f4a0f │ │ │ │ + stmdami pc, {r0, r1, r3, r4, r5, r6, r8} @ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf864f000 │ │ │ │ - strbtmi r2, [r8], -r0, lsl #2 │ │ │ │ - ldmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrd pc, [r8], -pc @ │ │ │ │ - ldceq 1, cr15, [r0], {13} │ │ │ │ - bl 39667c <__time64@plt+0x394fb0> │ │ │ │ - @ instruction: 0xf10e1e05 │ │ │ │ - ldm sp, {r4, r9, sl, fp} │ │ │ │ - stm ip, {r0, r1, r2, r3} │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - andlt r0, r9, pc │ │ │ │ - svclt 0x0000bd30 │ │ │ │ - andeq r1, r0, r0, ror ip │ │ │ │ - andeq r1, r0, r6, ror ip │ │ │ │ - andeq r4, r0, r0, lsr #9 │ │ │ │ - stmdacs r1, {r4, r5, r8, sl, ip, sp, pc} │ │ │ │ - stc 6, cr4, [sp, #-20]! @ 0xffffffec │ │ │ │ - addlt r8, r5, r4, lsl #22 │ │ │ │ - bmi 77b6d0 <__time64@plt+0x77a004> │ │ │ │ - ldmdami sp, {r1, r7, r8, sp} │ │ │ │ + @ instruction: 0xf870f000 │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fb4668 │ │ │ │ + blmi 301204 <__time64@plt+0x2ffb38> │ │ │ │ + blvc c10c4 <__time64@plt+0xbf9f8> │ │ │ │ + bl d6c40 <__time64@plt+0xd5574> │ │ │ │ + ldmib sp, {r2, ip}^ │ │ │ │ + stmib r0, {r8, r9, sp}^ │ │ │ │ + stc 3, cr2, [r0, #16] │ │ │ │ + andlt r7, r9, r6, lsl #22 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf85db002 │ │ │ │ + svclt 0x0000fb04 │ │ │ │ + andeq r1, r0, r0, lsl sp │ │ │ │ + andeq r1, r0, r6, lsl sp │ │ │ │ + ldrdeq r3, [r0], -r0 │ │ │ │ + @ instruction: 0xf84d2801 │ │ │ │ + stmib sp, {r2, r3, r8, sl, fp, lr}^ │ │ │ │ + strmi r5, [r5], -r1, lsl #28 │ │ │ │ + blhi 140f40 <__time64@plt+0x13f874> │ │ │ │ + stmdble r7, {r0, r2, r7, ip, sp, pc} │ │ │ │ + @ instruction: 0xf04f4a20 │ │ │ │ + stmdami r0!, {r1, r7, r8} │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf83af000 │ │ │ │ - tstcs r0, fp, lsl ip │ │ │ │ - ldrbtmi r4, [ip], #-1640 @ 0xfffff998 │ │ │ │ - stmib sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strne lr, [r5], #-2820 @ 0xfffff4fc │ │ │ │ + @ instruction: 0xf840f000 │ │ │ │ + @ instruction: 0xf04f4c1e │ │ │ │ + strbtmi r0, [r8], -r0, lsl #2 │ │ │ │ + ldc 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ - ldc2l 0, cr15, [r2, #-0] │ │ │ │ - bleq 6403e4 <__time64@plt+0x63ed18> │ │ │ │ - ldrdeq lr, [r6, -r4] │ │ │ │ - stc2l 0, cr15, [ip, #-0] │ │ │ │ - bleq 6003f0 <__time64@plt+0x5fed24> │ │ │ │ - ldrdeq lr, [r0, -sp] │ │ │ │ - blhi 1200bd4 <__time64@plt+0x11ff508> │ │ │ │ - blvc 300974 <__time64@plt+0x2ff2a8> │ │ │ │ - blhi 200b9c <__time64@plt+0x1ff4d0> │ │ │ │ - stc2l 0, cr15, [r0, #-0] │ │ │ │ - bleq 680408 <__time64@plt+0x67ed3c> │ │ │ │ - ldrdeq lr, [r4, -r4] │ │ │ │ - ldc2 0, cr15, [sl, #-0] │ │ │ │ - bleq 440414 <__time64@plt+0x43ed48> │ │ │ │ - bleq 1040bf8 <__time64@plt+0x103f52c> │ │ │ │ - bleq 40bf8 <__time64@plt+0x3f52c> │ │ │ │ - ldc 0, cr11, [sp], #20 │ │ │ │ - vldmdblt r0!, {d8-d9} │ │ │ │ + ldc2 0, cr15, [lr] │ │ │ │ + bleq 640bbc <__time64@plt+0x63f4f0> │ │ │ │ + bl 116cac <__time64@plt+0x1155e0> │ │ │ │ + ldmib r4, {r0, r2, sl, ip}^ │ │ │ │ + @ instruction: 0xf0000106 │ │ │ │ + mcrr 13, 9, pc, r1, cr5 @ │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r8, r9, fp}^ │ │ │ │ + cdp 1, 3, cr0, cr8, cr0, {0} │ │ │ │ + vldr d8, [pc, #284] @ 5bf0 <__time64@plt+0x4524> │ │ │ │ + vmul.f64 d7, d8, d14 │ │ │ │ + @ instruction: 0xf0008b07 │ │ │ │ + mcrr 13, 8, pc, r1, cr9 @ │ │ │ │ + ldmib r4, {r0, r3, r4, r8, r9, fp}^ │ │ │ │ + @ instruction: 0xf0000104 │ │ │ │ + mcrr 13, 8, pc, r1, cr3 @ │ │ │ │ + vmov.32 r0, d9[1] │ │ │ │ + vsub.f64 d0, d8, d0 │ │ │ │ + andlt r0, r5, r0, lsl #22 │ │ │ │ + blhi 140df0 <__time64@plt+0x13f724> │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0xf85db002 │ │ │ │ + svclt 0x0000fb04 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ - andeq r1, r0, ip, lsl ip │ │ │ │ - andeq r1, r0, r2, lsr #24 │ │ │ │ - andeq r4, r0, r6, asr r4 │ │ │ │ - strmi fp, [r3], -r8, lsl #10 │ │ │ │ - strmi r4, [ip], r5, lsl #16 │ │ │ │ - ldrbtmi r4, [r8], #-1553 @ 0xfffff9ef │ │ │ │ - @ instruction: 0xf0004662 │ │ │ │ - andcs pc, r1, r7, lsl #20 │ │ │ │ - @ instruction: 0x4008e8bd │ │ │ │ - ldmiblt r8, {ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x00001bba │ │ │ │ - @ instruction: 0xf7fcb508 │ │ │ │ - @ instruction: 0xeeb6e976 │ │ │ │ - vadd.f64 d7, d0, d0 │ │ │ │ - vstrlt d0, [r8, #-284] @ 0xfffffee4 │ │ │ │ - stmdalt ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x00001cb0 │ │ │ │ + @ instruction: 0x00001cb6 │ │ │ │ + andeq r3, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + strmi r4, [ip], r3, lsl #12 │ │ │ │ + ldrmi r4, [r1], -r6, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-1634 @ 0xfffff99e │ │ │ │ + blx 1141b34 <__time64@plt+0x1140468> │ │ │ │ + @ instruction: 0x3e00e9dd │ │ │ │ + andeq pc, r1, pc, asr #32 │ │ │ │ + @ instruction: 0xf000b002 │ │ │ │ + svclt 0x0000ba11 │ │ │ │ + andeq r1, r0, lr, lsr ip │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + ldcl 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ + blvc 4162c <__time64@plt+0x3ff60> │ │ │ │ + bleq 1201418 <__time64@plt+0x11ffd4c> │ │ │ │ + svclt 0x0000bd08 │ │ │ │ + ldclt 7, cr15, [r2], #-1004 @ 0xfffffc14 │ │ │ │ strmi r2, [r1], -r1, lsl #16 │ │ │ │ - svclt 0x0038b510 │ │ │ │ - addcs r2, r0, r1, lsl #2 │ │ │ │ - svc 0x00def7fb │ │ │ │ + @ instruction: 0x4e02e96d │ │ │ │ + tstcs r1, r8, lsr pc │ │ │ │ + addeq pc, r0, pc, asr #32 │ │ │ │ + bl ff8c3b60 <__time64@plt+0xff8c2494> │ │ │ │ tstlt r8, r4, lsl #12 │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ sbcscs r4, r8, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ - andcs pc, r1, r1, ror #19 │ │ │ │ - @ instruction: 0xf9b4f000 │ │ │ │ + andcs pc, r1, r7, lsl sl @ │ │ │ │ + @ instruction: 0xf9e8f000 │ │ │ │ svclt 0x0000e7f0 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - muleq r0, r2, fp │ │ │ │ - andeq r1, r0, ip, ror #22 │ │ │ │ - svclt 0x00e4f7fb │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andeq r1, r0, sl, lsl #24 │ │ │ │ + andeq r1, r0, r4, ror #23 │ │ │ │ + bllt ffa43b94 <__time64@plt+0xffa424c8> │ │ │ │ @ instruction: 0xf7fbb108 │ │ │ │ - ldrbmi fp, [r0, -r1, ror #31]! │ │ │ │ - bmi f180a8 <__time64@plt+0xf169dc> │ │ │ │ - push {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - @ instruction: 0x460d47f0 │ │ │ │ - tstcs r1, r4, lsl #12 │ │ │ │ - @ instruction: 0x4603589e │ │ │ │ - ldmdavs r0!, {r3, r4, r5, r9, fp, lr} │ │ │ │ - @ instruction: 0xf7fc447a │ │ │ │ - strtmi lr, [r0], -r4, ror #17 │ │ │ │ - stm lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdls pc, [r0], -r5 │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - @ instruction: 0xf8dfd03d │ │ │ │ - @ instruction: 0xf10080cc │ │ │ │ - svcmi 0x00320a07 │ │ │ │ - ldrbtmi r3, [r8], #1292 @ 0x50c │ │ │ │ - and r4, ip, pc, ror r4 │ │ │ │ - eorsle r2, r8, r1, lsl #18 │ │ │ │ - beq 81828 <__time64@plt+0x8015c> │ │ │ │ - subscs r4, sp, r9, lsl r6 │ │ │ │ - ldm r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 343560 <__time64@plt+0x341e94> │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ - strbmi sp, [r8], -r7, lsr #32 │ │ │ │ - ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - movteq pc, #448 @ 0x1c0 @ │ │ │ │ - ldrbmi r4, [r3, #-1540] @ 0xfffff9fc │ │ │ │ - @ instruction: 0x464bd936 │ │ │ │ - @ instruction: 0x463a6830 │ │ │ │ - @ instruction: 0xf7fc2101 │ │ │ │ - @ instruction: 0xf855e8b8 │ │ │ │ - strtmi r3, [r2], #3076 @ 0xc04 │ │ │ │ + ldrbmi fp, [r0, -r5, ror #23]! │ │ │ │ + stmdb sp!, {r0, r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ + strmi r4, [r4], -r8, lsl #10 │ │ │ │ + bmi 11973f0 <__time64@plt+0x1195d24> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + strvs lr, [r2, -sp, asr #19] │ │ │ │ + stmdbhi r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmpl lr, {r1, r2, r9, sl, fp, sp, pc} │ │ │ │ + bmi 10573e0 <__time64@plt+0x1055d14> │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + stcl 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + @ instruction: 0xf8d5ec8c │ │ │ │ + @ instruction: 0xf1b99000 │ │ │ │ + suble r0, r2, r0, lsl #30 │ │ │ │ + ldrdhi pc, [ip], #143 @ 0x8f @ │ │ │ │ + beq 201ff4 <__time64@plt+0x200928> │ │ │ │ + streq pc, [ip, #-261] @ 0xfffffefb │ │ │ │ + ldrbtmi r4, [r8], #3897 @ 0xf39 │ │ │ │ + and r4, sp, pc, ror r4 │ │ │ │ + suble r2, r4, r1, lsl #18 │ │ │ │ + @ instruction: 0xf04f4619 │ │ │ │ + cpsie f, #29 │ │ │ │ + @ instruction: 0xf7fb0a01 │ │ │ │ + @ instruction: 0xf855ecec │ │ │ │ + @ instruction: 0xf1b99b0c │ │ │ │ + eorle r0, sl, r0, lsl #30 │ │ │ │ + @ instruction: 0xf7fb4648 │ │ │ │ + @ instruction: 0xf1c0ec6c │ │ │ │ + strmi r0, [r4], -r0, asr #6 │ │ │ │ + stmdble r3, {r0, r1, r4, r6, r8, sl, lr}^ │ │ │ │ + @ instruction: 0x464b6830 │ │ │ │ + @ instruction: 0xf04f463a │ │ │ │ + strtmi r0, [r2], #257 @ 0x101 │ │ │ │ + ldc 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ + stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ svclt 0x00c82b7f │ │ │ │ - beq 141864 <__time64@plt+0x140198> │ │ │ │ - @ instruction: 0xf855dd1f │ │ │ │ + beq 142070 <__time64@plt+0x1409a4> │ │ │ │ + @ instruction: 0xf855dd2a │ │ │ │ ldmdavs r3!, {r3, sl, fp, ip} │ │ │ │ - bicsle r2, r7, r0, lsl #18 │ │ │ │ - andcs r4, r5, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0xf10a2101 │ │ │ │ + bicsle r2, r5, r0, lsl #18 │ │ │ │ + andeq pc, r5, #79 @ 0x4f │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf10a4821 │ │ │ │ ldrbtmi r0, [r8], #-2565 @ 0xfffff5fb │ │ │ │ - svc 0x00f0f7fb │ │ │ │ - blls 3435b0 <__time64@plt+0x341ee4> │ │ │ │ + bl ffa43c54 <__time64@plt+0xffa42588> │ │ │ │ + blls 343dc0 <__time64@plt+0x3426f4> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - ldmdavs r1!, {r0, r1, r2, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - pop {r1, r3, sp} │ │ │ │ - @ instruction: 0xf7fc47f0 │ │ │ │ - ldmdami r4, {r0, r1, r3, r4, r5, r7, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf10a2207 │ │ │ │ - ldrbtmi r0, [r8], #-2570 @ 0xfffff5f6 │ │ │ │ - svc 0x00def7fb │ │ │ │ - bmi 47f390 <__time64@plt+0x47dcc4> │ │ │ │ - ldmdavs r0!, {r0, r8, sp} │ │ │ │ - beq 2818b0 <__time64@plt+0x2801e4> │ │ │ │ - @ instruction: 0xf7fc447a │ │ │ │ - ldrb lr, [r6, r8, lsl #17] │ │ │ │ - andcs r6, r2, #3342336 @ 0x330000 │ │ │ │ - strbmi r2, [r0], -r1, lsl #2 │ │ │ │ - svc 0x00cef7fb │ │ │ │ - beq 2415dc <__time64@plt+0x23ff10> │ │ │ │ + ldmib sp, {r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf04f4500 │ │ │ │ + ldmdavs r1!, {r1, r3} │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xae06e9dd │ │ │ │ + @ instruction: 0xf7fbb008 │ │ │ │ + ldmdami r6, {r0, r1, r3, r5, r7, sl, fp, ip, sp, pc} │ │ │ │ + andeq pc, r7, #79 @ 0x4f │ │ │ │ + beq 2c20c0 <__time64@plt+0x2c09f4> │ │ │ │ + @ instruction: 0xf7fb4478 │ │ │ │ + ldr lr, [r8, lr, asr #23]! │ │ │ │ + @ instruction: 0xf04f4a12 │ │ │ │ + cpsie a, #1 │ │ │ │ + ldmdavs r0!, {r0, r3, r9, fp} │ │ │ │ + @ instruction: 0xf7fb447a │ │ │ │ + @ instruction: 0xe7caec76 │ │ │ │ + @ instruction: 0xf04f6833 │ │ │ │ + @ instruction: 0xf04f0202 │ │ │ │ + strbmi r0, [r0], -r1, lsl #2 │ │ │ │ + beq 241e00 <__time64@plt+0x240734> │ │ │ │ + bl fee43cb4 <__time64@plt+0xfee425e8> │ │ │ │ stcls 8, cr15, [ip], {85} @ 0x55 │ │ │ │ - svclt 0x0000e7bd │ │ │ │ - andeq r3, r0, r0, lsr #21 │ │ │ │ + svclt 0x0000e7ae │ │ │ │ + muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r1, r0, r8, asr fp │ │ │ │ - andeq r1, r0, r2, asr #22 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - strdeq r1, [r0], -r6 │ │ │ │ - ldrdeq r1, [r0], -sl │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - push {r0, r1, r3, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x46814ff0 │ │ │ │ - @ instruction: 0xf8df447b │ │ │ │ - addlt ip, r5, r8, ror #3 │ │ │ │ - ldmdavs fp, {r3, r7, r9, sl, lr} │ │ │ │ - strdlt r4, [fp, -ip] │ │ │ │ + andeq r1, r0, r2, asr #23 │ │ │ │ + andeq r1, r0, sl, lsr #23 │ │ │ │ + andeq r1, r0, ip, lsr #23 │ │ │ │ + andeq r1, r0, r6, asr fp │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0xf84d4b89 │ │ │ │ + @ instruction: 0xf8df4d24 │ │ │ │ + stmib sp, {r2, r5, r9, lr, pc}^ │ │ │ │ + stmib sp, {r0, r9, sl, ip, lr}^ │ │ │ │ + strmi r7, [r8], r3, lsl #16 │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + strmi r9, [r1], r5, lsl #20 │ │ │ │ + ldrbtmi r6, [ip], #2075 @ 0x81b │ │ │ │ + @ instruction: 0xbe07e9cd │ │ │ │ + smlabblt fp, r5, r0, fp │ │ │ │ ldmiblt r1, {r0, r3, r4, fp, ip, sp, lr}^ │ │ │ │ - ldrbtmi r4, [r8], #-2166 @ 0xfffff78a │ │ │ │ + ldrbtmi r4, [r8], #-2176 @ 0xfffff780 │ │ │ │ ldrdge pc, [r0], -r0 │ │ │ │ vmls.f d4, d16, d2[2] │ │ │ │ - @ instruction: 0xf85880ce │ │ │ │ - b 13d15a0 <__time64@plt+0x13cfed4> │ │ │ │ + @ instruction: 0xf85880e1 │ │ │ │ + b 13d1dd8 <__time64@plt+0x13d070c> │ │ │ │ ldmdavc r9, {r1, r3, r7, r9, sl, fp} │ │ │ │ @ instruction: 0xf040292d │ │ │ │ - ldmdavc r9, {r1, r2, r6, r7, pc}^ │ │ │ │ + ldmdavc r9, {r0, r3, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - @ instruction: 0xf10a80c2 │ │ │ │ + @ instruction: 0xf10a80d5 │ │ │ │ andvs r0, r1, r1, lsl #2 │ │ │ │ stmdacs sp!, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ movwcc fp, #7960 @ 0x1f18 │ │ │ │ - stmdbmi sl!, {r0, r1, r2, r3, r5, ip, lr, pc}^ │ │ │ │ - ldmvs r5, {sp} │ │ │ │ - stmib r1, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - pushlt {} @ │ │ │ │ - ldmdbvs r5, {r0, r1, r2, r7, sp, lr, pc}^ │ │ │ │ - stccs 2, cr3, [r0, #-48] @ 0xffffffd0 │ │ │ │ - addhi pc, r3, r0 │ │ │ │ - ldmle r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ + ldmdbmi r4!, {r0, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + ldrbtmi r6, [r9], #-2197 @ 0xfffff76b │ │ │ │ + andeq lr, r0, r1, asr #19 │ │ │ │ + adds fp, r9, r5, lsr r9 │ │ │ │ + @ instruction: 0xf1026955 │ │ │ │ + stccs 2, cr0, [r0, #-48] @ 0xffffffd0 │ │ │ │ + addshi pc, r4, r0 │ │ │ │ + ldmle r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ adcmi r7, r9, #1638400 @ 0x190000 │ │ │ │ - ldmdavs r1, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - stmdbcs r1, {r3, r4, r6, sl, fp, ip} │ │ │ │ - addhi pc, r4, r0 │ │ │ │ - rsbsle r2, sl, r2, lsl #18 │ │ │ │ - cmnle lr, r0, lsl #18 │ │ │ │ - blcs 236c0 <__time64@plt+0x21ff4> │ │ │ │ - addhi pc, ip, r0, asr #32 │ │ │ │ - ldrbtmi r4, [sl], #-2651 @ 0xfffff5a5 │ │ │ │ + ldmdavs r1, {r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + andeq pc, r1, r3, lsl #2 │ │ │ │ + @ instruction: 0xf0002901 │ │ │ │ + stmdbcs r2, {r0, r4, r7, pc} │ │ │ │ + addhi pc, sl, r0 │ │ │ │ + cmnle ip, r0, lsl #18 │ │ │ │ + blcs 23f00 <__time64@plt+0x22834> │ │ │ │ + addshi pc, sl, r0, asr #32 │ │ │ │ + ldrbtmi r4, [sl], #-2659 @ 0xfffff59d │ │ │ │ strbmi r6, [fp, #-2067] @ 0xfffff7ed │ │ │ │ - addshi pc, r8, r0, lsl #5 │ │ │ │ - @ instruction: 0xf8584959 │ │ │ │ - movwcc r0, #4131 @ 0x1023 │ │ │ │ - andsvs r4, r3, r9, ror r4 │ │ │ │ - strtmi r6, [r8], -r8, asr #32 │ │ │ │ - pop {r0, r2, ip, sp, pc} │ │ │ │ - ldmdami r5, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - ldmvs r5, {sl, sp} │ │ │ │ - ldrbtmi r1, [r8], #-3230 @ 0xfffff362 │ │ │ │ + adchi pc, r7, r0, lsl #5 │ │ │ │ + @ instruction: 0xf8584961 │ │ │ │ + @ instruction: 0xf1030023 │ │ │ │ + andsvs r0, r3, r1, lsl #6 │ │ │ │ + subvs r4, r8, r9, ror r4 │ │ │ │ + andlt r4, r5, r8, lsr #12 │ │ │ │ + strmi lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + @ instruction: 0x6702e9dd │ │ │ │ + stmdbhi r4, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blge 1c053c <__time64@plt+0x1bee70> │ │ │ │ + @ instruction: 0xf85db008 │ │ │ │ + ldmdami r8, {r2, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + streq pc, [r2], -r3, lsl #2 │ │ │ │ + ldrbtmi r6, [r8], #-2197 @ 0xfffff76b │ │ │ │ strmi lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ - suble r2, r0, r0, lsl #26 │ │ │ │ - andls pc, ip, sp, asr #17 │ │ │ │ + eorsle r2, pc, r0, lsl #26 │ │ │ │ streq pc, [ip], #-258 @ 0xfffffefe │ │ │ │ - strbtmi r4, [r1], fp, lsl #13 │ │ │ │ - @ instruction: 0xae01e9cd │ │ │ │ + stmib sp, {r0, r1, r3, r7, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf8cdae01 │ │ │ │ + strbtmi r9, [r1], ip │ │ │ │ stcvc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf7fb4638 │ │ │ │ - ldrtmi lr, [r1], -sl, lsr #31 │ │ │ │ - strmi r4, [r2], -r2, lsl #13 │ │ │ │ - @ instruction: 0xf7fc4638 │ │ │ │ - bllt c3f72c <__time64@plt+0xc3e060> │ │ │ │ + @ instruction: 0x4682eb7e │ │ │ │ + ldrtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7fb4638 │ │ │ │ + bllt 840ed4 <__time64@plt+0x83f808> │ │ │ │ andcc pc, sl, r6, lsl r8 @ │ │ │ │ svclt 0x00182b3d │ │ │ │ - @ instruction: 0xd1202b00 │ │ │ │ + tstle lr, r0, lsl #22 │ │ │ │ stcne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ suble r2, sl, r1, lsl #18 │ │ │ │ - sbcsle r2, r2, r2, lsl #18 │ │ │ │ - ldrbmi fp, [r9], -r9, asr #19 │ │ │ │ - ldrtmi r4, [fp], ip, asr #13 │ │ │ │ - ldrd pc, [r8], -sp │ │ │ │ - @ instruction: 0xf8dd4657 │ │ │ │ - @ instruction: 0xf8dd900c │ │ │ │ - blcs f6d5f4 <__time64@plt+0xf6bf28> │ │ │ │ - strbmi sp, [r9, #-97] @ 0xffffff9f │ │ │ │ - blmi ebbf04 <__time64@plt+0xeba838> │ │ │ │ - ldrbtmi r4, [fp], #-1222 @ 0xfffffb3a │ │ │ │ - ldrdcs pc, [r4], -lr │ │ │ │ + sbcle r2, r7, r2, lsl #18 │ │ │ │ + blcs f7450c <__time64@plt+0xf72e40> │ │ │ │ + @ instruction: 0x46cc4659 │ │ │ │ + ldrdls pc, [ip], -sp │ │ │ │ + @ instruction: 0x465746bb │ │ │ │ + @ instruction: 0xae01e9dd │ │ │ │ + strbmi sp, [r9, #-103] @ 0xffffff99 │ │ │ │ + blmi f7c768 <__time64@plt+0xf7b09c> │ │ │ │ + @ instruction: 0xf8de44c6 │ │ │ │ + ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf10a605a │ │ │ │ - bmi dc6204 <__time64@plt+0xdc4b38> │ │ │ │ + bmi e86a58 <__time64@plt+0xe8538c> │ │ │ │ andsvs r4, r3, sl, ror r4 │ │ │ │ - stmiavs r5!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - stccs 4, cr3, [r0, #-48] @ 0xffffffd0 │ │ │ │ - ldrbmi sp, [r9], -r8, asr #3 │ │ │ │ - blmi cd7140 <__time64@plt+0xcd5a74> │ │ │ │ - orrmi pc, r0, r1, lsl #2 │ │ │ │ - bmi c93a1c <__time64@plt+0xc92350> │ │ │ │ - @ instruction: 0xf85c447a │ │ │ │ - @ instruction: 0xf8580003 │ │ │ │ - tstcs r1, r1, lsr #32 │ │ │ │ - @ instruction: 0xf7fb6800 │ │ │ │ - ldrcs lr, [pc, #-4026]! @ 4672 <__time64@plt+0x2fa6> │ │ │ │ - ldmdbvs r5, {r0, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - strmi r3, [r3], -ip, lsl #4 │ │ │ │ - @ instruction: 0xf47f2d00 │ │ │ │ - blmi ab1430 <__time64@plt+0xaafd64> │ │ │ │ - ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi a7f5d8 <__time64@plt+0xa7df0c> │ │ │ │ - andsvs r4, r8, fp, ror r4 │ │ │ │ - andlt r4, r5, r8, lsr #12 │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ - blcs 237c0 <__time64@plt+0x220f4> │ │ │ │ - blmi 97988c <__time64@plt+0x9781c0> │ │ │ │ + stmiavs r5!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + streq pc, [ip], #-260 @ 0xfffffefc │ │ │ │ + bicle r2, r9, r0, lsl #26 │ │ │ │ + @ instruction: 0x46cc4659 │ │ │ │ + @ instruction: 0xf1014b35 │ │ │ │ + @ instruction: 0xf1014180 │ │ │ │ + bmi d1266c <__time64@plt+0xd10fa0> │ │ │ │ + andeq pc, r3, ip, asr r8 @ │ │ │ │ + eorcc pc, r1, r8, asr r8 @ │ │ │ │ + @ instruction: 0xf04f447a │ │ │ │ + stmdavs r0, {r0, r8} │ │ │ │ + bl fe343e70 <__time64@plt+0xfe3427a4> │ │ │ │ + ldreq pc, [pc, #-79]! @ 5e39 <__time64@plt+0x476d> │ │ │ │ + ldmdbvs r5, {r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + andeq pc, ip, #-2147483648 @ 0x80000000 │ │ │ │ + stccs 6, cr4, [r0, #-12] │ │ │ │ + svcge 0x006cf47f │ │ │ │ + ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ + @ instruction: 0xe7e16819 │ │ │ │ + ldrbtmi r4, [fp], #-2857 @ 0xfffff4d7 │ │ │ │ + usada8 r5, r8, r0, r6 │ │ │ │ + blcs 24018 <__time64@plt+0x2294c> │ │ │ │ + blmi 9fa0b8 <__time64@plt+0x9f89ec> │ │ │ │ subsvs r4, r8, fp, ror r4 │ │ │ │ - ldrbmi lr, [r7], -r9, lsl #15 │ │ │ │ - orrle r2, r6, sp, lsr fp │ │ │ │ - @ instruction: 0x1c7b4a22 │ │ │ │ + blcs f7fcb0 <__time64@plt+0xf7e5e4> │ │ │ │ + @ instruction: 0xf47f4657 │ │ │ │ + bmi 931cac <__time64@plt+0x9305e0> │ │ │ │ + movweq pc, #4359 @ 0x1107 @ │ │ │ │ ldrbtmi r4, [sl], #-1075 @ 0xfffffbcd │ │ │ │ - @ instruction: 0xe7806053 │ │ │ │ - ldrbtmi r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ - @ instruction: 0xe77c6058 │ │ │ │ - tstcs r1, r8, lsl fp │ │ │ │ - ldrbtmi r4, [sl], #-2590 @ 0xfffff5e2 │ │ │ │ - andeq pc, r3, ip, asr r8 @ │ │ │ │ - stmdavs r0, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ - svc 0x0088f7fb │ │ │ │ - @ instruction: 0xf04fe7cd │ │ │ │ - @ instruction: 0xe76e35ff │ │ │ │ - tstcs r1, r1, lsl fp │ │ │ │ - ldrbtmi r4, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ + @ instruction: 0xe7736053 │ │ │ │ + ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ + @ instruction: 0xe76f6058 │ │ │ │ + @ instruction: 0xf04f4b19 │ │ │ │ + bmi 7c62e0 <__time64@plt+0x7c4c14> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - stmdavs r0, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ - svc 0x007af7fb │ │ │ │ - bmi 57f5a8 <__time64@plt+0x57dedc> │ │ │ │ - ldrtmi r3, [lr], #-1793 @ 0xfffff8ff │ │ │ │ - subsvs r4, r6, sl, ror r4 │ │ │ │ - svclt 0x0000e75d │ │ │ │ - andeq r4, r0, r0, lsl #5 │ │ │ │ - andeq r3, r0, r0, lsl #19 │ │ │ │ - andeq r4, r0, lr, lsl #4 │ │ │ │ - andeq r4, r0, r0, lsr r2 │ │ │ │ - muleq r0, sl, r1 │ │ │ │ - andeq r4, r0, r4, ror #3 │ │ │ │ - andeq r4, r0, lr, asr #3 │ │ │ │ - andeq r4, r0, r2, ror #2 │ │ │ │ - strdeq r4, [r0], -r8 │ │ │ │ + ldrbtmi r4, [sl], #-1627 @ 0xfffff9a5 │ │ │ │ + @ instruction: 0xf7fb6800 │ │ │ │ + @ instruction: 0xe7cbeb5a │ │ │ │ + ldrbcc pc, [pc, #79]! @ 5f3f <__time64@plt+0x4873> @ │ │ │ │ + blmi 4bfc74 <__time64@plt+0x4be5a8> │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf85c4a18 │ │ │ │ + strtmi r0, [fp], -r3 │ │ │ │ + stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + bl 12c3ef4 <__time64@plt+0x12c2828> │ │ │ │ + bmi 57fdfc <__time64@plt+0x57e730> │ │ │ │ + streq pc, [r1, -r7, lsl #2] │ │ │ │ + ldrbtmi r4, [sl], #-1086 @ 0xfffffbc2 │ │ │ │ + smlsld r6, sp, r6, r0 │ │ │ │ + andeq r3, r0, ip, asr #20 │ │ │ │ + andeq r3, r0, lr, asr #2 │ │ │ │ + ldrdeq r3, [r0], -r6 │ │ │ │ + strdeq r3, [r0], -r6 │ │ │ │ + andeq r3, r0, sl, asr r9 │ │ │ │ + andeq r3, r0, r0, lsr #19 │ │ │ │ + andeq r3, r0, r6, ror r9 │ │ │ │ + andeq r3, r0, sl, lsl #18 │ │ │ │ + andeq r3, r0, r4, lsr #17 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r1, r0, r8, lsl #19 │ │ │ │ - strheq r4, [r0], -r8 │ │ │ │ - andeq r4, r0, ip, lsl #2 │ │ │ │ - strdeq r4, [r0], -r8 │ │ │ │ - andeq r4, r0, r6, ror #1 │ │ │ │ - ldrdeq r4, [r0], -lr │ │ │ │ - ldrdeq r1, [r0], -sl │ │ │ │ - andeq r1, r0, r2, ror #17 │ │ │ │ - andeq r4, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xf7fbb508 │ │ │ │ - svclt 0x0000eeec │ │ │ │ - stmdbmi pc, {r0, r1, r2, r3, sl, ip, sp, pc} @ │ │ │ │ - stmdami pc, {r4, r8, sl, ip, sp, pc} @ │ │ │ │ - ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ - @ instruction: 0xf853ab04 │ │ │ │ - movwls r2, #6916 @ 0x1b04 │ │ │ │ - stmdavs r0, {r3, fp, ip, lr} │ │ │ │ - ble 24f728 <__time64@plt+0x24e05c> │ │ │ │ - stmiapl ip, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ - @ instruction: 0xf7fb6820 │ │ │ │ - andlt lr, r2, r8, lsl lr │ │ │ │ - @ instruction: 0x4010e8bd │ │ │ │ + muleq r0, r8, r9 │ │ │ │ + andeq r3, r0, sl, asr r8 │ │ │ │ + andeq r3, r0, lr, lsr #17 │ │ │ │ + andeq r3, r0, r0, lsr #17 │ │ │ │ + andeq r3, r0, sl, lsl #17 │ │ │ │ + andeq r3, r0, r2, lsl #17 │ │ │ │ + andeq r1, r0, r6, ror #17 │ │ │ │ + andeq r1, r0, ip, ror #17 │ │ │ │ + andeq r3, r0, lr, lsr r8 │ │ │ │ + @ instruction: 0x3e02e96d │ │ │ │ + b feec3f58 <__time64@plt+0xfeec288c> │ │ │ │ + stmdb sp!, {r0, r1, r2, r3, sl, ip, sp, pc}^ │ │ │ │ + addlt r4, r2, r2, lsl #28 │ │ │ │ + stmdbmi lr, {r2, r8, r9, fp, sp, pc} │ │ │ │ + blcs 1440c8 <__time64@plt+0x1429fc> │ │ │ │ + ldrbtmi r4, [r9], #-2061 @ 0xfffff7f3 │ │ │ │ + stmdapl r8, {r0, r8, r9, ip, pc} │ │ │ │ + stmdacs r0, {fp, sp, lr} │ │ │ │ + blmi 2fc7b4 <__time64@plt+0x2fb0e8> │ │ │ │ + stmdavs r0!, {r2, r3, r6, r7, fp, ip, lr} │ │ │ │ + stmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r1, ip, sp, pc}^ │ │ │ │ + andlt r4, r2, r0, lsl #28 │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ stmdapl ip, {r0, r2, fp, lr} │ │ │ │ - stmdavs r0!, {r0, r8, sp} │ │ │ │ - mcr 7, 5, pc, cr8, cr11, {7} @ │ │ │ │ - svclt 0x0000e7f0 │ │ │ │ - andeq r3, r0, r6, asr #14 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fb6820 │ │ │ │ + @ instruction: 0xe7eeea76 │ │ │ │ + ldrdeq r2, [r0], -lr │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrblt fp, [r0, #-1039]! @ 0xfffffbf1 │ │ │ │ - addlt r4, r2, r0, lsl ip │ │ │ │ - ldrbtmi sl, [ip], #-2822 @ 0xfffff4fa │ │ │ │ - blvs 1438b4 <__time64@plt+0x1421e8> │ │ │ │ - blmi 3aa370 <__time64@plt+0x3a8ca4> │ │ │ │ - ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 350374 <__time64@plt+0x34eca8> │ │ │ │ - blle 29bb0c <__time64@plt+0x29a440> │ │ │ │ - @ instruction: 0xf7fb6828 │ │ │ │ - blmi 300f48 <__time64@plt+0x2ff87c> │ │ │ │ - tstcs r1, r2, lsr r6 │ │ │ │ - blls 5bb08 <__time64@plt+0x5a43c> │ │ │ │ + stmdb sp!, {r0, r1, r2, r3, sl, ip, sp, pc}^ │ │ │ │ + stmib sp, {r2, r8, sl, lr}^ │ │ │ │ + addlt r6, r2, r2, lsl #28 │ │ │ │ + @ instruction: 0x4c11ab06 │ │ │ │ + blvs 14411c <__time64@plt+0x142a50> │ │ │ │ + movwls r4, #5244 @ 0x147c │ │ │ │ + stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ + blcs 20048 <__time64@plt+0x1e97c> │ │ │ │ + stmiapl r5!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ + stmdavs r8!, {r0, r1, r3, r8, r9, fp, ip, lr, pc} │ │ │ │ + ldmib ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrtmi r4, [r2], -ip, lsl #22 │ │ │ │ + tstpeq r1, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + blls 5c374 <__time64@plt+0x5aca8> │ │ │ │ @ instruction: 0xf7fb6800 │ │ │ │ - stmdavs r8!, {r1, r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - stcl 7, cr15, [r6, #1004]! @ 0x3ec │ │ │ │ - pop {r1, ip, sp, pc} │ │ │ │ - andlt r4, r4, r0, ror r0 │ │ │ │ - svclt 0x00004770 │ │ │ │ - strdeq r3, [r0], -sl │ │ │ │ + stmdavs r8!, {r4, r6, r9, fp, sp, lr, pc} │ │ │ │ + ldmib r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sp, {r1, ip, sp, pc}^ │ │ │ │ + ldmib sp, {r8, sl, lr}^ │ │ │ │ + andlt r6, r4, r2, lsl #28 │ │ │ │ + ldrbmi fp, [r0, -r4]! │ │ │ │ + andeq r2, r0, ip, lsl #29 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - b fe025cb4 <__time64@plt+0xfe0245e8> │ │ │ │ + b fe026524 <__time64@plt+0xfe024e58> │ │ │ │ svclt 0x00480c01 │ │ │ │ cdpne 2, 4, cr4, cr10, cr9, {2} │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00480003 │ │ │ │ addmi r4, fp, #805306372 @ 0x30000004 │ │ │ │ tstphi lr, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0004211 │ │ │ │ - blx fece5c68 <__time64@plt+0xfece459c> │ │ │ │ - blx fec821ec <__time64@plt+0xfec80b20> │ │ │ │ - bl fe8419e8 <__time64@plt+0xfe84031c> │ │ │ │ + blx fece64d8 <__time64@plt+0xfece4e0c> │ │ │ │ + blx fec82a5c <__time64@plt+0xfec81390> │ │ │ │ + bl fe842258 <__time64@plt+0xfe840b8c> │ │ │ │ @ instruction: 0xf1c20202 │ │ │ │ andge r0, r4, pc, lsl r2 │ │ │ │ andne lr, r2, #0, 22 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ svclt 0x00004697 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ svcvc 0x00c1ebb3 │ │ │ │ - bl 1035404 <__time64@plt+0x1033d38> │ │ │ │ + bl 1035c74 <__time64@plt+0x10345a8> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0081ebb3 │ │ │ │ - bl 1035414 <__time64@plt+0x1033d48> │ │ │ │ + bl 1035c84 <__time64@plt+0x10345b8> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvc lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvc 0x0041ebb3 │ │ │ │ - bl 1035424 <__time64@plt+0x1033d58> │ │ │ │ + bl 1035c94 <__time64@plt+0x10345c8> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvc 0x0001ebb3 │ │ │ │ - bl 1035434 <__time64@plt+0x1033d68> │ │ │ │ + bl 1035ca4 <__time64@plt+0x10345d8> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvc lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x00c1ebb3 │ │ │ │ - bl 1035444 <__time64@plt+0x1033d78> │ │ │ │ + bl 1035cb4 <__time64@plt+0x10345e8> │ │ │ │ svclt 0x00280000 │ │ │ │ bicvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0081ebb3 │ │ │ │ - bl 1035454 <__time64@plt+0x1033d88> │ │ │ │ + bl 1035cc4 <__time64@plt+0x10345f8> │ │ │ │ svclt 0x00280000 │ │ │ │ orrvs lr, r1, #166912 @ 0x28c00 │ │ │ │ svcvs 0x0041ebb3 │ │ │ │ - bl 1035464 <__time64@plt+0x1033d98> │ │ │ │ + bl 1035cd4 <__time64@plt+0x1034608> │ │ │ │ svclt 0x00280000 │ │ │ │ movtvs lr, #7075 @ 0x1ba3 │ │ │ │ svcvs 0x0001ebb3 │ │ │ │ - bl 1035474 <__time64@plt+0x1033da8> │ │ │ │ + bl 1035ce4 <__time64@plt+0x1034618> │ │ │ │ svclt 0x00280000 │ │ │ │ movwvs lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x00c1ebb3 │ │ │ │ - bl 1035484 <__time64@plt+0x1033db8> │ │ │ │ + bl 1035cf4 <__time64@plt+0x1034628> │ │ │ │ svclt 0x00280000 │ │ │ │ bicpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0081ebb3 │ │ │ │ - bl 1035494 <__time64@plt+0x1033dc8> │ │ │ │ + bl 1035d04 <__time64@plt+0x1034638> │ │ │ │ svclt 0x00280000 │ │ │ │ orrpl lr, r1, #166912 @ 0x28c00 │ │ │ │ svcpl 0x0041ebb3 │ │ │ │ - bl 10354a4 <__time64@plt+0x1033dd8> │ │ │ │ + bl 1035d14 <__time64@plt+0x1034648> │ │ │ │ svclt 0x00280000 │ │ │ │ movtpl lr, #7075 @ 0x1ba3 │ │ │ │ svcpl 0x0001ebb3 │ │ │ │ - bl 10354b4 <__time64@plt+0x1033de8> │ │ │ │ + bl 1035d24 <__time64@plt+0x1034658> │ │ │ │ svclt 0x00280000 │ │ │ │ movwpl lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x00c1ebb3 │ │ │ │ - bl 10354c4 <__time64@plt+0x1033df8> │ │ │ │ + bl 1035d34 <__time64@plt+0x1034668> │ │ │ │ svclt 0x00280000 │ │ │ │ bicmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0081ebb3 │ │ │ │ - bl 10354d4 <__time64@plt+0x1033e08> │ │ │ │ + bl 1035d44 <__time64@plt+0x1034678> │ │ │ │ svclt 0x00280000 │ │ │ │ orrmi lr, r1, #166912 @ 0x28c00 │ │ │ │ svcmi 0x0041ebb3 │ │ │ │ - bl 10354e4 <__time64@plt+0x1033e18> │ │ │ │ + bl 1035d54 <__time64@plt+0x1034688> │ │ │ │ svclt 0x00280000 │ │ │ │ movtmi lr, #7075 @ 0x1ba3 │ │ │ │ svcmi 0x0001ebb3 │ │ │ │ - bl 10354f4 <__time64@plt+0x1033e28> │ │ │ │ + bl 1035d64 <__time64@plt+0x1034698> │ │ │ │ svclt 0x00280000 │ │ │ │ movwmi lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x00c1ebb3 │ │ │ │ - bl 1035504 <__time64@plt+0x1033e38> │ │ │ │ + bl 1035d74 <__time64@plt+0x10346a8> │ │ │ │ svclt 0x00280000 │ │ │ │ biccc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0081ebb3 │ │ │ │ - bl 1035514 <__time64@plt+0x1033e48> │ │ │ │ + bl 1035d84 <__time64@plt+0x10346b8> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcc lr, r1, #166912 @ 0x28c00 │ │ │ │ svccc 0x0041ebb3 │ │ │ │ - bl 1035524 <__time64@plt+0x1033e58> │ │ │ │ + bl 1035d94 <__time64@plt+0x10346c8> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcc lr, #7075 @ 0x1ba3 │ │ │ │ svccc 0x0001ebb3 │ │ │ │ - bl 1035534 <__time64@plt+0x1033e68> │ │ │ │ + bl 1035da4 <__time64@plt+0x10346d8> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcc lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x00c1ebb3 │ │ │ │ - bl 1035544 <__time64@plt+0x1033e78> │ │ │ │ + bl 1035db4 <__time64@plt+0x10346e8> │ │ │ │ svclt 0x00280000 │ │ │ │ biccs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0081ebb3 │ │ │ │ - bl 1035554 <__time64@plt+0x1033e88> │ │ │ │ + bl 1035dc4 <__time64@plt+0x10346f8> │ │ │ │ svclt 0x00280000 │ │ │ │ orrcs lr, r1, #166912 @ 0x28c00 │ │ │ │ svccs 0x0041ebb3 │ │ │ │ - bl 1035564 <__time64@plt+0x1033e98> │ │ │ │ + bl 1035dd4 <__time64@plt+0x1034708> │ │ │ │ svclt 0x00280000 │ │ │ │ movtcs lr, #7075 @ 0x1ba3 │ │ │ │ svccs 0x0001ebb3 │ │ │ │ - bl 1035574 <__time64@plt+0x1033ea8> │ │ │ │ + bl 1035de4 <__time64@plt+0x1034718> │ │ │ │ svclt 0x00280000 │ │ │ │ movwcs lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x00c1ebb3 │ │ │ │ - bl 1035584 <__time64@plt+0x1033eb8> │ │ │ │ + bl 1035df4 <__time64@plt+0x1034728> │ │ │ │ svclt 0x00280000 │ │ │ │ bicne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0081ebb3 │ │ │ │ - bl 1035594 <__time64@plt+0x1033ec8> │ │ │ │ + bl 1035e04 <__time64@plt+0x1034738> │ │ │ │ svclt 0x00280000 │ │ │ │ orrne lr, r1, #166912 @ 0x28c00 │ │ │ │ svcne 0x0041ebb3 │ │ │ │ - bl 10355a4 <__time64@plt+0x1033ed8> │ │ │ │ + bl 1035e14 <__time64@plt+0x1034748> │ │ │ │ svclt 0x00280000 │ │ │ │ movtne lr, #7075 @ 0x1ba3 │ │ │ │ svcne 0x0001ebb3 │ │ │ │ - bl 10355b4 <__time64@plt+0x1033ee8> │ │ │ │ + bl 1035e24 <__time64@plt+0x1034758> │ │ │ │ svclt 0x00280000 │ │ │ │ movwne lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x00c1ebb3 │ │ │ │ - bl 10355c4 <__time64@plt+0x1033ef8> │ │ │ │ + bl 1035e34 <__time64@plt+0x1034768> │ │ │ │ svclt 0x00280000 │ │ │ │ biceq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0081ebb3 │ │ │ │ - bl 10355d4 <__time64@plt+0x1033f08> │ │ │ │ + bl 1035e44 <__time64@plt+0x1034778> │ │ │ │ svclt 0x00280000 │ │ │ │ orreq lr, r1, #166912 @ 0x28c00 │ │ │ │ svceq 0x0041ebb3 │ │ │ │ - bl 10355e4 <__time64@plt+0x1033f18> │ │ │ │ + bl 1035e54 <__time64@plt+0x1034788> │ │ │ │ svclt 0x00280000 │ │ │ │ movteq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0001ebb3 │ │ │ │ - bl 10355f4 <__time64@plt+0x1033f28> │ │ │ │ + bl 1035e64 <__time64@plt+0x1034798> │ │ │ │ svclt 0x00280000 │ │ │ │ movweq lr, #7075 @ 0x1ba3 │ │ │ │ svceq 0x0000f1bc │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ - b fe7177c8 <__time64@plt+0xfe7160fc> │ │ │ │ + b fe718038 <__time64@plt+0xfe71696c> │ │ │ │ svclt 0x00480f00 │ │ │ │ ldrbmi r4, [r0, -r0, asr #4]! │ │ │ │ andcs fp, r0, r8, lsr pc │ │ │ │ - b 13f5628 <__time64@plt+0x13f3f5c> │ │ │ │ + b 13f5e98 <__time64@plt+0x13f47cc> │ │ │ │ @ instruction: 0xf04070ec │ │ │ │ ldrbmi r0, [r0, -r1]! │ │ │ │ @ instruction: 0xf281fab1 │ │ │ │ andseq pc, pc, #-2147483600 @ 0x80000030 │ │ │ │ svceq 0x0000f1bc │ │ │ │ @ instruction: 0xf002fa23 │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ @@ -4324,34 +4864,34 @@ │ │ │ │ @ instruction: 0x4006e8bd │ │ │ │ vqrdmulh.s d15, d0, d2 │ │ │ │ smlatbeq r3, r1, fp, lr │ │ │ │ svclt 0x00004770 │ │ │ │ smlabbmi r0, r1, r0, pc @ │ │ │ │ svclt 0x0000e002 │ │ │ │ movwmi pc, #131 @ 0x83 @ │ │ │ │ - b 13f2f34 <__time64@plt+0x13f1868> │ │ │ │ - b 13c6b7c <__time64@plt+0x13c54b0> │ │ │ │ - b fe506f88 <__time64@plt+0xfe5058bc> │ │ │ │ + b 13f37a4 <__time64@plt+0x13f20d8> │ │ │ │ + b 13c73ec <__time64@plt+0x13c5d20> │ │ │ │ + b fe5077f8 <__time64@plt+0xfe50612c> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 1535704 <__time64@plt+0x1534038> │ │ │ │ - b 1548a8c <__time64@plt+0x15473c0> │ │ │ │ - b 1fc8a98 <__time64@plt+0x1fc73cc> │ │ │ │ - b 1fdcc24 <__time64@plt+0x1fdb558> │ │ │ │ + b 1535f74 <__time64@plt+0x15348a8> │ │ │ │ + b 15492fc <__time64@plt+0x1547c30> │ │ │ │ + b 1fc9308 <__time64@plt+0x1fc7c3c> │ │ │ │ + b 1fdd494 <__time64@plt+0x1fdbdc8> │ │ │ │ @ instruction: 0xf0005c65 │ │ │ │ - b 13e5e24 <__time64@plt+0x13e4758> │ │ │ │ - bl ff51abf0 <__time64@plt+0xff519524> │ │ │ │ + b 13e6694 <__time64@plt+0x13e4fc8> │ │ │ │ + bl ff51b460 <__time64@plt+0xff519d94> │ │ │ │ svclt 0x00b85555 │ │ │ │ stcle 2, cr4, [ip, #-436] @ 0xfffffe4c │ │ │ │ - b fe016b5c <__time64@plt+0xfe015490> │ │ │ │ - b fe0462b8 <__time64@plt+0xfe044bec> │ │ │ │ - b fe0866c0 <__time64@plt+0xfe084ff4> │ │ │ │ - b fe0c5ab8 <__time64@plt+0xfe0c43ec> │ │ │ │ - b fe005ec0 <__time64@plt+0xfe0047f4> │ │ │ │ - b fe0462c8 <__time64@plt+0xfe044bfc> │ │ │ │ + b fe0173cc <__time64@plt+0xfe015d00> │ │ │ │ + b fe046b28 <__time64@plt+0xfe04545c> │ │ │ │ + b fe086f30 <__time64@plt+0xfe085864> │ │ │ │ + b fe0c6328 <__time64@plt+0xfe0c4c5c> │ │ │ │ + b fe006730 <__time64@plt+0xfe005064> │ │ │ │ + b fe046b38 <__time64@plt+0xfe04546c> │ │ │ │ ldccs 3, cr0, [r6, #-12]! │ │ │ │ ldclt 15, cr11, [r0, #-544]! @ 0xfffffde0 │ │ │ │ svcmi 0x0000f011 │ │ │ │ tstcc r1, pc, asr #20 │ │ │ │ stcne 4, cr15, [r0], {79} @ 0x4f │ │ │ │ tstcc r1, ip, asr #20 │ │ │ │ submi sp, r0, #2 │ │ │ │ @@ -4361,130 +4901,130 @@ │ │ │ │ tstcc r3, #76, 20 @ 0x4c000 │ │ │ │ subsmi sp, r2, #2 │ │ │ │ movteq lr, #15203 @ 0x3b63 │ │ │ │ svceq 0x0005ea94 │ │ │ │ adchi pc, r7, r0 │ │ │ │ streq pc, [r1], #-420 @ 0xfffffe5c │ │ │ │ mcreq 1, 1, pc, cr0, cr5, {6} @ │ │ │ │ - blx bc73c <__time64@plt+0xbb070> │ │ │ │ - blx 8c4b44 <__time64@plt+0x8c3478> │ │ │ │ + blx bcfac <__time64@plt+0xbb8e0> │ │ │ │ + blx 8c53b4 <__time64@plt+0x8c3ce8> │ │ │ │ stmne r0, {r0, r2, r9, ip, sp, lr, pc} │ │ │ │ tstpeq r0, r1, asr #2 @ p-variant is OBSOLETE │ │ │ │ vpmax.s8 d15, d14, d3 │ │ │ │ - blx 10cbd1c <__time64@plt+0x10ca650> │ │ │ │ + blx 10cc58c <__time64@plt+0x10caec0> │ │ │ │ cmppmi r9, r5, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1a5e00e │ │ │ │ @ instruction: 0xf10e0520 │ │ │ │ - bcs 493ac <__time64@plt+0x47ce0> │ │ │ │ + bcs 49c1c <__time64@plt+0x48550> │ │ │ │ stc2 10, cr15, [lr], {3} @ │ │ │ │ @ instruction: 0xf04cbf28 │ │ │ │ - blx 10c8b40 <__time64@plt+0x10c7474> │ │ │ │ + blx 10c93b0 <__time64@plt+0x10c7ce4> │ │ │ │ stmiane r0, {r0, r2, r8, r9, ip, sp, lr, pc}^ │ │ │ │ mvnvc lr, r1, asr fp │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ @ instruction: 0xf04fd507 │ │ │ │ @ instruction: 0xf1dc0e00 │ │ │ │ - bl 1f88b50 <__time64@plt+0x1f87484> │ │ │ │ - bl 1b85b54 <__time64@plt+0x1b84488> │ │ │ │ + bl 1f893c0 <__time64@plt+0x1f87cf4> │ │ │ │ + bl 1b863c4 <__time64@plt+0x1b84cf8> │ │ │ │ @ instruction: 0xf5b10101 │ │ │ │ tstle fp, #128, 30 @ 0x200 │ │ │ │ svcne 0x0000f5b1 │ │ │ │ stmdaeq r9, {r2, r3, r8, r9, ip, lr, pc}^ │ │ │ │ eorseq lr, r0, pc, asr sl │ │ │ │ @ instruction: 0x0c3cea4f │ │ │ │ streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ subpl lr, r4, #323584 @ 0x4f000 │ │ │ │ svceq 0x0080f512 │ │ │ │ addshi pc, sl, r0, lsl #1 │ │ │ │ svcmi 0x0000f1bc │ │ │ │ - b 17f57a4 <__time64@plt+0x17f40d8> │ │ │ │ + b 17f6014 <__time64@plt+0x17f4948> │ │ │ │ @ instruction: 0xf1500c50 │ │ │ │ - bl 1045b8c <__time64@plt+0x10444c0> │ │ │ │ - b 1059fa0 <__time64@plt+0x10588d4> │ │ │ │ + bl 10463fc <__time64@plt+0x1044d30> │ │ │ │ + b 105a810 <__time64@plt+0x1059144> │ │ │ │ ldclt 1, cr0, [r0, #-20]! @ 0xffffffec │ │ │ │ mcrreq 10, 5, lr, ip, cr15 │ │ │ │ - bl 105609c <__time64@plt+0x10549d0> │ │ │ │ + bl 105690c <__time64@plt+0x1055240> │ │ │ │ stccc 1, cr0, [r1], {1} │ │ │ │ @ instruction: 0xf5b1bf28 │ │ │ │ rscle r1, r9, #128, 30 @ 0x200 │ │ │ │ svceq 0x0000f091 │ │ │ │ strmi fp, [r1], -r4, lsl #30 │ │ │ │ - blx fec4dbb4 <__time64@plt+0xfec4c4e8> │ │ │ │ + blx fec4e424 <__time64@plt+0xfec4cd58> │ │ │ │ svclt 0x0008f381 │ │ │ │ @ instruction: 0xf1a33320 │ │ │ │ @ instruction: 0xf1b3030b │ │ │ │ - ble 306444 <__time64@plt+0x304d78> │ │ │ │ + ble 306cb4 <__time64@plt+0x3055e8> │ │ │ │ stcle 2, cr3, [r8, #-48] @ 0xffffffd0 │ │ │ │ ldceq 1, cr15, [r4], {2} │ │ │ │ andeq pc, ip, #-2147483600 @ 0x80000030 │ │ │ │ @ instruction: 0xf00cfa01 │ │ │ │ @ instruction: 0xf102fa21 │ │ │ │ @ instruction: 0xf102e00c │ │ │ │ svclt 0x00d80214 │ │ │ │ stceq 1, cr15, [r0], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf102fa01 │ │ │ │ stc2 10, cr15, [ip], {32} @ │ │ │ │ - b 1075b60 <__time64@plt+0x1074494> │ │ │ │ + b 10763d0 <__time64@plt+0x1074d04> │ │ │ │ addsmi r0, r0, ip, lsl #2 │ │ │ │ svclt 0x00a21ae4 │ │ │ │ tstpl r4, r1, lsl #22 │ │ │ │ ldclt 3, cr4, [r0, #-164]! @ 0xffffff5c │ │ │ │ streq lr, [r4], #-2671 @ 0xfffff591 │ │ │ │ - ble 714c84 <__time64@plt+0x7135b8> │ │ │ │ + ble 7154f4 <__time64@plt+0x713e28> │ │ │ │ stcle 4, cr3, [lr], {12} │ │ │ │ ldreq pc, [r4], #-260 @ 0xfffffefc │ │ │ │ eoreq pc, r0, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xf004fa20 │ │ │ │ vpmax.u8 d15, d2, d1 │ │ │ │ andeq lr, r3, r0, asr #20 │ │ │ │ vpmax.u8 d15, d4, d17 │ │ │ │ tsteq r3, r5, asr #20 │ │ │ │ @ instruction: 0xf1c4bd30 │ │ │ │ @ instruction: 0xf1c4040c │ │ │ │ - blx 8064b4 <__time64@plt+0x804de8> │ │ │ │ - blx 81c40 <__time64@plt+0x80574> │ │ │ │ - b 104284c <__time64@plt+0x1041180> │ │ │ │ + blx 806d24 <__time64@plt+0x805658> │ │ │ │ + blx 824b0 <__time64@plt+0x80de4> │ │ │ │ + b 10430bc <__time64@plt+0x10419f0> │ │ │ │ strtmi r0, [r9], -r3 │ │ │ │ - blx 875104 <__time64@plt+0x873a38> │ │ │ │ + blx 875974 <__time64@plt+0x8742a8> │ │ │ │ strtmi pc, [r9], -r4 │ │ │ │ @ instruction: 0xf094bd30 │ │ │ │ vst4. {d0[0],d1[0],d2[0],d3[0]}, [r3], r0 │ │ │ │ svclt 0x00061380 │ │ │ │ orrne pc, r0, r1, lsl #9 │ │ │ │ stccc 4, cr3, [r1, #-4] │ │ │ │ - b 1fff998 <__time64@plt+0x1ffe2cc> │ │ │ │ + b 2000208 <__time64@plt+0x1ffeb3c> │ │ │ │ svclt 0x00185c64 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ - b fe539d10 <__time64@plt+0xfe538644> │ │ │ │ + b fe53a580 <__time64@plt+0xfe538eb4> │ │ │ │ svclt 0x00080f05 │ │ │ │ svceq 0x0002ea90 │ │ │ │ - b 1539c8c <__time64@plt+0x15385c0> │ │ │ │ + b 153a4fc <__time64@plt+0x1538e30> │ │ │ │ svclt 0x00040c00 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ - b fe475144 <__time64@plt+0xfe473a78> │ │ │ │ + b fe4759b4 <__time64@plt+0xfe4742e8> │ │ │ │ svclt 0x001e0f03 │ │ │ │ andcs r2, r0, r0, lsl #2 │ │ │ │ - b 17f5150 <__time64@plt+0x17f3a84> │ │ │ │ + b 17f59c0 <__time64@plt+0x17f42f4> │ │ │ │ tstle r5, r4, asr ip │ │ │ │ cmpmi r9, r0, asr #32 │ │ │ │ @ instruction: 0xf041bf28 │ │ │ │ ldclt 1, cr4, [r0, #-0] │ │ │ │ streq pc, [r0], #1300 @ 0x514 │ │ │ │ @ instruction: 0xf501bf3c │ │ │ │ ldclt 1, cr1, [r0, #-512]! @ 0xfffffe00 │ │ │ │ strmi pc, [r0, #-1] │ │ │ │ mvnsmi pc, r5, asr #32 │ │ │ │ cmnpeq r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ - b 1ff5180 <__time64@plt+0x1ff3ab4> │ │ │ │ + b 1ff59f0 <__time64@plt+0x1ff4324> │ │ │ │ svclt 0x001a5c64 │ │ │ │ @ instruction: 0x46104619 │ │ │ │ @ instruction: 0x5c65ea7f │ │ │ │ @ instruction: 0x460bbf1c │ │ │ │ - b 14174dc <__time64@plt+0x1415e10> │ │ │ │ + b 1417d4c <__time64@plt+0x1416680> │ │ │ │ svclt 0x00063401 │ │ │ │ strcc lr, [r3, #-2642] @ 0xfffff5ae │ │ │ │ svceq 0x0003ea91 │ │ │ │ tstpcs r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000bd30 │ │ │ │ svceq 0x0000f090 │ │ │ │ tstcs r0, r4, lsl #30 │ │ │ │ @@ -4499,17 +5039,17 @@ │ │ │ │ ldrlt r4, [r0, #-1904]! @ 0xfffff890 │ │ │ │ strvs pc, [r0], #1103 @ 0x44f │ │ │ │ ldrteq pc, [r2], #-260 @ 0xfffffefc @ │ │ │ │ strmi pc, [r0, #-16] │ │ │ │ submi fp, r0, #72, 30 @ 0x120 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000e73e │ │ │ │ - b 13c5e38 <__time64@plt+0x13c476c> │ │ │ │ - b 13c64bc <__time64@plt+0x13c4df0> │ │ │ │ - b 13c61fc <__time64@plt+0x13c4b30> │ │ │ │ + b 13c66a8 <__time64@plt+0x13c4fdc> │ │ │ │ + b 13c6d2c <__time64@plt+0x13c5660> │ │ │ │ + b 13c6a6c <__time64@plt+0x13c53a0> │ │ │ │ svclt 0x001f7002 │ │ │ │ cmnpmi pc, #18 @ p-variant is OBSOLETE │ │ │ │ svcmi 0x007ff093 │ │ │ │ msrpl SPSR_, r1, lsl #1 │ │ │ │ @ instruction: 0xf0324770 │ │ │ │ svclt 0x0008427f │ │ │ │ @ instruction: 0xf0934770 │ │ │ │ @@ -4524,29 +5064,29 @@ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf04fb530 │ │ │ │ and r0, sl, r0, lsl #10 │ │ │ │ andeq lr, r1, #80, 20 @ 0x50000 │ │ │ │ ldrbmi fp, [r0, -r8, lsl #30]! │ │ │ │ @ instruction: 0xf011b530 │ │ │ │ strle r4, [r2, #-1280] @ 0xfffffb00 │ │ │ │ - bl 1856694 <__time64@plt+0x1854fc8> │ │ │ │ + bl 1856f04 <__time64@plt+0x1855838> │ │ │ │ vst4.16 {d16,d18,d20,d22}, [pc], r1 │ │ │ │ @ instruction: 0xf1046480 │ │ │ │ - b 17c6e68 <__time64@plt+0x17c579c> │ │ │ │ + b 17c76d8 <__time64@plt+0x17c600c> │ │ │ │ @ instruction: 0xf43f5c91 │ │ │ │ @ instruction: 0xf04faed8 │ │ │ │ - b 17c65b8 <__time64@plt+0x17c4eec> │ │ │ │ + b 17c6e28 <__time64@plt+0x17c575c> │ │ │ │ svclt 0x00180cdc │ │ │ │ - b 17d25c0 <__time64@plt+0x17d0ef4> │ │ │ │ + b 17d2e30 <__time64@plt+0x17d1764> │ │ │ │ svclt 0x00180cdc │ │ │ │ - bl 925c8 <__time64@plt+0x90efc> │ │ │ │ + bl 92e38 <__time64@plt+0x9176c> │ │ │ │ @ instruction: 0xf1c202dc │ │ │ │ - blx 6a44 <__time64@plt+0x5378> │ │ │ │ - blx 844dd4 <__time64@plt+0x843708> │ │ │ │ - blx 81dd4 <__time64@plt+0x80708> │ │ │ │ - b 10455dc <__time64@plt+0x1043f10> │ │ │ │ - blx 845e0c <__time64@plt+0x844740> │ │ │ │ + blx 72b4 <__time64@plt+0x5be8> │ │ │ │ + blx 845644 <__time64@plt+0x843f78> │ │ │ │ + blx 82644 <__time64@plt+0x80f78> │ │ │ │ + b 1045e4c <__time64@plt+0x1044780> │ │ │ │ + blx 84667c <__time64@plt+0x844fb0> │ │ │ │ ldrmi pc, [r4], #-258 @ 0xfffffefe │ │ │ │ svclt 0x0000e6bd │ │ │ │ @ instruction: 0xf04fb502 │ │ │ │ - @ instruction: 0xf7fb0008 │ │ │ │ - vstrlt s28, [r2, #-488] @ 0xfffffe18 │ │ │ │ + @ instruction: 0xf7fa0008 │ │ │ │ + stclt 14, cr14, [r2, #-264] @ 0xfffffef8 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.fini {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .fini: │ │ │ │ │ │ │ │ -00005de4 <.fini>: │ │ │ │ +00006654 <.fini>: │ │ │ │ push {r3, lr} │ │ │ │ pop {r3, pc} │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -1,302 +1,302 @@ │ │ │ │ │ │ │ │ Hex dump of section '.rodata': │ │ │ │ - 0x00005dec 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ - 0x00005dfc 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ - 0x00005e0c 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ - 0x00005e1c 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ - 0x00005e2c 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ - 0x00005e3c 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ - 0x00005e4c 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ - 0x00005e5c 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ - 0x00005e6c 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ - 0x00005e7c 00000000 55736167 653a2025 73205b6f ....Usage: %s [o │ │ │ │ - 0x00005e8c 7074696f 6e735d20 5b73697a 65735d0a ptions] [sizes]. │ │ │ │ - 0x00005e9c 20202020 43726561 74652077 6973646f Create wisdo │ │ │ │ - 0x00005eac 6d202870 72652d70 6c616e6e 65642f6f m (pre-planned/o │ │ │ │ - 0x00005ebc 7074696d 697a6564 20747261 6e73666f ptimized transfo │ │ │ │ - 0x00005ecc 726d7329 20666f72 20737065 63696669 rms) for specifi │ │ │ │ - 0x00005edc 65642073 697a6573 2c0a2020 20207772 ed sizes,. wr │ │ │ │ - 0x00005eec 6974696e 67207769 73646f6d 20746f20 iting wisdom to │ │ │ │ - 0x00005efc 7374646f 75742028 6f722074 6f206120 stdout (or to a │ │ │ │ - 0x00005f0c 66696c65 2c207573 696e6720 2d6f292e file, using -o). │ │ │ │ - 0x00005f1c 0a0a4f70 74696f6e 733a0a20 20202020 ..Options:. │ │ │ │ - 0x00005f2c 20202020 20202020 20202020 20202d68 -h │ │ │ │ - 0x00005f3c 2c202d2d 68656c70 3a207072 696e7420 , --help: print │ │ │ │ - 0x00005f4c 74686973 2068656c 700a2020 20202020 this help. │ │ │ │ - 0x00005f5c 20202020 20202020 20202d56 2c202d2d -V, -- │ │ │ │ - 0x00005f6c 76657273 696f6e3a 20707269 6e742076 version: print v │ │ │ │ - 0x00005f7c 65727369 6f6e2f63 6f707972 69676874 ersion/copyright │ │ │ │ - 0x00005f8c 20696e66 6f0a2020 20202020 20202020 info. │ │ │ │ - 0x00005f9c 20202020 20202d76 2c202d2d 76657262 -v, --verb │ │ │ │ - 0x00005fac 6f73653a 20766572 626f7365 206f7574 ose: verbose out │ │ │ │ - 0x00005fbc 7075740a 20202020 20202020 20202020 put. │ │ │ │ - 0x00005fcc 20202d63 2c202d2d 63616e6f 6e696361 -c, --canonica │ │ │ │ - 0x00005fdc 6c3a2070 6c616e2f 6f707469 6d697a65 l: plan/optimize │ │ │ │ - 0x00005fec 2063616e 6f6e6963 616c2073 6574206f canonical set o │ │ │ │ - 0x00005ffc 66207369 7a65730a 20202020 202d7420 f sizes. -t │ │ │ │ - 0x0000600c 3c683e2c 202d2d74 696d652d 6c696d69 , --time-limi │ │ │ │ - 0x0000601c 743d3c68 3e3a2074 696d6520 6c696d69 t=: time limi │ │ │ │ - 0x0000602c 7420696e 20686f75 72732028 64656661 t in hours (defa │ │ │ │ - 0x0000603c 756c743a 20302c20 6e6f206c 696d6974 ult: 0, no limit │ │ │ │ - 0x0000604c 290a2020 2d6f2046 494c452c 202d2d6f ). -o FILE, --o │ │ │ │ - 0x0000605c 75747075 742d6669 6c653d46 494c453a utput-file=FILE: │ │ │ │ - 0x0000606c 206f7574 70757420 746f2046 494c4520 output to FILE │ │ │ │ - 0x0000607c 696e7374 65616420 6f662073 74646f75 instead of stdou │ │ │ │ - 0x0000608c 740a2020 20202020 20202020 20202020 t. │ │ │ │ - 0x0000609c 20202d6d 2c202d2d 6d656173 7572653a -m, --measure: │ │ │ │ - 0x000060ac 20706c61 6e20696e 204d4541 53555245 plan in MEASURE │ │ │ │ - 0x000060bc 206d6f64 65202850 41544945 4e542069 mode (PATIENT i │ │ │ │ - 0x000060cc 73206465 6661756c 74290a20 20202020 s default). │ │ │ │ - 0x000060dc 20202020 20202020 20202d65 2c202d2d -e, -- │ │ │ │ - 0x000060ec 65737469 6d617465 3a20706c 616e2069 estimate: plan i │ │ │ │ - 0x000060fc 6e204553 54494d41 5445206d 6f646520 n ESTIMATE mode │ │ │ │ - 0x0000610c 286e6f74 20726563 6f6d6d65 6e646564 (not recommended │ │ │ │ - 0x0000611c 290a2020 20202020 20202020 2020202d ). - │ │ │ │ - 0x0000612c 782c202d 2d657868 61757374 6976653a x, --exhaustive: │ │ │ │ - 0x0000613c 20706c61 6e20696e 20455848 41555354 plan in EXHAUST │ │ │ │ - 0x0000614c 49564520 6d6f6465 20286d61 79206265 IVE mode (may be │ │ │ │ - 0x0000615c 20736c6f 77290a20 20202020 20202d6e slow). -n │ │ │ │ - 0x0000616c 2c202d2d 6e6f2d73 79737465 6d2d7769 , --no-system-wi │ │ │ │ - 0x0000617c 73646f6d 3a20646f 6e277420 72656164 sdom: don't read │ │ │ │ - 0x0000618c 202f6574 632f6666 74772f20 73797374 /etc/fftw/ syst │ │ │ │ - 0x0000619c 656d2077 6973646f 6d206669 6c650a20 em wisdom file. │ │ │ │ - 0x000061ac 202d7720 46494c45 2c202d2d 77697364 -w FILE, --wisd │ │ │ │ - 0x000061bc 6f6d2d66 696c653d 46494c45 3a207265 om-file=FILE: re │ │ │ │ - 0x000061cc 61642077 6973646f 6d206672 6f6d2046 ad wisdom from F │ │ │ │ - 0x000061dc 494c4520 28737464 696e2069 66202d29 ILE (stdin if -) │ │ │ │ - 0x000061ec 0a202020 20202020 20202020 202d5420 . -T │ │ │ │ - 0x000061fc 4e2c202d 2d746872 65616473 3d4e3a20 N, --threads=N: │ │ │ │ - 0x0000620c 706c616e 20776974 68204e20 74687265 plan with N thre │ │ │ │ - 0x0000621c 6164730a 0a53697a 65207379 6e746178 ads..Size syntax │ │ │ │ - 0x0000622c 3a203c74 7970653e 3c696e70 6c616365 : . = c/r/k for │ │ │ │ - 0x0000626c 636f6d70 6c65782f 7265616c 28723263 complex/real(r2c │ │ │ │ - 0x0000627c 2c633272 292f7232 720a2020 203c696e ,c2r)/r2r. = i/o for │ │ │ │ - 0x0000629c 20696e2f 6f75742d 6f662070 6c616365 in/out-of place │ │ │ │ - 0x000062ac 0a203c64 69726563 74696f6e 3e203d20 . = │ │ │ │ - 0x000062bc 662f6220 666f7220 666f7277 6172642f f/b for forward/ │ │ │ │ - 0x000062cc 6261636b 77617264 2c206f6d 69747465 backward, omitte │ │ │ │ - 0x000062dc 6420666f 72206b20 7472616e 73666f72 d for k transfor │ │ │ │ - 0x000062ec 6d730a20 203c6765 6f6d6574 72793e20 ms. │ │ │ │ - 0x000062fc 3d203c6e 313e5b78 3c6e323e 5b782e2e = [x[x.. │ │ │ │ - 0x0000630c 2e5d5d2c 20652e67 2e203130 78313278 .]], e.g. 10x12x │ │ │ │ - 0x0000631c 31340a20 20202020 20202020 20202020 14. │ │ │ │ - 0x0000632c 20202d2d 20666f72 206b2074 72616e73 -- for k trans │ │ │ │ - 0x0000633c 666f726d 732c2061 66746572 20656163 forms, after eac │ │ │ │ - 0x0000634c 68206469 6d656e73 696f6e20 69732061 h dimension is a │ │ │ │ - 0x0000635c 203c6b69 6e643e3a 0a202020 20202020 :. │ │ │ │ - 0x0000636c 20202020 20202020 20202020 20203c6b = f/b/h/e00 │ │ │ │ - 0x0000638c 2f653031 2f653130 2f653131 2f6f3030 /e01/e10/e11/o00 │ │ │ │ - 0x0000639c 2f6f3031 2f6f3130 2f6f3131 0a202020 /o01/o10/o11. │ │ │ │ - 0x000063ac 20202020 20202020 20202020 20202020 │ │ │ │ - 0x000063bc 20202020 20202020 20202066 6f722052 for R │ │ │ │ - 0x000063cc 3248432f 48433252 2f444854 2f524544 2HC/HC2R/DHT/RED │ │ │ │ - 0x000063dc 46543030 2f2e2e2e 2f524f44 46543131 FT00/.../RODFT11 │ │ │ │ - 0x000063ec 0a000000 66667477 2d776973 646f6d20 ....fftw-wisdom │ │ │ │ - 0x000063fc 746f6f6c 20666f72 20464654 57207665 tool for FFTW ve │ │ │ │ - 0x0000640c 7273696f 6e20332e 332e3130 2e000000 rsion 3.3.10.... │ │ │ │ - 0x0000641c 0a436f70 79726967 68742028 63292032 .Copyright (c) 2 │ │ │ │ - 0x0000642c 3030332c 20323030 372d3134 204d6174 003, 2007-14 Mat │ │ │ │ - 0x0000643c 74656f20 46726967 6f0a436f 70797269 teo Frigo.Copyri │ │ │ │ - 0x0000644c 67687420 28632920 32303033 2c203230 ght (c) 2003, 20 │ │ │ │ - 0x0000645c 30372d31 34204d61 73736163 68757365 07-14 Massachuse │ │ │ │ - 0x0000646c 74747320 496e7374 69747574 65206f66 tts Institute of │ │ │ │ - 0x0000647c 20546563 686e6f6c 6f67790a 0a546869 Technology..Thi │ │ │ │ - 0x0000648c 73207072 6f677261 6d206973 20667265 s program is fre │ │ │ │ - 0x0000649c 6520736f 66747761 72653b20 796f7520 e software; you │ │ │ │ - 0x000064ac 63616e20 72656469 73747269 62757465 can redistribute │ │ │ │ - 0x000064bc 20697420 616e642f 6f72206d 6f646966 it and/or modif │ │ │ │ - 0x000064cc 790a6974 20756e64 65722074 68652074 y.it under the t │ │ │ │ - 0x000064dc 65726d73 206f6620 74686520 474e5520 erms of the GNU │ │ │ │ - 0x000064ec 47656e65 72616c20 5075626c 6963204c General Public L │ │ │ │ - 0x000064fc 6963656e 73652061 73207075 626c6973 icense as publis │ │ │ │ - 0x0000650c 68656420 62790a74 68652046 72656520 hed by.the Free │ │ │ │ - 0x0000651c 536f6674 77617265 20466f75 6e646174 Software Foundat │ │ │ │ - 0x0000652c 696f6e3b 20656974 68657220 76657273 ion; either vers │ │ │ │ - 0x0000653c 696f6e20 32206f66 20746865 204c6963 ion 2 of the Lic │ │ │ │ - 0x0000654c 656e7365 2c206f72 0a286174 20796f75 ense, or.(at you │ │ │ │ - 0x0000655c 72206f70 74696f6e 2920616e 79206c61 r option) any la │ │ │ │ - 0x0000656c 74657220 76657273 696f6e2e 0a0a5468 ter version...Th │ │ │ │ - 0x0000657c 69732070 726f6772 616d2069 73206469 is program is di │ │ │ │ - 0x0000658c 73747269 62757465 6420696e 20746865 stributed in the │ │ │ │ - 0x0000659c 20686f70 65207468 61742069 74207769 hope that it wi │ │ │ │ - 0x000065ac 6c6c2062 65207573 6566756c 2c0a6275 ll be useful,.bu │ │ │ │ - 0x000065bc 74205749 54484f55 5420414e 59205741 t WITHOUT ANY WA │ │ │ │ - 0x000065cc 5252414e 54593b20 77697468 6f757420 RRANTY; without │ │ │ │ - 0x000065dc 6576656e 20746865 20696d70 6c696564 even the implied │ │ │ │ - 0x000065ec 20776172 72616e74 79206f66 0a4d4552 warranty of.MER │ │ │ │ - 0x000065fc 4348414e 54414249 4c495459 206f7220 CHANTABILITY or │ │ │ │ - 0x0000660c 4649544e 45535320 464f5220 41205041 FITNESS FOR A PA │ │ │ │ - 0x0000661c 52544943 554c4152 20505552 504f5345 RTICULAR PURPOSE │ │ │ │ - 0x0000662c 2e202053 65652074 68650a47 4e552047 . See the.GNU G │ │ │ │ - 0x0000663c 656e6572 616c2050 75626c69 63204c69 eneral Public Li │ │ │ │ - 0x0000664c 63656e73 6520666f 72206d6f 72652064 cense for more d │ │ │ │ - 0x0000665c 65746169 6c732e0a 0a596f75 2073686f etails...You sho │ │ │ │ - 0x0000666c 756c6420 68617665 20726563 65697665 uld have receive │ │ │ │ - 0x0000667c 64206120 636f7079 206f6620 74686520 d a copy of the │ │ │ │ - 0x0000668c 474e5520 47656e65 72616c20 5075626c GNU General Publ │ │ │ │ - 0x0000669c 6963204c 6963656e 73650a61 6c6f6e67 ic License.along │ │ │ │ - 0x000066ac 20776974 68207468 69732070 726f6772 with this progr │ │ │ │ - 0x000066bc 616d3b20 6966206e 6f742c20 77726974 am; if not, writ │ │ │ │ - 0x000066cc 6520746f 20746865 20467265 6520536f e to the Free So │ │ │ │ - 0x000066dc 66747761 72650a46 6f756e64 6174696f ftware.Foundatio │ │ │ │ - 0x000066ec 6e2c2049 6e632e2c 20353120 4672616e n, Inc., 51 Fran │ │ │ │ - 0x000066fc 6b6c696e 20537472 6565742c 20466966 klin Street, Fif │ │ │ │ - 0x0000670c 74682046 6c6f6f72 2c20426f 73746f6e th Floor, Boston │ │ │ │ - 0x0000671c 2c204d41 20203032 3131302d 31333031 , MA 02110-1301 │ │ │ │ - 0x0000672c 20205553 41000000 66667477 2d776973 USA...fftw-wis │ │ │ │ - 0x0000673c 646f6d3a 20657272 6f72206f 70656e69 dom: error openi │ │ │ │ - 0x0000674c 6e672022 2573223a 20000000 66667477 ng "%s": ...fftw │ │ │ │ - 0x0000675c 5f776973 646f6d3a 20657272 6f722072 _wisdom: error r │ │ │ │ - 0x0000676c 65616469 6e672077 6973646f 6d206672 eading wisdom fr │ │ │ │ - 0x0000677c 6f6d2022 2573220a 00000000 66667477 om "%s".....fftw │ │ │ │ - 0x0000678c 2d776973 646f6d2e 63000000 46465457 -wisdom.c...FFTW │ │ │ │ - 0x0000679c 28696e69 745f7468 72656164 73292829 (init_threads)() │ │ │ │ - 0x000067ac 00000000 66667477 2d776973 646f6d3a ....fftw-wisdom: │ │ │ │ - 0x000067bc 20737973 74656d2d 77697364 6f6d2069 system-wisdom i │ │ │ │ - 0x000067cc 6d706f72 74206661 696c6564 0a000000 mport failed.... │ │ │ │ - 0x000067dc 25732573 00000000 25313032 34730000 %s%s....%1024s.. │ │ │ │ - 0x000067ec 77000000 66667477 2d776973 646f6d3a w...fftw-wisdom: │ │ │ │ - 0x000067fc 20657272 6f722063 72656174 696e6720 error creating │ │ │ │ - 0x0000680c 22257322 00000000 506c616e 6e696e67 "%s"....Planning │ │ │ │ - 0x0000681c 20747261 6e73666f 726d3a20 25730a00 transform: %s.. │ │ │ │ - 0x0000682c 45584345 45444544 2054494d 45204c49 EXCEEDED TIME LI │ │ │ │ - 0x0000683c 4d495420 4f462025 6720484f 5552532e MIT OF %g HOURS. │ │ │ │ - 0x0000684c 0a000000 68656c70 00000000 76657273 ....help....vers │ │ │ │ - 0x0000685c 696f6e00 76657262 6f736500 63616e6f ion.verbose.cano │ │ │ │ - 0x0000686c 6e696361 6c000000 74696d65 2d6c696d nical...time-lim │ │ │ │ - 0x0000687c 69740000 6f757470 75742d66 696c6500 it..output-file. │ │ │ │ - 0x0000688c 696d7061 7469656e 74000000 6d656173 impatient...meas │ │ │ │ - 0x0000689c 75726500 65737469 6d617465 00000000 ure.estimate.... │ │ │ │ - 0x000068ac 65786861 75737469 76650000 6e6f2d73 exhaustive..no-s │ │ │ │ - 0x000068bc 79737465 6d2d7769 73646f6d 00000000 ystem-wisdom.... │ │ │ │ - 0x000068cc 77697364 6f6d2d66 696c6500 74687265 wisdom-file.thre │ │ │ │ - 0x000068dc 61647300 62656e63 682e6300 42454e43 ads.bench.c.BENC │ │ │ │ - 0x000068ec 485f4649 4e495445 5f524e4b 28742d3e H_FINITE_RNK(t-> │ │ │ │ - 0x000068fc 726e6b29 00000000 742d3e72 6e6b203e rnk)....t->rnk > │ │ │ │ - 0x0000690c 3d203000 7573696e 6720706c 616e5f67 = 0.using plan_g │ │ │ │ - 0x0000691c 7572755f 73706c69 745f6466 74000000 uru_split_dft... │ │ │ │ - 0x0000692c 7573696e 6720706c 616e5f64 66745f31 using plan_dft_1 │ │ │ │ - 0x0000693c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x0000694c 66745f32 64000000 7573696e 6720706c ft_2d...using pl │ │ │ │ - 0x0000695c 616e5f64 66745f33 64000000 7573696e an_dft_3d...usin │ │ │ │ - 0x0000696c 6720706c 616e5f64 66740000 76656373 g plan_dft..vecs │ │ │ │ - 0x0000697c 7a2d3e72 6e6b203d 3d203100 7573696e z->rnk == 1.usin │ │ │ │ - 0x0000698c 6720706c 616e5f6d 616e795f 64667400 g plan_many_dft. │ │ │ │ - 0x0000699c 7573696e 6720706c 616e5f67 7572755f using plan_guru_ │ │ │ │ - 0x000069ac 64667400 7573696e 6720706c 616e5f67 dft.using plan_g │ │ │ │ - 0x000069bc 7572755f 73706c69 745f6466 745f7232 uru_split_dft_r2 │ │ │ │ - 0x000069cc 63000000 7573696e 6720706c 616e5f67 c...using plan_g │ │ │ │ - 0x000069dc 7572755f 73706c69 745f6466 745f6332 uru_split_dft_c2 │ │ │ │ - 0x000069ec 72000000 7573696e 6720706c 616e5f64 r...using plan_d │ │ │ │ - 0x000069fc 66745f72 32635f31 64000000 7573696e ft_r2c_1d...usin │ │ │ │ - 0x00006a0c 6720706c 616e5f64 66745f63 32725f31 g plan_dft_c2r_1 │ │ │ │ - 0x00006a1c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x00006a2c 66745f72 32635f32 64000000 7573696e ft_r2c_2d...usin │ │ │ │ - 0x00006a3c 6720706c 616e5f64 66745f63 32725f32 g plan_dft_c2r_2 │ │ │ │ - 0x00006a4c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x00006a5c 66745f72 32635f33 64000000 7573696e ft_r2c_3d...usin │ │ │ │ - 0x00006a6c 6720706c 616e5f64 66745f63 32725f33 g plan_dft_c2r_3 │ │ │ │ - 0x00006a7c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ - 0x00006a8c 66745f72 32630000 7573696e 6720706c ft_r2c..using pl │ │ │ │ - 0x00006a9c 616e5f64 66745f63 32720000 7573696e an_dft_c2r..usin │ │ │ │ - 0x00006aac 6720706c 616e5f6d 616e795f 6466745f g plan_many_dft_ │ │ │ │ - 0x00006abc 72326300 7573696e 6720706c 616e5f6d r2c.using plan_m │ │ │ │ - 0x00006acc 616e795f 6466745f 63327200 7573696e any_dft_c2r.usin │ │ │ │ - 0x00006adc 6720706c 616e5f67 7572755f 6466745f g plan_guru_dft_ │ │ │ │ - 0x00006aec 72326300 7573696e 6720706c 616e5f67 r2c.using plan_g │ │ │ │ - 0x00006afc 7572755f 6466745f 63327200 7573696e uru_dft_c2r.usin │ │ │ │ - 0x00006b0c 6720706c 616e5f72 32725f31 64000000 g plan_r2r_1d... │ │ │ │ - 0x00006b1c 7573696e 6720706c 616e5f72 32725f32 using plan_r2r_2 │ │ │ │ - 0x00006b2c 64000000 7573696e 6720706c 616e5f72 d...using plan_r │ │ │ │ - 0x00006b3c 32725f33 64000000 7573696e 6720706c 2r_3d...using pl │ │ │ │ - 0x00006b4c 616e5f72 32720000 7573696e 6720706c an_r2r..using pl │ │ │ │ - 0x00006b5c 616e5f6d 616e795f 72327200 7573696e an_many_r2r.usin │ │ │ │ - 0x00006b6c 6720706c 616e5f67 7572755f 72327200 g plan_guru_r2r. │ │ │ │ - 0x00006b7c 6e616d65 00000000 66667477 33000000 name....fftw3... │ │ │ │ - 0x00006b8c 63630000 636f6465 6c65742d 6f707469 cc..codelet-opti │ │ │ │ - 0x00006b9c 6d000000 66667477 2d62656e 63682e63 m...fftw-bench.c │ │ │ │ - 0x00006bac 00000000 46465457 28706c61 6e6e6572 ....FFTW(planner │ │ │ │ - 0x00006bbc 5f6e7468 72656164 73292829 203d3d20 _nthreads)() == │ │ │ │ - 0x00006bcc 6e746872 65616473 00000000 62656e63 nthreads....benc │ │ │ │ - 0x00006bdc 683a2057 41524e49 4e47202d 206e7468 h: WARNING - nth │ │ │ │ - 0x00006bec 72656164 73203d20 25642c20 62757420 reads = %d, but │ │ │ │ - 0x00006bfc 74687265 61647320 6e6f7420 73757070 threads not supp │ │ │ │ - 0x00006c0c 6f727465 640a0000 7769732e 64617400 orted...wis.dat. │ │ │ │ - 0x00006c1c 62656e63 683a2045 52524f52 20726561 bench: ERROR rea │ │ │ │ - 0x00006c2c 64696e67 20776973 646f6d0a 00000000 ding wisdom..... │ │ │ │ - 0x00006c3c 52454144 20574953 444f4d20 28256720 READ WISDOM (%g │ │ │ │ - 0x00006c4c 7365636f 6e647329 3a200000 70617469 seconds): ..pati │ │ │ │ - 0x00006c5c 656e7400 65737469 6d617465 70617400 ent.estimatepat. │ │ │ │ - 0x00006c6c 756e616c 69676e65 64000000 6e6f7369 unaligned...nosi │ │ │ │ - 0x00006c7c 6d640000 6e6f696e 64697265 63746f70 md..noindirectop │ │ │ │ - 0x00006c8c 00000000 77697364 6f6d2d6f 6e6c7900 ....wisdom-only. │ │ │ │ - 0x00006c9c 666c6167 3d256400 62666c61 673d2564 flag=%d.bflag=%d │ │ │ │ - 0x00006cac 00000000 70617261 6e6f6964 00000000 ....paranoid.... │ │ │ │ - 0x00006cbc 77697364 6f6d0000 616d6e65 73696100 wisdom..amnesia. │ │ │ │ - 0x00006ccc 74687265 6164735f 63616c6c 6261636b threads_callback │ │ │ │ - 0x00006cdc 00000000 6e746872 65616473 3d256400 ....nthreads=%d. │ │ │ │ - 0x00006cec 74696d65 6c696d69 743d256c 67000000 timelimit=%lg... │ │ │ │ - 0x00006cfc 756e6b6e 6f776e20 75736572 206f7074 unknown user opt │ │ │ │ - 0x00006d0c 696f6e3a 2025732e 20204967 6e6f7269 ion: %s. Ignori │ │ │ │ - 0x00006d1c 6e672e0a 00000000 77726974 65207769 ng......write wi │ │ │ │ - 0x00006d2c 73646f6d 20746f6f 6b202567 20736563 sdom took %g sec │ │ │ │ - 0x00006d3c 6f6e6473 0a000000 506c616e 6e696e67 onds....Planning │ │ │ │ - 0x00006d4c 2025732e 2e2e0a00 65737469 6d617465 %s.....estimate │ │ │ │ - 0x00006d5c 2d706c61 6e6e6572 2074696d 653a2025 -planner time: % │ │ │ │ - 0x00006d6c 6720730a 00000000 46465457 28616c69 g s.....FFTW(ali │ │ │ │ - 0x00006d7c 676e6d65 6e745f6f 66292828 62656e63 gnment_of)((benc │ │ │ │ - 0x00006d8c 685f7265 616c202a 29707472 29203d3d h_real *)ptr) == │ │ │ │ - 0x00006d9c 20300000 4e544852 45414453 203d2025 0..NTHREADS = % │ │ │ │ - 0x00006dac 640a0000 706c616e 6e657220 74696d65 d...planner time │ │ │ │ - 0x00006dbc 3a202567 20730a00 7468655f 706c616e : %g s..the_plan │ │ │ │ - 0x00006dcc 00000000 666c6f70 733a2025 302e3066 ....flops: %0.0f │ │ │ │ - 0x00006ddc 20616464 2c202530 2e306620 6d756c2c add, %0.0f mul, │ │ │ │ - 0x00006dec 2025302e 30662066 6d610a00 65737469 %0.0f fma..esti │ │ │ │ - 0x00006dfc 6d617465 6420636f 73743a20 25662c20 mated cost: %f, │ │ │ │ - 0x00006e0c 70636f73 74203d20 25660a00 616c6c6f pcost = %f..allo │ │ │ │ - 0x00006e1c 63617465 2e630000 70726f62 6c656d2e cate.c..problem. │ │ │ │ - 0x00006e2c 63000000 69736469 67697428 2a732900 c...isdigit(*s). │ │ │ │ - 0x00006e3c 702d3e73 7a202626 20702d3e 76656373 p->sz && p->vecs │ │ │ │ - 0x00006e4c 7a000000 212a7300 70000000 74656e73 z...!*s.p...tens │ │ │ │ - 0x00006e5c 6f722e63 00000000 726e6b20 3e3d2030 or.c....rnk >= 0 │ │ │ │ - 0x00006e6c 00000000 42454e43 485f4649 4e495445 ....BENCH_FINITE │ │ │ │ - 0x00006e7c 5f524e4b 28737a2d 3e726e6b 29000000 _RNK(sz->rnk)... │ │ │ │ - 0x00006e8c 737a2d3e 64696d73 5b695d2e 6e203e20 sz->dims[i].n > │ │ │ │ - 0x00006e9c 30000000 42454e43 485f4649 4e495445 0...BENCH_FINITE │ │ │ │ - 0x00006eac 5f524e4b 28737a2d 3e726e6b 29202626 _RNK(sz->rnk) && │ │ │ │ - 0x00006ebc 20737461 72745f64 696d202b 20726e6b start_dim + rnk │ │ │ │ - 0x00006ecc 203c3d20 737a2d3e 726e6b00 74696d65 <= sz->rnk.time │ │ │ │ - 0x00006edc 722e6300 6e203e3d 20302026 26206e20 r.c.n >= 0 && n │ │ │ │ - 0x00006eec 3c204245 4e43485f 4e54494d 45525300 < BENCH_NTIMERS. │ │ │ │ - 0x00006efc 62656e63 683a2025 733a2564 3a206173 bench: %s:%d: as │ │ │ │ - 0x00006f0c 73657274 696f6e20 6661696c 65643a20 sertion failed: │ │ │ │ - 0x00006f1c 25730a00 7574696c 2e630000 55736167 %s..util.c..Usag │ │ │ │ - 0x00006f2c 653a2025 73000000 0a090000 205b2d2d e: %s....... [-- │ │ │ │ - 0x00006f3c 25730000 207c202d 25630000 20617267 %s.. | -%c.. arg │ │ │ │ - 0x00006f4c 5d000000 205b6172 675d5d00 6f707469 ]... [arg]].opti │ │ │ │ - 0x00006f5c 6f6e202d 2d257320 72657175 69726573 on --%s requires │ │ │ │ - 0x00006f6c 20616e20 61726775 6d656e74 0a000000 an argument.... │ │ │ │ - 0x00006f7c 6f707469 6f6e202d 25632072 65717569 option -%c requi │ │ │ │ - 0x00006f8c 72657320 616e2061 7267756d 656e740a res an argument. │ │ │ │ - 0x00006f9c 00000000 756e7265 636f676e 697a6564 ....unrecognized │ │ │ │ - 0x00006fac 206f7074 696f6e20 25730a00 636f6600 option %s..cof. │ │ │ │ - 0x00006fbc 00000000 636f6200 00000000 63696600 ....cob.....cif. │ │ │ │ - 0x00006fcc 00000000 63696200 00000000 726f6600 ....cib.....rof. │ │ │ │ - 0x00006fdc 00000000 726f6200 00000000 72696600 ....rob.....rif. │ │ │ │ - 0x00006fec 00000000 72696200 00000000 01000000 ....rib......... │ │ │ │ - 0x00006ffc 01000000 01000000 3e000000 41000000 ........>...A... │ │ │ │ - 0x0000700c 0c000000 41000000 11000000 41000000 ....A.......A... │ │ │ │ - 0x0000701c 27000000 41000000 36000000 41000000 '...A...6...A... │ │ │ │ - 0x0000702c 03000000 41000000 06000000 41000000 ....A.......A... │ │ │ │ - 0x0000703c 15000000 41000000 0f000000 41000000 ....A.......A... │ │ │ │ - 0x0000704c 0e000000 41000000 26000000 41000000 ....A...&...A... │ │ │ │ - 0x0000705c 13000000 41000000 29000000 41000000 ....A...)...A... │ │ │ │ - 0x0000706c 02000000 41000000 19000000 41000000 ....A.......A... │ │ │ │ - 0x0000707c 0a000000 41000000 0b000000 41000000 ....A.......A... │ │ │ │ - 0x0000708c 00000000 00000000 ........ │ │ │ │ + 0x0000665c 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ + 0x0000666c 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ + 0x0000667c 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ + 0x0000668c 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ + 0x0000669c 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ + 0x000066ac 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ + 0x000066bc 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ + 0x000066cc 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ + 0x000066dc 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ + 0x000066ec 00000000 55736167 653a2025 73205b6f ....Usage: %s [o │ │ │ │ + 0x000066fc 7074696f 6e735d20 5b73697a 65735d0a ptions] [sizes]. │ │ │ │ + 0x0000670c 20202020 43726561 74652077 6973646f Create wisdo │ │ │ │ + 0x0000671c 6d202870 72652d70 6c616e6e 65642f6f m (pre-planned/o │ │ │ │ + 0x0000672c 7074696d 697a6564 20747261 6e73666f ptimized transfo │ │ │ │ + 0x0000673c 726d7329 20666f72 20737065 63696669 rms) for specifi │ │ │ │ + 0x0000674c 65642073 697a6573 2c0a2020 20207772 ed sizes,. wr │ │ │ │ + 0x0000675c 6974696e 67207769 73646f6d 20746f20 iting wisdom to │ │ │ │ + 0x0000676c 7374646f 75742028 6f722074 6f206120 stdout (or to a │ │ │ │ + 0x0000677c 66696c65 2c207573 696e6720 2d6f292e file, using -o). │ │ │ │ + 0x0000678c 0a0a4f70 74696f6e 733a0a20 20202020 ..Options:. │ │ │ │ + 0x0000679c 20202020 20202020 20202020 20202d68 -h │ │ │ │ + 0x000067ac 2c202d2d 68656c70 3a207072 696e7420 , --help: print │ │ │ │ + 0x000067bc 74686973 2068656c 700a2020 20202020 this help. │ │ │ │ + 0x000067cc 20202020 20202020 20202d56 2c202d2d -V, -- │ │ │ │ + 0x000067dc 76657273 696f6e3a 20707269 6e742076 version: print v │ │ │ │ + 0x000067ec 65727369 6f6e2f63 6f707972 69676874 ersion/copyright │ │ │ │ + 0x000067fc 20696e66 6f0a2020 20202020 20202020 info. │ │ │ │ + 0x0000680c 20202020 20202d76 2c202d2d 76657262 -v, --verb │ │ │ │ + 0x0000681c 6f73653a 20766572 626f7365 206f7574 ose: verbose out │ │ │ │ + 0x0000682c 7075740a 20202020 20202020 20202020 put. │ │ │ │ + 0x0000683c 20202d63 2c202d2d 63616e6f 6e696361 -c, --canonica │ │ │ │ + 0x0000684c 6c3a2070 6c616e2f 6f707469 6d697a65 l: plan/optimize │ │ │ │ + 0x0000685c 2063616e 6f6e6963 616c2073 6574206f canonical set o │ │ │ │ + 0x0000686c 66207369 7a65730a 20202020 202d7420 f sizes. -t │ │ │ │ + 0x0000687c 3c683e2c 202d2d74 696d652d 6c696d69 , --time-limi │ │ │ │ + 0x0000688c 743d3c68 3e3a2074 696d6520 6c696d69 t=: time limi │ │ │ │ + 0x0000689c 7420696e 20686f75 72732028 64656661 t in hours (defa │ │ │ │ + 0x000068ac 756c743a 20302c20 6e6f206c 696d6974 ult: 0, no limit │ │ │ │ + 0x000068bc 290a2020 2d6f2046 494c452c 202d2d6f ). -o FILE, --o │ │ │ │ + 0x000068cc 75747075 742d6669 6c653d46 494c453a utput-file=FILE: │ │ │ │ + 0x000068dc 206f7574 70757420 746f2046 494c4520 output to FILE │ │ │ │ + 0x000068ec 696e7374 65616420 6f662073 74646f75 instead of stdou │ │ │ │ + 0x000068fc 740a2020 20202020 20202020 20202020 t. │ │ │ │ + 0x0000690c 20202d6d 2c202d2d 6d656173 7572653a -m, --measure: │ │ │ │ + 0x0000691c 20706c61 6e20696e 204d4541 53555245 plan in MEASURE │ │ │ │ + 0x0000692c 206d6f64 65202850 41544945 4e542069 mode (PATIENT i │ │ │ │ + 0x0000693c 73206465 6661756c 74290a20 20202020 s default). │ │ │ │ + 0x0000694c 20202020 20202020 20202d65 2c202d2d -e, -- │ │ │ │ + 0x0000695c 65737469 6d617465 3a20706c 616e2069 estimate: plan i │ │ │ │ + 0x0000696c 6e204553 54494d41 5445206d 6f646520 n ESTIMATE mode │ │ │ │ + 0x0000697c 286e6f74 20726563 6f6d6d65 6e646564 (not recommended │ │ │ │ + 0x0000698c 290a2020 20202020 20202020 2020202d ). - │ │ │ │ + 0x0000699c 782c202d 2d657868 61757374 6976653a x, --exhaustive: │ │ │ │ + 0x000069ac 20706c61 6e20696e 20455848 41555354 plan in EXHAUST │ │ │ │ + 0x000069bc 49564520 6d6f6465 20286d61 79206265 IVE mode (may be │ │ │ │ + 0x000069cc 20736c6f 77290a20 20202020 20202d6e slow). -n │ │ │ │ + 0x000069dc 2c202d2d 6e6f2d73 79737465 6d2d7769 , --no-system-wi │ │ │ │ + 0x000069ec 73646f6d 3a20646f 6e277420 72656164 sdom: don't read │ │ │ │ + 0x000069fc 202f6574 632f6666 74772f20 73797374 /etc/fftw/ syst │ │ │ │ + 0x00006a0c 656d2077 6973646f 6d206669 6c650a20 em wisdom file. │ │ │ │ + 0x00006a1c 202d7720 46494c45 2c202d2d 77697364 -w FILE, --wisd │ │ │ │ + 0x00006a2c 6f6d2d66 696c653d 46494c45 3a207265 om-file=FILE: re │ │ │ │ + 0x00006a3c 61642077 6973646f 6d206672 6f6d2046 ad wisdom from F │ │ │ │ + 0x00006a4c 494c4520 28737464 696e2069 66202d29 ILE (stdin if -) │ │ │ │ + 0x00006a5c 0a202020 20202020 20202020 202d5420 . -T │ │ │ │ + 0x00006a6c 4e2c202d 2d746872 65616473 3d4e3a20 N, --threads=N: │ │ │ │ + 0x00006a7c 706c616e 20776974 68204e20 74687265 plan with N thre │ │ │ │ + 0x00006a8c 6164730a 0a53697a 65207379 6e746178 ads..Size syntax │ │ │ │ + 0x00006a9c 3a203c74 7970653e 3c696e70 6c616365 : . = c/r/k for │ │ │ │ + 0x00006adc 636f6d70 6c65782f 7265616c 28723263 complex/real(r2c │ │ │ │ + 0x00006aec 2c633272 292f7232 720a2020 203c696e ,c2r)/r2r. = i/o for │ │ │ │ + 0x00006b0c 20696e2f 6f75742d 6f662070 6c616365 in/out-of place │ │ │ │ + 0x00006b1c 0a203c64 69726563 74696f6e 3e203d20 . = │ │ │ │ + 0x00006b2c 662f6220 666f7220 666f7277 6172642f f/b for forward/ │ │ │ │ + 0x00006b3c 6261636b 77617264 2c206f6d 69747465 backward, omitte │ │ │ │ + 0x00006b4c 6420666f 72206b20 7472616e 73666f72 d for k transfor │ │ │ │ + 0x00006b5c 6d730a20 203c6765 6f6d6574 72793e20 ms. │ │ │ │ + 0x00006b6c 3d203c6e 313e5b78 3c6e323e 5b782e2e = [x[x.. │ │ │ │ + 0x00006b7c 2e5d5d2c 20652e67 2e203130 78313278 .]], e.g. 10x12x │ │ │ │ + 0x00006b8c 31340a20 20202020 20202020 20202020 14. │ │ │ │ + 0x00006b9c 20202d2d 20666f72 206b2074 72616e73 -- for k trans │ │ │ │ + 0x00006bac 666f726d 732c2061 66746572 20656163 forms, after eac │ │ │ │ + 0x00006bbc 68206469 6d656e73 696f6e20 69732061 h dimension is a │ │ │ │ + 0x00006bcc 203c6b69 6e643e3a 0a202020 20202020 :. │ │ │ │ + 0x00006bdc 20202020 20202020 20202020 20203c6b = f/b/h/e00 │ │ │ │ + 0x00006bfc 2f653031 2f653130 2f653131 2f6f3030 /e01/e10/e11/o00 │ │ │ │ + 0x00006c0c 2f6f3031 2f6f3130 2f6f3131 0a202020 /o01/o10/o11. │ │ │ │ + 0x00006c1c 20202020 20202020 20202020 20202020 │ │ │ │ + 0x00006c2c 20202020 20202020 20202066 6f722052 for R │ │ │ │ + 0x00006c3c 3248432f 48433252 2f444854 2f524544 2HC/HC2R/DHT/RED │ │ │ │ + 0x00006c4c 46543030 2f2e2e2e 2f524f44 46543131 FT00/.../RODFT11 │ │ │ │ + 0x00006c5c 0a000000 66667477 2d776973 646f6d20 ....fftw-wisdom │ │ │ │ + 0x00006c6c 746f6f6c 20666f72 20464654 57207665 tool for FFTW ve │ │ │ │ + 0x00006c7c 7273696f 6e20332e 332e3130 2e000000 rsion 3.3.10.... │ │ │ │ + 0x00006c8c 0a436f70 79726967 68742028 63292032 .Copyright (c) 2 │ │ │ │ + 0x00006c9c 3030332c 20323030 372d3134 204d6174 003, 2007-14 Mat │ │ │ │ + 0x00006cac 74656f20 46726967 6f0a436f 70797269 teo Frigo.Copyri │ │ │ │ + 0x00006cbc 67687420 28632920 32303033 2c203230 ght (c) 2003, 20 │ │ │ │ + 0x00006ccc 30372d31 34204d61 73736163 68757365 07-14 Massachuse │ │ │ │ + 0x00006cdc 74747320 496e7374 69747574 65206f66 tts Institute of │ │ │ │ + 0x00006cec 20546563 686e6f6c 6f67790a 0a546869 Technology..Thi │ │ │ │ + 0x00006cfc 73207072 6f677261 6d206973 20667265 s program is fre │ │ │ │ + 0x00006d0c 6520736f 66747761 72653b20 796f7520 e software; you │ │ │ │ + 0x00006d1c 63616e20 72656469 73747269 62757465 can redistribute │ │ │ │ + 0x00006d2c 20697420 616e642f 6f72206d 6f646966 it and/or modif │ │ │ │ + 0x00006d3c 790a6974 20756e64 65722074 68652074 y.it under the t │ │ │ │ + 0x00006d4c 65726d73 206f6620 74686520 474e5520 erms of the GNU │ │ │ │ + 0x00006d5c 47656e65 72616c20 5075626c 6963204c General Public L │ │ │ │ + 0x00006d6c 6963656e 73652061 73207075 626c6973 icense as publis │ │ │ │ + 0x00006d7c 68656420 62790a74 68652046 72656520 hed by.the Free │ │ │ │ + 0x00006d8c 536f6674 77617265 20466f75 6e646174 Software Foundat │ │ │ │ + 0x00006d9c 696f6e3b 20656974 68657220 76657273 ion; either vers │ │ │ │ + 0x00006dac 696f6e20 32206f66 20746865 204c6963 ion 2 of the Lic │ │ │ │ + 0x00006dbc 656e7365 2c206f72 0a286174 20796f75 ense, or.(at you │ │ │ │ + 0x00006dcc 72206f70 74696f6e 2920616e 79206c61 r option) any la │ │ │ │ + 0x00006ddc 74657220 76657273 696f6e2e 0a0a5468 ter version...Th │ │ │ │ + 0x00006dec 69732070 726f6772 616d2069 73206469 is program is di │ │ │ │ + 0x00006dfc 73747269 62757465 6420696e 20746865 stributed in the │ │ │ │ + 0x00006e0c 20686f70 65207468 61742069 74207769 hope that it wi │ │ │ │ + 0x00006e1c 6c6c2062 65207573 6566756c 2c0a6275 ll be useful,.bu │ │ │ │ + 0x00006e2c 74205749 54484f55 5420414e 59205741 t WITHOUT ANY WA │ │ │ │ + 0x00006e3c 5252414e 54593b20 77697468 6f757420 RRANTY; without │ │ │ │ + 0x00006e4c 6576656e 20746865 20696d70 6c696564 even the implied │ │ │ │ + 0x00006e5c 20776172 72616e74 79206f66 0a4d4552 warranty of.MER │ │ │ │ + 0x00006e6c 4348414e 54414249 4c495459 206f7220 CHANTABILITY or │ │ │ │ + 0x00006e7c 4649544e 45535320 464f5220 41205041 FITNESS FOR A PA │ │ │ │ + 0x00006e8c 52544943 554c4152 20505552 504f5345 RTICULAR PURPOSE │ │ │ │ + 0x00006e9c 2e202053 65652074 68650a47 4e552047 . See the.GNU G │ │ │ │ + 0x00006eac 656e6572 616c2050 75626c69 63204c69 eneral Public Li │ │ │ │ + 0x00006ebc 63656e73 6520666f 72206d6f 72652064 cense for more d │ │ │ │ + 0x00006ecc 65746169 6c732e0a 0a596f75 2073686f etails...You sho │ │ │ │ + 0x00006edc 756c6420 68617665 20726563 65697665 uld have receive │ │ │ │ + 0x00006eec 64206120 636f7079 206f6620 74686520 d a copy of the │ │ │ │ + 0x00006efc 474e5520 47656e65 72616c20 5075626c GNU General Publ │ │ │ │ + 0x00006f0c 6963204c 6963656e 73650a61 6c6f6e67 ic License.along │ │ │ │ + 0x00006f1c 20776974 68207468 69732070 726f6772 with this progr │ │ │ │ + 0x00006f2c 616d3b20 6966206e 6f742c20 77726974 am; if not, writ │ │ │ │ + 0x00006f3c 6520746f 20746865 20467265 6520536f e to the Free So │ │ │ │ + 0x00006f4c 66747761 72650a46 6f756e64 6174696f ftware.Foundatio │ │ │ │ + 0x00006f5c 6e2c2049 6e632e2c 20353120 4672616e n, Inc., 51 Fran │ │ │ │ + 0x00006f6c 6b6c696e 20537472 6565742c 20466966 klin Street, Fif │ │ │ │ + 0x00006f7c 74682046 6c6f6f72 2c20426f 73746f6e th Floor, Boston │ │ │ │ + 0x00006f8c 2c204d41 20203032 3131302d 31333031 , MA 02110-1301 │ │ │ │ + 0x00006f9c 20205553 41000000 66667477 2d776973 USA...fftw-wis │ │ │ │ + 0x00006fac 646f6d3a 20657272 6f72206f 70656e69 dom: error openi │ │ │ │ + 0x00006fbc 6e672022 2573223a 20000000 66667477 ng "%s": ...fftw │ │ │ │ + 0x00006fcc 5f776973 646f6d3a 20657272 6f722072 _wisdom: error r │ │ │ │ + 0x00006fdc 65616469 6e672077 6973646f 6d206672 eading wisdom fr │ │ │ │ + 0x00006fec 6f6d2022 2573220a 00000000 66667477 om "%s".....fftw │ │ │ │ + 0x00006ffc 2d776973 646f6d2e 63000000 46465457 -wisdom.c...FFTW │ │ │ │ + 0x0000700c 28696e69 745f7468 72656164 73292829 (init_threads)() │ │ │ │ + 0x0000701c 00000000 66667477 2d776973 646f6d3a ....fftw-wisdom: │ │ │ │ + 0x0000702c 20737973 74656d2d 77697364 6f6d2069 system-wisdom i │ │ │ │ + 0x0000703c 6d706f72 74206661 696c6564 0a000000 mport failed.... │ │ │ │ + 0x0000704c 25732573 00000000 25313032 34730000 %s%s....%1024s.. │ │ │ │ + 0x0000705c 77000000 66667477 2d776973 646f6d3a w...fftw-wisdom: │ │ │ │ + 0x0000706c 20657272 6f722063 72656174 696e6720 error creating │ │ │ │ + 0x0000707c 22257322 00000000 506c616e 6e696e67 "%s"....Planning │ │ │ │ + 0x0000708c 20747261 6e73666f 726d3a20 25730a00 transform: %s.. │ │ │ │ + 0x0000709c 45584345 45444544 2054494d 45204c49 EXCEEDED TIME LI │ │ │ │ + 0x000070ac 4d495420 4f462025 6720484f 5552532e MIT OF %g HOURS. │ │ │ │ + 0x000070bc 0a000000 68656c70 00000000 76657273 ....help....vers │ │ │ │ + 0x000070cc 696f6e00 76657262 6f736500 63616e6f ion.verbose.cano │ │ │ │ + 0x000070dc 6e696361 6c000000 74696d65 2d6c696d nical...time-lim │ │ │ │ + 0x000070ec 69740000 6f757470 75742d66 696c6500 it..output-file. │ │ │ │ + 0x000070fc 696d7061 7469656e 74000000 6d656173 impatient...meas │ │ │ │ + 0x0000710c 75726500 65737469 6d617465 00000000 ure.estimate.... │ │ │ │ + 0x0000711c 65786861 75737469 76650000 6e6f2d73 exhaustive..no-s │ │ │ │ + 0x0000712c 79737465 6d2d7769 73646f6d 00000000 ystem-wisdom.... │ │ │ │ + 0x0000713c 77697364 6f6d2d66 696c6500 74687265 wisdom-file.thre │ │ │ │ + 0x0000714c 61647300 62656e63 682e6300 42454e43 ads.bench.c.BENC │ │ │ │ + 0x0000715c 485f4649 4e495445 5f524e4b 28742d3e H_FINITE_RNK(t-> │ │ │ │ + 0x0000716c 726e6b29 00000000 742d3e72 6e6b203e rnk)....t->rnk > │ │ │ │ + 0x0000717c 3d203000 7573696e 6720706c 616e5f67 = 0.using plan_g │ │ │ │ + 0x0000718c 7572755f 73706c69 745f6466 74000000 uru_split_dft... │ │ │ │ + 0x0000719c 7573696e 6720706c 616e5f64 66745f31 using plan_dft_1 │ │ │ │ + 0x000071ac 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x000071bc 66745f32 64000000 7573696e 6720706c ft_2d...using pl │ │ │ │ + 0x000071cc 616e5f64 66745f33 64000000 7573696e an_dft_3d...usin │ │ │ │ + 0x000071dc 6720706c 616e5f64 66740000 76656373 g plan_dft..vecs │ │ │ │ + 0x000071ec 7a2d3e72 6e6b203d 3d203100 7573696e z->rnk == 1.usin │ │ │ │ + 0x000071fc 6720706c 616e5f6d 616e795f 64667400 g plan_many_dft. │ │ │ │ + 0x0000720c 7573696e 6720706c 616e5f67 7572755f using plan_guru_ │ │ │ │ + 0x0000721c 64667400 7573696e 6720706c 616e5f67 dft.using plan_g │ │ │ │ + 0x0000722c 7572755f 73706c69 745f6466 745f7232 uru_split_dft_r2 │ │ │ │ + 0x0000723c 63000000 7573696e 6720706c 616e5f67 c...using plan_g │ │ │ │ + 0x0000724c 7572755f 73706c69 745f6466 745f6332 uru_split_dft_c2 │ │ │ │ + 0x0000725c 72000000 7573696e 6720706c 616e5f64 r...using plan_d │ │ │ │ + 0x0000726c 66745f72 32635f31 64000000 7573696e ft_r2c_1d...usin │ │ │ │ + 0x0000727c 6720706c 616e5f64 66745f63 32725f31 g plan_dft_c2r_1 │ │ │ │ + 0x0000728c 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x0000729c 66745f72 32635f32 64000000 7573696e ft_r2c_2d...usin │ │ │ │ + 0x000072ac 6720706c 616e5f64 66745f63 32725f32 g plan_dft_c2r_2 │ │ │ │ + 0x000072bc 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x000072cc 66745f72 32635f33 64000000 7573696e ft_r2c_3d...usin │ │ │ │ + 0x000072dc 6720706c 616e5f64 66745f63 32725f33 g plan_dft_c2r_3 │ │ │ │ + 0x000072ec 64000000 7573696e 6720706c 616e5f64 d...using plan_d │ │ │ │ + 0x000072fc 66745f72 32630000 7573696e 6720706c ft_r2c..using pl │ │ │ │ + 0x0000730c 616e5f64 66745f63 32720000 7573696e an_dft_c2r..usin │ │ │ │ + 0x0000731c 6720706c 616e5f6d 616e795f 6466745f g plan_many_dft_ │ │ │ │ + 0x0000732c 72326300 7573696e 6720706c 616e5f6d r2c.using plan_m │ │ │ │ + 0x0000733c 616e795f 6466745f 63327200 7573696e any_dft_c2r.usin │ │ │ │ + 0x0000734c 6720706c 616e5f67 7572755f 6466745f g plan_guru_dft_ │ │ │ │ + 0x0000735c 72326300 7573696e 6720706c 616e5f67 r2c.using plan_g │ │ │ │ + 0x0000736c 7572755f 6466745f 63327200 7573696e uru_dft_c2r.usin │ │ │ │ + 0x0000737c 6720706c 616e5f72 32725f31 64000000 g plan_r2r_1d... │ │ │ │ + 0x0000738c 7573696e 6720706c 616e5f72 32725f32 using plan_r2r_2 │ │ │ │ + 0x0000739c 64000000 7573696e 6720706c 616e5f72 d...using plan_r │ │ │ │ + 0x000073ac 32725f33 64000000 7573696e 6720706c 2r_3d...using pl │ │ │ │ + 0x000073bc 616e5f72 32720000 7573696e 6720706c an_r2r..using pl │ │ │ │ + 0x000073cc 616e5f6d 616e795f 72327200 7573696e an_many_r2r.usin │ │ │ │ + 0x000073dc 6720706c 616e5f67 7572755f 72327200 g plan_guru_r2r. │ │ │ │ + 0x000073ec 6e616d65 00000000 66667477 33000000 name....fftw3... │ │ │ │ + 0x000073fc 63630000 636f6465 6c65742d 6f707469 cc..codelet-opti │ │ │ │ + 0x0000740c 6d000000 66667477 2d62656e 63682e63 m...fftw-bench.c │ │ │ │ + 0x0000741c 00000000 46465457 28706c61 6e6e6572 ....FFTW(planner │ │ │ │ + 0x0000742c 5f6e7468 72656164 73292829 203d3d20 _nthreads)() == │ │ │ │ + 0x0000743c 6e746872 65616473 00000000 62656e63 nthreads....benc │ │ │ │ + 0x0000744c 683a2057 41524e49 4e47202d 206e7468 h: WARNING - nth │ │ │ │ + 0x0000745c 72656164 73203d20 25642c20 62757420 reads = %d, but │ │ │ │ + 0x0000746c 74687265 61647320 6e6f7420 73757070 threads not supp │ │ │ │ + 0x0000747c 6f727465 640a0000 7769732e 64617400 orted...wis.dat. │ │ │ │ + 0x0000748c 62656e63 683a2045 52524f52 20726561 bench: ERROR rea │ │ │ │ + 0x0000749c 64696e67 20776973 646f6d0a 00000000 ding wisdom..... │ │ │ │ + 0x000074ac 52454144 20574953 444f4d20 28256720 READ WISDOM (%g │ │ │ │ + 0x000074bc 7365636f 6e647329 3a200000 70617469 seconds): ..pati │ │ │ │ + 0x000074cc 656e7400 65737469 6d617465 70617400 ent.estimatepat. │ │ │ │ + 0x000074dc 756e616c 69676e65 64000000 6e6f7369 unaligned...nosi │ │ │ │ + 0x000074ec 6d640000 6e6f696e 64697265 63746f70 md..noindirectop │ │ │ │ + 0x000074fc 00000000 77697364 6f6d2d6f 6e6c7900 ....wisdom-only. │ │ │ │ + 0x0000750c 666c6167 3d256400 62666c61 673d2564 flag=%d.bflag=%d │ │ │ │ + 0x0000751c 00000000 70617261 6e6f6964 00000000 ....paranoid.... │ │ │ │ + 0x0000752c 77697364 6f6d0000 616d6e65 73696100 wisdom..amnesia. │ │ │ │ + 0x0000753c 74687265 6164735f 63616c6c 6261636b threads_callback │ │ │ │ + 0x0000754c 00000000 6e746872 65616473 3d256400 ....nthreads=%d. │ │ │ │ + 0x0000755c 74696d65 6c696d69 743d256c 67000000 timelimit=%lg... │ │ │ │ + 0x0000756c 756e6b6e 6f776e20 75736572 206f7074 unknown user opt │ │ │ │ + 0x0000757c 696f6e3a 2025732e 20204967 6e6f7269 ion: %s. Ignori │ │ │ │ + 0x0000758c 6e672e0a 00000000 77726974 65207769 ng......write wi │ │ │ │ + 0x0000759c 73646f6d 20746f6f 6b202567 20736563 sdom took %g sec │ │ │ │ + 0x000075ac 6f6e6473 0a000000 506c616e 6e696e67 onds....Planning │ │ │ │ + 0x000075bc 2025732e 2e2e0a00 65737469 6d617465 %s.....estimate │ │ │ │ + 0x000075cc 2d706c61 6e6e6572 2074696d 653a2025 -planner time: % │ │ │ │ + 0x000075dc 6720730a 00000000 46465457 28616c69 g s.....FFTW(ali │ │ │ │ + 0x000075ec 676e6d65 6e745f6f 66292828 62656e63 gnment_of)((benc │ │ │ │ + 0x000075fc 685f7265 616c202a 29707472 29203d3d h_real *)ptr) == │ │ │ │ + 0x0000760c 20300000 4e544852 45414453 203d2025 0..NTHREADS = % │ │ │ │ + 0x0000761c 640a0000 706c616e 6e657220 74696d65 d...planner time │ │ │ │ + 0x0000762c 3a202567 20730a00 7468655f 706c616e : %g s..the_plan │ │ │ │ + 0x0000763c 00000000 666c6f70 733a2025 302e3066 ....flops: %0.0f │ │ │ │ + 0x0000764c 20616464 2c202530 2e306620 6d756c2c add, %0.0f mul, │ │ │ │ + 0x0000765c 2025302e 30662066 6d610a00 65737469 %0.0f fma..esti │ │ │ │ + 0x0000766c 6d617465 6420636f 73743a20 25662c20 mated cost: %f, │ │ │ │ + 0x0000767c 70636f73 74203d20 25660a00 616c6c6f pcost = %f..allo │ │ │ │ + 0x0000768c 63617465 2e630000 70726f62 6c656d2e cate.c..problem. │ │ │ │ + 0x0000769c 63000000 69736469 67697428 2a732900 c...isdigit(*s). │ │ │ │ + 0x000076ac 702d3e73 7a202626 20702d3e 76656373 p->sz && p->vecs │ │ │ │ + 0x000076bc 7a000000 212a7300 70000000 74656e73 z...!*s.p...tens │ │ │ │ + 0x000076cc 6f722e63 00000000 726e6b20 3e3d2030 or.c....rnk >= 0 │ │ │ │ + 0x000076dc 00000000 42454e43 485f4649 4e495445 ....BENCH_FINITE │ │ │ │ + 0x000076ec 5f524e4b 28737a2d 3e726e6b 29000000 _RNK(sz->rnk)... │ │ │ │ + 0x000076fc 737a2d3e 64696d73 5b695d2e 6e203e20 sz->dims[i].n > │ │ │ │ + 0x0000770c 30000000 42454e43 485f4649 4e495445 0...BENCH_FINITE │ │ │ │ + 0x0000771c 5f524e4b 28737a2d 3e726e6b 29202626 _RNK(sz->rnk) && │ │ │ │ + 0x0000772c 20737461 72745f64 696d202b 20726e6b start_dim + rnk │ │ │ │ + 0x0000773c 203c3d20 737a2d3e 726e6b00 74696d65 <= sz->rnk.time │ │ │ │ + 0x0000774c 722e6300 6e203e3d 20302026 26206e20 r.c.n >= 0 && n │ │ │ │ + 0x0000775c 3c204245 4e43485f 4e54494d 45525300 < BENCH_NTIMERS. │ │ │ │ + 0x0000776c 62656e63 683a2025 733a2564 3a206173 bench: %s:%d: as │ │ │ │ + 0x0000777c 73657274 696f6e20 6661696c 65643a20 sertion failed: │ │ │ │ + 0x0000778c 25730a00 7574696c 2e630000 55736167 %s..util.c..Usag │ │ │ │ + 0x0000779c 653a2025 73000000 0a090000 205b2d2d e: %s....... [-- │ │ │ │ + 0x000077ac 25730000 207c202d 25630000 20617267 %s.. | -%c.. arg │ │ │ │ + 0x000077bc 5d000000 205b6172 675d5d00 6f707469 ]... [arg]].opti │ │ │ │ + 0x000077cc 6f6e202d 2d257320 72657175 69726573 on --%s requires │ │ │ │ + 0x000077dc 20616e20 61726775 6d656e74 0a000000 an argument.... │ │ │ │ + 0x000077ec 6f707469 6f6e202d 25632072 65717569 option -%c requi │ │ │ │ + 0x000077fc 72657320 616e2061 7267756d 656e740a res an argument. │ │ │ │ + 0x0000780c 00000000 756e7265 636f676e 697a6564 ....unrecognized │ │ │ │ + 0x0000781c 206f7074 696f6e20 25730a00 636f6600 option %s..cof. │ │ │ │ + 0x0000782c 00000000 636f6200 00000000 63696600 ....cob.....cif. │ │ │ │ + 0x0000783c 00000000 63696200 00000000 726f6600 ....cib.....rof. │ │ │ │ + 0x0000784c 00000000 726f6200 00000000 72696600 ....rob.....rif. │ │ │ │ + 0x0000785c 00000000 72696200 00000000 01000000 ....rib......... │ │ │ │ + 0x0000786c 01000000 01000000 3e000000 41000000 ........>...A... │ │ │ │ + 0x0000787c 0c000000 41000000 11000000 41000000 ....A.......A... │ │ │ │ + 0x0000788c 27000000 41000000 36000000 41000000 '...A...6...A... │ │ │ │ + 0x0000789c 03000000 41000000 06000000 41000000 ....A.......A... │ │ │ │ + 0x000078ac 15000000 41000000 0f000000 41000000 ....A.......A... │ │ │ │ + 0x000078bc 0e000000 41000000 26000000 41000000 ....A...&...A... │ │ │ │ + 0x000078cc 13000000 41000000 29000000 41000000 ....A...)...A... │ │ │ │ + 0x000078dc 02000000 41000000 19000000 41000000 ....A.......A... │ │ │ │ + 0x000078ec 0a000000 41000000 0b000000 41000000 ....A.......A... │ │ │ │ + 0x000078fc 00000000 00000000 ........ │ │ │ ├── readelf --wide --decompress --hex-dump=.ARM.exidx {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.ARM.exidx': │ │ │ │ - 0x00007094 48a6ff7f 01000000 H....... │ │ │ │ + 0x00007904 d89dff7f 01000000 ........ │ │ │ ├── readelf --wide --decompress --hex-dump=.eh_frame {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.eh_frame': │ │ │ │ - 0x0000709c 00000000 .... │ │ │ │ + 0x0000790c 00000000 .... │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -92,24 +92,24 @@ │ │ │ │ 0x00009590 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095a0 00000000 00000000 33327833 32783332 ........32x32x32 │ │ │ │ 0x000095b0 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095c0 00000000 00000000 36347836 34783634 ........64x64x64 │ │ │ │ 0x000095d0 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x000095e0 00000000 00000000 31303078 31303078 ........100x100x │ │ │ │ 0x000095f0 31303000 00000000 00000000 00000000 100............. │ │ │ │ - 0x00009600 00000000 00000000 50680000 02000000 ........Ph...... │ │ │ │ - 0x00009610 68000000 58680000 02000000 56000000 h...Xh......V... │ │ │ │ - 0x00009620 60680000 02000000 76000000 68680000 `h......v...hh.. │ │ │ │ - 0x00009630 02000000 63000000 74680000 00000000 ....c...th...... │ │ │ │ - 0x00009640 74000000 80680000 00000000 6f000000 t....h......o... │ │ │ │ - 0x00009650 8c680000 02000000 69000000 98680000 .h......i....h.. │ │ │ │ - 0x00009660 02000000 6d000000 a0680000 02000000 ....m....h...... │ │ │ │ - 0x00009670 65000000 ac680000 02000000 78000000 e....h......x... │ │ │ │ - 0x00009680 b8680000 02000000 6e000000 cc680000 .h......n....h.. │ │ │ │ - 0x00009690 00000000 77000000 d8680000 00000000 ....w....h...... │ │ │ │ + 0x00009600 00000000 00000000 c0700000 02000000 .........p...... │ │ │ │ + 0x00009610 68000000 c8700000 02000000 56000000 h....p......V... │ │ │ │ + 0x00009620 d0700000 02000000 76000000 d8700000 .p......v....p.. │ │ │ │ + 0x00009630 02000000 63000000 e4700000 00000000 ....c....p...... │ │ │ │ + 0x00009640 74000000 f0700000 00000000 6f000000 t....p......o... │ │ │ │ + 0x00009650 fc700000 02000000 69000000 08710000 .p......i....q.. │ │ │ │ + 0x00009660 02000000 6d000000 10710000 02000000 ....m....q...... │ │ │ │ + 0x00009670 65000000 1c710000 02000000 78000000 e....q......x... │ │ │ │ + 0x00009680 28710000 02000000 6e000000 3c710000 (q......n...